--- /srv/rebuilderd/tmp/rebuilderdEvIk9m/inputs/qemu-system-arm_10.1.0+ds-5_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdEvIk9m/out/qemu-system-arm_10.1.0+ds-5_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2025-09-13 07:57:08.000000 debian-binary │ -rw-r--r-- 0 0 0 1424 2025-09-13 07:57:08.000000 control.tar.xz │ --rw-r--r-- 0 0 0 4113784 2025-09-13 07:57:08.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 4113072 2025-09-13 07:57:08.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-arm │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x292615 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0xa88f60 0x00a88f60 0x00a88f60 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0xa88f90 0x00a88f90 0x00a88f90 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0xa88f8c 0xa88f8c R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0xa88fbc 0xa88fbc R E 0x10000 │ │ │ │ LOAD 0xa8cd70 0x00a9cd70 0x00a9cd70 0x820f4c 0x849bb0 RW 0x10000 │ │ │ │ DYNAMIC 0x11b89c8 0x011c89c8 0x011c89c8 0x001e0 0x001e0 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0xa88f6c 0x00a88f6c 0x00a88f6c 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0xa88f9c 0x00a88f9c 0x00a88f9c 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0xa8cd70 0x00a9cd70 0x00a9cd70 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0xa8cd70 0x00a9cd70 0x00a9cd70 0x733290 0x733290 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 00099b0c 099b0c 0b8b34 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 00152640 152640 00d0f0 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 0015f730 15f730 000410 00 A 5 20 4 │ │ │ │ [ 8] .rel.dyn REL 0015fb40 15fb40 126b20 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 00286660 286660 001f88 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 002885e8 2885e8 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 002885f4 2885f4 00317c 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 0028b770 28b770 618a70 00 AX 0 0 8 │ │ │ │ - [13] .fini PROGBITS 008a41e0 8a41e0 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 008a41e8 8a41e8 1e4d78 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 00a88f60 a88f60 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 00a88f68 a88f68 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 00a88f6c a88f6c 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 0028b770 28b770 618aa0 00 AX 0 0 8 │ │ │ │ + [13] .fini PROGBITS 008a4210 8a4210 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 008a4218 8a4218 1e4d78 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 00a88f90 a88f90 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 00a88f98 a88f98 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 00a88f9c a88f9c 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 00a9cd70 a8cd70 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 00a9cd70 a8cd70 000d08 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 00a9da78 a8da78 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 00a9da80 a8da80 72af48 00 WA 0 0 64 │ │ │ │ [22] .dynamic DYNAMIC 011c89c8 11b89c8 0001e0 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 011c8ba8 11b8ba8 007424 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 011d0000 11c0000 0edcbc 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -1065,141 +1065,141 @@ │ │ │ │ 1061: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (10) │ │ │ │ 1062: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 1063: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (18) │ │ │ │ 1064: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 1065: 012e52fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 1066: 00546fa1 20 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 1067: 012af5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 1068: 007830a1 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 1068: 007830d1 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 1069: 011da728 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 1070: 00765429 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 1070: 00765459 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 1071: 012e57fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 1072: 012b8834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 1073: 012bdda8 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 1074: 012b3eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_EVENT │ │ │ │ 1075: 011e1c34 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 1076: 012e3de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 1077: 0080bddd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ - 1078: 0075ef55 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 1079: 0085b989 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 1077: 0080be0d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 1078: 0075ef85 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 1079: 0085b9b9 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 1080: 012e4ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 1081: 012e5d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 1082: 012e48ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_DEVICE_PRE_PLUG_DSTATE │ │ │ │ 1083: 012ad034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 1084: 0117ad74 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 1085: 012e51a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ - 1086: 0080e3e9 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 1086: 0080e419 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 1087: 002b68e1 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 1088: 012e5fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 1089: 012e4d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 1090: 012b8894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 1091: 0084ae79 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ - 1092: 00826a2d 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ + 1091: 0084aea9 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 1092: 00826a5d 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ 1093: 012e5518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_WRITE_DSTATE │ │ │ │ 1094: 012a9794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 1095: 00844b59 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 1095: 00844b89 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 1096: 005fb121 30 FUNC GLOBAL DEFAULT 12 helper_neon_sub_u16 │ │ │ │ 1097: 012e4698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 1098: 0043f6ad 404 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 1099: 00814a19 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 1099: 00814a49 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 1100: 002c6b6d 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fds │ │ │ │ 1101: 012afb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 1102: 00879f2d 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 1102: 00879f5d 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ 1103: 012e4596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 1104: 012e5b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 1105: 012b9c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 1106: 012e3f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 1107: 008665fd 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 1107: 0086662d 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 1108: 012b5cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 1109: 01216c1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rinth_exact │ │ │ │ 1110: 012bc88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ - 1111: 00808261 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 1111: 00808291 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 1112: 01177fb0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 1113: 012bb384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1114: 012e4adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1115: 012e50ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1116: 012a8d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1117: 0047b029 2684 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ 1118: 012e40de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_WRITE_DSTATE │ │ │ │ - 1119: 007897b9 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ - 1120: 00708661 72 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ + 1119: 007897e9 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1120: 00708691 72 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ 1121: 012e545c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_WRITE_DSTATE │ │ │ │ 1122: 012b33d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1123: 012e4cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1124: 011fef94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbub │ │ │ │ 1125: 012a9a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1126: 012e454a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1127: 012b4b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1128: 011f1a1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_ub │ │ │ │ 1129: 00512631 100 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1130: 012af650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1131: 012e529e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1132: 007fe185 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1132: 007fe1b5 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ 1133: 011fef10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbuh │ │ │ │ - 1134: 00842dcd 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1134: 00842dfd 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1135: 012e5732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1136: 00552a39 16 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1137: 012e45be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1138: 012aa4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SLAVE_READ_EVENT │ │ │ │ 1139: 011f1998 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_uh │ │ │ │ 1140: 012af870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1141: 00517171 164 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1142: 0080ac65 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1142: 0080ac95 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1143: 012e42f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1144: 012e5d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1145: 002fc7ad 1164 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ - 1146: 00855569 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1146: 00855599 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1147: 012e5d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1148: 012e4c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1149: 012a8710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ 1150: 005d65d9 644 FUNC GLOBAL DEFAULT 12 arm_emulate_firmware_reset │ │ │ │ 1151: 005b8031 64 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1152: 00446bdd 244 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1153: 005b6bb5 48 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1154: 0083009d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1155: 0070fcbd 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1154: 008300cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1155: 0070fced 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ 1156: 00589849 292 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ - 1157: 007f14f1 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1157: 007f1521 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1158: 012b0a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1159: 0079b221 652 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1159: 0079b251 652 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1160: 012aadc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ 1161: 005fedf9 36 FUNC GLOBAL DEFAULT 12 arm_set_default_fp_behaviours │ │ │ │ 1162: 005977a9 408 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1163: 002ca6cd 142 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1164: 012e5a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1165: 012c28b0 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ 1166: 00523f7d 236 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1167: 0084ed61 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1167: 0084ed91 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1168: 012a518c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1169: 012e490a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1170: 00847bd1 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1170: 00847c01 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1171: 012b3304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ 1172: 005ca38d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1173: 012e568e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1174: 012e62ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1175: 012e5cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1176: 0082835d 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1177: 0085639d 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1176: 0082838d 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1177: 008563cd 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1178: 012e4ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1179: 007f021d 536 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1179: 007f024d 536 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1180: 012e5be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1181: 0055c955 124 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1182: 003b7aa1 72 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1183: 012e3f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1184: 012ba314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1185: 012e41c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWT_BUZZ_DSTATE │ │ │ │ 1186: 00516f49 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1187: 003ec5b9 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1188: 012abff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1189: 012a9894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ - 1190: 0089c711 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ + 1190: 0089c741 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ 1191: 0032d18d 112 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1192: 007850d9 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1192: 00785109 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1193: 00554c39 26 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 1194: 00877dcd 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1194: 00877dfd 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1195: 012a7050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1196: 012e5082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1197: 012e574c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1198: 012b64dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ 1199: 0052a679 356 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1200: 012e47ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1201: 00aa78b8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ @@ -1207,439 +1207,439 @@ │ │ │ │ 1203: 002e3d25 1368 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1204: 012e61b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1205: 011f1e3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshruntb │ │ │ │ 1206: 012ad9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1207: 012b8404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1208: 00293e41 48 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ 1209: 012e41b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_PAGE_PTE_DSTATE │ │ │ │ - 1210: 0083e569 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ - 1211: 006b3359 94 FUNC GLOBAL DEFAULT 12 write_v7m_exception │ │ │ │ + 1210: 0083e599 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1211: 006b3389 94 FUNC GLOBAL DEFAULT 12 write_v7m_exception │ │ │ │ 1212: 012e5146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1213: 012ab734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1214: 012afd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1215: 011f1db8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrunth │ │ │ │ 1216: 012e5102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1217: 012e59d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1218: 012bc4f8 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_trace_events_trace_events │ │ │ │ 1219: 012e5436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_DSTATE │ │ │ │ 1220: 011e3914 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1221: 012e46be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1222: 00503ea5 72 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1223: 012e3ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ - 1224: 00842015 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1224: 00842045 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1225: 012ab104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ - 1226: 006cded1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalarh │ │ │ │ + 1226: 006cdf01 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalarh │ │ │ │ 1227: 00588db1 100 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1228: 0086aed1 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1228: 0086af01 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ 1229: 012043a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_1b │ │ │ │ - 1230: 008355d5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1230: 00835605 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1231: 012a9a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1232: 003af311 152 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1233: 0086f715 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1234: 00a5d5e8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1233: 0086f745 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1234: 00a5d618 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1235: 012e4c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1236: 0120431c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_1h │ │ │ │ 1237: 012e573a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ - 1238: 0076b8f5 44 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1238: 0076b925 44 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1239: 012164e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_s8 │ │ │ │ 1240: 012e5c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1241: 012bcc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1242: 0080990d 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1242: 0080993d 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1243: 00328b2d 56 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1244: 006ce0c9 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalars │ │ │ │ - 1245: 0084382d 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1246: 00801cb1 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1244: 006ce0f9 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalars │ │ │ │ + 1245: 0084385d 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1246: 00801ce1 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1247: 012b6e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_IRQ_INFO_EVENT │ │ │ │ 1248: 012bb938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ 1249: 0052c255 200 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1250: 012e43b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1251: 012e5dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ 1252: 005b2b3d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1253: 005fc4ad 348 FUNC GLOBAL DEFAULT 12 helper_neon_qzip8 │ │ │ │ 1254: 012e3c5d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ 1255: 01204298 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_1s │ │ │ │ - 1256: 0084cdb1 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1256: 0084cde1 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1257: 00589325 92 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1258: 005031e5 172 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1259: 002ba66d 240 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1260: 002b9969 524 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1261: 003ad305 10 FUNC GLOBAL DEFAULT 12 omap_intc_set_iclk │ │ │ │ 1262: 011f66f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlahb │ │ │ │ 1263: 005c71fd 148 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ 1264: 012e41aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_ASID_VMID_DSTATE │ │ │ │ 1265: 005fb5b1 50 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_round_high_u8 │ │ │ │ - 1266: 00834e4d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1266: 00834e7d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1267: 011e0710 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ 1268: 011f666c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlahh │ │ │ │ 1269: 01204214 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_2b │ │ │ │ - 1270: 0074605d 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1270: 0074608d 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1271: 012e3ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1272: 007ba9c9 364 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1272: 007ba9f9 364 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1273: 012e5cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1274: 00326645 88 FUNC GLOBAL DEFAULT 12 ptimer_set_count │ │ │ │ 1275: 004ba6dd 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1276: 012e4a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1277: 012ba374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1278: 003694c9 192 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1279: 01204190 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_2h │ │ │ │ 1280: 012aa6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1281: 012ab874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1282: 005cd191 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_le │ │ │ │ 1283: 012e3d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1284: 007fb599 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1285: 007295d5 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1286: 00851725 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1284: 007fb5c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1285: 00729605 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1286: 00851755 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1287: 00335791 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1288: 007f9fcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1288: 007f9ffd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ 1289: 011f65e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlahw │ │ │ │ 1290: 0058252d 272 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1291: 0120410c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_2s │ │ │ │ 1292: 012af540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1293: 012bd608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1294: 00742011 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1294: 00742041 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1295: 005ff1e9 4 FUNC GLOBAL DEFAULT 12 helper_vfp_subd │ │ │ │ 1296: 005382b5 124 FUNC GLOBAL DEFAULT 12 qemu_fdt_nop_node │ │ │ │ 1297: 012e429e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1298: 00886dc9 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1298: 00886df9 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1299: 012e5e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1300: 012ad3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ 1301: 0043a6f1 106 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_unmap │ │ │ │ - 1302: 0086264d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1302: 0086267d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1303: 012b6a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ 1304: 005a2469 268 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ 1305: 005ff1bd 38 FUNC GLOBAL DEFAULT 12 helper_vfp_subh │ │ │ │ - 1306: 0082efc1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ + 1306: 0082eff1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ 1307: 012a5644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1308: 00834c7d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1308: 00834cad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1309: 012b8b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1310: 012e3ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1311: 012b32a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1312: 00789b95 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ - 1313: 00706cf5 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ + 1312: 00789bc5 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1313: 00706d25 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ 1314: 012af710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1315: 002f56a9 120 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1316: 002c0e51 68 FUNC GLOBAL DEFAULT 12 helper_uhadd8 │ │ │ │ 1317: 012e42c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1318: 012bd1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1319: 007cfd45 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1319: 007cfd75 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1320: 012ab134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1321: 005ff1e5 4 FUNC GLOBAL DEFAULT 12 helper_vfp_subs │ │ │ │ 1322: 012b2500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1323: 012e5ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ 1324: 011e9280 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhsubaddx │ │ │ │ - 1325: 00822e49 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1325: 00822e79 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1326: 0043f605 80 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1327: 012a81b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1328: 002d35d9 176 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1329: 012e45e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1330: 012bad58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1331: 012e5284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1332: 0076db9d 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1332: 0076dbcd 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1333: 01216568 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_u8 │ │ │ │ 1334: 012b90b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1335: 012abd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1336: 00837ef1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1336: 00837f21 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1337: 012e4638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1338: 004551f9 128 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1339: 01179e40 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1340: 012e45f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ - 1341: 008468d5 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1341: 00846905 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1342: 012a81c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1343: 012ab7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1344: 0070f071 220 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1344: 0070f0a1 220 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1345: 012e4980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_READ_DSTATE │ │ │ │ 1346: 002c2b6d 188 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1347: 012a5f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1348: 012e56c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1349: 012ace64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ 1350: 0117a4c8 12 OBJECT GLOBAL DEFAULT 21 PCIELinkWidth_lookup │ │ │ │ 1351: 012bd320 4 OBJECT GLOBAL DEFAULT 24 bql_mutex_lock_func │ │ │ │ 1352: 0032c85d 108 FUNC GLOBAL DEFAULT 12 rom_ptr │ │ │ │ 1353: 011de820 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg16 │ │ │ │ - 1354: 006d083d 88 FUNC GLOBAL DEFAULT 12 helper_v8m_stackcheck │ │ │ │ + 1354: 006d086d 88 FUNC GLOBAL DEFAULT 12 helper_v8m_stackcheck │ │ │ │ 1355: 011e068c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup32 │ │ │ │ 1356: 012c32f0 4 OBJECT GLOBAL DEFAULT 25 outgoing_args │ │ │ │ 1357: 012e436c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_HARD_RESET_DSTATE │ │ │ │ 1358: 012e68f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_DSTATE │ │ │ │ 1359: 002c543d 132 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1360: 012e5230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1361: 01204088 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_4b │ │ │ │ 1362: 012e4768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1363: 004df1a9 60 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1364: 005ccf39 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_le │ │ │ │ 1365: 003ec575 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ 1366: 004d2bdd 60 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_unregister_container │ │ │ │ - 1367: 00768c35 832 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1367: 00768c65 832 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ 1368: 002f9eb5 108 FUNC GLOBAL DEFAULT 12 acpi_build_tables_init │ │ │ │ - 1369: 0089ae19 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1370: 0078067d 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1371: 0081d591 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1369: 0089ae49 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1370: 007806ad 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1371: 0081d5c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1372: 01204004 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_4h │ │ │ │ 1373: 0117a64c 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1374: 006654b1 80 FUNC GLOBAL DEFAULT 12 gen_gvec_sminp │ │ │ │ 1375: 012e3c1c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1376: 012e5f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ 1377: 005b2f25 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ 1378: 0052e1e1 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1379: 0085dff1 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1379: 0085e021 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1380: 012e4112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_DSTATE │ │ │ │ - 1381: 006e1f1d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_cnt_b │ │ │ │ + 1381: 006e1f4d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_cnt_b │ │ │ │ 1382: 012ada04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1383: 005d1ad1 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ 1384: 01203f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti2_4s │ │ │ │ - 1385: 0087a64d 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1385: 0087a67d 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1386: 011e6140 1368 OBJECT GLOBAL DEFAULT 24 unimplemented │ │ │ │ 1387: 012e5c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ 1388: 005af2d5 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1389: 00783389 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1389: 007833b9 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1390: 002c2971 240 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1391: 012e5b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1392: 00437dd5 260 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1393: 012e6890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ - 1394: 00818939 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1394: 00818969 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1395: 012e4220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ 1396: 00654af1 136 FUNC GLOBAL DEFAULT 12 aspeed_soc_cpu_type │ │ │ │ - 1397: 00830205 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1397: 00830235 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1398: 012e4a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1399: 00702ed9 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1400: 0081e805 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1399: 00702f09 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1400: 0081e835 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1401: 011ee920 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_fs │ │ │ │ 1402: 011ee89c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_fu │ │ │ │ 1403: 005cdc65 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_be_mmu │ │ │ │ 1404: 005871b9 64 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1405: 0082522d 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1405: 0082525d 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1406: 0054d9e9 44 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1407: 012b2ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1408: 012b58ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1409: 012e5466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_DSTATE │ │ │ │ 1410: 00305521 580 FUNC GLOBAL DEFAULT 12 build_append_pci_bus_devices │ │ │ │ 1411: 0047afd5 84 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ 1412: 012b7bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_WRITE_EVENT │ │ │ │ 1413: 012b3c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_EVENT │ │ │ │ 1414: 005fb141 74 FUNC GLOBAL DEFAULT 12 helper_neon_mul_u8 │ │ │ │ - 1415: 006d0a3d 22 FUNC GLOBAL DEFAULT 12 helper_sub_usaturate │ │ │ │ + 1415: 006d0a6d 22 FUNC GLOBAL DEFAULT 12 helper_sub_usaturate │ │ │ │ 1416: 00524861 140 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1417: 012bbc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_SKEYS_EVENT │ │ │ │ 1418: 00396ca9 20 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1419: 012a89a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1420: 012bdc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1421: 012e535a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1422: 0054b4fd 136 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1423: 00811e81 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1423: 00811eb1 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1424: 012ad5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1425: 012bd93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1426: 012a6798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1427: 012b62ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_ATTACH_EVENT │ │ │ │ 1428: 012e4c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1429: 012e5708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1430: 007671fd 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1431: 008406a9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1430: 0076722d 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1431: 008406d9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1432: 012a9ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ 1433: 012a7b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_ADC_WRITE_EVENT │ │ │ │ 1434: 005dfc55 200 FUNC GLOBAL DEFAULT 12 init_cpreg_list │ │ │ │ - 1435: 00a5d648 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1435: 00a5d678 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1436: 012add34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1437: 011de79c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ 1438: 005a23a5 196 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1439: 00561a81 46 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1440: 012e6544 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1441: 004da26d 150 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ 1442: 011e9490 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_m32 │ │ │ │ - 1443: 008401cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1444: 0073987d 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1443: 008401fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1444: 007398ad 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1445: 012a7500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ - 1446: 00893339 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1447: 0088f34d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1446: 00893369 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1447: 0088f37d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1448: 012e56fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1449: 012b2c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ 1450: 012e565a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1451: 012e6172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1452: 008087a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1452: 008087d9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1453: 002c6825 8 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1454: 0072d951 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1454: 0072d981 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1455: 012e46b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1456: 012b7ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1457: 00368b81 30 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1458: 00859a79 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1458: 00859aa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1459: 012e6288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_GET_DSTATE │ │ │ │ 1460: 012b0ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1461: 012e46a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1462: 012e57f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1463: 012e4b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1464: 012e4b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1465: 00846e81 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1465: 00846eb1 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1466: 012e5788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1467: 012acf64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1468: 012e5e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ 1469: 0120b618 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_vfms_d │ │ │ │ 1470: 0059e3d5 148 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1471: 0088871d 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1471: 0088874d 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1472: 012e61f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1473: 006bc471 52 FUNC GLOBAL DEFAULT 12 helper_mve_vadci │ │ │ │ - 1474: 007409ed 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1475: 0086f8a1 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1473: 006bc4a1 52 FUNC GLOBAL DEFAULT 12 helper_mve_vadci │ │ │ │ + 1474: 00740a1d 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1475: 0086f8d1 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1476: 012a50ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1477: 011dcc48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1478: 0120b720 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_vfms_h │ │ │ │ 1479: 012e5c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1480: 0076f169 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1480: 0076f199 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1481: 012a98a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1482: 005d0dd1 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1483: 0073c9e5 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1483: 0073ca15 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1484: 0031a605 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q256 │ │ │ │ 1485: 003a83c1 212 FUNC GLOBAL DEFAULT 12 gicv3_redist_set_irq │ │ │ │ 1486: 012e5e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1487: 00664fad 68 FUNC GLOBAL DEFAULT 12 gen_neon_uqshli │ │ │ │ 1488: 012e61d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1489: 012aa230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1490: 012e4ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1491: 012a7330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1492: 011eeb30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_hs │ │ │ │ 1493: 0120b69c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_vfms_s │ │ │ │ 1494: 011e0608 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1495: 011eeaac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_hu │ │ │ │ 1496: 012e4b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1497: 00746279 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1497: 007462a9 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1498: 012aec90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1499: 012e403e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1500: 00784895 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1501: 0089f78d 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1502: 0081b941 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1500: 007848c5 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1501: 0089f7bd 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1502: 0081b971 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1503: 012b88e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1504: 012b3884 360 OBJECT GLOBAL DEFAULT 24 hw_timer_trace_events │ │ │ │ 1505: 012e40ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_DOWN_READ_DSTATE │ │ │ │ 1506: 012e4634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1507: 00891069 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1508: 00870029 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ - 1509: 007896cd 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1507: 00891099 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1508: 00870059 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1509: 007896fd 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1510: 0039001d 72 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1511: 011d06d8 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1512: 012b642c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ 1513: 012a7a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 1514: 0120683c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_b │ │ │ │ - 1515: 006b9d09 84 FUNC GLOBAL DEFAULT 12 helper_mve_vaddb │ │ │ │ + 1515: 006b9d39 84 FUNC GLOBAL DEFAULT 12 helper_mve_vaddb │ │ │ │ 1516: 012066b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_d │ │ │ │ - 1517: 0082205d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1517: 0082208d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1518: 005c1599 196 FUNC GLOBAL DEFAULT 12 translator_ldq_end │ │ │ │ - 1519: 006b9d5d 104 FUNC GLOBAL DEFAULT 12 helper_mve_vaddh │ │ │ │ + 1519: 006b9d8d 104 FUNC GLOBAL DEFAULT 12 helper_mve_vaddh │ │ │ │ 1520: 012067b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_h │ │ │ │ 1521: 012aaef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1522: 00512521 24 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1523: 00517641 92 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1524: 012b0b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1525: 012e5bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1526: 012aa034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1527: 00304f85 428 FUNC GLOBAL DEFAULT 12 build_append_notification_callback │ │ │ │ 1528: 004acf5d 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1529: 0083884d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1530: 0084d0a5 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1529: 0083887d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1530: 0084d0d5 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1531: 012b57fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1532: 012a6838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1533: 0084b43d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1533: 0084b46d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1534: 012c21e4 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1535: 01206734 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_s │ │ │ │ 1536: 012e3e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1537: 012e4dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ - 1538: 006b9dc5 108 FUNC GLOBAL DEFAULT 12 helper_mve_vaddw │ │ │ │ + 1538: 006b9df5 108 FUNC GLOBAL DEFAULT 12 helper_mve_vaddw │ │ │ │ 1539: 005ca2b1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1540: 00569a4d 76 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1541: 012e5e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1542: 012c1a58 4 OBJECT GLOBAL DEFAULT 25 smbios_tables │ │ │ │ 1543: 005014b9 160 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1544: 012e4cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1545: 004487f9 12 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1546: 005d0f61 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1547: 007b90b1 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ - 1548: 0081b571 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1547: 007b90e1 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1548: 0081b5a1 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1549: 012b14c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1550: 005d1395 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1551: 0117a32c 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1552: 012e5476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_READ_DSTATE │ │ │ │ 1553: 012b8994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1554: 012b633c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1555: 012e5b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_READ_DSTATE │ │ │ │ 1556: 012afc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1557: 0083aa39 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1557: 0083aa69 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1558: 0120a514 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_b │ │ │ │ 1559: 012bce34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1560: 00789295 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1560: 007892c5 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1561: 00518505 300 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ 1562: 0120a388 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_d │ │ │ │ - 1563: 00872e35 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1563: 00872e65 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1564: 012b526c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1565: 00777635 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1566: 0081288d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1565: 00777665 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1566: 008128bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1567: 012e62a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ 1568: 005c8fa1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1569: 012e5f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1570: 0120a490 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_h │ │ │ │ 1571: 012b7d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_INPUT_EVENT │ │ │ │ 1572: 00519575 20 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1573: 002b6991 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ - 1574: 00809fa5 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1574: 00809fd5 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1575: 012a504c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1576: 00587cf9 232 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ - 1577: 00843e75 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ + 1577: 00843ea5 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ 1578: 012e527c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1579: 012e57b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1580: 00537139 136 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1581: 012e6188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1582: 011f31d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_sb │ │ │ │ 1583: 0120a40c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_s │ │ │ │ 1584: 011de718 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1585: 003ec535 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1586: 008040f9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1586: 00804129 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1587: 0032e559 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ - 1588: 006db149 136 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_b │ │ │ │ + 1588: 006db179 136 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_b │ │ │ │ 1589: 0030dcd9 116 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1590: 0054a37d 16 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1591: 012b1f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1592: 012e62da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1593: 012e3c48 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ - 1594: 006db751 224 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_d │ │ │ │ + 1594: 006db781 224 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_d │ │ │ │ 1595: 011f3150 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_sh │ │ │ │ - 1596: 0080cf59 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1597: 008575b5 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1596: 0080cf89 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1597: 008575e5 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1598: 002c5529 12 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1599: 012e50e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1600: 012e3fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ - 1601: 006db1d1 138 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_h │ │ │ │ + 1601: 006db201 138 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_h │ │ │ │ 1602: 012ad454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1603: 012e60fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1604: 005461d5 140 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1605: 012e6126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1606: 012e5d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1607: 007f857d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1607: 007f85ad 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1608: 012e3d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1609: 0054d75d 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1610: 012e4d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1611: 012ab754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1612: 012a6748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1613: 012e4416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1614: 0115224c 52 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1615: 008147dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ - 1616: 006db25d 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_s │ │ │ │ + 1615: 0081480d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1616: 006db28d 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_s │ │ │ │ 1617: 011f30cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_sw │ │ │ │ 1618: 012ad2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ 1619: 005b4601 44 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ - 1620: 008313a9 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1620: 008313d9 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1621: 012e5ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ 1622: 004d27d9 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_unregister_device │ │ │ │ - 1623: 0075e8b5 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1623: 0075e8e5 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ 1624: 011c86d8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto_bit64 │ │ │ │ - 1625: 007e0ddd 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1625: 007e0e0d 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ 1626: 00380bd5 76 FUNC GLOBAL DEFAULT 12 smbus_receive_byte │ │ │ │ 1627: 003878f9 124 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init_one │ │ │ │ 1628: 005a1d4d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ - 1629: 00865201 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1629: 00865231 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1630: 012b2c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1631: 012ab764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ - 1632: 00855de5 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1632: 00855e15 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1633: 012e5222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1634: 0086b0c9 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1634: 0086b0f9 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1635: 012abc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1636: 012a9614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1637: 002b6831 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1638: 00435645 56 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ 1639: 004d5b05 20 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ 1640: 012a6330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ 1641: 005d16dd 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_vaddr │ │ │ │ @@ -1657,71 +1657,71 @@ │ │ │ │ 1653: 012e5d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1654: 004462d1 260 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1655: 0033e7d9 36 FUNC GLOBAL DEFAULT 12 cxl_fmws_update_mmio │ │ │ │ 1656: 0032840d 90 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1657: 002bb029 10 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1658: 012e58c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ 1659: 01212914 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_u16 │ │ │ │ - 1660: 006e1295 492 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot_idx │ │ │ │ - 1661: 0086c07d 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1660: 006e12c5 492 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot_idx │ │ │ │ + 1661: 0086c0ad 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1662: 004328c1 186 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ - 1663: 006c031d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarb │ │ │ │ + 1663: 006c034d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarb │ │ │ │ 1664: 012e56f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1665: 012e6180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1666: 012a99a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1667: 003eb9dd 2 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1668: 012b5f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1669: 00384065 124 FUNC GLOBAL DEFAULT 12 aspeed_i2c_get_bus │ │ │ │ 1670: 005f4e09 394 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsb │ │ │ │ 1671: 012afe40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ 1672: 012ab9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_EVENT │ │ │ │ 1673: 005fc065 42 FUNC GLOBAL DEFAULT 12 helper_neon_ceq_f32 │ │ │ │ 1674: 005ba789 152 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1675: 012e49dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1676: 012e5fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ - 1677: 006c0391 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarh │ │ │ │ - 1678: 00725385 36 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ + 1677: 006c03c1 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarh │ │ │ │ + 1678: 007253b5 36 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1679: 00517d71 44 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ - 1680: 006c2c3d 122 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhsw │ │ │ │ + 1680: 006c2c6d 122 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhsw │ │ │ │ 1681: 012e4d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1682: 012e47f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ - 1683: 0089de59 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ + 1683: 0089de89 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ 1684: 012bb654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1685: 012e4ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1686: 007349e5 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1686: 00734a15 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ 1687: 005f5069 72 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsl │ │ │ │ 1688: 012e4146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_AER915_SEND_DSTATE │ │ │ │ - 1689: 0082214d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1689: 0082217d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1690: 011f3048 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_ub │ │ │ │ 1691: 012bc2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1692: 005bb025 156 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1693: 00864151 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1693: 00864181 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ 1694: 011ea0f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_add_setq │ │ │ │ - 1695: 00897dad 704 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ + 1695: 00897ddd 704 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ 1696: 012b8d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ - 1697: 006c0431 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarw │ │ │ │ + 1697: 006c0461 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarw │ │ │ │ 1698: 011f2fc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_uh │ │ │ │ 1699: 012b13e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1700: 0084de95 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1700: 0084dec5 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1701: 003edb1d 284 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1702: 01207f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_b │ │ │ │ 1703: 012ab744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ - 1704: 0081828d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1704: 008182bd 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1705: 005f4f95 212 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsw │ │ │ │ 1706: 012e5f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1707: 01207de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_d │ │ │ │ 1708: 003caa69 92 FUNC GLOBAL DEFAULT 12 omap_clk_setrate │ │ │ │ 1709: 012e58d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1710: 012e4fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1711: 0078a289 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1711: 0078a2b9 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1712: 01207eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_h │ │ │ │ 1713: 012b2f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1714: 00847769 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ - 1715: 007429f9 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ - 1716: 00879bb5 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1714: 00847799 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ + 1715: 00742a29 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1716: 00879be5 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1717: 012e4a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1718: 005183fd 264 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1719: 012e576c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1720: 012e51cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_INVALID_CMD_DSTATE │ │ │ │ 1721: 012120d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_negl_u16 │ │ │ │ 1722: 012e60ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1723: 012b4ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ @@ -1735,312 +1735,312 @@ │ │ │ │ 1731: 005e8bbd 4 FUNC GLOBAL DEFAULT 12 arm_gt_stimer_cb │ │ │ │ 1732: 002b4d5d 192 FUNC GLOBAL DEFAULT 12 float64_to_int16 │ │ │ │ 1733: 011ec16c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sraq │ │ │ │ 1734: 012a95d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_EVENT │ │ │ │ 1735: 0052dc2d 524 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ 1736: 011f4254 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddlv_s │ │ │ │ 1737: 012aee00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_READ_EVENT │ │ │ │ - 1738: 006c964d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleb │ │ │ │ + 1738: 006c967d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleb │ │ │ │ 1739: 011f41d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddlv_u │ │ │ │ 1740: 012e5602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1741: 012b67bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_EVENT │ │ │ │ 1742: 012b2480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1743: 012e5d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1744: 012aa004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1745: 012e4d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ 1746: 012156f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u16 │ │ │ │ 1747: 011ec064 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sraw │ │ │ │ - 1748: 0084dc19 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1748: 0084dc49 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1749: 012e5a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1750: 011dcfe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1751: 012b9434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ - 1752: 006c96c1 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleh │ │ │ │ + 1752: 006c96f1 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleh │ │ │ │ 1753: 012b52cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ - 1754: 00730a89 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1754: 00730ab9 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1755: 012b8b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1756: 005ff821 54 FUNC GLOBAL DEFAULT 12 helper_vfp_touizd │ │ │ │ 1757: 012e47b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1758: 0050d325 412 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1759: 0084c2b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1759: 0084c2e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1760: 012e42d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ - 1761: 006cb1cd 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270h │ │ │ │ + 1761: 006cb1fd 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270h │ │ │ │ 1762: 004d5769 20 FUNC GLOBAL DEFAULT 12 vfio_migration_reset_bytes_transferred │ │ │ │ 1763: 012e4078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1764: 012e4438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ - 1765: 0083efc5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1765: 0083eff5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1766: 012b4324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1767: 00892729 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1767: 00892759 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1768: 005ff775 36 FUNC GLOBAL DEFAULT 12 helper_vfp_touizh │ │ │ │ 1769: 002b79c1 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1770: 012a9f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1771: 012e5500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_DSTATE │ │ │ │ 1772: 011d78e0 32 OBJECT GLOBAL DEFAULT 24 xy_gain │ │ │ │ 1773: 00293e01 40 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1774: 0085d99d 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1774: 0085d9cd 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1775: 012e4f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1776: 0114de10 52 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1777: 00783759 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1777: 00783789 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1778: 012e46fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_REDISTRIBUTE_DSTATE │ │ │ │ 1779: 012a58b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1780: 00823d9d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ - 1781: 006cb335 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270s │ │ │ │ + 1780: 00823dcd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1781: 006cb365 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270s │ │ │ │ 1782: 012e4632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1783: 012e46f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ - 1784: 006c9735 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplew │ │ │ │ + 1784: 006c9765 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplew │ │ │ │ 1785: 012a79cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_EVENT │ │ │ │ 1786: 005ff7c1 34 FUNC GLOBAL DEFAULT 12 helper_vfp_touizs │ │ │ │ 1787: 012bcca4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ 1788: 005f50b1 394 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minub │ │ │ │ 1789: 004f025d 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1790: 012e4ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1791: 007e7b79 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1791: 007e7ba9 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ 1792: 0059a669 66 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1793: 012e5122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ - 1794: 006c2d71 124 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhuw │ │ │ │ + 1794: 006c2da1 124 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhuw │ │ │ │ 1795: 012e4664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1796: 007f9799 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1796: 007f97c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1797: 012e3fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1798: 012e45aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ - 1799: 008344f5 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1799: 00834525 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1800: 00665501 80 FUNC GLOBAL DEFAULT 12 gen_gvec_umaxp │ │ │ │ 1801: 005f530d 72 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minul │ │ │ │ - 1802: 0067e79d 32 FUNC GLOBAL DEFAULT 12 neon_element_offset │ │ │ │ + 1802: 0067e7dd 32 FUNC GLOBAL DEFAULT 12 neon_element_offset │ │ │ │ 1803: 005361d1 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1804: 012ac074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1805: 012e3f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1806: 00838a59 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1806: 00838a89 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1807: 012e5784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1808: 012bbcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1809: 012ad834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1810: 0032a1e9 108 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1811: 00880241 208 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1812: 0084ccd9 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1811: 00880271 208 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1812: 0084cd09 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1813: 012e4914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ - 1814: 00874309 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1814: 00874339 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ 1815: 006651d5 82 FUNC GLOBAL DEFAULT 12 gen_uqsub_bhs │ │ │ │ 1816: 005f523d 206 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minuw │ │ │ │ - 1817: 00805839 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1818: 00831845 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1819: 00764b01 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1817: 00805869 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1818: 00831875 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1819: 00764b31 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1820: 004d6341 44 FUNC GLOBAL DEFAULT 12 vfio_load_config_after_iter │ │ │ │ 1821: 012e456c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SCRATCHPAD_WRITE_DSTATE │ │ │ │ 1822: 012ba114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1823: 0032d2c1 6 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1824: 012e43ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1825: 012e43ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1826: 012b6e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SET_IRQS_EVENT │ │ │ │ 1827: 0043e0e5 116 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1828: 002ba0bd 220 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1829: 003ed92d 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ 1830: 01212050 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_negl_u32 │ │ │ │ 1831: 011fa6e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhxb │ │ │ │ 1832: 01209938 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint64_d │ │ │ │ 1833: 003269b9 6 FUNC GLOBAL DEFAULT 12 ptimer_get_limit │ │ │ │ - 1834: 007392fd 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1834: 0073932d 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1835: 012e494e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1836: 012afcb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1837: 012e5e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1838: 011fa65c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhxh │ │ │ │ 1839: 002b4e1d 184 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1840: 0083e78d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1841: 00838cc9 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1840: 0083e7bd 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1841: 00838cf9 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1842: 012a73f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1843: 002f6cd1 160 FUNC GLOBAL DEFAULT 12 aml_scope │ │ │ │ 1844: 012a4dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1845: 012ac754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ 1846: 012155f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u32 │ │ │ │ - 1847: 007f975d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1848: 00740eb5 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ - 1849: 006e08e5 114 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_b │ │ │ │ + 1847: 007f978d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1848: 00740ee5 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1849: 006e0915 114 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_b │ │ │ │ 1850: 012e5d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ - 1851: 008998f5 6 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ + 1851: 00899925 6 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1852: 004aa7e5 100 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1853: 012e45b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1854: 011f8454 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla270h │ │ │ │ - 1855: 006e0a31 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_d │ │ │ │ + 1855: 006e0a61 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_d │ │ │ │ 1856: 01209a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint64_s │ │ │ │ 1857: 012e48a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1858: 012b21c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1859: 007d28b9 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ - 1860: 006e0959 112 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_h │ │ │ │ + 1859: 007d28e9 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1860: 006e0989 112 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_h │ │ │ │ 1861: 002ca381 134 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1862: 011fa5d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhxw │ │ │ │ 1863: 00aa7868 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1864: 012e5b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1865: 012e4804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1866: 012bcef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_EVENT │ │ │ │ 1867: 011ee1e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_user_reg │ │ │ │ 1868: 012aad88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1869: 00890e4d 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1870: 007aa3c5 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1869: 00890e7d 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1870: 007aa3f5 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ 1871: 012b3bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_EVENT │ │ │ │ - 1872: 0084a191 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1872: 0084a1c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1873: 00505a79 84 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1874: 012e5e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1875: 012e591c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1876: 01177af4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1877: 0077a731 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1877: 0077a761 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1878: 0058551d 132 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1879: 0073147d 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1880: 0085af65 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1881: 0081e1f1 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1879: 007314ad 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1880: 0085af95 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1881: 0081e221 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1882: 011f83d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla270s │ │ │ │ 1883: 012bc5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1884: 012acf34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1885: 012aff40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_WRITE_EVENT │ │ │ │ 1886: 012b8f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1887: 008a32f1 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ - 1888: 006c4019 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sb │ │ │ │ - 1889: 006e09c9 102 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_s │ │ │ │ + 1887: 008a3321 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1888: 006c4049 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sb │ │ │ │ + 1889: 006e09f9 102 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_s │ │ │ │ 1890: 005253c5 96 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1891: 012a7b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_ADC_ENGINE_READ_EVENT │ │ │ │ 1892: 012aa5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1893: 00891385 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1894: 007fb611 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1893: 008913b5 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1894: 007fb641 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1895: 00293e71 16 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1896: 012b3f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_EVENT │ │ │ │ 1897: 012e58fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ - 1898: 006c40d1 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sh │ │ │ │ + 1898: 006c4101 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sh │ │ │ │ 1899: 00501559 828 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1900: 00825d6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1900: 00825d9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1901: 002b2995 224 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1902: 012e42e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1903: 00814909 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1904: 0076e2a9 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1903: 00814939 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1904: 0076e2d9 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1905: 0041b805 144 FUNC GLOBAL DEFAULT 12 desc_ring_set_size │ │ │ │ 1906: 005cd8e5 226 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_le_mmu │ │ │ │ 1907: 005dc835 288 FUNC GLOBAL DEFAULT 12 arm_debug_excp_handler │ │ │ │ 1908: 012e6292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1909: 012ad4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1910: 008423c5 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1910: 008423f5 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1911: 005bdbdd 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1912: 012b9294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ 1913: 005b01dd 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1914: 012a8208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1915: 012e4fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1916: 0057379d 232 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1917: 00333309 440 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1918: 012b671c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1919: 002fcea9 104 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_update │ │ │ │ 1920: 012af830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1921: 00828c11 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1921: 00828c41 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1922: 012bf3e4 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ - 1923: 006c4199 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sw │ │ │ │ + 1923: 006c41c9 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sw │ │ │ │ 1924: 004ace99 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1925: 00455671 428 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1926: 012e3d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1927: 012e631c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_LIST_DSTATE │ │ │ │ 1928: 002c570d 92 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ 1929: 012bcfb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ 1930: 004d5b19 18 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1931: 012b1474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1932: 012e580c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1933: 012b55dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ 1934: 002fd209 14 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_reset │ │ │ │ - 1935: 0080db91 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1935: 0080dbc1 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1936: 012ad464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1937: 012b4414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1938: 012e52d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1939: 011853e8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1940: 00448f7d 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1941: 002b2491 240 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1942: 012e5256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1943: 012a4c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1944: 0085c05d 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1944: 0085c08d 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1945: 012b7d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_WRITE_EVENT │ │ │ │ 1946: 012aaa88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1947: 003806d1 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1948: 0081959d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1949: 0072ca75 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1948: 008195cd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1949: 0072caa5 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1950: 00573e35 96 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1951: 012a5594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ 1952: 005c4d0d 28 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1953: 012a8358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1954: 004aa345 156 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1955: 0078a5d9 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1955: 0078a609 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1956: 012a5b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1957: 011f9978 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd270b │ │ │ │ 1958: 012e5d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1959: 005d0f69 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ 1960: 012b3e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_HIT_EVENT │ │ │ │ - 1961: 00848c8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1962: 00844a11 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1963: 0076e94d 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1964: 0076af55 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1961: 00848cbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1962: 00844a41 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1963: 0076e97d 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1964: 0076af85 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1965: 012e5dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1966: 002d0471 148 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1967: 011ea408 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maddsq │ │ │ │ 1968: 012b728c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1969: 011e00e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1970: 012ac744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ 1971: 011f98f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd270h │ │ │ │ - 1972: 0089f92d 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1972: 0089f95d 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1973: 012e4a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1974: 00293e81 244 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1975: 012e5d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1976: 007eefbd 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1976: 007eefed 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1977: 012e61ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1978: 005355e1 108 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1979: 012af4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1980: 012e5f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1981: 012b065c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ - 1982: 00a5d570 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1983: 006c3de1 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_ub │ │ │ │ - 1984: 007837a5 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1982: 00a5d5a0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1983: 006c3e11 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_ub │ │ │ │ + 1984: 007837d5 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1985: 012abd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1986: 012e61b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ - 1987: 006d59dd 332 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas_idx │ │ │ │ + 1987: 006d5a0d 332 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas_idx │ │ │ │ 1988: 012bb004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ - 1989: 0086b1cd 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1989: 0086b1fd 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1990: 012b30a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ - 1991: 006c3e8d 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uh │ │ │ │ + 1991: 006c3ebd 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uh │ │ │ │ 1992: 011f9870 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd270w │ │ │ │ 1993: 012e4344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1994: 012bb424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1995: 002c0085 228 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ 1996: 005aa74d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ - 1997: 00724d1d 920 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ + 1997: 00724d4d 920 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1998: 012e5c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1999: 012e4cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 2000: 005bdc59 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 2001: 002b4ed5 184 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 2002: 005dfb61 242 FUNC GLOBAL DEFAULT 12 write_list_to_cpustate │ │ │ │ 2003: 012e4018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 2004: 012e4ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 2005: 008389a5 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 2006: 00879f29 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 2005: 008389d5 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 2006: 00879f59 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 2007: 012e4860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 2008: 012154e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u64 │ │ │ │ 2009: 012bc348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 2010: 00804039 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 2010: 00804069 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 2011: 012a68f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ 2012: 011ee26c 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_pc_alignment │ │ │ │ - 2013: 00761815 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ - 2014: 006c3f51 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uw │ │ │ │ + 2013: 00761845 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 2014: 006c3f81 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uw │ │ │ │ 2015: 012e57a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 2016: 012e52b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 2017: 007fab49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 2018: 0080b319 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 2017: 007fab79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 2018: 0080b349 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 2019: 012aad18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ 2020: 0059da61 164 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ - 2021: 00830735 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 2021: 00830765 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 2022: 012e5f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 2023: 012b3274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 2024: 012e4b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 2025: 007fe94d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 2025: 007fe97d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ 2026: 012b4204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_READ_EVENT │ │ │ │ - 2027: 008a250d 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 2027: 008a253d 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 2028: 012e4168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CFGI_CD_DSTATE │ │ │ │ 2029: 012b1e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 2030: 012e3c6c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 2031: 012e5a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 2032: 012e5c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 2033: 0117b0dc 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 2034: 012abce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ - 2035: 00890c39 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 2035: 00890c69 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 2036: 012e53e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_LOG_NCOUNTS_DSTATE │ │ │ │ 2037: 005896b9 80 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_read │ │ │ │ 2038: 012e5fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 2039: 0057a9cd 96 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 2040: 00555cb5 34 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 2041: 012aaa98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 2042: 012e5374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ @@ -2055,287 +2055,287 @@ │ │ │ │ 2051: 011eea28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_sf │ │ │ │ 2052: 012e5d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 2053: 002c0e15 30 FUNC GLOBAL DEFAULT 12 helper_shaddsubx │ │ │ │ 2054: 012e4984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 2055: 011eec38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_sh │ │ │ │ 2056: 012b6bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 2057: 005b10f5 756 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 2058: 007f7d65 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 2058: 007f7d95 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 2059: 006655d1 48 FUNC GLOBAL DEFAULT 12 gen_gvec_uhadd │ │ │ │ 2060: 012ac3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 2061: 011e005c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 2062: 012bd46c 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ 2063: 005cc191 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 2064: 012b8524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 2065: 012e46e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 2066: 012e5e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 2067: 00729619 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 2067: 00729649 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ 2068: 012e415c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_NH_ASID_DSTATE │ │ │ │ - 2069: 0076451d 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 2069: 0076454d 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 2070: 012e3c43 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 2071: 011ea48c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_madduq │ │ │ │ 2072: 012e3cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 2073: 012e430c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 2074: 012b0f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ 2075: 012e5464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_DSTATE │ │ │ │ - 2076: 0072ebe5 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 2076: 0072ec15 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ 2077: 005b13e9 556 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 2078: 012e3cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 2079: 012b2090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ 2080: 005c9521 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 2081: 00464e31 72 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 2082: 00732d99 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 2083: 0080c2bd 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 2082: 00732dc9 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 2083: 0080c2ed 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 2084: 012bc358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 2085: 012e46ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 2086: 008a14fd 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 2086: 008a152d 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 2087: 012e5038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 2088: 012a6e38 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 2089: 0083d4a5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 2090: 00859b69 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 2089: 0083d4d5 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 2090: 00859b99 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 2091: 012b6b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 2092: 004fdfdd 44 FUNC GLOBAL DEFAULT 12 xen_ram_alloc │ │ │ │ 2093: 012e554a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 2094: 003b0351 108 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 2095: 002b2581 248 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 2096: 012e5f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ - 2097: 007b9329 388 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ - 2098: 006c99f1 144 FUNC GLOBAL DEFAULT 12 helper_mve_vctp │ │ │ │ + 2097: 007b9359 388 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 2098: 006c9a21 144 FUNC GLOBAL DEFAULT 12 helper_mve_vctp │ │ │ │ 2099: 005b1971 732 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 2100: 012b662c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 2101: 012e3c53 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 2102: 012ad0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_ADDR_EVENT │ │ │ │ - 2103: 0082f1fd 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ + 2103: 0082f22d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ 2104: 012e595c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 2105: 01212ec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_u16 │ │ │ │ 2106: 012bda8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ - 2107: 007893fd 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 2107: 0078942d 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ 2108: 005fd20d 116 FUNC GLOBAL DEFAULT 12 helper_exception_pc_alignment │ │ │ │ - 2109: 0088ae39 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 2109: 0088ae69 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 2110: 012b3d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_READ_EVENT │ │ │ │ 2111: 012e567e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 2112: 012bc188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 2113: 0117b1b0 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 2114: 012b5ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 2115: 004dea1d 128 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 2116: 012b505c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ - 2117: 007b184d 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 2118: 007be451 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 2117: 007b187d 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 2118: 007be481 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 2119: 012e55ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ 2120: 005c03b9 1780 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 2121: 005d0ddd 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ - 2122: 0080408d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 2123: 00781451 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 2122: 008040bd 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 2123: 00781481 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 2124: 005848e1 34 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 2125: 00884915 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 2126: 007fc6f5 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 2125: 00884945 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 2126: 007fc725 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ 2127: 00380de1 158 FUNC GLOBAL DEFAULT 12 smbus_read_block │ │ │ │ 2128: 005d6949 114 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vinmi │ │ │ │ - 2129: 00884805 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 2129: 00884835 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 2130: 012ac434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 2131: 012e5fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 2132: 00396e1d 516 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 2133: 00780555 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 2133: 00780585 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 2134: 012e61d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 2135: 012e4648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 2136: 012e4760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 2137: 005bdcd9 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ 2138: 005cc011 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ 2139: 005234c5 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 2140: 011ee9a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_uf │ │ │ │ 2141: 0055c6ed 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ - 2142: 007338b1 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 2142: 007338e1 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 2143: 011eebb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_uh │ │ │ │ 2144: 012e5586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ 2145: 005b1f01 632 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 2146: 002fd4a1 18 FUNC GLOBAL DEFAULT 12 acpi_send_gpe_event │ │ │ │ 2147: 012e4d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 2148: 012a5714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 2149: 004471ad 40 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ 2150: 012b9b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ 2151: 012ab834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ESCALATE_ESB_EVENT │ │ │ │ 2152: 012a5ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_REQ_EVENT │ │ │ │ 2153: 012e5074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_SEND_DSTATE │ │ │ │ - 2154: 006b7345 118 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_uw │ │ │ │ + 2154: 006b7375 118 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_uw │ │ │ │ 2155: 0063a139 192 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_asid_vmid │ │ │ │ 2156: 002c59d9 12 FUNC GLOBAL DEFAULT 12 qemu_console_get_index │ │ │ │ 2157: 003eb165 48 FUNC GLOBAL DEFAULT 12 net_tx_pkt_uninit │ │ │ │ 2158: 012af290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 2159: 012e61b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 2160: 012b6e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_INFO_EVENT │ │ │ │ 2161: 012aa310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ 2162: 0052deb1 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 2163: 003915fd 64 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ - 2164: 00732981 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 2164: 007329b1 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 2165: 012baff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 2166: 012e59e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 2167: 012e59ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 2168: 012aae68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 2169: 002c67fd 10 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ 2170: 005a0d8d 192 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 2171: 00855725 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 2172: 00782a15 140 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 2171: 00855755 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 2172: 00782a45 140 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ 2173: 003015f9 324 FUNC GLOBAL DEFAULT 12 build_cxl_dsm_method │ │ │ │ - 2174: 0089504d 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 2175: 007820cd 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 2174: 0089507d 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 2175: 007820fd 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 2176: 005e4d41 36 FUNC GLOBAL DEFAULT 12 gt_rme_post_el_change │ │ │ │ 2177: 012b643c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 2178: 00854331 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 2179: 0087a1d5 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 2178: 00854361 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 2179: 0087a205 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 2180: 012b9374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 2181: 012e5fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ - 2182: 0083300d 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 2182: 0083303d 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 2183: 012a8630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 2184: 00446489 8 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 2185: 008892a9 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 2186: 0078dc85 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 2185: 008892d9 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 2186: 0078dcb5 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 2187: 012e5ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 2188: 00851851 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 2188: 00851881 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 2189: 002c50e1 140 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 2190: 01216358 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_shl_u16 │ │ │ │ 2191: 012e60e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 2192: 012b9534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 2193: 00740755 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 2193: 00740785 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 2194: 002d7279 176 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 2195: 012be20c 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 2196: 012a78ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJECT_SLOT_EVENT │ │ │ │ 2197: 012a91f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 2198: 012e5036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 2199: 012e4608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 2200: 012e4a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 2201: 0078bbc9 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 2201: 0078bbf9 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 2202: 012af980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 2203: 012e68b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 2204: 01212d34 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_u32 │ │ │ │ 2205: 012e4552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 2206: 0088c195 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 2206: 0088c1c5 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 2207: 0121d56c 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 2208: 012ac384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 2209: 012b1d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 2210: 011dffd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ - 2211: 006afd31 7348 FUNC GLOBAL DEFAULT 12 disas_vfp │ │ │ │ + 2211: 006afd65 7348 FUNC GLOBAL DEFAULT 12 disas_vfp │ │ │ │ 2212: 002c55b5 180 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 2213: 00824fbd 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 2214: 0088d829 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 2213: 00824fed 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 2214: 0088d859 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ 2215: 012e4556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_ASPEED_APB2OPB_WRITE_DSTATE │ │ │ │ 2216: 00597b4d 164 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 2217: 0076dbdd 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 2217: 0076dc0d 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 2218: 005b9819 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ 2219: 005cc83d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 2220: 012e6204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2221: 01185488 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 2222: 012e4e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 2223: 012b4d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 2224: 00336371 14 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 2225: 012e563a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ 2226: 005fd309 348 FUNC GLOBAL DEFAULT 12 arm_cpu_tlb_fill_align │ │ │ │ 2227: 012b3ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_VALUE_EVENT │ │ │ │ 2228: 011f4b18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvsb │ │ │ │ 2229: 012e3c4e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 2230: 00443145 180 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ 2231: 002f99d5 232 FUNC GLOBAL DEFAULT 12 aml_acquire │ │ │ │ - 2232: 008217fd 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 2233: 0080706d 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 2232: 0082182d 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 2233: 0080709d 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 2234: 012e5a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 2235: 012af9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ 2236: 011f4a94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvsh │ │ │ │ - 2237: 0081990d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 2237: 0081993d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 2238: 002f3d81 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 2239: 012b3e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_ENABLE_EVENT │ │ │ │ 2240: 012e45dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 2241: 012e4dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 2242: 012bcc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_ACCEL_STATS_EVENT │ │ │ │ 2243: 005466c5 224 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 2244: 002f833d 100 FUNC GLOBAL DEFAULT 12 aml_lgreater │ │ │ │ 2245: 012e43ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 2246: 0054dcc5 220 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 2247: 0117a9f4 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 2248: 012e41d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ 2249: 012e39b1 1 OBJECT GLOBAL DEFAULT 25 nvmm_allowed │ │ │ │ - 2250: 00831609 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 2250: 00831639 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 2251: 012b574c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 2252: 012c31bc 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 2253: 002f41e5 172 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 2254: 012e4526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 2255: 012e3ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 2256: 0032cf85 520 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 2257: 011fc96c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullpbh │ │ │ │ 2258: 012a61d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 2259: 012e6904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 2260: 012e603a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 2261: 008042f1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 2261: 00804321 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 2262: 012e4c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 2263: 011f4a10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvsw │ │ │ │ 2264: 0117a2f4 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 2265: 012e68ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 2266: 007300f1 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 2266: 00730121 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 2267: 012e3d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 2268: 012e62a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 2269: 007fab0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 2269: 007fab3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 2270: 012e4b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 2271: 00877719 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ - 2272: 009d25e4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 2271: 00877749 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 2272: 009d2614 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 2273: 012e68a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 2274: 00380b8d 10 FUNC GLOBAL DEFAULT 12 smbus_vmstate_needed │ │ │ │ 2275: 012e54b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_ENABLE_DSTATE │ │ │ │ 2276: 012e45ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 2277: 012bb364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ - 2278: 007f63f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 2279: 0085f089 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 2280: 008735e5 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ - 2281: 00898cf9 136 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ + 2278: 007f6421 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 2279: 0085f0b9 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 2280: 00873615 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 2281: 00898d29 136 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ 2282: 011fc864 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullpbw │ │ │ │ 2283: 012afb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 2284: 0076452d 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 2285: 008906c5 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 2284: 0076455d 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 2285: 008906f5 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ 2286: 002bb601 6 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 2287: 012b93d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 2288: 012ab034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 2289: 005566b9 34 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 2290: 011e0794 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 2291: 012b5c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ - 2292: 00858bf9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ + 2292: 00858c29 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ 2293: 011ebf5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_srll │ │ │ │ 2294: 012b754c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2295: 012e3f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2296: 0087a411 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2296: 0087a441 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2297: 012e4d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2298: 011ebfe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_srlq │ │ │ │ 2299: 012ac474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2300: 012b071c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2301: 012e5aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_CHANGE_DSTATE │ │ │ │ 2302: 005d0cd5 148 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ - 2303: 0082b1a9 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ - 2304: 007822e9 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2303: 0082b1d9 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ + 2304: 00782319 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 2305: 005f933d 244 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_b │ │ │ │ 2306: 012ae600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2307: 002ab3ed 4572 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2308: 012e4bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2309: 012e4b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2310: 012a8238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2311: 012b9474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ 2312: 011ebed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_srlw │ │ │ │ 2313: 005f9961 300 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_d │ │ │ │ - 2314: 00867dfd 372 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2314: 00867e2d 372 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2315: 012b1a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ 2316: 01213ba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mul_u16 │ │ │ │ - 2317: 007899f1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2317: 00789a21 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2318: 012e5646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2319: 0033ea49 992 FUNC GLOBAL DEFAULT 12 cxl_doe_cdat_init │ │ │ │ 2320: 005b9899 120 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ 2321: 002fd445 90 FUNC GLOBAL DEFAULT 12 acpi_update_sci │ │ │ │ - 2322: 0075cc71 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2322: 0075cca1 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ 2323: 005f9591 240 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_h │ │ │ │ 2324: 002f6269 132 FUNC GLOBAL DEFAULT 12 build_append_int_noprefix │ │ │ │ 2325: 005e9f3d 208 FUNC GLOBAL DEFAULT 12 sme_exception_el │ │ │ │ - 2326: 00783445 184 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2326: 00783475 184 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2327: 0054478d 412 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2328: 012b8e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2329: 012e61d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2330: 0087b9e1 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2330: 0087ba11 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2331: 0053564d 144 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2332: 0033dafd 48 FUNC GLOBAL DEFAULT 12 cxl_add_cci_commands │ │ │ │ 2333: 002e9bed 468 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2334: 012ad0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_EVENT │ │ │ │ 2335: 002f8961 128 FUNC GLOBAL DEFAULT 12 aml_named_field │ │ │ │ 2336: 012ba6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ 2337: 012e41ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ @@ -2343,77 +2343,77 @@ │ │ │ │ 2339: 011f498c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvub │ │ │ │ 2340: 005f9735 244 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_s │ │ │ │ 2341: 0056ce89 260 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ 2342: 005cabb9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 2343: 005f7939 230 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s8 │ │ │ │ 2344: 012b72cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2345: 012b2460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2346: 008a2511 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2346: 008a2541 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ 2347: 003a11fd 138 FUNC GLOBAL DEFAULT 12 gicv3_full_update_noirqset │ │ │ │ 2348: 005ca935 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2349: 011f4908 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvuh │ │ │ │ 2350: 012bd254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2351: 002b6e59 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2352: 0083b065 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2352: 0083b095 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2353: 005d2d95 124 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2354: 012e50b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2355: 012e3ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2356: 0085f525 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2356: 0085f555 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2357: 012e5b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2358: 012b527c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2359: 0087cca1 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ - 2360: 00833489 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2361: 00829b75 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2359: 0087ccd1 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2360: 008334b9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2361: 00829ba5 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2362: 012b0e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2363: 012e3e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2364: 012e4092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2365: 012b90f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2366: 0086b269 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2366: 0086b299 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2367: 012b2d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2368: 00763909 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2369: 00782db5 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 2370: 00763279 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ - 2371: 006c9259 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarb │ │ │ │ + 2368: 00763939 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2369: 00782de5 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2370: 007632a9 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2371: 006c9289 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarb │ │ │ │ 2372: 012e4aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ - 2373: 008382a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2373: 008382d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2374: 012a8990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ - 2375: 00720411 80 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ + 2375: 00720441 80 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 2376: 005fbf59 80 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s16 │ │ │ │ - 2377: 006d4d99 234 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_idx_4b │ │ │ │ + 2377: 006d4dc9 234 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_idx_4b │ │ │ │ 2378: 011f4884 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvuw │ │ │ │ 2379: 012ad644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2380: 012e5e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ - 2381: 006c92c9 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarh │ │ │ │ + 2381: 006c92f9 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarh │ │ │ │ 2382: 012ba424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2383: 012e4a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2384: 00587de1 116 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2385: 012e4b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2386: 00456779 248 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2387: 012e52e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2388: 00781c0d 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2388: 00781c3d 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2389: 004c8665 372 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2390: 0085c25d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2390: 0085c28d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2391: 012e5eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2392: 0081e3a9 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2392: 0081e3d9 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2393: 012b3394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ - 2394: 00873ad1 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2395: 0084ac79 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ - 2396: 007fb46d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2397: 0089ab55 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2394: 00873b01 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2395: 0084aca9 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2396: 007fb49d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2397: 0089ab85 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2398: 0121115c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aesimc │ │ │ │ 2399: 012afe30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ - 2400: 006c9339 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarw │ │ │ │ - 2401: 008465bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2400: 006c9369 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarw │ │ │ │ + 2401: 008465ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2402: 003948b1 58 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2403: 012e5e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2404: 00332aad 660 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2405: 012e4872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ 2406: 005b32f5 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2407: 012e6024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ - 2408: 0082a825 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2408: 0082a855 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2409: 012e39f0 120 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2410: 012e5f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ 2411: 005c95f5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2412: 012bd538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ 2413: 004df601 112 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2414: 012ad124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_READ_EVENT │ │ │ │ 2415: 002b8341 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ @@ -2422,975 +2422,975 @@ │ │ │ │ 2418: 012add14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 2419: 00536b99 200 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2420: 012e526e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ 2421: 0059ea75 92 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2422: 012e48d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2423: 012aeb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ 2424: 004df6e1 112 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2425: 0074098d 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2425: 007409bd 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2426: 012bf4c0 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2427: 012abdc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2428: 012a90a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2429: 011d0fd8 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2430: 012e5168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2431: 00855e75 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2431: 00855ea5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ 2432: 005a9869 276 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2433: 0083c4f5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ - 2434: 00a77c60 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2433: 0083c525 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2434: 00a77c90 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ 2435: 00600cf5 4 FUNC GLOBAL DEFAULT 12 helper_rints_exact │ │ │ │ 2436: 005c86f5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2437: 002f9329 216 FUNC GLOBAL DEFAULT 12 aml_sleep │ │ │ │ 2438: 012bc3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2439: 005d11a9 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2440: 012e4ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2441: 00516fd5 24 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2442: 004d9e61 102 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2443: 012e5814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2444: 012e53f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_TDR_DSTATE │ │ │ │ 2445: 012e4098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ - 2446: 00778399 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2446: 007783c9 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ 2447: 005f801d 242 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u8 │ │ │ │ 2448: 004df671 112 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2449: 012e403c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2450: 012e51d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2451: 007343b5 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2451: 007343e5 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2452: 012e4afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2453: 00891165 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2454: 00818c15 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2453: 00891195 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2454: 00818c45 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2455: 012b045c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2456: 012b8884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2457: 0084a0dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2457: 0084a10d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2458: 012af8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2459: 012e5c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2460: 004465d5 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2461: 012a9074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ 2462: 0050dfd5 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2463: 012a9094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2464: 00444505 68 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_register_bar │ │ │ │ 2465: 012bb1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 2466: 008593e9 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ + 2466: 00859419 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ 2467: 005fbfd1 32 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s32 │ │ │ │ 2468: 012e409c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ - 2469: 00745d79 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2469: 00745da9 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2470: 012bcc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 2471: 005ffbc9 98 FUNC GLOBAL DEFAULT 12 helper_vfp_touhd │ │ │ │ 2472: 012e5594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2473: 005b9911 144 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2474: 012b85d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 2475: 00600369 74 FUNC GLOBAL DEFAULT 12 helper_vfp_touhh │ │ │ │ - 2476: 00790a31 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ - 2477: 00879975 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2476: 00790a61 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2477: 008799a5 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2478: 012b4ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2479: 012e4882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ - 2480: 006c2955 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxb │ │ │ │ + 2480: 006c2985 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxb │ │ │ │ 2481: 012e57c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2482: 012e50cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2483: 00833499 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2483: 008334c9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2484: 012e4094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2485: 00878dd1 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2486: 008289cd 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2487: 006c29d1 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxh │ │ │ │ - 2488: 00832ab5 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2485: 00878e01 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2486: 008289fd 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2487: 006c2a01 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxh │ │ │ │ + 2488: 00832ae5 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2489: 012e6198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2490: 012b8ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2491: 00654b79 76 FUNC GLOBAL DEFAULT 12 aspeed_soc_get_irq │ │ │ │ 2492: 012b8d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2493: 012e3f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2494: 012bb8fc 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 2495: 005fffad 72 FUNC GLOBAL DEFAULT 12 helper_vfp_touhs │ │ │ │ 2496: 012e4b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2497: 012e4fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2498: 012e5f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2499: 012bcdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2500: 012e4d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2501: 0084c239 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2502: 0084292d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2503: 0080151d 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2504: 00871c81 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2505: 0081d339 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2501: 0084c269 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2502: 0084295d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2503: 0080154d 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2504: 00871cb1 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2505: 0081d369 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2506: 012e50fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2507: 00470d0d 652 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2508: 012e4eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ - 2509: 006c90fd 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltb │ │ │ │ + 2509: 006c912d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltb │ │ │ │ 2510: 012e62e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ - 2511: 006c2a4d 122 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxw │ │ │ │ + 2511: 006c2a7d 122 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxw │ │ │ │ 2512: 006650f9 144 FUNC GLOBAL DEFAULT 12 gen_sqadd_bhs │ │ │ │ 2513: 002fa979 816 FUNC GLOBAL DEFAULT 12 build_spcr │ │ │ │ 2514: 00597a45 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2515: 00389351 118 FUNC GLOBAL DEFAULT 12 pmbus_direct_mode2data │ │ │ │ 2516: 004ed7b1 304 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2517: 005567b9 516 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ - 2518: 006c9171 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplth │ │ │ │ + 2518: 006c91a1 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplth │ │ │ │ 2519: 002e7641 144 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2520: 0077fe25 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2520: 0077fe55 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 2521: 005ff7e9 54 FUNC GLOBAL DEFAULT 12 helper_vfp_touid │ │ │ │ 2522: 00aa6930 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2523: 012adcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2524: 012ba364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ 2525: 005ff751 36 FUNC GLOBAL DEFAULT 12 helper_vfp_touih │ │ │ │ - 2526: 008710e9 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2526: 00871119 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2527: 011eda2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_r13_banked │ │ │ │ 2528: 012e684a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2529: 004adac1 36 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2530: 012ab964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2531: 00331091 4 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2532: 012e4c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2533: 012e410e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_IDX_DSTATE │ │ │ │ 2534: 012e5164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2535: 00778bc9 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2535: 00778bf9 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2536: 012a9ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2537: 012e61f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2538: 012a9284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ 2539: 01213d30 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sub_u8 │ │ │ │ - 2540: 006c91e5 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltw │ │ │ │ + 2540: 006c9215 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltw │ │ │ │ 2541: 002bfa6d 100 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2542: 007f693d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2542: 007f696d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 2543: 005ff79d 34 FUNC GLOBAL DEFAULT 12 helper_vfp_touis │ │ │ │ 2544: 005bb715 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2545: 00860ca5 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2545: 00860cd5 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2546: 012a804c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWL_CLOCKING_SCHEME_EVENT │ │ │ │ 2547: 012e68b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2548: 012e6298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2549: 005195e9 112 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2550: 012e4500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2551: 0077ae11 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2551: 0077ae41 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2552: 0043fec9 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2553: 012e6882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ 2554: 005b04b1 128 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2555: 012b4cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2556: 0054d2fd 16 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ - 2557: 006cee91 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalarh │ │ │ │ + 2557: 006ceec1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalarh │ │ │ │ 2558: 012e637c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2559: 012bdb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2560: 012e5460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_DSTATE │ │ │ │ 2561: 012e5cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2562: 012b53ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ 2563: 005cb4f1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2564: 012e5c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ 2565: 002e6d1d 156 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2566: 0072af1d 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2567: 00780935 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2566: 0072af4d 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2567: 00780965 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2568: 012e458c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2569: 012bc6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2570: 0055bc29 56 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2571: 00561ae1 64 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ - 2572: 0089a385 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ - 2573: 006cf089 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalars │ │ │ │ + 2572: 0089a3b5 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2573: 006cf0b9 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalars │ │ │ │ 2574: 005a2f81 748 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ - 2575: 0072707d 196 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ + 2575: 007270ad 196 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ 2576: 012e5054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2577: 012b04dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2578: 012a9f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ 2579: 012e598e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_REQUEST_DSTATE │ │ │ │ - 2580: 00828359 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2580: 00828389 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2581: 0051a7c1 216 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2582: 00396061 528 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2583: 012bc9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2584: 012e55a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2585: 012b3194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ 2586: 00524c8d 400 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2587: 004ecb91 112 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ 2588: 0121178c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unzip16 │ │ │ │ 2589: 012b2360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2590: 012b87d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ - 2591: 0087d529 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2591: 0087d559 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2592: 012adba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2593: 012b098c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2594: 012e4f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2595: 012e502e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2596: 012e42c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2597: 007e5149 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2598: 008185ed 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2597: 007e5179 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2598: 0081861d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ 2599: 0121955c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toslh_round_to_zero │ │ │ │ 2600: 005d1a31 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_translate_vaddr │ │ │ │ - 2601: 00748ddd 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2601: 00748e0d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2602: 012ab0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2603: 011f00d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgt_scalarb │ │ │ │ - 2604: 006d51d5 204 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_2h │ │ │ │ + 2604: 006d5205 204 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_2h │ │ │ │ 2605: 003011d5 240 FUNC GLOBAL DEFAULT 12 build_mcfg │ │ │ │ 2606: 012e4fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2607: 012a5974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ 2608: 012e6840 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_arm_c │ │ │ │ - 2609: 00829b85 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2609: 00829bb5 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2610: 011f0054 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgt_scalarh │ │ │ │ 2611: 012baaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2612: 0082b395 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2613: 006c8d09 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarb │ │ │ │ - 2614: 0083735d 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2612: 0082b3c5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2613: 006c8d39 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarb │ │ │ │ + 2614: 0083738d 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2615: 012e561a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ 2616: 005fc035 46 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s64 │ │ │ │ - 2617: 0075cd0d 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2617: 0075cd3d 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2618: 0032d2c9 6 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2619: 012e5efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_DSTATE │ │ │ │ 2620: 012e49a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2621: 00808f21 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2622: 0082ae55 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ + 2621: 00808f51 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2622: 0082ae85 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ 2623: 005b4f75 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2624: 0046d875 604 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2625: 002be75d 92 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ - 2626: 006c8d79 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarh │ │ │ │ + 2626: 006c8da9 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarh │ │ │ │ 2627: 002c0a6d 52 FUNC GLOBAL DEFAULT 12 helper_ssub16 │ │ │ │ 2628: 005dfa29 312 FUNC GLOBAL DEFAULT 12 write_cpustate_to_list │ │ │ │ 2629: 00420fd9 80 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2630: 012e3d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2631: 012e3ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ 2632: 005c4a95 8 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2633: 011d0f28 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ 2634: 011effd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgt_scalarw │ │ │ │ - 2635: 008856f9 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2635: 00885729 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2636: 012e5d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2637: 011d0f48 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ 2638: 002e61d5 68 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2639: 0085d1ed 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2639: 0085d21d 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2640: 011d0f88 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2641: 00552995 86 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2642: 012b581c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2643: 0088d8f1 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2643: 0088d921 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2644: 012b1c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ - 2645: 006b9879 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmovi │ │ │ │ + 2645: 006b98a9 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmovi │ │ │ │ 2646: 00516f65 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2647: 012b049c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2648: 0080465d 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ - 2649: 006c8de9 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarw │ │ │ │ + 2648: 0080468d 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2649: 006c8e19 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarw │ │ │ │ 2650: 012b92c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2651: 005d2279 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ 2652: 012bcfd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ - 2653: 00896791 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2653: 008967c1 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ 2654: 005cb2c1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2655: 005365a5 764 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2656: 012aeeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2657: 0084a335 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2657: 0084a365 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2658: 012e407c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2659: 012b7cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_SET_EVENT │ │ │ │ 2660: 012e5b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2661: 00396751 552 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ - 2662: 0076eed1 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2663: 0088dad1 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2662: 0076ef01 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2663: 0088db01 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2664: 012af440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2665: 007a82d9 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2665: 007a8309 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2666: 003aefe9 96 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ 2667: 0059f1cd 528 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ 2668: 0052de75 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ - 2669: 00713789 572 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2670: 00807869 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2669: 007137b9 572 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2670: 00807899 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2671: 003802d5 4 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ 2672: 005ffcc9 98 FUNC GLOBAL DEFAULT 12 helper_vfp_tould │ │ │ │ - 2673: 00829c51 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2673: 00829c81 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2674: 012e3c68 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2675: 00a5ba78 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2675: 00a5baa8 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2676: 012e407a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2677: 012ae630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2678: 012e5d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2679: 008002e5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2680: 00732695 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2679: 00800315 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2680: 007326c5 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2681: 012b53bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ 2682: 01203950 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb │ │ │ │ 2683: 00600439 46 FUNC GLOBAL DEFAULT 12 helper_vfp_toulh │ │ │ │ 2684: 005c7859 30 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2685: 012e53aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ - 2686: 006c7c5d 258 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl48 │ │ │ │ + 2686: 006c7c8d 258 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl48 │ │ │ │ 2687: 012e59fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ 2688: 005219e1 6 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2689: 012e3898 4 OBJECT GLOBAL DEFAULT 25 cpu_exclusive_val │ │ │ │ 2690: 012b5eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2691: 012038cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh │ │ │ │ 2692: 012e47e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2693: 011e0fd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_be │ │ │ │ 2694: 012a791c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 2695: 012e5eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2696: 012ba7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2697: 0083ffb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2697: 0083ffe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2698: 0060005d 44 FUNC GLOBAL DEFAULT 12 helper_vfp_touls │ │ │ │ 2699: 00535035 252 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ - 2700: 006d4ae1 236 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_4b │ │ │ │ + 2700: 006d4b11 236 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_4b │ │ │ │ 2701: 012bc9e0 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2702: 004ad8f5 2 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2703: 0055be25 184 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2704: 012e4690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2705: 0085e2cd 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2706: 00852cc5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2705: 0085e2fd 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2706: 00852cf5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2707: 002bf395 300 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2708: 00502671 828 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ - 2709: 0087ad91 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2709: 0087adc1 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2710: 012a7360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2711: 012b0e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2712: 008534b1 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2712: 008534e1 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2713: 012b2e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2714: 012e5dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2715: 012b09fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2716: 012a8378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ - 2717: 006d4e85 304 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_4h │ │ │ │ + 2717: 006d4eb5 304 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_4h │ │ │ │ 2718: 012e4e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2719: 012ba144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2720: 01203848 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw │ │ │ │ 2721: 012e481a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2722: 012ba434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ 2723: 005b0531 168 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2724: 012e5396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2725: 012e47a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2726: 00844d99 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2726: 00844dc9 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ 2727: 012e577a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2728: 00516535 212 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2729: 00857add 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2730: 00849475 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2729: 00857b0d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2730: 008494a5 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2731: 011e50cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2732: 012e42de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ - 2733: 006bc425 76 FUNC GLOBAL DEFAULT 12 helper_mve_vsbc │ │ │ │ + 2733: 006bc455 76 FUNC GLOBAL DEFAULT 12 helper_mve_vsbc │ │ │ │ 2734: 005fb0e9 26 FUNC GLOBAL DEFAULT 12 helper_neon_add_u16 │ │ │ │ - 2735: 0085dc9d 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2735: 0085dccd 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2736: 012e4cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ - 2737: 0080b4f9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2737: 0080b529 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2738: 011e8cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqadd8 │ │ │ │ 2739: 012e5874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2740: 0077aad1 252 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2741: 0074f09d 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2740: 0077ab01 252 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2741: 0074f0cd 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2742: 012e5a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2743: 012e5de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2744: 007788cd 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2745: 006c425d 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sb │ │ │ │ - 2746: 0072b2d5 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2744: 007788fd 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2745: 006c428d 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sb │ │ │ │ + 2746: 0072b305 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2747: 0117a2b4 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2748: 002c88c9 84 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2749: 012e414a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_LCD_ENABLE_DISABLE_RESULT_DSTATE │ │ │ │ 2750: 012bdc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ 2751: 005a8e01 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2752: 00764cb5 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2752: 00764ce5 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2753: 002d7691 2804 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2754: 011f9e1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd90b │ │ │ │ 2755: 0117ab24 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ 2756: 00440b11 232 FUNC GLOBAL DEFAULT 12 pci_ats_request_translation │ │ │ │ - 2757: 0083f77d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2758: 0074054d 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ - 2759: 006c4311 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sh │ │ │ │ - 2760: 00a686f0 6 OBJECT GLOBAL DEFAULT 14 arm_rmode_to_sf_map │ │ │ │ + 2757: 0083f7ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2758: 0074057d 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2759: 006c4341 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sh │ │ │ │ + 2760: 00a68720 6 OBJECT GLOBAL DEFAULT 14 arm_rmode_to_sf_map │ │ │ │ 2761: 012b28d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2762: 012ba2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2763: 0078dc99 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2763: 0078dcc9 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2764: 011f9d98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd90h │ │ │ │ 2765: 00447205 46 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2766: 012e5f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2767: 01185370 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2768: 012b2cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2769: 012a91e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2770: 008569c5 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2771: 0087b2e9 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2770: 008569f5 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2771: 0087b319 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2772: 012aac68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2773: 011f8664 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla90h │ │ │ │ 2774: 012e482a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2775: 012c1fa0 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2776: 0117aedc 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2777: 00446cf1 1136 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2778: 012b636c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2779: 011e1cb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2780: 012e5c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2781: 012e5ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2782: 0084dca9 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ - 2783: 006c43e1 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sw │ │ │ │ - 2784: 00779119 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2782: 0084dcd9 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2783: 006c4411 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sw │ │ │ │ + 2784: 00779149 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2785: 012e4e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2786: 00291ccd 136 FUNC GLOBAL DEFAULT 12 main │ │ │ │ 2787: 012e4b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ 2788: 012ac7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_DEVICE_PLUG_EVENT │ │ │ │ - 2789: 00833f25 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2789: 00833f55 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2790: 011f9d14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd90w │ │ │ │ 2791: 012b9714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2792: 011f85e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla90s │ │ │ │ 2793: 012a99b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2794: 012e481e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2795: 012e59ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2796: 012af070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2797: 01185550 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2798: 00536591 20 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2799: 0117b2f8 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2800: 01215dac 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s8 │ │ │ │ 2801: 012a4f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ 2802: 012e62ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2803: 0078277d 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2803: 007827ad 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2804: 012e5a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2805: 012e5b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2806: 002c4c59 136 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2807: 002f9f65 584 FUNC GLOBAL DEFAULT 12 build_rsdp │ │ │ │ 2808: 012e4a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2809: 002b7d41 176 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2810: 002fa1ad 248 FUNC GLOBAL DEFAULT 12 build_rsdt │ │ │ │ 2811: 003a2bd9 220 FUNC GLOBAL DEFAULT 12 gicv3_dist_set_irq │ │ │ │ 2812: 002f8aa1 184 FUNC GLOBAL DEFAULT 12 aml_field │ │ │ │ 2813: 012bbc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2814: 012bc178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2815: 012e4ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2816: 002bb669 48 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2817: 00a5d540 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2817: 00a5d570 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ 2818: 005ca855 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2819: 012b7a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ - 2820: 0070712d 852 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2821: 0083fc2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2820: 0070715d 852 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2821: 0083fc5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2822: 012e4e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ 2823: 006653b1 48 FUNC GLOBAL DEFAULT 12 gen_gvec_saba │ │ │ │ 2824: 005a43e1 584 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2825: 012b2bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2826: 012a5654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2827: 012e5274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2828: 012e55c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2829: 012e5e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2830: 004ed8e9 116 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ 2831: 00665351 48 FUNC GLOBAL DEFAULT 12 gen_gvec_sabd │ │ │ │ 2832: 005b2811 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2833: 011ea06c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crc32 │ │ │ │ 2834: 012ac034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2835: 007bafe9 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2835: 007bb019 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2836: 012aa1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2837: 012bb344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2838: 012e4c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2839: 012190b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqd_round_to_zero │ │ │ │ 2840: 003990ed 232 FUNC GLOBAL DEFAULT 12 ps2_read_data │ │ │ │ 2841: 012e59dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2842: 012e5810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2843: 00478241 132 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2844: 012e4122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_DSTATE │ │ │ │ 2845: 012ae740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2846: 00819d59 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2846: 00819d89 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2847: 003845c1 18 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2848: 012e3ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2849: 00335609 180 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2850: 012e5842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ 2851: 005c9eb9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2852: 007b2b75 1060 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2853: 00867d1d 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2852: 007b2ba5 1060 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2853: 00867d4d 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2854: 012e62d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2855: 005d3919 14 FUNC GLOBAL DEFAULT 12 arm_cpu_mmu_index │ │ │ │ 2856: 012e5a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2857: 012a8ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2858: 0089a3ed 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2858: 0089a41d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ 2859: 011e4700 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_be │ │ │ │ - 2860: 007e2c49 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2860: 007e2c79 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2861: 012babf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2862: 012e420c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ - 2863: 00720fbd 204 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ + 2863: 00720fed 204 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2864: 012e4134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_LO_DSTATE │ │ │ │ 2865: 012e525a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2866: 003040d9 276 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_pre_plug_cb │ │ │ │ - 2867: 00a77c1c 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2867: 00a77c4c 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2868: 012e48d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2869: 012a9164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ 2870: 00523ecd 176 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2871: 004de521 476 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2872: 0082dfc5 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2872: 0082dff5 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ 2873: 002bb581 6 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2874: 007317b9 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2874: 007317e9 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2875: 012b8cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2876: 012ad2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2877: 008012d1 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2877: 00801301 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2878: 012e59ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2879: 00502a4d 520 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2880: 00446561 20 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2881: 012bdc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ - 2882: 0087a041 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ - 2883: 0085b361 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2882: 0087a071 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2883: 0085b391 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2884: 012a6b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2885: 007e1c41 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2886: 00799fd9 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2885: 007e1c71 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2886: 0079a009 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2887: 004acae5 136 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2888: 012a68b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2889: 012b07cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2890: 00816e25 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2890: 00816e55 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2891: 0117a30c 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ - 2892: 0089c5a1 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ + 2892: 0089c5d1 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ 2893: 012b84f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ - 2894: 00897261 284 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ + 2894: 00897291 284 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ 2895: 01215e30 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u8 │ │ │ │ 2896: 002e4d3d 100 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2897: 005dff09 196 FUNC GLOBAL DEFAULT 12 aarch64_set_svcr │ │ │ │ 2898: 012e5c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2899: 012e5c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ 2900: 01217900 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtod_round_to_nearest │ │ │ │ 2901: 005c755d 22 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2902: 012b54bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2903: 012af010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ - 2904: 0089bfad 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ + 2904: 0089bfdd 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ 2905: 012af190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ 2906: 0065097d 188 FUNC GLOBAL DEFAULT 12 raspi_machine_init │ │ │ │ - 2907: 006fbe59 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2907: 006fbe89 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2908: 0050cd8d 204 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ 2909: 0052fe31 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2910: 0076d00d 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2910: 0076d03d 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2911: 012e4568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SLAVE_WRITE_DSTATE │ │ │ │ 2912: 011e257c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_be │ │ │ │ 2913: 00418be9 22 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2914: 011e3998 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ 2915: 012005c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmvn │ │ │ │ - 2916: 0084b2c9 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2916: 0084b2f9 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2917: 0117a6fc 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ 2918: 005f6a11 86 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_align │ │ │ │ 2919: 012b0d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2920: 012e5a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2921: 0089dffd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ - 2922: 007e4405 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2921: 0089e02d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ + 2922: 007e4435 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ 2923: 002e6275 116 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2924: 012e58ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GROUP_PUT_DSTATE │ │ │ │ 2925: 0117b13c 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2926: 005f9bdd 428 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s8 │ │ │ │ 2927: 012ac104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2928: 0121346c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlsh_s16 │ │ │ │ 2929: 012e4282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2930: 012e4414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2931: 005ffd35 88 FUNC GLOBAL DEFAULT 12 helper_vfp_touqd │ │ │ │ 2932: 012b8a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ - 2933: 00838e91 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2933: 00838ec1 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2934: 012e4dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2935: 012bba8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2936: 012e30b0 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2937: 00366b11 388 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ 2938: 0060048d 46 FUNC GLOBAL DEFAULT 12 helper_vfp_touqh │ │ │ │ 2939: 012b3eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_EVENT │ │ │ │ - 2940: 0083c8e5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2940: 0083c915 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2941: 012ba244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2942: 012e5154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2943: 012e52d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2944: 012b8724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ 2945: 012bcc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_ACCEL_STATS_EVENT │ │ │ │ 2946: 01202a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_os_sw │ │ │ │ - 2947: 008600d9 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2948: 00842f09 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2947: 00860109 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2948: 00842f39 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2949: 00600091 44 FUNC GLOBAL DEFAULT 12 helper_vfp_touqs │ │ │ │ 2950: 012e5550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2951: 012b2a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ - 2952: 00899cfd 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ - 2953: 0081c569 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2952: 00899d2d 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2953: 0081c599 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2954: 005125d9 88 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ - 2955: 00789a09 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2956: 00789e71 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2957: 008516e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2955: 00789a39 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2956: 00789ea1 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2957: 00851719 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2958: 012e5bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2959: 004b33e9 146 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2960: 012e5d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ - 2961: 00851941 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2961: 00851971 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2962: 004ab4f9 272 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2963: 004ee7fd 6 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2964: 012a6a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2965: 012ac424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2966: 012a9994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ - 2967: 006e1f91 206 FUNC GLOBAL DEFAULT 12 helper_gvec_rbit_b │ │ │ │ + 2967: 006e1fc1 206 FUNC GLOBAL DEFAULT 12 helper_gvec_rbit_b │ │ │ │ 2968: 012e4cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2969: 006d0b85 58 FUNC GLOBAL DEFAULT 12 helper_check_bxj_trap │ │ │ │ + 2969: 006d0bb5 58 FUNC GLOBAL DEFAULT 12 helper_check_bxj_trap │ │ │ │ 2970: 011f5778 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavb │ │ │ │ - 2971: 0087b105 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2971: 0087b135 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ 2972: 012b7c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_SET_OUTPUT_EVENT │ │ │ │ - 2973: 008a1699 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2974: 00854071 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2975: 00892619 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ - 2976: 007202ad 204 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ + 2973: 008a16c9 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2974: 008540a1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2975: 00892649 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2976: 007202dd 204 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2977: 012e5738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2978: 012ae950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ 2979: 012b41b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_DATA_READ_EVENT │ │ │ │ 2980: 011f56f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavh │ │ │ │ - 2981: 007f61d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2981: 007f6205 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ 2982: 005abb25 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ 2983: 005c7689 112 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2984: 012e4242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2985: 012a6070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2986: 0117a634 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2987: 002ba3cd 176 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2988: 012a4e2c 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2989: 012e4c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2990: 012b3094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2991: 012e537e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2992: 012bdc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2993: 012b1444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2994: 00826455 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2994: 00826485 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2995: 005f3851 248 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_m32_newel │ │ │ │ 2996: 012bcd28 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2997: 00538af9 184 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ 2998: 012b40e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_EVENT │ │ │ │ - 2999: 00862259 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2999: 00862289 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 3000: 0031a655 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_is25wp256 │ │ │ │ 3001: 012e5e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 3002: 008302f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 3002: 00830325 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 3003: 011f5670 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavw │ │ │ │ 3004: 00535249 224 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 3005: 007f1f29 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 3005: 007f1f59 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 3006: 012b9614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 3007: 00330ae5 244 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ 3008: 003893d9 16 FUNC GLOBAL DEFAULT 12 pmbus_linear_mode2data │ │ │ │ - 3009: 00789cb5 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 3010: 0087f6a5 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 3009: 00789ce5 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 3010: 0087f6d5 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 3011: 012b8614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 3012: 0117b6fc 52 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 3013: 00421035 54 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 3014: 00577341 756 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 3015: 012abfc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 3016: 00517d9d 56 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 3017: 012ab714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITE_EVENT │ │ │ │ - 3018: 006fe9e9 220 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ + 3018: 006fea19 220 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ 3019: 012a8c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_EVENT │ │ │ │ 3020: 012b87f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_EVENT │ │ │ │ 3021: 005b89c1 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 3022: 0121367c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rbit_b │ │ │ │ 3023: 0121325c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlsh_s32 │ │ │ │ 3024: 012e4a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 3025: 012029d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_os_uh │ │ │ │ 3026: 002f6f55 104 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 3027: 012a4c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 3028: 012a509c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ - 3029: 0086b481 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 3029: 0086b4b1 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ 3030: 012b3774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_WRITE_EVENT │ │ │ │ - 3031: 0066c9c5 112 FUNC GLOBAL DEFAULT 12 gen_set_cpsr │ │ │ │ - 3032: 00727785 272 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ + 3031: 0066c9d1 112 FUNC GLOBAL DEFAULT 12 gen_set_cpsr │ │ │ │ + 3032: 007277b5 272 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ 3033: 012e5798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 3034: 012bc9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 3035: 012e5330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 3036: 012ab1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 3037: 012af0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 3038: 012e4c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 3039: 012a6ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 3040: 007f65dd 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 3040: 007f660d 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 3041: 006003d9 52 FUNC GLOBAL DEFAULT 12 helper_vfp_ultoh_round_to_nearest │ │ │ │ 3042: 012e3d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 3043: 012e5932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 3044: 012e5628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 3045: 005174ed 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ - 3046: 006c9d75 98 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxab │ │ │ │ + 3046: 006c9da5 98 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxab │ │ │ │ 3047: 01202954 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_os_uw │ │ │ │ 3048: 012bb2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 3049: 012aec50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 3050: 008653ad 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 3050: 008653dd 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 3051: 012b6d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 3052: 012a6f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 3053: 012b653c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 3054: 012e47a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 3055: 007892f5 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 3055: 00789325 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ 3056: 005f58a1 328 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnb │ │ │ │ - 3057: 007f9cfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 3057: 007f9d2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 3058: 012e4688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 3059: 012e41e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 3060: 0055cbb5 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 3061: 012e50d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ - 3062: 008426a1 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 3063: 006c9dd9 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxah │ │ │ │ - 3064: 00848db9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 3062: 008426d1 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 3063: 006c9e09 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxah │ │ │ │ + 3064: 00848de9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 3065: 012e49ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 3066: 012e5446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_START_STOP_DSTATE │ │ │ │ 3067: 002bb759 48 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ - 3068: 0078bf1d 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ - 3069: 006b7441 142 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uh │ │ │ │ + 3068: 0078bf4d 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 3069: 006b7471 142 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uh │ │ │ │ 3070: 012a7ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_ACPI_SETUP_EVENT │ │ │ │ 3071: 005f5a89 64 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnl │ │ │ │ 3072: 012b7c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_CHANGE_EVENT │ │ │ │ - 3073: 00823b05 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 3073: 00823b35 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 3074: 0120de50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt0_d │ │ │ │ 3075: 012b5a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 3076: 0086fff1 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 3076: 00870021 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 3077: 012ac404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 3078: 002c5591 36 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 3079: 00335db9 100 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 3080: 0120df58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt0_h │ │ │ │ 3081: 012b4bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ 3082: 005c7a49 100 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 3083: 012a9e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 3084: 00841f51 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 3084: 00841f81 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 3085: 012b8814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 3086: 00764355 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 3086: 00764385 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 3087: 012abba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ - 3088: 006c9e49 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxaw │ │ │ │ - 3089: 006c2421 138 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsh │ │ │ │ + 3088: 006c9e79 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxaw │ │ │ │ + 3089: 006c2451 138 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsh │ │ │ │ 3090: 012e4328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ - 3091: 008475e1 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 3091: 00847611 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ 3092: 005f59e9 160 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnw │ │ │ │ - 3093: 0088a1e1 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 3093: 0088a211 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 3094: 005892c1 16 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 3095: 012e61c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 3096: 012b586c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ - 3097: 006b74d1 120 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uw │ │ │ │ + 3097: 006b7501 120 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uw │ │ │ │ 3098: 0051fc31 60 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 3099: 012a6f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 3100: 00a77c74 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 3100: 00a77ca4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 3101: 011e90f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqsub16 │ │ │ │ 3102: 0120ded4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt0_s │ │ │ │ 3103: 011dd614 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 3104: 012e465e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ 3105: 011e3b24 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_be │ │ │ │ - 3106: 007e44bd 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 3106: 007e44ed 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 3107: 002d3219 16 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 3108: 002f8549 216 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ 3109: 0120f26c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sitos │ │ │ │ - 3110: 006ea141 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 3110: 006ea171 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 3111: 002c9351 176 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 3112: 00780479 96 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ - 3113: 006c252d 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsw │ │ │ │ + 3112: 007804a9 96 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 3113: 006c255d 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsw │ │ │ │ 3114: 005b2381 936 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ 3115: 005c8ab5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 3116: 0056a3b9 152 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ - 3117: 00720079 212 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ - 3118: 006d2d89 94 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_b │ │ │ │ - 3119: 0076be4d 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 3117: 007200a9 212 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ + 3118: 006d2db9 94 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_b │ │ │ │ + 3119: 0076be7d 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 3120: 012e5eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 3121: 012bab90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ - 3122: 006d437d 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_d │ │ │ │ + 3122: 006d43ad 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_d │ │ │ │ 3123: 011dcdd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 3124: 012af350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ 3125: 005b63a1 1352 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 3126: 008754d1 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 3126: 00875501 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 3127: 004ad021 208 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 3128: 012e57de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ - 3129: 00832589 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ - 3130: 006d357d 98 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_h │ │ │ │ + 3129: 008325b9 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 3130: 006d35ad 98 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_h │ │ │ │ 3131: 002a5005 70 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ - 3132: 0082b025 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ + 3132: 0082b055 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ 3133: 0043f841 36 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 3134: 012e3e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ 3135: 002b39d1 276 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 3136: 012e4c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 3137: 012e5008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 3138: 007615f5 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 3138: 00761625 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 3139: 012ba9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 3140: 012e5e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 3141: 012e44e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ 3142: 005e4e29 162 FUNC GLOBAL DEFAULT 12 arm_mmu_idx │ │ │ │ - 3143: 00764639 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ - 3144: 006d3ef1 126 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_s │ │ │ │ + 3143: 00764669 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 3144: 006d3f21 126 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_s │ │ │ │ 3145: 012aaa48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ - 3146: 006d2cf1 54 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_b │ │ │ │ + 3146: 006d2d21 54 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_b │ │ │ │ 3147: 012bc458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 3148: 00827681 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ - 3149: 006d4129 284 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_d │ │ │ │ + 3148: 008276b1 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 3149: 006d4159 284 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_d │ │ │ │ 3150: 004ab7b9 544 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ 3151: 0041e149 8 FUNC GLOBAL DEFAULT 12 world_name │ │ │ │ - 3152: 00856d41 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 3152: 00856d71 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ 3153: 00488815 3084 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 3154: 012e5188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 3155: 012ad064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ - 3156: 006d2ea1 58 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_h │ │ │ │ + 3156: 006d2ed1 58 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_h │ │ │ │ 3157: 012e62ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 3158: 012e57a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 3159: 012b2440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ - 3160: 0087d6c1 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 3160: 0087d6f1 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 3161: 012e6250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 3162: 012e49ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 3163: 012bb7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 3164: 0057e531 4464 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 3165: 012e58a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 3166: 012e5cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 3167: 012ac114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 3168: 0077a845 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 3168: 0077a875 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 3169: 012e438e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 3170: 012e581a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 3171: 012bbf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 3172: 002dc0bd 64 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 3173: 006d378d 84 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_s │ │ │ │ - 3174: 0084e3d5 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 3173: 006d37bd 84 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_s │ │ │ │ + 3174: 0084e405 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 3175: 012e45bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ 3176: 012b1b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 3177: 012bdcbc 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ 3178: 012a7ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_INV_NOTIFIERS_IOVA_EVENT │ │ │ │ 3179: 012e556e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 3180: 00741119 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 3180: 00741149 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 3181: 012aea70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 3182: 01185320 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 3183: 002ca5a5 70 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 3184: 012e432c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 3185: 012e436a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 3186: 012b4c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 3187: 012e497c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_SG_DSTATE │ │ │ │ 3188: 012e4cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 3189: 011dabb8 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 3190: 011fc8e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullpth │ │ │ │ 3191: 012b8954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 3192: 012e4ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 3193: 0087cfe9 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 3193: 0087d019 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ 3194: 005a4bf5 40 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 3195: 008343fd 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 3195: 0083442d 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 3196: 012e5b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 3197: 012b5fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 3198: 0043d675 100 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 3199: 01210688 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm4e │ │ │ │ 3200: 012a5aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 3201: 0084edc5 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 3201: 0084edf5 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 3202: 012a6728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 3203: 011d06e4 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 3204: 012b3bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_NEXT_ALARM_EVENT │ │ │ │ 3205: 012e3c84 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_arm_c │ │ │ │ 3206: 012b50dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ - 3207: 006e1975 56 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal │ │ │ │ + 3207: 006e19a5 56 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal │ │ │ │ 3208: 0121afa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_subd │ │ │ │ 3209: 011e1058 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_le │ │ │ │ - 3210: 0089d131 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ - 3211: 008998f1 4 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ + 3210: 0089d161 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 3211: 00899921 4 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ 3212: 0121b0b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_subh │ │ │ │ 3213: 005dc9c1 194 FUNC GLOBAL DEFAULT 12 hw_watchpoint_update │ │ │ │ - 3214: 007079c9 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 3214: 007079f9 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 3215: 012b6c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 3216: 012b0b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 3217: 011fc7e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullptw │ │ │ │ 3218: 012adcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 3219: 0082dbad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 3219: 0082dbdd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 3220: 012e5150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 3221: 0115b00c 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ 3222: 012b37f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SELECT_EVENT │ │ │ │ - 3223: 00722585 1452 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ + 3223: 007225b5 1452 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 3224: 012af9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 3225: 008597b9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ - 3226: 0080073d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 3227: 007e0531 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 3225: 008597e9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ + 3226: 0080076d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 3227: 007e0561 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 3228: 012a6500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 3229: 0050e631 108 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ 3230: 005fba25 110 FUNC GLOBAL DEFAULT 12 helper_neon_addlp_s8 │ │ │ │ 3231: 0121b02c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_subs │ │ │ │ - 3232: 00857d15 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ - 3233: 006d9691 240 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_d │ │ │ │ + 3232: 00857d45 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 3233: 006d96c1 240 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_d │ │ │ │ 3234: 0043def5 94 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 3235: 008524dd 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 3235: 0085250d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 3236: 012b0cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ - 3237: 007f78f1 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 3238: 006d9535 172 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_h │ │ │ │ - 3239: 006cd0cd 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalarh │ │ │ │ - 3240: 0072b465 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 3241: 007f3971 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 3237: 007f7921 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 3238: 006d9565 172 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_h │ │ │ │ + 3239: 006cd0fd 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalarh │ │ │ │ + 3240: 0072b495 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 3241: 007f39a1 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 3242: 012b050c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 3243: 012bc970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ - 3244: 0083b8e9 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ + 3244: 0083b919 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ 3245: 005ce08d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_be_mmu │ │ │ │ 3246: 012a5bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 3247: 012b28f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 3248: 012e501e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ 3249: 012b1504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 3250: 00816e9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 3250: 00816ecd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 3251: 012e44ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 3252: 012e5f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ - 3253: 006cd1c1 232 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalars │ │ │ │ + 3253: 006cd1f1 232 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalars │ │ │ │ 3254: 012bc3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 3255: 012b563c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ - 3256: 006d95e1 176 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_s │ │ │ │ - 3257: 00849d15 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ - 3258: 007394bd 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 3256: 006d9611 176 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_s │ │ │ │ + 3257: 00849d45 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 3258: 007394ed 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 3259: 012a67a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 3260: 0086fb29 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 3260: 0086fb59 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 3261: 01205bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmlal │ │ │ │ 3262: 012b3164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 3263: 012e4d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 3264: 012e58e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 3265: 012bd89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 3266: 012b6e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_VERSION_EVENT │ │ │ │ 3267: 0055a20d 168 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ - 3268: 00872c0d 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 3269: 00886d89 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 3268: 00872c3d 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 3269: 00886db9 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 3270: 012b2000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 3271: 012a8248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 3272: 012e3c69 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 3273: 012a7230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ - 3274: 0089b141 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ + 3274: 0089b171 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ 3275: 012e4b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ 3276: 0053f4f1 316 FUNC GLOBAL DEFAULT 12 iommufd_backend_set_dirty_tracking │ │ │ │ - 3277: 00851a31 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ - 3278: 00733f09 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 3277: 00851a61 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 3278: 00733f39 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 3279: 012e5b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 3280: 005f4311 288 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhb │ │ │ │ 3281: 012bc4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 3282: 00328659 76 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 3283: 012e46f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ 3284: 005c8b61 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 3285: 0085f2f1 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 3286: 0087b291 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 3285: 0085f321 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 3286: 0087b2c1 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 3287: 012e47ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 3288: 012b9174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 3289: 0043e641 10 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 3290: 0076dc7d 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 3290: 0076dcad 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 3291: 011e1d3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 3292: 0070fbe1 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 3292: 0070fc11 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 3293: 012aeee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 3294: 012e4f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ 3295: 005f44cd 62 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhl │ │ │ │ 3296: 012a4fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 3297: 012b678c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 3298: 00294cf5 320 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 3299: 012e5f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 3300: 008005e9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 3301: 00874285 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 3300: 00800619 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 3301: 008742b5 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ 3302: 00665791 88 FUNC GLOBAL DEFAULT 12 gen_gvec_cls │ │ │ │ - 3303: 0076b561 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 3303: 0076b591 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 3304: 012e47a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 3305: 012e4604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 3306: 0087c925 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 3306: 0087c955 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ 3307: 0120539c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_faddp_d │ │ │ │ 3308: 006000e5 54 FUNC GLOBAL DEFAULT 12 helper_vfp_shtoh_round_to_nearest │ │ │ │ 3309: 005c1299 260 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ 3310: 012e5ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_WRITE_DSTATE │ │ │ │ - 3311: 0089c03d 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ + 3311: 0089c06d 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ 3312: 012b8b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ 3313: 00338209 32 FUNC GLOBAL DEFAULT 12 cxl_decode_ig │ │ │ │ 3314: 012054a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_faddp_h │ │ │ │ 3315: 011ff3b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovunbb │ │ │ │ - 3316: 007f2fc5 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 3316: 007f2ff5 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ 3317: 005f4431 154 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhw │ │ │ │ 3318: 006657e9 92 FUNC GLOBAL DEFAULT 12 gen_gvec_clz │ │ │ │ - 3319: 00748f79 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 3319: 00748fa9 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 3320: 012e68c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 3321: 012e5280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 3322: 00740245 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 3322: 00740275 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 3323: 012afae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 3324: 00890a51 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 3324: 00890a81 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 3325: 011ff330 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovunbh │ │ │ │ - 3326: 006d8069 150 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_d │ │ │ │ + 3326: 006d8099 150 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_d │ │ │ │ 3327: 005885b5 228 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 3328: 012e39a0 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 3329: 012e459c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ 3330: 005f6141 328 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsb │ │ │ │ - 3331: 007653dd 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 3331: 0076540d 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 3332: 012e553e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 3333: 005bb695 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 3334: 012b1dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ - 3335: 006d7f59 136 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_h │ │ │ │ + 3335: 006d7f89 136 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_h │ │ │ │ 3336: 002e22d9 228 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ 3337: 01205420 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_faddp_s │ │ │ │ 3338: 005a1ec5 484 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 3339: 012b9524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 3340: 002c72bd 168 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 3341: 012e3ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 3342: 00840119 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 3342: 00840149 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 3343: 012ac2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 3344: 012a7af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_ADC_ENGINE_WRITE_EVENT │ │ │ │ 3345: 012e52aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 3346: 005f6329 64 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsl │ │ │ │ - 3347: 00863b41 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 3348: 00809ee1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 3347: 00863b71 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 3348: 00809f11 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ 3349: 01208180 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_b │ │ │ │ 3350: 005a997d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 3351: 012afc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ 3352: 01207ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_d │ │ │ │ - 3353: 006d7fe1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_s │ │ │ │ + 3353: 006d8011 136 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_s │ │ │ │ 3354: 012e410a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA_DSTATE │ │ │ │ - 3355: 00838c39 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 3356: 007823d9 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 3357: 0085fa49 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 3355: 00838c69 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 3356: 00782409 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 3357: 0085fa79 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ 3358: 012080fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_h │ │ │ │ 3359: 01214fc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_b │ │ │ │ - 3360: 006d0f8d 32 FUNC GLOBAL DEFAULT 12 helper_yield │ │ │ │ - 3361: 008232c5 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 3360: 006d0fbd 32 FUNC GLOBAL DEFAULT 12 helper_yield │ │ │ │ + 3361: 008232f5 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 3362: 005f6289 160 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsw │ │ │ │ 3363: 002c5301 76 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 3364: 01214e34 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_d │ │ │ │ 3365: 0055ff99 248 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 3366: 012b0ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 3367: 012aa260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 3368: 005d2a21 156 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 3369: 012e442c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 3370: 00807b71 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 3371: 0085745d 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 3370: 00807ba1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 3371: 0085748d 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ 3372: 01214f3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_h │ │ │ │ - 3373: 00825665 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 3373: 00825695 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 3374: 010b3ed4 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 3375: 01208078 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_s │ │ │ │ 3376: 012e591a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 3377: 00393d6d 96 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 3378: 012a8720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 3379: 007e0965 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 3379: 007e0995 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 3380: 012e4444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 3381: 0084f9b1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 3382: 007fa29d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 3383: 00734b79 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 3381: 0084f9e1 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 3382: 007fa2cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 3383: 00734ba9 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ 3384: 012bacbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_RECALC_DISABLED_EVENT │ │ │ │ - 3385: 00783211 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 3385: 00783241 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 3386: 01177f38 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 3387: 012b26f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 3388: 012e602e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3389: 01214eb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_s │ │ │ │ 3390: 002948f1 104 FUNC GLOBAL DEFAULT 12 target_arch │ │ │ │ 3391: 0056a105 164 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 3392: 012a9f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ @@ -3400,132 +3400,132 @@ │ │ │ │ 3396: 002d85c1 58 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 3397: 012aaa38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 3398: 012a9724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 3399: 012e68be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 3400: 011e467c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_le │ │ │ │ 3401: 012e3fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 3402: 012e3dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 3403: 007f9a2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 3403: 007f9a5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ 3404: 004f576d 224 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 3405: 011fea6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vpnot │ │ │ │ 3406: 012b565c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 3407: 012e5ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 3408: 005dd6fd 2 FUNC GLOBAL DEFAULT 12 arm_cp_write_ignore │ │ │ │ - 3409: 0066cf11 12 FUNC GLOBAL DEFAULT 12 arm_jump_cc │ │ │ │ + 3409: 0066cf1d 12 FUNC GLOBAL DEFAULT 12 arm_jump_cc │ │ │ │ 3410: 012a61c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ 3411: 012e5a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 3412: 012a6e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 3413: 012e60a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 3414: 00789d09 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 3414: 00789d39 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ 3415: 0052ae8d 1516 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 3416: 00801395 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 3416: 008013c5 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ 3417: 00665845 100 FUNC GLOBAL DEFAULT 12 gen_gvec_cnt │ │ │ │ - 3418: 0079acf9 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 3418: 0079ad29 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 3419: 012a6a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 3420: 012e50f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 3421: 012aec80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 3422: 005f9431 172 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s16 │ │ │ │ 3423: 012bd32c 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ 3424: 0120f794 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_idx_2h │ │ │ │ - 3425: 0084daed 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 3425: 0084db1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 3426: 0053ba15 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 3427: 012e577e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 3428: 012e4ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 3429: 012e4dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 3430: 012e634e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 3431: 0121b99c 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 3432: 00845a09 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 3432: 00845a39 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 3433: 012bb034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 3434: 005f5cf1 328 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subub │ │ │ │ - 3435: 007404e5 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 3436: 008395e5 336 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ - 3437: 0083b1cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 3435: 00740515 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 3436: 00839615 336 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ + 3437: 0083b1fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 3438: 012b7a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 3439: 012ae750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 3440: 007803f9 100 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 3440: 00780429 100 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 3441: 012e416c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CFGI_STE_DSTATE │ │ │ │ 3442: 012e5dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 3443: 0117a3c8 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 3444: 012abb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 3445: 012e521e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 3446: 002afe09 224 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 3447: 0083b579 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 3447: 0083b5a9 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 3448: 012ab064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 3449: 00877039 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 3449: 00877069 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 3450: 002c6105 352 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 3451: 00859ab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 3451: 00859ae5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ 3452: 011e2600 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_le │ │ │ │ - 3453: 006d7eb9 158 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_d │ │ │ │ - 3454: 008515f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 3453: 006d7ee9 158 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_d │ │ │ │ + 3454: 00851629 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 3455: 011e3a1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 3456: 00574ec1 136 FUNC GLOBAL DEFAULT 12 net_client_set_link │ │ │ │ 3457: 0054e8ad 136 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 3458: 005f5ed9 64 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subul │ │ │ │ 3459: 012e5134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 3460: 012e5a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 3461: 007f7a8d 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 3462: 007492ad 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 3461: 007f7abd 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 3462: 007492dd 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 3463: 012e5b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ - 3464: 006d7d99 142 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_h │ │ │ │ + 3464: 006d7dc9 142 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_h │ │ │ │ 3465: 012bbda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 3466: 012e5f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 3467: 012b1b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 3468: 004e32c1 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 3469: 005dc9a9 22 FUNC GLOBAL DEFAULT 12 helper_exception_swstep │ │ │ │ 3470: 010ac840 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ - 3471: 008794d1 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 3471: 00879501 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 3472: 012e46fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 3473: 012af4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 3474: 00850061 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 3474: 00850091 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ 3475: 012c1fb0 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 3476: 0054a36d 16 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ 3477: 005f5e39 160 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subuw │ │ │ │ - 3478: 006d2169 150 FUNC GLOBAL DEFAULT 12 helper_pre_hvc │ │ │ │ - 3479: 006d7e29 142 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_s │ │ │ │ + 3478: 006d2199 150 FUNC GLOBAL DEFAULT 12 helper_pre_hvc │ │ │ │ + 3479: 006d7e59 142 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_s │ │ │ │ 3480: 00440db5 112 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ 3481: 012e49d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 3482: 007e9545 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 3482: 007e9575 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 3483: 00556695 34 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 3484: 012aba64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 3485: 012e48e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_DEVICE_UNPLUG_DSTATE │ │ │ │ 3486: 012e60aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 3487: 00522bf1 108 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 3488: 0114f880 52 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 3489: 00503b6d 336 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 3490: 008410c1 220 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 3491: 00848d05 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 3490: 008410f1 220 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 3491: 00848d35 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 3492: 002f3c91 240 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 3493: 00880b45 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 3493: 00880b75 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 3494: 0043af15 244 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 3495: 012e62ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 3496: 005f3f81 280 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklb │ │ │ │ 3497: 005a1e3d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 3498: 012ab164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ - 3499: 00829a99 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ - 3500: 008001dd 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ - 3501: 006d74c1 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_d │ │ │ │ - 3502: 007e6001 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ - 3503: 006d7385 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_h │ │ │ │ + 3499: 00829ac9 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 3500: 0080020d 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 3501: 006d74f1 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_d │ │ │ │ + 3502: 007e6031 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 3503: 006d73b5 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_h │ │ │ │ 3504: 005cbb85 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ 3505: 0052eed9 412 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ 3506: 005f4135 62 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackll │ │ │ │ 3507: 0059e4dd 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 3508: 012e469c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 3509: 007ee5a9 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 3509: 007ee5d9 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 3510: 005f9a8d 100 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s32 │ │ │ │ 3511: 0120faac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_idx_4b │ │ │ │ 3512: 012bdb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 3513: 0080aa9d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 3514: 008253d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 3515: 00887be1 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 3516: 007419e5 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ - 3517: 006d7425 156 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_s │ │ │ │ + 3513: 0080aacd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 3514: 00825401 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 3515: 00887c11 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 3516: 00741a15 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 3517: 006d7455 156 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_s │ │ │ │ 3518: 005a48fd 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 3519: 00586165 116 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 3520: 0086c589 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 3520: 0086c5b9 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 3521: 002b9931 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 3522: 0120f9a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_idx_4h │ │ │ │ 3523: 012b6adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 3524: 011f95dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmulh │ │ │ │ 3525: 005f4099 154 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklw │ │ │ │ 3526: 012e68a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 3527: 012e44ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ @@ -3538,292 +3538,292 @@ │ │ │ │ 3534: 012e3f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ 3535: 0059cd8d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 3536: 012e622a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 3537: 012e3cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 3538: 011f9558 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmuls │ │ │ │ 3539: 012ad294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 3540: 012b9aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 3541: 0075d685 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 3541: 0075d6b5 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 3542: 011d0198 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 3543: 0120bccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_nf_s │ │ │ │ 3544: 0055c39d 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ 3545: 012a7dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_BYPASS_EVENT │ │ │ │ - 3546: 0086fd31 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 3546: 0086fd61 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 3547: 004ad5b5 224 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 3548: 012002a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vnegb │ │ │ │ 3549: 002b4279 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 3550: 0088b9ed 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 3550: 0088ba1d 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 3551: 012e4412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 3552: 0089a1d9 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 3552: 0089a209 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 3553: 012bbeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 3554: 012e49f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 3555: 01200224 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vnegh │ │ │ │ 3556: 005ff279 4 FUNC GLOBAL DEFAULT 12 helper_vfp_mind │ │ │ │ 3557: 002fd5b5 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_plug_cb │ │ │ │ 3558: 012e5cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 3559: 0044662d 288 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 3560: 012e3f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 3561: 0078b5f1 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 3561: 0078b621 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 3562: 012e602c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3563: 005d08c1 288 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 3564: 012e4d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 3565: 011f8d9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmah │ │ │ │ 3566: 005ff24d 38 FUNC GLOBAL DEFAULT 12 helper_vfp_minh │ │ │ │ 3567: 011fe85c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsubb │ │ │ │ 3568: 012e482e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 3569: 012e5092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 3570: 012bc64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 3571: 012a50ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 3572: 011fe7d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsubh │ │ │ │ 3573: 012e52f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 3574: 0085ca79 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 3575: 007ef03d 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 3576: 007adfb5 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 3574: 0085caa9 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 3575: 007ef06d 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 3576: 007adfe5 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 3577: 004de90d 136 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 3578: 012001a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vnegw │ │ │ │ 3579: 011f8d18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmas │ │ │ │ 3580: 00536cd5 58 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 3581: 005ff275 4 FUNC GLOBAL DEFAULT 12 helper_vfp_mins │ │ │ │ 3582: 012e3c29 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 3583: 00780135 10 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 3584: 0083b2bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 3585: 00879825 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3586: 0083eb61 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 3583: 00780165 10 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 3584: 0083b2ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 3585: 00879855 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3586: 0083eb91 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3587: 012e5258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 3588: 008305ad 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3588: 008305dd 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3589: 012a92c4 736 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3590: 00320189 376 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3591: 012e3fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ 3592: 004a1e0d 30 FUNC GLOBAL DEFAULT 12 sse_counter_for_timestamp │ │ │ │ - 3593: 00879481 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3593: 008794b1 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ 3594: 011fe754 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsubw │ │ │ │ - 3595: 0077471d 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3596: 0084dc55 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3595: 0077474d 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3596: 0084dc85 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3597: 012e5a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3598: 012b4bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3599: 012afbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ - 3600: 007250b5 720 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ + 3600: 007250e5 720 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3601: 012e501a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3602: 012e60ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ - 3603: 0084f721 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3603: 0084f751 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ 3604: 005c020d 212 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3605: 0084c419 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3606: 00828ced 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3605: 0084c449 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3606: 00828d1d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3607: 005826d5 152 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3608: 012e48f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3609: 012a9db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3610: 007f9b95 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3610: 007f9bc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3611: 003336f1 96 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3612: 012ab864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_REDISTRIBUTE_EVENT │ │ │ │ 3613: 012a7040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ 3614: 012e5426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_DSTATE │ │ │ │ - 3615: 0087a5e9 100 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3615: 0087a619 100 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3616: 012b0ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3617: 012e4fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3618: 012e5030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3619: 0087d259 368 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3619: 0087d289 368 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ 3620: 0052c50d 344 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3621: 011e3ba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_le │ │ │ │ 3622: 0044567d 308 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3623: 012a8fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3624: 006fc619 180 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3624: 006fc649 180 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3625: 012e5282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3626: 012bbf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ 3627: 0052bc0d 116 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ 3628: 005c7d69 112 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ - 3629: 006b6a8d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_sw │ │ │ │ + 3629: 006b6abd 120 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_sw │ │ │ │ 3630: 012bd7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ 3631: 005fb9f1 34 FUNC GLOBAL DEFAULT 12 helper_neon_widen_s8 │ │ │ │ - 3632: 007f2c11 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3632: 007f2c41 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3633: 012b1200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3634: 012e45ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3635: 003b499d 44 FUNC GLOBAL DEFAULT 12 cxl_clear_poison_list_overflowed │ │ │ │ 3636: 0115db38 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3637: 012afe10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3638: 011d04b0 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ 3639: 005b59f9 296 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3640: 012e4ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ - 3641: 007ef465 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3641: 007ef495 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3642: 004aa3e1 124 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3643: 011e7834 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqrshl │ │ │ │ 3644: 012a81a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3645: 012a8e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3646: 012e68b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3647: 012e4bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ 3648: 012e581e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_ATTACH_DSTATE │ │ │ │ - 3649: 0086afbd 96 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3649: 0086afed 96 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ 3650: 0052807d 300 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3651: 012e49ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3652: 012b4054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_POST_LOAD_EVENT │ │ │ │ 3653: 012e477e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3654: 00822655 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3654: 00822685 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ 3655: 005a1dad 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3656: 012baa90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3657: 012ba1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3658: 012e50d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3659: 004422bd 70 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ 3660: 00573b85 24 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hash_supported_types │ │ │ │ 3661: 0033ca79 186 FUNC GLOBAL DEFAULT 12 cxl_find_dc_region │ │ │ │ 3662: 005f9af1 234 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s64 │ │ │ │ 3663: 012e550c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DSTATE │ │ │ │ - 3664: 00739881 164 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3664: 007398b1 164 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3665: 012e4b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3666: 0075c62d 820 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3666: 0075c65d 820 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3667: 012e4abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3668: 003805f5 120 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3669: 0054dff1 620 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3670: 012e3f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3671: 00885d61 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3671: 00885d91 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3672: 012ae920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3673: 0088a9e5 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3674: 00851fa9 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3673: 0088aa15 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3674: 00851fd9 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3675: 012e5670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3676: 00574f49 204 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3677: 007f63b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3677: 007f63e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3678: 012e46de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3679: 007e0c71 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3679: 007e0ca1 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3680: 012a8f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3681: 012e5470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_DSTATE │ │ │ │ 3682: 012aed80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3683: 012bd318 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3684: 012e5e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3685: 012e47ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3686: 0082909d 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3687: 0070ec91 380 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3686: 008290cd 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3687: 0070ecc1 380 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ 3688: 00440a65 172 FUNC GLOBAL DEFAULT 12 pci_pri_unregister_notifier │ │ │ │ - 3689: 0085cf45 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3689: 0085cf75 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3690: 00295639 12 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3691: 012b4e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ 3692: 005a0699 88 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3693: 012a5c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_INIT_STATE_EVENT │ │ │ │ 3694: 012e40d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_WRITE_DSTATE │ │ │ │ 3695: 012e690c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3696: 012e55d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3697: 00852219 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3697: 00852249 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3698: 012a5a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3699: 01212f44 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unarrow_sat16 │ │ │ │ 3700: 012e45ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3701: 0041bb75 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_credits │ │ │ │ 3702: 012e5414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_ENTER_RESET_DSTATE │ │ │ │ 3703: 012b513c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ 3704: 012e551a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_READ_DSTATE │ │ │ │ 3705: 011eded0 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_cp_reg │ │ │ │ - 3706: 0083d569 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3706: 0083d599 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3707: 002956ed 156 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3708: 00508bb5 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3709: 00335bad 324 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3710: 012a788c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_REQUEST_EVENT │ │ │ │ 3711: 005d8d65 260 FUNC GLOBAL DEFAULT 12 arm_set_cpu_on_and_reset │ │ │ │ 3712: 00546f91 16 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3713: 0081ab15 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3714: 006b6c6d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uh │ │ │ │ - 3715: 00741f31 224 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3716: 00804a95 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3713: 0081ab45 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3714: 006b6c9d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uh │ │ │ │ + 3715: 00741f61 224 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3716: 00804ac5 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3717: 012e58f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3718: 011df504 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3719: 012b2d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3720: 012a8d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3721: 012e4458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3722: 0117b9b0 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ - 3723: 00870f55 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3723: 00870f85 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3724: 0057f7c5 308 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3725: 00294001 36 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3726: 004d0cf9 180 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ - 3727: 0087065d 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3728: 008126bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3727: 0087068d 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3728: 008126ed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3729: 011df0e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3730: 00434565 284 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ 3731: 005c143d 180 FUNC GLOBAL DEFAULT 12 translator_lduw_end │ │ │ │ - 3732: 007f96a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3732: 007f96d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3733: 0055a449 16 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3734: 012e5cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3735: 0088d7f9 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3735: 0088d829 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3736: 012e5d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3737: 00555c59 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3738: 012b64bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ - 3739: 006d8bad 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_h │ │ │ │ + 3739: 006d8bdd 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_h │ │ │ │ 3740: 002947ed 62 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ - 3741: 0074ae45 560 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ - 3742: 006b6ce5 118 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uw │ │ │ │ + 3741: 0074ae75 560 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3742: 006b6d15 118 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uw │ │ │ │ 3743: 0043fdb1 48 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3744: 007fa4b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3744: 007fa4e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3745: 003a1941 72 FUNC GLOBAL DEFAULT 12 gicv3_full_update │ │ │ │ 3746: 005fb9d1 30 FUNC GLOBAL DEFAULT 12 helper_neon_widen_u8 │ │ │ │ 3747: 01214570 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_b │ │ │ │ 3748: 012a6858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ 3749: 012143e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_d │ │ │ │ 3750: 005ca455 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ - 3751: 00707c69 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ - 3752: 007428b9 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3753: 009f4158 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3751: 00707c99 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3752: 007428e9 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3753: 009f4188 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3754: 012e5556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ - 3755: 006d8c35 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_s │ │ │ │ + 3755: 006d8c65 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_s │ │ │ │ 3756: 012144ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_h │ │ │ │ - 3757: 007f821d 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3757: 007f824d 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3758: 012e5b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_SET_DSTATE │ │ │ │ 3759: 012e68d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3760: 012e4454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3761: 007333f9 356 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3762: 0072e691 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3761: 00733429 356 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3762: 0072e6c1 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ 3763: 003a82a5 148 FUNC GLOBAL DEFAULT 12 gicv3_redist_mov_vlpi │ │ │ │ - 3764: 009f4150 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3764: 009f4180 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 3765: 012b3c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IFR_EVENT │ │ │ │ - 3766: 00706871 104 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ + 3766: 007068a1 104 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ 3767: 012e5b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3768: 0063a44d 288 FUNC GLOBAL DEFAULT 12 smmu_translate │ │ │ │ 3769: 012b72dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3770: 012a90c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ - 3771: 00741d3d 248 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3771: 00741d6d 248 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3772: 012aec20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3773: 002b9801 280 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ - 3774: 0082c72d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3774: 0082c75d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3775: 0053590d 24 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3776: 005bcd11 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ - 3777: 006c1ee5 148 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrb │ │ │ │ + 3777: 006c1f15 148 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrb │ │ │ │ 3778: 01214468 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_s │ │ │ │ 3779: 004d68a5 40 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3780: 012b25a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3781: 012e48d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3782: 0086d521 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3782: 0086d551 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3783: 004ee83d 22 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3784: 002ecb79 114 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ - 3785: 006c1f79 232 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrh │ │ │ │ + 3785: 006c1fa9 232 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrh │ │ │ │ 3786: 012e5bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3787: 012b9004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3788: 00805c65 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3788: 00805c95 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3789: 004a9df9 24 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3790: 00539505 252 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3791: 008425dd 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3791: 0084260d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3792: 00557201 1536 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3793: 00732a6d 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3793: 00732a9d 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3794: 0031a535 80 FUNC GLOBAL DEFAULT 12 m25p80_get_blk │ │ │ │ 3795: 012e3cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3796: 012d3cec 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3797: 012e4430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3798: 008568f9 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ - 3799: 00755815 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3798: 00856929 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3799: 00755845 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3800: 012b2350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ 3801: 01212db8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unarrow_sat32 │ │ │ │ 3802: 00326d59 524 FUNC GLOBAL DEFAULT 12 register_write │ │ │ │ 3803: 005c7769 192 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ - 3804: 00849fbd 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ - 3805: 006c2061 196 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrw │ │ │ │ + 3804: 00849fed 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3805: 006c2091 196 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrw │ │ │ │ 3806: 01222a74 724 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3807: 00880665 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3807: 00880695 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3808: 012e3f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3809: 012e57a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3810: 0087acb9 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3810: 0087ace9 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3811: 012a7d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_NH_EVENT │ │ │ │ 3812: 011e9ac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_internal │ │ │ │ 3813: 012e5e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3814: 012ba0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3815: 002fa6b9 392 FUNC GLOBAL DEFAULT 12 build_srat_acpi_generic_port │ │ │ │ 3816: 012e5084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ 3817: 002bfa09 100 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3818: 0088181d 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3818: 0088184d 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3819: 012e4840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3820: 012a86d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3821: 012e3da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3822: 012e524c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ 3823: 00595035 72 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3824: 012e55a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 3825: 012e5be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ @@ -3831,226 +3831,226 @@ │ │ │ │ 3827: 012aff60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_RECEIVE_EVENT │ │ │ │ 3828: 012e41c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3829: 012e52ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3830: 012e5faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3831: 012ba1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ 3832: 00524e7d 652 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ 3833: 005c8861 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 3834: 007a830d 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3835: 0086bc49 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3834: 007a833d 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3835: 0086bc79 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3836: 0121dc10 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3837: 012e5840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3838: 0117af24 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3839: 012b772c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3840: 012e4010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3841: 012b99c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3842: 012ba794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3843: 012e400a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3844: 0086f941 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3844: 0086f971 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ 3845: 0031178d 74 FUNC GLOBAL DEFAULT 12 wm8750_set_bclk_in │ │ │ │ 3846: 005af6f9 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3847: 012e5568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3848: 012e4bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3849: 012ba254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3850: 012b518c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3851: 012e592a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3852: 0120e588 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrint_rm_h │ │ │ │ 3853: 00336a99 112 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3854: 012a5de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ 3855: 0041bd6d 4 FUNC GLOBAL DEFAULT 12 fp_port_get_learning │ │ │ │ - 3856: 00a5afdc 25 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun6i_regmap │ │ │ │ - 3857: 00886fe9 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ - 3858: 006b8d55 100 FUNC GLOBAL DEFAULT 12 helper_mve_vdup │ │ │ │ + 3856: 00a5b00c 25 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun6i_regmap │ │ │ │ + 3857: 00887019 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3858: 006b8d85 100 FUNC GLOBAL DEFAULT 12 helper_mve_vdup │ │ │ │ 3859: 012b2ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ 3860: 0051c531 924 FUNC GLOBAL DEFAULT 12 ram_block_attributes_state_change │ │ │ │ - 3861: 007625c5 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3861: 007625f5 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3862: 012e3eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3863: 007d09b5 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3863: 007d09e5 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3864: 002e7965 252 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3865: 012b6dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_INTX_EOI_EVENT │ │ │ │ 3866: 012a76bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_EVENT │ │ │ │ 3867: 012a9914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3868: 012b0e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3869: 0120e504 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrint_rm_s │ │ │ │ 3870: 005bcd95 136 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ - 3871: 00871a51 488 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3872: 00829c61 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3871: 00871a81 488 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3872: 00829c91 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3873: 012e4026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3874: 0054b585 132 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3875: 00749229 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3875: 00749259 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3876: 012a8d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3877: 012e6222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3878: 0072de79 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3878: 0072dea9 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ 3879: 01212788 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addlp_s16 │ │ │ │ 3880: 005c78bd 52 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3881: 012e57ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ - 3882: 006d24c1 556 FUNC GLOBAL DEFAULT 12 helper_vesb │ │ │ │ + 3882: 006d24f1 556 FUNC GLOBAL DEFAULT 12 helper_vesb │ │ │ │ 3883: 005b604d 176 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ 3884: 012e5422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DO_SNOOP_DSTATE │ │ │ │ - 3885: 00891915 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3885: 00891945 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3886: 002c516d 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3887: 012b7a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ 3888: 012e57c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3889: 00a6e8d4 4 OBJECT GLOBAL DEFAULT 14 fby35_bb_fruid_len │ │ │ │ - 3890: 008120d9 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3889: 00a6e904 4 OBJECT GLOBAL DEFAULT 14 fby35_bb_fruid_len │ │ │ │ + 3890: 00812109 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3891: 012e4008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3892: 00331a41 184 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3893: 004fb101 96 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3894: 012e4bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3895: 00810531 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3895: 00810561 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3896: 00452e95 116 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3897: 00883429 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3897: 00883459 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3898: 012abc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3899: 00830331 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3899: 00830361 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3900: 0054b6b1 176 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3901: 012bc298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ - 3902: 0089b9f9 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3902: 0089ba29 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3903: 012e48ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3904: 00553a09 336 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3905: 00295789 112 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3906: 012e5e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3907: 0086bc89 80 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3907: 0086bcb9 80 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3908: 005d2d01 148 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ - 3909: 0085c50d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3909: 0085c53d 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3910: 0055d5b1 66 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3911: 012e550a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_DSTATE │ │ │ │ 3912: 012e683c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3913: 012e690a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ - 3914: 00854691 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3914: 008546c1 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3915: 01177f5c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3916: 0037a105 72 FUNC GLOBAL DEFAULT 12 sl_bootparam_write │ │ │ │ 3917: 012bb84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3918: 01179fd0 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3919: 01179e80 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3920: 012e5560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3921: 002a5a05 224 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ - 3922: 00822859 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3922: 00822889 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3923: 012a7e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_FIND_STE_EVENT │ │ │ │ 3924: 012a8eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3925: 005dc955 84 FUNC GLOBAL DEFAULT 12 helper_exception_bkpt_insn │ │ │ │ 3926: 012aa400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 3927: 012e4834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3928: 007e2905 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3929: 00810f61 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3928: 007e2935 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3929: 00810f91 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3930: 012bd164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3931: 012b5ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3932: 005f10ed 188 FUNC GLOBAL DEFAULT 12 get_phys_addr │ │ │ │ 3933: 012e56ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3934: 0083f921 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3934: 0083f951 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3935: 012e4086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3936: 0037fe7d 128 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ - 3937: 00889c99 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3937: 00889cc9 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ 3938: 005b3825 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3939: 012e5630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ - 3940: 006d5b29 328 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlad │ │ │ │ + 3940: 006d5b59 328 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlad │ │ │ │ 3941: 012bc5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3942: 012b79a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3943: 007fba95 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3943: 007fbac5 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3944: 0050e155 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3945: 012a5f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 3946: 006d5649 284 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah │ │ │ │ - 3947: 0084a1cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3946: 006d5679 284 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah │ │ │ │ + 3947: 0084a1fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3948: 005b6c19 64 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3949: 012e4d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ 3950: 005b37c9 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3951: 01179ffc 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3952: 01216460 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_u16 │ │ │ │ 3953: 012e4b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3954: 012b06ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ 3955: 012bc228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 3956: 00839499 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ + 3956: 008394c9 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ 3957: 002f9dcd 42 FUNC GLOBAL DEFAULT 12 acpi_data_push │ │ │ │ 3958: 012a9224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3959: 012b509c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3960: 012e4246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ 3961: 00600bc5 68 FUNC GLOBAL DEFAULT 12 helper_recpe_u32 │ │ │ │ 3962: 012b4464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3963: 012e6164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3964: 006d58b9 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas │ │ │ │ - 3965: 0075f361 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3964: 006d58e9 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas │ │ │ │ + 3965: 0075f391 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ 3966: 005c1bd9 1456 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3967: 012afb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3968: 00541f49 692 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3969: 0117a064 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ - 3970: 00693e39 22 FUNC GLOBAL DEFAULT 12 mve_update_eci │ │ │ │ + 3970: 00693e91 22 FUNC GLOBAL DEFAULT 12 mve_update_eci │ │ │ │ 3971: 012e68e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3972: 012e5f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3973: 012b6a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3974: 00890a29 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3974: 00890a59 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3975: 012a5d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 3976: 0060064d 364 FUNC GLOBAL DEFAULT 12 helper_recpe_f16 │ │ │ │ 3977: 0056956d 184 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3978: 012e514c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3979: 00707911 184 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ - 3980: 008405d1 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ + 3979: 00707941 184 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3980: 00840601 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ 3981: 012e5c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3982: 012e5900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ 3983: 005c8c4d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3984: 00488709 268 FUNC GLOBAL DEFAULT 12 smbios_get_tables │ │ │ │ 3985: 012e6240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ 3986: 0120f374 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlad │ │ │ │ - 3987: 007dff39 200 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ + 3987: 007dff69 200 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ 3988: 012b4484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ - 3989: 00899ba5 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ + 3989: 00899bd5 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ 3990: 012a9a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3991: 00500d01 128 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3992: 012e567a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3993: 0120f584 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlah │ │ │ │ 3994: 01216670 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_u16 │ │ │ │ 3995: 012e54fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_DSTATE │ │ │ │ 3996: 012e56e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3997: 012e5c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ - 3998: 006badc9 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsb │ │ │ │ + 3998: 006badf9 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsb │ │ │ │ 3999: 012b9574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 4000: 012e62b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 4001: 012e4288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 4002: 012e45d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 4003: 00807225 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 4003: 00807255 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 4004: 005d31cd 656 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 4005: 00438cc9 88 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 4006: 012e5ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 4007: 012aa448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_ASPEED_APB2OPB_WRITE_EVENT │ │ │ │ - 4008: 006bae21 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsh │ │ │ │ + 4008: 006bae51 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsh │ │ │ │ 4009: 012e4304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 4010: 003df561 48 FUNC GLOBAL DEFAULT 12 is_supported_silicon_rev │ │ │ │ 4011: 012bbabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 4012: 012b93e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 4013: 011e10dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 4014: 012bb994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ 4015: 0120f47c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlas │ │ │ │ 4016: 012e54dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_EVENT_DSTATE │ │ │ │ 4017: 0121787c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultod_round_to_nearest │ │ │ │ - 4018: 0085bc95 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ - 4019: 0071e781 156 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ + 4018: 0085bcc5 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 4019: 0071e7b1 156 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ 4020: 005f39cd 248 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a32_newel │ │ │ │ - 4021: 0082540d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 4021: 0082543d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 4022: 012e4892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 4023: 012ac374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ 4024: 011ffe88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqnegb │ │ │ │ - 4025: 007fee9d 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 4025: 007feecd 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 4026: 012ab8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 4027: 007f6d99 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 4027: 007f6dc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 4028: 012e4bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 4029: 012e472e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 4030: 005bce1d 158 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ 4031: 011ffe04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqnegh │ │ │ │ - 4032: 006bae91 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsw │ │ │ │ + 4032: 006baec1 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsw │ │ │ │ 4033: 005240e5 26 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 4034: 012ae780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 4035: 003ea70d 208 FUNC GLOBAL DEFAULT 12 e1000x_reset_mac_addr │ │ │ │ - 4036: 006c0df1 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahb │ │ │ │ + 4036: 006c0e21 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahb │ │ │ │ 4037: 012bcb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 4038: 012abc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 4039: 011dfcc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 4040: 012e5bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 4041: 012e6120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ - 4042: 006c0e99 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahh │ │ │ │ + 4042: 006c0ec9 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahh │ │ │ │ 4043: 012ad6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 4044: 012bb314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 4045: 0082fe45 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 4045: 0082fe75 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 4046: 012e541a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_RW_DSTATE │ │ │ │ 4047: 012b37d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_HOLD_RESET_EVENT │ │ │ │ 4048: 002c28c1 176 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 4049: 012e4b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 4050: 011ffd80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqnegw │ │ │ │ 4051: 012a9cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 4052: 00420529 14 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ @@ -4060,84 +4060,84 @@ │ │ │ │ 4056: 012ad174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 4057: 012a61f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 4058: 012e48dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 4059: 01202c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_uh │ │ │ │ 4060: 002ca0a5 16 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 4061: 012e6048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 4062: 00442b9d 16 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 4063: 00783125 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 4063: 00783155 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 4064: 012e578a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 4065: 011f6da4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullb_scalarh │ │ │ │ 4066: 012b5e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 4067: 006c0f65 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahw │ │ │ │ - 4068: 007295c5 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 4067: 006c0f95 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahw │ │ │ │ + 4068: 007295f5 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 4069: 012a7a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_HI_EVENT │ │ │ │ 4070: 012af1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 4071: 012b05bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ 4072: 006007b9 6 FUNC GLOBAL DEFAULT 12 helper_recpe_f32 │ │ │ │ 4073: 012e4110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 4074: 0121b994 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 4075: 007e70e5 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 4075: 007e7115 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 4076: 012b1b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 4077: 012ad264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ 4078: 005aa4a5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 4079: 01202be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_uw │ │ │ │ 4080: 012bdccc 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 4081: 005fc3cd 150 FUNC GLOBAL DEFAULT 12 helper_neon_unzip8 │ │ │ │ 4082: 006549cd 20 FUNC GLOBAL DEFAULT 12 aspeed_board_init_flashes │ │ │ │ 4083: 012e568c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 4084: 012b21e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 4085: 00731c69 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 4085: 00731c99 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ 4086: 011f6d20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullb_scalarw │ │ │ │ - 4087: 0078a311 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 4088: 0088a1c5 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 4087: 0078a341 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 4088: 0088a1f5 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 4089: 00600fd5 124 FUNC GLOBAL DEFAULT 12 helper_check_hcr_el2_trap │ │ │ │ 4090: 0058655d 352 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ 4091: 003a1825 76 FUNC GLOBAL DEFAULT 12 gicv3_update │ │ │ │ - 4092: 006baf01 86 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxub │ │ │ │ + 4092: 006baf31 86 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxub │ │ │ │ 4093: 005c76f9 112 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 4094: 007f62c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 4094: 007f62f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 4095: 012a9fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 4096: 012b8c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ 4097: 005c9b65 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ 4098: 002e860d 36 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 4099: 00394c7d 64 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 4100: 0083e5dd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 4100: 0083e60d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 4101: 003ed971 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ - 4102: 006baf59 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuh │ │ │ │ + 4102: 006baf89 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuh │ │ │ │ 4103: 012b9ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 4104: 012ac584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 4105: 012b92f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 4106: 002b9945 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 4107: 012b1c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 4108: 012af410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 4109: 0117b038 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 4110: 005ffac5 6 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtod │ │ │ │ 4111: 012e5c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 4112: 005ce8a5 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_be_mmu │ │ │ │ 4113: 0057e3a5 220 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 4114: 0083469d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 4114: 008346cd 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 4115: 002c4335 68 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 4116: 012e5626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 4117: 00600269 36 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtoh │ │ │ │ 4118: 012e5958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ - 4119: 006d8389 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_d │ │ │ │ + 4119: 006d83b9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_d │ │ │ │ 4120: 012e5af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_SET_DSTATE │ │ │ │ 4121: 005892a5 28 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 4122: 012e4bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 4123: 012b2160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 4124: 012b6d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 4125: 012ac224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 4126: 012a88e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ - 4127: 006d8289 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_h │ │ │ │ + 4127: 006d82b9 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_h │ │ │ │ 4128: 012e52b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 4129: 0082e189 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ - 4130: 006bafc9 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuw │ │ │ │ + 4129: 0082e1b9 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 4130: 006baff9 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuw │ │ │ │ 4131: 012e5a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ - 4132: 0088ae59 144 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ + 4132: 0088ae89 144 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ 4133: 012e5e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 4134: 005e2ed9 638 FUNC GLOBAL DEFAULT 12 aarch64_sync_32_to_64 │ │ │ │ 4135: 012b1d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 4136: 012b77ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 4137: 011dfc3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 4138: 012a8128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 4139: 012b4b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ @@ -4145,82 +4145,82 @@ │ │ │ │ 4141: 012b691c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_HANDLER_EVENT │ │ │ │ 4142: 011d10a8 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 4143: 012e4a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 4144: 011d1128 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 4145: 012abb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 4146: 011d1138 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 4147: 012aa66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 4148: 007a6af1 2536 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 4148: 007a6b21 2536 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 4149: 004c8051 264 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 4150: 006e19ad 58 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlsl │ │ │ │ - 4151: 006d8309 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_s │ │ │ │ - 4152: 00806d85 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 4150: 006e19dd 58 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlsl │ │ │ │ + 4151: 006d8339 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_s │ │ │ │ + 4152: 00806db5 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ 4153: 012bbc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_SKEYS_EVENT │ │ │ │ - 4154: 00820fa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 4155: 00749391 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 4156: 006c5ca9 170 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sb │ │ │ │ - 4157: 00821c19 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ - 4158: 006feac5 136 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ + 4154: 00820fd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 4155: 007493c1 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 4156: 006c5cd9 170 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sb │ │ │ │ + 4157: 00821c49 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 4158: 006feaf5 136 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 4159: 012e4e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_SEND_DSTATE │ │ │ │ - 4160: 00720185 76 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ + 4160: 007201b5 76 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 4161: 012e4fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 4162: 012e4120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 4163: 012aa0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 4164: 0054b609 6 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 4165: 011deab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 4166: 0077adb5 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 4166: 0077ade5 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 4167: 00587245 316 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 4168: 012e58da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ - 4169: 006c5e01 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sh │ │ │ │ + 4169: 006c5e31 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sh │ │ │ │ 4170: 004aabf9 80 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ 4171: 004d7011 380 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 4172: 012ad0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ 4173: 002c5b85 68 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 4174: 00577945 140 FUNC GLOBAL DEFAULT 12 net_stream_data_listen │ │ │ │ - 4175: 006c3149 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsb │ │ │ │ + 4175: 006c3179 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsb │ │ │ │ 4176: 012b4e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 4177: 007e57e1 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 4177: 007e5811 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 4178: 012e3f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 4179: 0120c2fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmin_d │ │ │ │ 4180: 012ae580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 4181: 00778c11 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 4181: 00778c41 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 4182: 005d8f45 220 FUNC GLOBAL DEFAULT 12 arm_reset_cpu │ │ │ │ 4183: 012ba414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 4184: 012a4fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 4185: 012ae5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 4186: 008a14ad 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 4186: 008a14dd 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 4187: 012a6bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 4188: 00809a69 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ - 4189: 006c31a5 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsh │ │ │ │ + 4188: 00809a99 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 4189: 006c31d5 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsh │ │ │ │ 4190: 00554451 248 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 4191: 0043abe5 136 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ 4192: 0120c404 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmin_h │ │ │ │ - 4193: 0086baa5 62 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 4193: 0086bad5 62 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 4194: 00555af1 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 4195: 012b2b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 4196: 012e4320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 4197: 012aa518 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 4198: 011e4808 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 4199: 0058638d 464 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 4200: 0084f235 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 4200: 0084f265 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ 4201: 005b5209 148 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ 4202: 012b4114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_EVENT │ │ │ │ - 4203: 00872679 34 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ + 4203: 008726a9 34 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ 4204: 012b9164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 4205: 0054c11d 22 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ 4206: 012e3e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 4207: 01205b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmlsl │ │ │ │ 4208: 012e3c5c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 4209: 0120c380 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmin_s │ │ │ │ 4210: 012e612e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 4211: 0041be49 14 FUNC GLOBAL DEFAULT 12 fp_port_check_world │ │ │ │ 4212: 0117b0a0 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 4213: 012e5536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 4214: 00726129 148 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ - 4215: 006c3201 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsw │ │ │ │ + 4214: 00726159 148 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 4215: 006c3231 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsw │ │ │ │ 4216: 012ac5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 4217: 012e5c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 4218: 012e48d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ 4219: 00445a9d 6 FUNC GLOBAL DEFAULT 12 shpc_bar_size │ │ │ │ 4220: 002b3bf1 256 FUNC GLOBAL DEFAULT 12 float128_round_to_int │ │ │ │ 4221: 012e40d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_READ_DSTATE │ │ │ │ 4222: 012e510c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_AWOKEN_DSTATE │ │ │ │ @@ -4229,29 +4229,29 @@ │ │ │ │ 4225: 012b3e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_EVENT │ │ │ │ 4226: 01204d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnump_d │ │ │ │ 4227: 004f006d 106 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 4228: 004e3339 140 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 4229: 012e5800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 4230: 012e5be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 4231: 01179f20 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 4232: 00879f1d 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 4232: 00879f4d 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 4233: 01204e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnump_h │ │ │ │ 4234: 012b770c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ - 4235: 006dc7bd 194 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_b │ │ │ │ + 4235: 006dc7ed 194 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_b │ │ │ │ 4236: 012c28d8 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 4237: 006007c9 428 FUNC GLOBAL DEFAULT 12 helper_recpe_f64 │ │ │ │ 4238: 00293c7d 180 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ - 4239: 006dca05 320 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_d │ │ │ │ + 4239: 006dca35 320 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_d │ │ │ │ 4240: 012e44c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ 4241: 01202534 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrd_sg_wb_ud │ │ │ │ - 4242: 0088a6ed 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 4242: 0088a71d 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 4243: 012b3aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_WRITE_EVENT │ │ │ │ 4244: 011e2684 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ 4245: 005c492d 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ - 4246: 006dc881 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_h │ │ │ │ + 4246: 006dc8b1 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_h │ │ │ │ 4247: 003ec1fd 212 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 4248: 012089c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_b │ │ │ │ 4249: 012b667c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_EVENT │ │ │ │ 4250: 012e5882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ 4251: 005bb995 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ 4252: 01208834 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_d │ │ │ │ 4253: 012b2ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_NEW_EVENT │ │ │ │ @@ -4260,145 +4260,145 @@ │ │ │ │ 4256: 011ff2ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovuntb │ │ │ │ 4257: 012e57ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 4258: 002c2805 188 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 4259: 005cf5e5 716 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 4260: 012e3d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 4261: 0120893c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_h │ │ │ │ 4262: 012e60c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ - 4263: 00859c29 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 4264: 008912cd 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ - 4265: 006dc945 192 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_s │ │ │ │ + 4263: 00859c59 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 4264: 008912fd 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 4265: 006dc975 192 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_s │ │ │ │ 4266: 011ff228 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovunth │ │ │ │ 4267: 002aa2b9 4404 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ - 4268: 006c5fa1 114 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_ub │ │ │ │ + 4268: 006c5fd1 114 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_ub │ │ │ │ 4269: 011fc75c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulhb │ │ │ │ 4270: 012e51de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ 4271: 0121b4d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_vlldm │ │ │ │ 4272: 01211fcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s8 │ │ │ │ - 4273: 0080e471 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 4273: 0080e4a1 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 4274: 012b6d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ - 4275: 006c6081 152 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_uh │ │ │ │ + 4275: 006c60b1 152 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_uh │ │ │ │ 4276: 012088b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_s │ │ │ │ 4277: 011fc6d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulhh │ │ │ │ 4278: 012b2400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 4279: 00313ed1 580 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ - 4280: 006c3261 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvub │ │ │ │ + 4280: 006c3291 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvub │ │ │ │ 4281: 012e4ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 4282: 00804791 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 4282: 008047c1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 4283: 002bb5b1 6 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ - 4284: 006b7809 186 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_wb_ud │ │ │ │ + 4284: 006b7839 186 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_wb_ud │ │ │ │ 4285: 004d57d5 768 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 4286: 008879ed 476 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 4286: 00887a1d 476 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 4287: 012afce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ - 4288: 006c32b9 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuh │ │ │ │ + 4288: 006c32e9 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuh │ │ │ │ 4289: 012e3dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 4290: 012e5234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 4291: 012accf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 4292: 00292d51 30 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 4293: 012e61c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 4294: 012ac6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ 4295: 011e7ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssat │ │ │ │ 4296: 011fc654 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulhw │ │ │ │ - 4297: 0081a2f5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 4297: 0081a325 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 4298: 00509955 28 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ - 4299: 006dd759 106 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_b │ │ │ │ + 4299: 006dd789 106 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_b │ │ │ │ 4300: 0041857d 22 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ 4301: 0052a8f1 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 4302: 003edf31 612 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ 4303: 005fb571 14 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_u16 │ │ │ │ - 4304: 006dd895 144 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_d │ │ │ │ + 4304: 006dd8c5 144 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_d │ │ │ │ 4305: 011dfbb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ - 4306: 006d2e45 92 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_b │ │ │ │ + 4306: 006d2e75 92 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_b │ │ │ │ 4307: 012b755c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 4308: 0055a3fd 76 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 4309: 00899909 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 4310: 00759a3d 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ - 4311: 006d44d1 228 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_d │ │ │ │ + 4309: 00899939 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 4310: 00759a6d 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 4311: 006d4501 228 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_d │ │ │ │ 4312: 012e5286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 4313: 012e591e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_DSTATE │ │ │ │ 4314: 002b5e5d 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 4315: 006dd7c5 104 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_h │ │ │ │ - 4316: 0081734d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 4315: 006dd7f5 104 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_h │ │ │ │ + 4316: 0081737d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 4317: 012e411e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETED_DSTATE │ │ │ │ 4318: 012b1ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 4319: 012b4fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 4320: 012e3fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 4321: 012aeb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ - 4322: 006c3315 98 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuw │ │ │ │ - 4323: 006d3639 92 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_h │ │ │ │ + 4322: 006c3345 98 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuw │ │ │ │ + 4323: 006d3669 92 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_h │ │ │ │ 4324: 012e593c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 4325: 012e40a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 4326: 0077f919 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 4327: 0088f085 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 4328: 00788acd 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 4326: 0077f949 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 4327: 0088f0b5 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 4328: 00788afd 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 4329: 012e621e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 4330: 0053ba55 92 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 4331: 012a70a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 4332: 012b083c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 4333: 012b23d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_INVALID_CMD_EVENT │ │ │ │ 4334: 003eb991 76 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ 4335: 005ca501 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 4336: 012b9bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 4337: 012e49ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ - 4338: 006dd82d 104 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_s │ │ │ │ + 4338: 006dd85d 104 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_s │ │ │ │ 4339: 011dbc4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 4340: 012e4cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 4341: 008566b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ - 4342: 006d3fcd 98 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_s │ │ │ │ + 4341: 008566e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 4342: 006d3ffd 98 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_s │ │ │ │ 4343: 012e4372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 4344: 00294785 104 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 4345: 012b26e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 4346: 008299bd 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 4346: 008299ed 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 4347: 012bb85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 4348: 0084d7e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 4348: 0084d811 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 4349: 012b679c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_EVENT │ │ │ │ 4350: 012bba5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 4351: 002caf81 272 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 4352: 012af1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 4353: 012bd80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 4354: 005bbc99 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 4355: 00814675 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 4355: 008146a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 4356: 012babe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 4357: 00840209 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 4357: 00840239 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 4358: 01207b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_b │ │ │ │ 4359: 012b569c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 4360: 012079c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_d │ │ │ │ 4361: 005ff7e5 4 FUNC GLOBAL DEFAULT 12 helper_vfp_uitod │ │ │ │ 4362: 012a8338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 4363: 012e49e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 4364: 012aef50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ 4365: 01207acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_h │ │ │ │ 4366: 005ff731 32 FUNC GLOBAL DEFAULT 12 helper_vfp_uitoh │ │ │ │ 4367: 00380cc9 74 FUNC GLOBAL DEFAULT 12 smbus_write_byte │ │ │ │ - 4368: 006cf185 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpleh │ │ │ │ - 4369: 008041d5 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 4368: 006cf1b5 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpleh │ │ │ │ + 4369: 00804205 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 4370: 012e5384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 4371: 0087efe9 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 4371: 0087f019 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 4372: 012e46d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 4373: 012b98f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 4374: 00833d41 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 4374: 00833d71 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 4375: 012b763c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 4376: 005bba15 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 4377: 00573b05 8 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ - 4378: 0070f9d1 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 4378: 0070fa01 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 4379: 012b2c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ 4380: 005beadd 340 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 4381: 00814fd9 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 4381: 00815009 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 4382: 012bada8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 4383: 002fcde5 40 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_power_down │ │ │ │ - 4384: 00869efd 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 4385: 0082371d 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 4386: 0074fc4d 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 4384: 00869f2d 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 4385: 0082374d 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 4386: 0074fc7d 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 4387: 01207a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_s │ │ │ │ 4388: 012e4e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 4389: 005ff799 4 FUNC GLOBAL DEFAULT 12 helper_vfp_uitos │ │ │ │ - 4390: 006cf37d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmples │ │ │ │ + 4390: 006cf3ad 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmples │ │ │ │ 4391: 012b4f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 4392: 00517581 140 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ - 4393: 0072deed 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 4393: 0072df1d 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 4394: 002b5c7d 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 4395: 012bd5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 4396: 012e4c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ 4397: 0052deed 500 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 4398: 012e3c79 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 4399: 012e462a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 4400: 00546329 252 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ @@ -4406,23 +4406,23 @@ │ │ │ │ 4402: 012aac88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_EVENT │ │ │ │ 4403: 012e5fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_ARM_FIXUP_MSI_ROUTE_DSTATE │ │ │ │ 4404: 012e616a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 4405: 012b9f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 4406: 00554665 220 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ 4407: 0052de39 60 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 4408: 012e59a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ - 4409: 0087cd39 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ - 4410: 00838b79 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ - 4411: 00884cd5 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 4409: 0087cd69 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 4410: 00838ba9 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 4411: 00884d05 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ 4412: 0052e1a1 64 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ - 4413: 008465f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ + 4413: 00846629 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ 4414: 0057a83d 90 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 4415: 012a6400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 4416: 00840541 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ - 4417: 0081bb51 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 4416: 00840571 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ + 4417: 0081bb81 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 4418: 012e4260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 4419: 012e57be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ 4420: 012e44dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 4421: 0117a470 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 4422: 012e3cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 4423: 012e55c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 4424: 012e4594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ @@ -4430,425 +4430,425 @@ │ │ │ │ 4426: 005ca379 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ 4427: 0052e0e1 64 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 4428: 012e523a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ 4429: 00520d01 444 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 4430: 00665af9 92 FUNC GLOBAL DEFAULT 12 gen_gvec_sadalp │ │ │ │ 4431: 012a96a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 4432: 011dbbc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 4433: 0078d865 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ - 4434: 0089bae5 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 4433: 0078d895 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 4434: 0089bb15 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 4435: 012bbee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 4436: 012e41b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_INVALID_PTE_DSTATE │ │ │ │ 4437: 012e412e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_HI_DSTATE │ │ │ │ - 4438: 006fe6c1 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ + 4438: 006fe6f1 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ 4439: 012bb014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 4440: 012b4cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 4441: 0083b245 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 4441: 0083b275 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 4442: 011e3c2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ 4443: 0052e161 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 4444: 012e3e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 4445: 011fb4cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlsb │ │ │ │ 4446: 003948ed 50 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 4447: 0117a130 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 4448: 012b1e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 4449: 008067fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 4449: 0080682d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 4450: 00546dc5 152 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 4451: 011fb448 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlsh │ │ │ │ 4452: 012b9ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 4453: 002c70f5 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 4454: 008216b1 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ - 4455: 00834a71 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 4454: 008216e1 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 4455: 00834aa1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 4456: 012a6f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 4457: 012e4496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 4458: 007fada1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 4458: 007fadd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 4459: 012bb2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 4460: 012bb3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 4461: 0076c071 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 4461: 0076c0a1 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 4462: 012e582c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 4463: 012e62b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 4464: 012e43fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 4465: 012b3364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 4466: 012b9c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 4467: 012e5868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 4468: 005bbd1d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 4469: 0085afa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 4469: 0085afd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 4470: 012ba4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 4471: 012e4fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 4472: 007fc4b9 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 4473: 0080a859 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ - 4474: 006d097d 54 FUNC GLOBAL DEFAULT 12 helper_rbit │ │ │ │ + 4472: 007fc4e9 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 4473: 0080a889 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 4474: 006d09ad 54 FUNC GLOBAL DEFAULT 12 helper_rbit │ │ │ │ 4475: 012b54ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ 4476: 011fb3c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlsw │ │ │ │ - 4477: 007f6e11 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 4477: 007f6e41 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 4478: 012bb984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 4479: 012e4dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 4480: 012b89b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 4481: 012e4d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 4482: 012adad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 4483: 007fbff9 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 4483: 007fc029 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 4484: 0121b3c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_probe_access │ │ │ │ 4485: 0117a764 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 4486: 004ad4d9 138 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 4487: 012b62fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_RESET_HANDLER_EVENT │ │ │ │ 4488: 012e5e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ 4489: 005dd709 2 FUNC GLOBAL DEFAULT 12 arm_cp_reset_ignore │ │ │ │ 4490: 00489421 2 FUNC GLOBAL DEFAULT 12 smbios_build_type_38_table │ │ │ │ - 4491: 007ef4f5 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 4491: 007ef525 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 4492: 012e572e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ - 4493: 0082e34d 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 4493: 0082e37d 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 4494: 012b724c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 4495: 0081d5cd 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 4496: 00835231 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 4497: 009d2354 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 4495: 0081d5fd 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 4496: 00835261 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 4497: 009d2384 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 4498: 0043c109 170 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 4499: 004deec9 736 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 4500: 012b9674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 4501: 00816cf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 4501: 00816d29 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 4502: 012bcdf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ - 4503: 0087d789 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 4503: 0087d7b9 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 4504: 00517119 88 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ - 4505: 0082fcdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 4505: 0082fd0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 4506: 012adc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 4507: 011dc510 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 4508: 012ac764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 4509: 00548ff5 984 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ - 4510: 0085d0a5 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 4510: 0085d0d5 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 4511: 012a77dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_EXPIRED_EVENT │ │ │ │ 4512: 005bbfc5 132 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 4513: 0054d3b1 172 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ 4514: 011f8c94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmsh │ │ │ │ - 4515: 0070f519 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 4516: 0087ac1d 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 4515: 0070f549 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 4516: 0087ac4d 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 4517: 012b2d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 4518: 00816569 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 4518: 00816599 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 4519: 012e4eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 4520: 012ad904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ 4521: 0051b74d 60 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 4522: 01204ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smaxp_b │ │ │ │ 4523: 012e5324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 4524: 006b6355 104 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb │ │ │ │ - 4525: 0084a281 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 4524: 006b6385 104 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb │ │ │ │ + 4525: 0084a2b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 4526: 012e527a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 4527: 012c2278 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 4528: 012e6006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 4529: 012e4452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ - 4530: 006d5765 340 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah_idx │ │ │ │ + 4530: 006d5795 340 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah_idx │ │ │ │ 4531: 0050da51 296 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 4532: 006b63bd 108 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh │ │ │ │ + 4532: 006b63ed 108 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh │ │ │ │ 4533: 01204a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smaxp_h │ │ │ │ - 4534: 00892e49 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 4534: 00892e79 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ 4535: 011f8c10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmss │ │ │ │ 4536: 012b1db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 4537: 012e4514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 4538: 012afaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 4539: 012e3daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 4540: 002f9be5 12 FUNC GLOBAL DEFAULT 12 aml_concatenate │ │ │ │ 4541: 012bb8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 4542: 0032e4f1 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ 4543: 012bd9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 4544: 011e1160 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 4545: 0083f86d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 4546: 00874ff1 228 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 4545: 0083f89d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 4546: 00875021 228 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 4547: 012e4a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ 4548: 012e41c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWL_BACKLIGHT_DSTATE │ │ │ │ 4549: 005cd275 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_le_mmu │ │ │ │ 4550: 012b1bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 4551: 012e686a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 4552: 007f66fd 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 4552: 007f672d 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 4553: 00532355 156 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 4554: 012049d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smaxp_s │ │ │ │ 4555: 00535cbd 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ 4556: 011fb340 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlub │ │ │ │ 4557: 012ae940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 4558: 012e54f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_DSTATE │ │ │ │ 4559: 012ad224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 4560: 012e5878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 4561: 006b6429 112 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw │ │ │ │ - 4562: 008489dd 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 4561: 006b6459 112 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw │ │ │ │ + 4562: 00848a0d 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 4563: 012a9054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 4564: 012aad28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 4565: 008606e9 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 4566: 009f4130 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 4565: 00860719 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 4566: 009f4160 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 4567: 012a6030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 4568: 012b2c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 4569: 011fb2bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshluh │ │ │ │ 4570: 002c5769 12 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 4571: 0088844d 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 4571: 0088847d 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ 4572: 002e8079 4 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 4573: 012a8298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ 4574: 0120a0f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_b │ │ │ │ - 4575: 00886aa9 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 4575: 00886ad9 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ 4576: 01209f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_d │ │ │ │ - 4577: 007e356d 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 4578: 00733135 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 4577: 007e359d 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 4578: 00733165 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 4579: 0043fecd 144 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 4580: 0066ca35 128 FUNC GLOBAL DEFAULT 12 gen_exception_internal │ │ │ │ - 4581: 0080d809 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 4582: 0078ea85 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 4583: 0076ca25 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 4580: 0066ca41 128 FUNC GLOBAL DEFAULT 12 gen_exception_internal │ │ │ │ + 4581: 0080d839 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 4582: 0078eab5 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 4583: 0076ca55 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 4584: 012e5c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 4585: 0088d7bd 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 4586: 0077ff75 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 4585: 0088d7ed 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 4586: 0077ffa5 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ 4587: 0120a070 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_h │ │ │ │ 4588: 005e338d 60 FUNC GLOBAL DEFAULT 12 aa64_va_parameter_tbid │ │ │ │ - 4589: 00844f8d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 4590: 0085e891 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 4589: 00844fbd 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 4590: 0085e8c1 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ 4591: 002f73c9 100 FUNC GLOBAL DEFAULT 12 aml_lor │ │ │ │ - 4592: 00879f71 206 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 4592: 00879fa1 206 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 4593: 012bc70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 4594: 011fb238 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshluw │ │ │ │ 4595: 0056fb21 116 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 4596: 00846b25 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 4596: 00846b55 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 4597: 012b771c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 4598: 0083ecad 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 4598: 0083ecdd 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 4599: 012e3c83 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 4600: 012bf374 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 4601: 004457b1 6 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 4602: 012e6336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 4603: 012aee10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ 4604: 00595031 4 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 4605: 012e39a4 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ - 4606: 0071e81d 200 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 4607: 0086a7a9 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 4606: 0071e84d 200 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ + 4607: 0086a7d9 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 4608: 011dbb44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 4609: 012e5980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SET_IRQS_DSTATE │ │ │ │ 4610: 01209fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_s │ │ │ │ 4611: 012e4eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 4612: 012e3ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 4613: 012e44ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 4614: 012bd598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 4615: 002bc1b9 166 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 4616: 0082b75d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 4617: 00896825 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 4616: 0082b78d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 4617: 00896855 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 4618: 012bbef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 4619: 008a1671 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 4619: 008a16a1 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 4620: 012102ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_b │ │ │ │ 4621: 012b0dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ 4622: 0120ffd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_d │ │ │ │ - 4623: 00814819 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 4623: 00814849 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 4624: 012af4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 4625: 012ac274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ 4626: 012e597a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_UNMAP_DSTATE │ │ │ │ - 4627: 007801dd 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 4627: 0078020d 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 4628: 0050079d 52 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 4629: 0050ccf1 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 4630: 008949ad 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 4630: 008949dd 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ 4631: 005b51b9 12 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 4632: 012101e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_h │ │ │ │ 4633: 012e521a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 4634: 00535aa5 24 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 4635: 012e4186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CONSUME_ERROR_DSTATE │ │ │ │ - 4636: 006d61e9 116 FUNC GLOBAL DEFAULT 12 helper_gvec_tosizs │ │ │ │ + 4636: 006d6219 116 FUNC GLOBAL DEFAULT 12 helper_gvec_tosizs │ │ │ │ 4637: 012e4e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 4638: 012e3e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 4639: 012e5320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 4640: 005d1205 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 4641: 002c0e35 28 FUNC GLOBAL DEFAULT 12 helper_uhadd16 │ │ │ │ 4642: 0117a868 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 4643: 004a52ad 42 FUNC GLOBAL DEFAULT 12 tpm_tis_read_data │ │ │ │ 4644: 012bad78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 4645: 012e5ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 4646: 012e635a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 4647: 00788d41 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 4647: 00788d71 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 4648: 012ae690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 4649: 006d16b1 1816 FUNC GLOBAL DEFAULT 12 helper_access_check_cp_reg │ │ │ │ - 4650: 008517d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 4649: 006d16e1 1816 FUNC GLOBAL DEFAULT 12 helper_access_check_cp_reg │ │ │ │ + 4650: 00851809 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 4651: 012b6acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ - 4652: 006d9469 204 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_d │ │ │ │ + 4652: 006d9499 204 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_d │ │ │ │ 4653: 012100dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_s │ │ │ │ 4654: 012a501c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 4655: 004d3115 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_mask │ │ │ │ 4656: 005bc049 132 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 4657: 0073010d 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 4657: 0073013d 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 4658: 012b66ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_EVENT │ │ │ │ 4659: 012aa2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 4660: 006d9321 162 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_h │ │ │ │ - 4661: 00782215 100 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 4660: 006d9351 162 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_h │ │ │ │ + 4661: 00782245 100 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 4662: 012e4d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 4663: 012e56aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 4664: 00790ff5 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 4665: 0084a2f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 4664: 00791025 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 4665: 0084a329 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 4666: 01206944 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlsh_idx_h │ │ │ │ 4667: 012bc208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 4668: 006d5fa1 118 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_d │ │ │ │ - 4669: 0083bf95 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ + 4668: 006d5fd1 118 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_d │ │ │ │ + 4669: 0083bfc5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ 4670: 012bb064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ - 4671: 006d5e45 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_h │ │ │ │ - 4672: 00814729 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 4673: 0081de49 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 4674: 0087aac9 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ - 4675: 006d93c5 162 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_s │ │ │ │ + 4671: 006d5e75 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_h │ │ │ │ + 4672: 00814759 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 4673: 0081de79 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 4674: 0087aaf9 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 4675: 006d93f5 162 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_s │ │ │ │ 4676: 005d0a29 412 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 4677: 00664e99 104 FUNC GLOBAL DEFAULT 12 gen_neon_sqrshl │ │ │ │ 4678: 012b66dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_REALIZE_EVENT │ │ │ │ 4679: 01219c94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sitod │ │ │ │ 4680: 012068c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlsh_idx_s │ │ │ │ 4681: 012aae18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 4682: 012e49fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 4683: 00826839 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 4684: 00788e29 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 4683: 00826869 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 4684: 00788e59 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 4685: 01219d9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sitoh │ │ │ │ 4686: 0120f05c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_tosizs │ │ │ │ 4687: 00556515 34 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ 4688: 005b5d21 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ - 4689: 006d5eb9 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_s │ │ │ │ + 4689: 006d5ee9 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_s │ │ │ │ 4690: 004461e1 240 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ - 4691: 0089bef1 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ + 4691: 0089bf21 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ 4692: 004e3319 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ - 4693: 00a77c00 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 4693: 00a77c30 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 4694: 00664d79 80 FUNC GLOBAL DEFAULT 12 gen_gvec_urshl │ │ │ │ 4695: 002c0da9 76 FUNC GLOBAL DEFAULT 12 helper_shsub8 │ │ │ │ 4696: 012e43e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 4697: 002f5105 224 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 4698: 012e5c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ 4699: 00523ac1 496 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ 4700: 005243e9 364 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 4701: 012ae880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 4702: 012a59d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 4703: 007e323d 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 4703: 007e326d 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 4704: 012abad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 4705: 007e33c5 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 4705: 007e33f5 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 4706: 0066493d 92 FUNC GLOBAL DEFAULT 12 gen_gvec_urshr │ │ │ │ 4707: 012ae9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 4708: 012a7cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_RESET_EXIT_EVENT │ │ │ │ 4709: 01219d18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sitos │ │ │ │ 4710: 012e4c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 4711: 012a9da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 4712: 012e51b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 4713: 012a5db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 4714: 00887601 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 4714: 00887631 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 4715: 012b7c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_STATUS_EVENT │ │ │ │ 4716: 012e62e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 4717: 0050e0d5 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 4718: 012e486c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 4719: 012e3e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 4720: 0088a0d1 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 4721: 0077fbbd 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 4722: 00848d41 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 4720: 0088a101 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 4721: 0077fbed 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 4722: 00848d71 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 4723: 012a6410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 4724: 0071e6e5 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 4724: 0071e715 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 4725: 012e4858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 4726: 012e563e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 4727: 012ad714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 4728: 007ef305 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 4728: 007ef335 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 4729: 012e59a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 4730: 012e40c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_POST_LOAD_DSTATE │ │ │ │ 4731: 012bc68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 4732: 0053c3c1 82 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 4733: 012c23c8 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 4734: 008659c1 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 4735: 008292f5 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 4734: 008659f1 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 4735: 00829325 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ 4736: 005b5c61 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ 4737: 0059507d 130 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 4738: 012aade8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 4739: 012ac694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 4740: 012e6346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 4741: 012e4d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 4742: 007e22c1 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 4742: 007e22f1 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 4743: 012a9a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 4744: 007af885 1732 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 4744: 007af8b5 1732 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 4745: 011e4784 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 4746: 012d3c6c 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 4747: 012bc318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 4748: 012e4dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 4749: 012ac444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 4750: 012e55a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 4751: 012bd194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 4752: 011e7e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssat16 │ │ │ │ 4753: 012e4a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 4754: 007fa92d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 4754: 007fa95d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 4755: 012a5524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 4756: 012aad78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ - 4757: 008839e1 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 4757: 00883a11 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 4758: 012b1f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 4759: 012a6210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 4760: 008195ad 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 4760: 008195dd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 4761: 012afc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 4762: 012ace34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 4763: 00a77c40 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ - 4764: 007fae19 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 4763: 00a77c70 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 4764: 007fae49 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 4765: 012bb4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ - 4766: 0075f941 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 4766: 0075f971 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 4767: 012bb9d0 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 4768: 0070ffb1 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 4768: 0070ffe1 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 4769: 012e4030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ - 4770: 0085442d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 4770: 0085445d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 4771: 00444ca5 112 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 4772: 012bdb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 4773: 0082a96d 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 4773: 0082a99d 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ 4774: 012ba664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EVENT │ │ │ │ 4775: 00589709 100 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_write │ │ │ │ - 4776: 0086ce3d 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 4776: 0086ce6d 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ 4777: 004dd7ad 76 FUNC GLOBAL DEFAULT 12 vfio_user_request_msg │ │ │ │ 4778: 0032e769 148 FUNC GLOBAL DEFAULT 12 qmp_dump_skeys │ │ │ │ - 4779: 00806fa1 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 4780: 0073dcd1 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 4781: 008576b1 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 4779: 00806fd1 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 4780: 0073dd01 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 4781: 008576e1 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ 4782: 005c7bad 236 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 4783: 005d7cc1 44 FUNC GLOBAL DEFAULT 12 kvm_arm_add_vcpu_properties │ │ │ │ 4784: 012e56f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ 4785: 012aa478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_MASTER_READ_EVENT │ │ │ │ 4786: 011e2708 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 4787: 012b1fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 4788: 012aa9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CMD_DONE_EVENT │ │ │ │ 4789: 012e4106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_DSTATE │ │ │ │ 4790: 012e68e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_TERMINATE_DSTATE │ │ │ │ 4791: 002b7c89 184 FUNC GLOBAL DEFAULT 12 float64_to_uint32_round_to_zero │ │ │ │ 4792: 005a4c1d 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ - 4793: 006d99d5 186 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_b16 │ │ │ │ + 4793: 006d9a05 186 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_b16 │ │ │ │ 4794: 012aec10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_EVENT │ │ │ │ 4795: 00664dc9 104 FUNC GLOBAL DEFAULT 12 gen_neon_sqshl │ │ │ │ 4796: 011f876c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla0h │ │ │ │ - 4797: 006e01e5 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_ds │ │ │ │ + 4797: 006e0215 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_ds │ │ │ │ 4798: 012e3d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_RETURN_DSTATE │ │ │ │ 4799: 012e48d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_GET_APIC_BASE_DSTATE │ │ │ │ - 4800: 006e0261 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_du │ │ │ │ + 4800: 006e0291 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_du │ │ │ │ 4801: 012a56f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_REQUEST_FAIL_EVENT │ │ │ │ 4802: 0114df60 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 4803: 012e5c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 4804: 012b0d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 4805: 012e4fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 4806: 012e4f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 4807: 012b8534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 4808: 0085a405 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 4808: 0085a435 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 4809: 012b68fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 4810: 011e4fc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 4811: 0054d45d 78 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ - 4812: 008269a1 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ + 4812: 008269d1 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ 4813: 011f86e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla0s │ │ │ │ 4814: 012e512a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 4815: 012e3c4a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_s390x_c │ │ │ │ 4816: 012b72bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 4817: 012bb9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 4818: 003eb205 264 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 4819: 012e5c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 4820: 012b054c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 4821: 003af049 120 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 4822: 00874a19 224 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 4822: 00874a49 224 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 4823: 010ad1b4 52 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_gicd_no_migration_shift_bug │ │ │ │ 4824: 012e5c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 4825: 0081fa8d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 4825: 0081fabd 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 4826: 012e4672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 4827: 012e3dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ 4828: 012e59c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ - 4829: 0080ef7d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ - 4830: 00741d09 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 4829: 0080efad 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 4830: 00741d39 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ 4831: 005232ed 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 4832: 012e48da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 4833: 005b8675 32 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 4834: 012b753c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ 4835: 005a9cad 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 4836: 005323f1 140 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 4837: 012c1fb4 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 4838: 012e5a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 4839: 012e6136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 4840: 012e5098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 4841: 012ba7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 4842: 008739bd 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 4843: 007e940d 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 4842: 008739ed 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 4843: 007e943d 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 4844: 012bcda4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 4845: 012e5c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 4846: 012e5eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 4847: 011f3990 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_sb │ │ │ │ 4848: 011db0b8 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 4849: 012e46c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 4850: 011ea27c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sdiv │ │ │ │ @@ -4861,604 +4861,604 @@ │ │ │ │ 4857: 002f46ed 248 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 4858: 011f2ebc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbsb │ │ │ │ 4859: 012b05ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 4860: 012b57cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 4861: 012b36a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RESET_EVENT │ │ │ │ 4862: 002c379d 54 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 4863: 002c4ee9 104 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 4864: 008408a1 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ - 4865: 008608c1 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 4864: 008408d1 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 4865: 008608f1 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 4866: 012a99f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 4867: 012ba094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ 4868: 012e4182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_RECORD_EVENT_DSTATE │ │ │ │ - 4869: 00852601 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4869: 00852631 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 4870: 011ef370 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgt_scalarh │ │ │ │ - 4871: 00826331 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4871: 00826361 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ 4872: 011edab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_cpsr_read │ │ │ │ 4873: 0059f901 6 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4874: 012e48e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ 4875: 012170c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_rpres_f32 │ │ │ │ - 4876: 0089b689 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4876: 0089b6b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4877: 011f2e38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbsh │ │ │ │ 4878: 012b1f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4879: 012e5a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4880: 00784e4d 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4880: 00784e7d 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4881: 002f5209 24 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ 4882: 005c8921 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ 4883: 005ed381 52 FUNC GLOBAL DEFAULT 12 arm_stage1_mmu_idx │ │ │ │ - 4884: 00778d35 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4884: 00778d65 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4885: 002a5621 384 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4886: 012e6238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4887: 002f43e9 160 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4888: 012b2a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4889: 007fb5d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4889: 007fb605 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4890: 012e5df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4891: 012e3e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 4892: 011f3888 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_sw │ │ │ │ 4893: 011ef2ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgt_scalars │ │ │ │ 4894: 00522da9 108 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4895: 012bce24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4896: 0076ed5d 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4896: 0076ed8d 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4897: 002c91c5 256 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ 4898: 005cc265 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ - 4899: 0081d429 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4899: 0081d459 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4900: 012b40d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_EVENT │ │ │ │ - 4901: 006e02dd 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fs │ │ │ │ + 4901: 006e030d 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fs │ │ │ │ 4902: 0057a981 76 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4903: 012b59ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ - 4904: 006e0359 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fu │ │ │ │ + 4904: 006e0389 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fu │ │ │ │ 4905: 005604e1 72 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4906: 002c9f95 272 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4907: 00568c29 220 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4908: 00849bcd 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ - 4909: 0089109d 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4908: 00849bfd 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4909: 008910cd 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4910: 012b9024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4911: 005b99a1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4912: 003ec5bd 4720 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ - 4913: 00791939 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ - 4914: 0076216d 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4915: 00864c85 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4913: 00791969 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4914: 0076219d 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4915: 00864cb5 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ 4916: 00664b01 312 FUNC GLOBAL DEFAULT 12 gen_gvec_sli │ │ │ │ - 4917: 00842239 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4917: 00842269 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4918: 002ac5c9 400 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4919: 012ad8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4920: 0053578d 188 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4921: 002d1dc5 288 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4922: 012e5f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4923: 007295c1 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4923: 007295f1 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4924: 0117804c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4925: 012b8414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4926: 0058752d 16 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4927: 012ad674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4928: 00789729 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4928: 00789759 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4929: 012ba504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4930: 00848e31 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 4931: 00825e5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4930: 00848e61 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4931: 00825e8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4932: 012b4eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4933: 00397305 66 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4934: 002ff8ed 168 FUNC GLOBAL DEFAULT 12 nvdimm_init_acpi_state │ │ │ │ 4935: 00505f3d 8 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 4936: 00732059 130 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4936: 00732089 130 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4937: 01210d3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256h2 │ │ │ │ 4938: 012e6274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4939: 008549c1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4939: 008549f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4940: 012a5cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4941: 007309ad 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4941: 007309dd 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4942: 00587505 40 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ 4943: 00590315 36 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ 4944: 012ad654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ 4945: 002fbff5 40 FUNC GLOBAL DEFAULT 12 bios_linker_loader_can_write_pointer │ │ │ │ - 4946: 007faddd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4946: 007fae0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 4947: 005f3735 284 FUNC GLOBAL DEFAULT 12 arm_rebuild_hflags │ │ │ │ 4948: 012e5a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4949: 012b8e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4950: 002c62ed 128 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4951: 012af470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4952: 007f9901 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ - 4953: 00850f89 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4952: 007f9931 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4953: 00850fb9 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4954: 00655009 192 FUNC GLOBAL DEFAULT 12 aspeed_mmio_map_unimplemented │ │ │ │ 4955: 012e605c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4956: 012e4f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4957: 012bbd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4958: 011e0bb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4959: 002a5411 6 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ 4960: 00600a7d 6 FUNC GLOBAL DEFAULT 12 helper_rsqrte_rpres_f32 │ │ │ │ 4961: 004ddab5 384 FUNC GLOBAL DEFAULT 12 vfio_user_send_wait │ │ │ │ 4962: 005c95e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4963: 011f3804 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_ub │ │ │ │ 4964: 012a9f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4965: 00814855 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4965: 00814885 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4966: 011e4ebc 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4967: 012b2510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4968: 011f3780 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_uh │ │ │ │ 4969: 003269e9 124 FUNC GLOBAL DEFAULT 12 ptimer_transaction_commit │ │ │ │ 4970: 012a6ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4971: 011e3cb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ 4972: 0052e121 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4973: 011f2db4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbub │ │ │ │ 4974: 004aa45d 96 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4975: 00828831 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4975: 00828861 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4976: 012abf64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4977: 012e49bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ - 4978: 007e0d45 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4979: 0087bd55 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4978: 007e0d75 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4979: 0087bd85 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4980: 005cd6f5 226 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_le_mmu │ │ │ │ 4981: 011f2d30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbuh │ │ │ │ 4982: 012e4330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4983: 012b716c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4984: 002b2c41 228 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4985: 012a4cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4986: 0055f3a9 144 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4987: 010a90b8 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4988: 012e4466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4989: 012e491c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4990: 008148cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4990: 008148fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4991: 012b06fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ - 4992: 0083886d 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4993: 0082985d 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4992: 0083889d 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4993: 0082988d 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4994: 011f36fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_uw │ │ │ │ 4995: 012aaba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4996: 004d9499 216 FUNC GLOBAL DEFAULT 12 vfio_cpr_load_device │ │ │ │ 4997: 012e598a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_VERSION_DSTATE │ │ │ │ 4998: 011fcf9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbsb │ │ │ │ 4999: 00505acd 500 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 5000: 0055664d 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 5001: 012a4cd4 72 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 5002: 005b8771 32 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 5003: 0117a8fc 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 5004: 012e497e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_WRITE_DSTATE │ │ │ │ 5005: 012e5fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CNTPOFF_WRITE_DSTATE │ │ │ │ - 5006: 006e03d5 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hs │ │ │ │ + 5006: 006e0405 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hs │ │ │ │ 5007: 0033d30d 176 FUNC GLOBAL DEFAULT 12 cxl_extent_group_list_delete_front │ │ │ │ 5008: 012e5bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ - 5009: 006e0451 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hu │ │ │ │ + 5009: 006e0481 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hu │ │ │ │ 5010: 011fcf18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbsh │ │ │ │ 5011: 012a4eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ - 5012: 0082603d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 5012: 0082606d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 5013: 012e5cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 5014: 012b780c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 5015: 004de6fd 94 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 5016: 012a8e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 5017: 00828b71 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 5017: 00828ba1 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 5018: 003eb8f5 70 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 5019: 012af160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 5020: 012e408c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ 5021: 0059d011 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 5022: 012e3d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 5023: 008756cd 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 5023: 008756fd 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 5024: 012a6440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 5025: 007fbf39 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ - 5026: 00807485 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 5025: 007fbf69 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 5026: 008074b5 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 5027: 012b600c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 5028: 0075de35 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 5028: 0075de65 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ 5029: 011fce94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbsw │ │ │ │ 5030: 012e4144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_AER915_EVENT_DSTATE │ │ │ │ 5031: 005a1b41 472 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 5032: 0084a51d 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 5033: 007650a1 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 5034: 007891dd 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 5035: 00890635 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 5036: 007ff221 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 5032: 0084a54d 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 5033: 007650d1 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 5034: 0078920d 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 5035: 00890665 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 5036: 007ff251 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 5037: 011f897c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul180h │ │ │ │ 5038: 012e5432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CFG_DSTATE │ │ │ │ 5039: 012b3564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_READ_EVENT │ │ │ │ 5040: 00292e59 184 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ 5041: 011e859c 132 OBJECT GLOBAL DEFAULT 24 helper_info_usub16 │ │ │ │ - 5042: 008603d9 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 5042: 00860409 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 5043: 012b21b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ 5044: 0039fce1 48 FUNC GLOBAL DEFAULT 12 gic_class_name │ │ │ │ - 5045: 00735361 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 5046: 0080f4b9 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 5047: 0070f4b9 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 5045: 00735391 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 5046: 0080f4e9 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 5047: 0070f4e9 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 5048: 011f88f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul180s │ │ │ │ 5049: 0043f655 14 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 5050: 012e3df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 5051: 003364dd 168 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 5052: 012bd8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 5053: 0078eadd 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 5053: 0078eb0d 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ 5054: 012e3e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ 5055: 0120bf60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_recps_nf_h │ │ │ │ - 5056: 009b10e8 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 5057: 00835cc9 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 5058: 0084a04d 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ - 5059: 007067f1 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ + 5056: 009b1118 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 5057: 00835cf9 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 5058: 0084a07d 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 5059: 00706821 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ 5060: 012aba34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 5061: 0084df55 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 5061: 0084df85 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 5062: 012a8da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 5063: 012e480e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 5064: 00518269 404 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ 5065: 005fc129 46 FUNC GLOBAL DEFAULT 12 helper_neon_acgt_f32 │ │ │ │ - 5066: 00866585 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 5066: 008665b5 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 5067: 00454289 120 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 5068: 0086045d 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 5069: 00881795 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ - 5070: 00738065 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ + 5068: 0086048d 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 5069: 008817c5 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 5070: 00738095 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ 5071: 0120bedc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_recps_nf_s │ │ │ │ 5072: 00309421 100 FUNC GLOBAL DEFAULT 12 deprecated_register_soundhw │ │ │ │ 5073: 00517aa5 72 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 5074: 012e3d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 5075: 012e498e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 5076: 005587b5 476 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 5077: 0053ba41 10 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 5078: 00832bf1 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 5078: 00832c21 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 5079: 012e5ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 5080: 012e5864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 5081: 004783c5 208 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 5082: 012c2284 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 5083: 012b9194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 5084: 011fce10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbub │ │ │ │ 5085: 012b533c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 5086: 012b3e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_WRITEL_EVENT │ │ │ │ 5087: 00519f25 140 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 5088: 012a8940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ 5089: 003a8339 68 FUNC GLOBAL DEFAULT 12 gicv3_redist_vinvall │ │ │ │ 5090: 004d6699 280 FUNC GLOBAL DEFAULT 12 vfio_load_state_config_load_ready │ │ │ │ - 5091: 0085543d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 5091: 0085546d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 5092: 00546261 12 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 5093: 012a62d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 5094: 011fcd8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbuh │ │ │ │ 5095: 012e5880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 5096: 012e434a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 5097: 012a7e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CONSUME_ERROR_EVENT │ │ │ │ 5098: 012e4542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 5099: 012adb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 5100: 012ba9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 5101: 0076e51d 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 5102: 0083f831 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ - 5103: 00841805 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 5101: 0076e54d 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 5102: 0083f861 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ + 5103: 00841835 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 5104: 00292c31 38 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 5105: 012a9e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 5106: 012e45ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 5107: 00885cfd 48 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ - 5108: 007f6a5d 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 5107: 00885d2d 48 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ + 5108: 007f6a8d 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 5109: 012a78bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 5110: 012e4710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 5111: 0079f1e5 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 5111: 0079f215 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 5112: 004ae941 148 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 5113: 012e4cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ 5114: 012024b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw_sg_wb_uw │ │ │ │ 5115: 011eef50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmul_scalarh │ │ │ │ - 5116: 0080eb61 364 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 5116: 0080eb91 364 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 5117: 012e4afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 5118: 00892b29 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 5118: 00892b59 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 5119: 011fcd08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbuw │ │ │ │ 5120: 012a8690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 5121: 0078d041 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 5121: 0078d071 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 5122: 002f8621 160 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 5123: 012e4ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 5124: 00442ac1 220 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ 5125: 003a2419 1984 FUNC GLOBAL DEFAULT 12 gicv3_dist_write │ │ │ │ - 5126: 0086f7f9 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 5127: 0075f351 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 5126: 0086f829 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 5127: 0075f381 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ 5128: 012aebc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 5129: 012b36f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_EVENT │ │ │ │ 5130: 012ad364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 5131: 005370d9 96 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 5132: 011eeecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmul_scalars │ │ │ │ 5133: 012e57a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 5134: 012b6a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 5135: 012af7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 5136: 008842c9 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 5136: 008842f9 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 5137: 012e5002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 5138: 012e560a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 5139: 0086be09 208 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 5139: 0086be39 208 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 5140: 002fbd8d 480 FUNC GLOBAL DEFAULT 12 aml_i2c_serial_bus_device │ │ │ │ 5141: 012e4f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 5142: 002a4ec9 58 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 5143: 012e4792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 5144: 012d3ac0 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 5145: 005d13a5 256 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 5146: 012c1a8c 16 OBJECT GLOBAL DEFAULT 25 smbios_have_fields_bitmap │ │ │ │ 5147: 012e443c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ - 5148: 007897d9 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 5149: 006ce9a5 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplth │ │ │ │ - 5150: 007e0e75 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 5151: 007f64bd 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 5148: 00789809 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 5149: 006ce9d5 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplth │ │ │ │ + 5150: 007e0ea5 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 5151: 007f64ed 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ 5152: 0051b789 220 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ 5153: 005c750d 56 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 5154: 012b3144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 5155: 012e5b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 5156: 0053297d 124 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 5157: 012e4b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 5158: 012e5aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 5159: 004d68cd 10 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ 5160: 005a084d 46 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 5161: 0081d375 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 5162: 0086bf49 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 5161: 0081d3a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 5162: 0086bf79 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 5163: 012b0c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 5164: 012a8e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ 5165: 011e7de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqshll │ │ │ │ - 5166: 006ceb9d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplts │ │ │ │ + 5166: 006cebcd 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplts │ │ │ │ 5167: 012e5aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_DSTATE │ │ │ │ - 5168: 007814c5 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 5168: 007814f5 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 5169: 012aced4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 5170: 012e51f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 5171: 00825809 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 5171: 00825839 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ 5172: 00664999 36 FUNC GLOBAL DEFAULT 12 gen_gvec_ursra │ │ │ │ 5173: 0121da08 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ 5174: 00447765 148 FUNC GLOBAL DEFAULT 12 pcie_pasid_init │ │ │ │ - 5175: 006eeda5 1124 FUNC GLOBAL DEFAULT 12 gicv3_init_cpuif │ │ │ │ - 5176: 006c865d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneb │ │ │ │ - 5177: 00788f5d 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 5178: 00764451 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 5175: 006eedd5 1124 FUNC GLOBAL DEFAULT 12 gicv3_init_cpuif │ │ │ │ + 5176: 006c868d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneb │ │ │ │ + 5177: 00788f8d 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 5178: 00764481 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 5179: 012e42f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ - 5180: 006c86d1 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneh │ │ │ │ + 5180: 006c8701 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneh │ │ │ │ 5181: 0043b575 42 FUNC GLOBAL DEFAULT 12 msix_is_pending │ │ │ │ 5182: 012e4368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 5183: 003361d5 84 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 5184: 002d82f1 188 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 5185: 0074348d 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 5185: 007434bd 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 5186: 002c7695 32 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ 5187: 004885b5 20 FUNC GLOBAL DEFAULT 12 smbios_set_cpuid │ │ │ │ - 5188: 0081f60d 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 5188: 0081f63d 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 5189: 012e4cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 5190: 012e402a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 5191: 00763ce1 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 5191: 00763d11 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 5192: 0045554d 192 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 5193: 0046db0d 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 5194: 012e3f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 5195: 005563e9 34 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 5196: 012aeef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 5197: 00825b15 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 5197: 00825b45 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 5198: 012abea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 5199: 012e4d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 5200: 012a5674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 5201: 0074f015 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 5201: 0074f045 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 5202: 011fd2b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubsb │ │ │ │ 5203: 012b3cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_READ_EVENT │ │ │ │ 5204: 006649bd 324 FUNC GLOBAL DEFAULT 12 gen_gvec_sri │ │ │ │ 5205: 012b21f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 5206: 006c8745 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpnew │ │ │ │ - 5207: 008259ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 5206: 006c8775 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpnew │ │ │ │ + 5207: 008259dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ 5208: 00530ad9 124 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 5209: 012e51b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 5210: 007af039 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 5210: 007af069 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ 5211: 005b48b1 254 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ 5212: 005d8515 416 FUNC GLOBAL DEFAULT 12 arm_cpu_write_elf32_note │ │ │ │ 5213: 011fd230 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubsh │ │ │ │ - 5214: 007086a9 4144 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ + 5214: 007086d9 4144 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ 5215: 012e589e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 5216: 00847931 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 5216: 00847961 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 5217: 012b08fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ 5218: 00523365 116 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 5219: 012e4a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 5220: 012b57ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 5221: 012e3ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 5222: 012e4b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 5223: 012a7f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_ASID_VMID_EVENT │ │ │ │ 5224: 012a5d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_PROCESS_EVENT │ │ │ │ 5225: 005fc199 56 FUNC GLOBAL DEFAULT 12 helper_neon_acgt_f64 │ │ │ │ - 5226: 006c6b3d 234 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbb │ │ │ │ + 5226: 006c6b6d 234 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbb │ │ │ │ 5227: 012b3d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_READ_EVENT │ │ │ │ 5228: 012ac0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_READ_EVENT │ │ │ │ 5229: 012e5e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_IO_DSTATE │ │ │ │ 5230: 012e4716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 5231: 00569d05 164 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 5232: 0043c2f9 312 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 5233: 012b2650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 5234: 012e4bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 5235: 00569b0d 248 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ 5236: 011fd1ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubsw │ │ │ │ - 5237: 006c6d15 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbh │ │ │ │ - 5238: 0072da1d 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 5237: 006c6d45 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbh │ │ │ │ + 5238: 0072da4d 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 5239: 012b87b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 5240: 00888de1 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 5240: 00888e11 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ 5241: 005b3265 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 5242: 0083fd59 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 5242: 0083fd89 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 5243: 012b22f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 5244: 012e439c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 5245: 012ab254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 5246: 012a783c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_EVENT │ │ │ │ 5247: 004780c1 128 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 5248: 01204634 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uminp_b │ │ │ │ 5249: 012e4d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 5250: 0043c209 124 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 5251: 011e4a9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ 5252: 0037c39d 10 FUNC GLOBAL DEFAULT 12 omap_gpio_set_clk │ │ │ │ - 5253: 0084a371 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 5253: 0084a3a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ 5254: 012045b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uminp_h │ │ │ │ - 5255: 0088efc1 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 5256: 0067e7f9 200 FUNC GLOBAL DEFAULT 12 read_neon_element32 │ │ │ │ - 5257: 006ea065 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 5255: 0088eff1 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 5256: 0067e839 200 FUNC GLOBAL DEFAULT 12 read_neon_element32 │ │ │ │ + 5257: 006ea095 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 5258: 012a6678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 5259: 012e5d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 5260: 012ac664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 5261: 007dfe85 68 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ - 5262: 00733a71 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ - 5263: 007fb161 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 5261: 007dfeb5 68 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ + 5262: 00733aa1 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 5263: 007fb191 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 5264: 0053e049 244 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 5265: 0088e209 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 5265: 0088e239 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 5266: 0117ae74 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 5267: 012e62e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 5268: 012e4bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CHANNEL_ATTENTION_DSTATE │ │ │ │ 5269: 012e4324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ 5270: 00644f91 58 FUNC GLOBAL DEFAULT 12 arm_is_psci_call │ │ │ │ - 5271: 007a81d9 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 5271: 007a8209 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 5272: 005881b9 176 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 5273: 012e5e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 5274: 012e5776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 5275: 002bc269 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ - 5276: 006b9c7d 140 FUNC GLOBAL DEFAULT 12 helper_mve_veor │ │ │ │ + 5276: 006b9cad 140 FUNC GLOBAL DEFAULT 12 helper_mve_veor │ │ │ │ 5277: 00aa78e0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 5278: 008065e9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 5278: 00806619 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 5279: 0120452c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uminp_s │ │ │ │ 5280: 012b77fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 5281: 012e629c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 5282: 012aacd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 5283: 011dc720 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 5284: 012b1cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ - 5285: 006e1ad5 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_b │ │ │ │ + 5285: 006e1b05 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_b │ │ │ │ 5286: 012e5d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 5287: 012e5a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 5288: 00767261 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 5289: 00843db1 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 5288: 00767291 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 5289: 00843de1 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ 5290: 005c87b5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 5291: 007fe0e1 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ - 5292: 006e1c49 176 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_d │ │ │ │ + 5291: 007fe111 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 5292: 006e1c79 176 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_d │ │ │ │ 5293: 012e688c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 5294: 003ea31d 532 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 5295: 003ea929 112 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 5296: 012bb540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ 5297: 004f01dd 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 5298: 012e3bd4 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 5299: 0073c651 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 5300: 00a77c14 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 5299: 0073c681 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 5300: 00a77c44 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 5301: 005361e5 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 5302: 012e5ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 5303: 012addc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ - 5304: 006e1b4d 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_h │ │ │ │ + 5304: 006e1b7d 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_h │ │ │ │ 5305: 002d9255 52 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 5306: 006da9d1 214 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmls_idx │ │ │ │ - 5307: 008168d9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 5306: 006daa01 214 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmls_idx │ │ │ │ + 5307: 00816909 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 5308: 012e5f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 5309: 00739765 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 5309: 00739795 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 5310: 012b4504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ 5311: 005cc685 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 5312: 00873305 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 5312: 00873335 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 5313: 012e40a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_INFO_DSTATE │ │ │ │ 5314: 012ba4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 5315: 0085adfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 5315: 0085ae2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ 5316: 011fd128 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubub │ │ │ │ - 5317: 00848cc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 5317: 00848cf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 5318: 011e41d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 5319: 00740029 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ - 5320: 006e1bc9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_s │ │ │ │ + 5319: 00740059 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 5320: 006e1bf9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_s │ │ │ │ 5321: 011fd0a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubuh │ │ │ │ 5322: 012adcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 5323: 012b601c 704 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 5324: 012b759c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 5325: 00a5d6a8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 5325: 00a5d6d8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 5326: 012b1ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 5327: 012b8514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 5328: 0031a62d 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q01jvq │ │ │ │ 5329: 012b052c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 5330: 012e5a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ 5331: 012b7bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_WRITE_EVENT │ │ │ │ - 5332: 00843bf9 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 5332: 00843c29 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 5333: 0038066d 100 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 5334: 002c4885 904 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 5335: 012e500a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 5336: 0088a759 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 5336: 0088a789 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 5337: 012e584c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 5338: 012e3c6f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_accelerator_c │ │ │ │ 5339: 0117b128 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 5340: 0033880d 244 FUNC GLOBAL DEFAULT 12 cxl_interleave_granularity_enc │ │ │ │ 5341: 012e49f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 5342: 012ba5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 5343: 012e4108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_DSTATE │ │ │ │ 5344: 012a6360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 5345: 012e4920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 5346: 012e5d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 5347: 0117aec4 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ 5348: 0033d251 36 FUNC GLOBAL DEFAULT 12 cxl_remove_extent_from_extent_list │ │ │ │ - 5349: 00809679 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ - 5350: 007311dd 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 5349: 008096a9 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 5350: 0073120d 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 5351: 012e3ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 5352: 012b1b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 5353: 012e482c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 5354: 00827211 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 5354: 00827241 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 5355: 011fd020 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubuw │ │ │ │ 5356: 012b2b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 5357: 0039deb5 1420 FUNC GLOBAL DEFAULT 12 gic_acknowledge_irq │ │ │ │ 5358: 012abca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 5359: 01211d38 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s16 │ │ │ │ 5360: 002fd4b5 240 FUNC GLOBAL DEFAULT 12 acpi_add_rom_blob │ │ │ │ 5361: 012b3abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_WRITE_EVENT │ │ │ │ - 5362: 009b18c8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 5363: 00711ae5 1852 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 5364: 0082d1d9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 5362: 009b18f8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 5363: 00711b15 1852 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 5364: 0082d209 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ 5365: 01205ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_bfvdot_idx │ │ │ │ 5366: 005240a9 60 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 5367: 007fa74d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 5367: 007fa77d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 5368: 012e3f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 5369: 0070f14d 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 5369: 0070f17d 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 5370: 0063a2e9 356 FUNC GLOBAL DEFAULT 12 select_tt │ │ │ │ 5371: 012e407e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 5372: 002930d9 66 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 5373: 012a9e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 5374: 0074dc45 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 5374: 0074dc75 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ 5375: 012b6e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_REGION_RW_EVENT │ │ │ │ 5376: 0041b66d 4 FUNC GLOBAL DEFAULT 12 desc_tlv_size │ │ │ │ - 5377: 00840e51 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 5377: 00840e81 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 5378: 012b4514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 5379: 012ae8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 5380: 012e554e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 5381: 012e3cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ - 5382: 0071e8e5 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 5382: 0071e915 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 5383: 012e42ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 5384: 0070fba5 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 5384: 0070fbd5 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 5385: 00516c7d 12 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 5386: 012e4fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ - 5387: 00789a29 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 5387: 00789a59 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 5388: 012a8cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 5389: 012e3c7f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 5390: 0070fc85 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 5391: 0081bce9 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 5390: 0070fcb5 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 5391: 0081bd19 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ 5392: 012a775c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_1_EVENT │ │ │ │ - 5393: 008511cd 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 5393: 008511fd 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 5394: 004b41c5 604 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 5395: 012e4734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 5396: 012e500c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 5397: 002f8c2d 116 FUNC GLOBAL DEFAULT 12 aml_create_dword_field │ │ │ │ 5398: 012ab8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 5399: 012a8f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ 5400: 012a793c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_EVENT │ │ │ │ - 5401: 007fa9a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 5402: 0078e889 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 5401: 007fa9d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 5402: 0078e8b9 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 5403: 012e4d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 5404: 011dff54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ 5405: 002ffa39 4336 FUNC GLOBAL DEFAULT 12 nvdimm_build_acpi │ │ │ │ 5406: 012e4348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ - 5407: 007f9ded 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 5408: 00a77c7c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 5409: 0081e6b1 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 5407: 007f9e1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 5408: 00a77cac 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 5409: 0081e6e1 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 5410: 012e4978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_DSTATE │ │ │ │ 5411: 012e4a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 5412: 012a9124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ 5413: 0052fe71 492 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ 5414: 005a8e05 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ 5415: 005cd9e5 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_le_mmu │ │ │ │ 5416: 00643a69 1732 FUNC GLOBAL DEFAULT 12 arm_load_dtb │ │ │ │ - 5417: 0087778d 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 5418: 007ff079 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 5417: 008777bd 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 5418: 007ff0a9 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 5419: 012e467a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 5420: 012e6022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 5421: 012e5fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 5422: 012e6220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 5423: 0117a8d0 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ - 5424: 0067e8c1 156 FUNC GLOBAL DEFAULT 12 read_neon_element64 │ │ │ │ + 5424: 0067e901 156 FUNC GLOBAL DEFAULT 12 read_neon_element64 │ │ │ │ 5425: 012e3e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ 5426: 012b7c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_WRITE_EVENT │ │ │ │ - 5427: 007f97d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ - 5428: 0066cab5 104 FUNC GLOBAL DEFAULT 12 clear_eci_state │ │ │ │ + 5427: 007f9805 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 5428: 0066cac1 104 FUNC GLOBAL DEFAULT 12 clear_eci_state │ │ │ │ 5429: 002c6029 220 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ - 5430: 0085aeb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 5430: 0085aee1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 5431: 005f5355 394 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsb │ │ │ │ 5432: 002c3401 76 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 5433: 002ac759 568 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 5434: 003356bd 104 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ 5435: 0065ba55 102 FUNC GLOBAL DEFAULT 12 arm_cpu_register_gdb_commands │ │ │ │ - 5436: 007f7739 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ - 5437: 0089ae9d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 5436: 007f7769 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 5437: 0089aecd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 5438: 004ad749 154 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 5439: 0078ea61 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 5439: 0078ea91 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 5440: 002d6c15 244 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 5441: 005ff9c5 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sltod │ │ │ │ 5442: 005f55b5 72 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsl │ │ │ │ 5443: 01211cb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s32 │ │ │ │ 5444: 012e62f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 5445: 002cbcb9 1408 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ 5446: 012bcea0 84 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_i386_trace_events_trace_events │ │ │ │ 5447: 0052a8d9 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ 5448: 012a764c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_INFO_EVENT │ │ │ │ 5449: 004dd19d 324 FUNC GLOBAL DEFAULT 12 vfio_user_wait_reqs │ │ │ │ 5450: 006001b5 36 FUNC GLOBAL DEFAULT 12 helper_vfp_sltoh │ │ │ │ - 5451: 00842301 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 5451: 00842331 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 5452: 002c5e3d 116 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ - 5453: 007fbbe1 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 5453: 007fbc11 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 5454: 012af380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 5455: 012b500c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 5456: 00532825 344 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 5457: 012b4bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 5458: 012ad9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 5459: 012e422c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 5460: 012e5846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_DSTATE │ │ │ │ @@ -5466,773 +5466,773 @@ │ │ │ │ 5462: 012e4d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 5463: 012e5a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 5464: 012e5bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 5465: 012b2050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 5466: 012a8228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ 5467: 011f1368 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcsb │ │ │ │ 5468: 005f54e1 212 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsw │ │ │ │ - 5469: 00828d51 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 5469: 00828d81 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 5470: 012e55ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 5471: 012e4a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 5472: 00829231 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 5472: 00829261 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 5473: 012aa7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 5474: 00a8470c 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ - 5475: 00876331 84 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 5474: 00a8473c 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ + 5475: 00876361 84 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 5476: 005ffe5d 6 FUNC GLOBAL DEFAULT 12 helper_vfp_sltos │ │ │ │ 5477: 002bb699 48 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 5478: 012b9124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ 5479: 011f12e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcsh │ │ │ │ 5480: 005d68d1 118 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vfiq │ │ │ │ - 5481: 007fef25 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 5481: 007fef55 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 5482: 012e3d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ 5483: 003268c9 148 FUNC GLOBAL DEFAULT 12 ptimer_set_freq │ │ │ │ - 5484: 00801d49 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 5484: 00801d79 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 5485: 012b73ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ - 5486: 008439e9 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 5486: 00843a19 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ 5487: 0059d94d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 5488: 012a6220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 5489: 00884351 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 5489: 00884381 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 5490: 012b2cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 5491: 00390135 16 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 5492: 008843c9 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 5492: 008843f9 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 5493: 012a8d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 5494: 004edec1 100 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 5495: 00832ec5 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 5495: 00832ef5 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ 5496: 004f5b21 56 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 5497: 012e590e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ 5498: 011f1260 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcsw │ │ │ │ - 5499: 006e16c1 692 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmmla │ │ │ │ - 5500: 00825c41 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 5499: 006e16f1 692 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmmla │ │ │ │ + 5500: 00825c71 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 5501: 012aea40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 5502: 012e6902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 5503: 002aa285 50 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 5504: 012b0bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 5505: 002c97b1 128 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ 5506: 011f3d2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vorri │ │ │ │ - 5507: 0086c591 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 5507: 0086c5c1 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 5508: 012b3b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_RESET_EVENT │ │ │ │ 5509: 012afdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 5510: 00780c95 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 5510: 00780cc5 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 5511: 012e67f8 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ - 5512: 00837721 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 5512: 00837751 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 5513: 01213a9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tst_u16 │ │ │ │ 5514: 012b4b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 5515: 002c2c29 268 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 5516: 00808745 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 5516: 00808775 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ 5517: 004d3889 56 FUNC GLOBAL DEFAULT 12 vfio_device_free_name │ │ │ │ - 5518: 0087970d 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 5519: 007f20bd 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 5518: 0087973d 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 5519: 007f20ed 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 5520: 0121a978 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_mind │ │ │ │ 5521: 012b1414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 5522: 0076c191 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 5522: 0076c1c1 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 5523: 012c1a34 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 5524: 012b11b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 5525: 012e47bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 5526: 012a6b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 5527: 012a9d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 5528: 0121aa80 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minh │ │ │ │ 5529: 012b69ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ 5530: 0052048d 66 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 5531: 005f55fd 394 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxub │ │ │ │ 5532: 012e4902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 5533: 0085c6e1 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 5533: 0085c711 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 5534: 012e4580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 5535: 01177fec 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 5536: 0087cd65 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 5536: 0087cd95 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 5537: 01210dc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256h │ │ │ │ 5538: 012e52a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 5539: 012b1bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 5540: 012b42d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ 5541: 0059f9b1 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 5542: 012b711c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ 5543: 011ef160 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfadd_scalarh │ │ │ │ 5544: 01205c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmmla │ │ │ │ - 5545: 0085c9d1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 5545: 0085ca01 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 5546: 0121a9fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_mins │ │ │ │ 5547: 012abb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 5548: 012b9514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 5549: 005f5859 72 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxul │ │ │ │ 5550: 0043c019 200 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 5551: 011d0000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 5552: 012e418a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_OPCODE_DSTATE │ │ │ │ 5553: 012aac28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ - 5554: 00818cd9 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 5554: 00818d09 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 5555: 012e6266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 5556: 012e3dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ 5557: 012ba6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 5558: 0043f8bd 28 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 5559: 011ef0dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfadd_scalars │ │ │ │ 5560: 00535849 112 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 5561: 012e427a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 5562: 012aead0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ - 5563: 0078d161 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 5564: 00873a51 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 5563: 0078d191 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 5564: 00873a81 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 5565: 012b2aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 5566: 005f5789 206 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxuw │ │ │ │ 5567: 012e58b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_DSTATE │ │ │ │ 5568: 0032c1c9 188 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 5569: 012b95c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 5570: 012e4fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ 5571: 012b2120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 5572: 012b2d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 5573: 012e600a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ 5574: 005bee61 144 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ - 5575: 00825bc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 5575: 00825bf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ 5576: 012b5b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 5577: 012e4e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 5578: 012b055c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ 5579: 005b2df9 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 5580: 002d2249 130 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 5581: 002f4fa1 356 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 5582: 002b8891 252 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 5583: 012e3dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 5584: 0041df35 224 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 5585: 012bd1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ 5586: 0059f909 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ 5587: 012e54fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_DSTATE │ │ │ │ - 5588: 008329a5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ - 5589: 00826d79 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 5590: 007fa9e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 5588: 008329d5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 5589: 00826da9 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 5590: 007faa11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ 5591: 002f98e5 240 FUNC GLOBAL DEFAULT 12 aml_mutex │ │ │ │ - 5592: 007e4645 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 5592: 007e4675 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 5593: 012e3f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 5594: 012e592e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 5595: 012a5c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 5596: 012e5714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 5597: 0078c229 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 5597: 0078c259 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 5598: 012bb0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 5599: 012ad344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 5600: 012e4618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ 5601: 00665305 76 FUNC GLOBAL DEFAULT 12 gen_gvec_sqsub_qc │ │ │ │ - 5602: 00890121 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 5603: 0072c471 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 5602: 00890151 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 5603: 0072c4a1 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 5604: 012e5c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 5605: 007fe819 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 5605: 007fe849 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 5606: 012e4ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 5607: 012a768c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_LABEL_EVENT │ │ │ │ 5608: 01211c30 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s64 │ │ │ │ 5609: 005d7eb1 48 FUNC GLOBAL DEFAULT 12 kvm_arm_cpu_pre_save │ │ │ │ 5610: 012a7d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_NSNH_EVENT │ │ │ │ 5611: 012aed00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 5612: 012e49b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 5613: 01213a18 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tst_u32 │ │ │ │ 5614: 012e613c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 5615: 008874e9 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ - 5616: 00a6a0d0 288 OBJECT GLOBAL DEFAULT 14 allwinner_h3_memmap │ │ │ │ + 5615: 00887519 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 5616: 00a6a100 288 OBJECT GLOBAL DEFAULT 14 allwinner_h3_memmap │ │ │ │ 5617: 0036e3e9 224 FUNC GLOBAL DEFAULT 12 omap_lcdc_init │ │ │ │ 5618: 012ad664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 5619: 012e46dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 5620: 002bccc9 124 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 5621: 012e5bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 5622: 012aea80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ - 5623: 006e1a5d 58 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlsl_idx │ │ │ │ - 5624: 008229a9 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 5623: 006e1a8d 58 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlsl_idx │ │ │ │ + 5624: 008229d9 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 5625: 012ad624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 5626: 003f44dd 360 FUNC GLOBAL DEFAULT 12 e1000e_core_set_link_status │ │ │ │ 5627: 0051f2cd 184 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 5628: 012e6208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 5629: 0084abb9 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 5629: 0084abe9 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 5630: 01177fe0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 5631: 011e97a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_cc │ │ │ │ 5632: 011e2fcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 5633: 00763a79 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 5633: 00763aa9 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ 5634: 012aa4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_CONFIG_WRITE_EVENT │ │ │ │ - 5635: 006d2115 84 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg64 │ │ │ │ + 5635: 006d2145 84 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg64 │ │ │ │ 5636: 005dcb21 70 FUNC GLOBAL DEFAULT 12 hw_watchpoint_update_all │ │ │ │ - 5637: 00780531 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 5637: 00780561 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ 5638: 005a0ba9 312 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ 5639: 005219fd 14 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 5640: 002b923d 320 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 5641: 012ad5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 5642: 0120a934 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_b │ │ │ │ 5643: 012b8fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 5644: 012a96f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 5645: 00639b79 40 FUNC GLOBAL DEFAULT 12 smmu_get_iotlb_key │ │ │ │ 5646: 012e4f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 5647: 003edad9 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ 5648: 0120a7a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_d │ │ │ │ - 5649: 008057ad 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ - 5650: 0089dfc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ + 5649: 008057dd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 5650: 0089dff1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ 5651: 003a7189 2136 FUNC GLOBAL DEFAULT 12 gicv3_redist_write │ │ │ │ 5652: 012e6226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 5653: 012b10ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 5654: 012e4364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 5655: 0120a8b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_h │ │ │ │ 5656: 012e51f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 5657: 012e62b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 5658: 007f9f19 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 5658: 007f9f49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 5659: 012b2d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 5660: 012e45f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 5661: 012b8b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ - 5662: 00869d11 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ - 5663: 0070e6c5 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 5662: 00869d41 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 5663: 0070e6f5 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ 5664: 011e7cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqrshrl48 │ │ │ │ - 5665: 0081d159 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 5665: 0081d189 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 5666: 002fcc59 36 FUNC GLOBAL DEFAULT 12 acpi_table_next │ │ │ │ 5667: 002be63d 196 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 5668: 012e4be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 5669: 0120a82c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_s │ │ │ │ 5670: 011e7c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqrshrl │ │ │ │ 5671: 012e4f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 5672: 007faf09 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 5672: 007faf39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 5673: 012afe60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 5674: 0088ea89 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 5674: 0088eab9 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 5675: 002b8dc5 280 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 5676: 0120e8a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_sd │ │ │ │ 5677: 012ba624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_EVENT │ │ │ │ 5678: 012e4c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 5679: 0082ca5d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 5679: 0082ca8d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ 5680: 005aa395 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 5681: 0087e8b5 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 5682: 007f8cdd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 5681: 0087e8e5 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 5682: 007f8d0d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ 5683: 0120e690 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_sh │ │ │ │ - 5684: 0087302d 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 5685: 007fc3dd 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 5686: 00825f89 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ - 5687: 007accd9 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 5684: 0087305d 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 5685: 007fc40d 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 5686: 00825fb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ + 5687: 007acd09 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 5688: 012e5756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 5689: 004ecfb1 284 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 5690: 00506c89 292 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 5691: 012e43b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ 5692: 005a4795 52 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 5693: 012e60d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 5694: 012b8fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 5695: 012a9e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 5696: 01177f44 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 5697: 00550ea5 40 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 5698: 0120e798 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_ss │ │ │ │ 5699: 012aa76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 5700: 007fc619 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 5700: 007fc649 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 5701: 012e50f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 5702: 012b03ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ 5703: 00418115 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features │ │ │ │ - 5704: 006d644d 148 FUNC GLOBAL DEFAULT 12 helper_gvec_touszh │ │ │ │ - 5705: 0088dbd1 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 5706: 008776b9 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 5704: 006d647d 148 FUNC GLOBAL DEFAULT 12 helper_gvec_touszh │ │ │ │ + 5705: 0088dc01 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 5706: 008776e9 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 5707: 00333535 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 5708: 0117b660 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 5709: 012e5a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 5710: 012b74bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 5711: 003caa21 4 FUNC GLOBAL DEFAULT 12 omap_clk_onoff │ │ │ │ 5712: 012e4350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 5713: 0076e13d 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 5713: 0076e16d 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 5714: 012abbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 5715: 012e468e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ - 5716: 0083792d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 5716: 0083795d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 5717: 012b746c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ - 5718: 006d304d 142 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s16 │ │ │ │ + 5718: 006d307d 142 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s16 │ │ │ │ 5719: 012bbfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 5720: 012e4140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_ADC_READ_DSTATE │ │ │ │ 5721: 012b8794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 5722: 012b2eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 5723: 002edd51 136 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 5724: 0078045d 26 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 5724: 0078048d 26 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 5725: 012afc50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ 5726: 012ba104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ - 5727: 00a6eb2c 200 OBJECT GLOBAL DEFAULT 14 yosemitev2_bmc_fruid │ │ │ │ + 5727: 00a6eb5c 200 OBJECT GLOBAL DEFAULT 14 yosemitev2_bmc_fruid │ │ │ │ 5728: 012b83c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ 5729: 002a53a9 104 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 5730: 012aa280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ 5731: 003eab55 194 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 5732: 00815df5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 5732: 00815e25 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 5733: 0055a459 12 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 5734: 012aa360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ 5735: 005a4725 54 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 5736: 00832f89 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 5736: 00832fb9 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 5737: 01217354 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muladdd │ │ │ │ 5738: 01216988 132 OBJECT GLOBAL DEFAULT 24 helper_info_rintd │ │ │ │ 5739: 012e3f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 5740: 0052362d 436 FUNC GLOBAL DEFAULT 12 memory_translate_iotlb │ │ │ │ 5741: 005ba8a1 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 5742: 008499e9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 5742: 00849a19 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 5743: 005867b5 100 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 5744: 004d0f7d 196 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 5745: 01216a90 132 OBJECT GLOBAL DEFAULT 24 helper_info_rinth │ │ │ │ 5746: 0121724c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muladdh │ │ │ │ 5747: 012aed90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ - 5748: 0089992d 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ + 5748: 0089995d 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ 5749: 0059decd 272 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 5750: 012b8d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 5751: 00293c61 12 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 5752: 0083c9a5 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 5752: 0083c9d5 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ 5753: 0051db01 192 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 5754: 012b536c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 5755: 0120efd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_touszh │ │ │ │ 5756: 012e3c3a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ - 5757: 008232b5 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 5757: 008232e5 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 5758: 005bb149 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 5759: 00767359 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 5759: 00767389 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 5760: 01216a0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rints │ │ │ │ 5761: 005d129d 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 5762: 002ca4d1 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ 5763: 012172d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muladds │ │ │ │ 5764: 012b3e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_ENABLE_EVENT │ │ │ │ - 5765: 007792f9 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 5765: 00779329 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 5766: 012b788c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 5767: 002942c9 128 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 5768: 012e4ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ - 5769: 007f9aa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ + 5769: 007f9ad5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ 5770: 012e5152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 5771: 012b712c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 5772: 00843461 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 5772: 00843491 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 5773: 012e5a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 5774: 012e402c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 5775: 012e43fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 5776: 012a99d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 5777: 0120e81c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_ud │ │ │ │ 5778: 011eed40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmas_scalarh │ │ │ │ 5779: 003ec191 48 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ 5780: 0052a85d 120 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 5781: 012e41b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_ADD_MR_DSTATE │ │ │ │ 5782: 012b2f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ 5783: 01177fc8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 5784: 012e5abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ 5785: 005cdad5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_be_mmu │ │ │ │ 5786: 0120e60c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_uh │ │ │ │ - 5787: 00866479 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 5787: 008664a9 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 5788: 012bcb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 5789: 012e5f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ - 5790: 006d7075 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_d │ │ │ │ + 5790: 006d70a5 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_d │ │ │ │ 5791: 012e478c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 5792: 012e4b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ 5793: 004d3571 24 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_fd │ │ │ │ - 5794: 0075c589 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 5794: 0075c5b9 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 5795: 012b744c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 5796: 006d6f75 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_h │ │ │ │ - 5797: 008029b5 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 5796: 006d6fa5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_h │ │ │ │ + 5797: 008029e5 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 5798: 00573305 96 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 5799: 012a5ee4 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 5800: 012bc66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 5801: 008529ed 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 5801: 00852a1d 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 5802: 004f9e99 248 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 5803: 0032a255 520 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 5804: 012b076c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ 5805: 011eecbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmas_scalars │ │ │ │ - 5806: 00801e9d 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 5806: 00801ecd 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ 5807: 0120e714 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_us │ │ │ │ 5808: 0063a271 120 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_vmid_s1 │ │ │ │ - 5809: 0086fa41 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 5809: 0086fa71 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 5810: 012e4940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 5811: 00550421 320 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ 5812: 005c9231 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 5813: 009f4184 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ - 5814: 006d6ff5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_s │ │ │ │ - 5815: 006d391d 172 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s32 │ │ │ │ - 5816: 00855f35 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 5817: 0080591d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 5813: 009f41b4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 5814: 006d7025 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_s │ │ │ │ + 5815: 006d394d 172 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s32 │ │ │ │ + 5816: 00855f65 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 5817: 0080594d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 5818: 012af430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 5819: 00885931 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 5819: 00885961 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 5820: 00314415 228 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 5821: 009f417c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ - 5822: 00874f09 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 5821: 009f41ac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 5822: 00874f39 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 5823: 012bc1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 5824: 012b1348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 5825: 012b4edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 5826: 007fea35 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ - 5827: 009f4174 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 5826: 007fea65 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 5827: 009f41a4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 5828: 012e5c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ 5829: 00303fc1 280 FUNC GLOBAL DEFAULT 12 acpi_pcihp_reset │ │ │ │ - 5830: 00748abd 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 5830: 00748aed 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 5831: 012e4f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 5832: 002b94bd 284 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 5833: 012e5e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 5834: 007be391 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 5834: 007be3c1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 5835: 00568dc5 152 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 5836: 00586769 76 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 5837: 012ad9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 5838: 012a8198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 5839: 012e3e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ - 5840: 00822279 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 5841: 0085c5cd 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 5842: 0085a659 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 5840: 008222a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 5841: 0085c5fd 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 5842: 0085a689 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 5843: 012e5a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 5844: 0120d37c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_d │ │ │ │ 5845: 01217fb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uqtod │ │ │ │ 5846: 002e4b2d 528 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 5847: 00740639 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 5847: 00740669 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 5848: 012b6b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 5849: 012a5fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 5850: 012b3754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_READ_EVENT │ │ │ │ 5851: 00331089 6 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 5852: 005fbaa9 108 FUNC GLOBAL DEFAULT 12 helper_neon_addl_saturate_s32 │ │ │ │ 5853: 012a500c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 5854: 0120d484 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_h │ │ │ │ 5855: 012e5d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 5856: 0044788d 40 FUNC GLOBAL DEFAULT 12 pcie_pasid_enabled │ │ │ │ 5857: 002bc2f9 34 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ 5858: 01217c9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uqtoh │ │ │ │ - 5859: 00828f6d 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 5859: 00828f9d 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 5860: 011ee2f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_setend │ │ │ │ 5861: 012e5ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ - 5862: 007b462d 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 5862: 007b465d 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ 5863: 005c48ed 62 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 5864: 00305845 508 FUNC GLOBAL DEFAULT 12 build_viot │ │ │ │ 5865: 011d11f8 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 5866: 008416c5 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 5866: 008416f5 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 5867: 011d1268 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 5868: 0120d400 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_s │ │ │ │ 5869: 012e3c23 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 5870: 011d12f8 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 5871: 012b2600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ 5872: 012182cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uqtos │ │ │ │ 5873: 012af6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ 5874: 005f6a69 80 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_insr │ │ │ │ 5875: 005fb5a5 12 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_high_u16 │ │ │ │ 5876: 01201094 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vidupb │ │ │ │ - 5877: 0075aa45 484 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 5877: 0075aa75 484 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 5878: 012e5142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 5879: 012e5c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 5880: 012aaa18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 5881: 012e5d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 5882: 007fa315 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 5883: 0082f675 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 5882: 007fa345 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 5883: 0082f6a5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 5884: 012a76fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_IN_EVENT │ │ │ │ 5885: 012b95e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 5886: 01201010 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viduph │ │ │ │ 5887: 01210604 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm4ekey │ │ │ │ 5888: 0052a8e9 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 5889: 012e5666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 5890: 002fce35 116 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_init │ │ │ │ 5891: 012e3c1b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 5892: 012b8c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 5893: 0050df3d 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 5894: 00761605 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 5894: 00761635 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 5895: 012e4bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ - 5896: 0089cf5d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ + 5896: 0089cf8d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ 5897: 011f5ca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlaldavhxsw │ │ │ │ 5898: 00524961 268 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 5899: 012b1f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 5900: 012bd528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 5901: 012ab174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ 5902: 005c8dfd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ 5903: 01200f8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vidupw │ │ │ │ - 5904: 007b844d 668 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 5904: 007b847d 668 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 5905: 012b0abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 5906: 01215a10 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s8 │ │ │ │ 5907: 012bb4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 5908: 005a138d 324 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 5909: 00892e75 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 5909: 00892ea5 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 5910: 012aab58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ - 5911: 0088f3fd 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 5911: 0088f42d 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 5912: 012e5cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 5913: 005bd5d1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 5914: 012b7af8 128 OBJECT GLOBAL DEFAULT 24 hw_gpio_trace_events │ │ │ │ 5915: 012ae910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 5916: 012b4184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_EVENT │ │ │ │ 5917: 0121da14 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ - 5918: 0084287d 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 5919: 007e6e49 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ - 5920: 00734c25 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 5918: 008428ad 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 5919: 007e6e79 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 5920: 00734c55 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 5921: 012bd94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 5922: 004180fd 16 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features │ │ │ │ 5923: 00294999 32 FUNC GLOBAL DEFAULT 12 target_endian_mode │ │ │ │ - 5924: 007fb071 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ - 5925: 007bacc5 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 5924: 007fb0a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 5925: 007bacf5 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 5926: 012bb948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 5927: 012af080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ - 5928: 0082aa1d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 5929: 0078d559 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 5928: 0082aa4d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 5929: 0078d589 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 5930: 012e5cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 5931: 012e5bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 5932: 01222a60 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ - 5933: 006fe945 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ + 5933: 006fe975 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ 5934: 012c1fd0 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 5935: 012e5a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 5936: 012e422e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ 5937: 012a8d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 5938: 012b3824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_CHECKSUM_EVENT │ │ │ │ 5939: 012a9864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 5940: 012a54d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 5941: 012b0050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ 5942: 012b6aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_EVENT │ │ │ │ - 5943: 0080b3b5 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 5943: 0080b3e5 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 5944: 012affd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ 5945: 01212260 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_s8 │ │ │ │ 5946: 0052b941 184 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 5947: 012e3e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 5948: 012e3f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 5949: 012e499a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 5950: 00879e4d 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ - 5951: 006ba8f1 90 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsb │ │ │ │ + 5950: 00879e7d 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 5951: 006ba921 90 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsb │ │ │ │ 5952: 012e50fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 5953: 0072b429 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 5954: 00854931 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ - 5955: 007266d5 52 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ + 5953: 0072b459 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 5954: 00854961 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 5955: 00726705 52 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ 5956: 012b1268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ - 5957: 0085d4a9 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 5957: 0085d4d9 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 5958: 012e60d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 5959: 00888ab1 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 5959: 00888ae1 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 5960: 011df060 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ - 5961: 006ba94d 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsh │ │ │ │ + 5961: 006ba97d 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsh │ │ │ │ 5962: 005b6c59 48 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 5963: 012b2890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 5964: 00805f6d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 5964: 00805f9d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 5965: 012b0dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 5966: 012bb1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 5967: 0076dde5 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 5967: 0076de15 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ 5968: 010ad298 52 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_cpu_sre_el1 │ │ │ │ 5969: 0053eca9 204 FUNC GLOBAL DEFAULT 12 iommufd_backend_connect │ │ │ │ 5970: 005f3d61 158 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sadb │ │ │ │ - 5971: 006d0895 16 FUNC GLOBAL DEFAULT 12 helper_sxtb16 │ │ │ │ - 5972: 0088a255 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 5971: 006d08c5 16 FUNC GLOBAL DEFAULT 12 helper_sxtb16 │ │ │ │ + 5972: 0088a285 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 5973: 012afa10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 5974: 005bb615 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 5975: 012e4ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 5976: 012af8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 5977: 012e4740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 5978: 012175e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_rmode │ │ │ │ 5979: 012e50ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 5980: 012b25b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 5981: 0053e62d 136 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 5982: 002c5055 140 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ 5983: 0058fcdd 228 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 5984: 012bcd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 5985: 012e417e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_FIND_STE_2LVL_DSTATE │ │ │ │ 5986: 0055640d 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 5987: 00848d7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 5988: 00825629 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 5987: 00848dad 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 5988: 00825659 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 5989: 012e49d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 5990: 012e4e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ - 5991: 006ba9b5 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsw │ │ │ │ - 5992: 0089299d 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 5991: 006ba9e5 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsw │ │ │ │ + 5992: 008929cd 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 5993: 012a8a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 5994: 012e507a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ 5995: 002f4489 160 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 5996: 00873619 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ - 5997: 00840fbd 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 5996: 00873649 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 5997: 00840fed 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 5998: 0117ae48 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 5999: 011ff09c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntsb │ │ │ │ 6000: 012e4ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 6001: 00749b5d 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 6002: 00765979 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 6001: 00749b8d 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 6002: 007659a9 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 6003: 012e46d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 6004: 012e55f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 6005: 012b3854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DO_SNOOP_EVENT │ │ │ │ 6006: 005fbb15 66 FUNC GLOBAL DEFAULT 12 helper_neon_addl_saturate_s64 │ │ │ │ 6007: 012a5b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 6008: 012bb684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 6009: 012e4178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_BYPASS_DSTATE │ │ │ │ 6010: 0054d30d 48 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 6011: 012e5e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 6012: 011ff018 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntsh │ │ │ │ 6013: 005cf58d 88 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ 6014: 012e54d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_IRQ_DSTATE │ │ │ │ - 6015: 007fb305 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 6015: 007fb335 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 6016: 004477f9 106 FUNC GLOBAL DEFAULT 12 pcie_pri_init │ │ │ │ 6017: 005bd64d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 6018: 005f3e01 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sadw │ │ │ │ 6019: 0054cf29 40 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 6020: 012e63bc 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 6021: 012e40dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_RELOAD_DSTATE │ │ │ │ 6022: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 6023: 007434a1 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ - 6024: 006d02f1 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_hs │ │ │ │ + 6023: 007434d1 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 6024: 006d0321 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_hs │ │ │ │ 6025: 012e61a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 6026: 012a88c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 6027: 0082314d 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 6027: 0082317d 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 6028: 012a512c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ - 6029: 006b5d95 76 FUNC GLOBAL DEFAULT 12 arm_v7m_get_sp_ptr │ │ │ │ + 6029: 006b5dc5 76 FUNC GLOBAL DEFAULT 12 arm_v7m_get_sp_ptr │ │ │ │ 6030: 011e0500 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 6031: 00899921 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 6031: 00899951 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 6032: 005cd435 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_le_mmu │ │ │ │ 6033: 012e5a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ - 6034: 0078505d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 6034: 0078508d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 6035: 012e5614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 6036: 0089f9d5 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 6036: 0089fa05 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 6037: 012e3ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 6038: 007e7abd 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 6039: 0086b529 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 6038: 007e7aed 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 6039: 0086b559 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 6040: 012e5474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_WRITE_DSTATE │ │ │ │ 6041: 004d27c5 20 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_register_device │ │ │ │ 6042: 012aa75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 6043: 00789b75 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 6043: 00789ba5 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 6044: 00573081 308 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 6045: 012bd5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 6046: 011d784c 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 6047: 012b727c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 6048: 012a8960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 6049: 0088c0e9 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 6050: 0089494d 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 6049: 0088c119 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 6050: 0089497d 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 6051: 012e511c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 6052: 012e542a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_DSTATE │ │ │ │ 6053: 012e62d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 6054: 0080e799 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ - 6055: 006de77d 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_d │ │ │ │ + 6054: 0080e7c9 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 6055: 006de7ad 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_d │ │ │ │ 6056: 012a61e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 6057: 012a5bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 6058: 00756075 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 6058: 007560a5 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 6059: 012122e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_u8 │ │ │ │ 6060: 0114df90 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 6061: 002c9f39 92 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 6062: 006de55d 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_h │ │ │ │ - 6063: 007f19a5 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 6062: 006de58d 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_h │ │ │ │ + 6063: 007f19d5 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 6064: 012e4460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 6065: 012e4bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 6066: 012b41a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_READ_EVENT │ │ │ │ - 6067: 006baa25 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhub │ │ │ │ + 6067: 006baa55 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhub │ │ │ │ 6068: 011defdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 6069: 012e4592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 6070: 012e6888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 6071: 00369875 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 6072: 008543a9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 6072: 008543d9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 6073: 002b23bd 212 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 6074: 012a5564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ - 6075: 00897b21 652 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ + 6075: 00897b51 652 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ 6076: 012e539c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ - 6077: 006baa7d 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuh │ │ │ │ + 6077: 006baaad 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuh │ │ │ │ 6078: 005c03b5 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 6079: 012e44ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ - 6080: 006de66d 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_s │ │ │ │ + 6080: 006de69d 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_s │ │ │ │ 6081: 011f2574 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrnbb │ │ │ │ 6082: 012b2280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 6083: 012b0b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 6084: 012b8464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 6085: 012b4f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 6086: 00815471 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ - 6087: 006d02f9 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_h │ │ │ │ + 6086: 008154a1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 6087: 006d0329 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_h │ │ │ │ 6088: 011f24f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrnbh │ │ │ │ 6089: 004de2dd 104 FUNC GLOBAL DEFAULT 12 vfio_user_create_multi │ │ │ │ 6090: 00586a59 280 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 6091: 012e6072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 6092: 012b75dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 6093: 00434681 3636 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 6094: 00838751 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 6094: 00838781 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 6095: 00577b55 212 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 6096: 0085d169 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 6096: 0085d199 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ 6097: 011ddf5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ - 6098: 006baae5 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuw │ │ │ │ + 6098: 006bab15 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuw │ │ │ │ 6099: 012b6d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 6100: 012e558e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 6101: 012af2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ 6102: 00326765 120 FUNC GLOBAL DEFAULT 12 ptimer_stop │ │ │ │ - 6103: 00806945 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 6103: 00806975 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 6104: 012af280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 6105: 011fee8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntub │ │ │ │ - 6106: 006d03dd 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_s │ │ │ │ + 6106: 006d040d 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_s │ │ │ │ 6107: 012e68a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 6108: 00398ed5 54 FUNC GLOBAL DEFAULT 12 ps2_queue_noirq │ │ │ │ 6109: 00327159 220 FUNC GLOBAL DEFAULT 12 register_write_memory │ │ │ │ 6110: 012aec40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 6111: 012e4a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 6112: 011fee08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntuh │ │ │ │ 6113: 002e3c51 212 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 6114: 012e4534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 6115: 008916f5 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 6115: 00891725 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 6116: 012e5ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_SET_DSTATE │ │ │ │ 6117: 012e5dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 6118: 012e5b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 6119: 012e6084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 6120: 00828cfd 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 6121: 00843925 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 6120: 00828d2d 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 6121: 00843955 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 6122: 00503089 26 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 6123: 00546e5d 172 FUNC GLOBAL DEFAULT 12 cpr_resave_fd │ │ │ │ 6124: 012a72a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 6125: 008184b1 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 6125: 008184e1 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 6126: 003ed889 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 6127: 0085a285 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 6127: 0085a2b5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 6128: 012b36c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_TDR_EVENT │ │ │ │ 6129: 012aef00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 6130: 012e59b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 6131: 012ad694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 6132: 012e51ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 6133: 00840cb9 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 6133: 00840ce9 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 6134: 012b1df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 6135: 012e5748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 6136: 011e047c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 6137: 0087439d 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 6137: 008743cd 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 6138: 012e52ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 6139: 00a77c38 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 6139: 00a77c68 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 6140: 012e4de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 6141: 011e940c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_a32_newel │ │ │ │ 6142: 012a9d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ 6143: 012a6de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CHANGE_PROCESS_EVENT │ │ │ │ - 6144: 0076ace5 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 6144: 0076ad15 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 6145: 012b78ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 6146: 0073893d 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 6146: 0073896d 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 6147: 012e5d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 6148: 002b37b9 268 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 6149: 008174b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 6149: 008174e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 6150: 00440471 108 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 6151: 012abe64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ - 6152: 006c0a4d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarb │ │ │ │ + 6152: 006c0a7d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarb │ │ │ │ 6153: 012b3804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_WRITE_EVENT │ │ │ │ 6154: 011febf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vorn │ │ │ │ 6155: 012e5a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 6156: 012e3f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 6157: 012b52ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ - 6158: 006c6c29 234 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshruntb │ │ │ │ + 6158: 006c6c59 234 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshruntb │ │ │ │ 6159: 012e5434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TIMER_ID_DSTATE │ │ │ │ 6160: 011fec7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vorr │ │ │ │ - 6161: 0084c979 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 6161: 0084c9a9 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 6162: 012ba234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 6163: 012e53a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 6164: 012e5d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 6165: 012a8760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ - 6166: 006c0ac5 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarh │ │ │ │ + 6166: 006c0af5 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarh │ │ │ │ 6167: 003b5291 692 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 6168: 00838691 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 6169: 00732479 130 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 6168: 008386c1 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 6169: 007324a9 130 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 6170: 005e42d1 388 FUNC GLOBAL DEFAULT 12 arm_mmu_idx_el │ │ │ │ 6171: 00589275 32 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 6172: 012e4900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 6173: 012b3dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_CTRL2_EVENT │ │ │ │ - 6174: 006c6e1d 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunth │ │ │ │ - 6175: 006cdb15 176 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavh │ │ │ │ + 6174: 006c6e4d 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunth │ │ │ │ + 6175: 006cdb45 176 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavh │ │ │ │ 6176: 004b37e9 252 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 6177: 005cd1ad 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_le_mmu │ │ │ │ 6178: 012bbf98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 6179: 012b3734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_RESET_EVENT │ │ │ │ - 6180: 006e1a25 56 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal_idx │ │ │ │ + 6180: 006e1a55 56 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal_idx │ │ │ │ 6181: 005bd6cd 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 6182: 004decb1 316 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 6183: 0084f0ed 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 6183: 0084f11d 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ 6184: 005b590d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 6185: 012b9b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ 6186: 005fc0f1 54 FUNC GLOBAL DEFAULT 12 helper_neon_acge_f32 │ │ │ │ - 6187: 0073407d 232 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ - 6188: 0082a145 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 6187: 007340ad 232 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 6188: 0082a175 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 6189: 012e49be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 6190: 00846975 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 6191: 00848f69 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 6192: 00899831 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 6190: 008469a5 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 6191: 00848f99 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 6192: 00899861 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 6193: 012ac1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 6194: 00546191 66 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ - 6195: 006cdbc5 176 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavs │ │ │ │ - 6196: 006c0b61 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarw │ │ │ │ + 6195: 006cdbf5 176 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavs │ │ │ │ + 6196: 006c0b91 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarw │ │ │ │ 6197: 012e540a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_WRITE_DSTATE │ │ │ │ 6198: 012a9b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ - 6199: 00898e99 190 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ - 6200: 006c1a6d 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarh │ │ │ │ - 6201: 0078262d 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 6199: 00898ec9 190 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ + 6200: 006c1a9d 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarh │ │ │ │ + 6201: 0078265d 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 6202: 00587c89 112 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ - 6203: 00830911 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 6203: 00830941 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 6204: 005d1501 252 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 6205: 0074dbdd 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 6205: 0074dc0d 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 6206: 011e9b44 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_bkpt_insn │ │ │ │ 6207: 012e5858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 6208: 012e5294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 6209: 012e4136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_DSTATE │ │ │ │ 6210: 00502fe5 36 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ 6211: 0121280c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addlp_s8 │ │ │ │ - 6212: 006c1b15 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarw │ │ │ │ + 6212: 006c1b45 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarw │ │ │ │ 6213: 012b3b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_WRITE_EVENT │ │ │ │ - 6214: 0086d57d 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 6215: 0080c721 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 6214: 0086d5ad 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 6215: 0080c751 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 6216: 0058a1b9 172 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ 6217: 011def58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ - 6218: 008754cd 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ - 6219: 0089c0c1 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ + 6218: 008754fd 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 6219: 0089c0f1 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ 6220: 012e57c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 6221: 007621fd 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 6222: 00841e9d 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 6221: 0076222d 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 6222: 00841ecd 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 6223: 00575345 120 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ 6224: 012b08dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ 6225: 012e589c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_REALIZE_DSTATE │ │ │ │ - 6226: 00823ccd 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 6227: 0070f409 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 6226: 00823cfd 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 6227: 0070f439 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ 6228: 005b3be1 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 6229: 012e59f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 6230: 012b670c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 6231: 012a9884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 6232: 012e60f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 6233: 012e3e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ 6234: 012e4244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMMAND_DECODED_DSTATE │ │ │ │ @@ -6243,141 +6243,141 @@ │ │ │ │ 6239: 00500651 76 FUNC GLOBAL DEFAULT 12 AUD_vlog │ │ │ │ 6240: 012ba334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_BTN_EVENT │ │ │ │ 6241: 00554549 192 FUNC GLOBAL DEFAULT 12 multifd_queue_device_state │ │ │ │ 6242: 012a9fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ 6243: 00597aad 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 6244: 012e60ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 6245: 011db0c8 116 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ - 6246: 00671851 160 FUNC GLOBAL DEFAULT 12 gen_exception_insn_el │ │ │ │ + 6246: 0067185d 160 FUNC GLOBAL DEFAULT 12 gen_exception_insn_el │ │ │ │ 6247: 012e60d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ - 6248: 007264e1 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ - 6249: 00720461 184 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ + 6248: 00726511 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 6249: 00720491 184 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 6250: 0055bff1 532 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ 6251: 005b3d8d 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 6252: 012acd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 6253: 012e6030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 6254: 012e51e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 6255: 00730795 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 6255: 007307c5 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ 6256: 005b3f61 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ - 6257: 006e10d9 444 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot │ │ │ │ + 6257: 006e1109 444 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot │ │ │ │ 6258: 002bc31d 34 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 6259: 012ac818 1148 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 6260: 00440081 572 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ - 6261: 008583cd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ + 6261: 008583fd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ 6262: 005753ed 86 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 6263: 0078c22d 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 6263: 0078c25d 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 6264: 012e5340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ 6265: 012b7bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ 6266: 0052ab0d 740 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ 6267: 012e543a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_READING_COUNTER_DSTATE │ │ │ │ - 6268: 00857921 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 6268: 00857951 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 6269: 012b3d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_WRITE_EVENT │ │ │ │ 6270: 002c9831 180 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 6271: 00336a1d 124 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 6272: 002ce2cd 72 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ 6273: 003106e1 404 FUNC GLOBAL DEFAULT 12 lm4549_write │ │ │ │ 6274: 012e53da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N1FRAME_DSTATE │ │ │ │ - 6275: 007baedd 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 6275: 007baf0d 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 6276: 00560d11 68 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 6277: 012e4fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 6278: 012e4e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ - 6279: 0084716d 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 6279: 0084719d 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 6280: 011e11e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ 6281: 012a7f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_CONFIG_CACHE_INV_EVENT │ │ │ │ - 6282: 0084d4cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 6282: 0084d4fd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 6283: 012af810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 6284: 011e03f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 6285: 008188f5 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 6286: 0075d8a5 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 6285: 00818925 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 6286: 0075d8d5 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 6287: 012e5724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 6288: 012e4fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 6289: 005f858d 246 FUNC GLOBAL DEFAULT 12 helper_sme2_urshl_d │ │ │ │ 6290: 012ba754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 6291: 012bb8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 6292: 005779d1 388 FUNC GLOBAL DEFAULT 12 net_stream_data_client_connected │ │ │ │ - 6293: 0078c12d 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 6294: 0086fcbd 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 6293: 0078c15d 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 6294: 0086fced 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 6295: 012e56d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 6296: 002cbb19 54 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 6297: 012d3b18 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 6298: 005f82b1 156 FUNC GLOBAL DEFAULT 12 helper_sme2_urshl_h │ │ │ │ 6299: 012b5c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 6300: 012b78bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 6301: 012a61b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 6302: 007312f5 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 6302: 00731325 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 6303: 012e3c7b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ - 6304: 008589ed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ - 6305: 0087ab2d 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 6304: 00858a1d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ + 6305: 0087ab5d 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ 6306: 002f8281 88 FUNC GLOBAL DEFAULT 12 aml_lnot │ │ │ │ 6307: 0120a304 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_b │ │ │ │ - 6308: 00759f91 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 6308: 00759fc1 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 6309: 0120a178 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_d │ │ │ │ 6310: 002c4539 120 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 6311: 0083885d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 6311: 0083888d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 6312: 012bbdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 6313: 012e4a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 6314: 012e4f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 6315: 012e5dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 6316: 0120a280 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_h │ │ │ │ 6317: 012e3c38 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 6318: 00508489 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ - 6319: 00a533a4 61 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun4i_regmap │ │ │ │ + 6319: 00a533d4 61 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun4i_regmap │ │ │ │ 6320: 005f83ed 158 FUNC GLOBAL DEFAULT 12 helper_sme2_urshl_s │ │ │ │ 6321: 01205ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_bfmlsl │ │ │ │ - 6322: 007039d9 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 6322: 00703a09 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 6323: 005ba0e5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 6324: 00328aed 62 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 6325: 012ba394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 6326: 012e3ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 6327: 012ba3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 6328: 012a8fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 6329: 012e5202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 6330: 0089353d 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 6331: 0087499d 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 6332: 006d101d 36 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome │ │ │ │ - 6333: 0087a78d 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 6330: 0089356d 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 6331: 008749cd 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 6332: 006d104d 36 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome │ │ │ │ + 6333: 0087a7bd 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 6334: 012e3cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 6335: 012a9ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ 6336: 005fc159 64 FUNC GLOBAL DEFAULT 12 helper_neon_acge_f64 │ │ │ │ - 6337: 0080d921 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 6337: 0080d951 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ 6338: 0058996d 100 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ 6339: 012e5bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 6340: 0120a1fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_s │ │ │ │ 6341: 012b5c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ - 6342: 0089c931 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ - 6343: 0077fbb5 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ - 6344: 0085aeed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 6342: 0089c961 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ + 6343: 0077fbe5 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 6344: 0085af1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 6345: 012e4c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 6346: 012b9254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 6347: 012adab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 6348: 012e58ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 6349: 012e41bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_LPG_LED_DSTATE │ │ │ │ 6350: 005b85dd 84 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ - 6351: 0086bae5 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 6351: 0086bb15 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 6352: 012e3b48 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 6353: 012e4e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 6354: 01178288 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 6355: 007be291 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 6356: 0070f4d9 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 6357: 007c14d9 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 6355: 007be2c1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 6356: 0070f509 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 6357: 007c1509 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 6358: 00588125 24 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 6359: 012e4e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 6360: 00582811 88 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 6361: 012e3e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 6362: 004ee201 100 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 6363: 012e4e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 6364: 002ca0b5 26 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 6365: 0082315d 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 6365: 0082318d 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ 6366: 005cc3fd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 6367: 004ae761 312 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 6368: 012e5a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 6369: 011f2784 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrnbb │ │ │ │ 6370: 00418d0d 364 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 6371: 012b0c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 6372: 007f1565 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 6372: 007f1595 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 6373: 0117a174 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 6374: 012e6860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 6375: 012e5382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 6376: 012bac5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CNTPOFF_WRITE_EVENT │ │ │ │ 6377: 0036da51 12 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 6378: 003eb665 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 6379: 011f2700 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrnbh │ │ │ │ @@ -6385,320 +6385,320 @@ │ │ │ │ 6381: 01215ca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s16 │ │ │ │ 6382: 012e3d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 6383: 004d3095 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_unmask │ │ │ │ 6384: 005b89a5 24 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 6385: 012e399c 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 6386: 00555895 172 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 6387: 012a8670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 6388: 00869e99 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 6388: 00869ec9 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 6389: 012b0a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 6390: 00711549 1436 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 6390: 00711579 1436 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 6391: 002a7da9 5032 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 6392: 012e5bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 6393: 00581dc9 140 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ 6394: 012e62a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 6395: 012e60ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 6396: 012e4058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 6397: 005d1ad9 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 6398: 0081f4e5 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 6398: 0081f515 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 6399: 002eca05 104 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 6400: 012e5fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ - 6401: 0077a64d 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 6401: 0077a67d 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 6402: 012e6062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 6403: 004408f1 212 FUNC GLOBAL DEFAULT 12 pci_pri_request_page │ │ │ │ 6404: 002fa2a5 248 FUNC GLOBAL DEFAULT 12 build_xsdt │ │ │ │ 6405: 012b3454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TMP105_WRITE_SHUTDOWN_EVENT │ │ │ │ 6406: 012ba998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 6407: 004ac921 190 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ 6408: 005c6e79 146 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 6409: 00789095 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 6410: 007e7599 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 6409: 007890c5 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 6410: 007e75c9 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ 6411: 0030956d 360 FUNC GLOBAL DEFAULT 12 soundhw_init │ │ │ │ - 6412: 007fa135 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 6413: 00782805 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ - 6414: 00778c8d 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ - 6415: 006d70fd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_bfsub │ │ │ │ + 6412: 007fa165 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 6413: 00782835 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 6414: 00778cbd 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 6415: 006d712d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_bfsub │ │ │ │ 6416: 012e5196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 6417: 012bf3e0 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 6418: 012ac264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 6419: 0086b24d 28 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 6419: 0086b27d 28 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 6420: 012b85b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 6421: 011e8b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_shsub16 │ │ │ │ 6422: 012e60d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 6423: 003995ed 1168 FUNC GLOBAL DEFAULT 12 ps2_write_mouse │ │ │ │ 6424: 012b3244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 6425: 012b2750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 6426: 012e5b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 6427: 005364f5 16 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 6428: 012e525e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 6429: 00a5d558 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 6429: 00a5d588 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 6430: 012e3f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 6431: 003ea1e9 116 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 6432: 012b740c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 6433: 012e4398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ 6434: 005b53dd 160 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ 6435: 012e546e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IFR_DSTATE │ │ │ │ 6436: 004885c9 24 FUNC GLOBAL DEFAULT 12 smbios_set_default_processor_family │ │ │ │ - 6437: 00734db5 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 6437: 00734de5 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 6438: 012e42ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 6439: 012b5cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ 6440: 005c7575 192 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 6441: 012e5d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 6442: 012a9f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 6443: 00292c59 160 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 6444: 012bbc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 6445: 0078d515 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 6445: 0078d545 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 6446: 012e3c51 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_c │ │ │ │ 6447: 004ffe9d 96 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 6448: 012b9c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 6449: 011e4910 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 6450: 005e9e6d 208 FUNC GLOBAL DEFAULT 12 sve_exception_el │ │ │ │ 6451: 00555b5d 34 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 6452: 0081834d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 6452: 0081837d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 6453: 0120b408 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ftsmul_d │ │ │ │ 6454: 012b752c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 6455: 00500d81 228 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 6456: 00885475 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 6456: 008854a5 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 6457: 012e57e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 6458: 012ada54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 6459: 011e1e44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_be │ │ │ │ - 6460: 006d6019 116 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_h │ │ │ │ + 6460: 006d6049 116 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_h │ │ │ │ 6461: 0120b510 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ftsmul_h │ │ │ │ 6462: 005fba1d 8 FUNC GLOBAL DEFAULT 12 helper_neon_widen_s16 │ │ │ │ 6463: 002b877d 276 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 6464: 012e5b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 6465: 012aa200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 6466: 0084bcfd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 6466: 0084bd2d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ 6467: 005b4b35 116 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 6468: 012e607c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 6469: 012e4b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 6470: 012aae58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 6471: 012b69fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 6472: 012b76ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 6473: 0058008d 756 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 6474: 012b24b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 6475: 0085c3c1 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 6475: 0085c3f1 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 6476: 012c28c0 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 6477: 012e4164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CONFIG_CACHE_MISS_DSTATE │ │ │ │ 6478: 01215b9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s32 │ │ │ │ 6479: 012bc9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 6480: 0072b2b5 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 6480: 0072b2e5 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 6481: 005500fd 16 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ 6482: 005e33c9 38 FUNC GLOBAL DEFAULT 12 aa64_va_parameter_tcma │ │ │ │ - 6483: 00821059 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 6483: 00821089 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 6484: 0046daf1 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 6485: 0120b48c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ftsmul_s │ │ │ │ 6486: 012e514a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ 6487: 0033d2f1 26 FUNC GLOBAL DEFAULT 12 cxl_extent_group_list_insert_tail │ │ │ │ - 6488: 006d608d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_s │ │ │ │ - 6489: 0083b515 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 6488: 006d60bd 116 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_s │ │ │ │ + 6489: 0083b545 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 6490: 012e5db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 6491: 00444b8d 20 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 6492: 012e42e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 6493: 007f9f55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 6493: 007f9f85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 6494: 0056d569 152 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ - 6495: 00887bc9 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 6495: 00887bf9 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ 6496: 005d7e51 48 FUNC GLOBAL DEFAULT 12 kvm_arm_reset_vcpu │ │ │ │ 6497: 00599599 156 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 6498: 00663e09 70 FUNC GLOBAL DEFAULT 12 gen_srshr32_i32 │ │ │ │ 6499: 012e6130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 6500: 011ed81c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_muladdsl │ │ │ │ 6501: 012e62c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 6502: 005cc1a5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 6503: 0055d03d 92 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 6504: 00819689 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 6504: 008196b9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 6505: 012ad094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ 6506: 005951dd 164 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 6507: 011766c4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 6508: 0088d579 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 6508: 0088d5a9 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 6509: 012e4456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 6510: 012bb7b8 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 6511: 005d11fd 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 6512: 012b76fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 6513: 011e278c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 6514: 012aef90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 6515: 00888471 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 6515: 008884a1 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 6516: 012b32e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 6517: 00734365 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 6517: 00734395 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ 6518: 011ed8a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_muladdsw │ │ │ │ - 6519: 007fc54d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 6519: 007fc57d 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 6520: 012aa0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 6521: 01177204 212 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 6522: 012e49fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 6523: 0072a01d 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 6523: 0072a04d 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 6524: 012ac654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 6525: 012e4284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 6526: 0072d9c1 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ - 6527: 007377c5 2156 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 6526: 0072d9f1 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 6527: 007377f5 2156 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 6528: 012e5aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 6529: 012e3ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 6530: 0084a6a9 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 6530: 0084a6d9 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 6531: 012e4bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 6532: 0036e39d 76 FUNC GLOBAL DEFAULT 12 omap_lcdc_reset │ │ │ │ 6533: 002bc0bd 84 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 6534: 0088a075 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 6535: 007f7079 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 6534: 0088a0a5 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 6535: 007f70a9 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 6536: 002b9c55 220 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 6537: 00294e35 200 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 6538: 012e622c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 6539: 012e5d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ 6540: 005b3c41 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 6541: 012b7a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 6542: 012a88b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 6543: 012e54c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_DSTATE │ │ │ │ 6544: 00516d19 80 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 6545: 012b6d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 6546: 012e599c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 6547: 012e59d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 6548: 008a2661 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 6548: 008a2691 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 6549: 012a5904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 6550: 011eb8a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklsb │ │ │ │ 6551: 012c1ec8 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 6552: 004ffc51 112 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 6553: 012e3e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ 6554: 005fabd9 190 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s16 │ │ │ │ 6555: 012afee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 6556: 007a9ab1 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 6556: 007a9ae1 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 6557: 012e3e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 6558: 00813c9d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 6558: 00813ccd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 6559: 012bd134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 6560: 005b3dd1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 6561: 012e4efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 6562: 0079f88d 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 6562: 0079f8bd 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 6563: 00394769 80 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ 6564: 005b3fc5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 6565: 012e5488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_TIMEOUT_DSTATE │ │ │ │ 6566: 011ebab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklsl │ │ │ │ 6567: 012e4848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ 6568: 0059e7e9 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 6569: 012a5b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 6570: 012e5750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 6571: 012a9df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ 6572: 0120011c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfnegh │ │ │ │ 6573: 005f6b49 94 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcb │ │ │ │ - 6574: 006d02e1 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_sh │ │ │ │ + 6574: 006d0311 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_sh │ │ │ │ 6575: 005cb9d5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 6576: 012b2cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ - 6577: 0082fd19 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 6578: 007fa801 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 6577: 0082fd49 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 6578: 007fa831 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 6579: 011eb9b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklsw │ │ │ │ 6580: 012bb87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 6581: 012e5a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 6582: 007f28e9 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 6582: 007f2919 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ 6583: 012e547e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_WRITE_DSTATE │ │ │ │ - 6584: 0082b62d 304 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 6585: 008147a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 6584: 0082b65d 304 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 6585: 008147d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 6586: 012e48c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 6587: 012e5f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 6588: 00859ffd 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 6588: 0085a02d 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 6589: 012e68a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ - 6590: 006d62d1 116 FUNC GLOBAL DEFAULT 12 helper_gvec_sstoh │ │ │ │ + 6590: 006d6301 116 FUNC GLOBAL DEFAULT 12 helper_gvec_sstoh │ │ │ │ 6591: 005f6bd9 10 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcl │ │ │ │ 6592: 01200098 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfnegs │ │ │ │ 6593: 005b9ec5 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 6594: 011f96e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsubh │ │ │ │ 6595: 005b9b25 128 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 6596: 012e6916 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 6597: 012b30f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 6598: 012baac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 6599: 012b1328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 6600: 012e4c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 6601: 00859989 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 6602: 0081d861 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 6603: 007b2f99 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 6601: 008599b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 6602: 0081d891 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 6603: 007b2fc9 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 6604: 01204ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnump_d │ │ │ │ 6605: 005f6ba9 48 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcw │ │ │ │ 6606: 012b06cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 6607: 0033da41 140 FUNC GLOBAL DEFAULT 12 cxl_init_cci │ │ │ │ 6608: 012e6228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 6609: 011f9660 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsubs │ │ │ │ 6610: 01212998 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_s8 │ │ │ │ 6611: 012afd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 6612: 01205000 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnump_h │ │ │ │ 6613: 012b3bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_IMSK_EVENT │ │ │ │ 6614: 012bd050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 6615: 00807c35 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 6615: 00807c65 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 6616: 012e3c31 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 6617: 012e6046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 6618: 011e3368 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 6619: 008304f1 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 6619: 00830521 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 6620: 005753bd 46 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 6621: 012e44b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 6622: 007fbcf9 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 6622: 007fbd29 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 6623: 012b2e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 6624: 012e3c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 6625: 012e4f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 6626: 002e6e19 56 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 6627: 012e3e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 6628: 00587129 84 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 6629: 012a96c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 6630: 01204f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnump_s │ │ │ │ 6631: 004781c1 128 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 6632: 012ad544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 6633: 00a77c54 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 6634: 00899929 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 6633: 00a77c84 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 6634: 00899959 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 6635: 012bb464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 6636: 012b717c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 6637: 00584905 54 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 6638: 01215a94 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s64 │ │ │ │ 6639: 0117a184 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 6640: 00589381 24 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 6641: 0043dce5 208 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ 6642: 0052ed21 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 6643: 00818815 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 6643: 00818845 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 6644: 012e4c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 6645: 008567dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 6645: 0085680d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 6646: 005faf71 98 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s32 │ │ │ │ 6647: 012e5564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 6648: 011eb92c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklub │ │ │ │ 6649: 012a69b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 6650: 012bb304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 6651: 003368e5 156 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 6652: 00782d65 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 6652: 00782d95 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 6653: 012b3374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 6654: 0050311d 200 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 6655: 005699d9 116 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 6656: 012a76ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_EVENT │ │ │ │ 6657: 012e4ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ - 6658: 006dd1b1 224 FUNC GLOBAL DEFAULT 12 helper_gvec_pmull_q │ │ │ │ + 6658: 006dd1e1 224 FUNC GLOBAL DEFAULT 12 helper_gvec_pmull_q │ │ │ │ 6659: 005d0ded 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 6660: 00742795 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 6660: 007427c5 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 6661: 012e5526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 6662: 00555dc5 1104 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 6663: 012b91c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 6664: 012e497a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_ADDR_DSTATE │ │ │ │ 6665: 011ebb3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklul │ │ │ │ 6666: 012e60bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 6667: 00890b05 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 6668: 0076def5 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 6667: 00890b35 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 6668: 0076df25 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 6669: 00516ee5 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ 6670: 003115a5 84 FUNC GLOBAL DEFAULT 12 wm8750_data_req_set │ │ │ │ - 6671: 0080b309 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 6672: 00765299 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 6671: 0080b339 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 6672: 007652c9 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 6673: 011f225c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_sb │ │ │ │ 6674: 012b0bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 6675: 012166f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_s8 │ │ │ │ 6676: 012e485e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 6677: 00835ad5 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 6677: 00835b05 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 6678: 012a87f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 6679: 012e54f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_DSTATE │ │ │ │ 6680: 00445b15 194 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ 6681: 011eba34 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackluw │ │ │ │ 6682: 012b3d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_READ_EVENT │ │ │ │ 6683: 011f21d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_sh │ │ │ │ - 6684: 00741239 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 6685: 0075590d 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 6684: 00741269 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 6685: 0075593d 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ 6686: 005cabcd 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 6687: 00586f89 344 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 6688: 008a41e8 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 6688: 008a4218 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 6689: 012e3ba8 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 6690: 007f60e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 6690: 007f6115 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 6691: 012e477a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 6692: 012e433c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 6693: 00878ee9 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 6693: 00878f19 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 6694: 012e468a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 6695: 011e9514 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_a32 │ │ │ │ 6696: 012e55f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 6697: 011e3d34 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 6698: 012e6554 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 6699: 005751c5 224 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 6700: 012e4200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ @@ -6707,20 +6707,20 @@ │ │ │ │ 6703: 012b79c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 6704: 002b7861 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 6705: 012e53ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_DSTATE │ │ │ │ 6706: 012b2070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ 6707: 010abd50 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 6708: 012b9344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ 6709: 01212a1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_u8 │ │ │ │ - 6710: 0075b8ed 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 6710: 0075b91d 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 6711: 012e42d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 6712: 012a9d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 6713: 002c09d1 44 FUNC GLOBAL DEFAULT 12 helper_sadd16 │ │ │ │ 6714: 00295479 228 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ - 6715: 006c1be5 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbh │ │ │ │ + 6715: 006c1c15 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbh │ │ │ │ 6716: 011dcbc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 6717: 012abcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 6718: 012e59de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ 6719: 012e47aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ 6720: 012e4c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_FINISHED_DSTATE │ │ │ │ 6721: 005b000d 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ 6722: 012b2660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_EVENT │ │ │ │ @@ -6728,15 +6728,15 @@ │ │ │ │ 6724: 00394489 172 FUNC GLOBAL DEFAULT 12 ide_bus_reset │ │ │ │ 6725: 012a98e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 6726: 012b3134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ 6727: 005a2ddd 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 6728: 004acb6d 86 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 6729: 00588f5d 204 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 6730: 00333971 160 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ - 6731: 0080e1cd 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 6731: 0080e1fd 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 6732: 012b2420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 6733: 002f7771 88 FUNC GLOBAL DEFAULT 12 aml_call0 │ │ │ │ 6734: 012b6b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 6735: 012a7300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 6736: 002f77c9 96 FUNC GLOBAL DEFAULT 12 aml_call1 │ │ │ │ 6737: 012a5e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 6738: 002f7829 108 FUNC GLOBAL DEFAULT 12 aml_call2 │ │ │ │ @@ -6745,23 +6745,23 @@ │ │ │ │ 6741: 002f790d 128 FUNC GLOBAL DEFAULT 12 aml_call4 │ │ │ │ 6742: 0051d035 260 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 6743: 012e3d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 6744: 012e492e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 6745: 002f798d 136 FUNC GLOBAL DEFAULT 12 aml_call5 │ │ │ │ 6746: 002f7a15 144 FUNC GLOBAL DEFAULT 12 aml_call6 │ │ │ │ 6747: 012e4582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ - 6748: 006c1c8d 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbw │ │ │ │ + 6748: 006c1cbd 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbw │ │ │ │ 6749: 012e4ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ - 6750: 00871721 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ - 6751: 0076cd95 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 6750: 00871751 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 6751: 0076cdc5 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 6752: 004484b5 22 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 6753: 00547a4d 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 6754: 012bc778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 6755: 012ba204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 6756: 007fd9b5 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 6756: 007fd9e5 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 6757: 011f3db0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vandi │ │ │ │ 6758: 012e5352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 6759: 012110d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1su0 │ │ │ │ 6760: 012e401c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 6761: 012ade64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 6762: 012aad68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 6763: 0121d6c8 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ @@ -6770,52 +6770,52 @@ │ │ │ │ 6766: 0058fb31 124 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ 6767: 012e39b0 1 OBJECT GLOBAL DEFAULT 25 hvf_allowed │ │ │ │ 6768: 012bbaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 6769: 012a83b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 6770: 0030dd9d 88 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 6771: 012a96e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 6772: 002bb281 176 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 6773: 0089b6c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 6773: 0089b6f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 6774: 012ae660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 6775: 012bb704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 6776: 0087afd5 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 6777: 00841dd9 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 6776: 0087b005 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 6777: 00841e09 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 6778: 012aac78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ - 6779: 008250c5 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 6779: 008250f5 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 6780: 012b8984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 6781: 012b5d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 6782: 00860009 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 6783: 0074f935 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 6784: 006c25b1 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsb │ │ │ │ - 6785: 007fdda1 636 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 6782: 00860039 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 6783: 0074f965 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 6784: 006c25e1 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsb │ │ │ │ + 6785: 007fddd1 636 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 6786: 012b1c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 6787: 012e6919 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ 6788: 00595101 220 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 6789: 012b1c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 6790: 007f019d 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 6790: 007f01cd 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 6791: 012e5bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ - 6792: 0080a081 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ - 6793: 006c2611 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsh │ │ │ │ + 6792: 0080a0b1 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 6793: 006c2641 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsh │ │ │ │ 6794: 01216778 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_u8 │ │ │ │ 6795: 011f204c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_ub │ │ │ │ 6796: 012abe74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 6797: 012e5100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 6798: 00390065 136 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 6799: 00807149 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 6799: 00807179 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 6800: 00389631 228 FUNC GLOBAL DEFAULT 12 pmbus_send_string │ │ │ │ 6801: 011f1fc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_uh │ │ │ │ 6802: 012afdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 6803: 012aee30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 6804: 012b5abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 6805: 008252cd 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 6805: 008252fd 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 6806: 012e4c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 6807: 012b043c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 6808: 011e1268 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 6809: 012b88b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ - 6810: 006c2671 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsw │ │ │ │ + 6810: 006c26a1 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsw │ │ │ │ 6811: 012e4ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_DSTATE │ │ │ │ 6812: 012b686c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_EVENT │ │ │ │ 6813: 005fafd5 248 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s64 │ │ │ │ 6814: 012e4918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_WRITE_DSTATE │ │ │ │ 6815: 012a6230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_EVENT │ │ │ │ 6816: 012bafe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ 6817: 012ae760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVE_EVENT │ │ │ │ @@ -6824,1096 +6824,1096 @@ │ │ │ │ 6820: 012e46bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 6821: 012af150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 6822: 002f9bf1 88 FUNC GLOBAL DEFAULT 12 aml_object_type │ │ │ │ 6823: 012e6256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 6824: 012e3de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 6825: 012e4720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 6826: 012aa9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ - 6827: 0081a729 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 6827: 0081a759 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 6828: 012e4bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 6829: 011e0818 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 6830: 005f8951 192 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_b │ │ │ │ 6831: 005f45ad 156 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsb │ │ │ │ 6832: 005f8ef5 278 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_d │ │ │ │ 6833: 012a89d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 6834: 012e44ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 6835: 012e4730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 6836: 011de694 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 6837: 012b8af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ 6838: 012ab1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_EVENT │ │ │ │ 6839: 012a69a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SOCKET_EVENT │ │ │ │ 6840: 012e627a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 6841: 012bae18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ - 6842: 0072544d 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ + 6842: 0072547d 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ 6843: 00523e31 84 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 6844: 005f8b5d 202 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_h │ │ │ │ 6845: 012b95a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 6846: 00588ec9 148 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ 6847: 012bce74 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_arm_trace_events_trace_events │ │ │ │ - 6848: 007e7409 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 6849: 00825b51 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ - 6850: 00823fbd 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 6851: 00888ce1 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 6848: 007e7439 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 6849: 00825b81 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 6850: 00823fed 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 6851: 00888d11 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 6852: 005f8a11 154 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u16 │ │ │ │ 6853: 012b3084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ 6854: 005f4685 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsl │ │ │ │ 6855: 012b0b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 6856: 0050db79 220 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 6857: 00869e59 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 6857: 00869e89 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 6858: 00547289 72 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 6859: 005d2cc5 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 6860: 012e41e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ 6861: 005f8ce9 232 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_s │ │ │ │ 6862: 0121b44c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_a64 │ │ │ │ - 6863: 0083ffed 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 6863: 0084001d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 6864: 012e4baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 6865: 012e5aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 6866: 012b1c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 6867: 012ba714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 6868: 00782279 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 6868: 007822a9 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ 6869: 0052fd71 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 6870: 012bb484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 6871: 0076bb55 620 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 6871: 0076bb85 620 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 6872: 012a70b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 6873: 012aa410 56 OBJECT GLOBAL DEFAULT 24 hw_fsi_trace_events │ │ │ │ 6874: 005f4649 60 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsw │ │ │ │ 6875: 0043e64d 388 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 6876: 00568ad1 344 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 6877: 008029a5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ - 6878: 00739549 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 6877: 008029d5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 6878: 00739579 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 6879: 012b9c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 6880: 0076a489 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 6880: 0076a4b9 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 6881: 012e6856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 6882: 012ad274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ 6883: 005fc0c5 42 FUNC GLOBAL DEFAULT 12 helper_neon_cgt_f32 │ │ │ │ 6884: 01206c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_idx_h │ │ │ │ 6885: 012a7f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_GET_PTE_EVENT │ │ │ │ - 6886: 0070d031 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 6886: 0070d061 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 6887: 0043d47d 84 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ - 6888: 006c26d1 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavub │ │ │ │ + 6888: 006c2701 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavub │ │ │ │ 6889: 002d3171 22 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 6890: 012e5268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 6891: 012b3404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ - 6892: 00a6a270 288 OBJECT GLOBAL DEFAULT 14 allwinner_r40_memmap │ │ │ │ + 6892: 00a6a2a0 288 OBJECT GLOBAL DEFAULT 14 allwinner_r40_memmap │ │ │ │ 6893: 012e5674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 6894: 012b107c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 6895: 007397f1 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 6895: 00739821 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 6896: 012b554c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 6897: 00555091 62 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 6898: 00587e55 88 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ 6899: 005b3b11 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 6900: 012ba674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 6901: 012e5d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ - 6902: 006c2731 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuh │ │ │ │ + 6902: 006c2761 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuh │ │ │ │ 6903: 005b51c5 12 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 6904: 0060020d 44 FUNC GLOBAL DEFAULT 12 helper_vfp_toslh_round_to_zero │ │ │ │ 6905: 012ac624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 6906: 012e44e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ 6907: 01206bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_idx_s │ │ │ │ - 6908: 00890175 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 6908: 008901a5 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 6909: 012e4210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 6910: 0083fa89 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 6910: 0083fab9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 6911: 012b2810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 6912: 0075ed81 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 6912: 0075edb1 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 6913: 012b8fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 6914: 012e432a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 6915: 012a9934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 6916: 012b742c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 6917: 006f98c9 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 6917: 006f98f9 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 6918: 002ee239 116 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 6919: 012e4bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 6920: 0121d710 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 6921: 00573c45 24 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 6922: 002fd095 28 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_reset │ │ │ │ 6923: 012a5514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 6924: 012a6370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_EVENT │ │ │ │ - 6925: 006c2791 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuw │ │ │ │ + 6925: 006c27c1 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuw │ │ │ │ 6926: 012b9074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_FILL_EVENT │ │ │ │ 6927: 012e4f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 6928: 0061970d 200 FUNC GLOBAL DEFAULT 12 omap_badwidth_write8 │ │ │ │ 6929: 012e59b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 6930: 002cb941 112 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 6931: 012a4edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 6932: 012aa5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ 6933: 012e52c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 6934: 00819bb1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 6934: 00819be1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 6935: 005ffc35 56 FUNC GLOBAL DEFAULT 12 helper_vfp_ultod_round_to_nearest │ │ │ │ 6936: 012e526a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 6937: 002bc111 166 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 6938: 003a1d51 1736 FUNC GLOBAL DEFAULT 12 gicv3_dist_read │ │ │ │ 6939: 012e58ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 6940: 0085561d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ - 6941: 00898ded 106 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ + 6940: 0085564d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 6941: 00898e1d 106 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ 6942: 004aa849 100 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 6943: 012e4e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ 6944: 005f450d 88 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhub │ │ │ │ - 6945: 008316fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 6945: 0083172d 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 6946: 002f7561 88 FUNC GLOBAL DEFAULT 12 aml_increment │ │ │ │ 6947: 012af9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 6948: 012bbc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 6949: 00556749 34 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 6950: 0084f7a5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 6951: 00875449 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 6950: 0084f7d5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 6951: 00875479 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 6952: 005f900d 70 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u32 │ │ │ │ 6953: 012adbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 6954: 011e8074 132 OBJECT GLOBAL DEFAULT 24 helper_info_sadd8 │ │ │ │ 6955: 012e453e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 6956: 002ca2ad 76 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ 6957: 005f9e31 194 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s16 │ │ │ │ - 6958: 00873d61 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 6958: 00873d91 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 6959: 005f458d 30 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhul │ │ │ │ 6960: 012e3cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 6961: 0050ce61 176 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 6962: 012e4d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 6963: 0074dc39 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 6963: 0074dc69 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 6964: 012b738c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 6965: 012b5cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 6966: 012a5b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 6967: 012b4e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 6968: 012e43a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 6969: 012a9d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 6970: 012e44ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 6971: 012e55fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 6972: 0083f19d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 6972: 0083f1cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 6973: 0117873c 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 6974: 012e50f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ - 6975: 0083f7b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ + 6975: 0083f7e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ 6976: 002f53bd 212 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 6977: 012e4acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 6978: 007395f1 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 6978: 00739621 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 6979: 012e53dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_RECEIVED_DSTATE │ │ │ │ 6980: 005f4565 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhuw │ │ │ │ 6981: 005d2291 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 6982: 006bba7d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsb │ │ │ │ - 6983: 00868595 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 6982: 006bbaad 120 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsb │ │ │ │ + 6983: 008685c5 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 6984: 012b4d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ - 6985: 00779965 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 6985: 00779995 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 6986: 012b4d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 6987: 002d2031 284 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ 6988: 0059a5e1 136 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 6989: 0074631d 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 6989: 0074634d 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 6990: 011e488c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 6991: 012e5fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ - 6992: 006bbaf5 144 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsh │ │ │ │ + 6992: 006bbb25 144 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsh │ │ │ │ 6993: 0117a6e8 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 6994: 00500e65 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ 6995: 011e1ec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_le │ │ │ │ - 6996: 0088e5ad 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 6996: 0088e5dd 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 6997: 00555989 34 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 6998: 012e531a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 6999: 012e4c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 7000: 00799f15 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 7000: 00799f45 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 7001: 011c88d0 12 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 7002: 012b1d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ - 7003: 0085a0e5 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 7003: 0085a115 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ 7004: 012e53f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_DSTATE │ │ │ │ 7005: 003893c9 16 FUNC GLOBAL DEFAULT 12 pmbus_data2linear_mode │ │ │ │ - 7006: 006bbb85 140 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsw │ │ │ │ + 7006: 006bbbb5 140 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsw │ │ │ │ 7007: 002f48a5 140 FUNC GLOBAL DEFAULT 12 v9fs_co_futimens │ │ │ │ - 7008: 00731f81 216 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 7008: 00731fb1 216 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ 7009: 011f246c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrntb │ │ │ │ - 7010: 007fc9c9 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ - 7011: 0076df45 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 7012: 00800595 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ - 7013: 006fed0d 2024 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 7014: 00725c4d 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 7010: 007fc9f9 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 7011: 0076df75 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 7012: 008005c5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 7013: 006fed3d 2024 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ + 7014: 00725c7d 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 7015: 00587a71 108 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 7016: 00a77c64 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 7016: 00a77c94 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 7017: 012e3e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ 7018: 01210580 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_rax1 │ │ │ │ 7019: 011f23e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrnth │ │ │ │ 7020: 005294e5 78 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 7021: 0057e481 176 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ 7022: 004f588d 48 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 7023: 008124e5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 7024: 00780ae5 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 7023: 00812515 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 7024: 00780b15 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 7025: 012ad1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 7026: 011e2810 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 7027: 0120dcc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge0_d │ │ │ │ 7028: 012ac7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_DEVICE_UNPLUG_EVENT │ │ │ │ 7029: 012af9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 7030: 012bd328 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 7031: 012e4cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 7032: 012b3474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TMP105_READ_EVENT │ │ │ │ 7033: 012b522c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ 7034: 0120ddcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge0_h │ │ │ │ - 7035: 008507f9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 7035: 00850829 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 7036: 002c42a1 8 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ 7037: 011e9070 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhsub8 │ │ │ │ 7038: 012e418e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_UNHANDLED_CMD_DSTATE │ │ │ │ 7039: 005af585 224 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ 7040: 005fbe51 158 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s8 │ │ │ │ - 7041: 007e4cdd 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 7041: 007e4d0d 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 7042: 012e39ac 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 7043: 005f9f9d 112 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s32 │ │ │ │ 7044: 012b4524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 7045: 005bcebd 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ 7046: 005ce889 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_be │ │ │ │ - 7047: 0080a339 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ - 7048: 007388b1 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 7047: 0080a369 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 7048: 007388e1 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 7049: 012ab7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ 7050: 012e597e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_WRMULTI_DSTATE │ │ │ │ 7051: 00589639 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_block_until_ready │ │ │ │ - 7052: 006718f1 140 FUNC GLOBAL DEFAULT 12 gen_exception_insn │ │ │ │ - 7053: 0081f901 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 7054: 0089c465 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ + 7052: 006718fd 140 FUNC GLOBAL DEFAULT 12 gen_exception_insn │ │ │ │ + 7053: 0081f931 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 7054: 0089c495 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ 7055: 0052a615 36 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 7056: 0120dd48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge0_s │ │ │ │ 7057: 012e4f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 7058: 0083b3e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 7058: 0083b419 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 7059: 012a5ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 7060: 00517929 6 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 7061: 0117ad14 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 7062: 00376609 156 FUNC GLOBAL DEFAULT 12 soc_dma_init │ │ │ │ 7063: 005ccb95 166 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_le_mmu │ │ │ │ 7064: 012e4382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ - 7065: 00726db5 78 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ + 7065: 00726de5 78 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ 7066: 012b27d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 7067: 012e5e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 7068: 012abe14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 7069: 012aee60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ - 7070: 0075b9ed 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 7070: 0075ba1d 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 7071: 002c5855 388 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 7072: 004de889 132 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 7073: 01202e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrd_sg_ud │ │ │ │ 7074: 012e3f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 7075: 00588c09 88 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 7076: 00534e55 80 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ - 7077: 006bbc11 120 FUNC GLOBAL DEFAULT 12 helper_mve_vshlub │ │ │ │ + 7077: 006bbc41 120 FUNC GLOBAL DEFAULT 12 helper_mve_vshlub │ │ │ │ 7078: 00523301 100 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 7079: 007ee299 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 7079: 007ee2c9 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 7080: 012b9054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ 7081: 005b3b81 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 7082: 012bdb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 7083: 012e50b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 7084: 012aa370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 7085: 005368a1 16 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 7086: 012ac344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 7087: 012e6268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 7088: 002b4571 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ - 7089: 006c1259 162 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashb │ │ │ │ + 7089: 006c1289 162 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashb │ │ │ │ 7090: 012e44fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 7091: 006bbc89 148 FUNC GLOBAL DEFAULT 12 helper_mve_vshluh │ │ │ │ - 7092: 008215d9 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 7091: 006bbcb9 148 FUNC GLOBAL DEFAULT 12 helper_mve_vshluh │ │ │ │ + 7092: 00821609 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 7093: 012e427c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 7094: 002bebf5 196 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 7095: 012b8a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 7096: 0117a018 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 7097: 012b0e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 7098: 012b6d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 7099: 007a5e25 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 7099: 007a5e55 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 7100: 00557cf1 416 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 7101: 012a5ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 7102: 00335d55 100 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ - 7103: 006c12fd 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashh │ │ │ │ + 7103: 006c132d 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashh │ │ │ │ 7104: 012a7100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ 7105: 005b3d49 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 7106: 012e52fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 7107: 011df714 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ 7108: 005b3efd 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ 7109: 005f9055 206 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u64 │ │ │ │ 7110: 012b730c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 7111: 0080e2b9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 7111: 0080e2e9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 7112: 012e5f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 7113: 005ffe99 42 FUNC GLOBAL DEFAULT 12 helper_vfp_tosls_round_to_zero │ │ │ │ 7114: 012a8ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 7115: 006bbd1d 140 FUNC GLOBAL DEFAULT 12 helper_mve_vshluw │ │ │ │ - 7116: 00818d5d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 7115: 006bbd4d 140 FUNC GLOBAL DEFAULT 12 helper_mve_vshluw │ │ │ │ + 7116: 00818d8d 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 7117: 0043f951 36 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 7118: 012bac7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_IMASK_TOGGLE_EVENT │ │ │ │ 7119: 012e5ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 7120: 0078e7a1 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 7120: 0078e7d1 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ 7121: 012a765c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_EVENT │ │ │ │ - 7122: 00764501 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ - 7123: 006c13bd 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashw │ │ │ │ + 7122: 00764531 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 7123: 006c13ed 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashw │ │ │ │ 7124: 0058f919 124 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 7125: 0033e619 36 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 7126: 0085b145 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 7126: 0085b175 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 7127: 012e3db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 7128: 012a6c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 7129: 0047bbbd 44 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 7130: 012e3f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 7131: 012e4982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 7132: 00739655 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ - 7133: 006f3211 452 FUNC GLOBAL DEFAULT 12 armv7m_nvic_get_ready_status │ │ │ │ + 7132: 00739685 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 7133: 006f3241 452 FUNC GLOBAL DEFAULT 12 armv7m_nvic_get_ready_status │ │ │ │ 7134: 012e578c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ 7135: 01217c18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtos_round_to_nearest │ │ │ │ 7136: 0052ba2d 116 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 7137: 012e47fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ 7138: 012e53fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_WRITE_DSTATE │ │ │ │ 7139: 012b78cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 7140: 012b9950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ 7141: 002f74e5 100 FUNC GLOBAL DEFAULT 12 aml_lless │ │ │ │ - 7142: 008090b1 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 7142: 008090e1 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ 7143: 012e5f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_DSTATE │ │ │ │ - 7144: 008023ed 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 7144: 0080241d 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 7145: 012e51aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 7146: 012b649c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ - 7147: 006c80f5 94 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupb │ │ │ │ + 7147: 006c8125 94 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupb │ │ │ │ 7148: 012e59a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ 7149: 012aa210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 7150: 00875c69 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 7150: 00875c99 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 7151: 012a51ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 7152: 005f5ac9 328 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnb │ │ │ │ 7153: 012e6878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 7154: 012a6ccc 76 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ 7155: 005dfe6d 156 FUNC GLOBAL DEFAULT 12 arm_hcrx_el2_eff │ │ │ │ - 7156: 00839025 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 7156: 00839055 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 7157: 005fbbb9 112 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s16 │ │ │ │ 7158: 012aa508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SCRATCHPAD_READ_EVENT │ │ │ │ 7159: 012a6df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 7160: 012e4c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 7161: 00819309 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 7161: 00819339 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ 7162: 0120b06c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_nf_idx_h │ │ │ │ - 7163: 006c8155 128 FUNC GLOBAL DEFAULT 12 helper_mve_viwduph │ │ │ │ - 7164: 0087113d 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 7163: 006c8185 128 FUNC GLOBAL DEFAULT 12 helper_mve_viwduph │ │ │ │ + 7164: 0087116d 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 7165: 01218038 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultod │ │ │ │ 7166: 012a5df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 7167: 00549ba1 48 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 7168: 0117b020 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 7169: 005f5cb1 64 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnl │ │ │ │ 7170: 01217da4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultoh │ │ │ │ 7171: 012e5c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 7172: 00853139 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 7172: 00853169 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 7173: 005fc6a5 150 FUNC GLOBAL DEFAULT 12 helper_neon_zip8 │ │ │ │ 7174: 012b11e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 7175: 002c8e3d 124 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 7176: 012a502c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 7177: 012e53f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_RDR_DSTATE │ │ │ │ 7178: 004abf11 304 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 7179: 00336b09 78 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 7180: 0120afe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_nf_idx_s │ │ │ │ 7181: 012b2ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 7182: 012e5d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ - 7183: 0083e8d1 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 7183: 0083e901 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 7184: 005ff8c9 58 FUNC GLOBAL DEFAULT 12 helper_vfp_shtod_round_to_nearest │ │ │ │ 7185: 012bbed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 7186: 0057a461 20 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 7187: 005877f5 368 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 7188: 0032ccd5 144 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ - 7189: 006c81d5 128 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupw │ │ │ │ + 7189: 006c8205 128 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupw │ │ │ │ 7190: 012e6098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ 7191: 012b86f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ 7192: 01218350 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultos │ │ │ │ 7193: 005f5c11 158 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnw │ │ │ │ - 7194: 00848bd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 7194: 00848c09 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 7195: 012e5c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 7196: 003fc191 220 FUNC GLOBAL DEFAULT 12 igb_core_vf_reset │ │ │ │ 7197: 012e52ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 7198: 012abeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 7199: 012b3174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ 7200: 011e8ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqadd16 │ │ │ │ - 7201: 007e71a1 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 7201: 007e71d1 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 7202: 012e4ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 7203: 002fc4f1 348 FUNC GLOBAL DEFAULT 12 bios_linker_loader_write_pointer │ │ │ │ 7204: 0054add9 124 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ 7205: 0059d195 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ - 7206: 00814891 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 7206: 008148c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ 7207: 012b33c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 7208: 007df699 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 7208: 007df6c9 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 7209: 005ce691 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_be_mmu │ │ │ │ 7210: 002c1319 108 FUNC GLOBAL DEFAULT 12 helper_crypto_aesmc │ │ │ │ 7211: 005163ed 116 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 7212: 0076dfa1 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 7212: 0076dfd1 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 7213: 002beab5 48 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 7214: 007f99f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ - 7215: 00886585 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 7214: 007f9a21 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 7215: 008865b5 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 7216: 012a6c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 7217: 002a52c1 100 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 7218: 002ec7b5 84 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ - 7219: 007e67bd 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 7219: 007e67ed 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 7220: 012e546a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_DSTATE │ │ │ │ 7221: 012e4818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ 7222: 0059fbb5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 7223: 012ad634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ - 7224: 006be4a9 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhb │ │ │ │ + 7224: 006be4d9 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhb │ │ │ │ 7225: 005fa00d 238 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s64 │ │ │ │ 7226: 012b8904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 7227: 012e6182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 7228: 012e4334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 7229: 012e5c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ 7230: 003767f9 420 FUNC GLOBAL DEFAULT 12 soc_dma_port_add_mem │ │ │ │ - 7231: 0074048d 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 7231: 007404bd 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 7232: 005193b1 56 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ - 7233: 006be57d 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhh │ │ │ │ + 7233: 006be5ad 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhh │ │ │ │ 7234: 00408511 132 FUNC GLOBAL DEFAULT 12 lan9118_init │ │ │ │ 7235: 012e624e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 7236: 0088b9c5 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 7236: 0088b9f5 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 7237: 00380c61 104 FUNC GLOBAL DEFAULT 12 smbus_read_byte │ │ │ │ 7238: 011e3db8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 7239: 011f435c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmavh │ │ │ │ 7240: 012bb7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 7241: 005e3be1 280 FUNC GLOBAL DEFAULT 12 aarch64_sve_narrow_vq │ │ │ │ 7242: 012b9f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 7243: 012e4e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 7244: 00502f41 164 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 7245: 012bc72c 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 7246: 00885049 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 7246: 00885079 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 7247: 012b1f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 7248: 002cbaa1 120 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ 7249: 003f4bed 6 FUNC GLOBAL DEFAULT 12 e1000e_core_reset │ │ │ │ - 7250: 00840155 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ + 7250: 00840185 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ 7251: 012e46f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_ENQUEUE_DSTATE │ │ │ │ 7252: 00573bb9 68 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ 7253: 011f42d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmavs │ │ │ │ - 7254: 009f4138 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 7254: 009f4168 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 7255: 012b570c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ - 7256: 006be675 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhw │ │ │ │ + 7256: 006be6a5 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhw │ │ │ │ 7257: 011fa02c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadc │ │ │ │ 7258: 012a9b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 7259: 012e4790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ 7260: 012a7cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STRONGARM_UART_UPDATE_PARAMETERS_EVENT │ │ │ │ 7261: 005d7e21 48 FUNC GLOBAL DEFAULT 12 kvm_arm_enable_mte │ │ │ │ - 7262: 0085a1ad 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 7262: 0085a1dd 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 7263: 012bc238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 7264: 005fbc4d 40 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s32 │ │ │ │ 7265: 012e4d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 7266: 012e41b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_LEVEL_DSTATE │ │ │ │ 7267: 012af700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 7268: 00839921 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 7268: 00839951 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 7269: 0120284c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrd_sg_os_ud │ │ │ │ 7270: 012e46b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 7271: 00538331 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_subnode │ │ │ │ 7272: 00332e6d 908 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 7273: 00506f21 116 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ 7274: 0052fdb1 64 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 7275: 0041bb4d 40 FUNC GLOBAL DEFAULT 12 desc_ring_ret_credits │ │ │ │ 7276: 012bb8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 7277: 002c143d 188 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1c │ │ │ │ 7278: 012e58a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 7279: 0087ff59 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 7279: 0087ff89 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 7280: 0056a1a9 172 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 7281: 00333501 52 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 7282: 012aff20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 7283: 012b9654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 7284: 008212b1 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 7284: 008212e1 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 7285: 012e4612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ 7286: 002c1671 124 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1h │ │ │ │ 7287: 012e50e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 7288: 0085e3b5 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 7289: 007888f5 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 7290: 007f1ea9 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 7291: 0087801d 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 7292: 008710a1 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 7288: 0085e3e5 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 7289: 00788925 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 7290: 007f1ed9 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 7291: 0087804d 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 7292: 008710d1 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 7293: 003093b9 104 FUNC GLOBAL DEFAULT 12 pci_register_soundhw │ │ │ │ 7294: 012ad1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 7295: 012a519c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 7296: 002c15b1 192 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1m │ │ │ │ 7297: 01214780 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_b │ │ │ │ 7298: 012e4874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 7299: 012e5b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 7300: 012a5b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 7301: 012e3f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ 7302: 012145f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_d │ │ │ │ - 7303: 0082887d 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 7303: 008288ad 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 7304: 012e441c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 7305: 012e5468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_IMSK_DSTATE │ │ │ │ 7306: 002c14f9 184 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1p │ │ │ │ - 7307: 00892b01 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 7308: 00780895 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 7307: 00892b31 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 7308: 007808c5 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 7309: 012146fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_h │ │ │ │ 7310: 005d2c99 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 7311: 012e3ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 7312: 011e89bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_qsub8 │ │ │ │ 7313: 012afba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 7314: 012bc7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 7315: 002a51d9 134 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 7316: 012e4620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 7317: 012e50bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 7318: 0085b235 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 7318: 0085b265 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 7319: 0117b170 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 7320: 002cb3bd 140 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ - 7321: 006b75c1 134 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_os_ud │ │ │ │ + 7321: 006b75f1 134 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_os_ud │ │ │ │ 7322: 012a5e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 7323: 0085d6bd 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 7323: 0085d6ed 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 7324: 0050983d 18 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ 7325: 012b7aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 7326: 012bb4b4 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 7327: 01214678 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_s │ │ │ │ 7328: 012bb758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 7329: 012e63a8 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 7330: 012e4a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ 7331: 011f267c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrntb │ │ │ │ 7332: 0056c74d 928 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 7333: 012a9a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 7334: 012e3fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 7335: 005f6be5 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbb │ │ │ │ 7336: 012bcd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 7337: 00749aa9 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ - 7338: 0087dc41 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 7337: 00749ad9 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 7338: 0087dc71 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 7339: 012b655c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ 7340: 0059ddd1 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 7341: 0088efb5 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 7341: 0088efe5 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 7342: 00325f75 440 FUNC GLOBAL DEFAULT 12 platform_bus_link_device │ │ │ │ 7343: 011f25f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrnth │ │ │ │ 7344: 012b8384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 7345: 012e47e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 7346: 012b9404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ - 7347: 006dcffd 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_b │ │ │ │ + 7347: 006dd02d 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_b │ │ │ │ 7348: 005f6c55 14 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbl │ │ │ │ 7349: 011e5258 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 7350: 012c1fbc 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 7351: 0073b029 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 7352: 0074d76d 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 7351: 0073b059 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 7352: 0074d79d 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 7353: 012b36e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_EVENT │ │ │ │ - 7354: 006dd09d 152 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_h │ │ │ │ + 7354: 006dd0cd 152 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_h │ │ │ │ 7355: 012e5f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 7356: 012bd024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_EVENT │ │ │ │ 7357: 012b0c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 7358: 012e5408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_READ_DSTATE │ │ │ │ 7359: 012e50dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 7360: 012e5064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROM_AND_PCI_IDS_DSTATE │ │ │ │ 7361: 012bae28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 7362: 012e56e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 7363: 012b39ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_EVENT │ │ │ │ - 7364: 0084f561 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 7364: 0084f591 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 7365: 005f6c31 36 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbw │ │ │ │ 7366: 012e4e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 7367: 012e41d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ 7368: 005a04b1 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 7369: 012b37c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_SELECT_EVENT │ │ │ │ 7370: 012afbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 7371: 0089460d 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 7371: 0089463d 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 7372: 012e49c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 7373: 01206ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mls_idx_d │ │ │ │ 7374: 012ad554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 7375: 002c42dd 88 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 7376: 002ac991 312 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 7377: 012e51da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 7378: 012e68e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 7379: 005b9b09 10 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ - 7380: 006c97a9 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarb │ │ │ │ + 7380: 006c97d9 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarb │ │ │ │ 7381: 002c4ce1 16 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 7382: 008990c1 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 7382: 008990f1 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 7383: 012e5ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 7384: 01206ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mls_idx_h │ │ │ │ 7385: 012e4656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ 7386: 0059fff9 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 7387: 012e5c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 7388: 006c9819 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarh │ │ │ │ - 7389: 0088a145 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 7388: 006c9849 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarh │ │ │ │ + 7389: 0088a175 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 7390: 012e4a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 7391: 0086b6d1 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ - 7392: 0081c641 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 7391: 0086b701 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 7392: 0081c671 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 7393: 005610d1 92 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 7394: 012a6480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 7395: 01206f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mls_idx_s │ │ │ │ 7396: 003650ad 280 FUNC GLOBAL DEFAULT 12 framebuffer_update_memory_section │ │ │ │ 7397: 012acd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 7398: 00550cf1 112 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 7399: 012e4870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 7400: 002b3055 240 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ 7401: 00597495 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 7402: 012e4f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 7403: 012e621c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 7404: 007fc629 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 7404: 007fc659 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 7405: 01177a54 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 7406: 012e4766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ - 7407: 006c9889 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarw │ │ │ │ + 7407: 006c98b9 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarw │ │ │ │ 7408: 012e4a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 7409: 00509851 16 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ - 7410: 008754b9 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 7410: 008754e9 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 7411: 012e3ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 7412: 00831255 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 7413: 00811331 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 7412: 00831285 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 7413: 00811361 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ 7414: 012b3d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_WRITE_EVENT │ │ │ │ 7415: 005cbd35 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 7416: 002f9c49 316 FUNC GLOBAL DEFAULT 12 acpi_table_begin │ │ │ │ 7417: 005fbc89 44 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s64 │ │ │ │ 7418: 012e5c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ 7419: 005f6369 328 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsb │ │ │ │ - 7420: 007efbd9 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 7420: 007efc09 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 7421: 012e3d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 7422: 00820d9d 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 7422: 00820dcd 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 7423: 0038af1d 192 FUNC GLOBAL DEFAULT 12 pmbus_receive16 │ │ │ │ 7424: 012e61f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 7425: 005861d9 168 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 7426: 012a56d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 7427: 010aa700 52 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 7428: 012b1eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 7429: 01214048 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_srshl_d │ │ │ │ 7430: 005f6551 64 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsl │ │ │ │ 7431: 005daf29 116 FUNC GLOBAL DEFAULT 12 pmu_op_finish │ │ │ │ 7432: 01214150 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_srshl_h │ │ │ │ 7433: 012e3c86 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 7434: 004d2c19 164 FUNC GLOBAL DEFAULT 12 vfio_cpr_giommu_remap │ │ │ │ 7435: 012e5fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 7436: 012e59aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 7437: 0080a445 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 7437: 0080a475 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 7438: 012ba7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 7439: 012b4f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 7440: 0054a38d 76 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 7441: 012ae5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 7442: 012a7d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CONFIG_CACHE_MISS_EVENT │ │ │ │ 7443: 012e5bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ 7444: 00619abd 64 FUNC GLOBAL DEFAULT 12 omap_mpuio_out_set │ │ │ │ 7445: 005f64b1 158 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsw │ │ │ │ 7446: 00294491 58 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 7447: 007f9edd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 7448: 0077fcdd 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 7447: 007f9f0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 7448: 0077fd0d 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 7449: 002dc139 178 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ 7450: 012140cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_srshl_s │ │ │ │ - 7451: 008893c1 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 7451: 008893f1 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 7452: 005d29c1 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 7453: 007faced 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 7453: 007fad1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 7454: 012a5c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_DONE_EVENT │ │ │ │ 7455: 012a77ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_WRITE_EVENT │ │ │ │ 7456: 012e414e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STRONGARM_SSP_READ_UNDERRUN_DSTATE │ │ │ │ - 7457: 0083b781 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 7457: 0083b7b1 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 7458: 005b9619 128 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 7459: 005b9a9d 108 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 7460: 0083ff75 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 7460: 0083ffa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 7461: 012bc338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 7462: 012a772c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_IN_EVENT │ │ │ │ 7463: 011dddd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 7464: 00826395 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 7464: 008263c5 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 7465: 0054df95 92 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 7466: 0081ec1d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 7466: 0081ec4d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 7467: 005416f5 80 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ 7468: 012e455a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_MASTER_WRITE_DSTATE │ │ │ │ - 7469: 00838ac9 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ - 7470: 00895191 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 7471: 007648a9 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 7472: 0078c85d 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 7469: 00838af9 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 7470: 008951c1 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 7471: 007648d9 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 7472: 0078c88d 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 7473: 012e5622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 7474: 012a79fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETED_EVENT │ │ │ │ - 7475: 0067e789 20 FUNC GLOBAL DEFAULT 12 neon_full_reg_offset │ │ │ │ + 7475: 0067e7c9 20 FUNC GLOBAL DEFAULT 12 neon_full_reg_offset │ │ │ │ 7476: 012e4970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ 7477: 012e4564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_CONFIG_WRITE_DSTATE │ │ │ │ 7478: 005a05c5 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 7479: 011dfb34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 7480: 012e51a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 7481: 012b29f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 7482: 012afff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 7483: 00535e5d 16 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ - 7484: 006c0085 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarb │ │ │ │ + 7484: 006c00b5 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarb │ │ │ │ 7485: 011dd590 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 7486: 0075f375 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 7486: 0075f3a5 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ 7487: 005235c1 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 7488: 012a4dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 7489: 005360c9 216 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 7490: 00766395 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ - 7491: 006c00dd 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarh │ │ │ │ + 7490: 007663c5 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 7491: 006c010d 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarh │ │ │ │ 7492: 012b074c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 7493: 0075ddad 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 7493: 0075dddd 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 7494: 004ad279 60 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ - 7495: 006bfded 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarb │ │ │ │ + 7495: 006bfe1d 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarb │ │ │ │ 7496: 0041f6a5 560 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 7497: 0115c978 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 7498: 012e5158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 7499: 005722cd 112 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 7500: 0080a605 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ - 7501: 006bfe45 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarh │ │ │ │ + 7500: 0080a635 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 7501: 006bfe75 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarh │ │ │ │ 7502: 012e5232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 7503: 012e620a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 7504: 005f5f19 328 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addub │ │ │ │ 7505: 0038afdd 188 FUNC GLOBAL DEFAULT 12 pmbus_receive32 │ │ │ │ 7506: 012e5c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 7507: 012a6788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 7508: 012af2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 7509: 011e5678 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ - 7510: 006c0159 128 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarw │ │ │ │ + 7510: 006c0189 128 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarw │ │ │ │ 7511: 012e5762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 7512: 0076e109 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 7512: 0076e139 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 7513: 012b9744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 7514: 012e5e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 7515: 012e4af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 7516: 002dc281 98 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 7517: 012b673c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 7518: 0041838d 372 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 7519: 012a6f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 7520: 012e4fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 7521: 0050f10d 212 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 7522: 011fa9f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhxb │ │ │ │ 7523: 005f6101 64 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addul │ │ │ │ 7524: 012b583c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 7525: 012c1b8c 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ - 7526: 006bfebd 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarw │ │ │ │ + 7526: 006bfeed 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarw │ │ │ │ 7527: 012e5996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 7528: 007463ed 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 7528: 0074641d 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ 7529: 012b3d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_RESET_EVENT │ │ │ │ - 7530: 008295d1 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 7530: 00829601 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 7531: 011fa974 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhxh │ │ │ │ 7532: 012e5870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ 7533: 00644b71 104 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ 7534: 00546425 196 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 7535: 004ac179 176 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 7536: 0087a491 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 7537: 00804345 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 7536: 0087a4c1 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 7537: 00804375 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 7538: 012e4754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 7539: 012e3c77 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 7540: 00515f85 56 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 7541: 00899d81 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 7541: 00899db1 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ 7542: 00597559 396 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ 7543: 005f6061 158 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_adduw │ │ │ │ - 7544: 00781445 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 7544: 00781475 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 7545: 012e6874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 7546: 012e5e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 7547: 00849685 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 7548: 00730145 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 7547: 008496b5 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 7548: 00730175 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 7549: 012e4426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 7550: 012af920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 7551: 012e3928 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 7552: 012e406a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 7553: 004472bd 26 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 7554: 005b9699 116 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 7555: 012e466c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEL_DSTATE │ │ │ │ 7556: 012e509e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 7557: 012e50a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 7558: 00509861 20 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ 7559: 011fa8f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhxw │ │ │ │ 7560: 005a20d5 220 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ - 7561: 006ce6b1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalarh │ │ │ │ + 7561: 006ce6e1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalarh │ │ │ │ 7562: 012b1404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 7563: 012e5afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_DSTATE │ │ │ │ 7564: 012bca3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 7565: 007feac5 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 7565: 007feaf5 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 7566: 01179fe8 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 7567: 004adbc9 1200 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 7568: 012e4128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_SLOT_DSTATE │ │ │ │ 7569: 012e5f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 7570: 012b5c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 7571: 005cd9c9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_le │ │ │ │ 7572: 002c5ac1 196 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ 7573: 011d1348 96 OBJECT GLOBAL DEFAULT 24 hw_compat_6_0 │ │ │ │ 7574: 012e45fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 7575: 011d13a8 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 7576: 012bb928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 7577: 0054be11 108 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ - 7578: 006c1469 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashb │ │ │ │ + 7578: 006c1499 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashb │ │ │ │ 7579: 011d13c8 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ - 7580: 006ce8a9 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalars │ │ │ │ + 7580: 006ce8d9 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalars │ │ │ │ 7581: 012e4b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 7582: 00740015 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 7582: 00740045 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 7583: 004d5ad5 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 7584: 012e533a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 7585: 012b8f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 7586: 007ba9bd 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 7586: 007ba9ed 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 7587: 012a8750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ - 7588: 006c1511 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashh │ │ │ │ + 7588: 006c1541 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashh │ │ │ │ 7589: 0052a8d5 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 7590: 0080cddd 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 7590: 0080ce0d 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 7591: 012ac254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 7592: 007b7dd1 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 7592: 007b7e01 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 7593: 00388985 10 FUNC GLOBAL DEFAULT 12 omap_i2c_set_fclk │ │ │ │ 7594: 012e60fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 7595: 0053a79d 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 7596: 012af300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 7597: 012e58b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 7598: 012bb644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 7599: 012b5d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 7600: 012aea60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 7601: 00519769 112 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 7602: 0072c9c9 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 7602: 0072c9f9 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 7603: 012b53fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 7604: 012a5e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 7605: 012bd558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 7606: 012e5854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 7607: 012e3ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 7608: 012e5904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ 7609: 012aa4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_UNIMPLEMENTED_READ_EVENT │ │ │ │ 7610: 011f03f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpge_scalarb │ │ │ │ - 7611: 006c15d5 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashw │ │ │ │ - 7612: 007f90a5 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 7611: 006c1605 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashw │ │ │ │ + 7612: 007f90d5 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 7613: 012a6c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 7614: 002fcc7d 160 FUNC GLOBAL DEFAULT 12 acpi_get_slic_oem │ │ │ │ 7615: 003e30cd 94 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 7616: 012b1484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 7617: 00418571 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 7618: 005b9a19 130 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 7619: 0087f085 84 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 7619: 0087f0b5 84 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 7620: 012d5810 22600 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 7621: 011f036c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpge_scalarh │ │ │ │ 7622: 012e5946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ - 7623: 008990a9 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 7623: 008990d9 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 7624: 012e599a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 7625: 012114f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_zip16 │ │ │ │ 7626: 012e5bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 7627: 01209cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_a32 │ │ │ │ 7628: 00454c15 1272 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ - 7629: 00899925 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 7629: 00899955 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 7630: 012b69ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 7631: 012e3f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ - 7632: 00a875ec 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ + 7632: 00a8761c 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ 7633: 012b2a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 7634: 012acff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ 7635: 012a7fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_INVALID_PTE_EVENT │ │ │ │ - 7636: 0087161d 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 7636: 0087164d 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 7637: 011f02e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpge_scalarw │ │ │ │ 7638: 012b3afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_READ_EVENT │ │ │ │ 7639: 011f1704 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlc │ │ │ │ 7640: 012e3d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 7641: 012b79e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 7642: 012e491a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ 7643: 005aa175 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 7644: 007f7f09 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 7644: 007f7f39 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ 7645: 005cb74d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 7646: 00508da5 464 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 7647: 012e3eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 7648: 012e5b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 7649: 012e57e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ - 7650: 006ea861 84 FUNC GLOBAL DEFAULT 12 gicv3_set_gicv3state │ │ │ │ - 7651: 0077ff25 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ - 7652: 006c1d61 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullth │ │ │ │ + 7650: 006ea891 84 FUNC GLOBAL DEFAULT 12 gicv3_set_gicv3state │ │ │ │ + 7651: 0077ff55 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 7652: 006c1d91 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullth │ │ │ │ 7653: 005cfd21 120 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 7654: 011e45f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ - 7655: 006b6939 96 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_w │ │ │ │ + 7655: 006b6969 96 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_w │ │ │ │ 7656: 012e601e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 7657: 00307555 236 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 7658: 0086a7a5 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 7659: 0080dcb5 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 7658: 0086a7d5 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 7659: 0080dce5 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 7660: 00369075 372 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 7661: 00555c35 34 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 7662: 012e4852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 7663: 012b524c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 7664: 012e61cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 7665: 0038b099 176 FUNC GLOBAL DEFAULT 12 pmbus_receive64 │ │ │ │ 7666: 012b2990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ - 7667: 008595ad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ + 7667: 008595dd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ 7668: 0043a7f1 62 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_map │ │ │ │ - 7669: 00816f15 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 7669: 00816f45 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 7670: 012e4436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ 7671: 01206e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_h │ │ │ │ - 7672: 007795c1 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 7672: 007795f1 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 7673: 012ac464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 7674: 012e4eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 7675: 011e5468 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 7676: 002c4d39 164 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 7677: 005cdc49 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_be │ │ │ │ 7678: 012e522c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 7679: 012afe00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ - 7680: 006c1e0d 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulltw │ │ │ │ + 7680: 006c1e3d 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulltw │ │ │ │ 7681: 012e5386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 7682: 005bc255 128 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 7683: 012e486a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 7684: 0043fb91 440 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 7685: 00825881 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 7685: 008258b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 7686: 012aa5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 7687: 00782539 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 7687: 00782569 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 7688: 012a7470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 7689: 012ad794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ 7690: 005c7545 22 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ 7691: 012a7edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_READ_MMIO_EVENT │ │ │ │ - 7692: 0081e2b1 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 7692: 0081e2e1 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 7693: 01206de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_s │ │ │ │ 7694: 002c3495 216 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 7695: 00815ab5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 7695: 00815ae5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 7696: 0033f335 292 FUNC GLOBAL DEFAULT 12 cxl_create_dc_event_records_for_extents │ │ │ │ 7697: 012e3e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 7698: 012aa270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 7699: 012e3d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ - 7700: 006bea21 214 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhb │ │ │ │ + 7700: 006bea51 214 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhb │ │ │ │ 7701: 012b07fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 7702: 012b547c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 7703: 012e3fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ 7704: 003a6945 1992 FUNC GLOBAL DEFAULT 12 gicv3_redist_read │ │ │ │ - 7705: 007322e5 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 7705: 00732315 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 7706: 012e3edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 7707: 01179e68 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 7708: 012e3d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ - 7709: 006beaf9 256 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhh │ │ │ │ + 7709: 006beb29 256 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhh │ │ │ │ 7710: 012b638c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ - 7711: 008049d1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 7711: 00804a01 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 7712: 002f3059 928 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 7713: 005b970d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 7714: 0075ddd1 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 7714: 0075de01 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 7715: 012bb154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 7716: 0053a5f9 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ 7717: 005a227d 296 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 7718: 012aae08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ 7719: 012e542c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_DSTATE │ │ │ │ - 7720: 00732cd1 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 7720: 00732d01 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 7721: 012e4028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 7722: 012e5362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 7723: 0088ed45 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 7723: 0088ed75 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 7724: 0032e4e9 6 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ 7725: 0058fa0d 164 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 7726: 0083941d 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 7726: 0083944d 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ 7727: 011efdc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeqh │ │ │ │ 7728: 002e48c1 144 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 7729: 011e4994 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 7730: 0078896d 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 7731: 0087db7d 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 7730: 0078899d 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 7731: 0087dbad 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 7732: 00589179 108 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 7733: 012e5abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ - 7734: 006bebf9 244 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhw │ │ │ │ - 7735: 006dd291 128 FUNC GLOBAL DEFAULT 12 helper_neon_pmull_h │ │ │ │ + 7734: 006bec29 244 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhw │ │ │ │ + 7735: 006dd2c1 128 FUNC GLOBAL DEFAULT 12 helper_neon_pmull_h │ │ │ │ 7736: 012ac3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 7737: 00825da9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 7737: 00825dd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 7738: 012e5c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 7739: 00581edd 720 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 7740: 012b92b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ 7741: 011efd3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeqs │ │ │ │ - 7742: 00800a1d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 7742: 00800a4d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 7743: 012b57ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 7744: 012e4ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 7745: 002bd0ad 744 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 7746: 00879dcd 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 7746: 00879dfd 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 7747: 012e4802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 7748: 0032e0c5 44 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ 7749: 002c6d21 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_strides │ │ │ │ - 7750: 00819ec1 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 7750: 00819ef1 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 7751: 012a98d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 7752: 011dc27c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ 7753: 003f3fe9 132 FUNC GLOBAL DEFAULT 12 e1000e_start_recv │ │ │ │ - 7754: 00871511 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 7754: 00871541 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 7755: 012aaf98 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 7756: 0089d0fd 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 7756: 0089d12d 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 7757: 012a97f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 7758: 012a54b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 7759: 012b4194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_EVENT │ │ │ │ 7760: 012e46e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ 7761: 00528061 26 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ 7762: 011fed84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vand │ │ │ │ - 7763: 007e6965 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 7763: 007e6995 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ 7764: 0059e7a9 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ - 7765: 0086f7ed 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 7765: 0086f81d 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 7766: 012c3100 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 7767: 012a8118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 7768: 00448805 4 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 7769: 002bb621 6 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 7770: 012b9634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ - 7771: 0081b4f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 7771: 0081b529 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 7772: 002bf709 160 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ - 7773: 007e7555 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 7773: 007e7585 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 7774: 012e4370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 7775: 002dc0fd 54 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 7776: 012bcb04 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 7777: 0075cae1 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ - 7778: 008749d9 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 7777: 0075cb11 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 7778: 00874a09 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 7779: 01209c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_a64 │ │ │ │ 7780: 005bb795 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 7781: 00729c6d 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 7781: 00729c9d 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ 7782: 005cb505 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 7783: 011e1f4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ - 7784: 008194d1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 7785: 00748e4d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 7784: 00819501 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 7785: 00748e7d 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 7786: 012a86f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 7787: 0117aac0 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ - 7788: 006ce1c5 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpneh │ │ │ │ + 7788: 006ce1f5 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpneh │ │ │ │ 7789: 0058fdc1 1008 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 7790: 008019a9 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 7790: 008019d9 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 7791: 003fc071 54 FUNC GLOBAL DEFAULT 12 igb_receive_iov │ │ │ │ 7792: 012e5c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 7793: 005bc2d5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 7794: 007e885d 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 7794: 007e888d 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 7795: 005d7ee1 48 FUNC GLOBAL DEFAULT 12 kvm_arm_cpu_post_load │ │ │ │ 7796: 012e5ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 7797: 004d4945 564 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 7798: 012e604a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 7799: 002f72e9 100 FUNC GLOBAL DEFAULT 12 aml_store │ │ │ │ 7800: 004489a9 528 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ - 7801: 007fa6d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 7801: 007fa705 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 7802: 012109a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt1a │ │ │ │ 7803: 012a99e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ 7804: 0121091c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt1b │ │ │ │ - 7805: 006ce3bd 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpnes │ │ │ │ + 7805: 006ce3ed 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpnes │ │ │ │ 7806: 012b23a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 7807: 004d0dad 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 7808: 012b51bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 7809: 007f6e89 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 7810: 007fc7d1 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 7809: 007f6eb9 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 7810: 007fc801 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 7811: 012e4bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 7812: 005b2179 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov_var │ │ │ │ 7813: 012aa468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_MASTER_WRITE_EVENT │ │ │ │ 7814: 005ffb6d 92 FUNC GLOBAL DEFAULT 12 helper_vfp_touhd_round_to_zero │ │ │ │ 7815: 005db209 1408 FUNC GLOBAL DEFAULT 12 define_pm_cpregs │ │ │ │ 7816: 012e492c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 7817: 0056c32d 552 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ 7818: 005fb0cd 26 FUNC GLOBAL DEFAULT 12 helper_neon_add_u8 │ │ │ │ - 7819: 0083b4d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ - 7820: 006dc489 182 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_b │ │ │ │ + 7819: 0083b509 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 7820: 006dc4b9 182 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_b │ │ │ │ 7821: 012b3284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ - 7822: 006dc699 292 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_d │ │ │ │ + 7822: 006dc6c9 292 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_d │ │ │ │ 7823: 002beb89 108 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 7824: 008862f9 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 7825: 00a5b718 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 7826: 007fb6c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ - 7827: 006dc541 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_h │ │ │ │ + 7824: 00886329 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 7825: 00a5b748 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 7826: 007fb6f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 7827: 006dc571 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_h │ │ │ │ 7828: 012e4f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 7829: 012e437c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 7830: 012e609c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 7831: 012a6dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 7832: 012bbf58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ 7833: 01211264 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aesd │ │ │ │ - 7834: 00732e55 208 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 7834: 00732e85 208 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 7835: 012e44c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 7836: 012a9244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 7837: 012112e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aese │ │ │ │ 7838: 002fb625 608 FUNC GLOBAL DEFAULT 12 build_tpm2 │ │ │ │ 7839: 012e4bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 7840: 00730a79 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 7840: 00730aa9 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 7841: 002bb1d1 176 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ - 7842: 00847fd9 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 7842: 00848009 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 7843: 003802d9 4 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ - 7844: 006dc5ed 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_s │ │ │ │ + 7844: 006dc61d 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_s │ │ │ │ 7845: 012a68a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 7846: 012e60da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 7847: 011dc1f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ 7848: 00530229 628 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 7849: 012e5176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 7850: 012b5fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 7851: 0087ac09 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 7851: 0087ac39 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ 7852: 01210898 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt2a │ │ │ │ - 7853: 00846f89 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 7853: 00846fb9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 7854: 01210814 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt2b │ │ │ │ 7855: 012e4068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 7856: 012a8e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 7857: 012e50c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 7858: 012e5c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 7859: 002b3ae5 268 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 7860: 01213e38 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_add_u8 │ │ │ │ - 7861: 006d72fd 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_d │ │ │ │ - 7862: 006d8201 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_d │ │ │ │ + 7861: 006d732d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_d │ │ │ │ + 7862: 006d8231 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_d │ │ │ │ 7863: 012e4070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 7864: 003094ed 128 FUNC GLOBAL DEFAULT 12 select_soundhw │ │ │ │ 7865: 012e5962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 7866: 012bcd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 7867: 012e583e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ - 7868: 00730655 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 7868: 00730685 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 7869: 01214db0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_b │ │ │ │ 7870: 004b4165 96 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ 7871: 0037fc49 72 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 7872: 006d71fd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_h │ │ │ │ - 7873: 00809729 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ - 7874: 006d8101 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_h │ │ │ │ + 7872: 006d722d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_h │ │ │ │ + 7873: 00809759 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 7874: 006d8131 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_h │ │ │ │ 7875: 01214c24 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_d │ │ │ │ 7876: 012a9104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 7877: 0084be21 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 7878: 0085c8bd 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 7877: 0084be51 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 7878: 0085c8ed 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 7879: 012e4758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 7880: 00823dad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 7880: 00823ddd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 7881: 004dd2e1 68 FUNC GLOBAL DEFAULT 12 vfio_user_putfds │ │ │ │ 7882: 012b52ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ - 7883: 0074f1cd 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 7884: 0084c2ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 7883: 0074f1fd 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 7884: 0084c31d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 7885: 01214d2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_h │ │ │ │ 7886: 002d3b39 50 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 7887: 0078a711 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 7887: 0078a741 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 7888: 012a9764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 7889: 012e5cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 7890: 00861c9d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 7890: 00861ccd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 7891: 012e5dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 7892: 012b83a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ - 7893: 006d727d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_s │ │ │ │ + 7893: 006d72ad 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_s │ │ │ │ 7894: 012b3c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IMSK_EVENT │ │ │ │ - 7895: 006d8181 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_s │ │ │ │ + 7895: 006d81b1 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_s │ │ │ │ 7896: 003b0d8d 408 FUNC GLOBAL DEFAULT 12 memory_device_plug │ │ │ │ 7897: 005bb815 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 7898: 012e5d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 7899: 004e6d09 180 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ 7900: 005c8ed5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ 7901: 01214ca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_s │ │ │ │ - 7902: 00780665 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 7902: 00780695 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 7903: 012b8304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 7904: 012a74c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 7905: 0080287d 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 7906: 0080b981 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 7905: 008028ad 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 7906: 0080b9b1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 7907: 012e3c57 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 7908: 007c1545 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 7908: 007c1575 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 7909: 012e5342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 7910: 012bc86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ 7911: 005a2dcd 14 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 7912: 012b680c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 7913: 012ace44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 7914: 012ba874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ 7915: 012a8e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_FIFO_RESET_EVENT │ │ │ │ @@ -7921,324 +7921,324 @@ │ │ │ │ 7917: 012b9930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 7918: 002c42a9 22 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 7919: 0120d0e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_d │ │ │ │ 7920: 002bb7b9 276 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 7921: 0120c488 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmax_d │ │ │ │ 7922: 012a6a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 7923: 011dc930 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 7924: 0077b56d 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 7924: 0077b59d 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 7925: 012aa978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 7926: 0120d1f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_h │ │ │ │ 7927: 00aa7980 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ 7928: 0120c590 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmax_h │ │ │ │ - 7929: 007e458d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ - 7930: 00780bd5 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 7929: 007e45bd 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 7930: 00780c05 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 7931: 012b4bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 7932: 012e62d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 7933: 012e3f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ 7934: 005ea1cd 150 FUNC GLOBAL DEFAULT 12 arm_sctlr │ │ │ │ - 7935: 0086f905 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 7935: 0086f935 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 7936: 012e612c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 7937: 005fee41 232 FUNC GLOBAL DEFAULT 12 vfp_get_fpsr_from_host │ │ │ │ - 7938: 007fa441 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 7938: 007fa471 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 7939: 00550375 84 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 7940: 012a6718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 7941: 012bb3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 7942: 0081846d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 7943: 007be3d1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 7942: 0081849d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 7943: 007be401 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ 7944: 0033efd9 110 FUNC GLOBAL DEFAULT 12 cxl_event_init │ │ │ │ 7945: 012b3604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N2FRAME_EVENT │ │ │ │ 7946: 005d903d 16 FUNC GLOBAL DEFAULT 12 define_cortex_a72_a57_a53_cp_reginfo │ │ │ │ 7947: 0120d16c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_s │ │ │ │ - 7948: 0084b599 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 7948: 0084b5c9 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 7949: 0120c50c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmax_s │ │ │ │ 7950: 012ac2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 7951: 012b6ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_HDR_EVENT │ │ │ │ 7952: 0055d7c1 208 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 7953: 00665665 100 FUNC GLOBAL DEFAULT 12 gen_gvec_uhsub │ │ │ │ 7954: 012e41f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 7955: 012e4360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ 7956: 011f6144 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavxsh │ │ │ │ - 7957: 0074d859 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 7957: 0074d889 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 7958: 012e58cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 7959: 007850cd 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 7960: 00799f1d 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 7959: 007850fd 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 7960: 00799f4d 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ 7961: 002f90d5 84 FUNC GLOBAL DEFAULT 12 aml_word_bus_number │ │ │ │ 7962: 00560a41 264 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ 7963: 00524b19 58 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 7964: 012e4650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 7965: 012b14e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 7966: 0056113d 96 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ - 7967: 006c7e89 96 FUNC GLOBAL DEFAULT 12 helper_mve_sqshl │ │ │ │ + 7967: 006c7eb9 96 FUNC GLOBAL DEFAULT 12 helper_mve_sqshl │ │ │ │ 7968: 012e3ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 7969: 00328469 132 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ - 7970: 0074005d 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 7970: 0074008d 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ 7971: 005204d1 336 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ 7972: 005c9ecd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ 7973: 00503291 112 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_state │ │ │ │ 7974: 011f834c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadd_scalarb │ │ │ │ - 7975: 008248d9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 7975: 00824909 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 7976: 005866bd 52 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 7977: 008712ed 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 7977: 0087131d 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 7978: 00508f75 64 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 7979: 012e5120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 7980: 00367965 688 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 7981: 00865b29 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 7981: 00865b59 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 7982: 012e59e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 7983: 012acf94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 7984: 012a5534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 7985: 003eb6a5 492 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 7986: 012e4336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 7987: 0083e631 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 7987: 0083e661 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ 7988: 011f60c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavxsw │ │ │ │ - 7989: 007660d9 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 7989: 00766109 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 7990: 012e4dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 7991: 0058717d 60 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 7992: 011f82c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadd_scalarh │ │ │ │ 7993: 005d6581 86 FUNC GLOBAL DEFAULT 12 arm_register_el_change_hook │ │ │ │ 7994: 012e4f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 7995: 004dec15 156 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 7996: 012a55e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 7997: 0085b019 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 7998: 00731a49 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 7997: 0085b049 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 7998: 00731a79 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 7999: 005fc091 50 FUNC GLOBAL DEFAULT 12 helper_neon_cge_f32 │ │ │ │ 8000: 012b0dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 8001: 012e406e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 8002: 012e4a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 8003: 012a7080 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 8004: 00478141 128 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 8005: 004475f5 68 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 8006: 002bc461 288 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 8007: 012e5f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 8008: 00328ca5 10 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 8009: 00825845 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 8009: 00825875 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 8010: 012bda4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 8011: 012e5d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 8012: 007ee415 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 8013: 00755855 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 8014: 0083fe49 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 8012: 007ee445 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 8013: 00755885 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 8014: 0083fe79 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 8015: 012ba784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 8016: 007f3aed 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 8016: 007f3b1d 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 8017: 0033f05d 122 FUNC GLOBAL DEFAULT 12 cxl_discard_all_event_records │ │ │ │ 8018: 012bafd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ 8019: 011f8244 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadd_scalarw │ │ │ │ - 8020: 0080995d 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 8021: 007df5f9 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 8020: 0080998d 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 8021: 007df629 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 8022: 00519589 96 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 8023: 011dc174 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ 8024: 012e5fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_UPDATE_IRQ_DSTATE │ │ │ │ - 8025: 007825dd 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 8026: 00847409 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 8025: 0078260d 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 8026: 00847439 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ 8027: 012e411a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_READB_DSTATE │ │ │ │ - 8028: 00861485 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 8028: 008614b5 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 8029: 012b5ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 8030: 012e4b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 8031: 012ada44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 8032: 0121199c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acgt_f32 │ │ │ │ 8033: 005db165 80 FUNC GLOBAL DEFAULT 12 pmu_pre_el_change │ │ │ │ 8034: 012e4342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 8035: 012e39a5 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 8036: 012ae650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 8037: 00536569 20 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 8038: 002ecaf1 130 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 8039: 0077a7c9 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 8040: 008a300d 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 8039: 0077a7f9 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 8040: 008a303d 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 8041: 012e616c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 8042: 012e4708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ - 8043: 006c7b79 228 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll │ │ │ │ - 8044: 006e2c3d 324 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_1b │ │ │ │ + 8043: 006c7ba9 228 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll │ │ │ │ + 8044: 006e2c6d 324 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_1b │ │ │ │ 8045: 002c69a9 184 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ 8046: 00448859 18 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 8047: 002e77b1 436 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 8048: 012b90d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ 8049: 011ea69c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhb │ │ │ │ - 8050: 006e2d81 324 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_1h │ │ │ │ + 8050: 006e2db1 324 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_1h │ │ │ │ 8051: 005564cd 34 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ 8052: 0056f33d 54 FUNC GLOBAL DEFAULT 12 eth_fix_ip4_checksum │ │ │ │ 8053: 003285c5 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_note │ │ │ │ 8054: 0054ff05 24 FUNC GLOBAL DEFAULT 12 migration_add_notifier │ │ │ │ 8055: 005cfca5 70 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 8056: 00517be9 40 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 8057: 012e429a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 8058: 012af520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 8059: 012b74ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 8060: 0082a8e9 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 8060: 0082a919 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ 8061: 011ea7a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhl │ │ │ │ - 8062: 0078b8ed 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 8062: 0078b91d 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 8063: 012ace54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 8064: 002ca2f9 134 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 8065: 012e5bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ - 8066: 006e2ec5 304 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_1s │ │ │ │ + 8066: 006e2ef5 304 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_1s │ │ │ │ 8067: 012e4d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 8068: 012e5c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 8069: 0081ee1d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 8069: 0081ee4d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 8070: 003267dd 112 FUNC GLOBAL DEFAULT 12 ptimer_set_period │ │ │ │ - 8071: 00832921 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 8072: 00891d41 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 8071: 00832951 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 8072: 00891d71 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 8073: 012b58ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 8074: 011ea720 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhw │ │ │ │ 8075: 00aa7908 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 8076: 012e4f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 8077: 005b8e29 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 8078: 008193f5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 8078: 00819425 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ 8079: 0041b895 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_size │ │ │ │ - 8080: 0076b299 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 8080: 0076b2c9 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 8081: 01179e08 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 8082: 012e635e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 8083: 0072cad9 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 8083: 0072cb09 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 8084: 0050e2dd 164 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 8085: 006e0e21 60 FUNC GLOBAL DEFAULT 12 helper_gvec_ummla_b │ │ │ │ - 8086: 00781b95 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 8085: 006e0e51 60 FUNC GLOBAL DEFAULT 12 helper_gvec_ummla_b │ │ │ │ + 8086: 00781bc5 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 8087: 012ad004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 8088: 012e53ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RESET_DSTATE │ │ │ │ - 8089: 006e2ff5 392 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_2b │ │ │ │ + 8089: 006e3025 392 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_2b │ │ │ │ 8090: 012ad3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 8091: 012a5884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 8092: 012e3984 16 OBJECT GLOBAL DEFAULT 25 console_out_gf │ │ │ │ 8093: 012b4cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 8094: 0084ab49 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 8094: 0084ab79 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ 8095: 00306c39 2332 FUNC GLOBAL DEFAULT 12 tpm_build_ppi_acpi │ │ │ │ - 8096: 0081d249 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 8096: 0081d279 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ 8097: 011f414c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavsb │ │ │ │ 8098: 004d0a51 240 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 8099: 004acdd9 192 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ - 8100: 006e317d 400 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_2h │ │ │ │ + 8100: 006e31ad 400 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_2h │ │ │ │ 8101: 012e59ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 8102: 012ad824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 8103: 00731915 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 8103: 00731945 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 8104: 01208390 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_b │ │ │ │ 8105: 012e6844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 8106: 00840029 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 8106: 00840059 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 8107: 011f40c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavsh │ │ │ │ 8108: 01208204 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_d │ │ │ │ 8109: 012b773c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 8110: 012e4838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 8111: 012ab154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ 8112: 005c0e9d 14 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 8113: 007e36ed 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 8113: 007e371d 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 8114: 0120830c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_h │ │ │ │ 8115: 0032df61 356 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ 8116: 005247e5 124 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 8117: 012aeba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 8118: 012e42d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ - 8119: 006e330d 368 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_2s │ │ │ │ + 8119: 006e333d 368 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_2s │ │ │ │ 8120: 005036c1 252 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 8121: 0087d521 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 8121: 0087d551 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 8122: 012abc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 8123: 011ee818 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrint_rm_h │ │ │ │ 8124: 012026c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw_sg_os_uw │ │ │ │ 8125: 012b0b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 8126: 012e42a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 8127: 012acdc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 8128: 012ad214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 8129: 0029452d 260 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ 8130: 011f4044 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavsw │ │ │ │ 8131: 005e4875 1028 FUNC GLOBAL DEFAULT 12 cpsr_write │ │ │ │ 8132: 01208288 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_s │ │ │ │ - 8133: 00733e99 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 8133: 00733ec9 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ 8134: 012b532c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ 8135: 005aa065 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ 8136: 005cb675 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ 8137: 011ee794 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrint_rm_s │ │ │ │ - 8138: 007eeebd 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 8139: 008707e9 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 8138: 007eeeed 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 8139: 00870819 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ 8140: 003fbce1 132 FUNC GLOBAL DEFAULT 12 igb_start_recv │ │ │ │ - 8141: 0084cc11 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 8141: 0084cc41 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ 8142: 012b3f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_EVENT │ │ │ │ - 8143: 008171a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 8143: 008171d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 8144: 012e4b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 8145: 0054a351 24 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ - 8146: 00763741 172 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 8147: 00814765 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 8148: 0070fb4d 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 8146: 00763771 172 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 8147: 00814795 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 8148: 0070fb7d 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 8149: 0050836d 50 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 8150: 012a781c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_READ_EVENT │ │ │ │ 8151: 00440399 46 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 8152: 012e5834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 8153: 012ba9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 8154: 012e5692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 8155: 012e552e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 8156: 012a9714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 8157: 012e5ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 8158: 00518c31 60 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 8159: 00789afd 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 8160: 00874d15 156 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ - 8161: 007fa789 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 8159: 00789b2d 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 8160: 00874d45 156 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 8161: 007fa7b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 8162: 005173cd 96 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 8163: 012a87c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 8164: 012af850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 8165: 012af0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 8166: 012e4326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 8167: 012e57cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 8168: 012b504c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 8169: 012bc2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 8170: 012b2380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 8171: 00805729 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ - 8172: 00733bd9 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 8171: 00805759 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 8172: 00733c09 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 8173: 012e62fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 8174: 005b8ea1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 8175: 00573d61 98 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ 8176: 0059e9fd 120 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 8177: 004e33c5 484 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 8178: 012b6aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 8179: 007fb64d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 8179: 007fb67d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 8180: 012b1ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 8181: 0070e6a1 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 8181: 0070e6d1 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 8182: 00586c29 360 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 8183: 0120abc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmls_idx │ │ │ │ 8184: 012e4588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 8185: 00454685 6 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 8186: 00331b89 172 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ - 8187: 007aacdd 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 8187: 007aad0d 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 8188: 012e5156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 8189: 012e4dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 8190: 012e4510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 8191: 01211894 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acgt_f64 │ │ │ │ 8192: 00328901 192 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ 8193: 005b34ed 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ - 8194: 0072014d 56 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ + 8194: 0072017d 56 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 8195: 012acde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 8196: 00446575 68 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 8197: 0053218d 84 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 8198: 00508c09 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 8199: 00664cf9 48 FUNC GLOBAL DEFAULT 12 gen_gvec_sshl │ │ │ │ 8200: 0050189d 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 8201: 012bc06c 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 8202: 012e5392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 8203: 0086b675 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 8203: 0086b6a5 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 8204: 00518a25 340 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 8205: 011f3fc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavub │ │ │ │ 8206: 012b641c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 8207: 005ccce1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_le │ │ │ │ - 8208: 006e347d 380 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_4h │ │ │ │ + 8208: 006e34ad 380 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_4h │ │ │ │ 8209: 012b4d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ 8210: 00664781 40 FUNC GLOBAL DEFAULT 12 gen_gvec_sshr │ │ │ │ 8211: 011f3f3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavuh │ │ │ │ 8212: 012aecb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_WRITE_EVENT │ │ │ │ 8213: 005361f9 16 FUNC GLOBAL DEFAULT 12 qemu_wakeup_suspend_enabled │ │ │ │ 8214: 002fde95 160 FUNC GLOBAL DEFAULT 12 acpi_memory_plug_cb │ │ │ │ 8215: 012b99b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_EVENT_EVENT │ │ │ │ 8216: 011f8874 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul270h │ │ │ │ 8217: 012b63ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_EVENT │ │ │ │ 8218: 012ad4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_ACCESS_BLOCKED_EVENT │ │ │ │ 8219: 012e3ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_PRE_SAVE_DSTATE │ │ │ │ 8220: 012b0ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_CB_EVENT │ │ │ │ 8221: 012ae5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_UNREALIZE_EVENT │ │ │ │ - 8222: 006e35f9 348 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_4s │ │ │ │ + 8222: 006e3629 348 FUNC GLOBAL DEFAULT 12 helper_sme2_luti4_4s │ │ │ │ 8223: 012ba3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_REJECT_EVENT │ │ │ │ 8224: 012e53fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_RESET_DSTATE │ │ │ │ 8225: 012e58c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_DSTATE │ │ │ │ 8226: 012e52be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 8227: 0032e615 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 8228: 00294705 128 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 8229: 012add54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 8230: 012b5c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 8231: 002bb5c1 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 8232: 008274c1 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ - 8233: 0082b079 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ + 8232: 008274f1 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 8233: 0082b0a9 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ 8234: 012a6e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 8235: 011f87f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul270s │ │ │ │ 8236: 011f3eb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavuw │ │ │ │ 8237: 012b758c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 8238: 00581e55 134 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 8239: 012e3c2d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ 8240: 012a9154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_READL_UNKNOWN_EVENT │ │ │ │ @@ -8249,97 +8249,97 @@ │ │ │ │ 8245: 012babb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 8246: 012aab28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 8247: 012b2c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 8248: 01217b94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltos_round_to_nearest │ │ │ │ 8249: 005462d5 84 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 8250: 012b104c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 8251: 002ec809 376 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 8252: 0071e951 52 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 8253: 0084bba1 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 8252: 0071e981 52 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 8253: 0084bbd1 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 8254: 011ea510 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklb │ │ │ │ 8255: 012058c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_b │ │ │ │ 8256: 012b734c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 8257: 0084a155 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 8258: 00829695 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 8257: 0084a185 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 8258: 008296c5 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 8259: 01205738 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_d │ │ │ │ 8260: 012e40b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_LABEL_DSTATE │ │ │ │ 8261: 003299ad 268 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 8262: 012e467c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 8263: 012e61e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 8264: 01205840 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_h │ │ │ │ 8265: 012e43c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ 8266: 0120f89c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usdot_idx_4b │ │ │ │ - 8267: 007af6a9 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 8267: 007af6d9 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 8268: 011ea618 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackll │ │ │ │ 8269: 012b22b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 8270: 0061ce0d 152 FUNC GLOBAL DEFAULT 12 allwinner_h3_bootrom_setup │ │ │ │ 8271: 00537095 68 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 8272: 00807659 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ - 8273: 0072c385 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 8272: 00807689 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 8273: 0072c3b5 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 8274: 002fcf11 112 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_calc_overflow_time │ │ │ │ 8275: 011dba3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ 8276: 012057bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_s │ │ │ │ - 8277: 008066fd 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 8277: 0080672d 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ 8278: 002c1ca5 148 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512su0 │ │ │ │ 8279: 011ea594 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklw │ │ │ │ 8280: 002c1d39 172 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512su1 │ │ │ │ - 8281: 0089a471 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 8282: 0084e65d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 8281: 0089a4a1 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 8282: 0084e68d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 8283: 005ff9cd 56 FUNC GLOBAL DEFAULT 12 helper_vfp_sltod_round_to_nearest │ │ │ │ 8284: 012aa7ec 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 8285: 00588269 40 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 8286: 012af460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 8287: 005069d9 68 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 8288: 012e48f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 8289: 012e4cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ - 8290: 007096d9 272 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ + 8290: 00709709 272 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ 8291: 002f7239 176 FUNC GLOBAL DEFAULT 12 aml_to_decimalstring │ │ │ │ 8292: 005d7df5 44 FUNC GLOBAL DEFAULT 12 kvm_arm_sve_get_vls │ │ │ │ 8293: 002c8eb9 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 8294: 0084c545 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 8294: 0084c575 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 8295: 012e4332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 8296: 0081d4a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 8296: 0081d4d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 8297: 012e3ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 8298: 00786fb5 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 8298: 00786fe5 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 8299: 012e5b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 8300: 0056cd95 244 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 8301: 012b1ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 8302: 0085e9f1 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 8302: 0085ea21 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 8303: 012e3c3f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 8304: 00509971 68 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 8305: 012e557c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 8306: 012b068c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ 8307: 012e4558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_ASPEED_APB2OPB_READ_DSTATE │ │ │ │ - 8308: 00734029 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 8308: 00734059 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 8309: 0055d1d5 512 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 8310: 00889f51 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 8310: 00889f81 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 8311: 012b6b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 8312: 011e1fd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 8313: 0051aabd 12 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 8314: 012b1bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 8315: 002bb729 48 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 8316: 012a9184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ 8317: 00524a6d 172 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 8318: 007295f9 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 8319: 00729c45 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 8318: 00729629 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 8319: 00729c75 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 8320: 004aa51d 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 8321: 012a8168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 8322: 012e48a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 8323: 012e4d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 8324: 012e5d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 8325: 00826dfd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 8325: 00826e2d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 8326: 012a6bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ - 8327: 007673e1 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 8328: 007f763d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 8327: 00767411 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 8328: 007f766d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 8329: 00505e5d 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 8330: 012e42c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 8331: 0031a641 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q80bl │ │ │ │ 8332: 012a8268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 8333: 012b8a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ - 8334: 0086d4dd 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 8334: 0086d50d 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 8335: 012b1b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 8336: 011e8728 132 OBJECT GLOBAL DEFAULT 24 helper_info_shadd8 │ │ │ │ 8337: 012a8388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 8338: 012acd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ 8339: 005a9865 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 8340: 002bbc09 276 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 8341: 012e62d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ @@ -8349,714 +8349,714 @@ │ │ │ │ 8345: 012e5072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_BAD_TRANSITION_DSTATE │ │ │ │ 8346: 012e629a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 8347: 005b8f1d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 8348: 004ecb51 64 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ 8349: 005a3285 668 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 8350: 00328e05 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ 8351: 011fac8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhxh │ │ │ │ - 8352: 00853fe1 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 8352: 00854011 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 8353: 012b0f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ 8354: 004d3bb9 76 FUNC GLOBAL DEFAULT 12 vfio_device_attach │ │ │ │ - 8355: 008555e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 8355: 00855611 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 8356: 012bbca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 8357: 012a5e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 8358: 012a5b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 8359: 005cecf9 48 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_notreached │ │ │ │ 8360: 012e4bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 8361: 012e5c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 8362: 00886fa5 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 8362: 00886fd5 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 8363: 012e4988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 8364: 012e57b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 8365: 012e5332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 8366: 012e58d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 8367: 00516841 116 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ - 8368: 00726579 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 8368: 007265a9 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ 8369: 011fac08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhxw │ │ │ │ - 8370: 00870fb9 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 8371: 0089be89 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ - 8372: 00872b0d 256 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 8370: 00870fe9 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 8371: 0089beb9 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ + 8372: 00872b3d 256 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 8373: 011e961c 132 OBJECT GLOBAL DEFAULT 24 helper_info_uxtb16 │ │ │ │ 8374: 012b74ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 8375: 002c6bf9 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 8376: 007301f9 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 8376: 00730229 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 8377: 012e4a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 8378: 0043fb49 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 8379: 012b6c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ 8380: 0120fcbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usdot_4b │ │ │ │ 8381: 005cc909 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 8382: 012b534c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 8383: 012b33e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 8384: 002bb5a1 6 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 8385: 00505cc1 412 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 8386: 012adb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 8387: 00738ba1 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 8387: 00738bd1 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 8388: 011db9b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ - 8389: 006e5a45 188 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 8389: 006e5a75 188 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 8390: 01177aa4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ 8391: 012a7d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CFGI_STE_EVENT │ │ │ │ - 8392: 00740ee5 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 8392: 00740f15 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ 8393: 00523d3d 76 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 8394: 012e48fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 8395: 003337d9 128 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 8396: 0076eb55 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 8396: 0076eb85 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 8397: 0054cf51 40 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 8398: 012b37b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_DESELECT_EVENT │ │ │ │ 8399: 012aaeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ 8400: 002e89a1 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 8401: 012bda2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 8402: 012e6914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 8403: 0075dd9d 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 8403: 0075ddcd 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 8404: 012e691a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 8405: 0078239d 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 8405: 007823cd 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 8406: 012b64ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 8407: 012e5e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ - 8408: 0078db25 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 8409: 0087aca9 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 8408: 0078db55 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 8409: 0087acd9 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 8410: 012bb394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 8411: 00819319 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ - 8412: 0089a841 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 8411: 00819349 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 8412: 0089a871 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ 8413: 002f6115 68 FUNC GLOBAL DEFAULT 12 crs_range_set_init │ │ │ │ - 8414: 0086541d 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 8414: 0086544d 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ 8415: 012e3fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 8416: 0072e3bd 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 8417: 0079106d 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 8416: 0072e3ed 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 8417: 0079109d 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ 8418: 00568d05 192 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 8419: 012e5e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 8420: 012a6c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 8421: 012e687c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 8422: 012aef10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 8423: 002b7729 136 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 8424: 004e35a9 52 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 8425: 012b8a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 8426: 008516ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 8427: 0083b335 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 8426: 008516dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 8427: 0083b365 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 8428: 002c4111 98 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ 8429: 0059f541 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 8430: 012e3cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 8431: 012e3c89 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 8432: 011f7248 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulh_scalarb │ │ │ │ 8433: 012a4f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 8434: 0117b1e4 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 8435: 007892dd 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 8435: 0078930d 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 8436: 005b9db5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ - 8437: 00858e05 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ + 8437: 00858e35 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ 8438: 012bd99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 8439: 011f71c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulh_scalarh │ │ │ │ 8440: 012e5b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 8441: 012a8148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 8442: 00740891 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 8442: 007408c1 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 8443: 012aa3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 8444: 006dfefd 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sd │ │ │ │ - 8445: 00894739 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ - 8446: 006dfff5 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sf │ │ │ │ - 8447: 007ee2f5 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 8444: 006dff2d 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sd │ │ │ │ + 8445: 00894769 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 8446: 006e0025 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sf │ │ │ │ + 8447: 007ee325 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 8448: 002b77b1 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 8449: 012a4c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 8450: 012bb6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ - 8451: 006e00ed 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sh │ │ │ │ + 8451: 006e011d 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sh │ │ │ │ 8452: 012e446c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 8453: 012b9f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 8454: 012bc398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 8455: 012e5742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 8456: 003991d5 792 FUNC GLOBAL DEFAULT 12 ps2_write_keyboard │ │ │ │ 8457: 01201a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst20b │ │ │ │ 8458: 002be9dd 88 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 8459: 012e5734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ 8460: 005d6bb1 260 FUNC GLOBAL DEFAULT 12 arm_cpu_finalize_features │ │ │ │ - 8461: 007aaac9 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 8461: 007aaaf9 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 8462: 012a9064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 8463: 012113f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qzip16 │ │ │ │ 8464: 012e4a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 8465: 0053a4b5 60 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ 8466: 00529bf9 316 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 8467: 005ba169 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 8468: 005fb3e5 94 FUNC GLOBAL DEFAULT 12 helper_neon_qdmulh_s16 │ │ │ │ 8469: 004edff5 86 FUNC GLOBAL DEFAULT 12 vhost_get_features │ │ │ │ 8470: 012019dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst20h │ │ │ │ 8471: 011f7140 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulh_scalarw │ │ │ │ 8472: 012b67fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 8473: 012e5310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 8474: 00504195 56 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 8475: 012a6d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 8476: 0086f90d 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 8476: 0086f93d 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 8477: 005cd7f5 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_le_mmu │ │ │ │ 8478: 012b23c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 8479: 007be2d1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 8479: 007be301 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ 8480: 002f9d85 72 FUNC GLOBAL DEFAULT 12 acpi_table_end │ │ │ │ - 8481: 008a2535 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 8481: 008a2565 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 8482: 012a4c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 8483: 012e48b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 8484: 012a71e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 8485: 012afa20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 8486: 012b2860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 8487: 01178888 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ - 8488: 0086f8ad 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 8488: 0086f8dd 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 8489: 012e54b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_SET_SCALER_DSTATE │ │ │ │ 8490: 00587585 164 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 8491: 012e5096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ - 8492: 00816d35 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 8492: 00816d65 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 8493: 01201958 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst20w │ │ │ │ 8494: 012b2da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 8495: 012ac234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 8496: 0080e4f5 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 8496: 0080e525 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 8497: 005473fd 272 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 8498: 004a6261 196 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 8499: 012e506e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 8500: 012e5d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ - 8501: 0084c549 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 8502: 00843b35 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 8501: 0084c579 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 8502: 00843b65 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 8503: 012e4a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 8504: 007f1831 368 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 8504: 007f1861 368 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 8505: 012e5e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 8506: 012e5fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 8507: 0074273d 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 8507: 0074276d 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 8508: 012e5cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 8509: 012018d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst21b │ │ │ │ 8510: 012e61a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 8511: 006fc5c9 80 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 8511: 006fc5f9 80 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 8512: 012e5394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 8513: 012e52f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 8514: 012a91a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ 8515: 01201850 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst21h │ │ │ │ - 8516: 00807d3d 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ - 8517: 0066cb1d 88 FUNC GLOBAL DEFAULT 12 gen_rev16 │ │ │ │ + 8516: 00807d6d 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 8517: 0066cb29 88 FUNC GLOBAL DEFAULT 12 gen_rev16 │ │ │ │ 8518: 002c2fd5 128 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 8519: 008258f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 8519: 00825929 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 8520: 00571995 284 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 8521: 002bc581 296 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 8522: 011db934 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 8523: 012e54c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_DSTATE │ │ │ │ 8524: 012b8ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 8525: 012e45de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 8526: 012ba2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 8527: 0044556d 270 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 8528: 012e544a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_READ_DSTATE │ │ │ │ 8529: 012e57da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 8530: 012e51b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 8531: 0081c025 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 8531: 0081c055 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ 8532: 012e5406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_WRITE_DSTATE │ │ │ │ - 8533: 007fd49d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 8533: 007fd4cd 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ 8534: 010ad180 52 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_gicd_nmi │ │ │ │ - 8535: 0076eaa5 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 8535: 0076ead5 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 8536: 011de0e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 8537: 012e3c6b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ 8538: 012017cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst21w │ │ │ │ 8539: 012e3c42 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 8540: 004aa981 96 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 8541: 0085d859 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 8541: 0085d889 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 8542: 011de484 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 8543: 006d1091 276 FUNC GLOBAL DEFAULT 12 helper_cpsr_write_eret │ │ │ │ - 8544: 006dff79 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_ud │ │ │ │ - 8545: 007d54f1 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ - 8546: 006e0071 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uf │ │ │ │ + 8543: 006d10c1 276 FUNC GLOBAL DEFAULT 12 helper_cpsr_write_eret │ │ │ │ + 8544: 006dffa9 124 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_ud │ │ │ │ + 8545: 007d5521 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 8546: 006e00a1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uf │ │ │ │ 8547: 012ab8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 8548: 012ab194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 8549: 006e0169 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uh │ │ │ │ - 8550: 00870111 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 8551: 0086c845 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 8549: 006e0199 122 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uh │ │ │ │ + 8550: 00870141 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 8551: 0086c875 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 8552: 0056914d 504 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 8553: 012e62b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 8554: 012afe90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 8555: 012e5ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 8556: 0121136c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qzip32 │ │ │ │ 8557: 012e4138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_DSTATE │ │ │ │ 8558: 005fb4b9 42 FUNC GLOBAL DEFAULT 12 helper_neon_qdmulh_s32 │ │ │ │ 8559: 012e57aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 8560: 012b0bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 8561: 0081c755 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 8562: 0075cf85 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 8561: 0081c785 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 8562: 0075cfb5 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 8563: 012e417c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_GET_STE_DSTATE │ │ │ │ 8564: 012b2b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 8565: 00820bb1 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 8565: 00820be1 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 8566: 012e46ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 8567: 012e54be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_ENABLE_DSTATE │ │ │ │ 8568: 011f93cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmh │ │ │ │ 8569: 0055fb55 528 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 8570: 0084f055 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 8570: 0084f085 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 8571: 002a516d 106 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 8572: 012bc05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 8573: 005daed9 78 FUNC GLOBAL DEFAULT 12 pmu_op_start │ │ │ │ 8574: 0052a0d5 212 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ - 8575: 0074f129 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 8575: 0074f159 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 8576: 012e476a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ 8577: 011f7560 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubs_scalarb │ │ │ │ - 8578: 0086d529 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 8578: 0086d559 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 8579: 012b8584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 8580: 012a4e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 8581: 005fd281 136 FUNC GLOBAL DEFAULT 12 arm_cpu_do_transaction_failed │ │ │ │ 8582: 012b44b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 8583: 0117a254 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ 8584: 011f9348 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnms │ │ │ │ - 8585: 00749419 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 8586: 0087bd3d 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 8585: 00749449 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 8586: 0087bd6d 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 8587: 002bb035 10 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ 8588: 011f74dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubs_scalarh │ │ │ │ 8589: 005a326d 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 8590: 012b093c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 8591: 002bc341 288 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 8592: 00800ced 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 8592: 00800d1d 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 8593: 011f7878 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadds_scalarb │ │ │ │ 8594: 012b3ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_WRITE_EVENT │ │ │ │ 8595: 011f91bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmah │ │ │ │ 8596: 0045468d 160 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 8597: 012e4190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_WRITE_GERRORN_DSTATE │ │ │ │ 8598: 012b720c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 8599: 012bae48 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 8600: 0072c69d 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 8600: 0072c6cd 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 8601: 00448481 52 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 8602: 012e431a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 8603: 011f77f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadds_scalarh │ │ │ │ 8604: 012e43de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ - 8605: 00a5d750 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 8605: 00a5d780 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 8606: 002b3519 224 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 8607: 00840f11 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 8608: 0086abc9 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 8609: 0089a675 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 8607: 00840f41 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 8608: 0086abf9 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 8609: 0089a6a5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 8610: 012e58e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ 8611: 011f9138 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmas │ │ │ │ 8612: 005c916d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 8613: 012a7f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_LOOKUP_HIT_EVENT │ │ │ │ 8614: 012b537c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ 8615: 011f7458 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubs_scalarw │ │ │ │ - 8616: 0081c289 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 8616: 0081c2b9 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ 8617: 012e632c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 8618: 00886c61 164 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 8618: 00886c91 164 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 8619: 0051a795 42 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 8620: 012e3dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 8621: 012e40ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_WRITE_LABEL_DSTATE │ │ │ │ 8622: 012b1e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 8623: 002b3145 356 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 8624: 012bbcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 8625: 012e55ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 8626: 011f7770 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadds_scalarw │ │ │ │ 8627: 012131d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_u8 │ │ │ │ 8628: 005cf2cd 120 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 8629: 008312d9 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 8629: 00831309 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 8630: 012bb80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 8631: 0120c170 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnum_d │ │ │ │ - 8632: 00810b15 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 8633: 0087bdb1 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ - 8634: 0089c279 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ + 8632: 00810b45 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 8633: 0087bde1 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 8634: 0089c2a9 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ 8635: 012e4376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 8636: 00537039 92 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 8637: 00845be5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 8637: 00845c15 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 8638: 011f90b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmah │ │ │ │ 8639: 0117a84c 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 8640: 0120c278 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnum_h │ │ │ │ 8641: 012a7e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_RECORD_EVENT_EVENT │ │ │ │ 8642: 012e5a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 8643: 012bc788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 8644: 0061e301 200 FUNC GLOBAL DEFAULT 12 allwinner_r40_bootrom_setup │ │ │ │ 8645: 004aca91 16 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 8646: 012e4b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 8647: 0075f1d5 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 8647: 0075f205 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 8648: 012e5706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ 8649: 012b3744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_WRITE_EVENT │ │ │ │ 8650: 011f9030 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmas │ │ │ │ - 8651: 00889be9 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 8651: 00889c19 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ 8652: 0120c1f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnum_s │ │ │ │ - 8653: 00764f41 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 8653: 00764f71 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 8654: 012b6b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 8655: 0085d8d9 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 8655: 0085d909 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 8656: 012abfb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ 8657: 012e605e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 8658: 002f4005 480 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 8659: 007fae55 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ - 8660: 007b86e9 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 8661: 008116d1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 8659: 007fae85 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 8660: 007b8719 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 8661: 00811701 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 8662: 012a63d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ - 8663: 00852069 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 8664: 0088d6f1 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 8663: 00852099 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 8664: 0088d721 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 8665: 012ba644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_EVENT │ │ │ │ 8666: 012e55a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 8667: 012e498a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 8668: 012e3d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 8669: 007b5461 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 8669: 007b5491 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 8670: 00555a85 34 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 8671: 012e4fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 8672: 012b561c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 8673: 012e5d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 8674: 006647e9 80 FUNC GLOBAL DEFAULT 12 gen_gvec_ssra │ │ │ │ 8675: 012c309c 8 OBJECT GLOBAL DEFAULT 25 cpr_state │ │ │ │ 8676: 002c7029 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 8677: 012e4c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 8678: 012a777c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_READ_EVENT │ │ │ │ 8679: 00561b21 592 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 8680: 0043b549 44 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 8681: 012e4308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 8682: 0084a209 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 8682: 0084a239 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 8683: 005b8511 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 8684: 002bb9e1 276 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 8685: 0086ff19 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 8685: 0086ff49 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 8686: 012a8730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ 8687: 005b01e1 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ - 8688: 00a77c6c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 8688: 00a77c9c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 8689: 012a9bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 8690: 002f4931 256 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 8691: 012e4a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 8692: 012b550c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 8693: 012bc61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 8694: 003fc0a9 232 FUNC GLOBAL DEFAULT 12 igb_core_set_link_status │ │ │ │ 8695: 012b84a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 8696: 002bb5f9 6 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 8697: 007e8871 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 8697: 007e88a1 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 8698: 011f0a20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeq_scalarb │ │ │ │ 8699: 011e8518 132 OBJECT GLOBAL DEFAULT 24 helper_info_usub8 │ │ │ │ 8700: 011e91fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqsubaddx │ │ │ │ 8701: 0055f93d 268 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 8702: 012e4b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ 8703: 0058fbad 216 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ - 8704: 006d46b5 272 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_d │ │ │ │ + 8704: 006d46e5 272 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_d │ │ │ │ 8705: 011f099c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeq_scalarh │ │ │ │ 8706: 00569855 388 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 8707: 012e5144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 8708: 012b1318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ - 8709: 006d370d 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_h │ │ │ │ - 8710: 0084d69d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 8709: 006d373d 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_h │ │ │ │ + 8710: 0084d6cd 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 8711: 012e5eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 8712: 012c1fac 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 8713: 007ff939 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 8713: 007ff969 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 8714: 005507cd 96 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 8715: 004435f1 88 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 8716: 012e3eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 8717: 012e3c62 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 8718: 012e52a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ 8719: 005a9715 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 8720: 012e54c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_DSTATE │ │ │ │ 8721: 012a9cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ - 8722: 007e46f1 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 8723: 00800045 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 8722: 007e4721 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 8723: 00800075 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 8724: 005d2281 16 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 8725: 012bc5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 8726: 00516f81 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 8727: 005d0e69 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ - 8728: 006d40a5 132 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_s │ │ │ │ + 8728: 006d40d5 132 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_s │ │ │ │ 8729: 004d3925 168 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 8730: 012a8368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 8731: 011f0918 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeq_scalarw │ │ │ │ 8732: 00585815 208 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 8733: 012a6bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 8734: 012e572a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 8735: 005cdd3d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_be_mmu │ │ │ │ 8736: 012e58c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 8737: 012e5bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 8738: 0087a5a9 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 8738: 0087a5d9 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 8739: 012a66a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ - 8740: 006dd311 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_b │ │ │ │ + 8740: 006dd341 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_b │ │ │ │ 8741: 012ac454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 8742: 012e57d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 8743: 0086f7f1 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 8743: 0086f821 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 8744: 012e685e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 8745: 012a82f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ - 8746: 006dd539 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_h │ │ │ │ + 8746: 006dd569 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_h │ │ │ │ 8747: 012bbc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ - 8748: 0074947d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 8748: 007494ad 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 8749: 012af760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ 8750: 012bac8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CTL_WRITE_EVENT │ │ │ │ - 8751: 0072a001 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 8751: 0072a031 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 8752: 011e24f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 8753: 00380535 192 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 8754: 0055c7ad 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 8755: 004ddc35 920 FUNC GLOBAL DEFAULT 12 vfio_user_validate_version │ │ │ │ 8756: 011f1680 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeqb │ │ │ │ 8757: 00515fdd 72 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 8758: 012c1a38 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 8759: 012b0afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 8760: 002dc04d 10 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 8761: 002b32a9 360 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ 8762: 011f15fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeqh │ │ │ │ - 8763: 0083b2f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 8764: 00851ae5 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 8765: 00819d69 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 8763: 0083b329 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 8764: 00851b15 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 8765: 00819d99 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 8766: 012a69d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 8767: 0086a8e9 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 8767: 0086a919 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 8768: 012e4cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 8769: 0055f4ed 996 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 8770: 00846635 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 8770: 00846665 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 8771: 002beb55 50 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 8772: 012bf4b8 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 8773: 012ad044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 8774: 012e6100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 8775: 012e621a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 8776: 01155bfc 52 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ - 8777: 006b73bd 132 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_ud │ │ │ │ + 8777: 006b73ed 132 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_ud │ │ │ │ 8778: 012e62a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 8779: 012b3204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ 8780: 012098b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ceq0_b │ │ │ │ - 8781: 0081d3b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 8781: 0081d3e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 8782: 012ac774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ - 8783: 006bc4a5 56 FUNC GLOBAL DEFAULT 12 helper_mve_vsbci │ │ │ │ + 8783: 006bc4d5 56 FUNC GLOBAL DEFAULT 12 helper_mve_vsbci │ │ │ │ 8784: 011f1578 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeqw │ │ │ │ - 8785: 006cfaf5 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fs │ │ │ │ + 8785: 006cfb25 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fs │ │ │ │ 8786: 012afdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ - 8787: 006cfbdd 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fu │ │ │ │ - 8788: 0078fdf5 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 8787: 006cfc0d 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fu │ │ │ │ + 8788: 0078fe25 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 8789: 012a7f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_IOVA_EVENT │ │ │ │ 8790: 01209830 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ceq0_h │ │ │ │ 8791: 012e510a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 8792: 00712369 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 8792: 00712399 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 8793: 005d0f81 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 8794: 0055ca35 236 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 8795: 007783a5 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 8795: 007783d5 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 8796: 012a86b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ - 8797: 008537f1 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 8797: 00853821 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 8798: 012e489c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 8799: 002c5221 74 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 8800: 012b558c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ - 8801: 0083135d 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 8801: 0083138d 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ 8802: 012e612a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ - 8803: 0073c32d 116 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ + 8803: 0073c35d 116 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ 8804: 005853b1 144 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 8805: 012e504e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 8806: 012bd8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ - 8807: 006d5f2d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_rpres_s │ │ │ │ + 8807: 006d5f5d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_rpres_s │ │ │ │ 8808: 012b2ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 8809: 012b2780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ 8810: 004d3ae5 96 FUNC GLOBAL DEFAULT 12 vfio_get_vfio_device │ │ │ │ 8811: 0046dae5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_reply_endianness │ │ │ │ 8812: 005b9011 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 8813: 012e5f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 8814: 012e555e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 8815: 012e44f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 8816: 004d2719 72 FUNC GLOBAL DEFAULT 12 vfio_cpr_load_vector_fd │ │ │ │ 8817: 012e48c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 8818: 0088f049 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 8818: 0088f079 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 8819: 012e48fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 8820: 012a5784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ - 8821: 0076f0f5 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 8821: 0076f125 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 8822: 002c6e65 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 8823: 012e3c1a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 8824: 002c6ea5 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ - 8825: 00788cf1 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 8825: 00788d21 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 8826: 012bb9a4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 8827: 012e403a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 8828: 0088fe79 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 8828: 0088fea9 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 8829: 012e4718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ 8830: 012a801c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWT_SILENCE_EVENT │ │ │ │ - 8831: 00780a55 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 8831: 00780a85 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 8832: 00517c11 116 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 8833: 00560529 272 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 8834: 012b8df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 8835: 012a8810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 8836: 0085188d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ - 8837: 0072b4c9 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 8838: 0085de45 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 8836: 008518bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 8837: 0072b4f9 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 8838: 0085de75 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 8839: 005176cd 132 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 8840: 012e44a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 8841: 007a74d9 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 8842: 00814229 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 8843: 00774789 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 8841: 007a7509 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 8842: 00814259 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 8843: 007747b9 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 8844: 004e7121 152 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 8845: 007fa261 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 8845: 007fa291 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ 8846: 012e5440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_DSTATE │ │ │ │ 8847: 00aa10bc 52 OBJECT GLOBAL DEFAULT 21 vmstate_memory_hotplug │ │ │ │ 8848: 005cbc49 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 8849: 0087ffd9 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 8849: 00880009 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 8850: 012e5b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 8851: 012e3e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ - 8852: 006fecdd 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ + 8852: 006fed0d 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ 8853: 012ad244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 8854: 012e5e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 8855: 012ac334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 8856: 00784c85 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 8857: 007a6635 628 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 8856: 00784cb5 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 8857: 007a6665 628 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 8858: 002e76d1 128 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 8859: 012e3d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 8860: 012e60cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 8861: 012b51fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 8862: 0085d355 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 8862: 0085d385 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 8863: 011dfed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 8864: 012b2d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ - 8865: 00872ce1 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 8866: 00888761 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 8865: 00872d11 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 8866: 00888791 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ 8867: 0033e7fd 228 FUNC GLOBAL DEFAULT 12 cxl_fmws_set_memmap │ │ │ │ - 8868: 007ef695 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 8868: 007ef6c5 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 8869: 012e5272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 8870: 004ee8bd 92 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 8871: 012bb694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 8872: 0117af98 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 8873: 002bb591 6 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ - 8874: 00a8756c 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ + 8874: 00a8759c 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ 8875: 002f7dd1 352 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 8876: 012e3fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 8877: 012e6884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 8878: 0072960d 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 8878: 0072963d 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 8879: 012ad924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 8880: 012e614e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 8881: 00784c7d 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ - 8882: 006cf74d 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hs │ │ │ │ + 8881: 00784cad 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 8882: 006cf77d 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hs │ │ │ │ 8883: 00525109 464 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 8884: 012b25f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ - 8885: 006cf839 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hu │ │ │ │ + 8885: 006cf869 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hu │ │ │ │ 8886: 012ac214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 8887: 012e3f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ 8888: 012e5066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_PCIR_OFFSET_DSTATE │ │ │ │ - 8889: 008545d5 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 8889: 00854605 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 8890: 012e4052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 8891: 012e3d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 8892: 002f988d 88 FUNC GLOBAL DEFAULT 12 aml_sizeof │ │ │ │ 8893: 012e51ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 8894: 012b08bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 8895: 012af3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 8896: 012b9154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 8897: 012e560c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 8898: 012b52dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 8899: 00729de9 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 8899: 00729e19 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 8900: 012bd5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 8901: 012e5bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 8902: 012e4644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 8903: 0085eacd 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 8904: 0072dc81 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 8903: 0085eafd 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 8904: 0072dcb1 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 8905: 005b9099 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 8906: 012e464e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 8907: 007653cd 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 8907: 007653fd 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ 8908: 0059f771 400 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 8909: 012b1494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 8910: 002a6ff5 3508 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 8911: 012e47ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 8912: 012e576e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ 8913: 004f5389 372 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 8914: 00850ecd 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 8914: 00850efd 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 8915: 012e5194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8916: 00834151 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 8916: 00834181 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 8917: 012e4e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 8918: 0085b2e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 8918: 0085b319 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 8919: 012af0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 8920: 012e60f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ 8921: 005c8575 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 8922: 00328b65 120 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 8923: 012e5f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 8924: 007042e9 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ - 8925: 007f296d 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 8924: 00704319 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 8925: 007f299d 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 8926: 005d11ed 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 8927: 012bc198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 8928: 005ba929 124 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 8929: 012e492a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 8930: 012e43be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 8931: 012bc92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ 8932: 012b3f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_EVENT │ │ │ │ - 8933: 0075b961 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 8933: 0075b991 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 8934: 0117a570 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 8935: 011fa344 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddsb │ │ │ │ 8936: 012b631c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CPR_FIND_DEVICE_EVENT │ │ │ │ 8937: 004472d9 40 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 8938: 012e4d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 8939: 012e4d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 8940: 012b7a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 8941: 012ae7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 8942: 012e48ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 8943: 005bb1d1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 8944: 011fa2c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddsh │ │ │ │ 8945: 012e48e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ - 8946: 009d2874 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 8947: 00842d09 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 8948: 007b00f9 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 8949: 0081d0e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 8946: 009d28a4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 8947: 00842d39 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 8948: 007b0129 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 8949: 0081d111 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 8950: 012abcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 8951: 002c26e9 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ 8952: 005cbe91 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 8953: 011dfe4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 8954: 00870585 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 8954: 008705b5 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 8955: 00551c41 736 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 8956: 007e47a1 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 8956: 007e47d1 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 8957: 012ba814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 8958: 00390d11 64 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 8959: 012e5a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 8960: 012e562a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 8961: 0083369d 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 8961: 008336cd 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 8962: 012bb2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 8963: 0083f9d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 8963: 0083fa05 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 8964: 011fa23c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddsw │ │ │ │ 8965: 012e512e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 8966: 007aedbd 108 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 8966: 007aeded 108 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 8967: 012a8890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 8968: 012aaa58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 8969: 012e4dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 8970: 011e51d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 8971: 012e56c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 8972: 012e626e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ 8973: 005c6fcd 252 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 8974: 012e4cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ - 8975: 00814e91 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 8975: 00814ec1 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 8976: 012e4924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 8977: 0086fd1d 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 8977: 0086fd4d 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 8978: 012adb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 8979: 012ba978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 8980: 00818e21 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 8980: 00818e51 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 8981: 012bdb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 8982: 012b8b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 8983: 012e4bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 8984: 00893601 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 8984: 00893631 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 8985: 012b59cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ - 8986: 006d5529 286 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddd │ │ │ │ + 8986: 006d5559 286 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddd │ │ │ │ 8987: 012e4130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_LO_DSTATE │ │ │ │ 8988: 003f44d1 12 FUNC GLOBAL DEFAULT 12 e1000e_receive_iov │ │ │ │ - 8989: 008214ed 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 8989: 0082151d 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ 8990: 0052eb85 412 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 8991: 005d7c29 44 FUNC GLOBAL DEFAULT 12 write_kvmstate_to_list │ │ │ │ 8992: 012e42fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ - 8993: 00886e5d 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ + 8993: 00886e8d 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ 8994: 012e55f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ 8995: 005f7589 132 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsl │ │ │ │ - 8996: 006d536d 222 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddh │ │ │ │ + 8996: 006d539d 222 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddh │ │ │ │ 8997: 00aa7930 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ - 8998: 006c2ded 190 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhsw │ │ │ │ + 8998: 006c2e1d 190 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhsw │ │ │ │ 8999: 012b8a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ 9000: 01213154 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_u16 │ │ │ │ 9001: 005f760d 62 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsq │ │ │ │ - 9002: 0085f9c5 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 9003: 00885ee1 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 9002: 0085f9f5 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 9003: 00885f11 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 9004: 012b4ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 9005: 012ac6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 9006: 012aceb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ 9007: 00558e85 404 FUNC GLOBAL DEFAULT 12 mark_postcopy_blocktime_begin │ │ │ │ - 9008: 00822769 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 9008: 00822799 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 9009: 005cf1f9 144 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 9010: 01216d24 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_u32 │ │ │ │ 9011: 005f7471 278 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsw │ │ │ │ 9012: 012b8474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 9013: 0076e93d 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ - 9014: 006d544d 220 FUNC GLOBAL DEFAULT 12 helper_gvec_fcadds │ │ │ │ + 9013: 0076e96d 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 9014: 006d547d 220 FUNC GLOBAL DEFAULT 12 helper_gvec_fcadds │ │ │ │ 9015: 005233d9 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 9016: 012ba484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ 9017: 012b7c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_EVENT │ │ │ │ 9018: 002f6491 116 FUNC GLOBAL DEFAULT 12 init_aml_allocator │ │ │ │ 9019: 0041bdc9 74 FUNC GLOBAL DEFAULT 12 fp_port_eg │ │ │ │ 9020: 005c84b9 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 9021: 005586e5 20 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 9022: 012a8df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 9023: 0080bee5 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 9023: 0080bf15 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 9024: 0043c2f1 6 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 9025: 002c381d 116 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 9026: 012e5cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 9027: 002ca649 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ 9028: 011fa1b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddub │ │ │ │ - 9029: 00822fbd 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 9029: 00822fed 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 9030: 012e3fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 9031: 012a68c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ 9032: 01216fb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_f16 │ │ │ │ 9033: 012e586a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 9034: 012ae830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 9035: 0053ed75 196 FUNC GLOBAL DEFAULT 12 iommufd_backend_disconnect │ │ │ │ 9036: 012a6300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 9037: 012e4c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ 9038: 011fa134 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhadduh │ │ │ │ 9039: 00665d21 100 FUNC GLOBAL DEFAULT 12 gen_gvec_ursqrte │ │ │ │ - 9040: 009d249c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 9040: 009d24cc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 9041: 0120f608 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcaddd │ │ │ │ 9042: 0056d425 96 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 9043: 012ad564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 9044: 012bc1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 9045: 012e614c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 9046: 012b99e0 152 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 9047: 00852b45 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 9047: 00852b75 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 9048: 0120f710 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcaddh │ │ │ │ 9049: 005b9121 124 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ 9050: 011e8410 132 OBJECT GLOBAL DEFAULT 24 helper_info_uadd16 │ │ │ │ - 9051: 007a81e5 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 9051: 007a8215 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 9052: 012ad204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ 9053: 005a1a29 148 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 9054: 00559d35 18 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 9055: 012badc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 9056: 003319f9 68 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 9057: 012e42dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ 9058: 002bb619 6 FUNC GLOBAL DEFAULT 12 float32_min │ │ │ │ @@ -9068,184 +9068,184 @@ │ │ │ │ 9064: 00292f11 128 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 9065: 012b2610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 9066: 005417a9 120 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 9067: 012a7c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_LCD_REG_UPDATE_EVENT │ │ │ │ 9068: 012e3ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 9069: 002bb609 6 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ 9070: 0058fab1 128 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 9071: 00732765 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 9071: 00732795 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 9072: 012acf24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 9073: 012e528e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 9074: 012e4cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 9075: 012af210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 9076: 0078504d 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ - 9077: 006c06bd 108 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarb │ │ │ │ + 9076: 0078507d 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 9077: 006c06ed 108 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarb │ │ │ │ 9078: 012e532a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 9079: 005697a5 60 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 9080: 002c6f65 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 9081: 011f4464 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmavh │ │ │ │ 9082: 012e59f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 9083: 012e4e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 9084: 012b4fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 9085: 012a503c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 9086: 012ac5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ 9087: 011ef058 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsub_scalarh │ │ │ │ - 9088: 007356b9 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ - 9089: 006c0729 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarh │ │ │ │ + 9088: 007356e9 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 9089: 006c0759 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarh │ │ │ │ 9090: 01211a20 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acge_f32 │ │ │ │ - 9091: 00726709 116 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ + 9091: 00726739 116 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ 9092: 012e528a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 9093: 0084e8b9 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 9094: 00819151 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 9093: 0084e8e9 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 9094: 00819181 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 9095: 012b8714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 9096: 012e5d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ 9097: 005a9e45 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 9098: 005f6f4d 112 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sral │ │ │ │ 9099: 011f43e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmavs │ │ │ │ 9100: 012e3d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 9101: 00549c59 340 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 9102: 005f73ad 132 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packul │ │ │ │ 9103: 012a5ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 9104: 011dfdc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 9105: 0045510d 200 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ - 9106: 006dd135 124 FUNC GLOBAL DEFAULT 12 helper_gvec_pmul_b │ │ │ │ + 9106: 006dd165 124 FUNC GLOBAL DEFAULT 12 helper_gvec_pmul_b │ │ │ │ 9107: 011eefd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsub_scalars │ │ │ │ 9108: 012b24e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 9109: 012e4f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ 9110: 005f6fbd 74 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sraq │ │ │ │ 9111: 005f7431 62 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packuq │ │ │ │ 9112: 012e3c7c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 9113: 0050844d 60 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ 9114: 005fc7a9 424 FUNC GLOBAL DEFAULT 12 arm_s1_regime_using_lpae_format │ │ │ │ - 9115: 006c07bd 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarw │ │ │ │ + 9115: 006c07ed 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarw │ │ │ │ 9116: 012e481c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 9117: 009f4140 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 9118: 0074261d 280 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 9117: 009f4170 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 9118: 0074264d 280 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 9119: 012e60c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 9120: 012b91f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 9121: 002a4fbd 70 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ 9122: 005f7295 278 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packuw │ │ │ │ 9123: 005f6ead 160 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sraw │ │ │ │ - 9124: 00749139 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 9124: 00749169 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 9125: 012e42e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 9126: 012ab944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 9127: 012e535e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 9128: 012e4728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 9129: 00519259 28 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 9130: 012e4300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 9131: 005499bd 320 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 9132: 012e538a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ 9133: 005b5d81 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 9134: 012e4432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 9135: 007f1f61 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 9135: 007f1f91 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 9136: 012e59b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ 9137: 01216f34 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_f32 │ │ │ │ - 9138: 008599c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 9138: 008599f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 9139: 012e5dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 9140: 011e1dc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ - 9141: 007e2aa1 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 9141: 007e2ad1 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 9142: 012e3c2e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 9143: 00445aa5 26 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ - 9144: 00865f55 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 9144: 00865f85 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 9145: 00506f95 144 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 9146: 002ec365 592 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ 9147: 0052faad 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 9148: 012b1298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 9149: 012e3fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ - 9150: 00852301 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ - 9151: 007b0665 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 9152: 0077ad75 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 9150: 00852331 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 9151: 007b0695 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 9152: 0077ada5 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 9153: 004f4ddd 76 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ - 9154: 00669c0d 308 FUNC GLOBAL DEFAULT 12 asimd_imm_const │ │ │ │ + 9154: 00669c19 308 FUNC GLOBAL DEFAULT 12 asimd_imm_const │ │ │ │ 9155: 012a78fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_CPU_EVENT │ │ │ │ 9156: 01208d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_pmul_b │ │ │ │ 9157: 012e428c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 9158: 00331a3d 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 9159: 003ea8b1 120 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 9160: 012e47f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 9161: 005189d9 76 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ 9162: 00524e1d 96 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 9163: 012a74d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ - 9164: 007ef025 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 9165: 00763461 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 9166: 00869c39 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 9164: 007ef055 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 9165: 00763491 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 9166: 00869c69 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 9167: 012e6040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 9168: 012b4e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 9169: 011fed00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbic │ │ │ │ 9170: 012e3ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 9171: 012e5768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 9172: 0117879c 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 9173: 0085b81d 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 9173: 0085b84d 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 9174: 0029562d 12 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 9175: 012e4e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 9176: 012e5da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ 9177: 005b5cc1 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 9178: 012a6cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 9179: 007f7135 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 9179: 007f7165 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 9180: 002f5491 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 9181: 002babc1 248 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 9182: 012a82b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 9183: 005371c1 132 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 9184: 012e4578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 9185: 0074ead9 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 9185: 0074eb09 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 9186: 012b9ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 9187: 012abd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 9188: 0081743d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 9188: 0081746d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 9189: 012ab8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 9190: 00725e81 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 9191: 008156d5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 9190: 00725eb1 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 9191: 00815705 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 9192: 012b747c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 9193: 012b8db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 9194: 012b1d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 9195: 006d6101 116 FUNC GLOBAL DEFAULT 12 helper_gvec_sitos │ │ │ │ - 9196: 0082232d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 9197: 007737dd 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 9195: 006d6131 116 FUNC GLOBAL DEFAULT 12 helper_gvec_sitos │ │ │ │ + 9196: 0082235d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 9197: 0077380d 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 9198: 00576771 1796 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 9199: 012db088 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 9200: 012e5544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 9201: 0080e661 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 9202: 007899f9 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 9201: 0080e691 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 9202: 00789a29 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 9203: 012e6170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 9204: 012a6878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 9205: 012e47dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 9206: 012e4956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ 9207: 002e6de9 48 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 9208: 012e5bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 9209: 005f6acd 72 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_bcstb │ │ │ │ 9210: 012a6988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 9211: 002b73a1 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 9212: 008478ad 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 9213: 00790989 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 9212: 008478dd 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 9213: 007909b9 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 9214: 012e5c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 9215: 011dd9b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 9216: 012bdc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 9217: 012e5a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ 9218: 00325ef9 124 FUNC GLOBAL DEFAULT 12 platform_bus_get_mmio_addr │ │ │ │ - 9219: 006e9f15 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 9219: 006e9f45 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 9220: 012e5d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 9221: 00802069 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 9221: 00802099 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 9222: 012e53ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ 9223: 005f6b45 4 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_bcstl │ │ │ │ 9224: 005412e1 384 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 9225: 008011cd 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 9225: 008011fd 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 9226: 012e447c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 9227: 012b4b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 9228: 00741e35 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 9228: 00741e65 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 9229: 012e47e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ 9230: 012e5ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 9231: 002ca10d 416 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 9232: 012b0d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 9233: 00336695 68 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 9234: 012b1cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 9235: 0089e075 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ - 9236: 0089916d 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 9235: 0089e0a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ + 9236: 0089919d 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 9237: 011fd5cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddsb │ │ │ │ 9238: 00328141 404 FUNC GLOBAL DEFAULT 12 platform_bus_add_all_fdt_nodes │ │ │ │ 9239: 012e4e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ - 9240: 00723bc9 428 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ + 9240: 00723bf9 428 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 9241: 012ad994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 9242: 012e3f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 9243: 012ac044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 9244: 012e6200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ 9245: 012e4102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 9246: 012aa014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 9247: 011dd170 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ @@ -9253,266 +9253,266 @@ │ │ │ │ 9249: 011e98b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_ror_cc │ │ │ │ 9250: 011fd548 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddsh │ │ │ │ 9251: 012e4958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 9252: 012b778c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 9253: 012e580e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 9254: 012a96b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 9255: 01178010 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 9256: 0086604d 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 9256: 0086607d 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 9257: 011d13d8 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 9258: 008215e9 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 9258: 00821619 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 9259: 012e3f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 9260: 012085a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_b │ │ │ │ 9261: 011d13f8 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 9262: 0036905d 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 9263: 011d1438 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 9264: 004463d5 172 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ 9265: 01208414 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_d │ │ │ │ - 9266: 007e4b65 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 9266: 007e4b95 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 9267: 012bc71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 9268: 00876469 256 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 9268: 00876499 256 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ 9269: 01211918 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acge_f64 │ │ │ │ 9270: 0120851c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_h │ │ │ │ - 9271: 0081a125 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 9271: 0081a155 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 9272: 012a4d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 9273: 012e3d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 9274: 00394141 392 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ 9275: 012b3bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_EVENT │ │ │ │ - 9276: 0086aecd 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 9276: 0086aefd 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ 9277: 005a4b61 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 9278: 011fd4c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddsw │ │ │ │ 9279: 012b8f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 9280: 005e3e49 28 FUNC GLOBAL DEFAULT 12 arm_hcr_el2_eff │ │ │ │ 9281: 012b665c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_EVENT │ │ │ │ 9282: 0032669d 200 FUNC GLOBAL DEFAULT 12 ptimer_run │ │ │ │ 9283: 002b5a69 204 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 9284: 0081b6fd 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 9284: 0081b72d 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 9285: 01208498 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_s │ │ │ │ 9286: 012e4082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 9287: 012bc93c 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 9288: 0076c781 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 9288: 0076c7b1 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ 9289: 01219fac 132 OBJECT GLOBAL DEFAULT 24 helper_info_bfcvt_pair │ │ │ │ 9290: 0059e16d 244 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 9291: 012e68d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 9292: 0044769d 172 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 9293: 0076defd 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ - 9294: 008990d5 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 9293: 0076df2d 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 9294: 00899105 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 9295: 012b105c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 9296: 007f94c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 9296: 007f94f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 9297: 012e43e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 9298: 005559d1 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ - 9299: 00742735 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 9299: 00742765 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 9300: 012b3ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_EVENT │ │ │ │ 9301: 012b22d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ - 9302: 006bab55 90 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsb │ │ │ │ + 9302: 006bab85 90 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsb │ │ │ │ 9303: 00446855 548 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 9304: 007fa1e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 9304: 007fa219 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 9305: 00396dd5 72 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 9306: 012b5b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 9307: 012e5d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 9308: 012e6284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 9309: 00899029 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 9309: 00899059 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ 9310: 01216e2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_f64 │ │ │ │ - 9311: 00891581 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 9311: 008915b1 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 9312: 012ac1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 9313: 0085fdd5 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ - 9314: 006babb1 108 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsh │ │ │ │ + 9313: 0085fe05 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 9314: 006babe1 108 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsh │ │ │ │ 9315: 012e4fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 9316: 012e5f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 9317: 012ad1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 9318: 012bb978 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 9319: 012b2840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 9320: 012e42fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 9321: 0120fbb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_2h │ │ │ │ 9322: 005bb3b9 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 9323: 002b7451 172 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 9324: 00825935 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 9325: 0081752d 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 9324: 00825965 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 9325: 0081755d 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 9326: 00588b75 16 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 9327: 00869f49 1696 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 9327: 00869f79 1696 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 9328: 002c5f69 108 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 9329: 0086adf5 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 9330: 0076c7c5 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 9329: 0086ae25 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 9330: 0076c7f5 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 9331: 012e6370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 9332: 012e3e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 9333: 012e49ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 9334: 012e4722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 9335: 012aba54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 9336: 002b9d31 224 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 9337: 0033f9f9 1868 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 9338: 012e5712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 9339: 002c991d 24 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 9340: 012e59fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 9341: 00840b81 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 9341: 00840bb1 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 9342: 002f70d9 176 FUNC GLOBAL DEFAULT 12 aml_to_hexstring │ │ │ │ 9343: 012a5934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 9344: 012c2420 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 9345: 012b515c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 9346: 006bac1d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsw │ │ │ │ - 9347: 00853235 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 9346: 006bac4d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsw │ │ │ │ + 9347: 00853265 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 9348: 00390f1d 272 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 9349: 012e4a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 9350: 012b35c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_EVENT │ │ │ │ 9351: 011fd440 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddub │ │ │ │ 9352: 012bb104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 9353: 0081d6d5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 9354: 007e5ccd 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 9353: 0081d705 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 9354: 007e5cfd 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 9355: 0051a9d5 220 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 9356: 012e514e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ 9357: 011fd3bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadduh │ │ │ │ 9358: 005b220d 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 9359: 007017ed 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 9359: 0070181d 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 9360: 012e416e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_DECODE_CD_TT_DSTATE │ │ │ │ 9361: 00390731 292 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 9362: 00888539 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 9362: 00888569 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 9363: 00516fed 32 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ 9364: 002e57f9 104 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 9365: 012e418c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CONSUME_DSTATE │ │ │ │ 9366: 003e312d 460 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 9367: 0087ccfd 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ - 9368: 0083b425 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 9369: 007f6f0d 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 9367: 0087cd2d 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 9368: 0083b455 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 9369: 007f6f3d 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ 9370: 012b6e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_REGION_INFO_EVENT │ │ │ │ - 9371: 008073c1 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 9371: 008073f1 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 9372: 012bc388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 9373: 0117b30c 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ 9374: 005a9b15 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 9375: 012aabe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 9376: 012bb264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ 9377: 012b9444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ 9378: 0059cca1 32 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 9379: 011fd338 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadduw │ │ │ │ 9380: 004ee04d 94 FUNC GLOBAL DEFAULT 12 vhost_ack_features │ │ │ │ 9381: 012afe20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ - 9382: 007d060d 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 9382: 007d063d 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 9383: 012aace8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 9384: 007f2821 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 9384: 007f2851 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 9385: 012e3d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 9386: 012ad4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 9387: 0041bd69 2 FUNC GLOBAL DEFAULT 12 fp_port_set_macaddr │ │ │ │ 9388: 011e215c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 9389: 00851815 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 9389: 00851845 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 9390: 006002e5 54 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtoh_round_to_nearest │ │ │ │ 9391: 00380481 180 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 9392: 012e5f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ 9393: 005901b1 164 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 9394: 012e4b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 9395: 012a6090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 9396: 0032d979 136 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ - 9397: 0067e95d 156 FUNC GLOBAL DEFAULT 12 write_neon_element32 │ │ │ │ + 9397: 0067e99d 156 FUNC GLOBAL DEFAULT 12 write_neon_element32 │ │ │ │ 9398: 012e4354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ 9399: 005fb2c9 50 FUNC GLOBAL DEFAULT 12 helper_neon_clz_u16 │ │ │ │ 9400: 002c08e5 46 FUNC GLOBAL DEFAULT 12 helper_uqsub16 │ │ │ │ 9401: 0120e480 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrintx_h │ │ │ │ 9402: 012e56ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ - 9403: 006bac91 88 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhub │ │ │ │ - 9404: 0070eb19 376 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ + 9403: 006bacc1 88 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhub │ │ │ │ + 9404: 0070eb49 376 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ 9405: 00664619 72 FUNC GLOBAL DEFAULT 12 gen_gvec_ceq0 │ │ │ │ 9406: 012e5cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 9407: 012afac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 9408: 0120fe48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_4b │ │ │ │ 9409: 00517751 80 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ 9410: 011f5460 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavxb │ │ │ │ - 9411: 0086613d 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 9412: 00833991 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 9411: 0086616d 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 9412: 008339c1 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 9413: 002c9aed 8 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ - 9414: 00860611 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ - 9415: 006bace9 108 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuh │ │ │ │ + 9414: 00860641 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 9415: 006bad19 108 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuh │ │ │ │ 9416: 002c07f5 94 FUNC GLOBAL DEFAULT 12 helper_qaddsubx │ │ │ │ 9417: 012aed20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 9418: 007628b9 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 9418: 007628e9 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 9419: 0120fd40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_4h │ │ │ │ 9420: 012e4f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 9421: 00420575 508 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 9422: 012bca5c 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ 9423: 011f53dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavxh │ │ │ │ - 9424: 007fcbb1 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 9424: 007fcbe1 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 9425: 0120e3fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrintx_s │ │ │ │ 9426: 0117ba14 12 OBJECT GLOBAL DEFAULT 21 EvtchnPortType_lookup │ │ │ │ 9427: 012e4e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 9428: 012bce64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 9429: 012b652c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 9430: 011e0374 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 9431: 002fd0e9 288 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_init │ │ │ │ 9432: 005ceaa5 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_be_mmu │ │ │ │ - 9433: 0078e199 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ - 9434: 006cf925 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sf │ │ │ │ + 9433: 0078e1c9 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 9434: 006cf955 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sf │ │ │ │ 9435: 011e1a24 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ 9436: 012e5b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 9437: 0083b791 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 9437: 0083b7c1 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 9438: 005cf931 132 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 9439: 012e3da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 9440: 0084976d 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ - 9441: 006cf575 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sh │ │ │ │ + 9440: 0084979d 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 9441: 006cf5a5 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sh │ │ │ │ 9442: 012e5138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 9443: 012accb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ - 9444: 006bad55 116 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuw │ │ │ │ + 9444: 006bad85 116 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuw │ │ │ │ 9445: 003309d1 64 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ - 9446: 009f5280 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 9446: 009f52b0 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ 9447: 011f5358 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavxw │ │ │ │ 9448: 005a1651 248 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 9449: 012aaab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 9450: 002f887d 228 FUNC GLOBAL DEFAULT 12 aml_operation_region │ │ │ │ 9451: 012e5c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 9452: 0089cc59 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ - 9453: 00845815 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 9452: 0089cc89 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ + 9453: 00845845 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 9454: 0054f381 56 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 9455: 012e435a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 9456: 012b0f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 9457: 011e0584 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 9458: 00a77c3c 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 9458: 00a77c6c 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 9459: 012b087c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ 9460: 012e68c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 9461: 0120be58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rsqrts_nf_h │ │ │ │ 9462: 012ae8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 9463: 012e613a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_SKEYS_DSTATE │ │ │ │ 9464: 012e3c24 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 9465: 012e450e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 9466: 012bcb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 9467: 00837b39 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 9468: 0070f3d5 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 9467: 00837b69 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 9468: 0070f405 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 9469: 012a6ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 9470: 012ab9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ 9471: 004e703d 64 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 9472: 0081b8bd 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 9472: 0081b8ed 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 9473: 012b8cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 9474: 0076dc25 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 9474: 0076dc55 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 9475: 012b8444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 9476: 012e44b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 9477: 0087ab85 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 9477: 0087abb5 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 9478: 012aa220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 9479: 00a6ea08 290 OBJECT GLOBAL DEFAULT 14 rainier_bb_fruid │ │ │ │ - 9480: 00833fc1 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 9481: 00810d55 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 9482: 0082b919 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 9479: 00a6ea38 290 OBJECT GLOBAL DEFAULT 14 rainier_bb_fruid │ │ │ │ + 9480: 00833ff1 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 9481: 00810d85 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 9482: 0082b949 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 9483: 012af7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 9484: 012a8e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 9485: 0120bdd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rsqrts_nf_s │ │ │ │ 9486: 012b8d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 9487: 0053f10d 308 FUNC GLOBAL DEFAULT 12 iommufd_backend_map_file_dma │ │ │ │ 9488: 012e46ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 9489: 012b1ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ - 9490: 0089e039 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ + 9490: 0089e069 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ 9491: 002b74fd 172 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ 9492: 012e5afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_WRITE_DSTATE │ │ │ │ 9493: 005cb089 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 9494: 008a1365 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 9494: 008a1395 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 9495: 012e4a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 9496: 012b2b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ 9497: 012099bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint32_d │ │ │ │ - 9498: 00777145 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 9498: 00777175 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ 9499: 005a4df9 156 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 9500: 012e5a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 9501: 012e528c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ - 9502: 00723e71 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 9503: 00762899 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 9502: 00723ea1 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ + 9503: 007628c9 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 9504: 012e3f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 9505: 012e3f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ 9506: 005b4e79 84 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 9507: 00826079 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 9507: 008260a9 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 9508: 012b3cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_WRITE_EVENT │ │ │ │ 9509: 012b588c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 9510: 011e77b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_with_syndrome │ │ │ │ 9511: 012e488a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 9512: 012a58d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 9513: 012e5f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 9514: 012e5010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ @@ -9524,830 +9524,830 @@ │ │ │ │ 9520: 012e47a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_TRANSLATION_WRITE_DSTATE │ │ │ │ 9521: 005565b5 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 9522: 012b4f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 9523: 01209ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint32_s │ │ │ │ 9524: 012e6060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 9525: 002cc2f1 228 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 9526: 012ba044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ - 9527: 0076d291 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 9527: 0076d2c1 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 9528: 012e4046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ 9529: 012b3acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_READ_EVENT │ │ │ │ - 9530: 00755781 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 9530: 007557b1 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 9531: 012ad7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ 9532: 005b551d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 9533: 012a5a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 9534: 012e5f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_DSTATE │ │ │ │ 9535: 00665a9d 92 FUNC GLOBAL DEFAULT 12 gen_gvec_saddlp │ │ │ │ 9536: 012e43c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 9537: 012e5d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 9538: 012b7ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ 9539: 011f76ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddu_scalarb │ │ │ │ 9540: 004a530d 4 FUNC GLOBAL DEFAULT 12 tpm_tis_write_data │ │ │ │ - 9541: 007a78f9 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 9542: 006cfa0d 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uf │ │ │ │ - 9543: 00764e01 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 9544: 00822ca5 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 9541: 007a7929 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 9542: 006cfa3d 232 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uf │ │ │ │ + 9543: 00764e31 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 9544: 00822cd5 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ 9545: 0059fd1d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ 9546: 012e654c 4 OBJECT GLOBAL DEFAULT 25 error_warn │ │ │ │ - 9547: 0081bd6d 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 9547: 0081bd9d 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 9548: 012e3fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ - 9549: 006cf661 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uh │ │ │ │ - 9550: 008567a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 9551: 008930c9 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 9549: 006cf691 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uh │ │ │ │ + 9550: 008567d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 9551: 008930f9 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 9552: 00573bfd 72 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ 9553: 00610585 228 FUNC GLOBAL DEFAULT 12 armv7m_load_kernel │ │ │ │ 9554: 011f7668 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddu_scalarh │ │ │ │ - 9555: 00827ea1 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 9556: 00851c89 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 9555: 00827ed1 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 9556: 00851cb9 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 9557: 012b83f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 9558: 00885cf5 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 9558: 00885d25 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 9559: 012bca2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 9560: 012e6906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 9561: 012e4b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 9562: 012e4c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 9563: 0085047d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 9563: 008504ad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 9564: 012e45d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 9565: 006bd1b9 154 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhb │ │ │ │ - 9566: 00712221 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ - 9567: 0067e9f9 136 FUNC GLOBAL DEFAULT 12 write_neon_element64 │ │ │ │ + 9565: 006bd1e9 154 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhb │ │ │ │ + 9566: 00712251 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 9567: 0067ea39 136 FUNC GLOBAL DEFAULT 12 write_neon_element64 │ │ │ │ 9568: 011e982c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_cc │ │ │ │ 9569: 012e5a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ 9570: 005b51a1 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 9571: 012b6c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 9572: 012e4da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 9573: 0039299d 194 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ - 9574: 006bd255 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhh │ │ │ │ + 9574: 006bd285 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhh │ │ │ │ 9575: 012bccdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 9576: 011f75e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddu_scalarw │ │ │ │ 9577: 005738d1 72 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 9578: 002c6c9d 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 9579: 00573281 132 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 9580: 012aa3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 9581: 012a57a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 9582: 00a77c44 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 9582: 00a77c74 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 9583: 012b12e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_AND_PCI_IDS_EVENT │ │ │ │ 9584: 012acf14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 9585: 012ba9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 9586: 012e614a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 9587: 012b7be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_SET_EVENT │ │ │ │ 9588: 012e5ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_READ_DSTATE │ │ │ │ 9589: 012e4d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 9590: 012e48aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 9591: 012ac194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 9592: 00554379 120 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 9593: 012b43d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ 9594: 0052b8a9 100 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 9595: 0074d75d 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 9595: 0074d78d 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 9596: 012a8860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ - 9597: 006bd311 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhw │ │ │ │ + 9597: 006bd341 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhw │ │ │ │ 9598: 012e449e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 9599: 012a79dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_READB_EVENT │ │ │ │ 9600: 002bd395 2764 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 9601: 002ec981 130 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 9602: 012e58ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ 9603: 005b4ba9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 9604: 0117a378 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 9605: 012e61dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 9606: 0076c02d 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 9606: 0076c05d 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 9607: 012ad6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 9608: 012e449a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 9609: 0082fef9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 9610: 0084cf69 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 9609: 0082ff29 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 9610: 0084cf99 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 9611: 002cb219 420 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ - 9612: 00807291 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 9612: 008072c1 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 9613: 005d8e69 220 FUNC GLOBAL DEFAULT 12 arm_set_cpu_off │ │ │ │ 9614: 002c5eb1 168 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 9615: 008223a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 9616: 00846199 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 9617: 0085b109 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 9615: 008223d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 9616: 008461c9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 9617: 0085b139 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 9618: 012008d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev16b │ │ │ │ - 9619: 006ca3ad 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfmulh │ │ │ │ + 9619: 006ca3dd 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfmulh │ │ │ │ 9620: 012bb5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 9621: 012aab08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 9622: 003269c1 40 FUNC GLOBAL DEFAULT 12 ptimer_transaction_begin │ │ │ │ 9623: 012b8c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 9624: 0089a6c9 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 9624: 0089a6f9 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 9625: 002e17cd 52 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ - 9626: 0066cf1d 96 FUNC GLOBAL DEFAULT 12 arm_gen_test_cc │ │ │ │ + 9626: 0066cf29 96 FUNC GLOBAL DEFAULT 12 arm_gen_test_cc │ │ │ │ 9627: 012b45b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 9628: 0043dc09 48 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 9629: 002d9151 260 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 9630: 00855479 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 9630: 008554a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 9631: 002c7531 100 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ 9632: 0059f589 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ - 9633: 006c3379 92 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsb │ │ │ │ - 9634: 00898bc1 96 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ + 9633: 006c33a9 92 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsb │ │ │ │ + 9634: 00898bf1 96 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ 9635: 012e54fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_PRE_SAVE_DSTATE │ │ │ │ - 9636: 006ca49d 236 FUNC GLOBAL DEFAULT 12 helper_mve_vfmuls │ │ │ │ - 9637: 008840c1 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 9636: 006ca4cd 236 FUNC GLOBAL DEFAULT 12 helper_mve_vfmuls │ │ │ │ + 9637: 008840f1 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 9638: 005bd7d5 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 9639: 00899581 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 9639: 008995b1 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ 9640: 00520235 62 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ - 9641: 006c33d5 92 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsh │ │ │ │ - 9642: 0077a965 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 9641: 006c3405 92 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsh │ │ │ │ + 9642: 0077a995 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ 9643: 012e603c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 9644: 012b32f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 9645: 002b2209 224 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 9646: 011e8ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_qsub16 │ │ │ │ 9647: 003af0c1 104 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 9648: 002ba26d 176 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ 9649: 005b2cad 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 9650: 011e7a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqshl │ │ │ │ 9651: 011f4674 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmvh │ │ │ │ 9652: 012e6044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 9653: 00588e15 168 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 9654: 005ced29 6 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_uint32 │ │ │ │ 9655: 011fa554 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullbh │ │ │ │ 9656: 012e5334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ - 9657: 006c3431 96 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsw │ │ │ │ + 9657: 006c3461 96 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsw │ │ │ │ 9658: 011df270 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 9659: 012b8a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 9660: 0077f991 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 9660: 0077f9c1 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 9661: 012a95e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 9662: 0077ae0d 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 9662: 0077ae3d 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 9663: 012e5fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 9664: 012e6026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 9665: 012a5954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 9666: 012e4960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 9667: 0120cdd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fabd_d │ │ │ │ 9668: 012a6698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ 9669: 012ba614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_POINTER_EVENT_EVENT │ │ │ │ 9670: 011f45f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmvs │ │ │ │ - 9671: 00855a55 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 9671: 00855a85 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ 9672: 0120ced8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fabd_h │ │ │ │ 9673: 012e5ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_READ_DSTATE │ │ │ │ - 9674: 0082a009 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 9675: 008146b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 9674: 0082a039 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 9675: 008146e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 9676: 012b9844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 9677: 012e3cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 9678: 00444d15 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ 9679: 011fa4d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullbw │ │ │ │ - 9680: 006d920d 142 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_d │ │ │ │ - 9681: 0077a921 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 9680: 006d923d 142 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_d │ │ │ │ + 9681: 0077a951 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 9682: 012b639c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 9683: 012aae48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 9684: 011dee50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 9685: 00815a31 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 9685: 00815a61 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 9686: 012ac6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ - 9687: 006d9105 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_h │ │ │ │ + 9687: 006d9135 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_h │ │ │ │ 9688: 012abbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ 9689: 005f6d05 60 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srll │ │ │ │ 9690: 012ab204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 9691: 012e4310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 9692: 003263f1 596 FUNC GLOBAL DEFAULT 12 ptimer_get_count │ │ │ │ 9693: 0120ce54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fabd_s │ │ │ │ 9694: 012e5458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_WRITE_DSTATE │ │ │ │ - 9695: 00749789 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 9695: 007497b9 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ 9696: 005a327d 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 9697: 008661d1 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 9698: 0086b799 98 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 9697: 00866201 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 9698: 0086b7c9 98 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 9699: 012e50e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 9700: 0043f8d9 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ 9701: 005a4dad 36 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 9702: 00841391 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 9702: 008413c1 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 9703: 00447cd5 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 9704: 00a77c08 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 9704: 00a77c38 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ 9705: 005f6d41 70 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srlq │ │ │ │ - 9706: 00889e1d 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ - 9707: 006d1dc9 84 FUNC GLOBAL DEFAULT 12 helper_lookup_cp_reg │ │ │ │ + 9706: 00889e4d 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 9707: 006d1df9 84 FUNC GLOBAL DEFAULT 12 helper_lookup_cp_reg │ │ │ │ 9708: 012a6c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 9709: 011f456c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmvh │ │ │ │ 9710: 002a64ed 264 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ - 9711: 006d9189 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_s │ │ │ │ + 9711: 006d91b9 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_s │ │ │ │ 9712: 012e4748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 9713: 012e484e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 9714: 012a5e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 9715: 005f6c65 158 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srlw │ │ │ │ 9716: 002b58e1 200 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 9717: 002b61f1 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 9718: 0117a990 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 9719: 006e9f95 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 9719: 006e9fc5 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 9720: 012e536a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 9721: 0082cfcd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 9722: 0084c8a1 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 9721: 0082cffd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 9722: 0084c8d1 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 9723: 012e5bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 9724: 012bc1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 9725: 012b2140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 9726: 011d996c 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 9727: 012aa340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 9728: 00506dad 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 9729: 00516c89 144 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 9730: 008284c9 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 9730: 008284f9 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 9731: 011f44e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmvs │ │ │ │ 9732: 012e4764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 9733: 00755eed 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ - 9734: 006d2de9 90 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_b │ │ │ │ + 9733: 00755f1d 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 9734: 006d2e19 90 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_b │ │ │ │ 9735: 012e473c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ 9736: 005ca141 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 9737: 0085ef31 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ - 9738: 006d43fd 212 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_d │ │ │ │ + 9737: 0085ef61 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 9738: 006d442d 212 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_d │ │ │ │ 9739: 010b0d28 52 OBJECT GLOBAL DEFAULT 21 vmstate_mphi_state │ │ │ │ 9740: 005bd851 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 9741: 00851d45 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ - 9742: 006c3491 80 FUNC GLOBAL DEFAULT 12 helper_mve_vminvub │ │ │ │ + 9741: 00851d75 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 9742: 006c34c1 80 FUNC GLOBAL DEFAULT 12 helper_mve_vminvub │ │ │ │ 9743: 00aa7504 52 OBJECT GLOBAL DEFAULT 21 vmstate_ptimer │ │ │ │ 9744: 002f63b1 224 FUNC GLOBAL DEFAULT 12 build_append_named_dword │ │ │ │ - 9745: 006d35e1 88 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_h │ │ │ │ + 9745: 006d3611 88 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_h │ │ │ │ 9746: 005caa15 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 9747: 0086af41 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 9747: 0086af71 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 9748: 0055bedd 276 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 9749: 012b23b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 9750: 006c34e1 80 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuh │ │ │ │ - 9751: 0087bdbd 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 9750: 006c3511 80 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuh │ │ │ │ + 9751: 0087bded 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 9752: 012e4bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 9753: 012b63bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 9754: 0043701d 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 9755: 012e4eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 9756: 012e4b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 9757: 012e5802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 9758: 0054c105 22 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 9759: 002f7365 100 FUNC GLOBAL DEFAULT 12 aml_land │ │ │ │ 9760: 004d0b41 236 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ 9761: 005b599d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 9762: 012a8640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 9763: 006c7ee9 80 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshl │ │ │ │ - 9764: 0085480d 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 9763: 006c7f19 80 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshl │ │ │ │ + 9764: 0085483d 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 9765: 002ba845 192 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ - 9766: 006d3f71 90 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_s │ │ │ │ + 9766: 006d3fa1 90 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_s │ │ │ │ 9767: 0057a5b1 40 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 9768: 007295f1 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 9768: 00729621 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 9769: 012e49de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 9770: 012e43ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 9771: 012b4044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_EVENT │ │ │ │ 9772: 012e5dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 9773: 00780b85 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 9773: 00780bb5 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 9774: 011df1ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 9775: 012a8308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 9776: 012bd618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 9777: 0071e985 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 9777: 0071e9b5 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 9778: 012ae900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 9779: 00748fd5 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ - 9780: 006c3531 84 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuw │ │ │ │ + 9779: 00749005 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 9780: 006c3561 84 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuw │ │ │ │ 9781: 0050880d 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 9782: 002fa555 356 FUNC GLOBAL DEFAULT 12 build_srat_pci_generic_initiator │ │ │ │ 9783: 012b29d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 9784: 012e3f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 9785: 012aabb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 9786: 01207520 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_b │ │ │ │ 9787: 012e3c82 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 9788: 012b5a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 9789: 01207394 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_d │ │ │ │ 9790: 0050676d 620 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 9791: 0121c3b4 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 9792: 012e45ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 9793: 00848601 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ - 9794: 006e1cf9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_b │ │ │ │ + 9793: 00848631 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 9794: 006e1d29 120 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_b │ │ │ │ 9795: 003335d5 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 9796: 0120749c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_h │ │ │ │ - 9797: 006e1e6d 176 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_d │ │ │ │ + 9797: 006e1e9d 176 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_d │ │ │ │ 9798: 012b1bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 9799: 012ba864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 9800: 012bd324 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 9801: 00729e6d 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 9802: 0083dbd9 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 9801: 00729e9d 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 9802: 0083dc09 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 9803: 002f462d 192 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 9804: 011dedcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ - 9805: 006e1d71 124 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_h │ │ │ │ + 9805: 006e1da1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_h │ │ │ │ 9806: 01215d28 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u16 │ │ │ │ 9807: 012a9ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 9808: 012e58f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ 9809: 005a3275 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ 9810: 0053005d 280 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ 9811: 004428d5 492 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ - 9812: 0085ed11 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 9812: 0085ed41 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 9813: 012b647c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 9814: 01177fbc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ 9815: 0052388d 564 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 9816: 012e5006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 9817: 01207418 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_s │ │ │ │ 9818: 012b8d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 9819: 012e4fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 9820: 0030360d 152 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 9821: 0083576d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 9822: 006d205d 100 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg │ │ │ │ - 9823: 0071e739 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 9824: 006c4a45 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sb │ │ │ │ - 9825: 006e1ded 128 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_s │ │ │ │ - 9826: 007337e9 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 9821: 0083579d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 9822: 006d208d 100 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg │ │ │ │ + 9823: 0071e769 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 9824: 006c4a75 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sb │ │ │ │ + 9825: 006e1e1d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_s │ │ │ │ + 9826: 00733819 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 9827: 0117a458 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 9828: 0085f5e9 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 9828: 0085f619 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ 9829: 00380c21 62 FUNC GLOBAL DEFAULT 12 smbus_send_byte │ │ │ │ - 9830: 00838269 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 9831: 0086fa7d 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 9830: 00838299 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 9831: 0086faad 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 9832: 012e5ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 9833: 005b6c89 64 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ - 9834: 006c4b09 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sh │ │ │ │ + 9834: 006c4b39 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sh │ │ │ │ 9835: 012e5e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 9836: 012e58aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 9837: 008434e5 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 9837: 00843515 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 9838: 002c6c5d 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 9839: 007b8dcd 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ - 9840: 007805a5 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 9839: 007b8dfd 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 9840: 007805d5 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 9841: 002a50a9 78 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 9842: 003b78d9 6 FUNC GLOBAL DEFAULT 12 led_get_intensity │ │ │ │ 9843: 002c979d 16 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 9844: 00447289 50 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 9845: 012e53c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_READ_DSTATE │ │ │ │ 9846: 012e5e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 9847: 0043e1c1 312 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ 9848: 012b37e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_ENTER_RESET_EVENT │ │ │ │ - 9849: 0083d8b1 224 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 9849: 0083d8e1 224 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 9850: 012e42e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ 9851: 005b506d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 9852: 008062ed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 9853: 007e79fd 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 9852: 0080631d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 9853: 007e7a2d 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 9854: 012bcbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 9855: 0082ffad 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 9855: 0082ffdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ 9856: 0052c3e5 296 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 9857: 00329c21 616 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 9858: 012e4fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ 9859: 012b3b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_RESET_EVENT │ │ │ │ - 9860: 0089f885 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 9860: 0089f8b5 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 9861: 005bd555 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 9862: 012e5cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 9863: 012aa0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 9864: 012b2dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 9865: 012a73d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 9866: 012e490e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 9867: 005f78dd 92 FUNC GLOBAL DEFAULT 12 helper_neon_shl_s16 │ │ │ │ - 9868: 006d6ded 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_d │ │ │ │ + 9868: 006d6e1d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_d │ │ │ │ 9869: 012e4184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_WRITE_MMIO_DSTATE │ │ │ │ 9870: 012b82d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ - 9871: 006c4bdd 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sw │ │ │ │ + 9871: 006c4c0d 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sw │ │ │ │ 9872: 012e504a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 9873: 012af8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 9874: 0072e469 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 9874: 0072e499 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 9875: 0050069d 156 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 9876: 003699ed 48 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 9877: 002c526d 146 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 9878: 012e4b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ - 9879: 006d6ced 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_h │ │ │ │ + 9879: 006d6d1d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_h │ │ │ │ 9880: 005ff861 32 FUNC GLOBAL DEFAULT 12 helper_bfcvt │ │ │ │ 9881: 011f2cac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltsb │ │ │ │ 9882: 012e4ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 9883: 00437159 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 9884: 012e5976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_INTX_EOI_DSTATE │ │ │ │ 9885: 012aeb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 9886: 012e4218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 9887: 012e45b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 9888: 00888811 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 9888: 00888841 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 9889: 012e3bf0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 9890: 00397021 524 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 9891: 011f2c28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltsh │ │ │ │ 9892: 012ad4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 9893: 0070f4c9 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 9893: 0070f4f9 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 9894: 012b3444 16 OBJECT GLOBAL DEFAULT 24 hw_sensor_trace_events │ │ │ │ - 9895: 006d6d6d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_s │ │ │ │ + 9895: 006d6d9d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_s │ │ │ │ 9896: 00368d39 712 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ - 9897: 00701701 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ + 9897: 00701731 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 9898: 012e558c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 9899: 012e56cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 9900: 012b3adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_START_STOP_EVENT │ │ │ │ 9901: 005041cd 140 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 9902: 00832b09 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 9903: 0084c745 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 9902: 00832b39 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 9903: 0084c775 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 9904: 01155dd4 52 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 9905: 00825e21 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 9906: 0081d555 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 9905: 00825e51 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 9906: 0081d585 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ 9907: 005b5b21 320 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 9908: 012e41dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 9909: 0070d045 544 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 9910: 007e2f39 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 9909: 0070d075 544 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 9910: 007e2f69 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 9911: 012e4358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 9912: 012e4390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 9913: 005fba15 8 FUNC GLOBAL DEFAULT 12 helper_neon_widen_u16 │ │ │ │ 9914: 012e3fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 9915: 012ba2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 9916: 0055c2dd 192 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 9917: 012b58cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 9918: 0074606d 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 9919: 0087ac45 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 9918: 0074609d 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 9919: 0087ac75 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 9920: 012b76ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 9921: 00886129 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 9921: 00886159 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ 9922: 01215c20 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u32 │ │ │ │ - 9923: 0083fec1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 9923: 0083fef1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 9924: 012ab7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ 9925: 0120d610 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_d │ │ │ │ - 9926: 0088cf29 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 9926: 0088cf59 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ 9927: 012af610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 9928: 012bce54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 9929: 005bd8d1 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 9930: 012e52c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 9931: 007301ad 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 9931: 007301dd 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 9932: 0120d718 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_h │ │ │ │ 9933: 0055ff6d 44 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ 9934: 012e4566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_CONFIG_READ_DSTATE │ │ │ │ - 9935: 0081b329 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 9936: 007a7b0d 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 9935: 0081b359 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 9936: 007a7b3d 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 9937: 012e4d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 9938: 002c5775 60 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ - 9939: 0089c941 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ + 9939: 0089c971 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ 9940: 012e4e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 9941: 012e5cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 9942: 012c2270 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 9943: 012b8cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ 9944: 012a5c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_EVENT │ │ │ │ - 9945: 0081ef9d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 9945: 0081efcd 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 9946: 012ad8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 9947: 012b0f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 9948: 005b8939 12 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 9949: 006c47f1 178 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_ub │ │ │ │ - 9950: 00812fcd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 9949: 006c4821 178 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_ub │ │ │ │ + 9950: 00812ffd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 9951: 012e534e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ - 9952: 007d0435 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 9952: 007d0465 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 9953: 012a9d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 9954: 011ff9e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_sh │ │ │ │ 9955: 012a9e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 9956: 0080d9ad 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 9956: 0080d9dd 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ 9957: 0120d694 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_s │ │ │ │ - 9958: 00727289 288 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ + 9958: 007272b9 288 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ 9959: 002c97ad 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 9960: 009f4124 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 9960: 009f4154 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 9961: 002bada5 200 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 9962: 0089a529 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 9962: 0089a559 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 9963: 00433235 1644 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ - 9964: 0085b48d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 9965: 0089a925 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ - 9966: 006c48a5 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uh │ │ │ │ + 9964: 0085b4bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 9965: 0089a955 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 9966: 006c48d5 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uh │ │ │ │ 9967: 003b01f9 48 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 9968: 00731625 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 9968: 00731655 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 9969: 004457b9 320 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 9970: 00804149 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 9970: 00804179 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 9971: 012e402e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 9972: 002e1221 56 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 9973: 00789ce9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ - 9974: 00825a61 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 9973: 00789d19 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 9974: 00825a91 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 9975: 011df168 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 9976: 0038f6d1 74 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 9977: 003b49c9 544 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 9978: 007f624d 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 9978: 007f627d 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ 9979: 0051fc01 48 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 9980: 012e3e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_UNPLUG_FN_DSTATE │ │ │ │ 9981: 012a9254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 9982: 011ff8dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_ss │ │ │ │ 9983: 0117b198 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 9984: 007352e1 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 9984: 00735311 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 9985: 012e5662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 9986: 00306c2d 2 FUNC GLOBAL DEFAULT 12 build_ipmi_dev_aml │ │ │ │ 9987: 012b2a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 9988: 00857279 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 9988: 008572a9 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 9989: 0041ab39 152 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 9990: 012a6f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ - 9991: 006c4975 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uw │ │ │ │ + 9991: 006c49a5 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uw │ │ │ │ 9992: 012e59da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ 9993: 005fb105 28 FUNC GLOBAL DEFAULT 12 helper_neon_sub_u8 │ │ │ │ 9994: 011ded48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 9995: 005fb389 66 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s16 │ │ │ │ 9996: 011f2ba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltub │ │ │ │ 9997: 004ac229 6 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 9998: 012a6390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 9999: 0078a7f1 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 10000: 0076e099 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 9999: 0078a821 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 10000: 0076e0c9 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 10001: 012a5b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 10002: 012e3f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ 10003: 005c4a9d 152 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ 10004: 004efe4d 144 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 10005: 012af0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 10006: 011f2b20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltuh │ │ │ │ 10007: 012b9494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ 10008: 005fa509 168 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u16 │ │ │ │ - 10009: 0073aeed 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 10009: 0073af1d 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 10010: 00574ded 212 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 10011: 012e5016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 10012: 0058813d 124 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 10013: 012bd274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 10014: 012e6218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 10015: 00843045 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 10016: 00805ba1 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 10017: 0086528d 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 10018: 0082241d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 10015: 00843075 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 10016: 00805bd1 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 10017: 008652bd 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 10018: 0082244d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 10019: 0120494c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sminp_b │ │ │ │ 10020: 012add04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 10021: 012ab794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 10022: 007812d9 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 10022: 00781309 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ 10023: 011ff6cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtb_hs │ │ │ │ - 10024: 006d073d 44 FUNC GLOBAL DEFAULT 12 raise_exception_ra │ │ │ │ - 10025: 007e1f7d 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 10026: 007eedcd 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 10024: 006d076d 44 FUNC GLOBAL DEFAULT 12 raise_exception_ra │ │ │ │ + 10025: 007e1fad 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 10026: 007eedfd 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 10027: 012e516e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 10028: 012b710c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 10029: 011fcc84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltsb │ │ │ │ 10030: 012bc488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 10031: 0083cbf1 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 10031: 0083cc21 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 10032: 012e6868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ 10033: 012048c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sminp_h │ │ │ │ - 10034: 00892a79 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 10034: 00892aa9 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 10035: 011fcc00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltsh │ │ │ │ 10036: 012e4efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 10037: 012e446e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ - 10038: 006d0d51 572 FUNC GLOBAL DEFAULT 12 helper_wfit │ │ │ │ + 10038: 006d0d81 572 FUNC GLOBAL DEFAULT 12 helper_wfit │ │ │ │ 10039: 00587b99 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 10040: 012e4470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 10041: 0087abad 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ - 10042: 008a252d 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ - 10043: 0086cf71 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 10041: 0087abdd 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 10042: 008a255d 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 10043: 0086cfa1 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 10044: 005821ad 200 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 10045: 0088d719 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 10045: 0088d749 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 10046: 005d1765 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_memory_vaddr │ │ │ │ - 10047: 0085b8a1 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 10047: 0085b8d1 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 10048: 00399561 140 FUNC GLOBAL DEFAULT 12 ps2_mouse_fake_event │ │ │ │ 10049: 012a7010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 10050: 012e58fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 10051: 01204844 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sminp_s │ │ │ │ 10052: 012aa300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 10053: 003331f9 68 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 10054: 012e5546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 10055: 012e4014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ - 10056: 00890275 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 10056: 008902a5 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 10057: 011eab40 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_macsw │ │ │ │ 10058: 00589295 16 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 10059: 012e4b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 10060: 012e4cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 10061: 012e5c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 10062: 012bc008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ 10063: 005cce8d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_le_mmu │ │ │ │ - 10064: 0081f229 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 10065: 00763b61 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 10064: 0081f259 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 10065: 00763b91 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 10066: 011fcb7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltsw │ │ │ │ 10067: 00437295 192 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 10068: 00572185 204 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 10069: 00825041 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 10070: 0085ad49 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 10069: 00825071 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 10070: 0085ad79 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 10071: 012bc7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 10072: 0117b238 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 10073: 012a73e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 10074: 012bda5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 10075: 012ad844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 10076: 011ff960 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_uh │ │ │ │ 10077: 012e636c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 10078: 012e5f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 10079: 012ad9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 10080: 00830061 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 10080: 00830091 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 10081: 012e5968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 10082: 00734d51 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 10082: 00734d81 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ 10083: 0059fa05 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 10084: 012e6872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 10085: 012e5e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 10086: 007ff2e5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 10086: 007ff315 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 10087: 011f6564 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlashb │ │ │ │ 10088: 012e5df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ 10089: 0059fc8d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 10090: 011ff858 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_us │ │ │ │ 10091: 012e53d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_DSTATE │ │ │ │ 10092: 011e2054 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ 10093: 012c1a6c 4 OBJECT GLOBAL DEFAULT 25 smbios_table_max │ │ │ │ - 10094: 00887bdd 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 10094: 00887c0d 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 10095: 011f64e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlashh │ │ │ │ 10096: 004a5311 52 FUNC GLOBAL DEFAULT 12 tpm_tis_get_tpm_version │ │ │ │ 10097: 012e5292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 10098: 0053247d 112 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 10099: 005b9ba5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ 10100: 005fb3cd 22 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s32 │ │ │ │ 10101: 01215b18 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u64 │ │ │ │ - 10102: 00822369 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 10103: 00822d65 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 10102: 00822399 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 10103: 00822d95 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 10104: 012e4938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ - 10105: 00a77bfc 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 10105: 00a77c2c 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 10106: 012e4cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 10107: 012e56d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ - 10108: 00a6e8dc 4 OBJECT GLOBAL DEFAULT 14 tiogapass_bmc_fruid_len │ │ │ │ + 10108: 00a6e90c 4 OBJECT GLOBAL DEFAULT 14 tiogapass_bmc_fruid_len │ │ │ │ 10109: 002c6b19 14 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 10110: 01185348 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 10111: 005025d1 160 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 10112: 005fa861 84 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u32 │ │ │ │ 10113: 012b2f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 10114: 012e5648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 10115: 012a7eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INSERT_EVENT │ │ │ │ 10116: 00420c9d 826 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 10117: 0089bd31 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 10117: 0089bd61 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 10118: 011f645c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlashw │ │ │ │ 10119: 012af930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 10120: 012e46c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 10121: 00575499 70 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 10122: 0117af10 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 10123: 012aeb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 10124: 005b8945 32 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 10125: 01216880 132 OBJECT GLOBAL DEFAULT 24 helper_info_fjcvtzs │ │ │ │ 10126: 012e6272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ - 10127: 0071e98d 12 FUNC GLOBAL DEFAULT 12 target_info │ │ │ │ + 10127: 0071e9bd 12 FUNC GLOBAL DEFAULT 12 target_info │ │ │ │ 10128: 012e637a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 10129: 0058a265 228 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ 10130: 011e9a3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_cpsr_write │ │ │ │ - 10131: 007ffff9 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 10131: 00800029 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ 10132: 0059f95d 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 10133: 012e62d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 10134: 009d2204 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 10134: 009d2234 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 10135: 012b1180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 10136: 005f8111 156 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_b │ │ │ │ 10137: 011e4d30 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ 10138: 011fcaf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltub │ │ │ │ 10139: 005f848d 254 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_d │ │ │ │ - 10140: 0088eaa1 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 10140: 0088ead1 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ 10141: 012a5854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 10142: 00537f5d 164 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string_array │ │ │ │ 10143: 005f8215 156 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_h │ │ │ │ 10144: 012ab144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ 10145: 00665229 76 FUNC GLOBAL DEFAULT 12 gen_gvec_uqsub_qc │ │ │ │ - 10146: 00734305 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 10147: 0076e945 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 10146: 00734335 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 10147: 0076e975 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 10148: 011fca74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltuh │ │ │ │ 10149: 012b9464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 10150: 012aa60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 10151: 012e55fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 10152: 007328b1 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 10152: 007328e1 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 10153: 012e6920 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 10154: 0057a65d 42 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 10155: 0080d541 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 10155: 0080d571 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 10156: 002b5bfd 128 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 10157: 012e5d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 10158: 00804f29 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 10158: 00804f59 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ 10159: 012ba534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_EVENT │ │ │ │ - 10160: 0080fbb5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 10160: 0080fbe5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 10161: 005f834d 158 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_s │ │ │ │ 10162: 012e460a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 10163: 011eabc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_macuw │ │ │ │ 10164: 012ac314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 10165: 00809d7d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 10166: 0077a701 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 10165: 00809dad 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 10166: 0077a731 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 10167: 005d113d 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 10168: 012ba0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 10169: 012a6db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 10170: 011fc9f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltuw │ │ │ │ 10171: 012e5540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ - 10172: 00898fbd 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 10172: 00898fed 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 10173: 012b9584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 10174: 012e4e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 10175: 012e630a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 10176: 006c9bfd 100 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegb │ │ │ │ - 10177: 007f3301 860 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 10176: 006c9c2d 100 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegb │ │ │ │ + 10177: 007f3331 860 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ 10178: 012e422a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 10179: 0080c9bd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 10179: 0080c9ed 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 10180: 005ccdc5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_le_mmu │ │ │ │ 10181: 012e68f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ - 10182: 006c9c61 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegh │ │ │ │ + 10182: 006c9c91 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegh │ │ │ │ 10183: 012e4dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 10184: 0082a2b1 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 10184: 0082a2e1 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 10185: 012e44c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 10186: 0072ca85 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 10186: 0072cab5 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 10187: 005b9215 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 10188: 012af1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 10189: 012e56c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ 10190: 005b50e9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 10191: 002c70b1 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 10192: 012ac084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ 10193: 011fb1b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhb │ │ │ │ - 10194: 0089c679 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ - 10195: 006c9ced 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegw │ │ │ │ + 10194: 0089c6a9 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ + 10195: 006c9d1d 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegw │ │ │ │ 10196: 0044072d 224 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 10197: 012e508e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 10198: 012ab264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 10199: 012a7350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ 10200: 011fb130 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhh │ │ │ │ - 10201: 00875305 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 10201: 00875335 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 10202: 012e689a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ 10203: 005d6af9 60 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vserr │ │ │ │ - 10204: 0070f9c5 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ - 10205: 007f8b0d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 10204: 0070f9f5 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 10205: 007f8b3d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ 10206: 012e4df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 10207: 012b7cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_EVENT │ │ │ │ - 10208: 006bcd21 212 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270b │ │ │ │ + 10208: 006bcd51 212 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270b │ │ │ │ 10209: 0058493d 138 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 10210: 012e56a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 10211: 012b2f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 10212: 012b687c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 10213: 005859c5 172 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 10214: 012b58dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 10215: 012e5b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 10216: 012a5ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 10217: 0089ad55 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 10217: 0089ad85 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 10218: 012e43c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ 10219: 012e3c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ - 10220: 006bcdf5 248 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270h │ │ │ │ + 10220: 006bce25 248 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270h │ │ │ │ 10221: 012e4942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 10222: 012e4c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 10223: 0073dd65 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 10223: 0073dd95 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 10224: 012e54f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PPI_MEMSET_DSTATE │ │ │ │ 10225: 012a6fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 10226: 012e3d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 10227: 012e496c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ 10228: 011fb0ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhw │ │ │ │ 10229: 012e4c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 10230: 0085e1f5 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 10230: 0085e225 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ 10231: 005a47c9 52 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 10232: 00442859 124 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 10233: 00665cbd 100 FUNC GLOBAL DEFAULT 12 gen_gvec_urecpe │ │ │ │ - 10234: 006ceaa1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalarh │ │ │ │ + 10234: 006cead1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalarh │ │ │ │ 10235: 005361a1 48 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 10236: 012e3c33 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 10237: 012e4994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ 10238: 005a01f1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 10239: 011fa86c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhb │ │ │ │ 10240: 012abd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 10241: 007f1e41 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 10241: 007f1e71 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 10242: 012bb054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ - 10243: 006bceed 268 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270w │ │ │ │ - 10244: 00721de9 176 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ + 10243: 006bcf1d 268 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270w │ │ │ │ + 10244: 00721e19 176 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ 10245: 002f7555 12 FUNC GLOBAL DEFAULT 12 aml_subtract │ │ │ │ - 10246: 0072b055 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 10246: 0072b085 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ 10247: 0033d611 520 FUNC GLOBAL DEFAULT 12 cxl_process_cci_message │ │ │ │ - 10248: 007353a1 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 10248: 007353d1 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ 10249: 011fa7e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhh │ │ │ │ 10250: 003eda91 72 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 10251: 012a83e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ - 10252: 006cec99 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalars │ │ │ │ + 10252: 006cecc9 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalars │ │ │ │ 10253: 012e4666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 10254: 012aab48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 10255: 0056f375 128 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ 10256: 012e5fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CTL_WRITE_DSTATE │ │ │ │ 10257: 012e43f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 10258: 0080d019 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 10258: 0080d049 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ 10259: 005fa8b5 232 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u64 │ │ │ │ - 10260: 009f5278 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 10260: 009f52a8 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 10261: 002c356d 288 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 10262: 012a9644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 10263: 012e433e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ - 10264: 006d2319 84 FUNC GLOBAL DEFAULT 12 helper_shl_cc │ │ │ │ + 10264: 006d2349 84 FUNC GLOBAL DEFAULT 12 helper_shl_cc │ │ │ │ 10265: 00530c5d 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 10266: 007ff9fd 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 10266: 007ffa2d 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 10267: 011fa764 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhw │ │ │ │ 10268: 012b8434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 10269: 003ca8e5 28 FUNC GLOBAL DEFAULT 12 omap_clk_adduser │ │ │ │ 10270: 012e52da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ 10271: 005a475d 54 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 10272: 012b1e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 10273: 011e4cac 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 10274: 005b928d 124 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 10275: 0087e911 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 10275: 0087e941 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 10276: 012aa250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 10277: 011f0264 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplt_scalarb │ │ │ │ 10278: 012ae870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 10279: 012b44f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 10280: 002ff645 592 FUNC GLOBAL DEFAULT 12 nvdimm_plug │ │ │ │ 10281: 012bd330 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 10282: 012ac414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 10283: 012e4d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 10284: 012e690e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 10285: 012a7abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_EVENT │ │ │ │ 10286: 012b666c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_EVENT │ │ │ │ 10287: 012ba594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 10288: 007fbb55 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 10288: 007fbb85 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 10289: 011f01e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplt_scalarh │ │ │ │ 10290: 00443229 176 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 10291: 012a6e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 10292: 012e45e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 10293: 012aa7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 10294: 012b30d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 10295: 006656c9 100 FUNC GLOBAL DEFAULT 12 gen_gvec_srhadd │ │ │ │ 10296: 005848b1 20 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 10297: 012a9e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 10298: 012e47c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 10299: 007295d1 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 10299: 00729601 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ 10300: 005ce141 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_be │ │ │ │ - 10301: 0085fc91 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 10301: 0085fcc1 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 10302: 005bdb61 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 10303: 002b4b41 184 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ - 10304: 0086bcd9 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 10304: 0086bd09 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 10305: 012ad474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 10306: 002afcc1 328 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ - 10307: 006d5dcd 118 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_d │ │ │ │ + 10307: 006d5dfd 118 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_d │ │ │ │ 10308: 012a8a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 10309: 012ba8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 10310: 00807eb9 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 10310: 00807ee9 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 10311: 005d7dc9 44 FUNC GLOBAL DEFAULT 12 kvm_arm_steal_time_finalize │ │ │ │ 10312: 012a8c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ - 10313: 008919ed 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 10313: 00891a1d 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 10314: 012e6156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 10315: 011f015c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplt_scalarw │ │ │ │ 10316: 005fe731 340 FUNC GLOBAL DEFAULT 12 define_tlb_insn_regs │ │ │ │ - 10317: 006d5c71 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_h │ │ │ │ + 10317: 006d5ca1 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_h │ │ │ │ 10318: 003b5db1 128 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 10319: 012b93f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 10320: 003ec1c1 60 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ 10321: 012e58b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_DSTATE │ │ │ │ 10322: 012b599c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 10323: 0121934c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosls_round_to_zero │ │ │ │ 10324: 012e459a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 10325: 002bc261 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ - 10326: 00783575 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 10326: 007835a5 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 10327: 012b4d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 10328: 00899545 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 10328: 00899575 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 10329: 012e518e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 10330: 012e588e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_DSTATE │ │ │ │ 10331: 012e6148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ - 10332: 006d5ce5 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_s │ │ │ │ + 10332: 006d5d15 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_s │ │ │ │ 10333: 00541929 96 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 10334: 002d8185 172 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 10335: 012e4b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 10336: 0041abd1 184 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 10337: 012e5fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 10338: 012b040c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 10339: 012e54ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_DSTATE │ │ │ │ 10340: 0033214d 1604 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 10341: 005754e1 400 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 10342: 008327f1 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 10342: 00832821 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ 10343: 005f7675 10 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdswl │ │ │ │ 10344: 011f6b94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlab │ │ │ │ 10345: 012abb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 10346: 012e4864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 10347: 006436d9 220 FUNC GLOBAL DEFAULT 12 arm_write_bootloader │ │ │ │ 10348: 012e5370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 10349: 012b0e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ @@ -10366,19 +10366,19 @@ │ │ │ │ 10362: 012e4c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 10363: 012e68ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 10364: 012e3dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 10365: 005d3991 172 FUNC GLOBAL DEFAULT 12 arm_restore_state_to_opc │ │ │ │ 10366: 012b510c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 10367: 004ad7e5 202 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 10368: 012b8f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 10369: 007ad9f9 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 10370: 00767545 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ - 10371: 0088d5e5 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 10369: 007ada29 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 10370: 00767575 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 10371: 0088d615 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ 10372: 00597389 160 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 10373: 0080b755 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 10373: 0080b785 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 10374: 012e4dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 10375: 002afad1 240 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 10376: 012b5bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ 10377: 002e4a51 220 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 10378: 005170e9 20 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ 10379: 012059cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmlsl_idx │ │ │ │ 10380: 005cec95 50 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ @@ -10389,44 +10389,44 @@ │ │ │ │ 10385: 012bb024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 10386: 011f6a8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaw │ │ │ │ 10387: 0117b068 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 10388: 012acdb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 10389: 012e40f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_DSTATE │ │ │ │ 10390: 012bcf64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_EVENT │ │ │ │ 10391: 0052a92d 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 10392: 007423e9 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 10393: 00729605 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 10392: 00742419 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 10393: 00729635 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 10394: 012ba064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 10395: 0120a724 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_b │ │ │ │ 10396: 00518631 468 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 10397: 002b4bf9 180 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 10398: 00842c5d 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 10399: 00748ebd 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 10398: 00842c8d 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 10399: 00748eed 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 10400: 012e5e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ - 10401: 006f2f75 208 FUNC GLOBAL DEFAULT 12 armv7m_nvic_get_pending_irq_info │ │ │ │ + 10401: 006f2fa5 208 FUNC GLOBAL DEFAULT 12 armv7m_nvic_get_pending_irq_info │ │ │ │ 10402: 011de1f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ 10403: 0120a598 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_d │ │ │ │ - 10404: 00851635 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 10404: 00851665 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 10405: 012e4a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 10406: 0120a6a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_h │ │ │ │ 10407: 012e62c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 10408: 007b3f5d 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 10409: 00802d95 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 10408: 007b3f8d 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 10409: 00802dc5 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ 10410: 0059d0b9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 10411: 00316491 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_blk │ │ │ │ 10412: 012bc990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 10413: 012e47e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 10414: 008519b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 10414: 008519e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 10415: 012e41ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_GET_PTE_DSTATE │ │ │ │ 10416: 012e623a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ - 10417: 0084db65 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ + 10417: 0084db95 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ 10418: 012b10bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 10419: 0086ab61 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 10419: 0086ab91 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ 10420: 012e40e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_RMV_READ_DSTATE │ │ │ │ - 10421: 0085c97d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 10421: 0085c9ad 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 10422: 012ae810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 10423: 002d6bd5 36 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 10424: 012e3f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 10425: 012e41e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 10426: 012e40cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_0_DSTATE │ │ │ │ 10427: 0120a61c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_s │ │ │ │ 10428: 011dde54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ @@ -10435,106 +10435,106 @@ │ │ │ │ 10431: 0117b8a0 12 OBJECT GLOBAL DEFAULT 21 YankInstanceType_lookup │ │ │ │ 10432: 00517225 100 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event_common │ │ │ │ 10433: 012e463e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 10434: 012b8a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 10435: 005b9309 142 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 10436: 012e5b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 10437: 012e5828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ - 10438: 0071e8ed 96 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ - 10439: 00899f51 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 10438: 0071e91d 96 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ + 10439: 00899f81 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 10440: 012e5b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ 10441: 005c4e11 292 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 10442: 012af2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 10443: 0085d271 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ - 10444: 0089c199 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ + 10443: 0085d2a1 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 10444: 0089c1c9 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ 10445: 012e3fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 10446: 012e5956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 10447: 00586819 104 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ - 10448: 00782305 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 10448: 00782335 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 10449: 012b8844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ 10450: 005cded1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorq_be │ │ │ │ - 10451: 00791a2d 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 10451: 00791a5d 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 10452: 012e58de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 10453: 0051a95d 58 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 10454: 002f82d9 100 FUNC GLOBAL DEFAULT 12 aml_equal │ │ │ │ 10455: 012e59c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ 10456: 002c09a5 44 FUNC GLOBAL DEFAULT 12 helper_uqaddsubx │ │ │ │ 10457: 012a778c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_WRITE_EVENT │ │ │ │ - 10458: 006d5d59 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_rpres_s │ │ │ │ + 10458: 006d5d89 116 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_rpres_s │ │ │ │ 10459: 012e541e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_READ_DSTATE │ │ │ │ - 10460: 00702e11 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 10460: 00702e41 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 10461: 012a59c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 10462: 012ad414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ 10463: 005ffc6d 92 FUNC GLOBAL DEFAULT 12 helper_vfp_tould_round_to_zero │ │ │ │ 10464: 005bc4d9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 10465: 01177f80 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 10466: 004deded 48 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ - 10467: 008430d1 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ - 10468: 006f2a39 6 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending_derived │ │ │ │ - 10469: 0082bf71 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 10467: 00843101 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 10468: 006f2a69 6 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending_derived │ │ │ │ + 10469: 0082bfa1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 10470: 012a7efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_LOOKUP_MISS_EVENT │ │ │ │ 10471: 012a9004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 10472: 00730b59 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 10472: 00730b89 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 10473: 012a7000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 10474: 012adc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 10475: 012b96d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ - 10476: 00731c01 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 10477: 00712309 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 10476: 00731c31 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 10477: 00712339 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 10478: 012a8d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ 10479: 0059d1e1 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 10480: 00731b65 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 10480: 00731b95 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 10481: 012e53c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TMP105_READ_DSTATE │ │ │ │ 10482: 012e49d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 10483: 012e3e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 10484: 012e4826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 10485: 00549671 228 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 10486: 002dc2e5 94 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 10487: 012ad684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ 10488: 012b3a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_EVENT │ │ │ │ - 10489: 0085552d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ - 10490: 0083df49 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 10489: 0085555d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 10490: 0083df79 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ 10491: 012e5456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_RESET_DSTATE │ │ │ │ 10492: 012e5514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_DSTATE │ │ │ │ - 10493: 0089929d 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 10493: 008992cd 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ 10494: 005cbea5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 10495: 0075ebf9 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 10495: 0075ec29 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 10496: 012b8ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 10497: 00885819 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 10497: 00885849 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ 10498: 002c0f1d 30 FUNC GLOBAL DEFAULT 12 helper_uhaddsubx │ │ │ │ 10499: 012b556c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 10500: 0085a599 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 10501: 007faa1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 10502: 008610e1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 10500: 0085a5c9 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 10501: 007faa4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 10502: 00861111 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 10503: 012b9ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 10504: 012bc448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 10505: 005321e1 6 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ - 10506: 0088dbc5 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 10506: 0088dbf5 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 10507: 011e8830 132 OBJECT GLOBAL DEFAULT 24 helper_info_shadd16 │ │ │ │ 10508: 012e49b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 10509: 012e545a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_READ_DSTATE │ │ │ │ 10510: 012e457c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 10511: 0084e9cd 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 10511: 0084e9fd 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 10512: 004aeb65 380 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 10513: 012e5e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 10514: 002bbf45 276 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 10515: 00456179 236 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ 10516: 011e79c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqrshll48 │ │ │ │ - 10517: 007fd735 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ - 10518: 0083d3f9 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 10519: 00891889 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 10517: 007fd765 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 10518: 0083d429 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 10519: 008918b9 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 10520: 012e4d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ - 10521: 00a6e8cc 4 OBJECT GLOBAL DEFAULT 14 yosemitev2_bmc_fruid_len │ │ │ │ + 10521: 00a6e8fc 4 OBJECT GLOBAL DEFAULT 14 yosemitev2_bmc_fruid_len │ │ │ │ 10522: 012e4006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 10523: 00870ecd 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 10523: 00870efd 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 10524: 012a4eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 10525: 012e5ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ 10526: 012ba524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_EVENT │ │ │ │ 10527: 0051cd79 96 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ 10528: 011f057c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphi_scalarb │ │ │ │ - 10529: 00785a7d 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 10529: 00785aad 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 10530: 012e43fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 10531: 011efbb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgeh │ │ │ │ 10532: 012b573c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 10533: 012ad4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 10534: 012a6918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 10535: 011f04f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphi_scalarh │ │ │ │ 10536: 012e4bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ @@ -10546,96 +10546,96 @@ │ │ │ │ 10542: 002b4cad 176 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 10543: 012e4050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 10544: 012ad7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 10545: 011efb2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpges │ │ │ │ 10546: 01177c84 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 10547: 012ab6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 10548: 012e6850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 10549: 0083a619 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ - 10550: 0072383d 128 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 10551: 009b1508 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 10549: 0083a649 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 10550: 0072386d 128 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ + 10551: 009b1538 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 10552: 012a8f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ 10553: 011ff7d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtb_sh │ │ │ │ - 10554: 0082bb25 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 10554: 0082bb55 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ 10555: 005a0441 112 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 10556: 00558d69 52 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 10557: 012e44a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 10558: 002c6265 136 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ 10559: 005b3115 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 10560: 012e4c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 10561: 00444ba1 144 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 10562: 00892695 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 10562: 008926c5 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 10563: 011f0474 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphi_scalarw │ │ │ │ 10564: 012a62c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 10565: 005b9e39 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 10566: 012e5494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_READ_DSTATE │ │ │ │ 10567: 012e40b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_DSTATE │ │ │ │ 10568: 0121b5d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_preserve_fp_state │ │ │ │ - 10569: 00831071 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 10570: 008221c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 10569: 008310a1 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 10570: 008221f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 10571: 012e4408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 10572: 009f415c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 10572: 009f418c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 10573: 012e4934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 10574: 0041f159 1356 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 10575: 012b5e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 10576: 011e20d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 10577: 005fbb59 94 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u16 │ │ │ │ 10578: 012b3724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_TRANSFER_EVENT │ │ │ │ 10579: 012e463a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 10580: 012b585c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 10581: 00537779 192 FUNC GLOBAL DEFAULT 12 create_device_tree │ │ │ │ 10582: 012e483e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 10583: 012e3e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ 10584: 004f010d 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ - 10585: 00892df9 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 10585: 00892e29 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ 10586: 011f52d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvsb │ │ │ │ - 10587: 007f984d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 10587: 007f987d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 10588: 012e5e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 10589: 012e5910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 10590: 012e487c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 10591: 002c2661 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 10592: 00503e61 68 FUNC GLOBAL DEFAULT 12 audio_define_default │ │ │ │ 10593: 00587bd1 34 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 10594: 011f51cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvsh │ │ │ │ 10595: 012e6056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 10596: 0070e691 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 10596: 0070e6c1 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 10597: 012e61fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 10598: 012ae8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 10599: 0085b39d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ - 10600: 008518c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 10599: 0085b3cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 10600: 008518f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 10601: 004558f5 240 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 10602: 00333751 10 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 10603: 012e4114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_DSTATE │ │ │ │ 10604: 005d15fd 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 10605: 007559c1 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 10605: 007559f1 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 10606: 00503f3d 82 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 10607: 012e4c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 10608: 012e6002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 10609: 005d28c5 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 10610: 0070e05d 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 10610: 0070e08d 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 10611: 012b690c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 10612: 012a5a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ 10613: 011fa44c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullth │ │ │ │ - 10614: 0084d895 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 10614: 0084d8c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 10615: 012b50fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ 10616: 005a0905 352 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 10617: 012aa498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_UNIMPLEMENTED_WRITE_EVENT │ │ │ │ 10618: 012b3c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_READ_EVENT │ │ │ │ 10619: 011f50c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvsw │ │ │ │ - 10620: 00854e65 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 10620: 00854e95 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 10621: 012e52e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 10622: 00888f89 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 10622: 00888fb9 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 10623: 012bdcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ 10624: 012e5462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_NEXT_ALARM_DSTATE │ │ │ │ - 10625: 0081bb61 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 10625: 0081bb91 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 10626: 012e4e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 10627: 012e5348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 10628: 007b8d01 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 10629: 008a1419 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 10630: 0085e7cd 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 10628: 007b8d31 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 10629: 008a1449 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 10630: 0085e7fd 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 10631: 002c22a9 416 FUNC GLOBAL DEFAULT 12 helper_crypto_sm4e │ │ │ │ 10632: 011f624c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavsh │ │ │ │ 10633: 002b8291 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 10634: 002ec739 124 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 10635: 012e433a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 10636: 0121db18 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 10637: 011d78c0 32 OBJECT GLOBAL DEFAULT 24 z_gain │ │ │ │ @@ -10643,301 +10643,301 @@ │ │ │ │ 10639: 005cac95 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 10640: 012e3c46 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 10641: 012e520a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ 10642: 012b94c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ 10643: 012e448e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ 10644: 011fa3c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulltw │ │ │ │ 10645: 0052b9f9 50 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ - 10646: 006b35a5 672 FUNC GLOBAL DEFAULT 12 helper_v7m_vlstm │ │ │ │ + 10646: 006b35d5 672 FUNC GLOBAL DEFAULT 12 helper_v7m_vlstm │ │ │ │ 10647: 012e5014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ - 10648: 0070ea69 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ - 10649: 006abbf9 520 FUNC GLOBAL DEFAULT 12 vfp_access_check_m │ │ │ │ + 10648: 0070ea99 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 10649: 006abc31 520 FUNC GLOBAL DEFAULT 12 vfp_access_check_m │ │ │ │ 10650: 012e4f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 10651: 012e43d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 10652: 012b2e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 10653: 011f61c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavsw │ │ │ │ 10654: 0033f1bd 284 FUNC GLOBAL DEFAULT 12 cxl_event_clear_records │ │ │ │ 10655: 012e5244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ 10656: 005b8345 376 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 10657: 002f2fa9 176 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 10658: 012e5050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ 10659: 004df1e5 108 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 10660: 007f28dd 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 10660: 007f290d 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 10661: 00569e81 128 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 10662: 0087bd75 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 10662: 0087bda5 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 10663: 002c4ddd 268 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 10664: 012bc85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 10665: 007a776d 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 10665: 007a779d 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 10666: 012e3c28 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 10667: 012b5c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 10668: 012aa044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 10669: 00887f05 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 10669: 00887f35 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 10670: 012e45e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 10671: 01206104 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_fmlal_zzzw_s │ │ │ │ 10672: 010b3cfc 52 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 10673: 012e58a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 10674: 0089c869 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ + 10674: 0089c899 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ 10675: 005fbc29 34 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u32 │ │ │ │ - 10676: 007d0b45 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 10676: 007d0b75 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ 10677: 004df2c9 116 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ - 10678: 0084a72d 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 10678: 0084a75d 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 10679: 00537ec1 156 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string │ │ │ │ 10680: 012e484c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 10681: 012a763c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_INVALID_REVISION_EVENT │ │ │ │ - 10682: 006db2fd 128 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_b │ │ │ │ + 10682: 006db32d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_b │ │ │ │ 10683: 004d6dd1 200 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 10684: 012b5afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 10685: 0083ac21 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 10686: 006db831 182 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_d │ │ │ │ - 10687: 0075cf2d 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 10685: 0083ac51 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 10686: 006db861 182 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_d │ │ │ │ + 10687: 0075cf5d 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 10688: 00440301 150 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 10689: 012b0efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 10690: 008532f9 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 10690: 00853329 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ 10691: 004df251 120 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ - 10692: 006db37d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_h │ │ │ │ - 10693: 006d929d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmls │ │ │ │ + 10692: 006db3ad 128 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_h │ │ │ │ + 10693: 006d92cd 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmls │ │ │ │ 10694: 012a770c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_POST_LOAD_EVENT │ │ │ │ 10695: 011f5250 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvub │ │ │ │ 10696: 011dc69c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 10697: 00585f29 112 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 10698: 005bca09 160 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ 10699: 005c0351 100 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ - 10700: 006c4cb1 332 FUNC GLOBAL DEFAULT 12 helper_mve_vsrib │ │ │ │ + 10700: 006c4ce1 332 FUNC GLOBAL DEFAULT 12 helper_mve_vsrib │ │ │ │ 10701: 012ab8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_BLOCKED_EVENT │ │ │ │ 10702: 012e4d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_SET_DSTATE │ │ │ │ 10703: 012b6b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_EVENT │ │ │ │ 10704: 00555a3d 34 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 10705: 011f5148 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvuh │ │ │ │ 10706: 0046dadd 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ 10707: 00524565 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ - 10708: 006c4dfd 368 FUNC GLOBAL DEFAULT 12 helper_mve_vsrih │ │ │ │ + 10708: 006c4e2d 368 FUNC GLOBAL DEFAULT 12 helper_mve_vsrih │ │ │ │ 10709: 005e0009 1304 FUNC GLOBAL DEFAULT 12 define_one_arm_cp_reg_with_opaque │ │ │ │ - 10710: 006db3fd 148 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_s │ │ │ │ + 10710: 006db42d 148 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_s │ │ │ │ 10711: 00546c65 176 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ 10712: 0059e469 116 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 10713: 012e5e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 10714: 00784e55 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 10714: 00784e85 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 10715: 012e4262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 10716: 012e575e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 10717: 012b516c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 10718: 012e59e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 10719: 00870e89 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 10719: 00870eb9 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 10720: 002f9e49 108 FUNC GLOBAL DEFAULT 12 acpi_add_table │ │ │ │ 10721: 012e51c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 10722: 012e5442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_WRITE_DSTATE │ │ │ │ 10723: 004d26d9 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_save_vector_fd │ │ │ │ 10724: 011f5040 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvuw │ │ │ │ 10725: 012e3da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 10726: 012e3d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 10727: 00899021 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 10727: 00899051 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 10728: 00294861 80 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ 10729: 00524575 220 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ - 10730: 006c4f6d 308 FUNC GLOBAL DEFAULT 12 helper_mve_vsriw │ │ │ │ + 10730: 006c4f9d 308 FUNC GLOBAL DEFAULT 12 helper_mve_vsriw │ │ │ │ 10731: 011f603c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavuh │ │ │ │ 10732: 002d6bf9 28 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 10733: 0070ff81 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 10734: 0085a0d5 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 10733: 0070ffb1 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 10734: 0085a105 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 10735: 0041bfc5 38 FUNC GLOBAL DEFAULT 12 fp_port_free │ │ │ │ 10736: 005f46ad 348 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeqb │ │ │ │ 10737: 01211708 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qunzip8 │ │ │ │ 10738: 012e3fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 10739: 005b2c0d 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub_var │ │ │ │ 10740: 012b88f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 10741: 00588d29 136 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 10742: 012bcad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ - 10743: 00704e45 18 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ + 10743: 00704e75 18 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ 10744: 012a5cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 10745: 012b14d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 10746: 012e6154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ 10747: 002c05b9 190 FUNC GLOBAL DEFAULT 12 helper_qadd8 │ │ │ │ 10748: 005037bd 178 FUNC GLOBAL DEFAULT 12 audio_set_volume_out │ │ │ │ - 10749: 008767c1 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 10750: 0077ffcd 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 10749: 008767f1 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 10750: 0077fffd 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 10751: 012bd8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 10752: 002a5c05 140 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 10753: 0086aad5 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 10753: 0086ab05 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 10754: 012bd2e4 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 10755: 012b10dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ 10756: 005f48d1 78 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeql │ │ │ │ 10757: 011f5fb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavuw │ │ │ │ 10758: 012e68c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 10759: 00438211 316 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 10760: 00856acd 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 10760: 00856afd 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 10761: 002a57a1 384 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 10762: 01185398 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 10763: 012b5f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 10764: 012e62de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 10765: 0087361d 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 10765: 0087364d 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 10766: 002c2d35 240 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ 10767: 0059fa59 132 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 10768: 0043a75d 148 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_init │ │ │ │ 10769: 005b3051 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ 10770: 00600e01 66 FUNC GLOBAL DEFAULT 12 helper_vjcvt │ │ │ │ - 10771: 008798dd 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 10772: 00803571 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 10771: 0087990d 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 10772: 008035a1 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 10773: 012e6876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ - 10774: 0077f9a1 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 10774: 0077f9d1 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 10775: 005f4809 198 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeqw │ │ │ │ 10776: 004fa40d 1232 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ - 10777: 006d123d 124 FUNC GLOBAL DEFAULT 12 helper_set_r13_banked │ │ │ │ + 10777: 006d126d 124 FUNC GLOBAL DEFAULT 12 helper_set_r13_banked │ │ │ │ 10778: 012d3ac8 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 10779: 012b9cc8 620 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 10780: 00886fe1 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 10780: 00887011 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 10781: 012afb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 10782: 012e60ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 10783: 0121d4bc 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 10784: 012e61fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 10785: 012e4194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRIGGER_IRQ_DSTATE │ │ │ │ 10786: 012aeac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 10787: 012b5cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 10788: 004491b5 112 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ 10789: 004f5b59 34 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 10790: 011dc618 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 10791: 00804555 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 10791: 00804585 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 10792: 00536075 64 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 10793: 012bdbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 10794: 005cd321 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_le │ │ │ │ 10795: 00503301 106 FUNC GLOBAL DEFAULT 12 AUD_register_card │ │ │ │ 10796: 012e3c37 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 10797: 0075c5b9 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 10798: 0080b9d5 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 10797: 0075c5e9 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 10798: 0080ba05 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 10799: 012e4c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 10800: 012e5fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 10801: 01213574 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmulh_s16 │ │ │ │ 10802: 005fbd51 14 FUNC GLOBAL DEFAULT 12 helper_neon_mull_s16 │ │ │ │ 10803: 012e5c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ 10804: 005afe21 50 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 10805: 007637ed 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 10805: 0076381d 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 10806: 0030dc95 68 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 10807: 012e4508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 10808: 0086f109 130 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 10809: 0085b3d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 10808: 0086f139 130 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 10809: 0085b409 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 10810: 012e6770 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 10811: 0117a558 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 10812: 0088197d 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ - 10813: 00669e11 124 FUNC GLOBAL DEFAULT 12 add_reg_for_lit │ │ │ │ + 10812: 008819ad 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 10813: 00669e1d 124 FUNC GLOBAL DEFAULT 12 add_reg_for_lit │ │ │ │ 10814: 002acac9 4432 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 10815: 012a5fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 10816: 00852f3d 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 10816: 00852f6d 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 10817: 011dc48c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 10818: 0085cd1d 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 10818: 0085cd4d 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 10819: 012e3c78 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ 10820: 005c4f35 1268 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ 10821: 011f3ca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_sb │ │ │ │ - 10822: 0087f6b9 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ - 10823: 00743aed 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 10822: 0087f6e9 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 10823: 00743b1d 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 10824: 011d0000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 10825: 012e43aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 10826: 012b4394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 10827: 012e5fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 10828: 005fbc75 20 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u64 │ │ │ │ - 10829: 00703961 120 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 10830: 007fc1c9 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 10829: 00703991 120 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 10830: 007fc1f9 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 10831: 011f3c24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_sh │ │ │ │ 10832: 002a5419 6 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 10833: 0083831d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 10833: 0083834d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 10834: 012a6080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ 10835: 005ca775 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 10836: 008864c9 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 10836: 008864f9 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 10837: 002ca479 88 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 10838: 012b2180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 10839: 00833a99 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 10839: 00833ac9 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 10840: 012e4f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 10841: 0072c125 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 10841: 0072c155 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 10842: 012bbc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 10843: 012b1a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 10844: 012b793c 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 10845: 012e62c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 10846: 012aacc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 10847: 002c9619 152 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 10848: 00445ac1 84 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 10849: 0117b000 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 10850: 0072c9a1 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 10850: 0072c9d1 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 10851: 012bac3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_ARM_FIXUP_MSI_ROUTE_EVENT │ │ │ │ 10852: 012e487a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ 10853: 012e48e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_DEVICE_PLUG_DSTATE │ │ │ │ - 10854: 006c0bfd 146 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarb │ │ │ │ - 10855: 00727951 176 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ + 10854: 006c0c2d 146 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarb │ │ │ │ + 10855: 00727981 176 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ 10856: 012e4954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 10857: 011f3ba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_sw │ │ │ │ 10858: 012e451a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ - 10859: 006df621 252 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_b │ │ │ │ - 10860: 00720379 16 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 10861: 0084bb1d 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 10859: 006df651 252 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_b │ │ │ │ + 10860: 007203a9 16 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ + 10861: 0084bb4d 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 10862: 012e5478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_IRQ_ACK_DSTATE │ │ │ │ 10863: 0043f665 72 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ - 10864: 006c0c91 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarh │ │ │ │ + 10864: 006c0cc1 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarh │ │ │ │ 10865: 0060031d 74 FUNC GLOBAL DEFAULT 12 helper_vfp_touhh_round_to_zero │ │ │ │ 10866: 012e505c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ - 10867: 00788ce1 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ - 10868: 006df71d 252 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_h │ │ │ │ - 10869: 0085e925 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 10867: 00788d11 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 10868: 006df74d 252 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_h │ │ │ │ + 10869: 0085e955 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 10870: 012a7380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 10871: 012e6074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 10872: 012b29e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ 10873: 012a7cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_S12_VMID_EVENT │ │ │ │ - 10874: 0081b9c5 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 10874: 0081b9f5 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 10875: 012a9e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ 10876: 012e58be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_DSTATE │ │ │ │ 10877: 005a1d7d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 10878: 00804139 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 10879: 00708445 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ - 10880: 0075d7d1 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 10878: 00804169 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 10879: 00708475 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ + 10880: 0075d801 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 10881: 012e59ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 10882: 007fd671 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 10882: 007fd6a1 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 10883: 012e549c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_WRITE_DSTATE │ │ │ │ - 10884: 006df819 252 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_s │ │ │ │ - 10885: 006c0d49 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarw │ │ │ │ + 10884: 006df849 252 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_s │ │ │ │ + 10885: 006c0d79 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarw │ │ │ │ 10886: 0053a4f1 64 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 10887: 012e4c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 10888: 012af270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ 10889: 0041e075 70 FUNC GLOBAL DEFAULT 12 world_alloc │ │ │ │ - 10890: 00846cb1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 10890: 00846ce1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 10891: 012e5964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 10892: 012bc91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 10893: 012e5912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 10894: 004c84f9 364 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 10895: 007f3ccd 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 10895: 007f3cfd 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ 10896: 005bf1fd 148 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 10897: 005b8579 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 10898: 012e48fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ 10899: 01213364 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmulh_s32 │ │ │ │ - 10900: 006d0605 112 FUNC GLOBAL DEFAULT 12 raise_exception │ │ │ │ + 10900: 006d0635 112 FUNC GLOBAL DEFAULT 12 raise_exception │ │ │ │ 10901: 0041b8b9 252 FUNC GLOBAL DEFAULT 12 desc_ring_post_desc │ │ │ │ - 10902: 0082d9a1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 10902: 0082d9d1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 10903: 012b6afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 10904: 012e3cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 10905: 0045634d 398 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ 10906: 00665189 76 FUNC GLOBAL DEFAULT 12 gen_gvec_sqadd_qc │ │ │ │ 10907: 011edc3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_tidcp_el0 │ │ │ │ - 10908: 007e64c5 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 10908: 007e64f5 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 10909: 004373e9 632 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ 10910: 011edcc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_tidcp_el1 │ │ │ │ - 10911: 0083cf41 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 10911: 0083cf71 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 10912: 011dc408 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 10913: 012e45c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 10914: 012e3f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ - 10915: 00789565 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 10916: 00874d11 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 10915: 00789595 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 10916: 00874d41 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 10917: 012e49f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ 10918: 005c8c39 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 10919: 005bb331 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ 10920: 005a47fd 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ 10921: 003a79e1 106 FUNC GLOBAL DEFAULT 12 gicv3_redist_update_lpi │ │ │ │ - 10922: 00871cd1 100 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 10922: 00871d01 100 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ 10923: 011f3b1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_ub │ │ │ │ - 10924: 00823b41 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 10924: 00823b71 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 10925: 012e55b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 10926: 007898f1 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 10926: 00789921 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 10927: 011f3a98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_uh │ │ │ │ 10928: 005d0ec9 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ - 10929: 00a85c0c 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ + 10929: 00a85c3c 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ 10930: 012e559e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 10931: 003141f5 300 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ - 10932: 0086e455 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 10932: 0086e485 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 10933: 011ef790 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeq_scalarh │ │ │ │ 10934: 012bb354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 10935: 012e4962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 10936: 004b767d 488 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 10937: 012e515c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 10938: 002c0889 90 FUNC GLOBAL DEFAULT 12 helper_uqadd8 │ │ │ │ 10939: 012b31a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ @@ -10948,1056 +10948,1056 @@ │ │ │ │ 10944: 002f7549 12 FUNC GLOBAL DEFAULT 12 aml_add │ │ │ │ 10945: 012e5418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_WRITE_DSTATE │ │ │ │ 10946: 012e5766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 10947: 011dc594 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 10948: 012aaa68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 10949: 005674e1 396 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 10950: 002c66b5 212 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 10951: 0081a935 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ - 10952: 008267b5 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 10953: 00748fcd 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 10954: 007fc7e1 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 10951: 0081a965 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 10952: 008267e5 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 10953: 00748ffd 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 10954: 007fc811 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 10955: 012b2300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ 10956: 011f3a14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_uw │ │ │ │ 10957: 011ef70c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeq_scalars │ │ │ │ 10958: 00665035 120 FUNC GLOBAL DEFAULT 12 gen_uqadd_bhs │ │ │ │ - 10959: 007263fd 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 10959: 0072642d 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 10960: 00440c95 156 FUNC GLOBAL DEFAULT 12 pci_iommu_unregister_iotlb_notifier │ │ │ │ 10961: 012bd8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 10962: 00827f09 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 10962: 00827f39 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 10963: 012ad1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 10964: 012e68a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 10965: 0076a675 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 10965: 0076a6a5 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 10966: 004180f9 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 10967: 012e5e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 10968: 0085da2d 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 10968: 0085da5d 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 10969: 012e4b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 10970: 004383f5 200 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 10971: 012e4a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 10972: 012a67e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 10973: 012e5b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 10974: 0056d485 120 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ 10975: 012134f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlah_s16 │ │ │ │ - 10976: 007f1f4d 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 10976: 007f1f7d 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ 10977: 005ca515 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ 10978: 0052aadd 6 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 10979: 012e519c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 10980: 012accc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 10981: 012a5bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_IO_URING_SUBMIT_EVENT │ │ │ │ 10982: 011dcd50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 10983: 012e4274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 10984: 00517081 88 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 10985: 012aec30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 10986: 012b092c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 10987: 012a6f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ 10988: 01212aa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_round_high_u16 │ │ │ │ - 10989: 00827871 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 10989: 008278a1 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 10990: 004ab609 292 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 10991: 012027c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_os_uh │ │ │ │ 10992: 012ad964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 10993: 012e3d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 10994: 012b576c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 10995: 012b7b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_WRITE_EVENT │ │ │ │ 10996: 012b2e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 10997: 012b713c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 10998: 00860e49 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 10998: 00860e79 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 10999: 012b1e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 11000: 012a5dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 11001: 012e3aa0 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 11002: 00762631 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 11002: 00762661 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 11003: 012bbd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 11004: 012ac204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 11005: 012a7d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CONFIG_CACHE_HIT_EVENT │ │ │ │ 11006: 012afaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 11007: 01203efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_1b │ │ │ │ 11008: 011d1478 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 11009: 011d1498 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 11010: 011d1508 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 11011: 012e465c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 11012: 01202744 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_os_uw │ │ │ │ 11013: 012e40e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJ_WRITE_DSTATE │ │ │ │ 11014: 00574c25 456 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ 11015: 01203e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_1h │ │ │ │ - 11016: 007aee29 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 11017: 007f99b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 11018: 0081f799 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 11016: 007aee59 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 11017: 007f99e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 11018: 0081f7c9 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 11019: 012e5ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 11020: 0085db45 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 11020: 0085db75 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ 11021: 01219034 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhd_round_to_zero │ │ │ │ 11022: 002c0cf1 48 FUNC GLOBAL DEFAULT 12 helper_uaddsubx │ │ │ │ - 11023: 00763f41 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 11023: 00763f71 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 11024: 012e42fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 11025: 012b3624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_RECEIVED_EVENT │ │ │ │ 11026: 012e6326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_DSTATE │ │ │ │ 11027: 0120ae5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_idx_d │ │ │ │ 11028: 0053a66d 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 11029: 012e51be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 11030: 0083dc9d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 11030: 0083dccd 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 11031: 012e462e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 11032: 01203df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_1s │ │ │ │ 11033: 012e438c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 11034: 012e4fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ 11035: 0120af64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_idx_h │ │ │ │ 11036: 012ac684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 11037: 00863fe9 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 11038: 00834029 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 11037: 00864019 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 11038: 00834059 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 11039: 012e4fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 11040: 012ba2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 11041: 00292cf9 88 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ 11042: 00302741 748 FUNC GLOBAL DEFAULT 12 build_ged_aml │ │ │ │ - 11043: 00817d85 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 11043: 00817db5 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ 11044: 005c92f9 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 11045: 007bff09 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 11045: 007bff39 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ 11046: 0059d145 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 11047: 002c7239 32 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 11048: 004402bd 68 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ 11049: 012e5078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 11050: 007807dd 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 11050: 0078080d 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 11051: 002c4cf1 72 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 11052: 00309485 104 FUNC GLOBAL DEFAULT 12 show_valid_soundhw │ │ │ │ 11053: 012a55f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ 11054: 005f7e69 242 FUNC GLOBAL DEFAULT 12 helper_sme2_srshl_d │ │ │ │ 11055: 0120aee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_idx_s │ │ │ │ 11056: 005c9d15 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ - 11057: 00899a09 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ + 11057: 00899a39 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ 11058: 012e573c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 11059: 01203d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_2b │ │ │ │ 11060: 012e3c3d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 11061: 0031a585 16 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_n25q256a │ │ │ │ 11062: 005f7bb9 150 FUNC GLOBAL DEFAULT 12 helper_sme2_srshl_h │ │ │ │ 11063: 002c5bc9 436 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 11064: 007848cd 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 11064: 007848fd 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 11065: 012e5542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 11066: 0117a360 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 11067: 012e4fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 11068: 01203cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_2h │ │ │ │ 11069: 012e3ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 11070: 012af910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 11071: 00767631 1120 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 11071: 00767661 1120 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 11072: 012e4d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 11073: 012e3f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 11074: 012b046c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 11075: 012a6c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 11076: 007fb779 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 11076: 007fb7a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 11077: 012abb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 11078: 012b9454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ 11079: 005f7ce1 142 FUNC GLOBAL DEFAULT 12 helper_sme2_srshl_s │ │ │ │ - 11080: 00893eed 328 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 11080: 00893f1d 328 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 11081: 012b1fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ 11082: 005d685d 114 FUNC GLOBAL DEFAULT 12 arm_cpu_update_virq │ │ │ │ 11083: 012e5dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 11084: 012132e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlah_s32 │ │ │ │ 11085: 012e4a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 11086: 012c2288 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 11087: 012e3cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 11088: 012c2264 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 11089: 01203c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_2s │ │ │ │ 11090: 011dc384 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 11091: 0084acc1 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 11091: 0084acf1 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 11092: 012e47c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ 11093: 011e2cb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_be │ │ │ │ 11094: 005a4a7d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 11095: 012e6262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 11096: 0085ea01 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 11096: 0085ea31 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 11097: 012e4090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 11098: 012a58c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 11099: 005fff65 72 FUNC GLOBAL DEFAULT 12 helper_vfp_touhs_round_to_zero │ │ │ │ 11100: 01185500 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 11101: 00824c79 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 11101: 00824ca9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 11102: 004471ed 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 11103: 012b9084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 11104: 005756ed 76 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 11105: 012e4c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ 11106: 00663111 90 FUNC GLOBAL DEFAULT 12 gen_uqsub_d │ │ │ │ 11107: 005b3589 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ - 11108: 0087bd31 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 11108: 0087bd61 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ 11109: 005b27b9 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 11110: 007a7759 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 11110: 007a7789 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ 11111: 0059ef71 348 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 11112: 0089dd2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 11112: 0089dd5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 11113: 003eaa89 78 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ 11114: 005c9c3d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 11115: 012e4eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 11116: 0080cbb5 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 11116: 0080cbe5 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 11117: 002d32a5 300 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 11118: 00866305 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 11118: 00866335 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 11119: 012a8e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ 11120: 002e5781 120 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ 11121: 0051b89d 72 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 11122: 005b88d1 16 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 11123: 012e51fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ 11124: 012e4560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_UNIMPLEMENTED_WRITE_DSTATE │ │ │ │ - 11125: 0086a6f1 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 11125: 0086a721 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ 11126: 00597125 100 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 11127: 012e5db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ 11128: 0051b8e5 114 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 11129: 012bd1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ 11130: 005f3bd1 318 FUNC GLOBAL DEFAULT 12 arm_get_tb_cpu_state │ │ │ │ - 11131: 00825395 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 11132: 00a5f1e0 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 11131: 008253c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 11132: 00a5f210 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 11133: 012bce44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 11134: 0075bb19 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 11134: 0075bb49 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 11135: 012e5d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 11136: 0075bfdd 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 11136: 0075c00d 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 11137: 004db309 332 FUNC GLOBAL DEFAULT 12 vfio_user_get_device_info │ │ │ │ 11138: 011e33ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_be │ │ │ │ 11139: 012037c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sh │ │ │ │ 11140: 012ba968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 11141: 012e582e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 11142: 00710079 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 11142: 007100a9 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 11143: 012e57d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 11144: 012e3c56 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 11145: 012e3dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 11146: 012e53e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_STATING_DSTATE │ │ │ │ 11147: 012e5346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ - 11148: 007f95f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 11148: 007f9625 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 11149: 012e6852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 11150: 005bd0f5 140 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 11151: 012b3234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 11152: 00823ac9 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 11153: 006da555 248 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_d │ │ │ │ - 11154: 0080d6b9 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 11155: 00a77c34 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 11152: 00823af9 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 11153: 006da585 248 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_d │ │ │ │ + 11154: 0080d6e9 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 11155: 00a77c64 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 11156: 012e5b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 11157: 012a6ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ 11158: 01203740 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sw │ │ │ │ - 11159: 007fa351 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 11159: 007fa381 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 11160: 012e3eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 11161: 0084e315 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ - 11162: 006da39d 218 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_h │ │ │ │ + 11161: 0084e345 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 11162: 006da3cd 218 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_h │ │ │ │ 11163: 0059d9c9 152 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 11164: 0114ce44 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ 11165: 005c9f99 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 11166: 012af7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ - 11167: 008256a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 11167: 008256d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 11168: 00332791 796 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ 11169: 01203be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_4h │ │ │ │ - 11170: 0076eed9 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 11170: 0076ef09 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ 11171: 003f4645 384 FUNC GLOBAL DEFAULT 12 e1000e_core_write │ │ │ │ - 11172: 0070d715 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 11173: 008757c9 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 11172: 0070d745 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 11173: 008757f9 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 11174: 012b8f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 11175: 012aedb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ 11176: 005b2f89 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 11177: 012b077c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 11178: 012abde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 11179: 00848319 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ - 11180: 006da479 218 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_s │ │ │ │ - 11181: 00842f5d 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ - 11182: 0085b271 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 11183: 00872701 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 11179: 00848349 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 11180: 006da4a9 218 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_s │ │ │ │ + 11181: 00842f8d 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 11182: 0085b2a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 11183: 00872731 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 11184: 01203b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_luti4_4s │ │ │ │ 11185: 012b31f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 11186: 012aba74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ - 11187: 006af421 1660 FUNC GLOBAL DEFAULT 12 disas_vfp_uncond │ │ │ │ - 11188: 00819c8d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 11187: 006af459 1656 FUNC GLOBAL DEFAULT 12 disas_vfp_uncond │ │ │ │ + 11188: 00819cbd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ 11189: 0120a9b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_bfmls_idx │ │ │ │ - 11190: 00827361 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 11191: 00788ee1 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 11190: 00827391 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 11191: 00788f11 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 11192: 012e4ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 11193: 00865579 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 11194: 007ffd8d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 11193: 008655a9 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 11194: 007ffdbd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 11195: 012b27a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 11196: 011db8b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 11197: 012a70c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 11198: 012e5d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ 11199: 0121a1bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmped │ │ │ │ 11200: 012e61b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ 11201: 005b0e11 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_var │ │ │ │ 11202: 012a5774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 11203: 0121a2c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmpeh │ │ │ │ 11204: 004a899d 190 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 11205: 012add64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ 11206: 005a1d21 42 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 11207: 0117a298 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 11208: 012bb134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 11209: 00812c2d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 11210: 0080e029 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 11209: 00812c5d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 11210: 0080e059 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 11211: 012b7a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 11212: 012e4fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 11213: 012e62f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 11214: 004ac9e1 176 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 11215: 012e61f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 11216: 0121a240 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmpes │ │ │ │ - 11217: 00899b11 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ + 11217: 00899b41 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ 11218: 005b8695 34 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 11219: 012af6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 11220: 012a5fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 11221: 0086fba5 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 11222: 007e2755 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 11221: 0086fbd5 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 11222: 007e2785 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 11223: 002f9129 90 FUNC GLOBAL DEFAULT 12 aml_word_io │ │ │ │ 11224: 012e3f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 11225: 0076a3fd 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 11225: 0076a42d 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 11226: 012e4ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 11227: 0086bd45 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 11227: 0086bd75 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ 11228: 00597e85 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 11229: 009f4160 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 11229: 009f4190 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 11230: 012b545c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 11231: 012ae890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 11232: 002c773d 56 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 11233: 012e5b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 11234: 008013d9 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 11234: 00801409 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 11235: 012b5bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ 11236: 004f0105 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 11237: 0043ed7d 32 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 11238: 012036bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_uh │ │ │ │ 11239: 012a7d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_DECODE_CD_TT_EVENT │ │ │ │ 11240: 0054fd39 376 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 11241: 012ac6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 11242: 012b748c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ 11243: 012e5498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_WRITE_DSTATE │ │ │ │ - 11244: 007823e5 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 11244: 00782415 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 11245: 00502e81 192 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 11246: 004544ad 228 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 11247: 0041bfed 68 FUNC GLOBAL DEFAULT 12 fp_port_reset │ │ │ │ 11248: 002c8fcd 396 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 11249: 012b8b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 11250: 012e5d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ - 11251: 00740f45 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 11251: 00740f75 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 11252: 012e5832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ 11253: 011eaf60 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_avgb0 │ │ │ │ - 11254: 00827c11 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ - 11255: 006e0e99 198 FUNC GLOBAL DEFAULT 12 is_ebf │ │ │ │ + 11254: 00827c41 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 11255: 006e0ec9 198 FUNC GLOBAL DEFAULT 12 is_ebf │ │ │ │ 11256: 011eaedc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_avgb1 │ │ │ │ 11257: 01203638 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_uw │ │ │ │ 11258: 004564dd 176 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 11259: 012acfc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 11260: 008554b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 11260: 008554e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ 11261: 005a4161 356 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 11262: 006dd459 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_b │ │ │ │ - 11263: 0080e915 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 11262: 006dd489 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_b │ │ │ │ + 11263: 0080e945 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 11264: 012af020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 11265: 005ca1e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 11266: 0078bb91 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 11266: 0078bbc1 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ 11267: 005aa5b5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 11268: 0043deb5 8 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ 11269: 005c6f0d 192 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 11270: 012e457a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ - 11271: 006dd681 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_h │ │ │ │ + 11271: 006dd6b1 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_h │ │ │ │ 11272: 005b8909 46 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ - 11273: 0070af21 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 11274: 0086c77d 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ - 11275: 007bee31 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ - 11276: 006c78e9 212 FUNC GLOBAL DEFAULT 12 helper_mve_sqshll │ │ │ │ + 11273: 0070af51 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 11274: 0086c7ad 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 11275: 007bee61 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 11276: 006c7919 212 FUNC GLOBAL DEFAULT 12 helper_mve_sqshll │ │ │ │ 11277: 012aaa78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 11278: 007fad29 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 11278: 007fad59 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 11279: 002b2d25 292 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 11280: 0117a60c 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 11281: 012e41fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 11282: 002b5519 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 11283: 012b8c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 11284: 012e5b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 11285: 007fd215 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 11285: 007fd245 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 11286: 012e4eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 11287: 0076ec89 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 11287: 0076ecb9 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 11288: 012e5a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 11289: 012e5772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ 11290: 012e5504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_DSTATE │ │ │ │ - 11291: 00824199 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 11292: 007f7811 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 11291: 008241c9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 11292: 007f7841 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 11293: 012e4004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 11294: 012e4e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_RECEIVE_DSTATE │ │ │ │ - 11295: 006c6485 238 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sb │ │ │ │ + 11295: 006c64b5 238 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sb │ │ │ │ 11296: 012e4b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 11297: 012b1ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 11298: 012e43ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 11299: 012e5cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 11300: 012b101c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ - 11301: 006c6665 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sh │ │ │ │ + 11301: 006c6695 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sh │ │ │ │ 11302: 011ef9a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgth │ │ │ │ 11303: 012ad934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 11304: 0085c31d 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 11305: 007850c1 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 11304: 0085c34d 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 11305: 007850f1 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 11306: 003ec3a1 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 11307: 0120959c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cgt0_b │ │ │ │ 11308: 012b8354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 11309: 012e5046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 11310: 012a5924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ 11311: 005a0ce1 172 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ 11312: 005ca695 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ 11313: 01209518 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cgt0_h │ │ │ │ - 11314: 0075f549 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 11314: 0075f579 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 11315: 012e4998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 11316: 0088405d 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 11316: 0088408d 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 11317: 011ef91c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgts │ │ │ │ 11318: 0120d820 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fclt0_d │ │ │ │ 11319: 012e3c41 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 11320: 002ca9bd 128 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 11321: 012e44a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 11322: 0083d335 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 11322: 0083d365 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 11323: 012aae38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ 11324: 005f888d 196 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_b │ │ │ │ 11325: 012e5c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 11326: 012e3be8 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 11327: 012e4908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ 11328: 0120d928 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fclt0_h │ │ │ │ 11329: 005f8dd1 292 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_d │ │ │ │ 11330: 005c7aad 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 11331: 012b04fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ - 11332: 0081bfe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 11332: 0081c019 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 11333: 0117b20c 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ 11334: 0052fcf1 64 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 11335: 012e4e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 11336: 007b54ad 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 11336: 007b54dd 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 11337: 012e4f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 11338: 012b3664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_LOG_NCOUNTS_EVENT │ │ │ │ 11339: 012b762c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 11340: 012e55aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 11341: 005f8aad 176 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_h │ │ │ │ 11342: 0117b2b8 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 11343: 00862079 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 11343: 008620a9 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 11344: 012e5fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 11345: 00314649 608 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 11346: 012a8ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 11347: 012b0acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 11348: 008045d9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 11349: 0081af61 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 11348: 00804609 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 11349: 0081af91 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 11350: 012b1f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 11351: 012e467e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 11352: 012a54c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 11353: 0120d8a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fclt0_s │ │ │ │ 11354: 012e5624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 11355: 012e5940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 11356: 012b059c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 11357: 012e56b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 11358: 012bbf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 11359: 007f7f6d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 11359: 007f7f9d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 11360: 00500311 72 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 11361: 002bea35 126 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 11362: 012e5cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 11363: 002c0fb1 54 FUNC GLOBAL DEFAULT 12 helper_sel_flags │ │ │ │ 11364: 00569c05 128 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ 11365: 005c8ec1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 11366: 005f8c29 192 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_s │ │ │ │ 11367: 012bb614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ - 11368: 00784ff1 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 11368: 00785021 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 11369: 012b5d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ - 11370: 006c8a61 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarb │ │ │ │ + 11370: 006c8a91 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarb │ │ │ │ 11371: 012ae6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 11372: 012e4724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ 11373: 00530a55 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 11374: 0055f351 88 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 11375: 012b25d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 11376: 012e5192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 11377: 005b8791 36 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 11378: 012a6050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 11379: 007f893d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 11380: 008076e5 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 11379: 007f896d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 11380: 00807715 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 11381: 012e4544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 11382: 0086d051 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 11383: 007fb995 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ - 11384: 006c8ad1 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarh │ │ │ │ + 11382: 0086d081 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 11383: 007fb9c5 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 11384: 006c8b01 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarh │ │ │ │ 11385: 002ebead 272 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ - 11386: 008750d5 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 11386: 00875105 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ 11387: 00597f31 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 11388: 012af7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 11389: 00554741 104 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ 11390: 005981e1 348 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 11391: 00398f55 104 FUNC GLOBAL DEFAULT 12 ps2_queue_2 │ │ │ │ 11392: 012e3dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ 11393: 00398fbd 134 FUNC GLOBAL DEFAULT 12 ps2_queue_3 │ │ │ │ - 11394: 008544b1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 11394: 008544e1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 11395: 012ab814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ 11396: 00399045 166 FUNC GLOBAL DEFAULT 12 ps2_queue_4 │ │ │ │ 11397: 005b4c31 80 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 11398: 002cb169 176 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 11399: 011e88b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_qaddsubx │ │ │ │ 11400: 012e5978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 11401: 006c8b41 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarw │ │ │ │ - 11402: 0085b091 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 11401: 006c8b71 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarw │ │ │ │ + 11402: 0085b0c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 11403: 0051700d 20 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 11404: 00a85d0c 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ - 11405: 006c687d 158 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_ub │ │ │ │ - 11406: 00819755 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 11404: 00a85d3c 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ + 11405: 006c68ad 158 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_ub │ │ │ │ + 11406: 00819785 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 11407: 0055d3d5 476 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 11408: 00780689 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 11408: 007806b9 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 11409: 0117b0f0 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 11410: 012bd060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 11411: 012e5a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 11412: 012e6538 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 11413: 012b5d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ - 11414: 006c69b9 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_uh │ │ │ │ + 11414: 006c69e9 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_uh │ │ │ │ 11415: 00328da5 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 11416: 012b1368 92 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ 11417: 012e4caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_EITR_SET_DSTATE │ │ │ │ 11418: 012e62b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ 11419: 005385dd 152 FUNC GLOBAL DEFAULT 12 load_device_tree_from_sysfs │ │ │ │ 11420: 012a6818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_EVENT │ │ │ │ 11421: 00573a9d 22 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr │ │ │ │ 11422: 00597b15 56 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 11423: 011e425c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_be │ │ │ │ 11424: 002c9191 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 11425: 00569345 148 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 11426: 012e4468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 11427: 00518805 320 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 11428: 012e423a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 11429: 0084c455 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 11430: 00780389 96 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 11429: 0084c485 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 11430: 007803b9 96 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 11431: 012a70d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 11432: 012b6bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 11433: 00a5f744 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 11433: 00a5f774 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 11434: 012ace84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 11435: 012b58bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 11436: 002b7f71 128 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 11437: 012e6590 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 11438: 0086bd51 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 11438: 0086bd81 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ 11439: 0041b671 196 FUNC GLOBAL DEFAULT 12 desc_get_buf │ │ │ │ - 11440: 00825575 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ + 11440: 008255a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ 11441: 012e5c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 11442: 0080a1c5 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ - 11443: 00726a09 344 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ + 11442: 0080a1f5 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 11443: 00726a39 344 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ 11444: 011feaf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vpsel │ │ │ │ 11445: 002b2e49 300 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 11446: 012b6a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 11447: 012e472a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 11448: 012a74b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ 11449: 012e455e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_CONFIG_WRITE_NOADDR_DSTATE │ │ │ │ - 11450: 0082f881 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ + 11450: 0082f8b1 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ 11451: 012ba0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 11452: 00864c39 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ - 11453: 00833341 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ - 11454: 007e6ed5 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 11455: 007411c9 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ - 11456: 00a8480c 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ + 11452: 00864c69 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 11453: 00833371 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 11454: 007e6f05 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 11455: 007411f9 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 11456: 00a8483c 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ 11457: 011ee0e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_msr_banked │ │ │ │ 11458: 0057a93d 68 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 11459: 012e4266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 11460: 005e3159 502 FUNC GLOBAL DEFAULT 12 aarch64_sync_64_to_32 │ │ │ │ 11461: 012c2298 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 11462: 0050ce59 8 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 11463: 012e3f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 11464: 002fcd1d 132 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_get_sts │ │ │ │ 11465: 012ad2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ - 11466: 008083f9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 11466: 00808429 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 11467: 012b54fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 11468: 012023a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld20b │ │ │ │ 11469: 012b0f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 11470: 005035ed 212 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ 11471: 002f734d 12 FUNC GLOBAL DEFAULT 12 aml_and │ │ │ │ - 11472: 007bab35 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 11472: 007bab65 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 11473: 005869c5 52 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 11474: 01202324 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld20h │ │ │ │ 11475: 0036a549 192 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 11476: 011d0604 160 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 11477: 0088ab99 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 11477: 0088abc9 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 11478: 012b4c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 11479: 012e47d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 11480: 012e4034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 11481: 006def29 244 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_b │ │ │ │ - 11482: 0080e175 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 11481: 006def59 244 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_b │ │ │ │ + 11482: 0080e1a5 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 11483: 012a7c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_LCD_ENABLE_DISABLE_RESULT_EVENT │ │ │ │ 11484: 012bccec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ - 11485: 006df205 296 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_d │ │ │ │ + 11485: 006df235 296 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_d │ │ │ │ 11486: 012e3ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 11487: 005ba271 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 11488: 012b89e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 11489: 007f681d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 11489: 007f684d 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 11490: 012e3e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ - 11491: 006df01d 244 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_h │ │ │ │ + 11491: 006df04d 244 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_h │ │ │ │ 11492: 0117b94c 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 11493: 00841a41 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 11493: 00841a71 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 11494: 012e3ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 11495: 005858e5 224 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 11496: 012e3f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 11497: 012022a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld20w │ │ │ │ 11498: 012b63dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ 11499: 01177f8c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 11500: 012e469a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 11501: 012e58dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 11502: 005b8f9d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ - 11503: 006d6ef5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_b16 │ │ │ │ + 11503: 006d6f25 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_b16 │ │ │ │ 11504: 005bab01 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ - 11505: 006df111 244 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_s │ │ │ │ + 11505: 006df141 244 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_s │ │ │ │ 11506: 012b8634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 11507: 0055fead 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 11508: 007ee49d 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ - 11509: 0081c375 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 11508: 007ee4cd 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 11509: 0081c3a5 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 11510: 012e61d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ 11511: 005ff249 4 FUNC GLOBAL DEFAULT 12 helper_vfp_divd │ │ │ │ 11512: 004d67b1 244 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ 11513: 0120221c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld21b │ │ │ │ - 11514: 0083c055 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 11514: 0083c085 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 11515: 011d99b0 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 11516: 011ee500 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vctp │ │ │ │ 11517: 005ff21d 38 FUNC GLOBAL DEFAULT 12 helper_vfp_divh │ │ │ │ 11518: 012b1464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 11519: 005419e9 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 11520: 005b883d 136 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 11521: 01202198 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld21h │ │ │ │ 11522: 012b94a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ 11523: 004f5949 252 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ - 11524: 0070805d 724 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ + 11524: 0070808d 724 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ 11525: 012e445e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 11526: 00833855 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 11526: 00833885 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 11527: 01204ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_b │ │ │ │ 11528: 012b6eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_READ_EVENT │ │ │ │ 11529: 0032bfbd 68 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 11530: 0072e7f1 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 11531: 0085ff45 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 11530: 0072e821 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 11531: 0085ff75 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 11532: 012e419a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_LOOKUP_MISS_DSTATE │ │ │ │ 11533: 01204b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_d │ │ │ │ 11534: 012e52cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 11535: 012e5492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_WRITE_DSTATE │ │ │ │ 11536: 011fbafc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlsb │ │ │ │ 11537: 005ff245 4 FUNC GLOBAL DEFAULT 12 helper_vfp_divs │ │ │ │ 11538: 011ddd4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 11539: 012b64ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 11540: 012a5504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ 11541: 01204c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_h │ │ │ │ - 11542: 00801925 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 11542: 00801955 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 11543: 012b3a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_INVALID_HPET_CFG_EVENT │ │ │ │ 11544: 004d2761 60 FUNC GLOBAL DEFAULT 12 vfio_cpr_delete_vector_fd │ │ │ │ 11545: 012b10ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 11546: 012a5734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 11547: 012e601a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 11548: 004ddfcd 200 FUNC GLOBAL DEFAULT 12 vfio_user_send_async │ │ │ │ 11549: 012a4d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_EVENT │ │ │ │ - 11550: 007df4bd 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 11551: 00872ed1 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 11550: 007df4ed 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 11551: 00872f01 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 11552: 011fba78 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlsh │ │ │ │ 11553: 005d0f79 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 11554: 00815c35 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 11554: 00815c65 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ 11555: 01202114 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld21w │ │ │ │ - 11556: 00828c01 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 11557: 0083b49d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 11558: 0076ee3d 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 11556: 00828c31 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 11557: 0083b4cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 11558: 0076ee6d 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 11559: 012a6af8 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 11560: 005042bd 116 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 11561: 011dd50c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 11562: 01204be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_s │ │ │ │ 11563: 012b40b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_EVENT │ │ │ │ 11564: 0054ae55 1544 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 11565: 012a6a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 11566: 012e5224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 11567: 012b8be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 11568: 011fb9f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlsw │ │ │ │ 11569: 012e5eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 11570: 011f81c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsub_scalarb │ │ │ │ 11571: 012ade34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 11572: 00799f61 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 11572: 00799f91 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 11573: 005e802d 196 FUNC GLOBAL DEFAULT 12 el_is_in_host │ │ │ │ 11574: 011f1050 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgeb │ │ │ │ 11575: 012a9274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 11576: 00380065 88 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 11577: 011f813c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsub_scalarh │ │ │ │ 11578: 012a7290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 11579: 00553edd 76 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 11580: 012e5f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ 11581: 011f0fcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgeh │ │ │ │ - 11582: 00848df5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 11582: 00848e25 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 11583: 012e55d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ - 11584: 007e748d 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 11585: 00732d61 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 11586: 0075a185 2240 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 11584: 007e74bd 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 11585: 00732d91 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 11586: 0075a1b5 2240 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 11587: 012b4214 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 11588: 012e5cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 11589: 0051a921 58 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 11590: 00a77c48 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 11590: 00a77c78 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ 11591: 011e2d38 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_le │ │ │ │ 11592: 005cc311 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 11593: 012b2a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 11594: 012b6dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 11595: 012abf54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 11596: 0033109d 6 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 11597: 00587965 224 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 11598: 0083e579 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ - 11599: 0085caf5 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 11598: 0083e5a9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 11599: 0085cb25 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 11600: 002cb9b1 196 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ 11601: 011f80b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsub_scalarw │ │ │ │ - 11602: 0081c061 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 11603: 007fb701 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 11602: 0081c091 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 11603: 007fb731 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ 11604: 011f0f48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgew │ │ │ │ - 11605: 00764efd 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 11605: 00764f2d 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 11606: 012bd284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 11607: 0043b7e1 10 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 11608: 00888d05 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 11608: 00888d35 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 11609: 012e564c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 11610: 007fc705 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 11610: 007fc735 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 11611: 011788c8 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 11612: 012a5544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 11613: 0086b0d1 252 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 11613: 0086b101 252 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 11614: 012b9684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ - 11615: 0086e8a9 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 11615: 0086e8d9 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 11616: 012b4c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 11617: 012b2330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 11618: 012e5632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 11619: 0080c7a5 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 11619: 0080c7d5 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 11620: 012b1d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 11621: 012e56a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 11622: 01222d60 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 11623: 012af3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ 11624: 005b2d41 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ - 11625: 0070e291 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 11625: 0070e2c1 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 11626: 00575a25 200 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ 11627: 00524095 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 11628: 007645dd 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 11628: 0076460d 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ 11629: 011fb970 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlub │ │ │ │ 11630: 011e3470 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_le │ │ │ │ 11631: 002e63f9 104 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 11632: 012e4a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 11633: 002f6185 228 FUNC GLOBAL DEFAULT 12 crs_replace_with_free_ranges │ │ │ │ 11634: 00535019 28 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 11635: 0081a23d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 11636: 007f9ea1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 11635: 0081a26d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 11636: 007f9ed1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 11637: 012af180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ 11638: 005b2d11 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ - 11639: 00860b59 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 11639: 00860b89 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 11640: 011fb8ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshluh │ │ │ │ 11641: 012ad524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 11642: 007df1e1 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 11642: 007df211 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 11643: 005ff8bd 10 FUNC GLOBAL DEFAULT 12 helper_vfp_shtod │ │ │ │ 11644: 0056c0ed 576 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 11645: 0033dbe5 64 FUNC GLOBAL DEFAULT 12 cxl_initialize_t3_ld_cci │ │ │ │ 11646: 012e50a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 11647: 00555b81 34 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 11648: 012b7c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_READ_EVENT │ │ │ │ 11649: 012bbce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 11650: 007f207d 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 11650: 007f20ad 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 11651: 01219664 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosizd │ │ │ │ 11652: 004eebd1 812 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 11653: 012e5a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ 11654: 006000bd 38 FUNC GLOBAL DEFAULT 12 helper_vfp_shtoh │ │ │ │ 11655: 012b9044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 11656: 0121976c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosizh │ │ │ │ - 11657: 006dbac5 108 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_b │ │ │ │ - 11658: 006dbc09 150 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_d │ │ │ │ + 11657: 006dbaf5 108 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_b │ │ │ │ + 11658: 006dbc39 150 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_d │ │ │ │ 11659: 012e4040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 11660: 002ebfbd 292 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ - 11661: 0089a5e5 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ - 11662: 006febb1 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ - 11663: 0087269d 100 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ - 11664: 0070f9d9 140 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 11661: 0089a615 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 11662: 006febe1 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ + 11663: 008726cd 100 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 11664: 0070fa09 140 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 11665: 002c37d5 10 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 11666: 012e3c66 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 11667: 006dbb31 104 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_h │ │ │ │ - 11668: 006d68e1 140 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_d │ │ │ │ + 11667: 006dbb61 104 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_h │ │ │ │ + 11668: 006d6911 140 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_d │ │ │ │ 11669: 011fb868 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshluw │ │ │ │ 11670: 005ffd8d 8 FUNC GLOBAL DEFAULT 12 helper_vfp_shtos │ │ │ │ - 11671: 0080b269 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 11671: 0080b299 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 11672: 00392fb9 256 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ 11673: 012196e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosizs │ │ │ │ 11674: 005db1bd 74 FUNC GLOBAL DEFAULT 12 arm_pmu_timer_cb │ │ │ │ 11675: 005986d9 72 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 11676: 012b71fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 11677: 002f6fbd 120 FUNC GLOBAL DEFAULT 12 aml_arg │ │ │ │ 11678: 01179ec0 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ - 11679: 006d67e1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_h │ │ │ │ + 11679: 006d6811 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_h │ │ │ │ 11680: 004f584d 30 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 11681: 0085e5ed 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 11681: 0085e61d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 11682: 0121d6ec 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ - 11683: 00710815 1252 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 11683: 00710845 1252 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 11684: 012e48f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ 11685: 005cec61 50 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 11686: 012e615e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 11687: 0081d969 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 11687: 0081d999 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 11688: 012b1358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ - 11689: 006dbb99 112 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_s │ │ │ │ + 11689: 006dbbc9 112 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_s │ │ │ │ 11690: 012e549e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_READ_DSTATE │ │ │ │ - 11691: 0077a7dd 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 11691: 0077a80d 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 11692: 012e4c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 11693: 012b14b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 11694: 008259e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 11694: 00825a19 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 11695: 012e5b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 11696: 00836089 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 11697: 0073317d 160 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 11696: 008360b9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 11697: 007331ad 160 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 11698: 012e5fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ 11699: 00523545 124 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 11700: 012acef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 11701: 012e53ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_OP_DSTATE │ │ │ │ - 11702: 006d6861 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_s │ │ │ │ + 11702: 006d6891 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_s │ │ │ │ 11703: 012e5d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 11704: 00418579 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 11705: 011dc06c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 11706: 002bb121 176 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 11707: 004ee855 104 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 11708: 012af8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 11709: 012e3f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 11710: 0078e9b5 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 11711: 0070e9f1 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 11712: 00871a19 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 11710: 0078e9e5 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 11711: 0070ea21 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 11712: 00871a49 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 11713: 0032e2b1 424 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 11714: 00639efd 292 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_iova │ │ │ │ 11715: 012e41de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 11716: 0053a7a1 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ 11717: 012b96c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 11718: 012e5ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 11719: 012ba574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 11720: 012ade04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 11721: 0087b211 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 11721: 0087b241 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 11722: 012ba7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 11723: 00826c1d 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 11723: 00826c4d 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 11724: 012e4ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 11725: 012a85e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ 11726: 01203320 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_sh │ │ │ │ - 11727: 0075ca79 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ - 11728: 00874c3d 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 11727: 0075caa9 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 11728: 00874c6d 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ 11729: 005b84bd 64 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 11730: 0051c8cd 212 FUNC GLOBAL DEFAULT 12 ram_block_attributes_create │ │ │ │ 11731: 012a4e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 11732: 0055bc61 452 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 11733: 007462c9 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 11733: 007462f9 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 11734: 003ec5b5 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 11735: 01210cb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256su0 │ │ │ │ 11736: 012e3ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 11737: 012e43e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 11738: 012b8654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ 11739: 01210c34 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256su1 │ │ │ │ - 11740: 0070f3f9 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 11740: 0070f429 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 11741: 012e40d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_READ_DSTATE │ │ │ │ 11742: 003366d9 116 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 11743: 012a787c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UP_READ_EVENT │ │ │ │ 11744: 0043b601 140 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 11745: 012e50d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 11746: 007457ed 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 11746: 0074581d 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 11747: 012aaf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 11748: 0086bf19 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 11748: 0086bf49 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ 11749: 012bac4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_UPDATE_IRQ_EVENT │ │ │ │ - 11750: 008199f9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 11750: 00819a29 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ 11751: 0120329c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_sw │ │ │ │ 11752: 005cc0d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ - 11753: 0089dda5 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 11753: 0089ddd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 11754: 012e4ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 11755: 00555941 34 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ 11756: 004f586d 30 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 11757: 012bc960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 11758: 012e4c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 11759: 00555b15 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 11760: 012b5dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 11761: 012e4dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 11762: 012e564e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 11763: 012e3c5f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ 11764: 011e9dd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_yield │ │ │ │ 11765: 0050396d 178 FUNC GLOBAL DEFAULT 12 audio_set_volume_in │ │ │ │ - 11766: 0084eca1 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 11766: 0084ecd1 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 11767: 0032d2d1 220 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 11768: 00811139 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 11768: 00811169 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ 11769: 005cb155 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 11770: 012e4116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_READB_DSTATE │ │ │ │ - 11771: 00712f35 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ - 11772: 006d8a9d 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_h │ │ │ │ + 11771: 00712f65 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 11772: 006d8acd 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_h │ │ │ │ 11773: 0045ee79 1796 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 11774: 012e4f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 11775: 012a55a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 11776: 005168b5 144 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 11777: 012e4e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 11778: 00826001 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ - 11779: 0070e71d 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 11778: 00826031 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 11779: 0070e74d 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 11780: 012b8c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 11781: 012b6cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 11782: 002f3ae5 256 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ - 11783: 00748da5 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 11784: 0085e6b1 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 11783: 00748dd5 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 11784: 0085e6e1 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 11785: 012afcd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ 11786: 005c93a1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 11787: 012e56a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 11788: 012e5de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_DSTATE │ │ │ │ 11789: 012b8544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ - 11790: 006d8b25 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_s │ │ │ │ + 11790: 006d8b55 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_s │ │ │ │ 11791: 012e5916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 11792: 005f1481 6 FUNC GLOBAL DEFAULT 12 vfp_set_fpcr │ │ │ │ 11793: 012e4176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_ABORT_DSTATE │ │ │ │ 11794: 012e3f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ - 11795: 0089bba5 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 11795: 0089bbd5 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 11796: 0039ea5d 128 FUNC GLOBAL DEFAULT 12 gic_dist_set_priority │ │ │ │ 11797: 012e3f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 11798: 00812dfd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 11798: 00812e2d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 11799: 012e6054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 11800: 012b9704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 11801: 006b3451 340 FUNC GLOBAL DEFAULT 12 helper_v7m_blxns │ │ │ │ - 11802: 00884a4d 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 11801: 006b3481 340 FUNC GLOBAL DEFAULT 12 helper_v7m_blxns │ │ │ │ + 11802: 00884a7d 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 11803: 002f431d 204 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 11804: 00884891 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 11805: 007fcdd9 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ - 11806: 00825c05 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 11804: 008848c1 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 11805: 007fce09 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 11806: 00825c35 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 11807: 011dbfe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 11808: 012a5fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 11809: 0032c199 16 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 11810: 012e4d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 11811: 012e488c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ 11812: 012e4156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ - 11813: 008999bd 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ + 11813: 008999ed 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ 11814: 012e42a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ 11815: 0059fadd 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 11816: 0080e251 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 11816: 0080e281 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 11817: 012e5b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 11818: 01203194 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_ub │ │ │ │ 11819: 012b5a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 11820: 012b3294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 11821: 00a77c0c 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 11822: 008874e1 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 11821: 00a77c3c 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 11822: 00887511 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 11823: 012e3d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 11824: 002d214d 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 11825: 01203110 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_uh │ │ │ │ 11826: 012e4850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 11827: 012aa3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 11828: 007627c9 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 11828: 007627f9 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 11829: 012b8f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 11830: 012a4f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ 11831: 0120917c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_b │ │ │ │ - 11832: 008278f5 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 11832: 00827925 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 11833: 01208ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_d │ │ │ │ 11834: 003e8055 196 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 11835: 012ad324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 11836: 0081e469 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 11836: 0081e499 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ 11837: 00523d89 84 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 11838: 012e5b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 11839: 0088682d 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 11839: 0088685d 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 11840: 012e523e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 11841: 00841b69 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 11841: 00841b99 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 11842: 012e50ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ 11843: 012090f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_h │ │ │ │ - 11844: 00745f49 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 11844: 00745f79 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 11845: 0121b6e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_sub_usaturate │ │ │ │ 11846: 012e43c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 11847: 00740499 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 11848: 00854bcd 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 11847: 007404c9 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 11848: 00854bfd 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 11849: 012e48f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 11850: 00438c05 196 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 11851: 012ac4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 11852: 0120308c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_uw │ │ │ │ 11853: 01178040 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ 11854: 00524555 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 11855: 003b1889 636 FUNC GLOBAL DEFAULT 12 pc_dimm_pre_plug │ │ │ │ 11856: 012e5914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 11857: 01177c0c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 11858: 0043f315 740 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 11859: 01209074 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_s │ │ │ │ 11860: 012b9f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 11861: 0085dc11 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 11861: 0085dc41 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 11862: 012e476e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 11863: 0073c26d 192 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 11863: 0073c29d 192 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 11864: 012e59f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 11865: 012afe70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 11866: 012b103c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 11867: 012bcaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ 11868: 002fd5b9 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_plug_cb │ │ │ │ - 11869: 007670fd 256 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 11869: 0076712d 256 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 11870: 0032684d 124 FUNC GLOBAL DEFAULT 12 ptimer_set_period_from_clock │ │ │ │ - 11871: 007273a9 356 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ + 11871: 007273d9 356 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ 11872: 00293f75 140 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 11873: 0081b839 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 11873: 0081b869 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 11874: 012e3b4c 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 11875: 012ae550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ - 11876: 0080dad1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 11876: 0080db01 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 11877: 00538001 228 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop │ │ │ │ 11878: 012b714c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ 11879: 012bcf04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_EVENT │ │ │ │ 11880: 003fc531 272 FUNC GLOBAL DEFAULT 12 igb_core_pci_realize │ │ │ │ 11881: 01201748 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst40b │ │ │ │ - 11882: 0084e1d5 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 11883: 007f39a1 240 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 11882: 0084e205 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 11883: 007f39d1 240 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ 11884: 012e53ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_DSTATE │ │ │ │ 11885: 012e5af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_DSTATE │ │ │ │ - 11886: 007017e5 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ - 11887: 008a12e5 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 11886: 00701815 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ + 11887: 008a1315 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 11888: 012a5bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 11889: 012e4546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 11890: 00516f9d 28 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ 11891: 006436c1 24 FUNC GLOBAL DEFAULT 12 arm_boot_address_space │ │ │ │ - 11892: 0081e05d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 11892: 0081e08d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 11893: 012016c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst40h │ │ │ │ 11894: 012e3bd8 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 11895: 008902b9 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 11895: 008902e9 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ 11896: 012e45da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 11897: 012e3efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 11898: 00340145 32 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ 11899: 005f3949 132 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_m32 │ │ │ │ - 11900: 00781a69 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 11900: 00781a99 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 11901: 00477a65 192 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 11902: 012b8f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 11903: 005cfced 48 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 11904: 012e4c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 11905: 012e61ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 11906: 012a7c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_AER915_SEND_TOO_LONG_EVENT │ │ │ │ 11907: 012a6c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 11908: 00832a31 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 11908: 00832a61 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 11909: 012b1cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 11910: 012ad2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 11911: 012e4794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 11912: 012e4770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ 11913: 003754fd 308 FUNC GLOBAL DEFAULT 12 omap_dma_reset │ │ │ │ - 11914: 0088f679 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 11914: 0088f6a9 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 11915: 00561ab1 48 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 11916: 002f4b95 356 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 11917: 01201640 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst40w │ │ │ │ 11918: 00574935 8 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 11919: 012b749c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 11920: 0043563d 6 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 11921: 012e5584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 11922: 00aa7818 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 11923: 012af320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 11924: 011db45c 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 11925: 012ad3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 11926: 0084a625 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 11926: 0084a655 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 11927: 002cb791 432 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ 11928: 002e6a01 120 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ - 11929: 00742791 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 11929: 007427c1 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ 11930: 005d440d 124 FUNC GLOBAL DEFAULT 12 arm_cpu_exec_halt │ │ │ │ - 11931: 00733989 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 11931: 007339b9 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 11932: 012aa0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 11933: 0085e46d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 11933: 0085e49d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 11934: 005ce9a5 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_be_mmu │ │ │ │ 11935: 0057245d 220 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 11936: 0080d77d 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 11936: 0080d7ad 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 11937: 012015bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst41b │ │ │ │ 11938: 002ecc1d 42 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 11939: 012b73bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 11940: 012e4d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 11941: 012e518c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 11942: 012bb8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 11943: 011e42e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_le │ │ │ │ - 11944: 007babc1 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 11945: 0070e99d 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 11944: 007babf1 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 11945: 0070e9cd 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 11946: 012bd568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ 11947: 01201538 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst41h │ │ │ │ 11948: 0059de1d 176 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 11949: 007638a1 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 11949: 007638d1 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 11950: 005332ed 136 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ - 11951: 00780951 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 11952: 0072961d 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 11951: 00780981 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 11952: 0072964d 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 11953: 012b8704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 11954: 00292d71 78 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 11955: 00879615 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 11956: 00889da5 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 11955: 00879645 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 11956: 00889dd5 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 11957: 011dbf64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 11958: 012af5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 11959: 012e68d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 11960: 012e4270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 11961: 012b580c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 11962: 012e5512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_ABORT_DSTATE │ │ │ │ 11963: 002e6379 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 11964: 00393331 260 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 11965: 00713665 156 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 11965: 00713695 156 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 11966: 012a9b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 11967: 007acae9 496 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 11967: 007acb19 496 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 11968: 012014b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst41w │ │ │ │ 11969: 012ab9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 11970: 012e5daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 11971: 012e4a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 11972: 012b664c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ - 11973: 00756069 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 11973: 00756099 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ 11974: 0059fead 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 11975: 012e3efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 11976: 007f71c5 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 11976: 007f71f5 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 11977: 012b2910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 11978: 0032e11d 152 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 11979: 012b58fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ 11980: 004d577d 40 FUNC GLOBAL DEFAULT 12 vfio_migration_add_bytes_transferred │ │ │ │ - 11981: 0072e3e9 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ - 11982: 006c7f99 94 FUNC GLOBAL DEFAULT 12 helper_mve_vidupb │ │ │ │ + 11981: 0072e419 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 11982: 006c7fc9 94 FUNC GLOBAL DEFAULT 12 helper_mve_vidupb │ │ │ │ 11983: 01201430 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst42b │ │ │ │ 11984: 012e43e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 11985: 007efd15 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 11985: 007efd45 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ 11986: 005aa8e5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 11987: 012b0010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 11988: 012e5ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 11989: 012167fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_hcr_el2_trap │ │ │ │ 11990: 012e4f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 11991: 00619641 204 FUNC GLOBAL DEFAULT 12 omap_badwidth_read8 │ │ │ │ - 11992: 006c7ff9 124 FUNC GLOBAL DEFAULT 12 helper_mve_viduph │ │ │ │ + 11992: 006c8029 124 FUNC GLOBAL DEFAULT 12 helper_mve_viduph │ │ │ │ 11993: 012aa1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 11994: 01200d7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdwdupb │ │ │ │ 11995: 012013ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst42h │ │ │ │ 11996: 00519659 52 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ 11997: 0114cb08 52 OBJECT GLOBAL DEFAULT 21 vmstate_can_sja │ │ │ │ 11998: 012aa2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPEND_EVENT │ │ │ │ 11999: 012a9fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FEATURES_EVENT │ │ │ │ @@ -12009,87 +12009,87 @@ │ │ │ │ 12005: 012e3c63 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_stats_c │ │ │ │ 12006: 012e5a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_DSTATE │ │ │ │ 12007: 012e50a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 12008: 002bc8d9 264 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 12009: 011de400 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 12010: 01177bbc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 12011: 012e4670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 12012: 007b7e91 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 12012: 007b7ec1 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 12013: 011ed714 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packsq │ │ │ │ 12014: 012bf3cc 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 12015: 01177b94 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ - 12016: 006c8075 128 FUNC GLOBAL DEFAULT 12 helper_mve_vidupw │ │ │ │ + 12016: 006c80a5 128 FUNC GLOBAL DEFAULT 12 helper_mve_vidupw │ │ │ │ 12017: 012e6032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 12018: 012b1b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 12019: 012acc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ 12020: 01201328 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst42w │ │ │ │ 12021: 012e5ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ - 12022: 0078c205 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 12022: 0078c235 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 12023: 012e4c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 12024: 012e54a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_RELOAD_DSTATE │ │ │ │ 12025: 012b9314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 12026: 011ed504 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packsw │ │ │ │ 12027: 0043a951 86 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 12028: 012b3254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 12029: 0085b721 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 12029: 0085b751 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 12030: 012a5d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 12031: 01200c74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdwdupw │ │ │ │ 12032: 012e3db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 12033: 012e5b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 12034: 007b83b5 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 12034: 007b83e5 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 12035: 012a6898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 12036: 012012a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst43b │ │ │ │ 12037: 0051254d 140 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 12038: 012e629e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 12039: 00560639 72 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ - 12040: 007017e9 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 12040: 00701819 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 12041: 00584479 960 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 12042: 012e5128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 12043: 012e60c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 12044: 012b4134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_EVENT │ │ │ │ 12045: 012e4d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 12046: 012b511c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ 12047: 01201220 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst43h │ │ │ │ 12048: 012e550e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_READ_DSTATE │ │ │ │ - 12049: 0081fb11 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 12050: 0080b109 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 12049: 0081fb41 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 12050: 0080b139 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 12051: 012e60a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ - 12052: 007fa3c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 12052: 007fa3f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 12053: 012e58f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 12054: 012ade54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 12055: 002edc71 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ 12056: 011ecfdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_shufh │ │ │ │ - 12057: 0086a761 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 12057: 0086a791 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 12058: 012bd588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 12059: 012afea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 12060: 012e3c76 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ 12061: 012e5afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_INPUT_DSTATE │ │ │ │ - 12062: 007075e9 106 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ - 12063: 0089de95 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ + 12062: 00707619 106 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ + 12063: 0089dec5 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ 12064: 012b3684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_STATING_EVENT │ │ │ │ - 12065: 006d0a25 24 FUNC GLOBAL DEFAULT 12 helper_add_usaturate │ │ │ │ - 12066: 00826181 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 12065: 006d0a55 24 FUNC GLOBAL DEFAULT 12 helper_add_usaturate │ │ │ │ + 12066: 008261b1 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 12067: 012e57ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 12068: 012b9034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 12069: 004ed95d 284 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 12070: 012e486e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 12071: 0120119c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst43w │ │ │ │ 12072: 012b542c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 12073: 0084083d 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 12074: 00803231 832 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 12073: 0084086d 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 12074: 00803261 832 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 12075: 002d83ad 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 12076: 012a63a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 12077: 0043aa31 436 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 12078: 0085fae5 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 12078: 0085fb15 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 12079: 002c9af5 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 12080: 0030454d 516 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_request_cb │ │ │ │ 12081: 012a6d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_EVENT │ │ │ │ 12082: 012e411c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_DSTATE │ │ │ │ 12083: 003ec39d 2 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ - 12084: 0076df1d 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 12084: 0076df4d 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 12085: 012a86a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 12086: 012e5366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 12087: 012a64d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 12088: 012afc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 12089: 012b8344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 12090: 012e5508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_DSTATE │ │ │ │ 12091: 012e4f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FINISH_ZONE_DSTATE │ │ │ │ @@ -12099,304 +12099,304 @@ │ │ │ │ 12095: 012b769c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_RESET_DEVICE_EVENT │ │ │ │ 12096: 002e87b1 12 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 12097: 00573895 4 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ 12098: 005a1199 500 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 12099: 012a7a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_HI_EVENT │ │ │ │ 12100: 012e5032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ 12101: 011ed690 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packul │ │ │ │ - 12102: 00731569 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 12102: 00731599 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 12103: 012e5888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ - 12104: 00727141 328 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ + 12104: 00727171 328 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ 12105: 00394535 564 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ - 12106: 0076f6e1 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 12106: 0076f711 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ 12107: 005c9a8d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 12108: 012ac7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ 12109: 005cb661 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ 12110: 005d86b5 284 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 12111: 012a4fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 12112: 011ed798 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packuq │ │ │ │ 12113: 012b1210 72 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 12114: 00573a1d 80 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 12115: 008173c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 12115: 008173f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ 12116: 005fba95 18 FUNC GLOBAL DEFAULT 12 helper_neon_addlp_s16 │ │ │ │ - 12117: 007fb0e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 12117: 007fb119 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 12118: 012e5b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 12119: 0082743d 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 12119: 0082746d 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 12120: 012e51d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ - 12121: 00847d25 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 12121: 00847d55 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 12122: 011ed588 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packuw │ │ │ │ 12123: 00587381 388 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 12124: 004ad565 80 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 12125: 012b5c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 12126: 0085d74d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 12126: 0085d77d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 12127: 012e4be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 12128: 012b1e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 12129: 00535f91 72 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 12130: 012e60f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 12131: 00815759 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 12131: 00815789 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 12132: 012e4204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 12133: 012e5f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 12134: 0117a6a8 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 12135: 012e5e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 12136: 012af800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ 12137: 0041aae9 64 FUNC GLOBAL DEFAULT 12 rocker_find │ │ │ │ - 12138: 008712f5 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 12138: 00871325 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 12139: 005b8a39 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 12140: 012a8650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ - 12141: 00849a75 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 12141: 00849aa5 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 12142: 00292dc1 152 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 12143: 0088d055 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 12143: 0088d085 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 12144: 012e3d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 12145: 011f9f24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsbc │ │ │ │ 12146: 002c0795 94 FUNC GLOBAL DEFAULT 12 helper_qsubaddx │ │ │ │ 12147: 012e4678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 12148: 012b0060 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 12149: 012a515c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 12150: 007804d9 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 12151: 0086c7ad 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 12150: 00780509 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 12151: 0086c7dd 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 12152: 012e62aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 12153: 0081bacd 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 12153: 0081bafd 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ 12154: 012aff70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_SEND_EVENT │ │ │ │ - 12155: 0081d3ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 12155: 0081d41d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 12156: 002c6795 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 12157: 008494c9 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 12157: 008494f9 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 12158: 012aea20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 12159: 012e4c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 12160: 012e5390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 12161: 00730789 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ - 12162: 00779acd 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 12161: 007307b9 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 12162: 00779afd 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 12163: 0043a3ed 68 FUNC GLOBAL DEFAULT 12 pcie_chassis_del_slot │ │ │ │ 12164: 012adb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 12165: 012b8d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 12166: 012c1a9c 16 OBJECT GLOBAL DEFAULT 25 smbios_type0 │ │ │ │ 12167: 012c1ab0 24 OBJECT GLOBAL DEFAULT 25 smbios_type1 │ │ │ │ 12168: 002c0b9d 122 FUNC GLOBAL DEFAULT 12 helper_uadd8 │ │ │ │ 12169: 012b676c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SETUP_EVENT │ │ │ │ 12170: 00aa7a80 52 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 12171: 012ad8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 12172: 012af6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 12173: 0120242c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrd_sg_wb_ud │ │ │ │ 12174: 012e6168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 12175: 012aaee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 12176: 0121d534 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 12177: 0085197d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 12177: 008519ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 12178: 012b090c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 12179: 012b5edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 12180: 00587f5d 84 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ - 12181: 006cc391 376 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0h │ │ │ │ + 12181: 006cc3c1 376 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0h │ │ │ │ 12182: 00559d49 164 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 12183: 012e5182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 12184: 007efca9 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 12184: 007efcd9 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 12185: 012e54f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_DSTATE │ │ │ │ 12186: 00447ba9 300 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ - 12187: 00899c89 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ + 12187: 00899cb9 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ 12188: 012e3fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 12189: 012a79ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_EVENT │ │ │ │ 12190: 012ac0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 12191: 012e5ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 12192: 012a9984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 12193: 0080760d 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 12193: 0080763d 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 12194: 012ac024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ - 12195: 006cc509 344 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0s │ │ │ │ + 12195: 006cc539 344 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0s │ │ │ │ 12196: 002f3ef5 272 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 12197: 012af750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 12198: 012e3caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 12199: 00556455 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 12200: 005ba061 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 12201: 012bc63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ 12202: 0117acb0 12 OBJECT GLOBAL DEFAULT 21 MigrationStatus_lookup │ │ │ │ 12203: 002bf98d 124 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ 12204: 012c1a60 4 OBJECT GLOBAL DEFAULT 25 usr_blobs_len │ │ │ │ 12205: 012e5d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 12206: 0053b9e9 42 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 12207: 002bb5a9 6 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 12208: 00585ce5 580 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ 12209: 00aa77f0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_virtio_gpu_output_list │ │ │ │ - 12210: 00891ac5 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 12210: 00891af5 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 12211: 012e5826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 12212: 012a73c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ - 12213: 0086bbc5 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 12213: 0086bbf5 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ 12214: 002c0df5 30 FUNC GLOBAL DEFAULT 12 helper_shsubaddx │ │ │ │ 12215: 0052d16d 540 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 12216: 00504161 52 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 12217: 012e4706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 12218: 012e56b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ - 12219: 006fecb9 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ + 12219: 006fece9 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ 12220: 012e561c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 12221: 002f7f31 348 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 12222: 002c43c5 240 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 12223: 00789d01 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 12223: 00789d31 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 12224: 012bbf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 12225: 012e47f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 12226: 00573b0d 120 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 12227: 0081d651 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 12227: 0081d681 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 12228: 012e3c21 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 12229: 006646a9 72 FUNC GLOBAL DEFAULT 12 gen_gvec_cge0 │ │ │ │ 12230: 012a82e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 12231: 008751b9 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 12231: 008751e9 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 12232: 012aa2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 12233: 012e3fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 12234: 00801109 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 12234: 00801139 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 12235: 012e6092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 12236: 004f3cdd 284 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 12237: 005b8ab1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 12238: 012e686e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 12239: 012b6b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 12240: 012a95b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 12241: 00888e6d 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 12241: 00888e9d 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 12242: 0053e16d 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ 12243: 005c9835 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ 12244: 0052be5d 68 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 12245: 012e509a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 12246: 005563a1 34 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 12247: 00369901 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 12248: 0072c439 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 12248: 0072c469 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 12249: 004ae9d5 400 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 12250: 007539d5 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 12250: 00753a05 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 12251: 012aa6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 12252: 012e4f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 12253: 012abed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 12254: 012ba3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 12255: 01179fbc 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 12256: 012bafc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 12257: 004abb41 76 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 12258: 00749649 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 12258: 00749679 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 12259: 012e3e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 12260: 007ff375 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ - 12261: 006d0a55 54 FUNC GLOBAL DEFAULT 12 helper_ssat │ │ │ │ + 12260: 007ff3a5 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 12261: 006d0a85 54 FUNC GLOBAL DEFAULT 12 helper_ssat │ │ │ │ 12262: 012a9de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 12263: 012b094c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 12264: 0072c585 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 12264: 0072c5b5 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 12265: 012e42ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 12266: 012b8784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ 12267: 005cb381 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 12268: 012e3db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 12269: 007b3abd 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 12270: 008945fd 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 12269: 007b3aed 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 12270: 0089462d 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 12271: 012e620e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 12272: 00808325 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 12272: 00808355 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 12273: 012a5494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 12274: 003334c1 64 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 12275: 002f3881 140 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ 12276: 012a78cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ - 12277: 0078b88d 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ - 12278: 006d0769 210 FUNC GLOBAL DEFAULT 12 helper_neon_tbl │ │ │ │ + 12277: 0078b8bd 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 12278: 006d0799 210 FUNC GLOBAL DEFAULT 12 helper_neon_tbl │ │ │ │ 12279: 012e4420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 12280: 00746371 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 12280: 007463a1 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 12281: 012e3f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 12282: 012e61c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 12283: 012b23e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 12284: 012af550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 12285: 012b29b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ - 12286: 007263ad 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 12286: 007263dd 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 12287: 012e441e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 12288: 012e5ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 12289: 012ad704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 12290: 0055d659 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ 12291: 005f7781 82 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_s8 │ │ │ │ 12292: 005bec31 92 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 12293: 011d0008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ 12294: 005bec8d 244 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 12295: 012e3cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 12296: 0032e459 76 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 12297: 00537839 232 FUNC GLOBAL DEFAULT 12 load_device_tree │ │ │ │ 12298: 003caa25 68 FUNC GLOBAL DEFAULT 12 omap_clk_canidle │ │ │ │ 12299: 012e471a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 12300: 0041f131 38 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 12301: 00820fe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ - 12302: 008268c9 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 12301: 00821011 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 12302: 008268f9 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 12303: 012e5838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 12304: 005501f9 360 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 12305: 012e44a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 12306: 012a9b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ 12307: 012bce80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 12308: 0080be61 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 12308: 0080be91 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 12309: 012aeab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 12310: 012e4b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 12311: 002e29d1 572 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 12312: 012e42ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ 12313: 012e5496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_RESET_DSTATE │ │ │ │ - 12314: 007f748d 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 12315: 00a5d690 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 12314: 007f74bd 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 12315: 00a5d6c0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 12316: 012e59be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 12317: 012e6366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 12318: 007403a5 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 12318: 007403d5 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ 12319: 0052f075 416 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 12320: 0076f9b9 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 12320: 0076f9e9 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 12321: 012e41fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 12322: 007b30cd 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 12322: 007b30fd 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 12323: 012a87b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ 12324: 012b3b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_WRITE_EVENT │ │ │ │ - 12325: 0083027d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ - 12326: 0076c84d 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 12325: 008302ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 12326: 0076c87d 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 12327: 012e4be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 12328: 007faf45 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 12329: 008209e1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 12328: 007faf75 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 12329: 00820a11 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 12330: 011eae58 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_avgw0 │ │ │ │ 12331: 002becb9 1756 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ 12332: 011eadd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_avgw1 │ │ │ │ - 12333: 00889f9d 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 12334: 0084880d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 12333: 00889fcd 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 12334: 0084883d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 12335: 00555c11 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 12336: 007feb5d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 12336: 007feb8d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 12337: 002ba31d 176 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 12338: 003800bd 228 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 12339: 00a5ba80 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ - 12340: 007324fd 240 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 12339: 00a5bab0 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 12340: 0073252d 240 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 12341: 012a6d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 12342: 00560b49 84 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 12343: 012b30e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 12344: 0073c24d 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 12345: 0083d6bd 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 12344: 0073c27d 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 12345: 0083d6ed 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 12346: 003ad311 10 FUNC GLOBAL DEFAULT 12 omap_intc_set_fclk │ │ │ │ 12347: 012bca70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 12348: 012e3c19 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 12349: 007faf81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ - 12350: 00823d8d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 12349: 007fafb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 12350: 00823dbd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 12351: 012ac504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 12352: 012bcbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ 12353: 011f0d38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgtb │ │ │ │ - 12354: 007644b1 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 12354: 007644e1 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 12355: 012bd6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 12356: 012e3c3e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 12357: 012a797c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_IDX_EVENT │ │ │ │ 12358: 00569dd5 12 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 12359: 005538f5 216 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 12360: 007f73cd 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 12361: 0087dab1 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 12362: 006fde2d 2012 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ - 12363: 00801f2d 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 12360: 007f73fd 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 12361: 0087dae1 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 12362: 006fde5d 2012 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ + 12363: 00801f5d 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 12364: 011f0cb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgth │ │ │ │ 12365: 012b4b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 12366: 012aef40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 12367: 012bb074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 12368: 0032e4f5 100 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 12369: 012e5214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 12370: 012b12b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ - 12371: 008913e9 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 12371: 00891419 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 12372: 01185410 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 12373: 002dc069 84 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 12374: 002e11e9 56 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 12375: 012e4506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ 12376: 012b4034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_RECV_EVENT │ │ │ │ - 12377: 0076b061 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 12377: 0076b091 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ 12378: 003f47c5 292 FUNC GLOBAL DEFAULT 12 e1000e_core_read │ │ │ │ - 12379: 0087cbb9 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 12379: 0087cbe9 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 12380: 012e51d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 12381: 002bffd5 176 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 12382: 00823c49 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 12382: 00823c79 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 12383: 012bc418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 12384: 012aa094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 12385: 00547109 384 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 12386: 012e566e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ 12387: 011f0c30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgtw │ │ │ │ - 12388: 008874f1 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 12388: 00887521 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 12389: 012b4dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ 12390: 011f6a08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlasb │ │ │ │ - 12391: 008767b1 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 12391: 008767e1 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ 12392: 0056ee7d 78 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 12393: 011e2dbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 12394: 012e587c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 12395: 0120b1f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_idx_d │ │ │ │ 12396: 012e691c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_i386_c │ │ │ │ 12397: 012ba1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ 12398: 005f77d5 82 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_u8 │ │ │ │ @@ -12410,152 +12410,152 @@ │ │ │ │ 12406: 012e4912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_READ_DSTATE │ │ │ │ 12407: 012e41ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_ALL_DSTATE │ │ │ │ 12408: 012b9104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_EVENT │ │ │ │ 12409: 012e3c44 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_common_c │ │ │ │ 12410: 002fd5bd 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_cb │ │ │ │ 12411: 00406a61 132 FUNC GLOBAL DEFAULT 12 smc91c111_init │ │ │ │ 12412: 012e5e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ - 12413: 006b9f65 86 FUNC GLOBAL DEFAULT 12 helper_mve_vmulb │ │ │ │ + 12413: 006b9f95 86 FUNC GLOBAL DEFAULT 12 helper_mve_vmulb │ │ │ │ 12414: 002b38c5 268 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 12415: 012a9f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 12416: 012e6894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 12417: 012e4b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 12418: 012e4e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ 12419: 0120b27c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_idx_s │ │ │ │ - 12420: 006b9fbd 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmulh │ │ │ │ + 12420: 006b9fed 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmulh │ │ │ │ 12421: 011f6900 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlasw │ │ │ │ - 12422: 0083b371 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 12422: 0083b3a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ 12423: 004d3c05 96 FUNC GLOBAL DEFAULT 12 vfio_device_detach │ │ │ │ - 12424: 00763c75 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 12425: 00816f51 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 12424: 00763ca5 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 12425: 00816f81 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 12426: 011e089c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_be │ │ │ │ 12427: 005b2965 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add_var │ │ │ │ 12428: 012e6090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 12429: 00387a01 556 FUNC GLOBAL DEFAULT 12 spd_data_generate │ │ │ │ 12430: 0117a950 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 12431: 0086bc09 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 12432: 00789be9 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 12431: 0086bc39 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 12432: 00789c19 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 12433: 005bffcd 34 FUNC GLOBAL DEFAULT 12 tcg_dump_stats │ │ │ │ 12434: 004d5289 248 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 12435: 012e43cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 12436: 011e34f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 12437: 012a7fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_ADD_MR_EVENT │ │ │ │ 12438: 002ba905 192 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 12439: 012e6548 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 12440: 012e6132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 12441: 007aff49 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ - 12442: 006ba029 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulw │ │ │ │ + 12441: 007aff79 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 12442: 006ba059 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulw │ │ │ │ 12443: 004180e9 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_features │ │ │ │ 12444: 005c78f1 244 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 12445: 006f9941 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ - 12446: 0085d7b1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 12445: 006f9971 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ + 12446: 0085d7e1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ 12447: 012153e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_b │ │ │ │ 12448: 0052a1a9 1132 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 12449: 0076f945 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 12449: 0076f975 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 12450: 012e41f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 12451: 01215254 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_d │ │ │ │ 12452: 012ab984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 12453: 012aeb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 12454: 0121535c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_h │ │ │ │ 12455: 012e5918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ 12456: 00639e09 104 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_all │ │ │ │ 12457: 012b4124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_EVENT │ │ │ │ - 12458: 00730a81 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 12458: 00730ab1 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ 12459: 004df33d 112 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ 12460: 0052fdf1 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 12461: 004443fd 264 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 12462: 0061b879 148 FUNC GLOBAL DEFAULT 12 allwinner_a10_bootrom_setup │ │ │ │ 12463: 0117a620 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 12464: 012e4916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ 12465: 005a29f1 228 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 12466: 00733e41 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 12466: 00733e71 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 12467: 012a5724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 12468: 003b0229 40 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 12469: 0115a26c 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpr_vfio_devices │ │ │ │ 12470: 012e5926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 12471: 012152d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_s │ │ │ │ 12472: 012e5204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 12473: 012e5412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_HOLD_RESET_DSTATE │ │ │ │ 12474: 012ae7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ 12475: 004df439 132 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ 12476: 0052f885 492 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ - 12477: 0089c995 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ + 12477: 0089c9c5 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ 12478: 012a9c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 12479: 002c1bb9 236 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512h2 │ │ │ │ 12480: 012bcaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 12481: 012bb1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 12482: 00701771 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ + 12482: 007017a1 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ 12483: 012e5c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 12484: 012e5ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 12485: 012e43f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 12486: 011ef478 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplt_scalarh │ │ │ │ 12487: 012e5c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 12488: 005564a9 34 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ 12489: 004df3ad 140 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 12490: 00535e7d 16 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 12491: 002cad81 512 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ 12492: 005c49d5 192 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 12493: 012bcab0 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ 12494: 005c9775 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ 12495: 0044e665 34 FUNC GLOBAL DEFAULT 12 gpex_set_irq_num │ │ │ │ - 12496: 00889ec1 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 12496: 00889ef1 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 12497: 012a9f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 12498: 012e57b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 12499: 012e68ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ - 12500: 00898299 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ + 12500: 008982c9 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ 12501: 012b09cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ 12502: 00522b59 152 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ 12503: 011ef3f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplt_scalars │ │ │ │ 12504: 002c0aa1 116 FUNC GLOBAL DEFAULT 12 helper_ssub8 │ │ │ │ - 12505: 0087cd91 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 12506: 007e7335 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 12505: 0087cdc1 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 12506: 007e7365 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 12507: 012e587a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 12508: 005cfeb1 268 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 12509: 012bbcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 12510: 00839175 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 12510: 008391a5 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 12511: 012b1d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ - 12512: 00893cb9 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 12512: 00893ce9 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 12513: 012e45f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ 12514: 012e3fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 12515: 012a8c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 12516: 0117a444 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 12517: 005368b5 268 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 12518: 012b51ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 12519: 012e575a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 12520: 00828715 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 12520: 00828745 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 12521: 012b567c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 12522: 012e5d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 12523: 005d8ba5 448 FUNC GLOBAL DEFAULT 12 arm_set_cpu_on │ │ │ │ 12524: 012bca0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 12525: 008194c1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 12525: 008194f1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 12526: 012e5000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 12527: 012b0c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 12528: 012bb254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 12529: 0088d36d 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 12529: 0088d39d 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 12530: 012ab7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ 12531: 0064f60d 508 FUNC GLOBAL DEFAULT 12 virt_acpi_setup │ │ │ │ 12532: 011fc5d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulhb │ │ │ │ - 12533: 0082101d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ - 12534: 00815b79 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 12533: 0082104d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 12534: 00815ba9 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 12535: 011d2024 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 12536: 011fc54c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulhh │ │ │ │ 12537: 012e3c73 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 12538: 0085b1bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 12538: 0085b1ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 12539: 0053ebad 252 FUNC GLOBAL DEFAULT 12 iommufd_change_process │ │ │ │ 12540: 012a8db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 12541: 002c46c1 14 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 12542: 005bb441 120 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 12543: 00574425 292 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 12544: 012aba94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 12545: 012a85a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 12546: 012e5ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 12547: 012a8a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 12548: 00517c85 236 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ 12549: 005bf291 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 12550: 007318a5 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 12550: 007318d5 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 12551: 011f4ca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxavb │ │ │ │ 12552: 012e5f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 12553: 012aee40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 12554: 011fc4c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulhw │ │ │ │ 12555: 012a73a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 12556: 00380d8d 82 FUNC GLOBAL DEFAULT 12 smbus_write_word │ │ │ │ 12557: 011f4c20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxavh │ │ │ │ @@ -12564,398 +12564,398 @@ │ │ │ │ 12560: 012e4bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 12561: 012a794c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_EVENT │ │ │ │ 12562: 012a6f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 12563: 002b75a9 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 12564: 012bbbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 12565: 005c99b5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 12566: 012a8980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 12567: 0089a7ed 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 12567: 0089a81d 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 12568: 012b4b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 12569: 012e3f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 12570: 009d200c 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 12570: 009d203c 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 12571: 005dccf5 70 FUNC GLOBAL DEFAULT 12 hw_breakpoint_update_all │ │ │ │ 12572: 0053fad9 108 FUNC GLOBAL DEFAULT 12 host_iommu_device_iommufd_detach_hwpt │ │ │ │ 12573: 012ab914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 12574: 002bae6d 200 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ - 12575: 006e1a99 58 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmlsl_idx │ │ │ │ + 12575: 006e1ac9 58 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmlsl_idx │ │ │ │ 12576: 005b3771 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 12577: 012a4c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 12578: 012a7260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 12579: 012b1524 1356 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 12580: 0072e9dd 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 12580: 0072ea0d 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 12581: 011f4b9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxavw │ │ │ │ 12582: 012e4dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 12583: 00884e4d 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 12583: 00884e7d 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ 12584: 012b0f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 12585: 012e5604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 12586: 002be7b9 104 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 12587: 0117b284 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ - 12588: 006bb7dd 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsb │ │ │ │ + 12588: 006bb80d 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsb │ │ │ │ 12589: 012afc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 12590: 005f1429 86 FUNC GLOBAL DEFAULT 12 vfp_set_fpsr │ │ │ │ 12591: 012e5dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 12592: 012b5f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 12593: 009f4188 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 12593: 009f41b8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 12594: 012e5ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 12595: 012bac9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_TVAL_WRITE_EVENT │ │ │ │ 12596: 00447309 472 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ - 12597: 006bb839 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsh │ │ │ │ + 12597: 006bb869 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsh │ │ │ │ 12598: 005a4d05 168 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 12599: 0084a119 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 12599: 0084a149 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 12600: 012e5922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 12601: 009f4180 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ - 12602: 0084323d 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 12601: 009f41b0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 12602: 0084326d 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ 12603: 005a2ad5 360 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 12604: 012afca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 12605: 0056eecd 204 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 12606: 006653e1 48 FUNC GLOBAL DEFAULT 12 gen_gvec_uaba │ │ │ │ 12607: 00537ccd 144 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop │ │ │ │ 12608: 004faa79 468 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 12609: 012e3f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 12610: 00780671 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 12610: 007806a1 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 12611: 012e5a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 12612: 012b4dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 12613: 012e524e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ 12614: 012ae720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 12615: 005738b5 28 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 12616: 012e39a8 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ - 12617: 008063b1 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 12617: 008063e1 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 12618: 00644f15 124 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 12619: 0032a765 58 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 12620: 012bda7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 12621: 00665381 48 FUNC GLOBAL DEFAULT 12 gen_gvec_uabd │ │ │ │ 12622: 012e57ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ - 12623: 006bb8b5 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsw │ │ │ │ + 12623: 006bb8e5 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsw │ │ │ │ 12624: 012e5672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 12625: 00748f29 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 12625: 00748f59 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ 12626: 00524199 120 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 12627: 00865939 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ - 12628: 006dadf5 132 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_b │ │ │ │ - 12629: 0089806d 556 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ + 12627: 00865969 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 12628: 006dae25 132 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_b │ │ │ │ + 12629: 0089809d 556 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ 12630: 012b792c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 12631: 012abf44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 12632: 0076b671 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 12633: 00827371 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 12632: 0076b6a1 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 12633: 008273a1 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 12634: 012e5040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 12635: 012e4a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ - 12636: 006db531 166 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_d │ │ │ │ + 12636: 006db561 166 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_d │ │ │ │ 12637: 012a9af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 12638: 00786ec9 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 12638: 00786ef9 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 12639: 012e4f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 12640: 012e4216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 12641: 012b660c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 12642: 012e4640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ - 12643: 008027cd 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ - 12644: 006dae79 130 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_h │ │ │ │ + 12643: 008027fd 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 12644: 006daea9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_h │ │ │ │ 12645: 002c4fa1 100 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ 12646: 012b3654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_EVENT │ │ │ │ - 12647: 00789451 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 12647: 00789481 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 12648: 012e4096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ 12649: 005bef01 280 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 12650: 012e3e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 12651: 012b557c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ 12652: 002948b1 32 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ 12653: 012e53cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_DSTATE │ │ │ │ - 12654: 0079a86d 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 12654: 0079a89d 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 12655: 012a9804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 12656: 012bcbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 12657: 00801bc5 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ - 12658: 006daefd 126 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_s │ │ │ │ + 12657: 00801bf5 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 12658: 006daf2d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_s │ │ │ │ 12659: 012b86e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 12660: 012b7ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_READ_EVENT │ │ │ │ 12661: 012afbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 12662: 012a8850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ - 12663: 008255b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 12663: 008255e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ 12664: 0120ba38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfma_d │ │ │ │ - 12665: 00808b75 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 12665: 00808ba5 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 12666: 012e30e9 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 12667: 012e53b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 12668: 012b9bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 12669: 006b9731 164 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegh │ │ │ │ - 12670: 007139c5 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 12669: 006b9761 164 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegh │ │ │ │ + 12670: 007139f5 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 12671: 012e5b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_DSTATE │ │ │ │ 12672: 0120bb40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfma_h │ │ │ │ - 12673: 00899b5d 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ + 12673: 00899b8d 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ 12674: 012b84c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 12675: 012b3dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_EVENT │ │ │ │ 12676: 012e4a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 12677: 003ca901 96 FUNC GLOBAL DEFAULT 12 omap_findclk │ │ │ │ 12678: 011e3ec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_be │ │ │ │ 12679: 0041eb69 26 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 12680: 0081230d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 12680: 0081233d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ 12681: 011b8eb8 52 OBJECT GLOBAL DEFAULT 21 vfio_cpr_pci_vmstate │ │ │ │ 12682: 006117c5 8 FUNC GLOBAL DEFAULT 12 exynos4210_get_irq │ │ │ │ - 12683: 00800c1d 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 12683: 00800c4d 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 12684: 012e50ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ - 12685: 006b97d5 164 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegs │ │ │ │ + 12685: 006b9805 164 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegs │ │ │ │ 12686: 0120babc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfma_s │ │ │ │ - 12687: 006ca1d1 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubh │ │ │ │ + 12687: 006ca201 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubh │ │ │ │ 12688: 011d1548 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 12689: 011d15a8 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 12690: 00327235 288 FUNC GLOBAL DEFAULT 12 register_read_memory │ │ │ │ 12691: 011d15b8 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 12692: 005cfe49 104 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 12693: 00742209 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 12693: 00742239 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 12694: 012e41a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_CONFIGS_INV_SID_RANGE_DSTATE │ │ │ │ - 12695: 006bb931 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubub │ │ │ │ - 12696: 006c87b9 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarb │ │ │ │ + 12695: 006bb961 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubub │ │ │ │ + 12696: 006c87e9 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarb │ │ │ │ 12697: 012adb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 12698: 0120e270 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_rpres_s │ │ │ │ 12699: 005e3b79 104 FUNC GLOBAL DEFAULT 12 arm_mmu_idx_to_el │ │ │ │ 12700: 012e4806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 12701: 012e544e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_SET_ALARM_DSTATE │ │ │ │ - 12702: 006ca2c1 236 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubs │ │ │ │ + 12702: 006ca2f1 236 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubs │ │ │ │ 12703: 012b8bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ - 12704: 006bb98d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuh │ │ │ │ + 12704: 006bb9bd 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuh │ │ │ │ 12705: 012b8ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ - 12706: 006c8829 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarh │ │ │ │ + 12706: 006c8859 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarh │ │ │ │ 12707: 012aed40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 12708: 005472d1 40 FUNC GLOBAL DEFAULT 12 cpr_incoming_needed │ │ │ │ 12709: 012e454c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 12710: 012b109c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 12711: 011e4364 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 12712: 00899905 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 12713: 007f9e65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 12714: 0070e6b5 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 12715: 00862441 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 12716: 00803635 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 12712: 00899935 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 12713: 007f9e95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 12714: 0070e6e5 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 12715: 00862471 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 12716: 00803665 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 12717: 011ee3f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_tt │ │ │ │ 12718: 012a7a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ 12719: 012e50ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ - 12720: 006c7865 132 FUNC GLOBAL DEFAULT 12 helper_mve_ushll │ │ │ │ - 12721: 00780801 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 12720: 006c7895 132 FUNC GLOBAL DEFAULT 12 helper_mve_ushll │ │ │ │ + 12721: 00780831 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 12722: 012b3644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_FF_EVENT │ │ │ │ 12723: 012e4202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 12724: 00804c5d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 12725: 007d0579 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 12724: 00804c8d 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 12725: 007d05a9 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ 12726: 01214ba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_b │ │ │ │ - 12727: 00a6e8e0 176 OBJECT GLOBAL DEFAULT 14 gb200nvl_bmc_fruid │ │ │ │ - 12728: 00822f2d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 12727: 00a6e910 176 OBJECT GLOBAL DEFAULT 14 gb200nvl_bmc_fruid │ │ │ │ + 12728: 00822f5d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 12729: 012a77fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_WRITE_EVENT │ │ │ │ 12730: 012ab9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 12731: 00888805 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 12731: 00888835 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 12732: 002b7669 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 12733: 012a72b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ 12734: 002c0d89 30 FUNC GLOBAL DEFAULT 12 helper_shsub16 │ │ │ │ 12735: 01214a14 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_d │ │ │ │ - 12736: 006bba05 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuw │ │ │ │ - 12737: 006c8899 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarw │ │ │ │ + 12736: 006bba35 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuw │ │ │ │ + 12737: 006c88c9 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarw │ │ │ │ 12738: 012e458e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 12739: 002c54c1 104 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 12740: 01214b1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_h │ │ │ │ 12741: 0043b04d 492 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 12742: 012e5e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 12743: 0115d630 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 12744: 00331095 6 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 12745: 012e3e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 12746: 00322cf1 220 FUNC GLOBAL DEFAULT 12 exynos4210_uart_create │ │ │ │ 12747: 012e5b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 12748: 012e3cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 12749: 012a89b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ 12750: 012056b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_b │ │ │ │ - 12751: 0086e859 78 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 12751: 0086e889 78 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 12752: 012ba634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_EVENT │ │ │ │ 12753: 012e5898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_DSTATE │ │ │ │ 12754: 012e6270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 12755: 012a6778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 12756: 012e43d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ 12757: 01205528 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_d │ │ │ │ - 12758: 00898c89 112 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ + 12758: 00898cb9 112 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ 12759: 012e537a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 12760: 008a2515 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 12760: 008a2545 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 12761: 012b71dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 12762: 011dded8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 12763: 01214a98 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_s │ │ │ │ 12764: 01205630 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_h │ │ │ │ 12765: 012a9ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 12766: 012b5c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 12767: 0117a1a0 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ 12768: 005e8bc5 4 FUNC GLOBAL DEFAULT 12 arm_gt_sel2vtimer_cb │ │ │ │ - 12769: 008391c9 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 12770: 007e6f55 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 12769: 008391f9 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 12770: 007e6f85 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 12771: 012aa290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ 12772: 0120053c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabsb │ │ │ │ 12773: 012e45e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 12774: 009b0b88 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 12774: 009b0bb8 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ 12775: 012055ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_s │ │ │ │ - 12776: 00749071 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 12776: 007490a1 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ 12777: 012004b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabsh │ │ │ │ 12778: 012e5aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 12779: 00a77c68 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 12780: 0081d759 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 12779: 00a77c98 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 12780: 0081d789 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 12781: 012e4602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 12782: 012bdb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 12783: 00738965 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 12783: 00738995 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 12784: 012b7c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_ISTATE_EVENT │ │ │ │ - 12785: 006d08ad 112 FUNC GLOBAL DEFAULT 12 helper_sdiv │ │ │ │ + 12785: 006d08dd 112 FUNC GLOBAL DEFAULT 12 helper_sdiv │ │ │ │ 12786: 012e3e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 12787: 012b3a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CFG_EVENT │ │ │ │ 12788: 0033f9bd 58 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ - 12789: 00838e01 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 12789: 00838e31 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 12790: 0043e2f9 4 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ 12791: 005c0ed5 56 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 12792: 012bc8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 12793: 008220d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 12793: 00822105 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 12794: 005586fd 112 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ 12795: 012ad104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_SG_EVENT │ │ │ │ - 12796: 0072d045 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 12796: 0072d075 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 12797: 012e4e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 12798: 012e5770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ - 12799: 008400a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 12799: 008400d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 12800: 0054ff1d 62 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 12801: 012db080 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 12802: 01200434 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabsw │ │ │ │ 12803: 012e3e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ 12804: 012a7e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_OPCODE_EVENT │ │ │ │ 12805: 005b51d1 56 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 12806: 012e5a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ 12807: 004fa14d 344 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ - 12808: 006e0de5 60 FUNC GLOBAL DEFAULT 12 helper_gvec_smmla_b │ │ │ │ + 12808: 006e0e15 60 FUNC GLOBAL DEFAULT 12 helper_gvec_smmla_b │ │ │ │ 12809: 012e595e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 12810: 012e5ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 12811: 012baab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 12812: 006c3a25 88 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_s │ │ │ │ - 12813: 0076c8bd 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 12812: 006c3a55 88 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_s │ │ │ │ + 12813: 0076c8ed 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 12814: 012e4c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ - 12815: 006c3a7d 88 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_u │ │ │ │ + 12815: 006c3aad 88 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_u │ │ │ │ 12816: 0066030d 66 FUNC GLOBAL DEFAULT 12 gen_urshr64_i64 │ │ │ │ 12817: 012ab044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 12818: 012e53b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 12819: 0081707d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 12819: 008170ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 12820: 012b4c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 12821: 012bd204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ 12822: 005b2729 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm_var │ │ │ │ - 12823: 007826b5 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 12823: 007826e5 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 12824: 012bba4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ 12825: 0041b53d 132 FUNC GLOBAL DEFAULT 12 rocker_port_eg │ │ │ │ - 12826: 008151b1 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 12826: 008151e1 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ 12827: 005a4c5d 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 12828: 012e3bd1 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ 12829: 0053eff1 284 FUNC GLOBAL DEFAULT 12 iommufd_backend_map_dma │ │ │ │ - 12830: 0089bd41 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 12830: 0089bd71 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 12831: 012a85c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 12832: 012bcb30 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 12833: 012b05fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 12834: 012e4daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ - 12835: 00860a0d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 12835: 00860a3d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 12836: 012e4c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 12837: 01200854 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev32b │ │ │ │ 12838: 01177ff8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 12839: 012af450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 12840: 012b09bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 12841: 00573a6d 22 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ - 12842: 006c8905 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsb │ │ │ │ + 12842: 006c8935 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsb │ │ │ │ 12843: 0063bfa5 3028 FUNC GLOBAL DEFAULT 12 bcm_soc_peripherals_common_realize │ │ │ │ - 12844: 006b33b9 152 FUNC GLOBAL DEFAULT 12 helper_v7m_bxns │ │ │ │ - 12845: 00879b69 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 12844: 006b33e9 152 FUNC GLOBAL DEFAULT 12 helper_v7m_bxns │ │ │ │ + 12845: 00879b99 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 12846: 012007d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev32h │ │ │ │ 12847: 00394891 30 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ - 12848: 0081d0a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 12848: 0081d0d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 12849: 012e431c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 12850: 012b4ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ 12851: 012e5f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_DSTATE │ │ │ │ - 12852: 00838441 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 12852: 00838471 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ 12853: 00597975 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 12854: 012e4d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ 12855: 0059a531 176 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ - 12856: 006c8979 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsh │ │ │ │ + 12856: 006c89a9 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsh │ │ │ │ 12857: 012e451e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 12858: 012b9284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_COMPLETE_EVENT │ │ │ │ 12859: 012e4868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 12860: 0054be7d 376 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 12861: 012e5486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_READ_DSTATE │ │ │ │ 12862: 003ea135 180 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 12863: 007fa4f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 12863: 007fa525 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 12864: 00541745 100 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 12865: 012b2a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 12866: 007e3d09 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 12866: 007e3d39 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 12867: 012e3d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 12868: 005d17ed 296 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_hwaddr │ │ │ │ 12869: 012ac294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 12870: 00538731 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_sized_cells_from_array │ │ │ │ 12871: 012e58b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 12872: 012b3e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_EVENT │ │ │ │ 12873: 0053de5d 160 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 12874: 012e5d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ - 12875: 0066d015 88 FUNC GLOBAL DEFAULT 12 pow2_align │ │ │ │ + 12875: 0066d021 88 FUNC GLOBAL DEFAULT 12 pow2_align │ │ │ │ 12876: 012ad1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 12877: 0053221d 312 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 12878: 011f5d24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlaldavhsw │ │ │ │ 12879: 012e3c7e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ - 12880: 006c89ed 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsw │ │ │ │ - 12881: 007e1ddd 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 12880: 006c8a1d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsw │ │ │ │ + 12881: 007e1e0d 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 12882: 012e568a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 12883: 012e4cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 12884: 0041b7fd 6 FUNC GLOBAL DEFAULT 12 desc_ring_get_base_addr │ │ │ │ 12885: 012e56ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 12886: 012b684c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 12887: 012baa80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 12888: 0087a17d 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 12888: 0087a1ad 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 12889: 012e561e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 12890: 011e2e40 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 12891: 0087d4f9 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 12891: 0087d529 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 12892: 002fbfb1 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_cleanup │ │ │ │ 12893: 002b71a9 168 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 12894: 012bcb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 12895: 012e57e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 12896: 012e5ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 12897: 012e3c64 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 12898: 012e3eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 12899: 00336425 184 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_name │ │ │ │ 12900: 0043ddb5 188 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 12901: 012b0c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 12902: 012e579a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ - 12903: 0083dd21 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 12904: 00879c15 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ - 12905: 006d0a8d 96 FUNC GLOBAL DEFAULT 12 helper_ssat16 │ │ │ │ - 12906: 00820629 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 12903: 0083dd51 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 12904: 00879c45 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 12905: 006d0abd 96 FUNC GLOBAL DEFAULT 12 helper_ssat16 │ │ │ │ + 12906: 00820659 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 12907: 012b3874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_EVENT │ │ │ │ 12908: 012e453a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 12909: 003893e9 120 FUNC GLOBAL DEFAULT 12 pmbus_send │ │ │ │ 12910: 004e6dbd 400 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 12911: 012e3e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 12912: 012e4966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ 12913: 005a48c9 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 12914: 00859d99 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 12914: 00859dc9 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 12915: 012b42e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ 12916: 005b3445 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 12917: 005029b5 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 12918: 002c2771 148 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 12919: 012a8c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 12920: 007295f5 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 12921: 0081f061 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 12920: 00729625 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 12921: 0081f091 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 12922: 012e5402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_READ_DSTATE │ │ │ │ 12923: 012e41d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 12924: 0070f1c9 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 12924: 0070f1f9 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 12925: 005876a1 148 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 12926: 012b764c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 12927: 012b2690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 12928: 011e0920 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_le │ │ │ │ 12929: 012b2ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ 12930: 005b38c9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ - 12931: 006d11a5 66 FUNC GLOBAL DEFAULT 12 helper_get_user_reg │ │ │ │ + 12931: 006d11d5 66 FUNC GLOBAL DEFAULT 12 helper_get_user_reg │ │ │ │ 12932: 005543f1 94 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 12933: 0077ac59 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 12934: 0081c09d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 12933: 0077ac89 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 12934: 0081c0cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 12935: 012aaa08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 12936: 002c3055 132 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 12937: 007829ad 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 12937: 007829dd 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 12938: 012e604c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 12939: 012b9484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 12940: 00848e6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 12940: 00848e9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 12941: 012e5808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 12942: 011e3578 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 12943: 002d22cd 412 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 12944: 00855b15 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 12944: 00855b45 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 12945: 012b4374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 12946: 012add84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 12947: 012bb89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 12948: 005b386d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 12949: 00550361 6 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 12950: 0080cd59 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 12950: 0080cd89 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 12951: 012e5428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_DSTATE │ │ │ │ 12952: 012aeb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 12953: 003285f1 16 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 12954: 005500ed 16 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 12955: 012e4d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 12956: 012e5438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_INVALID_DSTATE │ │ │ │ 12957: 01218878 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshd │ │ │ │ @@ -12963,19 +12963,19 @@ │ │ │ │ 12959: 012af480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 12960: 012aa64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 12961: 012e517c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 12962: 012a6c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 12963: 012e4cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 12964: 012e5746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 12965: 00556629 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 12966: 00840301 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 12966: 00840331 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ 12967: 01218e24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshh │ │ │ │ - 12968: 0087d0bd 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 12968: 0087d0ed 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 12969: 012e68ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 12970: 00817131 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 12970: 00817161 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 12971: 012ba584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 12972: 002dc059 14 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ 12973: 005a4ae5 124 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 12974: 012acce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 12975: 012e5e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 12976: 00397349 168 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 12977: 012b8744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ @@ -12983,268 +12983,268 @@ │ │ │ │ 12979: 01218b90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshs │ │ │ │ 12980: 012a79ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_EVENT │ │ │ │ 12981: 00586e99 40 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 12982: 012e55d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 12983: 012e688e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 12984: 0043d5f9 124 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 12985: 012e474a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 12986: 00735901 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 12986: 00735931 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 12987: 011f5c1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlaldavhuw │ │ │ │ 12988: 012ba804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 12989: 012b50ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 12990: 0089abd9 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 12990: 0089ac09 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ 12991: 004f58ed 92 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 12992: 007618b5 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 12992: 007618e5 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 12993: 002b7251 168 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 12994: 00553d49 404 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 12995: 0073556d 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 12995: 0073559d 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 12996: 012e3cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ 12997: 0052a8fd 8 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 12998: 00664739 72 FUNC GLOBAL DEFAULT 12 gen_gvec_cgt0 │ │ │ │ 12999: 002f3e41 180 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ 13000: 012197f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosid │ │ │ │ - 13001: 008885fd 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 13002: 007f9c49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 13001: 0088862d 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 13002: 007f9c79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 13003: 012ab1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 13004: 012a6a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 13005: 012ad144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 13006: 002beae5 50 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 13007: 012b64fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 13008: 0083d991 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 13008: 0083d9c1 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 13009: 012ac5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 13010: 012198f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosih │ │ │ │ 13011: 012afa40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 13012: 012b0f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ 13013: 005979dd 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 13014: 012b65bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 13015: 00874b95 168 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 13015: 00874bc5 168 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 13016: 012e55dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 13017: 002a4e61 104 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 13018: 012e3cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 13019: 012a8a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 13020: 005e0521 80 FUNC GLOBAL DEFAULT 12 define_arm_cp_regs_with_opaque_len │ │ │ │ 13021: 012e5636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 13022: 01219874 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosis │ │ │ │ 13023: 012ac164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ 13024: 0059897d 4 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 13025: 003ec3e1 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 13026: 0117a2e0 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 13027: 012bcf54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_EVENT │ │ │ │ 13028: 012e5bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ - 13029: 00886fe5 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 13029: 00887015 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 13030: 012bb570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 13031: 012ad954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 13032: 003f5021 10 FUNC GLOBAL DEFAULT 12 igb_mmio_write │ │ │ │ 13033: 012e3c5b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 13034: 002cbb71 328 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 13035: 00824369 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 13035: 00824399 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 13036: 012e4df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 13037: 012e46d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 13038: 012e5186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ - 13039: 007253f9 84 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 13040: 00821e25 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 13041: 0086d165 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 13039: 00725429 84 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ + 13040: 00821e55 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 13041: 0086d195 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 13042: 00477e51 216 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 13043: 012e5786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ 13044: 012a76dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_FIT_EVENT │ │ │ │ - 13045: 00822201 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 13045: 00822231 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ 13046: 012e40d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_WRITE_DSTATE │ │ │ │ - 13047: 006c7a91 230 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl │ │ │ │ - 13048: 007fc109 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 13049: 0073286d 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 13047: 006c7ac1 230 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl │ │ │ │ + 13048: 007fc139 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 13049: 0073289d 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 13050: 012aa054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 13051: 00504259 100 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 13052: 012abf24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 13053: 0087b761 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 13054: 007803e9 16 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ - 13055: 00727895 188 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ + 13053: 0087b791 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 13054: 00780419 16 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 13055: 007278c5 188 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ 13056: 012e5420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_WRITE_DSTATE │ │ │ │ - 13057: 006ce2c1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalarh │ │ │ │ + 13057: 006ce2f1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalarh │ │ │ │ 13058: 0059e981 124 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 13059: 012e4d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 13060: 012e4316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 13061: 012e55e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ - 13062: 0088aefd 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 13062: 0088af2d 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 13063: 00aa7abc 52 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 13064: 012b2ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ 13065: 005a20a9 42 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 13066: 0046db01 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 13067: 012b8ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ - 13068: 0082fa95 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ + 13068: 0082fac5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ 13069: 012e3f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ - 13070: 006ce4b9 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalars │ │ │ │ + 13070: 006ce4e9 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalars │ │ │ │ 13071: 012b20c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ - 13072: 00703109 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 13072: 00703139 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 13073: 012e4ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 13074: 012bcf84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ 13075: 012a66c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 13076: 012af5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 13077: 008193e5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 13077: 00819415 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 13078: 002bb5b9 6 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ 13079: 00596bb1 1396 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ - 13080: 00846331 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ - 13081: 008077a5 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 13082: 0081d1d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 13080: 00846361 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 13081: 008077d5 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 13082: 0081d201 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 13083: 012e4db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 13084: 0084c509 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ - 13085: 00720921 352 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ + 13084: 0084c539 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 13085: 00720951 352 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 13086: 012b577c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 13087: 012e4a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 13088: 005ff1b9 4 FUNC GLOBAL DEFAULT 12 helper_vfp_addd │ │ │ │ 13089: 012e3eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ 13090: 002fdf35 112 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_request_cb │ │ │ │ - 13091: 00806e61 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 13091: 00806e91 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 13092: 003994ed 116 FUNC GLOBAL DEFAULT 12 ps2_keyboard_set_translation │ │ │ │ 13093: 005ff18d 38 FUNC GLOBAL DEFAULT 12 helper_vfp_addh │ │ │ │ 13094: 012ae7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 13095: 012b507c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 13096: 012e6212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ - 13097: 006cd485 248 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalarh │ │ │ │ + 13097: 006cd4b5 248 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalarh │ │ │ │ 13098: 012ac574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 13099: 00446cd1 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 13100: 00730249 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 13100: 00730279 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 13101: 012e5a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ 13102: 00524121 120 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 13103: 002f52ed 208 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ 13104: 012a786c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_DOWN_READ_EVENT │ │ │ │ 13105: 0052d3dd 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 13106: 0030dd4d 80 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ 13107: 012e4b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ 13108: 012a9844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_WRITE_EVENT │ │ │ │ 13109: 005ff1b5 4 FUNC GLOBAL DEFAULT 12 helper_vfp_adds │ │ │ │ 13110: 012e3e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PWRITEV_DSTATE │ │ │ │ 13111: 00600c99 56 FUNC GLOBAL DEFAULT 12 helper_vfp_muladdd │ │ │ │ 13112: 005ff511 124 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpd │ │ │ │ 13113: 012e566a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_HOLD_DSTATE │ │ │ │ - 13114: 00723e75 708 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ + 13114: 00723ea5 708 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 13115: 011e5570 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 13116: 00328759 120 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 13117: 012e5adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_READ_DSTATE │ │ │ │ 13118: 005ff339 120 FUNC GLOBAL DEFAULT 12 helper_vfp_cmph │ │ │ │ 13119: 00600c3d 48 FUNC GLOBAL DEFAULT 12 helper_vfp_muladdh │ │ │ │ - 13120: 006cd57d 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalars │ │ │ │ + 13120: 006cd5ad 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalars │ │ │ │ 13121: 012b736c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 13122: 012e44d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 13123: 002b72f9 168 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 13124: 002bc9e1 744 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ 13125: 01210bb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512h │ │ │ │ - 13126: 007f6121 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 13127: 0084119d 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 13126: 007f6151 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 13127: 008411cd 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 13128: 012bc2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 13129: 012aeec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 13130: 012e49a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 13131: 00899211 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 13131: 00899241 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ 13132: 012187f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosld │ │ │ │ - 13133: 007e738d 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 13133: 007e73bd 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 13134: 005ff429 116 FUNC GLOBAL DEFAULT 12 helper_vfp_cmps │ │ │ │ 13135: 00600c6d 42 FUNC GLOBAL DEFAULT 12 helper_vfp_muladds │ │ │ │ 13136: 012e5f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 13137: 0080b5bd 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 13137: 0080b5ed 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 13138: 00554ca1 220 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 13139: 007a6989 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 13139: 007a69b9 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 13140: 002b43f9 192 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 13141: 01218d1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toslh │ │ │ │ 13142: 012affb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 13143: 012b84d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ - 13144: 006d6c6d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_b16 │ │ │ │ - 13145: 0087ab15 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 13144: 006d6c9d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_b16 │ │ │ │ + 13145: 0087ab45 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 13146: 012e503e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 13147: 0086a8a1 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 13148: 008429f1 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 13147: 0086a8d1 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 13148: 00842a21 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 13149: 005776b5 104 FUNC GLOBAL DEFAULT 12 net_stream_data_rs_finalize │ │ │ │ 13150: 012e596a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ 13151: 002c0f01 28 FUNC GLOBAL DEFAULT 12 helper_uhsubaddx │ │ │ │ 13152: 012e5f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 13153: 012e4a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 13154: 004ee2cd 116 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 13155: 0073fffd 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 13156: 008656f1 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 13155: 0074002d 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 13156: 00865721 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ 13157: 01218b0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosls │ │ │ │ - 13158: 007fac75 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 13158: 007faca5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ 13159: 00365df1 92 FUNC GLOBAL DEFAULT 12 bcm2835_fb_reconfigure │ │ │ │ - 13160: 00764485 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 13160: 007644b5 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ 13161: 00665c69 84 FUNC GLOBAL DEFAULT 12 gen_gvec_fneg │ │ │ │ 13162: 005cc91d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 13163: 012a8800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 13164: 00524069 42 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ 13165: 005a4dd1 38 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 13166: 00844ad5 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 13166: 00844b05 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 13167: 005cccfd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_le_mmu │ │ │ │ 13168: 012e4ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 13169: 012e39a2 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 13170: 012a85f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 13171: 011e3f44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_le │ │ │ │ 13172: 012e5848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 13173: 012b9834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 13174: 012e5676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 13175: 012bd034 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 13176: 012e5754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 13177: 00841881 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 13177: 008418b1 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 13178: 012e4b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 13179: 011ee05c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mrs_banked │ │ │ │ 13180: 00569625 164 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 13181: 007fcfc5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ + 13181: 007fcff5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ 13182: 012aa4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SCRATCHPAD_WRITE_EVENT │ │ │ │ - 13183: 00743451 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 13183: 00743481 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ 13184: 002c0c19 52 FUNC GLOBAL DEFAULT 12 helper_usub16 │ │ │ │ - 13185: 007813bd 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 13185: 007813ed 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 13186: 002b5459 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 13187: 003947b9 216 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 13188: 00889ff1 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 13188: 0088a021 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 13189: 012e607e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 13190: 012e597c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_MAP_DSTATE │ │ │ │ 13191: 012e4c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 13192: 00446491 44 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 13193: 008506c5 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ - 13194: 007615bd 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ - 13195: 008060b5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 13193: 008506f5 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 13194: 007615ed 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 13195: 008060e5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 13196: 012b6bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 13197: 012bb494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 13198: 01217b10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtos_round_to_nearest │ │ │ │ 13199: 012b3dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_READ_EVENT │ │ │ │ - 13200: 00731945 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 13200: 00731975 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ 13201: 012ad534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 13202: 002f76bd 100 FUNC GLOBAL DEFAULT 12 aml_notify │ │ │ │ 13203: 005b2895 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 13204: 012e3c61 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 13205: 0051aab1 12 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 13206: 012e5042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 13207: 012e5c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 13208: 011e43e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ 13209: 0033d1e5 106 FUNC GLOBAL DEFAULT 12 cxl_insert_extent_to_extent_list │ │ │ │ 13210: 005a3919 944 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 13211: 012e3d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ 13212: 005d6a8d 108 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vfnmi │ │ │ │ 13213: 01200014 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqabsb │ │ │ │ - 13214: 007e49ed 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 13214: 007e4a1d 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 13215: 012e5a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 13216: 012b594c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 13217: 012e68cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 13218: 00785001 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 13218: 00785031 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 13219: 0033ee29 30 FUNC GLOBAL DEFAULT 12 cxl_doe_cdat_update │ │ │ │ 13220: 012b97f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ 13221: 005a21b1 204 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 13222: 012e3d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ 13223: 0059f0cd 256 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 13224: 00293c6d 16 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 13225: 003b4be9 620 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ - 13226: 0071f201 264 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ + 13226: 0071f231 264 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ 13227: 011fff90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqabsh │ │ │ │ 13228: 005b60fd 604 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 13229: 004d1519 110 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ 13230: 012ad444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 13231: 00851905 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 13232: 0076ec2d 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 13231: 00851935 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 13232: 0076ec5d 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 13233: 012e3d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 13234: 012ba5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_EVENT │ │ │ │ 13235: 0050ecc9 212 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 13236: 0045430d 416 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 13237: 012e3ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 13238: 00893b25 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 13239: 007850c5 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 13238: 00893b55 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 13239: 007850f5 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 13240: 012b52bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ 13241: 005f7881 92 FUNC GLOBAL DEFAULT 12 helper_neon_shl_u16 │ │ │ │ 13242: 01201118 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdup │ │ │ │ 13243: 012b96b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 13244: 005ffb31 58 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtod_round_to_nearest │ │ │ │ 13245: 003b4fe5 136 FUNC GLOBAL DEFAULT 12 cxl_assign_event_header │ │ │ │ 13246: 011fff0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqabsw │ │ │ │ @@ -13253,77 +13253,77 @@ │ │ │ │ 13249: 012af0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 13250: 002f6d71 88 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 13251: 00454169 192 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ 13252: 005b2e5d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 13253: 004d9421 120 FUNC GLOBAL DEFAULT 12 vfio_iommufd_cpr_unregister_device │ │ │ │ 13254: 012e4fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 13255: 003806d5 128 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 13256: 0087a50d 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 13256: 0087a53d 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 13257: 012e622e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 13258: 012e5eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ 13259: 006645a1 120 FUNC GLOBAL DEFAULT 12 gen_gvec_sqrdmlsh_qc │ │ │ │ - 13260: 0089766d 272 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ + 13260: 0089769d 272 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ 13261: 002b5759 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 13262: 012e6384 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 13263: 012e4ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 13264: 012bc87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 13265: 0117a584 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 13266: 002a5af5 136 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 13267: 0078996d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 13267: 0078999d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 13268: 012b9b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 13269: 012e6106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 13270: 012b5fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 13271: 012e3c2b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 13272: 00748ef1 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 13273: 007f9d39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 13272: 00748f21 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 13273: 007f9d69 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 13274: 012e60c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 13275: 012b1b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 13276: 0117b9ec 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 13277: 011e5360 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ 13278: 005aa41d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 13279: 0081506d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 13279: 0081509d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ 13280: 004d9269 152 FUNC GLOBAL DEFAULT 12 vfio_iommufd_cpr_register_iommufd │ │ │ │ - 13281: 0077ad21 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 13281: 0077ad51 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 13282: 012e5f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 13283: 002bb5e9 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 13284: 012e5acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_DSTATE │ │ │ │ 13285: 003162e5 428 FUNC GLOBAL DEFAULT 12 pflash_cfi01_register │ │ │ │ - 13286: 006dcde9 234 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzxw_s │ │ │ │ + 13286: 006dce19 234 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzxw_s │ │ │ │ 13287: 00556671 34 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ - 13288: 006d3379 206 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_h │ │ │ │ + 13288: 006d33a9 206 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_h │ │ │ │ 13289: 012ae6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 13290: 00748495 1576 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 13290: 007484c5 1576 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 13291: 012ba4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ 13292: 012b85c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 13293: 012e52b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 13294: 0081cd01 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 13294: 0081cd31 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 13295: 002b8db9 10 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 13296: 012e633e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 13297: 004d2d1d 100 FUNC GLOBAL DEFAULT 12 vfio_cpr_group_get_device_fd │ │ │ │ 13298: 00470a95 516 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 13299: 0043f865 74 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 13300: 0080babd 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 13300: 0080baed 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 13301: 00561021 156 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ 13302: 012e54e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_DSTATE │ │ │ │ - 13303: 0083b569 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 13303: 0083b599 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 13304: 012aabc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ - 13305: 0082ddb9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 13306: 00822459 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ - 13307: 006d3c9d 226 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_s │ │ │ │ + 13305: 0082dde9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 13306: 00822489 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 13307: 006d3ccd 226 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_s │ │ │ │ 13308: 011e7bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sshrl │ │ │ │ 13309: 0053e149 34 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 13310: 012bc2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 13311: 003e7c59 50 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 13312: 0088a6b5 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 13312: 0088a6e5 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 13313: 012e4814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 13314: 012e4c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ - 13315: 006ba6c1 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbh │ │ │ │ + 13315: 006ba6f1 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbh │ │ │ │ 13316: 012e3fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ 13317: 0038b149 590 FUNC GLOBAL DEFAULT 12 pmbus_check_limits │ │ │ │ - 13318: 00891dbd 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 13318: 00891ded 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 13319: 012ba324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 13320: 012af3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 13321: 012a8560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 13322: 012e3be0 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 13323: 012bb6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 13324: 00295349 304 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ 13325: 012afa80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_WRITE_EVENT │ │ │ │ @@ -13331,181 +13331,181 @@ │ │ │ │ 13327: 012b6c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 13328: 012e4b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 13329: 012aedd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 13330: 012180bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtod │ │ │ │ 13331: 012e42bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 13332: 012b9fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 13333: 012e5290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 13334: 007f80cd 336 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 13334: 007f80fd 336 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ 13335: 01217eac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtoh │ │ │ │ - 13336: 0087449d 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 13336: 008744cd 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 13337: 012b8854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 13338: 007295fd 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 13338: 0072962d 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 13339: 012e4a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 13340: 012e3c45 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ - 13341: 006ba7d9 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbw │ │ │ │ + 13341: 006ba809 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbw │ │ │ │ 13342: 012abf74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 13343: 012acfd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 13344: 012a6f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 13345: 012e4c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 13346: 012e5554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 13347: 002c368d 124 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 13348: 004d69f9 84 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ 13349: 012183d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtos │ │ │ │ - 13350: 0088c055 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 13351: 0081d11d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 13350: 0088c085 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 13351: 0081d14d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 13352: 012af340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 13353: 012b1150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 13354: 012e6086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 13355: 012e4538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 13356: 012af840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 13357: 003f5015 10 FUNC GLOBAL DEFAULT 12 igb_mmio_read │ │ │ │ 13358: 012e6316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 13359: 012e56b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ 13360: 012e653c 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ 13361: 012e5fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_RECALC_DISABLED_DSTATE │ │ │ │ 13362: 005abb59 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 13363: 00780035 176 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 13363: 00780065 176 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ 13364: 012e4e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ 13365: 005fb18d 28 FUNC GLOBAL DEFAULT 12 helper_neon_mul_u16 │ │ │ │ - 13366: 007fb521 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 13367: 00803d99 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 13366: 007fb551 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 13367: 00803dc9 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 13368: 012e590a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 13369: 012e4ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 13370: 00764395 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 13370: 007643c5 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 13371: 012ac3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 13372: 007a82a5 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 13372: 007a82d5 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 13373: 012bccd0 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ - 13374: 00746289 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 13374: 007462b9 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 13375: 012b722c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ 13376: 005a42c5 284 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 13377: 012e50e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 13378: 012e3e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ 13379: 005a0065 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 13380: 004a8a69 264 FUNC GLOBAL DEFAULT 12 ufs_complete_req │ │ │ │ - 13381: 00693e91 23162 FUNC GLOBAL DEFAULT 12 disas_mve │ │ │ │ + 13381: 00693ee9 23154 FUNC GLOBAL DEFAULT 12 disas_mve │ │ │ │ 13382: 012e59d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_DSTATE │ │ │ │ 13383: 012e4450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 13384: 00435f95 6 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 13385: 012e6224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 13386: 012bbd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 13387: 0041bdb5 18 FUNC GLOBAL DEFAULT 12 fp_port_from_pport │ │ │ │ 13388: 012e511e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 13389: 012e52f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 13390: 007ff80d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 13390: 007ff83d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 13391: 01218770 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqd │ │ │ │ 13392: 012e5c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 13393: 0075f271 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 13394: 00880719 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 13393: 0075f2a1 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 13394: 00880749 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 13395: 012e60e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 13396: 01218c14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqh │ │ │ │ 13397: 004f0185 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 13398: 012e4312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ 13399: 002e5685 20 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 13400: 012aac48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 13401: 012e5248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 13402: 008884a5 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 13402: 008884d5 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ 13403: 005c8875 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 13404: 012e58d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 13405: 00856031 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ - 13406: 0072d24d 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 13405: 00856061 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 13406: 0072d27d 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 13407: 012adaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 13408: 012e3f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 13409: 0089370d 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 13409: 0089373d 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 13410: 00339205 90 FUNC GLOBAL DEFAULT 12 cxl_device_get_timestamp │ │ │ │ 13411: 012e4fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 13412: 012e49e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 13413: 00535131 280 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 13414: 007e71fd 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 13414: 007e722d 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ 13415: 012e54b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_READL_DSTATE │ │ │ │ 13416: 01218a88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqs │ │ │ │ - 13417: 0088ab25 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 13417: 0088ab55 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 13418: 0121ac90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_divd │ │ │ │ 13419: 012b4344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 13420: 008118a1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 13420: 008118d1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 13421: 0121ad98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_divh │ │ │ │ 13422: 002a9151 4404 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 13423: 012b5bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 13424: 012a58a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 13425: 012e61c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 13426: 012e5f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_DSTATE │ │ │ │ 13427: 012af1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 13428: 0082b261 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 13429: 0088c405 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 13428: 0082b291 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 13429: 0088c435 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 13430: 012a5a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 13431: 00755985 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 13431: 007559b5 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 13432: 012b768c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 13433: 012e5484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_WRITE_DSTATE │ │ │ │ 13434: 0121ad14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_divs │ │ │ │ 13435: 002c8a1d 624 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 13436: 0080f215 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 13437: 00883449 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 13436: 0080f245 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 13437: 00883479 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ 13438: 0059cc75 10 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ 13439: 0052bde5 88 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 13440: 006e0fb1 296 FUNC GLOBAL DEFAULT 12 bfdotadd_ebf │ │ │ │ - 13441: 008663e1 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 13440: 006e0fe1 296 FUNC GLOBAL DEFAULT 12 bfdotadd_ebf │ │ │ │ + 13441: 00866411 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 13442: 012b7d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_SET_EVENT │ │ │ │ 13443: 012e600c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 13444: 007fa531 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 13444: 007fa561 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ 13445: 003b1c01 252 FUNC GLOBAL DEFAULT 12 pc_dimm_unplug │ │ │ │ - 13446: 007fb3b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 13446: 007fb3e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ 13447: 002c3709 104 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 13448: 012a73b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 13449: 011f11dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphib │ │ │ │ 13450: 00444a6d 120 FUNC GLOBAL DEFAULT 12 pcie_sriov_unregister_device │ │ │ │ 13451: 012e3ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 13452: 00853b8d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 13452: 00853bbd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 13453: 012a9ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 13454: 005d1e75 2 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 13455: 00833b1d 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 13455: 00833b4d 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 13456: 012e40f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ 13457: 012e53d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RDR_MATCH_DSTATE │ │ │ │ 13458: 012abb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 13459: 012b696c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 13460: 00876ea1 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ - 13461: 006fc231 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 13460: 00876ed1 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 13461: 006fc261 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 13462: 011f1158 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphih │ │ │ │ 13463: 002c0855 50 FUNC GLOBAL DEFAULT 12 helper_uqadd16 │ │ │ │ 13464: 012e68ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 13465: 00738701 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 13465: 00738731 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 13466: 012e5ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 13467: 012e4d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ 13468: 0052e261 644 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 13469: 00850c11 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 13469: 00850c41 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 13470: 004ab041 132 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ - 13471: 008879bd 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 13471: 008879ed 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 13472: 012af230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 13473: 008181cd 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 13473: 008181fd 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 13474: 012e5dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 13475: 0121d504 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 13476: 012bb968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 13477: 008223e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 13477: 00822411 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 13478: 002bb5d9 6 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 13479: 0086aa71 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 13479: 0086aaa1 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 13480: 012e55b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 13481: 012e3fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 13482: 012e4798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 13483: 0041b7dd 4 FUNC GLOBAL DEFAULT 12 desc_get_ring │ │ │ │ 13484: 012e4bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ - 13485: 0070fa65 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 13485: 0070fa95 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 13486: 011f10d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphiw │ │ │ │ 13487: 0117b29c 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 13488: 012ba724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ 13489: 012a7cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 13490: 005b0061 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ - 13491: 00721c31 332 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 13492: 0084ebe5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 13491: 00721c61 332 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ + 13492: 0084ec15 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 13493: 012e5a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 13494: 004aaa4d 260 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ 13495: 011e96a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_setpsr_nz │ │ │ │ - 13496: 0088a1f1 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 13497: 0084f69d 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 13496: 0088a221 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 13497: 0084f6cd 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 13498: 00573a85 22 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 13499: 012aa62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 13500: 007e836d 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 13500: 007e839d 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 13501: 012ad164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 13502: 0045cecd 92 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 13503: 012a5814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ 13504: 012baccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_RECALC_EVENT │ │ │ │ 13505: 012e4d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 13506: 012e3c22 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ 13507: 005beef1 16 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ @@ -13519,749 +13519,749 @@ │ │ │ │ 13515: 012aadf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_WRITE_EVENT │ │ │ │ 13516: 012e616e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 13517: 012e4f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 13518: 012b2630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ 13519: 00529ec1 532 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ 13520: 012e4906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 13521: 012e5bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ - 13522: 009d220c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 13522: 009d223c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 13523: 012c1fd4 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 13524: 0117a668 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 13525: 012a7e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CONSUME_EVENT │ │ │ │ 13526: 012e5530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 13527: 012e62be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 13528: 005ba1ed 132 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 13529: 012aefd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 13530: 012e546c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IMSK_DSTATE │ │ │ │ 13531: 012e42b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 13532: 00866271 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 13532: 008662a1 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 13533: 012ab994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 13534: 00586ec1 20 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ - 13535: 0084ec39 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 13535: 0084ec69 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 13536: 004ee0ad 148 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 13537: 005b9399 116 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 13538: 008080cd 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 13539: 0087a845 140 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 13538: 008080fd 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 13539: 0087a875 140 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 13540: 012acfa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 13541: 012e4b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 13542: 003ebbe5 248 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 13543: 005baa75 140 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 13544: 012e432e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 13545: 00856639 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 13545: 00856669 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 13546: 012e3efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 13547: 00814bf5 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 13547: 00814c25 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 13548: 012bc308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 13549: 012e5896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_DSTATE │ │ │ │ 13550: 012bb530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 13551: 0088a71d 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 13551: 0088a74d 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ 13552: 0117b04c 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 13553: 012e4e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_READ_DSTATE │ │ │ │ 13554: 012af1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ 13555: 00530ba5 184 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ 13556: 005cb5bd 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ 13557: 00387975 140 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init │ │ │ │ 13558: 012bc288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 13559: 012b05ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ 13560: 004d334d 20 FUNC GLOBAL DEFAULT 12 vfio_device_get_irq_info │ │ │ │ - 13561: 00891035 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 13561: 00891065 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ 13562: 012e68fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 13563: 012b044c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 13564: 012e4992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 13565: 0085b631 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 13565: 0085b661 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 13566: 01218fb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tould_round_to_zero │ │ │ │ 13567: 011d0488 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 13568: 0078d229 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 13568: 0078d259 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 13569: 012b3794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_WRITE_EVENT │ │ │ │ 13570: 003842cd 688 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 13571: 012ab884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 13572: 0087eaa9 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 13572: 0087ead9 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 13573: 005b86dd 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 13574: 004af0ad 260 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 13575: 012e68d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ - 13576: 008294e9 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 13577: 009d1e10 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ - 13578: 0087d18d 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 13576: 00829519 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 13577: 009d1e40 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 13578: 0087d1bd 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 13579: 0120b594 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_bfmls │ │ │ │ 13580: 012ba1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 13581: 01179f70 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 13582: 012e5a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 13583: 012e49da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 13584: 012a5ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 13585: 0117b994 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 13586: 00864b71 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 13586: 00864ba1 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 13587: 012b082c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 13588: 00732f25 204 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 13588: 00732f55 204 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 13589: 012afd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 13590: 00814ad5 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 13590: 00814b05 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 13591: 012e52f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 13592: 012e5a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ 13593: 012e41a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_VMID_S1_DSTATE │ │ │ │ 13594: 005f4219 146 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsb │ │ │ │ - 13595: 00829d2d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 13596: 007492c1 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 13595: 00829d5d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 13596: 007492f1 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ 13597: 005dadf9 224 FUNC GLOBAL DEFAULT 12 pmu_init │ │ │ │ - 13598: 007798a1 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 13598: 007798d1 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 13599: 012e5b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_READ_DSTATE │ │ │ │ 13600: 0059e939 72 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ 13601: 0056cc0d 392 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ - 13602: 0087d535 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 13602: 0087d565 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 13603: 005fc465 72 FUNC GLOBAL DEFAULT 12 helper_neon_unzip16 │ │ │ │ 13604: 002bb5e1 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ 13605: 005b3941 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 13606: 011e0f50 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 13607: 005f42e9 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsl │ │ │ │ 13608: 012bd8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 13609: 012bb958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 13610: 012e414c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_LCD_REG_UPDATE_DSTATE │ │ │ │ 13611: 012e49f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 13612: 012e6650 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ - 13613: 00846ba9 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 13613: 00846bd9 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 13614: 012ab234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 13615: 002e251d 176 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 13616: 011eac48 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpeqb │ │ │ │ 13617: 012e569c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 13618: 012e3d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 13619: 012afc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 13620: 007f9e29 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 13620: 007f9e59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 13621: 012e569a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 13622: 012e41f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ 13623: 012b36b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_START_SEQUENCER_EVENT │ │ │ │ - 13624: 0085ae75 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 13624: 0085aea5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 13625: 00516c49 50 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 13626: 012ac4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 13627: 012a6c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ 13628: 005f42ad 60 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsw │ │ │ │ - 13629: 0085afdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ - 13630: 0089c145 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ + 13629: 0085b00d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 13630: 0089c175 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ 13631: 012e60f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ - 13632: 0084bae1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 13632: 0084bb11 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 13633: 011ead50 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpeql │ │ │ │ 13634: 012e55b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 13635: 012e4d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 13636: 00600515 86 FUNC GLOBAL DEFAULT 12 helper_vfp_touqd_round_to_zero │ │ │ │ - 13637: 0076d481 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 13638: 00850689 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 13639: 00872d49 236 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 13637: 0076d4b1 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 13638: 008506b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 13639: 00872d79 236 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 13640: 012e5ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 13641: 00600f6d 102 FUNC GLOBAL DEFAULT 12 helper_frint64_d │ │ │ │ 13642: 012bd5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 13643: 012e5c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ - 13644: 00782e65 572 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 13644: 00782e95 572 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 13645: 012b9604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 13646: 012e50a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ 13647: 012b1b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ 13648: 005c87a1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ 13649: 0033ca49 46 FUNC GLOBAL DEFAULT 12 test_any_bits_set │ │ │ │ 13650: 005a4a15 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 13651: 012b91b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 13652: 0121d4d4 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ - 13653: 006d2f4d 138 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s16 │ │ │ │ + 13653: 006d2f7d 138 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s16 │ │ │ │ 13654: 005fc73d 64 FUNC GLOBAL DEFAULT 12 helper_neon_zip16 │ │ │ │ 13655: 011eaccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpeqw │ │ │ │ 13656: 00504059 172 FUNC GLOBAL DEFAULT 12 audio_state_by_name │ │ │ │ 13657: 012b9fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 13658: 0084d949 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 13658: 0084d979 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 13659: 012ba4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 13660: 011e09a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ 13661: 012e5028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 13662: 012e512c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ 13663: 0038c035 12 FUNC GLOBAL DEFAULT 12 pmbus_idle │ │ │ │ - 13664: 00669d41 72 FUNC GLOBAL DEFAULT 12 arm_gen_condlabel │ │ │ │ - 13665: 00873bd9 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 13664: 00669d4d 72 FUNC GLOBAL DEFAULT 12 arm_gen_condlabel │ │ │ │ + 13665: 00873c09 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 13666: 00569a99 116 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ 13667: 003a837d 68 FUNC GLOBAL DEFAULT 12 gicv3_redist_inv_vlpi │ │ │ │ 13668: 0052c31d 200 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 13669: 012bad98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 13670: 00600ea5 96 FUNC GLOBAL DEFAULT 12 helper_frint64_s │ │ │ │ - 13671: 00859d15 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 13671: 00859d45 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 13672: 012bc83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 13673: 007f948d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 13673: 007f94bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ 13674: 011e87ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_qadd16 │ │ │ │ - 13675: 007b7f79 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 13675: 007b7fa9 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 13676: 012b13d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ - 13677: 00720249 100 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ + 13677: 00720279 100 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 13678: 012b2b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 13679: 007814d1 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 13679: 00781501 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 13680: 012b3f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_EVENT │ │ │ │ 13681: 012ab1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 13682: 011df480 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 13683: 002ba47d 256 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 13684: 012e6324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_DSTATE │ │ │ │ 13685: 012a795c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA_EVENT │ │ │ │ - 13686: 00878fb5 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 13686: 00878fe5 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 13687: 012a5cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 13688: 002c1785 252 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256h │ │ │ │ - 13689: 00a6ed9c 309 OBJECT GLOBAL DEFAULT 14 fby35_nic_fruid │ │ │ │ + 13689: 00a6edcc 309 OBJECT GLOBAL DEFAULT 14 fby35_nic_fruid │ │ │ │ 13690: 005c0f0d 888 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ 13691: 01212158 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_s16 │ │ │ │ 13692: 005bed81 92 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 13693: 002b4339 192 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ 13694: 00a9db34 52 OBJECT GLOBAL DEFAULT 21 vmstate_cbinfo │ │ │ │ 13695: 005fb581 34 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_high_u8 │ │ │ │ - 13696: 0085cbb5 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 13696: 0085cbe5 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 13697: 012e4e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 13698: 012e6196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 13699: 0074b1e9 128 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 13699: 0074b219 128 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 13700: 012b0adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 13701: 012ad944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 13702: 012e4d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 13703: 008174f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 13703: 00817521 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 13704: 00567df9 1100 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 13705: 005f4175 90 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklub │ │ │ │ 13706: 012addf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ - 13707: 006c5931 88 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbb │ │ │ │ + 13707: 006c5961 88 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbb │ │ │ │ 13708: 012b10fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 13709: 002bbe31 276 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 13710: 012b56fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 13711: 005d8af5 176 FUNC GLOBAL DEFAULT 12 arm_get_cpu_by_id │ │ │ │ 13712: 012e4d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 13713: 0072af39 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ - 13714: 006c5989 120 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbh │ │ │ │ + 13713: 0072af69 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 13714: 006c59b9 120 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbh │ │ │ │ 13715: 00555ba5 34 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 13716: 0085179d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 13716: 008517cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 13717: 012e4714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 13718: 005f41f9 30 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklul │ │ │ │ 13719: 012bcbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 13720: 012e548c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_READ_DSTATE │ │ │ │ - 13721: 00778595 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 13721: 007785c5 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 13722: 00547ad9 16 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 13723: 0054b761 128 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 13724: 00294111 58 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 13725: 012e5f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 13726: 0085f409 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 13726: 0085f439 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 13727: 0064387d 492 FUNC GLOBAL DEFAULT 12 arm_write_secure_board_setup_dummy_smc │ │ │ │ 13728: 012bc8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 13729: 012bac00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 13730: 00839b2d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 13731: 007125e1 2040 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 13730: 00839b5d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 13731: 00712611 2040 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 13732: 012e58fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 13733: 012e56a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 13734: 00575445 84 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 13735: 005f41d1 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackluw │ │ │ │ 13736: 012e531e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ 13737: 003931e9 70 FUNC GLOBAL DEFAULT 12 dma_buf_commit │ │ │ │ - 13738: 0089f0a9 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 13738: 0089f0d9 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 13739: 00550369 10 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ - 13740: 006d236d 80 FUNC GLOBAL DEFAULT 12 helper_shr_cc │ │ │ │ - 13741: 0089b515 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 13740: 006d239d 80 FUNC GLOBAL DEFAULT 12 helper_shr_cc │ │ │ │ + 13741: 0089b545 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 13742: 012e5816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 13743: 012e4e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 13744: 0081512d 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 13745: 00763ae5 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ - 13746: 006d3829 168 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s32 │ │ │ │ + 13744: 0081515d 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 13745: 00763b15 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 13746: 006d3859 168 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s32 │ │ │ │ 13747: 0120f818 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_idx_2h │ │ │ │ 13748: 012e44d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 13749: 0082e6d5 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 13749: 0082e705 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 13750: 005b8651 34 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 13751: 005cf381 80 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ 13752: 012e40f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJECT_SLOT_DSTATE │ │ │ │ 13753: 012b5c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 13754: 00784f9d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 13754: 00784fcd 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 13755: 012e41f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ - 13756: 00846545 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 13756: 00846575 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ 13757: 012aa70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ - 13758: 0089c351 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ + 13758: 0089c381 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ 13759: 012e5ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 13760: 006bc4dd 208 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90b │ │ │ │ + 13760: 006bc50d 208 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90b │ │ │ │ 13761: 012e4dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ 13762: 005a2f6d 18 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 13763: 0075e8b1 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 13763: 0075e8e1 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 13764: 005d3195 32 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ 13765: 003b4785 236 FUNC GLOBAL DEFAULT 12 cxl_type3_read │ │ │ │ - 13766: 00893679 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 13766: 008936a9 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ 13767: 005af6a1 86 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 13768: 008256dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ - 13769: 006bc5ad 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90h │ │ │ │ - 13770: 00841945 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 13771: 00846779 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 13768: 0082570d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 13769: 006bc5dd 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90h │ │ │ │ + 13770: 00841975 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 13771: 008467a9 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 13772: 011df3fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 13773: 012e630e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ - 13774: 00873969 84 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ + 13774: 00873999 84 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ 13775: 012b1ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 13776: 00489425 2 FUNC GLOBAL DEFAULT 12 smbios_add_usr_blob_size │ │ │ │ 13777: 012a9c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ - 13778: 0083fefd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ - 13779: 006cc661 380 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90h │ │ │ │ + 13778: 0083ff2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 13779: 006cc691 380 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90h │ │ │ │ 13780: 005ca681 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 13781: 002fd5c1 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_request_cb │ │ │ │ 13782: 012e5576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 13783: 005bba95 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 13784: 0088f109 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 13784: 0088f139 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 13785: 0043c1b5 84 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 13786: 012e59d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 13787: 012bb88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ 13788: 012a516c 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 13789: 012e6264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ - 13790: 00805665 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 13790: 00805695 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 13791: 012e6308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 13792: 0081725d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 13792: 0081728d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 13793: 0033323d 204 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ 13794: 002f9abd 172 FUNC GLOBAL DEFAULT 12 aml_release │ │ │ │ - 13795: 00807df5 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 13795: 00807e25 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ 13796: 012e68e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 13797: 002b937d 320 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ 13798: 005beddd 132 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ - 13799: 006bc699 248 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90w │ │ │ │ - 13800: 008484bd 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 13799: 006bc6c9 248 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90w │ │ │ │ + 13800: 008484ed 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 13801: 012bc158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ - 13802: 006cc7dd 352 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90s │ │ │ │ + 13802: 006cc80d 352 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90s │ │ │ │ 13803: 012e5de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 13804: 012bccb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 13805: 012a60a0 240 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ - 13806: 007f9889 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 13806: 007f98b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 13807: 012e4214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ 13808: 012a4d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 13809: 005f9125 352 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s8 │ │ │ │ 13810: 012e6178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 13811: 012e602a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 13812: 012a9674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 13813: 008257cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 13813: 008257fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 13814: 01200bf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclsb │ │ │ │ 13815: 012b24f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 13816: 012e4822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 13817: 012e4cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 13818: 00890755 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ - 13819: 0087a7d1 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 13818: 00890785 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 13819: 0087a801 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 13820: 012b39fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_EVENT │ │ │ │ 13821: 01200b6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclsh │ │ │ │ 13822: 012ace94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 13823: 012b2a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 13824: 012e493c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 13825: 002bc6a9 288 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 13826: 012b41c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_ABORT_EVENT │ │ │ │ 13827: 012e6342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 13828: 0055676d 76 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 13829: 012e5c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 13830: 00585441 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 13831: 012e4222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ 13832: 011ee164 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_user_reg │ │ │ │ - 13833: 0070fbdd 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ - 13834: 0081ba49 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 13833: 0070fc0d 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 13834: 0081ba79 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 13835: 0032e4a5 68 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 13836: 012bb6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 13837: 0120fb30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_idx_4b │ │ │ │ 13838: 005b919d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 13839: 012e606e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ 13840: 01200ae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclsw │ │ │ │ 13841: 002fbf6d 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_init │ │ │ │ - 13842: 0085efc1 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 13842: 0085eff1 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 13843: 002f742d 172 FUNC GLOBAL DEFAULT 12 aml_shiftleft │ │ │ │ 13844: 0120fa28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_idx_4h │ │ │ │ 13845: 012ad2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 13846: 012e44de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 13847: 012e501c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ - 13848: 0085a8f5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 13849: 0085af29 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ - 13850: 00899a55 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ + 13848: 0085a925 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 13849: 0085af59 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 13850: 00899a85 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ 13851: 012e5ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 13852: 012e5d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 13853: 0071e6f1 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 13853: 0071e721 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 13854: 012b8ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 13855: 002d3229 124 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 13856: 012a81d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ - 13857: 006d7d0d 138 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_d │ │ │ │ + 13857: 006d7d3d 138 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_d │ │ │ │ 13858: 012bda6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 13859: 012e5a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ 13860: 005b3175 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 13861: 006d7c0d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_h │ │ │ │ + 13861: 006d7c3d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_h │ │ │ │ 13862: 002c0b41 44 FUNC GLOBAL DEFAULT 12 helper_saddsubx │ │ │ │ - 13863: 00871c39 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 13863: 00871c69 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 13864: 0043a2ad 30 FUNC GLOBAL DEFAULT 12 pcie_port_init_reg │ │ │ │ 13865: 005bbda1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 13866: 002b7bd1 184 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 13867: 007eed7d 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 13868: 00833771 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 13869: 00859b2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 13867: 007eedad 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 13868: 008337a1 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 13869: 00859b5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 13870: 012aa73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 13871: 00755da5 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 13871: 00755dd5 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 13872: 012e5bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ 13873: 012b3bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_EVENT │ │ │ │ - 13874: 00740a4d 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 13874: 00740a7d 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 13875: 012b2270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 13876: 01179ea0 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 13877: 012af6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 13878: 00336289 80 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 13879: 012e5696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ - 13880: 006d7c8d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_s │ │ │ │ + 13880: 006d7cbd 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_s │ │ │ │ 13881: 003eb0fd 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 13882: 007f9ae1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 13882: 007f9b11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ 13883: 00524b55 252 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 13884: 012a8218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 13885: 012e4946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 13886: 012d3cf0 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ - 13887: 007be311 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 13887: 007be341 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 13888: 012a792c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_EVENT │ │ │ │ 13889: 012e552c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 13890: 012e5716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 13891: 00889485 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 13891: 008894b5 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 13892: 0050e811 268 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 13893: 012e5d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ 13894: 00665461 80 FUNC GLOBAL DEFAULT 12 gen_gvec_smaxp │ │ │ │ - 13895: 00824ec1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 13895: 00824ef1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 13896: 00546f71 16 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 13897: 012e46a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 13898: 0085702d 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 13899: 00813e75 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 13898: 0085705d 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 13899: 00813ea5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 13900: 012e449c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 13901: 011e4574 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ - 13902: 008177b5 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 13902: 008177e5 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 13903: 002f91f9 66 FUNC GLOBAL DEFAULT 12 aml_qword_memory │ │ │ │ 13904: 005f8749 322 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u8 │ │ │ │ 13905: 005b874d 36 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 13906: 00573239 72 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 13907: 012e4480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 13908: 012e46a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 13909: 0081f9c9 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 13909: 0081f9f9 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 13910: 004ad0f1 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 13911: 00512695 14412 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 13912: 0120c92c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt_d │ │ │ │ 13913: 012e4fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 13914: 012e4fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 13915: 002b995d 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 13916: 008471f1 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 13916: 00847221 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 13917: 004dd7f9 244 FUNC GLOBAL DEFAULT 12 vfio_user_flush_multi │ │ │ │ 13918: 011e3fc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 13919: 005ceb81 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_be │ │ │ │ 13920: 012b8594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 13921: 0120ca34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt_h │ │ │ │ - 13922: 00822919 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 13922: 00822949 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ 13923: 005ca441 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 13924: 012a79bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_READB_EVENT │ │ │ │ 13925: 011df378 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 13926: 012a59a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 13927: 012e6104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 13928: 012b87c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 13929: 012a5af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 13930: 011fb028 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhxb │ │ │ │ 13931: 012e5178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 13932: 0072c579 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 13932: 0072c5a9 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 13933: 012b3e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_READL_EVENT │ │ │ │ 13934: 0056f82d 756 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ 13935: 012087b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_b │ │ │ │ - 13936: 007295ed 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 13936: 0072961d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 13937: 0120c9b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt_s │ │ │ │ 13938: 012e4ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 13939: 01208624 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_d │ │ │ │ 13940: 011fafa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhxh │ │ │ │ - 13941: 006b6d5d 118 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_uw │ │ │ │ + 13941: 006b6d8d 118 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_uw │ │ │ │ 13942: 012a9294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 13943: 00456649 52 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 13944: 008629ed 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 13945: 0089b599 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 13944: 00862a1d 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 13945: 0089b5c9 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 13946: 0041e7e9 812 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 13947: 005871f9 76 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ 13948: 0120872c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_h │ │ │ │ 13949: 0041ab29 16 FUNC GLOBAL DEFAULT 12 rocker_get_world │ │ │ │ 13950: 012e59b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ 13951: 005b29a1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ - 13952: 00898e59 62 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ + 13952: 00898e89 62 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ 13953: 0058753d 16 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 13954: 012aea30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 13955: 0089124d 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 13956: 007385fd 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 13957: 0087a1cd 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 13958: 007497d5 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ - 13959: 006cc93d 380 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180h │ │ │ │ + 13955: 0089127d 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 13956: 0073862d 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 13957: 0087a1fd 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 13958: 00749805 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 13959: 006cc96d 380 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180h │ │ │ │ 13960: 012a6d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 13961: 002c51a9 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ 13962: 011f92c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmh │ │ │ │ - 13963: 009f413c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ - 13964: 006d0b75 16 FUNC GLOBAL DEFAULT 12 helper_setend │ │ │ │ + 13963: 009f416c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 13964: 006d0ba5 16 FUNC GLOBAL DEFAULT 12 helper_setend │ │ │ │ 13965: 004a5469 128 FUNC GLOBAL DEFAULT 12 tpm_tis_pre_save │ │ │ │ - 13966: 008903f1 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 13966: 00890421 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 13967: 0048fb7d 164 FUNC GLOBAL DEFAULT 12 ssi_transfer │ │ │ │ 13968: 004d7819 184 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 13969: 00814f19 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 13969: 00814f49 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 13970: 012a9eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 13971: 0051933d 116 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 13972: 012086a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_s │ │ │ │ 13973: 011faf20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhxw │ │ │ │ 13974: 012e419e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_INV_NOTIFIERS_MR_DSTATE │ │ │ │ 13975: 0117a514 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ 13976: 012194d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhh_round_to_zero │ │ │ │ - 13977: 0087dc45 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 13977: 0087dc75 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 13978: 00556a51 1968 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 13979: 012ae820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ - 13980: 006ccab9 352 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180s │ │ │ │ + 13980: 006ccae9 352 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180s │ │ │ │ 13981: 012e513e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 13982: 011f9240 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnms │ │ │ │ 13983: 012e4c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 13984: 0082fd55 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 13984: 0082fd85 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 13985: 002c7139 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 13986: 0086b6e9 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 13986: 0086b719 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 13987: 0053defd 332 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 13988: 003b5d69 72 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 13989: 00503f91 84 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 13990: 0078d00d 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 13990: 0078d03d 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 13991: 01178034 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 13992: 00553b59 496 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 13993: 011edf54 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_cp_reg64 │ │ │ │ - 13994: 006d7b79 146 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_d │ │ │ │ + 13994: 006d7ba9 146 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_d │ │ │ │ 13995: 012e58ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 13996: 012e6372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 13997: 012e4926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 13998: 012b74cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 13999: 005d2bb1 46 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ - 14000: 006c27f1 118 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavb │ │ │ │ + 14000: 006c2821 118 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavb │ │ │ │ 14001: 0117b1d0 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ - 14002: 006d7a69 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_h │ │ │ │ + 14002: 006d7a99 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_h │ │ │ │ 14003: 012e68fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 14004: 007893a9 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 14004: 007893d9 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ 14005: 005530fd 760 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 14006: 00328c2d 120 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 14007: 012e4d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 14008: 008974ed 384 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ - 14009: 0085e915 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 14008: 0089751d 384 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ + 14009: 0085e945 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 14010: 005c6cd5 200 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 14011: 006c2869 118 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavh │ │ │ │ - 14012: 008252bd 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 14011: 006c2899 118 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavh │ │ │ │ + 14012: 008252ed 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 14013: 011e5048 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 14014: 0120fc38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_2h │ │ │ │ 14015: 002a5421 256 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ 14016: 011fc12c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubsb │ │ │ │ - 14017: 0088f4ad 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 14017: 0088f4dd 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 14018: 012e4c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 14019: 0120f1e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ustoh │ │ │ │ 14020: 012e470e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_NOTIFY_DSTATE │ │ │ │ 14021: 012ab954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 14022: 012b058c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 14023: 011e7ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_usat │ │ │ │ - 14024: 006d7af1 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_s │ │ │ │ + 14024: 006d7b21 134 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_s │ │ │ │ 14025: 012ba684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 14026: 012ad394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 14027: 012e6232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 14028: 012e41c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWL_CLOCKING_SCHEME_DSTATE │ │ │ │ 14029: 011fc0a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubsh │ │ │ │ 14030: 012e5a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 14031: 0082ab01 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 14031: 0082ab31 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 14032: 012e4e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 14033: 012e688a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 14034: 012b55ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 14035: 007f1331 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 14035: 007f1361 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 14036: 003115f9 132 FUNC GLOBAL DEFAULT 12 wm8750_dac_dat │ │ │ │ 14037: 00550049 14 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 14038: 007e2435 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 14038: 007e2465 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 14039: 012bad48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 14040: 0082a591 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ - 14041: 006c28e1 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavw │ │ │ │ + 14040: 0082a5c1 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 14041: 006c2911 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavw │ │ │ │ 14042: 01179fac 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 14043: 008415e5 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ - 14044: 0066d2ad 144 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i32 │ │ │ │ + 14043: 00841615 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 14044: 0066d2b9 144 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i32 │ │ │ │ 14045: 002c2449 400 FUNC GLOBAL DEFAULT 12 helper_crypto_sm4ekey │ │ │ │ 14046: 012bd1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 14047: 00856a49 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 14048: 00731e51 180 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 14047: 00856a79 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 14048: 00731e81 180 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 14049: 012e47a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 14050: 012a7c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2838_GIC_SET_IRQ_EVENT │ │ │ │ 14051: 012a5f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 14052: 00445fbd 150 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 14053: 00848c51 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 14054: 00891cf1 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 14053: 00848c81 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 14054: 00891d21 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 14055: 005bc0cd 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 14056: 011dbcd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 14057: 011fc024 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubsw │ │ │ │ 14058: 002b22e9 212 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 14059: 012e4f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ 14060: 0120cab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge_d │ │ │ │ - 14061: 0075a00d 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 14061: 0075a03d 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ 14062: 002e8a39 46 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 14063: 0120cbc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge_h │ │ │ │ 14064: 012e485a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 14065: 002a6839 1980 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ - 14066: 00839339 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 14067: 00780ae9 84 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 14068: 007e71e1 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 14066: 00839369 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 14067: 00780b19 84 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 14068: 007e7211 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 14069: 004d2f79 160 FUNC GLOBAL DEFAULT 12 vfio_device_reset_handler │ │ │ │ 14070: 012b90a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 14071: 002f9185 70 FUNC GLOBAL DEFAULT 12 aml_dword_io │ │ │ │ 14072: 003f445d 116 FUNC GLOBAL DEFAULT 12 e1000e_receive │ │ │ │ 14073: 012e607a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 14074: 00840ae1 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 14074: 00840b11 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 14075: 00577821 292 FUNC GLOBAL DEFAULT 12 net_stream_data_send │ │ │ │ 14076: 012b97e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 14077: 012af7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 14078: 0084c4cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 14078: 0084c4fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 14079: 012b0a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ - 14080: 007800e5 80 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 14080: 00780115 80 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ 14081: 0120cb3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge_s │ │ │ │ 14082: 00529535 48 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 14083: 012e4e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 14084: 0043ac6d 180 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 14085: 005b8c21 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 14086: 012e5d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 14087: 012b0a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ 14088: 012af200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 14089: 012e5c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 14090: 005314f1 384 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 14091: 008566ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 14091: 0085671d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 14092: 012af260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 14093: 005bb915 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 14094: 012e5b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 14095: 0054c091 116 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 14096: 01178028 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 14097: 012e4b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 14098: 002d39f5 108 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ - 14099: 006d65d1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_d │ │ │ │ + 14099: 006d6601 130 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_d │ │ │ │ 14100: 002e808d 48 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 14101: 0086ae8d 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 14102: 00858fed 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ - 14103: 0082a1e5 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 14101: 0086aebd 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 14102: 0085901d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ + 14103: 0082a215 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 14104: 012ac174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 14105: 0081319d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ - 14106: 00749719 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ - 14107: 006d64e1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_h │ │ │ │ + 14105: 008131cd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 14106: 00749749 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 14107: 006d6511 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_h │ │ │ │ 14108: 012abd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 14109: 0046daed 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ 14110: 0120fecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_4b │ │ │ │ - 14111: 0070facd 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 14111: 0070fafd 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 14112: 012e4020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 14113: 012e4d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 14114: 00876f69 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 14114: 00876f99 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 14115: 012a8a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 14116: 00841b05 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 14117: 007415a5 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 14116: 00841b35 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 14117: 007415d5 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 14118: 0120fdc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_4h │ │ │ │ 14119: 0117b5e8 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 14120: 00878f35 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 14120: 00878f65 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 14121: 012e59c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ 14122: 0120f3f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlas_idx │ │ │ │ 14123: 011fbfa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubub │ │ │ │ - 14124: 0076dc09 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 14124: 0076dc39 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 14125: 00535925 112 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 14126: 0073da89 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 14127: 00741481 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 14126: 0073dab9 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 14127: 007414b1 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 14128: 00301995 988 FUNC GLOBAL DEFAULT 12 build_cxl_osc_method │ │ │ │ - 14129: 006d6559 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_s │ │ │ │ + 14129: 006d6589 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_s │ │ │ │ 14130: 00585f99 160 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 14131: 007fc38d 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 14131: 007fc3bd 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 14132: 005ba9a5 208 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 14133: 011fbf1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubuh │ │ │ │ 14134: 002c4379 76 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ - 14135: 0083264d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 14135: 0083267d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 14136: 012b0aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 14137: 012b4f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 14138: 002bb629 6 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 14139: 0038ef5d 292 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 14140: 012ab724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READ_EVENT │ │ │ │ 14141: 011e02f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 14142: 008519f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ - 14143: 0085125d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 14142: 00851a25 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 14143: 0085128d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 14144: 012e45fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 14145: 012e4ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 14146: 0087fd39 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 14146: 0087fd69 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 14147: 002c5d7d 192 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 14148: 005bb24d 228 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 14149: 00336381 164 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 14150: 003295b1 86 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 14151: 007f6c9d 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 14151: 007f6ccd 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 14152: 0032e1b5 140 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 14153: 00509875 96 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 14154: 006f8f09 88 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 14154: 006f8f39 88 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 14155: 011dc300 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 14156: 011fbe98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubuw │ │ │ │ 14157: 012bbd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 14158: 011e55f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 14159: 012e3c49 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 14160: 005fbd39 24 FUNC GLOBAL DEFAULT 12 helper_neon_mull_u16 │ │ │ │ 14161: 006360ad 1044 FUNC GLOBAL DEFAULT 12 smmuv3_record_event │ │ │ │ 14162: 012e625e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 14163: 012b1be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 14164: 0032c8c9 164 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 14165: 007f2361 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 14165: 007f2391 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 14166: 012e5d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ 14167: 00523119 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 14168: 007351dd 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 14168: 0073520d 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 14169: 012a54e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 14170: 00519f21 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 14171: 012b3a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_EVENT │ │ │ │ 14172: 0044ca15 8 FUNC GLOBAL DEFAULT 12 cxl_usp_to_cstate │ │ │ │ 14173: 00329fcd 136 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 14174: 002be98d 78 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 14175: 0072b39d 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 14175: 0072b3cd 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 14176: 012a8cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 14177: 011dbac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 14178: 011e4f40 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 14179: 005566dd 34 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 14180: 006655a1 48 FUNC GLOBAL DEFAULT 12 gen_gvec_shadd │ │ │ │ 14181: 012e3ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 14182: 012e3df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 14183: 011e0c38 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_be │ │ │ │ 14184: 004d0eb1 204 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 14185: 012b1cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 14186: 0081a51d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ - 14187: 0085b5b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ - 14188: 00780d5d 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 14186: 0081a54d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 14187: 0085b5e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 14188: 00780d8d 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 14189: 005b8ca9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 14190: 011e0a28 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 14191: 012e4518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 14192: 012b3a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TIMER_ID_EVENT │ │ │ │ 14193: 012e5fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 14194: 01200a64 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclzb │ │ │ │ 14195: 012abc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ 14196: 005bbc19 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ne32 │ │ │ │ 14197: 012e41ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_EXTREG_DSTATE │ │ │ │ 14198: 012ac564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_EVENT │ │ │ │ 14199: 012a5eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 14200: 012009e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclzh │ │ │ │ - 14201: 006717f1 48 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i64 │ │ │ │ + 14201: 006717fd 48 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i64 │ │ │ │ 14202: 012a5f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 14203: 0041bd79 32 FUNC GLOBAL DEFAULT 12 fp_port_get_settings │ │ │ │ 14204: 012192c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhs_round_to_zero │ │ │ │ 14205: 012ae640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 14206: 012e4f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ - 14207: 00895009 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 14207: 00895039 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 14208: 012af560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 14209: 012e6128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 14210: 012e3e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 14211: 012e3e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_PROCESS_COMPLETION_DSTATE │ │ │ │ 14212: 00524231 64 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 14213: 00833bad 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 14213: 00833bdd 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 14214: 012afd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 14215: 012af770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 14216: 00568e5d 568 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 14217: 012e5a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 14218: 0041f8d5 72 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 14219: 00588089 72 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 14220: 00a5d5b8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 14220: 00a5d5e8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 14221: 002ba9c5 260 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 14222: 0117a5b0 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ - 14223: 006ba74d 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpth │ │ │ │ + 14223: 006ba77d 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpth │ │ │ │ 14224: 00503f05 54 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 14225: 002be899 76 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 14226: 012e40b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_INFO_DSTATE │ │ │ │ 14227: 0120095c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclzw │ │ │ │ 14228: 012b2110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 14229: 00585301 176 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 14230: 012a90b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 14231: 012e51e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 14232: 0081bf2d 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 14232: 0081bf5d 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 14233: 012a5b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 14234: 012e5cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 14235: 012b640c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 14236: 012abe94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 14237: 012e3c85 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_i386_c │ │ │ │ 14238: 012e68c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 14239: 012b086c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 14240: 00819e35 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 14240: 00819e65 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 14241: 012e4396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 14242: 012ba304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 14243: 012a55d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 14244: 011e026c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 14245: 00865145 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 14245: 00865175 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 14246: 012e5012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 14247: 012e58f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ - 14248: 006ba865 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullptw │ │ │ │ + 14248: 006ba895 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmullptw │ │ │ │ 14249: 012e6350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 14250: 012a9ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 14251: 005364d9 28 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 14252: 012af220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 14253: 008a1065 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 14253: 008a1095 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 14254: 012afa90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 14255: 012e5184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 14256: 0085b415 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 14256: 0085b445 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 14257: 012af240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 14258: 012b4354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 14259: 012b654c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 14260: 012e4302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 14261: 012a7dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_DISABLE_EVENT │ │ │ │ 14262: 012b11c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 14263: 012abd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ @@ -14269,533 +14269,533 @@ │ │ │ │ 14265: 01178004 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int64 │ │ │ │ 14266: 012e5f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_CAPSLOCK_DSTATE │ │ │ │ 14267: 012bc278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ 14268: 011f2910 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vslib │ │ │ │ 14269: 0058cf7d 10032 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 14270: 002b3df5 196 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 14271: 00433c45 1120 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ - 14272: 0088ea9d 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 14272: 0088eacd 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ 14273: 00293019 192 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 14274: 011f288c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vslih │ │ │ │ 14275: 012b97d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 14276: 012a7ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_ABORT_EVENT │ │ │ │ 14277: 012e4784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 14278: 012e4d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 14279: 01217a8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultos_round_to_nearest │ │ │ │ 14280: 011dc0f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 14281: 012bca1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 14282: 008255ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 14282: 0082561d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 14283: 012b0000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 14284: 007ee28d 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 14284: 007ee2bd 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 14285: 012b53dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 14286: 012e6354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 14287: 002b9eed 244 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 14288: 007f6c0d 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 14288: 007f6c3d 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ 14289: 0052f215 384 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 14290: 012e51b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 14291: 012e41e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 14292: 0086b09d 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 14292: 0086b0cd 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 14293: 012ab274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 14294: 012aed10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 14295: 012e4886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 14296: 012b0d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 14297: 011edd44 132 OBJECT GLOBAL DEFAULT 24 helper_info_access_check_cp_reg │ │ │ │ 14298: 011f2808 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsliw │ │ │ │ 14299: 012e55e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 14300: 012bdc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 14301: 00439291 42 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init │ │ │ │ 14302: 012e51fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 14303: 0076a3b9 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 14303: 0076a3e9 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 14304: 012bcd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 14305: 0032a7a1 64 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 14306: 002c6789 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ - 14307: 0088d2fd 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 14307: 0088d32d 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 14308: 00442e19 408 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 14309: 01202b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw_sg_uw │ │ │ │ 14310: 012a86c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 14311: 0050d135 496 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 14312: 004fa365 168 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ 14313: 005c99a1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 14314: 003287dd 76 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 14315: 012a57c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 14316: 005bc55d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 14317: 0088a6cd 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 14317: 0088a6fd 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 14318: 012e4844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 14319: 0081c861 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 14319: 0081c891 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ 14320: 011e53e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 14321: 00830fb9 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 14321: 00830fe9 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ 14322: 011e9ee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_sub_saturate │ │ │ │ - 14323: 00840971 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 14323: 008409a1 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ 14324: 012ac7c4 20 OBJECT GLOBAL DEFAULT 24 hw_mem_trace_events │ │ │ │ - 14325: 0082b459 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 14325: 0082b489 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 14326: 012ad7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 14327: 006de0f5 292 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_d │ │ │ │ - 14328: 00815531 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 14327: 006de125 292 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_d │ │ │ │ + 14328: 00815561 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 14329: 0044684d 6 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 14330: 0032c5d9 384 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 14331: 006d625d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_touizs │ │ │ │ - 14332: 00817b21 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 14333: 007fa5a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 14331: 006d628d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_touizs │ │ │ │ + 14332: 00817b51 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 14333: 007fa5d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ 14334: 012b3a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CMP_EVENT │ │ │ │ - 14335: 0087b075 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ - 14336: 006dded5 272 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_h │ │ │ │ + 14335: 0087b0a5 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 14336: 006ddf05 272 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_h │ │ │ │ 14337: 003b4871 240 FUNC GLOBAL DEFAULT 12 cxl_type3_write │ │ │ │ 14338: 011e9e5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_add_saturate │ │ │ │ 14339: 012adca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 14340: 012e61da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 14341: 0043fe55 116 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 14342: 012e3fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 14343: 008542f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 14343: 00854325 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ 14344: 00598411 64 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ - 14345: 0086b3e9 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 14345: 0086b419 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 14346: 0051cdf1 118 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 14347: 005b8d31 128 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 14348: 012a7020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 14349: 012b55ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 14350: 012a51cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 14351: 0086008d 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 14351: 008600bd 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 14352: 012e3de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 14353: 012e572c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 14354: 005bbf39 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ - 14355: 006ddfe5 272 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_s │ │ │ │ - 14356: 008084bd 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 14355: 006de015 272 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_s │ │ │ │ + 14356: 008084ed 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 14357: 00335b15 152 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 14358: 011df690 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 14359: 002c25d9 136 FUNC GLOBAL DEFAULT 12 helper_crypto_rax1 │ │ │ │ 14360: 012b1b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 14361: 012b4e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ - 14362: 006dc289 114 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_b │ │ │ │ - 14363: 006dc3d9 174 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_d │ │ │ │ + 14362: 006dc2b9 114 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_b │ │ │ │ + 14363: 006dc409 174 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_d │ │ │ │ 14364: 012b66bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_EVENT │ │ │ │ 14365: 012e4c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 14366: 00825e99 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 14367: 00843769 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 14366: 00825ec9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 14367: 00843799 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ 14368: 004a60c1 268 FUNC GLOBAL DEFAULT 12 tpm_ppi_reset │ │ │ │ - 14369: 0076c725 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 14369: 0076c755 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 14370: 012e5cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ - 14371: 006dc2fd 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_h │ │ │ │ + 14371: 006dc32d 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_h │ │ │ │ 14372: 004551d5 36 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 14373: 011dabdc 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 14374: 012a6b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ - 14375: 007fafbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 14375: 007fafed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 14376: 00560e65 196 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 14377: 012b9664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 14378: 012e4800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 14379: 012b8f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 14380: 00804815 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 14380: 00804845 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 14381: 0120ef54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_touizs │ │ │ │ 14382: 00573e95 62 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ - 14383: 006dc36d 108 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_s │ │ │ │ + 14383: 006dc39d 108 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_s │ │ │ │ 14384: 005fbef1 104 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s16 │ │ │ │ - 14385: 0088869d 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 14385: 008886cd 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 14386: 012abe84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 14387: 0120d508 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_b16 │ │ │ │ 14388: 011e01e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 14389: 005193e9 40 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 14390: 012b8aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ 14391: 003b10d9 100 FUNC GLOBAL DEFAULT 12 memory_device_get_region_size │ │ │ │ - 14392: 0081eb59 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 14392: 0081eb89 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 14393: 012bd9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 14394: 0033dc25 132 FUNC GLOBAL DEFAULT 12 cxl_initialize_t3_fm_owned_ld_mctpcci │ │ │ │ 14395: 012e58bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_DISCONNECT_DSTATE │ │ │ │ 14396: 012b4d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 14397: 0045ec79 416 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 14398: 002c1de5 208 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3partw1 │ │ │ │ 14399: 012a507c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 14400: 012e533c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 14401: 002c1eb5 168 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3partw2 │ │ │ │ 14402: 012e3f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 14403: 007642e5 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 14403: 00764315 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 14404: 002c44b5 132 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ - 14405: 00805cf1 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 14405: 00805d21 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 14406: 012e4622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 14407: 012e4394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 14408: 012e400e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ 14409: 005cbc5d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 14410: 005bc7e9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 14411: 0044b3e1 208 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 14412: 00867d85 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 14412: 00867db5 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 14413: 002c7701 60 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ - 14414: 0084a245 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 14414: 0084a275 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 14415: 012e6534 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 14416: 007662fd 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 14416: 0076632d 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 14417: 012bb674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ - 14418: 0082fe09 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 14418: 0082fe39 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 14419: 00304801 172 FUNC GLOBAL DEFAULT 12 acpi_pcihp_init │ │ │ │ 14420: 005d0fc1 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 14421: 012ba404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 14422: 012afcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 14423: 012e60c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 14424: 0083fb79 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 14424: 0083fba9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ 14425: 005c736d 224 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 14426: 004aa715 100 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 14427: 00443649 432 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 14428: 012e5520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ - 14429: 007fdb51 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 14430: 0084a2bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 14429: 007fdb81 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 14430: 0084a2ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 14431: 00438c01 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 14432: 002cba75 42 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 14433: 004fdfb1 44 FUNC GLOBAL DEFAULT 12 xen_hvm_modified_memory │ │ │ │ 14434: 012a7dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_GET_CD_EVENT │ │ │ │ 14435: 012b9064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 14436: 0043c431 160 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 14437: 0041be19 48 FUNC GLOBAL DEFAULT 12 fp_port_set_world │ │ │ │ 14438: 002faca9 636 FUNC GLOBAL DEFAULT 12 build_pptt │ │ │ │ 14439: 012e4576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 14440: 00559451 110 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 14441: 007e5e69 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 14441: 007e5e99 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ 14442: 012e3e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_IO_URING_SUBMIT_DSTATE │ │ │ │ - 14443: 0083fbb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 14443: 0083fbe5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 14444: 0058263d 152 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ - 14445: 00778ef1 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ + 14445: 00778f21 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ 14446: 012ada84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 14447: 011e404c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ 14448: 002e6461 188 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 14449: 011df60c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ 14450: 005cd0c9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_le │ │ │ │ 14451: 005c96a1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 14452: 0057a689 436 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ 14453: 0032742d 38 FUNC GLOBAL DEFAULT 12 register_finalize_block │ │ │ │ - 14454: 00805ae9 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 14454: 00805b19 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ 14455: 005d6b59 12 FUNC GLOBAL DEFAULT 12 arm_cpu_mp_affinity │ │ │ │ - 14456: 007e2dbd 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ - 14457: 00847381 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ + 14456: 007e2ded 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 14457: 008473b1 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ 14458: 004464bd 76 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 14459: 012b8624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 14460: 012e4a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 14461: 012b6d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 14462: 012b3104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 14463: 0033ee49 58 FUNC GLOBAL DEFAULT 12 cxl_doe_cdat_release │ │ │ │ 14464: 0054d83d 316 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 14465: 008176dd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ - 14466: 0085bf49 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ - 14467: 00846671 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 14465: 0081770d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 14466: 0085bf79 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 14467: 008466a1 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 14468: 012ac244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ 14469: 012ba554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_EVENT │ │ │ │ 14470: 012e4142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2838_GIC_SET_IRQ_DSTATE │ │ │ │ 14471: 012e632e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 14472: 008014b9 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 14472: 008014e9 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 14473: 012e4d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 14474: 012aa3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ - 14475: 007912f5 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 14475: 00791325 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 14476: 00293975 680 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 14477: 002bc069 84 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 14478: 00328399 22 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 14479: 006e19e9 58 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmlsl │ │ │ │ - 14480: 007fedd9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 14479: 006e1a19 58 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_bfmlsl │ │ │ │ + 14480: 007fee09 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 14481: 012b4534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 14482: 00380b99 60 FUNC GLOBAL DEFAULT 12 smbus_quick_command │ │ │ │ 14483: 012e57d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 14484: 012e4b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ 14485: 005fbfa9 38 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s32 │ │ │ │ 14486: 005b31d5 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 14487: 007348bd 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 14487: 007348ed 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 14488: 012e5080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ - 14489: 006f2939 236 FUNC GLOBAL DEFAULT 12 armv7m_nvic_can_take_pending_exception │ │ │ │ + 14489: 006f2969 236 FUNC GLOBAL DEFAULT 12 armv7m_nvic_can_take_pending_exception │ │ │ │ 14490: 012e5e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 14491: 00865611 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ - 14492: 006b89dd 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst20b │ │ │ │ + 14491: 00865641 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 14492: 006b8a0d 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst20b │ │ │ │ 14493: 012aba44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 14494: 012e47de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 14495: 012e68f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 14496: 012e4cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 14497: 0087fd55 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 14497: 0087fd85 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 14498: 012bbc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ - 14499: 006b8b25 144 FUNC GLOBAL DEFAULT 12 helper_mve_vst20h │ │ │ │ + 14499: 006b8b55 144 FUNC GLOBAL DEFAULT 12 helper_mve_vst20h │ │ │ │ 14500: 012e5e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ - 14501: 0081fecd 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 14502: 00833835 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 14503: 0076c90d 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 14501: 0081fefd 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 14502: 00833865 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 14503: 0076c93d 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 14504: 012e534a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 14505: 00508c3d 42 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 14506: 007fa045 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 14506: 007fa075 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ 14507: 01177710 160 OBJECT GLOBAL DEFAULT 21 gdb_static_features │ │ │ │ 14508: 012b8824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 14509: 0085509d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 14510: 0072e8dd 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 14509: 008550cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 14510: 0072e90d 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 14511: 012bc2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 14512: 012e6314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ - 14513: 006b6499 100 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb │ │ │ │ + 14513: 006b64c9 100 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb │ │ │ │ 14514: 002bb589 6 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ 14515: 012ad024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ - 14516: 007620f1 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 14516: 00762121 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 14517: 0117a040 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 14518: 012e4e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 14519: 01179e54 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ 14520: 012b3834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_READ_EVENT │ │ │ │ - 14521: 00730c25 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 14521: 00730c55 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ 14522: 012aa2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 14523: 012bd5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 14524: 012e5aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ - 14525: 006b64fd 100 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh │ │ │ │ - 14526: 006b8c45 136 FUNC GLOBAL DEFAULT 12 helper_mve_vst20w │ │ │ │ + 14525: 006b652d 100 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh │ │ │ │ + 14526: 006b8c75 136 FUNC GLOBAL DEFAULT 12 helper_mve_vst20w │ │ │ │ 14527: 012a5e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 14528: 00748af9 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 14529: 0074cc9d 1284 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 14528: 00748b29 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 14529: 0074cccd 1284 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 14530: 012b779c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 14531: 0078eaad 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 14532: 0086bd39 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 14531: 0078eadd 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 14532: 0086bd69 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 14533: 012bd678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ 14534: 012e5ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_DSTATE │ │ │ │ - 14535: 0085642d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 14535: 0085645d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 14536: 012e46b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 14537: 012a8398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 14538: 012bb2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 14539: 012e6376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 14540: 003362d9 152 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ - 14541: 006b8a81 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst21b │ │ │ │ - 14542: 008757f5 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 14541: 006b8ab1 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst21b │ │ │ │ + 14542: 00875825 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ 14543: 0052bc81 132 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ - 14544: 006d0511 242 FUNC GLOBAL DEFAULT 12 exception_target_el │ │ │ │ - 14545: 006b6561 94 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw │ │ │ │ + 14544: 006d0541 242 FUNC GLOBAL DEFAULT 12 exception_target_el │ │ │ │ + 14545: 006b6591 94 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw │ │ │ │ 14546: 012e5ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 14547: 012bae38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 14548: 012e4f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 14549: 01177fa4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ - 14550: 006b8bb5 144 FUNC GLOBAL DEFAULT 12 helper_mve_vst21h │ │ │ │ + 14550: 006b8be5 144 FUNC GLOBAL DEFAULT 12 helper_mve_vst21h │ │ │ │ 14551: 005a8dfd 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 14552: 0039a665 62 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 14553: 012bd578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ 14554: 011ea1f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_udiv │ │ │ │ - 14555: 0076e005 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 14555: 0076e035 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 14556: 012aa4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_CONFIG_READ_EVENT │ │ │ │ 14557: 012e606c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 14558: 00310875 78 FUNC GLOBAL DEFAULT 12 lm4549_write_samples │ │ │ │ 14559: 012e4256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ 14560: 0053049d 396 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 14561: 012b9c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 14562: 012e5ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 14563: 005bcaa9 160 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 14564: 0089ccdd 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ - 14565: 0087d755 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ - 14566: 0086b4d5 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 14564: 0089cd0d 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ + 14565: 0087d785 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 14566: 0086b505 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 14567: 012e5790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 14568: 012e5522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 14569: 007b3b3d 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 14569: 007b3b6d 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 14570: 012b53cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 14571: 012e4a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ 14572: 012e5950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 14573: 00887531 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 14574: 0089973d 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 14575: 00804d45 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 14576: 00865c0d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 14577: 006b8ccd 136 FUNC GLOBAL DEFAULT 12 helper_mve_vst21w │ │ │ │ - 14578: 00789cf1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 14573: 00887561 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 14574: 0089976d 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 14575: 00804d75 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 14576: 00865c3d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 14577: 006b8cfd 136 FUNC GLOBAL DEFAULT 12 helper_mve_vst21w │ │ │ │ + 14578: 00789d21 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 14579: 012e5984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_REGION_RW_DSTATE │ │ │ │ 14580: 012b635c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 14581: 011e2ec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 14582: 012a5a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 14583: 012b061c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 14584: 002c5535 92 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 14585: 012e3ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 14586: 003012c5 56 FUNC GLOBAL DEFAULT 12 build_srat_generic_affinity_structures │ │ │ │ - 14587: 0067f801 1508 FUNC GLOBAL DEFAULT 12 disas_m_nocp │ │ │ │ + 14587: 0067f841 1508 FUNC GLOBAL DEFAULT 12 disas_m_nocp │ │ │ │ 14588: 012e3e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ - 14589: 008000d5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 14589: 00800105 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 14590: 011e99b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_swstep │ │ │ │ - 14591: 0089b505 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 14591: 0089b535 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 14592: 0056a04d 184 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 14593: 002c53f9 68 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ 14594: 0120add8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmla_idx │ │ │ │ - 14595: 008222f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 14595: 00822321 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 14596: 012ae8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 14597: 012e4a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 14598: 006bfcc5 80 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarb │ │ │ │ - 14599: 007f749d 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 14598: 006bfcf5 80 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarb │ │ │ │ + 14599: 007f74cd 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 14600: 012b41e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_RAISE_IRQ_EVENT │ │ │ │ 14601: 012bbd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ 14602: 011feb74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_veor │ │ │ │ - 14603: 0083341d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 14603: 0083344d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 14604: 012b1d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ - 14605: 0077ad39 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 14605: 0077ad69 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 14606: 01179e18 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 14607: 012e4ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 14608: 011df588 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 14609: 0084ad29 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ - 14610: 008222b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ - 14611: 006bfd15 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarh │ │ │ │ + 14609: 0084ad59 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 14610: 008222e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 14611: 006bfd45 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarh │ │ │ │ 14612: 012e50f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 14613: 005547a9 120 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 14614: 0085ebb9 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 14614: 0085ebe9 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 14615: 00517021 96 FUNC GLOBAL DEFAULT 12 generic_handle_interrupt │ │ │ │ 14616: 012a8f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 14617: 009d2350 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 14617: 009d2380 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 14618: 012a8348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 14619: 012a71f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 14620: 012a72c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ - 14621: 00746141 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 14621: 00746171 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 14622: 012afd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ - 14623: 0070682d 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ + 14623: 0070685d 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ 14624: 002c5669 164 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 14625: 012b592c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 14626: 011f8a84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul90h │ │ │ │ 14627: 005ba2f1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 14628: 012b548c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 14629: 011e35fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 14630: 012e6064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 14631: 00830e75 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 14631: 00830ea5 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 14632: 012ad354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 14633: 012ac004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ 14634: 005b2a89 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 14635: 006bfd81 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarw │ │ │ │ - 14636: 0076435d 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 14637: 00818391 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 14635: 006bfdb1 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarw │ │ │ │ + 14636: 0076438d 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 14637: 008183c1 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 14638: 0030441d 304 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_cb │ │ │ │ 14639: 00537b01 460 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_path │ │ │ │ 14640: 005fbff1 68 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s64 │ │ │ │ 14641: 012e3dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 14642: 011f8a00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul90s │ │ │ │ 14643: 0039a435 164 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 14644: 012e4f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 14645: 012e4494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ - 14646: 006c5a01 90 FUNC GLOBAL DEFAULT 12 helper_mve_vshrntb │ │ │ │ + 14646: 006c5a31 90 FUNC GLOBAL DEFAULT 12 helper_mve_vshrntb │ │ │ │ 14647: 012e40ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_READ_DSTATE │ │ │ │ 14648: 005bab7d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ 14649: 005fc325 118 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip16 │ │ │ │ - 14650: 0086a725 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 14650: 0086a755 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 14651: 012e57bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ - 14652: 006c5a5d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnth │ │ │ │ + 14652: 006c5a8d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnth │ │ │ │ 14653: 0043f5f9 12 FUNC GLOBAL DEFAULT 12 pci_irq_disabled │ │ │ │ 14654: 012035b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sw │ │ │ │ 14655: 004a52d9 52 FUNC GLOBAL DEFAULT 12 tpm_tis_get_checksum │ │ │ │ - 14656: 007fe8f9 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 14656: 007fe929 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 14657: 011ed9a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_r13_banked │ │ │ │ 14658: 012aa350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 14659: 007b25ed 1416 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 14659: 007b261d 1416 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 14660: 00535c8d 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 14661: 012e4726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 14662: 007bf215 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ - 14663: 006b65c1 112 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sh │ │ │ │ + 14662: 007bf245 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 14663: 006b65f1 112 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sh │ │ │ │ 14664: 012e4524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 14665: 012aec60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 14666: 012abdd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 14667: 012aabd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ 14668: 005fb901 68 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s16 │ │ │ │ 14669: 012e4a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ 14670: 012e6920 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 14671: 00847a69 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 14672: 00865ced 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 14671: 00847a99 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 14672: 00865d1d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 14673: 012b28b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 14674: 012b575c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 14675: 012b535c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 14676: 011ddcc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 14677: 00853919 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 14677: 00853949 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 14678: 012af960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 14679: 007f2241 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 14679: 007f2271 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 14680: 012bd82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ - 14681: 00a53170 497 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun6i_regmap │ │ │ │ + 14681: 00a531a0 497 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun6i_regmap │ │ │ │ 14682: 012b55bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 14683: 012a9b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 14684: 012a90f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 14685: 00574245 208 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 14686: 012e4a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 14687: 012aa074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 14688: 012bc4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ - 14689: 006b6631 114 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sw │ │ │ │ + 14689: 006b6661 114 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sw │ │ │ │ 14690: 0059cc05 100 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 14691: 011e0cbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_le │ │ │ │ 14692: 004465f1 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 14693: 012e5794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 14694: 00664c99 48 FUNC GLOBAL DEFAULT 12 gen_gvec_cmtst │ │ │ │ 14695: 011dd488 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ 14696: 012a64e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 14697: 0075d549 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 14697: 0075d579 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 14698: 012a7ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_WRITE_GERROR_EVENT │ │ │ │ 14699: 012a6310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 14700: 00884081 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 14700: 008840b1 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 14701: 012b89d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 14702: 012e46d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READ_DSTATE │ │ │ │ 14703: 012b0eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ - 14704: 0078263d 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 14704: 0078266d 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 14705: 012abf04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 14706: 004486e1 240 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ 14707: 012e4682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 14708: 012aff00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 14709: 012b5b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 14710: 012a6eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 14711: 0086b9f5 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 14712: 007f6379 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 14711: 0086ba25 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 14712: 007f63a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 14713: 004d3d11 154 FUNC GLOBAL DEFAULT 12 vfio_device_unprepare │ │ │ │ 14714: 012a5684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 14715: 012e4e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 14716: 012e4b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ - 14717: 00886b39 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 14717: 00886b69 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 14718: 00328bdd 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 14719: 0087cdbd 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 14720: 0080e9dd 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 14719: 0087cded 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 14720: 0080ea0d 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 14721: 00329ab9 360 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 14722: 012a5554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ 14723: 012bcfc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ - 14724: 0082edf1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ - 14725: 007f7565 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 14724: 0082ee21 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ + 14725: 007f7595 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 14726: 012e5f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 14727: 012e5c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 14728: 012e3de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 14729: 012ac364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 14730: 012e6202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 14731: 00780739 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 14731: 00780769 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 14732: 012e5944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ 14733: 011ee584 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_bxns │ │ │ │ - 14734: 007391ad 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 14735: 0088939d 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ - 14736: 0078d675 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ + 14734: 007391dd 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 14735: 008893cd 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 14736: 0078d6a5 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ 14737: 005d203d 56 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 14738: 012b2740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 14739: 0041e209 340 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 14740: 004ba5d1 268 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ 14741: 005fc39d 48 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip32 │ │ │ │ 14742: 012e5376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 14743: 0055ef49 1032 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 14744: 0117b674 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ - 14745: 007895d1 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 14745: 00789601 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 14746: 012e4a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 14747: 012e6898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 14748: 012b0fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 14749: 012b9b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 14750: 007fb0ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 14750: 007fb0dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 14751: 00644bd9 828 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ 14752: 012e4fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ 14753: 01203530 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_uw │ │ │ │ - 14754: 007636e1 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 14754: 00763711 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 14755: 005f7a21 150 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_b │ │ │ │ 14756: 012e4e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_IRQ_DSTATE │ │ │ │ 14757: 012b4f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 14758: 005f7d71 248 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_d │ │ │ │ 14759: 012a7060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ 14760: 005fb9a5 42 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s32 │ │ │ │ - 14761: 008a2ddd 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 14762: 0089b2e1 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 14761: 008a2e0d 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 14762: 0089b311 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ 14763: 005f7b21 150 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_h │ │ │ │ - 14764: 006b66a5 110 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uh │ │ │ │ - 14765: 00a5d6c0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 14764: 006b66d5 110 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uh │ │ │ │ + 14765: 00a5d6f0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ 14766: 012e691b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_arm_c │ │ │ │ - 14767: 0087fe25 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 14767: 0087fe55 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 14768: 012b2bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 14769: 012b657c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 14770: 012e46a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 14771: 012b9094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 14772: 012bbe88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 14773: 012e539a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 14774: 0084d859 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 14774: 0084d889 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 14775: 0050e59d 148 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 14776: 012e47b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 14777: 00738b65 32 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 14777: 00738b95 32 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 14778: 00447639 100 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 14779: 0056cb5d 28 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 14780: 003802dd 248 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ 14781: 005f7c51 144 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_s │ │ │ │ 14782: 0121a4d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqrtd │ │ │ │ - 14783: 0072dc65 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 14783: 0072dc95 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 14784: 00503cbd 88 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ - 14785: 006b6715 114 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uw │ │ │ │ + 14785: 006b6745 114 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uw │ │ │ │ 14786: 012e6286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 14787: 012e5180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ 14788: 0121a5dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqrth │ │ │ │ 14789: 012a7dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_SUCCESS_EVENT │ │ │ │ - 14790: 00826275 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 14790: 008262a5 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 14791: 012a72e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 14792: 012e3c26 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 14793: 0117afe4 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 14794: 012a8580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 14795: 012e4c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 14796: 012af090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 14797: 01202090 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld40b │ │ │ │ @@ -14803,351 +14803,351 @@ │ │ │ │ 14799: 005b4f21 84 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 14800: 0121a558 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqrts │ │ │ │ 14801: 012e4f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 14802: 0043e30d 16 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 14803: 012e583a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 14804: 012e3fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_DSTATE │ │ │ │ 14805: 012bd518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ - 14806: 008330c5 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 14806: 008330f5 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 14807: 012e4278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ 14808: 0120200c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld40h │ │ │ │ - 14809: 00885a29 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 14810: 0082d795 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 14809: 00885a59 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 14810: 0082d7c5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 14811: 012ba834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 14812: 012a8600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 14813: 012a5ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 14814: 012e4f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 14815: 012e509c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 14816: 012e485c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ 14817: 012e48ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 14818: 012bb414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 14819: 012e4df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ 14820: 00662de9 164 FUNC GLOBAL DEFAULT 12 gen_sshl_i32 │ │ │ │ 14821: 004478b5 38 FUNC GLOBAL DEFAULT 12 pcie_ats_enabled │ │ │ │ 14822: 005aa30d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 14823: 012e4562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_UNIMPLEMENTED_READ_DSTATE │ │ │ │ 14824: 012e4f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ - 14825: 006b3029 816 FUNC GLOBAL DEFAULT 12 helper_v7m_preserve_fp_state │ │ │ │ + 14825: 006b3059 816 FUNC GLOBAL DEFAULT 12 helper_v7m_preserve_fp_state │ │ │ │ 14826: 012ab184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 14827: 00865dcd 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 14827: 00865dfd 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 14828: 012e6551 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ - 14829: 007791c5 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 14829: 007791f5 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 14830: 005d1225 22 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 14831: 012e4f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 14832: 012a50dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 14833: 012b1dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ - 14834: 006c5d55 170 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sb │ │ │ │ + 14834: 006c5d85 170 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sb │ │ │ │ 14835: 00569831 28 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 14836: 012b572c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 14837: 01201f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld40w │ │ │ │ 14838: 012e5ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 14839: 012e56fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 14840: 008a0d21 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 14840: 008a0d51 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 14841: 002c42d9 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 14842: 007be191 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ - 14843: 006c5ed1 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sh │ │ │ │ + 14842: 007be1c1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 14843: 006c5f01 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sh │ │ │ │ 14844: 012a8550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ 14845: 012e5510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_DATA_READ_DSTATE │ │ │ │ 14846: 004f5255 300 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 14847: 01207940 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_b │ │ │ │ 14848: 012e3ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ - 14849: 00735b4d 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 14849: 00735b7d 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 14850: 012077b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_d │ │ │ │ 14851: 012ae560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 14852: 012b71ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 14853: 00883bbd 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 14853: 00883bed 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 14854: 012b67ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_EVENT │ │ │ │ 14855: 00560189 236 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ 14856: 01201f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld41b │ │ │ │ 14857: 012078bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_h │ │ │ │ 14858: 012a7a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_SLOT_EVENT │ │ │ │ - 14859: 0089b365 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 14860: 0086b1f5 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 14859: 0089b395 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 14860: 0086b225 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ 14861: 005ca1fd 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 14862: 012ae9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 14863: 00420809 1172 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 14864: 01201e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld41h │ │ │ │ 14865: 012e46cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 14866: 0054d6d5 124 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 14867: 012e4298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 14868: 012e496a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 14869: 012e5c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 14870: 008554f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 14870: 00855521 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 14871: 012e57b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 14872: 012b96a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 14873: 012e44f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 14874: 012afa50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 14875: 01207838 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_s │ │ │ │ - 14876: 006d8699 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_d │ │ │ │ + 14876: 006d86c9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_d │ │ │ │ 14877: 012e57dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ - 14878: 0076c0c9 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ - 14879: 006d8599 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_h │ │ │ │ + 14878: 0076c0f9 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 14879: 006d85c9 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_h │ │ │ │ 14880: 012e506a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ 14881: 012e4520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 14882: 0072dd29 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 14882: 0072dd59 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 14883: 012e4b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 14884: 012adc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 14885: 012e5600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 14886: 00573fdd 140 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 14887: 0084f5b5 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 14887: 0084f5e5 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ 14888: 0052cbdd 132 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 14889: 00734749 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 14889: 00734779 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 14890: 011e4b20 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 14891: 011c8700 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ 14892: 01201dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld41w │ │ │ │ - 14893: 00789231 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ - 14894: 007fd101 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ - 14895: 006a3851 23492 FUNC GLOBAL DEFAULT 12 disas_neon_dp │ │ │ │ + 14893: 00789261 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 14894: 007fd131 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ + 14895: 006a389d 23488 FUNC GLOBAL DEFAULT 12 disas_neon_dp │ │ │ │ 14896: 012e3c5e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 14897: 012ad894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 14898: 012b95b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 14899: 00665551 80 FUNC GLOBAL DEFAULT 12 gen_gvec_uminp │ │ │ │ 14900: 012e5c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 14901: 012bae08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 14902: 00575849 136 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 14903: 006d8619 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_s │ │ │ │ - 14904: 00764275 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 14905: 0083b191 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ - 14906: 0089df85 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ + 14903: 006d8649 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_s │ │ │ │ + 14904: 007642a5 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 14905: 0083b1c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 14906: 0089dfb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ 14907: 012e5b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ - 14908: 006eddf5 496 FUNC GLOBAL DEFAULT 12 gicv3_cpuif_update │ │ │ │ + 14908: 006ede25 496 FUNC GLOBAL DEFAULT 12 gicv3_cpuif_update │ │ │ │ 14909: 012b072c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ - 14910: 0089cb09 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ + 14910: 0089cb39 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ 14911: 002c13f1 76 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1su0 │ │ │ │ 14912: 01201d78 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld42b │ │ │ │ 14913: 002c16ed 152 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1su1 │ │ │ │ - 14914: 0085277d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 14915: 00800db1 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 14914: 008527ad 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 14915: 00800de1 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 14916: 011e446c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 14917: 00740ad5 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 14917: 00740b05 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 14918: 01201cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld42h │ │ │ │ 14919: 012adc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 14920: 012b2210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 14921: 00665bb1 92 FUNC GLOBAL DEFAULT 12 gen_gvec_uadalp │ │ │ │ 14922: 012a7030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 14923: 012b24a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 14924: 00817389 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 14925: 00740905 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 14926: 00836819 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 14924: 008173b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 14925: 00740935 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 14926: 00836849 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ 14927: 012a6a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 14928: 00311705 136 FUNC GLOBAL DEFAULT 12 wm8750_adc_dat │ │ │ │ 14929: 012e5e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 14930: 007821d5 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 14930: 00782205 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 14931: 004885e1 296 FUNC GLOBAL DEFAULT 12 smbios_set_defaults │ │ │ │ 14932: 010a90e8 52 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 14933: 00815815 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 14933: 00815845 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 14934: 012e3e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ - 14935: 007327f1 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 14935: 00732821 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ 14936: 012b40a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_EVENT │ │ │ │ 14937: 005a8f51 320 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ - 14938: 006c6015 106 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_ub │ │ │ │ + 14938: 006c6045 106 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_ub │ │ │ │ 14939: 00601055 4 FUNC GLOBAL DEFAULT 12 helper_vfp_set_fpscr │ │ │ │ - 14940: 007295c9 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 14940: 007295f9 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 14941: 012e5930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 14942: 0073cc89 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 14942: 0073ccb9 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 14943: 011f94d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabdh │ │ │ │ 14944: 012e5328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 14945: 00780e1d 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 14946: 00864e01 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 14945: 00780e4d 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 14946: 00864e31 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ 14947: 01201c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld42w │ │ │ │ - 14948: 006c6119 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_uh │ │ │ │ - 14949: 0088f285 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ - 14950: 007253a9 80 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ + 14948: 006c6149 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_uh │ │ │ │ + 14949: 0088f2b5 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 14950: 007253d9 80 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 14951: 012aad48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 14952: 00879e55 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 14952: 00879e85 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 14953: 00573f95 6 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 14954: 012e49ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 14955: 0029482d 52 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 14956: 00333a11 54 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 14957: 0039a411 34 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 14958: 012e5e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 14959: 011f9450 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabds │ │ │ │ 14960: 005539cd 16 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ 14961: 01201bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld43b │ │ │ │ - 14962: 00a77c24 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 14962: 00a77c54 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 14963: 012e42c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 14964: 0054d1f1 268 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 14965: 0043ee3d 1140 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 14966: 00800b35 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 14967: 0076cbfd 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 14966: 00800b65 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 14967: 0076cc2d 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 14968: 0055578d 264 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 14969: 012b2a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ 14970: 0030320d 92 FUNC GLOBAL DEFAULT 12 acpi_ghes_add_fw_cfg │ │ │ │ - 14971: 0086b619 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 14971: 0086b649 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 14972: 01201b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld43h │ │ │ │ 14973: 012e45c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 14974: 012e3f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ 14975: 012e4126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ - 14976: 00759ca9 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 14976: 00759cd9 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ 14977: 0052e6e5 344 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 14978: 012e444a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 14979: 0084eedd 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 14979: 0084ef0d 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 14980: 012ad614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 14981: 012e5170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 14982: 012ae700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ 14983: 005aa6c5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 14984: 012b9394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 14985: 012bb2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 14986: 008427b9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 14986: 008427e9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 14987: 012abdb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 14988: 0076f1bd 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 14988: 0076f1ed 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 14989: 012abec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 14990: 00662e8d 168 FUNC GLOBAL DEFAULT 12 gen_sshl_i64 │ │ │ │ 14991: 012b1ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 14992: 0121dc60 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 14993: 012e611e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 14994: 012e3dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 14995: 0084bc41 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 14995: 0084bc71 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 14996: 004dd36d 436 FUNC GLOBAL DEFAULT 12 vfio_user_connect_dev │ │ │ │ 14997: 012bd548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 14998: 012ac324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 14999: 005ba481 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 15000: 008526c1 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 15000: 008526f1 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 15001: 012a6cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 15002: 00856855 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 15003: 0084d391 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 15004: 0070e3dd 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 15005: 007a7b81 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 15002: 00856885 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 15003: 0084d3c1 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 15004: 0070e40d 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 15005: 007a7bb1 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 15006: 003fc6ad 6 FUNC GLOBAL DEFAULT 12 igb_core_reset │ │ │ │ 15007: 0121b134 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_addd │ │ │ │ 15008: 012e4896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 15009: 008738ad 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 15009: 008738dd 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 15010: 012a4e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 15011: 007e6ce5 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 15011: 007e6d15 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 15012: 002c4c0d 74 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ 15013: 01201ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld43w │ │ │ │ - 15014: 0074144d 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 15015: 00836bbd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 15014: 0074147d 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 15015: 00836bed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 15016: 012b659c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 15017: 0070e6e9 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 15017: 0070e719 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 15018: 012e68aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ 15019: 0121b23c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_addh │ │ │ │ - 15020: 0076273d 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ - 15021: 006dced5 148 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_b │ │ │ │ + 15020: 0076276d 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 15021: 006dcf05 148 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_b │ │ │ │ 15022: 005bad19 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 15023: 008059e1 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 15024: 007824a5 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 15023: 00805a11 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 15024: 007824d5 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 15025: 012e5410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_SELECT_DSTATE │ │ │ │ 15026: 012b0aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 15027: 00589029 232 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 15028: 0077f709 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ - 15029: 006b7649 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_wb_uw │ │ │ │ - 15030: 006dcf69 148 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_h │ │ │ │ + 15028: 0077f739 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 15029: 006b7679 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_wb_uw │ │ │ │ + 15030: 006dcf99 148 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_h │ │ │ │ 15031: 012b1ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 15032: 012b0cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 15033: 012e413c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_ADC_ENGINE_READ_DSTATE │ │ │ │ 15034: 0033f049 18 FUNC GLOBAL DEFAULT 12 cxl_event_insert │ │ │ │ 15035: 012e5e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 15036: 012e55b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 15037: 012b2260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 15038: 0121b1b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_adds │ │ │ │ 15039: 012ac144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 15040: 0051742d 6 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 15041: 0121a348 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmpd │ │ │ │ 15042: 0032cc49 140 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 15043: 0121a450 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmph │ │ │ │ 15044: 012bcc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ - 15045: 00703179 152 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 15045: 007031a9 152 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ 15046: 005dfd1d 6 FUNC GLOBAL DEFAULT 12 alle1_tlbmask │ │ │ │ 15047: 012a7fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_LEVEL_EVENT │ │ │ │ - 15048: 00802505 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 15048: 00802535 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 15049: 011e9304 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_with_syndrome_el │ │ │ │ 15050: 011ddb3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 15051: 012b75bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 15052: 0121a3cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmps │ │ │ │ 15053: 012e3cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_DSTATE │ │ │ │ 15054: 002bbaf5 276 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 15055: 012b783c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 15056: 00546f81 16 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 15057: 008099ad 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ - 15058: 007dfec9 112 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ + 15057: 008099dd 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 15058: 007dfef9 112 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ 15059: 011db6a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 15060: 012e5844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 15061: 00536d11 102 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ 15062: 012bcf74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ - 15063: 00823f01 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 15063: 00823f31 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 15064: 012b99d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 15065: 00380e81 124 FUNC GLOBAL DEFAULT 12 smbus_write_block │ │ │ │ 15066: 012e587e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 15067: 012bd5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 15068: 00740141 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 15068: 00740171 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 15069: 012a82d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 15070: 012e5d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 15071: 012abc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 15072: 01208f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sshl_b │ │ │ │ 15073: 012e53c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_RX_DSTATE │ │ │ │ 15074: 012e47be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 15075: 012bb124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 15076: 011dd2fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 15077: 00703211 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 15077: 00703241 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 15078: 011853c0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 15079: 012e6042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 15080: 012e521c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 15081: 00535995 256 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ 15082: 01208ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sshl_h │ │ │ │ - 15083: 0089957d 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 15083: 008995ad 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 15084: 012b8ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 15085: 012e6254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 15086: 012a9964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 15087: 012ae8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 15088: 0038f0d1 168 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ - 15089: 006c18f1 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarh │ │ │ │ + 15089: 006c1921 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarh │ │ │ │ 15090: 012b529c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 15091: 012bd81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 15092: 012e60b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 15093: 0088d19d 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ - 15094: 008a2bad 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 15093: 0088d1cd 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 15094: 008a2bdd 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 15095: 012a7070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 15096: 002c39e5 128 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 15097: 012e55c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 15098: 006630b5 92 FUNC GLOBAL DEFAULT 12 gen_uqadd_d │ │ │ │ 15099: 012b43f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ - 15100: 00859af1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 15100: 00859b21 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 15101: 012e48f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ 15102: 005b4e25 84 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ - 15103: 006caefd 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90h │ │ │ │ + 15103: 006caf2d 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90h │ │ │ │ 15104: 002c9545 212 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 15105: 012b658c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 15106: 0055c4bd 264 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 15107: 00654da5 180 FUNC GLOBAL DEFAULT 12 aspeed_soc_uart_set_chr │ │ │ │ 15108: 012b698c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_PROBE_EVENT │ │ │ │ 15109: 00531671 252 FUNC GLOBAL DEFAULT 12 qdev_set_id │ │ │ │ 15110: 00529be5 20 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ 15111: 011e2f48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_le │ │ │ │ 15112: 002f97dd 88 FUNC GLOBAL DEFAULT 12 aml_refof │ │ │ │ - 15113: 006c1999 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarw │ │ │ │ + 15113: 006c19c9 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarw │ │ │ │ 15114: 0053b9c1 40 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_name │ │ │ │ 15115: 0120263c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrd_sg_os_ud │ │ │ │ - 15116: 006cb065 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90s │ │ │ │ + 15116: 006cb095 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90s │ │ │ │ 15117: 012e571c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EXIT_DSTATE │ │ │ │ 15118: 012d3c68 4 OBJECT GLOBAL DEFAULT 25 tcg_splitwx_diff │ │ │ │ 15119: 012e5a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_SECTION_DSTATE │ │ │ │ 15120: 012a7220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 15121: 012e6842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 15122: 012bc1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 15123: 012b2f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ 15124: 012b3f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_EVENT │ │ │ │ - 15125: 00871d35 116 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ - 15126: 006cf281 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalarh │ │ │ │ - 15127: 006dd4c9 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_b │ │ │ │ + 15125: 00871d65 116 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 15126: 006cf2b1 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalarh │ │ │ │ + 15127: 006dd4f9 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_b │ │ │ │ 15128: 012b2de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 15129: 012b1e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 15130: 012e5726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 15131: 00503e05 92 FUNC GLOBAL DEFAULT 12 audio_define │ │ │ │ 15132: 012e3d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ - 15133: 0084f4d1 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ + 15133: 0084f501 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ 15134: 012e50e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 15135: 0087ea09 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 15135: 0087ea39 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 15136: 002ee1f5 66 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 15137: 012e6234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 15138: 012e45d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ - 15139: 006dd6f1 104 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_h │ │ │ │ + 15139: 006dd721 104 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_h │ │ │ │ 15140: 012bb3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 15141: 012e6892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ - 15142: 006cf479 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalars │ │ │ │ + 15142: 006cf4a9 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalars │ │ │ │ 15143: 012b1ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ 15144: 012e5b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_OUTGOING_DSTATE │ │ │ │ 15145: 012e4be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_DSTATE │ │ │ │ 15146: 012e5744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_WRITEW_DSTATE │ │ │ │ 15147: 012e40a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RCANCEL_DSTATE │ │ │ │ 15148: 005b3911 48 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ 15149: 00586d91 128 FUNC GLOBAL DEFAULT 12 replay_save_instructions │ │ │ │ @@ -15155,545 +15155,545 @@ │ │ │ │ 15151: 012b9224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 15152: 00556215 136 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 15153: 012a76cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_INFO_EVENT │ │ │ │ 15154: 011e3680 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 15155: 012aab98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 15156: 012abe44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 15157: 012e68fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 15158: 00880b11 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 15158: 00880b41 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 15159: 012e4ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 15160: 012e3f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ 15161: 0052e4e5 92 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ 15162: 002bf975 24 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 15163: 00664f01 104 FUNC GLOBAL DEFAULT 12 gen_neon_uqrshl │ │ │ │ 15164: 012e3e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 15165: 012b9a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_EVENT │ │ │ │ 15166: 00572251 124 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 15167: 00554609 64 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ - 15168: 007d0985 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 15168: 007d09b5 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 15169: 012e3ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 15170: 00650599 128 FUNC GLOBAL DEFAULT 12 board_soc_type │ │ │ │ 15171: 012b721c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 15172: 012a54a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 15173: 012b523c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 15174: 0081d195 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 15174: 0081d1c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 15175: 012bbd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 15176: 002c0eb5 76 FUNC GLOBAL DEFAULT 12 helper_uhsub8 │ │ │ │ 15177: 002b3cf1 260 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 15178: 0080e55d 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 15178: 0080e58d 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ 15179: 011eff4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmple_scalarb │ │ │ │ 15180: 0033f0d9 228 FUNC GLOBAL DEFAULT 12 cxl_event_get_records │ │ │ │ - 15181: 0089c5b1 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ + 15181: 0089c5e1 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ 15182: 002c1225 244 FUNC GLOBAL DEFAULT 12 helper_crypto_aesd │ │ │ │ 15183: 01209494 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cge0_b │ │ │ │ 15184: 00506a1d 148 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 15185: 012e5a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 15186: 002b5699 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 15187: 012e3c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 15188: 002c1131 244 FUNC GLOBAL DEFAULT 12 helper_crypto_aese │ │ │ │ 15189: 012e4694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 15190: 012e522a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 15191: 0088ef61 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 15191: 0088ef91 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 15192: 011efec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmple_scalarh │ │ │ │ 15193: 00454765 144 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 15194: 012b79f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 15195: 01179f50 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 15196: 002f7aa5 812 FUNC GLOBAL DEFAULT 12 aml_gpio_int │ │ │ │ 15197: 012e3faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 15198: 012e52ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 15199: 01209410 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cge0_h │ │ │ │ 15200: 012e53e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_FF_DSTATE │ │ │ │ 15201: 002ff995 164 FUNC GLOBAL DEFAULT 12 nvdimm_build_srat │ │ │ │ 15202: 012e4ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 15203: 012ad804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 15204: 00850c4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 15205: 00899bf1 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ - 15206: 007e663d 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 15207: 0075c581 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 15204: 00850c7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 15205: 00899c21 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ + 15206: 007e666d 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 15207: 0075c5b1 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 15208: 012e4610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 15209: 012e570e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 15210: 0120d9ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcle0_d │ │ │ │ 15211: 012e5ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_READ_DSTATE │ │ │ │ 15212: 012ad084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 15213: 0087ec79 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 15213: 0087eca9 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 15214: 002b6f09 168 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 15215: 00774b05 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 15215: 00774b35 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 15216: 012e625a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 15217: 012b2ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 15218: 0120dab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcle0_h │ │ │ │ 15219: 012e540e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_DESELECT_DSTATE │ │ │ │ 15220: 00582329 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 15221: 012a9634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 15222: 011efe44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmple_scalarw │ │ │ │ 15223: 012b6a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 15224: 0072e961 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 15224: 0072e991 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 15225: 012bc9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 15226: 012b5d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 15227: 00884431 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 15227: 00884461 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 15228: 012e593e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 15229: 012e5730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 15230: 012e5dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 15231: 012e5a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 15232: 012e556c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ 15233: 0059833d 52 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 15234: 012e5f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_DSTATE │ │ │ │ 15235: 00432be9 70 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 15236: 00849329 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 15236: 00849359 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 15237: 012e466a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ 15238: 0120da30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcle0_s │ │ │ │ - 15239: 006fc6cd 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 15239: 006fc6fd 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 15240: 0043834d 76 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 15241: 012b1af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 15242: 00294979 32 FUNC GLOBAL DEFAULT 12 target_machine_typename │ │ │ │ 15243: 012e5948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 15244: 01205210 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxp_d │ │ │ │ 15245: 005192d9 100 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 15246: 012e538e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ 15247: 006005b1 52 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f32_to_f16 │ │ │ │ - 15248: 008891bd 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ - 15249: 006c99b1 62 FUNC GLOBAL DEFAULT 12 helper_mve_vpnot │ │ │ │ + 15248: 008891ed 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 15249: 006c99e1 62 FUNC GLOBAL DEFAULT 12 helper_mve_vpnot │ │ │ │ 15250: 0117aa94 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ 15251: 01205318 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxp_h │ │ │ │ 15252: 011e7f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_usat16 │ │ │ │ - 15253: 0085c1f9 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 15253: 0085c229 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 15254: 005368b1 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 15255: 00560e05 96 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 15256: 0088f1a9 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 15256: 0088f1d9 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 15257: 012bd648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 15258: 005ed965 784 FUNC GLOBAL DEFAULT 12 v8m_security_lookup │ │ │ │ 15259: 0115ee1c 1572 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 15260: 0087da5d 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 15260: 0087da8d 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 15261: 012a9014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 15262: 005892d1 84 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 15263: 007ba8e1 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 15263: 007ba911 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 15264: 012e5886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 15265: 012bbe78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ 15266: 0059cc69 10 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 15267: 011f5e2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavxsh │ │ │ │ 15268: 002c46dd 332 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 15269: 01205294 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxp_s │ │ │ │ 15270: 012e60e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 15271: 012b63cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 15272: 005d123d 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ 15273: 005ccb81 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 15274: 012bda0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 15275: 012e6078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ 15276: 012bac10 44 OBJECT GLOBAL DEFAULT 24 target_arm_trace_events │ │ │ │ - 15277: 00840191 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 15277: 008401c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ 15278: 005b8701 44 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 15279: 012e6278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 15280: 00857a4d 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 15280: 00857a7d 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ 15281: 012ac154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 15282: 012b2620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 15283: 011f5da8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavxsw │ │ │ │ 15284: 01177f50 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ 15285: 004efd99 180 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 15286: 00781879 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 15286: 007818a9 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ 15287: 00597a11 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 15288: 012a8a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 15289: 012e3cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ 15290: 01210268 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_b │ │ │ │ - 15291: 00817ea5 616 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 15291: 00817ed5 616 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 15292: 012e5d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 15293: 012e5f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 15294: 0120ff50 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_d │ │ │ │ - 15295: 006bcff9 124 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhb │ │ │ │ + 15295: 006bd029 124 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhb │ │ │ │ 15296: 005fbd89 198 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s8 │ │ │ │ 15297: 01210160 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_h │ │ │ │ 15298: 01153b14 52 OBJECT GLOBAL DEFAULT 21 vmstate_ssi_peripheral │ │ │ │ 15299: 012e624c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ - 15300: 0081fd89 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 15300: 0081fdb9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 15301: 012e6134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 15302: 012e67e8 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 15303: 00800261 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 15303: 00800291 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 15304: 012e5e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 15305: 0081c485 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ - 15306: 006bd075 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhh │ │ │ │ + 15305: 0081c4b5 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 15306: 006bd0a5 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhh │ │ │ │ 15307: 012aab68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 15308: 0086d2b9 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 15308: 0086d2e9 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 15309: 012e4ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 15310: 005465e1 228 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 15311: 005ba611 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 15312: 012b9624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 15313: 012b750c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 15314: 00294959 32 FUNC GLOBAL DEFAULT 12 target_cpu_type │ │ │ │ 15315: 00553625 88 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 15316: 011f7b90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubs_scalarb │ │ │ │ 15317: 0120b9b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmla │ │ │ │ 15318: 012e56de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 15319: 01210058 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_s │ │ │ │ 15320: 012e5e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 15321: 012bc57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 15322: 0089c289 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ + 15322: 0089c2b9 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ 15323: 012afc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 15324: 012bb634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ 15325: 005af665 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 15326: 007f9631 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 15326: 007f9661 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 15327: 012e44f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 15328: 012e47e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 15329: 012e5240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 15330: 011f7b0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubs_scalarh │ │ │ │ 15331: 0043bce1 596 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 15332: 012a8178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 15333: 002d7329 84 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 15334: 012e4f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ 15335: 012e41c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 15336: 011f7ea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadds_scalarb │ │ │ │ 15337: 00582491 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ - 15338: 006bd119 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhw │ │ │ │ + 15338: 006bd149 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhw │ │ │ │ 15339: 012e44f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 15340: 0085c481 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 15341: 0085e081 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 15340: 0085c4b1 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 15341: 0085e0b1 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 15342: 012b86d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 15343: 012e51f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 15344: 012e5200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 15345: 0043a9a9 100 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 15346: 00536c61 114 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 15347: 011f9fa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadci │ │ │ │ 15348: 005baea9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 15349: 010ab014 52 OBJECT GLOBAL DEFAULT 21 vmstate_pmbus_device │ │ │ │ 15350: 012b3484 208 OBJECT GLOBAL DEFAULT 24 hw_ssi_trace_events │ │ │ │ 15351: 002c6da5 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ - 15352: 006a9415 1564 FUNC GLOBAL DEFAULT 12 disas_neon_ls │ │ │ │ - 15353: 0073de65 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 15352: 006a945d 1544 FUNC GLOBAL DEFAULT 12 disas_neon_ls │ │ │ │ + 15353: 0073de95 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 15354: 011f7e24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadds_scalarh │ │ │ │ 15355: 00408685 308 FUNC GLOBAL DEFAULT 12 lan9118_phy_read │ │ │ │ 15356: 012a800c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_LPG_LED_EVENT │ │ │ │ 15357: 012b71cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 15358: 0081b159 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 15359: 0072db9d 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 15358: 0081b189 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 15359: 0072dbcd 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 15360: 012e3dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 15361: 012e404e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ 15362: 0120b7a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmls │ │ │ │ - 15363: 0087b9ad 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 15364: 00826fb1 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 15363: 0087b9dd 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 15364: 00826fe1 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 15365: 012e4e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 15366: 0041856d 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 15367: 012e3f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 15368: 002baf35 244 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 15369: 002fc7a9 4 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 15370: 011f7a88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubs_scalarw │ │ │ │ 15371: 012e5792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 15372: 00396cbd 156 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 15373: 012b538c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ 15374: 005a9c25 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 15375: 0077f899 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 15376: 00856265 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 15375: 0077f8c9 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 15376: 00856295 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 15377: 012b1f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 15378: 005494fd 328 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 15379: 012e3ac8 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 15380: 0089dd69 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 15381: 00870ff5 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 15380: 0089dd99 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 15381: 00871025 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 15382: 011f7da0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadds_scalarw │ │ │ │ 15383: 012e5bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 15384: 012c1f9c 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ - 15385: 006bf7c1 214 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxb │ │ │ │ + 15385: 006bf7f1 214 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxb │ │ │ │ 15386: 00561ecd 120 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 15387: 012e59ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ 15388: 012e3e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 15389: 005ce45d 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_be │ │ │ │ 15390: 012afbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 15391: 012e3f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 15392: 00820811 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 15392: 00820841 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 15393: 006650ad 76 FUNC GLOBAL DEFAULT 12 gen_gvec_uqadd_qc │ │ │ │ 15394: 012ba774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ 15395: 012e4180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_FIND_STE_DSTATE │ │ │ │ - 15396: 00784911 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 15396: 00784941 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 15397: 012e3ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 15398: 00826e89 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 15398: 00826eb9 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 15399: 012e5f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 15400: 012b89a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 15401: 011fe9e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddb │ │ │ │ - 15402: 006bf899 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxh │ │ │ │ + 15402: 006bf8c9 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxh │ │ │ │ 15403: 0057771d 260 FUNC GLOBAL DEFAULT 12 net_stream_data_receive │ │ │ │ 15404: 012b5adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 15405: 0080440d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ - 15406: 00876731 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 15407: 00800811 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 15405: 0080443d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 15406: 00876761 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 15407: 00800841 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 15408: 012e5c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 15409: 005cf289 68 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 15410: 0086ace9 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 15410: 0086ad19 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 15411: 00380d15 120 FUNC GLOBAL DEFAULT 12 smbus_read_word │ │ │ │ 15412: 011fe964 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddh │ │ │ │ 15413: 012e56c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 15414: 002f9835 88 FUNC GLOBAL DEFAULT 12 aml_derefof │ │ │ │ 15415: 005d345d 376 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 15416: 00823dbd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 15416: 00823ded 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ 15417: 00598371 56 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ 15418: 00523cb1 140 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 15419: 012e5d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 15420: 012a9774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ - 15421: 00850a05 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ + 15421: 00850a35 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ 15422: 0043b76d 32 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 15423: 005d2075 160 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ - 15424: 006ececd 500 FUNC GLOBAL DEFAULT 12 gicv3_cpuif_virt_irq_fiq_update │ │ │ │ + 15424: 006ecefd 500 FUNC GLOBAL DEFAULT 12 gicv3_cpuif_virt_irq_fiq_update │ │ │ │ 15425: 005af769 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ - 15426: 006b9615 74 FUNC GLOBAL DEFAULT 12 helper_mve_vnegb │ │ │ │ - 15427: 006bf989 228 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxw │ │ │ │ + 15426: 006b9645 74 FUNC GLOBAL DEFAULT 12 helper_mve_vnegb │ │ │ │ + 15427: 006bf9b9 228 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxw │ │ │ │ 15428: 012e5694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 15429: 012ace74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ 15430: 005e3351 60 FUNC GLOBAL DEFAULT 12 aa64_va_parameter_tbi │ │ │ │ - 15431: 0083436d 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 15432: 007fb28d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 15431: 0083439d 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 15432: 007fb2bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 15433: 005b84fd 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 15434: 012b784c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 15435: 012aaaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ 15436: 005c7dd9 120 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ - 15437: 006b9661 104 FUNC GLOBAL DEFAULT 12 helper_mve_vnegh │ │ │ │ + 15437: 006b9691 104 FUNC GLOBAL DEFAULT 12 helper_mve_vnegh │ │ │ │ 15438: 011fe8e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddw │ │ │ │ 15439: 012e4a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ - 15440: 00823225 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 15440: 00823255 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 15441: 012b33f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 15442: 012b2b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 15443: 012a7fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_PAGE_PTE_EVENT │ │ │ │ 15444: 012b8d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 15445: 005ce24d 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_be │ │ │ │ 15446: 012e5566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ 15447: 011e21e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_be │ │ │ │ - 15448: 006cb49d 248 FUNC GLOBAL DEFAULT 12 helper_mve_vfmah │ │ │ │ + 15448: 006cb4cd 248 FUNC GLOBAL DEFAULT 12 helper_mve_vfmah │ │ │ │ 15449: 012e6280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ - 15450: 006b9e31 86 FUNC GLOBAL DEFAULT 12 helper_mve_vsubb │ │ │ │ + 15450: 006b9e61 86 FUNC GLOBAL DEFAULT 12 helper_mve_vsubb │ │ │ │ 15451: 012b97a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 15452: 012e54c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_DSTATE │ │ │ │ - 15453: 007e211d 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 15454: 00749b71 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ - 15455: 006b9e89 108 FUNC GLOBAL DEFAULT 12 helper_mve_vsubh │ │ │ │ + 15453: 007e214d 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 15454: 00749ba1 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 15455: 006b9eb9 108 FUNC GLOBAL DEFAULT 12 helper_mve_vsubh │ │ │ │ 15456: 00537921 480 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_unit_path │ │ │ │ 15457: 005c4991 8 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 15458: 012aa1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 15459: 012e588a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ - 15460: 006b96c9 104 FUNC GLOBAL DEFAULT 12 helper_mve_vnegw │ │ │ │ - 15461: 006f2d51 548 FUNC GLOBAL DEFAULT 12 armv7m_nvic_acknowledge_irq │ │ │ │ + 15460: 006b96f9 104 FUNC GLOBAL DEFAULT 12 helper_mve_vnegw │ │ │ │ + 15461: 006f2d81 548 FUNC GLOBAL DEFAULT 12 armv7m_nvic_acknowledge_irq │ │ │ │ 15462: 00550001 18 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ - 15463: 006cb595 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas │ │ │ │ + 15463: 006cb5c5 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas │ │ │ │ 15464: 012ba1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 15465: 01185460 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ 15466: 0114defc 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 15467: 010adda8 52 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ - 15468: 00889f1d 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 15469: 0088fd65 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 15468: 00889f4d 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 15469: 0088fd95 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 15470: 012ab6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ 15471: 005aa9f5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ - 15472: 006c37cd 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsb │ │ │ │ + 15472: 006c37fd 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsb │ │ │ │ 15473: 012e5758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 15474: 0089c7d1 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ - 15475: 008523c1 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 15476: 0075b879 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 15474: 0089c801 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ + 15475: 008523f1 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 15476: 0075b8a9 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 15477: 012b85f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 15478: 012e54ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_DSTATE │ │ │ │ 15479: 012b59bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ 15480: 011f5f34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavsh │ │ │ │ - 15481: 006b9ef5 112 FUNC GLOBAL DEFAULT 12 helper_mve_vsubw │ │ │ │ - 15482: 006fe89d 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ + 15481: 006b9f25 112 FUNC GLOBAL DEFAULT 12 helper_mve_vsubw │ │ │ │ + 15482: 006fe8cd 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ 15483: 00590255 192 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 15484: 012e5380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 15485: 012b5f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ 15486: 005f9d89 168 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_b │ │ │ │ - 15487: 006c3831 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsh │ │ │ │ + 15487: 006c3861 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsh │ │ │ │ 15488: 005fa1c1 296 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_d │ │ │ │ - 15489: 00806d01 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 15489: 00806d31 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ 15490: 005b027d 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ - 15491: 007b94ad 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 15491: 007b94dd 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ 15492: 005f9ef5 168 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_h │ │ │ │ - 15493: 0083fdd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 15493: 0083fe01 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 15494: 012e3f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ 15495: 005b51ad 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 15496: 011e44f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 15497: 00830151 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 15498: 0079094d 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 15497: 00830181 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 15498: 0079097d 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 15499: 012e4502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 15500: 012e4392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ 15501: 005c7879 66 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 15502: 002d3b6d 144 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 15503: 012ad5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ 15504: 012e54a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_CTRL2_DSTATE │ │ │ │ - 15505: 0072a0b9 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 15506: 00806c7d 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 15505: 0072a0e9 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 15506: 00806cad 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 15507: 0055cb5d 88 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 15508: 011edbb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_pre_smc │ │ │ │ - 15509: 006bdfb9 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsb │ │ │ │ + 15509: 006bdfe9 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsb │ │ │ │ 15510: 0041be15 4 FUNC GLOBAL DEFAULT 12 fp_port_get_world │ │ │ │ 15511: 012e480c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 15512: 011f5eb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavsw │ │ │ │ 15513: 012e5c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 15514: 012e5d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 15515: 00856ca1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 15515: 00856cd1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 15516: 0117a6d4 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ - 15517: 006c3895 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsw │ │ │ │ + 15517: 006c38c5 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsw │ │ │ │ 15518: 012b6b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ - 15519: 007e0ca1 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 15519: 007e0cd1 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ 15520: 005fa0fd 196 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_s │ │ │ │ - 15521: 006be07d 228 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsh │ │ │ │ - 15522: 00861e6d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 15521: 006be0ad 228 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsh │ │ │ │ + 15522: 00861e9d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 15523: 012ad334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 15524: 012a5754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 15525: 0046dae1 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 15526: 012b9264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 15527: 011d9bac 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 15528: 0074e451 32 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 15528: 0074e481 32 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 15529: 012e4b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 15530: 012b9c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 15531: 0043ffed 148 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 15532: 012e4504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ - 15533: 0089150d 112 FUNC GLOBAL DEFAULT 12 nvdimm_get_device_list │ │ │ │ + 15533: 0089153d 112 FUNC GLOBAL DEFAULT 12 nvdimm_get_device_list │ │ │ │ 15534: 012a9b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 15535: 0046daf5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ 15536: 0117b220 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ 15537: 0055cb21 60 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_guest_unplug_pending │ │ │ │ 15538: 00529565 700 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 15539: 012a7490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 15540: 0033e769 112 FUNC GLOBAL DEFAULT 12 cxl_fmws_get_all_sorted │ │ │ │ 15541: 011ee47c 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_mrs │ │ │ │ 15542: 012b085c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 15543: 012b2730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 15544: 012a5984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 15545: 012e5cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 15546: 007fd349 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 15546: 007fd379 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 15547: 002f6549 376 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ - 15548: 006be161 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsw │ │ │ │ + 15548: 006be191 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsw │ │ │ │ 15549: 00555cd9 44 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ 15550: 005246f9 88 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 15551: 011e0d40 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ - 15552: 006d242d 148 FUNC GLOBAL DEFAULT 12 helper_probe_access │ │ │ │ + 15552: 006d245d 148 FUNC GLOBAL DEFAULT 12 helper_probe_access │ │ │ │ 15553: 012a90e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 15554: 00874e59 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 15555: 007eef35 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 15556: 0072c6d5 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 15554: 00874e89 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 15555: 007eef65 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 15556: 0072c705 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 15557: 012bbfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ - 15558: 0088859d 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 15559: 00789cd1 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 15558: 008885cd 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 15559: 00789d01 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 15560: 005b8bad 116 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 15561: 00853855 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ - 15562: 00a77c5c 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 15563: 008481cd 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 15561: 00853885 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 15562: 00a77c8c 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 15563: 008481fd 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 15564: 012e4b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 15565: 012e5bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 15566: 012e5ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 15567: 012b11d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 15568: 002e7765 20 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ - 15569: 006d98e5 238 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_d │ │ │ │ + 15569: 006d9915 238 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_d │ │ │ │ 15570: 011e2918 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_be │ │ │ │ 15571: 012e530a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 15572: 012b4d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 15573: 012e4250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ - 15574: 006d9781 176 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_h │ │ │ │ + 15574: 006d97b1 176 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_h │ │ │ │ 15575: 002f9b69 124 FUNC GLOBAL DEFAULT 12 aml_alias │ │ │ │ - 15576: 00732261 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 15577: 00a5d5a0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 15576: 00732291 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 15577: 00a5d5d0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 15578: 012e50b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 15579: 00560cc9 72 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ - 15580: 0072b1b9 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 15580: 0072b1e9 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 15581: 012b1a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ - 15582: 006df32d 252 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_b │ │ │ │ + 15582: 006df35d 252 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_b │ │ │ │ 15583: 012e537c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 15584: 0083c5b5 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 15584: 0083c5e5 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 15585: 00547ae9 196 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 15586: 012a5b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 15587: 011ee374 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_msr │ │ │ │ - 15588: 006c38f9 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavub │ │ │ │ + 15588: 006c3929 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavub │ │ │ │ 15589: 0117af38 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 15590: 00830921 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 15590: 00830951 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 15591: 012bbff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 15592: 005cf345 60 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 15593: 012b4384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ 15594: 012e543e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_INVALID_HPET_CFG_DSTATE │ │ │ │ - 15595: 00739021 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 15595: 00739051 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 15596: 00508c69 136 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 15597: 006df429 252 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_h │ │ │ │ - 15598: 006d9831 180 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_s │ │ │ │ - 15599: 0085ad0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ - 15600: 006c395d 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuh │ │ │ │ + 15597: 006df459 252 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_h │ │ │ │ + 15598: 006d9861 180 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_s │ │ │ │ + 15599: 0085ad3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 15600: 006c398d 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuh │ │ │ │ 15601: 012e4652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 15602: 011d99a0 16 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 15603: 012e51d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 15604: 00777155 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 15604: 00777185 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 15605: 012e4a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 15606: 012b5b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 15607: 012e6896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 15608: 012e3c36 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 15609: 012b4544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 15610: 007ef05d 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 15610: 007ef08d 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 15611: 012e4aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 15612: 0044e981 1764 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex │ │ │ │ 15613: 012aeff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 15614: 006df525 252 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_s │ │ │ │ - 15615: 00880ae9 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 15614: 006df555 252 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_s │ │ │ │ + 15615: 00880b19 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 15616: 003068b9 884 FUNC GLOBAL DEFAULT 12 build_erst │ │ │ │ 15617: 012e61fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 15618: 012e6312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ - 15619: 006be23d 190 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlub │ │ │ │ + 15619: 006be26d 190 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlub │ │ │ │ 15620: 00519275 100 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 15621: 00892ab1 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 15621: 00892ae1 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 15622: 003a80d1 132 FUNC GLOBAL DEFAULT 12 gicv3_redist_vlpi_pending │ │ │ │ 15623: 012e4ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 15624: 011e3050 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_be │ │ │ │ 15625: 012e4a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ - 15626: 006c39c1 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuw │ │ │ │ + 15626: 006c39f1 100 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuw │ │ │ │ 15627: 012e592c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 15628: 012ba948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 15629: 006be2fd 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluh │ │ │ │ - 15630: 00892681 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 15629: 006be32d 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluh │ │ │ │ + 15630: 008926b1 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 15631: 00365fcd 10 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 15632: 004380dd 308 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 15633: 008927f9 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 15634: 0073967d 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 15633: 00892829 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 15634: 007396ad 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 15635: 012a8570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 15636: 00778f65 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 15636: 00778f95 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 15637: 012af4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 15638: 012e4b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 15639: 012b4d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 15640: 0051769d 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 15641: 012bd84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 15642: 012a5a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 15643: 00839ed1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 15643: 00839f01 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 15644: 005fd191 124 FUNC GLOBAL DEFAULT 12 arm_cpu_do_unaligned_access │ │ │ │ 15645: 002c71e5 84 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 15646: 012b1aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 15647: 012a8ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 15648: 00587fb1 216 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ - 15649: 006be3d1 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluw │ │ │ │ + 15649: 006be401 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluw │ │ │ │ 15650: 012e4b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 15651: 00886c3d 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 15652: 00824f39 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 15653: 00806559 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 15651: 00886c6d 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 15652: 00824f69 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 15653: 00806589 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 15654: 012bb3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 15655: 004d2d81 204 FUNC GLOBAL DEFAULT 12 vfio_cpr_container_match │ │ │ │ 15656: 00535bb9 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 15657: 0086c629 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 15658: 007fd191 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 15657: 0086c659 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 15658: 007fd1c1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 15659: 012b634c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 15660: 00391899 130 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ - 15661: 007067f5 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ + 15661: 00706825 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ 15662: 012b8604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 15663: 012e595a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 15664: 012e4de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 15665: 005177a1 200 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 15666: 012bb5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 15667: 00535abd 28 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ 15668: 012b4014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_EVENT_EVENT │ │ │ │ - 15669: 007078b9 88 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ + 15669: 007078e9 88 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ 15670: 005174f1 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 15671: 012ad9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 15672: 012e4dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 15673: 012a99c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 15674: 0086ff95 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ - 15675: 009b19dc 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 15674: 0086ffc5 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 15675: 009b1a0c 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 15676: 012b767c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ 15677: 005b56fd 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 15678: 0117b908 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 15679: 012e4208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 15680: 012e5fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 15681: 00573dc5 56 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 15682: 012e52a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 15683: 012e4976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HEXDUMP_DSTATE │ │ │ │ 15684: 0045ea45 136 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 15685: 012e44ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 15686: 012bd98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 15687: 012e3dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 15688: 0072b1f9 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 15688: 0072b229 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 15689: 002d1ee5 332 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 15690: 002bb5c9 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 15691: 005d3815 232 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 15692: 012e46b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 15693: 005d1b3d 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 15694: 012e4f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_AQATTR_DSTATE │ │ │ │ 15695: 012e4476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_GET_DSTATE │ │ │ │ @@ -15701,271 +15701,271 @@ │ │ │ │ 15697: 0059e261 372 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ 15698: 012e5d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 15699: 0043f975 72 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 15700: 012e3cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 15701: 012e4ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 15702: 012b9014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ 15703: 0052f395 436 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 15704: 0089b4f5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 15704: 0089b525 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 15705: 012bc1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 15706: 004ad8f9 118 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 15707: 0117a5c4 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 15708: 00547ac5 20 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 15709: 012abd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 15710: 012e60a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 15711: 012b5e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 15712: 002e39e1 120 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ 15713: 012e541c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_CHECKSUM_DSTATE │ │ │ │ - 15714: 0084dd89 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 15714: 0084ddb9 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 15715: 002bb631 6 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 15716: 00899911 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 15716: 00899941 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 15717: 012e5a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 15718: 012e610e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 15719: 012e5070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 15720: 005369c1 74 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 15721: 00825ad9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 15721: 00825b09 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 15722: 012e3c6e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 15723: 012e3d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 15724: 0087b7e1 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 15724: 0087b811 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 15725: 012e68b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 15726: 012ba0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 15727: 012e4de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 15728: 012c1f84 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 15729: 002bc061 6 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 15730: 012b596c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ - 15731: 0081799d 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 15731: 008179cd 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ 15732: 011e7ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqshll │ │ │ │ 15733: 01168b28 52 OBJECT GLOBAL DEFAULT 21 vmstate_arm_cpu │ │ │ │ - 15734: 00852929 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 15734: 00852959 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 15735: 012b1ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 15736: 012e5cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 15737: 007396f9 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 15737: 00739729 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ 15738: 0053ee39 240 FUNC GLOBAL DEFAULT 12 iommufd_backend_alloc_ioas │ │ │ │ - 15739: 007e0b7d 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 15739: 007e0bad 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ 15740: 012e46f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_ESB_DSTATE │ │ │ │ - 15741: 007639b9 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 15741: 007639e9 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 15742: 012e6866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 15743: 012b5e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 15744: 012034ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_h │ │ │ │ 15745: 012e527e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 15746: 012e57fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 15747: 002b2f75 224 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 15748: 00813715 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ - 15749: 006bf275 206 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxb │ │ │ │ + 15748: 00813745 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 15749: 006bf2a5 206 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxb │ │ │ │ 15750: 012ba084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 15751: 012e43ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 15752: 00870895 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 15752: 008708c5 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 15753: 012e5b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_DSTATE │ │ │ │ 15754: 012e30b4 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 15755: 0085baf5 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 15755: 0085bb25 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 15756: 00366c95 180 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 15757: 009b19d8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 15757: 009b1a08 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ 15758: 0059e5c5 148 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 15759: 012b3b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_READ_EVENT │ │ │ │ - 15760: 006bf345 232 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxh │ │ │ │ + 15760: 006bf375 232 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxh │ │ │ │ 15761: 012aad98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 15762: 012bc168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 15763: 003285a9 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 15764: 012e5260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 15765: 003691ed 732 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ 15766: 012e6192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 15767: 002c891d 64 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 15768: 01203428 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_w │ │ │ │ 15769: 0058a39d 78 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 15770: 00549fb5 244 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 15771: 012b54ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ 15772: 00388991 76 FUNC GLOBAL DEFAULT 12 omap_i2c_bus │ │ │ │ - 15773: 00848ea9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 15773: 00848ed9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 15774: 012a9734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ 15775: 01213cac 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sub_u16 │ │ │ │ - 15776: 0089991d 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 15777: 007a9729 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 15778: 00834479 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ - 15779: 006bf42d 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxw │ │ │ │ + 15776: 0089994d 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 15777: 007a9759 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 15778: 008344a9 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 15779: 006bf45d 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxw │ │ │ │ 15780: 012aeb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ 15781: 0041bb79 12 FUNC GLOBAL DEFAULT 12 desc_ring_set_consume │ │ │ │ - 15782: 0084dab1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 15783: 00865681 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 15782: 0084dae1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 15783: 008656b1 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 15784: 012e4dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 15785: 012b83d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 15786: 012e4d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ 15787: 005b6359 72 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 15788: 00829161 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 15788: 00829191 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 15789: 005d298d 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 15790: 012003b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabsh │ │ │ │ 15791: 012b688c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 15792: 012b4bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 15793: 00898f59 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 15793: 00898f89 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 15794: 012e508a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 15795: 012e46f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_END_DSTATE │ │ │ │ 15796: 0036d3f9 1624 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 15797: 005869f9 76 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 15798: 012ace24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 15799: 0120032c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabss │ │ │ │ 15800: 012e4eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 15801: 012e5a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 15802: 00508055 480 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ - 15803: 007307ad 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 15803: 007307dd 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 15804: 012e5582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 15805: 012a4dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 15806: 00600619 52 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f64_to_f16 │ │ │ │ 15807: 00663319 162 FUNC GLOBAL DEFAULT 12 gen_sqsub_d │ │ │ │ 15808: 012b9b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 15809: 012b0fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 15810: 012e5eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 15811: 012bb520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 15812: 00804b45 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 15812: 00804b75 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 15813: 012e49aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 15814: 012abbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 15815: 00886785 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 15816: 00712ec1 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 15815: 008867b5 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 15816: 00712ef1 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 15817: 002b9919 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 15818: 0056112d 16 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ 15819: 005cb439 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 15820: 012e5f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 15821: 012a5a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 15822: 0084c365 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 15822: 0084c395 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 15823: 012e4c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 15824: 012e4b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 15825: 005750a9 284 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 15826: 002c9159 56 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ - 15827: 006dcb45 100 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a32 │ │ │ │ - 15828: 0072b279 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 15827: 006dcb75 100 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a32 │ │ │ │ + 15828: 0072b2a9 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 15829: 01203218 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_sw │ │ │ │ 15830: 012e4d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 15831: 00730861 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ - 15832: 0080c429 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 15831: 00730891 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 15832: 0080c459 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 15833: 002d7585 128 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 15834: 002d2159 72 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 15835: 012aeed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ 15836: 0033d275 124 FUNC GLOBAL DEFAULT 12 cxl_insert_extent_to_extent_group │ │ │ │ 15837: 005a1749 328 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 15838: 012e5cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 15839: 008579e1 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 15839: 00857a11 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 15840: 012e5d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 15841: 012e505e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 15842: 012e3e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 15843: 007295b9 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 15843: 007295e9 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 15844: 012ac4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ - 15845: 007f875d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 15846: 00743465 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 15845: 007f878d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 15846: 00743495 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 15847: 012a6ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ 15848: 00520375 140 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 15849: 004d3661 124 FUNC GLOBAL DEFAULT 12 vfio_device_has_region_cap │ │ │ │ 15850: 005fc609 112 FUNC GLOBAL DEFAULT 12 helper_neon_qzip16 │ │ │ │ 15851: 00326b95 56 FUNC GLOBAL DEFAULT 12 ptimer_free │ │ │ │ 15852: 012e3e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 15853: 0071e6e9 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ - 15854: 0087ff71 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 15853: 0071e719 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 15854: 0087ffa1 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 15855: 011fd8e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdsb │ │ │ │ 15856: 012e5f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 15857: 012b78fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 15858: 007624c5 256 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 15858: 007624f5 256 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 15859: 012ab084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 15860: 012b5aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 15861: 012b9c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 15862: 012b57dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 15863: 00742041 436 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 15863: 00742071 436 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 15864: 012e552a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 15865: 012b65cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 15866: 00739255 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 15866: 00739285 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 15867: 0120ac4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_idx_d │ │ │ │ 15868: 011fd860 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdsh │ │ │ │ 15869: 012b8e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 15870: 002d2f09 616 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 15871: 012e3b04 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ 15872: 00489429 44 FUNC GLOBAL DEFAULT 12 smbios_get_table_legacy │ │ │ │ 15873: 0120ad54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_idx_h │ │ │ │ - 15874: 00739739 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ - 15875: 006d30dd 130 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_h │ │ │ │ - 15876: 00873925 66 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ + 15874: 00739769 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 15875: 006d310d 130 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_h │ │ │ │ + 15876: 00873955 66 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ 15877: 005823f5 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 15878: 012b2560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 15879: 012e5dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 15880: 0087953d 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 15880: 0087956d 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ 15881: 004087b9 220 FUNC GLOBAL DEFAULT 12 lan9118_phy_update_link │ │ │ │ 15882: 011e817c 132 OBJECT GLOBAL DEFAULT 24 helper_info_saddsubx │ │ │ │ - 15883: 007f9811 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 15883: 007f9841 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 15884: 005f7829 42 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_s16 │ │ │ │ 15885: 00519a79 184 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 15886: 012e4584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 15887: 003286c5 148 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 15888: 012e494a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ 15889: 0120acd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_idx_s │ │ │ │ - 15890: 006c01d9 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarb │ │ │ │ - 15891: 007a68a9 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 15890: 006c0209 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarb │ │ │ │ + 15891: 007a68d9 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ 15892: 011fd7dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdsw │ │ │ │ - 15893: 00763bcd 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ - 15894: 006d39c9 138 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_s │ │ │ │ + 15893: 00763bfd 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 15894: 006d39f9 138 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_s │ │ │ │ 15895: 012e5b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ 15896: 005a1e0d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 15897: 00444c9d 6 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 15898: 0041bd71 8 FUNC GLOBAL DEFAULT 12 fp_port_set_learning │ │ │ │ 15899: 00556725 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 15900: 00816f8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ - 15901: 006c0231 116 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarh │ │ │ │ + 15900: 00816fbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 15901: 006c0261 116 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarh │ │ │ │ 15902: 012e43bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 15903: 012af7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ - 15904: 006bff39 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarb │ │ │ │ + 15904: 006bff69 88 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarb │ │ │ │ 15905: 012a5fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ - 15906: 006c5469 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsb │ │ │ │ + 15906: 006c5499 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsb │ │ │ │ 15907: 012a8158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 15908: 012e5818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ 15909: 00525651 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ 15910: 01203008 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_uh │ │ │ │ - 15911: 0075ea71 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ - 15912: 006bff91 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarh │ │ │ │ + 15911: 0075eaa1 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 15912: 006bffc1 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarh │ │ │ │ 15913: 005cd5f5 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_le │ │ │ │ - 15914: 006c55a1 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsh │ │ │ │ - 15915: 00748ad1 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 15914: 006c55d1 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsh │ │ │ │ + 15915: 00748b01 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 15916: 012bc438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 15917: 012adbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 15918: 00823d7d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 15919: 007491c1 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 15918: 00823dad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 15919: 007491f1 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 15920: 00582359 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 15921: 012e4400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ 15922: 004f01e5 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ - 15923: 006c02a5 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarw │ │ │ │ + 15923: 006c02d5 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarw │ │ │ │ 15924: 012b3b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_READ_EVENT │ │ │ │ - 15925: 00788ce5 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 15926: 00880311 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 15925: 00788d15 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 15926: 00880341 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 15927: 005f7729 42 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_s16 │ │ │ │ 15928: 0117a4ac 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 15929: 0117b740 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 15930: 012ad6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 15931: 01202f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_uw │ │ │ │ 15932: 012a89e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 15933: 009f4148 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 15933: 009f4178 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 15934: 011e8938 132 OBJECT GLOBAL DEFAULT 24 helper_info_shaddsubx │ │ │ │ - 15935: 006c0009 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarw │ │ │ │ + 15935: 006c0039 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarw │ │ │ │ 15936: 012aa488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_CONFIG_WRITE_NOADDR_EVENT │ │ │ │ 15937: 012b2cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ - 15938: 007adb89 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 15938: 007adbb9 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 15939: 012e52a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 15940: 00838101 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ - 15941: 00a77bf8 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 15942: 009f4144 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 15940: 00838131 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 15941: 00a77c28 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 15942: 009f4174 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 15943: 012b1288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 15944: 00729de5 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 15945: 0087e369 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 15946: 007f9979 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 15944: 00729e15 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 15945: 0087e399 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 15946: 007f99a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 15947: 012e4bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ 15948: 005fc679 44 FUNC GLOBAL DEFAULT 12 helper_neon_qzip32 │ │ │ │ - 15949: 007833d5 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 15949: 00783405 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 15950: 012e62ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 15951: 012e3fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 15952: 0086f7f5 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 15952: 0086f825 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 15953: 012e3cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 15954: 011de37c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 15955: 012bd090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 15956: 012d3c48 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ - 15957: 006ca76d 240 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmh │ │ │ │ + 15957: 006ca79d 240 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmh │ │ │ │ 15958: 012e505a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 15959: 005179ad 96 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 15960: 0075d275 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 15960: 0075d2a5 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 15961: 012e55cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 15962: 005cd419 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_le │ │ │ │ 15963: 00503fe5 116 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 15964: 012a7a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 15965: 012e6012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 15966: 011fd758 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdub │ │ │ │ 15967: 011e2264 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_le │ │ │ │ @@ -15973,573 +15973,573 @@ │ │ │ │ 15969: 012a4d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 15970: 00600579 54 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f16_to_f32 │ │ │ │ 15971: 012ad304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 15972: 012af490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 15973: 0059ee05 364 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i32 │ │ │ │ 15974: 00654fd1 56 FUNC GLOBAL DEFAULT 12 aspeed_mmio_map │ │ │ │ 15975: 012a4d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 15976: 007386a5 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 15976: 007386d5 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 15977: 011fd6d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabduh │ │ │ │ 15978: 005d09e1 72 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 15979: 012e446a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 15980: 012abe04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ - 15981: 006ca85d 236 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnms │ │ │ │ + 15981: 006ca88d 236 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnms │ │ │ │ 15982: 012e4442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ 15983: 0052bf6d 152 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 15984: 00650619 868 FUNC GLOBAL DEFAULT 12 raspi_base_machine_init │ │ │ │ 15985: 012e4b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 15986: 012b064c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 15987: 00825cb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 15987: 00825ce9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 15988: 012af050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 15989: 0084d1cd 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 15989: 0084d1fd 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 15990: 011e0aac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 15991: 012aa3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ 15992: 012b76dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 15993: 012b084c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 15994: 0087a835 14 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 15994: 0087a865 14 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 15995: 012e52b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ 15996: 012e40ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UP_READ_DSTATE │ │ │ │ 15997: 012e4cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 15998: 012e6176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ - 15999: 006dcba9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a64 │ │ │ │ + 15999: 006dcbd9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a64 │ │ │ │ 16000: 0039722d 80 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 16001: 012e5dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ 16002: 005c8561 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 16003: 012ba024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ 16004: 011fd650 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabduw │ │ │ │ - 16005: 009d2208 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 16005: 009d2238 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 16006: 0033e63d 152 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 16007: 012e3df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 16008: 005e3ef9 268 FUNC GLOBAL DEFAULT 12 arm_phys_excp_target_el │ │ │ │ 16009: 00582275 180 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 16010: 00854d19 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 16010: 00854d49 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 16011: 012b20f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 16012: 0084ade9 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 16012: 0084ae19 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 16013: 00586881 120 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 16014: 0121fb44 424 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 16015: 012bb234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 16016: 012e40b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_DSTATE │ │ │ │ - 16017: 006c5505 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbub │ │ │ │ + 16017: 006c5535 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbub │ │ │ │ 16018: 012b8924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 16019: 012b0e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 16020: 012e5538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ 16021: 002c1f5d 204 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt1a │ │ │ │ 16022: 003035a5 104 FUNC GLOBAL DEFAULT 12 acpi_ghes_present │ │ │ │ 16023: 0059cfc5 76 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ 16024: 002c2029 212 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt1b │ │ │ │ 16025: 011f1d34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_sb │ │ │ │ 16026: 012e5400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_WRITE_DSTATE │ │ │ │ - 16027: 007f6e4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ - 16028: 006c563d 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbuh │ │ │ │ + 16027: 007f6e7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 16028: 006c566d 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbuh │ │ │ │ 16029: 00294025 236 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 16030: 002bb789 48 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 16031: 0082893d 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 16031: 0082896d 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ 16032: 011f1cb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_sh │ │ │ │ 16033: 003a7b55 106 FUNC GLOBAL DEFAULT 12 gicv3_redist_inv_lpi │ │ │ │ - 16034: 00849269 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 16035: 00886ef1 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 16036: 00739875 8 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 16034: 00849299 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 16035: 00886f21 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 16036: 007398a5 8 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 16037: 012b4e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ - 16038: 006ba099 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsb │ │ │ │ + 16038: 006ba0c9 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsb │ │ │ │ 16039: 005d11b1 58 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 16040: 012e50de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 16041: 012ba918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ 16042: 00598c79 2336 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ 16043: 012bdc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_BH_CB_EVENT │ │ │ │ 16044: 00446509 88 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_set_vector │ │ │ │ 16045: 002c706d 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_draw_submitted │ │ │ │ - 16046: 006e0f61 78 FUNC GLOBAL DEFAULT 12 bfdotadd │ │ │ │ + 16046: 006e0f91 78 FUNC GLOBAL DEFAULT 12 bfdotadd │ │ │ │ 16047: 012e3f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_DSTATE │ │ │ │ - 16048: 006ba111 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsh │ │ │ │ + 16048: 006ba141 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsh │ │ │ │ 16049: 012e5a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_REGIONS_DSTATE │ │ │ │ 16050: 0043df89 80 FUNC GLOBAL DEFAULT 12 pci_bus_num │ │ │ │ 16051: 011ff5c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovnbb │ │ │ │ 16052: 012b73cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 16053: 012b25c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 16054: 012b20e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 16055: 011f8b8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul0h │ │ │ │ 16056: 011e0dc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 16057: 012bdcc0 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 16058: 012e594e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ 16059: 011ff540 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovnbh │ │ │ │ 16060: 002c20fd 212 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt2a │ │ │ │ - 16061: 0084d269 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 16061: 0084d299 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ 16062: 0041e025 40 FUNC GLOBAL DEFAULT 12 world_ingress │ │ │ │ 16063: 002c21d1 216 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt2b │ │ │ │ - 16064: 007be351 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 16065: 00717d89 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 16066: 0073afc1 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ - 16067: 006ba189 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsw │ │ │ │ - 16068: 0074030d 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 16064: 007be381 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 16065: 00717db9 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 16066: 0073aff1 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 16067: 006ba1b9 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsw │ │ │ │ + 16068: 0074033d 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 16069: 012adb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ 16070: 011f8b08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul0s │ │ │ │ 16071: 012a803c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWL_BACKLIGHT_EVENT │ │ │ │ 16072: 003697c1 106 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 16073: 010ab294 52 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 16074: 00437f71 364 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 16075: 002c46d1 10 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 16076: 0115ab7c 4 OBJECT GLOBAL DEFAULT 21 vub_config_ops │ │ │ │ 16077: 0044660d 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 16078: 011e299c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_le │ │ │ │ 16079: 01179f84 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ 16080: 0059eb85 108 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 16081: 012e51ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ - 16082: 0087cc19 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 16082: 0087cc49 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 16083: 0117a4f0 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 16084: 00826cf5 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 16084: 00826d25 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 16085: 004d9335 68 FUNC GLOBAL DEFAULT 12 vfio_iommufd_cpr_register_container │ │ │ │ 16086: 012e585c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 16087: 012e51ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 16088: 012b3714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_WRITE_EVENT │ │ │ │ 16089: 012e4206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 16090: 012e51a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 16091: 012e5cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ - 16092: 0076faf9 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 16092: 0076fb29 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 16093: 005dd701 6 FUNC GLOBAL DEFAULT 12 arm_cp_read_zero │ │ │ │ 16094: 012e4ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 16095: 012e4066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 16096: 0082a05d 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 16097: 0070d00d 36 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 16096: 0082a08d 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 16097: 0070d03d 36 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ 16098: 005a9f55 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 16099: 012e4296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 16100: 012b1514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 16101: 0087ce5d 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 16101: 0087ce8d 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 16102: 012e401a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 16103: 012e689c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 16104: 00585a71 628 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ - 16105: 00883885 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 16105: 008838b5 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ 16106: 002e69c5 58 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 16107: 012a9c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ - 16108: 0083543d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 16108: 0083546d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 16109: 012b4b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 16110: 007baead 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 16110: 007baedd 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 16111: 012ac614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 16112: 0072c739 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 16112: 0072c769 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 16113: 012b9f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 16114: 012bc59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 16115: 0043fd49 104 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 16116: 004db455 188 FUNC GLOBAL DEFAULT 12 vfio_user_device_reset │ │ │ │ 16117: 011e170c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_be │ │ │ │ 16118: 012a7310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 16119: 012e5f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ 16120: 011f1b24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_ub │ │ │ │ 16121: 005caf35 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 16122: 0053fa5d 124 FUNC GLOBAL DEFAULT 12 host_iommu_device_iommufd_attach_hwpt │ │ │ │ 16123: 012e4626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 16124: 012b2520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 16125: 01216eb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_rpres_f32 │ │ │ │ 16126: 012bb294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ - 16127: 00899091 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 16127: 008990c1 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 16128: 006005e5 52 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f16_to_f64 │ │ │ │ 16129: 012a5ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 16130: 007490d1 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 16131: 0078bbc5 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 16130: 00749101 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 16131: 0078bbf5 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 16132: 011f1aa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_uh │ │ │ │ 16133: 005a3e59 776 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i64 │ │ │ │ 16134: 012e43da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 16135: 011e30d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_le │ │ │ │ 16136: 003f4b1d 208 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_uninit │ │ │ │ 16137: 012e479e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 16138: 0086e8e1 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 16138: 0086e911 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 16139: 012e5b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 16140: 012ae730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 16141: 012b0f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ 16142: 00523445 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ 16143: 012b3e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_SET_SCALER_EVENT │ │ │ │ - 16144: 00846f05 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ - 16145: 00892671 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 16146: 0085eba9 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 16144: 00846f35 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 16145: 008926a1 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 16146: 0085ebd9 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ 16147: 00522e15 348 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 16148: 0072a071 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ - 16149: 006ba229 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbub │ │ │ │ + 16148: 0072a0a1 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 16149: 006ba259 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbub │ │ │ │ 16150: 012a9114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 16151: 010ac80c 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ - 16152: 006ba2a1 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuh │ │ │ │ + 16152: 006ba2d1 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuh │ │ │ │ 16153: 012e5ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 16154: 012af600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 16155: 012b1308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_ROM_MAGIC_EVENT │ │ │ │ 16156: 012aa72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 16157: 002b190d 1560 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 16158: 012a7460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ - 16159: 00803cd5 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 16159: 00803d05 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 16160: 012e5c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 16161: 00821385 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 16161: 008213b5 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 16162: 0054ff5d 164 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 16163: 012e5056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ - 16164: 006c83b5 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqb │ │ │ │ + 16164: 006c83e5 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqb │ │ │ │ 16165: 012e4bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 16166: 012a8fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 16167: 00807355 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 16167: 00807385 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 16168: 0043e2fd 14 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 16169: 005866f1 96 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 16170: 012a57d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 16171: 002b4f8d 204 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 16172: 0114d0dc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 16173: 012a83d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 16174: 012a5604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 16175: 0075f481 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 16175: 0075f4b1 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 16176: 012e5b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 16177: 012a9c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ - 16178: 006c8429 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqh │ │ │ │ + 16178: 006c8459 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqh │ │ │ │ 16179: 005ff2a9 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxd │ │ │ │ 16180: 002c6cdd 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_offsets │ │ │ │ 16181: 005a03d1 112 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ - 16182: 006ba319 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuw │ │ │ │ + 16182: 006ba349 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuw │ │ │ │ 16183: 002c636d 220 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 16184: 012ba1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 16185: 005ff27d 38 FUNC GLOBAL DEFAULT 12 helper_vfp_maxh │ │ │ │ 16186: 002c4829 92 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 16187: 012e6352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 16188: 005d0229 236 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 16189: 012ad3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 16190: 012ba704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 16191: 012e4df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 16192: 012e5f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ - 16193: 00831549 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 16194: 007b8929 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 16193: 00831579 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 16194: 007b8959 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ 16195: 003036a5 332 FUNC GLOBAL DEFAULT 12 build_pci_bridge_edsm │ │ │ │ 16196: 012ad0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HEXDUMP_EVENT │ │ │ │ 16197: 00654e59 376 FUNC GLOBAL DEFAULT 12 aspeed_soc_dram_init │ │ │ │ 16198: 005c9159 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ 16199: 005a9721 324 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ 16200: 005ff2a5 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxs │ │ │ │ - 16201: 007df40d 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ - 16202: 006c849d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqw │ │ │ │ + 16201: 007df43d 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 16202: 006c84cd 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqw │ │ │ │ 16203: 00550631 412 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 16204: 00778a35 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 16204: 00778a65 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 16205: 00336229 96 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 16206: 0043e159 104 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 16207: 012e4fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 16208: 00444ae5 168 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ 16209: 0053f62d 380 FUNC GLOBAL DEFAULT 12 iommufd_backend_get_dirty_bitmap │ │ │ │ 16210: 005c9475 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 16211: 012a6848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ - 16212: 0071e6ed 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 16212: 0071e71d 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 16213: 0117b1f8 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 16214: 012b6ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 16215: 007fd60d 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 16215: 007fd63d 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ 16216: 006197d5 208 FUNC GLOBAL DEFAULT 12 omap_badwidth_read16 │ │ │ │ 16217: 0059ec9d 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 16218: 012e50ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 16219: 012e49d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 16220: 012e6356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 16221: 004b4421 172 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ - 16222: 0078bc09 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 16223: 007d0465 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 16224: 0082acf5 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 16222: 0078bc39 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 16223: 007d0495 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 16224: 0082ad25 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 16225: 0121da2c 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 16226: 012e53a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 16227: 012ad5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 16228: 012e4ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 16229: 012e55c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 16230: 004ed695 284 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 16231: 012b8914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 16232: 00748ae5 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 16232: 00748b15 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 16233: 012a4c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 16234: 00536a0d 396 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 16235: 012e424a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 16236: 012a5d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ - 16237: 0066cf7d 84 FUNC GLOBAL DEFAULT 12 gen_set_condexec │ │ │ │ + 16237: 0066cf89 84 FUNC GLOBAL DEFAULT 12 gen_set_condexec │ │ │ │ 16238: 00330a85 94 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 16239: 00816ed9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 16239: 00816f09 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 16240: 012b9134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 16241: 012e3f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 16242: 012b551c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 16243: 00445c65 18 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ 16244: 005a37a5 372 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ - 16245: 0085eadd 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 16245: 0085eb0d 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 16246: 012a9ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 16247: 012a9ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ 16248: 005cc765 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 16249: 012e60e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 16250: 011e40d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 16251: 0072d295 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 16251: 0072d2c5 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 16252: 012a6938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 16253: 00561e55 120 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 16254: 00333585 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ - 16255: 00782631 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 16255: 00782661 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 16256: 012e683e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ 16257: 003f4bf5 100 FUNC GLOBAL DEFAULT 12 e1000e_core_pre_save │ │ │ │ - 16258: 0076b5f9 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 16258: 0076b629 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 16259: 012e3e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 16260: 012a5d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 16261: 012e4a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 16262: 012bb184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 16263: 0032d5a5 980 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 16264: 00440d31 132 FUNC GLOBAL DEFAULT 12 pci_iommu_get_iotlb_info │ │ │ │ 16265: 012e5b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 16266: 012e5cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 16267: 0084991d 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 16267: 0084994d 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 16268: 012ac1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 16269: 00825539 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 16269: 00825569 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 16270: 012e3c81 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 16271: 005d25d9 160 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 16272: 012a7f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_INV_NOTIFIERS_MR_EVENT │ │ │ │ 16273: 002ce269 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 16274: 0072d791 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 16274: 0072d7c1 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 16275: 012e60b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 16276: 012e6018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 16277: 012b84b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 16278: 012e4c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 16279: 012e4366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ 16280: 0052c9b9 548 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ 16281: 012a4ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 16282: 012e52de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ - 16283: 007e7655 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 16283: 007e7685 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 16284: 012e57f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 16285: 012bd294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 16286: 012aedf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 16287: 012bbf18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 16288: 012a7d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_RANGE_INVAL_EVENT │ │ │ │ 16289: 0061996d 200 FUNC GLOBAL DEFAULT 12 omap_badwidth_read32 │ │ │ │ - 16290: 006dfc09 252 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_b │ │ │ │ + 16290: 006dfc39 252 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_b │ │ │ │ 16291: 012e4c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 16292: 005fb789 174 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s8 │ │ │ │ 16293: 012e6310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 16294: 012ac794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 16295: 012b593c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 16296: 012b04ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ - 16297: 006dfd05 252 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_h │ │ │ │ + 16297: 006dfd35 252 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_h │ │ │ │ 16298: 004471d5 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ - 16299: 006d00d5 256 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_h │ │ │ │ + 16299: 006d0105 256 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_h │ │ │ │ 16300: 002b6431 160 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 16301: 0085b6a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 16301: 0085b6d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 16302: 012e5296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 16303: 012e61be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 16304: 002e2c51 212 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 16305: 002b5059 200 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 16306: 012e5ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 16307: 012e596e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ 16308: 00535fd9 156 FUNC GLOBAL DEFAULT 12 qemu_system_reset_request │ │ │ │ 16309: 012e4446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_DSTATE │ │ │ │ - 16310: 006c7091 126 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsb │ │ │ │ - 16311: 006dfe01 252 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_s │ │ │ │ - 16312: 006d01d5 260 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_s │ │ │ │ + 16310: 006c70c1 126 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsb │ │ │ │ + 16311: 006dfe31 252 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_s │ │ │ │ + 16312: 006d0205 260 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_s │ │ │ │ 16313: 012e4f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_DSTATE │ │ │ │ 16314: 011deed4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax8 │ │ │ │ 16315: 003ea25d 192 FUNC GLOBAL DEFAULT 12 e1000x_rx_vlan_filter │ │ │ │ 16316: 005aab29 124 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 16317: 012b2570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 16318: 012b695c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ - 16319: 006c718d 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsh │ │ │ │ + 16319: 006c71bd 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsh │ │ │ │ 16320: 012a802c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWT_BUZZ_EVENT │ │ │ │ 16321: 012b28e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 16322: 012e5350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 16323: 012e3cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 16324: 002c71c5 32 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ - 16325: 0084f365 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ + 16325: 0084f395 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ 16326: 011e4e38 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 16327: 012e3e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 16328: 012ac4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 16329: 0050e381 360 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 16330: 00809b2d 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 16330: 00809b5d 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 16331: 012af530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 16332: 005d7bfd 44 FUNC GLOBAL DEFAULT 12 arm_cpu_lpa2_finalize │ │ │ │ 16333: 012e4236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 16334: 012bda9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 16335: 003eb3d1 660 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 16336: 002e7751 20 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 16337: 012ae5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 16338: 0032d231 144 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 16339: 007f7fc1 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 16340: 00889149 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 16339: 007f7ff1 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 16340: 00889179 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ 16341: 0059d49d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 16342: 003eb195 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 16343: 012e4d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 16344: 012186ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhd │ │ │ │ 16345: 012aeaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ 16346: 005a3cf1 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 16347: 012a9024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 16348: 012e4268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 16349: 012b73fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 16350: 012e4aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 16351: 01218ea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhh │ │ │ │ 16352: 011ec508 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minsb │ │ │ │ 16353: 002c9431 136 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 16354: 012e4d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 16355: 00809c91 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 16355: 00809cc1 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 16356: 01211bac 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_ceq_f32 │ │ │ │ 16357: 012e59e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 16358: 0085ec85 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 16359: 0073c735 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 16358: 0085ecb5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 16359: 0073c765 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 16360: 012ba7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ - 16361: 006cb685 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfmsh │ │ │ │ + 16361: 006cb6b5 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfmsh │ │ │ │ 16362: 005d2925 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 16363: 00600da5 92 FUNC GLOBAL DEFAULT 12 helper_fjcvtzs │ │ │ │ - 16364: 006da64d 218 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmls_idx │ │ │ │ + 16364: 006da67d 218 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmls_idx │ │ │ │ 16365: 012b571c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 16366: 007fa879 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 16366: 007fa8a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 16367: 012afd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 16368: 012e4ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 16369: 012add44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 16370: 0072c8bd 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ - 16371: 008422fd 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 16370: 0072c8ed 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 16371: 0084232d 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 16372: 012aaac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 16373: 011ec718 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minsl │ │ │ │ 16374: 01218a04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhs │ │ │ │ 16375: 012e584a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 16376: 012c21d8 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 16377: 012b71bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 16378: 0087af2d 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 16379: 007f2c7d 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 16380: 00789c61 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 16378: 0087af5d 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 16379: 007f2cad 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 16380: 00789c91 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ 16381: 0051fda1 54 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 16382: 0081e60d 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 16382: 0081e63d 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 16383: 002b7b21 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ - 16384: 006cb781 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfmss │ │ │ │ + 16384: 006cb7b1 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfmss │ │ │ │ 16385: 012db0a1 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ 16386: 012aa458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_ASPEED_APB2OPB_READ_EVENT │ │ │ │ 16387: 012e53fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_TRANSFER_DSTATE │ │ │ │ - 16388: 0088e8cd 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 16388: 0088e8fd 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ 16389: 012ba5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_EVENT │ │ │ │ 16390: 011ec610 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minsw │ │ │ │ 16391: 012b85e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 16392: 005fb6f9 144 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u8 │ │ │ │ 16393: 004edf25 208 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 16394: 005bb895 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ 16395: 012e6140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 16396: 012e49f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 16397: 002faf25 1792 FUNC GLOBAL DEFAULT 12 build_fadt │ │ │ │ 16398: 01219b08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touid │ │ │ │ 16399: 010abef0 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ 16400: 012a7b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_ADC_READ_EVENT │ │ │ │ 16401: 01219c10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touih │ │ │ │ - 16402: 0086fd0d 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 16402: 0086fd3d 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 16403: 012e3c88 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 16404: 0056d1ed 340 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 16405: 0043a431 172 FUNC GLOBAL DEFAULT 12 pcie_find_port_by_pn │ │ │ │ 16406: 012b648c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 16407: 0084107d 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 16407: 008410ad 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 16408: 012a5834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ - 16409: 006c72e1 94 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbub │ │ │ │ + 16409: 006c7311 94 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbub │ │ │ │ 16410: 0055a0e9 36 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 16411: 003659e9 210 FUNC GLOBAL DEFAULT 12 bcm2835_fb_validate_config │ │ │ │ 16412: 00503389 612 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 16413: 012b70ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 16414: 012e5c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 16415: 012b7a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 16416: 012b2760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 16417: 0086ff69 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 16417: 0086ff99 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 16418: 012e3c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 16419: 012e4b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 16420: 007fae91 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 16420: 007faec1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 16421: 01219b8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touis │ │ │ │ 16422: 00569fa5 168 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ - 16423: 006c73a5 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbuh │ │ │ │ - 16424: 007f6f91 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 16423: 006c73d5 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbuh │ │ │ │ + 16424: 007f6fc1 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 16425: 004370cd 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ 16426: 005a4931 112 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 16427: 0075ecbd 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 16427: 0075eced 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 16428: 012e6190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 16429: 002b4925 184 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 16430: 012e3cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 16431: 00711521 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 16432: 00738a91 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 16431: 00711551 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 16432: 00738ac1 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 16433: 004ada0d 180 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 16434: 004ad8b1 68 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 16435: 008300d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 16436: 0076cca1 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 16437: 00879001 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 16435: 00830109 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 16436: 0076ccd1 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 16437: 00879031 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 16438: 012a8278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 16439: 012ae9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ - 16440: 00755e01 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 16441: 00821441 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 16442: 00782c0d 80 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 16440: 00755e31 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 16441: 00821471 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 16442: 00782c3d 80 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 16443: 012bc02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 16444: 0050eab9 344 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 16445: 004ecc01 62 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 16446: 012b8874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 16447: 00749b65 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 16447: 00749b95 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 16448: 00566bd5 2316 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 16449: 011e56fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 16450: 012e4ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 16451: 012accd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 16452: 011ec58c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minub │ │ │ │ 16453: 012e5616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 16454: 012e49cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 16455: 00890dd1 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 16455: 00890e01 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 16456: 002b9b75 224 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 16457: 0117a744 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 16458: 012e5ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 16459: 012b2800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 16460: 012e57ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 16461: 0089cecd 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ + 16461: 0089cefd 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ 16462: 0059d519 252 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 16463: 00789849 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 16463: 00789879 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 16464: 012c1f88 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 16465: 012b9724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 16466: 0120662c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_b │ │ │ │ 16467: 012e4c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 16468: 0081764d 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 16469: 0079ac01 248 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 16468: 0081767d 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 16469: 0079ac31 248 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ 16470: 011ec79c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minul │ │ │ │ 16471: 002c0d3d 74 FUNC GLOBAL DEFAULT 12 helper_shadd8 │ │ │ │ - 16472: 0088aa91 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 16472: 0088aac1 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 16473: 012064a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_d │ │ │ │ 16474: 012b8bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 16475: 012a56b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ - 16476: 008318d5 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 16477: 0085b1f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 16476: 00831905 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 16477: 0085b229 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 16478: 011e0b30 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 16479: 012e55a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ - 16480: 0078c24d 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 16480: 0078c27d 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ 16481: 012065a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_h │ │ │ │ - 16482: 00879f01 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 16482: 00879f31 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 16483: 012b2880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 16484: 005d7ac5 180 FUNC GLOBAL DEFAULT 12 arm_cpu_register │ │ │ │ 16485: 012bdacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 16486: 00537351 1012 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 16487: 012e4f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 16488: 011e4db4 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 16489: 012e51f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 16490: 005bbb95 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 16491: 00855bb5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 16491: 00855be5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ 16492: 011ec694 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minuw │ │ │ │ - 16493: 008334a9 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 16493: 008334d9 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 16494: 00329e89 138 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 16495: 012e50c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ 16496: 003048ad 232 FUNC GLOBAL DEFAULT 12 build_append_pci_dsm_func0_common │ │ │ │ - 16497: 0084a5a1 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 16497: 0084a5d1 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 16498: 01206524 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_s │ │ │ │ 16499: 011dec40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 16500: 012ac304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 16501: 005170fd 28 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 16502: 005ff6bd 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sitod │ │ │ │ 16503: 002f923d 236 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ 16504: 005a0a65 324 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 16505: 0083a449 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 16505: 0083a479 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ 16506: 005ff609 32 FUNC GLOBAL DEFAULT 12 helper_vfp_sitoh │ │ │ │ 16507: 002e8675 48 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 16508: 012e5bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ - 16509: 0085a6e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 16509: 0085a719 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 16510: 012e4c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ - 16511: 006d08a5 6 FUNC GLOBAL DEFAULT 12 helper_uxtb16 │ │ │ │ + 16511: 006d08d5 6 FUNC GLOBAL DEFAULT 12 helper_uxtb16 │ │ │ │ 16512: 012e5876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ 16513: 003fbf09 240 FUNC GLOBAL DEFAULT 12 igb_can_receive │ │ │ │ - 16514: 0086b575 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 16515: 0077fdd5 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 16516: 007f2761 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 16514: 0086b5a5 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 16515: 0077fe05 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 16516: 007f2791 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 16517: 00517515 108 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 16518: 012e4048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 16519: 002f6dc9 160 FUNC GLOBAL DEFAULT 12 aml_debug │ │ │ │ 16520: 012e498c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 16521: 012b04ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 16522: 012e588c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_DSTATE │ │ │ │ 16523: 00390c65 172 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 16524: 012e3f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 16525: 008268d9 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 16525: 00826909 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 16526: 00437209 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 16527: 012e3c67 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 16528: 0120938c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_b │ │ │ │ 16529: 012b0020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 16530: 012b77dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ 16531: 005ff671 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sitos │ │ │ │ 16532: 012ab0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 16533: 00780a09 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 16534: 00703a19 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 16533: 00780a39 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 16534: 00703a49 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 16535: 003766a5 340 FUNC GLOBAL DEFAULT 12 soc_dma_port_add_fifo │ │ │ │ 16536: 012e3d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 16537: 005d10d5 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 16538: 01209200 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_d │ │ │ │ 16539: 011f3e34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovi │ │ │ │ 16540: 002f87e5 152 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ 16541: 0059ccf5 76 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ @@ -16552,1113 +16552,1113 @@ │ │ │ │ 16548: 012e48b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_DSTATE │ │ │ │ 16549: 012e4af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_WRITE_DSTATE │ │ │ │ 16550: 012b9794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 16551: 012ac5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 16552: 012bc65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 16553: 0114f720 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ 16554: 002e8511 168 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ - 16555: 00870091 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 16555: 008700c1 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ 16556: 005fb20d 54 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u16 │ │ │ │ - 16557: 00848fbd 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 16558: 008085b9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 16557: 00848fed 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 16558: 008085e9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 16559: 012e56dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 16560: 012b6c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 16561: 012bc58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 16562: 002f8e99 240 FUNC GLOBAL DEFAULT 12 aml_processor │ │ │ │ 16563: 01209284 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_s │ │ │ │ 16564: 0052a661 24 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 16565: 012e475c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 16566: 01218668 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tould │ │ │ │ 16567: 012b2930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 16568: 01218da0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toulh │ │ │ │ 16569: 012a6ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ 16570: 00665c0d 92 FUNC GLOBAL DEFAULT 12 gen_gvec_fabs │ │ │ │ - 16571: 008735ed 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 16571: 0087361d 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 16572: 012e3e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 16573: 012e611a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 16574: 012b9424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 16575: 012b54dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 16576: 00702e9d 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 16576: 00702ecd 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 16577: 012e5454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_READ_DSTATE │ │ │ │ - 16578: 006d88d1 226 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_h │ │ │ │ + 16578: 006d8901 226 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_h │ │ │ │ 16579: 00619afd 92 FUNC GLOBAL DEFAULT 12 omap_mpuio_key │ │ │ │ 16580: 012e55da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 16581: 00504331 172 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 16582: 00801a7d 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 16582: 00801aad 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 16583: 01218980 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touls │ │ │ │ 16584: 012a9a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 16585: 012e5068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_ROM_MAGIC_DSTATE │ │ │ │ 16586: 012e5b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 16587: 0055c5c5 296 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 16588: 008612b5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 16588: 008612e5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 16589: 004391c9 200 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init_rom │ │ │ │ 16590: 0114d860 52 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 16591: 012aa5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 16592: 006d89b5 232 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_s │ │ │ │ - 16593: 0081bcad 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 16594: 0089dcb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 16595: 0085bebd 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 16596: 0080a541 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 16592: 006d89e5 232 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_s │ │ │ │ + 16593: 0081bcdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 16594: 0089dce5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 16595: 0085beed 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 16596: 0080a571 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 16597: 012e6116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 16598: 012ba7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 16599: 012b75fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 16600: 007df591 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 16600: 007df5c1 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 16601: 011debbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ - 16602: 007fa8b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 16602: 007fa8e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 16603: 011d0010 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 16604: 012b31e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 16605: 012e556a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 16606: 002a5c91 140 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 16607: 0117801c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 16608: 012e5060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ 16609: 012bba3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_FINALIZE_EVENT │ │ │ │ 16610: 012bb194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 16611: 00524941 6 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 16612: 011e54ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 16613: 012e5830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ 16614: 012aa2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ 16615: 00525731 116 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ 16616: 011e1790 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_le │ │ │ │ - 16617: 00856891 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 16617: 008568c1 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 16618: 012e6340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ 16619: 005201dd 88 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 16620: 0056a2bd 148 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 16621: 012e50aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 16622: 0057aa2d 86 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 16623: 012e3e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 16624: 00764ffd 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 16624: 0076502d 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 16625: 002c0b15 44 FUNC GLOBAL DEFAULT 12 helper_ssubaddx │ │ │ │ 16626: 005d1669 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_register │ │ │ │ 16627: 012e4bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 16628: 012bd070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ - 16629: 0076fad9 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 16629: 0076fb09 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 16630: 012af000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 16631: 012e4a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 16632: 00851e01 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 16632: 00851e31 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 16633: 012e4212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ 16634: 005a081d 46 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 16635: 009b1308 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 16635: 009b1338 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 16636: 01177f74 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 16637: 002b210d 252 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 16638: 0070f425 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 16638: 0070f455 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 16639: 012b27f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ - 16640: 00836f25 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ - 16641: 006bb535 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsb │ │ │ │ + 16640: 00836f55 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 16641: 006bb565 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsb │ │ │ │ 16642: 00532615 160 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 16643: 012b9bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 16644: 0074b075 372 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 16644: 0074b0a5 372 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 16645: 012e448c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 16646: 00519b31 480 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ 16647: 00529821 212 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ 16648: 005fb245 14 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u32 │ │ │ │ - 16649: 008186f1 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 16650: 00827195 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 16649: 00818721 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 16650: 008271c5 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 16651: 012bb3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 16652: 006bb591 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsh │ │ │ │ + 16652: 006bb5c1 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsh │ │ │ │ 16653: 004eda79 1096 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 16654: 0076ae35 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 16654: 0076ae65 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 16655: 012e6886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 16656: 005bbea9 144 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 16657: 012e6010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 16658: 012e563c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 16659: 007fd7c5 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 16659: 007fd7f5 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ 16660: 011e8fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqsub8 │ │ │ │ - 16661: 00837121 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 16661: 00837151 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 16662: 012bc8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 16663: 0048fadd 72 FUNC GLOBAL DEFAULT 12 ssi_create_peripheral │ │ │ │ 16664: 012e62c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 16665: 0081c579 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 16666: 00822111 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 16665: 0081c5a9 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 16666: 00822141 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 16667: 0056d73d 176 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ 16668: 012e39b2 1 OBJECT GLOBAL DEFAULT 25 whpx_allowed │ │ │ │ 16669: 004d3195 440 FUNC GLOBAL DEFAULT 12 vfio_device_irq_set_signaling │ │ │ │ - 16670: 0087ff69 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 16671: 007d0ba1 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 16670: 0087ff99 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 16671: 007d0bd1 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 16672: 012a62a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 16673: 007ba891 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 16674: 0076fb09 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 16673: 007ba8c1 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 16674: 0076fb39 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 16675: 0046b441 90 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 16676: 012b0b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 16677: 00856765 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 16678: 008420c5 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 16677: 00856795 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 16678: 008420f5 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 16679: 0117ab08 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 16680: 012e5cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ - 16681: 006bb60d 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsw │ │ │ │ + 16681: 006bb63d 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsw │ │ │ │ 16682: 00572025 144 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ - 16683: 00876569 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ - 16684: 0088c3a1 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 16683: 00876599 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 16684: 0088c3d1 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ 16685: 00664f69 68 FUNC GLOBAL DEFAULT 12 gen_neon_sqshli │ │ │ │ - 16686: 00824709 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ - 16687: 006daaa9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_b │ │ │ │ + 16686: 00824739 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 16687: 006daad9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_b │ │ │ │ 16688: 012e5524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 16689: 012e5e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ - 16690: 006db491 160 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_d │ │ │ │ + 16690: 006db4c1 160 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_d │ │ │ │ 16691: 004aa5e5 124 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 16692: 012e5dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 16693: 0073dccd 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 16694: 0087b1dd 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 16693: 0073dcfd 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 16694: 0087b20d 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 16695: 012af390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 16696: 00437355 148 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 16697: 012a8aa0 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 16698: 012e440c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 16699: 012e5364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ - 16700: 006dab29 128 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_h │ │ │ │ + 16700: 006dab59 128 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_h │ │ │ │ 16701: 0120f500 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlah_idx │ │ │ │ 16702: 0059fe35 120 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 16703: 012e43c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 16704: 012e5cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 16705: 002b4a91 176 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 16706: 00740b69 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 16706: 00740b99 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ 16707: 005cc599 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 16708: 012b5e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 16709: 00569c85 128 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 16710: 012a64a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ 16711: 0120f164 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uitos │ │ │ │ - 16712: 0081991d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 16712: 0081994d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 16713: 012b75ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 16714: 012b2200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 16715: 004aa8ad 108 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ - 16716: 007f365d 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 16717: 009f4128 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 16718: 00761fd9 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 16716: 007f368d 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 16717: 009f4158 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 16718: 00762009 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ 16719: 012e41a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_CONFIG_CACHE_INV_DSTATE │ │ │ │ - 16720: 00738831 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 16720: 00738861 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 16721: 012a4e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 16722: 006daba9 132 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_s │ │ │ │ - 16723: 0086ce01 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 16724: 0087124d 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 16725: 00833189 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 16722: 006dabd9 132 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_s │ │ │ │ + 16723: 0086ce31 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 16724: 0087127d 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 16725: 008331b9 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 16726: 012e4ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 16727: 002f81a5 220 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 16728: 00805db1 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 16729: 007f9cc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 16728: 00805de1 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 16729: 007f9cf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 16730: 012e4b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 16731: 0073c425 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 16732: 00738b85 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 16731: 0073c455 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 16732: 00738bb5 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 16733: 012b32d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 16734: 012e4f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 16735: 00774c15 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 16735: 00774c45 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 16736: 00335a81 148 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 16737: 00734a45 308 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 16737: 00734a75 308 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 16738: 012af860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 16739: 012e4bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 16740: 012b8ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 16741: 012e557e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 16742: 012e55e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 16743: 012ab824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 16744: 012e515a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 16745: 012e60b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 16746: 0057a899 162 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 16747: 012ac594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 16748: 0076e1bd 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 16748: 0076e1ed 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 16749: 012e5e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 16750: 012b7d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_READ_EVENT │ │ │ │ 16751: 012a9cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ - 16752: 0087391d 8 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ - 16753: 0088af61 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 16752: 0087394d 8 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ + 16753: 0088af91 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ 16754: 005cc3e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 16755: 012e578e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 16756: 012e5448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_WRITE_DSTATE │ │ │ │ 16757: 005ecfa1 124 FUNC GLOBAL DEFAULT 12 arm_pamax │ │ │ │ 16758: 011e22e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 16759: 012e6036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ - 16760: 006bb689 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddub │ │ │ │ + 16760: 006bb6b9 92 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddub │ │ │ │ 16761: 012e5562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 16762: 012ba354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ 16763: 005b6e01 168 FUNC GLOBAL DEFAULT 12 qmp_x_accel_stats │ │ │ │ - 16764: 007af1a1 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 16764: 007af1d1 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 16765: 012b8334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 16766: 012bdb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ - 16767: 006bb6e5 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduh │ │ │ │ + 16767: 006bb715 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduh │ │ │ │ 16768: 005696c9 60 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 16769: 00a5d5d0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 16769: 00a5d600 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 16770: 011e4154 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 16771: 005dc7b9 124 FUNC GLOBAL DEFAULT 12 arm_debug_check_watchpoint │ │ │ │ 16772: 012e547a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_DSTATE │ │ │ │ 16773: 00555b39 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 16774: 012b74fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_EVENT │ │ │ │ 16775: 011deb38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 16776: 0088aa7d 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 16776: 0088aaad 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 16777: 012e5c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ 16778: 005ca5d5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 16779: 012ae850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 16780: 012e461a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 16781: 012e68da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 16782: 012a6a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 16783: 005894a5 72 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 16784: 012a91c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 16785: 012b8e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 16786: 00550059 40 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 16787: 012b97c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 16788: 0087a6ed 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 16788: 0087a71d 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 16789: 002c0d21 28 FUNC GLOBAL DEFAULT 12 helper_shadd16 │ │ │ │ - 16790: 006bb761 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduw │ │ │ │ + 16790: 006bb791 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduw │ │ │ │ 16791: 012e47ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ - 16792: 00885bd5 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 16793: 008260fd 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 16792: 00885c05 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 16793: 0082612d 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 16794: 00518945 148 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 16795: 0081bdf1 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 16795: 0081be21 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 16796: 004de75d 156 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 16797: 012bb788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 16798: 0081cf0d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 16798: 0081cf3d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 16799: 0041bd05 84 FUNC GLOBAL DEFAULT 12 fp_port_get_info │ │ │ │ 16800: 012bbaec 268 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 16801: 011bba68 2496 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 16802: 012e4d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 16803: 011d04c4 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 16804: 012ac1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 16805: 012e5682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 16806: 012a8e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 16807: 012b8f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 16808: 012e6910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 16809: 0076bf99 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 16809: 0076bfc9 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 16810: 012e50d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 16811: 012adda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ - 16812: 007806dd 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 16812: 0078070d 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 16813: 012e6230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ 16814: 002bf88d 84 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ - 16815: 006c2ead 188 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhxsw │ │ │ │ + 16815: 006c2edd 188 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhxsw │ │ │ │ 16816: 012b0a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 16817: 012ba988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 16818: 012e4910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 16819: 00293dc1 64 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 16820: 0088ae05 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 16821: 00874db1 168 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 16820: 0088ae35 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 16821: 00874de1 168 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 16822: 012e4628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 16823: 008024b1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 16823: 008024e1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 16824: 012a66e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 16825: 00664d29 80 FUNC GLOBAL DEFAULT 12 gen_gvec_srshl │ │ │ │ 16826: 012aff80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 16827: 012a5864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 16828: 005fb545 44 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_u8 │ │ │ │ 16829: 012185e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqd │ │ │ │ 16830: 012e6214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 16831: 007fe01d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 16831: 007fe04d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 16832: 00293c39 40 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 16833: 0085d75d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 16833: 0085d78d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 16834: 01218c98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqh │ │ │ │ 16835: 00664889 100 FUNC GLOBAL DEFAULT 12 gen_gvec_srshr │ │ │ │ - 16836: 006d8511 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_d │ │ │ │ + 16836: 006d8541 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_d │ │ │ │ 16837: 012e4080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 16838: 00819ba1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ - 16839: 006d8411 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_h │ │ │ │ + 16838: 00819bd1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 16839: 006d8441 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_h │ │ │ │ 16840: 0044f065 200 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex_host │ │ │ │ 16841: 00573acd 54 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 16842: 012e409a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ 16843: 01155670 52 OBJECT GLOBAL DEFAULT 21 vmstate_locty │ │ │ │ 16844: 005aa0ed 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 16845: 00432671 168 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ - 16846: 0083fb01 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 16846: 0083fb31 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 16847: 0041ebe9 1352 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 16848: 0046dafd 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 16849: 005162d1 184 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 16850: 012188fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqs │ │ │ │ 16851: 012e4712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 16852: 003b5d1d 74 FUNC GLOBAL DEFAULT 12 cxl_extent_groups_overlaps_dpa_range │ │ │ │ 16853: 0041bbb9 32 FUNC GLOBAL DEFAULT 12 desc_ring_free │ │ │ │ 16854: 011edfd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_cp_reg │ │ │ │ 16855: 0052f6e5 416 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 16856: 012e3d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 16857: 012e3cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ - 16858: 006d8491 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_s │ │ │ │ + 16858: 006d84c1 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_s │ │ │ │ 16859: 012b8774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 16860: 012aa9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 16861: 00569f01 164 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 16862: 005743a5 62 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 16863: 00845fc1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 16863: 00845ff1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 16864: 012ad854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 16865: 012ab7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 16866: 002d3689 234 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ 16867: 005d7d9d 44 FUNC GLOBAL DEFAULT 12 kvm_arm_pvtime_init │ │ │ │ 16868: 012e6918 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_s390x_c │ │ │ │ 16869: 012bc04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 16870: 012abf14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 16871: 00872f79 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 16871: 00872fa9 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 16872: 012e5fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CVAL_WRITE_DSTATE │ │ │ │ 16873: 012ad914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 16874: 012ae680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ 16875: 011e2a20 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 16876: 012c1fa4 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 16877: 00717d3d 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 16877: 00717d6d 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 16878: 012a5d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 16879: 01177b44 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 16880: 0080b00d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 16880: 0080b03d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 16881: 012b56bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ 16882: 01218f2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqd_round_to_zero │ │ │ │ 16883: 00524949 22 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 16884: 012aae98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 16885: 007f966d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 16886: 00831699 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 16887: 007f6d21 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 16888: 007f7ce1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 16885: 007f969d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 16886: 008316c9 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 16887: 007f6d51 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 16888: 007f7d11 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 16889: 012e4d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 16890: 00817041 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 16890: 00817071 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ 16891: 0052317d 96 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 16892: 012e44cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 16893: 005d31b5 24 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 16894: 012e3df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 16895: 00833845 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 16895: 00833875 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 16896: 012bbadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 16897: 0070e641 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 16897: 0070e671 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 16898: 002b898d 244 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 16899: 005172f5 140 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ 16900: 00595281 140 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 16901: 011d9a10 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 16902: 012e43a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ 16903: 01210478 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlsh_s16 │ │ │ │ - 16904: 0083625d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 16904: 0083628d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 16905: 005dcd3d 124 FUNC GLOBAL DEFAULT 12 arm_adjust_watchpoint_address │ │ │ │ 16906: 004185f5 1524 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 16907: 012e4478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ 16908: 012e54ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_DSTATE │ │ │ │ - 16909: 0084fbe9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 16910: 008571b9 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 16911: 00748f89 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 16909: 0084fc19 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 16910: 008571e9 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 16911: 00748fb9 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 16912: 012e5034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 16913: 012e47d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 16914: 012e3c59 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 16915: 012a8a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 16916: 012ba938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 16917: 0043b78d 82 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ 16918: 002f9f21 68 FUNC GLOBAL DEFAULT 12 acpi_build_tables_cleanup │ │ │ │ - 16919: 00788ed5 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 16920: 007d0a09 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 16921: 0086281d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 16919: 00788f05 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 16920: 007d0a39 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 16921: 0086284d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 16922: 003af3a9 68 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 16923: 005197d9 220 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 16924: 011e3158 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 16925: 0082368d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 16925: 008236bd 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 16926: 012b088c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 16927: 00789b51 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 16927: 00789b81 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 16928: 012bbf88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 16929: 012e532c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 16930: 00333a51 54 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 16931: 012e5796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 16932: 012e43ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 16933: 0032e241 112 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 16934: 012bade8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ - 16935: 006dcd05 100 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a32 │ │ │ │ + 16935: 006dcd35 100 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a32 │ │ │ │ 16936: 012e4c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ - 16937: 0083e641 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 16937: 0083e671 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 16938: 012e5938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 16939: 0083fe0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 16939: 0083fe3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 16940: 00375ff5 464 FUNC GLOBAL DEFAULT 12 omap_dma_init │ │ │ │ 16941: 012e401e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 16942: 00879d61 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ - 16943: 0074114d 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 16942: 00879d91 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 16943: 0074117d 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 16944: 005b95a1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 16945: 005e4455 124 FUNC GLOBAL DEFAULT 12 arm_security_space │ │ │ │ 16946: 003ed9c1 132 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ 16947: 005c9079 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 16948: 0032bec9 84 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 16949: 012bcbfc 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ 16950: 005b4acd 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 16951: 012e502a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 16952: 012e583c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 16953: 012e5ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ - 16954: 00847ed1 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 16954: 00847f01 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 16955: 012e4d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ 16956: 0052a8dd 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 16957: 0055367d 632 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 16958: 0070f3f1 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ - 16959: 00723659 484 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ + 16958: 0070f421 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 16959: 00723689 484 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 16960: 0120e9a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_ds │ │ │ │ 16961: 012e5ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 16962: 0057593d 232 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 16963: 0120e924 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_du │ │ │ │ 16964: 005b8db1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 16965: 0082fca1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ - 16966: 00759c41 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 16967: 0084da39 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 16965: 0082fcd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 16966: 00759c71 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 16967: 0084da69 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 16968: 012a5ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ 16969: 005bb595 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 16970: 012e5d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 16971: 00875b59 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 16972: 00891315 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 16971: 00875b89 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 16972: 00891345 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 16973: 012e4654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 16974: 011de16c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 16975: 012b0a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 16976: 012aaf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ 16977: 012b4164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_EVENT │ │ │ │ - 16978: 0081035d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 16978: 0081038d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 16979: 0064412d 2536 FUNC GLOBAL DEFAULT 12 arm_load_kernel │ │ │ │ 16980: 012b9fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 16981: 00789ae5 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 16981: 00789b15 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 16982: 012e44d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ - 16983: 00a6ecbc 224 OBJECT GLOBAL DEFAULT 14 fby35_bb_fruid │ │ │ │ - 16984: 0078236d 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 16985: 0070df9d 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 16986: 00837545 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 16987: 007fe755 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 16983: 00a6ecec 224 OBJECT GLOBAL DEFAULT 14 fby35_bb_fruid │ │ │ │ + 16984: 0078239d 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 16985: 0070dfcd 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 16986: 00837575 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 16987: 007fe785 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 16988: 011ff4bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovntb │ │ │ │ 16989: 012a5804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ 16990: 011f73d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubu_scalarb │ │ │ │ 16991: 002b8edd 268 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 16992: 012e47f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 16993: 00535ad9 56 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 16994: 011ff438 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovnth │ │ │ │ 16995: 01210370 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlsh_s32 │ │ │ │ 16996: 002e1a4d 348 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ 16997: 011f7350 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubu_scalarh │ │ │ │ 16998: 005c1a35 148 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 16999: 007460b5 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 17000: 00a5d630 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 16999: 007460e5 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 17000: 00a5d660 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 17001: 012a4ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 17002: 00519e49 216 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ 17003: 005c744d 192 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 17004: 012b4334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 17005: 0121d9fc 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 17006: 012e4662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 17007: 007adf0d 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ - 17008: 007be1d1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ - 17009: 006c464d 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sb │ │ │ │ + 17007: 007adf3d 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 17008: 007be201 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 17009: 006c467d 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sb │ │ │ │ 17010: 00587a45 44 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 17011: 007fabfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 17011: 007fac2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 17012: 005fbcf5 68 FUNC GLOBAL DEFAULT 12 helper_neon_mull_s8 │ │ │ │ 17013: 012e60ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 17014: 0074e471 180 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 17014: 0074e4a1 180 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 17015: 012b2530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 17016: 012e3c72 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ - 17017: 00886ead 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ + 17017: 00886edd 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ 17018: 012a4dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ - 17019: 006c46cd 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sh │ │ │ │ + 17019: 006c46fd 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sh │ │ │ │ 17020: 012e60b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 17021: 0055d9a5 5128 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 17022: 0085bd4d 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 17023: 00779591 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 17022: 0085bd7d 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 17023: 007795c1 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 17024: 011f72cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubu_scalarw │ │ │ │ 17025: 012a70f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 17026: 00550df1 62 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 17027: 012abfe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 17028: 012e4f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ 17029: 012b35b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_EVENT │ │ │ │ - 17030: 006b9019 104 FUNC GLOBAL DEFAULT 12 helper_mve_vrev16b │ │ │ │ + 17030: 006b9049 104 FUNC GLOBAL DEFAULT 12 helper_mve_vrev16b │ │ │ │ 17031: 012e48c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 17032: 012e59ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 17033: 008755f1 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 17034: 008403bd 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ - 17035: 0078bfe1 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ - 17036: 00707591 86 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ + 17033: 00875621 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 17034: 008403ed 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ + 17035: 0078c011 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 17036: 007075c1 86 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ 17037: 012c1a68 4 OBJECT GLOBAL DEFAULT 25 smbios_tables_len │ │ │ │ 17038: 00442305 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 17039: 0072dcc5 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 17040: 007616a5 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 17039: 0072dcf5 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 17040: 007616d5 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 17041: 012b9b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 17042: 012b5a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ - 17043: 006c4761 144 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sw │ │ │ │ + 17043: 006c4791 144 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sw │ │ │ │ 17044: 00541a81 148 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 17045: 012161cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s8 │ │ │ │ 17046: 012e5570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 17047: 012e3d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 17048: 012e4322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 17049: 012e54da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_REG_DSTATE │ │ │ │ 17050: 012b4b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 17051: 012a62b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 17052: 012e447a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 17053: 002b84a1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 17054: 00844c11 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 17054: 00844c41 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 17055: 012b6cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 17056: 002e243d 224 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 17057: 00442375 112 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ 17058: 0121b554 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_vlstm │ │ │ │ - 17059: 0072c979 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 17059: 0072c9a9 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 17060: 00560681 208 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 17061: 0120edc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_fs │ │ │ │ 17062: 012b44d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 17063: 00851a6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 17064: 0083f5a5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 17063: 00851a9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 17064: 0083f5d5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 17065: 0120ed44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_fu │ │ │ │ 17066: 012e5444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_READ_DSTATE │ │ │ │ 17067: 012e6114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 17068: 0086cf0d 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 17068: 0086cf3d 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 17069: 005b9f51 140 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 17070: 012a82a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ - 17071: 0084a8c1 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 17071: 0084a8f1 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 17072: 011d9990 16 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 17073: 012a6000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ 17074: 012e54b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_HIT_DSTATE │ │ │ │ - 17075: 00712429 440 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 17076: 00739969 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 17075: 00712459 440 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 17076: 00739999 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 17077: 012ba224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 17078: 00328619 64 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 17079: 0041bcdd 40 FUNC GLOBAL DEFAULT 12 fp_port_get_link_up │ │ │ │ 17080: 012b8ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 17081: 0085f265 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ - 17082: 0076415d 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 17081: 0085f295 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 17082: 0076418d 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 17083: 012a7c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_AER915_EVENT_EVENT │ │ │ │ 17084: 005cf3d1 444 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 17085: 012bba2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 17086: 0088e459 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 17086: 0088e489 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 17087: 012b645c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 17088: 012e516a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ - 17089: 006dcd69 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a64 │ │ │ │ + 17089: 006dcd99 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a64 │ │ │ │ 17090: 012b8b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 17091: 012ad7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 17092: 012e5704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 17093: 0057190d 136 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 17094: 0078887d 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 17094: 007888ad 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 17095: 012e68f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 17096: 0080b0d1 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 17097: 0082d5bd 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 17098: 007f9505 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ - 17099: 00822a21 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 17100: 0081fc19 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 17096: 0080b101 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 17097: 0082d5ed 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 17098: 007f9535 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 17099: 00822a51 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 17100: 0081fc49 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 17101: 005fee1d 36 FUNC GLOBAL DEFAULT 12 arm_set_ah_fp_behaviours │ │ │ │ 17102: 005e975d 172 FUNC GLOBAL DEFAULT 12 gt_direct_access_timer_offset │ │ │ │ 17103: 012a9264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 17104: 012e430e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 17105: 012e4532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 17106: 012aac18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ 17107: 00524271 376 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 17108: 003041ed 560 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_plug_cb │ │ │ │ 17109: 012b43e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 17110: 012b8e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 17111: 004426cd 300 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 17112: 0077f8d9 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ - 17113: 007f76b5 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 17112: 0077f909 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 17113: 007f76e5 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ 17114: 012a790c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_EVENT │ │ │ │ - 17115: 008381f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ - 17116: 006c44a9 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_ub │ │ │ │ + 17115: 00838221 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 17116: 006c44d9 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_ub │ │ │ │ 17117: 005fbcb5 64 FUNC GLOBAL DEFAULT 12 helper_neon_mull_u8 │ │ │ │ 17118: 012e4704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ 17119: 012b7cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_READ_EVENT │ │ │ │ - 17120: 008700bd 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 17120: 008700ed 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 17121: 012aff50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_READ_EVENT │ │ │ │ 17122: 012a5704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 17123: 0072e871 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 17123: 0072e8a1 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 17124: 012b1338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ - 17125: 006c4529 144 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uh │ │ │ │ + 17125: 006c4559 144 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uh │ │ │ │ 17126: 012aa380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ - 17127: 0076b251 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 17127: 0076b281 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 17128: 004d3c65 172 FUNC GLOBAL DEFAULT 12 vfio_device_prepare │ │ │ │ 17129: 00314321 242 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 17130: 0117a790 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 17131: 012e57fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 17132: 005f3ac5 132 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a32 │ │ │ │ 17133: 012e50be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 17134: 012e3c34 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 17135: 007f654d 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 17135: 007f657d 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 17136: 012b35d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RDR_MATCH_EVENT │ │ │ │ 17137: 012e4150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STRONGARM_UART_UPDATE_PARAMETERS_DSTATE │ │ │ │ 17138: 003148a9 34 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 17139: 005029ad 6 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 17140: 012e4a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 17141: 0086d1f5 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 17141: 0086d225 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 17142: 012e52d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 17143: 012b03bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 17144: 012b4eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ - 17145: 006c5ad1 100 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbb │ │ │ │ + 17145: 006c5b01 100 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbb │ │ │ │ 17146: 002e1259 58 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 17147: 0081fe15 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 17147: 0081fe45 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 17148: 012e3fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 17149: 0081b5f5 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 17149: 0081b625 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 17150: 012a4ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 17151: 012b8734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 17152: 012e5404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_ENTER_RESET_DSTATE │ │ │ │ 17153: 00331121 2264 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 17154: 00541825 72 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ - 17155: 006c45b9 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uw │ │ │ │ + 17155: 006c45e9 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uw │ │ │ │ 17156: 012b7b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_EVENT │ │ │ │ - 17157: 006c5b35 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbh │ │ │ │ - 17158: 0083fd1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 17157: 006c5b65 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbh │ │ │ │ + 17158: 0083fd4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 17159: 012e4042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ - 17160: 0070184d 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ + 17160: 0070187d 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ 17161: 01216250 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u8 │ │ │ │ 17162: 012e6908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 17163: 012e4842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 17164: 012aefa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 17165: 012b777c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 17166: 002b95d9 276 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 17167: 012b5d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 17168: 012af630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 17169: 00294631 212 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 17170: 007fc265 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 17170: 007fc295 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 17171: 012e484a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 17172: 012ba6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 17173: 012e43d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 17174: 012e4ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 17175: 011e3aa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 17176: 00782939 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 17176: 00782969 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 17177: 002be821 120 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 17178: 012e39bd 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 17179: 012e41ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_ACPI_SETUP_DSTATE │ │ │ │ 17180: 0121d578 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 17181: 012121dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_u16 │ │ │ │ 17182: 0120ebb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_hs │ │ │ │ 17183: 012e609a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ - 17184: 00891e15 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 17184: 00891e45 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 17185: 012e4b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 17186: 007295b5 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 17186: 007295e5 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 17187: 012e4f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ 17188: 005fb2fd 140 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s8 │ │ │ │ 17189: 004aa919 104 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 17190: 0120eb34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_hu │ │ │ │ 17191: 012a6d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 17192: 012e5220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ 17193: 005af1b1 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 17194: 012b506c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 17195: 012e5ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 17196: 012e3f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 17197: 00804fad 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 17197: 00804fdd 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 17198: 011f5a90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsb │ │ │ │ 17199: 003802c9 6 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 17200: 0076d391 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 17200: 0076d3c1 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ 17201: 0041ac89 580 FUNC GLOBAL DEFAULT 12 rocker_event_link_changed │ │ │ │ - 17202: 00855805 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 17202: 00855835 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 17203: 012aa78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 17204: 0086a979 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 17204: 0086a9a9 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 17205: 012e3dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ - 17206: 006ddce5 120 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_b │ │ │ │ + 17206: 006ddd15 120 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_b │ │ │ │ 17207: 0054186d 112 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ - 17208: 006dde41 146 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_d │ │ │ │ - 17209: 007f9541 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 17208: 006dde71 146 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_d │ │ │ │ + 17209: 007f9571 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 17210: 012e4c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 17211: 0057a479 256 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 17212: 012e3c32 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ 17213: 011f5a0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsh │ │ │ │ - 17214: 008171e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 17214: 00817215 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 17215: 012b74dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 17216: 012e544c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_INTERRUPT_DSTATE │ │ │ │ - 17217: 006ddd5d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_h │ │ │ │ + 17217: 006ddd8d 116 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_h │ │ │ │ 17218: 0117ad2c 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 17219: 007f23c9 920 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 17220: 0089b895 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 17219: 007f23f9 920 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 17220: 0089b8c5 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 17221: 012e5004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 17222: 012a7aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_LO_EVENT │ │ │ │ 17223: 012e4280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 17224: 00828aad 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 17224: 00828add 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 17225: 0117a3b4 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 17226: 012b1e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 17227: 00873801 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 17227: 00873831 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 17228: 0117a7e4 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 17229: 0085f6f9 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 17230: 00763691 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 17229: 0085f729 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 17230: 007636c1 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 17231: 012aa6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 17232: 006ccc19 376 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270h │ │ │ │ - 17233: 0085adc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 17234: 0089aa39 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 17232: 006ccc49 376 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270h │ │ │ │ + 17233: 0085adf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 17234: 0089aa69 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 17235: 012e57d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 17236: 006dddd1 112 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_s │ │ │ │ - 17237: 00888eb9 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 17236: 006dde01 112 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_s │ │ │ │ + 17237: 00888ee9 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 17238: 011f5988 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsw │ │ │ │ 17239: 003ca96d 60 FUNC GLOBAL DEFAULT 12 omap_clk_put │ │ │ │ 17240: 012b2700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 17241: 012b6d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ 17242: 012e5bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 17243: 00840bd5 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 17243: 00840c05 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 17244: 012e3dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ 17245: 01204424 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursqrte_s │ │ │ │ 17246: 00530629 140 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ - 17247: 006ccd91 352 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270s │ │ │ │ + 17247: 006ccdc1 352 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270s │ │ │ │ 17248: 0121388c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cls_s8 │ │ │ │ 17249: 012e608c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 17250: 012e49ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ 17251: 012e3c70 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_accelerator_c │ │ │ │ 17252: 005ffffd 52 FUNC GLOBAL DEFAULT 12 helper_vfp_ultos_round_to_nearest │ │ │ │ 17253: 005cb8e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 17254: 012a7f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_CONFIGS_INV_SID_RANGE_EVENT │ │ │ │ 17255: 0038f081 78 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ 17256: 005b0409 168 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ - 17257: 0081e11d 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 17258: 0074a219 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ - 17259: 007647d1 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 17257: 0081e14d 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 17258: 0074a249 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 17259: 00764801 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 17260: 012e6186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 17261: 01214990 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_b │ │ │ │ 17262: 012bb164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 17263: 01214804 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_d │ │ │ │ 17264: 012bc248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 17265: 012e3f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 17266: 012badb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 17267: 012ae980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 17268: 007fa65d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 17268: 007fa68d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ 17269: 00530955 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ 17270: 0121490c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_h │ │ │ │ - 17271: 0082afd1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ + 17271: 0082b001 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ 17272: 00573919 260 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 17273: 0117b648 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 17274: 00445bd9 140 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 17275: 002f84f1 88 FUNC GLOBAL DEFAULT 12 aml_while │ │ │ │ 17276: 012e42ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 17277: 008856f5 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 17277: 00885725 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 17278: 00559ded 764 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 17279: 012e3d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 17280: 012aed50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 17281: 00789af5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 17281: 00789b25 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 17282: 012a6ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 17283: 0041b9b5 364 FUNC GLOBAL DEFAULT 12 desc_ring_set_head │ │ │ │ 17284: 012e3c4c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 17285: 012bc368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 17286: 003894cd 108 FUNC GLOBAL DEFAULT 12 pmbus_send16 │ │ │ │ 17287: 012e4054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 17288: 01177a7c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 17289: 012af5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 17290: 01214888 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_s │ │ │ │ 17291: 005d0de5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ - 17292: 00865a4d 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 17292: 00865a7d 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 17293: 002f8b59 212 FUNC GLOBAL DEFAULT 12 aml_create_field │ │ │ │ 17294: 003a7bc1 186 FUNC GLOBAL DEFAULT 12 gicv3_redist_mov_lpi │ │ │ │ 17295: 012b11a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ - 17296: 0072b061 248 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 17296: 0072b091 248 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 17297: 0043f915 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 17298: 012acf44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 17299: 005bc355 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 17300: 007ab435 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 17301: 008815b1 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 17300: 007ab465 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 17301: 008815e1 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 17302: 012a7adc 20 OBJECT GLOBAL DEFAULT 24 hw_adc_trace_events │ │ │ │ 17303: 012a5894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ 17304: 002c0b6d 46 FUNC GLOBAL DEFAULT 12 helper_uadd16 │ │ │ │ - 17305: 0081c115 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 17306: 00768c05 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 17307: 0078968d 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 17305: 0081c145 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 17306: 00768c35 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 17307: 007896bd 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ 17308: 005cb739 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 17309: 011e236c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ 17310: 011ef580 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpge_scalarh │ │ │ │ 17311: 012a8258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 17312: 012b6ed4 536 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ - 17313: 0084d8d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 17313: 0084d901 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 17314: 0050e4e9 180 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 17315: 0081f405 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 17315: 0081f435 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 17316: 011f5904 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavub │ │ │ │ 17317: 012b1d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 17318: 012e5cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 17319: 012e4986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 17320: 0082c389 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 17320: 0082c3b9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 17321: 012ba074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 17322: 005f3b49 136 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a64 │ │ │ │ 17323: 012a51dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 17324: 0117a284 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 17325: 012a5a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 17326: 0055a2c9 40 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 17327: 012e53ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_START_SEQUENCER_DSTATE │ │ │ │ 17328: 011f5880 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavuh │ │ │ │ - 17329: 007b8a09 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 17329: 007b8a39 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 17330: 012e5652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 17331: 00555175 92 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ - 17332: 00726e05 292 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ + 17332: 00726e35 292 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ 17333: 011ef4fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpge_scalars │ │ │ │ 17334: 012e6118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ - 17335: 006d45b5 256 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_d │ │ │ │ + 17335: 006d45e5 256 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_d │ │ │ │ 17336: 0045cf79 460 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 17337: 012ae860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ - 17338: 008495bd 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 17338: 008495ed 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 17339: 012e5132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 17340: 006d3695 120 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_h │ │ │ │ - 17341: 0070f9ad 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 17340: 006d36c5 120 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_h │ │ │ │ + 17341: 0070f9dd 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 17342: 012aef20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 17343: 004ac899 136 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 17344: 012e565c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ 17345: 0059e659 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 17346: 012ba884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 17347: 012b733c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ 17348: 011f57fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavuw │ │ │ │ - 17349: 00825971 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ - 17350: 00887e49 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ - 17351: 006d4031 114 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_s │ │ │ │ + 17349: 008259a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 17350: 00887e79 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 17351: 006d4061 114 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_s │ │ │ │ 17352: 012e3eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 17353: 012e468c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 17354: 012addb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 17355: 012bc4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 17356: 011decc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 17357: 012aab38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ 17358: 012e40fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_DSTATE │ │ │ │ 17359: 005a9fdd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 17360: 012ab704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 17361: 006648ed 80 FUNC GLOBAL DEFAULT 12 gen_gvec_srsra │ │ │ │ 17362: 012e6282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 17363: 00a5d708 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 17363: 00a5d738 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 17364: 012e5c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 17365: 00535d19 324 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 17366: 012e5c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 17367: 012e4bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ 17368: 0121a138 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvtds │ │ │ │ - 17369: 0075cbd5 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 17369: 0075cc05 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 17370: 003b1b05 252 FUNC GLOBAL DEFAULT 12 pc_dimm_plug │ │ │ │ 17371: 012e4528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 17372: 01174bb8 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 17373: 00549dad 520 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ 17374: 005b6b05 176 FUNC GLOBAL DEFAULT 12 accel_init_ops_interfaces │ │ │ │ 17375: 0050e24d 144 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 17376: 004d5759 16 FUNC GLOBAL DEFAULT 12 vfio_migration_bytes_transferred │ │ │ │ 17377: 012e3e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 17378: 0080f975 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 17378: 0080f9a5 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 17379: 012e536e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ - 17380: 007415f1 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 17380: 00741621 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ 17381: 012ad514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 17382: 012e4af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 17383: 012ba474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 17384: 012e3eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 17385: 00516461 172 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 17386: 00389539 108 FUNC GLOBAL DEFAULT 12 pmbus_send32 │ │ │ │ 17387: 012b1454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 17388: 012e609e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 17389: 012e5ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_WRITE_DSTATE │ │ │ │ 17390: 003a0e9d 272 FUNC GLOBAL DEFAULT 12 gicv3_its_init_mmio │ │ │ │ 17391: 005230b5 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ - 17392: 006b99a5 152 FUNC GLOBAL DEFAULT 12 helper_mve_vorri │ │ │ │ + 17392: 006b99d5 152 FUNC GLOBAL DEFAULT 12 helper_mve_vorri │ │ │ │ 17393: 012aa6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 17394: 003ac841 2 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ - 17395: 00782401 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 17395: 00782431 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ 17396: 0052d401 58 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 17397: 006daf7d 142 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_b │ │ │ │ - 17398: 0076e061 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 17397: 006dafad 142 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_b │ │ │ │ + 17398: 0076e091 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 17399: 012bd83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ - 17400: 006db695 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_d │ │ │ │ + 17400: 006db6c5 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_d │ │ │ │ 17401: 012b2410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 17402: 00562541 252 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 17403: 012e5a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 17404: 007ffbb5 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 17404: 007ffbe5 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ 17405: 0052d639 56 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 17406: 00838359 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 17406: 00838389 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 17407: 0000001c 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ 17408: 004de095 164 FUNC GLOBAL DEFAULT 12 vfio_user_send_reply │ │ │ │ - 17409: 006db00d 152 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_h │ │ │ │ + 17409: 006db03d 152 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_h │ │ │ │ 17410: 012aa3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 17411: 0085818d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 17411: 008581bd 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 17412: 012e61ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 17413: 002e1945 264 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ - 17414: 0072ddc1 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 17414: 0072ddf1 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 17415: 002caa3d 140 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 17416: 012e5710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 17417: 0054dc01 196 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 17418: 00571d75 48 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 17419: 012e5a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 17420: 012aee50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 17421: 006db0a5 162 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_s │ │ │ │ - 17422: 008225c9 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 17423: 0080c5d9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ - 17424: 008a0e2d 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ - 17425: 00a6eed4 200 OBJECT GLOBAL DEFAULT 14 tiogapass_bmc_fruid │ │ │ │ + 17421: 006db0d5 162 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_s │ │ │ │ + 17422: 008225f9 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 17423: 0080c609 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 17424: 008a0e5d 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 17425: 00a6ef04 200 OBJECT GLOBAL DEFAULT 14 tiogapass_bmc_fruid │ │ │ │ 17426: 011e2aa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ 17427: 01211f48 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s16 │ │ │ │ - 17428: 008885f1 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 17428: 00888621 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 17429: 0032a85d 132 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 17430: 012e3f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 17431: 012b106c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 17432: 012e53b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 17433: 012a8790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 17434: 012e42a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 17435: 012e43f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ 17436: 0052fb25 460 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ - 17437: 00843fed 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ + 17437: 0084401d 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ 17438: 012b40f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PPI_MEMSET_EVENT │ │ │ │ - 17439: 0072199d 660 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ + 17439: 007219cd 660 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 17440: 005d1315 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 17441: 012e4264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 17442: 012b70fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ 17443: 012e5c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 17444: 012e5dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 17445: 012e3f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_DSTATE │ │ │ │ 17446: 012e4b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_UPDATE_IRQ_DSTATE │ │ │ │ 17447: 012e56bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_SOF_DSTATE │ │ │ │ 17448: 00512539 20 FUNC GLOBAL DEFAULT 12 defaults_enabled │ │ │ │ 17449: 012b5f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_EVENT │ │ │ │ 17450: 011d019c 32 OBJECT GLOBAL DEFAULT 24 qemu_spice │ │ │ │ 17451: 012b44c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_UTRD_EVENT │ │ │ │ 17452: 011765a4 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_mirror_quirk │ │ │ │ 17453: 012e3dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 17454: 006e07e5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_h │ │ │ │ + 17454: 006e0815 128 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_h │ │ │ │ 17455: 005493cd 12 FUNC GLOBAL DEFAULT 12 qmp_query_dirty_rate │ │ │ │ 17456: 01176574 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_data_quirk │ │ │ │ 17457: 012e424c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_DESTROY_DSTATE │ │ │ │ 17458: 011e1814 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_be │ │ │ │ 17459: 012bc3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_EVENT │ │ │ │ 17460: 002b1f25 240 FUNC GLOBAL DEFAULT 12 float32_rem │ │ │ │ 17461: 012e476c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_DSTATE │ │ │ │ 17462: 005aa285 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ 17463: 01213db4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_add_u16 │ │ │ │ 17464: 012a8930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_TIMER_EXPIRED_EVENT │ │ │ │ 17465: 002f8dc5 120 FUNC GLOBAL DEFAULT 12 aml_local │ │ │ │ 17466: 01177acc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size │ │ │ │ 17467: 011e31dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_le │ │ │ │ 17468: 012e429c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK0_FAILED_DSTATE │ │ │ │ - 17469: 006e0865 128 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_s │ │ │ │ + 17469: 006e0895 128 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_s │ │ │ │ 17470: 005cfd1d 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 17471: 012ab894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 17472: 012b3d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_WRITE_EVENT │ │ │ │ 17473: 004ac231 272 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 17474: 012b06ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ - 17475: 006d23f5 54 FUNC GLOBAL DEFAULT 12 helper_ror_cc │ │ │ │ + 17475: 006d2425 54 FUNC GLOBAL DEFAULT 12 helper_ror_cc │ │ │ │ 17476: 012aa77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 17477: 012e519a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 17478: 0081f6d1 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 17478: 0081f701 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 17479: 012e5a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 17480: 008472c1 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 17480: 008472f1 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 17481: 0055a2f1 58 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 17482: 00872ce5 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 17482: 00872d15 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 17483: 012e5b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 17484: 01179f34 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 17485: 012e40c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_IN_DSTATE │ │ │ │ 17486: 00438d21 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ - 17487: 00819765 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 17488: 007f9c85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 17489: 00748485 16 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 17487: 00819795 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 17488: 007f9cb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 17489: 007484b5 16 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ 17490: 012e40be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_IN_DSTATE │ │ │ │ - 17491: 00811501 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 17491: 00811531 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 17492: 012e590c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ 17493: 0059a719 7768 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 17494: 012e6034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 17495: 012afb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ 17496: 005a2c3d 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 17497: 0076cea9 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 17497: 0076ced9 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 17498: 012ba4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 17499: 00778e01 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 17499: 00778e31 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 17500: 002d3acd 108 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 17501: 012e4c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 17502: 012e5954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ 17503: 005ffd95 54 FUNC GLOBAL DEFAULT 12 helper_vfp_shtos_round_to_nearest │ │ │ │ 17504: 012bdadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 17505: 007f3c35 152 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 17505: 007f3c65 152 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 17506: 002c6a61 184 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 17507: 012e4dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ - 17508: 0074e531 648 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 17508: 0074e561 648 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 17509: 012e626c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 17510: 00a5d528 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 17510: 00a5d558 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 17511: 012a96d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 17512: 012e3c52 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 17513: 007fcc75 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 17514: 007490bd 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 17513: 007fcca5 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 17514: 007490ed 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 17515: 012e5804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 17516: 012ad194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 17517: 00536209 52 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 17518: 00581529 72 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 17519: 012e55f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 17520: 012e523c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 17521: 012b86b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_EVENT │ │ │ │ 17522: 00446a79 356 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 17523: 012b2bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 17524: 01211ec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s32 │ │ │ │ 17525: 012e42b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 17526: 0057493d 124 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 17527: 00815fc9 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 17527: 00815ff9 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 17528: 012bd184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 17529: 012e4492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 17530: 012e4ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 17531: 012ba344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 17532: 012e5aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 17533: 00824efd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 17533: 00824f2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 17534: 012e5edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 17535: 012bad68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 17536: 012e461c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 17537: 012bb778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 17538: 012a7340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 17539: 0051ce7d 148 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 17540: 00804e65 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 17540: 00804e95 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 17541: 012e46ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 17542: 012e6358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 17543: 012e3ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 17544: 007e7a7d 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 17544: 007e7aad 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 17545: 003895a5 140 FUNC GLOBAL DEFAULT 12 pmbus_send64 │ │ │ │ 17546: 012e5998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ - 17547: 006d2fd9 114 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s16 │ │ │ │ + 17547: 006d3009 114 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s16 │ │ │ │ 17548: 012e617c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 17549: 012aa0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 17550: 012b20d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 17551: 011eb590 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtsb │ │ │ │ 17552: 012b4e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 17553: 007a79e9 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 17553: 007a7a19 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ 17554: 005cbaad 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 17555: 012b0a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 17556: 012e618c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 17557: 012aad58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 17558: 012a6bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 17559: 008335d9 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 17559: 00833609 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ 17560: 012e40c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_OUT_DSTATE │ │ │ │ - 17561: 0087c27d 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 17562: 0080e6b5 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 17561: 0087c2ad 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 17562: 0080e6e5 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 17563: 012e443e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 17564: 00314115 222 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 17565: 012e4a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ 17566: 011eb7a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtsl │ │ │ │ - 17567: 00729625 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ - 17568: 006cd2a9 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalarh │ │ │ │ + 17567: 00729655 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 17568: 006cd2d9 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalarh │ │ │ │ 17569: 012e4434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 17570: 006b7f8d 152 FUNC GLOBAL DEFAULT 12 helper_mve_vld20b │ │ │ │ - 17571: 00870ec1 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ - 17572: 0066d06d 112 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i32 │ │ │ │ + 17570: 006b7fbd 152 FUNC GLOBAL DEFAULT 12 helper_mve_vld20b │ │ │ │ + 17571: 00870ef1 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 17572: 0066d079 112 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i32 │ │ │ │ 17573: 01212578 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_s16 │ │ │ │ - 17574: 00737041 1084 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 17574: 00737071 1084 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 17575: 012e569e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 17576: 004487d1 38 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 17577: 0032bf79 68 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 17578: 011eb698 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtsw │ │ │ │ 17579: 012e3c18 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ - 17580: 006b80bd 148 FUNC GLOBAL DEFAULT 12 helper_mve_vld20h │ │ │ │ + 17580: 006b80ed 148 FUNC GLOBAL DEFAULT 12 helper_mve_vld20h │ │ │ │ 17581: 012e4a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 17582: 012a8f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 17583: 00782cad 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ - 17584: 006cd39d 232 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalars │ │ │ │ + 17583: 00782cdd 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 17584: 006cd3cd 232 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalars │ │ │ │ 17585: 004ab0c5 196 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 17586: 007312f9 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ - 17587: 0076ea5d 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 17586: 00731329 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 17587: 0076ea8d 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 17588: 012e5a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ - 17589: 008187d1 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 17589: 00818801 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 17590: 012b564c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 17591: 004ee1ad 82 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ 17592: 005caf21 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 17593: 00516d69 164 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 17594: 005d0dd5 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 17595: 002d3a61 108 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 17596: 00587c2d 92 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ - 17597: 007267e9 92 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ + 17597: 00726819 92 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ 17598: 00333a89 6 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 17599: 002c580d 72 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 17600: 012c32f4 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 17601: 007fa009 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 17602: 006b81e5 136 FUNC GLOBAL DEFAULT 12 helper_mve_vld20w │ │ │ │ - 17603: 009d1e0c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 17601: 007fa039 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 17602: 006b8215 136 FUNC GLOBAL DEFAULT 12 helper_mve_vld20w │ │ │ │ + 17603: 009d1e3c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 17604: 0050b4f1 2892 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 17605: 012e4022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 17606: 012e3c55 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 17607: 005416b5 64 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 17608: 012e42cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 17609: 01177f2c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 17610: 012e5f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 17611: 012b2e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ - 17612: 0075a0a9 108 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 17612: 0075a0d9 108 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 17613: 012b3b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_WRITE_EVENT │ │ │ │ 17614: 012bd86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 17615: 003ec4e1 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ - 17616: 006b8025 152 FUNC GLOBAL DEFAULT 12 helper_mve_vld21b │ │ │ │ + 17616: 006b8055 152 FUNC GLOBAL DEFAULT 12 helper_mve_vld21b │ │ │ │ 17617: 0041811d 70 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 17618: 012bcdd0 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 17619: 012e57c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 17620: 012b9990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 17621: 0087d52d 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 17621: 0087d55d 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 17622: 012e3d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 17623: 012abcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 17624: 012b14a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 17625: 012e4d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ - 17626: 006b8151 148 FUNC GLOBAL DEFAULT 12 helper_mve_vld21h │ │ │ │ + 17626: 006b8181 148 FUNC GLOBAL DEFAULT 12 helper_mve_vld21h │ │ │ │ 17627: 012b91e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 17628: 002bc2b5 66 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 17629: 00a77c04 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 17629: 00a77c34 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 17630: 012e3dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 17631: 012e6020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ - 17632: 006d38d1 76 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s32 │ │ │ │ - 17633: 0088ba71 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 17632: 006d3901 76 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s32 │ │ │ │ + 17633: 0088baa1 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 17634: 012b6c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 17635: 012b7b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_PINS_EVENT │ │ │ │ 17636: 012e5e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 17637: 008002f5 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 17637: 00800325 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 17638: 012e51ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 17639: 002957f9 88 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 17640: 006f2a25 10 FUNC GLOBAL DEFAULT 12 armv7m_nvic_raw_execution_priority │ │ │ │ - 17641: 0087c511 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 17640: 006f2a55 10 FUNC GLOBAL DEFAULT 12 armv7m_nvic_raw_execution_priority │ │ │ │ + 17641: 0087c541 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 17642: 012e4dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 17643: 012e548a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_WRITE_DSTATE │ │ │ │ 17644: 011eb614 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtub │ │ │ │ 17645: 005324ed 172 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ 17646: 012e5ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_RESET_DSTATE │ │ │ │ 17647: 012e4c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 17648: 012b93a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ 17649: 012e5986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_REGION_INFO_DSTATE │ │ │ │ 17650: 011eafe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_align │ │ │ │ - 17651: 006b826d 136 FUNC GLOBAL DEFAULT 12 helper_mve_vld21w │ │ │ │ - 17652: 006b7241 140 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uh │ │ │ │ - 17653: 006f3045 460 FUNC GLOBAL DEFAULT 12 armv7m_nvic_complete_irq │ │ │ │ + 17651: 006b829d 136 FUNC GLOBAL DEFAULT 12 helper_mve_vld21w │ │ │ │ + 17652: 006b7271 140 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uh │ │ │ │ + 17653: 006f3075 460 FUNC GLOBAL DEFAULT 12 armv7m_nvic_complete_irq │ │ │ │ 17654: 0056a255 104 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ 17655: 011eb824 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtul │ │ │ │ 17656: 0032e0f1 44 FUNC GLOBAL DEFAULT 12 qmp_query_target │ │ │ │ 17657: 005caca9 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ 17658: 004dee1d 172 FUNC GLOBAL DEFAULT 12 virtio_bus_device_iommu_enabled │ │ │ │ 17659: 01212470 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_s32 │ │ │ │ 17660: 012e5580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_OUT_DSTATE │ │ │ │ @@ -17667,95 +17667,95 @@ │ │ │ │ 17663: 012b3c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_EVENT │ │ │ │ 17664: 011df2f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 17665: 01211e40 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s64 │ │ │ │ 17666: 012e4f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 17667: 012e503c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 17668: 012e52ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ 17669: 0052bd05 224 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 17670: 007e52ed 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 17670: 007e531d 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ 17671: 011eb71c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtuw │ │ │ │ - 17672: 006b72cd 118 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uw │ │ │ │ + 17672: 006b72fd 118 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uw │ │ │ │ 17673: 0052d389 84 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 17674: 01211684 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qunzip16 │ │ │ │ 17675: 012e56e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 17676: 00851761 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 17676: 00851791 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 17677: 012e3e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ 17678: 012e5934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ 17679: 00524c51 8 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 17680: 00a77c28 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 17680: 00a77c58 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ 17681: 00597189 512 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 17682: 012e6246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 17683: 012e5da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 17684: 0080a23d 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 17684: 0080a26d 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 17685: 0120b828 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfms_d │ │ │ │ 17686: 012b9ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 17687: 012bc90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 17688: 012a50cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 17689: 00850719 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 17690: 008340ed 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 17689: 00850749 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 17690: 0083411d 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 17691: 012a7250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 17692: 0055955d 188 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ 17693: 0120b930 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfms_h │ │ │ │ 17694: 012e5caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 17695: 012e4774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 17696: 00708545 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ - 17697: 007e4e59 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 17696: 00708575 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ + 17697: 007e4e89 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 17698: 012a505c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ 17699: 0052c665 320 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ 17700: 002cb651 320 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ - 17701: 0084c3dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 17701: 0084c40d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 17702: 012e4aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 17703: 012e40f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 17704: 0051cf11 224 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 17705: 012e5d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 17706: 012ba2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ 17707: 002e67f1 240 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 17708: 012b6c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 17709: 007e72dd 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 17710: 0087ad25 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 17709: 007e730d 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 17710: 0087ad55 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 17711: 012b6cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ 17712: 0120b8ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfms_s │ │ │ │ - 17713: 0077aa0d 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 17713: 0077aa3d 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 17714: 005e3cf9 100 FUNC GLOBAL DEFAULT 12 arm_security_space_below_el3 │ │ │ │ 17715: 012e5be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 17716: 0081f3c1 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ - 17717: 007656a9 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ + 17716: 0081f3f1 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 17717: 007656d9 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ 17718: 005c7829 24 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ - 17719: 0066d14d 200 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i64 │ │ │ │ + 17719: 0066d159 200 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i64 │ │ │ │ 17720: 0050d09d 152 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 17721: 00781051 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 17721: 00781081 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 17722: 005ffd2d 6 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtod │ │ │ │ 17723: 012a9c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 17724: 011ddbc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 17725: 00600469 36 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtoh │ │ │ │ 17726: 00504105 92 FUNC GLOBAL DEFAULT 12 audio_get_id │ │ │ │ 17727: 003900ed 70 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 17728: 011563e8 52 OBJECT GLOBAL DEFAULT 21 vmstate_dwc2_state │ │ │ │ 17729: 012e48ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 17730: 0053a531 92 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 17731: 012aed70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ 17732: 012b3bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_EVENT │ │ │ │ 17733: 005c8935 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 17734: 0080b2f9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 17734: 0080b329 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 17735: 00550015 52 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 17736: 0086d25d 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ - 17737: 008406b9 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 17736: 0086d28d 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 17737: 008406e9 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 17738: 011dd380 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 17739: 00600089 6 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtos │ │ │ │ 17740: 005d1095 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 17741: 012a5794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 17742: 012e4812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 17743: 005ff6f9 54 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizd │ │ │ │ 17744: 005f7681 82 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_s8 │ │ │ │ 17745: 012b41f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_WRITE_EVENT │ │ │ │ 17746: 0117a2cc 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 17747: 00571f85 160 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ 17748: 00560091 248 FUNC GLOBAL DEFAULT 12 qmp_snapshot_load │ │ │ │ 17749: 012a6350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_EVENT │ │ │ │ - 17750: 00a6e8c8 4 OBJECT GLOBAL DEFAULT 14 rainier_bb_fruid_len │ │ │ │ + 17750: 00a6e8f8 4 OBJECT GLOBAL DEFAULT 14 rainier_bb_fruid_len │ │ │ │ 17751: 005c86e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ 17752: 00571f3d 70 FUNC GLOBAL DEFAULT 12 net_hub_flush │ │ │ │ 17753: 005ff64d 36 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizh │ │ │ │ 17754: 012b8b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_EVENT │ │ │ │ 17755: 00536ff9 64 FUNC GLOBAL DEFAULT 12 qemu_find_tpm_be │ │ │ │ 17756: 012a89c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_WRITE_EVENT │ │ │ │ 17757: 012acd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_MMIO_MAP_EVENT │ │ │ │ @@ -17767,74 +17767,74 @@ │ │ │ │ 17763: 012b5e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 17764: 012bac6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CNTVOFF_WRITE_EVENT │ │ │ │ 17765: 012a7a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_LO_EVENT │ │ │ │ 17766: 01211600 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qunzip32 │ │ │ │ 17767: 002c0f3d 116 FUNC GLOBAL DEFAULT 12 helper_usad8 │ │ │ │ 17768: 0043890d 72 FUNC GLOBAL DEFAULT 12 bcm2835_otp_get_row │ │ │ │ 17769: 012a6240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 17770: 00838395 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ - 17771: 006d23bd 54 FUNC GLOBAL DEFAULT 12 helper_sar_cc │ │ │ │ + 17770: 008383c5 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 17771: 006d23ed 54 FUNC GLOBAL DEFAULT 12 helper_sar_cc │ │ │ │ 17772: 005d0225 4 FUNC GLOBAL DEFAULT 12 mttcg_kick_vcpu_thread │ │ │ │ 17773: 00440549 180 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ - 17774: 0083f7f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ + 17774: 0083f825 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ 17775: 012aadb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 17776: 00843379 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 17776: 008433a9 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 17777: 012b0fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ 17778: 005ff699 34 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizs │ │ │ │ 17779: 012b53ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 17780: 0084cb39 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 17780: 0084cb69 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 17781: 012adc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 17782: 012e51c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ 17783: 012e40ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_FEATURES_READ_DSTATE │ │ │ │ 17784: 011ecb38 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subnb │ │ │ │ - 17785: 0075e9bd 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 17785: 0075e9ed 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 17786: 00552ff9 260 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 17787: 002f971d 192 FUNC GLOBAL DEFAULT 12 aml_unicode │ │ │ │ 17788: 012a773c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_OUT_EVENT │ │ │ │ 17789: 00444c55 72 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 17790: 002c92c5 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 17791: 012a76ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_OUT_EVENT │ │ │ │ 17792: 005bb4b9 220 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 17793: 0081bc29 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 17794: 0078997d 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 17793: 0081bc59 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 17794: 007899ad 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 17795: 005bbb15 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 17796: 012ba6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 17797: 011ece50 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subnl │ │ │ │ 17798: 012ae590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ - 17799: 00825f4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ + 17799: 00825f7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ 17800: 012e5f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_DSTATE │ │ │ │ 17801: 012aa024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ - 17802: 0082e511 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 17802: 0082e541 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 17803: 004dea9d 264 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 17804: 003932a9 136 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 17805: 012af170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 17806: 011eccc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subnw │ │ │ │ 17807: 00549b29 120 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 17808: 012e4570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 17809: 012a6a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 17810: 00571e59 228 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 17811: 01212368 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_s64 │ │ │ │ 17812: 011e0e48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 17813: 012bc7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ 17814: 011ec274 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_slll │ │ │ │ - 17815: 0074d1ad 1456 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 17815: 0074d1dd 1456 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 17816: 012bb5d0 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 17817: 0051a6c5 22 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 17818: 012e4346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 17819: 00825449 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 17820: 00730345 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 17819: 00825479 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 17820: 00730375 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ 17821: 012b3844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_WRITE_EVENT │ │ │ │ - 17822: 00761951 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 17822: 00761981 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 17823: 012b544c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 17824: 005d80e1 1076 FUNC GLOBAL DEFAULT 12 arm_cpu_write_elf64_note │ │ │ │ 17825: 012e3c71 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_accelerator_c │ │ │ │ 17826: 011ec2f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sllq │ │ │ │ 17827: 002dc239 72 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ 17828: 0065babd 1064 FUNC GLOBAL DEFAULT 12 arm_cpu_register_gdb_regs_for_features │ │ │ │ - 17829: 007faa95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 17829: 007faac5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ 17830: 0059ccc1 52 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 17831: 011ec1f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sllw │ │ │ │ 17832: 012a9a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 17833: 012bcc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ 17834: 005b339d 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 17835: 0046db09 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_endianness │ │ │ │ 17836: 012a9ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_LOADVM_COMMANDS_EVENT │ │ │ │ @@ -17846,15 +17846,15 @@ │ │ │ │ 17842: 005f76d5 82 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_u8 │ │ │ │ 17843: 012e4e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 17844: 012b72fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 17845: 01216da8 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_u32 │ │ │ │ 17846: 012a72d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ 17847: 0059db05 176 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 17848: 012e52e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 17849: 0086b2f9 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 17849: 0086b329 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 17850: 0051cc35 324 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 17851: 012bcfe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ 17852: 012a9194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 17853: 012ada14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 17854: 002c0679 90 FUNC GLOBAL DEFAULT 12 helper_qsub16 │ │ │ │ 17855: 00408939 128 FUNC GLOBAL DEFAULT 12 lan9118_phy_reset │ │ │ │ 17856: 012e6382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ @@ -17862,731 +17862,731 @@ │ │ │ │ 17858: 012ac2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ 17859: 0060056d 12 FUNC GLOBAL DEFAULT 12 helper_set_rmode │ │ │ │ 17860: 01213b20 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tst_u8 │ │ │ │ 17861: 005b36cd 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 17862: 012b65ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 17863: 00448809 78 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 17864: 012e68f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 17865: 00739a69 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 17865: 00739a99 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 17866: 012a9c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ 17867: 005a9ecd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 17868: 012a6260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 17869: 00418c01 268 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 17870: 012171c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_f16 │ │ │ │ 17871: 012e4cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 17872: 007402a9 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ - 17873: 007016e5 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 17874: 007fc53d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 17872: 007402d9 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 17873: 00701715 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ + 17874: 007fc56d 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 17875: 012bc4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 17876: 0032a7e1 124 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 17877: 00569095 184 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 17878: 0086cfe9 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 17878: 0086d019 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 17879: 005bbe25 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ - 17880: 006feb4d 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ - 17881: 00806ecd 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 17880: 006feb7d 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ + 17881: 00806efd 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 17882: 003e7ce1 110 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 17883: 012af360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 17884: 012e5f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 17885: 012abfd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 17886: 012a8318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ - 17887: 007412a9 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 17887: 007412d9 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 17888: 012e487e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 17889: 012c2274 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 17890: 003761c5 10 FUNC GLOBAL DEFAULT 12 omap_dma_get_lcdch │ │ │ │ 17891: 012e540c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_READ_DSTATE │ │ │ │ - 17892: 006d7819 170 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_d │ │ │ │ + 17892: 006d7849 170 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_d │ │ │ │ 17893: 012e52d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 17894: 0043fde1 116 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 17895: 012ad254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 17896: 012b3154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 17897: 012e4630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 17898: 012e5b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 17899: 006d7701 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_h │ │ │ │ - 17900: 0084f2a1 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 17899: 006d7731 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_h │ │ │ │ + 17900: 0084f2d1 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 17901: 0043fb01 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ - 17902: 00a6e8c4 4 OBJECT GLOBAL DEFAULT 14 rainier_bmc_fruid_len │ │ │ │ + 17902: 00a6e8f4 4 OBJECT GLOBAL DEFAULT 14 rainier_bmc_fruid_len │ │ │ │ 17903: 005880d1 84 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 17904: 00732cc9 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 17904: 00732cf9 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 17905: 0029414d 380 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 17906: 012a4d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 17907: 012b7ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 17908: 002f4cf9 188 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ - 17909: 006d778d 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_s │ │ │ │ + 17909: 006d77bd 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_s │ │ │ │ 17910: 005b4029 768 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 17911: 00535b11 124 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ 17912: 012b587c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_LOAD_EVENT │ │ │ │ 17913: 012b3b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_SET_ALARM_EVENT │ │ │ │ 17914: 012e4c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ - 17915: 006befd1 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhb │ │ │ │ + 17915: 006bf001 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhb │ │ │ │ 17916: 012e4498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 17917: 012e4d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 17918: 012e52e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ 17919: 005b579d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ 17920: 005f1325 46 FUNC GLOBAL DEFAULT 12 vfp_get_fpcr │ │ │ │ 17921: 00520401 4 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ - 17922: 00725c99 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ - 17923: 006bf0a1 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhh │ │ │ │ + 17922: 00725cc9 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 17923: 006bf0d1 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhh │ │ │ │ 17924: 011e5150 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 17925: 012e502c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ 17926: 00600cf9 4 FUNC GLOBAL DEFAULT 12 helper_rintd_exact │ │ │ │ 17927: 012ac3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 17928: 004d2661 120 FUNC GLOBAL DEFAULT 12 vfio_cpr_reboot_notifier │ │ │ │ 17929: 012e52d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 17930: 011e1898 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ 17931: 012b62dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DETACH_EVENT │ │ │ │ - 17932: 00889929 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 17932: 00889959 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 17933: 012e4b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 17934: 012e3f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 17935: 0079198d 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 17935: 007919bd 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 17936: 012aefc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 17937: 012a4cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 17938: 012e6138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_SKEYS_DSTATE │ │ │ │ 17939: 0031a595 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu01g │ │ │ │ 17940: 005dcb69 220 FUNC GLOBAL DEFAULT 12 hw_breakpoint_update │ │ │ │ 17941: 00664cc9 48 FUNC GLOBAL DEFAULT 12 gen_gvec_ushl │ │ │ │ 17942: 003b776d 180 FUNC GLOBAL DEFAULT 12 led_set_intensity │ │ │ │ 17943: 005b5de1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ 17944: 01217144 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_f32 │ │ │ │ - 17945: 006bf191 228 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhw │ │ │ │ - 17946: 007f7575 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ - 17947: 006b82f5 152 FUNC GLOBAL DEFAULT 12 helper_mve_vst40b │ │ │ │ + 17945: 006bf1c1 228 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhw │ │ │ │ + 17946: 007f75a5 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 17947: 006b8325 152 FUNC GLOBAL DEFAULT 12 helper_mve_vst40b │ │ │ │ 17948: 005b1615 780 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_var │ │ │ │ 17949: 012e5f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ - 17950: 0072665d 120 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ + 17950: 0072668d 120 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ 17951: 006647a9 64 FUNC GLOBAL DEFAULT 12 gen_gvec_ushr │ │ │ │ - 17952: 007f2df5 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 17952: 007f2e25 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 17953: 004eccdd 676 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ - 17954: 0066cc01 316 FUNC GLOBAL DEFAULT 12 arm_test_cc │ │ │ │ + 17954: 0066cc0d 316 FUNC GLOBAL DEFAULT 12 arm_test_cc │ │ │ │ 17955: 012a9624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 17956: 00574069 476 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 17957: 012e3e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 17958: 012a6888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ 17959: 00521a0d 148 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ 17960: 012e4192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_WRITE_GERROR_DSTATE │ │ │ │ 17961: 005cecc9 48 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ - 17962: 006b8555 160 FUNC GLOBAL DEFAULT 12 helper_mve_vst40h │ │ │ │ - 17963: 006c2f69 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsb │ │ │ │ + 17962: 006b8585 160 FUNC GLOBAL DEFAULT 12 helper_mve_vst40h │ │ │ │ + 17963: 006c2f99 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsb │ │ │ │ 17964: 00589111 104 FUNC GLOBAL DEFAULT 12 replay_breakpoint │ │ │ │ - 17965: 0072677d 108 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ + 17965: 007267ad 108 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ 17966: 012e4d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 17967: 012e5c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 17968: 00440fed 148 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ 17969: 003fbff9 120 FUNC GLOBAL DEFAULT 12 igb_receive │ │ │ │ 17970: 0059fd65 208 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 17971: 012e4bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 17972: 012ad134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 17973: 00806495 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ - 17974: 006c2fb9 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsh │ │ │ │ + 17973: 008064c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 17974: 006c2fe9 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsh │ │ │ │ 17975: 012ac7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_DEVICE_PRE_PLUG_EVENT │ │ │ │ - 17976: 007e71ed 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 17977: 0088f501 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 17976: 007e721d 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 17977: 0088f531 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 17978: 012a88a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 17979: 012aa9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ - 17980: 009f416c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 17980: 009f419c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 17981: 012ad754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ 17982: 005d7d71 44 FUNC GLOBAL DEFAULT 12 kvm_arm_pmu_init │ │ │ │ - 17983: 00810765 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 17983: 00810795 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ 17984: 01216b14 132 OBJECT GLOBAL DEFAULT 24 helper_info_rintd_exact │ │ │ │ - 17985: 006d52a1 204 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_2h │ │ │ │ + 17985: 006d52d1 204 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_2h │ │ │ │ 17986: 012e4002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 17987: 00501935 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ 17988: 005e2c99 352 FUNC GLOBAL DEFAULT 12 modify_arm_cp_regs_with_len │ │ │ │ - 17989: 007e4871 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 17990: 009f4164 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ - 17991: 006b87d5 128 FUNC GLOBAL DEFAULT 12 helper_mve_vst40w │ │ │ │ + 17989: 007e48a1 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 17990: 009f4194 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 17991: 006b8805 128 FUNC GLOBAL DEFAULT 12 helper_mve_vst40w │ │ │ │ 17992: 004a8a5d 12 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 17993: 012e3e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DSTATE │ │ │ │ 17994: 012e56be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 17995: 0121d6f8 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ 17996: 0063af05 124 FUNC GLOBAL DEFAULT 12 smmu_inv_notifiers_all │ │ │ │ - 17997: 0083e4a5 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 17997: 0083e4d5 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 17998: 00338f81 76 FUNC GLOBAL DEFAULT 12 cxl_event_set_status │ │ │ │ 17999: 01218140 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqtod │ │ │ │ 18000: 012b8e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 18001: 012a9a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 18002: 012a5ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 18003: 012e5db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ 18004: 005a0e4d 196 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ - 18005: 006c3009 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsw │ │ │ │ - 18006: 00801895 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 18005: 006c3039 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsw │ │ │ │ + 18006: 008018c5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 18007: 0031a5a9 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu02g │ │ │ │ 18008: 01217d20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqtoh │ │ │ │ 18009: 012e548e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_SET_FREQ_DSTATE │ │ │ │ 18010: 012e5356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ - 18011: 00800ae1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ - 18012: 00865a85 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ - 18013: 006b838d 152 FUNC GLOBAL DEFAULT 12 helper_mve_vst41b │ │ │ │ + 18011: 00800b11 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 18012: 00865ab5 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 18013: 006b83bd 152 FUNC GLOBAL DEFAULT 12 helper_mve_vst41b │ │ │ │ 18014: 012b4f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ - 18015: 007ff8d1 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 18015: 007ff901 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 18016: 012e4ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 18017: 012e54e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_RECV_DSTATE │ │ │ │ 18018: 011f4800 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminavb │ │ │ │ 18019: 012b6a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 18020: 012e46ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 18021: 012e47c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 18022: 005084f9 788 FUNC GLOBAL DEFAULT 12 v9fs_iov_vunmarshal │ │ │ │ 18023: 0120c614 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facgt_d │ │ │ │ - 18024: 006b85f5 160 FUNC GLOBAL DEFAULT 12 helper_mve_vst41h │ │ │ │ + 18024: 006b8625 160 FUNC GLOBAL DEFAULT 12 helper_mve_vst41h │ │ │ │ 18025: 012e4512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ 18026: 011ecc40 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subsb │ │ │ │ 18027: 01218458 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqtos │ │ │ │ - 18028: 0089cb99 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ + 18028: 0089cbc9 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ 18029: 012e5e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 18030: 011f477c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminavh │ │ │ │ 18031: 0120c71c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facgt_h │ │ │ │ 18032: 012bc4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 18033: 012e6038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 18034: 012a51bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 18035: 0121d704 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ 18036: 0052a921 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 18037: 012e687a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 18038: 012bd004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_EVENT │ │ │ │ 18039: 005bc151 132 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 18040: 012e3c50 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 18041: 00846819 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 18042: 0089b64d 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 18041: 00846849 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 18042: 0089b67d 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ 18043: 011ecf58 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subsl │ │ │ │ - 18044: 008470ad 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 18044: 008470dd 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 18045: 012e5a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 18046: 012bc8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 18047: 012e5b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 18048: 012e4674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 18049: 0120c698 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facgt_s │ │ │ │ 18050: 012a85b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ - 18051: 006b8855 132 FUNC GLOBAL DEFAULT 12 helper_mve_vst41w │ │ │ │ - 18052: 0082ad89 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ + 18051: 006b8885 132 FUNC GLOBAL DEFAULT 12 helper_mve_vst41w │ │ │ │ + 18052: 0082adb9 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ 18053: 0033e6d5 148 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ 18054: 011f46f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminavw │ │ │ │ - 18055: 0072750d 272 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ + 18055: 0072753d 272 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ 18056: 005c98f5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 18057: 012e5d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 18058: 012b719c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 18059: 012aa71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 18060: 012ab6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 18061: 00573365 228 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 18062: 012e3f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 18063: 012e417a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_DISABLE_DSTATE │ │ │ │ 18064: 011ecdcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subsw │ │ │ │ 18065: 004d7739 84 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 18066: 008515bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 18067: 0078c0f1 58 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 18066: 008515ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 18067: 0078c121 58 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 18068: 011e52dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ - 18069: 006c5bb9 106 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrntb │ │ │ │ + 18069: 006c5be9 106 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrntb │ │ │ │ 18070: 012b3cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_TIMEOUT_EVENT │ │ │ │ - 18071: 006b8425 152 FUNC GLOBAL DEFAULT 12 helper_mve_vst42b │ │ │ │ - 18072: 006b6fc9 120 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_os_uw │ │ │ │ + 18071: 006b8455 152 FUNC GLOBAL DEFAULT 12 helper_mve_vst42b │ │ │ │ + 18072: 006b6ff9 120 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_os_uw │ │ │ │ 18073: 012a7a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_PXM_EVENT │ │ │ │ 18074: 012e3eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 18075: 002b7ff1 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 18076: 0120074c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev64b │ │ │ │ - 18077: 006c5c25 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnth │ │ │ │ + 18077: 006c5c55 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnth │ │ │ │ 18078: 012ba384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ - 18079: 006b8695 160 FUNC GLOBAL DEFAULT 12 helper_mve_vst42h │ │ │ │ + 18079: 006b86c5 160 FUNC GLOBAL DEFAULT 12 helper_mve_vst42h │ │ │ │ 18080: 012e55be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ - 18081: 006c3059 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvub │ │ │ │ + 18081: 006c3089 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvub │ │ │ │ 18082: 012e4a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 18083: 012b4c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 18084: 012006c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev64h │ │ │ │ 18085: 012e3c35 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 18086: 012e3fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 18087: 012e3c6a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ 18088: 005c9761 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 18089: 00732ccd 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ - 18090: 00725e01 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 18089: 00732cfd 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 18090: 00725e31 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 18091: 01179ef4 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ - 18092: 006d4bcd 224 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_4b │ │ │ │ + 18092: 006d4bfd 224 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_4b │ │ │ │ 18093: 002ecbf1 42 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ - 18094: 006c30a9 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuh │ │ │ │ + 18094: 006c30d9 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuh │ │ │ │ 18095: 005d7d19 44 FUNC GLOBAL DEFAULT 12 kvm_arm_vgic_probe │ │ │ │ 18096: 012b98d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 18097: 0083813d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 18098: 00a77c78 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 18097: 0083816d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 18098: 00a77ca8 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ 18099: 0120b384 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_idx_b16 │ │ │ │ - 18100: 0066d7b1 144 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i32 │ │ │ │ + 18100: 0066d7bd 144 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i32 │ │ │ │ 18101: 0121a0b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvtsd │ │ │ │ - 18102: 008866ed 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ - 18103: 006d6755 138 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_d │ │ │ │ + 18102: 0088671d 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 18103: 006d6785 138 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_d │ │ │ │ 18104: 012ac784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 18105: 0083edf1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ - 18106: 00748fd9 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 18105: 0083ee21 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 18106: 00749009 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 18107: 012e499e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 18108: 012b68dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ - 18109: 006d4fb5 248 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_4h │ │ │ │ + 18109: 006d4fe5 248 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_4h │ │ │ │ 18110: 012e44aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 18111: 012adc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 18112: 012e45c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ - 18113: 006d6655 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_h │ │ │ │ + 18113: 006d6685 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_h │ │ │ │ 18114: 011f8fac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd90h │ │ │ │ - 18115: 00814b19 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 18115: 00814b49 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 18116: 012b5b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 18117: 006da8d9 246 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_d │ │ │ │ - 18118: 006b88d9 128 FUNC GLOBAL DEFAULT 12 helper_mve_vst42w │ │ │ │ - 18119: 0079ae85 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 18117: 006da909 246 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_d │ │ │ │ + 18118: 006b8909 128 FUNC GLOBAL DEFAULT 12 helper_mve_vst42w │ │ │ │ + 18119: 0079aeb5 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 18120: 012e4172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_GET_CD_DSTATE │ │ │ │ 18121: 0063ae35 160 FUNC GLOBAL DEFAULT 12 smmu_find_smmu_pcibus │ │ │ │ 18122: 012b1de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 18123: 01200644 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev64w │ │ │ │ - 18124: 006da729 214 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_h │ │ │ │ + 18124: 006da759 214 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_h │ │ │ │ 18125: 012e44a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 18126: 00442315 94 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 18127: 0089bc35 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ - 18128: 006c30f9 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuw │ │ │ │ + 18127: 0089bc65 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 18128: 006c3129 80 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuw │ │ │ │ 18129: 012e5a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DSTATE │ │ │ │ - 18130: 00851aa9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 18130: 00851ad9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 18131: 0121ab04 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxd │ │ │ │ 18132: 012e3c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 18133: 006d66d5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_s │ │ │ │ + 18133: 006d6705 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_s │ │ │ │ 18134: 011f8f28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd90s │ │ │ │ - 18135: 0084c491 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ - 18136: 0084ce8d 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 18137: 00807159 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 18135: 0084c4c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 18136: 0084cebd 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 18137: 00807189 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 18138: 012aa9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ - 18139: 006b84bd 152 FUNC GLOBAL DEFAULT 12 helper_mve_vst43b │ │ │ │ + 18139: 006b84ed 152 FUNC GLOBAL DEFAULT 12 helper_mve_vst43b │ │ │ │ 18140: 012a5e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 18141: 0121ac0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxh │ │ │ │ 18142: 0056d601 316 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 18143: 0121703c 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_f64 │ │ │ │ 18144: 012e5cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 18145: 012b9324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ - 18146: 006da801 214 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_s │ │ │ │ + 18146: 006da831 214 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_s │ │ │ │ 18147: 012bb748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ 18148: 0041b899 32 FUNC GLOBAL DEFAULT 12 desc_ring_fetch_desc │ │ │ │ - 18149: 0072066d 76 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ + 18149: 0072069d 76 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 18150: 012a4c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ - 18151: 006b8735 160 FUNC GLOBAL DEFAULT 12 helper_mve_vst43h │ │ │ │ + 18151: 006b8765 160 FUNC GLOBAL DEFAULT 12 helper_mve_vst43h │ │ │ │ 18152: 011ecbbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subub │ │ │ │ 18153: 012e53ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ 18154: 011fc444 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddsb │ │ │ │ 18155: 00537d5d 204 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_cell │ │ │ │ - 18156: 0085f1a1 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 18156: 0085f1d1 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 18157: 012e3f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ - 18158: 006cfcc5 260 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_sh │ │ │ │ + 18158: 006cfcf5 260 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_sh │ │ │ │ 18159: 012e4f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 18160: 012e427e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 18161: 0121ab88 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxs │ │ │ │ 18162: 012e5fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 18163: 0120c7a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facge_d │ │ │ │ 18164: 011fc3c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddsh │ │ │ │ 18165: 005b4d79 88 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 18166: 0087d201 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ - 18167: 008880a9 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 18166: 0087d231 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 18167: 008880d9 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ 18168: 005fb8b9 70 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u16 │ │ │ │ - 18169: 007e4329 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 18169: 007e4359 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 18170: 012e5d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 18171: 012b21d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ 18172: 011eced4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subul │ │ │ │ - 18173: 0085a4c5 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 18173: 0085a4f5 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 18174: 00556605 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ 18175: 002fd5a5 2 FUNC GLOBAL DEFAULT 12 acpi_switch_to_modern_cphp │ │ │ │ - 18176: 00a5d720 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 18176: 00a5d750 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 18177: 0120c8a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facge_h │ │ │ │ 18178: 0117b108 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ 18179: 012b4154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_EVENT │ │ │ │ - 18180: 006b8959 132 FUNC GLOBAL DEFAULT 12 helper_mve_vst43w │ │ │ │ - 18181: 006cfecd 260 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_ss │ │ │ │ - 18182: 00833219 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 18180: 006b8989 132 FUNC GLOBAL DEFAULT 12 helper_mve_vst43w │ │ │ │ + 18181: 006cfefd 260 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_ss │ │ │ │ + 18182: 00833249 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 18183: 012b2d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 18184: 012aacb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 18185: 012b31c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ 18186: 0052cc61 212 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 18187: 012e5618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 18188: 0066d0dd 112 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i32 │ │ │ │ - 18189: 00863f41 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 18188: 0066d0e9 112 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i32 │ │ │ │ + 18189: 00863f71 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 18190: 012ad1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ - 18191: 006d2d29 94 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_b │ │ │ │ + 18191: 006d2d59 94 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_b │ │ │ │ 18192: 0059f3dd 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 18193: 012e4cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 18194: 012ad384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 18195: 012e4c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 18196: 006d4245 312 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_d │ │ │ │ + 18196: 006d4275 312 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_d │ │ │ │ 18197: 011ecd48 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subuw │ │ │ │ - 18198: 009b150c 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 18198: 009b153c 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ 18199: 011fc33c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddsw │ │ │ │ - 18200: 0084d9c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 18200: 0084d9f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 18201: 0120c824 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facge_s │ │ │ │ 18202: 002c6fe9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ 18203: 012a4e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 18204: 00588b85 132 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ - 18205: 006d3519 98 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_h │ │ │ │ + 18205: 006d3549 98 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_h │ │ │ │ 18206: 0055fa49 268 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 18207: 012e5f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 18208: 002c6de5 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 18209: 005cd01d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_le_mmu │ │ │ │ 18210: 012e530e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 18211: 012af3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 18212: 012b2150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ - 18213: 006d3161 138 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_h │ │ │ │ + 18213: 006d3191 138 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_h │ │ │ │ 18214: 012e3fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CHANGE_PROCESS_DSTATE │ │ │ │ 18215: 011e2894 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 18216: 012b4004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_SEND_REG_EVENT │ │ │ │ 18217: 012bb1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 18218: 00800159 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 18219: 0083d04d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 18218: 00800189 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 18219: 0083d07d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 18220: 012e5306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ - 18221: 006d9cdd 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_h │ │ │ │ - 18222: 006d3e79 118 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_s │ │ │ │ + 18221: 006d9d0d 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_h │ │ │ │ + 18222: 006d3ea9 118 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_s │ │ │ │ 18223: 005d0e55 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 18224: 012e5266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 18225: 012e536c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 18226: 004aa6c1 84 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ - 18227: 00706c8d 24 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ - 18228: 0078a201 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 18227: 00706cbd 24 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ + 18228: 0078a231 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 18229: 012b4bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 18230: 012e43b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ - 18231: 006d3a55 156 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_s │ │ │ │ + 18231: 006d3a85 156 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_s │ │ │ │ 18232: 012e3e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 18233: 006d9dad 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_s │ │ │ │ - 18234: 007295bd 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 18233: 006d9ddd 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_s │ │ │ │ + 18234: 007295ed 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 18235: 012b6a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 18236: 012bcb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 18237: 011ee608 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_blxns │ │ │ │ 18238: 012ad484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ 18239: 012b7cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_WRITE_EVENT │ │ │ │ - 18240: 0086fb4d 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 18240: 0086fb7d 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 18241: 012e4abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 18242: 012e44bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 18243: 012e5ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 18244: 007913b1 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 18244: 007913e1 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 18245: 002bcd45 162 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ - 18246: 007f2a6d 420 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 18246: 007f2a9d 420 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 18247: 012e3bcc 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ - 18248: 00723979 62 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 18249: 007fa711 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 18248: 007239a9 62 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ + 18249: 007fa741 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 18250: 012e43d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 18251: 0078d5b9 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 18251: 0078d5e9 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ 18252: 012e4386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ - 18253: 006d4cad 234 FUNC GLOBAL DEFAULT 12 helper_gvec_sudot_idx_4b │ │ │ │ + 18253: 006d4cdd 234 FUNC GLOBAL DEFAULT 12 helper_gvec_sudot_idx_4b │ │ │ │ 18254: 0055cfe5 88 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 18255: 0121a030 132 OBJECT GLOBAL DEFAULT 24 helper_info_bfcvt │ │ │ │ 18256: 012e4e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ 18257: 004d2acd 272 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_register_container │ │ │ │ - 18258: 008311d1 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 18259: 00874f51 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 18258: 00831201 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 18259: 00874f81 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 18260: 012e3fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 18261: 0121d560 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ 18262: 011fc2b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddub │ │ │ │ 18263: 01219e20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uitod │ │ │ │ - 18264: 0070d529 492 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 18265: 0083d10d 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 18266: 006cfdc9 260 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_uh │ │ │ │ - 18267: 0086a665 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 18264: 0070d559 492 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 18265: 0083d13d 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 18266: 006cfdf9 260 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_uh │ │ │ │ + 18267: 0086a695 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 18268: 005fb981 36 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u32 │ │ │ │ 18269: 01219f28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uitoh │ │ │ │ 18270: 01217564 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f16_to_f32 │ │ │ │ 18271: 012b0f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 18272: 012b079c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 18273: 011fc234 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadduh │ │ │ │ 18274: 012ac714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ - 18275: 0082aaf1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ - 18276: 00671821 48 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i64 │ │ │ │ - 18277: 00830675 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 18278: 00703add 880 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 18275: 0082ab21 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ + 18276: 0067182d 48 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i64 │ │ │ │ + 18277: 008306a5 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 18278: 00703b0d 880 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 18279: 012e5d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 18280: 012e3c1e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 18281: 00573ab5 24 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 18282: 0075decd 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 18282: 0075defd 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 18283: 012b85a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ - 18284: 006cffd1 260 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_us │ │ │ │ + 18284: 006d0001 260 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_us │ │ │ │ 18285: 005ba501 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 18286: 012b9414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 18287: 012bc328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 18288: 012e5cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_COMPLETE_DSTATE │ │ │ │ 18289: 012a5dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 18290: 012e4160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_NH_DSTATE │ │ │ │ 18291: 01219ea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uitos │ │ │ │ 18292: 012e610a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 18293: 012b0bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 18294: 012adde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ - 18295: 00856819 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 18295: 00856849 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 18296: 012e5c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 18297: 004abb8d 196 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 18298: 011fc1b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadduw │ │ │ │ 18299: 012e4e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_WRITE_DSTATE │ │ │ │ 18300: 012e5572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 18301: 005bad95 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 18302: 012e3d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 18303: 012ba5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_EVENT │ │ │ │ 18304: 012e4e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 18305: 00789cdd 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 18305: 00789d0d 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 18306: 00541e2d 42 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 18307: 012e3cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 18308: 012bd9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 18309: 012e52f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 18310: 008405e1 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ - 18311: 0082b4e9 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 18310: 00840611 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ + 18311: 0082b519 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 18312: 012a68e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ 18313: 012b2f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 18314: 012a9f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 18315: 012e59ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 18316: 012e4890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 18317: 012e479a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 18318: 004e71b9 120 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_unrealize │ │ │ │ 18319: 0029569d 80 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 18320: 012ac2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 18321: 0046db05 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 18322: 004475a9 74 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 18323: 003eaad9 124 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 18324: 00884c71 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 18324: 00884ca1 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 18325: 0117aef4 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 18326: 004f9f91 212 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 18327: 012e494c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 18328: 012e462c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ - 18329: 00720611 92 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ + 18329: 00720641 92 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 18330: 012e3f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 18331: 0074d951 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 18332: 007f29b5 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 18333: 00817dc9 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 18334: 00839735 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 18331: 0074d981 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 18332: 007f29e5 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 18333: 00817df9 220 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 18334: 00839765 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 18335: 011ddab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 18336: 012e48e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 18337: 00821a0d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 18337: 00821a3d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 18338: 012a8970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 18339: 012e5720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 18340: 012a6340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 18341: 0042b7b1 128 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ - 18342: 0066d215 152 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i64 │ │ │ │ + 18342: 0066d221 152 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i64 │ │ │ │ 18343: 012e6102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 18344: 012b07dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ 18345: 005a4629 252 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 18346: 012e61e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 18347: 012e3cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 18348: 00774b8d 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 18348: 00774bbd 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 18349: 012a5be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_PROCESS_COMPLETION_EVENT │ │ │ │ 18350: 0041be5d 60 FUNC GLOBAL DEFAULT 12 fp_port_enable │ │ │ │ 18351: 012e3e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ - 18352: 006b6789 116 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sw │ │ │ │ + 18352: 006b67b9 116 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sw │ │ │ │ 18353: 011e0ecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ 18354: 011e9fe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crc32c │ │ │ │ - 18355: 007c21c9 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 18355: 007c21f9 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 18356: 004fae85 344 FUNC GLOBAL DEFAULT 12 virtio_acpi_dsdt_add │ │ │ │ 18357: 012a88d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 18358: 012b56ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 18359: 00454301 12 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 18360: 012aece0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 18361: 011dd278 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 18362: 012e5c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 18363: 012b4554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 18364: 012e3ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 18365: 00805459 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 18365: 00805489 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 18366: 012b8cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 18367: 002b7a71 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ 18368: 005a9dbd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 18369: 012e533e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 18370: 0072b6cd 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 18371: 007123c9 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 18372: 007fb2c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ - 18373: 00825a25 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 18374: 007c2129 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 18370: 0072b6fd 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 18371: 007123f9 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 18372: 007fb2f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 18373: 00825a55 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 18374: 007c2159 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 18375: 012b3cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_IRQ_EVENT │ │ │ │ 18376: 012e56f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 18377: 002b6fb1 168 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 18378: 007fa405 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 18378: 007fa435 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 18379: 01205a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmlal_idx │ │ │ │ 18380: 012e40e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_DSTATE │ │ │ │ 18381: 012e51e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 18382: 012b9b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 18383: 007ee609 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 18383: 007ee639 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ 18384: 011ec400 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_rorl │ │ │ │ 18385: 0047d2bd 84 FUNC GLOBAL DEFAULT 12 omap_mmc_set_clk │ │ │ │ - 18386: 007fa225 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 18386: 007fa255 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 18387: 00664e31 104 FUNC GLOBAL DEFAULT 12 gen_neon_uqshl │ │ │ │ 18388: 005fb601 248 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat8 │ │ │ │ 18389: 012e5c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 18390: 012a56e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ 18391: 012e54a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_VALUE_DSTATE │ │ │ │ - 18392: 00a5d678 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 18393: 0087f5ed 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 18392: 00a5d6a8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 18393: 0087f61d 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 18394: 011ec484 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_rorq │ │ │ │ 18395: 002edd25 42 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 18396: 00394cbd 156 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 18397: 0029520d 260 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 18398: 005586d5 16 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 18399: 012e438a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 18400: 008369b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 18400: 008369e1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 18401: 012ba9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 18402: 007fb341 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 18402: 007fb371 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 18403: 012e4786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 18404: 012e4aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 18405: 00328ae5 8 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ - 18406: 009f4190 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ + 18406: 009f41c0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ 18407: 011ec37c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_rorw │ │ │ │ 18408: 00435ead 52 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ 18409: 003310a5 8 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ 18410: 0052be3d 16 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 18411: 0063ac91 420 FUNC GLOBAL DEFAULT 12 smmu_ptw │ │ │ │ 18412: 012b1e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 18413: 012bd154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 18414: 012e559c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 18415: 002b8c69 324 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 18416: 00331105 28 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 18417: 0117b340 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 18418: 0084b209 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 18418: 0084b239 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 18419: 004d57a5 48 FUNC GLOBAL DEFAULT 12 vfio_migration_active │ │ │ │ 18420: 012e5114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 18421: 0043a831 140 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_update │ │ │ │ 18422: 002e2235 164 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 18423: 012a55b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 18424: 012e5bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 18425: 012a67d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 18426: 005dcdb9 1004 FUNC GLOBAL DEFAULT 12 define_debug_regs │ │ │ │ 18427: 012e5ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ 18428: 01203adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb │ │ │ │ 18429: 012b3c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_WRITE_EVENT │ │ │ │ - 18430: 00842ab9 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 18431: 00a77bf4 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 18430: 00842ae9 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 18431: 00a77c24 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 18432: 004d36dd 428 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ 18433: 0121745c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f16_to_f64 │ │ │ │ 18434: 01203a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh │ │ │ │ - 18435: 007646b1 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 18435: 007646e1 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 18436: 012b2020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 18437: 008254fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 18437: 0082552d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 18438: 012e52ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 18439: 012e5a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 18440: 00853a99 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 18440: 00853ac9 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 18441: 00573dfd 54 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 18442: 012e3e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 18443: 012e4aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 18444: 012a9174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 18445: 012aed30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 18446: 00588ebd 12 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 18447: 012b8bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 18448: 012b9804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ - 18449: 006bf509 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhb │ │ │ │ + 18449: 006bf539 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhb │ │ │ │ 18450: 011f97ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfaddh │ │ │ │ - 18451: 007749dd 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 18451: 00774a0d 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 18452: 012e5288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 18453: 012e4e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 18454: 012aae88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 18455: 00818af1 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 18456: 00879f0d 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 18457: 007f60a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 18455: 00818b21 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 18456: 00879f3d 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 18457: 007f60d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 18458: 005610bd 20 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 18459: 006bf5dd 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhh │ │ │ │ - 18460: 006b67fd 114 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_uw │ │ │ │ + 18459: 006bf60d 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhh │ │ │ │ + 18460: 006b682d 114 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_uw │ │ │ │ 18461: 012039d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw │ │ │ │ - 18462: 0071e6e1 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 18463: 0084eb25 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 18462: 0071e711 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 18463: 0084eb55 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 18464: 01206188 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_idx_d │ │ │ │ 18465: 012e4b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 18466: 012b5e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 18467: 012ade74 1740 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 18468: 011f9768 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfadds │ │ │ │ 18469: 01176544 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 18470: 012bc84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 18471: 012e56e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ 18472: 01206290 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_idx_h │ │ │ │ - 18473: 007fda75 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 18473: 007fdaa5 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 18474: 012b12a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 18475: 012e6108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 18476: 0078a6c9 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ - 18477: 0084079d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ + 18476: 0078a6f9 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 18477: 008407cd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ 18478: 012aa6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ - 18479: 008238bd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 18479: 008238ed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 18480: 012bd264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ - 18481: 006bf6d5 236 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhw │ │ │ │ + 18481: 006bf705 236 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhw │ │ │ │ 18482: 0051a999 60 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 18483: 012e4406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 18484: 002b7059 168 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 18485: 012bb144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 18486: 012a7f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_VMID_EVENT │ │ │ │ 18487: 002d74f9 140 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 18488: 0081018d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 18488: 008101bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 18489: 011d169c 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ 18490: 0041e0bd 44 FUNC GLOBAL DEFAULT 12 world_free │ │ │ │ 18491: 012e4b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ 18492: 00664839 80 FUNC GLOBAL DEFAULT 12 gen_gvec_usra │ │ │ │ - 18493: 0087b8bd 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 18493: 0087b8ed 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 18494: 012e5a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ 18495: 0120620c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_idx_s │ │ │ │ 18496: 012aa240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 18497: 00730531 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 18498: 0085e171 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 18499: 0082c8c5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 18497: 00730561 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 18498: 0085e1a1 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 18499: 0082c8f5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 18500: 012a8d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 18501: 004ac659 576 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 18502: 00a77c20 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 18502: 00a77c50 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 18503: 012bd668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 18504: 012e5ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_INPUT_CHANGE_DSTATE │ │ │ │ 18505: 012b7a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 18506: 002a5ae5 6 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 18507: 00aa7890 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 18508: 012e5f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 18509: 00556431 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_initial │ │ │ │ - 18510: 006c17bd 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasb │ │ │ │ + 18510: 006c17ed 88 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasb │ │ │ │ 18511: 004884f1 120 FUNC GLOBAL DEFAULT 12 smbios_validate_table │ │ │ │ 18512: 00524751 148 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 18513: 011df8a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 18514: 012e3e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_INIT_STATE_DSTATE │ │ │ │ 18515: 0121766c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultoh_round_to_nearest │ │ │ │ 18516: 002c1881 208 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256h2 │ │ │ │ 18517: 012ad6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 18518: 012e4bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 18519: 012ae7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 18520: 012b552c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 18521: 0075e955 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ - 18522: 006c1815 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmlash │ │ │ │ + 18521: 0075e985 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 18522: 006c1845 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmlash │ │ │ │ 18523: 005170d9 16 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 18524: 005bdd65 160 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 18525: 007a4f6d 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 18525: 007a4f9d 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 18526: 00440e25 456 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 18527: 012bd88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 18528: 0117a3e0 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 18529: 00824539 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 18529: 00824569 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 18530: 012a7210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 18531: 012b4c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 18532: 012e40da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_EXPIRED_DSTATE │ │ │ │ 18533: 012abc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 18534: 0085a1bd 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 18534: 0085a1ed 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ 18535: 00455279 112 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 18536: 007e6b31 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 18537: 0084b869 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ - 18538: 006c1881 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasw │ │ │ │ + 18536: 007e6b61 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 18537: 0084b899 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 18538: 006c18b1 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasw │ │ │ │ 18539: 012ab0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 18540: 005044a1 292 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 18541: 012bf3d8 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 18542: 012e5cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 18543: 0084efc5 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 18543: 0084eff5 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 18544: 012e4da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 18545: 0087498d 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 18545: 008749bd 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 18546: 0053a43d 120 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 18547: 012e684e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ 18548: 005ccac5 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 18549: 012bb1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 18550: 0082f439 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ + 18550: 0082f469 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ 18551: 005c8405 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 18552: 012e3f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ 18553: 00438955 80 FUNC GLOBAL DEFAULT 12 bcm2835_otp_set_row │ │ │ │ - 18554: 007203a1 112 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ + 18554: 007203d1 112 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 18555: 012e4772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 18556: 00880b41 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 18556: 00880b71 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 18557: 012e5b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 18558: 007b4271 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 18559: 007d3291 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 18558: 007b42a1 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 18559: 007d32c1 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 18560: 012b9b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ - 18561: 007fb4a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 18562: 00749e79 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 18561: 007fb4d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 18562: 00749ea9 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 18563: 012bd080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 18564: 012e4472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ - 18565: 00733b59 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 18565: 00733b89 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 18566: 012a7270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ - 18567: 00733a09 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 18567: 00733a39 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 18568: 012e4f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 18569: 011db490 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 18570: 00805395 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 18570: 008053c5 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ 18571: 005aa7d5 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ - 18572: 007434ad 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 18572: 007434dd 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 18573: 005d14dd 34 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 18574: 012bd2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 18575: 00477d51 256 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ 18576: 0052e9ed 408 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 18577: 012ad874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 18578: 003fc719 300 FUNC GLOBAL DEFAULT 12 igb_core_post_load │ │ │ │ 18579: 012e5fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_TVAL_WRITE_DSTATE │ │ │ │ 18580: 0032e5d9 60 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 18581: 007f7b99 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 18581: 007f7bc9 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 18582: 0032e6cd 156 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 18583: 005f7ab9 104 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s16 │ │ │ │ 18584: 012e6378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 18585: 012e4f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ 18586: 005c0aad 224 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 18587: 012e62c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 18588: 012b2e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ @@ -18595,173 +18595,173 @@ │ │ │ │ 18591: 012e3fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ 18592: 0052042d 94 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 18593: 012a7c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_AER915_SEND_EVENT │ │ │ │ 18594: 012e54d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_DSTATE │ │ │ │ 18595: 012b4d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 18596: 012b66ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 18597: 012e5302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 18598: 0073b41d 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 18598: 0073b44d 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 18599: 0043b239 30 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 18600: 0051cdd9 22 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 18601: 005ce989 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_be │ │ │ │ 18602: 012ad7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 18603: 0085f901 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 18603: 0085f931 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 18604: 012e62ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 18605: 012b82f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 18606: 011df81c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 18607: 012e4b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 18608: 012e4af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 18609: 012e4d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ - 18610: 00849c91 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 18610: 00849cc1 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ 18611: 005ffe65 52 FUNC GLOBAL DEFAULT 12 helper_vfp_sltos_round_to_nearest │ │ │ │ - 18612: 0087f0d9 432 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 18612: 0087f109 432 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 18613: 0117af60 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 18614: 012e4474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 18615: 00293e29 24 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ 18616: 012e4cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 18617: 007ffa65 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 18617: 007ffa95 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ 18618: 012e41a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_IOVA_DSTATE │ │ │ │ - 18619: 00825485 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 18619: 008254b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 18620: 004d636d 812 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 18621: 012a69f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 18622: 002c94b9 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 18623: 005849c9 62 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 18624: 00729e11 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 18624: 00729e41 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 18625: 012e5124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 18626: 0044080d 228 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 18627: 012b9554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 18628: 012b22a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 18629: 012a5744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ 18630: 012ac124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 18631: 012b5b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 18632: 0075f389 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 18632: 0075f3b9 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 18633: 012e4e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 18634: 0076ca35 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 18634: 0076ca65 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 18635: 012ba958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ 18636: 005a9a8d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 18637: 008926d1 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 18638: 0084d81d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 18637: 00892701 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 18638: 0084d84d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 18639: 012e53b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 18640: 012ba294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 18641: 012e59f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 18642: 0087451d 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 18642: 0087454d 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 18643: 012ad8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 18644: 012a91b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 18645: 0084ca51 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 18645: 0084ca81 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 18646: 002b7101 168 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 18647: 012bd8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 18648: 006d8721 216 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_h │ │ │ │ - 18649: 008556d1 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 18648: 006d8751 216 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_h │ │ │ │ + 18649: 00855701 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 18650: 012bd0b0 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 18651: 012e6328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ 18652: 002fc149 400 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_checksum │ │ │ │ 18653: 012e4c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 18654: 00587735 190 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 18655: 012e4076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ 18656: 012bdaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 18657: 00888545 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 18657: 00888575 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 18658: 012a8138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 18659: 012e4b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ - 18660: 00785029 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 18661: 006b990d 152 FUNC GLOBAL DEFAULT 12 helper_mve_vandi │ │ │ │ - 18662: 006d87f9 216 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_s │ │ │ │ - 18663: 008555a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 18660: 00785059 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 18661: 006b993d 152 FUNC GLOBAL DEFAULT 12 helper_mve_vandi │ │ │ │ + 18662: 006d8829 216 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_s │ │ │ │ + 18663: 008555d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 18664: 012e570c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 18665: 00879b75 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 18665: 00879ba5 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ 18666: 005de249 108 FUNC GLOBAL DEFAULT 12 raw_write │ │ │ │ - 18667: 0085739d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ - 18668: 00789aed 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 18667: 008573cd 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 18668: 00789b1d 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 18669: 012e4ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 18670: 012e4ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 18671: 012ba164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 18672: 012e5c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ 18673: 011e8c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_shsubaddx │ │ │ │ - 18674: 00816fc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 18674: 00816ff9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 18675: 012e686c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 18676: 0083a069 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 18676: 0083a099 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 18677: 012e5b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 18678: 00861a91 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 18678: 00861ac1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 18679: 005f7f5d 44 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s32 │ │ │ │ 18680: 012e4c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 18681: 012b751c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 18682: 0084130d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 18682: 0084133d 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ 18683: 005c7c99 104 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 18684: 012e4ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 18685: 00890d65 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 18685: 00890d95 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 18686: 012e4aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 18687: 012e5ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 18688: 012b2e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 18689: 012e5e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 18690: 012a5634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 18691: 008254c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 18692: 00742785 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 18691: 008254f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 18692: 007427b5 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 18693: 00506bc9 192 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 18694: 0032838d 10 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 18695: 00850cc5 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 18695: 00850cf5 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 18696: 004782c5 128 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 18697: 012e4e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 18698: 012e5f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 18699: 012bdb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 18700: 012e51fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 18701: 008176ed 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 18702: 00780141 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 18701: 0081771d 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 18702: 00780171 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 18703: 0054d4ad 516 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ 18704: 012a77ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_RELOAD_EVENT │ │ │ │ - 18705: 006c74bd 114 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbb │ │ │ │ - 18706: 007c220d 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 18705: 006c74ed 114 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbb │ │ │ │ + 18706: 007c223d 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ 18707: 005b547d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 18708: 006bfb95 86 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarb │ │ │ │ - 18709: 007326dd 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 18708: 006bfbc5 86 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarb │ │ │ │ + 18709: 0073270d 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 18710: 00369069 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 18711: 0072eb15 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 18711: 0072eb45 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 18712: 012baba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 18713: 002ecb75 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 18714: 012e4e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 18715: 005d0e59 14 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 18716: 006c75a1 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbh │ │ │ │ - 18717: 008790a9 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ - 18718: 006bfbed 108 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarh │ │ │ │ - 18719: 007483b1 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 18716: 006c75d1 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbh │ │ │ │ + 18717: 008790d9 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 18718: 006bfc1d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarh │ │ │ │ + 18719: 007483e1 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 18720: 012e415a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_S12_VMID_DSTATE │ │ │ │ 18721: 002b6a41 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 18722: 012e40bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_OUT_DSTATE │ │ │ │ 18723: 004ad971 156 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 18724: 002d3189 18 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 18725: 012e5642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 18726: 012bd144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 18727: 012e6920 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 18728: 012e4a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 18729: 012b9814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 18730: 002b080d 4352 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 18731: 0070e6a5 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 18732: 006bfc59 108 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarw │ │ │ │ - 18733: 0086a7e5 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 18734: 00806d95 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 18731: 0070e6d5 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 18732: 006bfc89 108 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarw │ │ │ │ + 18733: 0086a815 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 18734: 00806dc5 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 18735: 012a70e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 18736: 012a5f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 18737: 0032bf1d 90 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 18738: 00765c2d 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 18738: 00765c5d 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ 18739: 005fab15 196 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_b │ │ │ │ - 18740: 00804c09 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 18740: 00804c39 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 18741: 005fae1d 338 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_d │ │ │ │ 18742: 012af4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 18743: 007d0a5d 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 18743: 007d0a8d 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 18744: 012e3c3c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 18745: 012aea00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 18746: 012e47c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 18747: 012177f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtoh_round_to_nearest │ │ │ │ 18748: 005fac99 196 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_h │ │ │ │ 18749: 012a4ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ 18750: 005b3979 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 18751: 011df798 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 18752: 002be8e5 84 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 18753: 012ab224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 18754: 012e5dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 18755: 00788d4d 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ - 18756: 006e0e5d 60 FUNC GLOBAL DEFAULT 12 helper_gvec_usmmla_b │ │ │ │ + 18755: 00788d7d 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 18756: 006e0e8d 60 FUNC GLOBAL DEFAULT 12 helper_gvec_usmmla_b │ │ │ │ 18757: 012e5162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 18758: 012e577c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 18759: 011f687c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlahb │ │ │ │ 18760: 003a150d 34 FUNC GLOBAL DEFAULT 12 gicv3_redist_update │ │ │ │ 18761: 012e5e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ 18762: 012e54cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_DSTATE │ │ │ │ 18763: 0052adf1 156 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ @@ -18773,108 +18773,108 @@ │ │ │ │ 18769: 005b3cc1 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ 18770: 011f67f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlahh │ │ │ │ 18771: 012e4ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 18772: 012e5f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ 18773: 005b3e35 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 18774: 012a87a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ 18775: 01202f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw_sg_uw │ │ │ │ - 18776: 007e5b31 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 18776: 007e5b61 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 18777: 005d2959 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ 18778: 012b677c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 18779: 012af6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 18780: 012b67dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_DISCONNECT_EVENT │ │ │ │ 18781: 012a6758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 18782: 0038eed9 132 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 18783: 012e633c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 18784: 012e4ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 18785: 012e4b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 18786: 012e5588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 18787: 00781189 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 18787: 007811b9 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 18788: 00639e71 140 FUNC GLOBAL DEFAULT 12 smmu_configs_inv_sid_range │ │ │ │ 18789: 005f1355 80 FUNC GLOBAL DEFAULT 12 vfp_get_fpsr │ │ │ │ 18790: 012bd124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 18791: 002ba57d 240 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 18792: 011f6774 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlahw │ │ │ │ 18793: 012bba0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 18794: 012b1f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 18795: 012e5018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ 18796: 011e3704 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 18797: 0072e565 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ - 18798: 006cddd5 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqh │ │ │ │ + 18797: 0072e595 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 18798: 006cde05 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqh │ │ │ │ 18799: 012a805c 188 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 18800: 005fef29 46 FUNC GLOBAL DEFAULT 12 vfp_clear_float_status_exc_flags │ │ │ │ 18801: 011854b0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 18802: 012e579e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 18803: 012b541c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 18804: 012e586e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 18805: 012e5608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 18806: 005f3e7d 42 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mulshw │ │ │ │ 18807: 0117aad8 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 18808: 012e475a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 18809: 012e43dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ - 18810: 00727fe5 5572 FUNC GLOBAL DEFAULT 12 do_common_semihosting │ │ │ │ + 18810: 00728015 5572 FUNC GLOBAL DEFAULT 12 do_common_semihosting │ │ │ │ 18811: 012b31d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 18812: 012b790c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 18813: 008867e9 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ - 18814: 006cdfcd 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqs │ │ │ │ + 18813: 00886819 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 18814: 006cdffd 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqs │ │ │ │ 18815: 012afd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 18816: 012b2870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 18817: 012a6998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 18818: 012e42f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 18819: 0055bc05 36 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 18820: 005b6aa1 100 FUNC GLOBAL DEFAULT 12 accel_pre_resume │ │ │ │ 18821: 0031a5bd 24 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635e │ │ │ │ 18822: 012a5584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 18823: 002be585 184 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ - 18824: 00720221 40 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ + 18824: 00720251 40 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ 18825: 0031a5d5 24 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635f │ │ │ │ - 18826: 0080e905 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 18826: 0080e935 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 18827: 012e5df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 18828: 012e447e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 18829: 012e442e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 18830: 012e5398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ 18831: 005f7f89 148 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s64 │ │ │ │ - 18832: 0086adb1 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 18832: 0086ade1 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 18833: 012e3c8a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 18834: 012aa68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 18835: 012b03fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 18836: 0053a7a9 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 18837: 012e51a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 18838: 005d7ba5 44 FUNC GLOBAL DEFAULT 12 arm_cpu_sve_finalize │ │ │ │ 18839: 012e3c40 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 18840: 005533f5 560 FUNC GLOBAL DEFAULT 12 multifd_send_sync_main │ │ │ │ 18841: 00338739 212 FUNC GLOBAL DEFAULT 12 cxl_interleave_ways_dec │ │ │ │ 18842: 0043567d 88 FUNC GLOBAL DEFAULT 12 nvme_ns_cleanup │ │ │ │ 18843: 011d9b58 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 18844: 012aada8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 18845: 012abb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 18846: 012acfb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ - 18847: 00a6fcc0 2048 OBJECT GLOBAL DEFAULT 14 expand_pred_b_data │ │ │ │ + 18847: 00a6fcf0 2048 OBJECT GLOBAL DEFAULT 14 expand_pred_b_data │ │ │ │ 18848: 012e3dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 18849: 012b081c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 18850: 012e6260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 18851: 0075cda9 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ - 18852: 006c2125 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsh │ │ │ │ + 18851: 0075cdd9 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 18852: 006c2155 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsh │ │ │ │ 18853: 003310ad 88 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 18854: 00738fa1 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 18855: 007304ed 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 18854: 00738fd1 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 18855: 0073051d 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ 18856: 002949b9 42 FUNC GLOBAL DEFAULT 12 target_big_endian │ │ │ │ - 18857: 0080ab61 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ - 18858: 0077fc19 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 18857: 0080ab91 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 18858: 0077fc49 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 18859: 012ac644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 18860: 012bd31c 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 18861: 012e3f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 18862: 0070fbf5 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 18862: 0070fc25 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 18863: 012e604e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ - 18864: 006c2205 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsw │ │ │ │ + 18864: 006c2235 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsw │ │ │ │ 18865: 0121d54c 20 OBJECT GLOBAL DEFAULT 24 nettle_rsa │ │ │ │ 18866: 002f4529 260 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 18867: 00816dad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 18867: 00816ddd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ 18868: 00535e6d 16 FUNC GLOBAL DEFAULT 12 qemu_force_shutdown_requested │ │ │ │ - 18869: 0085b541 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 18869: 0085b571 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 18870: 011e8d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhadd8 │ │ │ │ 18871: 012e62dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 18872: 011e7b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqrshr │ │ │ │ 18873: 002f47e5 192 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 18874: 005bcc89 134 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 18875: 012e57f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 18876: 012e627c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ @@ -18892,115 +18892,115 @@ │ │ │ │ 18888: 00586281 268 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 18889: 012b8864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 18890: 012b8324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 18891: 012e68de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 18892: 012e4016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ 18893: 00529a71 372 FUNC GLOBAL DEFAULT 12 cpu_address_space_destroy │ │ │ │ 18894: 00516025 220 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 18895: 0088a789 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 18895: 0088a7b9 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 18896: 002b5819 200 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 18897: 00838f15 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 18897: 00838f45 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ 18898: 0052007d 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 18899: 012bab60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 18900: 012bab30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 18901: 002f9401 796 FUNC GLOBAL DEFAULT 12 aml_touuid │ │ │ │ 18902: 012af6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 18903: 012e61a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 18904: 002b90f5 328 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 18905: 01185528 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 18906: 007e401d 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 18907: 00761581 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ - 18908: 0080ff9d 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 18909: 00827721 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 18906: 007e404d 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 18907: 007615b1 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 18908: 0080ffcd 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 18909: 00827751 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 18910: 012e4e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 18911: 012b9960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ 18912: 005c9fad 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 18913: 012e3d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 18914: 011dcb40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ - 18915: 007fb125 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 18915: 007fb155 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 18916: 012b4ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 18917: 0087b419 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ - 18918: 006bbda9 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsb │ │ │ │ + 18917: 0087b449 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 18918: 006bbdd9 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsb │ │ │ │ 18919: 012e5358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 18920: 00817401 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 18920: 00817431 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ 18921: 012a7d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_NH_ASID_EVENT │ │ │ │ 18922: 0052ce35 824 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 18923: 011d06a4 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 18924: 005ce791 246 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_be_mmu │ │ │ │ 18925: 0117ab5c 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 18926: 00814dd1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 18926: 00814e01 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 18927: 011df924 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 18928: 012e4a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 18929: 012a57f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ - 18930: 006bbe2d 156 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsh │ │ │ │ - 18931: 006f28cd 106 FUNC GLOBAL DEFAULT 12 armv7m_nvic_neg_prio_requested │ │ │ │ + 18930: 006bbe5d 156 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsh │ │ │ │ + 18931: 006f28fd 106 FUNC GLOBAL DEFAULT 12 armv7m_nvic_neg_prio_requested │ │ │ │ 18932: 005d139d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 18933: 012e4464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 18934: 012e6368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 18935: 012e4f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 18936: 006c22e1 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuh │ │ │ │ - 18937: 0086a9c9 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 18936: 006c2311 94 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuh │ │ │ │ + 18937: 0086a9f9 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 18938: 0051a899 68 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 18939: 002f567d 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 18940: 0036998d 96 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 18941: 005b6a3d 100 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ 18942: 002e8509 8 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 18943: 007faecd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 18944: 00891e05 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 18943: 007faefd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 18944: 00891e35 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 18945: 012aea90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 18946: 00883e21 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 18946: 00883e51 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 18947: 012bb444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 18948: 00732c35 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 18948: 00732c65 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 18949: 012e5656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 18950: 004abe2d 8 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 18951: 00335839 164 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 18952: 003e32f9 72 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 18953: 008387e1 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 18953: 00838811 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 18954: 012aff90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 18955: 012aec70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 18956: 006bbec9 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsw │ │ │ │ - 18957: 00732b25 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 18956: 006bbef9 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsw │ │ │ │ + 18957: 00732b55 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 18958: 012ae960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ 18959: 005899d1 64 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ 18960: 012bdbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ 18961: 00524211 20 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ - 18962: 006c8e55 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeb │ │ │ │ - 18963: 006c2341 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuw │ │ │ │ + 18962: 006c8e85 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeb │ │ │ │ + 18963: 006c2371 96 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuw │ │ │ │ 18964: 012e44c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ - 18965: 0076854d 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 18966: 006c8ec9 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeh │ │ │ │ - 18967: 00847985 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 18965: 0076857d 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 18966: 006c8ef9 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeh │ │ │ │ + 18967: 008479b5 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 18968: 003fc299 372 FUNC GLOBAL DEFAULT 12 igb_core_write │ │ │ │ 18969: 012aee80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ 18970: 002fdd91 84 FUNC GLOBAL DEFAULT 12 acpi_memory_ospm_status │ │ │ │ 18971: 012e5c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 18972: 002b8551 280 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ - 18973: 00720389 20 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ - 18974: 0085126d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_acpi_device_ost │ │ │ │ + 18973: 007203b9 20 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ + 18974: 0085129d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_acpi_device_ost │ │ │ │ 18975: 005ca921 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 18976: 012a6908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 18977: 007407c9 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 18977: 007407f9 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 18978: 012b6a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 18979: 012a98f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 18980: 0086fc5d 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 18980: 0086fc8d 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ 18981: 005c0b8d 172 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ - 18982: 00791185 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 18982: 007911b5 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 18983: 012e6848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 18984: 0085110d 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 18984: 0085113d 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 18985: 011ffb70 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminab │ │ │ │ 18986: 005f3e55 38 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mulslw │ │ │ │ 18987: 012e4c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 18988: 012a6968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ - 18989: 006c8f3d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgew │ │ │ │ + 18989: 006c8f6d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgew │ │ │ │ 18990: 012e47cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 18991: 012b9114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 18992: 012e6052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 18993: 0077fc91 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 18993: 0077fcc1 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 18994: 012b8ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 18995: 007f96e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 18995: 007f9715 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 18996: 012e62bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 18997: 005ba691 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 18998: 011ffaec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminah │ │ │ │ 18999: 012b668c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_EVENT │ │ │ │ 19000: 012e50c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 19001: 012e47ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 19002: 012be208 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ @@ -19009,194 +19009,194 @@ │ │ │ │ 19005: 012e5686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 19006: 012a5d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 19007: 012e49b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 19008: 012b6c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 19009: 011de064 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 19010: 00561d71 92 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 19011: 012e46a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 19012: 0086a7e9 92 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 19013: 0083b155 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 19012: 0086a819 92 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 19013: 0083b185 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 19014: 012b0e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 19015: 012b8494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 19016: 012e45d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 19017: 012e3e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 19018: 005baf31 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ 19019: 005ca761 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 19020: 012e3e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 19021: 005ffc2d 8 FUNC GLOBAL DEFAULT 12 helper_vfp_ultod │ │ │ │ - 19022: 006bbf5d 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlub │ │ │ │ + 19022: 006bbf8d 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlub │ │ │ │ 19023: 011ffa68 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminaw │ │ │ │ 19024: 011e23f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 19025: 012bc3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 19026: 0075e079 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 19026: 0075e0a9 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ 19027: 006003b5 36 FUNC GLOBAL DEFAULT 12 helper_vfp_ultoh │ │ │ │ 19028: 0052bea1 90 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 19029: 004d9379 6 FUNC GLOBAL DEFAULT 12 vfio_iommufd_cpr_unregister_container │ │ │ │ 19030: 012b6b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ - 19031: 006bbfe1 156 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluh │ │ │ │ + 19031: 006bc011 156 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluh │ │ │ │ 19032: 012b2940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ - 19033: 0070fef5 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 19033: 0070ff25 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 19034: 012e450a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 19035: 0033375d 124 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 19036: 012abac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ 19037: 005b3a45 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 19038: 012e4548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ 19039: 005ffff5 6 FUNC GLOBAL DEFAULT 12 helper_vfp_ultos │ │ │ │ - 19040: 0067e749 64 FUNC GLOBAL DEFAULT 12 gen_lookup_tb │ │ │ │ - 19041: 0075ac29 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 19040: 0067e789 64 FUNC GLOBAL DEFAULT 12 gen_lookup_tb │ │ │ │ + 19041: 0075ac59 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 19042: 012e4c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 19043: 00853075 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 19043: 008530a5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ 19044: 005b7db1 640 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 19045: 012e53f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_DSTATE │ │ │ │ 19046: 012a9aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 19047: 011dd92c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 19048: 012a8a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 19049: 012b2ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 19050: 012e551c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ 19051: 005b3d05 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 19052: 012e3d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ - 19053: 006bc07d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluw │ │ │ │ + 19053: 006bc0ad 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluw │ │ │ │ 19054: 005d1385 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ 19055: 011ef898 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpleh │ │ │ │ 19056: 005b3e99 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 19057: 012adbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 19058: 0088a575 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 19058: 0088a5a5 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 19059: 012bcf44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 19060: 012a9bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 19061: 012e6236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 19062: 012e5a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 19063: 012e57e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 19064: 0080e179 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 19064: 0080e1a9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ 19065: 012a782c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_RMV_READ_EVENT │ │ │ │ - 19066: 0085259d 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 19066: 008525cd 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 19067: 012ae710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ 19068: 0052cd35 78 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 19069: 005c14f1 168 FUNC GLOBAL DEFAULT 12 translator_ldl_end │ │ │ │ 19070: 011dd0ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 19071: 012e44b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 19072: 012a9ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 19073: 011ef814 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmples │ │ │ │ 19074: 012bc56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 19075: 005cb215 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 19076: 012b3edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_EVENT │ │ │ │ 19077: 012bbfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 19078: 008309e9 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 19078: 00830a19 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ 19079: 004dd175 40 FUNC GLOBAL DEFAULT 12 vfio_user_getfds │ │ │ │ - 19080: 00890445 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 19080: 00890475 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 19081: 012b774c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 19082: 008435a9 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 19082: 008435d9 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ 19083: 0065dd85 312 FUNC GLOBAL DEFAULT 12 aa32_max_features │ │ │ │ - 19084: 007fab85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 19084: 007fabb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 19085: 01179a34 980 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 19086: 012b2c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 19087: 012e5024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 19088: 012ac3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 19089: 002c3891 252 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 19090: 00860241 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 19090: 00860271 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 19091: 005cdab9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_le │ │ │ │ 19092: 012ba854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 19093: 012b4474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 19094: 007fb1d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 19094: 007fb209 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 19095: 012e4dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 19096: 002f7721 80 FUNC GLOBAL DEFAULT 12 aml_break │ │ │ │ 19097: 005d0f71 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 19098: 012ad184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 19099: 00303269 828 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 19100: 012e538c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 19101: 012e60f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 19102: 012e6166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 19103: 012aaed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 19104: 007823f1 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 19104: 00782421 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 19105: 012b1278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 19106: 007f69cd 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 19106: 007f69fd 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 19107: 005dc471 400 FUNC GLOBAL DEFAULT 12 arm_generate_debug_exceptions │ │ │ │ 19108: 012e603e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 19109: 0083ae2d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 19109: 0083ae5d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 19110: 00517931 124 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 19111: 00748f81 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 19111: 00748fb1 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 19112: 011e86a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_qadd8 │ │ │ │ 19113: 012b4454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 19114: 012e50d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 19115: 012a9f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 19116: 012e6174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 19117: 011fb7e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlsb │ │ │ │ 19118: 012bd508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 19119: 012b8804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 19120: 003eb949 72 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 19121: 012e4e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 19122: 012e3da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 19123: 003ed82d 92 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ 19124: 011fb760 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlsh │ │ │ │ 19125: 01216904 132 OBJECT GLOBAL DEFAULT 24 helper_info_vjcvt │ │ │ │ - 19126: 00850c89 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 19126: 00850cb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 19127: 0032695d 92 FUNC GLOBAL DEFAULT 12 ptimer_set_limit │ │ │ │ 19128: 012adce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 19129: 002c2edd 124 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 19130: 011e2b28 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 19131: 005b6cc9 236 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ 19132: 0052b875 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ - 19133: 006dc089 112 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_b │ │ │ │ + 19133: 006dc0b9 112 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_b │ │ │ │ 19134: 0051670d 308 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 19135: 012b528c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 19136: 006dc1d5 178 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_d │ │ │ │ - 19137: 0086f7b9 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 19136: 006dc205 178 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_d │ │ │ │ + 19137: 0086f7e9 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 19138: 012e4696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 19139: 012b64cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 19140: 00505e61 112 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 19141: 011fb6dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlsw │ │ │ │ 19142: 00665275 144 FUNC GLOBAL DEFAULT 12 gen_sqsub_bhs │ │ │ │ 19143: 012e57a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 19144: 00832875 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ - 19145: 006dc0f9 110 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_h │ │ │ │ + 19144: 008328a5 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 19145: 006dc129 110 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_h │ │ │ │ 19146: 005b2ec1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 19147: 007fa83d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 19148: 0076c0a1 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 19147: 007fa86d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 19148: 0076c0d1 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 19149: 012e61ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ 19150: 003ea679 148 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 19151: 012e5606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ - 19152: 0082fd91 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 19153: 00801b41 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 19152: 0082fdc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 19153: 00801b71 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 19154: 012b8d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 19155: 012e5f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 19156: 012a64f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 19157: 007816d9 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 19157: 00781709 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 19158: 002a5b7d 136 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 19159: 012b2450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ - 19160: 006dc169 108 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_s │ │ │ │ + 19160: 006dc199 108 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_s │ │ │ │ 19161: 012b3f7c 136 OBJECT GLOBAL DEFAULT 24 hw_tpm_trace_events │ │ │ │ 19162: 004d749d 668 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 19163: 007f68ad 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 19163: 007f68dd 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 19164: 012a4dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 19165: 012b757c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ - 19166: 00815d31 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 19166: 00815d61 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 19167: 012b86c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 19168: 012e3d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 19169: 00743479 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 19169: 007434a9 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 19170: 012e4600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 19171: 005569bd 148 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ 19172: 011e3260 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ 19173: 004d9381 160 FUNC GLOBAL DEFAULT 12 vfio_iommufd_cpr_register_device │ │ │ │ - 19174: 0082fe81 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 19174: 0082feb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 19175: 012e40fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_CPU_DSTATE │ │ │ │ 19176: 012e4238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 19177: 012e50ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 19178: 00554fc1 156 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 19179: 002ca5ed 74 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 19180: 003765ed 26 FUNC GLOBAL DEFAULT 12 soc_dma_reset │ │ │ │ 19181: 012b2100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 19182: 0033674d 408 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 19183: 012e5534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 19184: 012a785c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_FEATURES_READ_EVENT │ │ │ │ 19185: 01205d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfdot_idx │ │ │ │ 19186: 011e2c30 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ - 19187: 00669f71 116 FUNC GLOBAL DEFAULT 12 store_reg │ │ │ │ + 19187: 00669f7d 116 FUNC GLOBAL DEFAULT 12 store_reg │ │ │ │ 19188: 002e668d 98 FUNC GLOBAL DEFAULT 12 gdb_write_register │ │ │ │ - 19189: 007777f1 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 19189: 00777821 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 19190: 012bab00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 19191: 008a2cf1 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 19191: 008a2d21 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 19192: 012b5c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 19193: 0043f9bd 324 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 19194: 012e4b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 19195: 012e515e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 19196: 012e3d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 19197: 011f0708 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcs_scalarb │ │ │ │ 19198: 012e4990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_WRITE_DSTATE │ │ │ │ @@ -19207,674 +19207,674 @@ │ │ │ │ 19203: 0053176d 2476 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ 19204: 003f48e9 564 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_realize │ │ │ │ 19205: 011f0684 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcs_scalarh │ │ │ │ 19206: 011fb5d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshluh │ │ │ │ 19207: 005c6d9d 220 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 19208: 012e40a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_INVALID_REVISION_DSTATE │ │ │ │ 19209: 012b73dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ - 19210: 006e04cd 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sd │ │ │ │ + 19210: 006e04fd 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sd │ │ │ │ 19211: 012e56d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 19212: 0085b055 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 19212: 0085b085 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ 19213: 012a7eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_WRITE_GERRORN_EVENT │ │ │ │ - 19214: 00816cbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 19215: 008744e5 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 19216: 008380c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 19214: 00816ced 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 19215: 00874515 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 19216: 008380f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 19217: 012b9504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ - 19218: 006e06dd 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sh │ │ │ │ + 19218: 006e070d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sh │ │ │ │ 19219: 0043debd 54 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 19220: 012e510e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 19221: 007feb09 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 19222: 007fb035 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 19221: 007feb39 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 19222: 007fb065 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 19223: 012aec00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 19224: 012e4ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ 19225: 011f0600 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcs_scalarw │ │ │ │ - 19226: 00828651 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 19227: 0081c30d 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 19226: 00828681 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 19227: 0081c33d 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 19228: 012e5502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_DSTATE │ │ │ │ 19229: 011fb550 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshluw │ │ │ │ 19230: 00328e65 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 19231: 012e4db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 19232: 012e61ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ - 19233: 006e05d5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ss │ │ │ │ - 19234: 0070f545 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 19233: 006e0605 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ss │ │ │ │ + 19234: 0070f575 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 19235: 003caac5 6 FUNC GLOBAL DEFAULT 12 omap_clk_getrate │ │ │ │ 19236: 00589af9 1384 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 19237: 012e5eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_DSTATE │ │ │ │ 19238: 012e3f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 19239: 012e4a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 19240: 012b7a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 19241: 004474e1 200 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 19242: 0078a479 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ - 19243: 00819c7d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 19242: 0078a4a9 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ + 19243: 00819cad 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ 19244: 00598981 6 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 19245: 012e3d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ 19246: 00598989 44 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 19247: 012e507e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 19248: 012b2920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 19249: 00454229 96 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ 19250: 005989b5 108 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 19251: 002b5f11 184 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 19252: 012e55d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ 19253: 00598a21 112 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ 19254: 00598a91 116 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 19255: 00825ed5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 19255: 00825f05 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 19256: 012e5a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ 19257: 011556a4 48 OBJECT GLOBAL DEFAULT 21 tpm_tis_memory_ops │ │ │ │ 19258: 00598b05 120 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 19259: 012e4d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ 19260: 00598b7d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ 19261: 0059cbf9 12 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 19262: 00823d6d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 19262: 00823d9d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ 19263: 00598bf9 128 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 19264: 0044830d 372 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ 19265: 0059a6ad 106 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 19266: 012abb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 19267: 005596c9 288 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 19268: 00554d7d 580 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 19269: 012b0d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 19270: 002baac9 248 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ - 19271: 006b9319 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmvn │ │ │ │ + 19271: 006b9349 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmvn │ │ │ │ 19272: 0055d891 120 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ 19273: 005ca085 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 19274: 0083e1d1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 19274: 0083e201 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 19275: 012e60a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ - 19276: 006d1505 428 FUNC GLOBAL DEFAULT 12 helper_mrs_banked │ │ │ │ + 19276: 006d1535 428 FUNC GLOBAL DEFAULT 12 helper_mrs_banked │ │ │ │ 19277: 005b39d9 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 19278: 005f7855 42 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_u16 │ │ │ │ 19279: 011f8ea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd270h │ │ │ │ 19280: 012e3d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ - 19281: 00764891 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 19281: 007648c1 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 19282: 012e42d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ 19283: 005a8e09 14 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 19284: 012e42da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 19285: 0054cfb1 348 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 19286: 0050dd71 308 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 19287: 012e483a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 19288: 012e5af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_WRITE_DSTATE │ │ │ │ 19289: 00664439 120 FUNC GLOBAL DEFAULT 12 gen_gvec_sqdmulh_qc │ │ │ │ 19290: 0037ff21 168 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 19291: 012b8a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 19292: 012e4586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 19293: 007f957d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 19293: 007f95ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 19294: 004f4e29 244 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 19295: 012181c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltod │ │ │ │ 19296: 012e3f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 19297: 012b8c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 19298: 012a6da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 19299: 012b9f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 19300: 0084de29 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 19301: 00739925 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 19300: 0084de59 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 19301: 00739955 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ 19302: 011f8e20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd270s │ │ │ │ - 19303: 0085df2d 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 19304: 00870751 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 19303: 0085df5d 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 19304: 00870781 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 19305: 01217e28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltoh │ │ │ │ 19306: 012e3e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 19307: 007828c1 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 19307: 007828f1 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 19308: 012e5f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 19309: 0083fbf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 19309: 0083fc21 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 19310: 004403c9 168 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 19311: 012a6bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 19312: 007f164d 484 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 19313: 008766b5 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 19314: 008701b5 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 19312: 007f167d 484 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 19313: 008766e5 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 19314: 008701e5 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 19315: 012b8394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 19316: 012aadd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 19317: 008703e1 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ - 19318: 006c9a81 102 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsb │ │ │ │ + 19317: 00870411 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 19318: 006c9ab1 102 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsb │ │ │ │ 19319: 011da6ac 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 19320: 012b4fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 19321: 00822bb9 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 19321: 00822be9 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ 19322: 005a0239 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 19323: 005bc5e1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 19324: 012aa74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ 19325: 0041bb29 34 FUNC GLOBAL DEFAULT 12 desc_ring_set_ctrl │ │ │ │ 19326: 012184dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltos │ │ │ │ - 19327: 007835e9 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 19327: 00783619 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 19328: 012abb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 19329: 006e0551 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ud │ │ │ │ - 19330: 007fa171 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ - 19331: 006c9ae9 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsh │ │ │ │ + 19329: 006e0581 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ud │ │ │ │ + 19330: 007fa1a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 19331: 006c9b19 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsh │ │ │ │ 19332: 002e68e1 228 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 19333: 012bc7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 19334: 012e4922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 19335: 012e4032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 19336: 012b8d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 19337: 005f7755 42 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_u16 │ │ │ │ 19338: 012a9144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ - 19339: 006e0761 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_uh │ │ │ │ + 19339: 006e0791 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_uh │ │ │ │ 19340: 002d71ed 138 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 19341: 00328ec5 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 19342: 00813545 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 19342: 00813575 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 19343: 012e419c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_LOOKUP_HIT_DSTATE │ │ │ │ 19344: 012ace14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 19345: 003b0251 256 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 19346: 012b90c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 19347: 012e428e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ - 19348: 007f6aed 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 19348: 007f6b1d 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 19349: 002b9fe1 220 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 19350: 004aa4bd 96 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 19351: 007377b1 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ - 19352: 006e0659 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_us │ │ │ │ + 19351: 007377e1 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 19352: 006e0689 130 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_us │ │ │ │ 19353: 012e49fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 19354: 006c9b75 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsw │ │ │ │ - 19355: 0081d4dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 19354: 006c9ba5 136 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsw │ │ │ │ + 19355: 0081d50d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 19356: 012e470a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ 19357: 005b22bd 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 19358: 011dbe5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 19359: 012c1a74 4 OBJECT GLOBAL DEFAULT 25 smbios_table_cnt │ │ │ │ 19360: 012e5c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 19361: 0041bcd9 4 FUNC GLOBAL DEFAULT 12 fp_port_get_name │ │ │ │ 19362: 00561f45 1424 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ - 19363: 006c8255 94 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupb │ │ │ │ + 19363: 006c8285 94 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupb │ │ │ │ 19364: 002b5fc9 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 19365: 012b2df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 19366: 006fc4cd 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ - 19367: 00781f61 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 19366: 006fc4fd 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 19367: 00781f91 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 19368: 012bcc50 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_accelerator_trace_events_trace_events │ │ │ │ 19369: 012e4be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ - 19370: 006c82b5 128 FUNC GLOBAL DEFAULT 12 helper_mve_vdwduph │ │ │ │ + 19370: 006c82e5 128 FUNC GLOBAL DEFAULT 12 helper_mve_vdwduph │ │ │ │ 19371: 012e4a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 19372: 0086b221 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 19372: 0086b251 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 19373: 012e5d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 19374: 012bc758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 19375: 012e4778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 19376: 00661361 154 FUNC GLOBAL DEFAULT 12 gen_ushl_i32 │ │ │ │ 19377: 011db82c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 19378: 005d0f29 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 19379: 00742349 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 19379: 00742379 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ 19380: 00597fdd 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ - 19381: 006db8e9 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_b │ │ │ │ - 19382: 0089e129 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ - 19383: 009f418c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 19381: 006db919 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_b │ │ │ │ + 19382: 0089e159 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ + 19383: 009f41bc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 19384: 002eca6d 126 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ - 19385: 006dba31 146 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_d │ │ │ │ + 19385: 006dba61 146 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_d │ │ │ │ 19386: 012e3cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 19387: 012a6b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 19388: 0082ac71 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 19388: 0082aca1 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 19389: 012bb434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 19390: 008857f9 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 19391: 0088714d 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 19390: 00885829 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 19391: 0088717d 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 19392: 012e4750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 19393: 012bbe08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ - 19394: 006db959 104 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_h │ │ │ │ - 19395: 0086e8e9 180 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 19394: 006db989 104 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_h │ │ │ │ + 19395: 0086e919 180 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 19396: 012e58ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ - 19397: 006c8335 128 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupw │ │ │ │ - 19398: 0085bb81 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 19397: 006c8365 128 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupw │ │ │ │ + 19398: 0085bbb1 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 19399: 012e3fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 19400: 012e4340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 19401: 007fa621 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 19401: 007fa651 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 19402: 0117b248 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 19403: 012b2e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 19404: 00740691 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 19405: 00789725 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 19404: 007406c1 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 19405: 00789755 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 19406: 012b9be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 19407: 012ace04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 19408: 012ae570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ - 19409: 006db9c1 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_s │ │ │ │ + 19409: 006db9f1 112 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_s │ │ │ │ 19410: 0043d4d1 100 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ 19411: 0052e591 340 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 19412: 012e5eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 19413: 012e4824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ 19414: 012a9c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SOFT_RESET_EVENT │ │ │ │ 19415: 012b1fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 19416: 012aaf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 19417: 0055c80d 208 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 19418: 012b28c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 19419: 012e3d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 19420: 002a6759 224 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 19421: 005bc869 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 19422: 0089b439 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 19423: 008382e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 19422: 0089b469 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 19423: 00838311 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 19424: 0048f981 156 FUNC GLOBAL DEFAULT 12 ssi_get_cs │ │ │ │ 19425: 01208bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_b │ │ │ │ 19426: 012e4aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 19427: 00865a95 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 19427: 00865ac5 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 19428: 012bb500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 19429: 01208a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_d │ │ │ │ 19430: 012e4c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ - 19431: 006dd381 104 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_b │ │ │ │ + 19431: 006dd3b1 104 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_b │ │ │ │ 19432: 012e5314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 19433: 01210aa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512su0 │ │ │ │ 19434: 0117a898 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ 19435: 01208b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_h │ │ │ │ - 19436: 0080886d 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 19437: 00774a51 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 19436: 0080889d 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 19437: 00774a81 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ 19438: 01210a24 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512su1 │ │ │ │ - 19439: 0079a77d 240 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 19439: 0079a7ad 240 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 19440: 012a7420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 19441: 002b8099 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ 19442: 005af449 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 19443: 007a8105 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ - 19444: 0083ce81 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 19443: 007a8135 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 19444: 0083ceb1 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 19445: 012ab974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 19446: 0117a8e4 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 19447: 005d27c9 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 19448: 007d0161 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 19449: 007351c9 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ - 19450: 006dd5a9 104 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_h │ │ │ │ - 19451: 0070e651 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 19448: 007d0191 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 19449: 007351f9 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 19450: 006dd5d9 104 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_h │ │ │ │ + 19451: 0070e681 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 19452: 012b0c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 19453: 011dbdd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 19454: 012e4cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 19455: 012e3d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 19456: 012b68ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 19457: 01205ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xar_d │ │ │ │ 19458: 012e483c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 19459: 012a6290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 19460: 012bb86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 19461: 004c1d61 24 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 19462: 01208ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_s │ │ │ │ 19463: 012a8590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ 19464: 0052a7dd 128 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ 19465: 004d3361 224 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info │ │ │ │ - 19466: 00725efd 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 19466: 00725f2d 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 19467: 012e48bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 19468: 012e5174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 19469: 012e61b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 19470: 007be251 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 19470: 007be281 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 19471: 012b55cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 19472: 0050e69d 148 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 19473: 012b0e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 19474: 012b27e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 19475: 012e45ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 19476: 002afbc1 256 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 19477: 007adcbd 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 19478: 00887db5 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 19477: 007adced 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 19478: 00887de5 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 19479: 011db7a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 19480: 012adb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 19481: 005550d1 164 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 19482: 00879cc1 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 19482: 00879cf1 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ 19483: 002f6ebd 152 FUNC GLOBAL DEFAULT 12 aml_name │ │ │ │ - 19484: 00779265 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ - 19485: 008440b1 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 19484: 00779295 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 19485: 008440e1 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 19486: 0043b4e5 100 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ 19487: 005c9c29 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 19488: 012e599e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ 19489: 002e807d 16 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 19490: 012e3dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 19491: 012e5bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 19492: 012e43a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 19493: 012e5eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 19494: 012ab094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ - 19495: 006c76e1 268 FUNC GLOBAL DEFAULT 12 helper_mve_vshlc │ │ │ │ + 19495: 006c7711 268 FUNC GLOBAL DEFAULT 12 helper_mve_vshlc │ │ │ │ 19496: 012b6a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ 19497: 012097ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_clt0_b │ │ │ │ - 19498: 0081db09 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 19498: 0081db39 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 19499: 00444889 484 FUNC GLOBAL DEFAULT 12 pcie_sriov_register_device │ │ │ │ 19500: 003b5545 468 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 19501: 012e473e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 19502: 012bbe18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 19503: 012e516c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 19504: 012ade44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ 19505: 012e460c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_DSTATE │ │ │ │ 19506: 012e4b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_DSTATE │ │ │ │ 19507: 01209728 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_clt0_h │ │ │ │ 19508: 012e685c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 19509: 012a8f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 19510: 012b9a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 19511: 012a6250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 19512: 012aad08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ - 19513: 00825b8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 19513: 00825bbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ 19514: 005b2321 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 19515: 012e4ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 19516: 002caac9 696 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 19517: 012e3eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ - 19518: 006b3a35 6392 FUNC GLOBAL DEFAULT 12 arm_v7m_cpu_do_interrupt │ │ │ │ + 19518: 006b3a65 6392 FUNC GLOBAL DEFAULT 12 arm_v7m_cpu_do_interrupt │ │ │ │ 19519: 005ff905 92 FUNC GLOBAL DEFAULT 12 helper_vfp_toshd_round_to_zero │ │ │ │ 19520: 012e4a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 19521: 012abf34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ - 19522: 006fe9c1 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ - 19523: 008264e5 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 19522: 006fe9f1 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 19523: 00826515 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 19524: 012e455c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_MASTER_READ_DSTATE │ │ │ │ 19525: 002b607d 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ 19526: 002e6e51 2032 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 19527: 012ba928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ 19528: 005c9a79 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 19529: 0080d405 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 19530: 0084cc01 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 19529: 0080d435 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 19530: 0084cc31 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ 19531: 0044674d 256 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 19532: 012bb2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 19533: 011e2474 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 19534: 012b3d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_READ_EVENT │ │ │ │ 19535: 006614a5 158 FUNC GLOBAL DEFAULT 12 gen_ushl_i64 │ │ │ │ 19536: 012e45a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 19537: 0089bc45 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 19537: 0089bc75 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 19538: 012e3e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 19539: 007f6211 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 19539: 007f6241 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 19540: 002b8a81 244 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 19541: 0083ff39 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 19541: 0083ff69 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 19542: 012b84e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 19543: 002b8141 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 19544: 012e636e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 19545: 0081dca9 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 19545: 0081dcd9 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 19546: 012e4888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 19547: 012bbacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 19548: 012e495c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 19549: 005d2539 160 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ - 19550: 00825719 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 19550: 00825749 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 19551: 0043a2cd 124 FUNC GLOBAL DEFAULT 12 pcie_chassis_create │ │ │ │ 19552: 004ba321 452 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 19553: 012e52c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 19554: 0080ca7d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 19554: 0080caad 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 19555: 012e5b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 19556: 012e421c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 19557: 012afda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 19558: 012a8680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ 19559: 012e44e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 19560: 012e49e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 19561: 00828ea9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 19561: 00828ed9 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 19562: 012e48a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 19563: 012e4072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 19564: 004d6e99 376 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 19565: 012e42b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 19566: 012e5026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 19567: 00368ba1 372 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 19568: 012e618a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 19569: 0082308d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 19569: 008230bd 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 19570: 012af2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 19571: 012e4646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ 19572: 012e4174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_SUCCESS_DSTATE │ │ │ │ - 19573: 0081c6d1 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 19574: 0083d1c9 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 19573: 0081c701 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 19574: 0083d1f9 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 19575: 012ae770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 19576: 012a5874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 19577: 00436f2d 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 19578: 00846509 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 19579: 0086eae5 1252 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 19578: 00846539 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 19579: 0086eb15 1252 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 19580: 005bcb49 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 19581: 0072c335 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 19581: 0072c365 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 19582: 012b066c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 19583: 0087e329 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ - 19584: 006c7531 112 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovuntb │ │ │ │ + 19583: 0087e359 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 19584: 006c7561 112 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovuntb │ │ │ │ 19585: 0054b45d 160 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 19586: 002f5551 76 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 19587: 012e56c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 19588: 012b579c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 19589: 012b9754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 19590: 012b9cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ - 19591: 006c7641 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunth │ │ │ │ + 19591: 006c7671 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunth │ │ │ │ 19592: 012e56da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 19593: 012e61de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 19594: 012e48be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 19595: 012b0c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 19596: 012b9564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 19597: 007f6199 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 19597: 007f61c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 19598: 0058276d 164 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ 19599: 0041b735 168 FUNC GLOBAL DEFAULT 12 desc_set_buf │ │ │ │ - 19600: 007dfc21 612 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 19601: 00815e85 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 19600: 007dfc51 612 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 19601: 00815eb5 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 19602: 011dbd54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 19603: 012bb5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 19604: 012bb550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 19605: 012adc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 19606: 012ac6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 19607: 005d7e81 48 FUNC GLOBAL DEFAULT 12 arm_cpu_kvm_set_irq │ │ │ │ 19608: 012e4a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ - 19609: 0072e6d1 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 19610: 006bca49 212 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90b │ │ │ │ - 19611: 0089c4e1 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ + 19609: 0072e701 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 19610: 006bca79 212 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90b │ │ │ │ + 19611: 0089c511 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ 19612: 005b5e69 180 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 19613: 0045bf25 308 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 19614: 012e48c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 19615: 002c9a9d 78 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 19616: 012b6e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_WRMULTI_EVENT │ │ │ │ 19617: 011db724 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 19618: 004d9ec9 932 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 19619: 006cab25 248 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmah │ │ │ │ + 19619: 006cab55 248 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmah │ │ │ │ 19620: 005d6b65 76 FUNC GLOBAL DEFAULT 12 gt_cntfrq_period_ns │ │ │ │ - 19621: 007fa2d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 19621: 007fa309 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ 19622: 0041e04d 40 FUNC GLOBAL DEFAULT 12 world_do_cmd │ │ │ │ - 19623: 0075ea15 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ - 19624: 006bcb1d 248 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90h │ │ │ │ + 19623: 0075ea45 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 19624: 006bcb4d 248 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90h │ │ │ │ 19625: 012bcf24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_LIST_EVENT │ │ │ │ 19626: 002b8fe9 268 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 19627: 012e45ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ - 19628: 0086b399 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 19628: 0086b3c9 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ 19629: 0063a1f9 120 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_vmid │ │ │ │ 19630: 003381e9 32 FUNC GLOBAL DEFAULT 12 cxl_decoder_count_dec │ │ │ │ - 19631: 008863f9 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 19631: 00886429 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 19632: 0046dae9 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 19633: 012af880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 19634: 012b50cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 19635: 002f86c1 80 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 19636: 011e2bac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 19637: 006cac1d 244 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmas │ │ │ │ - 19638: 009b16b4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 19639: 0087fd95 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 19637: 006cac4d 244 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmas │ │ │ │ + 19638: 009b16e4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 19639: 0087fdc5 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 19640: 012b3764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_ENTER_RESET_EVENT │ │ │ │ 19641: 0041b7e1 4 FUNC GLOBAL DEFAULT 12 desc_ring_index │ │ │ │ 19642: 012b54cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 19643: 012a97a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ - 19644: 006bcc15 268 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90w │ │ │ │ + 19644: 006bcc45 268 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90w │ │ │ │ 19645: 012a8770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 19646: 012b3264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 19647: 012a9fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 19648: 012b79b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 19649: 012b32c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ - 19650: 008a2c41 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 19650: 008a2c71 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 19651: 012bb664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ - 19652: 0085b505 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 19652: 0085b535 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 19653: 004fe035 44 FUNC GLOBAL DEFAULT 12 xen_invalidate_map_cache_entry │ │ │ │ 19654: 012b6bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 19655: 012b2670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 19656: 012e5a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 19657: 012e3d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ - 19658: 006cad11 248 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmah │ │ │ │ + 19658: 006cad41 248 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmah │ │ │ │ 19659: 003892e9 104 FUNC GLOBAL DEFAULT 12 pmbus_data2direct_mode │ │ │ │ 19660: 012e421a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 19661: 011e191c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 19662: 0083b3ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 19663: 007fefe9 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 19662: 0083b3dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 19663: 007ff019 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 19664: 012ba8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 19665: 0117a5d4 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 19666: 012ac3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ - 19667: 00825c7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 19667: 00825cad 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 19668: 011e32e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 19669: 0037fefd 10 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ - 19670: 00854535 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ - 19671: 006cae09 244 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmas │ │ │ │ + 19670: 00854565 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 19671: 006cae39 244 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmas │ │ │ │ 19672: 012e4b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 19673: 012b06bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 19674: 002b81e9 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 19675: 011dab94 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 19676: 012e4f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 19677: 012e3f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 19678: 00819841 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 19678: 00819871 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 19679: 00585445 216 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 19680: 012a7430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 19681: 012e534c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 19682: 007f7c7d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 19682: 007f7cad 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 19683: 012e50b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 19684: 0076e511 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 19685: 00856cb1 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 19684: 0076e541 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 19685: 00856ce1 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 19686: 012a9704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 19687: 0081b535 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 19687: 0081b565 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ 19688: 002e651d 98 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 19689: 012a9b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 19690: 012b87a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ - 19691: 006c93a5 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtb │ │ │ │ + 19691: 006c93d5 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtb │ │ │ │ 19692: 0051cff1 68 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 19693: 012a8fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 19694: 00488569 76 FUNC GLOBAL DEFAULT 12 smbios_skip_table │ │ │ │ 19695: 012e3d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 19696: 012e4810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 19697: 0121b998 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 19698: 012e3d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 19699: 003ea531 168 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 19700: 012e4e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 19701: 008936c1 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 19701: 008936f1 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 19702: 012b2af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ 19703: 005b3a11 52 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 19704: 0078a7f5 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 19704: 0078a825 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 19705: 012e4898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ - 19706: 006c9419 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgth │ │ │ │ + 19706: 006c9449 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgth │ │ │ │ 19707: 002fd259 52 FUNC GLOBAL DEFAULT 12 acpi_gpe_reset │ │ │ │ - 19708: 00733cb1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 19709: 007fb19d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 19708: 00733ce1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 19709: 007fb1cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 19710: 012e54aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_DSTATE │ │ │ │ 19711: 012b2640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ - 19712: 00765449 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 19712: 00765479 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 19713: 00376505 230 FUNC GLOBAL DEFAULT 12 soc_dma_set_request │ │ │ │ 19714: 012e5548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 19715: 012aba24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ - 19716: 00890c55 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 19716: 00890c85 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 19717: 012b2d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 19718: 0087bdd5 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 19718: 0087be05 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ 19719: 00598451 648 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 19720: 012bdb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 19721: 012e5a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 19722: 012afa30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 19723: 0085fc0d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 19723: 0085fc3d 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 19724: 00664529 120 FUNC GLOBAL DEFAULT 12 gen_gvec_sqrdmlah_qc │ │ │ │ 19725: 00554649 28 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 19726: 00818ec5 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ - 19727: 006c948d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtw │ │ │ │ + 19726: 00818ef5 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 19727: 006c94bd 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtw │ │ │ │ 19728: 01213c28 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mul_u8 │ │ │ │ 19729: 002bf825 104 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 19730: 012e5884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 19731: 012e4a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 19732: 012e5860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 19733: 00815291 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 19733: 008152c1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 19734: 00508235 124 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 19735: 012a511c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 19736: 012b8fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 19737: 0052a911 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 19738: 012a6768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 19739: 012bacac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CVAL_WRITE_EVENT │ │ │ │ 19740: 012e619a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 19741: 0072c7b5 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 19741: 0072c7e5 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 19742: 00554c55 44 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 19743: 012e4fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ 19744: 005cb395 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 19745: 012e49c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 19746: 012bcd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 19747: 012e5e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 19748: 012a514c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 19749: 008a165d 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 19750: 0080f611 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 19749: 008a168d 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 19750: 0080f641 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 19751: 012aa7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 19752: 012b584c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 19753: 012e452a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 19754: 012a9bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 19755: 0087ff4d 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 19755: 0087ff7d 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ 19756: 00664ff1 68 FUNC GLOBAL DEFAULT 12 gen_neon_sqshlui │ │ │ │ - 19757: 00781ecd 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 19757: 00781efd 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 19758: 012e5bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 19759: 002b96ed 276 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 19760: 00542229 312 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 19761: 0041aecd 692 FUNC GLOBAL DEFAULT 12 rocker_event_mac_vlan_seen │ │ │ │ 19762: 012e3da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 19763: 012e5598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 19764: 0055f439 180 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 19765: 00a77c70 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 19765: 00a77ca0 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 19766: 012ba0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 19767: 012b674c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ 19768: 005a298d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 19769: 005493d9 292 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 19770: 012e689e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 19771: 0077f6b9 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 19771: 0077f6e9 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 19772: 012e4276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 19773: 012ab7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 19774: 007f7679 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 19774: 007f76a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ 19775: 012b12f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_PCIR_OFFSET_EVENT │ │ │ │ - 19776: 00829f45 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 19776: 00829f75 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ 19777: 012ac054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 19778: 0073355d 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 19778: 0073358d 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 19779: 012b041c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 19780: 012e4cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 19781: 0064d88d 12 FUNC GLOBAL DEFAULT 12 virt_is_acpi_enabled │ │ │ │ 19782: 0055d909 156 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 19783: 00892935 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 19783: 00892965 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 19784: 012b9ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 19785: 012b9920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 19786: 012c21e0 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 19787: 012b1c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 19788: 005bc1d5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ 19789: 011efaa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplth │ │ │ │ - 19790: 00733fd1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 19791: 00827b8d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 19790: 00734001 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 19791: 00827bbd 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 19792: 012e48ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 19793: 004abd4d 86 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 19794: 00443e59 192 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ - 19795: 0084e979 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 19795: 0084e9a9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 19796: 012e49a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 19797: 0074e041 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 19797: 0074e071 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 19798: 012b95d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 19799: 0117ac04 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 19800: 0088a6e5 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ - 19801: 008587e1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ - 19802: 007fc089 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 19800: 0088a715 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 19801: 00858811 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ + 19802: 007fc0b9 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 19803: 0117b354 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 19804: 011efa24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplts │ │ │ │ 19805: 012afa60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 19806: 012e3e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ - 19807: 00860cfd 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 19807: 00860d2d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 19808: 005e85d1 284 FUNC GLOBAL DEFAULT 12 sve_vqm1_for_el_sm │ │ │ │ 19809: 00500625 44 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 19810: 012b0d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ - 19811: 00782bb9 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 19812: 007fac39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 19811: 00782be9 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 19812: 007fac69 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 19813: 002f7611 172 FUNC GLOBAL DEFAULT 12 aml_index │ │ │ │ 19814: 012a8fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 19815: 012e5850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ - 19816: 00840a31 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 19816: 00840a61 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 19817: 012e4968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 19818: 012e4d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 19819: 012aebd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 19820: 012e52ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 19821: 012ada34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 19822: 012e4d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 19823: 003edc39 760 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ - 19824: 008a1745 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 19824: 008a1775 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ 19825: 006631c5 162 FUNC GLOBAL DEFAULT 12 gen_sqadd_d │ │ │ │ - 19826: 007834fd 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 19827: 007e3e99 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 19826: 0078352d 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 19827: 007e3ec9 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 19828: 012e3e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DONE_DSTATE │ │ │ │ 19829: 012b595c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 19830: 012a9fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ 19831: 012a5c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CLEANUP_STATE_EVENT │ │ │ │ - 19832: 00861679 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 19832: 008616a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ 19833: 005b533d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 19834: 012e490c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 19835: 012e6864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 19836: 00833a15 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 19836: 00833a45 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ 19837: 005cc9e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 19838: 012b2290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 19839: 012b4584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 19840: 012e4088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 19841: 00738dfd 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 19841: 00738e2d 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 19842: 012bc8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_GET_EVENT │ │ │ │ 19843: 012aaf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 19844: 012b4cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 19845: 00763fe1 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 19845: 00764011 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 19846: 00294349 188 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 19847: 012b0f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 19848: 012e4240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ - 19849: 00748401 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 19850: 007f9281 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 19849: 00748431 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 19850: 007f92b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 19851: 012e473a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ 19852: 003012fd 492 FUNC GLOBAL DEFAULT 12 build_pci_host_bridge_osc_method │ │ │ │ 19853: 005a9a05 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 19854: 0088e7c5 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 19854: 0088e7f5 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 19855: 012e4c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 19856: 00328829 104 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 19857: 012e49c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 19858: 012e4228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ 19859: 005af489 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ 19860: 005ce561 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_be │ │ │ │ - 19861: 00762a0d 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 19861: 00762a3d 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 19862: 012b44e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 19863: 012a9dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ 19864: 005b2c49 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 19865: 012e47b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 19866: 005ba369 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 19867: 012e5076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 19868: 0089ce0d 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ - 19869: 0075e7ad 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 19868: 0089ce3d 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ + 19869: 0075e7dd 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 19870: 012e504c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 19871: 012ba124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 19872: 012ba5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ 19873: 00522f71 160 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 19874: 004ab72d 140 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 19875: 012e4c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 19876: 011fdbfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminsb │ │ │ │ @@ -19884,175 +19884,175 @@ │ │ │ │ 19880: 012a6060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 19881: 012e5022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 19882: 011fdb78 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminsh │ │ │ │ 19883: 012e4df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 19884: 005babf5 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 19885: 002b612d 196 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ 19886: 0050336d 26 FUNC GLOBAL DEFAULT 12 AUD_remove_card │ │ │ │ - 19887: 0080316d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 19888: 0089d175 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 19887: 0080319d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 19888: 0089d1a5 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 19889: 012e4894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 19890: 008429f5 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 19890: 00842a25 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 19891: 0117b9d4 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ - 19892: 00807cb9 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 19893: 00804129 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 19892: 00807ce9 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 19893: 00804159 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 19894: 012e49e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 19895: 012e584e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ 19896: 002e80bd 856 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 19897: 00aa7958 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 19898: 002fd219 64 FUNC GLOBAL DEFAULT 12 acpi_gpe_init │ │ │ │ 19899: 0059dc69 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 19900: 00447cdd 88 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ 19901: 012e5506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_DSTATE │ │ │ │ 19902: 005ce351 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_be │ │ │ │ 19903: 002e86a5 268 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 19904: 00859225 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ - 19905: 0086cec5 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ - 19906: 006c3585 98 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavb │ │ │ │ - 19907: 00874af9 156 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 19904: 00859255 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ + 19905: 0086cef5 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 19906: 006c35b5 98 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavb │ │ │ │ + 19907: 00874b29 156 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 19908: 011fdaf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminsw │ │ │ │ 19909: 002a5521 256 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 19910: 012ae610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 19911: 00846d3d 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 19911: 00846d6d 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ 19912: 005c908d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 19913: 012b86a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ 19914: 012e4b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 19915: 011ddc44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ - 19916: 006c35e9 102 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavh │ │ │ │ + 19916: 006c3619 102 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavh │ │ │ │ 19917: 005983a9 52 FUNC GLOBAL DEFAULT 12 tcg_constant_vaddr │ │ │ │ 19918: 011f34ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_sb │ │ │ │ 19919: 012e43d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 19920: 012e4658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ - 19921: 0089b1cd 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ + 19921: 0089b1fd 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ 19922: 012ba8d4 68 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 19923: 012e4b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ 19924: 005a2575 440 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 19925: 00859ba5 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 19925: 00859bd5 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 19926: 012e4c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 19927: 012e474e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 19928: 011f3468 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_sh │ │ │ │ 19929: 012e5218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 19930: 002f37f1 144 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 19931: 012b9fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 19932: 0088bb31 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ - 19933: 00872609 76 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 19934: 0087a8d1 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 19932: 0088bb61 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 19933: 00872639 76 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 19934: 0087a901 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ 19935: 002fcc39 6 FUNC GLOBAL DEFAULT 12 acpi_table_len │ │ │ │ - 19936: 008929e1 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 19936: 00892a11 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 19937: 012e5f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 19938: 003ed8dd 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ 19939: 012b35a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_EVENT │ │ │ │ - 19940: 007fb3f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 19940: 007fb425 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 19941: 012aba84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 19942: 011dd404 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 19943: 0080c69d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 19944: 0089b7d1 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 19943: 0080c6cd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 19944: 0089b801 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 19945: 012e5c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 19946: 006c3651 102 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavw │ │ │ │ - 19947: 0083642d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 19948: 0087a221 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 19946: 006c3681 102 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavw │ │ │ │ + 19947: 0083645d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 19948: 0087a251 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 19949: 012aa5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 19950: 004dd325 72 FUNC GLOBAL DEFAULT 12 vfio_user_disable_posted_writes │ │ │ │ 19951: 012e45a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 19952: 012e4856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 19953: 0080cad1 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 19954: 007b4ad1 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 19953: 0080cb01 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 19954: 007b4b01 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 19955: 012e50ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 19956: 012b3d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_SET_FREQ_EVENT │ │ │ │ 19957: 012e5aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 19958: 011e9178 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhsub16 │ │ │ │ 19959: 00552a49 116 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 19960: 011f33e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_sw │ │ │ │ 19961: 012b4fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 19962: 00477fed 212 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ - 19963: 00795179 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 19963: 007951a9 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 19964: 012abaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 19965: 012e628e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 19966: 00550e39 108 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 19967: 012e5d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 19968: 008968d1 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 19969: 0081d20d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 19970: 007902b1 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 19968: 00896901 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 19969: 0081d23d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 19970: 007902e1 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 19971: 012b9244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 19972: 012e637e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 19973: 011fda70 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminub │ │ │ │ 19974: 004d6a4d 900 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ - 19975: 006bc111 96 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsb │ │ │ │ + 19975: 006bc141 96 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsb │ │ │ │ 19976: 012be224 4168 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 19977: 012b3dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_TIMER_TICK_EVENT │ │ │ │ 19978: 012e53de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_REQUEST_DSTATE │ │ │ │ 19979: 012e5bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 19980: 012e4fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 19981: 00852c09 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 19982: 008281b5 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 19981: 00852c39 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 19982: 008281e5 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 19983: 012e44d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 19984: 011f55ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsxb │ │ │ │ - 19985: 006bc171 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsh │ │ │ │ + 19985: 006bc1a1 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsh │ │ │ │ 19986: 011fd9ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminuh │ │ │ │ 19987: 00329561 78 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 19988: 007fcf01 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 19988: 007fcf31 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 19989: 002f8711 212 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 19990: 002b4871 180 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 19991: 012e4124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 19992: 011852f8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 19993: 012e50c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 19994: 0041be59 4 FUNC GLOBAL DEFAULT 12 fp_port_enabled │ │ │ │ 19995: 011f5568 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsxh │ │ │ │ 19996: 00555bc9 34 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 19997: 012a58e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ 19998: 012e5490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_RESET_DSTATE │ │ │ │ - 19999: 007f95b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 19999: 007f95e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ 20000: 012e62fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 20001: 007b8875 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 20002: 00834285 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 20001: 007b88a5 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 20002: 008342b5 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ 20003: 005c70c9 308 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ 20004: 0058f995 120 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 20005: 0087f289 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ - 20006: 006bc1f5 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsw │ │ │ │ + 20005: 0087f2b9 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 20006: 006bc225 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsw │ │ │ │ 20007: 0048fad9 4 FUNC GLOBAL DEFAULT 12 ssi_realize_and_unref │ │ │ │ 20008: 011fd968 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminuw │ │ │ │ 20009: 012e5d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 20010: 012e43b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 20011: 00895ac1 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 20011: 00895af1 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 20012: 012e3dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 20013: 012adae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 20014: 006d8dc5 142 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_d │ │ │ │ - 20015: 00733d79 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 20014: 006d8df5 142 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_d │ │ │ │ + 20015: 00733da9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 20016: 011f54e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsxw │ │ │ │ 20017: 005f764d 16 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdsl │ │ │ │ 20018: 011f3360 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_ub │ │ │ │ - 20019: 006d8cbd 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_h │ │ │ │ + 20019: 006d8ced 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_h │ │ │ │ 20020: 012e5326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 20021: 0077a969 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 20021: 0077a999 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 20022: 00619b59 80 FUNC GLOBAL DEFAULT 12 omap_mcbsp_i2s_attach │ │ │ │ 20023: 012ad6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 20024: 012aee20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 20025: 012e6082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 20026: 011f32dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_uh │ │ │ │ 20027: 004a61cd 148 FUNC GLOBAL DEFAULT 12 tpm_ppi_init │ │ │ │ 20028: 012aa0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 20029: 007fb4e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 20029: 007fb515 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 20030: 00456121 88 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 20031: 012abab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 20032: 012abd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 20033: 005f765d 24 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdsw │ │ │ │ 20034: 012e453c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 20035: 002c5f59 14 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 20036: 012a7410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 20037: 012b4c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ - 20038: 006d8d41 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_s │ │ │ │ + 20038: 006d8d71 132 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_s │ │ │ │ 20039: 002c6d65 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_num_planes │ │ │ │ 20040: 005856b9 212 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ 20041: 005b4cd9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ - 20042: 00875d0d 280 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 20042: 00875d3d 280 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 20043: 012afb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ 20044: 0052be4d 16 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 20045: 012e3ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 20046: 012b737c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ - 20047: 0085b4c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 20047: 0085b4f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 20048: 012b44a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 20049: 011f3258 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_uw │ │ │ │ 20050: 012e54e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_POST_LOAD_DSTATE │ │ │ │ 20051: 00336981 156 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 20052: 012bd014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_EVENT │ │ │ │ 20053: 0056dd41 2740 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 20054: 012e562c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ @@ -20065,628 +20065,628 @@ │ │ │ │ 20061: 012e50da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 20062: 012e3ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 20063: 00665601 100 FUNC GLOBAL DEFAULT 12 gen_gvec_shsub │ │ │ │ 20064: 011ec820 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxsb │ │ │ │ 20065: 012b2f90 244 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 20066: 012e423c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ 20067: 011f0b28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpleh │ │ │ │ - 20068: 0082a341 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 20068: 0082a371 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 20069: 012e5a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ - 20070: 007fd019 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ + 20070: 007fd049 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ 20071: 002c9af9 36 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 20072: 011eddc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_cp_reg │ │ │ │ 20073: 012bd628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 20074: 00806bb9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 20074: 00806be9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 20075: 00454ba1 116 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 20076: 005758d1 106 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 20077: 012e46e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 20078: 0082ec2d 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 20078: 0082ec5d 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 20079: 012d3b10 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 20080: 011eca30 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxsl │ │ │ │ 20081: 005d2e71 116 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 20082: 012e5252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 20083: 012e47ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 20084: 012e441a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 20085: 004ee80d 24 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ - 20086: 006bc279 96 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddub │ │ │ │ + 20086: 006bc2a9 96 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddub │ │ │ │ 20087: 002b6da9 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 20088: 012b43a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 20089: 007be491 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 20089: 007be4c1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 20090: 002c4175 68 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 20091: 012b546c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 20092: 0087715d 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 20093: 009b0fa4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 20092: 0087718d 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 20093: 009b0fd4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ 20094: 011f0aa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplew │ │ │ │ - 20095: 00879249 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 20096: 006bc2d9 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduh │ │ │ │ - 20097: 007648b1 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 20095: 00879279 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 20096: 006bc309 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduh │ │ │ │ + 20097: 007648e1 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 20098: 002b3f79 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 20099: 012e4f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 20100: 0055a10d 256 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 20101: 0088adf5 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 20101: 0088ae25 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 20102: 012b3184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 20103: 012b1434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 20104: 002bb8cd 276 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 20105: 002b6571 176 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 20106: 00421029 10 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 20107: 011ec928 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxsw │ │ │ │ 20108: 012aefb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ 20109: 012e54e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_MSG_TYPE_DSTATE │ │ │ │ 20110: 012c21d4 4 OBJECT GLOBAL DEFAULT 25 nb_prom_envs │ │ │ │ - 20111: 007068d9 180 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ + 20111: 00706909 180 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ 20112: 012e5ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_WRITE_DSTATE │ │ │ │ 20113: 012e54e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_DSTATE │ │ │ │ 20114: 012b8d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 20115: 012e3e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 20116: 002c534d 94 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 20117: 00516221 176 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 20118: 012ad494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 20119: 00877101 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 20120: 00712dd9 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 20119: 00877131 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 20120: 00712e09 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 20121: 012b33a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 20122: 012e5722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 20123: 012b8da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 20124: 004de995 136 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 20125: 012a78dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_EVENT │ │ │ │ - 20126: 006bc359 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduw │ │ │ │ + 20126: 006bc389 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduw │ │ │ │ 20127: 012b4dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 20128: 0053893d 200 FUNC GLOBAL DEFAULT 12 qemu_fdt_randomize_seeds │ │ │ │ 20129: 0053e4e5 328 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ - 20130: 006deac1 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_d │ │ │ │ - 20131: 0078e919 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 20130: 006deaf1 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_d │ │ │ │ + 20131: 0078e949 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 20132: 012e3c7d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ - 20133: 006d6345 116 FUNC GLOBAL DEFAULT 12 helper_gvec_ustoh │ │ │ │ + 20133: 006d6375 116 FUNC GLOBAL DEFAULT 12 helper_gvec_ustoh │ │ │ │ 20134: 012e4410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 20135: 012b2c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ - 20136: 006de8a1 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_h │ │ │ │ + 20136: 006de8d1 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_h │ │ │ │ 20137: 004e707d 164 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ - 20138: 006a9a31 2260 FUNC GLOBAL DEFAULT 12 disas_neon_shared │ │ │ │ + 20138: 006a9a65 2260 FUNC GLOBAL DEFAULT 12 disas_neon_shared │ │ │ │ 20139: 0050dea5 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ - 20140: 0075e929 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 20140: 0075e959 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 20141: 012e5b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 20142: 012ad744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 20143: 012a83a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ 20144: 0052a94d 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 20145: 007e8445 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 20145: 007e8475 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 20146: 0032d4bd 108 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 20147: 0075b7dd 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 20147: 0075b80d 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 20148: 00390df5 296 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 20149: 012e5052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 20150: 0050c319 248 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 20151: 0053a795 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 20152: 0120d58c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfadd │ │ │ │ 20153: 012b5a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 20154: 0083492d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ - 20155: 00701739 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 20156: 0084dba1 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 20154: 0083495d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 20155: 00701769 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ + 20156: 0084dbd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 20157: 012a6fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ - 20158: 006de9b1 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_s │ │ │ │ + 20158: 006de9e1 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_s │ │ │ │ 20159: 011e1370 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_be │ │ │ │ - 20160: 0084c329 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 20161: 0089ded1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ - 20162: 0080ad29 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 20160: 0084c359 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 20161: 0089df01 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ + 20162: 0080ad59 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 20163: 012b7c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_INPUT_CHANGE_EVENT │ │ │ │ 20164: 00369755 108 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 20165: 005b9d31 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 20166: 012abc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 20167: 00849da1 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 20167: 00849dd1 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 20168: 012e61ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 20169: 004acbc5 344 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 20170: 003910d5 328 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 20171: 003116ad 88 FUNC GLOBAL DEFAULT 12 wm8750_dac_commit │ │ │ │ 20172: 0117a718 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 20173: 0083b119 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ - 20174: 006fc10d 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 20173: 0083b149 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ + 20174: 006fc13d 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 20175: 012e48a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 20176: 012e5e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 20177: 012b8c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 20178: 012e4836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 20179: 012b2b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 20180: 012aab78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 20181: 011e19a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 20182: 0043bf35 228 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 20183: 011ec8a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxub │ │ │ │ 20184: 012e585e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 20185: 0041bd59 16 FUNC GLOBAL DEFAULT 12 fp_port_get_macaddr │ │ │ │ 20186: 002c6fa9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 20187: 007fb73d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 20187: 007fb76d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 20188: 012e435c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 20189: 012b5efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 20190: 012ba184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 20191: 0083f95d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 20191: 0083f98d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 20192: 012e3f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 20193: 005b9fdd 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ 20194: 011e8284 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssub16 │ │ │ │ - 20195: 00853e45 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 20196: 007e0fc1 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 20195: 00853e75 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 20196: 007e0ff1 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 20197: 012aa084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 20198: 011f5b98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlsldavhsw │ │ │ │ 20199: 002c0fe9 104 FUNC GLOBAL DEFAULT 12 helper_crc32 │ │ │ │ 20200: 012ba8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ - 20201: 0086bb1d 100 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 20201: 0086bb4d 100 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 20202: 0031a619 20 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q512jv │ │ │ │ 20203: 012b2970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 20204: 012ad764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 20205: 0085ae39 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 20205: 0085ae69 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 20206: 00506ead 116 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ 20207: 011ecab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxul │ │ │ │ 20208: 0031eb2d 164 FUNC GLOBAL DEFAULT 12 pl011_create │ │ │ │ - 20209: 0087ba65 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 20209: 0087ba95 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ 20210: 012e3cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_DSTATE │ │ │ │ 20211: 005c7841 22 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 20212: 006b9081 104 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32b │ │ │ │ - 20213: 0089b96d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 20214: 008006ad 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 20212: 006b90b1 104 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32b │ │ │ │ + 20213: 0089b99d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 20214: 008006dd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 20215: 002f6505 68 FUNC GLOBAL DEFAULT 12 free_aml_allocator │ │ │ │ 20216: 012e51f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 20217: 00455fed 308 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 20218: 012e564a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ 20219: 005897e5 100 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ - 20220: 006b90e9 104 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32h │ │ │ │ + 20220: 006b9119 104 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32h │ │ │ │ 20221: 011ec9ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxuw │ │ │ │ 20222: 012b598c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 20223: 00773871 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 20223: 007738a1 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 20224: 0117a9bc 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ 20225: 012e54ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_DSTATE │ │ │ │ 20226: 012e4170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_DECODE_CD_DSTATE │ │ │ │ - 20227: 007bb051 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 20227: 007bb081 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 20228: 005d2ee5 148 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 20229: 0087919d 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 20229: 008791cd 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 20230: 011dea30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 20231: 012e6080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 20232: 003fc6b5 100 FUNC GLOBAL DEFAULT 12 igb_core_pre_save │ │ │ │ 20233: 002f62ed 196 FUNC GLOBAL DEFAULT 12 build_append_gas │ │ │ │ 20234: 012ad584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 20235: 00741931 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 20235: 00741961 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 20236: 012e5e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 20237: 012e4440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 20238: 002f3989 348 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ - 20239: 00749299 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 20240: 007805f9 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 20241: 007325ed 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 20242: 0081810d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ - 20243: 007405a9 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 20239: 007492c9 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 20240: 00780629 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 20241: 0073261d 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 20242: 0081813d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 20243: 007405d9 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 20244: 00335725 108 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 20245: 012e3fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 20246: 00295099 240 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 20247: 012e42be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 20248: 012e4e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 20249: 012a6928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ - 20250: 00818a19 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 20251: 007808e9 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 20250: 00818a49 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 20251: 00780919 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 20252: 012a6380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 20253: 0081e4f5 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 20253: 0081e525 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 20254: 012af100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 20255: 012bc6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 20256: 0084c989 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 20256: 0084c9b9 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 20257: 005082b1 188 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 20258: 012b9b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 20259: 012e5866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ - 20260: 006ff4f5 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ + 20260: 006ff525 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ 20261: 012bd224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ 20262: 0032739d 70 FUNC GLOBAL DEFAULT 12 register_init_block32 │ │ │ │ - 20263: 0070e5e1 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 20263: 0070e611 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 20264: 012bc018 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_s390x_trace_events_trace_events │ │ │ │ 20265: 012e4428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ - 20266: 00702ed5 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 20266: 00702f05 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ 20267: 011f3678 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlui_sb │ │ │ │ - 20268: 008190cd 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 20268: 008190fd 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 20269: 012b0eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 20270: 012b8e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 20271: 00860f95 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 20271: 00860fc5 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 20272: 012baae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 20273: 012a779c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_READ_EVENT │ │ │ │ 20274: 012e40ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_IO_PORT_DSTATE │ │ │ │ 20275: 00418595 96 FUNC GLOBAL DEFAULT 12 vhost_net_set_vring_enable │ │ │ │ 20276: 0065b94d 264 FUNC GLOBAL DEFAULT 12 arm_cpu_gdb_write_register │ │ │ │ 20277: 012bb580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ 20278: 005b0111 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 20279: 012e5d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 20280: 011f35f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlui_sh │ │ │ │ 20281: 012a6490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 20282: 002bb611 6 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 20283: 002f3be5 172 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ 20284: 0048fb25 88 FUNC GLOBAL DEFAULT 12 ssi_create_bus │ │ │ │ - 20285: 00838179 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 20285: 008381a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 20286: 004acaa1 68 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 20287: 012bc62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 20288: 00886839 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ - 20289: 00814d15 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 20290: 0082d3e5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 20288: 00886869 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 20289: 00814d45 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 20290: 0082d415 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 20291: 011ede4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_cp_reg64 │ │ │ │ 20292: 012e4422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 20293: 00878f75 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 20293: 00878fa5 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 20294: 012e428a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 20295: 012e54a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_TIMER_TICK_DSTATE │ │ │ │ 20296: 012bca90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 20297: 0080a91d 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 20297: 0080a94d 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ 20298: 00326f65 320 FUNC GLOBAL DEFAULT 12 register_read │ │ │ │ - 20299: 007fa8f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 20300: 00708331 208 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ - 20301: 008307cd 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 20299: 007fa921 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 20300: 00708361 208 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ + 20301: 008307fd 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 20302: 011f3570 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlui_sw │ │ │ │ 20303: 004547f5 938 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 20304: 003a0b69 100 FUNC GLOBAL DEFAULT 12 gicv3_class_name │ │ │ │ - 20305: 006dbe9d 110 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_b │ │ │ │ + 20305: 006dbecd 110 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_b │ │ │ │ 20306: 0117b8f4 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 20307: 00738759 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 20307: 00738789 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 20308: 012b2960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 20309: 00550081 40 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 20310: 011dfd44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 20311: 0047bbe9 96 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ 20312: 012bc8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_GET_EVENT │ │ │ │ - 20313: 006dbfe9 158 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_d │ │ │ │ + 20313: 006dc019 158 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_d │ │ │ │ 20314: 012e46da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ 20315: 005c7635 58 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ - 20316: 006bc791 208 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270b │ │ │ │ + 20316: 006bc7c1 208 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270b │ │ │ │ 20317: 012ac4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 20318: 00537e29 152 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_u64 │ │ │ │ 20319: 005ecf4d 84 FUNC GLOBAL DEFAULT 12 round_down_to_parange_bit_size │ │ │ │ - 20320: 0070f5dd 488 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 20320: 0070f60d 488 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 20321: 002ce041 10 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ - 20322: 006dbf0d 108 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_h │ │ │ │ + 20322: 006dbf3d 108 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_h │ │ │ │ 20323: 012e4762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ - 20324: 006bc861 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270h │ │ │ │ + 20324: 006bc891 236 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270h │ │ │ │ 20325: 00502e19 104 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 20326: 002dc1ed 66 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 20327: 012a8880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 20328: 007321dd 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 20329: 008068c1 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 20328: 0073220d 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 20329: 008068f1 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 20330: 012b7ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 20331: 012e5e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 20332: 011de9ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 20333: 012b5e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 20334: 002f84a1 80 FUNC GLOBAL DEFAULT 12 aml_else │ │ │ │ 20335: 0117aaa8 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 20336: 004dd521 72 FUNC GLOBAL DEFAULT 12 vfio_user_set_handler │ │ │ │ 20337: 0036982d 72 FUNC GLOBAL DEFAULT 12 virtio_remove_resource │ │ │ │ 20338: 012e3c54 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_net_c │ │ │ │ - 20339: 006dbf79 112 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_s │ │ │ │ - 20340: 006cbe01 368 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180h │ │ │ │ + 20339: 006dbfa9 112 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_s │ │ │ │ + 20340: 006cbe31 368 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180h │ │ │ │ 20341: 00555aa9 34 FUNC GLOBAL DEFAULT 12 migrate_multifd │ │ │ │ 20342: 012e53f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_READ_DSTATE │ │ │ │ 20343: 00535a95 16 FUNC GLOBAL DEFAULT 12 runstate_get │ │ │ │ 20344: 012a6190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_WAIT_EVENT │ │ │ │ 20345: 00558e01 132 FUNC GLOBAL DEFAULT 12 postcopy_wake_shared │ │ │ │ - 20346: 006bc94d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270w │ │ │ │ + 20346: 006bc97d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270w │ │ │ │ 20347: 005b88c5 12 FUNC GLOBAL DEFAULT 12 helper_clz_i32 │ │ │ │ 20348: 012e4e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ 20349: 00664c39 48 FUNC GLOBAL DEFAULT 12 gen_gvec_mla │ │ │ │ 20350: 012a87d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 20351: 012e5736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ 20352: 012e431e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ - 20353: 006cbf71 344 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180s │ │ │ │ + 20353: 006cbfa1 344 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180s │ │ │ │ 20354: 012e454e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 20355: 007ef9e9 308 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 20356: 00789975 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 20355: 007efa19 308 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 20356: 007899a5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 20357: 012e5fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_IMASK_TOGGLE_DSTATE │ │ │ │ 20358: 012e6076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 20359: 012aff10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 20360: 011e8494 132 OBJECT GLOBAL DEFAULT 24 helper_info_uaddsubx │ │ │ │ 20361: 012e59a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 20362: 012e5d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 20363: 012e477c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 20364: 004ba4e5 236 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 20365: 00448551 96 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 20366: 012b9824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 20367: 0084975d 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ - 20368: 006d5139 154 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_2h │ │ │ │ + 20367: 0084978d 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 20368: 006d5169 154 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_2h │ │ │ │ 20369: 005cbd21 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 20370: 012a8780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 20371: 012e5efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_XVP_DSTATE │ │ │ │ 20372: 0045c155 228 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 20373: 00534ea5 348 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 20374: 00664c69 48 FUNC GLOBAL DEFAULT 12 gen_gvec_mls │ │ │ │ 20375: 012a8f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 20376: 012aac38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 20377: 012b0c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ 20378: 012e5822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_DSTATE │ │ │ │ - 20379: 00840b71 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 20379: 00840ba1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 20380: 0121d584 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_alg_map │ │ │ │ 20381: 012e5a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 20382: 00778ad1 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 20382: 00778b01 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ 20383: 005252d9 38 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 20384: 012aa988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 20385: 012ba214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ 20386: 005cd6d9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_le │ │ │ │ - 20387: 00872c85 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 20387: 00872cb5 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 20388: 00535329 696 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 20389: 0041810d 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 20390: 0084ee89 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 20390: 0084eeb9 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 20391: 011dd71c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 20392: 012b111c 52 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ - 20393: 0077fa41 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 20394: 007d0425 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 20395: 008138e9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 20393: 0077fa71 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 20394: 007d0455 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 20395: 00813919 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 20396: 0032d3ad 164 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 20397: 012bc408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 20398: 00a5d660 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 20398: 00a5d690 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 20399: 012b09ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 20400: 012b0cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 20401: 005030a5 120 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ - 20402: 00a6e990 117 OBJECT GLOBAL DEFAULT 14 rainier_bmc_fruid │ │ │ │ + 20402: 00a6e9c0 117 OBJECT GLOBAL DEFAULT 14 rainier_bmc_fruid │ │ │ │ 20403: 012e4a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 20404: 012b26a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 20405: 007434b9 100 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 20405: 007434e9 100 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 20406: 0053e235 26 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 20407: 012e47b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 20408: 003273e5 70 FUNC GLOBAL DEFAULT 12 register_init_block64 │ │ │ │ 20409: 005bc665 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 20410: 012a55c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 20411: 012e6322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 20412: 011dcedc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 20413: 0089a74d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 20414: 00780255 300 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 20413: 0089a77d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 20414: 00780285 300 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ 20415: 005aa52d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 20416: 0121d6d4 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 20417: 005ce675 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_be │ │ │ │ 20418: 01205948 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_bfmlsl_idx │ │ │ │ 20419: 0045409d 204 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 20420: 012ab9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 20421: 0083fca5 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ - 20422: 00819ac5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 20421: 0083fcd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 20422: 00819af5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ 20423: 004f00d9 44 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ 20424: 005237e1 172 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 20425: 012e49d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 20426: 012e53d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFT_RX_DSTATE │ │ │ │ 20427: 00aa14fc 52 OBJECT GLOBAL DEFAULT 21 vmstate_acpi_pcihp_pci_status │ │ │ │ 20428: 005d7f11 44 FUNC GLOBAL DEFAULT 12 hvf_arm_get_default_ipa_bit_size │ │ │ │ 20429: 012b3694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_OP_EVENT │ │ │ │ 20430: 012aeaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 20431: 012b68bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 20432: 012afcc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 20433: 012e6344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 20434: 007e0a89 244 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 20434: 007e0ab9 244 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 20435: 012b051c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 20436: 005cd4fd 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_le │ │ │ │ 20437: 012bdaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ - 20438: 0081eca1 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 20439: 00848089 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 20438: 0081ecd1 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 20439: 008480b9 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 20440: 012b1258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ - 20441: 0087d545 380 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 20441: 0087d575 380 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 20442: 004ee919 696 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 20443: 012d3ce8 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 20444: 012c21dc 4 OBJECT GLOBAL DEFAULT 25 old_param │ │ │ │ 20445: 002f91cd 44 FUNC GLOBAL DEFAULT 12 aml_dword_memory │ │ │ │ 20446: 012e49c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 20447: 012a7200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 20448: 0075df59 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 20448: 0075df89 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 20449: 012ae7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 20450: 012e444c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 20451: 012e3c39 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 20452: 00730799 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 20453: 0080e30d 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 20452: 007307c9 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 20453: 0080e33d 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 20454: 0117a148 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 20455: 0050ec11 184 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 20456: 0081fb95 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 20457: 006d4861 146 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_4b │ │ │ │ - 20458: 008658b1 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 20456: 0081fbc5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 20457: 006d4891 146 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_4b │ │ │ │ + 20458: 008658e1 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 20459: 012b9ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 20460: 012e632a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ - 20461: 0077904d 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 20462: 00865e61 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 20463: 008811e9 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 20461: 0077907d 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 20462: 00865e91 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 20463: 00881219 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 20464: 005479b9 148 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 20465: 012e444e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 20466: 003164a1 224 FUNC GLOBAL DEFAULT 12 pflash_cfi01_legacy_drive │ │ │ │ 20467: 012e52b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ - 20468: 0080eccd 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 20468: 0080ecfd 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 20469: 0043b5a1 46 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 20470: 012af120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 20471: 004abcc9 132 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 20472: 0081c151 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ - 20473: 006d4a41 160 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_4h │ │ │ │ + 20472: 0081c181 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 20473: 006d4a71 160 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_4h │ │ │ │ 20474: 011db61c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 20475: 012a7240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 20476: 006c9501 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarb │ │ │ │ - 20477: 0072e495 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 20476: 006c9531 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarb │ │ │ │ + 20477: 0072e4c5 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 20478: 012e579c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 20479: 00892fa5 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 20480: 0083b859 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 20479: 00892fd5 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 20480: 0083b889 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 20481: 012e4bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 20482: 012b41d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_EVENT │ │ │ │ 20483: 012e539e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 20484: 011de928 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 20485: 012e49ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ - 20486: 006c9571 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarh │ │ │ │ + 20486: 006c95a1 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarh │ │ │ │ 20487: 012e5094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ - 20488: 00791ad5 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 20488: 00791b05 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 20489: 012e5cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 20490: 012ae8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 20491: 00789ce1 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 20492: 00802785 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 20491: 00789d11 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 20492: 008027b5 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 20493: 012b729c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 20494: 00369589 292 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ - 20495: 0074135d 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 20496: 007e5985 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 20495: 0074138d 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 20496: 007e59b5 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 20497: 012e50a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 20498: 0087662d 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 20498: 0087665d 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 20499: 012bd638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 20500: 011e838c 132 OBJECT GLOBAL DEFAULT 24 helper_info_uadd8 │ │ │ │ 20501: 012a9904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 20502: 00586751 24 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 20503: 005b88e1 38 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 20504: 012ade14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 20505: 011e9c4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_bxj_trap │ │ │ │ 20506: 0117ac4c 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 20507: 012e5fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 20508: 00418505 104 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 20509: 00504429 120 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 20510: 012e4a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 20511: 00707e75 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ - 20512: 006c95e1 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarw │ │ │ │ + 20511: 00707ea5 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 20512: 006c9611 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarw │ │ │ │ 20513: 012e52a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 20514: 012e4dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 20515: 0081d2c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 20515: 0081d2f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 20516: 012e5318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ 20517: 005e8bc9 4 FUNC GLOBAL DEFAULT 12 arm_gt_hvtimer_cb │ │ │ │ - 20518: 00761ba9 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 20518: 00761bd9 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 20519: 012e5e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ - 20520: 0071f309 100 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ + 20520: 0071f339 100 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 20521: 012e3ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 20522: 012aa4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SLAVE_WRITE_EVENT │ │ │ │ 20523: 012e6834 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 20524: 012e5130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 20525: 0043e31d 376 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 20526: 005bc8e9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 20527: 012bc798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 20528: 012d3c74 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 20529: 012b2790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 20530: 00873b3d 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 20530: 00873b6d 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 20531: 012a97c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 20532: 006e7101 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 20532: 006e7131 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ 20533: 012b0a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 20534: 012a7c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STRONGARM_SSP_READ_UNDERRUN_EVENT │ │ │ │ 20535: 012e4f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 20536: 01212ba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_high_u16 │ │ │ │ 20537: 0058a349 84 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 20538: 012e5136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ - 20539: 00a6e8d0 4 OBJECT GLOBAL DEFAULT 14 fby35_bmc_fruid_len │ │ │ │ + 20539: 00a6e900 4 OBJECT GLOBAL DEFAULT 14 fby35_bmc_fruid_len │ │ │ │ 20540: 012e54c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_DSTATE │ │ │ │ - 20541: 008044d1 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 20541: 00804501 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 20542: 011f0894 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpne_scalarb │ │ │ │ 20543: 012e51d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 20544: 012e59cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ 20545: 002c0975 46 FUNC GLOBAL DEFAULT 12 helper_uqsubaddx │ │ │ │ 20546: 004d68d9 288 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ 20547: 005c9245 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ - 20548: 0073deb9 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 20548: 0073dee9 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 20549: 00446481 8 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 20550: 00503009 128 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 20551: 004fe009 44 FUNC GLOBAL DEFAULT 12 xen_mr_is_memory │ │ │ │ 20552: 011dc8ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ - 20553: 00890a9d 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 20554: 007809b9 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 20553: 00890acd 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 20554: 007809e9 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ 20555: 0052b72d 328 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 20556: 012b6e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SEND_WRITE_EVENT │ │ │ │ 20557: 012c1fcc 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 20558: 011f0810 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpne_scalarh │ │ │ │ 20559: 012e517e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 20560: 012b9874 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 20561: 012e4a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ - 20562: 00a5d588 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 20563: 00846c2d 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 20562: 00a5d5b8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 20563: 00846c5d 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 20564: 012ad8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 20565: 012ac2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ 20566: 0059f4b1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 20567: 0087a0a9 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 20567: 0087a0d9 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 20568: 012e6146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ 20569: 012e41b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_BLOCK_PTE_DSTATE │ │ │ │ - 20570: 0084db29 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 20570: 0084db59 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 20571: 00558d9d 100 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 20572: 012b5e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 20573: 012bc7f8 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 20574: 012e5372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 20575: 011db598 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 20576: 012b5bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 20577: 007626c5 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 20577: 007626f5 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 20578: 0037ff09 22 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 20579: 012b597c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 20580: 011f078c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpne_scalarw │ │ │ │ 20581: 012ac6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 20582: 004abda5 92 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 20583: 008743a1 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ - 20584: 0067ea81 164 FUNC GLOBAL DEFAULT 12 arm_translate_code │ │ │ │ + 20583: 008743d1 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 20584: 0067eac1 164 FUNC GLOBAL DEFAULT 12 arm_translate_code │ │ │ │ 20585: 012add94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 20586: 0075e809 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 20586: 0075e839 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 20587: 005362b5 548 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 20588: 012e617a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 20589: 012bb214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 20590: 012e4e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 20591: 012e58e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 20592: 012e45ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 20593: 003357f5 68 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 20594: 012b95f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 20595: 00a61e28 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 20595: 00a61e58 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 20596: 00435bf1 94 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 20597: 012ae990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ 20598: 012af690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 20599: 003ea5d9 160 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 20600: 012e535c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ 20601: 005b55bd 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 20602: 0041e151 184 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 20603: 002bb6c9 48 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 20604: 012e4294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 20605: 005f6ab9 20 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_setpsr_nz │ │ │ │ 20606: 011da6d4 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 20607: 012e4832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 20608: 006b6dd5 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_ud │ │ │ │ - 20609: 00739009 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 20608: 006b6e05 130 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_ud │ │ │ │ + 20609: 00739039 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 20610: 012e55b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 20611: 012e4e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 20612: 0085ca25 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ - 20613: 0073d96d 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 20614: 0084bd9d 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 20612: 0085ca55 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 20613: 0073d99d 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 20614: 0084bdcd 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 20615: 0043e089 92 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 20616: 012e61ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 20617: 012b6dcc 56 OBJECT GLOBAL DEFAULT 24 hw_vfio_user_trace_events │ │ │ │ 20618: 012e5928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 20619: 012135f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qdmulh_s16 │ │ │ │ 20620: 005d2359 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 20621: 0088d70d 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ - 20622: 00733af1 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 20621: 0088d73d 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 20622: 00733b21 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 20623: 002dc135 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 20624: 0074e355 32 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 20625: 0081c431 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 20624: 0074e385 32 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 20625: 0081c461 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 20626: 012bb6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ 20627: 005c89f5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 20628: 009b18cc 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 20629: 00880a19 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 20628: 009b18fc 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 20629: 00880a49 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 20630: 012e4d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 20631: 012b2d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 20632: 007f6301 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 20632: 007f6331 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 20633: 012a8a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ - 20634: 006d3449 206 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_h │ │ │ │ + 20634: 006d3479 206 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_h │ │ │ │ 20635: 012ba2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 20636: 0082404d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 20636: 0082407d 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 20637: 012bdafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 20638: 0054bff5 156 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 20639: 00813375 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 20639: 008133a5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 20640: 012e41ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 20641: 012e4b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 20642: 002b4039 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 20643: 012b29a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 20644: 012b77ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ 20645: 011dc828 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne32 │ │ │ │ - 20646: 006d3d81 246 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_s │ │ │ │ + 20646: 006d3db1 246 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_s │ │ │ │ 20647: 012e4820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 20648: 004fa8dd 412 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 20649: 002bcde9 708 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 20650: 0120e1ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_d │ │ │ │ 20651: 012e4ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 20652: 005411d9 264 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 20653: 012a85d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ - 20654: 00831131 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 20654: 00831161 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 20655: 0120e378 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_h │ │ │ │ 20656: 012b09ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 20657: 012bbf68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 20658: 0081d285 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 20658: 0081d2b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 20659: 012e4756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 20660: 012e5ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 20661: 012e4b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 20662: 0080bd19 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 20662: 0080bd49 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 20663: 012ad5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ 20664: 002e8415 244 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 20665: 012a9a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ 20666: 005caaf1 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ - 20667: 0079b5ed 800 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 20668: 0080549d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 20667: 0079b61d 800 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 20668: 008054cd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 20669: 012bcff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_EVENT │ │ │ │ 20670: 012a6200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 20671: 0043b68d 222 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 20672: 012a4c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 20673: 005bcbe9 160 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 20674: 0120e2f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_s │ │ │ │ 20675: 012e4eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 20676: 012b4574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 20677: 011e13f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_le │ │ │ │ 20678: 011ff648 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtt_hs │ │ │ │ 20679: 012b591c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 20680: 00831f91 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 20681: 007017f1 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 20680: 00831fc1 1528 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 20681: 00701821 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 20682: 012e5fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ 20683: 005c02e1 112 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 20684: 011ea300 132 OBJECT GLOBAL DEFAULT 24 helper_info_cpsr_write_eret │ │ │ │ 20685: 012b5a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 20686: 012b5f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 20687: 012a774c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_IN_EVENT │ │ │ │ 20688: 00571da5 180 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ @@ -20694,1188 +20694,1188 @@ │ │ │ │ 20690: 012b45c4 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 20691: 012af5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 20692: 012e5e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 20693: 002ff895 88 FUNC GLOBAL DEFAULT 12 nvdimm_acpi_plug_cb │ │ │ │ 20694: 012bbea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 20695: 002b6cf9 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ 20696: 0053eb35 120 FUNC GLOBAL DEFAULT 12 iommufd_change_process_capable │ │ │ │ - 20697: 007f6289 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 20697: 007f62b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 20698: 005b6be5 52 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 20699: 012e3e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 20700: 005174f5 32 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 20701: 0075ee4d 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 20701: 0075ee7d 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 20702: 012e683f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 20703: 012e4aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 20704: 003fc641 108 FUNC GLOBAL DEFAULT 12 igb_core_pci_uninit │ │ │ │ - 20705: 006cd855 174 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvh │ │ │ │ + 20705: 006cd885 174 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvh │ │ │ │ 20706: 002b3eb9 192 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 20707: 012e683d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 20708: 00876385 180 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 20708: 008763b5 180 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 20709: 012b766c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 20710: 012a8c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 20711: 00517381 76 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 20712: 01205084 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminp_d │ │ │ │ 20713: 012a8920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 20714: 012e4590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 20715: 005bd3b1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ 20716: 012133e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qdmulh_s32 │ │ │ │ 20717: 002bf8e1 148 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ 20718: 012d34f8 8 OBJECT GLOBAL DEFAULT 25 net_clients │ │ │ │ 20719: 005b85b9 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_restore │ │ │ │ 20720: 012e4388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ - 20721: 006d32b1 198 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_h │ │ │ │ + 20721: 006d32e1 198 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_h │ │ │ │ 20722: 0059ce09 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 20723: 002b5d6d 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 20724: 0038ae5d 192 FUNC GLOBAL DEFAULT 12 pmbus_receive8 │ │ │ │ 20725: 012e5dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ 20726: 0120518c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminp_h │ │ │ │ 20727: 005a1891 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 20728: 012b2f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 20729: 0081d465 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ - 20730: 006cd905 174 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvs │ │ │ │ + 20729: 0081d495 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 20730: 006cd935 174 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvs │ │ │ │ 20731: 012b8674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 20732: 012e68ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 20733: 012e3e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 20734: 00880721 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 20734: 00880751 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 20735: 011db514 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 20736: 0117b9c0 12 OBJECT GLOBAL DEFAULT 21 S390CpuPolarization_lookup │ │ │ │ 20737: 012b94b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ - 20738: 006d3bc1 218 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_s │ │ │ │ + 20738: 006d3bf1 218 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_s │ │ │ │ 20739: 012e4aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 20740: 00569e39 72 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 20741: 012a9cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 20742: 01205108 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminp_s │ │ │ │ 20743: 005d1c2d 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 20744: 0086fa05 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 20744: 0086fa35 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 20745: 005c81c9 192 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_be │ │ │ │ 20746: 0043a349 164 FUNC GLOBAL DEFAULT 12 pcie_chassis_add_slot │ │ │ │ 20747: 012a6450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 20748: 0043c751 272 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ - 20749: 00898c21 104 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ + 20749: 00898c51 104 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ 20750: 00664661 72 FUNC GLOBAL DEFAULT 12 gen_gvec_cle0 │ │ │ │ 20751: 002b2b5d 228 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 20752: 003403ad 180 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 20753: 012e3d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ 20754: 011ee710 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrintx_h │ │ │ │ - 20755: 00881105 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 20755: 00881135 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 20756: 012e4b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 20757: 012ac484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ - 20758: 00887df1 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 20758: 00887e21 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 20759: 012e5516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_RAISE_IRQ_DSTATE │ │ │ │ 20760: 012e6364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 20761: 00802a81 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 20761: 00802ab1 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 20762: 012b765c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ - 20763: 006cd9b5 174 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvh │ │ │ │ - 20764: 0078a4c9 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 20763: 006cd9e5 174 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvh │ │ │ │ + 20764: 0078a4f9 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 20765: 0043df55 50 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 20766: 007a47cd 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 20766: 007a47fd 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 20767: 012afb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 20768: 0120707c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mla_idx_d │ │ │ │ 20769: 005d138d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 20770: 007facb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 20770: 007face1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 20771: 0059fb6d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ 20772: 011ee68c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrintx_s │ │ │ │ 20773: 00302ef9 160 FUNC GLOBAL DEFAULT 12 build_hmat │ │ │ │ 20774: 01207184 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mla_idx_h │ │ │ │ - 20775: 006cda65 174 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvs │ │ │ │ + 20775: 006cda95 174 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvs │ │ │ │ 20776: 005c0ead 40 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 20777: 01179ed8 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 20778: 012e41ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 20779: 0117aaec 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 20780: 012e4374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 20781: 012e3fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 20782: 007ef495 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 20783: 0081e9d9 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 20782: 007ef4c5 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 20783: 0081ea09 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 20784: 012aaaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 20785: 01216b98 132 OBJECT GLOBAL DEFAULT 24 helper_info_rints_exact │ │ │ │ 20786: 012e5e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 20787: 007e61a1 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 20787: 007e61d1 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 20788: 012e5d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 20789: 004ed0cd 1480 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 20790: 01207100 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mla_idx_s │ │ │ │ 20791: 012e3dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 20792: 012e5298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 20793: 012e6252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 20794: 012b43c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ - 20795: 0083d289 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 20795: 0083d2b9 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 20796: 0032e671 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 20797: 012e59d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 20798: 012e4636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ - 20799: 0076bdc1 140 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 20799: 0076bdf1 140 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 20800: 012e4e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ 20801: 00520275 256 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 20802: 0066572d 100 FUNC GLOBAL DEFAULT 12 gen_gvec_urhadd │ │ │ │ 20803: 012a4c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 20804: 012e5e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 20805: 012b0b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 20806: 0054d979 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 20807: 012e3c5a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 20808: 00835059 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ - 20809: 00809bcd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 20808: 00835089 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 20809: 00809bfd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 20810: 005cde15 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_be_mmu │ │ │ │ - 20811: 00669de9 40 FUNC GLOBAL DEFAULT 12 load_reg_var │ │ │ │ + 20811: 00669df5 40 FUNC GLOBAL DEFAULT 12 load_reg_var │ │ │ │ 20812: 011dc7a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 20813: 005472f9 260 FUNC GLOBAL DEFAULT 12 cpr_get_fd_param │ │ │ │ 20814: 012e475e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 20815: 005bd42d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 20816: 005464e9 248 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 20817: 0074da3d 320 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 20817: 0074da6d 320 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 20818: 012b5aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 20819: 012e5b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 20820: 012b2080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 20821: 012e5fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 20822: 0050c0b1 616 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 20823: 00329839 372 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 20824: 012e51ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 20825: 00518b79 116 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 20826: 00746009 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 20826: 00746039 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 20827: 002f75b9 88 FUNC GLOBAL DEFAULT 12 aml_decrement │ │ │ │ 20828: 012e594c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ - 20829: 006b6e59 122 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_sw │ │ │ │ + 20829: 006b6e89 122 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_sw │ │ │ │ 20830: 012e4da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 20831: 012b2370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 20832: 012e5354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 20833: 0054b925 1152 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 20834: 00505a3d 30 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ 20835: 005ceb9d 196 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 20836: 012b3c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_RUN_EVENT │ │ │ │ - 20837: 0076e155 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 20838: 008455d5 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 20837: 0076e185 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 20838: 00845605 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 20839: 004ae079 1156 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ - 20840: 00826b45 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 20840: 00826b75 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 20841: 0117b924 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 20842: 012ae6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 20843: 0041de59 220 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 20844: 011e8200 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssub8 │ │ │ │ 20845: 005cfffd 80 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 20846: 003b5719 186 FUNC GLOBAL DEFAULT 12 cxl_extents_overlaps_dpa_range │ │ │ │ 20847: 012b501c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ - 20848: 00721d7d 108 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ + 20848: 00721dad 108 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 20849: 012bb624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 20850: 0043d7bd 156 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 20851: 0121d71c 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 20852: 012a9b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ - 20853: 006c8bad 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphib │ │ │ │ - 20854: 0084cdc1 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 20853: 006c8bdd 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphib │ │ │ │ + 20854: 0084cdf1 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 20855: 0117a598 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 20856: 012ba3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 20857: 00a77c58 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 20857: 00a77c88 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 20858: 01211474 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qzip8 │ │ │ │ 20859: 012e5e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 20860: 011f6c9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullt_scalarh │ │ │ │ 20861: 012e4bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 20862: 012ae930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ 20863: 012b672c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ 20864: 011f0ec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpltb │ │ │ │ 20865: 012e5892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_DSTATE │ │ │ │ - 20866: 0085b0cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ - 20867: 006c8c21 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphih │ │ │ │ + 20866: 0085b0fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 20867: 006c8c51 114 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphih │ │ │ │ 20868: 0058f8fd 28 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 20869: 012bb044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 20870: 011fab84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhb │ │ │ │ 20871: 012b9354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 20872: 012b2c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 20873: 0089bc55 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 20874: 007a9829 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 20873: 0089bc85 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 20874: 007a9859 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 20875: 011f0e40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplth │ │ │ │ 20876: 012e5dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ 20877: 002e8979 38 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 20878: 011fab00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhh │ │ │ │ 20879: 012e54d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_GET_OUT_DSTATE │ │ │ │ 20880: 012b56ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 20881: 012e5b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ - 20882: 006b5ba9 492 FUNC GLOBAL DEFAULT 12 helper_v7m_tt │ │ │ │ + 20882: 006b5bd9 492 FUNC GLOBAL DEFAULT 12 helper_v7m_tt │ │ │ │ 20883: 005a0325 60 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 20884: 012b4c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 20885: 012b91d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 20886: 011f6c18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullt_scalarw │ │ │ │ 20887: 012e5300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ 20888: 004d279d 40 FUNC GLOBAL DEFAULT 12 vfio_cpr_add_kvm_notifier │ │ │ │ - 20889: 0085b5f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 20889: 0085b625 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 20890: 012e5660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 20891: 012bb204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 20892: 012a7480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ - 20893: 006c8c95 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphiw │ │ │ │ + 20893: 006c8cc5 116 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphiw │ │ │ │ 20894: 012b4f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 20895: 012b14f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ 20896: 012ae800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ 20897: 012a68d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_WRONG_HEADER_EVENT │ │ │ │ 20898: 004f5739 52 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ 20899: 002fce0d 40 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_reset │ │ │ │ 20900: 0055d6bd 216 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 20901: 011f0dbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpltw │ │ │ │ 20902: 00571bad 284 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ - 20903: 006c56d9 152 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsb │ │ │ │ + 20903: 006c5709 152 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsb │ │ │ │ 20904: 0060040d 44 FUNC GLOBAL DEFAULT 12 helper_vfp_toulh_round_to_zero │ │ │ │ 20905: 0044b33d 80 FUNC GLOBAL DEFAULT 12 cxl_get_hb_cstate │ │ │ │ 20906: 003942c9 448 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 20907: 012e42d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 20908: 011faa7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhw │ │ │ │ 20909: 0057e1d9 460 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 20910: 0089a9a9 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 20910: 0089a9d9 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 20911: 012ba004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 20912: 012e5cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 20913: 0083018d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 20914: 00884b7d 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 20913: 008301bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 20914: 00884bad 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 20915: 012b93c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ - 20916: 00778fb1 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ - 20917: 006c5809 148 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsh │ │ │ │ + 20916: 00778fe1 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 20917: 006c5839 148 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsh │ │ │ │ 20918: 012e405a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ - 20919: 006b6ed5 122 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uh │ │ │ │ + 20919: 006b6f05 122 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uh │ │ │ │ 20920: 012e5236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 20921: 012a7510 300 OBJECT GLOBAL DEFAULT 24 hw_acpi_trace_events │ │ │ │ 20922: 005dfa05 36 FUNC GLOBAL DEFAULT 12 read_raw_cp_reg │ │ │ │ - 20923: 0074d1a1 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ + 20923: 0074d1d1 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ 20924: 0121d51c 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 20925: 012e598c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SEND_WRITE_DSTATE │ │ │ │ 20926: 0117a160 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 20927: 012b682c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 20928: 0050c83d 56 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 20929: 003ebd15 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 20930: 012b2340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ 20931: 012b3a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_EVENT │ │ │ │ 20932: 0059ff89 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ - 20933: 00720bf5 652 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ + 20933: 00720c25 652 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 20934: 012b4494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 20935: 00827711 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 20935: 00827741 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 20936: 012e3cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 20937: 0076b145 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 20938: 00811c45 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ - 20939: 006b6f51 120 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uw │ │ │ │ + 20937: 0076b175 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 20938: 00811c75 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 20939: 006b6f81 120 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uw │ │ │ │ 20940: 00555d05 192 FUNC GLOBAL DEFAULT 12 migrate_rdma_caps_check │ │ │ │ 20941: 002c6e25 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 20942: 00805a65 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 20942: 00805a95 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 20943: 0056f1a9 404 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 20944: 003382cd 424 FUNC GLOBAL DEFAULT 12 cxl_component_register_init_common │ │ │ │ 20945: 0059fbfd 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 20946: 012b3ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_EVENT │ │ │ │ 20947: 012e562e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 20948: 006b78c5 144 FUNC GLOBAL DEFAULT 12 helper_mve_vld40b │ │ │ │ + 20948: 006b78f5 144 FUNC GLOBAL DEFAULT 12 helper_mve_vld40b │ │ │ │ 20949: 012125fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_u16 │ │ │ │ - 20950: 0085ddb9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 20950: 0085dde9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 20951: 00569da9 44 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ - 20952: 006b70c5 120 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_ub │ │ │ │ + 20952: 006b70f5 120 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_ub │ │ │ │ 20953: 012b59fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 20954: 012e4702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 20955: 002a50f9 114 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 20956: 012e5d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 20957: 012bda3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 20958: 012e4a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ 20959: 005cd7d9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_le │ │ │ │ - 20960: 006b7b05 160 FUNC GLOBAL DEFAULT 12 helper_mve_vld40h │ │ │ │ - 20961: 00896a8d 212 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ + 20960: 006b7b35 160 FUNC GLOBAL DEFAULT 12 helper_mve_vld40h │ │ │ │ + 20961: 00896abd 212 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ 20962: 012a5b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ 20963: 01202ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrd_sg_ud │ │ │ │ 20964: 005cc9f5 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ - 20965: 006b713d 140 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uh │ │ │ │ + 20965: 006b716d 140 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uh │ │ │ │ 20966: 012e4742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 20967: 012aaa28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 20968: 012baad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 20969: 00390449 200 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 20970: 0055fe65 70 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 20971: 012ba034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ 20972: 01213ebc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_urshl_d │ │ │ │ - 20973: 008961f5 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 20973: 00896225 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 20974: 004ab9d9 356 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 20975: 012a9044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 20976: 012ba264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 20977: 012b5a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 20978: 0089de1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 20978: 0089de4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 20979: 012b0b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 20980: 01213fc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_urshl_h │ │ │ │ 20981: 012afed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 20982: 012bb82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 20983: 005c139d 160 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 20984: 0083b0a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 20984: 0083b0d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 20985: 005bd4ad 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 20986: 0033865d 220 FUNC GLOBAL DEFAULT 12 cxl_interleave_ways_enc │ │ │ │ 20987: 00536505 100 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ - 20988: 006b7d85 128 FUNC GLOBAL DEFAULT 12 helper_mve_vld40w │ │ │ │ + 20988: 006b7db5 128 FUNC GLOBAL DEFAULT 12 helper_mve_vld40w │ │ │ │ 20989: 012e5450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_RESET_DSTATE │ │ │ │ 20990: 012b1e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 20991: 00877e8d 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 20992: 007836d1 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ - 20993: 00886a61 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ - 20994: 006b71c9 118 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uw │ │ │ │ + 20991: 00877ebd 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 20992: 00783701 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 20993: 00886a91 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 20994: 006b71f9 118 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uw │ │ │ │ 20995: 012af970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 20996: 012e3d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 20997: 00516e9d 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ 20998: 01213f40 132 OBJECT GLOBAL DEFAULT 24 helper_info_sme2_urshl_s │ │ │ │ - 20999: 0083fce1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 20999: 0083fd11 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 21000: 00515fbd 32 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 21001: 0041b7e5 22 FUNC GLOBAL DEFAULT 12 desc_ring_set_base_addr │ │ │ │ - 21002: 006b7955 144 FUNC GLOBAL DEFAULT 12 helper_mve_vld41b │ │ │ │ + 21002: 006b7985 144 FUNC GLOBAL DEFAULT 12 helper_mve_vld41b │ │ │ │ 21003: 012b3574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_RX_EVENT │ │ │ │ 21004: 012b9364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 21005: 0087bda5 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 21005: 0087bdd5 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 21006: 012e5578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ - 21007: 006c5771 152 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltub │ │ │ │ + 21007: 006c57a1 152 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltub │ │ │ │ 21008: 0032cb71 216 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 21009: 002ca8bd 164 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 21010: 0085e531 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 21011: 00a77c10 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 21010: 0085e561 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 21011: 00a77c40 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ 21012: 012e4bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ - 21013: 006b7ba5 160 FUNC GLOBAL DEFAULT 12 helper_mve_vld41h │ │ │ │ + 21013: 006b7bd5 160 FUNC GLOBAL DEFAULT 12 helper_mve_vld41h │ │ │ │ 21014: 012a8700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ - 21015: 006c589d 148 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltuh │ │ │ │ + 21015: 006c58cd 148 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltuh │ │ │ │ 21016: 012a8d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ 21017: 005b593d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 21018: 0082ff71 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 21018: 0082ffa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ 21019: 01213700 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cnt_b │ │ │ │ - 21020: 007fa1ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 21021: 00849845 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 21020: 007fa1dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 21021: 00849875 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 21022: 004fe08d 44 FUNC GLOBAL DEFAULT 12 xen_map_cache │ │ │ │ 21023: 012a4d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 21024: 012a789c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_EVENT │ │ │ │ 21025: 0121157c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_zip8 │ │ │ │ - 21026: 006df915 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_b │ │ │ │ + 21026: 006df945 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_b │ │ │ │ 21027: 012b65fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 21028: 012e6144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ - 21029: 006d02e9 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_hs │ │ │ │ + 21029: 006d0319 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_hs │ │ │ │ 21030: 0054d6b1 36 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 21031: 012aecf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ - 21032: 006ba3b9 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsb │ │ │ │ + 21032: 006ba3e9 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsb │ │ │ │ 21033: 012b9c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ 21034: 00306c31 4 FUNC GLOBAL DEFAULT 12 acpi_get_i386_pci_host │ │ │ │ - 21035: 0087e819 108 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 21035: 0087e849 108 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 21036: 012e5a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ - 21037: 006b7e05 132 FUNC GLOBAL DEFAULT 12 helper_mve_vld41w │ │ │ │ - 21038: 006dfa11 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_h │ │ │ │ + 21037: 006b7e35 132 FUNC GLOBAL DEFAULT 12 helper_mve_vld41w │ │ │ │ + 21038: 006dfa41 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_h │ │ │ │ 21039: 012a6530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 21040: 0117b618 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 21041: 00519411 24 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ - 21042: 006ba429 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsh │ │ │ │ + 21042: 006ba459 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsh │ │ │ │ 21043: 00336635 96 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 21044: 012af990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ 21045: 0052bbcd 64 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ 21046: 00376351 436 FUNC GLOBAL DEFAULT 12 soc_dma_ch_update │ │ │ │ - 21047: 0076b921 564 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 21047: 0076b951 564 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 21048: 012e3f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 21049: 012a7e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_UNHANDLED_CMD_EVENT │ │ │ │ 21050: 012e5206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 21051: 012124f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_u32 │ │ │ │ 21052: 012ab1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 21053: 012acfe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 21054: 012b2130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 21055: 00561a55 44 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ - 21056: 006dfb0d 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_s │ │ │ │ + 21056: 006dfb3d 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_s │ │ │ │ 21057: 002b27b9 252 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ - 21058: 006b79e5 144 FUNC GLOBAL DEFAULT 12 helper_mve_vld42b │ │ │ │ + 21058: 006b7a15 144 FUNC GLOBAL DEFAULT 12 helper_mve_vld42b │ │ │ │ 21059: 012ba174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 21060: 005f3f2d 30 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_macsw │ │ │ │ 21061: 012e50fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ 21062: 01209ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_b │ │ │ │ - 21063: 0087707d 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ - 21064: 006ba49d 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsw │ │ │ │ + 21063: 008770ad 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 21064: 006ba4cd 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsw │ │ │ │ 21065: 01209d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_d │ │ │ │ 21066: 005c4999 28 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 21067: 005326b5 204 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ - 21068: 006b7c45 160 FUNC GLOBAL DEFAULT 12 helper_mve_vld42h │ │ │ │ + 21068: 006b7c75 160 FUNC GLOBAL DEFAULT 12 helper_mve_vld42h │ │ │ │ 21069: 012aeae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 21070: 007f678d 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 21070: 007f67bd 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 21071: 00546d15 176 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 21072: 01209e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_h │ │ │ │ 21073: 012e4314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 21074: 012e42e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 21075: 012a6b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 21076: 012a9d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 21077: 00aa7840 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 21078: 012b3784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_READ_EVENT │ │ │ │ 21079: 012b9304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 21080: 012aab88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 21081: 012b743c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 21082: 007b8ba9 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 21082: 007b8bd9 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 21083: 012ac514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 21084: 012e5212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ 21085: 0052e83d 432 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 21086: 0056d549 30 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 21087: 007ffb29 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 21088: 00799f25 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ - 21089: 006ca589 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfabdh │ │ │ │ + 21087: 007ffb59 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 21088: 00799f55 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 21089: 006ca5b9 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfabdh │ │ │ │ 21090: 0032da01 160 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ - 21091: 006b7e89 128 FUNC GLOBAL DEFAULT 12 helper_mve_vld42w │ │ │ │ + 21091: 006b7eb9 128 FUNC GLOBAL DEFAULT 12 helper_mve_vld42w │ │ │ │ 21092: 01209ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_s │ │ │ │ 21093: 01176934 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ - 21094: 00865a75 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 21095: 00881a61 288 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 21094: 00865aa5 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 21095: 00881a91 288 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 21096: 0046dad1 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ - 21097: 00840065 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 21097: 00840095 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 21098: 005bf9c5 92 FUNC GLOBAL DEFAULT 12 qemu_tcg_mttcg_enabled │ │ │ │ 21099: 0121d938 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 21100: 012a97b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 21101: 0029311d 36 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 21102: 012e5680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 21103: 0117b2d8 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 21104: 012e4ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 21105: 012a95a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ 21106: 0051b6e9 86 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ 21107: 012aff30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_IRQ_EVENT │ │ │ │ - 21108: 007fa47d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 21108: 007fa4ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 21109: 012aac58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ 21110: 002e8969 14 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 21111: 00516fb9 28 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 21112: 012e41a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_VMID_DSTATE │ │ │ │ 21113: 012b0e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ - 21114: 008795a9 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 21114: 008795d9 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 21115: 012b4fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 21116: 0114ce10 52 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ - 21117: 006ca67d 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfabds │ │ │ │ + 21117: 006ca6ad 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfabds │ │ │ │ 21118: 012e52c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 21119: 012b9f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 21120: 012ac724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 21121: 0072a2d9 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 21121: 0072a309 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ 21122: 005a0141 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 21123: 006b7a75 144 FUNC GLOBAL DEFAULT 12 helper_mve_vld43b │ │ │ │ - 21124: 0087eb21 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 21125: 0081c0d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 21123: 006b7aa5 144 FUNC GLOBAL DEFAULT 12 helper_mve_vld43b │ │ │ │ + 21124: 0087eb51 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 21125: 0081c109 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 21126: 012b540c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 21127: 00508cf1 52 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 21128: 012b0ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 21129: 012e4c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 21130: 012a9744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ - 21131: 006abb41 184 FUNC GLOBAL DEFAULT 12 vfp_expand_imm │ │ │ │ - 21132: 00825a9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 21131: 006abb79 184 FUNC GLOBAL DEFAULT 12 vfp_expand_imm │ │ │ │ + 21132: 00825acd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 21133: 012e40aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_DSTATE │ │ │ │ - 21134: 006b7ce5 160 FUNC GLOBAL DEFAULT 12 helper_mve_vld43h │ │ │ │ + 21134: 006b7d15 160 FUNC GLOBAL DEFAULT 12 helper_mve_vld43h │ │ │ │ 21135: 012e44be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 21136: 012e5228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 21137: 012e3d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 21138: 007fb251 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 21138: 007fb281 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ 21139: 00600031 42 FUNC GLOBAL DEFAULT 12 helper_vfp_touls_round_to_zero │ │ │ │ - 21140: 006fe611 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ + 21140: 006fe641 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ 21141: 012b669c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_EVENT │ │ │ │ 21142: 012a57e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 21143: 012a7b30 268 OBJECT GLOBAL DEFAULT 24 hw_arm_trace_events │ │ │ │ 21144: 012e469e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 21145: 002b44b9 184 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 21146: 012e4a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 21147: 004dd9e9 204 FUNC GLOBAL DEFAULT 12 vfio_user_send_nowait │ │ │ │ 21148: 012ba654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_EVENT │ │ │ │ 21149: 012af4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 21150: 00588555 96 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 21151: 012e58c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ 21152: 002c0cc5 44 FUNC GLOBAL DEFAULT 12 helper_usubaddx │ │ │ │ - 21153: 0089737d 368 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ - 21154: 006ba53d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltub │ │ │ │ + 21153: 008973ad 368 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ + 21154: 006ba56d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltub │ │ │ │ 21155: 002f2ebd 6 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 21156: 0117b088 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 21157: 0078bb55 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ - 21158: 006b7f09 132 FUNC GLOBAL DEFAULT 12 helper_mve_vld43w │ │ │ │ + 21157: 0078bb85 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 21158: 006b7f39 132 FUNC GLOBAL DEFAULT 12 helper_mve_vld43w │ │ │ │ 21159: 012a4e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 21160: 012ba844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ - 21161: 007f666d 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 21161: 007f669d 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 21162: 00517dd5 140 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 21163: 006ba5ad 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuh │ │ │ │ - 21164: 007e3869 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ - 21165: 008a283d 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 21163: 006ba5dd 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuh │ │ │ │ + 21164: 007e3899 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 21165: 008a286d 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 21166: 012b4b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 21167: 007561cd 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 21167: 007561fd 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ 21168: 0059ebf1 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 21169: 012e5eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_DSTATE │ │ │ │ 21170: 002b28b5 224 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ - 21171: 007812e9 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 21171: 00781319 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 21172: 012aa320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 21173: 0055cd69 152 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 21174: 0121d604 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 21175: 012b0dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 21176: 007b53c1 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 21176: 007b53f1 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 21177: 012acea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 21178: 008560f1 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 21178: 00856121 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 21179: 005f3f4d 50 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_macuw │ │ │ │ 21180: 0032857d 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 21181: 012b3314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 21182: 012e3c3b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 21183: 012e43b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ 21184: 005aa85d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 21185: 0088e28d 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ - 21186: 006ba621 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuw │ │ │ │ + 21185: 0088e2bd 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 21186: 006ba651 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuw │ │ │ │ 21187: 005c7d01 104 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ 21188: 005a9091 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 21189: 012bcb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 21190: 012e5b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ 21191: 00530b55 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 21192: 012b8314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 21193: 012e62f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 21194: 008960f9 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 21194: 00896129 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 21195: 012e4b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ 21196: 005c89e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 21197: 012b4174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_EVENT │ │ │ │ 21198: 012ad014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 21199: 004ad1b5 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 21200: 012bd4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 21201: 012e3c47 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 21202: 012a7370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_RETURN_EVENT │ │ │ │ 21203: 012b539c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ENABLE_CHAN_EVENT │ │ │ │ 21204: 012e5f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_TXT_NEW_DSTATE │ │ │ │ 21205: 0117a5fc 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 21206: 012b108c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ - 21207: 00a5afb0 5 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun4i_regmap │ │ │ │ + 21207: 00a5afe0 5 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun4i_regmap │ │ │ │ 21208: 005bc3d5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 21209: 012ba464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 21210: 012e5482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_IRQ_DSTATE │ │ │ │ 21211: 0041bb89 48 FUNC GLOBAL DEFAULT 12 desc_ring_alloc │ │ │ │ - 21212: 00851671 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 21212: 008516a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 21213: 012ad734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 21214: 005848c5 28 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 21215: 00a5d618 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 21215: 00a5d648 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ 21216: 005cc671 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 21217: 009d287c 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 21217: 009d28ac 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 21218: 012e3d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 21219: 00761bbd 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 21220: 007faa59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 21219: 00761bed 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 21220: 007faa89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 21221: 012123ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_u64 │ │ │ │ 21222: 012ab214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 21223: 0032c759 260 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 21224: 009d2878 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 21224: 009d28a8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 21225: 012e4154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_INV_NOTIFIERS_IOVA_DSTATE │ │ │ │ 21226: 012e4ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 21227: 012b7d68 1388 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 21228: 0082223d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 21228: 0082226d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 21229: 00424e81 836 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 21230: 012e525c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 21231: 0078daa5 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 21231: 0078dad5 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 21232: 012e62fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 21233: 0055ff21 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 21234: 0080e875 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 21235: 0087efa9 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 21234: 0080e8a5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 21235: 0087efd9 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 21236: 012aeea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 21237: 012e5872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 21238: 008a17fd 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 21238: 008a182d 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 21239: 002f2ec5 228 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 21240: 00840749 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 21240: 00840779 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 21241: 012b7c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_RESET_EVENT │ │ │ │ 21242: 012e39a7 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 21243: 012bd418 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 21244: 009d272c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 21244: 009d275c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 21245: 0055d5f5 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 21246: 012e5806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 21247: 012a8d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ 21248: 005c7b15 152 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 21249: 00556701 34 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 21250: 012e6332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 21251: 012e4d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 21252: 0070ee0d 80 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ - 21253: 00880635 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 21254: 0082fdcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 21252: 0070ee3d 80 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 21253: 00880665 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 21254: 0082fdfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 21255: 002c682d 380 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 21256: 012bd9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ 21257: 011eb278 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addcb │ │ │ │ 21258: 005cc4c1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 21259: 011ff750 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtt_sh │ │ │ │ 21260: 012e5d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 21261: 007e25a9 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 21261: 007e25d9 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 21262: 003e7f5d 246 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 21263: 012b7a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 21264: 012aa79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 21265: 008a105d 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 21265: 008a108d 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 21266: 012bd85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 21267: 012e4e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ 21268: 011eb380 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addcl │ │ │ │ - 21269: 007f9db1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 21269: 007f9de1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ 21270: 012b630c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_EVENT │ │ │ │ 21271: 005c8289 170 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_le │ │ │ │ - 21272: 0086efc9 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 21272: 0086eff9 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ 21273: 0120bc48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_nf_h │ │ │ │ 21274: 005c7e51 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ 21275: 0051ff99 228 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ - 21276: 0081a291 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 21276: 0081a2c1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 21277: 012e606a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 21278: 012bd2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 21279: 003e7dcd 244 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 21280: 0081716d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ - 21281: 00720519 84 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ + 21280: 0081719d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 21281: 00720549 84 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 21282: 012a56c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 21283: 00555bed 34 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 21284: 012e43ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ - 21285: 00888549 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 21286: 008559a5 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 21285: 00888579 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 21286: 008559d5 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 21287: 01177cac 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ 21288: 011eb2fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addcw │ │ │ │ - 21289: 00831ecd 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 21289: 00831efd 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ 21290: 00440bf9 156 FUNC GLOBAL DEFAULT 12 pci_iommu_register_iotlb_notifier │ │ │ │ - 21291: 0085526d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 21292: 007e7705 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 21291: 0085529d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 21292: 007e7735 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 21293: 0120bbc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_nf_s │ │ │ │ 21294: 012a9b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ - 21295: 00780f3d 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 21295: 00780f6d 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 21296: 012e5752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 21297: 0081f83d 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 21297: 0081f86d 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 21298: 012e3c7a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 21299: 005d1ad5 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 21300: 005e410d 450 FUNC GLOBAL DEFAULT 12 fp_exception_el │ │ │ │ 21301: 005fb5e5 28 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_round_high_u16 │ │ │ │ 21302: 012e66f8 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 21303: 0032a055 404 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ 21304: 002e89ed 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 21305: 005e54e9 158 FUNC GLOBAL DEFAULT 12 access_tvm_trvm │ │ │ │ 21306: 012bc3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 21307: 012e507c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 21308: 008170f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 21308: 00817125 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 21309: 012e4f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ 21310: 005a3cc9 40 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 21311: 012e5fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CNTVOFF_WRITE_DSTATE │ │ │ │ 21312: 012ae9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 21313: 00731371 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 21313: 007313a1 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 21314: 012e5970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ 21315: 012e5472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_RUN_DSTATE │ │ │ │ - 21316: 0079f39d 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 21316: 0079f3cd 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 21317: 012e55ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 21318: 012e6122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ - 21319: 007495c1 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 21319: 007495f1 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ 21320: 005c8b75 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ - 21321: 008436c5 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 21321: 008436f5 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 21322: 012bad38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 21323: 00812a5d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 21323: 00812a8d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 21324: 012b078c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 21325: 012e5c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 21326: 002b41b9 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 21327: 002f34a1 160 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 21328: 012e488e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 21329: 012a9754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 21330: 00738945 30 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ - 21331: 006c7111 122 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsb │ │ │ │ + 21330: 00738975 30 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 21331: 006c7141 122 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsb │ │ │ │ 21332: 012adc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 21333: 005d7c8d 4 FUNC GLOBAL DEFAULT 12 kvm_arm_mte_supported │ │ │ │ 21334: 012e4a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 21335: 012e5416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SELECT_DSTATE │ │ │ │ 21336: 012b24c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 21337: 004ae55d 400 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ 21338: 005a93f1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 21339: 012e5552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 21340: 012a4ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 21341: 007fa56d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 21341: 007fa59d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 21342: 012e41fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 21343: 006c7239 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsh │ │ │ │ - 21344: 0083a201 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 21343: 006c7269 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsh │ │ │ │ + 21344: 0083a231 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 21345: 005720b5 208 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 21346: 01208cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_pmull_q │ │ │ │ 21347: 012e3c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 21348: 0087cb41 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 21348: 0087cb71 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 21349: 012e5f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 21350: 012b1f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 21351: 012e3cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 21352: 0083660d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 21352: 0083663d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 21353: 012bb1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 21354: 012bb284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 21355: 00748ecd 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 21355: 00748efd 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 21356: 002c885d 108 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 21357: 007ee44d 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 21358: 0085100d 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 21357: 007ee47d 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 21358: 0085103d 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ 21359: 002c1abd 250 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512h │ │ │ │ 21360: 005a9d35 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 21361: 012b6bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 21362: 012af130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 21363: 0075d149 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 21364: 00830241 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 21363: 0075d179 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 21364: 00830271 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 21365: 012e426a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 21366: 0117ae90 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 21367: 00852841 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 21367: 00852871 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 21368: 00582389 108 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 21369: 00600f05 102 FUNC GLOBAL DEFAULT 12 helper_frint32_d │ │ │ │ 21370: 012b053c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 21371: 012b1d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 21372: 00842abd 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ - 21373: 00877c89 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 21374: 0081db95 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 21372: 00842aed 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 21373: 00877cb9 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 21374: 0081dbc5 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 21375: 012e520c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ 21376: 012b3704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_READ_EVENT │ │ │ │ 21377: 0051f385 216 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 21378: 012e460e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ 21379: 012a7f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_ALL_EVENT │ │ │ │ - 21380: 007f993d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 21381: 00734d6d 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 21380: 007f996d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 21381: 00734d9d 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 21382: 012e5f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 21383: 012bdbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 21384: 012ad974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 21385: 012e3eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 21386: 01179f0c 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 21387: 008a27b9 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 21387: 008a27e9 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 21388: 012e458a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ 21389: 00600e45 96 FUNC GLOBAL DEFAULT 12 helper_frint32_s │ │ │ │ 21390: 012e493a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 21391: 002b7eb1 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 21392: 012bacdc 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 21393: 012afe50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 21394: 0072e5c1 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 21394: 0072e5f1 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 21395: 005181a5 38 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ 21396: 004efedd 152 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 21397: 007bafd9 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 21397: 007bb009 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 21398: 012e62ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ - 21399: 007206b9 212 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ + 21399: 007206e9 212 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 21400: 012b521c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 21401: 012bab70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ - 21402: 0073c8f5 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 21402: 0073c925 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ 21403: 0121997c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touizd │ │ │ │ - 21404: 007af851 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 21404: 007af881 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 21405: 01219a84 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touizh │ │ │ │ 21406: 0039191d 52 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 21407: 00864d11 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 21407: 00864d41 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 21408: 002beb19 60 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 21409: 006ca949 240 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmh │ │ │ │ - 21410: 0083b6c5 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 21409: 006ca979 240 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmh │ │ │ │ + 21410: 0083b6f5 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 21411: 012b5dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ - 21412: 008028e1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 21412: 00802911 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 21413: 012e5276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 21414: 0079123d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 21414: 0079126d 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 21415: 012e5b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ - 21416: 006dac2d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_b │ │ │ │ + 21416: 006dac5d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_b │ │ │ │ 21417: 012a92a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 21418: 0084e115 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 21419: 00859e85 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 21420: 007a83a5 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ - 21421: 006db5d9 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_d │ │ │ │ + 21418: 0084e145 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 21419: 00859eb5 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 21420: 007a83d5 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 21421: 006db609 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_d │ │ │ │ 21422: 012e4258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 21423: 012b1b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 21424: 006dacb9 150 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_h │ │ │ │ + 21424: 006dace9 150 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_h │ │ │ │ 21425: 01219a00 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touizs │ │ │ │ - 21426: 007ee529 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ - 21427: 006caa39 236 FUNC GLOBAL DEFAULT 12 helper_mve_vminnms │ │ │ │ + 21426: 007ee559 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 21427: 006caa69 236 FUNC GLOBAL DEFAULT 12 helper_mve_vminnms │ │ │ │ 21428: 005c1ac9 224 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 21429: 012b1160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ - 21430: 006c7341 98 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntub │ │ │ │ + 21430: 006c7371 98 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntub │ │ │ │ 21431: 0033dacd 46 FUNC GLOBAL DEFAULT 12 cxl_destroy_cci │ │ │ │ - 21432: 0085e279 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 21432: 0085e2a9 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 21433: 012b8364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ - 21434: 006d8e55 132 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmla │ │ │ │ + 21434: 006d8e85 132 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmla │ │ │ │ 21435: 012bdc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ - 21436: 006c7431 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntuh │ │ │ │ + 21436: 006c7461 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntuh │ │ │ │ 21437: 005736ad 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 21438: 012b8b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 21439: 007fbdb5 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 21440: 0084909d 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 21439: 007fbde5 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 21440: 008490cd 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 21441: 012b3674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_DONE_EVENT │ │ │ │ - 21442: 006dad51 162 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_s │ │ │ │ + 21442: 006dad81 162 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_s │ │ │ │ 21443: 012e3fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 21444: 007461c1 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 21445: 00887385 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 21444: 007461f1 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 21445: 008873b5 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 21446: 012a9214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 21447: 012e5388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 21448: 012e4384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 21449: 012b20a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ - 21450: 0089e0ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ + 21450: 0089e11d 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ 21451: 005248ed 84 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 21452: 006bd911 142 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsb │ │ │ │ - 21453: 0081f6d5 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 21452: 006bd941 142 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsb │ │ │ │ + 21453: 0081f705 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 21454: 012b69dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ 21455: 012bab50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 21456: 0084c3a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 21456: 0084c3d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 21457: 012a9a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ - 21458: 006d907d 134 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmls │ │ │ │ + 21458: 006d90ad 134 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmls │ │ │ │ 21459: 012e3e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ - 21460: 006bd9a1 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsh │ │ │ │ + 21460: 006bd9d1 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsh │ │ │ │ 21461: 0056d37d 168 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 21462: 008069c9 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 21463: 0088349d 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 21462: 008069f9 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 21463: 008834cd 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 21464: 012e5df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 21465: 0070f221 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 21466: 0088a379 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 21465: 0070f251 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 21466: 0088a3a9 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 21467: 005564f1 34 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 21468: 012e4118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_DSTATE │ │ │ │ 21469: 012ad0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ - 21470: 0084b09d 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 21470: 0084b0cd 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 21471: 012e5aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_PINS_DSTATE │ │ │ │ 21472: 0041bed9 236 FUNC GLOBAL DEFAULT 12 fp_port_alloc │ │ │ │ 21473: 012e45b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 21474: 00864a1d 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 21474: 00864a4d 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 21475: 012b4304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 21476: 00558991 984 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ - 21477: 0089e0b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ - 21478: 006bda5d 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsw │ │ │ │ + 21477: 0089e0e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ + 21478: 006bda8d 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsw │ │ │ │ 21479: 012e526c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ 21480: 011ed924 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_muladdswl │ │ │ │ - 21481: 0081eee1 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 21481: 0081ef11 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 21482: 011e1478 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 21483: 00538261 84 FUNC GLOBAL DEFAULT 12 qemu_fdt_alloc_phandle │ │ │ │ 21484: 012b0d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 21485: 012a6520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 21486: 002c768d 6 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ 21487: 012160c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s16 │ │ │ │ - 21488: 0078dba5 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 21488: 0078dbd5 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 21489: 012bb560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 21490: 002cb545 268 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 21491: 012a508c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 21492: 012a9974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 21493: 012e480a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 21494: 012b9784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 21495: 012b637c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ - 21496: 006c2185 126 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsh │ │ │ │ + 21496: 006c21b5 126 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsh │ │ │ │ 21497: 012e461e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 21498: 002b993d 8 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 21499: 012b0bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ 21500: 012e48ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_PC_DIMM_ASSIGNED_SLOT_DSTATE │ │ │ │ - 21501: 00871df5 2068 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 21502: 0085436d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 21501: 00871e25 2068 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 21502: 0085439d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ 21503: 012ab904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_NOTIFY_EVENT │ │ │ │ 21504: 00520419 18 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 21505: 008a251d 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 21505: 008a254d 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 21506: 012e3c20 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ - 21507: 0070fbe9 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 21507: 0070fc19 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 21508: 012b632c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 21509: 012bcd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 21510: 011e8bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_qsubaddx │ │ │ │ 21511: 012bc5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 21512: 005f259d 228 FUNC GLOBAL DEFAULT 12 define_at_insn_regs │ │ │ │ 21513: 012e4c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 21514: 00780aa1 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 21515: 007fa969 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 21514: 00780ad1 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 21515: 007fa999 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 21516: 005f11a9 148 FUNC GLOBAL DEFAULT 12 arm_cpu_get_phys_page_attrs_debug │ │ │ │ 21517: 012af9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 21518: 005895d5 100 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_ready │ │ │ │ 21519: 00555a19 34 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ - 21520: 006c2265 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsw │ │ │ │ - 21521: 006c7e45 66 FUNC GLOBAL DEFAULT 12 helper_mve_uqshl │ │ │ │ - 21522: 00819f71 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 21520: 006c2295 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsw │ │ │ │ + 21521: 006c7e75 66 FUNC GLOBAL DEFAULT 12 helper_mve_uqshl │ │ │ │ + 21522: 00819fa1 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ 21523: 005c4931 8 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 21524: 012af140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 21525: 0056f045 356 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 21526: 0038adcd 144 FUNC GLOBAL DEFAULT 12 pmbus_receive_block │ │ │ │ 21527: 006646f1 72 FUNC GLOBAL DEFAULT 12 gen_gvec_clt0 │ │ │ │ 21528: 00575739 84 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 21529: 00733361 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 21529: 00733391 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ 21530: 005b529d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 21531: 008813a1 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ - 21532: 0086d0c9 156 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 21533: 00774a79 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 21531: 008813d1 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 21532: 0086d0f9 156 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 21533: 00774aa9 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ 21534: 005b3625 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 21535: 008574f5 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 21535: 00857525 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 21536: 012a63c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 21537: 01211aa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cgt_f32 │ │ │ │ 21538: 012a767c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_WRITE_LABEL_EVENT │ │ │ │ 21539: 012aee90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 21540: 002c0169 1012 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 21541: 007fa0bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 21541: 007fa0ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 21542: 012b22e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ - 21543: 0081a2e5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 21544: 0070f1d1 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 21543: 0081a315 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 21544: 0070f201 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 21545: 003289c1 46 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 21546: 0085d419 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 21546: 0085d449 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 21547: 003e7ec1 154 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 21548: 012b8554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ - 21549: 006afa9d 168 FUNC GLOBAL DEFAULT 12 mve_skip_vmov │ │ │ │ + 21549: 006afad1 168 FUNC GLOBAL DEFAULT 12 mve_skip_vmov │ │ │ │ 21550: 00586995 48 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ - 21551: 006bd775 106 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubub │ │ │ │ + 21551: 006bd7a5 106 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubub │ │ │ │ 21552: 01212b24 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_round_high_u8 │ │ │ │ - 21553: 006ce5b5 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgeh │ │ │ │ + 21553: 006ce5e5 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgeh │ │ │ │ 21554: 012e5086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 21555: 012b5f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 21556: 005d1ca1 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ - 21557: 006bd7e1 152 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuh │ │ │ │ - 21558: 00898d81 106 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ + 21557: 006bd811 152 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuh │ │ │ │ + 21558: 00898db1 106 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ 21559: 012adbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 21560: 0076fb69 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 21560: 0076fb99 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 21561: 003e7d51 122 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 21562: 004ee341 1212 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 21563: 012b07bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 21564: 012abe24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 21565: 005fb839 128 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat16 │ │ │ │ - 21566: 006ce7ad 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpges │ │ │ │ + 21566: 006ce7dd 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpges │ │ │ │ 21567: 012a5664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 21568: 012e493e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 21569: 012e4490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 21570: 006d02d9 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_sh │ │ │ │ - 21571: 0084ce9d 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ - 21572: 00823419 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ - 21573: 006bd879 152 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuw │ │ │ │ + 21570: 006d0309 6 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_sh │ │ │ │ + 21571: 0084cecd 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 21572: 00823449 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 21573: 006bd8a9 152 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuw │ │ │ │ 21574: 01215fbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s32 │ │ │ │ - 21575: 00729ddd 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ - 21576: 0083d5f9 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 21575: 00729e0d 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 21576: 0083d629 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 21577: 0045e26d 332 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 21578: 008046cd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 21578: 008046fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ 21579: 012e3884 4 OBJECT GLOBAL DEFAULT 25 cpu_CF │ │ │ │ 21580: 00597a79 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 21581: 002edcc5 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 21582: 012e5650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 21583: 0054b611 160 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 21584: 00778e99 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 21584: 00778ec9 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 21585: 012e5a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 21586: 003e72f5 2404 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 21587: 012e5322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 21588: 005b9b15 14 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 21589: 005855a1 212 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 21590: 012e4614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 21591: 012c28d4 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 21592: 012b2b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 21593: 002bb04d 212 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 21594: 0087ec15 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 21594: 0087ec45 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 21595: 012e5f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 21596: 012af720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ 21597: 012e6320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 21598: 0059c8a1 50 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 21599: 012ac1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ 21600: 0059c8d5 56 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ - 21601: 008558e5 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 21601: 00855915 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 21602: 012e5b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ 21603: 0059c90d 60 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ 21604: 0059c9d1 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ 21605: 0059ca11 68 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 21606: 012b5d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 21607: 012b94f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ 21608: 0059ca55 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ - 21609: 00825fc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ + 21609: 00825ff5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ 21610: 012e5d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 21611: 012b8de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ 21612: 00520405 18 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 21613: 012e570a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 21614: 00749b6d 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 21614: 00749b9d 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 21615: 012b5d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 21616: 012e4f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 21617: 012b9384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 21618: 012b2b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 21619: 00853f1d 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 21619: 00853f4d 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ 21620: 01216ca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tbl │ │ │ │ - 21621: 0089df0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ + 21621: 0089df3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ 21622: 012e4550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ 21623: 002f5221 204 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 21624: 008210dd 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 21624: 0082110d 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 21625: 012acf04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 21626: 012e61e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ 21627: 005c49b5 32 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ - 21628: 006b2fbd 106 FUNC GLOBAL DEFAULT 12 arm_v7m_mmu_idx_for_secstate │ │ │ │ + 21628: 006b2fed 106 FUNC GLOBAL DEFAULT 12 arm_v7m_mmu_idx_for_secstate │ │ │ │ 21629: 012b12d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_CHECKSUM_CHANGE_EVENT │ │ │ │ 21630: 012b4564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 21631: 007e39e1 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ - 21632: 007239b9 528 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ + 21631: 007e3a11 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 21632: 007239e9 528 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 21633: 012e3ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 21634: 00823bc5 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 21635: 00763ea5 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 21634: 00823bf5 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 21635: 00763ed5 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 21636: 012b2ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 21637: 012abae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ - 21638: 006d63b9 148 FUNC GLOBAL DEFAULT 12 helper_gvec_tosszh │ │ │ │ + 21638: 006d63e9 148 FUNC GLOBAL DEFAULT 12 helper_gvec_tosszh │ │ │ │ 21639: 012b59ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 21640: 0083e2ed 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 21640: 0083e31d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 21641: 012afdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 21642: 012b9970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 21643: 005500a9 68 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 21644: 012e60de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 21645: 005fa99d 376 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s8 │ │ │ │ 21646: 00336585 80 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 21647: 01205e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usmmla_b │ │ │ │ 21648: 005fb945 60 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat32 │ │ │ │ 21649: 012a83f8 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 21650: 0084990d 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 21651: 0073dc55 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 21650: 0084993d 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 21651: 0073dc85 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 21652: 012b35f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFT_RX_EVENT │ │ │ │ 21653: 012b66fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 21654: 0055655d 88 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 21655: 0084a3ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ - 21656: 0078365d 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 21655: 0084a3dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 21656: 0078368d 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 21657: 011e9934 132 OBJECT GLOBAL DEFAULT 24 helper_info_vesb │ │ │ │ 21658: 012b9940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 21659: 012af950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 21660: 0117ac34 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 21661: 005018b5 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ 21662: 00598721 604 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 21663: 012e48a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 21664: 012b0d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 21665: 011f2364 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_sb │ │ │ │ - 21666: 006d0fc1 72 FUNC GLOBAL DEFAULT 12 helper_exception_internal │ │ │ │ + 21666: 006d0ff1 72 FUNC GLOBAL DEFAULT 12 helper_exception_internal │ │ │ │ 21667: 012b2bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ - 21668: 00896c3d 368 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ - 21669: 006b2f9d 30 FUNC GLOBAL DEFAULT 12 arm_v7m_mrs_control │ │ │ │ - 21670: 0070581d 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 21668: 00896c6d 368 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ + 21669: 006b2fcd 30 FUNC GLOBAL DEFAULT 12 arm_v7m_mrs_control │ │ │ │ + 21670: 0070584d 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 21671: 012e3d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ 21672: 0052fa71 60 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 21673: 012e4afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ 21674: 012e5eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_DSTATE │ │ │ │ 21675: 005af185 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 21676: 012e495e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 21677: 00581571 240 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 21678: 011f22e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_sh │ │ │ │ 21679: 00554bf1 72 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 21680: 00449225 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 21681: 00555c7d 56 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 21682: 0083f999 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 21682: 0083f9c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 21683: 012e4bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 21684: 012e3c4d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 21685: 012e549a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_READ_DSTATE │ │ │ │ 21686: 012e4522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 21687: 00748e85 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 21688: 00759a91 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 21689: 008562b9 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 21687: 00748eb5 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 21688: 00759ac1 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 21689: 008562e9 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ 21690: 0120f0e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_tosszh │ │ │ │ 21691: 01211dbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s8 │ │ │ │ - 21692: 00763cd9 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 21692: 00763d09 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 21693: 012aba04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ 21694: 005cb9c1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 21695: 00729e7d 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ - 21696: 0086d229 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 21695: 00729ead 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 21696: 0086d259 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 21697: 00644fcd 1188 FUNC GLOBAL DEFAULT 12 arm_handle_psci_call │ │ │ │ 21698: 012e6839 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 21699: 011ea930 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_mulshw │ │ │ │ 21700: 002d737d 380 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 21701: 012bd2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 21702: 012a6d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 21703: 012b99a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ 21704: 012a78ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_EVENT │ │ │ │ - 21705: 00825791 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 21705: 008257c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 21706: 012e5baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 21707: 0078d9d1 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 21707: 0078da01 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ 21708: 012e4bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 21709: 00813ab9 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 21709: 00813ae9 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 21710: 002fa841 312 FUNC GLOBAL DEFAULT 12 build_slit │ │ │ │ - 21711: 00879e51 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 21712: 008713dd 308 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 21711: 00879e81 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 21712: 0087140d 308 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 21713: 012e5664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 21714: 012adc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ 21715: 01215eb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s64 │ │ │ │ 21716: 005cc751 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 21717: 004089b9 320 FUNC GLOBAL DEFAULT 12 lan9118_phy_write │ │ │ │ 21718: 012e4f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 21719: 00389011 148 FUNC GLOBAL DEFAULT 12 pca954x_i2c_get_bus │ │ │ │ 21720: 012e4c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 21721: 005731b5 132 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 21722: 012e54f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_DSTATE │ │ │ │ 21723: 00546c09 92 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 21724: 00749b69 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 21725: 007539b5 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 21724: 00749b99 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 21725: 007539e5 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 21726: 012b8f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ 21727: 005cb811 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 21728: 00470f99 488 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 21729: 012b656c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 21730: 012b43b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 21731: 012bda1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 21732: 012baaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ 21733: 005fa2e9 360 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u8 │ │ │ │ - 21734: 008874ed 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 21735: 0072ca65 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 21734: 0088751d 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 21735: 0072ca95 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 21736: 005fc1d1 340 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip8 │ │ │ │ 21737: 012b756c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 21738: 002c67a1 90 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 21739: 012a4efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 21740: 012e5e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ - 21741: 0078d7c1 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 21741: 0078d7f1 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 21742: 012e5344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 21743: 012e56a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 21744: 0057a475 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ 21745: 0051fc6d 104 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ 21746: 0039faad 564 FUNC GLOBAL DEFAULT 12 gic_init_irqs_and_mmio │ │ │ │ - 21747: 00843325 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 21747: 00843355 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 21748: 011f2154 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_ub │ │ │ │ 21749: 012b3dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_RELOAD_EVENT │ │ │ │ 21750: 012e4ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 21751: 012e3fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ - 21752: 006d2201 280 FUNC GLOBAL DEFAULT 12 helper_pre_smc │ │ │ │ + 21752: 006d2231 280 FUNC GLOBAL DEFAULT 12 helper_pre_smc │ │ │ │ 21753: 012e5d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ 21754: 0059f4f9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 21755: 012a6280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 21756: 0055a32d 86 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 21757: 012e47d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 21758: 012e4616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ 21759: 011f20d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_uh │ │ │ │ - 21760: 007fa699 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 21760: 007fa6c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 21761: 002b51a9 248 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 21762: 006c79bd 210 FUNC GLOBAL DEFAULT 12 helper_mve_uqshll │ │ │ │ - 21763: 0077fd5d 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 21762: 006c79ed 210 FUNC GLOBAL DEFAULT 12 helper_mve_uqshll │ │ │ │ + 21763: 0077fd8d 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 21764: 012e4e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 21765: 012e57ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 21766: 012aeb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 21767: 012e4462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 21768: 012b5dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 21769: 012e42f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 21770: 012b92d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 21771: 0086bb81 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 21771: 0086bbb1 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ 21772: 0052a8ed 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 21773: 0051968d 220 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 21774: 008385e1 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 21774: 00838611 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 21775: 012e5b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 21776: 012e4d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 21777: 012e5684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 21778: 00669d89 96 FUNC GLOBAL DEFAULT 12 store_cpu_offset │ │ │ │ - 21779: 0075ddf1 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 21778: 00669d95 96 FUNC GLOBAL DEFAULT 12 store_cpu_offset │ │ │ │ + 21779: 0075de21 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 21780: 012e3108 136 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 21781: 003381c9 32 FUNC GLOBAL DEFAULT 12 cxl_decoder_count_enc │ │ │ │ 21782: 011ed060 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addnb │ │ │ │ 21783: 012e503a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 21784: 012b3214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 21785: 012a9814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ 21786: 002fdfa5 208 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_cb │ │ │ │ - 21787: 006b532d 932 FUNC GLOBAL DEFAULT 12 helper_v7m_mrs │ │ │ │ - 21788: 007d04dd 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 21787: 006b535d 932 FUNC GLOBAL DEFAULT 12 helper_v7m_mrs │ │ │ │ + 21788: 007d050d 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ 21789: 011e7d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqshl │ │ │ │ - 21790: 0082cde9 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 21790: 0082ce19 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 21791: 004ee825 22 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 21792: 008435e9 220 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 21792: 00843619 220 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 21793: 012ba734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 21794: 012b90e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 21795: 008388c1 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 21796: 0072b621 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 21795: 008388f1 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 21796: 0072b651 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 21797: 01177f98 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 21798: 012ac064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 21799: 011ed378 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addnl │ │ │ │ 21800: 0055c27d 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 21801: 012af250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 21802: 012ab0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 21803: 012e5ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ 21804: 0059c571 2 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 21805: 012a5964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 21806: 008a1005 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 21806: 008a1035 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 21807: 012b2d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 21808: 012a95f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 21809: 012b1190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ - 21810: 007201d1 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ + 21810: 00720201 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 21811: 011ed1ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addnw │ │ │ │ 21812: 00663e85 74 FUNC GLOBAL DEFAULT 12 gen_urshr32_i32 │ │ │ │ 21813: 012e5718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 21814: 012e4fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ 21815: 012b36d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_RDR_EVENT │ │ │ │ - 21816: 0084dbdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ + 21816: 0084dc0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ 21817: 012b6bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ - 21818: 006c3c5d 114 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sb │ │ │ │ + 21818: 006c3c8d 114 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sb │ │ │ │ 21819: 012e545e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_READ_DSTATE │ │ │ │ - 21820: 0085b66d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 21820: 0085b69d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ 21821: 005a1941 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 21822: 012a513c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ - 21823: 006b94d5 160 FUNC GLOBAL DEFAULT 12 helper_mve_vfabsh │ │ │ │ + 21823: 006b9505 160 FUNC GLOBAL DEFAULT 12 helper_mve_vfabsh │ │ │ │ 21824: 012e5de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 21825: 0077f81d 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 21825: 0077f84d 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ 21826: 012111e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aesmc │ │ │ │ - 21827: 006c3cd1 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sh │ │ │ │ - 21828: 008890c9 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 21827: 006c3d01 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sh │ │ │ │ + 21828: 008890f9 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 21829: 012e47fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ - 21830: 006beced 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxb │ │ │ │ + 21830: 006bed1d 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxb │ │ │ │ 21831: 002bb3fd 380 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ - 21832: 006b56d1 1240 FUNC GLOBAL DEFAULT 12 helper_v7m_msr │ │ │ │ + 21832: 006b5701 1240 FUNC GLOBAL DEFAULT 12 helper_v7m_msr │ │ │ │ 21833: 012b1c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 21834: 012e3c80 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 21835: 00759b61 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 21835: 00759b91 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 21836: 0114e11c 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 21837: 0041e35d 1164 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 21838: 012e4b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 21839: 011de610 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 21840: 00884241 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 21840: 00884271 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ 21841: 005c8635 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ - 21842: 00720e81 316 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ - 21843: 00832d59 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 21842: 00720eb1 316 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ + 21843: 00832d89 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 21844: 002944cd 94 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ - 21845: 006bedcd 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxh │ │ │ │ + 21845: 006bedfd 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxh │ │ │ │ 21846: 0052e541 80 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ - 21847: 006b9575 160 FUNC GLOBAL DEFAULT 12 helper_mve_vfabss │ │ │ │ + 21847: 006b95a5 160 FUNC GLOBAL DEFAULT 12 helper_mve_vfabss │ │ │ │ 21848: 012e3f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 21849: 012affe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 21850: 003ea7dd 108 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 21851: 012b067c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 21852: 003803d5 172 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ 21853: 004f58bd 46 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 21854: 012afd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 21855: 006c3d59 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sw │ │ │ │ - 21856: 0082a655 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 21855: 006c3d89 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sw │ │ │ │ + 21856: 0082a685 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 21857: 012bc03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 21858: 0079b4ad 320 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 21858: 0079b4dd 320 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 21859: 012bb324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 21860: 012adaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 21861: 011854d8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 21862: 00329f15 184 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 21863: 012e5f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 21864: 005d24b5 132 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ 21865: 002c055d 90 FUNC GLOBAL DEFAULT 12 helper_qadd16 │ │ │ │ - 21866: 0083e389 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 21866: 0083e3b9 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 21867: 00619ab9 4 FUNC GLOBAL DEFAULT 12 omap_mpuio_in_get │ │ │ │ 21868: 012bd174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 21869: 006beed5 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxw │ │ │ │ - 21870: 0080b8bd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 21869: 006bef05 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxw │ │ │ │ + 21870: 0080b8ed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 21871: 012e4686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 21872: 00292615 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 21873: 00369005 86 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 21874: 012e3c2f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 21875: 012e408e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 21876: 012e3e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ 21877: 0117a7b8 12 OBJECT GLOBAL DEFAULT 21 JobVerb_lookup │ │ │ │ @@ -21887,364 +21887,364 @@ │ │ │ │ 21883: 012e5994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_SET_STATUS_DSTATE │ │ │ │ 21884: 012a95c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ 21885: 0052a639 40 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 21886: 012b23f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 21887: 012bcc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 21888: 005d1029 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 21889: 012e628c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 21890: 007b3b0d 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 21890: 007b3b3d 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 21891: 002cbb51 32 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 21892: 012e4b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ 21893: 00444549 832 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_from_user_created_vfs │ │ │ │ - 21894: 0086f18d 184 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 21894: 0086f1bd 184 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 21895: 012e6142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 21896: 012e50b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 21897: 0087ec59 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 21898: 0084aa75 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 21897: 0087ec89 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 21898: 0084aaa5 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 21899: 011d98b8 24 OBJECT GLOBAL DEFAULT 24 vfio_user_device_io_ops_sock │ │ │ │ 21900: 002fcc41 24 FUNC GLOBAL DEFAULT 12 acpi_table_first │ │ │ │ 21901: 003ebcdd 56 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 21902: 012ac2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 21903: 0081858d 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 21903: 008185bd 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 21904: 01211054 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1c │ │ │ │ 21905: 012e3e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 21906: 00805e75 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 21906: 00805ea5 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 21907: 012a51fc 664 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 21908: 011ea9b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_mulslw │ │ │ │ 21909: 012e5bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 21910: 007fb7b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 21910: 007fb7e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 21911: 012e3dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 21912: 012e489a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 21913: 012e5360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 21914: 012e4c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 21915: 002c89a1 124 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ 21916: 01210ec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1h │ │ │ │ - 21917: 007a8149 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 21917: 007a8179 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 21918: 002ce315 60 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 21919: 0085dab1 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 21919: 0085dae1 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 21920: 012aa064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 21921: 005b8965 30 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 21922: 00822189 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 21922: 008221b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 21923: 00313c8d 580 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 21924: 012ae5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ - 21925: 006bb2a9 90 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsb │ │ │ │ + 21925: 006bb2d9 90 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsb │ │ │ │ 21926: 0054cf79 56 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 21927: 01210f4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1m │ │ │ │ 21928: 012e47d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 21929: 008298e1 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 21929: 00829911 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ 21930: 01210fd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1p │ │ │ │ 21931: 005a18e9 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 21932: 0054cd21 424 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 21933: 012e3d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 21934: 012b2550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 21935: 006bb305 116 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsh │ │ │ │ - 21936: 0072cffd 72 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 21935: 006bb335 116 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsh │ │ │ │ + 21936: 0072d02d 72 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 21937: 012e39a1 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ 21938: 005f81ad 104 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u16 │ │ │ │ - 21939: 008502ad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 21939: 008502dd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 21940: 012bc1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 21941: 002b52a1 244 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 21942: 012e463c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 21943: 012e61ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 21944: 008918c5 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ - 21945: 006c3ad5 118 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_ub │ │ │ │ + 21944: 008918f5 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 21945: 006c3b05 118 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_ub │ │ │ │ 21946: 012e3eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 21947: 012e5c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 21948: 008237f1 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 21948: 00823821 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 21949: 012b3384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 21950: 004ac0f9 128 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ 21951: 005c9df5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 21952: 012e44e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ 21953: 005cdb99 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_be_mmu │ │ │ │ - 21954: 00a83484 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ + 21954: 00a834b4 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ 21955: 01221fe8 424 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 21956: 012e5558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ 21957: 005d87d1 168 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 21958: 002fc01d 300 FUNC GLOBAL DEFAULT 12 bios_linker_loader_alloc │ │ │ │ - 21959: 006c3b4d 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uh │ │ │ │ + 21959: 006c3b7d 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uh │ │ │ │ 21960: 011de58c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 21961: 0081f165 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 21961: 0081f195 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 21962: 012ada64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 21963: 012e5a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 21964: 005dc601 268 FUNC GLOBAL DEFAULT 12 arm_singlestep_active │ │ │ │ 21965: 005f370d 40 FUNC GLOBAL DEFAULT 12 access_secure_reg │ │ │ │ 21966: 005ce57d 246 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_be_mmu │ │ │ │ 21967: 0056c035 100 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ 21968: 005d7f3d 44 FUNC GLOBAL DEFAULT 12 hvf_arm_get_max_ipa_bit_size │ │ │ │ - 21969: 007f22c9 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 21969: 007f22f9 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 21970: 012e6068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 21971: 012e4b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 21972: 012b562c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 21973: 006bb379 116 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsw │ │ │ │ - 21974: 0084a9e5 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 21975: 0089c859 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ - 21976: 008277ed 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 21973: 006bb3a9 116 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsw │ │ │ │ + 21974: 0084aa15 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 21975: 0089c889 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ + 21976: 0082781d 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 21977: 012e45b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 21978: 012e4c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 21979: 00816391 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 21979: 008163c1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 21980: 012e400c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 21981: 007a8469 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 21981: 007a8499 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ 21982: 0051feb1 232 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 21983: 00aa7644 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 21984: 012e5fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 21985: 012e42ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ - 21986: 006c6575 238 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sb │ │ │ │ - 21987: 006c3bd5 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uw │ │ │ │ + 21986: 006c65a5 238 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sb │ │ │ │ + 21987: 006c3c05 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uw │ │ │ │ 21988: 012ba9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 21989: 012a8840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 21990: 012b05dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ - 21991: 0076e1f9 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 21991: 0076e229 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 21992: 012e5c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 21993: 012b0d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ - 21994: 006c676d 272 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sh │ │ │ │ + 21994: 006c679d 272 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sh │ │ │ │ 21995: 012aac98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 21996: 0078127d 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 21996: 007812ad 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 21997: 012b96e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ 21998: 012b9764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ - 21999: 006d0aed 42 FUNC GLOBAL DEFAULT 12 helper_usat │ │ │ │ + 21999: 006d0b1d 42 FUNC GLOBAL DEFAULT 12 helper_usat │ │ │ │ 22000: 00559019 1080 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 22001: 011e14fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 22002: 0085b325 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 22002: 0085b355 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 22003: 012e4d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 22004: 012e42b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 22005: 0079f2c5 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 22005: 0079f2f5 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ 22006: 0051fdd9 216 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 22007: 012e5044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ - 22008: 0074a6cd 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 22008: 0074a6fd 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 22009: 012e5c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 22010: 012e3fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 22011: 012e5f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 22012: 012e5b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 22013: 012e4db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ 22014: 005b7c29 392 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 22015: 005e2dfd 120 FUNC GLOBAL DEFAULT 12 cpsr_read │ │ │ │ 22016: 012a8cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ 22017: 005d7c81 4 FUNC GLOBAL DEFAULT 12 kvm_arm_aarch32_supported │ │ │ │ - 22018: 007823c9 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 22018: 007823f9 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 22019: 002a5325 132 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 22020: 012b0fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 22021: 00789cf9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 22021: 00789d29 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ 22022: 005ce479 232 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_be_mmu │ │ │ │ - 22023: 0082ff35 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 22023: 0082ff65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 22024: 012e4cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 22025: 012e4424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 22026: 012b2540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 22027: 003caacd 360 FUNC GLOBAL DEFAULT 12 omap_clk_init │ │ │ │ 22028: 012e3d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 22029: 012e4f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 22030: 012e4862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 22031: 012aaca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 22032: 00879609 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 22032: 00879639 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ 22033: 012b8694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ - 22034: 0083b0dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 22034: 0083b10d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ 22035: 005c1ba9 48 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 22036: 00395fc1 160 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 22037: 012e5702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 22038: 00869025 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ - 22039: 006bb3ed 90 FUNC GLOBAL DEFAULT 12 helper_mve_vabdub │ │ │ │ + 22038: 00869055 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 22039: 006bb41d 90 FUNC GLOBAL DEFAULT 12 helper_mve_vabdub │ │ │ │ 22040: 005b87b5 136 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 22041: 012e4b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 22042: 0080c4ed 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 22043: 00717cb5 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 22044: 0088bdc5 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 22042: 0080c51d 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 22043: 00717ce5 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 22044: 0088bdf5 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 22045: 005f8685 44 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u32 │ │ │ │ 22046: 012e5728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 22047: 005d7bd1 44 FUNC GLOBAL DEFAULT 12 arm_cpu_pauth_finalize │ │ │ │ 22048: 012e442a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 22049: 006bb449 120 FUNC GLOBAL DEFAULT 12 helper_mve_vabduh │ │ │ │ - 22050: 0082a1d5 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 22049: 006bb479 120 FUNC GLOBAL DEFAULT 12 helper_mve_vabduh │ │ │ │ + 22050: 0082a205 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ 22051: 005c8069 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 22052: 012b69cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 22053: 012e634a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 22054: 002c5a51 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 22055: 012b9c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 22056: 00816de9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 22057: 008326d9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 22056: 00816e19 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 22057: 00832709 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 22058: 012e4950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 22059: 012b56dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 22060: 012e4226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ 22061: 012e3ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 22062: 012e4362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 22063: 00745e59 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 22063: 00745e89 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 22064: 012e4aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ 22065: 011ed168 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addsb │ │ │ │ 22066: 012e624a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 22067: 012e5424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_READ_DSTATE │ │ │ │ - 22068: 0083f8a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ + 22068: 0083f8d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ 22069: 012b9af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ 22070: 012b3d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_RESET_EVENT │ │ │ │ - 22071: 008903d1 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ - 22072: 006bb4c1 116 FUNC GLOBAL DEFAULT 12 helper_mve_vabduw │ │ │ │ - 22073: 00828c21 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 22074: 0084d9fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 22071: 00890401 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 22072: 006bb4f1 116 FUNC GLOBAL DEFAULT 12 helper_mve_vabduw │ │ │ │ + 22073: 00828c51 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 22074: 0084da2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 22075: 010aa768 52 OBJECT GLOBAL DEFAULT 21 vmstate_smbus_device │ │ │ │ 22076: 0117b258 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 22077: 00824e85 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 22077: 00824eb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 22078: 012e631e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_LIST_DSTATE │ │ │ │ 22079: 012a5e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 22080: 012e4196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_READ_MMIO_DSTATE │ │ │ │ 22081: 012e496e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ 22082: 011ed480 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addsl │ │ │ │ - 22083: 00855c75 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 22084: 0085ab01 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 22083: 00855ca5 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 22084: 0085ab31 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 22085: 005ccf55 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_le_mmu │ │ │ │ 22086: 012e5e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 22087: 012e52fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 22088: 012bbc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 22089: 012ba454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 22090: 012c1fad 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ - 22091: 006c691d 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_ub │ │ │ │ + 22091: 006c694d 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_ub │ │ │ │ 22092: 012a9ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 22093: 012e5106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 22094: 012ba604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 22095: 012bdd98 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 22096: 005b8985 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 22097: 0073fdad 184 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ - 22098: 0088a1b9 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 22099: 006c6a7d 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_uh │ │ │ │ - 22100: 008055ad 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 22097: 0073fddd 184 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 22098: 0088a1e9 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 22099: 006c6aad 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_uh │ │ │ │ + 22100: 008055dd 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 22101: 011ed2f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addsw │ │ │ │ - 22102: 006b76cd 180 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_wb_ud │ │ │ │ + 22102: 006b76fd 180 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_wb_ud │ │ │ │ 22103: 012e5242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 22104: 012e4846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 22105: 00859a3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 22106: 007176dd 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 22105: 00859a6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 22106: 0071770d 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 22107: 012e4036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 22108: 00816ab1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 22108: 00816ae1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 22109: 012b5b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ 22110: 012e3f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 22111: 0077b61d 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 22111: 0077b64d 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 22112: 012e4482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 22113: 011de508 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 22114: 003a8155 336 FUNC GLOBAL DEFAULT 12 gicv3_redist_process_vlpi │ │ │ │ 22115: 00573899 26 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ 22116: 005cad71 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 22117: 004437f9 856 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 22118: 004ecf81 46 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 22119: 012b87e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 22120: 012aaae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 22121: 00875215 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 22121: 00875245 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 22122: 012e54ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_DSTATE │ │ │ │ 22123: 002c5a89 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 22124: 012b65ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ 22125: 005ffa05 92 FUNC GLOBAL DEFAULT 12 helper_vfp_tosld_round_to_zero │ │ │ │ - 22126: 0084cce9 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ - 22127: 0086a5e9 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 22126: 0084cd19 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 22127: 0086a619 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 22128: 012e580a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 22129: 012e61d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 22130: 012ac134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 22131: 012b568c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 22132: 00823dcd 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 22132: 00823dfd 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 22133: 012afde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 22134: 01207208 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul_idx_d │ │ │ │ 22135: 012b78dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 22136: 012e3d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 22137: 012e5592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 22138: 012a766c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_IO_PORT_EVENT │ │ │ │ 22139: 0041e145 4 FUNC GLOBAL DEFAULT 12 world_type │ │ │ │ 22140: 00589399 268 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 22141: 009d2358 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 22141: 009d2388 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ 22142: 012e5aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_STATUS_DSTATE │ │ │ │ 22143: 01207310 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul_idx_h │ │ │ │ - 22144: 0073579d 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 22144: 007357cd 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 22145: 012b0b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 22146: 0058a161 88 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 22147: 0031167d 48 FUNC GLOBAL DEFAULT 12 wm8750_dac_buffer │ │ │ │ 22148: 0120dfdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_d │ │ │ │ 22149: 003a7ad9 122 FUNC GLOBAL DEFAULT 12 gicv3_redist_process_lpi │ │ │ │ 22150: 012e4234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 22151: 0053ba4d 6 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 22152: 012e6028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 22153: 00398f0d 70 FUNC GLOBAL DEFAULT 12 ps2_queue │ │ │ │ 22154: 0120e168 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_h │ │ │ │ 22155: 012a6708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 22156: 012a6d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 22157: 0050e91d 152 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 22158: 00811a71 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 22158: 00811aa1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 22159: 0120728c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul_idx_s │ │ │ │ 22160: 012b718c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ 22161: 012e5890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_DSTATE │ │ │ │ - 22162: 008146ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 22162: 0081471d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 22163: 012a5a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 22164: 012e5a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 22165: 012e5ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ 22166: 00608cb9 32 FUNC GLOBAL DEFAULT 12 npcm7xx_load_kernel │ │ │ │ 22167: 012e387c 4 OBJECT GLOBAL DEFAULT 25 cpu_NF │ │ │ │ - 22168: 0072c0d5 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 22168: 0072c105 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 22169: 012e4158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 22170: 0039163d 134 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ 22171: 0059d451 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 22172: 012e6276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 22173: 0117acf8 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 22174: 012b8644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 22175: 0039a261 432 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 22176: 002f4291 140 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ - 22177: 006c1689 86 FUNC GLOBAL DEFAULT 12 helper_mve_vmlab │ │ │ │ + 22177: 006c16b9 86 FUNC GLOBAL DEFAULT 12 helper_mve_vmlab │ │ │ │ 22178: 011ed0e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addub │ │ │ │ 22179: 012e4f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 22180: 012aa65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ 22181: 0120e0e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_s │ │ │ │ - 22182: 0074a61d 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 22182: 0074a64d 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 22183: 012e42c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 22184: 005f3ee9 66 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muluhw │ │ │ │ 22185: 012e4488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 22186: 0087cbcd 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 22186: 0087cbfd 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 22187: 012addd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ 22188: 012e413a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_ADC_ENGINE_WRITE_DSTATE │ │ │ │ - 22189: 006c16e1 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmlah │ │ │ │ + 22189: 006c1711 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmlah │ │ │ │ 22190: 012e5b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 22191: 00a6e8d8 4 OBJECT GLOBAL DEFAULT 14 fby35_nic_fruid_len │ │ │ │ - 22192: 007fe249 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 22191: 00a6e908 4 OBJECT GLOBAL DEFAULT 14 fby35_nic_fruid_len │ │ │ │ + 22192: 007fe279 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 22193: 012e4ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 22194: 011ed3fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addul │ │ │ │ 22195: 005ba711 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 22196: 012ae620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ 22197: 002c76b5 76 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 22198: 012e3e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 22199: 012e4fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ - 22200: 006be755 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxb │ │ │ │ + 22200: 006be785 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxb │ │ │ │ 22201: 012afab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 22202: 012a7a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ - 22203: 0070eab9 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 22203: 0070eae9 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ 22204: 005f86b1 150 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u64 │ │ │ │ - 22205: 006c174d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaw │ │ │ │ + 22205: 006c177d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaw │ │ │ │ 22206: 011ed270 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_adduw │ │ │ │ - 22207: 006be831 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxh │ │ │ │ + 22207: 006be861 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxh │ │ │ │ 22208: 012e42aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 22209: 003289f1 244 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 22210: 0050c875 20 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ 22211: 002e8631 68 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 22212: 012e58e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 22213: 005bafad 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ 22214: 004d9301 52 FUNC GLOBAL DEFAULT 12 vfio_iommufd_cpr_unregister_iommufd │ │ │ │ - 22215: 0076dc89 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 22215: 0076dcb9 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 22216: 0121da20 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ 22217: 0052dbf1 58 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 22218: 012b7998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 22219: 00892ae9 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 22219: 00892b19 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 22220: 012a98c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ 22221: 011e8a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_shsub8 │ │ │ │ - 22222: 0080ddd5 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 22222: 0080de05 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 22223: 004e6f4d 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 22224: 00815899 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 22224: 008158c9 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 22225: 0056c5e5 200 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 22226: 007be4d1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 22226: 007be501 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 22227: 012bb9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 22228: 004fafed 276 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 22229: 008965c1 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 22229: 008965f1 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 22230: 012e6674 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 22231: 00388979 10 FUNC GLOBAL DEFAULT 12 omap_i2c_set_iclk │ │ │ │ 22232: 00516e0d 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 22233: 0032c1a9 32 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ - 22234: 006be935 236 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxw │ │ │ │ + 22234: 006be965 236 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxw │ │ │ │ 22235: 005cb09d 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 22236: 012a8cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ 22237: 005ca2c5 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 22238: 012e44e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 22239: 0085427d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 22239: 008542ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 22240: 003ca9a9 120 FUNC GLOBAL DEFAULT 12 omap_clk_reparent │ │ │ │ 22241: 012e6348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 22242: 002f562d 80 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 22243: 00477c3d 276 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 22244: 012b5ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 22245: 012b9854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 22246: 012aeda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ @@ -22252,351 +22252,351 @@ │ │ │ │ 22248: 011dd8a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 22249: 012e4162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_RANGE_INVAL_DSTATE │ │ │ │ 22250: 012aa1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 22251: 005b9c29 130 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 22252: 012e5b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 22253: 002c45b1 272 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ 22254: 0117ba4c 12 OBJECT GLOBAL DEFAULT 21 SevState_lookup │ │ │ │ - 22255: 0088aee9 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 22255: 0088af19 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 22256: 002c5005 80 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 22257: 012e4a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 22258: 0082abad 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 22258: 0082abdd 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 22259: 012ac534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 22260: 012e6248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 22261: 012b9204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 22262: 00781351 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 22262: 00781381 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 22263: 012b0e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 22264: 012bc378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 22265: 011ea384 132 OBJECT GLOBAL DEFAULT 24 helper_info_rbit │ │ │ │ 22266: 005b0335 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 22267: 005d2275 2 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 22268: 012e4aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 22269: 011dd068 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ 22270: 005cba99 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 22271: 012e4f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ - 22272: 00819ad5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 22272: 00819b05 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 22273: 012ad3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 22274: 00808a2d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 22274: 00808a5d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 22275: 012e4d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ 22276: 005c8fb5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 22277: 005f6591 372 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgb0 │ │ │ │ 22278: 012e617e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 22279: 005f6705 394 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgb1 │ │ │ │ 22280: 0117a398 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 22281: 012e5c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 22282: 012a9134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 22283: 012aa6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ 22284: 003b506d 548 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ - 22285: 006dd925 106 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_b │ │ │ │ - 22286: 00731dd5 124 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 22287: 007494ed 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 22288: 00836d8d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 22285: 006dd955 106 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_b │ │ │ │ + 22286: 00731e05 124 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 22287: 0074951d 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 22288: 00836dbd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 22289: 0031a5ed 24 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx66l1g45g │ │ │ │ 22290: 012e5cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 22291: 0085db35 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 22291: 0085db65 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 22292: 012b98c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ - 22293: 006dda61 144 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_d │ │ │ │ + 22293: 006dda91 144 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_d │ │ │ │ 22294: 012ab934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ 22295: 005b4ff1 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 22296: 012a7390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ - 22297: 006dd991 104 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_h │ │ │ │ + 22297: 006dd9c1 104 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_h │ │ │ │ 22298: 005b10a9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ 22299: 005b1921 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 22300: 012e3c60 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 22301: 00817a71 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ - 22302: 007b80e5 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 22301: 00817aa1 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 22302: 007b8115 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ 22303: 005b1c4d 692 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 22304: 012b9b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 22305: 003f4c59 956 FUNC GLOBAL DEFAULT 12 e1000e_core_post_load │ │ │ │ 22306: 012bd6c8 308 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ - 22307: 006dd9f9 104 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_s │ │ │ │ - 22308: 0089ad45 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 22307: 006dda29 104 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_s │ │ │ │ + 22308: 0089ad75 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 22309: 012b12c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 22310: 007af801 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 22310: 007af831 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 22311: 004abc51 120 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 22312: 012e59e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 22313: 01155a40 52 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 22314: 012bd1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 22315: 012e4ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 22316: 012ba564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 22317: 00478345 128 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ 22318: 002fb885 1288 FUNC GLOBAL DEFAULT 12 build_crs │ │ │ │ 22319: 005a050d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 22320: 0043bad9 296 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 22321: 012e5668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 22322: 00806679 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 22322: 008066a9 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 22323: 012a63f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ - 22324: 006ced95 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgth │ │ │ │ + 22324: 006cedc5 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgth │ │ │ │ 22325: 012b7bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_READ_EVENT │ │ │ │ - 22326: 0073cb71 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 22326: 0073cba1 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 22327: 002bde61 1828 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 22328: 0086c7dd 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 22328: 0086c80d 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 22329: 012aae78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ - 22330: 00846a15 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 22330: 00846a45 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 22331: 012af370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 22332: 012b32b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 22333: 012b8574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 22334: 00738ce9 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 22334: 00738d19 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 22335: 012b4424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 22336: 00587629 120 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 22337: 012b519c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ - 22338: 006cef8d 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgts │ │ │ │ + 22338: 006cefbd 252 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgts │ │ │ │ 22339: 012e5ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 22340: 012e5a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ - 22341: 006d6a5d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_d │ │ │ │ + 22341: 006d6a8d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_d │ │ │ │ 22342: 003365d5 96 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 22343: 0053e6b5 124 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 22344: 00335535 212 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 22345: 004aaec9 376 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 22346: 012ad434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 22347: 0072dc05 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 22348: 00890f5d 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 22347: 0072dc35 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 22348: 00890f8d 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 22349: 012e5f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 22350: 00855d25 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ - 22351: 006d696d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_h │ │ │ │ + 22350: 00855d55 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 22351: 006d699d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_h │ │ │ │ 22352: 012e45a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 22353: 00389461 108 FUNC GLOBAL DEFAULT 12 pmbus_send8 │ │ │ │ 22354: 002d319d 124 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 22355: 002c51e5 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 22356: 012e45fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 22357: 00573885 16 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 22358: 004a1cf9 268 FUNC GLOBAL DEFAULT 12 sse_counter_tick_to_time │ │ │ │ 22359: 012e4100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_DSTATE │ │ │ │ 22360: 012e4290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ABORT_DSTATE │ │ │ │ 22361: 012b4efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_EVENT │ │ │ │ 22362: 012bb454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 22363: 00500359 104 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 22364: 00442fb1 404 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ - 22365: 0084f375 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ + 22365: 0084f3a5 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ 22366: 012e3d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 22367: 002b5395 196 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ - 22368: 006d69e5 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_s │ │ │ │ + 22368: 006d6a15 120 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_s │ │ │ │ 22369: 012aabf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 22370: 012e6194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 22371: 00899901 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 22372: 007567e5 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 22371: 00899931 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 22372: 00756815 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 22373: 012e5172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 22374: 007ffe51 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ - 22375: 007f642d 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 22374: 007ffe81 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 22375: 007f645d 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 22376: 012e5f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 22377: 012a5c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ 22378: 005f3ea9 64 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mululw │ │ │ │ - 22379: 007434b1 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ - 22380: 00885d2d 52 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ - 22381: 008266f5 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 22382: 00887e91 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 22379: 007434e1 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 22380: 00885d5d 52 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ + 22381: 00826725 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 22382: 00887ec1 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 22383: 012e5090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ 22384: 012afc80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 22385: 00765fd1 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 22385: 00766001 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 22386: 002f8f89 332 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 22387: 01208c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmull_h │ │ │ │ 22388: 012a63e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 22389: 00546f09 102 FUNC GLOBAL DEFAULT 12 cpr_open_fd │ │ │ │ 22390: 012e425a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 22391: 012b789c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 22392: 007017a9 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 22392: 007017d9 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 22393: 0056f485 936 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ 22394: 0059cd41 76 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 22395: 0043f8b1 10 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ 22396: 012e4188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CONSUME_OUT_DSTATE │ │ │ │ - 22397: 0084b4fd 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 22398: 00764d9d 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 22397: 0084b52d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 22398: 00764dcd 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 22399: 012e39a3 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ - 22400: 007d0b41 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 22400: 007d0b71 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 22401: 003c537d 74 FUNC GLOBAL DEFAULT 12 imx_ccm_calc_pll │ │ │ │ 22402: 00327355 70 FUNC GLOBAL DEFAULT 12 register_init_block8 │ │ │ │ 22403: 003df515 76 FUNC GLOBAL DEFAULT 12 aspeed_scu_get_apb_freq │ │ │ │ 22404: 0117a8b4 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 22405: 008533ed 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 22405: 0085341d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 22406: 012a89f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 22407: 012e478a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 22408: 012bbde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ - 22409: 0074dd0d 820 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 22409: 0074dd3d 820 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 22410: 005bd759 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 22411: 012e59fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 22412: 012e6330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 22413: 012e4f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 22414: 012b6abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 22415: 012e3d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ 22416: 0117ab84 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ 22417: 005cc025 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 22418: 0044069d 144 FUNC GLOBAL DEFAULT 12 pci_iommu_init_iotlb_notifier │ │ │ │ 22419: 012e55bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 22420: 01159c18 52 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ 22421: 01211810 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unzip8 │ │ │ │ - 22422: 00827b09 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 22422: 00827b39 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 22423: 0041f925 82 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ 22424: 0121b764 132 OBJECT GLOBAL DEFAULT 24 helper_info_add_usaturate │ │ │ │ - 22425: 007320dd 256 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 22425: 0073210d 256 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 22426: 0051ce69 20 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 22427: 003b5c5d 190 FUNC GLOBAL DEFAULT 12 cxl_extents_contains_dpa_range │ │ │ │ 22428: 002bc271 66 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 22429: 005cea89 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_be │ │ │ │ 22430: 012ad6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ 22431: 00541461 196 FUNC GLOBAL DEFAULT 12 spdm_socket_close │ │ │ │ 22432: 012e61c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 22433: 005b2765 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 22434: 012e60e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ 22435: 012e55ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 22436: 0056c099 84 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 22437: 012b5dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 22438: 005d2be1 184 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 22439: 00786a41 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ - 22440: 0075c961 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 22441: 00761805 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 22439: 00786a71 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 22440: 0075c991 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 22441: 00761835 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 22442: 011efcb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpneh │ │ │ │ 22443: 012af5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ - 22444: 0077a6a1 96 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 22444: 0077a6d1 96 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 22445: 012a8660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ 22446: 0121b8ec 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 22447: 0072eb91 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 22447: 0072ebc1 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 22448: 012e6302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 22449: 00470c99 116 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ 22450: 012e5af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_READ_DSTATE │ │ │ │ 22451: 00597429 108 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 22452: 007122a9 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 22453: 0087eff9 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 22452: 007122d9 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 22453: 0087f029 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ 22454: 012e4198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INSERT_DSTATE │ │ │ │ 22455: 005ce071 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_be │ │ │ │ 22456: 012a784c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_READ_EVENT │ │ │ │ 22457: 011efc34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpnes │ │ │ │ 22458: 002ca639 14 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 22459: 012e6162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 22460: 012a66b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 22461: 002ca555 80 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 22462: 012bb224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 22463: 012e4880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 22464: 012e6374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 22465: 012aab18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 22466: 007399e9 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 22466: 00739a19 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 22467: 00aa6084 52 OBJECT GLOBAL DEFAULT 21 vmstate_lm4549_state │ │ │ │ 22468: 012b68ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 22469: 007fa5e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 22469: 007fa615 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ 22470: 004d3b45 116 FUNC GLOBAL DEFAULT 12 vfio_device_attach_by_iommu_type │ │ │ │ - 22471: 008341a1 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 22471: 008341d1 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 22472: 012b8424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ - 22473: 0083cb31 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 22474: 0088c5a5 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 22473: 0083cb61 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 22474: 0088c5d5 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 22475: 012e48c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 22476: 012e42f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 22477: 012e43f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 22478: 012b96f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ - 22479: 006b9be9 148 FUNC GLOBAL DEFAULT 12 helper_mve_vorn │ │ │ │ + 22479: 006b9c19 148 FUNC GLOBAL DEFAULT 12 helper_mve_vorn │ │ │ │ 22480: 012a510c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 22481: 0077aea9 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 22482: 008466f5 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 22483: 00847f81 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 22481: 0077aed9 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 22482: 00846725 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 22483: 00847fb1 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 22484: 012e3c4f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 22485: 012e58a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ - 22486: 0067e6c5 132 FUNC GLOBAL DEFAULT 12 unallocated_encoding │ │ │ │ - 22487: 00801e0d 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 22486: 0067e705 132 FUNC GLOBAL DEFAULT 12 unallocated_encoding │ │ │ │ + 22487: 00801e3d 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 22488: 012e5620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 22489: 0117a81c 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 22490: 003b78ed 272 FUNC GLOBAL DEFAULT 12 led_create_simple │ │ │ │ - 22491: 006b9b5d 140 FUNC GLOBAL DEFAULT 12 helper_mve_vorr │ │ │ │ + 22491: 006b9b8d 140 FUNC GLOBAL DEFAULT 12 helper_mve_vorr │ │ │ │ 22492: 012b7d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_READ_EVENT │ │ │ │ 22493: 012e3cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 22494: 012b3224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 22495: 012a780c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJ_WRITE_EVENT │ │ │ │ 22496: 012a61a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 22497: 012e5e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 22498: 00808009 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 22498: 00808039 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 22499: 012e6854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ 22500: 005ce36d 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_be_mmu │ │ │ │ 22501: 005b28fd 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 22502: 012e474c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 22503: 012b8e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 22504: 0055fe09 92 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 22505: 004d3019 124 FUNC GLOBAL DEFAULT 12 vfio_device_irq_disable │ │ │ │ 22506: 012e4f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 22507: 012b0bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 22508: 012a69c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ 22509: 012e5fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 22510: 00815351 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 22510: 00815381 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 22511: 012e4d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ - 22512: 00820415 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ - 22513: 006bfa6d 84 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarb │ │ │ │ + 22512: 00820445 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 22513: 006bfa9d 84 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarb │ │ │ │ 22514: 012e452c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 22515: 00817be1 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ - 22516: 0087b93d 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 22515: 00817c11 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 22516: 0087b96d 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 22517: 0055a2b5 20 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ 22518: 011f4fbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvsb │ │ │ │ 22519: 0059dfdd 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 22520: 00878d71 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ - 22521: 008199e9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 22522: 0083822d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ - 22523: 006bfac1 104 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarh │ │ │ │ + 22520: 00878da1 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 22521: 00819a19 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 22522: 0083825d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 22523: 006bfaf1 104 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarh │ │ │ │ 22524: 012a8820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 22525: 012a74f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 22526: 0121d6e0 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 22527: 012e4b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ 22528: 012e4152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_RESET_EXIT_DSTATE │ │ │ │ 22529: 011f4f38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvsh │ │ │ │ 22530: 012afeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ 22531: 012e53c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_WRITE_DSTATE │ │ │ │ 22532: 012b2310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 22533: 00822af1 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 22533: 00822b21 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 22534: 012e5644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 22535: 00535b8d 44 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 22536: 012e3f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ - 22537: 006d091d 94 FUNC GLOBAL DEFAULT 12 helper_udiv │ │ │ │ + 22537: 006d094d 94 FUNC GLOBAL DEFAULT 12 helper_udiv │ │ │ │ 22538: 00328601 22 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 22539: 012ba0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 22540: 012e5ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 22541: 012b2390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ - 22542: 006cdc75 176 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavh │ │ │ │ - 22543: 006bfb29 108 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarw │ │ │ │ + 22542: 006cdca5 176 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavh │ │ │ │ + 22543: 006bfb59 108 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarw │ │ │ │ 22544: 005043dd 76 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 22545: 005565d9 42 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ 22546: 011f4eb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvsw │ │ │ │ - 22547: 007f8371 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 22547: 007f83a1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 22548: 0060011d 74 FUNC GLOBAL DEFAULT 12 helper_vfp_toshh_round_to_zero │ │ │ │ 22549: 01217a08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtod_round_to_nearest │ │ │ │ 22550: 0114cb3c 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 22551: 012e3ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 22552: 007ab3dd 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ - 22553: 0087d971 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 22552: 007ab40d 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 22553: 0087d9a1 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 22554: 002be939 84 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ 22555: 002e87bd 108 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ 22556: 005a02e9 60 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ - 22557: 008326e9 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ - 22558: 006cdd25 176 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavs │ │ │ │ + 22557: 00832719 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 22558: 006cdd55 176 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavs │ │ │ │ 22559: 012e40c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_OUT_DSTATE │ │ │ │ 22560: 012adb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 22561: 0047aed1 192 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 22562: 0087f649 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ - 22563: 0089872d 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ + 22562: 0087f679 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 22563: 0089875d 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ 22564: 012e3c6d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 22565: 012b67cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GROUP_PUT_EVENT │ │ │ │ 22566: 012a7280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 22567: 012a8d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 22568: 00819831 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 22569: 0083fc69 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 22570: 0085b75d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 22571: 00852d89 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 22572: 00759f2d 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 22568: 00819861 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 22569: 0083fc99 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 22570: 0085b78d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 22571: 00852db9 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 22572: 00759f5d 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 22573: 012bc980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 22574: 005c8119 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 22575: 011f9b04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd90b │ │ │ │ 22576: 012bb404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 22577: 00891001 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 22577: 00891031 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 22578: 002fd0b1 54 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_update │ │ │ │ 22579: 00600c09 52 FUNC GLOBAL DEFAULT 12 helper_rsqrte_u32 │ │ │ │ 22580: 00418501 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 22581: 008301c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 22581: 008301f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 22582: 012b694c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ 22583: 012e3888 4 OBJECT GLOBAL DEFAULT 25 cpu_VF │ │ │ │ - 22584: 0083e10d 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 22584: 0083e13d 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 22585: 00331041 72 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ 22586: 012bb0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ 22587: 011f9a80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd90h │ │ │ │ - 22588: 00a6e8c0 4 OBJECT GLOBAL DEFAULT 14 gb200nvl_bmc_fruid_len │ │ │ │ - 22589: 0082aae1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 22588: 00a6e8f0 4 OBJECT GLOBAL DEFAULT 14 gb200nvl_bmc_fruid_len │ │ │ │ + 22589: 0082ab11 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 22590: 0043b009 66 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ - 22591: 00706ca5 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ + 22591: 00706cd5 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ 22592: 0052d82d 56 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 22593: 012b566c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 22594: 00571cc9 172 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 22595: 012e5262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 22596: 012bb474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ 22597: 0045667d 252 FUNC GLOBAL DEFAULT 12 scsi_device_drained_begin │ │ │ │ 22598: 012e4e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_DSTATE │ │ │ │ @@ -22606,42 +22606,42 @@ │ │ │ │ 22602: 012e6362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEND_KEY_DSTATE │ │ │ │ 22603: 012e4dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 22604: 012ada94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 22605: 012e6096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 22606: 012e4d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 22607: 00619ba9 4768 FUNC GLOBAL DEFAULT 12 omap310_mpu_init │ │ │ │ 22608: 012e3d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 22609: 0084c6c1 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 22609: 0084c6f1 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ 22610: 012e555a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ 22611: 011f99fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd90w │ │ │ │ - 22612: 0087f55d 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 22612: 0087f58d 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 22613: 012b1da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 22614: 0085b6e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 22614: 0085b715 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 22615: 012a9dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 22616: 0072b5c1 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 22616: 0072b5f1 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 22617: 012e3c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ - 22618: 00881439 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 22618: 00881469 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 22619: 012e5bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 22620: 012b069c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ 22621: 002fc2d9 536 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_pointer │ │ │ │ 22622: 011f4e30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvub │ │ │ │ - 22623: 0089456d 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 22623: 0089459d 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 22624: 012badd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 22625: 012b4404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 22626: 012b37a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_READ_EVENT │ │ │ │ 22627: 012b1424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 22628: 00588291 64 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 22629: 00517215 16 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 22630: 0085c0e1 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ - 22631: 00704441 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 22630: 0085c111 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 22631: 00704471 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 22632: 011f4dac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvuh │ │ │ │ 22633: 012bbe98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 22634: 012a62e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 22635: 011d2044 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 22636: 0080d491 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 22636: 0080d4c1 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 22637: 012b24d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 22638: 0032cd65 544 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 22639: 012e5fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_RECALC_DSTATE │ │ │ │ 22640: 012a6828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 22641: 012e5226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 22642: 012b26b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 22643: 012b5a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ @@ -22654,276 +22654,276 @@ │ │ │ │ 22650: 005ca071 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 22651: 012ae7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 22652: 012e4e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 22653: 00639cdd 300 FUNC GLOBAL DEFAULT 12 smmu_iotlb_insert │ │ │ │ 22654: 012b4f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 22655: 012e5b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ 22656: 011f4d28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvuw │ │ │ │ - 22657: 008170b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 22657: 008170e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 22658: 002c7595 130 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ 22659: 01211b28 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cge_f32 │ │ │ │ - 22660: 007fb55d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 22660: 007fb58d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 22661: 012e56b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 22662: 012e5ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 22663: 012e5480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_READ_DSTATE │ │ │ │ 22664: 011f9ea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsbci │ │ │ │ 22665: 012ac394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 22666: 012b2db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 22667: 012b98e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 22668: 012bb334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ - 22669: 0088d725 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 22669: 0088d755 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 22670: 012e625c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ - 22671: 00808fed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 22671: 0080901d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 22672: 012b2220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 22673: 005749b9 228 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 22674: 012e3d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ - 22675: 00723d75 252 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ + 22675: 00723da5 252 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ 22676: 011f5b14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlsldavhxsw │ │ │ │ - 22677: 00856be1 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 22677: 00856c11 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 22678: 012e5b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 22679: 012e4f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ 22680: 005a14d1 384 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 22681: 012e4f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 22682: 00832ccd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 22682: 00832cfd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 22683: 012a7e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CONSUME_OUT_EVENT │ │ │ │ 22684: 012a59e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 22685: 008907e9 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 22685: 00890819 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 22686: 012e5e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 22687: 012af780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 22688: 00897035 280 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ - 22689: 007b48c1 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 22690: 0082ea5d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 22688: 00897065 280 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ + 22689: 007b48f1 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 22690: 0082ea8d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 22691: 012e3dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ 22692: 005e33f1 1928 FUNC GLOBAL DEFAULT 12 aa64_va_parameters │ │ │ │ 22693: 0117ab44 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 22694: 002b46f1 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 22695: 012e6112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 22696: 002b6c49 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 22697: 00600a75 6 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f32 │ │ │ │ 22698: 012b042c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 22699: 012191c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshd_round_to_zero │ │ │ │ 22700: 012e6050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 22701: 005cfde5 100 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 22702: 012e56fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ - 22703: 009f4154 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 22704: 0088a455 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 22705: 00885ab1 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 22706: 00844c49 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 22707: 00817311 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 22703: 009f4184 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 22704: 0088a485 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 22705: 00885ae1 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 22706: 00844c79 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 22707: 00817341 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ 22708: 006001d9 52 FUNC GLOBAL DEFAULT 12 helper_vfp_sltoh_round_to_nearest │ │ │ │ 22709: 011ffcfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxab │ │ │ │ - 22710: 00828061 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 22710: 00828091 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 22711: 012bd9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 22712: 0083fe85 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 22712: 0083feb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 22713: 0033db69 124 FUNC GLOBAL DEFAULT 12 cxl_initialize_mailbox_t3 │ │ │ │ 22714: 002b9925 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 22715: 012af400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 22716: 009f414c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 22717: 0078bd09 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 22716: 009f417c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 22717: 0078bd39 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 22718: 0041b669 4 FUNC GLOBAL DEFAULT 12 desc_buf_size │ │ │ │ 22719: 012b5bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 22720: 002adc19 7864 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 22721: 012e5216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 22722: 011ffc78 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxah │ │ │ │ 22723: 012e4fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 22724: 012b2a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 22725: 008299cd 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 22725: 008299fd 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 22726: 012b33b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 22727: 0083fd95 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 22728: 007fec45 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 22727: 0083fdc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 22728: 007fec75 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 22729: 012e5048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 22730: 012b5f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 22731: 00755851 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 22731: 00755881 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 22732: 005d2cf1 16 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 22733: 0032d451 108 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 22734: 012b8454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ 22735: 0052da35 444 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 22736: 012e3d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 22737: 012b9bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 22738: 012e53e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_DONE_DSTATE │ │ │ │ 22739: 012b3324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 22740: 007295d9 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 22740: 00729609 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 22741: 0043b811 224 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 22742: 00784cdd 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 22742: 00784d0d 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 22743: 012e4448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 22744: 002a504d 90 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 22745: 012e46fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 22746: 011ffbf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxaw │ │ │ │ 22747: 012ba444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 22748: 011f1914 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrunbb │ │ │ │ 22749: 012e4ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 22750: 012e6216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 22751: 00835905 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 22751: 00835935 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ 22752: 0052c7a5 532 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 22753: 012e40ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_FIT_DSTATE │ │ │ │ 22754: 00573725 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ - 22755: 00669b31 220 FUNC GLOBAL DEFAULT 12 arm_translate_init │ │ │ │ + 22755: 00669b3d 220 FUNC GLOBAL DEFAULT 12 arm_translate_init │ │ │ │ 22756: 01205ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ummla_b │ │ │ │ 22757: 012e3c1d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 22758: 012afb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ 22759: 012e5902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 22760: 012ba154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 22761: 011f1890 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrunbh │ │ │ │ 22762: 012bd698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 22763: 012ab0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 22764: 006d1e5d 428 FUNC GLOBAL DEFAULT 12 helper_tidcp_el0 │ │ │ │ - 22765: 0073df0d 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 22764: 006d1e8d 428 FUNC GLOBAL DEFAULT 12 helper_tidcp_el0 │ │ │ │ + 22765: 0073df3d 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 22766: 00549bd1 136 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ - 22767: 006d1e1d 64 FUNC GLOBAL DEFAULT 12 helper_tidcp_el1 │ │ │ │ + 22767: 006d1e4d 64 FUNC GLOBAL DEFAULT 12 helper_tidcp_el1 │ │ │ │ 22768: 012e3d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 22769: 012e5ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 22770: 008812b9 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 22770: 008812e9 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 22771: 012a8910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 22772: 012b05cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 22773: 012bb3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 22774: 012b2430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 22775: 005b8631 32 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 22776: 012e4f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 22777: 007ef4c9 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 22777: 007ef4f9 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 22778: 00316499 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_memory │ │ │ │ 22779: 012b4144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_EVENT │ │ │ │ 22780: 012e471e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 22781: 012e412c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_PXM_DSTATE │ │ │ │ 22782: 005ffdcd 72 FUNC GLOBAL DEFAULT 12 helper_vfp_toshs_round_to_zero │ │ │ │ 22783: 002cb091 216 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 22784: 01177b1c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ 22785: 005b4c81 88 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 22786: 012ac5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ 22787: 005bf019 484 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 22788: 012b741c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ 22789: 011ef688 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpne_scalarh │ │ │ │ - 22790: 00853c51 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 22791: 00879621 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 22790: 00853c81 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 22791: 00879651 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 22792: 002c717d 72 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 22793: 002bb5f1 6 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 22794: 00519429 208 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 22795: 012e4064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ - 22796: 00a83284 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ + 22796: 00a832b4 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ 22797: 012e6094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 22798: 005976e5 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 22799: 012ad114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_WRITE_EVENT │ │ │ │ 22800: 012e3880 4 OBJECT GLOBAL DEFAULT 25 cpu_ZF │ │ │ │ 22801: 00535ced 44 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 22802: 012b29c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 22803: 012bbe68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 22804: 00525425 556 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 22805: 012b5bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 22806: 00872cdd 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 22807: 006d6175 116 FUNC GLOBAL DEFAULT 12 helper_gvec_uitos │ │ │ │ - 22808: 007431bd 620 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 22806: 00872d0d 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 22807: 006d61a5 116 FUNC GLOBAL DEFAULT 12 helper_gvec_uitos │ │ │ │ + 22808: 007431ed 620 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 22809: 00532599 124 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 22810: 012b8dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ 22811: 011ef604 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpne_scalars │ │ │ │ - 22812: 0084de19 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 22812: 0084de49 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 22813: 012e4224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 22814: 012e5d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 22815: 012bbd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 22816: 012afec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 22817: 012a8e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ 22818: 005b4dd1 84 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 22819: 008901f1 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 22820: 0072d05d 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 22819: 00890221 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 22820: 0072d08d 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ 22821: 00573ed5 192 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ 22822: 005298f5 30 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 22823: 012e46c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 22824: 0089dbdd 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 22824: 0089dc0d 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ 22825: 010a7e1c 52 OBJECT GLOBAL DEFAULT 21 ramfb_vmstate │ │ │ │ 22826: 012e405e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ - 22827: 00776c39 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ - 22828: 00735605 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 22827: 00776c69 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 22828: 00735635 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 22829: 0121dbe4 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 22830: 002f390d 124 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 22831: 00801849 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 22831: 00801879 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ 22832: 0051aebd 180 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ - 22833: 006f2a41 784 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending_lazyfp │ │ │ │ - 22834: 0076f08d 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 22833: 006f2a71 784 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending_lazyfp │ │ │ │ + 22834: 0076f0bd 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 22835: 00554c81 32 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 22836: 012e61e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 22837: 0086a931 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 22837: 0086a961 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 22838: 011dcabc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 22839: 011d1638 64 OBJECT GLOBAL DEFAULT 24 hw_compat_10_0 │ │ │ │ 22840: 012a8950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 22841: 012e6870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 22842: 0051a6dd 70 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ - 22843: 007208a9 120 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 22844: 0085b799 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 22843: 007208d9 120 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ + 22844: 0085b7c9 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 22845: 012e4ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ 22846: 005ff881 60 FUNC GLOBAL DEFAULT 12 helper_bfcvt_pair │ │ │ │ 22847: 0051b055 224 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 22848: 012e5b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ - 22849: 0082febd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 22849: 0082feed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 22850: 012e3f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 22851: 0076c261 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 22851: 0076c291 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 22852: 012bafb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 22853: 012e6016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ - 22854: 006da2c5 214 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmla_idx │ │ │ │ + 22854: 006da2f5 214 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmla_idx │ │ │ │ 22855: 012e6290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 22856: 00889a85 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 22856: 00889ab5 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ 22857: 005c7671 22 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 22858: 007f3f99 8464 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 22858: 007f3fc9 8464 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ 22859: 0051af71 228 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 22860: 012bc478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 22861: 006e0af9 114 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_b │ │ │ │ + 22861: 006e0b29 114 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_b │ │ │ │ 22862: 012b63fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 22863: 012af310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 22864: 012e4c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 22865: 012e4338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 22866: 00600a85 320 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f64 │ │ │ │ 22867: 012b82e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 22868: 012e3c30 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 22869: 006e0c45 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_d │ │ │ │ - 22870: 00847015 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 22871: 008a1429 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 22869: 006e0c75 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_d │ │ │ │ + 22870: 00847045 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 22871: 008a1459 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 22872: 012e5e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 22873: 008227ed 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 22874: 0085ceb5 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 22873: 0082281d 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 22874: 0085cee5 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 22875: 0051a725 112 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 22876: 0072b179 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 22877: 00764bbd 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 22878: 0084d985 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 22879: 0074db7d 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ - 22880: 006e0b6d 112 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_h │ │ │ │ + 22876: 0072b1a9 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 22877: 00764bed 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 22878: 0084d9b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 22879: 0074dbad 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 22880: 006e0b9d 112 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_h │ │ │ │ 22881: 002f7035 164 FUNC GLOBAL DEFAULT 12 aml_to_integer │ │ │ │ 22882: 002e8071 8 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 22883: 00814c39 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 22883: 00814c69 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ 22884: 012e5596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 22885: 0083fa4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ - 22886: 00860315 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 22885: 0083fa7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 22886: 00860345 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 22887: 012b075c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 22888: 012b5eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 22889: 0076e955 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 22889: 0076e985 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 22890: 012b92a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 22891: 011d9b98 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 22892: 0041e13d 4 FUNC GLOBAL DEFAULT 12 world_private │ │ │ │ 22893: 0054bda5 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ 22894: 012e683a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_s390x_c │ │ │ │ - 22895: 006e0bdd 102 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_s │ │ │ │ - 22896: 0083da55 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 22895: 006e0c0d 102 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_s │ │ │ │ + 22896: 0083da85 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 22897: 012e3ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 22898: 012e57b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 22899: 00875281 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 22899: 008752b1 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 22900: 01206d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_h │ │ │ │ 22901: 0055a385 120 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 22902: 008161bd 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 22902: 008161ed 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ 22903: 011edb34 132 OBJECT GLOBAL DEFAULT 24 helper_info_pre_hvc │ │ │ │ - 22904: 007e6cb5 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 22905: 00766849 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 22904: 007e6ce5 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 22905: 00766879 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 22906: 004465b9 26 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 22907: 0073159d 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ - 22908: 006d12b9 144 FUNC GLOBAL DEFAULT 12 helper_get_r13_banked │ │ │ │ + 22907: 007315cd 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 22908: 006d12e9 144 FUNC GLOBAL DEFAULT 12 helper_get_r13_banked │ │ │ │ 22909: 003ea849 104 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 22910: 01206ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_s │ │ │ │ 22911: 012e56ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 22912: 012e531c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ - 22913: 007628a1 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 22913: 007628d1 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 22914: 012e684c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 22915: 005b872d 32 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ 22916: 005de1e5 100 FUNC GLOBAL DEFAULT 12 raw_read │ │ │ │ - 22917: 0081093d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ - 22918: 006af40d 20 FUNC GLOBAL DEFAULT 12 vfp_access_check │ │ │ │ + 22917: 0081096d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 22918: 006af445 20 FUNC GLOBAL DEFAULT 12 vfp_access_check │ │ │ │ 22919: 012e4c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 22920: 012025b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw_sg_wb_uw │ │ │ │ 22921: 011dca38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 22922: 004acd1d 188 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 22923: 012e613e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 22924: 00541989 96 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 22925: 012e465a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_CMD646_DSTATE │ │ │ │ @@ -22931,304 +22931,304 @@ │ │ │ │ 22927: 012add24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_EVENT │ │ │ │ 22928: 012e519e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_DSTATE │ │ │ │ 22929: 003b4961 58 FUNC GLOBAL DEFAULT 12 cxl_set_poison_list_overflowed │ │ │ │ 22930: 012e435e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 22931: 012aa998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 22932: 012e4c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 22933: 012e3c1f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ - 22934: 006d2009 84 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg │ │ │ │ + 22934: 006d2039 84 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg │ │ │ │ 22935: 012e4ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 22936: 005ed3b5 1456 FUNC GLOBAL DEFAULT 12 pmsav8_mpu_lookup │ │ │ │ 22937: 012e5bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ - 22938: 0084cb29 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 22938: 0084cb59 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 22939: 012b787c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 22940: 012e5b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 22941: 005cae5d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 22942: 012bb798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 22943: 012e608e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 22944: 0056cb1d 64 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 22945: 00804119 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 22945: 00804149 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ 22946: 005ccda9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_le │ │ │ │ - 22947: 008879cd 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 22947: 008879fd 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 22948: 012a6978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 22949: 0043e495 156 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 22950: 003b42a9 164 FUNC GLOBAL DEFAULT 12 ct3_test_region_block_backed │ │ │ │ 22951: 012e6900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 22952: 00442bad 460 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 22953: 00581415 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 22954: 0086b7fd 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 22954: 0086b82d 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 22955: 0117aea4 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ - 22956: 006b7781 134 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_wb_uw │ │ │ │ + 22956: 006b77b1 134 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_wb_uw │ │ │ │ 22957: 002932cd 1704 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 22958: 012aa2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 22959: 007b8075 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ - 22960: 00817591 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 22959: 007b80a5 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 22960: 008175c1 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 22961: 012e420a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ 22962: 012a77bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_READ_EVENT │ │ │ │ 22963: 005d7c95 44 FUNC GLOBAL DEFAULT 12 kvm_arm_set_cpu_features_from_host │ │ │ │ - 22964: 008235cd 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 22964: 008235fd 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ 22965: 00520c01 256 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 22966: 005d26f5 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 22967: 004a5345 292 FUNC GLOBAL DEFAULT 12 tpm_tis_reset │ │ │ │ 22968: 012e571e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ - 22969: 006fdde1 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ + 22969: 006fde11 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ 22970: 012a6420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 22971: 012e511a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 22972: 012e5bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 22973: 012b723c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 22974: 012b8a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 22975: 005cd259 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_le │ │ │ │ 22976: 012b644c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 22977: 008a1051 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 22977: 008a1081 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 22978: 012bcfa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 22979: 012a6540 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 22980: 012a6dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 22981: 003802d1 4 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 22982: 012ab8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 22983: 012b93b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ 22984: 01206b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_idx_h │ │ │ │ 22985: 012ab124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 22986: 00731425 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 22986: 00731455 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 22987: 012e421e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 22988: 012bc6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 22989: 012e56ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ 22990: 012b3efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_EVENT │ │ │ │ - 22991: 007f9c0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 22991: 007f9c3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 22992: 002948d1 32 FUNC GLOBAL DEFAULT 12 target_long_bits │ │ │ │ 22993: 01206ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_idx_s │ │ │ │ 22994: 012b76cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ - 22995: 00693e51 64 FUNC GLOBAL DEFAULT 12 mve_update_and_store_eci │ │ │ │ - 22996: 006c61ad 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbb │ │ │ │ + 22995: 00693ea9 64 FUNC GLOBAL DEFAULT 12 mve_update_and_store_eci │ │ │ │ + 22996: 006c61dd 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbb │ │ │ │ 22997: 012e5368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 22998: 00446055 396 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 22999: 012a6a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ 23000: 01206a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlah_idx_h │ │ │ │ - 23001: 00842b91 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 23001: 00842bc1 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 23002: 005ff58d 124 FUNC GLOBAL DEFAULT 12 helper_vfp_cmped │ │ │ │ 23003: 012b3c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_WRITE_EVENT │ │ │ │ 23004: 012b7d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_WRITE_EVENT │ │ │ │ 23005: 012e6014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 23006: 012afc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 23007: 012e4060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ - 23008: 006c62ed 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbh │ │ │ │ + 23008: 006c631d 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbh │ │ │ │ 23009: 005ff3b1 120 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpeh │ │ │ │ 23010: 012e59a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 23011: 0070ee8d 412 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 23011: 0070eebd 412 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 23012: 0055c8dd 120 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 23013: 0039727d 134 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 23014: 00292be5 76 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 23015: 012b4dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 23016: 012e412a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 23017: 012aebf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 23018: 0076d31d 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 23018: 0076d34d 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 23019: 012bb0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ 23020: 005ce269 232 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_be_mmu │ │ │ │ 23021: 012069c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlah_idx_s │ │ │ │ - 23022: 0072ea79 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 23022: 0072eaa9 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 23023: 012a9b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 23024: 002f55e9 68 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 23025: 012e4b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 23026: 012e41be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWT_SILENCE_DSTATE │ │ │ │ 23027: 012e5e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 23028: 012aaad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ 23029: 005ff49d 116 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpes │ │ │ │ 23030: 002b7911 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 23031: 012e4fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 23032: 012e4540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 23033: 012b3b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_INTERRUPT_EVENT │ │ │ │ 23034: 012b56cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 23035: 00889e55 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 23036: 00890c99 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 23037: 00817299 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 23035: 00889e85 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 23036: 00890cc9 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 23037: 008172c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 23038: 012e4248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 23039: 012e4e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 23040: 012b5a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 23041: 012a5944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 23042: 012b78ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 23043: 012e5774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 23044: 0076f28d 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 23044: 0076f2bd 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 23045: 012b5d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 23046: 012e520e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 23047: 012b6ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_REQUEST_EVENT │ │ │ │ 23048: 00447161 74 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 23049: 012e5924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 23050: 012b775c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 23051: 012b9a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 23052: 00842e21 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 23052: 00842e51 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 23053: 005cffbd 62 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 23054: 012e5820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_RESET_HANDLER_DSTATE │ │ │ │ 23055: 012b25e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 23056: 012a6ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ - 23057: 006dcc29 218 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzzw_s │ │ │ │ + 23057: 006dcc59 218 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzzw_s │ │ │ │ 23058: 0032de15 332 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 23059: 011e8620 132 OBJECT GLOBAL DEFAULT 24 helper_info_usubaddx │ │ │ │ 23060: 012e513c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 23061: 007e824d 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 23061: 007e827d 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 23062: 012e49a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 23063: 012aef60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 23064: 00393231 120 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 23065: 007f72a1 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 23065: 007f72d1 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 23066: 012e4e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 23067: 005f7191 258 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_shufh │ │ │ │ 23068: 011dc9b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 23069: 012aecd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 23070: 012e48cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 23071: 0072c3e1 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 23071: 0072c411 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 23072: 012bdbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ 23073: 00596b79 56 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ 23074: 002e8829 320 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 23075: 002c6b29 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fds │ │ │ │ 23076: 012af060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 23077: 012e6244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 23078: 012a9f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ - 23079: 0089df49 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ + 23079: 0089df79 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ 23080: 012a6738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 23081: 012e5856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 23082: 002b36e9 208 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 23083: 012e4ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ 23084: 00600d6d 54 FUNC GLOBAL DEFAULT 12 helper_rintd │ │ │ │ - 23085: 00847d7d 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 23085: 00847dad 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 23086: 012b2320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 23087: 012c227c 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ 23088: 00665411 80 FUNC GLOBAL DEFAULT 12 gen_gvec_addp │ │ │ │ - 23089: 00a59908 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 23089: 00a59938 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ 23090: 00600cfd 56 FUNC GLOBAL DEFAULT 12 helper_rinth │ │ │ │ 23091: 012bd688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 23092: 0074e525 12 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ - 23093: 00761545 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 23092: 0074e555 12 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 23093: 00761575 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ 23094: 0120eab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_sd │ │ │ │ - 23095: 006b6871 104 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_h │ │ │ │ + 23095: 006b68a1 104 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_h │ │ │ │ 23096: 0052d671 444 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ 23097: 0120eed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_sf │ │ │ │ - 23098: 0087b8cd 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 23098: 0087b8fd 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 23099: 0120ecc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_sh │ │ │ │ 23100: 012e5ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 23101: 012b2950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 23102: 00851ec1 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 23103: 00807549 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 23102: 00851ef1 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 23103: 00807579 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 23104: 0054d751 10 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 23105: 00600d35 54 FUNC GLOBAL DEFAULT 12 helper_rints │ │ │ │ 23106: 012e47da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 23107: 012b4e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 23108: 012b1fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 23109: 0072d875 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 23110: 008270d5 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 23111: 0083f36d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 23109: 0072d8a5 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 23110: 00827105 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 23111: 0083f39d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 23112: 012e4292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 23113: 012a4f4c 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 23114: 012a9be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 23115: 0085cc59 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 23115: 0085cc89 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 23116: 012e56e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 23117: 012e567c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 23118: 012e4ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ 23119: 0041be99 62 FUNC GLOBAL DEFAULT 12 fp_port_disable │ │ │ │ - 23120: 00819161 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ - 23121: 006b68d9 96 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_w │ │ │ │ + 23120: 00819191 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 23121: 006b6909 96 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_w │ │ │ │ 23122: 002fd28d 232 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_writeb │ │ │ │ 23123: 012ac184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ - 23124: 00855695 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 23124: 008556c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 23125: 012e3e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 23126: 012e4936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 23127: 00541821 4 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 23128: 012e3eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ - 23129: 0086ae45 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 23129: 0086ae75 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ 23130: 012b3a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_INVALID_EVENT │ │ │ │ - 23131: 0085b451 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 23131: 0085b481 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 23132: 012e3dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 23133: 012b4c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 23134: 012e5b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ 23135: 012a5d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 23136: 005dfd61 268 FUNC GLOBAL DEFAULT 12 arm_hcr_el2_eff_secstate │ │ │ │ 23137: 012a6aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 23138: 012e4254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ 23139: 0059e551 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 23140: 012e596c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 23141: 012e4f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 23142: 012a7d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CFGI_STE_RANGE_EVENT │ │ │ │ 23143: 012e4f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ 23144: 005cdfbd 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_be_mmu │ │ │ │ 23145: 005d7b79 44 FUNC GLOBAL DEFAULT 12 arm_cpu_sme_finalize │ │ │ │ - 23146: 008905a5 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 23146: 008905d5 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 23147: 012e4cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 23148: 012b0030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 23149: 006602c9 66 FUNC GLOBAL DEFAULT 12 gen_srshr64_i64 │ │ │ │ 23150: 005ff309 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnumd │ │ │ │ 23151: 005594c1 156 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ - 23152: 0088a3cd 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 23152: 0088a3fd 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 23153: 012ad814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 23154: 005ff2dd 38 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnumh │ │ │ │ 23155: 012aef30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 23156: 012e60dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 23157: 012e5198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 23158: 012e6306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 23159: 012e436e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 23160: 007e706d 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 23160: 007e709d 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 23161: 005b859d 26 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ - 23162: 00847521 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 23162: 00847551 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 23163: 0056cb79 148 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 23164: 012b661c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 23165: 002dc231 8 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 23166: 0072c581 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 23166: 0072c5b1 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 23167: 00503eed 24 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 23168: 012e43a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 23169: 005fa451 184 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_b │ │ │ │ 23170: 012b3114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 23171: 002c42c1 24 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 23172: 00550e31 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 23173: 0074cc91 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 23173: 0074ccc1 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ 23174: 004df4bd 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ 23175: 005fa725 316 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_d │ │ │ │ 23176: 005ff305 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnums │ │ │ │ 23177: 012e426e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 23178: 012a5d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 23179: 012b40c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_EVENT │ │ │ │ 23180: 012b1fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ 23181: 012e5824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CPR_FIND_DEVICE_DSTATE │ │ │ │ - 23182: 007390fd 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 23182: 0073912d 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ 23183: 0120ea2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_ud │ │ │ │ 23184: 005fa5b1 184 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_h │ │ │ │ - 23185: 0081923d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 23185: 0081926d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ 23186: 0120ee4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_uf │ │ │ │ 23187: 005c8d25 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 23188: 002e25cd 132 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 23189: 012e5920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 23190: 012abaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 23191: 012b88d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ 23192: 0120ec3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_uh │ │ │ │ - 23193: 00881431 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 23193: 00881461 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ 23194: 004df595 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 23195: 012b048c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 23196: 012acd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 23197: 012abe34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 23198: 00899915 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ - 23199: 00878b05 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 23198: 00899945 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 23199: 00878b35 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 23200: 012bc67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 23201: 002b47b1 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 23202: 00302f99 628 FUNC GLOBAL DEFAULT 12 acpi_build_hest │ │ │ │ 23203: 0044230d 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 23204: 00338475 488 FUNC GLOBAL DEFAULT 12 cxl_component_create_dvsec │ │ │ │ 23205: 012e524a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 23206: 002c6ee5 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ 23207: 005ff2d9 4 FUNC GLOBAL DEFAULT 12 helper_vfp_minnumd │ │ │ │ - 23208: 00846aa1 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 23208: 00846ad1 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ 23209: 005fa669 186 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_s │ │ │ │ 23210: 012b731c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 23211: 00a5d738 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 23211: 00a5d768 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 23212: 012e415e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_NSNH_DSTATE │ │ │ │ 23213: 012ad594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 23214: 012b4364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 23215: 00777af9 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 23215: 00777b29 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 23216: 005ff2ad 38 FUNC GLOBAL DEFAULT 12 helper_vfp_minnumh │ │ │ │ 23217: 012ad9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ 23218: 0121a7ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxnumd │ │ │ │ 23219: 004df529 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 23220: 005ccc3d 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_le_mmu │ │ │ │ 23221: 004abe35 220 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ 23222: 00524101 30 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 23223: 0086f245 264 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 23223: 0086f275 264 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ 23224: 0121a8f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxnumh │ │ │ │ 23225: 0052a93d 14 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 23226: 012ab074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 23227: 012e5906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 23228: 012e470c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_BLOCKED_DSTATE │ │ │ │ 23229: 012e57c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 23230: 012b9144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ @@ -23240,56 +23240,56 @@ │ │ │ │ 23236: 012b1f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ 23237: 00293141 124 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 23238: 012e5bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 23239: 005ff2d5 4 FUNC GLOBAL DEFAULT 12 helper_vfp_minnums │ │ │ │ 23240: 012e3d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 23241: 004d3a45 160 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_create_and_realize │ │ │ │ 23242: 012e4ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 23243: 00806031 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 23243: 00806061 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 23244: 012e4a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 23245: 012aaec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 23246: 0121a870 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxnums │ │ │ │ 23247: 012ac604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 23248: 012bbcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 23249: 011e9d54 132 OBJECT GLOBAL DEFAULT 24 helper_info_wfe │ │ │ │ 23250: 002edfd9 68 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 23251: 002ecc49 4 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 23252: 012aea10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 23253: 0032d529 124 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 23254: 00785585 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 23254: 007855b5 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 23255: 012b2980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 23256: 011e9cd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_wfi │ │ │ │ 23257: 012abf84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 23258: 008493b5 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 23258: 008493e5 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ 23259: 012e3e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CLEANUP_STATE_DSTATE │ │ │ │ - 23260: 007307a5 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 23261: 007f9b1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 23260: 007307d5 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 23261: 007f9b4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 23262: 012b27b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 23263: 012e51e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 23264: 012e5f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 23265: 002fd5a9 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_hotplug_init │ │ │ │ - 23266: 006c98f5 188 FUNC GLOBAL DEFAULT 12 helper_mve_vpsel │ │ │ │ + 23266: 006c9925 188 FUNC GLOBAL DEFAULT 12 helper_mve_vpsel │ │ │ │ 23267: 012aedc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 23268: 012e5304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 23269: 012e3f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 23270: 0077aa99 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 23270: 0077aac9 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 23271: 012e59c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 23272: 012ad2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 23273: 0121a660 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minnumd │ │ │ │ 23274: 00380009 90 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 23275: 011f9c90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd270b │ │ │ │ 23276: 012a9824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ 23277: 005309d9 124 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 23278: 012e5698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 23279: 012e4700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 23280: 012a57b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 23281: 0121a768 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minnumh │ │ │ │ 23282: 012b785c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 23283: 0087fd91 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 23284: 0075f7e5 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 23283: 0087fdc1 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 23284: 0075f815 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 23285: 012aa390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 23286: 002b4631 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ 23287: 011f9c0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd270h │ │ │ │ 23288: 012acee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 23289: 012a6948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 23290: 012a4fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ 23291: 012b4084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_EVENT │ │ │ │ @@ -23302,18 +23302,18 @@ │ │ │ │ 23298: 012b063c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ 23299: 0063aed5 46 FUNC GLOBAL DEFAULT 12 smmu_find_sdev │ │ │ │ 23300: 012e5b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 23301: 0057aa85 8 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 23302: 0121a6e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minnums │ │ │ │ 23303: 005cd611 198 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_le_mmu │ │ │ │ 23304: 012a66f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ - 23305: 00859a01 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 23305: 00859a31 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ 23306: 012e5988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_INFO_DSTATE │ │ │ │ 23307: 00305131 1008 FUNC GLOBAL DEFAULT 12 build_append_pcihp_slots │ │ │ │ - 23308: 007e41a5 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 23308: 007e41d5 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 23309: 012e4ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 23310: 011f9b88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd270w │ │ │ │ 23311: 005219e9 20 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 23312: 012bd244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 23313: 011e4a18 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 23314: 012bbe48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_NUMA_NODE_EVENT │ │ │ │ 23315: 012af110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_EVENT │ │ │ │ @@ -23324,19 +23324,19 @@ │ │ │ │ 23320: 012e5d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_DSTATE │ │ │ │ 23321: 0117a974 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 23322: 012b2c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 23323: 012b651c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ 23324: 005a1ddd 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 23325: 00506ab1 280 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ 23326: 002b7df1 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ - 23327: 007fa38d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 23327: 007fa3bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 23328: 012e45d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 23329: 012d3ce4 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 23330: 012a8a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 23331: 008415a1 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 23331: 008415d1 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 23332: 012bc258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 23333: 0041e141 4 FUNC GLOBAL DEFAULT 12 world_rocker │ │ │ │ 23334: 004338a1 576 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 23335: 012e68ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 23336: 012e5a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ 23337: 0058578d 64 FUNC GLOBAL DEFAULT 12 replay_has_interrupt │ │ │ │ 23338: 00339109 252 FUNC GLOBAL DEFAULT 12 cxl_device_register_init_swcci │ │ │ │ @@ -23347,41 +23347,41 @@ │ │ │ │ 23343: 012e5d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 23344: 011de8a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 23345: 0032a725 62 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 23346: 012b31b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 23347: 012a9e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ 23348: 005f6891 186 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgw0 │ │ │ │ 23349: 005f694d 194 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgw1 │ │ │ │ - 23350: 0082858d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ - 23351: 006dd3e9 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_b │ │ │ │ + 23350: 008285bd 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 23351: 006dd419 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_b │ │ │ │ 23352: 012e3894 4 OBJECT GLOBAL DEFAULT 25 cpu_exclusive_addr │ │ │ │ 23353: 012e3db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 23354: 012e3f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 23355: 012e5ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 23356: 012b693c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 23357: 012bbdd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 23358: 012e582a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 23359: 012bbe28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 23360: 012aefe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 23361: 011e0164 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ - 23362: 006dd611 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_h │ │ │ │ + 23362: 006dd641 112 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_h │ │ │ │ 23363: 0038c041 180 FUNC GLOBAL DEFAULT 12 pmbus_page_config │ │ │ │ - 23364: 00817005 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 23365: 0087acb1 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 23364: 00817035 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 23365: 0087ace1 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 23366: 012e41d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ - 23367: 00780b3d 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 23367: 00780b6d 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 23368: 012b3634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_REQUEST_EVENT │ │ │ │ 23369: 012b0edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 23370: 003108c5 332 FUNC GLOBAL DEFAULT 12 lm4549_init │ │ │ │ 23371: 002b8dad 10 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 23372: 0070fad1 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 23372: 0070fb01 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 23373: 012e5992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_HDR_DSTATE │ │ │ │ 23374: 012b9644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 23375: 012e39a6 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ - 23376: 00899cb1 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ + 23376: 00899ce1 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ 23377: 012bb590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 23378: 012a5694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 23379: 012e6110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 23380: 012e4dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 23381: 003b78e1 12 FUNC GLOBAL DEFAULT 12 led_set_state │ │ │ │ 23382: 012b59dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_EXIT_EVENT │ │ │ │ 23383: 0041bb85 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_msix_vector │ │ │ │ @@ -23390,17 +23390,17 @@ │ │ │ │ 23386: 0041bb21 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_head │ │ │ │ 23387: 012e4fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 23388: 012a6270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 23389: 002f60d9 58 FUNC GLOBAL DEFAULT 12 crs_range_insert │ │ │ │ 23390: 0043b5d1 48 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 23391: 012b35e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_EVENT │ │ │ │ 23392: 003284ed 116 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ - 23393: 0078b56d 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 23394: 0082e899 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 23395: 0075f805 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 23393: 0078b59d 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 23394: 0082e8c9 452 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 23395: 0075f835 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 23396: 012b92e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 23397: 002f8e3d 92 FUNC GLOBAL DEFAULT 12 aml_varpackage │ │ │ │ 23398: 012e4a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 23399: 011f6f30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbrsrb │ │ │ │ 23400: 012e634c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 23401: 005ff859 4 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvtds │ │ │ │ 23402: 011e9388 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_m32_newel │ │ │ │ @@ -23411,42 +23411,42 @@ │ │ │ │ 23407: 012ae9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 23408: 012e48b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 23409: 005fef59 564 FUNC GLOBAL DEFAULT 12 vfp_set_fpcr_to_host │ │ │ │ 23410: 005cdeed 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchq_be_mmu │ │ │ │ 23411: 011f6eac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbrsrh │ │ │ │ 23412: 012e425c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 23413: 012b4dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 23414: 007fabc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 23414: 007fabf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ 23415: 0052d865 404 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 23416: 00601051 4 FUNC GLOBAL DEFAULT 12 helper_vfp_get_fpscr │ │ │ │ 23417: 012a5d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 23418: 01209620 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cle0_h │ │ │ │ 23419: 012a69e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ - 23420: 006c6f29 74 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbb │ │ │ │ + 23420: 006c6f59 74 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbb │ │ │ │ 23421: 011da750 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 23422: 0080d665 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 23422: 0080d695 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 23423: 012e4cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ - 23424: 006cb875 372 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0h │ │ │ │ + 23424: 006cb8a5 372 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0h │ │ │ │ 23425: 012bbd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 23426: 012e5a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ - 23427: 006c6f75 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbh │ │ │ │ + 23427: 006c6fa5 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbh │ │ │ │ 23428: 012e54ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_DSTATE │ │ │ │ 23429: 012e63b0 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 23430: 0080ee29 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 23431: 00880851 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 23432: 006d0b19 90 FUNC GLOBAL DEFAULT 12 helper_usat16 │ │ │ │ - 23433: 0089b7c1 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 23430: 0080ee59 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 23431: 00880881 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 23432: 006d0b49 90 FUNC GLOBAL DEFAULT 12 helper_usat16 │ │ │ │ + 23433: 0089b7f1 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ 23434: 012e600e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 23435: 012b3a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_EVENT │ │ │ │ 23436: 012b9694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 23437: 011f6e28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbrsrw │ │ │ │ 23438: 002e7779 56 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ 23439: 005b2ab9 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 23440: 012b76bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_FEATURES_EVENT │ │ │ │ - 23441: 006cb9e9 332 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0s │ │ │ │ + 23441: 006cba19 332 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0s │ │ │ │ 23442: 012e5f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_POINTER_EVENT_DSTATE │ │ │ │ 23443: 012a56a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_RESTART_COROUTINE_EVENT │ │ │ │ 23444: 012bba1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_JOBS_EVENT │ │ │ │ 23445: 0052d9f9 58 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ 23446: 012e5dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_TCP_INFO_DSTATE │ │ │ │ 23447: 00573ba1 24 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_be │ │ │ │ 23448: 005caa01 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ @@ -23454,16 +23454,16 @@ │ │ │ │ 23450: 012bcdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 23451: 0041b181 956 FUNC GLOBAL DEFAULT 12 rx_produce │ │ │ │ 23452: 01212c2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_high_u8 │ │ │ │ 23453: 012e448a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 23454: 012e4c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 23455: 005ba579 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 23456: 00330a11 116 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ - 23457: 0080d6bd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 23458: 0072de7d 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 23457: 0080d6ed 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 23458: 0072dead 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 23459: 005f9285 182 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_b │ │ │ │ 23460: 012e62cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 23461: 012ab924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 23462: 004484cd 132 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ 23463: 005f9829 312 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_d │ │ │ │ 23464: 012bdbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 23465: 0117a5e8 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ @@ -23477,15 +23477,15 @@ │ │ │ │ 23473: 012b2830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_MSI_EVENT │ │ │ │ 23474: 012e5782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 23475: 012bcac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 23476: 005bae0d 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 23477: 002ca75d 316 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 23478: 002c2e25 184 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 23479: 012e5ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 23480: 009f412c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 23480: 009f415c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 23481: 004fe061 44 FUNC GLOBAL DEFAULT 12 xen_ram_addr_from_mapcache │ │ │ │ 23482: 012e54a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_READ_DSTATE │ │ │ │ 23483: 00550d61 144 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 23484: 012e48de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 23485: 012e611c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ 23486: 0051b741 12 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 23487: 0050e731 224 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ @@ -23494,237 +23494,237 @@ │ │ │ │ 23490: 0120e060 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_rpres_s │ │ │ │ 23491: 00530175 180 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 23492: 005f9681 180 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_s │ │ │ │ 23493: 011f14f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpneb │ │ │ │ 23494: 012af040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 23495: 012e5a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ 23496: 005ca841 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 23497: 00889445 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 23497: 00889475 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ 23498: 005c9535 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 23499: 007e30c1 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 23499: 007e30f1 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 23500: 00586a45 20 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 23501: 012e54d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_DSTATE │ │ │ │ 23502: 012bcd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 23503: 00444359 164 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ 23504: 012e53c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_TX_DSTATE │ │ │ │ - 23505: 0089789d 644 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ + 23505: 008978cd 644 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ 23506: 011f1470 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpneh │ │ │ │ 23507: 012e5fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 23508: 005ce15d 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_be_mmu │ │ │ │ 23509: 012b2ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 23510: 0057a579 56 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 23511: 012e532e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 23512: 012e404a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 23513: 012a4e58 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 23514: 00733c3d 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 23514: 00733c6d 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 23515: 011dda34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 23516: 012ad8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 23517: 012e3f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 23518: 012a6a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ - 23519: 006cc0c9 368 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270h │ │ │ │ + 23519: 006cc0f9 368 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270h │ │ │ │ 23520: 0050dc55 284 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 23521: 00535bf9 148 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 23522: 011e9598 132 OBJECT GLOBAL DEFAULT 24 helper_info_sxtb16 │ │ │ │ 23523: 012ab854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_ENQUEUE_EVENT │ │ │ │ 23524: 012e54ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_DSTATE │ │ │ │ 23525: 005e8bb9 4 FUNC GLOBAL DEFAULT 12 arm_gt_htimer_cb │ │ │ │ 23526: 012e49b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ 23527: 011f13ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpnew │ │ │ │ 23528: 012e586c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 23529: 004180f1 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 23530: 011dd1f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 23531: 007684ed 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 23531: 0076851d 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 23532: 012e5d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 23533: 006cc239 344 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270s │ │ │ │ - 23534: 007e6ccd 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 23533: 006cc269 344 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270s │ │ │ │ + 23534: 007e6cfd 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 23535: 012e3f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 23536: 012e4d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 23537: 0081a305 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 23537: 0081a335 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 23538: 012ac7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 23539: 012e5f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 23540: 012ab294 1088 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ 23541: 005fff2d 54 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtos_round_to_nearest │ │ │ │ - 23542: 007f8ead 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 23542: 007f8edd 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 23543: 00333a49 8 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ 23544: 0120d79c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_b16 │ │ │ │ 23545: 005b5139 102 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 23546: 007796d9 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 23546: 00779709 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 23547: 012e4ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 23548: 012e5fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 23549: 0057578d 186 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 23550: 012e574a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 23551: 012af820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ - 23552: 0081caf5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ - 23553: 00713701 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ - 23554: 0082b0e5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ + 23552: 0081cb25 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 23553: 00713731 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 23554: 0082b115 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ 23555: 012b9910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 23556: 00879341 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 23556: 00879371 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 23557: 012a9604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 23558: 012a67c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ 23559: 012e566c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ - 23560: 006b3845 496 FUNC GLOBAL DEFAULT 12 helper_v7m_vlldm │ │ │ │ + 23560: 006b3875 496 FUNC GLOBAL DEFAULT 12 helper_v7m_vlldm │ │ │ │ 23561: 005cbde9 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ 23562: 00522c5d 332 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 23563: 0083ddf5 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 23563: 0083de25 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 23564: 012a9944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ - 23565: 006bc3dd 72 FUNC GLOBAL DEFAULT 12 helper_mve_vadc │ │ │ │ + 23565: 006bc40d 72 FUNC GLOBAL DEFAULT 12 helper_mve_vadc │ │ │ │ 23566: 012a9e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 23567: 00856729 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 23568: 00782159 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 23567: 00856759 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 23568: 00782189 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 23569: 005198b5 452 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 23570: 012e3f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 23571: 012e3ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 23572: 012e60a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 23573: 00789cc9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 23573: 00789cf9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 23574: 012b531c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ 23575: 004409c5 160 FUNC GLOBAL DEFAULT 12 pci_pri_register_notifier │ │ │ │ - 23576: 0074d949 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 23576: 0074d979 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 23577: 012e4f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 23578: 005d1295 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 23579: 0032ca05 364 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ - 23580: 0078b3f1 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 23580: 0078b421 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 23581: 012a6510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 23582: 00532119 116 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 23583: 004ed8e1 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 23584: 012b590c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ 23585: 0052a905 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 23586: 012e45f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 23587: 012e413e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_ADC_WRITE_DSTATE │ │ │ │ 23588: 012b08ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 23589: 012e5760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 23590: 00730cf5 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 23590: 00730d25 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 23591: 012e3d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 23592: 00875bcd 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 23592: 00875bfd 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 23593: 012e4f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 23594: 0055d795 42 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 23595: 006117cd 184 FUNC GLOBAL DEFAULT 12 exynos4210_write_secondary │ │ │ │ 23596: 002f89e1 192 FUNC GLOBAL DEFAULT 12 aml_reserved_field │ │ │ │ 23597: 00574315 144 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 23598: 0088f869 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 23598: 0088f899 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 23599: 005dc70d 172 FUNC GLOBAL DEFAULT 12 arm_debug_check_breakpoint │ │ │ │ 23600: 012e3e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ - 23601: 006d106d 36 FUNC GLOBAL DEFAULT 12 helper_cpsr_write │ │ │ │ + 23601: 006d109d 36 FUNC GLOBAL DEFAULT 12 helper_cpsr_write │ │ │ │ 23602: 012a6bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ 23603: 005af2a1 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 23604: 012b0c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 23605: 012bd658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 23606: 0056d165 134 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 23607: 012b726c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_EVENT │ │ │ │ 23608: 012b582c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 23609: 011dd698 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ 23610: 012e5780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 23611: 012e5634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 23612: 00517459 148 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 23613: 012a67b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 23614: 0075a115 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 23615: 00889b2d 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 23616: 00875809 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 23614: 0075a145 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 23615: 00889b5d 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 23616: 00875839 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 23617: 004d2cbd 96 FUNC GLOBAL DEFAULT 12 vfio_cpr_ram_discard_register_listener │ │ │ │ 23618: 012e5ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 23619: 012e5312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 23620: 00781d9d 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 23620: 00781dcd 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 23621: 002ecbed 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ 23622: 005cc5ad 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ 23623: 011fdf14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxsb │ │ │ │ - 23624: 00872aa1 108 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 23624: 00872ad1 108 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 23625: 011dce58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 23626: 012e5e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 23627: 00815611 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 23627: 00815641 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 23628: 012e5bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ - 23629: 00738031 50 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 23629: 00738061 50 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 23630: 00447301 8 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 23631: 011fde90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxsh │ │ │ │ 23632: 012b646c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 23633: 012af730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 23634: 005483b1 556 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 23635: 012e60d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 23636: 005b9cad 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 23637: 012a97d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ 23638: 01217984 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltod_round_to_nearest │ │ │ │ - 23639: 0086b435 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 23640: 00764e41 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 23639: 0086b465 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 23640: 00764e71 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ 23641: 012a7dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_DECODE_CD_EVENT │ │ │ │ - 23642: 00853d59 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 23642: 00853d89 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 23643: 012a6fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ 23644: 012b65dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 23645: 0045472d 54 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 23646: 012a6f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 23647: 011fde0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxsw │ │ │ │ 23648: 011f180c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshruntb │ │ │ │ 23649: 012afd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 23650: 012b692c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 23651: 00396271 44 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ - 23652: 008275bd 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 23652: 008275ed 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ 23653: 0059cf79 76 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 23654: 012e4378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 23655: 0030173d 600 FUNC GLOBAL DEFAULT 12 cxl_build_cedt │ │ │ │ 23656: 012bbd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ - 23657: 006c23a1 126 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsh │ │ │ │ + 23657: 006c23d1 126 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsh │ │ │ │ 23658: 012e5e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ 23659: 011f1788 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrunth │ │ │ │ - 23660: 006d48f5 146 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_4b │ │ │ │ + 23660: 006d4925 146 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_4b │ │ │ │ 23661: 003234d1 24 FUNC GLOBAL DEFAULT 12 omap_uart_reset │ │ │ │ - 23662: 007b9209 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 23663: 00755e89 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 23662: 007b9239 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 23663: 00755eb9 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 23664: 012e3e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 23665: 00447749 26 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 23666: 0070d72d 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 23667: 0086e4a9 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 23666: 0070d75d 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 23667: 0086e4d9 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 23668: 012e4e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 23669: 002cb449 252 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 23670: 00896dad 384 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ - 23671: 0073c25d 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 23672: 0083fa11 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 23670: 00896ddd 384 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ + 23671: 0073c28d 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 23672: 0083fa41 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 23673: 00519d11 228 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ 23674: 005cb2d5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 23675: 006c24ad 126 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsw │ │ │ │ - 23676: 0086c691 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 23675: 006c24dd 126 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsw │ │ │ │ + 23676: 0086c6c1 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 23677: 012e6258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 23678: 003c5321 92 FUNC GLOBAL DEFAULT 12 imx_ccm_get_clock_frequency │ │ │ │ 23679: 012e479c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 23680: 012b77cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 23681: 012b27c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 23682: 012e5c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 23683: 012e4b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 23684: 0057bbd9 1308 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 23685: 005b6a21 28 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 23686: 012a5c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 23687: 005cdd21 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_be │ │ │ │ - 23688: 007fbe75 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 23688: 007fbea5 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 23689: 004aa581 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 23690: 012e4b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 23691: 0043c285 106 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 23692: 012af9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 23693: 00335cf1 100 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 23694: 008a2505 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 23694: 008a2535 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 23695: 012e4b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 23696: 007434a9 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 23696: 007434d9 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 23697: 012e5690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 23698: 00546fb5 340 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 23699: 0065b811 316 FUNC GLOBAL DEFAULT 12 arm_cpu_gdb_read_register │ │ │ │ 23700: 005d35d5 576 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 23701: 008003c1 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 23701: 008003f1 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 23702: 0121d694 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ - 23703: 00a6ebf4 200 OBJECT GLOBAL DEFAULT 14 fby35_bmc_fruid │ │ │ │ + 23703: 00a6ec24 200 OBJECT GLOBAL DEFAULT 14 fby35_bmc_fruid │ │ │ │ 23704: 012ab284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 23705: 012e5dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 23706: 00729621 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 23706: 00729651 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 23707: 012adb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 23708: 011fdd88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxub │ │ │ │ 23709: 012b543c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 23710: 005d2abd 244 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 23711: 012b3814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_RW_EVENT │ │ │ │ - 23712: 006e2061 114 FUNC GLOBAL DEFAULT 12 helper_gvec_urecpe_s │ │ │ │ + 23712: 006e2091 114 FUNC GLOBAL DEFAULT 12 helper_gvec_urecpe_s │ │ │ │ 23713: 0053623d 120 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 23714: 011f7a04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubu_scalarb │ │ │ │ 23715: 0117a540 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 23716: 011e1580 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 23717: 0087a1d1 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 23718: 0073fcd5 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 23719: 0089b701 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 23717: 0087a201 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 23718: 0073fd05 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 23719: 0089b731 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 23720: 012e3fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_DSTATE │ │ │ │ 23721: 012e4fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 23722: 0050c03d 112 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ 23723: 00523011 164 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 23724: 011fdd04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxuh │ │ │ │ 23725: 012e4404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ 23726: 005ccab1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ @@ -23736,15 +23736,15 @@ │ │ │ │ 23732: 012e5610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_RESET_DSTATE │ │ │ │ 23733: 012e40b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_DSTATE │ │ │ │ 23734: 011f7980 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubu_scalarh │ │ │ │ 23735: 012e557a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 23736: 0043a4dd 104 FUNC GLOBAL DEFAULT 12 pcie_find_port_first │ │ │ │ 23737: 011f7d1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddu_scalarb │ │ │ │ 23738: 012a6320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 23739: 0070da7d 1312 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 23739: 0070daad 1312 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 23740: 00516f2d 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 23741: 012e44ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 23742: 005e2e75 100 FUNC GLOBAL DEFAULT 12 arm_log_exception │ │ │ │ 23743: 011f7c98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddu_scalarh │ │ │ │ 23744: 002a5921 228 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 23745: 012ac494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 23746: 012e4b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ @@ -23753,161 +23753,161 @@ │ │ │ │ 23749: 011fdc80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxuw │ │ │ │ 23750: 012ad404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 23751: 005cd519 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_le_mmu │ │ │ │ 23752: 012b2f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 23753: 012e5740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ 23754: 011f78fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubu_scalarw │ │ │ │ 23755: 012e4166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CONFIG_CACHE_HIT_DSTATE │ │ │ │ - 23756: 007421f5 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 23756: 00742225 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 23757: 012ba3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 23758: 0088d115 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 23758: 0088d145 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ 23759: 005cc251 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 23760: 012a59f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 23761: 005ba401 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ - 23762: 006d717d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_b16 │ │ │ │ + 23762: 006d71ad 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_b16 │ │ │ │ 23763: 011f7c14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddu_scalarw │ │ │ │ 23764: 012e5aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 23765: 0085f811 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 23765: 0085f841 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 23766: 012a6ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 23767: 00654bc5 480 FUNC GLOBAL DEFAULT 12 aspeed_soc_uart_realize │ │ │ │ 23768: 002c5fd5 84 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 23769: 00828e39 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 23769: 00828e69 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 23770: 012e5b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 23771: 012e5db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 23772: 012e3194 148 OBJECT GLOBAL DEFAULT 25 arm_elf_prstatus │ │ │ │ 23773: 012b663c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 23774: 012e457e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ 23775: 0052fd31 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 23776: 012e5278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 23777: 0080e0c1 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 23777: 0080e0f1 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 23778: 002bfefd 216 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 23779: 008384cd 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 23779: 008384fd 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 23780: 012e633a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_DSTATE │ │ │ │ 23781: 005bac91 136 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 23782: 012e6912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 23783: 0076c099 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ - 23784: 0070fd49 428 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 23783: 0076c0c9 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 23784: 0070fd79 428 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 23785: 012e3e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 23786: 012e42a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 23787: 012e4b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 23788: 008392ad 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 23788: 008392dd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 23789: 012e4f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ 23790: 00302a2d 108 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_power_button │ │ │ │ - 23791: 0084c7d9 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 23791: 0084c809 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 23792: 012b5d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 23793: 0084d421 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 23794: 00844d19 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 23793: 0084d451 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 23794: 00844d49 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 23795: 012b6cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 23796: 012b097c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ 23797: 0059ce55 128 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 23798: 0086ce8d 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 23798: 0086cebd 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 23799: 012e5fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 23800: 00837d15 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 23800: 00837d45 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ 23801: 005a0361 112 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 23802: 0085d805 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 23802: 0085d835 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ 23803: 012b3554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_WRITE_EVENT │ │ │ │ 23804: 005b583d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 23805: 012e58d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 23806: 012e5208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 23807: 012b51ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 23808: 004ecc41 156 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ 23809: 005b3aa5 106 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 23810: 0054d10d 228 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 23811: 0084f1b1 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 23812: 0080f769 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 23811: 0084f1e1 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 23812: 0080f799 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 23813: 00435a3d 436 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 23814: 012e52e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 23815: 00568245 508 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 23816: 0086fd2d 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 23816: 0086fd5d 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 23817: 012e4866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 23818: 012e58a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 23819: 012ad574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 23820: 007ba9b5 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 23821: 007814bd 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 23820: 007ba9e5 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 23821: 007814ed 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 23822: 012bafa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 23823: 00848031 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 23824: 0082cbf5 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 23823: 00848061 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 23824: 0082cc25 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 23825: 012ad3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ 23826: 012e5f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_DSTATE │ │ │ │ - 23827: 0086aa1d 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 23827: 0086aa4d 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 23828: 012bb918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 23829: 012e4ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ 23830: 0059d901 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 23831: 012e3d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 23832: 0117ae5c 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 23833: 012af500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 23834: 012e601c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 23835: 00878e31 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 23836: 007ffcc9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 23835: 00878e61 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 23836: 007ffcf9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 23837: 012e3e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 23838: 012b073c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 23839: 002afee9 2340 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 23840: 012e4486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 23841: 0078d8fd 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 23842: 00a5d6d8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 23841: 0078d92d 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 23842: 00a5d708 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 23843: 012b04cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 23844: 0086bf4d 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 23845: 00788cd9 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 23844: 0086bf7d 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 23845: 00788d09 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 23846: 012e4a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 23847: 00759e19 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 23847: 00759e49 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 23848: 012e5e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 23849: 0081922d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 23850: 007bab49 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 23849: 0081925d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 23850: 007bab79 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 23851: 0115a30c 52 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 23852: 012ba894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 23853: 0084bd0d 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 23853: 0084bd3d 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ 23854: 012bb114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 23855: 01207d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_b │ │ │ │ - 23856: 008338a9 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 23856: 008338d9 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 23857: 012e54ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_RESTART_DSTATE │ │ │ │ 23858: 012a7450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 23859: 012e44d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 23860: 008607ad 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 23860: 008607dd 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 23861: 01207bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_d │ │ │ │ 23862: 012a7fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_BLOCK_PTE_EVENT │ │ │ │ 23863: 012e5108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 23864: 0080b691 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 23864: 0080b6c1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 23865: 01207cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_h │ │ │ │ 23866: 00574549 160 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 23867: 012e4ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 23868: 012e4808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 23869: 012bd90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 23870: 012ba6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 23871: 012e6920 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 23872: 012e47f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 23873: 00326ae9 172 FUNC GLOBAL DEFAULT 12 ptimer_init │ │ │ │ 23874: 0050887d 824 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 23875: 00516389 100 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 23876: 012e5c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ 23877: 003a8495 368 FUNC GLOBAL DEFAULT 12 gicv3_redist_send_sgi │ │ │ │ - 23878: 0070f7c5 488 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 23878: 0070f7f5 488 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 23879: 005bd9d9 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 23880: 012e3d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 23881: 00789749 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 23881: 00789779 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 23882: 01207c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_s │ │ │ │ 23883: 012b2a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 23884: 012e553a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 23885: 012e52bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 23886: 007a6021 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 23887: 0089b8a5 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 23886: 007a6051 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 23887: 0089b8d5 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 23888: 012a5614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ 23889: 0052d5fd 58 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 23890: 012a506c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 23891: 012e53ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 23892: 004d38c1 48 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 23893: 0082c17d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 23893: 0082c1ad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ 23894: 005c4939 88 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ 23895: 011eb0ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_bcstb │ │ │ │ - 23896: 00732369 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 23896: 00732399 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 23897: 012e51c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 23898: 012e5952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 23899: 012e593a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ 23900: 00439961 92 FUNC GLOBAL DEFAULT 12 npcm7xx_otp_array_write │ │ │ │ - 23901: 007ac4cd 1564 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ - 23902: 0089d1e1 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 23901: 007ac4fd 1564 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 23902: 0089d211 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 23903: 005743e5 64 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 23904: 012b070c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 23905: 004ad695 178 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 23906: 004fafdd 16 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 23907: 012b89f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 23908: 011eb1f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_bcstl │ │ │ │ 23909: 012e5678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ @@ -23915,323 +23915,323 @@ │ │ │ │ 23911: 012c1fa8 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 23912: 0055fef9 38 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 23913: 0053a6e1 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 23914: 012b07ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ 23915: 005c4cc9 68 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 23916: 012e5b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 23917: 002d83bd 6 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 23918: 007fb431 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 23918: 007fb461 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 23919: 012e51ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 23920: 012e53a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 23921: 012bc218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 23922: 002a4f05 82 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 23923: 012ab804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ 23924: 011eb170 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_bcstw │ │ │ │ 23925: 0044266d 94 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ 23926: 0059fb25 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 23927: 012e5862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 23928: 012ba054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ - 23929: 007663d9 952 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 23930: 0075eb35 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ - 23931: 006c624d 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqshruntb │ │ │ │ + 23929: 00766409 952 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 23930: 0075eb65 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 23931: 006c627d 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqshruntb │ │ │ │ 23932: 012b739c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 23933: 012e4f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 23934: 007495d5 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 23934: 00749605 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 23935: 012e5378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 23936: 012e4bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 23937: 012e4012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 23938: 00547651 348 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 23939: 00873b49 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 23939: 00873b79 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ 23940: 005ff219 4 FUNC GLOBAL DEFAULT 12 helper_vfp_muld │ │ │ │ 23941: 005c8aa1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 23942: 00739371 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 23942: 007393a1 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 23943: 005166e1 44 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ - 23944: 006c63b9 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunth │ │ │ │ + 23944: 006c63e9 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunth │ │ │ │ 23945: 005ff1ed 38 FUNC GLOBAL DEFAULT 12 helper_vfp_mulh │ │ │ │ 23946: 012e3c8b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 23947: 012bfc00 4 OBJECT GLOBAL DEFAULT 25 TWI_STAT_STA │ │ │ │ 23948: 0037ffc9 62 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 23949: 0086b0cd 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 23949: 0086b0fd 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 23950: 012e4684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 23951: 0076dbc5 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 23951: 0076dbf5 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 23952: 012aba14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 23953: 011d049c 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 23954: 012e5658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 23955: 012e4876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 23956: 0117a02c 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 23957: 012bbe58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 23958: 005c9d01 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 23959: 005ff215 4 FUNC GLOBAL DEFAULT 12 helper_vfp_muls │ │ │ │ 23960: 00573b9d 4 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ - 23961: 006e2149 268 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_1b │ │ │ │ + 23961: 006e2179 268 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_1b │ │ │ │ 23962: 002b8669 276 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 23963: 012e4c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 23964: 012e631a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_DSTATE │ │ │ │ 23965: 012e437e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 23966: 007100c5 228 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 23966: 007100f5 228 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 23967: 012e489e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 23968: 01212890 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_s16 │ │ │ │ - 23969: 006e2255 272 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_1h │ │ │ │ + 23969: 006e2285 272 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_1h │ │ │ │ 23970: 012e5e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ 23971: 005a06f1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 23972: 012e5b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_WRITE_DSTATE │ │ │ │ 23973: 002edcf9 32 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 23974: 012ae840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 23975: 012e56d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 23976: 011fe22c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhsb │ │ │ │ 23977: 005bda55 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 23978: 012b0dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 23979: 012e542e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_DSTATE │ │ │ │ 23980: 012e5dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ 23981: 005af4f1 146 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 23982: 00779a35 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 23982: 00779a65 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 23983: 005e8bb1 4 FUNC GLOBAL DEFAULT 12 arm_gt_ptimer_cb │ │ │ │ 23984: 005ea00d 318 FUNC GLOBAL DEFAULT 12 aarch64_sve_change_el │ │ │ │ 23985: 011fe1a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhsh │ │ │ │ 23986: 012b9274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 23987: 012e5118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 23988: 002ee01d 472 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 23989: 006e2365 248 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_1s │ │ │ │ - 23990: 00784f21 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 23989: 006e2395 248 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_1s │ │ │ │ + 23990: 00784f51 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 23991: 012e3e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 23992: 011dcccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 23993: 008178c9 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 23993: 008178f9 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 23994: 012e471c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 23995: 007e0061 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 23995: 007e0091 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 23996: 012e41cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ 23997: 005a0569 92 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 23998: 012a9c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 23999: 0088729d 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 23999: 008872cd 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ 24000: 005caadd 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 24001: 00764a4d 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 24002: 008272d1 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 24001: 00764a7d 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 24002: 00827301 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ 24003: 01212704 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addl_saturate_s32 │ │ │ │ - 24004: 0087cb05 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 24005: 00804109 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 24004: 0087cb35 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 24005: 00804139 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 24006: 012a7cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_NOTIFY_FLAG_DEL_EVENT │ │ │ │ - 24007: 006c1015 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahb │ │ │ │ + 24007: 006c1045 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahb │ │ │ │ 24008: 012e4132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_HI_DSTATE │ │ │ │ 24009: 012e3dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 24010: 012e4306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 24011: 012e585a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 24012: 012b8b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 24013: 012bbe38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 24014: 012acd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 24015: 004aac49 436 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 24016: 00778935 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 24016: 00778965 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ 24017: 002e5699 232 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ 24018: 005c9b51 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ 24019: 005c47a9 324 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 24020: 002bb331 204 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 24021: 00734611 312 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 24021: 00734641 312 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ 24022: 011fe124 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhsw │ │ │ │ 24023: 002f4afd 152 FUNC GLOBAL DEFAULT 12 v9fs_co_ftruncate │ │ │ │ - 24024: 006c10cd 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahh │ │ │ │ - 24025: 006e245d 356 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_2b │ │ │ │ - 24026: 00822ae1 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ - 24027: 008400dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 24024: 006c10fd 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahh │ │ │ │ + 24025: 006e248d 356 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_2b │ │ │ │ + 24026: 00822b11 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 24027: 0084010d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 24028: 011e8e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhadd16 │ │ │ │ 24029: 012bc5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ - 24030: 006e25c1 348 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_2h │ │ │ │ + 24030: 006e25f1 348 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_2h │ │ │ │ 24031: 012ab9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 24032: 00611ee5 26 FUNC GLOBAL DEFAULT 12 omap_mpu_wakeup │ │ │ │ 24033: 012b699c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 24034: 011e12ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 24035: 012e58ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 24036: 012aa67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ 24037: 0051c9a1 88 FUNC GLOBAL DEFAULT 12 ram_block_attributes_destroy │ │ │ │ 24038: 00447865 40 FUNC GLOBAL DEFAULT 12 pcie_pri_enabled │ │ │ │ - 24039: 006c11a1 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahw │ │ │ │ + 24039: 006c11d1 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahw │ │ │ │ 24040: 00588c61 200 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 24041: 012e4edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 24042: 00838d1d 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 24042: 00838d4d 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 24043: 012a5da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 24044: 012b8a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 24045: 0121d614 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_alg_map │ │ │ │ - 24046: 006e271d 324 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_2s │ │ │ │ + 24046: 006e274d 324 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_2s │ │ │ │ 24047: 012ac544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 24048: 012af900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 24049: 00788b29 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 24050: 00732ae1 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 24049: 00788b59 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 24050: 00732b11 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 24051: 012b9544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 24052: 012b745c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 24053: 012e62f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ 24054: 012b6d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ 24055: 005b4d29 80 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 24056: 011d06b8 20 OBJECT GLOBAL DEFAULT 24 mapped_user_xattr │ │ │ │ 24057: 01215674 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s16 │ │ │ │ 24058: 012e61bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 24059: 004de841 72 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config_len │ │ │ │ 24060: 012e53e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_DSTATE │ │ │ │ 24061: 012bd1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ 24062: 004f5381 6 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 24063: 012bc2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ 24064: 00529eb1 16 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ - 24065: 00842189 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 24065: 008421b9 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 24066: 0120f920 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sudot_idx_4b │ │ │ │ 24067: 0054da15 492 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 24068: 012e57ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ 24069: 005983dd 52 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 24070: 012e478e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 24071: 012e46ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 24072: 012e46ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 24073: 002ba199 212 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ 24074: 01219454 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toulh_round_to_zero │ │ │ │ - 24075: 00894ea5 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 24075: 00894ed5 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 24076: 00573f9d 64 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 24077: 00a77c50 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 24077: 00a77c80 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 24078: 00442171 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 24079: 0086b8ad 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 24079: 0086b8dd 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 24080: 012ac808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_PC_DIMM_ASSIGNED_SLOT_EVENT │ │ │ │ 24081: 012bd2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ - 24082: 0085ad85 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 24082: 0085adb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ 24083: 01213910 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_clz_u16 │ │ │ │ 24084: 005beab1 44 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 24085: 012a4d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_EVENT │ │ │ │ 24086: 012af940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ - 24087: 006b9a3d 140 FUNC GLOBAL DEFAULT 12 helper_mve_vand │ │ │ │ + 24087: 006b9a6d 140 FUNC GLOBAL DEFAULT 12 helper_mve_vand │ │ │ │ 24088: 012e3e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 24089: 012b1c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 24090: 011fe0a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhub │ │ │ │ 24091: 012bb81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 24092: 012b2230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 24093: 012b3b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_READ_EVENT │ │ │ │ 24094: 012bb510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 24095: 00a5d600 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 24095: 00a5d630 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ 24096: 0059ff1d 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 24097: 012e4796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ 24098: 011fe01c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhuh │ │ │ │ - 24099: 00761b7d 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 24099: 00761bad 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 24100: 012baa08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 24101: 012e5b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 24102: 00569de1 88 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ 24103: 005cc4d5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 24104: 004404dd 108 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 24105: 008495ad 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 24106: 00874cd1 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 24105: 008495dd 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 24106: 00874d01 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 24107: 012e5532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ - 24108: 008601b5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 24108: 008601e5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 24109: 012bdabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ - 24110: 0088a339 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 24110: 0088a369 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 24111: 012a64b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 24112: 00556539 34 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 24113: 007fd40d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 24113: 007fd43d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 24114: 012e46e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 24115: 008172d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 24115: 00817305 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 24116: 012ba694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 24117: 012b4074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_MSG_TYPE_EVENT │ │ │ │ 24118: 012ae970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 24119: 00829aa9 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 24119: 00829ad9 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 24120: 00503871 252 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 24121: 011fdf98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhuw │ │ │ │ 24122: 012e4bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ - 24123: 006e2861 328 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_4b │ │ │ │ + 24123: 006e2891 328 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_4b │ │ │ │ 24124: 00518bed 68 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 24125: 00569705 160 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 24126: 012b0cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 24127: 012e41da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 24128: 012e5574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 24129: 012e53be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TMP105_WRITE_DSTATE │ │ │ │ 24130: 012e6152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ - 24131: 006e29a9 344 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_4h │ │ │ │ - 24132: 008966d9 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 24131: 006e29d9 344 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_4h │ │ │ │ + 24132: 00896709 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 24133: 012a9d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 24134: 0041bb25 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_tail │ │ │ │ 24135: 012a9204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ 24136: 0059ced5 124 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 24137: 012e49a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 24138: 0045c551 74 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 24139: 005bdad5 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 24140: 002f4e81 136 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ - 24141: 006d1041 42 FUNC GLOBAL DEFAULT 12 helper_cpsr_read │ │ │ │ - 24142: 009f1034 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ + 24141: 006d1071 42 FUNC GLOBAL DEFAULT 12 helper_cpsr_read │ │ │ │ + 24142: 009f1064 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ 24143: 012e610c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 24144: 012e529a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ - 24145: 006e2b01 316 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_4s │ │ │ │ + 24145: 006e2b31 316 FUNC GLOBAL DEFAULT 12 helper_sme2_luti2_4s │ │ │ │ 24146: 012abfa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ 24147: 01212fc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_s8 │ │ │ │ - 24148: 008298f1 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 24148: 00829921 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 24149: 012e3de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 24150: 012e5d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 24151: 012e41d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ 24152: 012e6318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_DSTATE │ │ │ │ 24153: 0121556c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s32 │ │ │ │ - 24154: 007e632d 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 24154: 007e635d 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ 24155: 005c165d 132 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 24156: 0072b239 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 24156: 0072b269 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 24157: 004deba5 92 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ 24158: 005ff85d 4 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvtsd │ │ │ │ - 24159: 0089be79 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 24159: 0089bea9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 24160: 01212680 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addl_saturate_s64 │ │ │ │ 24161: 012aa104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 24162: 0085477d 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 24162: 008547ad 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 24163: 012bd87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 24164: 008887bd 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 24164: 008887ed 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 24165: 012b3e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_DISABLED_EVENT │ │ │ │ 24166: 002ba75d 232 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 24167: 0088d72d 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 24167: 0088d75d 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 24168: 012b4b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 24169: 012b9214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 24170: 002fd5b1 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_ospm_status │ │ │ │ - 24171: 006e9ee1 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 24171: 006e9f11 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 24172: 012e4744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 24173: 0053657d 20 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 24174: 012e4f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 24175: 0086fa01 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 24175: 0086fa31 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 24176: 012bab10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 24177: 012abbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 24178: 012ba134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 24179: 012e4286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 24180: 011eb068 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_insr │ │ │ │ 24181: 012e55c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 24182: 0073c3a1 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 24183: 00746231 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 24182: 0073c3d1 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 24183: 00746261 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 24184: 012130d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unarrow_sat8 │ │ │ │ 24185: 005d2679 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 24186: 00729615 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 24186: 00729645 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ 24187: 002fa39d 440 FUNC GLOBAL DEFAULT 12 build_srat_memory │ │ │ │ - 24188: 007f615d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 24188: 007f618d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 24189: 00561dcd 136 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 24190: 012e5528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 24191: 012bb83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 24192: 012ba824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 24193: 012e61f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 24194: 0089714d 276 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ - 24195: 0087d889 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 24194: 0089717d 276 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ + 24195: 0087d8b9 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 24196: 012e4928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 24197: 00856675 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 24197: 008566a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ 24198: 005c96b5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ 24199: 005aa63d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 24200: 012e56ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ 24201: 012b3594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_EVENT │ │ │ │ 24202: 012b7ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_EVENT │ │ │ │ 24203: 0054a621 1976 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 24204: 0056f3f5 144 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 24205: 0078c0ad 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 24205: 0078c0dd 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 24206: 012e5de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 24207: 004ac041 184 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 24208: 005cce71 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_le │ │ │ │ 24209: 012e5fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 24210: 012e5bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 24211: 012a74e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 24212: 0083ea1d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 24212: 0083ea4d 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 24213: 012b4f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 24214: 012e5f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 24215: 012e5338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 24216: 012b9864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 24217: 00789a21 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 24217: 00789a51 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 24218: 0050ed9d 880 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 24219: 012bdbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ - 24220: 00a77c4c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 24221: 0076ca31 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 24220: 00a77c7c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 24221: 0076ca61 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 24222: 0055c9d1 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 24223: 012e4572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 24224: 012bcd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 24225: 012e51b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 24226: 00801f81 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 24226: 00801fb1 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 24227: 012b07ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 24228: 012b30b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 24229: 005d7d45 44 FUNC GLOBAL DEFAULT 12 kvm_arm_pmu_set_irq │ │ │ │ 24230: 00328561 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 24231: 012e424e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 24232: 012bc69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 24233: 012e5852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ @@ -24242,77 +24242,77 @@ │ │ │ │ 24238: 0121304c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_u8 │ │ │ │ 24239: 011e1604 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 24240: 012a81f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 24241: 011e80f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_sadd16 │ │ │ │ 24242: 0054d7cd 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 24243: 012b10cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 24244: 012e608a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ - 24245: 00896b61 220 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ + 24245: 00896b91 220 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ 24246: 005cb141 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 24247: 007e3b79 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 24247: 007e3ba9 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 24248: 012b5fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 24249: 002f8ca1 116 FUNC GLOBAL DEFAULT 12 aml_create_qword_field │ │ │ │ 24250: 012e4230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 24251: 0043d9e5 132 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 24252: 005b8525 84 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ 24253: 012ad604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 24254: 00869e19 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 24254: 00869e49 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 24255: 005529ed 76 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 24256: 002b64d1 160 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 24257: 012e5e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 24258: 0054feb1 48 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ 24259: 011e8ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqaddsubx │ │ │ │ - 24260: 0072761d 360 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ - 24261: 00827a45 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 24260: 0072764d 360 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ + 24261: 00827a75 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 24262: 012bb738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 24263: 012acd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 24264: 0087e9dd 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 24264: 0087ea0d 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 24265: 011fe544 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhsb │ │ │ │ 24266: 012e3ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 24267: 011eee48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfma_scalarh │ │ │ │ 24268: 012a769c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_EVENT │ │ │ │ 24269: 012b28a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 24270: 012b1c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 24271: 012e4de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 24272: 012a62f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ 24273: 012b3c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_IRQ_ACK_EVENT │ │ │ │ 24274: 00392b2d 208 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 24275: 012e3c2c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 24276: 00789665 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 24276: 00789695 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 24277: 01219244 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touls_round_to_zero │ │ │ │ 24278: 0114dff0 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ 24279: 011fe4c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhsh │ │ │ │ 24280: 002c09fd 112 FUNC GLOBAL DEFAULT 12 helper_sadd8 │ │ │ │ 24281: 005cb5a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 24282: 012b9c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 24283: 00541a35 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ - 24284: 0076337d 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ - 24285: 0087aca1 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 24284: 007633ad 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 24285: 0087acd1 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 24286: 012e5ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_SET_OUTPUT_DSTATE │ │ │ │ 24287: 01177f68 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 24288: 012bc9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ 24289: 005a0779 90 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 24290: 007fc939 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 24290: 007fc969 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 24291: 012ac284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 24292: 011eedc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfma_scalars │ │ │ │ 24293: 00304eb9 204 FUNC GLOBAL DEFAULT 12 build_append_pcihp_resources │ │ │ │ 24294: 002c2f59 124 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 24295: 00856f6d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 24296: 0072a079 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 24295: 00856f9d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 24296: 0072a0a9 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 24297: 011ea8ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sadb │ │ │ │ 24298: 012aebe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 24299: 0032c001 408 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 24300: 0084cff5 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 24300: 0084d025 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ 24301: 005c7f01 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 24302: 0071e6dd 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 24302: 0071e70d 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 24303: 012b091c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 24304: 0080cc99 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 24304: 0080ccc9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 24305: 012e3d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 24306: 008945c5 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 24307: 0085f66d 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 24306: 008945f5 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 24307: 0085f69d 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 24308: 005d7c91 4 FUNC GLOBAL DEFAULT 12 kvm_arm_el2_supported │ │ │ │ 24309: 012a776c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_0_EVENT │ │ │ │ 24310: 011fe43c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhsw │ │ │ │ 24311: 012ba5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_XVP_EVENT │ │ │ │ 24312: 012b1c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 24313: 012e5812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 24314: 003ec161 46 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ @@ -24330,166 +24330,166 @@ │ │ │ │ 24326: 002bacb9 236 FUNC GLOBAL DEFAULT 12 uint64_to_float64 │ │ │ │ 24327: 011e8f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhaddsubx │ │ │ │ 24328: 012e626a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 24329: 012e4746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ 24330: 0059dd1d 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 24331: 012e3cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 24332: 012af3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ - 24333: 00746065 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 24333: 00746095 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 24334: 002fd5ad 2 FUNC GLOBAL DEFAULT 12 cpu_hotplug_hw_init │ │ │ │ 24335: 011ea828 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sadw │ │ │ │ 24336: 012e57ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 24337: 012e3cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 24338: 012e4c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 24339: 00730bd5 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 24339: 00730c05 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 24340: 012e6550 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 24341: 0085b57d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 24341: 0085b5ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 24342: 0041f91d 6 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 24343: 005b86b9 36 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 24344: 00560b9d 300 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 24345: 012bc6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 24346: 00825d31 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 24346: 00825d61 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 24347: 012e4974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 24348: 012a6040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 24349: 008539d5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 24349: 00853a05 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 24350: 012e4d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 24351: 0086bed9 62 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 24352: 00a77c30 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 24351: 0086bf09 62 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 24352: 00a77c60 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 24353: 002c59e5 108 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ - 24354: 006c6fdd 80 FUNC GLOBAL DEFAULT 12 helper_mve_vmovntb │ │ │ │ + 24354: 006c700d 80 FUNC GLOBAL DEFAULT 12 helper_mve_vmovntb │ │ │ │ 24355: 012b4e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 24356: 012e59f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 24357: 012af330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 24358: 002c53ad 74 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 24359: 007be07d 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 24359: 007be0ad 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 24360: 0054831d 148 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 24361: 012c1fb8 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 24362: 012bad28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 24363: 006c702d 100 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnth │ │ │ │ + 24363: 006c705d 100 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnth │ │ │ │ 24364: 012e4e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 24365: 012b8934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 24366: 00815c45 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 24366: 00815c75 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 24367: 005ed369 24 FUNC GLOBAL DEFAULT 12 stage_1_mmu_idx │ │ │ │ 24368: 002e2c0d 68 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 24369: 0080bc15 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 24370: 00891699 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 24369: 0080bc45 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 24370: 008916c9 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 24371: 012e3ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 24372: 005380e5 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop_cell │ │ │ │ 24373: 012a6470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 24374: 012bbfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 24375: 00a77c18 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 24375: 00a77c48 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 24376: 012ad0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 24377: 012ae5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 24378: 00332139 20 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 24379: 012b45a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 24380: 0080867d 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 24381: 00a5d6f0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 24380: 008086ad 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 24381: 00a5d720 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 24382: 012b675c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 24383: 012a54f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 24384: 002b55d9 192 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 24385: 012e5b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 24386: 012e6334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 24387: 012b5e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 24388: 00730c55 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 24389: 008604a9 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 24390: 007efb1d 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 24388: 00730c85 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 24389: 008604d9 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 24390: 007efb4d 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 24391: 011fe3b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhub │ │ │ │ 24392: 012e5df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ 24393: 005f13a5 132 FUNC GLOBAL DEFAULT 12 vfp_get_fpscr │ │ │ │ - 24394: 00869d3d 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ - 24395: 00848ee5 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 24394: 00869d6d 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 24395: 00848f15 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 24396: 011fe334 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhuh │ │ │ │ 24397: 012ad724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 24398: 012e4642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 24399: 012a9954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 24400: 011f855c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla180h │ │ │ │ 24401: 011d2054 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 24402: 012e4f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 24403: 003b4701 132 FUNC GLOBAL DEFAULT 12 ct3_clear_region_block_backed │ │ │ │ 24404: 012ba284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ 24405: 005db1b5 8 FUNC GLOBAL DEFAULT 12 pmu_post_el_change │ │ │ │ 24406: 012a7e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_GET_STE_EVENT │ │ │ │ 24407: 012b5b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 24408: 012abd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 24409: 00807955 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 24409: 00807985 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ 24410: 0052d43d 448 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 24411: 012e3d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 24412: 01220328 424 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 24413: 012b6cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ 24414: 0059cf51 40 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 24415: 012e4ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 24416: 012e615c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 24417: 007644b5 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 24417: 007644e5 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 24418: 011f84d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla180s │ │ │ │ 24419: 004f3601 316 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 24420: 011fe2b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhuw │ │ │ │ 24421: 012e4ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 24422: 0117b68c 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 24423: 012e5836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 24424: 012ba764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 24425: 012bc60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 24426: 01212e3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_s16 │ │ │ │ 24427: 012a98b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 24428: 0043ba65 116 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 24429: 00806f91 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 24429: 00806fc1 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 24430: 012e40e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_READ_DSTATE │ │ │ │ 24431: 012e68b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 24432: 0056ef99 172 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 24433: 00552abd 260 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 24434: 007b8329 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ - 24435: 0089017d 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 24436: 007b8f11 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 24434: 007b8359 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 24435: 008901ad 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 24436: 007b8f41 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ 24437: 004ee805 6 FUNC GLOBAL DEFAULT 12 vhost_dev_force_stop │ │ │ │ - 24438: 00748e15 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 24438: 00748e45 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ 24439: 0059c575 812 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 24440: 008757a5 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 24440: 008757d5 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 24441: 012ab054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ - 24442: 00726c2d 392 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ + 24442: 00726c5d 392 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ 24443: 00432e9d 112 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 24444: 003eb891 100 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 24445: 00809e41 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 24445: 00809e71 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 24446: 012e61a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ - 24447: 007672d5 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 24447: 00767305 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 24448: 012e48b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ 24449: 006198a5 200 FUNC GLOBAL DEFAULT 12 omap_badwidth_write16 │ │ │ │ 24450: 012b3464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TMP105_WRITE_EVENT │ │ │ │ - 24451: 007fce9d 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 24451: 007fcecd 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 24452: 0121598c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s16 │ │ │ │ 24453: 012e4044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ - 24454: 00899a7d 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ + 24454: 00899aad 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ 24455: 012e3974 16 OBJECT GLOBAL DEFAULT 25 console_in_gf │ │ │ │ 24456: 012b5f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 24457: 012e4352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ - 24458: 00788a8d 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 24458: 00788abd 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 24459: 012bd96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ 24460: 005c8d11 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 24461: 002e23bd 128 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ - 24462: 0070d7d1 684 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 24462: 0070d801 684 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 24463: 012e4db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 24464: 012e491e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 24465: 012e44fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 24466: 012aa330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 24467: 012e58d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 24468: 012b30c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 24469: 012bcf34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 24470: 005387ed 336 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ - 24471: 0072039d 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 24472: 0084c8b1 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 24471: 007203cd 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ + 24472: 0084c8e1 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 24473: 012e4d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 24474: 00805521 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 24474: 00805551 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ 24475: 005a1169 48 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 24476: 012e5dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ 24477: 005231dd 272 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ - 24478: 006c9ff5 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfaddh │ │ │ │ + 24478: 006ca025 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfaddh │ │ │ │ 24479: 012e5c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 24480: 002e3aad 420 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 24481: 012e6004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 24482: 012e68c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ 24483: 012e54bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_DISABLED_DSTATE │ │ │ │ - 24484: 009b1e08 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 24484: 009b1e38 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 24485: 01185438 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 24486: 012e404c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 24487: 012b0cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 24488: 00398ec9 12 FUNC GLOBAL DEFAULT 12 ps2_queue_empty │ │ │ │ 24489: 012e4ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 24490: 012b2470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 24491: 00503d15 240 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ @@ -24498,342 +24498,342 @@ │ │ │ │ 24494: 005ce775 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_be │ │ │ │ 24495: 012b681c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 24496: 0053e251 660 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 24497: 002d8231 192 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 24498: 005fbd61 30 FUNC GLOBAL DEFAULT 12 helper_neon_negl_u16 │ │ │ │ 24499: 012bd9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 24500: 012e4bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ - 24501: 0088410d 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ - 24502: 006ca0e5 236 FUNC GLOBAL DEFAULT 12 helper_mve_vfadds │ │ │ │ + 24501: 0088413d 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 24502: 006ca115 236 FUNC GLOBAL DEFAULT 12 helper_mve_vfadds │ │ │ │ 24503: 012b22c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 24504: 012b5fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ 24505: 012162d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_shl_s16 │ │ │ │ - 24506: 0082ad79 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ + 24506: 0082ada9 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ 24507: 012e5f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 24508: 012e56b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 24509: 00874f91 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 24509: 00874fc1 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 24510: 012e4680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 24511: 012ac674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 24512: 00761a45 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 24512: 00761a75 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 24513: 0035ce9d 784 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 24514: 012e4f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ 24515: 005281a9 280 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 24516: 00887161 316 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 24516: 00887191 316 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 24517: 012abef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 24518: 012e4ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 24519: 00822099 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 24519: 008220c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 24520: 012b71ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 24521: 00899609 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 24521: 00899639 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ 24522: 005c9de1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 24523: 012b8e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 24524: 01212cb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_s32 │ │ │ │ 24525: 002be701 92 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 24526: 012e3cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 24527: 00819679 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 24527: 008196a9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 24528: 012e5d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 24529: 012a7110 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 24530: 012b57bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 24531: 012a7acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_EVENT │ │ │ │ 24532: 00436e51 220 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 24533: 012e47d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ - 24534: 0085b181 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 24535: 0086a79d 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 24534: 0085b1b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 24535: 0086a7cd 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 24536: 012e4e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 24537: 012ad374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 24538: 012e4000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 24539: 00547bad 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ 24540: 011f2a9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsrib │ │ │ │ - 24541: 0085372d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ - 24542: 008258bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 24543: 006da1cd 246 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_d │ │ │ │ - 24544: 007e8401 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 24545: 00841741 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 24541: 0085375d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 24542: 008258ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 24543: 006da1fd 246 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_d │ │ │ │ + 24544: 007e8431 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 24545: 00841771 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ 24546: 00619a35 132 FUNC GLOBAL DEFAULT 12 omap_badwidth_write32 │ │ │ │ - 24547: 00857f4d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 24547: 00857f7d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 24548: 012e6008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ - 24549: 006da01d 214 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_h │ │ │ │ + 24549: 006da04d 214 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_h │ │ │ │ 24550: 012e5c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 24551: 007e6fed 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 24551: 007e701d 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ 24552: 011f2a18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsrih │ │ │ │ - 24553: 0088a0f9 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 24553: 0088a129 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 24554: 012abc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 24555: 012e49c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 24556: 0086a7b5 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 24556: 0086a7e5 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 24557: 012bb174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 24558: 008856e9 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 24558: 00885719 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 24559: 012e4380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 24560: 01215908 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s32 │ │ │ │ 24561: 012e4904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 24562: 012a8f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 24563: 0114f0c0 52 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 24564: 012b517c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 24565: 012e464c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ 24566: 012afa70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_READ_EVENT │ │ │ │ - 24567: 006da0f5 214 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_s │ │ │ │ + 24567: 006da125 214 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_s │ │ │ │ 24568: 012e4932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_DSTATE │ │ │ │ 24569: 00554309 112 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_setup │ │ │ │ 24570: 012e5d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 24571: 012b5b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ 24572: 005a9b9d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 24573: 005539dd 44 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 24574: 012abb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 24575: 012ba3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ 24576: 011f2994 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsriw │ │ │ │ - 24577: 007f9a69 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ + 24577: 007f9a99 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ 24578: 012d3ab8 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 24579: 012bcc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 24580: 0043ff5d 144 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ 24581: 012e4536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ 24582: 005a07d5 70 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 24583: 00432f0d 808 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 24584: 00825f11 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 24584: 00825f41 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 24585: 012e499c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 24586: 00782c5d 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 24587: 0084a90d 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 24586: 00782c8d 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 24587: 0084a93d 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 24588: 0033db2d 60 FUNC GLOBAL DEFAULT 12 cxl_initialize_mailbox_swcci │ │ │ │ 24589: 012e5058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 24590: 012e4b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 24591: 002b8b75 244 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 24592: 012a7a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_EVENT │ │ │ │ 24593: 012e5f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 24594: 007793ed 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 24594: 0077941d 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 24595: 012a4be0 52 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 24596: 012abcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ - 24597: 0080b221 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 24597: 0080b251 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ 24598: 005a49a1 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 24599: 007f9bd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 24599: 007f9c01 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 24600: 012aaea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 24601: 00886e19 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 24601: 00886e49 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ 24602: 0052aae5 40 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ - 24603: 00707dfd 120 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ - 24604: 00764ec5 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 24603: 00707e2d 120 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ + 24604: 00764ef5 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 24605: 012e571a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 24606: 012b9980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 24607: 005fbd81 6 FUNC GLOBAL DEFAULT 12 helper_neon_negl_u32 │ │ │ │ 24608: 012e3d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 24609: 012e5ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 24610: 012e42a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 24611: 008224dd 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 24611: 0082250d 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 24612: 00501895 6 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 24613: 012b3354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 24614: 012b8bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ - 24615: 00829799 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 24615: 008297c9 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 24616: 002a5261 94 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 24617: 012e605a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 24618: 012e627e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 24619: 012e4d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 24620: 00825755 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ - 24621: 006b93b1 76 FUNC GLOBAL DEFAULT 12 helper_mve_vabsb │ │ │ │ + 24620: 00825785 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 24621: 006b93e1 76 FUNC GLOBAL DEFAULT 12 helper_mve_vabsb │ │ │ │ 24622: 005d2245 48 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 24623: 00883921 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 24623: 00883951 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 24624: 012e56ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 24625: 012e6858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 24626: 0072b841 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 24626: 0072b871 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 24627: 0121577c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s8 │ │ │ │ 24628: 005882d1 212 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 24629: 012af420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 24630: 002bb041 10 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ - 24631: 00735249 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 24631: 00735279 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 24632: 012b110c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ - 24633: 006b93fd 108 FUNC GLOBAL DEFAULT 12 helper_mve_vabsh │ │ │ │ + 24633: 006b942d 108 FUNC GLOBAL DEFAULT 12 helper_mve_vabsh │ │ │ │ 24634: 01213808 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cls_s16 │ │ │ │ 24635: 005d7c85 4 FUNC GLOBAL DEFAULT 12 kvm_arm_pmu_supported │ │ │ │ 24636: 0053ef29 200 FUNC GLOBAL DEFAULT 12 iommufd_backend_free_id │ │ │ │ - 24637: 00886d61 38 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 24637: 00886d91 38 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 24638: 012e4d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ 24639: 01210b2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512h2 │ │ │ │ - 24640: 00790079 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 24640: 007900a9 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 24641: 012e60be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 24642: 012bd4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 24643: 012ad284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 24644: 004c8895 100 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ 24645: 002c06d5 190 FUNC GLOBAL DEFAULT 12 helper_qsub8 │ │ │ │ - 24646: 009d2730 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 24646: 009d2760 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 24647: 002c429d 4 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 24648: 009d25e8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 24648: 009d2618 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 24649: 002ca961 92 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 24650: 00733f61 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 24650: 00733f91 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 24651: 012e5ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 24652: 009d24a0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 24652: 009d24d0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 24653: 012c2280 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 24654: 012abda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ - 24655: 00896499 148 FUNC GLOBAL DEFAULT 12 open_cdev │ │ │ │ + 24655: 008964c9 148 FUNC GLOBAL DEFAULT 12 open_cdev │ │ │ │ 24656: 012e554c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ - 24657: 0084fe25 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 24657: 0084fe55 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 24658: 0046dad9 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 24659: 012b2030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ - 24660: 006b9469 108 FUNC GLOBAL DEFAULT 12 helper_mve_vabsw │ │ │ │ + 24660: 006b9499 108 FUNC GLOBAL DEFAULT 12 helper_mve_vabsw │ │ │ │ 24661: 012b11f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 24662: 00896f2d 264 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ - 24663: 007387ad 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 24662: 00896f5d 264 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ + 24663: 007387dd 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 24664: 012b88c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 24665: 012b72ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 24666: 012b056c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 24667: 0054750d 320 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ 24668: 005aa96d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 24669: 0076c985 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 24669: 0076c9b5 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 24670: 012e6066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 24671: 012e636a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 24672: 012e5972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ - 24673: 008513b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 24673: 008513e1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 24674: 002f5721 176 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 24675: 012b8dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 24676: 0043de71 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 24677: 0084e081 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 24677: 0084e0b1 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 24678: 012e3d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 24679: 007fa0f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 24679: 007fa129 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 24680: 002c7619 116 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ 24681: 003a0fad 48 FUNC GLOBAL DEFAULT 12 its_class_name │ │ │ │ - 24682: 0072de49 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 24682: 0072de79 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 24683: 00556479 48 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 24684: 0057abbd 38 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ - 24685: 00826b55 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 24685: 00826b85 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 24686: 012bce14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 24687: 012e4cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 24688: 0075f141 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 24688: 0075f171 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 24689: 00436fdd 62 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 24690: 012a9ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 24691: 0043a545 80 FUNC GLOBAL DEFAULT 12 pcie_count_ds_ports │ │ │ │ 24692: 012ad234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 24693: 00538675 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_path │ │ │ │ 24694: 012acda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 24695: 012b512c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 24696: 012bb714 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 24697: 012abdf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 24698: 012b0fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 24699: 00893745 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ - 24700: 0088fae9 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 24699: 00893775 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 24700: 0088fb19 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 24701: 012ad314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 24702: 012e68d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 24703: 002fdde5 176 FUNC GLOBAL DEFAULT 12 acpi_memory_hotplug_init │ │ │ │ 24704: 012b89c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 24705: 012b2850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ 24706: 012e4aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_WRITEB_DSTATE │ │ │ │ 24707: 012ad504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_SEC_RESP_EVENT │ │ │ │ 24708: 005cd0e5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchq_le_mmu │ │ │ │ 24709: 012e4516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_DSTATE │ │ │ │ 24710: 012e50c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 24711: 012e53a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 24712: 002c9401 46 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 24713: 012ac4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 24714: 012bdb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ - 24715: 0083f8e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 24715: 0083f915 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 24716: 012e62f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 24717: 0080d09d 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 24717: 0080d0cd 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ 24718: 012a798c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_FLAGS_EVENT │ │ │ │ - 24719: 00733dd1 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 24720: 008862c1 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 24721: 00763c79 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 24719: 00733e01 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 24720: 008862f1 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 24721: 00763ca9 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 24722: 003fc40d 292 FUNC GLOBAL DEFAULT 12 igb_core_read │ │ │ │ 24723: 00560d85 128 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 24724: 0075f0c5 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 24724: 0075f0f5 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 24725: 012a9694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 24726: 00537245 192 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 24727: 007850b1 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 24727: 007850e1 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ 24728: 01215884 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s64 │ │ │ │ 24729: 012e4bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 24730: 012e4dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 24731: 011e4c28 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ - 24732: 00a6fa10 688 OBJECT GLOBAL DEFAULT 14 expand_pred_h_data │ │ │ │ + 24732: 00a6fa40 688 OBJECT GLOBAL DEFAULT 14 expand_pred_h_data │ │ │ │ 24733: 012b102c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 24734: 00367321 320 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 24735: 012e6088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ 24736: 01213784 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cls_s32 │ │ │ │ 24737: 01215800 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u8 │ │ │ │ - 24738: 0082af0d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ - 24739: 00858649 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ + 24738: 0082af3d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ + 24739: 00858679 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ 24740: 005b68e9 120 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 24741: 005559ad 34 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ - 24742: 006d31ed 196 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_h │ │ │ │ - 24743: 00816e61 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 24744: 00800895 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 24745: 0072c645 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 24742: 006d321d 196 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_h │ │ │ │ + 24743: 00816e91 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 24744: 008008c5 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 24745: 0072c675 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 24746: 003eb9e1 240 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 24747: 012b0d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 24748: 012b2c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 24749: 005f3d11 26 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maddsq │ │ │ │ 24750: 012af3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 24751: 003b4229 128 FUNC GLOBAL DEFAULT 12 ct3_set_region_block_backed │ │ │ │ 24752: 012a8f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 24753: 00780821 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 24754: 00827e01 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 24755: 006d3af1 206 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_s │ │ │ │ - 24756: 007645f5 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 24753: 00780851 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 24754: 00827e31 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 24755: 006d3b21 206 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_s │ │ │ │ + 24756: 00764625 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 24757: 012e4e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 24758: 012e4eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ 24759: 00523e85 72 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 24760: 012e4a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 24761: 012acd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ 24762: 0059dbb5 180 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ 24763: 01214360 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_b │ │ │ │ 24764: 00597ae1 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 24765: 012e3c8c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 24766: 009f4178 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 24767: 008143f9 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 24768: 007f6d5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ - 24769: 006c2ac9 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxb │ │ │ │ + 24766: 009f41a8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 24767: 00814429 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 24768: 007f6d8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 24769: 006c2af9 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxb │ │ │ │ 24770: 012e451c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 24771: 012141d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_d │ │ │ │ 24772: 012e5b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ - 24773: 009f4170 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 24774: 007b4b99 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 24773: 009f41a0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 24774: 007b4bc9 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 24775: 012142dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_h │ │ │ │ - 24776: 006d79d5 148 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_d │ │ │ │ + 24776: 006d7a05 148 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_d │ │ │ │ 24777: 012b4314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 24778: 0121d930 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 24779: 006c2b45 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxh │ │ │ │ - 24780: 007faff9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 24781: 006d78c5 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_h │ │ │ │ - 24782: 009f4168 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 24779: 006c2b75 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxh │ │ │ │ + 24780: 007fb029 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 24781: 006d78f5 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_h │ │ │ │ + 24782: 009f4198 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 24783: 012e618e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 24784: 012e4cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 24785: 012e53d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N2FRAME_DSTATE │ │ │ │ - 24786: 00725cc9 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 24786: 00725cf9 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 24787: 012ab844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ESCALATE_END_EVENT │ │ │ │ 24788: 012aecc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 24789: 012e573e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 24790: 01214258 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_s │ │ │ │ 24791: 005bd181 128 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ 24792: 01209bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_idx_a32 │ │ │ │ - 24793: 007f13e5 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ + 24793: 007f1415 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ 24794: 012b83b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 24795: 012b4064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_EVENT │ │ │ │ - 24796: 006d794d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_s │ │ │ │ + 24796: 006d797d 136 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_s │ │ │ │ 24797: 012e440a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 24798: 012e45cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 24799: 00447d35 1496 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 24800: 002c4f51 80 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 24801: 005cd33d 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_le_mmu │ │ │ │ - 24802: 006c2bc1 122 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxw │ │ │ │ + 24802: 006c2bf1 122 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxw │ │ │ │ 24803: 012e58b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_PUT_DSTATE │ │ │ │ 24804: 0043dfd9 176 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 24805: 012abd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 24806: 012e4cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 24807: 01217774 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtoh_round_to_nearest │ │ │ │ 24808: 012e4062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 24809: 007be211 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 24809: 007be241 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 24810: 011e1688 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ 24811: 005ff961 98 FUNC GLOBAL DEFAULT 12 helper_vfp_toshd │ │ │ │ 24812: 012e456a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SLAVE_READ_DSTATE │ │ │ │ - 24813: 0087e9a9 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 24813: 0087e9d9 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 24814: 004dec01 18 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ 24815: 00600169 74 FUNC GLOBAL DEFAULT 12 helper_vfp_toshh │ │ │ │ - 24816: 00841249 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 24817: 00827d3d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 24816: 00841279 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 24817: 00827d6d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ 24818: 012e54d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_DSTATE │ │ │ │ 24819: 002e4951 254 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 24820: 007a8419 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 24820: 007a8449 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 24821: 012e6296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 24822: 0120cc44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq_d │ │ │ │ 24823: 012e6838 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 24824: 012e5112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 24825: 00825171 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 24825: 008251a1 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 24826: 00586b71 184 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 24827: 0050cf11 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 24828: 0084e71d 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 24828: 0084e74d 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ 24829: 0120cd4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq_h │ │ │ │ 24830: 005256c1 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 24831: 005ffe15 72 FUNC GLOBAL DEFAULT 12 helper_vfp_toshs │ │ │ │ 24832: 012e423e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 24833: 012e53d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_DSTATE │ │ │ │ 24834: 002ecaed 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 24835: 012e5990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_READ_DSTATE │ │ │ │ @@ -24842,1072 +24842,1072 @@ │ │ │ │ 24838: 00516e55 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ 24839: 005c7fb9 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 24840: 012e4e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 24841: 012e52c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 24842: 0120ccc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq_s │ │ │ │ 24843: 012e60fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 24844: 00447235 84 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 24845: 00761ce9 752 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 24845: 00761d19 752 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 24846: 012afd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 24847: 012bab80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 24848: 012b04bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ 24849: 005f3d2d 52 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_madduq │ │ │ │ 24850: 012e4eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 24851: 012e4a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 24852: 012e3e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 24853: 002f9df9 80 FUNC GLOBAL DEFAULT 12 acpi_data_len │ │ │ │ 24854: 012e4782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ 24855: 005cafe1 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 24856: 012bc7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 24857: 012e6150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 24858: 0085a00d 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 24858: 0085a03d 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 24859: 012e5908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ 24860: 005ff6c1 54 FUNC GLOBAL DEFAULT 12 helper_vfp_tosid │ │ │ │ 24861: 011d03e8 160 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 24862: 002c40fd 20 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 24863: 012e3c2a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 24864: 005ff629 36 FUNC GLOBAL DEFAULT 12 helper_vfp_tosih │ │ │ │ 24865: 012b06dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 24866: 012af1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 24867: 0080b1d9 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 24867: 0080b209 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ 24868: 0052a961 352 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ - 24869: 0081d7dd 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 24869: 0081d80d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 24870: 012aac08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 24871: 012b0a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 24872: 012e5f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 24873: 012e46aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 24874: 002c895d 68 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ 24875: 012e40a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_DSTATE │ │ │ │ 24876: 012e5e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_DSTATE │ │ │ │ 24877: 005ff675 34 FUNC GLOBAL DEFAULT 12 helper_vfp_tosis │ │ │ │ 24878: 012bb8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 24879: 012e5246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 24880: 005bd201 132 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 24881: 011e3e3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ 24882: 011ef268 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmple_scalarh │ │ │ │ 24883: 012104fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlah_s16 │ │ │ │ - 24884: 0089f665 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 24885: 007fa081 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 24884: 0089f695 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 24885: 007fa0b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 24886: 0056d4fd 74 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 24887: 00585675 68 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ - 24888: 007238bd 188 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ + 24888: 007238ed 188 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 24889: 012e3d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 24890: 012e551e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_DSTATE │ │ │ │ 24891: 012e57f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 24892: 012ac524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 24893: 012a6868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 24894: 012b8fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 24895: 00340361 76 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 24896: 012b77bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ 24897: 011ef1e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmple_scalars │ │ │ │ - 24898: 00778ffd 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 24898: 0077902d 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 24899: 012e547c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_SET_COUNT_DSTATE │ │ │ │ 24900: 012b095c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 24901: 00517435 36 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ - 24902: 00726609 84 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ - 24903: 0086fbfd 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 24904: 0081ad69 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 24902: 00726639 84 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ + 24903: 0086fc2d 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 24904: 0081ad99 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 24905: 012e60ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 24906: 0081fcc5 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 24906: 0081fcf5 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 24907: 01216148 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u16 │ │ │ │ 24908: 012e5166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 24909: 004aab51 168 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ - 24910: 006ddaf1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_b │ │ │ │ + 24910: 006ddb21 120 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_b │ │ │ │ 24911: 002edf9d 58 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 24912: 005d7c89 4 FUNC GLOBAL DEFAULT 12 kvm_arm_sve_supported │ │ │ │ 24913: 012ab244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ - 24914: 006ddc51 146 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_d │ │ │ │ + 24914: 006ddc81 146 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_d │ │ │ │ 24915: 012e456e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SCRATCHPAD_READ_DSTATE │ │ │ │ 24916: 004adae5 228 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 24917: 005d2865 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ 24918: 012b3c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_SET_COUNT_EVENT │ │ │ │ 24919: 005cb8fd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 24920: 012e434c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 24921: 002c41b9 228 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ 24922: 005a0f11 300 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 24923: 0083b461 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 24924: 006ddb69 120 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_h │ │ │ │ - 24925: 008026c1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 24923: 0083b491 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 24924: 006ddb99 120 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_h │ │ │ │ + 24925: 008026f1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 24926: 002b2679 252 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 24927: 012b553c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 24928: 012af640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 24929: 008237e1 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ - 24930: 00726b61 204 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ + 24929: 00823811 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 24930: 00726b91 204 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ 24931: 012af790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 24932: 0089f089 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 24932: 0089f0b9 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 24933: 012b8504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 24934: 012bb374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 24935: 004d39cd 120 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 24936: 0080d345 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 24936: 0080d375 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 24937: 005e2df9 4 FUNC GLOBAL DEFAULT 12 get_arm_cp_reginfo │ │ │ │ 24938: 012e4e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 24939: 00587bf5 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ - 24940: 006ddbe1 112 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_s │ │ │ │ + 24940: 006ddc11 112 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_s │ │ │ │ 24941: 005563c5 34 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ 24942: 012af620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ 24943: 0059fcd5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 24944: 012ba014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 24945: 012ae540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 24946: 01209b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_idx_a64 │ │ │ │ 24947: 00586101 100 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ - 24948: 006d11e9 82 FUNC GLOBAL DEFAULT 12 helper_set_user_reg │ │ │ │ + 24948: 006d1219 82 FUNC GLOBAL DEFAULT 12 helper_set_user_reg │ │ │ │ 24949: 011e1aa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_be │ │ │ │ 24950: 003eda45 76 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 24951: 012e5c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 24952: 008390e5 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 24952: 00839115 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 24953: 002fe075 3680 FUNC GLOBAL DEFAULT 12 build_memory_hotplug_aml │ │ │ │ - 24954: 006c7f39 96 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshr │ │ │ │ + 24954: 006c7f69 96 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshr │ │ │ │ 24955: 00519df5 84 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 24956: 012add74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 24957: 012e4484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 24958: 012e44c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ 24959: 01207730 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_b │ │ │ │ - 24960: 00779465 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 24960: 00779495 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 24961: 012075a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_d │ │ │ │ 24962: 012b1170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 24963: 006d1349 444 FUNC GLOBAL DEFAULT 12 helper_msr_banked │ │ │ │ - 24964: 007e4fd5 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 24963: 006d1379 444 FUNC GLOBAL DEFAULT 12 helper_msr_banked │ │ │ │ + 24964: 007e5005 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 24965: 012e5126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 24966: 012aed60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 24967: 0088066d 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 24967: 0088069d 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 24968: 004d7239 612 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 24969: 012e41f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ 24970: 012076ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_h │ │ │ │ - 24971: 007b5321 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 24971: 007b5351 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 24972: 012e5688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 24973: 012e42b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 24974: 0075e9c1 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 24974: 0075e9f1 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 24975: 012b8c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 24976: 010ad264 52 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_gicv4 │ │ │ │ 24977: 0046dad5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 24978: 011e4ba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 24979: 012e452e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ 24980: 012103f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlah_s32 │ │ │ │ 24981: 00360ad9 320 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 24982: 0089dcf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 24982: 0089dd21 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ 24983: 012174e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f32_to_f16 │ │ │ │ - 24984: 00725d05 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 24984: 00725d35 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ 24985: 003f5f21 10 FUNC GLOBAL DEFAULT 12 igb_vf_reset │ │ │ │ 24986: 01207628 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_s │ │ │ │ - 24987: 00841c2d 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 24988: 00749551 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 24987: 00841c5d 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 24988: 00749581 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 24989: 012bd6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 24990: 012e4530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 24991: 00aa6960 52 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 24992: 012e4738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 24993: 012a5994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 24994: 012e4d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 24995: 012b6c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 24996: 00891261 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 24997: 00890ad1 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 24996: 00891291 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 24997: 00890b01 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 24998: 012a5e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 24999: 012aae28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ 25000: 002fcffd 152 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_init │ │ │ │ 25001: 005306b5 10 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ 25002: 01216040 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u32 │ │ │ │ 25003: 00574a9d 392 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 25004: 0120bfe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnum_d │ │ │ │ 25005: 00338fcd 316 FUNC GLOBAL DEFAULT 12 cxl_device_register_init_t3 │ │ │ │ - 25006: 006d9e7d 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_h │ │ │ │ + 25006: 006d9ead 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_h │ │ │ │ 25007: 012aef70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 25008: 012e5966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ 25009: 005ffa61 98 FUNC GLOBAL DEFAULT 12 helper_vfp_tosld │ │ │ │ 25010: 012e5148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ 25011: 0120c0ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnum_h │ │ │ │ - 25012: 00890fb5 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 25013: 0083e5cd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 25012: 00890fe5 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 25013: 0083e5fd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 25014: 00600239 46 FUNC GLOBAL DEFAULT 12 helper_vfp_toslh │ │ │ │ 25015: 012e51ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 25016: 012a8900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ - 25017: 0089afad 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ - 25018: 00854871 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 25017: 0089afdd 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ + 25018: 008548a1 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 25019: 012a8ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 25020: 0079a409 456 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 25021: 0073dba5 176 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 25020: 0079a439 456 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 25021: 0073dbd5 176 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 25022: 012b520c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 25023: 00738ed1 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 25023: 00738f01 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 25024: 00535001 24 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 25025: 004d778d 140 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ - 25026: 006d9f4d 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_s │ │ │ │ + 25026: 006d9f7d 206 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_s │ │ │ │ 25027: 004e3269 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 25028: 00847b4d 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 25028: 00847b7d 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ 25029: 005cd8c9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_le │ │ │ │ 25030: 005cbf51 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 25031: 0055ce01 484 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 25032: 0072ca01 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 25032: 0072ca31 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ 25033: 0120c068 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnum_s │ │ │ │ - 25034: 008451c9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ - 25035: 00823391 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 25034: 008451f9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ + 25035: 008233c1 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 25036: 005bd335 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 25037: 005ffec5 44 FUNC GLOBAL DEFAULT 12 helper_vfp_tosls │ │ │ │ 25038: 012a9834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 25039: 012abee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 25040: 012ac1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 25041: 00739ec1 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 25041: 00739ef1 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 25042: 005bd285 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ 25043: 005cc0e5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 25044: 012b760c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 25045: 012e4272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 25046: 00330bd9 1128 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ - 25047: 006fec11 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ - 25048: 007fdcdd 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 25047: 006fec41 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ + 25048: 007fdd0d 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 25049: 012a9924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ - 25050: 006d8fe9 148 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_d │ │ │ │ + 25050: 006d9019 148 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_d │ │ │ │ 25051: 012e4b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ - 25052: 006dbca1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_b │ │ │ │ + 25052: 006dbcd1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_b │ │ │ │ 25053: 012b08ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ - 25054: 006dbdf9 162 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_d │ │ │ │ + 25054: 006dbe29 162 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_d │ │ │ │ 25055: 012b3f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_IRQ_EVENT │ │ │ │ 25056: 005697e1 80 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 25057: 006d8ed9 134 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_h │ │ │ │ - 25058: 00845401 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 25057: 006d8f09 134 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_h │ │ │ │ + 25058: 00845431 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 25059: 012b51dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ - 25060: 006dbd19 112 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_h │ │ │ │ + 25060: 006dbd49 112 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_h │ │ │ │ 25061: 0050d889 456 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 25062: 012a7f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_VMID_S1_EVENT │ │ │ │ 25063: 012bb274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 25064: 00899975 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ + 25064: 008999a5 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ 25065: 012e5ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_ISTATE_DSTATE │ │ │ │ 25066: 00442149 40 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ - 25067: 006c9eb5 98 FUNC GLOBAL DEFAULT 12 helper_mve_vminab │ │ │ │ + 25067: 006c9ee5 98 FUNC GLOBAL DEFAULT 12 helper_mve_vminab │ │ │ │ 25068: 012b3414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 25069: 0055629d 260 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 25070: 012ad984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 25071: 012a7320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ 25072: 012b13f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 25073: 00853cd5 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ - 25074: 006d8f61 134 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_s │ │ │ │ + 25073: 00853d05 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 25074: 006d8f91 134 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_s │ │ │ │ 25075: 0052a8e1 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd_offset │ │ │ │ - 25076: 006dbd89 112 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_s │ │ │ │ + 25076: 006dbdb9 112 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_s │ │ │ │ 25077: 012e558a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 25078: 012e4232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ - 25079: 006c9f19 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminah │ │ │ │ + 25079: 006c9f49 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminah │ │ │ │ 25080: 0032966d 460 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 25081: 012b555c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ 25082: 0052a959 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 25083: 005321e9 52 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 25084: 005176b5 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ 25085: 011f63d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlashb │ │ │ │ 25086: 003b0f25 436 FUNC GLOBAL DEFAULT 12 memory_device_unplug │ │ │ │ - 25087: 0086c6e5 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 25087: 0086c715 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 25088: 012b88a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 25089: 011e3788 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_be │ │ │ │ 25090: 012e619e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 25091: 005870e1 72 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 25092: 012e46c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ - 25093: 007faad1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ - 25094: 006d20c1 84 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg64 │ │ │ │ - 25095: 0086b39d 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 25093: 007fab01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 25094: 006d20f1 84 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg64 │ │ │ │ + 25095: 0086b3cd 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 25096: 011f6354 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlashh │ │ │ │ 25097: 012e45c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ 25098: 005a0281 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 25099: 012bb0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 25100: 006c9f89 108 FUNC GLOBAL DEFAULT 12 helper_mve_vminaw │ │ │ │ - 25101: 00729611 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 25100: 006c9fb9 108 FUNC GLOBAL DEFAULT 12 helper_mve_vminaw │ │ │ │ + 25101: 00729641 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ 25102: 003ea999 240 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 25103: 012e408a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 25104: 00853671 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 25104: 008536a1 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 25105: 0057aa8d 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ - 25106: 006b7041 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_os_ud │ │ │ │ + 25106: 006b7071 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_os_ud │ │ │ │ 25107: 00650559 62 FUNC GLOBAL DEFAULT 12 board_ram_size │ │ │ │ 25108: 012e5e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ - 25109: 006d50ad 138 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_2h │ │ │ │ + 25109: 006d50dd 138 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_2h │ │ │ │ 25110: 012e51c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 25111: 012e4cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ 25112: 0031806d 492 FUNC GLOBAL DEFAULT 12 pflash_cfi02_register │ │ │ │ - 25113: 00779075 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 25113: 007790a5 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 25114: 012e4eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 25115: 011f62d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlashw │ │ │ │ 25116: 012e4cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 25117: 012e620c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 25118: 005d0885 60 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 25119: 0086ad51 96 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 25119: 0086ad81 96 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 25120: 012e5efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 25121: 012b13c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ - 25122: 00848c15 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 25122: 00848c45 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 25123: 012e3eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ 25124: 005cc325 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 25125: 0080bb51 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 25125: 0080bb81 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 25126: 002f6e69 84 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 25127: 00540101 132 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 25128: 0080c1f9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 25128: 0080c229 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 25129: 002b9e11 220 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 25130: 012e6862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ 25131: 011eaa38 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_muluhw │ │ │ │ 25132: 012bce90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 25133: 0083352d 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 25134: 008201b9 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 25135: 00833e05 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 25133: 0083355d 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 25134: 008201e9 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 25135: 00833e35 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 25136: 012e5110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 25137: 012af030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 25138: 0089077d 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 25139: 008186ad 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 25140: 0086548d 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 25138: 008907ad 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 25139: 008186dd 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 25140: 008654bd 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 25141: 005d14a9 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 25142: 012ab774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ 25143: 01206314 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_idx_d │ │ │ │ - 25144: 00839d39 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 25145: 00879d1d 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 25146: 007fb37d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 25147: 00887575 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 25144: 00839d69 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 25145: 00879d4d 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 25146: 007fb3ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 25147: 008875a5 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 25148: 012e425e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 25149: 0120641c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_idx_h │ │ │ │ 25150: 012a50bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 25151: 007abfb1 1308 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 25152: 0084c059 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 25151: 007abfe1 1308 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 25152: 0084c089 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 25153: 012ac554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ - 25154: 0066cfd1 68 FUNC GLOBAL DEFAULT 12 gen_update_pc │ │ │ │ + 25154: 0066cfdd 68 FUNC GLOBAL DEFAULT 12 gen_update_pc │ │ │ │ 25155: 01215f38 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u64 │ │ │ │ 25156: 012b508c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 25157: 002ce3e1 56 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 25158: 0054a0a9 100 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ - 25159: 009b1e0c 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 25159: 009b1e3c 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 25160: 012b5dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 25161: 00825cf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 25161: 00825d25 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 25162: 012e51bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ - 25163: 00899ac9 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ + 25163: 00899af9 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ 25164: 01206398 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_idx_s │ │ │ │ 25165: 002b2775 66 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 25166: 012baf94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 25167: 012e58ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 25168: 012e4ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 25169: 012e3dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 25170: 0075c50d 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 25170: 0075c53d 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ 25171: 002c1385 108 FUNC GLOBAL DEFAULT 12 helper_crypto_aesimc │ │ │ │ - 25172: 00855659 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 25173: 006c77ed 118 FUNC GLOBAL DEFAULT 12 helper_mve_sshrl │ │ │ │ - 25174: 007ee3fd 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 25172: 00855689 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 25173: 006c781d 118 FUNC GLOBAL DEFAULT 12 helper_mve_sshrl │ │ │ │ + 25174: 007ee42d 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 25175: 005f6e29 60 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_slll │ │ │ │ 25176: 012e5a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 25177: 012b589c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 25178: 007fda85 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 25179: 008a2f21 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 25178: 007fdab5 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 25179: 008a2f51 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ 25180: 0052274d 424 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 25181: 012e4828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 25182: 005f6e65 70 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sllq │ │ │ │ 25183: 004ee265 104 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 25184: 0070e7dd 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 25184: 0070e80d 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 25185: 012e439e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 25186: 002ce04d 540 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 25187: 012ac704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 25188: 011e9f64 132 OBJECT GLOBAL DEFAULT 24 helper_info_sel_flags │ │ │ │ 25189: 005ffb25 10 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtod │ │ │ │ 25190: 012ba274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ 25191: 012e543c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_DSTATE │ │ │ │ - 25192: 007405f1 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 25192: 00740621 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 25193: 004a51e5 200 FUNC GLOBAL DEFAULT 12 tpm_tis_request_completed │ │ │ │ 25194: 012e6300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 25195: 0057aa91 300 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 25196: 005f6d89 160 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sllw │ │ │ │ 25197: 012e5be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ - 25198: 006d47c5 156 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_4b │ │ │ │ + 25198: 006d47f5 156 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_4b │ │ │ │ 25199: 012b057c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 25200: 011fae9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhb │ │ │ │ 25201: 012b75ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 25202: 012ae790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 25203: 012a8328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 25204: 0054b84d 216 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 25205: 006002bd 38 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtoh │ │ │ │ 25206: 012e61e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 25207: 012a9c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 25208: 00a77c2c 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 25208: 00a77c5c 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ 25209: 00520125 184 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 25210: 012e4606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ - 25211: 006d4989 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_4h │ │ │ │ + 25211: 006d49b9 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_4h │ │ │ │ 25212: 012e685a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 25213: 005b6db5 76 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 25214: 011fae18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhh │ │ │ │ 25215: 012e4e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ 25216: 002e6db9 48 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 25217: 012a9d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 25218: 012e4f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ - 25219: 0089af29 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ + 25219: 0089af59 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ 25220: 012a5ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 25221: 012bc268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ - 25222: 00726f79 260 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ - 25223: 00879bad 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 25222: 00726fa9 260 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ + 25223: 00879bdd 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 25224: 012bcae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 25225: 012e3ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 25226: 005fff25 8 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtos │ │ │ │ 25227: 012b3344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 25228: 002bb639 48 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 25229: 012e5778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ - 25230: 006dee05 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_d │ │ │ │ + 25230: 006dee35 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_d │ │ │ │ 25231: 012e3e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 25232: 005ecef9 84 FUNC GLOBAL DEFAULT 12 round_down_to_parange_index │ │ │ │ 25233: 0051760d 52 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ - 25234: 006debe5 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_h │ │ │ │ + 25234: 006dec15 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_h │ │ │ │ 25235: 005fb1a9 100 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u8 │ │ │ │ 25236: 012af2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ 25237: 012af670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 25238: 012e518a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 25239: 0051620d 20 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ - 25240: 0081d9f5 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 25240: 0081da25 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 25241: 012a58f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 25242: 011fad94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhw │ │ │ │ 25243: 005a971d 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 25244: 012e434e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 25245: 00859f41 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 25245: 00859f71 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 25246: 012aa63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 25247: 012b8374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 25248: 012e4f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 25249: 012e5254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ - 25250: 006decf5 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_s │ │ │ │ + 25250: 006ded25 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_s │ │ │ │ 25251: 012e464a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 25252: 012e5a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ - 25253: 006b6999 122 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sh │ │ │ │ + 25253: 006b69c9 122 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sh │ │ │ │ 25254: 00525301 196 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ 25255: 012e43f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_WRITE_DSTATE │ │ │ │ 25256: 0053f3bd 308 FUNC GLOBAL DEFAULT 12 iommufd_backend_alloc_hwpt │ │ │ │ 25257: 012e5430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CMP_DSTATE │ │ │ │ 25258: 012b6c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_LOAD_ROM_EVENT │ │ │ │ 25259: 012e4a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_WRITE_DSTATE │ │ │ │ 25260: 012e574e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 25261: 012bb768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 25262: 00550ef5 304 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 25263: 0032e55d 124 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 25264: 012e405c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 25265: 0083e25d 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 25265: 0083e28d 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 25266: 003b113d 240 FUNC GLOBAL DEFAULT 12 machine_memory_devices_init │ │ │ │ 25267: 012afb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 25268: 012e4780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 25269: 005ffacd 88 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqd │ │ │ │ 25270: 012e6360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 25271: 012e6294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 25272: 005d2e11 24 FUNC GLOBAL DEFAULT 12 tcg_call_to_qemu_plugin_cb_flags │ │ │ │ 25273: 0060028d 46 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqh │ │ │ │ - 25274: 006b6a15 120 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sw │ │ │ │ + 25274: 006b6a45 120 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sw │ │ │ │ 25275: 012abe54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 25276: 012a6808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 25277: 012b03dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 25278: 012e4952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 25279: 008969b5 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 25279: 008969e5 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 25280: 005f1061 140 FUNC GLOBAL DEFAULT 12 get_phys_addr_with_space_nogpc │ │ │ │ 25281: 012b549c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 25282: 012e5210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 25283: 002c96b1 236 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ - 25284: 00725ca1 40 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 25284: 00725cd1 40 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 25285: 005ffef9 44 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqs │ │ │ │ 25286: 012aef80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 25287: 008542b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 25287: 008542e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 25288: 012a9e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 25289: 003b03bd 2512 FUNC GLOBAL DEFAULT 12 memory_device_pre_plug │ │ │ │ 25290: 002bb579 6 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 25291: 007f98c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 25291: 007f98f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 25292: 004ee1a1 10 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 25293: 0087d8fd 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 25293: 0087d92d 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 25294: 012a88f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 25295: 012bc498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 25296: 012e4c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 25297: 0081ff91 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 25297: 0081ffc1 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 25298: 012e4972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ 25299: 012b69bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 25300: 012e4b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 25301: 00418165 552 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 25302: 012e623e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 25303: 0089bddd 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 25303: 0089be0d 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 25304: 012a72f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 25305: 012e56d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 25306: 0121913c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosld_round_to_zero │ │ │ │ 25307: 012e4e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 25308: 005002a5 108 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 25309: 012b0040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 25310: 00734c69 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 25310: 00734c99 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 25311: 012e6058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 25312: 0078955d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 25312: 0078958d 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 25313: 003ebad1 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 25314: 012e3b04 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 25315: 012e495a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 25316: 009d2008 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 25317: 00817479 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 25318: 00782b41 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 25319: 00860585 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 25316: 009d2038 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 25317: 008174a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 25318: 00782b71 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 25319: 008605b5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 25320: 012bc428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 25321: 012bd97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 25322: 005d1291 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 25323: 005fb445 116 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmulh_s16 │ │ │ │ 25324: 012ab114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 25325: 012a7e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_WRITE_MMIO_EVENT │ │ │ │ 25326: 012e4cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 25327: 0083a7e9 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 25327: 0083a819 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 25328: 012ae9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CHANNEL_ATTENTION_EVENT │ │ │ │ - 25329: 00759d89 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 25329: 00759db9 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ 25330: 011eaabc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_mululw │ │ │ │ - 25331: 006b6b05 118 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_ub │ │ │ │ - 25332: 007e5491 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ - 25333: 00701669 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ - 25334: 0072b159 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 25331: 006b6b35 118 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_ub │ │ │ │ + 25332: 007e54c1 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 25333: 00701699 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ + 25334: 0072b189 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 25335: 0058976d 120 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_init │ │ │ │ 25336: 012a6460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ - 25337: 006b6b7d 120 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uh │ │ │ │ - 25338: 00780791 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ - 25339: 00809849 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 25340: 008476a5 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 25341: 0084da75 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ - 25342: 007adb91 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 25337: 006b6bad 120 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uh │ │ │ │ + 25338: 007807c1 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 25339: 00809879 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 25340: 008476d5 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 25341: 0084daa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 25342: 007adbc1 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 25343: 002e3a59 84 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 25344: 012e57e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 25345: 008025ed 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 25345: 0080261d 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 25346: 012e5104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ 25347: 012b6e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_MAP_EVENT │ │ │ │ - 25348: 0084baa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ - 25349: 006b6bf5 118 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uw │ │ │ │ + 25348: 0084bad5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 25349: 006b6c25 118 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uw │ │ │ │ 25350: 012e5a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 25351: 005a9719 2 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 25352: 012e565e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 25353: 012bca4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 25354: 0121b2c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_set_fpscr │ │ │ │ 25355: 012e3df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 25356: 012ac0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 25357: 012a4d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 25358: 012b502c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 25359: 00861885 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 25359: 008618b5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 25360: 012e4830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 25361: 0076ea0d 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 25361: 0076ea3d 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 25362: 012e6242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 25363: 0073a659 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 25363: 0073a689 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 25364: 012adcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ 25365: 005cb825 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ 25366: 012e4964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 25367: 00555a61 34 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ 25368: 0052fae9 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 25369: 012e3d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 25370: 00336111 196 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ - 25371: 007f9d75 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ - 25372: 006ccef1 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalarh │ │ │ │ - 25373: 006c36b9 90 FUNC GLOBAL DEFAULT 12 helper_mve_vminavb │ │ │ │ + 25371: 007f9da5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 25372: 006ccf21 244 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalarh │ │ │ │ + 25373: 006c36e9 90 FUNC GLOBAL DEFAULT 12 helper_mve_vminavb │ │ │ │ 25374: 012b4594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ 25375: 006004bd 86 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqd_round_to_zero │ │ │ │ - 25376: 00726f29 78 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ - 25377: 00877025 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 25378: 00818bb5 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 25376: 00726f59 78 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ + 25377: 00877055 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 25378: 00818be5 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 25379: 012e3c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 25380: 00814049 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 25380: 00814079 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 25381: 012b8ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ - 25382: 006c3715 90 FUNC GLOBAL DEFAULT 12 helper_mve_vminavh │ │ │ │ - 25383: 0070f4ed 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 25382: 006c3745 90 FUNC GLOBAL DEFAULT 12 helper_mve_vminavh │ │ │ │ + 25383: 0070f51d 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 25384: 012e575c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 25385: 012a83c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 25386: 0080dc31 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 25386: 0080dc61 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 25387: 002c37e1 58 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 25388: 012e51e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ 25389: 005cad85 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 25390: 012a6958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 25391: 0083dec5 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 25392: 00896375 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ - 25393: 006ccfe5 232 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalars │ │ │ │ - 25394: 006e20d5 114 FUNC GLOBAL DEFAULT 12 helper_gvec_ursqrte_s │ │ │ │ + 25391: 0083def5 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 25392: 008963a5 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 25393: 006cd015 232 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalars │ │ │ │ + 25394: 006e2105 114 FUNC GLOBAL DEFAULT 12 helper_gvec_ursqrte_s │ │ │ │ 25395: 003283b1 92 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 25396: 006d09fd 38 FUNC GLOBAL DEFAULT 12 helper_sub_saturate │ │ │ │ - 25397: 00824aa9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 25396: 006d0a2d 38 FUNC GLOBAL DEFAULT 12 helper_sub_saturate │ │ │ │ + 25397: 00824ad9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 25398: 012e5116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ 25399: 005b2d95 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 25400: 00573c5d 102 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 25401: 012e4668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ - 25402: 006d1009 18 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome_el │ │ │ │ + 25402: 006d1039 18 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome_el │ │ │ │ 25403: 012b3124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ 25404: 003234e9 152 FUNC GLOBAL DEFAULT 12 omap_uart_init │ │ │ │ 25405: 005169f5 172 FUNC GLOBAL DEFAULT 12 get_boot_devices_lchs_list │ │ │ │ - 25406: 006d09d5 38 FUNC GLOBAL DEFAULT 12 helper_add_saturate │ │ │ │ - 25407: 006c3771 90 FUNC GLOBAL DEFAULT 12 helper_mve_vminavw │ │ │ │ + 25406: 006d0a05 38 FUNC GLOBAL DEFAULT 12 helper_add_saturate │ │ │ │ + 25407: 006c37a1 90 FUNC GLOBAL DEFAULT 12 helper_mve_vminavw │ │ │ │ 25408: 0059cc81 32 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ 25409: 005fb4e5 96 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmulh_s32 │ │ │ │ 25410: 012e5d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_FIELD_ERROR_DSTATE │ │ │ │ 25411: 012e48b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_DSTATE │ │ │ │ 25412: 01177fd4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32_equal │ │ │ │ 25413: 0117ac1c 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 25414: 012e4fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 25415: 011ebbc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhsb │ │ │ │ 25416: 0055c74d 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 25417: 012e4db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 25418: 012e5f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 25419: 012aacf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 25420: 006f8f61 2288 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ - 25421: 006b9151 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64b │ │ │ │ + 25420: 006f8f91 2288 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 25421: 006b9181 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64b │ │ │ │ 25422: 012e55d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 25423: 012b9184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 25424: 0085d5f9 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 25424: 0085d629 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 25425: 005bc455 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 25426: 012e53b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 25427: 012ab1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 25428: 012e5336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 25429: 005bcf45 134 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 25430: 003286a5 32 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ 25431: 004de345 196 FUNC GLOBAL DEFAULT 12 vfio_user_add_multi │ │ │ │ - 25432: 00748451 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 25432: 00748481 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 25433: 012b52fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 25434: 012a9664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 25435: 012e4038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ - 25436: 006b91e5 160 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64h │ │ │ │ + 25436: 006b9215 160 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64h │ │ │ │ 25437: 011ebdd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhsl │ │ │ │ 25438: 003a7c7d 1108 FUNC GLOBAL DEFAULT 12 gicv3_redist_movall_lpis │ │ │ │ 25439: 012b51cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ 25440: 011e1b2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_le │ │ │ │ - 25441: 006c8fb1 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarb │ │ │ │ - 25442: 0086c1a5 280 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 25441: 006c8fe1 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarb │ │ │ │ + 25442: 0086c1d5 280 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 25443: 012e55ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ 25444: 002e62e9 144 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 25445: 012b786c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 25446: 012e3f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ - 25447: 006c9021 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarh │ │ │ │ + 25447: 006c9051 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarh │ │ │ │ 25448: 00477f29 196 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 25449: 01200f08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viwdupb │ │ │ │ 25450: 012e4a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 25451: 012a9d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 25452: 011561a0 52 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 25453: 01177b6c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 25454: 012a8188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 25455: 011ebcc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhsw │ │ │ │ 25456: 012a9034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 25457: 00829db9 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 25457: 00829de9 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 25458: 00502c55 452 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 25459: 0085a311 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 25459: 0085a341 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 25460: 012b2e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 25461: 006b9285 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64w │ │ │ │ + 25461: 006b92b5 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64w │ │ │ │ 25462: 01200e84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viwduph │ │ │ │ - 25463: 00808af1 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 25464: 0085b2ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 25465: 00871da9 74 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ - 25466: 0081c23d 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 25463: 00808b21 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 25464: 0085b2dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 25465: 00871dd9 74 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 25466: 0081c26d 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 25467: 005624d5 108 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 25468: 012e623c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 25469: 012e517a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 25470: 012e49e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ - 25471: 006c9091 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarw │ │ │ │ + 25471: 006c90c1 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarw │ │ │ │ 25472: 012aeca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ 25473: 0052b90d 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 25474: 01218248 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtod │ │ │ │ 25475: 012e4660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ - 25476: 006d09b5 30 FUNC GLOBAL DEFAULT 12 helper_add_setq │ │ │ │ - 25477: 006d2edd 112 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s16 │ │ │ │ + 25476: 006d09e5 30 FUNC GLOBAL DEFAULT 12 helper_add_setq │ │ │ │ + 25477: 006d2f0d 112 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s16 │ │ │ │ 25478: 01217f30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtoh │ │ │ │ 25479: 012b3584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_TX_EVENT │ │ │ │ 25480: 012e4e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 25481: 012e40ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_1_DSTATE │ │ │ │ 25482: 012e3db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 25483: 007622b1 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 25483: 007622e1 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 25484: 01200e00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viwdupw │ │ │ │ 25485: 005752a5 160 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 25486: 0072c535 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 25486: 0072c565 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 25487: 012a7d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CFGI_CD_EVENT │ │ │ │ 25488: 012afb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ 25489: 0051b135 484 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 25490: 012e4dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ 25491: 005c8335 208 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 25492: 0078b559 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ - 25493: 006bd571 142 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsb │ │ │ │ + 25492: 0078b589 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 25493: 006bd5a1 142 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsb │ │ │ │ 25494: 012173d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f64_to_f16 │ │ │ │ 25495: 011f70bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulh_scalarb │ │ │ │ 25496: 005257a5 112 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 25497: 012047c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umaxp_b │ │ │ │ 25498: 012e5020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 25499: 005d1359 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 25500: 01218560 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtos │ │ │ │ - 25501: 006bd601 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsh │ │ │ │ + 25501: 006bd631 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsh │ │ │ │ 25502: 012a6430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 25503: 012e4e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 25504: 0120473c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umaxp_h │ │ │ │ 25505: 012b5acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ 25506: 011f7038 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulh_scalarh │ │ │ │ - 25507: 0081c921 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 25507: 0081c951 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ 25508: 012e5b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ - 25509: 0070e7f9 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 25509: 0070e829 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ 25510: 0051b509 480 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ 25511: 0052aac1 26 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ 25512: 0059f5d1 416 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ 25513: 005aaa7d 172 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 25514: 002b6af1 176 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 25515: 012e576a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 25516: 012b94d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ - 25517: 006f2a31 6 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending │ │ │ │ + 25517: 006f2a61 6 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending │ │ │ │ 25518: 012bbc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 25519: 002c6f25 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 25520: 012bab40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 25521: 0075e0f1 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 25521: 0075e121 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 25522: 012b3434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 25523: 012ba6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ 25524: 012e581c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DETACH_DSTATE │ │ │ │ 25525: 012046b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umaxp_s │ │ │ │ - 25526: 0087cd0d 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ - 25527: 006b9ac9 148 FUNC GLOBAL DEFAULT 12 helper_mve_vbic │ │ │ │ + 25526: 0087cd3d 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 25527: 006b9af9 148 FUNC GLOBAL DEFAULT 12 helper_mve_vbic │ │ │ │ 25528: 0063bea5 256 FUNC GLOBAL DEFAULT 12 create_unimp │ │ │ │ 25529: 012a5914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ 25530: 0051b319 496 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 25531: 012e560e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ - 25532: 006bd6bd 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsw │ │ │ │ + 25532: 006bd6ed 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsw │ │ │ │ 25533: 002f8d15 176 FUNC GLOBAL DEFAULT 12 aml_string │ │ │ │ 25534: 005cb201 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 25535: 012e4fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ 25536: 005c4bc1 264 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 25537: 012e4fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 25538: 005bc6e9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 25539: 011ebc44 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhub │ │ │ │ 25540: 011f6fb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulh_scalarw │ │ │ │ 25541: 005bcfcd 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 25542: 00575015 148 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ 25543: 005a00d5 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 25544: 008569b5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 25545: 00777671 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 25544: 008569e5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 25545: 007776a1 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 25546: 012e529c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ - 25547: 006e0d0d 216 FUNC GLOBAL DEFAULT 12 helper_gvec_xar_d │ │ │ │ + 25547: 006e0d3d 216 FUNC GLOBAL DEFAULT 12 helper_gvec_xar_d │ │ │ │ 25548: 012e4084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 25549: 012b6b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 25550: 012d3c70 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ 25551: 0052cd85 176 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 25552: 002c344d 72 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 25553: 011ebe54 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhul │ │ │ │ 25554: 012e5cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 25555: 0117a9dc 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ - 25556: 00870e51 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 25556: 00870e81 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 25557: 005356dd 176 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 25558: 012a8ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 25559: 00733d09 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 25560: 0083d7ed 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 25559: 00733d39 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 25560: 0083d81d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 25561: 0055876d 72 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 25562: 011ebd4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhuw │ │ │ │ 25563: 012b63ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ 25564: 004fa065 232 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 25565: 0070e3d5 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 25565: 0070e405 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ 25566: 005aff95 120 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 25567: 012e40c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_IN_DSTATE │ │ │ │ 25568: 002c8c8d 116 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 25569: 002bbd1d 276 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ - 25570: 007f77bd 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 25570: 007f77ed 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 25571: 012e5ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 25572: 012ae670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ 25573: 012e4d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 25574: 012ad054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 25575: 0080fdc1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 25575: 0080fdf1 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 25576: 012aa61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 25577: 012e4930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ - 25578: 006d37e1 70 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s32 │ │ │ │ + 25578: 006d3811 70 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s32 │ │ │ │ 25579: 011de2f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 25580: 00845db5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 25580: 00845de5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 25581: 012e500e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 25582: 005485dd 2584 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 25583: 012a5a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 25584: 011e380c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_le │ │ │ │ 25585: 012e43e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 25586: 012e60b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ 25587: 005a1abd 132 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ - 25588: 006bd3bd 120 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddub │ │ │ │ + 25588: 006bd3ed 120 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddub │ │ │ │ 25589: 012b4104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_PRE_SAVE_EVENT │ │ │ │ 25590: 01210790 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3partw1 │ │ │ │ 25591: 0121070c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3partw2 │ │ │ │ 25592: 004c1d49 24 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 25593: 002bb6f9 48 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 25594: 012b8754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ 25595: 0059d105 64 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 25596: 00809155 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 25596: 00809185 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 25597: 012e49b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ 25598: 003270a5 180 FUNC GLOBAL DEFAULT 12 register_reset │ │ │ │ - 25599: 006bd435 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduh │ │ │ │ + 25599: 006bd465 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduh │ │ │ │ 25600: 00597941 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 25601: 00293c1d 28 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 25602: 012bc6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 25603: 012b0b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 25604: 012e5db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 25605: 012af8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 25606: 0088663d 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 25606: 0088666d 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 25607: 012e437a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 25608: 0054626d 104 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 25609: 002b5b35 200 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ 25610: 011eb404 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_msbb │ │ │ │ - 25611: 00738905 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ - 25612: 006cd66d 248 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalarh │ │ │ │ + 25611: 00738935 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 25612: 006cd69d 248 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalarh │ │ │ │ 25613: 012a5824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 25614: 00806139 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 25614: 00806169 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 25615: 005cf8b1 108 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 25616: 00394e75 1208 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 25617: 012e4cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 25618: 00799f9d 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 25618: 00799fcd 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 25619: 012e3c87 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 25620: 00852e79 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ - 25621: 006bd4d5 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduw │ │ │ │ + 25620: 00852ea9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 25621: 006bd505 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduw │ │ │ │ 25622: 012a59b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 25623: 00517e61 504 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ 25624: 01208e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ushl_b │ │ │ │ - 25625: 00852159 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 25625: 00852189 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 25626: 002a4f59 100 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ - 25627: 00875885 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 25628: 008759f5 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 25629: 007323f1 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 25627: 008758b5 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 25628: 00875a25 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 25629: 00732421 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 25630: 011eb50c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_msbl │ │ │ │ - 25631: 00693de9 80 FUNC GLOBAL DEFAULT 12 mve_eci_check │ │ │ │ + 25631: 00693e41 80 FUNC GLOBAL DEFAULT 12 mve_eci_check │ │ │ │ 25632: 012ae6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ 25633: 005aff45 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 25634: 0070e0a9 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ - 25635: 006cd765 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalars │ │ │ │ + 25634: 0070e0d9 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 25635: 006cd795 240 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalars │ │ │ │ 25636: 01208de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ushl_h │ │ │ │ 25637: 012bb0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ - 25638: 00768a49 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 25639: 008767d1 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 25640: 00892a29 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 25638: 00768a79 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 25639: 00876801 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 25640: 00892a59 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 25641: 012e4e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 25642: 012e426c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 25643: 00827071 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 25643: 008270a1 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 25644: 012e5e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 25645: 0033f2d9 90 FUNC GLOBAL DEFAULT 12 cxl_event_irq_assert │ │ │ │ 25646: 0117a26c 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 25647: 012e3cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 25648: 007f6dd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 25649: 00872c75 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 25648: 007f6e05 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 25649: 00872ca5 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 25650: 011eb488 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_msbw │ │ │ │ 25651: 012e59b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 25652: 012e45e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 25653: 012ade24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 25654: 012a9c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 25655: 012a77cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_WRITE_EVENT │ │ │ │ 25656: 012e4e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 25657: 01202df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_sg_ub │ │ │ │ 25658: 012e4948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ 25659: 005a1999 144 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 25660: 0087e885 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 25660: 0087e8b5 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 25661: 00650a39 212 FUNC GLOBAL DEFAULT 12 raspi_machine_class_common_init │ │ │ │ 25662: 012e6184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 25663: 012e52ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 25664: 011db46c 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 25665: 00857621 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 25665: 00857651 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 25666: 012e439a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 25667: 012a6688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 25668: 012ad5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 25669: 012ac0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 25670: 012a6020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 25671: 012b2240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 25672: 01202d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_sg_uh │ │ │ │ 25673: 002bb599 6 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 25674: 012e5af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ 25675: 004779a5 192 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 25676: 0084f441 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 25676: 0084f471 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 25677: 012a8e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 25678: 012b2dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 25679: 012e4816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 25680: 012b8564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 25681: 0117aa14 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 25682: 012e522e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 25683: 012e4a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 25684: 0080f0c1 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 25685: 0084ca61 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 25684: 0080f0f1 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 25685: 0084ca91 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 25686: 012e4faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 25687: 012ad784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 25688: 012af8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 25689: 005bc969 160 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 25690: 0080a15d 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 25691: 0086bfb9 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 25690: 0080a18d 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 25691: 0086bfe9 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 25692: 005bd055 158 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 25693: 012e4996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 25694: 002f4a31 204 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 25695: 012e410c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_CMD_DSTATE │ │ │ │ 25696: 003ec461 128 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 25697: 012e5b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 25698: 005f4921 348 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsb │ │ │ │ 25699: 012e4b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 25700: 00518059 332 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 25701: 00835eb1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 25701: 00835ee1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ 25702: 005fb255 114 FUNC GLOBAL DEFAULT 12 helper_neon_clz_u8 │ │ │ │ 25703: 01202cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_sg_uw │ │ │ │ - 25704: 0085cdf1 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ - 25705: 006cbb35 376 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90h │ │ │ │ + 25704: 0085ce21 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 25705: 006cbb65 376 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90h │ │ │ │ 25706: 005194f9 124 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 25707: 0077a96d 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 25707: 0077a99d 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ 25708: 010a7d18 48 OBJECT GLOBAL DEFAULT 21 cfmws_ops │ │ │ │ 25709: 004aadfd 204 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 25710: 012bbec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 25711: 006b8db9 82 FUNC GLOBAL DEFAULT 12 helper_mve_vclsb │ │ │ │ - 25712: 00767a91 2652 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 25711: 006b8de9 82 FUNC GLOBAL DEFAULT 12 helper_mve_vclsb │ │ │ │ + 25712: 00767ac1 2652 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 25713: 005f4b45 78 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsl │ │ │ │ 25714: 004d78d1 156 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ 25715: 005f70c5 78 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorl │ │ │ │ 25716: 012e5700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 25717: 007261bd 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 25717: 007261ed 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 25718: 012195e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshh_round_to_zero │ │ │ │ 25719: 00555acd 34 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ - 25720: 006cbcad 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90s │ │ │ │ - 25721: 006b8e0d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vclsh │ │ │ │ + 25720: 006cbcdd 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90s │ │ │ │ + 25721: 006b8e3d 112 FUNC GLOBAL DEFAULT 12 helper_mve_vclsh │ │ │ │ 25722: 012e4056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 25723: 0083fb3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 25723: 0083fb6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 25724: 005360b5 20 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ 25725: 005f7115 124 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorq │ │ │ │ - 25726: 0088eacd 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 25726: 0088eafd 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 25727: 012b26d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 25728: 00764725 172 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 25728: 00764755 172 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 25729: 012e5088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 25730: 00517a0d 152 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ 25731: 005f4a7d 198 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsw │ │ │ │ 25732: 012aa7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 25733: 012e59c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ 25734: 005f7009 186 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorw │ │ │ │ - 25735: 007f9f91 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 25735: 007f9fc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 25736: 012bb0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 25737: 012e6846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 25738: 012b50bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ - 25739: 006c2cb9 184 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhxsw │ │ │ │ + 25739: 006c2ce9 184 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhxsw │ │ │ │ 25740: 012bb6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 25741: 0085ba39 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 25741: 0085ba69 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 25742: 012a9684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 25743: 012a51ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 25744: 00729f6d 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ - 25745: 0081dd35 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 25744: 00729f9d 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 25745: 0081dd65 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 25746: 012a799c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_EVENT │ │ │ │ 25747: 012b2580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 25748: 012a5cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ - 25749: 006b8e7d 116 FUNC GLOBAL DEFAULT 12 helper_mve_vclsw │ │ │ │ + 25749: 006b8ead 116 FUNC GLOBAL DEFAULT 12 helper_mve_vclsw │ │ │ │ 25750: 012e47ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 25751: 012afbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 25752: 007be411 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 25752: 007be441 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 25753: 012e5238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 25754: 00817845 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 25755: 007fb215 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 25754: 00817875 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 25755: 007fb245 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 25756: 00505f45 134 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ 25757: 005a1d19 8 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 25758: 012e4418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 25759: 012bc468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 25760: 012b060c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 25761: 01213994 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_clz_u8 │ │ │ │ 25762: 0115af04 212 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 25763: 008431e9 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 25763: 00843219 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 25764: 012e62e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_ACCEL_STATS_DSTATE │ │ │ │ 25765: 012b4094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_EVENT │ │ │ │ 25766: 012aaf68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 25767: 010a87bc 52 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 25768: 012b560c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 25769: 012ad074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 25770: 012acd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 25771: 0032d1fd 52 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 25772: 007674c1 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 25772: 007674f1 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ 25773: 005a8e19 312 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 25774: 012babc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ 25775: 005a087d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 25776: 0078901d 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 25776: 0078904d 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 25777: 012afad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ 25778: 005979a9 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 25779: 002f559d 76 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 25780: 012aa9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ 25781: 006658a9 100 FUNC GLOBAL DEFAULT 12 gen_gvec_rbit │ │ │ │ - 25782: 00720a81 372 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ + 25782: 00720ab1 372 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 25783: 00328cb1 232 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 25784: 012bc89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ - 25785: 008917a5 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ - 25786: 00817221 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 25785: 008917d5 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 25786: 00817251 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 25787: 012b8eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 25788: 012e4318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 25789: 012e619c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 25790: 00731d7d 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 25791: 006d7675 140 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_d │ │ │ │ - 25792: 00817cc5 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 25790: 00731dad 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 25791: 006d76a5 140 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_d │ │ │ │ + 25792: 00817cf5 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 25793: 002bc7c9 272 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 25794: 00310699 72 FUNC GLOBAL DEFAULT 12 lm4549_read │ │ │ │ 25795: 012e4f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ - 25796: 006d7575 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_h │ │ │ │ + 25796: 006d75a5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_h │ │ │ │ 25797: 00541e75 212 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 25798: 00847829 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 25798: 00847859 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ 25799: 005586f9 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 25800: 008811c5 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 25800: 008811f5 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 25801: 012a5574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 25802: 0114df30 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 25803: 012ad424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 25804: 00555965 34 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 25805: 00745d51 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 25805: 00745d81 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 25806: 012e5eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 25807: 012e4e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 25808: 005f4b95 348 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtub │ │ │ │ 25809: 012e5d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ 25810: 005cc829 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 25811: 011f8034 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmul_scalarb │ │ │ │ - 25812: 006c7d61 228 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll48 │ │ │ │ - 25813: 006d75f5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_s │ │ │ │ + 25812: 006c7d91 228 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll48 │ │ │ │ + 25813: 006d7625 128 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_s │ │ │ │ 25814: 012e41ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 25815: 012b79d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 25816: 012a5c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 25817: 0082a3f9 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 25817: 0082a429 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 25818: 012e615a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 25819: 012b791c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 25820: 012a7400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ 25821: 005f4db9 78 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtul │ │ │ │ 25822: 011f7fb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmul_scalarh │ │ │ │ 25823: 012b1ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 25824: 00816701 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 25825: 00874665 256 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 25824: 00816731 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 25825: 00874695 256 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 25826: 012aaf88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ 25827: 012e420e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 25828: 012b6a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 25829: 012e3c27 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 25830: 002f4f09 152 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 25831: 012e46ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 25832: 012a6d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 25833: 005559f5 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 25834: 005d2e29 72 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 25835: 012af590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ - 25836: 00781751 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 25837: 00729c95 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 25836: 00781781 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 25837: 00729cc5 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 25838: 012e47b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 25839: 012bc5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 25840: 007f15d5 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 25840: 007f1605 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 25841: 012ab784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 25842: 012e4356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 25843: 0077f7cd 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 25843: 0077f7fd 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ 25844: 012b67ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_PUT_EVENT │ │ │ │ - 25845: 0086e99d 328 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 25845: 0086e9cd 328 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 25846: 005f4cf1 198 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtuw │ │ │ │ 25847: 012b514c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 25848: 006007c1 6 FUNC GLOBAL DEFAULT 12 helper_recpe_rpres_f32 │ │ │ │ 25849: 005dfd25 60 FUNC GLOBAL DEFAULT 12 gt_get_countervalue │ │ │ │ 25850: 0120cf5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fabd_d │ │ │ │ 25851: 012bca80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 25852: 002f4db5 204 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 25853: 011f7f2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmul_scalarw │ │ │ │ 25854: 012bccfc 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 25855: 012c22b0 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ - 25856: 0084a801 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 25857: 007434a5 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 25856: 0084a831 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 25857: 007434d5 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 25858: 0120d064 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fabd_h │ │ │ │ 25859: 012e4732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 25860: 00789a15 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 25860: 00789a45 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 25861: 012bab20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 25862: 012e5316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 25863: 012e4c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 25864: 012e3ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 25865: 007f9b59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 25865: 007f9b89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 25866: 012e46c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 25867: 012bc3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 25868: 00294405 140 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ - 25869: 0089ca79 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ + 25869: 0089caa9 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ 25870: 012bb084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 25871: 012e508c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ - 25872: 0081f2fd 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 25872: 0081f32d 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ 25873: 0120cfe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fabd_s │ │ │ │ 25874: 012b5a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ 25875: 00553f29 740 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 25876: 0055d099 316 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_postcopy_prepare │ │ │ │ 25877: 012e4de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 25878: 012e3f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 25879: 002c8eed 224 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 25880: 012e5d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 25881: 00829425 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 25881: 00829455 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 25882: 01205dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfdot │ │ │ │ 25883: 012aaf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 25884: 012e59bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 25885: 012c1a7c 16 OBJECT GLOBAL DEFAULT 25 smbios_have_binfile_bitmap │ │ │ │ 25886: 012e5a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 25887: 00888829 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 25887: 00888859 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 25888: 012e5da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 25889: 012b2770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 25890: 012b8ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 25891: 00899c3d 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ - 25892: 00848465 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 25891: 00899c6d 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ + 25892: 00848495 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 25893: 012b559c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 25894: 012ada74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ - 25895: 0081ea9d 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 25895: 0081eacd 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 25896: 012b9234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ 25897: 0121ae1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muld │ │ │ │ 25898: 005c1a0d 40 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 25899: 0046daf9 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 25900: 007424d1 220 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 25900: 00742501 220 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ 25901: 012a771c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_OUT_EVENT │ │ │ │ - 25902: 00880b65 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 25902: 00880b95 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 25903: 012b725c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 25904: 012e45a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ 25905: 0121af24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_mulh │ │ │ │ 25906: 012ba4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 25907: 005d7ced 44 FUNC GLOBAL DEFAULT 12 kvm_arm_get_max_vm_ipa_size │ │ │ │ 25908: 00325e99 96 FUNC GLOBAL DEFAULT 12 platform_bus_get_irqn │ │ │ │ 25909: 012ad864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ @@ -25921,480 +25921,480 @@ │ │ │ │ 25917: 012b530c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 25918: 005029cd 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 25919: 012ac354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ 25920: 005c1285 18 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 25921: 012b715c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 25922: 012e5638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ 25923: 0121aea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muls │ │ │ │ - 25924: 006d9c09 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_d │ │ │ │ - 25925: 0076b4d5 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 25924: 006d9c39 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_d │ │ │ │ + 25925: 0076b505 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 25926: 012028d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw_sg_os_uw │ │ │ │ 25927: 0066590d 104 FUNC GLOBAL DEFAULT 12 gen_gvec_rev16 │ │ │ │ 25928: 012e5d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 25929: 00746281 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 25929: 007462b1 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 25930: 002fd375 208 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_readb │ │ │ │ 25931: 012e61aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 25932: 006d9a91 186 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_h │ │ │ │ - 25933: 0087ef75 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 25932: 006d9ac1 186 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_h │ │ │ │ + 25933: 0087efa5 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ 25934: 00530b7d 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 25935: 012bd0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 25936: 008414dd 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 25936: 0084150d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 25937: 012e443a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 25938: 012e5b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ 25939: 005d7c55 44 FUNC GLOBAL DEFAULT 12 write_list_to_kvmstate │ │ │ │ 25940: 002f8449 88 FUNC GLOBAL DEFAULT 12 aml_if │ │ │ │ - 25941: 006d9b4d 186 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_s │ │ │ │ + 25941: 006d9b7d 186 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_s │ │ │ │ 25942: 012e45a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ - 25943: 0080f361 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 25943: 0080f391 344 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 25944: 002d21a1 166 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 25945: 012bba9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 25946: 012ba514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ - 25947: 007f6b7d 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 25947: 007f6bad 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 25948: 012e4252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 25949: 00438a35 460 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ 25950: 012b2040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 25951: 012e4da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 25952: 0084b359 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 25952: 0084b389 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 25953: 0120aa3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fmls_idx_d │ │ │ │ 25954: 012e68ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 25955: 012e5da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ 25956: 012193d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshs_round_to_zero │ │ │ │ 25957: 0053f7a9 284 FUNC GLOBAL DEFAULT 12 iommufd_backend_get_device_info │ │ │ │ 25958: 002f808d 280 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ 25959: 012a7e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_FIND_STE_2LVL_EVENT │ │ │ │ 25960: 0120ab44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fmls_idx_h │ │ │ │ 25961: 00438399 92 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 25962: 012e4a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 25963: 01177c5c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 25964: 00842b81 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ - 25965: 006b7549 120 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_os_uw │ │ │ │ + 25964: 00842bb1 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 25965: 006b7579 120 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_os_uw │ │ │ │ 25966: 012e4a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ 25967: 004dd569 580 FUNC GLOBAL DEFAULT 12 vfio_user_disconnect │ │ │ │ - 25968: 00830025 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 25968: 00830055 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 25969: 012b42f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 25970: 012b26c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ 25971: 011f1f44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrunbb │ │ │ │ 25972: 00444201 344 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 25973: 002b35f9 240 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 25974: 0076ec11 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 25974: 0076ec41 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 25975: 0120aac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fmls_idx_s │ │ │ │ 25976: 00587add 188 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 25977: 003eb93d 10 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 25978: 012b0a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 25979: 00532781 164 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 25980: 0083088d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 25980: 008308bd 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 25981: 012a9874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 25982: 011782a8 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ 25983: 011f1ec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrunbh │ │ │ │ 25984: 012151d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_b │ │ │ │ - 25985: 0086c01d 96 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 25985: 0086c04d 96 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 25986: 0041e015 16 FUNC GLOBAL DEFAULT 12 of_dpa_world_alloc │ │ │ │ 25987: 005b58dd 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 25988: 012033a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_w │ │ │ │ 25989: 01215044 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_d │ │ │ │ 25990: 012e4e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 25991: 005d1bc1 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 25992: 00870e19 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 25992: 00870e49 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 25993: 012e44b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 25994: 007e0001 96 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ + 25994: 007e0031 96 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ 25995: 005d1209 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 25996: 008393c9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 25997: 009b16b8 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 25996: 008393f9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 25997: 009b16e8 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 25998: 012e46b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 25999: 0121514c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_h │ │ │ │ 26000: 004aa779 108 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 26001: 012e68dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ - 26002: 0070f57d 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 26002: 0070f5ad 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 26003: 0053c331 144 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 26004: 002bc059 6 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 26005: 012e3e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 26006: 012af660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ - 26007: 006bb039 88 FUNC GLOBAL DEFAULT 12 helper_mve_vminsb │ │ │ │ + 26007: 006bb069 88 FUNC GLOBAL DEFAULT 12 helper_mve_vminsb │ │ │ │ 26008: 012e5c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 26009: 012e54de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_DSTATE │ │ │ │ 26010: 002b9951 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ - 26011: 00840481 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ + 26011: 008404b1 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ 26012: 0053f241 380 FUNC GLOBAL DEFAULT 12 iommufd_backend_unmap_dma │ │ │ │ 26013: 012150c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_s │ │ │ │ - 26014: 006bb091 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminsh │ │ │ │ + 26014: 006bb0c1 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminsh │ │ │ │ 26015: 012e683b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 26016: 012aeb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 26017: 012e5ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ - 26018: 0089777d 288 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ + 26018: 008977ad 288 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ 26019: 0055c205 120 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 26020: 0054cec9 96 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ 26021: 011e8308 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssubaddx │ │ │ │ 26022: 005cae49 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 26023: 007df44d 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 26024: 0086d291 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 26023: 007df47d 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 26024: 0086d2c1 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 26025: 012e4c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 26026: 002c3771 44 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 26027: 00665975 144 FUNC GLOBAL DEFAULT 12 gen_gvec_rev32 │ │ │ │ 26028: 012ad4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 26029: 012a90d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 26030: 01178a10 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ 26031: 012b2720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ABORT_EVENT │ │ │ │ 26032: 005b940d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_muls16 │ │ │ │ 26033: 012e51dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 26034: 012b6d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 26035: 012a82c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 26036: 012e630c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 26037: 005098d5 126 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 26038: 0081a359 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ - 26039: 0085bdfd 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 26040: 0087b149 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 26041: 0074043d 80 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 26038: 0081a389 340 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 26039: 0085be2d 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 26040: 0087b179 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 26041: 0074046d 80 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 26042: 012ac094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 26043: 012a8de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 26044: 006bb101 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminsw │ │ │ │ - 26045: 007b4309 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 26044: 006bb131 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminsw │ │ │ │ + 26045: 007b4339 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 26046: 0120b174 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_nf_idx_h │ │ │ │ 26047: 0063ffdd 760 FUNC GLOBAL DEFAULT 12 sa1110_init │ │ │ │ 26048: 012e42ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 26049: 0056766d 368 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ - 26050: 0081d8e5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 26051: 00726071 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 26050: 0081d915 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 26051: 007260a1 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ 26052: 005ca5c1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 26053: 012e62a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 26054: 0120d2f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfsub │ │ │ │ 26055: 012e4944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ 26056: 0120b0f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_nf_idx_s │ │ │ │ - 26057: 00741cb5 84 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 26058: 0078b869 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 26057: 00741ce5 84 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 26058: 0078b899 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 26059: 002ecc4d 42 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 26060: 002b6ba1 168 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 26061: 01177c34 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 26062: 002c0c4d 120 FUNC GLOBAL DEFAULT 12 helper_usub8 │ │ │ │ 26063: 01220504 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 26064: 012e40d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_WRITE_DSTATE │ │ │ │ 26065: 002b59a9 192 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 26066: 012e6070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 26067: 0076a605 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 26067: 0076a635 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 26068: 012e5c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 26069: 012e5dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 26070: 012e4efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 26071: 007f7c8d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 26072: 008702b1 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 26071: 007f7cbd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 26072: 008702e1 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 26073: 012e45b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 26074: 0081b679 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 26074: 0081b6a9 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ 26075: 002f6159 44 FUNC GLOBAL DEFAULT 12 crs_range_set_free │ │ │ │ - 26076: 0072ddf1 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 26077: 00746275 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 26076: 0072de21 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 26077: 007462a5 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 26078: 002d83c5 508 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 26079: 012e3c4b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 26080: 005d0d69 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 26081: 012b83e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 26082: 008704a9 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 26082: 008704d9 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 26083: 0051a8dd 68 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 26084: 00828125 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 26084: 00828155 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 26085: 012e3cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 26086: 011dfab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 26087: 012e4dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 26088: 0044b38d 84 FUNC GLOBAL DEFAULT 12 cxl_get_hb_passthrough │ │ │ │ 26089: 012abc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ - 26090: 008311c1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 26091: 0089da7d 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 26090: 008311f1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 26091: 0089daad 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 26092: 012b685c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ - 26093: 007652f9 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 26093: 00765329 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 26094: 012e5264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 26095: 00505ed1 108 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 26096: 002b3411 264 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 26097: 012e5b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ - 26098: 0067e7bd 58 FUNC GLOBAL DEFAULT 12 vfp_reg_offset │ │ │ │ + 26098: 0067e7fd 58 FUNC GLOBAL DEFAULT 12 vfp_reg_offset │ │ │ │ 26099: 012e466e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 26100: 006644b1 120 FUNC GLOBAL DEFAULT 12 gen_gvec_sqrdmulh_qc │ │ │ │ 26101: 012e62e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_ACCEL_STATS_DSTATE │ │ │ │ - 26102: 006b8ef1 78 FUNC GLOBAL DEFAULT 12 helper_mve_vclzb │ │ │ │ + 26102: 006b8f21 78 FUNC GLOBAL DEFAULT 12 helper_mve_vclzb │ │ │ │ 26103: 012e4598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_CMD_DSTATE │ │ │ │ 26104: 00549755 228 FUNC GLOBAL DEFAULT 12 exec_start_incoming_migration │ │ │ │ 26105: 012b2060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_COMMAND_COMPLETE_EVENT │ │ │ │ 26106: 012b2590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_SATN_STOP_EVENT │ │ │ │ 26107: 012e4af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_READ_DSTATE │ │ │ │ 26108: 012b3cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_READ_EVENT │ │ │ │ 26109: 012ac734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_DELIVER_IRQ_EVENT │ │ │ │ 26110: 002f3541 688 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir_many │ │ │ │ - 26111: 006b8f41 108 FUNC GLOBAL DEFAULT 12 helper_mve_vclzh │ │ │ │ + 26111: 006b8f71 108 FUNC GLOBAL DEFAULT 12 helper_mve_vclzh │ │ │ │ 26112: 012af510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_EVENT │ │ │ │ - 26113: 006bb171 86 FUNC GLOBAL DEFAULT 12 helper_mve_vminub │ │ │ │ + 26113: 006bb1a1 86 FUNC GLOBAL DEFAULT 12 helper_mve_vminub │ │ │ │ 26114: 00390565 176 FUNC GLOBAL DEFAULT 12 ide_ctrl_write │ │ │ │ 26115: 0052baa1 300 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ 26116: 012a87e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_READ_EVENT │ │ │ │ 26117: 012bc768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 26118: 011ea174 132 OBJECT GLOBAL DEFAULT 24 helper_info_usad8 │ │ │ │ 26119: 012bb094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ - 26120: 006bb1c9 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminuh │ │ │ │ + 26120: 006bb1f9 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminuh │ │ │ │ 26121: 002b66d1 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ 26122: 012e4574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_READ_DATA_DSTATE │ │ │ │ 26123: 012e43a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_DSTATE │ │ │ │ - 26124: 008998fd 4 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ + 26124: 0089992d 4 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 26125: 012e4074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_DSTATE │ │ │ │ 26126: 012bbdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 26127: 012b735c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ 26128: 012bcf94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 26129: 002e85b9 84 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 26130: 005b9491 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 26131: 012e41e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ - 26132: 006b8fad 108 FUNC GLOBAL DEFAULT 12 helper_mve_vclzw │ │ │ │ + 26132: 006b8fdd 108 FUNC GLOBAL DEFAULT 12 helper_mve_vclzw │ │ │ │ 26133: 012bd92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ 26134: 00304995 1316 FUNC GLOBAL DEFAULT 12 build_acpi_pci_hotplug │ │ │ │ - 26135: 0083b209 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 26136: 00740bcd 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 26135: 0083b239 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 26136: 00740bfd 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 26137: 005e3e65 146 FUNC GLOBAL DEFAULT 12 arm_pan_enabled │ │ │ │ 26138: 00aa646c 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 26139: 012aee70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 26140: 012e3c58 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 26141: 005b9799 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 26142: 012e3fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 26143: 012b8484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 26144: 012e5936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 26145: 012b5f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ - 26146: 006bb239 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminuw │ │ │ │ + 26146: 006bb269 112 FUNC GLOBAL DEFAULT 12 helper_mve_vminuw │ │ │ │ 26147: 012b062c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ 26148: 012e409e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 26149: 012a64c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 26150: 00505a5d 26 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 26151: 012acf54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 26152: 00825de5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 26152: 00825e15 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 26153: 012e3ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ 26154: 012e4148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_AER915_SEND_TOO_LONG_DSTATE │ │ │ │ 26155: 005667f1 996 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 26156: 012a8f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 26157: 00575aed 154 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 26158: 012e4d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 26159: 00717645 152 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ - 26160: 007645c5 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ - 26161: 00831485 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 26162: 0080df1d 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 26159: 00717675 152 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 26160: 007645f5 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 26161: 008314b5 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 26162: 0080df4d 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 26163: 012a6668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ - 26164: 007fb689 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 26164: 007fb6b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 26165: 012e4e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 26166: 00849ef9 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 26167: 0084c275 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 26166: 00849f29 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 26167: 0084c2a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 26168: 012b75cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 26169: 00893c35 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ - 26170: 006c50a1 316 FUNC GLOBAL DEFAULT 12 helper_mve_vslib │ │ │ │ + 26169: 00893c65 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 26170: 006c50d1 316 FUNC GLOBAL DEFAULT 12 helper_mve_vslib │ │ │ │ 26171: 005418dd 76 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 26172: 012a9084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 26173: 005b6991 144 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 26174: 012e5e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 26175: 005693d9 404 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 26176: 002bf4c1 584 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 26177: 0086bd69 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 26177: 0086bd99 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 26178: 012e58c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 26179: 00503a21 172 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 26180: 012adac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 26181: 0050e055 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 26182: 0084d90d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 26182: 0084d93d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 26183: 012e3fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 26184: 009f4134 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 26184: 009f4164 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 26185: 012e594a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 26186: 012aede0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 26187: 011dfa2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 26188: 012b91a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ - 26189: 006c51dd 356 FUNC GLOBAL DEFAULT 12 helper_mve_vslih │ │ │ │ + 26189: 006c520d 356 FUNC GLOBAL DEFAULT 12 helper_mve_vslih │ │ │ │ 26190: 012bba7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 26191: 012e62ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 26192: 012ac014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 26193: 00665a05 152 FUNC GLOBAL DEFAULT 12 gen_gvec_rev64 │ │ │ │ 26194: 012e555c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 26195: 0115aa74 212 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 26196: 012a6c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 26197: 012b2e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 26198: 007fc8ad 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 26198: 007fc8dd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 26199: 00454591 244 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 26200: 012e6917 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 26201: 00586ed5 180 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 26202: 007b7e2d 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ - 26203: 0083ddc1 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ - 26204: 0071e94d 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ + 26202: 007b7e5d 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 26203: 0083ddf1 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 26204: 0071e97d 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ 26205: 012b8974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 26206: 012e5974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 26207: 009b1304 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ - 26208: 006c5341 296 FUNC GLOBAL DEFAULT 12 helper_mve_vsliw │ │ │ │ + 26207: 009b1334 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 26208: 006c5371 296 FUNC GLOBAL DEFAULT 12 helper_mve_vsliw │ │ │ │ 26209: 012ac634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 26210: 012e4776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 26211: 012e6160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ - 26212: 007952e1 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 26212: 00795311 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 26213: 012e55fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 26214: 0081e775 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 26214: 0081e7a5 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 26215: 012e5b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 26216: 003651c5 302 FUNC GLOBAL DEFAULT 12 framebuffer_update_display │ │ │ │ 26217: 012a9234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 26218: 012e44f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 26219: 012e5640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 26220: 012bb6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 26221: 012e589a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_EOI_DSTATE │ │ │ │ 26222: 01177be4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 26223: 012ba544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_EVENT │ │ │ │ 26224: 0120f2f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sstoh │ │ │ │ 26225: 012a9654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ - 26226: 0072c6c1 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ - 26227: 0087d7bd 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 26226: 0072c6f1 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 26227: 0087d7ed 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ 26228: 005306c1 660 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 26229: 0055505d 50 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 26230: 012bdc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 26231: 012ae6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 26232: 00832c01 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 26232: 00832c31 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 26233: 0053e141 6 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 26234: 012b50ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 26235: 012e53a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 26236: 012b9334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 26237: 012e4554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 26238: 005503c9 88 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 26239: 002a65f5 356 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 26240: 0082c595 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 26241: 007784a1 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 26240: 0082c5c5 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 26241: 007784d1 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 26242: 012e5764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 26243: 00535e8d 260 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 26244: 007f633d 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 26244: 007f636d 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 26245: 011dbee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 26246: 012e6304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 26247: 012e5f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ 26248: 0059ead1 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 26249: 00707cfd 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 26249: 00707d2d 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 26250: 012b782c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 26251: 011fe6d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulb │ │ │ │ 26252: 012e52dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 26253: 011e1bb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 26254: 0083b281 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 26254: 0083b2b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 26255: 012e4692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 26256: 012e57d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ 26257: 005c4d29 232 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 26258: 008765b5 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 26258: 008765e5 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ 26259: 011fe64c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulh │ │ │ │ 26260: 002c1951 172 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256su0 │ │ │ │ - 26261: 00847f29 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 26261: 00847f59 88 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 26262: 002c19fd 192 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256su1 │ │ │ │ - 26263: 006d6e75 126 FUNC GLOBAL DEFAULT 12 helper_gvec_bfadd │ │ │ │ + 26263: 006d6ea5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_bfadd │ │ │ │ 26264: 0050e9b5 260 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 26265: 012e4ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 26266: 00865831 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 26266: 00865861 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 26267: 0043aa0d 34 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ 26268: 0041bd99 28 FUNC GLOBAL DEFAULT 12 fp_port_set_settings │ │ │ │ 26269: 012163dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_s16 │ │ │ │ - 26270: 0085e0ed 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 26271: 00730901 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 26270: 0085e11d 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 26271: 00730931 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 26272: 002f7359 12 FUNC GLOBAL DEFAULT 12 aml_or │ │ │ │ 26273: 005d14a5 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 26274: 008347e1 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 26275: 00788ab5 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 26274: 00834811 332 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 26275: 00788ae5 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 26276: 002b62b1 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 26277: 012e4104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_DSTATE │ │ │ │ 26278: 005b9519 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 26279: 012a9d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 26280: 012abf94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 26281: 012bbf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 26282: 002c0e95 30 FUNC GLOBAL DEFAULT 12 helper_uhsub16 │ │ │ │ 26283: 012a8740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 26284: 012e58f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ 26285: 0063a021 280 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_ipa │ │ │ │ - 26286: 00872655 36 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 26286: 00872685 36 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 26287: 012e4624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ - 26288: 006d6be1 138 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_d │ │ │ │ + 26288: 006d6c11 138 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_d │ │ │ │ 26289: 011fe5c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulw │ │ │ │ 26290: 0059fc45 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 26291: 012e6158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 26292: 0072c6d9 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ - 26293: 0080707d 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 26292: 0072c709 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 26293: 008070ad 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 26294: 012e5250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ 26295: 005b30b5 96 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ - 26296: 006d6ae1 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_h │ │ │ │ + 26296: 006d6b11 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_h │ │ │ │ 26297: 002c9935 24 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 26298: 004aa9e1 108 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 26299: 0043ad21 224 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 26300: 0088fb65 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 26300: 0088fb95 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 26301: 012e4676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 26302: 012e5270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ 26303: 005c79e5 100 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 26304: 012b047c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 26305: 008535ad 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 26305: 008535dd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 26306: 012bdc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 26307: 00822df5 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ - 26308: 006d6b61 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_s │ │ │ │ + 26307: 00822e25 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 26308: 006d6b91 126 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_s │ │ │ │ 26309: 005677dd 1564 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 26310: 002a5d1d 2000 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ 26311: 005cb44d 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 26312: 004abe01 44 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 26313: 012b68cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 26314: 006de439 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_d │ │ │ │ - 26315: 0078a781 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 26314: 006de469 292 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_d │ │ │ │ + 26315: 0078a7b1 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 26316: 012165ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_s16 │ │ │ │ 26317: 012e4d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 26318: 012acca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ - 26319: 006de219 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_h │ │ │ │ + 26319: 006de249 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_h │ │ │ │ 26320: 012b080c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 26321: 012e5590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 26322: 003ec421 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ 26323: 0120db38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq0_d │ │ │ │ 26324: 012a92b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ 26325: 0041e0e9 84 FUNC GLOBAL DEFAULT 12 world_reset │ │ │ │ 26326: 011df9a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls64 │ │ │ │ 26327: 0120dc40 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq0_h │ │ │ │ 26328: 012e61a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 26329: 012bb244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 26330: 012e513a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 26331: 012e6000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ - 26332: 006e1481 576 FUNC GLOBAL DEFAULT 12 helper_sme2_bfvdot_idx │ │ │ │ + 26332: 006e14b1 576 FUNC GLOBAL DEFAULT 12 helper_sme2_bfvdot_idx │ │ │ │ 26333: 004ae6ed 116 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ 26334: 005cbb71 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 26335: 00765359 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ - 26336: 006de329 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_s │ │ │ │ + 26335: 00765389 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 26336: 006de359 272 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_s │ │ │ │ 26337: 012bd214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ 26338: 0064fb95 256 FUNC GLOBAL DEFAULT 12 bcm283x_common_realize │ │ │ │ - 26339: 00826c2d 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 26339: 00826c5d 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ 26340: 005b4ecd 84 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 26341: 005d6529 86 FUNC GLOBAL DEFAULT 12 arm_register_pre_el_change_hook │ │ │ │ 26342: 012e5e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 26343: 012b20b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ - 26344: 006d0fad 18 FUNC GLOBAL DEFAULT 12 helper_wfe │ │ │ │ + 26344: 006d0fdd 18 FUNC GLOBAL DEFAULT 12 helper_wfe │ │ │ │ 26345: 012b3334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 26346: 012e459e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 26347: 012af740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 26348: 012e40fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_DSTATE │ │ │ │ 26349: 00516945 176 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 26350: 0088cbe5 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 26350: 0088cc15 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 26351: 012e5ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 26352: 012e4752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 26353: 0072c675 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 26353: 0072c6a5 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ 26354: 0120dbbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq0_s │ │ │ │ - 26355: 0088c0a1 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ - 26356: 006d0bc1 400 FUNC GLOBAL DEFAULT 12 helper_wfi │ │ │ │ - 26357: 0074eb79 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 26355: 0088c0d1 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 26356: 006d0bf1 400 FUNC GLOBAL DEFAULT 12 helper_wfi │ │ │ │ + 26357: 0074eba9 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ 26358: 0052f549 412 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 26359: 012b3aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_EVENT │ │ │ │ 26360: 012b8684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_EVENT │ │ │ │ 26361: 011e793c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqrshll │ │ │ │ - 26362: 00876d61 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 26362: 00876d91 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 26363: 012e4d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 26364: 012b2490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 26365: 012b732c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 26366: 012e5654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 26367: 012e55ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 26368: 005e8bc1 4 FUNC GLOBAL DEFAULT 12 arm_gt_sel2timer_cb │ │ │ │ 26369: 005ba821 128 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 26370: 007f7981 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 26371: 00781511 102 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 26370: 007f79b1 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 26371: 00781541 102 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 26372: 012b2820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 26373: 00782aa1 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 26373: 00782ad1 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 26374: 012b4434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 26375: 012e5aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 26376: 005d3cc5 48 FUNC GLOBAL DEFAULT 12 arm_cpu_synchronize_from_tb │ │ │ │ 26377: 005bfa79 1364 FUNC GLOBAL DEFAULT 12 tcg_get_stats │ │ │ │ 26378: 0057233d 288 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 26379: 0117a920 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 26380: 0121b344 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_get_fpscr │ │ │ │ 26381: 005bb0c1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ 26382: 0052befd 112 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 26383: 007e4941 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 26383: 007e4971 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ 26384: 005c8621 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ - 26385: 0089b0b5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ - 26386: 00849835 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ - 26387: 0086f74d 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 26388: 007fa7c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 26389: 008381b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 26385: 0089b0e5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ + 26386: 00849865 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 26387: 0086f77d 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 26388: 007fa7f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 26389: 008381e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 26390: 012e4ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 26391: 012b2170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 26392: 012b525c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 26393: 012af0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 26394: 012b2680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 26395: 0039a6a5 140 FUNC GLOBAL DEFAULT 12 virtio_input_idstr_config │ │ │ │ 26396: 012affc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_WRITE_EVENT │ │ │ │ @@ -26403,343 +26403,343 @@ │ │ │ │ 26399: 012e472c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_DSTATE │ │ │ │ 26400: 002edd19 12 FUNC GLOBAL DEFAULT 12 v9fs_path_init │ │ │ │ 26401: 005a3521 644 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 26402: 004207c5 66 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ 26403: 00523ddd 84 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 26404: 012e3fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 26405: 012e5612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 26406: 00712fe1 1668 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 26406: 00713011 1668 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 26407: 011dd7a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 26408: 012acdf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 26409: 005421fd 42 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 26410: 0087bdf5 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ - 26411: 00855fc5 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 26410: 0087be25 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 26411: 00855ff5 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 26412: 002b83f1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 26413: 0082ffe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ - 26414: 0081d2fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 26413: 00830019 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 26414: 0081d32d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 26415: 012ada24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 26416: 012a8610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 26417: 012e3f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ - 26418: 006c0851 142 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarb │ │ │ │ + 26418: 006c0881 142 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarb │ │ │ │ 26419: 012e46e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 26420: 0084dfc1 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 26420: 0084dff1 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 26421: 00506e2d 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 26422: 011dcf60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ - 26423: 006c08e1 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarh │ │ │ │ + 26423: 006c0911 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarh │ │ │ │ 26424: 012bc6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 26425: 012badf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 26426: 005a01a9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 26427: 006c04cd 138 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarb │ │ │ │ - 26428: 007f7361 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 26427: 006c04fd 138 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarb │ │ │ │ + 26428: 007f7391 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 26429: 012a8c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 26430: 0055010d 236 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 26431: 012a74a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ - 26432: 00734265 160 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 26432: 00734295 160 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 26433: 012b9594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 26434: 0088816d 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ - 26435: 0082122d 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 26434: 0088819d 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 26435: 0082125d 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 26436: 0043b7ed 34 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ - 26437: 006c0559 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarh │ │ │ │ + 26437: 006c0589 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarh │ │ │ │ 26438: 012e30e4 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 26439: 005e0571 10024 FUNC GLOBAL DEFAULT 12 register_cp_regs_for_features │ │ │ │ 26440: 012bd95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ 26441: 012a6b24 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 26442: 0083276d 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 26442: 0083279d 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 26443: 012e5190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 26444: 0054fee1 36 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 26445: 012b3614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N1FRAME_EVENT │ │ │ │ - 26446: 006c0995 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarw │ │ │ │ + 26446: 006c09c5 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarw │ │ │ │ 26447: 004af709 544 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 26448: 012ba194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ 26449: 012e4024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 26450: 012bd91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 26451: 011d0dc8 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 26452: 0084b00d 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 26452: 0084b03d 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 26453: 0058754d 56 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 26454: 012b8c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 26455: 011d0df8 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 26456: 012ba494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 26457: 00885fe5 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 26458: 007be0b9 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 26457: 00886015 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 26458: 007be0e9 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 26459: 011d0e48 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 26460: 011d0ee8 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 26461: 012a67f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ - 26462: 006c060d 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarw │ │ │ │ + 26462: 006c063d 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarw │ │ │ │ 26463: 012e5dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ 26464: 012e5894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_DSTATE │ │ │ │ - 26465: 008a1421 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 26465: 008a1451 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ 26466: 005b2a35 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 26467: 002c31cd 492 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ 26468: 005cdfa1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_be │ │ │ │ - 26469: 00732ca9 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 26469: 00732cd9 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ 26470: 012e559a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ 26471: 002c1051 100 FUNC GLOBAL DEFAULT 12 helper_crc32c │ │ │ │ 26472: 00477b25 280 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 26473: 012b6e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_UNMAP_EVENT │ │ │ │ 26474: 012e4f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 26475: 012e4402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 26476: 012e5b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 26477: 012aea50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 26478: 00830f35 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 26479: 0075ce49 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 26478: 00830f65 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 26479: 0075ce79 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 26480: 012b4444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 26481: 0039121d 428 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ 26482: 012e628a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_GET_DSTATE │ │ │ │ 26483: 012b7ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ - 26484: 006bdb15 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsb │ │ │ │ + 26484: 006bdb45 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsb │ │ │ │ 26485: 005b2a05 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 26486: 00834559 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 26486: 00834589 324 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 26487: 002f83a1 168 FUNC GLOBAL DEFAULT 12 aml_lgreater_equal │ │ │ │ 26488: 012e3e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 26489: 00743429 38 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 26489: 00743459 38 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 26490: 005d2421 148 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ - 26491: 006bdbd1 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsh │ │ │ │ + 26491: 006bdc01 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsh │ │ │ │ 26492: 005b45c1 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 26493: 012a97e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 26494: 007337f9 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 26495: 0089b73d 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 26494: 00733829 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 26495: 0089b76d 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 26496: 0053f8c5 408 FUNC GLOBAL DEFAULT 12 iommufd_backend_invalidate_cache │ │ │ │ 26497: 012aa5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 26498: 00764899 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 26498: 007648c9 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ 26499: 012b66cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_EOI_EVENT │ │ │ │ - 26500: 00816d71 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 26500: 00816da1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 26501: 0045626d 224 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 26502: 008407ad 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ - 26503: 0081d519 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 26502: 008407dd 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ + 26503: 0081d549 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 26504: 012b9fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ 26505: 005b4329 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 26506: 012e40f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_REQUEST_DSTATE │ │ │ │ 26507: 012b4cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 26508: 00846581 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 26508: 008465b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 26509: 012e4c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 26510: 012adbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ 26511: 005b565d 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 26512: 012e57f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 26513: 012e56ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ 26514: 005b49b1 62 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 26515: 0078686d 468 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ - 26516: 006bdca1 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsw │ │ │ │ + 26515: 0078689d 468 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 26516: 006bdcd1 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsw │ │ │ │ 26517: 005b49f1 66 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ 26518: 005b4a35 70 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 26519: 012e3d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 26520: 012b3f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_GET_OUT_EVENT │ │ │ │ 26521: 012e4854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 26522: 0117a938 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ 26523: 005c9461 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 26524: 012e56f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ 26525: 005b4a7d 78 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 26526: 012e3fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 26527: 012e635c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 26528: 0070d005 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 26528: 0070d035 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 26529: 012b089c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 26530: 0075d3bd 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 26530: 0075d3ed 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 26531: 012b5ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 26532: 00814639 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 26532: 00814669 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 26533: 012af570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 26534: 0121dcdc 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 26535: 012e4eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 26536: 012e5f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 26537: 012acd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 26538: 00849695 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 26538: 008496c5 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 26539: 012e4d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 26540: 003a7a4d 138 FUNC GLOBAL DEFAULT 12 gicv3_redist_lpi_pending │ │ │ │ 26541: 012af680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ - 26542: 00808681 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 26543: 0084af4d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 26542: 008086b1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 26543: 0084af7d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 26544: 012e6338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_DSTATE │ │ │ │ 26545: 012b94e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 26546: 012a8288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ 26547: 012aa69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 26548: 012e4a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 26549: 00550ecd 40 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 26550: 005857cd 72 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ - 26551: 006c8511 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarb │ │ │ │ + 26551: 006c8541 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarb │ │ │ │ 26552: 012e3c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ 26553: 012b7c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_READ_EVENT │ │ │ │ 26554: 005c98e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 26555: 0081a099 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 26555: 0081a0c9 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 26556: 012b1ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 26557: 012e4da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 26558: 00731f05 124 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 26558: 00731f35 124 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 26559: 012a91d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 26560: 012e5308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ - 26561: 006c8581 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarh │ │ │ │ + 26561: 006c85b1 110 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarh │ │ │ │ 26562: 005d6b35 36 FUNC GLOBAL DEFAULT 12 arm_build_mp_affinity │ │ │ │ 26563: 0054b7e1 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 26564: 012a8620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 26565: 0076b0cd 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 26566: 00703901 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 26565: 0076b0fd 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 26566: 00703931 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 26567: 012e3e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 26568: 00541e59 26 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 26569: 005cddf9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_be │ │ │ │ 26570: 012e4c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 26571: 012e406c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 26572: 012e530c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 26573: 0084c7c9 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 26573: 0084c7f9 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ 26574: 005c4b35 140 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 26575: 011e78b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_ushll │ │ │ │ 26576: 012b2010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ 26577: 0052e221 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 26578: 012e55f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 26579: 00756071 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ - 26580: 007bac15 176 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 26579: 007560a1 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 26580: 007bac45 176 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 26581: 010abdc0 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 26582: 012abbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 26583: 012e4e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 26584: 006c85f1 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarw │ │ │ │ - 26585: 007f19a1 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 26584: 006c8621 108 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarw │ │ │ │ + 26585: 007f19d1 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ 26586: 005c7291 220 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 26587: 012bad88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 26588: 012e4e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 26589: 007fad65 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 26589: 007fad95 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 26590: 0044886d 316 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 26591: 0085c651 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ - 26592: 006bdd69 178 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlub │ │ │ │ + 26591: 0085c681 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 26592: 006bdd99 178 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlub │ │ │ │ 26593: 012e4736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 26594: 011fbe14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlsb │ │ │ │ 26595: 005e86ed 12 FUNC GLOBAL DEFAULT 12 sve_vqm1_for_el │ │ │ │ 26596: 012b9734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 26597: 0088743d 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 26597: 0088746d 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ 26598: 011de274 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 26599: 007e563d 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ - 26600: 006bde1d 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluh │ │ │ │ + 26599: 007e566d 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 26600: 006bde4d 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluh │ │ │ │ 26601: 011fbd90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlsh │ │ │ │ 26602: 00598089 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 26603: 01206080 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_fmlal_zzxw_s │ │ │ │ 26604: 004d38f1 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 26605: 002c7259 100 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 26606: 0070d775 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 26606: 0070d7a5 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 26607: 012e45f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 26608: 012a5f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ 26609: 012e54b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_WRITEL_DSTATE │ │ │ │ 26610: 005aa1fd 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ - 26611: 0072056d 164 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ + 26611: 0072059d 164 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ 26612: 00524c59 52 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 26613: 012bba6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 26614: 00830115 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 26615: 0083fac5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 26616: 007f3d65 508 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 26617: 007bafcd 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ - 26618: 006bdee9 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluw │ │ │ │ - 26619: 0089dde1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ + 26614: 00830145 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 26615: 0083faf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 26616: 007f3d95 508 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 26617: 007baffd 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 26618: 006bdf19 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluw │ │ │ │ + 26619: 0089de11 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ 26620: 011ddfe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ - 26621: 0084b629 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 26621: 0084b659 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 26622: 011fbd0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlsw │ │ │ │ 26623: 00294efd 412 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 26624: 012e47c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 26625: 012b096c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 26626: 012b2ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 26627: 012e5c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 26628: 00881b81 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 26628: 00881bb1 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 26629: 012b8c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 26630: 007388f9 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 26630: 00738929 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 26631: 012e3c25 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 26632: 003e7c8d 82 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 26633: 012e3d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 26634: 002b6781 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 26635: 012a86e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 26636: 012b2710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 26637: 012e55ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 26638: 012e4884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 26639: 012b3424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ 26640: 005c0c39 34 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 26641: 012e6880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 26642: 012e4f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ - 26643: 0085ee6d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 26643: 0085ee9d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 26644: 012a63b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 26645: 012af890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 26646: 012afe80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 26647: 007f2195 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 26647: 007f21c5 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 26648: 012bcb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 26649: 008834f5 912 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 26649: 00883525 912 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 26650: 012e430a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 26651: 007f2109 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 26651: 007f2139 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 26652: 012e3c65 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ 26653: 003a0925 580 FUNC GLOBAL DEFAULT 12 gicv3_init_irqs_and_mmio │ │ │ │ - 26654: 0077750d 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 26654: 0077753d 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 26655: 012af580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 26656: 012b689c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ - 26657: 007fd521 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ - 26658: 0089f601 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 26657: 007fd551 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 26658: 0089f631 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 26659: 012e3d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 26660: 012adc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 26661: 012b09dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 26662: 012ad884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 26663: 012b503c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ 26664: 005c93b5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 26665: 012e5960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 26666: 012b03cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 26667: 00549865 344 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 26668: 012e5160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 26669: 007a650d 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 26669: 007a653d 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 26670: 004ee141 96 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 26671: 012e68bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 26672: 012e42ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 26673: 012e3c74 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_acpi_c │ │ │ │ 26674: 012aebb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 26675: 005ff335 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrtd │ │ │ │ 26676: 012ac5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 26677: 00734165 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 26677: 00734195 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 26678: 012e5a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 26679: 012b08cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 26680: 012a8830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 26681: 0032a8e1 5608 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ - 26682: 00797151 600 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 26682: 00797181 600 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 26683: 012044a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urecpe_s │ │ │ │ 26684: 005ff30d 34 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrth │ │ │ │ 26685: 011fbc88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlub │ │ │ │ 26686: 005b2fed 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 26687: 012b776c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 26688: 012a8dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 26689: 012bccc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 26690: 012bbd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 26691: 002b6621 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 26692: 002f33f9 168 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 26693: 012aa114 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ 26694: 012e4f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ 26695: 002f7189 176 FUNC GLOBAL DEFAULT 12 aml_to_buffer │ │ │ │ - 26696: 008302b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 26696: 008302e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ 26697: 011fbc04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshluh │ │ │ │ - 26698: 007a7549 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 26698: 007a7579 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 26699: 011ff1a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbsb │ │ │ │ 26700: 003ec2d1 204 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ 26701: 005ff331 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrts │ │ │ │ - 26702: 00834231 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 26703: 0082bd65 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 26704: 007f9721 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 26702: 00834261 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 26703: 0082bd95 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 26704: 007f9751 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 26705: 0054a369 4 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 26706: 007f1f8d 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 26706: 007f1fbd 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 26707: 012a8ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ 26708: 011f1c2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_sb │ │ │ │ 26709: 00524225 10 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 26710: 012ba744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 26711: 012e3ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ 26712: 011ff120 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbsh │ │ │ │ - 26713: 00885439 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 26714: 007890f9 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 26713: 00885469 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 26714: 00789129 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 26715: 012b2f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ - 26716: 0087cd05 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 26716: 0087cd35 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 26717: 011f1ba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_sh │ │ │ │ 26718: 003ca961 12 FUNC GLOBAL DEFAULT 12 omap_clk_get │ │ │ │ 26719: 002b5121 136 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 26720: 00340171 72 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 26721: 012e4eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 26722: 011fbb80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshluw │ │ │ │ 26723: 012e4c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 26724: 002c57b1 92 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 26725: 00517289 108 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event │ │ │ │ 26726: 0032761d 84 FUNC GLOBAL DEFAULT 12 stream_push │ │ │ │ 26727: 004d3589 216 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info_type │ │ │ │ 26728: 012bcbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 26729: 00584a09 4 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ 26730: 0120d274 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_b16 │ │ │ │ - 26731: 008317c1 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 26731: 008317f1 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 26732: 012e3f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ 26733: 004f5a45 218 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ - 26734: 00878e9d 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 26734: 00878ecd 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 26735: 012b100c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 26736: 012e6540 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 26737: 00600cd1 34 FUNC GLOBAL DEFAULT 12 helper_rinth_exact │ │ │ │ 26738: 010abec8 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 26739: 00444c31 34 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 26740: 012e60ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ │ 26741: 0055082d 1220 FUNC GLOBAL DEFAULT 12 qmp_migrate │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -28,15 +28,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux-armhf.so.3] │ │ │ │ 0x0000000c (INIT) 0x2885e8 │ │ │ │ - 0x0000000d (FINI) 0x8a41e0 │ │ │ │ + 0x0000000d (FINI) 0x8a4210 │ │ │ │ 0x00000019 (INIT_ARRAY) 0xa9cd70 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 3336 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0xa9da78 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1d4 │ │ │ │ 0x00000005 (STRTAB) 0x99b0c │ │ │ │ 0x00000006 (SYMTAB) 0x3138c │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: fdad723ed844f8f17302734a36b1979f4134d060 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 2b01d90969c7e65c759fa4b1ce331bd5dc4b5ef2 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -`/lib/ld-linux-armhf.so.3 │ │ │ │ +/lib/ld-linux-armhf.so.3 │ │ │ │ I ,B" @ │ │ │ │ [}+G*P#z │ │ │ │ ^n>hv8!D │ │ │ │ ]{N>O"^(6b │ │ │ │ n,s]9G+W │ │ │ │ \0W0q>Su │ │ │ │ >}wK9&.? │ │ │ │ @@ -28146,15 +28146,15 @@ │ │ │ │ NJ$#NI 5zD │ │ │ │ &I;F2FyD F │ │ │ │ VKWJWI{D03WMyD │ │ │ │ -I-HyDxDRF[FD1 │ │ │ │ &I'HyDxD │ │ │ │ I{D|DD3yD │ │ │ │ IzDM#0FyDh │ │ │ │ -IzDM#0FyDt4g │ │ │ │ +IzDM#0FyDt4h │ │ │ │ #J$IT#$LzDyD │ │ │ │ :K:J;I{D03zD │ │ │ │ 4zDyDM#0F │ │ │ │ ^IM#^J FyD$1 │ │ │ │ 9JC#9I|DzD,4yD │ │ │ │ F$K8F$J%I{D$3zD │ │ │ │ 1J$51IM# │ │ │ │ @@ -29262,15 +29262,15 @@ │ │ │ │ IzDM#0FyD │ │ │ │ (FHJIIzD │ │ │ │ FTJTI{D|D │ │ │ │ ;AG&MS&&&&&&&&&&&&&&&&&&&&&&&&bh&&n │ │ │ │ 2I2HyDxD │ │ │ │ LM# J!I|DzD │ │ │ │ 0}D(N|D(I"F~D │ │ │ │ -01010101X │ │ │ │ +01010101 │ │ │ │ I HyDxD$1 │ │ │ │ F84zDyDO │ │ │ │ IzDM#0FyDp4 │ │ │ │ ,I-JyDzD │ │ │ │ UXgjmpad.[^J │ │ │ │ .I.HyDxD │ │ │ │ HJFSF!FxD2 │ │ │ │ -)I*HyDxD1 │ │ │ │ +)I*HyDxD2 │ │ │ │ ZK0FZJ[I{DzD │ │ │ │ 4K0F4J4I{DzD │ │ │ │ UhxNAX~D h │ │ │ │ =rZL8FZI{D|D │ │ │ │ KKKJLI{DzD │ │ │ │ 6K8F6J6I{DzD │ │ │ │ !~DbIcJyD │ │ │ │ @@ -32415,32 +32415,30 @@ │ │ │ │ EKzDEM}D │ │ │ │ SFJFAF8F │ │ │ │ )FXFYF(F0 │ │ │ │ xKAF {D │ │ │ │ +F2F1F ) │ │ │ │ IF#nJF , │ │ │ │ P"F)FleH │ │ │ │ -{D1F@FzD │ │ │ │ -{D1F@FzD │ │ │ │ I2FyD hZ │ │ │ │ +jJ1F@FzD │ │ │ │ iJ1F@FzD │ │ │ │ -hJ1F@FzD │ │ │ │ aJ1F@FzD │ │ │ │ CzD1F@F │ │ │ │ LJ1F@FzD │ │ │ │ CzD1F@F │ │ │ │ 1F F1F F │ │ │ │ -;I instruction: 0xf8cc0c0c │ │ │ │ blmi 3cf764 │ │ │ │ adcsvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ec02 │ │ │ │ - rsbseq r2, r2, r0, lsr #28 │ │ │ │ - rsbeq r8, r1, r6, ror #24 │ │ │ │ - rsbeq r8, r1, ip, ror ip │ │ │ │ + rsbseq r2, r2, r0, asr lr │ │ │ │ + mlseq r1, r6, ip, r8 │ │ │ │ + rsbeq r8, r1, ip, lsr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede29ac <__bss_end__@@Base+0xfdafc08c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 38f794 │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ffd497b8 <__bss_end__@@Base+0xfea62e98> │ │ │ │ - rsbseq r3, r2, r6, lsl #15 │ │ │ │ - rsbeq r9, r1, r0, ror #20 │ │ │ │ - rsbeq r9, r1, sl, ror sl │ │ │ │ + ldrhteq r3, [r2], #-118 @ 0xffffff8a │ │ │ │ + mlseq r1, r0, sl, r9 │ │ │ │ + rsbeq r9, r1, sl, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede29d8 <__bss_end__@@Base+0xfdafc0b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 38f7c0 │ │ │ │ stmdbmi r4, {r0, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ff7c97e4 <__bss_end__@@Base+0xfe4e2ec4> │ │ │ │ - rsbseq r3, r2, sl, lsl #17 │ │ │ │ - rsbeq r9, r1, r4, asr #26 │ │ │ │ - rsbeq r9, r1, r2, asr sp │ │ │ │ + ldrhteq r3, [r2], #-138 @ 0xffffff76 │ │ │ │ + rsbeq r9, r1, r4, ror sp │ │ │ │ + rsbeq r9, r1, r2, lsl #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2a04 <__bss_end__@@Base+0xfdafc0e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 38f7ec │ │ │ │ stmdbmi r4, {r0, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ff249810 <__bss_end__@@Base+0xfdf62ef0> │ │ │ │ - rsbseq r5, r2, r6, asr r3 │ │ │ │ - rsbeq sl, r1, ip, ror #16 │ │ │ │ - rsbeq sl, r1, lr, ror r8 │ │ │ │ + rsbseq r5, r2, r6, lsl #7 │ │ │ │ + mlseq r1, ip, r8, sl │ │ │ │ + rsbeq sl, r1, lr, lsr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2a30 <__bss_end__@@Base+0xfdafc110> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cf818 │ │ │ │ stmdbmi r5, {r1, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eba8 │ │ │ │ - @ instruction: 0x00763496 │ │ │ │ - rsbeq sp, r1, r0, ror r1 │ │ │ │ - rsbeq sp, r1, ip, ror r1 │ │ │ │ + rsbseq r3, r6, r6, asr #9 │ │ │ │ + rsbeq sp, r1, r0, lsr #3 │ │ │ │ + rsbeq sp, r1, ip, lsr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2a60 <__bss_end__@@Base+0xfdafc140> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cf848 │ │ │ │ stmdbmi r5, {r0, r1, r2, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb90 │ │ │ │ - rsbseq r5, r6, sl, lsl r3 │ │ │ │ - rsbeq r0, r2, r0, lsl fp │ │ │ │ - rsbeq r0, r2, r0, lsr #22 │ │ │ │ + rsbseq r5, r6, sl, asr #6 │ │ │ │ + rsbeq r0, r2, r0, asr #22 │ │ │ │ + rsbeq r0, r2, r0, asr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2a90 <__bss_end__@@Base+0xfdafc170> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 38f878 │ │ │ │ stmdbmi r4, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 20c989c <__bss_end__@@Base+0xde2f7c> │ │ │ │ - rsbseq r5, r6, sl, ror r3 │ │ │ │ - rsbeq r0, r2, r0, lsl #26 │ │ │ │ - rsbeq r0, r2, r6, lsl sp │ │ │ │ + rsbseq r5, r6, sl, lsr #7 │ │ │ │ + rsbeq r0, r2, r0, lsr sp │ │ │ │ + rsbeq r0, r2, r6, asr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2abc <__bss_end__@@Base+0xfdafc19c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 38f8a4 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 1b498c8 <__bss_end__@@Base+0x862fa8> │ │ │ │ - rsbseq r5, r6, sl, lsr sl │ │ │ │ - strdeq r9, [r1], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r9, r1, r2, lsl sl │ │ │ │ + rsbseq r5, r6, sl, ror #20 │ │ │ │ + rsbeq r9, r1, r8, lsr #20 │ │ │ │ + rsbeq r9, r1, r2, asr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2ae8 <__bss_end__@@Base+0xfdafc1c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cf8d0 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ bl 15498f8 <__bss_end__@@Base+0x262fd8> │ │ │ │ - rsbseq r6, r6, r8, lsr #22 │ │ │ │ - rsbeq r7, r2, r6, asr #6 │ │ │ │ - rsbeq r7, r2, sl, asr r3 │ │ │ │ + rsbseq r6, r6, r8, asr fp │ │ │ │ + rsbeq r7, r2, r6, ror r3 │ │ │ │ + rsbeq r7, r2, sl, lsl #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2b18 <__bss_end__@@Base+0xfdafc1f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cf900 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ bl f49928 │ │ │ │ - ldrshteq r6, [r6], #-168 @ 0xffffff58 │ │ │ │ - rsbeq r7, r2, r6, lsl r3 │ │ │ │ - rsbeq r7, r2, sl, lsr #6 │ │ │ │ + rsbseq r6, r6, r8, lsr #22 │ │ │ │ + rsbeq r7, r2, r6, asr #6 │ │ │ │ + rsbeq r7, r2, sl, asr r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2b48 <__bss_end__@@Base+0xfdafc228> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cf930 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ - bl 949958 <_IO_stdin_used@@Base+0xa5770> │ │ │ │ - rsbseq r7, r6, r8, ror #23 │ │ │ │ - rsbeq r7, r2, r6, ror #5 │ │ │ │ - strdeq r7, [r2], #-42 @ 0xffffffd6 @ │ │ │ │ + bl 949958 <_IO_stdin_used@@Base+0xa5740> │ │ │ │ + rsbseq r7, r6, r8, lsl ip │ │ │ │ + rsbeq r7, r2, r6, lsl r3 │ │ │ │ + rsbeq r7, r2, sl, lsr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2b78 <__bss_end__@@Base+0xfdafc258> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cf960 │ │ │ │ eorcs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ bl 349988 │ │ │ │ - ldrhteq r7, [r6], #-184 @ 0xffffff48 │ │ │ │ - strhteq r7, [r2], #-38 @ 0xffffffda │ │ │ │ - rsbeq r9, r2, lr, lsr #22 │ │ │ │ + rsbseq r7, r6, r8, ror #23 │ │ │ │ + rsbeq r7, r2, r6, ror #5 │ │ │ │ + rsbeq r9, r2, lr, asr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2ba8 <__bss_end__@@Base+0xfdafc288> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cf990 │ │ │ │ sbcsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eaec │ │ │ │ - rsbseq r8, r6, r4, asr r1 │ │ │ │ - rsbeq fp, r2, r6, asr #6 │ │ │ │ - rsbeq fp, r2, r8, asr r3 │ │ │ │ + rsbseq r8, r6, r4, lsl #3 │ │ │ │ + rsbeq fp, r2, r6, ror r3 │ │ │ │ + rsbeq fp, r2, r8, lsl #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2bd8 <__bss_end__@@Base+0xfdafc2b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 38f9c0 │ │ │ │ stmdbmi r4, {r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ff7c99e4 <__bss_end__@@Base+0xfe4e30c4> │ │ │ │ - ldrhteq r8, [r6], #-58 @ 0xffffffc6 │ │ │ │ - strdeq fp, [r2], #-176 @ 0xffffff50 @ │ │ │ │ - strdeq fp, [r2], #-190 @ 0xffffff42 @ │ │ │ │ + rsbseq r8, r6, sl, ror #7 │ │ │ │ + rsbeq fp, r2, r0, lsr #24 │ │ │ │ + rsbeq fp, r2, lr, lsr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2c04 <__bss_end__@@Base+0xfdafc2e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cf9ec │ │ │ │ eorcs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ b ff1c9a14 <__bss_end__@@Base+0xfdee30f4> │ │ │ │ - rsbseq r8, r6, r8, asr #18 │ │ │ │ - rsbeq lr, r2, lr, asr pc │ │ │ │ - strhteq pc, [r2], #-50 @ 0xffffffce @ │ │ │ │ + rsbseq r8, r6, r8, ror r9 │ │ │ │ + rsbeq lr, r2, lr, lsl #31 │ │ │ │ + rsbeq pc, r2, r2, ror #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2c34 <__bss_end__@@Base+0xfdafc314> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 38fa1c │ │ │ │ stmdbmi r4, {r0, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b fec49a40 <__bss_end__@@Base+0xfd963120> │ │ │ │ - rsbseq r8, r6, r6, asr #22 │ │ │ │ - rsbeq pc, r2, ip, ror #22 │ │ │ │ - rsbeq pc, r2, lr, lsl #23 │ │ │ │ + rsbseq r8, r6, r6, ror fp │ │ │ │ + mlseq r2, ip, fp, pc @ │ │ │ │ + strhteq pc, [r2], #-190 @ 0xffffff42 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2c60 <__bss_end__@@Base+0xfdafc340> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfa48 │ │ │ │ stmdbmi r5, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea90 │ │ │ │ - rsbseq r8, r6, lr, lsl pc │ │ │ │ - rsbeq pc, r2, ip, lsl #4 │ │ │ │ - rsbeq pc, r2, r0, lsr #4 │ │ │ │ + rsbseq r8, r6, lr, asr #30 │ │ │ │ + rsbeq pc, r2, ip, lsr r2 @ │ │ │ │ + rsbeq pc, r2, r0, asr r2 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2c90 <__bss_end__@@Base+0xfdafc370> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfa78 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-840 @ 0xfffffcb8 │ │ │ │ b 2049aa0 <__bss_end__@@Base+0xd63180> │ │ │ │ - rsbseq r9, r6, r8, lsr #32 │ │ │ │ - mlseq r2, lr, r1, r7 │ │ │ │ - strhteq r7, [r2], #-18 @ 0xffffffee │ │ │ │ + rsbseq r9, r6, r8, asr r0 │ │ │ │ + rsbeq r7, r2, lr, asr #3 │ │ │ │ + rsbeq r7, r2, r2, ror #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2cc0 <__bss_end__@@Base+0xfdafc3a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfaa8 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-812 @ 0xfffffcd4 │ │ │ │ b 1a49ad0 <__bss_end__@@Base+0x7631b0> │ │ │ │ - rsbseq r9, r6, r8, lsr #17 │ │ │ │ - rsbeq r7, r2, lr, ror #2 │ │ │ │ - rsbeq r7, r2, r2, lsl #3 │ │ │ │ + ldrsbteq r9, [r6], #-136 @ 0xffffff78 │ │ │ │ + mlseq r2, lr, r1, r7 │ │ │ │ + strhteq r7, [r2], #-18 @ 0xffffffee │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2cf0 <__bss_end__@@Base+0xfdafc3d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfad8 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ b 1449b00 <__bss_end__@@Base+0x1631e0> │ │ │ │ - rsbseq r9, r6, r8, ror r8 │ │ │ │ - rsbeq r7, r2, lr, lsr r1 │ │ │ │ - rsbeq r7, r2, r2, asr r1 │ │ │ │ + rsbseq r9, r6, r8, lsr #17 │ │ │ │ + rsbeq r7, r2, lr, ror #2 │ │ │ │ + rsbeq r7, r2, r2, lsl #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2d20 <__bss_end__@@Base+0xfdafc400> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfb08 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ b e49b30 │ │ │ │ - rsbseq r9, r6, r8, asr #16 │ │ │ │ - rsbeq r7, r2, lr, lsl #2 │ │ │ │ - rsbeq fp, r2, sl, ror #8 │ │ │ │ + rsbseq r9, r6, r8, ror r8 │ │ │ │ + rsbeq r7, r2, lr, lsr r1 │ │ │ │ + mlseq r2, sl, r4, fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2d50 <__bss_end__@@Base+0xfdafc430> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfb38 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ - b 849b60 │ │ │ │ - rsbseq r9, r6, ip, asr #24 │ │ │ │ - ldrdeq r7, [r2], #-14 @ │ │ │ │ - strdeq r7, [r2], #-2 @ │ │ │ │ + b 849b60 │ │ │ │ + rsbseq r9, r6, ip, ror ip │ │ │ │ + rsbeq r7, r2, lr, lsl #2 │ │ │ │ + rsbeq r7, r2, r2, lsr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2d80 <__bss_end__@@Base+0xfdafc460> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfb68 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldmib lr!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r9, r6, ip, asr sp │ │ │ │ - rsbeq r7, r2, lr, lsr #1 │ │ │ │ - rsbeq r7, r2, r2, asr #1 │ │ │ │ + rsbseq r9, r6, ip, lsl #27 │ │ │ │ + ldrdeq r7, [r2], #-14 @ │ │ │ │ + strdeq r7, [r2], #-2 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2db0 <__bss_end__@@Base+0xfdafc490> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfb98 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ stmib r6!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrsbteq r9, [r6], #-212 @ 0xffffff2c │ │ │ │ - rsbeq r7, r2, lr, ror r0 │ │ │ │ - mlseq r2, r2, r0, r7 │ │ │ │ + rsbseq r9, r6, r4, lsl #28 │ │ │ │ + rsbeq r7, r2, lr, lsr #1 │ │ │ │ + rsbeq r7, r2, r2, asr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2de0 <__bss_end__@@Base+0xfdafc4c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfbc8 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ stmib lr, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r9, r6, r4, lsr #27 │ │ │ │ - rsbeq r7, r2, lr, asr #32 │ │ │ │ - rsbeq fp, r2, sl, lsr #7 │ │ │ │ + ldrsbteq r9, [r6], #-212 @ 0xffffff2c │ │ │ │ + rsbeq r7, r2, lr, ror r0 │ │ │ │ + ldrdeq fp, [r2], #-58 @ 0xffffffc6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2e10 <__bss_end__@@Base+0xfdafc4f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfbf8 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-808 @ 0xfffffcd8 │ │ │ │ ldmib r6!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r9, r6, r4, ror sp │ │ │ │ - rsbeq r7, r2, lr, lsl r0 │ │ │ │ - rsbeq r7, r2, r2, lsr r0 │ │ │ │ + rsbseq r9, r6, r4, lsr #27 │ │ │ │ + rsbeq r7, r2, lr, asr #32 │ │ │ │ + rsbeq r7, r2, r2, rrx │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2e40 <__bss_end__@@Base+0xfdafc520> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfc28 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ ldmib lr, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrhteq r9, [r6], #-220 @ 0xffffff24 │ │ │ │ - rsbeq r6, r2, lr, ror #31 │ │ │ │ - rsbeq r7, r2, r2 │ │ │ │ + rsbseq r9, r6, ip, ror #27 │ │ │ │ + rsbeq r7, r2, lr, lsl r0 │ │ │ │ + rsbeq r7, r2, r2, lsr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2e70 <__bss_end__@@Base+0xfdafc550> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfc58 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ stmib r6, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r9, r6, ip, asr #28 │ │ │ │ - strhteq r6, [r2], #-254 @ 0xffffff02 │ │ │ │ - ldrdeq r6, [r2], #-242 @ 0xffffff0e @ │ │ │ │ + rsbseq r9, r6, ip, ror lr │ │ │ │ + rsbeq r6, r2, lr, ror #31 │ │ │ │ + rsbeq r7, r2, r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2ea0 <__bss_end__@@Base+0xfdafc580> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfc88 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ stmdb lr!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r9, r6, ip, lsl lr │ │ │ │ - rsbeq r6, r2, lr, lsl #31 │ │ │ │ - rsbeq r6, r2, r2, lsr #31 │ │ │ │ + rsbseq r9, r6, ip, asr #28 │ │ │ │ + strhteq r6, [r2], #-254 @ 0xffffff02 │ │ │ │ + ldrdeq r6, [r2], #-242 @ 0xffffff0e @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2ed0 <__bss_end__@@Base+0xfdafc5b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfcb8 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ ldmdb r6, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r9, r6, r4, lsr #31 │ │ │ │ - rsbeq r6, r2, lr, asr pc │ │ │ │ - rsbeq r6, r2, r2, ror pc │ │ │ │ + ldrsbteq r9, [r6], #-244 @ 0xffffff0c │ │ │ │ + rsbeq r6, r2, lr, lsl #31 │ │ │ │ + rsbeq r6, r2, r2, lsr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2f00 <__bss_end__@@Base+0xfdafc5e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 40fce8 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ bicmi pc, r4, #805306368 @ 0x30000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e93e │ │ │ │ - rsbseq sl, r6, r0, lsl r0 │ │ │ │ - rsbeq r6, r2, lr, lsr #30 │ │ │ │ - rsbeq r6, r2, r0, asr #30 │ │ │ │ + rsbseq sl, r6, r0, asr #32 │ │ │ │ + rsbeq r6, r2, lr, asr pc │ │ │ │ + rsbeq r6, r2, r0, ror pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2f34 <__bss_end__@@Base+0xfdafc614> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 40fd1c │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvs pc, sl, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e924 │ │ │ │ - ldrsbteq r9, [r6], #-252 @ 0xffffff04 │ │ │ │ - strdeq r6, [r2], #-234 @ 0xffffff16 @ │ │ │ │ - rsbeq r6, r2, ip, lsl #30 │ │ │ │ + rsbseq sl, r6, ip │ │ │ │ + rsbeq r6, r2, sl, lsr #30 │ │ │ │ + rsbeq r6, r2, ip, lsr pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2f68 <__bss_end__@@Base+0xfdafc648> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfd50 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ stmdb sl, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq fp, r6, r8, lsl #24 │ │ │ │ - rsbeq r6, r2, r6, asr #29 │ │ │ │ - ldrdeq r6, [r2], #-234 @ 0xffffff16 @ │ │ │ │ + rsbseq fp, r6, r8, lsr ip │ │ │ │ + strdeq r6, [r2], #-230 @ 0xffffff1a @ │ │ │ │ + rsbeq r6, r2, sl, lsl #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2f98 <__bss_end__@@Base+0xfdafc678> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfd80 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ ldm r2!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq fp, r6, r4, lsr #29 │ │ │ │ - mlseq r2, r6, lr, r6 │ │ │ │ - rsbeq r6, r2, sl, lsr #29 │ │ │ │ + ldrsbteq fp, [r6], #-228 @ 0xffffff1c │ │ │ │ + rsbeq r6, r2, r6, asr #29 │ │ │ │ + ldrdeq r6, [r2], #-234 @ 0xffffff16 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2fc8 <__bss_end__@@Base+0xfdafc6a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfdb0 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8dc │ │ │ │ - rsbseq fp, r6, r0, lsl #30 │ │ │ │ - rsbeq r6, r2, r6, ror #28 │ │ │ │ - rsbeq r6, r2, ip, ror lr │ │ │ │ + rsbseq fp, r6, r0, lsr pc │ │ │ │ + mlseq r2, r6, lr, r6 │ │ │ │ + rsbeq r6, r2, ip, lsr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede2ff8 <__bss_end__@@Base+0xfdafc6d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfde0 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8c4 │ │ │ │ - ldrshteq ip, [r6], #-12 │ │ │ │ - rsbeq r6, r2, r6, lsr lr │ │ │ │ - rsbeq r6, r2, ip, asr #28 │ │ │ │ + rsbseq ip, r6, ip, lsr #2 │ │ │ │ + rsbeq r6, r2, r6, ror #28 │ │ │ │ + rsbeq r6, r2, ip, ror lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3028 <__bss_end__@@Base+0xfdafc708> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfe10 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-780 @ 0xfffffcf4 │ │ │ │ stmia sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq ip, r6, ip, asr #1 │ │ │ │ - rsbeq r6, r2, r6, lsl #28 │ │ │ │ - rsbeq r6, r2, sl, lsl lr │ │ │ │ + ldrshteq ip, [r6], #-12 │ │ │ │ + rsbeq r6, r2, r6, lsr lr │ │ │ │ + rsbeq r6, r2, sl, asr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3058 <__bss_end__@@Base+0xfdafc738> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfe40 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-848 @ 0xfffffcb0 │ │ │ │ ldm r2, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq ip, r6, r8, asr #3 │ │ │ │ - ldrdeq r6, [r2], #-214 @ 0xffffff2a @ │ │ │ │ - rsbeq fp, r2, r2, lsr r1 │ │ │ │ + ldrshteq ip, [r6], #-24 @ 0xffffffe8 │ │ │ │ + rsbeq r6, r2, r6, lsl #28 │ │ │ │ + rsbeq fp, r2, r2, ror #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3088 <__bss_end__@@Base+0xfdafc768> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 38fe70 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmda ip!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq ip, r6, lr, ror #16 │ │ │ │ - rsbeq lr, r2, r4, ror #27 │ │ │ │ - strdeq lr, [r2], #-218 @ 0xffffff26 @ │ │ │ │ + @ instruction: 0x0076c89e │ │ │ │ + rsbeq lr, r2, r4, lsl lr │ │ │ │ + rsbeq lr, r2, sl, lsr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede30b4 <__bss_end__@@Base+0xfdafc794> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfe9c │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e866 │ │ │ │ - rsbseq ip, r6, r2, asr #16 │ │ │ │ - strhteq lr, [r2], #-216 @ 0xffffff28 │ │ │ │ - rsbeq lr, r2, r8, lsl #28 │ │ │ │ + rsbseq ip, r6, r2, ror r8 │ │ │ │ + rsbeq lr, r2, r8, ror #27 │ │ │ │ + rsbeq lr, r2, r8, lsr lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede30e4 <__bss_end__@@Base+0xfdafc7c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfecc │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e84e │ │ │ │ - rsbseq ip, r6, r2, lsl r8 │ │ │ │ - rsbeq lr, r2, r8, lsl #27 │ │ │ │ - ldrdeq lr, [r2], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq ip, r6, r2, asr #16 │ │ │ │ + strhteq lr, [r2], #-216 @ 0xffffff28 │ │ │ │ + rsbeq lr, r2, r8, lsl #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3114 <__bss_end__@@Base+0xfdafc7f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cfefc │ │ │ │ stmdbmi r5, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e836 │ │ │ │ - rsbseq ip, r6, sl, lsr fp │ │ │ │ - rsbeq lr, r2, r8, asr sp │ │ │ │ - rsbeq lr, r2, ip, ror #26 │ │ │ │ + rsbseq ip, r6, sl, ror #22 │ │ │ │ + rsbeq lr, r2, r8, lsl #27 │ │ │ │ + mlseq r2, ip, sp, lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3144 <__bss_end__@@Base+0xfdafc824> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cff2c │ │ │ │ andspl pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ ldmda ip, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq ip, r6, r8, lsl #22 │ │ │ │ - rsbeq ip, r3, lr, ror sp │ │ │ │ - rsbeq ip, r3, r2, ror #27 │ │ │ │ + rsbseq ip, r6, r8, lsr fp │ │ │ │ + rsbeq ip, r3, lr, lsr #27 │ │ │ │ + rsbeq ip, r3, r2, lsl lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3174 <__bss_end__@@Base+0xfdafc854> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cff5c │ │ │ │ stmdbmi r5, {r0, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e806 │ │ │ │ - rsbseq ip, r6, r6, asr #31 │ │ │ │ - mlseq r3, r8, fp, sp │ │ │ │ - rsbeq sp, r3, r8, lsr #24 │ │ │ │ + ldrshteq ip, [r6], #-246 @ 0xffffff0a │ │ │ │ + rsbeq sp, r3, r8, asr #23 │ │ │ │ + rsbeq sp, r3, r8, asr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede31a4 <__bss_end__@@Base+0xfdafc884> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cff8c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ svc 0x00ecf7fc │ │ │ │ - rsbseq sp, r6, ip, lsr r6 │ │ │ │ - rsbeq r6, r2, sl, lsl #25 │ │ │ │ - mlseq r2, lr, ip, r6 │ │ │ │ + rsbseq sp, r6, ip, ror #12 │ │ │ │ + strhteq r6, [r2], #-202 @ 0xffffff36 │ │ │ │ + rsbeq r6, r2, lr, asr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede31d4 <__bss_end__@@Base+0xfdafc8b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cffbc │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ svc 0x00d4f7fc │ │ │ │ - rsbseq r1, r7, ip, asr #30 │ │ │ │ - rsbeq r6, r2, sl, asr ip │ │ │ │ - rsbeq r6, r2, lr, ror #24 │ │ │ │ + rsbseq r1, r7, ip, ror pc │ │ │ │ + rsbeq r6, r2, sl, lsl #25 │ │ │ │ + mlseq r2, lr, ip, r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3204 <__bss_end__@@Base+0xfdafc8e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3cffec │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-844 @ 0xfffffcb4 │ │ │ │ svc 0x00bcf7fc │ │ │ │ - rsbseq r3, r7, r8, lsr #7 │ │ │ │ - rsbeq r6, r2, sl, lsr #24 │ │ │ │ - rsbeq r6, r2, lr, lsr ip │ │ │ │ + ldrsbteq r3, [r7], #-56 @ 0xffffffc8 │ │ │ │ + rsbeq r6, r2, sl, asr ip │ │ │ │ + rsbeq r6, r2, lr, ror #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3234 <__bss_end__@@Base+0xfdafc914> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d001c │ │ │ │ stmdbmi r5, {r0, r1, r3, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000efa6 │ │ │ │ - ldrshteq r3, [r7], #-74 @ 0xffffffb6 │ │ │ │ - ldrdeq r1, [r4], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r1, r4, ip, ror #29 │ │ │ │ + rsbseq r3, r7, sl, lsr #10 │ │ │ │ + rsbeq r1, r4, r8, lsl #30 │ │ │ │ + rsbeq r1, r4, ip, lsl pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3264 <__bss_end__@@Base+0xfdafc944> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d004c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ svc 0x008cf7fc │ │ │ │ - rsbseq r3, r7, r0, lsl #20 │ │ │ │ - rsbeq r6, r2, sl, asr #23 │ │ │ │ - ldrdeq r6, [r2], #-190 @ 0xffffff42 @ │ │ │ │ + rsbseq r3, r7, r0, lsr sl │ │ │ │ + strdeq r6, [r2], #-186 @ 0xffffff46 @ │ │ │ │ + rsbeq r6, r2, lr, lsl #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3294 <__bss_end__@@Base+0xfdafc974> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d007c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ svc 0x0074f7fc │ │ │ │ - rsbseq r3, r7, r4, asr fp │ │ │ │ - mlseq r2, sl, fp, r6 │ │ │ │ - rsbeq r6, r2, lr, lsr #23 │ │ │ │ + rsbseq r3, r7, r4, lsl #23 │ │ │ │ + rsbeq r6, r2, sl, asr #23 │ │ │ │ + ldrdeq r6, [r2], #-190 @ 0xffffff42 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede32c4 <__bss_end__@@Base+0xfdafc9a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d00ac │ │ │ │ rsbne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-812 @ 0xfffffcd4 │ │ │ │ svc 0x005cf7fc │ │ │ │ - ldrsbteq r3, [r7], #-212 @ 0xffffff2c │ │ │ │ - rsbeq r4, r4, r6, ror r2 │ │ │ │ - rsbeq r4, r4, r6, lsl #5 │ │ │ │ + rsbseq r3, r7, r4, lsl #28 │ │ │ │ + rsbeq r4, r4, r6, lsr #5 │ │ │ │ + strhteq r4, [r4], #-38 @ 0xffffffda │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede32f4 <__bss_end__@@Base+0xfdafc9d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d00dc │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ svc 0x0044f7fc │ │ │ │ - rsbseq r3, r7, ip, ror pc │ │ │ │ - rsbeq r6, r2, sl, lsr fp │ │ │ │ - rsbeq r6, r2, lr, asr #22 │ │ │ │ + rsbseq r3, r7, ip, lsr #31 │ │ │ │ + rsbeq r6, r2, sl, ror #22 │ │ │ │ + rsbeq r6, r2, lr, ror fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3324 <__bss_end__@@Base+0xfdafca04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d010c │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ svc 0x002cf7fc │ │ │ │ - rsbseq r3, r7, ip, asr #30 │ │ │ │ - rsbeq r6, r2, sl, lsl #22 │ │ │ │ - rsbeq r6, r2, lr, lsl fp │ │ │ │ + rsbseq r3, r7, ip, ror pc │ │ │ │ + rsbeq r6, r2, sl, lsr fp │ │ │ │ + rsbeq r6, r2, lr, asr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3354 <__bss_end__@@Base+0xfdafca34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d013c │ │ │ │ subsne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ svc 0x0014f7fc │ │ │ │ - rsbseq r8, r7, r8, ror #20 │ │ │ │ - rsbeq r7, r4, sl, asr #8 │ │ │ │ - rsbeq r7, r4, r6, ror #8 │ │ │ │ + @ instruction: 0x00778a98 │ │ │ │ + rsbeq r7, r4, sl, ror r4 │ │ │ │ + mlseq r4, r6, r4, r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3384 <__bss_end__@@Base+0xfdafca64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d016c │ │ │ │ rsbne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ mrc 7, 7, APSR_nzcv, cr12, cr12, {7} │ │ │ │ - rsbseq r8, r7, r8, lsr sl │ │ │ │ - rsbeq r7, r4, sl, lsl r4 │ │ │ │ - rsbeq r7, r4, r6, lsr r4 │ │ │ │ + rsbseq r8, r7, r8, ror #20 │ │ │ │ + rsbeq r7, r4, sl, asr #8 │ │ │ │ + rsbeq r7, r4, r6, ror #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede33b4 <__bss_end__@@Base+0xfdafca94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d019c │ │ │ │ adcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ mcr 7, 7, pc, cr4, cr12, {7} @ │ │ │ │ - rsbseq r8, r7, r8, lsl #20 │ │ │ │ - rsbeq r7, r4, sl, ror #7 │ │ │ │ - rsbeq r7, r4, r6, lsr #8 │ │ │ │ + rsbseq r8, r7, r8, lsr sl │ │ │ │ + rsbeq r7, r4, sl, lsl r4 │ │ │ │ + rsbeq r7, r4, r6, asr r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede33e4 <__bss_end__@@Base+0xfdafcac4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d01cc │ │ │ │ andeq pc, r1, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ mcr 7, 6, pc, cr12, cr12, {7} @ │ │ │ │ - ldrsbteq r8, [r7], #-152 @ 0xffffff68 │ │ │ │ - strhteq r7, [r4], #-58 @ 0xffffffc6 │ │ │ │ - mlseq r4, sl, r4, r7 │ │ │ │ + rsbseq r8, r7, r8, lsl #20 │ │ │ │ + rsbeq r7, r4, sl, ror #7 │ │ │ │ + rsbeq r7, r4, sl, asr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3414 <__bss_end__@@Base+0xfdafcaf4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d01fc │ │ │ │ addsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eeb6 │ │ │ │ - rsbseq r6, r8, r0, lsl #18 │ │ │ │ - rsbeq r8, r4, lr, asr #17 │ │ │ │ - rsbseq pc, r0, r8, ror #21 │ │ │ │ + rsbseq r6, r8, r0, lsr r9 │ │ │ │ + strdeq r8, [r4], #-142 @ 0xffffff72 @ │ │ │ │ + rsbseq pc, r0, r8, lsl fp @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3444 <__bss_end__@@Base+0xfdafcb24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d022c │ │ │ │ rsbpl pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee9e │ │ │ │ - rsbseq r6, r8, r4, lsr sp │ │ │ │ - rsbeq r9, r4, sl, lsr lr │ │ │ │ - rsbeq r9, r4, r0, asr lr │ │ │ │ + rsbseq r6, r8, r4, ror #26 │ │ │ │ + rsbeq r9, r4, sl, ror #28 │ │ │ │ + rsbeq r9, r4, r0, lsl #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3474 <__bss_end__@@Base+0xfdafcb54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d025c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ mcr 7, 4, pc, cr4, cr12, {7} @ │ │ │ │ - rsbseq r1, ip, r8, lsl #16 │ │ │ │ - strhteq r6, [r2], #-154 @ 0xffffff66 │ │ │ │ - rsbeq r6, r2, lr, asr #19 │ │ │ │ + rsbseq r1, ip, r8, lsr r8 │ │ │ │ + rsbeq r6, r2, sl, ror #19 │ │ │ │ + strdeq r6, [r2], #-158 @ 0xffffff62 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede34a4 <__bss_end__@@Base+0xfdafcb84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d028c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ mcr 7, 3, pc, cr12, cr12, {7} @ │ │ │ │ - rsbseq r1, ip, r0, asr #21 │ │ │ │ - rsbeq r6, r2, sl, lsl #19 │ │ │ │ - mlseq r2, lr, r9, r6 │ │ │ │ + ldrshteq r1, [ip], #-160 @ 0xffffff60 │ │ │ │ + strhteq r6, [r2], #-154 @ 0xffffff66 │ │ │ │ + rsbeq r6, r2, lr, asr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede34d4 <__bss_end__@@Base+0xfdafcbb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d02bc │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-944 @ 0xfffffc50 │ │ │ │ mrc 7, 2, APSR_nzcv, cr4, cr12, {7} │ │ │ │ - rsbseq r2, ip, r4, ror #29 │ │ │ │ - rsbeq fp, r2, r6, lsl #21 │ │ │ │ - mlseq r2, sl, sl, fp │ │ │ │ + rsbseq r2, ip, r4, lsl pc │ │ │ │ + strhteq fp, [r2], #-166 @ 0xffffff5a │ │ │ │ + rsbeq fp, r2, sl, asr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3504 <__bss_end__@@Base+0xfdafcbe4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d02ec │ │ │ │ adcsvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ mrc 7, 1, APSR_nzcv, cr12, cr12, {7} │ │ │ │ - ldrhteq r2, [ip], #-228 @ 0xffffff1c │ │ │ │ - strhteq r0, [r5], #-182 @ 0xffffff4a │ │ │ │ - rsbeq r0, r5, r2, asr #23 │ │ │ │ + rsbseq r2, ip, r4, ror #29 │ │ │ │ + rsbeq r0, r5, r6, ror #23 │ │ │ │ + strdeq r0, [r5], #-178 @ 0xffffff4e @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3534 <__bss_end__@@Base+0xfdafcc14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d031c │ │ │ │ rsbsne pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ mcr 7, 1, pc, cr4, cr12, {7} @ │ │ │ │ - rsbseq r2, ip, r4, lsl #29 │ │ │ │ - rsbeq r0, r5, r6, lsl #23 │ │ │ │ - rsbeq r0, r5, sl, lsr #23 │ │ │ │ + ldrhteq r2, [ip], #-228 @ 0xffffff1c │ │ │ │ + strhteq r0, [r5], #-182 @ 0xffffff4a │ │ │ │ + ldrdeq r0, [r5], #-186 @ 0xffffff46 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3564 <__bss_end__@@Base+0xfdafcc44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d034c │ │ │ │ adcsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-1000 @ 0xfffffc18 │ │ │ │ mcr 7, 0, pc, cr12, cr12, {7} @ │ │ │ │ - rsbseq r2, ip, r4, asr lr │ │ │ │ - rsbeq r0, r5, r6, asr fp │ │ │ │ - mlseq r5, r6, fp, r0 │ │ │ │ + rsbseq r2, ip, r4, lsl #29 │ │ │ │ + rsbeq r0, r5, r6, lsl #23 │ │ │ │ + rsbeq r0, r5, r6, asr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3594 <__bss_end__@@Base+0xfdafcc74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 41037c │ │ │ │ adcspl pc, r2, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, r6, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000edf4 │ │ │ │ - rsbseq r2, ip, r4, lsr #28 │ │ │ │ - strdeq r0, [r5], #-110 @ 0xffffff92 @ │ │ │ │ - ldrdeq r0, [r5], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r2, ip, r4, asr lr │ │ │ │ + rsbeq r0, r5, lr, lsr #14 │ │ │ │ + rsbeq r0, r5, r4, lsl #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede35c8 <__bss_end__@@Base+0xfdafcca8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4103b0 │ │ │ │ adcspl pc, pc, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, lr, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000edda │ │ │ │ - ldrshteq r2, [ip], #-208 @ 0xffffff30 │ │ │ │ - rsbeq r0, r5, sl, asr #13 │ │ │ │ - rsbeq r0, r5, r0, lsr #23 │ │ │ │ + rsbseq r2, ip, r0, lsr #28 │ │ │ │ + strdeq r0, [r5], #-106 @ 0xffffff96 @ │ │ │ │ + ldrdeq r0, [r5], #-176 @ 0xffffff50 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede35fc <__bss_end__@@Base+0xfdafccdc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4103e4 │ │ │ │ rscscs pc, sl, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73a6f503 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000edc0 │ │ │ │ - ldrhteq r2, [ip], #-220 @ 0xffffff24 │ │ │ │ - mlseq r5, r6, r6, r0 │ │ │ │ - rsbeq r0, r5, ip, lsl #23 │ │ │ │ + rsbseq r2, ip, ip, ror #27 │ │ │ │ + rsbeq r0, r5, r6, asr #13 │ │ │ │ + strhteq r0, [r5], #-188 @ 0xffffff44 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3630 <__bss_end__@@Base+0xfdafcd10> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0418 │ │ │ │ adcsvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ stc 7, cr15, [r6, #1008]! @ 0x3f0 │ │ │ │ - ldrsbteq r5, [ip], #-24 @ 0xffffffe8 │ │ │ │ - rsbeq r0, r5, sl, lsl #21 │ │ │ │ - mlseq r5, r6, sl, r0 │ │ │ │ + rsbseq r5, ip, r8, lsl #4 │ │ │ │ + strhteq r0, [r5], #-170 @ 0xffffff56 │ │ │ │ + rsbeq r0, r5, r6, asr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3660 <__bss_end__@@Base+0xfdafcd40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0448 │ │ │ │ rsbsne pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ stc 7, cr15, [lr, #1008] @ 0x3f0 │ │ │ │ - rsbseq r5, ip, r8, lsr #3 │ │ │ │ - rsbeq r0, r5, sl, asr sl │ │ │ │ - rsbeq r0, r5, lr, ror sl │ │ │ │ + ldrsbteq r5, [ip], #-24 @ 0xffffffe8 │ │ │ │ + rsbeq r0, r5, sl, lsl #21 │ │ │ │ + rsbeq r0, r5, lr, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3690 <__bss_end__@@Base+0xfdafcd70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0478 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-928 @ 0xfffffc60 │ │ │ │ ldcl 7, cr15, [r6, #-1008]! @ 0xfffffc10 │ │ │ │ - ldrshteq r5, [ip], #-80 @ 0xffffffb0 │ │ │ │ - mlseq r2, lr, r7, r6 │ │ │ │ - strhteq r6, [r2], #-114 @ 0xffffff8e │ │ │ │ + rsbseq r5, ip, r0, lsr #12 │ │ │ │ + rsbeq r6, r2, lr, asr #15 │ │ │ │ + rsbeq r6, r2, r2, ror #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede36c0 <__bss_end__@@Base+0xfdafcda0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d04a8 │ │ │ │ stmdbmi r5, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed60 │ │ │ │ - ldrsbteq r5, [ip], #-154 @ 0xffffff66 │ │ │ │ - rsbeq lr, r2, ip, lsr #15 │ │ │ │ - rsbeq lr, r2, r0, asr #15 │ │ │ │ + rsbseq r5, ip, sl, lsl #20 │ │ │ │ + ldrdeq lr, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + strdeq lr, [r2], #-112 @ 0xffffff90 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede36f0 <__bss_end__@@Base+0xfdafcdd0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d04d8 │ │ │ │ addscs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ stcl 7, cr15, [r6, #-1008] @ 0xfffffc10 │ │ │ │ - rsbseq r5, ip, r8, lsr #19 │ │ │ │ - rsbeq r6, r5, r6, lsl #14 │ │ │ │ - strhteq r6, [r5], #-114 @ 0xffffff8e │ │ │ │ + ldrsbteq r5, [ip], #-152 @ 0xffffff68 │ │ │ │ + rsbeq r6, r5, r6, lsr r7 │ │ │ │ + rsbeq r6, r5, r2, ror #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3720 <__bss_end__@@Base+0xfdafce00> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0508 │ │ │ │ subne pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed30 │ │ │ │ - rsbseq r5, ip, ip, ror #31 │ │ │ │ - rsbeq r8, r5, sl, ror #6 │ │ │ │ - rsbeq r8, r5, r8, ror r3 │ │ │ │ + rsbseq r6, ip, ip, lsl r0 │ │ │ │ + mlseq r5, sl, r3, r8 │ │ │ │ + rsbeq r8, r5, r8, lsr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3750 <__bss_end__@@Base+0xfdafce30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0538 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-916 @ 0xfffffc6c │ │ │ │ ldc 7, cr15, [r6, #-1008] @ 0xfffffc10 │ │ │ │ - rsbseq r6, ip, ip, asr #17 │ │ │ │ - ldrdeq r6, [r2], #-110 @ 0xffffff92 @ │ │ │ │ - rsbeq sl, r2, sl, lsr sl │ │ │ │ + ldrshteq r6, [ip], #-140 @ 0xffffff74 │ │ │ │ + rsbeq r6, r2, lr, lsl #14 │ │ │ │ + rsbeq sl, r2, sl, ror #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3780 <__bss_end__@@Base+0xfdafce60> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0568 │ │ │ │ sbcspl pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ ldcl 7, cr15, [lr], #1008 @ 0x3f0 │ │ │ │ - ldrhteq r6, [ip], #-236 @ 0xffffff14 │ │ │ │ - rsbeq r9, r5, r2, lsl #24 │ │ │ │ - rsbeq r9, r5, r2, lsl ip │ │ │ │ + rsbseq r6, ip, ip, ror #29 │ │ │ │ + rsbeq r9, r5, r2, lsr ip │ │ │ │ + rsbeq r9, r5, r2, asr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede37b0 <__bss_end__@@Base+0xfdafce90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0598 │ │ │ │ stmdbmi r5, {r0, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ece8 │ │ │ │ - rsbseq r7, ip, lr, ror #26 │ │ │ │ - strhteq r0, [r6], #-180 @ 0xffffff4c │ │ │ │ - strhteq r0, [r6], #-188 @ 0xffffff44 │ │ │ │ + @ instruction: 0x007c7d9e │ │ │ │ + rsbeq r0, r6, r4, ror #23 │ │ │ │ + rsbeq r0, r6, ip, ror #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede37e0 <__bss_end__@@Base+0xfdafcec0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d05c8 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ stcl 7, cr15, [lr], {252} @ 0xfc │ │ │ │ - rsbseq r9, ip, ip, asr #10 │ │ │ │ - rsbeq r6, r2, lr, asr #12 │ │ │ │ - rsbeq r6, r2, r2, ror #12 │ │ │ │ + rsbseq r9, ip, ip, ror r5 │ │ │ │ + rsbeq r6, r2, lr, ror r6 │ │ │ │ + mlseq r2, r2, r6, r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3810 <__bss_end__@@Base+0xfdafcef0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d05f8 │ │ │ │ sbcsvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldc 7, cr15, [r6], #1008 @ 0x3f0 │ │ │ │ - @ instruction: 0x007c979c │ │ │ │ - rsbeq r5, r6, lr, ror #14 │ │ │ │ - rsbeq r5, r6, r2, lsl #15 │ │ │ │ + rsbseq r9, ip, ip, asr #15 │ │ │ │ + mlseq r6, lr, r7, r5 │ │ │ │ + strhteq r5, [r6], #-114 @ 0xffffff8e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3840 <__bss_end__@@Base+0xfdafcf20> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0628 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ ldc 7, cr15, [lr], {252} @ 0xfc │ │ │ │ - rsbseq r9, ip, r0, lsl #18 │ │ │ │ - rsbeq r6, r2, lr, ror #11 │ │ │ │ - rsbeq sl, r2, sl, asr #18 │ │ │ │ + rsbseq r9, ip, r0, lsr r9 │ │ │ │ + rsbeq r6, r2, lr, lsl r6 │ │ │ │ + rsbeq sl, r2, sl, ror r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3870 <__bss_end__@@Base+0xfdafcf50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0658 │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ stc 7, cr15, [r6], {252} @ 0xfc │ │ │ │ - @ instruction: 0x007c9a94 │ │ │ │ - strhteq r6, [r2], #-94 @ 0xffffffa2 │ │ │ │ - ldrdeq r6, [r2], #-82 @ 0xffffffae @ │ │ │ │ + rsbseq r9, ip, r4, asr #21 │ │ │ │ + rsbeq r6, r2, lr, ror #11 │ │ │ │ + rsbeq r6, r2, r2, lsl #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede38a0 <__bss_end__@@Base+0xfdafcf80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0688 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ stcl 7, cr15, [lr], #-1008 @ 0xfffffc10 │ │ │ │ - rsbseq r9, ip, r4, ror #20 │ │ │ │ - rsbeq r6, r2, lr, lsl #11 │ │ │ │ - rsbeq r6, r2, r2, lsr #11 │ │ │ │ + @ instruction: 0x007c9a94 │ │ │ │ + strhteq r6, [r2], #-94 @ 0xffffffa2 │ │ │ │ + ldrdeq r6, [r2], #-82 @ 0xffffffae @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede38d0 <__bss_end__@@Base+0xfdafcfb0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3906b8 │ │ │ │ stmdbmi r4, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrrc 7, 15, pc, r8, cr12 @ │ │ │ │ - rsbseq sl, ip, lr, lsr r4 │ │ │ │ - strhteq r7, [r6], #-204 @ 0xffffff34 │ │ │ │ - ldrdeq r7, [r6], #-194 @ 0xffffff3e @ │ │ │ │ + rsbseq sl, ip, lr, ror #8 │ │ │ │ + rsbeq r7, r6, ip, ror #25 │ │ │ │ + rsbeq r7, r6, r2, lsl #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede38fc <__bss_end__@@Base+0xfdafcfdc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d06e4 │ │ │ │ stmdbmi r5, {r1, r2, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec42 │ │ │ │ - ldrsbteq sl, [ip], #-70 @ 0xffffffba │ │ │ │ - rsbeq r8, r6, ip, asr #3 │ │ │ │ - rsbeq r8, r6, r4, lsl r2 │ │ │ │ + rsbseq sl, ip, r6, lsl #10 │ │ │ │ + strdeq r8, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r8, r6, r4, asr #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede392c <__bss_end__@@Base+0xfdafd00c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0714 │ │ │ │ subvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ stc 7, cr15, [r8], #-1008 @ 0xfffffc10 │ │ │ │ - ldrsbteq fp, [ip], #-164 @ 0xffffff5c │ │ │ │ - rsbeq pc, r6, lr, lsr #21 │ │ │ │ - strhteq pc, [r6], #-174 @ 0xffffff52 @ │ │ │ │ + rsbseq fp, ip, r4, lsl #22 │ │ │ │ + ldrdeq pc, [r6], #-174 @ 0xffffff52 @ │ │ │ │ + rsbeq pc, r6, lr, ror #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede395c <__bss_end__@@Base+0xfdafd03c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 390744 │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r2], {252} @ 0xfc │ │ │ │ - rsbseq ip, ip, r2, lsr #4 │ │ │ │ - strdeq r1, [r7], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq r1, r7, r6, lsl sp │ │ │ │ + rsbseq ip, ip, r2, asr r2 │ │ │ │ + rsbeq r1, r7, ip, lsr #26 │ │ │ │ + rsbeq r1, r7, r6, asr #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3988 <__bss_end__@@Base+0xfdafd068> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 390770 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 1ca790 │ │ │ │ - ldrhteq ip, [ip], #-158 @ 0xffffff62 │ │ │ │ - rsbeq r8, r1, ip, lsr #22 │ │ │ │ - rsbeq r8, r1, r6, asr #22 │ │ │ │ + rsbseq ip, ip, lr, ror #19 │ │ │ │ + rsbeq r8, r1, ip, asr fp │ │ │ │ + rsbeq r8, r1, r6, ror fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede39b4 <__bss_end__@@Base+0xfdafd094> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d079c │ │ │ │ rscvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-928 @ 0xfffffc60 │ │ │ │ bl ffbca7c0 <__bss_end__@@Base+0xfe8e3ea0> │ │ │ │ - rsbseq ip, ip, r8, asr #25 │ │ │ │ - rsbeq r5, r2, r2, ror #21 │ │ │ │ - rsbeq r3, r7, r2, lsl #28 │ │ │ │ + ldrshteq ip, [ip], #-200 @ 0xffffff38 │ │ │ │ + rsbeq r5, r2, r2, lsl fp │ │ │ │ + rsbeq r3, r7, r2, lsr lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede39e4 <__bss_end__@@Base+0xfdafd0c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d07cc │ │ │ │ subsvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-976 @ 0xfffffc30 │ │ │ │ bl ff5ca7f0 <__bss_end__@@Base+0xfe2e3ed0> │ │ │ │ - @ instruction: 0x007ccc98 │ │ │ │ - strhteq r3, [r7], #-214 @ 0xffffff2a │ │ │ │ - ldrdeq pc, [r1], #-198 @ 0xffffff3a @ │ │ │ │ + rsbseq ip, ip, r8, asr #25 │ │ │ │ + rsbeq r3, r7, r6, ror #27 │ │ │ │ + rsbeq pc, r1, r6, lsl #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3a14 <__bss_end__@@Base+0xfdafd0f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d07fc │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebb6 │ │ │ │ - rsbseq sp, ip, r6, ror r1 │ │ │ │ - rsbeq lr, r2, r8, asr r4 │ │ │ │ - rsbeq lr, r2, r8, lsr #9 │ │ │ │ + rsbseq sp, ip, r6, lsr #3 │ │ │ │ + rsbeq lr, r2, r8, lsl #9 │ │ │ │ + ldrdeq lr, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3a44 <__bss_end__@@Base+0xfdafd124> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d082c │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb9e │ │ │ │ - rsbseq sp, ip, r6, asr #2 │ │ │ │ - rsbeq lr, r2, r8, lsr #8 │ │ │ │ - rsbeq lr, r2, r8, ror r4 │ │ │ │ + rsbseq sp, ip, r6, ror r1 │ │ │ │ + rsbeq lr, r2, r8, asr r4 │ │ │ │ + rsbeq lr, r2, r8, lsr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3a74 <__bss_end__@@Base+0xfdafd154> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d085c │ │ │ │ rscvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-808 @ 0xfffffcd8 │ │ │ │ bl fe3ca880 <__bss_end__@@Base+0xfd0e3f60> │ │ │ │ - rsbseq sp, ip, r4, lsr r4 │ │ │ │ - rsbeq r5, r2, r2, lsr #20 │ │ │ │ - rsbeq r3, r7, r2, asr #26 │ │ │ │ + rsbseq sp, ip, r4, ror #8 │ │ │ │ + rsbeq r5, r2, r2, asr sl │ │ │ │ + rsbeq r3, r7, r2, ror sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3aa4 <__bss_end__@@Base+0xfdafd184> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d088c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ bl 1dca8b0 <__bss_end__@@Base+0xae3f90> │ │ │ │ - rsbseq sp, ip, r4, lsl #8 │ │ │ │ - strhteq fp, [r2], #-70 @ 0xffffffba │ │ │ │ - rsbeq fp, r2, sl, asr #9 │ │ │ │ + rsbseq sp, ip, r4, lsr r4 │ │ │ │ + rsbeq fp, r2, r6, ror #9 │ │ │ │ + strdeq fp, [r2], #-74 @ 0xffffffb6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3ad4 <__bss_end__@@Base+0xfdafd1b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d08bc │ │ │ │ stmdbmi r5, {r2, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb56 │ │ │ │ - ldrsbteq sp, [ip], #-54 @ 0xffffffca │ │ │ │ - strhteq r5, [r7], #-204 @ 0xffffff34 │ │ │ │ - rsbeq r5, r7, ip, lsr #31 │ │ │ │ + rsbseq sp, ip, r6, lsl #8 │ │ │ │ + rsbeq r5, r7, ip, ror #25 │ │ │ │ + ldrdeq r5, [r7], #-252 @ 0xffffff04 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3b04 <__bss_end__@@Base+0xfdafd1e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d08ec │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb3e │ │ │ │ - rsbseq sp, ip, r6, lsr #7 │ │ │ │ - rsbeq pc, r1, ip, lsl #25 │ │ │ │ - rsbeq pc, r1, r0, lsr #25 │ │ │ │ + ldrsbteq sp, [ip], #-54 @ 0xffffffca │ │ │ │ + strhteq pc, [r1], #-204 @ 0xffffff34 @ │ │ │ │ + ldrdeq pc, [r1], #-192 @ 0xffffff40 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3b34 <__bss_end__@@Base+0xfdafd214> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d091c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ bl bca940 │ │ │ │ - rsbseq sp, ip, r4, ror #22 │ │ │ │ - rsbeq fp, r2, r6, lsr #8 │ │ │ │ - rsbeq fp, r2, sl, lsr r4 │ │ │ │ + @ instruction: 0x007cdb94 │ │ │ │ + rsbeq fp, r2, r6, asr r4 │ │ │ │ + rsbeq fp, r2, sl, ror #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3b64 <__bss_end__@@Base+0xfdafd244> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d094c │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb0e │ │ │ │ - @ instruction: 0x007cf59a │ │ │ │ - rsbeq r8, r1, r0, asr r9 │ │ │ │ - rsbeq r3, r2, r8, lsl r1 │ │ │ │ + rsbseq pc, ip, sl, asr #11 │ │ │ │ + rsbeq r8, r1, r0, lsl #19 │ │ │ │ + rsbeq r3, r2, r8, asr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3b94 <__bss_end__@@Base+0xfdafd274> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d097c │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmpcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eaf6 │ │ │ │ - rsbseq pc, ip, sl, ror #10 │ │ │ │ - rsbeq r8, r1, r0, lsr #18 │ │ │ │ - rsbeq r8, r1, r8, lsr r9 │ │ │ │ + @ instruction: 0x007cf59a │ │ │ │ + rsbeq r8, r1, r0, asr r9 │ │ │ │ + rsbeq r8, r1, r8, ror #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3bc4 <__bss_end__@@Base+0xfdafd2a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d09ac │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ b ff9ca9d0 <__bss_end__@@Base+0xfe6e40b0> │ │ │ │ - rsbseq pc, ip, r0, asr #18 │ │ │ │ - mlseq r2, r6, r3, fp │ │ │ │ - rsbeq fp, r2, sl, lsr #7 │ │ │ │ + rsbseq pc, ip, r0, ror r9 @ │ │ │ │ + rsbeq fp, r2, r6, asr #7 │ │ │ │ + ldrdeq fp, [r2], #-58 @ 0xffffffc6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3bf4 <__bss_end__@@Base+0xfdafd2d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d09dc │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ b ff3caa00 <__bss_end__@@Base+0xfe0e40e0> │ │ │ │ - rsbseq pc, ip, r8, ror #22 │ │ │ │ - rsbeq fp, r2, r6, ror #6 │ │ │ │ - rsbeq fp, r2, sl, ror r3 │ │ │ │ + @ instruction: 0x007cfb98 │ │ │ │ + mlseq r2, r6, r3, fp │ │ │ │ + rsbeq fp, r2, sl, lsr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3c24 <__bss_end__@@Base+0xfdafd304> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0a0c │ │ │ │ adccc pc, lr, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ b fedcaa30 <__bss_end__@@Base+0xfdae4110> │ │ │ │ - rsbseq pc, ip, r8, lsr fp @ │ │ │ │ - rsbeq r8, r8, lr, asr r1 │ │ │ │ - rsbeq r8, r8, r6, lsl #3 │ │ │ │ + rsbseq pc, ip, r8, ror #22 │ │ │ │ + rsbeq r8, r8, lr, lsl #3 │ │ │ │ + strhteq r8, [r8], #-22 @ 0xffffffea │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3c54 <__bss_end__@@Base+0xfdafd334> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0a3c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ b fe7caa60 <__bss_end__@@Base+0xfd4e4140> │ │ │ │ - rsbseq r0, sp, ip, asr r0 │ │ │ │ - rsbeq fp, r2, r6, lsl #6 │ │ │ │ - rsbeq fp, r2, sl, lsl r3 │ │ │ │ + rsbseq r0, sp, ip, lsl #1 │ │ │ │ + rsbeq fp, r2, r6, lsr r3 │ │ │ │ + rsbeq fp, r2, sl, asr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3c84 <__bss_end__@@Base+0xfdafd364> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0a6c │ │ │ │ stmdbmi r5, {r1, r3, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea7e │ │ │ │ - rsbseq r0, sp, lr, lsr #32 │ │ │ │ - rsbeq r8, r8, r0, lsr #22 │ │ │ │ - rsbeq r8, r8, r8, lsr fp │ │ │ │ + rsbseq r0, sp, lr, asr r0 │ │ │ │ + rsbeq r8, r8, r0, asr fp │ │ │ │ + rsbeq r8, r8, r8, ror #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3cb4 <__bss_end__@@Base+0xfdafd394> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0a9c │ │ │ │ eorvs pc, sl, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ b 1bcaac0 <__bss_end__@@Base+0x8e41a0> │ │ │ │ - ldrshteq pc, [ip], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r8, r8, sl, ror #19 │ │ │ │ - rsbeq r8, r8, sl, lsr #22 │ │ │ │ + rsbseq r0, sp, ip, lsr #32 │ │ │ │ + rsbeq r8, r8, sl, lsl sl │ │ │ │ + rsbeq r8, r8, sl, asr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3ce4 <__bss_end__@@Base+0xfdafd3c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0acc │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea4e │ │ │ │ - rsbseq pc, ip, lr, asr #31 │ │ │ │ - rsbeq pc, r1, ip, lsr #21 │ │ │ │ - rsbeq pc, r1, r0, asr #21 │ │ │ │ + ldrshteq pc, [ip], #-254 @ 0xffffff02 @ │ │ │ │ + ldrdeq pc, [r1], #-172 @ 0xffffff54 @ │ │ │ │ + strdeq pc, [r1], #-160 @ 0xffffff60 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fede3d14 <__bss_end__@@Base+0xfdafd3f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r8, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi r4, [r8], #-3080 @ 0xfffff3f8 │ │ │ │ mrc 7, 0, APSR_nzcv, cr0, cr13, {7} │ │ │ │ ldrbtmi r4, [ip], #-2823 @ 0xfffff4f9 │ │ │ │ subcs r4, r9, #458752 @ 0x70000 │ │ │ │ ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ pop {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldmdavs fp, {r4, lr} │ │ │ │ ldcllt 7, cr15, [r4, #1004]! @ 0x3ec │ │ │ │ - strdeq r8, [r8], #-162 @ 0xffffff5e @ │ │ │ │ + rsbeq r8, r8, r2, lsr #22 │ │ │ │ rscseq ip, r3, r2, lsl #1 │ │ │ │ andeq r6, r0, ip, lsr r2 │ │ │ │ - strdeq r8, [r8], #-162 @ 0xffffff5e @ │ │ │ │ + rsbeq r8, r8, r2, lsr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3d54 <__bss_end__@@Base+0xfdafd434> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0b3c │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea16 │ │ │ │ - ldrsbteq r0, [sp], #-62 @ 0xffffffc2 │ │ │ │ - rsbeq r8, r1, r0, ror #14 │ │ │ │ - rsbeq r8, r1, r8, ror r7 │ │ │ │ + rsbseq r0, sp, lr, lsl #8 │ │ │ │ + mlseq r1, r0, r7, r8 │ │ │ │ + rsbeq r8, r1, r8, lsr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3d84 <__bss_end__@@Base+0xfdafd464> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 390b6c │ │ │ │ stmdbmi r4, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmib lr!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r1, sp, lr, lsl ip │ │ │ │ - rsbeq pc, r1, ip, lsl #20 │ │ │ │ - rsbeq pc, r1, r2, lsr #20 │ │ │ │ + rsbseq r1, sp, lr, asr #24 │ │ │ │ + rsbeq pc, r1, ip, lsr sl @ │ │ │ │ + rsbeq pc, r1, r2, asr sl @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3db0 <__bss_end__@@Base+0xfdafd490> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0b98 │ │ │ │ adcne pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ stmib r6!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r1, sp, ip, lsl #26 │ │ │ │ - rsbeq r0, r9, r2, ror r0 │ │ │ │ - rsbeq r0, r9, r6, lsl #1 │ │ │ │ + rsbseq r1, sp, ip, lsr sp │ │ │ │ + rsbeq r0, r9, r2, lsr #1 │ │ │ │ + strhteq r0, [r9], #-6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3de0 <__bss_end__@@Base+0xfdafd4c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0bc8 │ │ │ │ adcne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ stmib lr, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrsbteq r1, [sp], #-204 @ 0xffffff34 │ │ │ │ - rsbeq r0, r9, r2, asr #32 │ │ │ │ - rsbeq r0, r9, sl, rrx │ │ │ │ + rsbseq r1, sp, ip, lsl #26 │ │ │ │ + rsbeq r0, r9, r2, ror r0 │ │ │ │ + mlseq r9, sl, r0, r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3e10 <__bss_end__@@Base+0xfdafd4f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0bf8 │ │ │ │ rsbvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ ldmib r6!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r1, sp, ip, lsr #25 │ │ │ │ - rsbeq r0, r9, r2, lsl r0 │ │ │ │ - rsbeq r0, r9, lr, asr #32 │ │ │ │ + ldrsbteq r1, [sp], #-204 @ 0xffffff34 │ │ │ │ + rsbeq r0, r9, r2, asr #32 │ │ │ │ + rsbeq r0, r9, lr, ror r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3e40 <__bss_end__@@Base+0xfdafd520> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 390c28 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmib r0!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r2, sp, lr, ror r4 │ │ │ │ - rsbeq r8, r1, r4, ror r6 │ │ │ │ - rsbeq r8, r1, lr, lsl #13 │ │ │ │ + rsbseq r2, sp, lr, lsr #9 │ │ │ │ + rsbeq r8, r1, r4, lsr #13 │ │ │ │ + strhteq r8, [r1], #-110 @ 0xffffff92 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3e6c <__bss_end__@@Base+0xfdafd54c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0c54 │ │ │ │ eorcc pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ stmib r8, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r2, sp, r0, asr r4 │ │ │ │ - rsbeq r2, r9, r2, lsr #6 │ │ │ │ - rsbeq r2, r9, r2, lsr r3 │ │ │ │ + rsbseq r2, sp, r0, lsl #9 │ │ │ │ + rsbeq r2, r9, r2, asr r3 │ │ │ │ + rsbeq r2, r9, r2, ror #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3e9c <__bss_end__@@Base+0xfdafd57c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 390c84 │ │ │ │ stmdbmi r4, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmdb r2!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r2, sp, lr, ror #31 │ │ │ │ - rsbeq r8, r9, r8, asr r2 │ │ │ │ - mlseq r9, sl, r2, r8 │ │ │ │ + rsbseq r3, sp, lr, lsl r0 │ │ │ │ + rsbeq r8, r9, r8, lsl #5 │ │ │ │ + rsbeq r8, r9, sl, asr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3ec8 <__bss_end__@@Base+0xfdafd5a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0cb0 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e95c │ │ │ │ - rsbseq r2, sp, r2, asr #31 │ │ │ │ - rsbeq r8, r1, ip, ror #11 │ │ │ │ - rsbeq r8, r1, r4, lsl #12 │ │ │ │ + ldrshteq r2, [sp], #-242 @ 0xffffff0e │ │ │ │ + rsbeq r8, r1, ip, lsl r6 │ │ │ │ + rsbeq r8, r1, r4, lsr r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3ef8 <__bss_end__@@Base+0xfdafd5d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0ce0 │ │ │ │ stmdbmi r5, {r0, r2, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e944 │ │ │ │ - rsbseq r3, sp, r6, lsr #23 │ │ │ │ - rsbeq fp, r9, r4, lsr r5 │ │ │ │ - rsbeq fp, r9, r8, lsr #12 │ │ │ │ + ldrsbteq r3, [sp], #-182 @ 0xffffff4a │ │ │ │ + rsbeq fp, r9, r4, ror #10 │ │ │ │ + rsbeq fp, r9, r8, asr r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3f28 <__bss_end__@@Base+0xfdafd608> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0d10 │ │ │ │ sbcsvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-968 @ 0xfffffc38 │ │ │ │ stmdb sl!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrsbteq r3, [sp], #-196 @ 0xffffff3c │ │ │ │ - rsbeq fp, r9, r6, lsl ip │ │ │ │ - rsbeq fp, r9, r6, lsr #24 │ │ │ │ + rsbseq r3, sp, r4, lsl #26 │ │ │ │ + rsbeq fp, r9, r6, asr #24 │ │ │ │ + rsbeq fp, r9, r6, asr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3f58 <__bss_end__@@Base+0xfdafd638> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0d40 │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ ldmdb r2, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrhteq r4, [sp], #-88 @ 0xffffffa8 │ │ │ │ - ldrdeq r5, [r2], #-230 @ 0xffffff1a @ │ │ │ │ - rsbeq sl, r2, r2, lsr r2 │ │ │ │ + rsbseq r4, sp, r8, ror #11 │ │ │ │ + rsbeq r5, r2, r6, lsl #30 │ │ │ │ + rsbeq sl, r2, r2, ror #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3f88 <__bss_end__@@Base+0xfdafd668> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0d70 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ ldm sl!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r4, sp, r8, lsl #11 │ │ │ │ - rsbeq r5, r2, r6, lsr #29 │ │ │ │ - rsbeq sl, r2, r2, lsl #4 │ │ │ │ + ldrhteq r4, [sp], #-88 @ 0xffffffa8 │ │ │ │ + ldrdeq r5, [r2], #-230 @ 0xffffff1a @ │ │ │ │ + rsbeq sl, r2, r2, lsr r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3fb8 <__bss_end__@@Base+0xfdafd698> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0da0 │ │ │ │ rsbcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ stmia r2!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r4, sp, r8, asr r5 │ │ │ │ - rsbeq r5, r2, r6, ror lr │ │ │ │ - ldrdeq sl, [r2], #-18 @ 0xffffffee @ │ │ │ │ + rsbseq r4, sp, r8, lsl #11 │ │ │ │ + rsbeq r5, r2, r6, lsr #29 │ │ │ │ + rsbeq sl, r2, r2, lsl #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede3fe8 <__bss_end__@@Base+0xfdafd6c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0dd0 │ │ │ │ addvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ stmia sl, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r5, sp, r0, lsl r3 │ │ │ │ - rsbeq sp, r9, r2, asr #25 │ │ │ │ - rsbeq sp, r9, r2, lsr #26 │ │ │ │ + rsbseq r5, sp, r0, asr #6 │ │ │ │ + strdeq sp, [r9], #-194 @ 0xffffff3e @ │ │ │ │ + rsbeq sp, r9, r2, asr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4018 <__bss_end__@@Base+0xfdafd6f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 390e00 │ │ │ │ stmdbmi r4, {r0, r3, r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldm r4!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq r5, sp, r2, asr #19 │ │ │ │ - rsbeq r0, sl, r4, lsr #3 │ │ │ │ - strhteq r8, [sl], #-42 @ 0xffffffd6 │ │ │ │ + ldrshteq r5, [sp], #-146 @ 0xffffff6e │ │ │ │ + ldrdeq r0, [sl], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r8, sl, sl, ror #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4044 <__bss_end__@@Base+0xfdafd724> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0e2c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-844 @ 0xfffffcb4 │ │ │ │ ldm ip, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq fp, sp, ip, lsl r0 │ │ │ │ - rsbeq r5, r2, sl, ror #27 │ │ │ │ - strdeq r5, [r2], #-222 @ 0xffffff22 @ │ │ │ │ + rsbseq fp, sp, ip, asr #32 │ │ │ │ + rsbeq r5, r2, sl, lsl lr │ │ │ │ + rsbeq r5, r2, lr, lsr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4074 <__bss_end__@@Base+0xfdafd754> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0e5c │ │ │ │ sbcsvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-868 @ 0xfffffc9c │ │ │ │ stm r4, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq sl, sp, ip, ror #31 │ │ │ │ - rsbeq r1, sl, r2, asr #12 │ │ │ │ - rsbeq r1, sl, r6, asr r6 │ │ │ │ + rsbseq fp, sp, ip, lsl r0 │ │ │ │ + rsbeq r1, sl, r2, ror r6 │ │ │ │ + rsbeq r1, sl, r6, lsl #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede40a4 <__bss_end__@@Base+0xfdafd784> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0e8c │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ stmda ip!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrhteq fp, [sp], #-60 @ 0xffffffc4 │ │ │ │ - rsbeq r5, r2, sl, lsl #27 │ │ │ │ - rsbeq sl, r2, r6, ror #1 │ │ │ │ + rsbseq fp, sp, ip, ror #7 │ │ │ │ + strhteq r5, [r2], #-218 @ 0xffffff26 │ │ │ │ + rsbeq sl, r2, r6, lsl r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede40d4 <__bss_end__@@Base+0xfdafd7b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0ebc │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-844 @ 0xfffffcb4 │ │ │ │ ldmda r4, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq fp, sp, ip, lsl #7 │ │ │ │ - rsbeq r5, r2, sl, asr sp │ │ │ │ - rsbeq r5, r2, lr, ror #26 │ │ │ │ + ldrhteq fp, [sp], #-60 @ 0xffffffc4 │ │ │ │ + rsbeq r5, r2, sl, lsl #27 │ │ │ │ + mlseq r2, lr, sp, r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4104 <__bss_end__@@Base+0xfdafd7e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0eec │ │ │ │ addvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e83e │ │ │ │ - rsbseq fp, sp, r8, ror #13 │ │ │ │ - strhteq r4, [sl], #-122 @ 0xffffff86 │ │ │ │ - ldrdeq r4, [sl], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq fp, sp, r8, lsl r7 │ │ │ │ + rsbeq r4, sl, sl, ror #15 │ │ │ │ + rsbeq r4, sl, r4, lsl #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4134 <__bss_end__@@Base+0xfdafd814> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0f1c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ stmda r4!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq ip, sp, r4, lsl #1 │ │ │ │ - strdeq r5, [r2], #-202 @ 0xffffff36 @ │ │ │ │ - rsbeq r5, r2, lr, lsl #26 │ │ │ │ + ldrhteq ip, [sp], #-4 │ │ │ │ + rsbeq r5, r2, sl, lsr #26 │ │ │ │ + rsbeq r5, r2, lr, lsr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4164 <__bss_end__@@Base+0xfdafd844> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0f4c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ stmda ip, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq lr, sp, ip, ror #13 │ │ │ │ - rsbeq r5, r2, sl, asr #25 │ │ │ │ - ldrdeq r5, [r2], #-206 @ 0xffffff32 @ │ │ │ │ + rsbseq lr, sp, ip, lsl r7 │ │ │ │ + strdeq r5, [r2], #-202 @ 0xffffff36 @ │ │ │ │ + rsbeq r5, r2, lr, lsl #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4194 <__bss_end__@@Base+0xfdafd874> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0f7c │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ svc 0x00f4f7fb │ │ │ │ - rsbseq lr, sp, r0, asr #22 │ │ │ │ - mlseq r2, sl, ip, r5 │ │ │ │ - strdeq r9, [r2], #-246 @ 0xffffff0a @ │ │ │ │ + rsbseq lr, sp, r0, ror fp │ │ │ │ + rsbeq r5, r2, sl, asr #25 │ │ │ │ + rsbeq sl, r2, r6, lsr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede41c4 <__bss_end__@@Base+0xfdafd8a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0fac │ │ │ │ stmdbmi r5, {r1, r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000efde │ │ │ │ - rsbseq pc, sp, lr, lsl #8 │ │ │ │ - rsbeq ip, sl, r0, lsl #17 │ │ │ │ - mlseq sl, r4, r8, ip │ │ │ │ + rsbseq pc, sp, lr, lsr r4 @ │ │ │ │ + strhteq ip, [sl], #-128 @ 0xffffff80 │ │ │ │ + rsbeq ip, sl, r4, asr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede41f4 <__bss_end__@@Base+0xfdafd8d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d0fdc │ │ │ │ stmdbmi r5, {r0, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-938 @ 0xfffffc56 │ │ │ │ svc 0x00c4f7fb │ │ │ │ - ldrhteq pc, [sp], #-190 @ 0xffffff42 @ │ │ │ │ - rsbeq sp, sl, r0, lsl #24 │ │ │ │ - rsbeq sp, sl, sl, lsl #24 │ │ │ │ + rsbseq pc, sp, lr, ror #23 │ │ │ │ + rsbeq sp, sl, r0, lsr ip │ │ │ │ + rsbeq sp, sl, sl, lsr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4224 <__bss_end__@@Base+0xfdafd904> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d100c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ svc 0x00acf7fb │ │ │ │ - rsbseq r2, lr, r4, lsl #5 │ │ │ │ - rsbeq r5, r2, sl, lsl #24 │ │ │ │ - rsbeq r5, r2, lr, lsl ip │ │ │ │ + ldrhteq r2, [lr], #-36 @ 0xffffffdc │ │ │ │ + rsbeq r5, r2, sl, lsr ip │ │ │ │ + rsbeq r5, r2, lr, asr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4254 <__bss_end__@@Base+0xfdafd934> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d103c │ │ │ │ rsbsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-848 @ 0xfffffcb0 │ │ │ │ svc 0x0094f7fb │ │ │ │ - rsbseq r2, lr, r4, asr r2 │ │ │ │ - rsbeq pc, sl, r6, asr r0 @ │ │ │ │ - rsbeq pc, sl, r2, lsl #1 │ │ │ │ + rsbseq r2, lr, r4, lsl #5 │ │ │ │ + rsbeq pc, sl, r6, lsl #1 │ │ │ │ + strhteq pc, [sl], #-2 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4284 <__bss_end__@@Base+0xfdafd964> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d106c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef7e │ │ │ │ - rsbseq r2, lr, r0, asr #9 │ │ │ │ - rsbeq r5, r2, sl, lsr #23 │ │ │ │ - rsbeq r5, r2, r0, asr #23 │ │ │ │ + ldrshteq r2, [lr], #-64 @ 0xffffffc0 │ │ │ │ + ldrdeq r5, [r2], #-186 @ 0xffffff46 @ │ │ │ │ + strdeq r5, [r2], #-176 @ 0xffffff50 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede42b4 <__bss_end__@@Base+0xfdafd994> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d109c │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef66 │ │ │ │ - rsbseq r2, lr, r4, lsr r9 │ │ │ │ - rsbeq r5, r2, sl, ror fp │ │ │ │ - ldrdeq r9, [r2], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r2, lr, r4, ror #18 │ │ │ │ + rsbeq r5, r2, sl, lsr #23 │ │ │ │ + rsbeq r9, r2, r8, lsl #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede42e4 <__bss_end__@@Base+0xfdafd9c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d10cc │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-780 @ 0xfffffcf4 │ │ │ │ svc 0x004cf7fb │ │ │ │ - rsbseq r2, lr, r4, lsl #18 │ │ │ │ - rsbeq r5, r2, sl, asr #22 │ │ │ │ - rsbeq r9, r2, r6, lsr #29 │ │ │ │ + rsbseq r2, lr, r4, lsr r9 │ │ │ │ + rsbeq r5, r2, sl, ror fp │ │ │ │ + ldrdeq r9, [r2], #-230 @ 0xffffff1a @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4314 <__bss_end__@@Base+0xfdafd9f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d10fc │ │ │ │ stmdbmi r5, {r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef36 │ │ │ │ - ldrsbteq r3, [lr], #-130 @ 0xffffff7e │ │ │ │ - rsbeq r6, fp, r8, lsl #28 │ │ │ │ - rsbeq r7, fp, r0, lsl r1 │ │ │ │ + rsbseq r3, lr, r2, lsl #18 │ │ │ │ + rsbeq r6, fp, r8, lsr lr │ │ │ │ + rsbeq r7, fp, r0, asr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4344 <__bss_end__@@Base+0xfdafda24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d112c │ │ │ │ addcc pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ svc 0x001cf7fb │ │ │ │ - rsbseq r3, lr, r0, lsr #17 │ │ │ │ - ldrdeq r6, [fp], #-214 @ 0xffffff2a @ │ │ │ │ - rsbeq r7, fp, r6, lsl #2 │ │ │ │ + ldrsbteq r3, [lr], #-128 @ 0xffffff80 │ │ │ │ + rsbeq r6, fp, r6, lsl #28 │ │ │ │ + rsbeq r7, fp, r6, lsr r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4374 <__bss_end__@@Base+0xfdafda54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d115c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ svc 0x0004f7fb │ │ │ │ - rsbseq r3, lr, r0, ror r8 │ │ │ │ - strhteq r5, [r2], #-170 @ 0xffffff56 │ │ │ │ - rsbeq r5, r2, lr, asr #21 │ │ │ │ + rsbseq r3, lr, r0, lsr #17 │ │ │ │ + rsbeq r5, r2, sl, ror #21 │ │ │ │ + strdeq r5, [r2], #-174 @ 0xffffff52 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede43a4 <__bss_end__@@Base+0xfdafda84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d118c │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ mcr 7, 7, pc, cr12, cr11, {7} @ │ │ │ │ - rsbseq r3, lr, r0, asr #16 │ │ │ │ - rsbeq r5, r2, sl, lsl #21 │ │ │ │ - rsbeq r9, r2, r6, ror #27 │ │ │ │ + rsbseq r3, lr, r0, ror r8 │ │ │ │ + strhteq r5, [r2], #-170 @ 0xffffff56 │ │ │ │ + rsbeq r9, r2, r6, lsl lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede43d4 <__bss_end__@@Base+0xfdafdab4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d11bc │ │ │ │ rscne pc, r8, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-840 @ 0xfffffcb8 │ │ │ │ mrc 7, 6, APSR_nzcv, cr4, cr11, {7} │ │ │ │ - rsbseq r3, lr, r0, lsl r8 │ │ │ │ - rsbeq r0, sl, sl, asr #27 │ │ │ │ - rsbeq r1, sl, sl, lsl r0 │ │ │ │ + rsbseq r3, lr, r0, asr #16 │ │ │ │ + strdeq r0, [sl], #-218 @ 0xffffff26 @ │ │ │ │ + rsbeq r1, sl, sl, asr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4404 <__bss_end__@@Base+0xfdafdae4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d11ec │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ mrc 7, 5, APSR_nzcv, cr12, cr11, {7} │ │ │ │ - rsbseq r3, lr, r0, ror #15 │ │ │ │ - rsbeq r5, r2, sl, lsr #20 │ │ │ │ - rsbeq r5, r2, lr, lsr sl │ │ │ │ + rsbseq r3, lr, r0, lsl r8 │ │ │ │ + rsbeq r5, r2, sl, asr sl │ │ │ │ + rsbeq r5, r2, lr, ror #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4434 <__bss_end__@@Base+0xfdafdb14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d121c │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-840 @ 0xfffffcb8 │ │ │ │ mcr 7, 5, pc, cr4, cr11, {7} @ │ │ │ │ - rsbseq r3, lr, r8, asr #17 │ │ │ │ - strdeq r5, [r2], #-154 @ 0xffffff66 @ │ │ │ │ - rsbeq r5, r2, lr, lsl #20 │ │ │ │ + ldrshteq r3, [lr], #-136 @ 0xffffff78 │ │ │ │ + rsbeq r5, r2, sl, lsr #20 │ │ │ │ + rsbeq r5, r2, lr, lsr sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4464 <__bss_end__@@Base+0xfdafdb44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d124c │ │ │ │ rscvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-904 @ 0xfffffc78 │ │ │ │ mcr 7, 4, pc, cr12, cr11, {7} @ │ │ │ │ - ldrhteq r3, [lr], #-172 @ 0xffffff54 │ │ │ │ - rsbeq r5, r2, r2, lsr r0 │ │ │ │ - rsbeq r3, r7, r2, asr r3 │ │ │ │ + rsbseq r3, lr, ip, ror #21 │ │ │ │ + rsbeq r5, r2, r2, rrx │ │ │ │ + rsbeq r3, r7, r2, lsl #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4494 <__bss_end__@@Base+0xfdafdb74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d127c │ │ │ │ stmdbmi r5, {r1, r2, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33b44479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee76 │ │ │ │ - rsbseq r3, lr, lr, lsl #21 │ │ │ │ - strdeq r8, [fp], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r8, fp, r0, ror #27 │ │ │ │ + ldrhteq r3, [lr], #-174 @ 0xffffff52 │ │ │ │ + rsbeq r8, fp, r0, lsr #26 │ │ │ │ + rsbeq r8, fp, r0, lsl lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede44c4 <__bss_end__@@Base+0xfdafdba4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d12ac │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ bicscc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee5e │ │ │ │ - rsbseq r3, lr, lr, asr sl │ │ │ │ - strdeq r7, [r1], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r8, r1, r8 │ │ │ │ + rsbseq r3, lr, lr, lsl #21 │ │ │ │ + rsbeq r8, r1, r0, lsr #32 │ │ │ │ + rsbeq r8, r1, r8, lsr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede44f4 <__bss_end__@@Base+0xfdafdbd4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d12dc │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ mcr 7, 2, pc, cr4, cr11, {7} @ │ │ │ │ - rsbseq r4, lr, r8, rrx │ │ │ │ - rsbeq sl, r2, r6, ror #20 │ │ │ │ - rsbeq sl, r2, sl, ror sl │ │ │ │ + @ instruction: 0x007e4098 │ │ │ │ + mlseq r2, r6, sl, sl │ │ │ │ + rsbeq sl, r2, sl, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4524 <__bss_end__@@Base+0xfdafdc04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d130c │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee2e │ │ │ │ - rsbseq r4, lr, sl, lsr r0 │ │ │ │ - rsbeq pc, r1, ip, ror #4 │ │ │ │ - rsbeq pc, r1, r0, lsl #5 │ │ │ │ + rsbseq r4, lr, sl, rrx │ │ │ │ + mlseq r1, ip, r2, pc @ │ │ │ │ + strhteq pc, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4554 <__bss_end__@@Base+0xfdafdc34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d133c │ │ │ │ subvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ mrc 7, 0, APSR_nzcv, cr4, cr11, {7} │ │ │ │ - rsbseq r4, lr, r8, ror r5 │ │ │ │ - rsbeq fp, fp, sl, lsr #20 │ │ │ │ - mlseq fp, r2, r9, ip │ │ │ │ + rsbseq r4, lr, r8, lsr #11 │ │ │ │ + rsbeq fp, fp, sl, asr sl │ │ │ │ + rsbeq ip, fp, r2, asr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4584 <__bss_end__@@Base+0xfdafdc64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d136c │ │ │ │ rsbmi pc, sp, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ ldcl 7, cr15, [ip, #1004]! @ 0x3ec │ │ │ │ - rsbseq r4, lr, r4, ror r8 │ │ │ │ - strdeq r0, [r3], #-38 @ 0xffffffda @ │ │ │ │ - strhteq lr, [fp], #-10 │ │ │ │ + rsbseq r4, lr, r4, lsr #17 │ │ │ │ + rsbeq r0, r3, r6, lsr #6 │ │ │ │ + rsbeq lr, fp, sl, ror #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede45b4 <__bss_end__@@Base+0xfdafdc94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d139c │ │ │ │ addmi pc, r3, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ stcl 7, cr15, [r4, #1004]! @ 0x3ec │ │ │ │ - rsbseq r4, lr, r4, asr #16 │ │ │ │ - rsbeq r0, r3, r6, asr #5 │ │ │ │ - rsbeq lr, fp, sl, lsl #1 │ │ │ │ + rsbseq r4, lr, r4, ror r8 │ │ │ │ + strdeq r0, [r3], #-38 @ 0xffffffda @ │ │ │ │ + strhteq lr, [fp], #-10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede45e4 <__bss_end__@@Base+0xfdafdcc4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d13cc │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ stcl 7, cr15, [ip, #1004] @ 0x3ec │ │ │ │ - rsbseq r4, lr, r0, lsl #24 │ │ │ │ - rsbeq r0, ip, lr, lsl #19 │ │ │ │ - rsbeq r0, ip, sl, ror #22 │ │ │ │ + rsbseq r4, lr, r0, lsr ip │ │ │ │ + strhteq r0, [ip], #-158 @ 0xffffff62 │ │ │ │ + mlseq ip, sl, fp, r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4614 <__bss_end__@@Base+0xfdafdcf4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d13fc │ │ │ │ rscsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-916 @ 0xfffffc6c │ │ │ │ ldc 7, cr15, [r4, #1004]! @ 0x3ec │ │ │ │ - ldrsbteq r4, [lr], #-176 @ 0xffffff50 │ │ │ │ - rsbeq r0, ip, lr, asr r9 │ │ │ │ - rsbeq r0, ip, r6, asr fp │ │ │ │ + rsbseq r4, lr, r0, lsl #24 │ │ │ │ + rsbeq r0, ip, lr, lsl #19 │ │ │ │ + rsbeq r0, ip, r6, lsl #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4644 <__bss_end__@@Base+0xfdafdd24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d142c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed9e │ │ │ │ - rsbseq r5, lr, ip, lsr r4 │ │ │ │ - rsbeq sl, r2, r6, lsl r9 │ │ │ │ - rsbeq sl, r2, ip, lsr #18 │ │ │ │ + rsbseq r5, lr, ip, ror #8 │ │ │ │ + rsbeq sl, r2, r6, asr #18 │ │ │ │ + rsbeq sl, r2, ip, asr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4674 <__bss_end__@@Base+0xfdafdd54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d145c │ │ │ │ andeq pc, r2, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ stc 7, cr15, [r4, #1004] @ 0x3ec │ │ │ │ - rsbseq r5, lr, ip, lsl #8 │ │ │ │ - rsbeq r2, ip, r2, lsl #24 │ │ │ │ - rsbeq r2, ip, lr, lsl #24 │ │ │ │ + rsbseq r5, lr, ip, lsr r4 │ │ │ │ + rsbeq r2, ip, r2, lsr ip │ │ │ │ + rsbeq r2, ip, lr, lsr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede46a4 <__bss_end__@@Base+0xfdafdd84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d148c │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed6e │ │ │ │ - rsbseq r5, lr, r0, lsr r8 │ │ │ │ - strhteq sl, [r2], #-134 @ 0xffffff7a │ │ │ │ - rsbeq sl, r2, ip, asr #17 │ │ │ │ + rsbseq r5, lr, r0, ror #16 │ │ │ │ + rsbeq sl, r2, r6, ror #17 │ │ │ │ + strdeq sl, [r2], #-140 @ 0xffffff74 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede46d4 <__bss_end__@@Base+0xfdafddb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d14bc │ │ │ │ stmdbmi r5, {r1, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed56 │ │ │ │ - rsbseq r5, lr, sl, asr #17 │ │ │ │ - strdeq sl, [ip], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq sl, ip, r0, lsr #16 │ │ │ │ + ldrshteq r5, [lr], #-138 @ 0xffffff76 │ │ │ │ + rsbeq sl, ip, r8, lsr #14 │ │ │ │ + rsbeq sl, ip, r0, asr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4704 <__bss_end__@@Base+0xfdafdde4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d14ec │ │ │ │ stmdbmi r5, {r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed3e │ │ │ │ - @ instruction: 0x007e589a │ │ │ │ - rsbeq sl, ip, r8, asr #13 │ │ │ │ - rsbeq sl, ip, r0, lsl r8 │ │ │ │ + rsbseq r5, lr, sl, asr #17 │ │ │ │ + strdeq sl, [ip], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq sl, ip, r0, asr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4734 <__bss_end__@@Base+0xfdafde14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d151c │ │ │ │ subvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ stc 7, cr15, [r4, #-1004]! @ 0xfffffc14 │ │ │ │ - ldrhteq r5, [lr], #-156 @ 0xffffff64 │ │ │ │ - rsbeq sl, ip, r2, ror #19 │ │ │ │ - rsbeq ip, sp, lr, lsr #23 │ │ │ │ + rsbseq r5, lr, ip, ror #19 │ │ │ │ + rsbeq sl, ip, r2, lsl sl │ │ │ │ + ldrdeq ip, [sp], #-190 @ 0xffffff42 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4764 <__bss_end__@@Base+0xfdafde44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39154c │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [lr, #-1004] @ 0xfffffc14 │ │ │ │ - rsbseq r5, lr, r2, asr #24 │ │ │ │ - rsbeq sl, ip, r8, ror pc │ │ │ │ - rsbeq sl, ip, r6, lsl #31 │ │ │ │ + rsbseq r5, lr, r2, ror ip │ │ │ │ + rsbeq sl, ip, r8, lsr #31 │ │ │ │ + strhteq sl, [ip], #-246 @ 0xffffff0a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4790 <__bss_end__@@Base+0xfdafde70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 391578 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r8], #1004 @ 0x3ec │ │ │ │ - rsbseq r5, lr, sl, asr #25 │ │ │ │ - rsbeq r7, r1, r4, lsr #26 │ │ │ │ - rsbeq r7, r1, lr, lsr sp │ │ │ │ + ldrshteq r5, [lr], #-202 @ 0xffffff36 │ │ │ │ + rsbeq r7, r1, r4, asr sp │ │ │ │ + rsbeq r7, r1, lr, ror #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede47bc <__bss_end__@@Base+0xfdafde9c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d15a4 │ │ │ │ stmdbmi r5, {r2, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ece2 │ │ │ │ - @ instruction: 0x007e5c9e │ │ │ │ - rsbeq fp, ip, r0, asr #2 │ │ │ │ - rsbeq fp, ip, r0, ror #2 │ │ │ │ + rsbseq r5, lr, lr, asr #25 │ │ │ │ + rsbeq fp, ip, r0, ror r1 │ │ │ │ + mlseq ip, r0, r1, fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede47ec <__bss_end__@@Base+0xfdafdecc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d15d4 │ │ │ │ sbcsvs pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ stcl 7, cr15, [r8], {251} @ 0xfb │ │ │ │ - rsbseq r5, lr, ip, ror #24 │ │ │ │ - rsbeq fp, ip, lr, lsl #2 │ │ │ │ - rsbeq sl, ip, r6, ror #20 │ │ │ │ + @ instruction: 0x007e5c9c │ │ │ │ + rsbeq fp, ip, lr, lsr r1 │ │ │ │ + mlseq ip, r6, sl, sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede481c <__bss_end__@@Base+0xfdafdefc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 391604 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r2], #1004 @ 0x3ec │ │ │ │ - ldrshteq r5, [lr], #-254 @ 0xffffff02 │ │ │ │ - mlseq r1, r8, ip, r7 │ │ │ │ - rsbeq r2, r2, r2, ror #8 │ │ │ │ + rsbseq r6, lr, lr, lsr #32 │ │ │ │ + rsbeq r7, r1, r8, asr #25 │ │ │ │ + mlseq r2, r2, r4, r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4848 <__bss_end__@@Base+0xfdafdf28> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1630 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec9c │ │ │ │ - ldrsbteq r5, [lr], #-242 @ 0xffffff0e │ │ │ │ - rsbeq r7, r1, ip, ror #24 │ │ │ │ - rsbeq r7, r1, r4, lsl #25 │ │ │ │ + rsbseq r6, lr, r2 │ │ │ │ + mlseq r1, ip, ip, r7 │ │ │ │ + strhteq r7, [r1], #-196 @ 0xffffff3c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4878 <__bss_end__@@Base+0xfdafdf58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 391660 │ │ │ │ stmdbmi r4, {r0, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r4], {251} @ 0xfb │ │ │ │ - ldrsbteq r6, [lr], #-78 @ 0xffffffb2 │ │ │ │ - rsbeq fp, ip, ip, asr #29 │ │ │ │ - ldrdeq fp, [ip], #-238 @ 0xffffff12 @ │ │ │ │ + rsbseq r6, lr, lr, lsl #10 │ │ │ │ + strdeq fp, [ip], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq fp, ip, lr, lsl #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede48a4 <__bss_end__@@Base+0xfdafdf84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d168c │ │ │ │ eorseq pc, r7, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ stcl 7, cr15, [ip], #-1004 @ 0xfffffc14 │ │ │ │ - ldrhteq r7, [lr], #-196 @ 0xffffff3c │ │ │ │ - ldrdeq r1, [sp], #-42 @ 0xffffffd6 @ │ │ │ │ - rsbeq r1, sp, r6, ror #10 │ │ │ │ + rsbseq r7, lr, r4, ror #25 │ │ │ │ + rsbeq r1, sp, sl, lsl #6 │ │ │ │ + mlseq sp, r6, r5, r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede48d4 <__bss_end__@@Base+0xfdafdfb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d16bc │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec56 │ │ │ │ - rsbseq r8, lr, r2, asr #4 │ │ │ │ - rsbeq r7, r1, r0, ror #23 │ │ │ │ - rsbeq r2, r2, r8, lsr #7 │ │ │ │ + rsbseq r8, lr, r2, ror r2 │ │ │ │ + rsbeq r7, r1, r0, lsl ip │ │ │ │ + ldrdeq r2, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4904 <__bss_end__@@Base+0xfdafdfe4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d16ec │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ biccc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec3e │ │ │ │ - rsbseq r8, lr, r2, lsl r2 │ │ │ │ - strhteq r7, [r1], #-176 @ 0xffffff50 │ │ │ │ - rsbeq r7, r1, r8, asr #23 │ │ │ │ + rsbseq r8, lr, r2, asr #4 │ │ │ │ + rsbeq r7, r1, r0, ror #23 │ │ │ │ + strdeq r7, [r1], #-184 @ 0xffffff48 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4934 <__bss_end__@@Base+0xfdafe014> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d171c │ │ │ │ stmdbmi r5, {r0, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-938 @ 0xfffffc56 │ │ │ │ stc 7, cr15, [r4], #-1004 @ 0xfffffc14 │ │ │ │ - rsbseq r8, lr, r2, ror #3 │ │ │ │ - ldrdeq r3, [sp], #-4 @ │ │ │ │ - rsbeq r8, r5, r2, asr #22 │ │ │ │ + rsbseq r8, lr, r2, lsl r2 │ │ │ │ + rsbeq r3, sp, r4, lsl #2 │ │ │ │ + rsbeq r8, r5, r2, ror fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4964 <__bss_end__@@Base+0xfdafe044> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d174c │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ec0e │ │ │ │ - rsbseq r8, lr, r6, lsl #16 │ │ │ │ - rsbeq r7, r1, r0, asr fp │ │ │ │ - rsbeq r2, r2, r8, lsl r3 │ │ │ │ + rsbseq r8, lr, r6, lsr r8 │ │ │ │ + rsbeq r7, r1, r0, lsl #23 │ │ │ │ + rsbeq r2, r2, r8, asr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4994 <__bss_end__@@Base+0xfdafe074> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 41177c │ │ │ │ adceq pc, r8, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrvc pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ebf4 │ │ │ │ - ldrsbteq r8, [lr], #-116 @ 0xffffff8c │ │ │ │ - ldrdeq r5, [pc], #-142 @ │ │ │ │ - rsbeq r8, r5, r0, ror #21 │ │ │ │ + rsbseq r8, lr, r4, lsl #16 │ │ │ │ + rsbeq r5, pc, lr, lsl #18 │ │ │ │ + rsbeq r8, r5, r0, lsl fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede49c8 <__bss_end__@@Base+0xfdafe0a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4117b0 │ │ │ │ sbcscs pc, r8, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73b4f503 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ebda │ │ │ │ - rsbseq r8, lr, r0, lsr #15 │ │ │ │ - rsbeq r5, pc, sl, lsr #17 │ │ │ │ - rsbeq r8, r5, ip, lsr #21 │ │ │ │ + ldrsbteq r8, [lr], #-112 @ 0xffffff90 │ │ │ │ + ldrdeq r5, [pc], #-138 @ │ │ │ │ + ldrdeq r8, [r5], #-172 @ 0xffffff54 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede49fc <__bss_end__@@Base+0xfdafe0dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4117e4 │ │ │ │ subcc pc, r6, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ bicvc pc, r2, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ebc0 │ │ │ │ - rsbseq r8, lr, ip, ror #14 │ │ │ │ - rsbeq r5, pc, r6, ror r8 @ │ │ │ │ - rsbeq r8, r5, r8, ror sl │ │ │ │ + @ instruction: 0x007e879c │ │ │ │ + rsbeq r5, pc, r6, lsr #17 │ │ │ │ + rsbeq r8, r5, r8, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4a30 <__bss_end__@@Base+0xfdafe110> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 411818 │ │ │ │ adcsne pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnsvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eba6 │ │ │ │ - rsbseq r8, lr, r8, lsr r7 │ │ │ │ - rsbeq r5, pc, r2, asr #16 │ │ │ │ - rsbeq r8, r5, r4, asr #20 │ │ │ │ + rsbseq r8, lr, r8, ror #14 │ │ │ │ + rsbeq r5, pc, r2, ror r8 @ │ │ │ │ + rsbeq r8, r5, r4, ror sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4a64 <__bss_end__@@Base+0xfdafe144> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 41184c │ │ │ │ rsbvc pc, r2, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movwvc pc, #25859 @ 0x6503 @ │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb8c │ │ │ │ - rsbseq r8, lr, r4, lsl #14 │ │ │ │ - rsbeq r5, pc, lr, lsl #16 │ │ │ │ - rsbeq r8, r5, r0, lsl sl │ │ │ │ + rsbseq r8, lr, r4, lsr r7 │ │ │ │ + rsbeq r5, pc, lr, lsr r8 @ │ │ │ │ + rsbeq r8, r5, r0, asr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4a98 <__bss_end__@@Base+0xfdafe178> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1880 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-780 @ 0xfffffcf4 │ │ │ │ bl 1f4b8a0 <__bss_end__@@Base+0xc64f80> │ │ │ │ - ldrsbteq r8, [lr], #-98 @ 0xffffff9e │ │ │ │ - rsbeq r7, r1, ip, lsl sl │ │ │ │ - rsbeq r7, r1, r2, lsr sl │ │ │ │ + rsbseq r8, lr, r2, lsl #14 │ │ │ │ + rsbeq r7, r1, ip, asr #20 │ │ │ │ + rsbeq r7, r1, r2, ror #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4ac8 <__bss_end__@@Base+0xfdafe1a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4118b0 │ │ │ │ andcs pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ tstpvc sp, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb5a │ │ │ │ - rsbseq r8, lr, r0, lsr #13 │ │ │ │ - rsbeq r5, pc, sl, lsr #15 │ │ │ │ - rsbeq r8, r5, ip, lsr #19 │ │ │ │ + ldrsbteq r8, [lr], #-96 @ 0xffffffa0 │ │ │ │ + ldrdeq r5, [pc], #-122 @ │ │ │ │ + ldrdeq r8, [r5], #-156 @ 0xffffff64 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4afc <__bss_end__@@Base+0xfdafe1dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4118e4 │ │ │ │ adcsne pc, r5, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_x, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb40 │ │ │ │ - rsbseq r8, lr, ip, ror #12 │ │ │ │ - rsbeq r5, pc, r6, ror r7 @ │ │ │ │ - rsbeq r8, r5, r8, ror r9 │ │ │ │ + @ instruction: 0x007e869c │ │ │ │ + rsbeq r5, pc, r6, lsr #15 │ │ │ │ + rsbeq r8, r5, r8, lsr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4b30 <__bss_end__@@Base+0xfdafe210> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 411918 │ │ │ │ andmi pc, lr, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_sxc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb26 │ │ │ │ - rsbseq r8, lr, r8, lsr r6 │ │ │ │ - rsbeq r5, pc, r2, asr #14 │ │ │ │ - rsbeq r8, r5, r4, asr #18 │ │ │ │ + rsbseq r8, lr, r8, ror #12 │ │ │ │ + rsbeq r5, pc, r2, ror r7 @ │ │ │ │ + rsbeq r8, r5, r4, ror r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4b64 <__bss_end__@@Base+0xfdafe244> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 41194c │ │ │ │ sbcsmi pc, lr, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_fx, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb0c │ │ │ │ - rsbseq r8, lr, r4, lsl #12 │ │ │ │ - rsbeq r5, pc, lr, lsl #14 │ │ │ │ - rsbeq r4, sp, ip, lsr #16 │ │ │ │ + rsbseq r8, lr, r4, lsr r6 │ │ │ │ + rsbeq r5, pc, lr, lsr r7 @ │ │ │ │ + rsbeq r4, sp, ip, asr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4b98 <__bss_end__@@Base+0xfdafe278> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 411980 │ │ │ │ subsvs pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_fsxc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eaf2 │ │ │ │ - ldrsbteq r8, [lr], #-80 @ 0xffffffb0 │ │ │ │ - ldrdeq r5, [pc], #-106 @ │ │ │ │ - ldrdeq r8, [r5], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r8, lr, r0, lsl #12 │ │ │ │ + rsbeq r5, pc, sl, lsl #14 │ │ │ │ + rsbeq r8, r5, ip, lsl #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4bcc <__bss_end__@@Base+0xfdafe2ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4119b4 │ │ │ │ rscseq pc, r0, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc r9, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ead8 │ │ │ │ - @ instruction: 0x007e859c │ │ │ │ - rsbeq r5, pc, r6, lsr #13 │ │ │ │ - rsbeq r4, sp, r8, lsl r8 │ │ │ │ + rsbseq r8, lr, ip, asr #11 │ │ │ │ + ldrdeq r5, [pc], #-102 @ │ │ │ │ + rsbeq r4, sp, r8, asr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4c00 <__bss_end__@@Base+0xfdafe2e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4119e8 │ │ │ │ sbcseq pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc pc, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eabe │ │ │ │ - rsbseq r8, lr, r8, ror #10 │ │ │ │ - rsbeq r5, pc, r2, ror r6 @ │ │ │ │ - rsbeq r7, sl, ip, lsr #25 │ │ │ │ + @ instruction: 0x007e8598 │ │ │ │ + rsbeq r5, pc, r2, lsr #13 │ │ │ │ + ldrdeq r7, [sl], #-204 @ 0xffffff34 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4c34 <__bss_end__@@Base+0xfdafe314> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 411a1c │ │ │ │ sbcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #17667 @ 0x4503 @ │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eaa4 │ │ │ │ - rsbseq r8, lr, r4, lsr r5 │ │ │ │ - rsbeq r5, pc, lr, lsr r6 @ │ │ │ │ - rsbeq r8, r5, r0, asr #16 │ │ │ │ + rsbseq r8, lr, r4, ror #10 │ │ │ │ + rsbeq r5, pc, lr, ror #12 │ │ │ │ + rsbeq r8, r5, r0, ror r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4c68 <__bss_end__@@Base+0xfdafe348> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 411a50 │ │ │ │ andne pc, r7, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #50435 @ 0xc503 @ │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea8a │ │ │ │ - rsbseq r8, lr, r0, lsl #10 │ │ │ │ - rsbeq r5, pc, sl, lsl #12 │ │ │ │ - rsbeq r8, r5, ip, lsl #16 │ │ │ │ + rsbseq r8, lr, r0, lsr r5 │ │ │ │ + rsbeq r5, pc, sl, lsr r6 @ │ │ │ │ + rsbeq r8, r5, ip, lsr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4c9c <__bss_end__@@Base+0xfdafe37c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 411a84 │ │ │ │ subcs pc, lr, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ cmppvc r3, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea70 │ │ │ │ - rsbseq r8, lr, ip, asr #9 │ │ │ │ - ldrdeq r5, [pc], #-86 @ │ │ │ │ - ldrdeq r8, [r5], #-120 @ 0xffffff88 @ │ │ │ │ + ldrshteq r8, [lr], #-76 @ 0xffffffb4 │ │ │ │ + rsbeq r5, pc, r6, lsl #12 │ │ │ │ + rsbeq r8, r5, r8, lsl #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4cd0 <__bss_end__@@Base+0xfdafe3b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 391ab8 │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 18cbad4 <__bss_end__@@Base+0x5e51b4> │ │ │ │ - rsbseq r9, lr, r6, ror #17 │ │ │ │ - strhteq r6, [sp], #-104 @ 0xffffff98 │ │ │ │ - ldrdeq r6, [sp], #-98 @ 0xffffff9e @ │ │ │ │ + rsbseq r9, lr, r6, lsl r9 │ │ │ │ + rsbeq r6, sp, r8, ror #13 │ │ │ │ + rsbeq r6, sp, r2, lsl #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4cfc <__bss_end__@@Base+0xfdafe3dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1ae4 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea42 │ │ │ │ - ldrhteq r9, [lr], #-138 @ 0xffffff76 │ │ │ │ - strhteq r6, [sp], #-104 @ 0xffffff98 │ │ │ │ - rsbeq r8, r5, ip, ror r7 │ │ │ │ + rsbseq r9, lr, sl, ror #17 │ │ │ │ + rsbeq r6, sp, r8, ror #13 │ │ │ │ + rsbeq r8, r5, ip, lsr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4d2c <__bss_end__@@Base+0xfdafe40c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1b14 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea2a │ │ │ │ - rsbseq r9, lr, lr, lsr sl │ │ │ │ - strhteq r7, [pc], #-4 │ │ │ │ - rsbeq r6, sp, r0, asr #16 │ │ │ │ + rsbseq r9, lr, lr, ror #20 │ │ │ │ + rsbeq r7, pc, r4, ror #1 │ │ │ │ + rsbeq r6, sp, r0, ror r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4d5c <__bss_end__@@Base+0xfdafe43c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1b44 │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea12 │ │ │ │ - rsbseq r9, lr, lr, lsl #20 │ │ │ │ - rsbeq r7, pc, r4, lsl #1 │ │ │ │ - rsbeq r6, sp, ip, lsl r8 │ │ │ │ + rsbseq r9, lr, lr, lsr sl │ │ │ │ + strhteq r7, [pc], #-4 │ │ │ │ + rsbeq r6, sp, ip, asr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4d8c <__bss_end__@@Base+0xfdafe46c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1b74 │ │ │ │ sbccs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ ldmib r8!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrsbteq r9, [lr], #-156 @ 0xffffff64 │ │ │ │ - rsbeq r7, pc, r2, asr r0 @ │ │ │ │ - rsbeq r6, sp, r2, lsl r8 │ │ │ │ + rsbseq r9, lr, ip, lsl #20 │ │ │ │ + rsbeq r7, pc, r2, lsl #1 │ │ │ │ + rsbeq r6, sp, r2, asr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4dbc <__bss_end__@@Base+0xfdafe49c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ andeq lr, r0, r0, lsr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4dd0 <__bss_end__@@Base+0xfdafe4b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1bb8 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e9d8 │ │ │ │ - rsbseq sl, lr, sl, asr #5 │ │ │ │ - rsbeq r7, r1, r4, ror #13 │ │ │ │ - strdeq r7, [r1], #-108 @ 0xffffff94 @ │ │ │ │ + ldrshteq sl, [lr], #-42 @ 0xffffffd6 │ │ │ │ + rsbeq r7, r1, r4, lsl r7 │ │ │ │ + rsbeq r7, r1, ip, lsr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4e00 <__bss_end__@@Base+0xfdafe4e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ strlt lr, [r8, #-2318] @ 0xfffff6f2 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r0, r9, ip, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e9b6 │ │ │ │ - rsbseq sl, lr, sl, ror #7 │ │ │ │ - strhteq ip, [sp], #-4 │ │ │ │ - rsbeq r8, r5, r4, ror #12 │ │ │ │ + rsbseq sl, lr, sl, lsl r4 │ │ │ │ + rsbeq ip, sp, r4, ror #1 │ │ │ │ + mlseq r5, r4, r6, r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4e44 <__bss_end__@@Base+0xfdafe524> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1c2c │ │ │ │ eorcs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-876 @ 0xfffffc94 │ │ │ │ ldmib ip, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrhteq sl, [lr], #-56 @ 0xffffffc8 │ │ │ │ - rsbeq ip, sp, r2, lsl #1 │ │ │ │ - rsbeq r8, r5, r2, lsr r6 │ │ │ │ + rsbseq sl, lr, r8, ror #7 │ │ │ │ + strhteq ip, [sp], #-2 │ │ │ │ + rsbeq r8, r5, r2, ror #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4e74 <__bss_end__@@Base+0xfdafe554> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1c5c │ │ │ │ andsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ stmib r4, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq sl, lr, r8, lsl #7 │ │ │ │ - rsbeq ip, sp, r2, asr r0 │ │ │ │ - rsbeq r8, r5, r2, lsl #12 │ │ │ │ + ldrhteq sl, [lr], #-56 @ 0xffffffc8 │ │ │ │ + rsbeq ip, sp, r2, lsl #1 │ │ │ │ + rsbeq r8, r5, r2, lsr r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4ea4 <__bss_end__@@Base+0xfdafe584> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1c8c │ │ │ │ andscc pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-904 @ 0xfffffc78 │ │ │ │ stmdb ip!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq sl, lr, r8, asr r3 │ │ │ │ - rsbeq ip, sp, r2, lsr #32 │ │ │ │ - ldrdeq r8, [r5], #-82 @ 0xffffffae @ │ │ │ │ + rsbseq sl, lr, r8, lsl #7 │ │ │ │ + rsbeq ip, sp, r2, asr r0 │ │ │ │ + rsbeq r8, r5, r2, lsl #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4ed4 <__bss_end__@@Base+0xfdafe5b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1cbc │ │ │ │ sbccc pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-920 @ 0xfffffc68 │ │ │ │ ldmdb r4, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq sl, lr, r8, lsr #6 │ │ │ │ - strdeq fp, [sp], #-242 @ 0xffffff0e @ │ │ │ │ - rsbeq r8, r5, r2, lsr #11 │ │ │ │ + rsbseq sl, lr, r8, asr r3 │ │ │ │ + rsbeq ip, sp, r2, lsr #32 │ │ │ │ + ldrdeq r8, [r5], #-82 @ 0xffffffae @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4f04 <__bss_end__@@Base+0xfdafe5e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1cec │ │ │ │ sbcsmi pc, r4, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-936 @ 0xfffffc58 │ │ │ │ ldmdb ip!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - ldrshteq sl, [lr], #-40 @ 0xffffffd8 │ │ │ │ - rsbeq fp, sp, r2, asr #31 │ │ │ │ - rsbeq r8, r5, r2, ror r5 │ │ │ │ + rsbseq sl, lr, r8, lsr #6 │ │ │ │ + strdeq fp, [sp], #-242 @ 0xffffff0e @ │ │ │ │ + rsbeq r8, r5, r2, lsr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4f34 <__bss_end__@@Base+0xfdafe614> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 391d1c │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmdb r6!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq sl, lr, r6, asr r9 │ │ │ │ - rsbeq r6, sp, r4, asr r4 │ │ │ │ - rsbeq r6, sp, lr, ror #8 │ │ │ │ + rsbseq sl, lr, r6, lsl #19 │ │ │ │ + rsbeq r6, sp, r4, lsl #9 │ │ │ │ + mlseq sp, lr, r4, r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4f60 <__bss_end__@@Base+0xfdafe640> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1d48 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-936 @ 0xfffffc58 │ │ │ │ stmdb lr, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq sl, lr, sl, lsr #23 │ │ │ │ - rsbeq r7, r1, r4, asr r5 │ │ │ │ - rsbeq r7, r1, sl, ror #10 │ │ │ │ + ldrsbteq sl, [lr], #-186 @ 0xffffff46 │ │ │ │ + rsbeq r7, r1, r4, lsl #11 │ │ │ │ + mlseq r1, sl, r5, r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4f90 <__bss_end__@@Base+0xfdafe670> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1d78 │ │ │ │ eorcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldm r6!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - @ instruction: 0x007ead90 │ │ │ │ - rsbeq sp, sp, r2, lsr #1 │ │ │ │ - rsbeq sp, sp, lr, lsl r1 │ │ │ │ + rsbseq sl, lr, r0, asr #27 │ │ │ │ + ldrdeq sp, [sp], #-2 @ │ │ │ │ + rsbeq sp, sp, lr, asr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4fc0 <__bss_end__@@Base+0xfdafe6a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1da8 │ │ │ │ eorscs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ ldm lr, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq sl, lr, r0, ror #26 │ │ │ │ - rsbeq sp, sp, r2, ror r0 │ │ │ │ - rsbeq sp, sp, lr, ror #1 │ │ │ │ + @ instruction: 0x007ead90 │ │ │ │ + rsbeq sp, sp, r2, lsr #1 │ │ │ │ + rsbeq sp, sp, lr, lsl r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede4ff0 <__bss_end__@@Base+0xfdafe6d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1dd8 │ │ │ │ addvc pc, lr, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ stmia r6, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq fp, lr, ip, ror r0 │ │ │ │ - mlseq sp, sl, r5, sp │ │ │ │ - rsbeq r8, r5, r6, lsl #9 │ │ │ │ + rsbseq fp, lr, ip, lsr #1 │ │ │ │ + rsbeq sp, sp, sl, asr #11 │ │ │ │ + strhteq r8, [r5], #-70 @ 0xffffffba │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5020 <__bss_end__@@Base+0xfdafe700> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1e08 │ │ │ │ eorpl pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-844 @ 0xfffffcb4 │ │ │ │ stmia lr!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq fp, lr, ip, asr #32 │ │ │ │ - rsbeq sp, sp, sl, ror #10 │ │ │ │ - rsbeq sp, sp, r2, lsr #11 │ │ │ │ + rsbseq fp, lr, ip, ror r0 │ │ │ │ + mlseq sp, sl, r5, sp │ │ │ │ + ldrdeq sp, [sp], #-82 @ 0xffffffae @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5050 <__bss_end__@@Base+0xfdafe730> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 391e38 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldm r8, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq fp, lr, lr, asr #22 │ │ │ │ - rsbeq r7, r1, r4, ror #8 │ │ │ │ - rsbeq r1, r2, lr, lsr #24 │ │ │ │ + rsbseq fp, lr, lr, ror fp │ │ │ │ + mlseq r1, r4, r4, r7 │ │ │ │ + rsbeq r1, r2, lr, asr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede507c <__bss_end__@@Base+0xfdafe75c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1e64 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-972 @ 0xfffffc34 │ │ │ │ stm r0, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - @ instruction: 0x007ebb96 │ │ │ │ - rsbeq r7, r1, r8, lsr r4 │ │ │ │ - rsbeq r7, r1, lr, asr #8 │ │ │ │ + rsbseq fp, lr, r6, asr #23 │ │ │ │ + rsbeq r7, r1, r8, ror #8 │ │ │ │ + rsbeq r7, r1, lr, ror r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede50ac <__bss_end__@@Base+0xfdafe78c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 391e94 │ │ │ │ stmdbmi r4, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmda sl!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - ldrsbteq ip, [lr], #-46 @ 0xffffffd2 │ │ │ │ - rsbeq r3, lr, r4, lsl #17 │ │ │ │ - mlseq lr, r6, r8, r3 │ │ │ │ + rsbseq ip, lr, lr, lsl #6 │ │ │ │ + strhteq r3, [lr], #-132 @ 0xffffff7c │ │ │ │ + rsbeq r3, lr, r6, asr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede50d8 <__bss_end__@@Base+0xfdafe7b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1ec0 │ │ │ │ rsbscs pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ ldmda r2, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq ip, lr, r0, ror #6 │ │ │ │ - rsbeq r3, lr, sl, lsl #23 │ │ │ │ - mlseq lr, r6, fp, r3 │ │ │ │ + @ instruction: 0x007ec390 │ │ │ │ + strhteq r3, [lr], #-186 @ 0xffffff46 │ │ │ │ + rsbeq r3, lr, r6, asr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5108 <__bss_end__@@Base+0xfdafe7e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1ef0 │ │ │ │ adcspl pc, r6, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ ldmda sl!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbseq ip, lr, ip, ror #10 │ │ │ │ - ldrdeq r4, [lr], #-122 @ 0xffffff86 @ │ │ │ │ - rsbeq r4, lr, r6, lsl #19 │ │ │ │ + @ instruction: 0x007ec59c │ │ │ │ + rsbeq r4, lr, sl, lsl #16 │ │ │ │ + strhteq r4, [lr], #-150 @ 0xffffff6a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5138 <__bss_end__@@Base+0xfdafe818> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1f20 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e824 │ │ │ │ - rsbseq ip, lr, r6, ror #20 │ │ │ │ - strdeq r6, [lr], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r8, r5, r0, asr #6 │ │ │ │ + @ instruction: 0x007eca96 │ │ │ │ + rsbeq r6, lr, r8, lsr #18 │ │ │ │ + rsbeq r8, r5, r0, ror r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5168 <__bss_end__@@Base+0xfdafe848> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1f50 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e80c │ │ │ │ - rsbseq ip, lr, r6, lsr sl │ │ │ │ - rsbeq r7, r1, ip, asr #6 │ │ │ │ - rsbeq r7, r1, r4, ror #6 │ │ │ │ + rsbseq ip, lr, r6, ror #20 │ │ │ │ + rsbeq r7, r1, ip, ror r3 │ │ │ │ + mlseq r1, r4, r3, r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5198 <__bss_end__@@Base+0xfdafe878> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1f80 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eff4 │ │ │ │ - rsbseq ip, lr, r2, ror lr │ │ │ │ - rsbeq r7, r1, ip, lsl r3 │ │ │ │ - rsbeq r7, r1, r4, lsr r3 │ │ │ │ + rsbseq ip, lr, r2, lsr #29 │ │ │ │ + rsbeq r7, r1, ip, asr #6 │ │ │ │ + rsbeq r7, r1, r4, ror #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede51c8 <__bss_end__@@Base+0xfdafe8a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1fb0 │ │ │ │ stmdbmi r5, {r1, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000efdc │ │ │ │ - rsbseq sp, lr, sl, lsl r6 │ │ │ │ - rsbeq r9, lr, r8, lsr #16 │ │ │ │ - mlseq lr, ip, r8, r9 │ │ │ │ + rsbseq sp, lr, sl, asr #12 │ │ │ │ + rsbeq r9, lr, r8, asr r8 │ │ │ │ + rsbeq r9, lr, ip, asr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede51f8 <__bss_end__@@Base+0xfdafe8d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d1fe0 │ │ │ │ adcvs pc, r7, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ svc 0x00c2f7fa │ │ │ │ - rsbseq sp, lr, r8, ror #11 │ │ │ │ - strdeq r9, [lr], #-118 @ 0xffffff8a @ │ │ │ │ - rsbeq r9, lr, sl, ror r8 │ │ │ │ + rsbseq sp, lr, r8, lsl r6 │ │ │ │ + rsbeq r9, lr, r6, lsr #16 │ │ │ │ + rsbeq r9, lr, sl, lsr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5228 <__bss_end__@@Base+0xfdafe908> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2010 │ │ │ │ subpl pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ svc 0x00aaf7fa │ │ │ │ - ldrhteq sp, [lr], #-88 @ 0xffffffa8 │ │ │ │ - rsbeq r9, lr, r6, asr #15 │ │ │ │ - rsbeq r9, lr, sl, asr r8 │ │ │ │ + rsbseq sp, lr, r8, ror #11 │ │ │ │ + strdeq r9, [lr], #-118 @ 0xffffff8a @ │ │ │ │ + rsbeq r9, lr, sl, lsl #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5258 <__bss_end__@@Base+0xfdafe938> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2040 │ │ │ │ stmdbmi r5, {r0, r3, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ef94 │ │ │ │ - rsbseq sp, lr, sl, lsl #11 │ │ │ │ - mlseq lr, r8, r7, r9 │ │ │ │ - rsbeq r9, lr, r4, ror #16 │ │ │ │ + ldrhteq sp, [lr], #-90 @ 0xffffffa6 │ │ │ │ + rsbeq r9, lr, r8, asr #15 │ │ │ │ + mlseq lr, r4, r8, r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5288 <__bss_end__@@Base+0xfdafe968> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2070 │ │ │ │ stmdbmi r5, {r0, r1, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ef7c │ │ │ │ - rsbseq sp, lr, sl, asr r5 │ │ │ │ - rsbeq r9, lr, r8, ror #14 │ │ │ │ - ldrdeq r9, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq sp, lr, sl, lsl #11 │ │ │ │ + mlseq lr, r8, r7, r9 │ │ │ │ + rsbeq r9, lr, ip, lsl #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede52b8 <__bss_end__@@Base+0xfdafe998> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d20a0 │ │ │ │ stmdbmi r5, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ef64 │ │ │ │ - rsbseq sp, lr, sl, lsr #10 │ │ │ │ - rsbeq r9, lr, r8, lsr r7 │ │ │ │ - rsbeq r9, lr, r4, asr #16 │ │ │ │ + rsbseq sp, lr, sl, asr r5 │ │ │ │ + rsbeq r9, lr, r8, ror #14 │ │ │ │ + rsbeq r9, lr, r4, ror r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede52e8 <__bss_end__@@Base+0xfdafe9c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d20d0 │ │ │ │ addvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ svc 0x004af7fa │ │ │ │ - rsbseq sp, lr, r0, ror #14 │ │ │ │ - rsbeq sl, lr, lr, lsl r6 │ │ │ │ - rsbeq sl, lr, r2, asr r6 │ │ │ │ + @ instruction: 0x007ed790 │ │ │ │ + rsbeq sl, lr, lr, asr #12 │ │ │ │ + rsbeq sl, lr, r2, lsl #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5318 <__bss_end__@@Base+0xfdafe9f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392100 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x0034f7fa │ │ │ │ - ldrhteq sp, [lr], #-250 @ 0xffffff06 │ │ │ │ - rsbeq sp, lr, r8, lsl #21 │ │ │ │ - rsbeq r8, r5, r6, lsl r7 │ │ │ │ + rsbseq sp, lr, sl, ror #31 │ │ │ │ + strhteq sp, [lr], #-168 @ 0xffffff58 │ │ │ │ + rsbeq r8, r5, r6, asr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5344 <__bss_end__@@Base+0xfdafea24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fc0ff8 │ │ │ │ andeq lr, r0, ip, ror #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5358 <__bss_end__@@Base+0xfdafea38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2140 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ef14 │ │ │ │ - rsbseq lr, lr, r2, ror r8 │ │ │ │ - rsbeq r7, r1, ip, asr r1 │ │ │ │ - rsbeq r7, r1, r4, ror r1 │ │ │ │ + rsbseq lr, lr, r2, lsr #17 │ │ │ │ + rsbeq r7, r1, ip, lsl #3 │ │ │ │ + rsbeq r7, r1, r4, lsr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5388 <__bss_end__@@Base+0xfdafea68> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2170 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eefc │ │ │ │ - rsbseq lr, lr, r6, lsl #21 │ │ │ │ - rsbeq r7, r1, ip, lsr #2 │ │ │ │ - rsbeq r7, r1, r4, asr #2 │ │ │ │ + ldrhteq lr, [lr], #-166 @ 0xffffff5a │ │ │ │ + rsbeq r7, r1, ip, asr r1 │ │ │ │ + rsbeq r7, r1, r4, ror r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede53b8 <__bss_end__@@Base+0xfdafea98> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3921a0 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 7, pc, cr4, cr10, {7} @ │ │ │ │ - rsbseq lr, lr, lr, lsr ip │ │ │ │ - strdeq r7, [r1], #-12 @ │ │ │ │ - rsbeq r7, r1, r6, lsl r1 │ │ │ │ + rsbseq lr, lr, lr, ror #24 │ │ │ │ + rsbeq r7, r1, ip, lsr #2 │ │ │ │ + rsbeq r7, r1, r6, asr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede53e4 <__bss_end__@@Base+0xfdafeac4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3921cc │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 6, pc, cr14, cr10, {7} @ │ │ │ │ - rsbseq pc, lr, r2, lsr #30 │ │ │ │ - ldrdeq r7, [r1], #-0 @ │ │ │ │ - rsbeq r7, r1, sl, ror #1 │ │ │ │ + rsbseq pc, lr, r2, asr pc @ │ │ │ │ + rsbeq r7, r1, r0, lsl #2 │ │ │ │ + rsbeq r7, r1, sl, lsl r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5410 <__bss_end__@@Base+0xfdafeaf0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3921f8 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 5, APSR_nzcv, cr8, cr10, {7} │ │ │ │ - @ instruction: 0x007f009a │ │ │ │ - rsbeq r7, r1, r4, lsr #1 │ │ │ │ - strhteq r7, [r1], #-14 │ │ │ │ + rsbseq r0, pc, sl, asr #1 │ │ │ │ + ldrdeq r7, [r1], #-4 @ │ │ │ │ + rsbeq r7, r1, lr, ror #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede543c <__bss_end__@@Base+0xfdafeb1c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392224 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 5, pc, cr2, cr10, {7} @ │ │ │ │ - rsbseq r0, pc, sl, lsr r5 @ │ │ │ │ - rsbeq r7, r1, r8, ror r0 │ │ │ │ - mlseq r1, r2, r0, r7 │ │ │ │ + rsbseq r0, pc, sl, ror #10 │ │ │ │ + rsbeq r7, r1, r8, lsr #1 │ │ │ │ + rsbeq r7, r1, r2, asr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5468 <__bss_end__@@Base+0xfdafeb48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392250 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 4, pc, cr12, cr10, {7} @ │ │ │ │ - rsbseq r0, pc, r2, lsr r9 @ │ │ │ │ - rsbeq r7, r1, ip, asr #32 │ │ │ │ - rsbeq r7, r1, r6, rrx │ │ │ │ + rsbseq r0, pc, r2, ror #18 │ │ │ │ + rsbeq r7, r1, ip, ror r0 │ │ │ │ + mlseq r1, r6, r0, r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5494 <__bss_end__@@Base+0xfdafeb74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39227c │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 3, APSR_nzcv, cr6, cr10, {7} │ │ │ │ - ldrhteq r0, [pc], #-166 │ │ │ │ - rsbeq r7, r1, r0, lsr #32 │ │ │ │ - rsbeq r7, r1, sl, lsr r0 │ │ │ │ + rsbseq r0, pc, r6, ror #21 │ │ │ │ + rsbeq r7, r1, r0, asr r0 │ │ │ │ + rsbeq r7, r1, sl, rrx │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede54c0 <__bss_end__@@Base+0xfdafeba0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3922a8 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 3, pc, cr0, cr10, {7} @ │ │ │ │ - rsbseq r1, pc, lr, lsr #32 │ │ │ │ - strdeq r6, [r1], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq r7, r1, lr │ │ │ │ + rsbseq r1, pc, lr, asr r0 @ │ │ │ │ + rsbeq r7, r1, r4, lsr #32 │ │ │ │ + rsbeq r7, r1, lr, lsr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede54ec <__bss_end__@@Base+0xfdafebcc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3922d4 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 2, pc, cr10, cr10, {7} @ │ │ │ │ - rsbseq r1, pc, lr, asr #8 │ │ │ │ - rsbeq r6, r1, r8, asr #31 │ │ │ │ - rsbeq r6, r1, r2, ror #31 │ │ │ │ + rsbseq r1, pc, lr, ror r4 @ │ │ │ │ + strdeq r6, [r1], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r7, r1, r2, lsl r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5518 <__bss_end__@@Base+0xfdafebf8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392300 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 1, APSR_nzcv, cr4, cr10, {7} │ │ │ │ - rsbseq r1, pc, r2, lsl #10 │ │ │ │ - mlseq r1, ip, pc, r6 @ │ │ │ │ - strhteq r6, [r1], #-246 @ 0xffffff0a │ │ │ │ + rsbseq r1, pc, r2, lsr r5 @ │ │ │ │ + rsbeq r6, r1, ip, asr #31 │ │ │ │ + rsbeq r6, r1, r6, ror #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5544 <__bss_end__@@Base+0xfdafec24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39232c │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mrc 7, 0, APSR_nzcv, cr14, cr10, {7} │ │ │ │ - rsbseq r1, pc, sl, lsl r7 @ │ │ │ │ - rsbeq r6, r1, r0, ror pc │ │ │ │ - rsbeq r6, r1, sl, lsl #31 │ │ │ │ + rsbseq r1, pc, sl, asr #14 │ │ │ │ + rsbeq r6, r1, r0, lsr #31 │ │ │ │ + strhteq r6, [r1], #-250 @ 0xffffff06 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5570 <__bss_end__@@Base+0xfdafec50> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392358 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 0, pc, cr8, cr10, {7} @ │ │ │ │ - rsbseq r1, pc, lr, lsl #30 │ │ │ │ - rsbeq r6, r1, r4, asr #30 │ │ │ │ - rsbeq r6, r1, lr, asr pc │ │ │ │ + rsbseq r1, pc, lr, lsr pc @ │ │ │ │ + rsbeq r6, r1, r4, ror pc │ │ │ │ + rsbeq r6, r1, lr, lsl #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede559c <__bss_end__@@Base+0xfdafec7c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392384 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r2, #1000]! @ 0x3e8 │ │ │ │ - rsbseq r2, pc, lr, ror #6 │ │ │ │ - rsbeq r6, r1, r8, lsl pc │ │ │ │ - rsbeq r6, r1, r2, lsr pc │ │ │ │ + @ instruction: 0x007f239e │ │ │ │ + rsbeq r6, r1, r8, asr #30 │ │ │ │ + rsbeq r6, r1, r2, ror #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede55c8 <__bss_end__@@Base+0xfdafeca8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3923b0 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [ip, #1000] @ 0x3e8 │ │ │ │ - rsbseq r2, pc, sl, ror #10 │ │ │ │ - rsbeq r6, r1, ip, ror #29 │ │ │ │ - rsbeq r6, r1, r6, lsl #30 │ │ │ │ + @ instruction: 0x007f259a │ │ │ │ + rsbeq r6, r1, ip, lsl pc │ │ │ │ + rsbeq r6, r1, r6, lsr pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede55f4 <__bss_end__@@Base+0xfdafecd4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3923dc │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r6, #1000] @ 0x3e8 │ │ │ │ - rsbseq r2, pc, sl, lsr #17 │ │ │ │ - rsbeq r6, r1, r0, asr #29 │ │ │ │ - ldrdeq r6, [r1], #-234 @ 0xffffff16 @ │ │ │ │ + ldrsbteq r2, [pc], #-138 │ │ │ │ + strdeq r6, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r6, r1, sl, lsl #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5620 <__bss_end__@@Base+0xfdafed00> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392408 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r0, #1000]! @ 0x3e8 │ │ │ │ - rsbseq r2, pc, r2, asr #30 │ │ │ │ - mlseq r1, r4, lr, r6 │ │ │ │ - rsbeq r6, r1, lr, lsr #29 │ │ │ │ + rsbseq r2, pc, r2, ror pc @ │ │ │ │ + rsbeq r6, r1, r4, asr #29 │ │ │ │ + ldrdeq r6, [r1], #-238 @ 0xffffff12 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede564c <__bss_end__@@Base+0xfdafed2c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2434 │ │ │ │ adcvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldc 7, cr15, [r8, #1000] @ 0x3e8 │ │ │ │ - rsbseq r2, pc, r8, lsr pc @ │ │ │ │ - rsbseq r7, r1, r2, lsr #15 │ │ │ │ - rsbseq r7, r1, r6, asr #17 │ │ │ │ + rsbseq r2, pc, r8, ror #30 │ │ │ │ + ldrsbteq r7, [r1], #-114 @ 0xffffff8e │ │ │ │ + ldrshteq r7, [r1], #-134 @ 0xffffff7a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede567c <__bss_end__@@Base+0xfdafed5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2464 │ │ │ │ stmdbmi r5, {r0, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33b44479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ed82 │ │ │ │ - rsbseq r3, pc, sl │ │ │ │ - rsbseq r7, r1, r0, lsr r9 │ │ │ │ - rsbseq r7, r1, r8, asr #18 │ │ │ │ + rsbseq r3, pc, sl, lsr r0 @ │ │ │ │ + rsbseq r7, r1, r0, ror #18 │ │ │ │ + rsbseq r7, r1, r8, ror r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede56ac <__bss_end__@@Base+0xfdafed8c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392494 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [sl, #-1000]! @ 0xfffffc18 │ │ │ │ - rsbseq r3, pc, r6, lsr #1 │ │ │ │ - rsbeq r6, r1, r8, lsl #28 │ │ │ │ - rsbeq r6, r1, r2, lsr #28 │ │ │ │ + ldrsbteq r3, [pc], #-6 │ │ │ │ + rsbeq r6, r1, r8, lsr lr │ │ │ │ + rsbeq r6, r1, r2, asr lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede56d8 <__bss_end__@@Base+0xfdafedb8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3924c0 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r4, #-1000] @ 0xfffffc18 │ │ │ │ - rsbseq r3, pc, lr, asr #5 │ │ │ │ - ldrdeq r6, [r1], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r1, r2, r6, lsr #11 │ │ │ │ + ldrshteq r3, [pc], #-46 │ │ │ │ + rsbeq r6, r1, ip, lsl #28 │ │ │ │ + ldrdeq r1, [r2], #-86 @ 0xffffffaa @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5704 <__bss_end__@@Base+0xfdafede4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d24ec │ │ │ │ andsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ ldc 7, cr15, [ip, #-1000]! @ 0xfffffc18 │ │ │ │ - rsbseq r3, pc, r0, lsr #5 │ │ │ │ - rsbseq r8, r1, r2, rrx │ │ │ │ - ldrhteq r8, [r1], #-6 │ │ │ │ + ldrsbteq r3, [pc], #-32 │ │ │ │ + @ instruction: 0x00718092 │ │ │ │ + rsbseq r8, r1, r6, ror #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5734 <__bss_end__@@Base+0xfdafee14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d251c │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ed26 │ │ │ │ - rsbseq r3, pc, r2, ror r2 @ │ │ │ │ - rsbeq r6, r1, r0, lsl #27 │ │ │ │ - mlseq r1, r8, sp, r6 │ │ │ │ + rsbseq r3, pc, r2, lsr #5 │ │ │ │ + strhteq r6, [r1], #-208 @ 0xffffff30 │ │ │ │ + rsbeq r6, r1, r8, asr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5764 <__bss_end__@@Base+0xfdafee44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d254c │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ed0e │ │ │ │ - rsbseq r3, pc, lr, ror #10 │ │ │ │ - rsbeq r6, r1, r0, asr sp │ │ │ │ - rsbeq r1, r2, r8, lsl r5 │ │ │ │ + @ instruction: 0x007f359e │ │ │ │ + rsbeq r6, r1, r0, lsl #27 │ │ │ │ + rsbeq r1, r2, r8, asr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5794 <__bss_end__@@Base+0xfdafee74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d257c │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ecf6 │ │ │ │ - rsbseq r3, pc, lr, lsr r5 @ │ │ │ │ - rsbseq r8, r1, r0, lsl #5 │ │ │ │ - rsbeq fp, sl, r8, asr #13 │ │ │ │ + rsbseq r3, pc, lr, ror #10 │ │ │ │ + ldrhteq r8, [r1], #-32 @ 0xffffffe0 │ │ │ │ + strdeq fp, [sl], #-104 @ 0xffffff98 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede57c4 <__bss_end__@@Base+0xfdafeea4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d25ac │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ecde │ │ │ │ - rsbseq r3, pc, r6, asr r7 @ │ │ │ │ - strdeq r6, [r1], #-192 @ 0xffffff40 @ │ │ │ │ - strhteq r1, [r2], #-72 @ 0xffffffb8 │ │ │ │ + rsbseq r3, pc, r6, lsl #15 │ │ │ │ + rsbeq r6, r1, r0, lsr #26 │ │ │ │ + rsbeq r1, r2, r8, ror #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede57f4 <__bss_end__@@Base+0xfdafeed4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d25dc │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ecc6 │ │ │ │ - rsbseq r3, pc, r6, lsr #14 │ │ │ │ - rsbeq r6, r1, r0, asr #25 │ │ │ │ - ldrdeq r6, [r1], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq r3, pc, r6, asr r7 @ │ │ │ │ + strdeq r6, [r1], #-192 @ 0xffffff40 @ │ │ │ │ + rsbeq r6, r1, r8, lsl #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5824 <__bss_end__@@Base+0xfdafef04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39260c │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [lr], #1000 @ 0x3e8 │ │ │ │ - rsbseq r3, pc, r2, lsr r8 @ │ │ │ │ - ldrshteq r8, [r1], #-116 @ 0xffffff8c │ │ │ │ - rsbseq r8, r1, r6, lsl #16 │ │ │ │ + rsbseq r3, pc, r2, ror #16 │ │ │ │ + rsbseq r8, r1, r4, lsr #16 │ │ │ │ + rsbseq r8, r1, r6, lsr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5850 <__bss_end__@@Base+0xfdafef30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392638 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r8], {250} @ 0xfa │ │ │ │ - rsbseq r3, pc, r2, asr r8 @ │ │ │ │ - rsbeq r6, r1, r4, ror #24 │ │ │ │ - rsbeq r6, r1, lr, ror ip │ │ │ │ + rsbseq r3, pc, r2, lsl #17 │ │ │ │ + mlseq r1, r4, ip, r6 │ │ │ │ + rsbeq r6, r1, lr, lsr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede587c <__bss_end__@@Base+0xfdafef5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392664 │ │ │ │ stmdbmi r4, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r2], {250} @ 0xfa │ │ │ │ - rsbseq r3, pc, lr, ror #16 │ │ │ │ - rsbeq r6, r1, r8, lsr ip │ │ │ │ - rsbeq r6, r1, r2, asr ip │ │ │ │ + @ instruction: 0x007f389e │ │ │ │ + rsbeq r6, r1, r8, ror #24 │ │ │ │ + rsbeq r6, r1, r2, lsl #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede58a8 <__bss_end__@@Base+0xfdafef88> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392690 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [ip], #-1000 @ 0xfffffc18 │ │ │ │ - ldrhteq r3, [pc], #-130 │ │ │ │ - rsbeq r6, r1, ip, lsl #24 │ │ │ │ - ldrdeq r1, [r2], #-54 @ 0xffffffca @ │ │ │ │ + rsbseq r3, pc, r2, ror #17 │ │ │ │ + rsbeq r6, r1, ip, lsr ip │ │ │ │ + rsbeq r1, r2, r6, lsl #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede58d4 <__bss_end__@@Base+0xfdafefb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d26bc │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ec56 │ │ │ │ - rsbseq r3, pc, sl, lsr #17 │ │ │ │ - rsbeq r6, r1, r0, ror #23 │ │ │ │ - rsbeq r1, r2, r8, lsr #7 │ │ │ │ + ldrsbteq r3, [pc], #-138 │ │ │ │ + rsbeq r6, r1, r0, lsl ip │ │ │ │ + ldrdeq r1, [r2], #-56 @ 0xffffffc8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5904 <__bss_end__@@Base+0xfdafefe4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d26ec │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ec3e │ │ │ │ - rsbseq r3, pc, sl, ror r8 @ │ │ │ │ - strhteq r6, [r1], #-176 @ 0xffffff50 │ │ │ │ - rsbeq r6, r1, r8, asr #23 │ │ │ │ + rsbseq r3, pc, sl, lsr #17 │ │ │ │ + rsbeq r6, r1, r0, ror #23 │ │ │ │ + strdeq r6, [r1], #-184 @ 0xffffff48 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5934 <__bss_end__@@Base+0xfdaff014> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d271c │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ec26 │ │ │ │ - rsbseq r3, pc, r6, asr r9 @ │ │ │ │ - rsbeq r6, r1, r0, lsl #23 │ │ │ │ - mlseq r1, r8, fp, r6 │ │ │ │ + rsbseq r3, pc, r6, lsl #19 │ │ │ │ + strhteq r6, [r1], #-176 @ 0xffffff50 │ │ │ │ + rsbeq r6, r1, r8, asr #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5964 <__bss_end__@@Base+0xfdaff044> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39274c │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [lr], {250} @ 0xfa │ │ │ │ - rsbseq r3, pc, sl, asr #19 │ │ │ │ - rsbeq r6, r1, r0, asr fp │ │ │ │ - rsbeq r1, r2, sl, lsl r3 │ │ │ │ + ldrshteq r3, [pc], #-154 │ │ │ │ + rsbeq r6, r1, r0, lsl #23 │ │ │ │ + rsbeq r1, r2, sl, asr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5990 <__bss_end__@@Base+0xfdaff070> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2778 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ebf8 │ │ │ │ - @ instruction: 0x007f399e │ │ │ │ - rsbeq r6, r1, r4, lsr #22 │ │ │ │ - rsbeq r6, r1, ip, lsr fp │ │ │ │ + rsbseq r3, pc, lr, asr #19 │ │ │ │ + rsbeq r6, r1, r4, asr fp │ │ │ │ + rsbeq r6, r1, ip, ror #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede59c0 <__bss_end__@@Base+0xfdaff0a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d27a8 │ │ │ │ adcscc pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ bl ffa4c7c4 <__bss_end__@@Base+0xfe765ea4> │ │ │ │ - rsbseq r3, pc, ip, ror #20 │ │ │ │ - rsbseq r8, r1, lr, ror #29 │ │ │ │ - rsbseq r8, r1, r6, lsl #30 │ │ │ │ + @ instruction: 0x007f3a9c │ │ │ │ + rsbseq r8, r1, lr, lsl pc │ │ │ │ + rsbseq r8, r1, r6, lsr pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede59f0 <__bss_end__@@Base+0xfdaff0d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d27d8 │ │ │ │ sbccc pc, r6, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ bl ff44c7f4 <__bss_end__@@Base+0xfe165ed4> │ │ │ │ - rsbseq r3, pc, ip, lsr sl @ │ │ │ │ - ldrhteq r8, [r1], #-238 @ 0xffffff12 │ │ │ │ - rsbseq r8, r1, sl, lsl #30 │ │ │ │ + rsbseq r3, pc, ip, ror #20 │ │ │ │ + rsbseq r8, r1, lr, ror #29 │ │ │ │ + rsbseq r8, r1, sl, lsr pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5a20 <__bss_end__@@Base+0xfdaff100> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392808 │ │ │ │ stmdbmi r4, {r0, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl feecc820 <__bss_end__@@Base+0xfdbe5f00> │ │ │ │ - rsbseq r3, pc, r2, ror ip @ │ │ │ │ - rsbseq r9, r1, r8, asr #13 │ │ │ │ - rsbseq r9, r1, r2, ror #13 │ │ │ │ + rsbseq r3, pc, r2, lsr #25 │ │ │ │ + ldrshteq r9, [r1], #-104 @ 0xffffff98 │ │ │ │ + rsbseq r9, r1, r2, lsl r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5a4c <__bss_end__@@Base+0xfdaff12c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2834 │ │ │ │ stmdbmi r5, {r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eb9a │ │ │ │ - rsbseq r3, pc, r6, asr #24 │ │ │ │ - @ instruction: 0x0071969c │ │ │ │ - ldrhteq r9, [r1], #-100 @ 0xffffff9c │ │ │ │ + rsbseq r3, pc, r6, ror ip @ │ │ │ │ + rsbseq r9, r1, ip, asr #13 │ │ │ │ + rsbseq r9, r1, r4, ror #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5a7c <__bss_end__@@Base+0xfdaff15c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2864 │ │ │ │ stmdbmi r5, {r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eb82 │ │ │ │ - rsbseq r3, pc, r6, lsl ip @ │ │ │ │ - rsbseq r9, r1, ip, ror #12 │ │ │ │ - @ instruction: 0x00719698 │ │ │ │ + rsbseq r3, pc, r6, asr #24 │ │ │ │ + @ instruction: 0x0071969c │ │ │ │ + rsbseq r9, r1, r8, asr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5aac <__bss_end__@@Base+0xfdaff18c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2894 │ │ │ │ stmdbmi r5, {r0, r1, r3, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #1145 @ 0x479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eb6a │ │ │ │ - rsbseq r3, pc, r6, ror #23 │ │ │ │ - rsbseq r9, r1, ip, lsr r6 │ │ │ │ - rsbseq r9, r1, r8, ror #12 │ │ │ │ + rsbseq r3, pc, r6, lsl ip @ │ │ │ │ + rsbseq r9, r1, ip, ror #12 │ │ │ │ + @ instruction: 0x00719698 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5adc <__bss_end__@@Base+0xfdaff1bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d28c4 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eb52 │ │ │ │ - rsbseq r4, pc, lr, lsl #1 │ │ │ │ - ldrdeq r6, [r1], #-152 @ 0xffffff68 @ │ │ │ │ - strdeq r6, [r1], #-144 @ 0xffffff70 @ │ │ │ │ + ldrhteq r4, [pc], #-14 │ │ │ │ + rsbeq r6, r1, r8, lsl #20 │ │ │ │ + rsbeq r6, r1, r0, lsr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5b0c <__bss_end__@@Base+0xfdaff1ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d28f4 │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eb3a │ │ │ │ - ldrshteq r4, [pc], #-2 │ │ │ │ - rsbeq r6, r1, r8, lsr #19 │ │ │ │ - rsbeq r1, r2, r0, ror r1 │ │ │ │ + rsbseq r4, pc, r2, lsr #2 │ │ │ │ + ldrdeq r6, [r1], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r1, r2, r0, lsr #3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5b3c <__bss_end__@@Base+0xfdaff21c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392924 │ │ │ │ stmdbmi r4, {r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl b4c93c │ │ │ │ - rsbseq r4, pc, r2, ror r2 @ │ │ │ │ - rsbeq r6, r1, r8, ror r9 │ │ │ │ - rsbeq r1, r2, r2, asr #2 │ │ │ │ + rsbseq r4, pc, r2, lsr #5 │ │ │ │ + rsbeq r6, r1, r8, lsr #19 │ │ │ │ + rsbeq r1, r2, r2, ror r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5b68 <__bss_end__@@Base+0xfdaff248> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2950 │ │ │ │ stmdbmi r5, {r0, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eb0c │ │ │ │ - rsbseq r4, pc, r6, asr #4 │ │ │ │ - rsbeq r6, r1, ip, asr #18 │ │ │ │ - rsbeq r6, r1, r4, ror #18 │ │ │ │ + rsbseq r4, pc, r6, ror r2 @ │ │ │ │ + rsbeq r6, r1, ip, ror r9 │ │ │ │ + mlseq r1, r4, r9, r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5b98 <__bss_end__@@Base+0xfdaff278> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2980 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eaf4 │ │ │ │ - ldrshteq r4, [pc], #-98 │ │ │ │ - strdeq sp, [r1], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq sp, r1, ip, lsl #24 │ │ │ │ + rsbseq r4, pc, r2, lsr #14 │ │ │ │ + rsbeq sp, r1, r8, lsr #24 │ │ │ │ + rsbeq sp, r1, ip, lsr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5bc8 <__bss_end__@@Base+0xfdaff2a8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3929b0 │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ff9cc9c8 <__bss_end__@@Base+0xfe6e60a8> │ │ │ │ - ldrhteq r4, [pc], #-126 │ │ │ │ - rsbeq ip, r2, r4, lsr #5 │ │ │ │ - strhteq ip, [r2], #-42 @ 0xffffffd6 │ │ │ │ + rsbseq r4, pc, lr, ror #15 │ │ │ │ + ldrdeq ip, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq ip, r2, sl, ror #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5bf4 <__bss_end__@@Base+0xfdaff2d4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d29dc │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eac6 │ │ │ │ - @ instruction: 0x007f4792 │ │ │ │ - rsbeq ip, r2, r8, ror r2 │ │ │ │ - rsbeq ip, r2, r8, asr #5 │ │ │ │ + rsbseq r4, pc, r2, asr #15 │ │ │ │ + rsbeq ip, r2, r8, lsr #5 │ │ │ │ + strdeq ip, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5c24 <__bss_end__@@Base+0xfdaff304> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2a0c │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000eaae │ │ │ │ - rsbseq r4, pc, r2, ror #14 │ │ │ │ - rsbeq ip, r2, r8, asr #4 │ │ │ │ - mlseq r2, r8, r2, ip │ │ │ │ + @ instruction: 0x007f4792 │ │ │ │ + rsbeq ip, r2, r8, ror r2 │ │ │ │ + rsbeq ip, r2, r8, asr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5c54 <__bss_end__@@Base+0xfdaff334> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392a3c │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b fe84ca54 <__bss_end__@@Base+0xfd566134> │ │ │ │ - @ instruction: 0x007f4792 │ │ │ │ - rsbeq ip, r2, r8, lsl r2 │ │ │ │ - rsbeq ip, r2, sl, ror #4 │ │ │ │ + rsbseq r4, pc, r2, asr #15 │ │ │ │ + rsbeq ip, r2, r8, asr #4 │ │ │ │ + mlseq r2, sl, r2, ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5c80 <__bss_end__@@Base+0xfdaff360> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2a68 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ea80 │ │ │ │ - rsbseq r4, pc, r6, ror #14 │ │ │ │ - rsbeq ip, r2, ip, ror #3 │ │ │ │ - rsbeq ip, r2, ip, lsr r2 │ │ │ │ + @ instruction: 0x007f4796 │ │ │ │ + rsbeq ip, r2, ip, lsl r2 │ │ │ │ + rsbeq ip, r2, ip, ror #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5cb0 <__bss_end__@@Base+0xfdaff390> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2a98 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ea68 │ │ │ │ - rsbseq r4, pc, r6, lsr r7 @ │ │ │ │ - strhteq ip, [r2], #-28 @ 0xffffffe4 │ │ │ │ - rsbeq ip, r2, ip, lsl #4 │ │ │ │ + rsbseq r4, pc, r6, ror #14 │ │ │ │ + rsbeq ip, r2, ip, ror #3 │ │ │ │ + rsbeq ip, r2, ip, lsr r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5ce0 <__bss_end__@@Base+0xfdaff3c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2ac8 │ │ │ │ rscne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000ea50 │ │ │ │ - rsbseq r4, pc, r0, asr #28 │ │ │ │ - rsbseq fp, r1, r2, ror r7 │ │ │ │ - rsbseq fp, r1, r0, asr #15 │ │ │ │ + rsbseq r4, pc, r0, ror lr @ │ │ │ │ + rsbseq fp, r1, r2, lsr #15 │ │ │ │ + ldrshteq fp, [r1], #-112 @ 0xffffff90 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5d10 <__bss_end__@@Base+0xfdaff3f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2af8 │ │ │ │ sbcsvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ b 104cb14 │ │ │ │ - rsbseq r5, pc, ip, lsr #1 │ │ │ │ - rsbseq fp, r1, lr, asr #30 │ │ │ │ - rsbeq sp, r9, sl, ror #13 │ │ │ │ + ldrsbteq r5, [pc], #-12 │ │ │ │ + rsbseq fp, r1, lr, ror pc │ │ │ │ + rsbeq sp, r9, sl, lsl r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5d40 <__bss_end__@@Base+0xfdaff420> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2b28 │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ - b a4cb44 │ │ │ │ - rsbseq r5, pc, ip, ror r0 @ │ │ │ │ - rsbseq fp, r1, lr, lsl pc │ │ │ │ - strhteq sp, [r9], #-106 @ 0xffffff96 │ │ │ │ + b a4cb44 │ │ │ │ + rsbseq r5, pc, ip, lsr #1 │ │ │ │ + rsbseq fp, r1, lr, asr #30 │ │ │ │ + rsbeq sp, r9, sl, ror #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5d70 <__bss_end__@@Base+0xfdaff450> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2b58 │ │ │ │ rsbscs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ b 44cb74 │ │ │ │ - rsbseq r5, pc, ip, asr #32 │ │ │ │ - rsbseq fp, r1, lr, ror #29 │ │ │ │ - rsbseq fp, r1, r6, lsr pc │ │ │ │ + rsbseq r5, pc, ip, ror r0 @ │ │ │ │ + rsbseq fp, r1, lr, lsl pc │ │ │ │ + rsbseq fp, r1, r6, ror #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5da0 <__bss_end__@@Base+0xfdaff480> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 392b88 │ │ │ │ stmdbmi r4, {r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmib r0!, {r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbseq r5, pc, r6, lsl #5 │ │ │ │ - rsbseq ip, r1, r8, asr #8 │ │ │ │ - rsbseq ip, r1, r2, ror #8 │ │ │ │ + ldrhteq r5, [pc], #-38 │ │ │ │ + rsbseq ip, r1, r8, ror r4 │ │ │ │ + @ instruction: 0x0071c492 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fede5dcc <__bss_end__@@Base+0xfdaff4ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3d2bb4 │ │ │ │ stmdbmi r5, {r1, r4, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fa4478 │ │ │ │ svclt 0x0000e9da │ │ │ │ - rsbseq r8, pc, lr, lsr fp @ │ │ │ │ - rsbseq sp, r1, r8, lsl #18 │ │ │ │ - rsbseq sp, r1, r0, lsr #18 │ │ │ │ + rsbseq r8, pc, lr, ror #22 │ │ │ │ + rsbseq sp, r1, r8, lsr r9 │ │ │ │ + rsbseq sp, r1, r0, asr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b519 │ │ │ │ + svclt 0x0000b531 │ │ │ │ andeq r3, r0, r5, lsr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b511 │ │ │ │ + svclt 0x0000b529 │ │ │ │ andeq r0, r3, sp, lsl #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b509 │ │ │ │ + svclt 0x0000b521 │ │ │ │ andeq r4, r3, r1, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b501 │ │ │ │ + svclt 0x0000b519 │ │ │ │ andeq r4, r3, r5, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4f9 │ │ │ │ + svclt 0x0000b511 │ │ │ │ andeq r4, r3, r1, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4f1 │ │ │ │ + svclt 0x0000b509 │ │ │ │ andeq r8, r3, sp, lsr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4e9 │ │ │ │ + svclt 0x0000b501 │ │ │ │ andeq sp, r3, r5, lsl #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4e1 │ │ │ │ + svclt 0x0000b4f9 │ │ │ │ andeq sp, r3, r1, lsl #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4d9 │ │ │ │ + svclt 0x0000b4f1 │ │ │ │ andeq pc, r3, r1, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4d1 │ │ │ │ + svclt 0x0000b4e9 │ │ │ │ strdeq r0, [r4], -r9 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4c9 │ │ │ │ + svclt 0x0000b4e1 │ │ │ │ andeq r2, r4, r9, asr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b4c1 │ │ │ │ + svclt 0x0000b4d9 │ │ │ │ andeq r8, r5, r5, lsr lr │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fede5ebc <__bss_end__@@Base+0xfdaff59c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [pc], #-864 @ 28e964 │ │ │ │ bmi e7aee0 │ │ │ │ ldrbtmi r2, [ip], #-7 │ │ │ │ @@ -3442,2139 +3442,2139 @@ │ │ │ │ blx 64b12a │ │ │ │ blx feb5313e <__bss_end__@@Base+0xfd86c81e> │ │ │ │ adcmi r3, r3, #14, 28 @ 0xe0 │ │ │ │ @ instruction: 0xf1714471 │ │ │ │ svclt 0x00280100 │ │ │ │ bicvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf8cc1ad3 │ │ │ │ - blmi 75ad90 │ │ │ │ + blmi 75ad90 │ │ │ │ b 1310e8c <__bss_end__@@Base+0x2a56c> │ │ │ │ ldrbtmi r7, [fp], #-704 @ 0xfffffd40 │ │ │ │ - bmi 6e6eb4 │ │ │ │ + bmi 6e6eb4 │ │ │ │ ldrbtmi r4, [sl], #-2829 @ 0xfffff4f3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, lr, lsl #2 │ │ │ │ mrscs r2, (UNDEF: 0) │ │ │ │ movwcs r2, #512 @ 0x200 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ stmdami r9, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf1eb4478 │ │ │ │ - andcs pc, r1, r3, lsr #15 │ │ │ │ + @ instruction: 0x2001f7bb │ │ │ │ stmdb r0, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ stmdb r4!, {r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ ldrsbteq r9, [r3], #238 @ 0xee │ │ │ │ muleq r0, r8, r9 │ │ │ │ @ instruction: 0x010306bc │ │ │ │ tsteq r3, lr, ror r6 │ │ │ │ rscseq r9, r3, sl, asr lr │ │ │ │ - rsbeq lr, r1, r0, ror #23 │ │ │ │ + rsbeq lr, r1, r0, lsl ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b447 │ │ │ │ + svclt 0x0000b45f │ │ │ │ andeq r6, r6, r5, ror #17 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b43f │ │ │ │ + svclt 0x0000b457 │ │ │ │ @ instruction: 0x0006d8b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b437 │ │ │ │ + svclt 0x0000b44f │ │ │ │ andeq r1, r7, sp, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b42f │ │ │ │ + svclt 0x0000b447 │ │ │ │ andeq r1, r7, r9, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b427 │ │ │ │ + svclt 0x0000b43f │ │ │ │ andeq r2, r7, r1, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b41f │ │ │ │ + svclt 0x0000b437 │ │ │ │ muleq r7, sp, lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b417 │ │ │ │ + svclt 0x0000b42f │ │ │ │ andeq r8, r7, r5, asr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b40f │ │ │ │ + svclt 0x0000b427 │ │ │ │ muleq r7, r5, lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b407 │ │ │ │ + svclt 0x0000b41f │ │ │ │ andeq r9, r7, r5, ror #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3ff │ │ │ │ + svclt 0x0000b417 │ │ │ │ muleq r7, sp, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3f7 │ │ │ │ + svclt 0x0000b40f │ │ │ │ @ instruction: 0x0007abb5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3ef │ │ │ │ + svclt 0x0000b407 │ │ │ │ andeq ip, r7, sp, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3e7 │ │ │ │ + svclt 0x0000b3ff │ │ │ │ strheq sp, [r7], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3df │ │ │ │ + svclt 0x0000b3f7 │ │ │ │ muleq r7, sp, pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3d7 │ │ │ │ + svclt 0x0000b3ef │ │ │ │ andeq r0, r8, r1, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3cf │ │ │ │ + svclt 0x0000b3e7 │ │ │ │ andeq r0, r8, r5, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3c7 │ │ │ │ + svclt 0x0000b3df │ │ │ │ andeq r2, r8, r1, lsr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3bf │ │ │ │ + svclt 0x0000b3d7 │ │ │ │ ldrdeq r2, [r8], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3b7 │ │ │ │ + svclt 0x0000b3cf │ │ │ │ andeq r4, r8, r1, lsl #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3af │ │ │ │ + svclt 0x0000b3c7 │ │ │ │ andeq r5, r8, r1, lsl sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b3a7 │ │ │ │ + svclt 0x0000b3bf │ │ │ │ andeq r7, r8, r5, lsr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b39f │ │ │ │ + svclt 0x0000b3b7 │ │ │ │ andeq r9, r8, r5, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b397 │ │ │ │ + svclt 0x0000b3af │ │ │ │ andeq fp, r8, sp, ror #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b38f │ │ │ │ + svclt 0x0000b3a7 │ │ │ │ andeq ip, r8, r5, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b387 │ │ │ │ + svclt 0x0000b39f │ │ │ │ strdeq ip, [r8], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b37f │ │ │ │ + svclt 0x0000b397 │ │ │ │ andeq sp, r8, r1, ror #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b377 │ │ │ │ + svclt 0x0000b38f │ │ │ │ andeq lr, r8, r5, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b36f │ │ │ │ + svclt 0x0000b387 │ │ │ │ muleq r8, r1, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b367 │ │ │ │ + svclt 0x0000b37f │ │ │ │ strdeq r0, [r9], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b35f │ │ │ │ + svclt 0x0000b377 │ │ │ │ andeq r0, r9, r9, lsr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b357 │ │ │ │ + svclt 0x0000b36f │ │ │ │ andeq r1, r9, r5, lsl #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b34f │ │ │ │ + svclt 0x0000b367 │ │ │ │ andeq r1, r9, r5, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b347 │ │ │ │ + svclt 0x0000b35f │ │ │ │ andeq r1, r9, r9, ror sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b33f │ │ │ │ + svclt 0x0000b357 │ │ │ │ andeq r2, r9, r9, asr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b337 │ │ │ │ + svclt 0x0000b34f │ │ │ │ andeq r2, r9, sp, lsr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b32f │ │ │ │ + svclt 0x0000b347 │ │ │ │ andeq r2, r9, r5, lsl #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b327 │ │ │ │ + svclt 0x0000b33f │ │ │ │ strdeq r3, [r9], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b31f │ │ │ │ + svclt 0x0000b337 │ │ │ │ andeq r4, r9, r1, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b317 │ │ │ │ + svclt 0x0000b32f │ │ │ │ andeq r4, r9, r5, asr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b30f │ │ │ │ + svclt 0x0000b327 │ │ │ │ andeq r5, r9, sp, lsr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b307 │ │ │ │ + svclt 0x0000b31f │ │ │ │ andeq r6, r9, r5, lsl #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2ff │ │ │ │ + svclt 0x0000b317 │ │ │ │ @ instruction: 0x000966b1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2f7 │ │ │ │ + svclt 0x0000b30f │ │ │ │ andeq r6, r9, r5, lsr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2ef │ │ │ │ + svclt 0x0000b307 │ │ │ │ andeq r6, r9, r9, lsl #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2e7 │ │ │ │ + svclt 0x0000b2ff │ │ │ │ andeq r7, r9, sp, lsr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2df │ │ │ │ + svclt 0x0000b2f7 │ │ │ │ andeq r8, r9, r9, ror #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2d7 │ │ │ │ + svclt 0x0000b2ef │ │ │ │ muleq r9, r5, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2cf │ │ │ │ + svclt 0x0000b2e7 │ │ │ │ andeq r9, r9, r5, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2c7 │ │ │ │ + svclt 0x0000b2df │ │ │ │ strdeq r9, [r9], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2bf │ │ │ │ + svclt 0x0000b2d7 │ │ │ │ andeq pc, r9, r9, asr r7 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2b7 │ │ │ │ + svclt 0x0000b2cf │ │ │ │ andeq r2, sl, r1, asr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2af │ │ │ │ + svclt 0x0000b2c7 │ │ │ │ andeq r2, sl, r9, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b2a7 │ │ │ │ + svclt 0x0000b2bf │ │ │ │ andeq r6, sl, r5, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b29f │ │ │ │ + svclt 0x0000b2b7 │ │ │ │ andeq r6, sl, r1, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b297 │ │ │ │ + svclt 0x0000b2af │ │ │ │ andeq r7, sl, sp, lsl #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b28f │ │ │ │ + svclt 0x0000b2a7 │ │ │ │ andeq r7, sl, sp, asr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b287 │ │ │ │ + svclt 0x0000b29f │ │ │ │ andeq r7, sl, r5, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b27f │ │ │ │ + svclt 0x0000b297 │ │ │ │ andeq r8, sl, r9, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b277 │ │ │ │ + svclt 0x0000b28f │ │ │ │ muleq sl, r1, r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b26f │ │ │ │ + svclt 0x0000b287 │ │ │ │ andeq lr, sl, r1, ror #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b267 │ │ │ │ + svclt 0x0000b27f │ │ │ │ andeq r0, fp, r1, lsl #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b25f │ │ │ │ + svclt 0x0000b277 │ │ │ │ andeq r0, fp, sp, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b257 │ │ │ │ + svclt 0x0000b26f │ │ │ │ andeq r1, fp, r5, ror #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b24f │ │ │ │ + svclt 0x0000b267 │ │ │ │ andeq r6, fp, r9, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b247 │ │ │ │ + svclt 0x0000b25f │ │ │ │ andeq pc, ip, r5, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b23f │ │ │ │ + svclt 0x0000b257 │ │ │ │ andeq pc, ip, r9, asr sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b237 │ │ │ │ + svclt 0x0000b24f │ │ │ │ andeq r0, sp, sp, asr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b22f │ │ │ │ + svclt 0x0000b247 │ │ │ │ andeq r0, sp, r9, lsl sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b227 │ │ │ │ + svclt 0x0000b23f │ │ │ │ @ instruction: 0x000d13b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b21f │ │ │ │ + svclt 0x0000b237 │ │ │ │ andeq r1, sp, r1, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b217 │ │ │ │ + svclt 0x0000b22f │ │ │ │ andeq r2, sp, r1, ror sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b20f │ │ │ │ + svclt 0x0000b227 │ │ │ │ andeq r6, sp, sp, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b207 │ │ │ │ + svclt 0x0000b21f │ │ │ │ andeq sl, sp, r1, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1ff │ │ │ │ + svclt 0x0000b217 │ │ │ │ andeq fp, sp, r5, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1f7 │ │ │ │ + svclt 0x0000b20f │ │ │ │ andeq pc, sp, sp, lsl #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1ef │ │ │ │ + svclt 0x0000b207 │ │ │ │ andeq pc, sp, r5, lsr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1e7 │ │ │ │ + svclt 0x0000b1ff │ │ │ │ andeq r3, lr, r5, asr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1df │ │ │ │ + svclt 0x0000b1f7 │ │ │ │ ldrdeq r4, [lr], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1d7 │ │ │ │ + svclt 0x0000b1ef │ │ │ │ andeq r7, lr, r5, lsr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1cf │ │ │ │ + svclt 0x0000b1e7 │ │ │ │ andeq r8, lr, sp, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1c7 │ │ │ │ + svclt 0x0000b1df │ │ │ │ andeq r8, lr, r5, lsr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1bf │ │ │ │ + svclt 0x0000b1d7 │ │ │ │ andeq r8, lr, r9, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1b7 │ │ │ │ + svclt 0x0000b1cf │ │ │ │ andeq r9, lr, r9, ror r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1af │ │ │ │ + svclt 0x0000b1c7 │ │ │ │ andeq r9, lr, r1, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b1a7 │ │ │ │ + svclt 0x0000b1bf │ │ │ │ ldrdeq sl, [lr], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b19f │ │ │ │ + svclt 0x0000b1b7 │ │ │ │ strdeq sl, [lr], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b197 │ │ │ │ + svclt 0x0000b1af │ │ │ │ andeq fp, lr, r5, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b18f │ │ │ │ + svclt 0x0000b1a7 │ │ │ │ andeq ip, lr, sp, lsl #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b187 │ │ │ │ + svclt 0x0000b19f │ │ │ │ andeq ip, lr, r9, asr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b17f │ │ │ │ + svclt 0x0000b197 │ │ │ │ andeq sp, lr, sp, ror r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b177 │ │ │ │ + svclt 0x0000b18f │ │ │ │ strdeq sp, [lr], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b16f │ │ │ │ + svclt 0x0000b187 │ │ │ │ ldrdeq lr, [lr], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b167 │ │ │ │ + svclt 0x0000b17f │ │ │ │ andeq lr, lr, r5, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b15f │ │ │ │ + svclt 0x0000b177 │ │ │ │ andeq r0, pc, r5, ror #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b157 │ │ │ │ + svclt 0x0000b16f │ │ │ │ ldrdeq r1, [pc], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b14f │ │ │ │ + svclt 0x0000b167 │ │ │ │ andeq r1, pc, sp, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b147 │ │ │ │ + svclt 0x0000b15f │ │ │ │ andeq r4, pc, r1, lsr lr @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b13f │ │ │ │ + svclt 0x0000b157 │ │ │ │ andeq r5, pc, sp, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b137 │ │ │ │ + svclt 0x0000b14f │ │ │ │ strdeq r5, [pc], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b12f │ │ │ │ + svclt 0x0000b147 │ │ │ │ @ instruction: 0x000f61b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b127 │ │ │ │ + svclt 0x0000b13f │ │ │ │ andeq r6, pc, sp, ror sl @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b11f │ │ │ │ + svclt 0x0000b137 │ │ │ │ andeq r6, pc, r5, asr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b117 │ │ │ │ + svclt 0x0000b12f │ │ │ │ andeq r8, pc, sp, asr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b10f │ │ │ │ + svclt 0x0000b127 │ │ │ │ andeq r8, pc, r5, lsr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b107 │ │ │ │ + svclt 0x0000b11f │ │ │ │ strdeq r8, [pc], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0ff │ │ │ │ + svclt 0x0000b117 │ │ │ │ andeq r9, pc, r1, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0f7 │ │ │ │ + svclt 0x0000b10f │ │ │ │ andeq r9, pc, r9, ror sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0ef │ │ │ │ + svclt 0x0000b107 │ │ │ │ andeq ip, pc, sp, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0e7 │ │ │ │ + svclt 0x0000b0ff │ │ │ │ andseq r0, r0, r1, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0df │ │ │ │ + svclt 0x0000b0f7 │ │ │ │ @ instruction: 0x001005fd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0d7 │ │ │ │ + svclt 0x0000b0ef │ │ │ │ @ instruction: 0x001007bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0cf │ │ │ │ + svclt 0x0000b0e7 │ │ │ │ andseq r0, r0, r5, lsr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0c7 │ │ │ │ + svclt 0x0000b0df │ │ │ │ andseq r0, r0, r9, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0bf │ │ │ │ + svclt 0x0000b0d7 │ │ │ │ @ instruction: 0x00106df1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0b7 │ │ │ │ + svclt 0x0000b0cf │ │ │ │ andseq r7, r0, r5, lsr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0af │ │ │ │ + svclt 0x0000b0c7 │ │ │ │ andseq r8, r0, r5, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b0a7 │ │ │ │ + svclt 0x0000b0bf │ │ │ │ andseq sl, r0, r1, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b09f │ │ │ │ + svclt 0x0000b0b7 │ │ │ │ andseq sl, r0, r5, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b097 │ │ │ │ + svclt 0x0000b0af │ │ │ │ andseq fp, r0, r5, lsr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b08f │ │ │ │ + svclt 0x0000b0a7 │ │ │ │ andseq fp, r0, r9, asr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b087 │ │ │ │ + svclt 0x0000b09f │ │ │ │ andseq ip, r0, r9, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b07f │ │ │ │ + svclt 0x0000b097 │ │ │ │ andseq ip, r0, r5, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b077 │ │ │ │ + svclt 0x0000b08f │ │ │ │ andseq pc, r0, r9, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b06f │ │ │ │ + svclt 0x0000b087 │ │ │ │ andseq r0, r1, r5, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b067 │ │ │ │ + svclt 0x0000b07f │ │ │ │ andseq r0, r1, r1, lsl #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b05f │ │ │ │ + svclt 0x0000b077 │ │ │ │ @ instruction: 0x001117f9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b057 │ │ │ │ + svclt 0x0000b06f │ │ │ │ andseq r1, r1, r1, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b04f │ │ │ │ + svclt 0x0000b067 │ │ │ │ andseq r3, r1, r5, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b047 │ │ │ │ + svclt 0x0000b05f │ │ │ │ andseq r9, r1, sp, rrx │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b03f │ │ │ │ + svclt 0x0000b057 │ │ │ │ @ instruction: 0x001195bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b037 │ │ │ │ + svclt 0x0000b04f │ │ │ │ @ instruction: 0x0011a4b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b02f │ │ │ │ + svclt 0x0000b047 │ │ │ │ andseq ip, r1, r5, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b027 │ │ │ │ + svclt 0x0000b03f │ │ │ │ andseq ip, r1, r9, lsl r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b01f │ │ │ │ + svclt 0x0000b037 │ │ │ │ @ instruction: 0x0011c8bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b017 │ │ │ │ + svclt 0x0000b02f │ │ │ │ andseq sp, r1, r9, ror #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b00f │ │ │ │ + svclt 0x0000b027 │ │ │ │ andseq sp, r1, r9, lsr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e74478 │ │ │ │ - svclt 0x0000b007 │ │ │ │ + svclt 0x0000b01f │ │ │ │ andseq sp, r1, r5, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7ff │ │ │ │ + @ instruction: 0xf1e74478 │ │ │ │ + svclt 0x0000b017 │ │ │ │ andseq lr, r1, sp, lsr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7f7 │ │ │ │ + @ instruction: 0xf1e74478 │ │ │ │ + svclt 0x0000b00f │ │ │ │ andseq lr, r1, r5, asr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7ef │ │ │ │ + @ instruction: 0xf1e74478 │ │ │ │ + svclt 0x0000b007 │ │ │ │ andseq pc, r1, sp, ror #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7e7 │ │ │ │ + svclt 0x0000b7ff │ │ │ │ andseq pc, r1, r5, lsr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7df │ │ │ │ + svclt 0x0000b7f7 │ │ │ │ @ instruction: 0x0011fabd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7d7 │ │ │ │ + svclt 0x0000b7ef │ │ │ │ andseq pc, r1, sp, lsl lr @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7cf │ │ │ │ + svclt 0x0000b7e7 │ │ │ │ @ instruction: 0x001207bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7c7 │ │ │ │ + svclt 0x0000b7df │ │ │ │ mulseq r2, r5, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7bf │ │ │ │ + svclt 0x0000b7d7 │ │ │ │ andseq r2, r2, r1, asr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7b7 │ │ │ │ + svclt 0x0000b7cf │ │ │ │ @ instruction: 0x001227d5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7af │ │ │ │ + svclt 0x0000b7c7 │ │ │ │ andseq r3, r2, r1, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b7a7 │ │ │ │ + svclt 0x0000b7bf │ │ │ │ andseq r6, r2, r5, asr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b79f │ │ │ │ + svclt 0x0000b7b7 │ │ │ │ mulseq r2, sp, r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b797 │ │ │ │ + svclt 0x0000b7af │ │ │ │ andseq r7, r2, r1, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b78f │ │ │ │ + svclt 0x0000b7a7 │ │ │ │ andseq r7, r2, r9, lsr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b787 │ │ │ │ + svclt 0x0000b79f │ │ │ │ @ instruction: 0x00127eb5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b77f │ │ │ │ + svclt 0x0000b797 │ │ │ │ @ instruction: 0x001283bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b777 │ │ │ │ + svclt 0x0000b78f │ │ │ │ andseq r8, r2, sp, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b76f │ │ │ │ + svclt 0x0000b787 │ │ │ │ @ instruction: 0x001289b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b767 │ │ │ │ + svclt 0x0000b77f │ │ │ │ andseq r8, r2, r9, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b75f │ │ │ │ + svclt 0x0000b777 │ │ │ │ andseq r8, r2, r9, lsl pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b757 │ │ │ │ + svclt 0x0000b76f │ │ │ │ andseq r9, r2, r1, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b74f │ │ │ │ + svclt 0x0000b767 │ │ │ │ andseq sl, r2, r5, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b747 │ │ │ │ + svclt 0x0000b75f │ │ │ │ andseq fp, r2, sp, asr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b73f │ │ │ │ + svclt 0x0000b757 │ │ │ │ andseq fp, r2, r5, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b737 │ │ │ │ + svclt 0x0000b74f │ │ │ │ mulseq r2, sp, lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b72f │ │ │ │ + svclt 0x0000b747 │ │ │ │ andseq ip, r2, sp, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b727 │ │ │ │ + svclt 0x0000b73f │ │ │ │ andseq ip, r2, sp, lsr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b71f │ │ │ │ + svclt 0x0000b737 │ │ │ │ andseq ip, r2, r5, lsr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b717 │ │ │ │ + svclt 0x0000b72f │ │ │ │ andseq sp, r2, r5, lsr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b70f │ │ │ │ + svclt 0x0000b727 │ │ │ │ andseq sp, r2, sp, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b707 │ │ │ │ + svclt 0x0000b71f │ │ │ │ andseq sp, r2, r9, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6ff │ │ │ │ + svclt 0x0000b717 │ │ │ │ andseq lr, r2, r5, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6f7 │ │ │ │ + svclt 0x0000b70f │ │ │ │ andseq lr, r2, sp, lsr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6ef │ │ │ │ + svclt 0x0000b707 │ │ │ │ @ instruction: 0x0012f6b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6e7 │ │ │ │ + svclt 0x0000b6ff │ │ │ │ andseq pc, r2, r9, ror r8 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6df │ │ │ │ + svclt 0x0000b6f7 │ │ │ │ andseq pc, r2, sp, lsl fp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6d7 │ │ │ │ + svclt 0x0000b6ef │ │ │ │ @ instruction: 0x0012fef5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6cf │ │ │ │ + svclt 0x0000b6e7 │ │ │ │ @ instruction: 0x001302fd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6c7 │ │ │ │ + svclt 0x0000b6df │ │ │ │ andseq r0, r3, r5, asr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6bf │ │ │ │ + svclt 0x0000b6d7 │ │ │ │ mulseq r3, sp, pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6b7 │ │ │ │ + svclt 0x0000b6cf │ │ │ │ andseq r2, r3, sp, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6af │ │ │ │ + svclt 0x0000b6c7 │ │ │ │ andseq r4, r3, r5, ror r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b6a7 │ │ │ │ + svclt 0x0000b6bf │ │ │ │ @ instruction: 0x00134dfd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b69f │ │ │ │ + svclt 0x0000b6b7 │ │ │ │ @ instruction: 0x001353fd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b697 │ │ │ │ + svclt 0x0000b6af │ │ │ │ andseq r5, r3, r5, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b68f │ │ │ │ + svclt 0x0000b6a7 │ │ │ │ andseq r5, r3, r9, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b687 │ │ │ │ + svclt 0x0000b69f │ │ │ │ andseq r5, r3, sp, lsr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b67f │ │ │ │ + svclt 0x0000b697 │ │ │ │ @ instruction: 0x00135fd5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b677 │ │ │ │ + svclt 0x0000b68f │ │ │ │ andseq r6, r3, sp, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b66f │ │ │ │ + svclt 0x0000b687 │ │ │ │ andseq r6, r3, r5, lsl #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b667 │ │ │ │ + svclt 0x0000b67f │ │ │ │ andseq r7, r3, r5, ror r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b65f │ │ │ │ + svclt 0x0000b677 │ │ │ │ andseq r7, r3, r5, ror r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b657 │ │ │ │ + svclt 0x0000b66f │ │ │ │ andseq r8, r3, r9, lsl r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b64f │ │ │ │ + svclt 0x0000b667 │ │ │ │ andseq r9, r3, sp, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b647 │ │ │ │ + svclt 0x0000b65f │ │ │ │ andseq r9, r3, sp, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b63f │ │ │ │ + svclt 0x0000b657 │ │ │ │ @ instruction: 0x0013a9f5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b637 │ │ │ │ + svclt 0x0000b64f │ │ │ │ andseq fp, r3, sp, ror r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b62f │ │ │ │ + svclt 0x0000b647 │ │ │ │ andseq fp, r3, r5, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b627 │ │ │ │ + svclt 0x0000b63f │ │ │ │ mulseq r3, r1, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b61f │ │ │ │ + svclt 0x0000b637 │ │ │ │ andseq sp, r3, r5, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b617 │ │ │ │ + svclt 0x0000b62f │ │ │ │ andseq sp, r3, r9, lsl r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b60f │ │ │ │ + svclt 0x0000b627 │ │ │ │ andseq sp, r3, sp, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b607 │ │ │ │ + svclt 0x0000b61f │ │ │ │ @ instruction: 0x0013eef5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5ff │ │ │ │ + svclt 0x0000b617 │ │ │ │ andseq pc, r3, r5, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5f7 │ │ │ │ + svclt 0x0000b60f │ │ │ │ andseq pc, r3, r9, lsl pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5ef │ │ │ │ + svclt 0x0000b607 │ │ │ │ @ instruction: 0x001403dd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5e7 │ │ │ │ + svclt 0x0000b5ff │ │ │ │ andseq r0, r4, sp, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5df │ │ │ │ + svclt 0x0000b5f7 │ │ │ │ andseq r0, r4, sp, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5d7 │ │ │ │ + svclt 0x0000b5ef │ │ │ │ andseq r1, r4, sp, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5cf │ │ │ │ + svclt 0x0000b5e7 │ │ │ │ @ instruction: 0x00141bf5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5c7 │ │ │ │ + svclt 0x0000b5df │ │ │ │ @ instruction: 0x001424d5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5bf │ │ │ │ + svclt 0x0000b5d7 │ │ │ │ @ instruction: 0x00144cf5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5b7 │ │ │ │ + svclt 0x0000b5cf │ │ │ │ andseq r5, r4, r9, lsl #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5af │ │ │ │ + svclt 0x0000b5c7 │ │ │ │ andseq r5, r4, r5, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b5a7 │ │ │ │ + svclt 0x0000b5bf │ │ │ │ andseq r6, r4, r5, asr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b59f │ │ │ │ + svclt 0x0000b5b7 │ │ │ │ @ instruction: 0x001477b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b597 │ │ │ │ + svclt 0x0000b5af │ │ │ │ andseq r8, r4, r9, lsl #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b58f │ │ │ │ + svclt 0x0000b5a7 │ │ │ │ andseq r9, r4, sp, lsl #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b587 │ │ │ │ + svclt 0x0000b59f │ │ │ │ @ instruction: 0x0014acd5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b57f │ │ │ │ + svclt 0x0000b597 │ │ │ │ andseq fp, r4, sp, lsl r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b577 │ │ │ │ + svclt 0x0000b58f │ │ │ │ andseq fp, r4, r5, lsr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b56f │ │ │ │ + svclt 0x0000b587 │ │ │ │ mulseq r4, r5, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b567 │ │ │ │ + svclt 0x0000b57f │ │ │ │ @ instruction: 0x0014b9f1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b55f │ │ │ │ + svclt 0x0000b577 │ │ │ │ andseq fp, r4, sp, lsl #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b557 │ │ │ │ + svclt 0x0000b56f │ │ │ │ andseq ip, r4, r5, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b54f │ │ │ │ + svclt 0x0000b567 │ │ │ │ andseq sp, r4, r5, lsl r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b547 │ │ │ │ + svclt 0x0000b55f │ │ │ │ andseq sp, r4, sp, asr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b53f │ │ │ │ + svclt 0x0000b557 │ │ │ │ andseq pc, r4, r5, ror #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b537 │ │ │ │ + svclt 0x0000b54f │ │ │ │ andseq pc, r4, sp, lsr sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b52f │ │ │ │ + svclt 0x0000b547 │ │ │ │ @ instruction: 0x00150cd1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b527 │ │ │ │ + svclt 0x0000b53f │ │ │ │ andseq r1, r5, r5, lsl #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b51f │ │ │ │ + svclt 0x0000b537 │ │ │ │ andseq r1, r5, r5, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b517 │ │ │ │ + svclt 0x0000b52f │ │ │ │ andseq r1, r5, r5, lsr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b50f │ │ │ │ + svclt 0x0000b527 │ │ │ │ andseq r2, r5, sp, ror r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b507 │ │ │ │ + svclt 0x0000b51f │ │ │ │ andseq r2, r5, r9, lsl #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4ff │ │ │ │ + svclt 0x0000b517 │ │ │ │ andseq r3, r5, r5, lsl r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4f7 │ │ │ │ + svclt 0x0000b50f │ │ │ │ andseq r3, r5, r5, lsl #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4ef │ │ │ │ + svclt 0x0000b507 │ │ │ │ andseq r5, r5, sp, lsr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4e7 │ │ │ │ + svclt 0x0000b4ff │ │ │ │ andseq r8, r5, sp, lsl #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4df │ │ │ │ + svclt 0x0000b4f7 │ │ │ │ andseq lr, r5, r9, lsr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4d7 │ │ │ │ + svclt 0x0000b4ef │ │ │ │ @ instruction: 0x001653b1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4cf │ │ │ │ + svclt 0x0000b4e7 │ │ │ │ andseq r6, r6, r1, lsr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4c7 │ │ │ │ + svclt 0x0000b4df │ │ │ │ andseq ip, r6, r9, lsl lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4bf │ │ │ │ + svclt 0x0000b4d7 │ │ │ │ andseq r0, r7, sp, asr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4b7 │ │ │ │ + svclt 0x0000b4cf │ │ │ │ @ instruction: 0x00171edd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4af │ │ │ │ + svclt 0x0000b4c7 │ │ │ │ andseq r5, r7, r5, ror fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b4a7 │ │ │ │ + svclt 0x0000b4bf │ │ │ │ andseq r6, r7, sp, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b49f │ │ │ │ + svclt 0x0000b4b7 │ │ │ │ andseq r8, r7, r9, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b497 │ │ │ │ + svclt 0x0000b4af │ │ │ │ andseq r8, r7, r1, lsr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b48f │ │ │ │ + svclt 0x0000b4a7 │ │ │ │ andseq r9, r7, r1, asr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b487 │ │ │ │ + svclt 0x0000b49f │ │ │ │ @ instruction: 0x0017a8bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b47f │ │ │ │ + svclt 0x0000b497 │ │ │ │ andseq fp, r7, r5, ror #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b477 │ │ │ │ + svclt 0x0000b48f │ │ │ │ @ instruction: 0x0017cbb5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b46f │ │ │ │ + svclt 0x0000b487 │ │ │ │ andseq pc, r7, r5, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b467 │ │ │ │ + svclt 0x0000b47f │ │ │ │ andseq r0, r8, sp, rrx │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b45f │ │ │ │ + svclt 0x0000b477 │ │ │ │ andseq r0, r8, sp, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b457 │ │ │ │ + svclt 0x0000b46f │ │ │ │ andseq r2, r8, r5, lsr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b44f │ │ │ │ + svclt 0x0000b467 │ │ │ │ andseq r2, r8, sp, lsr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b447 │ │ │ │ + svclt 0x0000b45f │ │ │ │ mulseq r8, r1, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b43f │ │ │ │ + svclt 0x0000b457 │ │ │ │ andseq r6, r8, r9, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b437 │ │ │ │ + svclt 0x0000b44f │ │ │ │ ldrheq r9, [r8], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b42f │ │ │ │ + svclt 0x0000b447 │ │ │ │ andseq pc, r8, r5, asr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b427 │ │ │ │ + svclt 0x0000b43f │ │ │ │ andseq pc, r8, sp, asr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b41f │ │ │ │ + svclt 0x0000b437 │ │ │ │ andseq r0, r9, sp, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b417 │ │ │ │ + svclt 0x0000b42f │ │ │ │ andseq r1, r9, r9, ror r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b40f │ │ │ │ + svclt 0x0000b427 │ │ │ │ andseq r1, r9, r5, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b407 │ │ │ │ + svclt 0x0000b41f │ │ │ │ andseq r4, sl, r9, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3ff │ │ │ │ + svclt 0x0000b417 │ │ │ │ andseq r5, sl, r9, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3f7 │ │ │ │ + svclt 0x0000b40f │ │ │ │ andseq r6, sl, r5, lsr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3ef │ │ │ │ + svclt 0x0000b407 │ │ │ │ andseq r6, sl, sp, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3e7 │ │ │ │ + svclt 0x0000b3ff │ │ │ │ andseq r8, sl, r5, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3df │ │ │ │ + svclt 0x0000b3f7 │ │ │ │ @ instruction: 0x001a8eb9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3d7 │ │ │ │ + svclt 0x0000b3ef │ │ │ │ andseq r9, sl, r5, lsl #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3cf │ │ │ │ + svclt 0x0000b3e7 │ │ │ │ andseq r9, sl, r9, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3c7 │ │ │ │ + svclt 0x0000b3df │ │ │ │ andseq sl, sl, r5, ror #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3bf │ │ │ │ + svclt 0x0000b3d7 │ │ │ │ andseq sl, sl, sp, ror #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3b7 │ │ │ │ + svclt 0x0000b3cf │ │ │ │ andseq ip, sl, r5, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3af │ │ │ │ + svclt 0x0000b3c7 │ │ │ │ @ instruction: 0x001b22bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b3a7 │ │ │ │ + svclt 0x0000b3bf │ │ │ │ andseq r2, fp, r9, asr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b39f │ │ │ │ + svclt 0x0000b3b7 │ │ │ │ @ instruction: 0x001b8cd9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b397 │ │ │ │ + svclt 0x0000b3af │ │ │ │ @ instruction: 0x001b93b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b38f │ │ │ │ + svclt 0x0000b3a7 │ │ │ │ andseq r9, fp, r1, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b387 │ │ │ │ + svclt 0x0000b39f │ │ │ │ andseq r9, fp, r5, lsr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b37f │ │ │ │ + svclt 0x0000b397 │ │ │ │ andseq r9, fp, r9, lsr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b377 │ │ │ │ + svclt 0x0000b38f │ │ │ │ mulseq fp, r9, lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b36f │ │ │ │ + svclt 0x0000b387 │ │ │ │ mulseq fp, sp, r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b367 │ │ │ │ + svclt 0x0000b37f │ │ │ │ andseq fp, fp, r5, asr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b35f │ │ │ │ + svclt 0x0000b377 │ │ │ │ andseq fp, fp, r1, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b357 │ │ │ │ + svclt 0x0000b36f │ │ │ │ andseq fp, fp, sp, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b34f │ │ │ │ + svclt 0x0000b367 │ │ │ │ andseq ip, fp, r1, asr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b347 │ │ │ │ + svclt 0x0000b35f │ │ │ │ andseq ip, fp, r1, lsl #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b33f │ │ │ │ + svclt 0x0000b357 │ │ │ │ @ instruction: 0x001bcff9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b337 │ │ │ │ + svclt 0x0000b34f │ │ │ │ andseq lr, fp, r5, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b32f │ │ │ │ + svclt 0x0000b347 │ │ │ │ andseq pc, fp, sp, ror r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b327 │ │ │ │ + svclt 0x0000b33f │ │ │ │ @ instruction: 0x001bfad5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b31f │ │ │ │ + svclt 0x0000b337 │ │ │ │ andseq r0, ip, r1, lsl r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b317 │ │ │ │ + svclt 0x0000b32f │ │ │ │ andseq r0, ip, r1, lsr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b30f │ │ │ │ + svclt 0x0000b327 │ │ │ │ andseq r0, ip, r5, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b307 │ │ │ │ + svclt 0x0000b31f │ │ │ │ @ instruction: 0x001c1bbd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2ff │ │ │ │ + svclt 0x0000b317 │ │ │ │ andseq r2, ip, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2f7 │ │ │ │ + svclt 0x0000b30f │ │ │ │ andseq r2, ip, sp, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2ef │ │ │ │ + svclt 0x0000b307 │ │ │ │ andseq r3, ip, r1, rrx │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2e7 │ │ │ │ + svclt 0x0000b2ff │ │ │ │ andseq r6, ip, r9, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2df │ │ │ │ + svclt 0x0000b2f7 │ │ │ │ @ instruction: 0x001cb5b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2d7 │ │ │ │ + svclt 0x0000b2ef │ │ │ │ andseq ip, ip, r9, asr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2cf │ │ │ │ + svclt 0x0000b2e7 │ │ │ │ andseq pc, ip, r5, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2c7 │ │ │ │ + svclt 0x0000b2df │ │ │ │ @ instruction: 0x001d03bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2bf │ │ │ │ + svclt 0x0000b2d7 │ │ │ │ @ instruction: 0x001d4dfd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2b7 │ │ │ │ + svclt 0x0000b2cf │ │ │ │ andseq sl, sp, r9, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2af │ │ │ │ + svclt 0x0000b2c7 │ │ │ │ andseq sp, sp, r5, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b2a7 │ │ │ │ + svclt 0x0000b2bf │ │ │ │ andseq r1, lr, r9, lsr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b29f │ │ │ │ + svclt 0x0000b2b7 │ │ │ │ andseq r1, lr, sp, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b297 │ │ │ │ + svclt 0x0000b2af │ │ │ │ andseq r2, lr, sp, asr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b28f │ │ │ │ + svclt 0x0000b2a7 │ │ │ │ @ instruction: 0x001e33f9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b287 │ │ │ │ + svclt 0x0000b29f │ │ │ │ andseq r7, lr, r9, ror r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b27f │ │ │ │ + svclt 0x0000b297 │ │ │ │ @ instruction: 0x001e83d1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b277 │ │ │ │ + svclt 0x0000b28f │ │ │ │ andseq fp, lr, sp, lsl #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b26f │ │ │ │ + svclt 0x0000b287 │ │ │ │ @ instruction: 0x001ebcdd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b267 │ │ │ │ + svclt 0x0000b27f │ │ │ │ andseq ip, lr, r5, lsr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b25f │ │ │ │ + svclt 0x0000b277 │ │ │ │ andseq sp, lr, r5, lsr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b257 │ │ │ │ + svclt 0x0000b26f │ │ │ │ andseq sp, lr, r5, ror #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b24f │ │ │ │ + svclt 0x0000b267 │ │ │ │ mulseq lr, r5, r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b247 │ │ │ │ + svclt 0x0000b25f │ │ │ │ andseq pc, lr, r5, lsr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b23f │ │ │ │ + svclt 0x0000b257 │ │ │ │ andseq r0, pc, sp, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b237 │ │ │ │ + svclt 0x0000b24f │ │ │ │ andseq r0, pc, sp, asr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b22f │ │ │ │ + svclt 0x0000b247 │ │ │ │ andseq r1, pc, r1, lsl #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b227 │ │ │ │ + svclt 0x0000b23f │ │ │ │ mulseq pc, sp, r6 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b21f │ │ │ │ + svclt 0x0000b237 │ │ │ │ andseq r1, pc, r1, asr lr @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b217 │ │ │ │ + svclt 0x0000b22f │ │ │ │ andseq r2, pc, r5, asr r4 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b20f │ │ │ │ + svclt 0x0000b227 │ │ │ │ mulseq pc, sp, pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b207 │ │ │ │ + svclt 0x0000b21f │ │ │ │ andseq r3, pc, r5, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b1ff │ │ │ │ + svclt 0x0000b217 │ │ │ │ andseq r4, pc, r5, ror r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b1f7 │ │ │ │ + svclt 0x0000b20f │ │ │ │ andseq r5, pc, r5, asr #10 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b1ef │ │ │ │ + svclt 0x0000b207 │ │ │ │ andseq r5, pc, r5, lsl #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b1e7 │ │ │ │ + svclt 0x0000b1ff │ │ │ │ andseq r9, pc, r1, asr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b1df │ │ │ │ + svclt 0x0000b1f7 │ │ │ │ @ instruction: 0x001f9cfd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b1d7 │ │ │ │ + svclt 0x0000b1ef │ │ │ │ andseq sp, pc, r5, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b1cf │ │ │ │ + svclt 0x0000b1e7 │ │ │ │ andseq sp, pc, r5, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b1c7 │ │ │ │ + svclt 0x0000b1df │ │ │ │ andseq lr, pc, sp, lsr r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b1bf │ │ │ │ + svclt 0x0000b1d7 │ │ │ │ andseq lr, pc, r9, lsr lr @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b1b7 │ │ │ │ + svclt 0x0000b1cf │ │ │ │ mulseq pc, sp, r4 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b1af │ │ │ │ + svclt 0x0000b1c7 │ │ │ │ andseq pc, pc, r5, asr r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b1a7 │ │ │ │ + svclt 0x0000b1bf │ │ │ │ andseq pc, pc, r5, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b19f │ │ │ │ + svclt 0x0000b1b7 │ │ │ │ strdeq r0, [r0], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b197 │ │ │ │ + svclt 0x0000b1af │ │ │ │ eoreq r2, r0, sp, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b18f │ │ │ │ + svclt 0x0000b1a7 │ │ │ │ eoreq r3, r0, sp, lsl r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b187 │ │ │ │ + svclt 0x0000b19f │ │ │ │ eoreq r3, r0, r1, lsl sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b17f │ │ │ │ + svclt 0x0000b197 │ │ │ │ mlaeq r0, r5, r3, r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b177 │ │ │ │ + svclt 0x0000b18f │ │ │ │ eoreq r4, r0, r5, asr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b16f │ │ │ │ + svclt 0x0000b187 │ │ │ │ eoreq r5, r0, sp, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b167 │ │ │ │ + svclt 0x0000b17f │ │ │ │ eoreq r5, r0, sp, lsl #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b15f │ │ │ │ + svclt 0x0000b177 │ │ │ │ eoreq r6, r0, r5, lsl #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b157 │ │ │ │ + svclt 0x0000b16f │ │ │ │ eoreq r7, r0, sp, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b14f │ │ │ │ + svclt 0x0000b167 │ │ │ │ eoreq r8, r0, r5, ror r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b147 │ │ │ │ + svclt 0x0000b15f │ │ │ │ strhteq r9, [r0], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b13f │ │ │ │ + svclt 0x0000b157 │ │ │ │ eoreq r9, r0, r1, ror #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b137 │ │ │ │ + svclt 0x0000b14f │ │ │ │ eoreq r9, r0, r5, lsl lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b12f │ │ │ │ + svclt 0x0000b147 │ │ │ │ strdeq fp, [r0], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b127 │ │ │ │ + svclt 0x0000b13f │ │ │ │ eoreq ip, r0, sp, asr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b11f │ │ │ │ + svclt 0x0000b137 │ │ │ │ eoreq ip, r0, r1, lsl r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b117 │ │ │ │ + svclt 0x0000b12f │ │ │ │ eoreq sp, r0, r1, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b10f │ │ │ │ + svclt 0x0000b127 │ │ │ │ eoreq sp, r0, sp, lsr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b107 │ │ │ │ + svclt 0x0000b11f │ │ │ │ eoreq lr, r0, sp, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0ff │ │ │ │ + svclt 0x0000b117 │ │ │ │ eoreq pc, r0, r1, asr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0f7 │ │ │ │ + svclt 0x0000b10f │ │ │ │ eoreq r0, r1, r5, asr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0ef │ │ │ │ + svclt 0x0000b107 │ │ │ │ strhteq r0, [r1], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0e7 │ │ │ │ + svclt 0x0000b0ff │ │ │ │ ldrdeq r1, [r1], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0df │ │ │ │ + svclt 0x0000b0f7 │ │ │ │ eoreq r2, r1, r5, lsr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0d7 │ │ │ │ + svclt 0x0000b0ef │ │ │ │ strdeq r2, [r1], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0cf │ │ │ │ + svclt 0x0000b0e7 │ │ │ │ mlaeq r1, sp, r8, r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0c7 │ │ │ │ + svclt 0x0000b0df │ │ │ │ eoreq r5, r1, sp, asr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0bf │ │ │ │ + svclt 0x0000b0d7 │ │ │ │ eoreq r5, r1, r5, asr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0b7 │ │ │ │ + svclt 0x0000b0cf │ │ │ │ eoreq r5, r1, r9, ror #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0af │ │ │ │ + svclt 0x0000b0c7 │ │ │ │ eoreq r9, r1, r1, lsr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b0a7 │ │ │ │ + svclt 0x0000b0bf │ │ │ │ eoreq r9, r1, r5, ror #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b09f │ │ │ │ + svclt 0x0000b0b7 │ │ │ │ eoreq lr, r1, r5, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b097 │ │ │ │ + svclt 0x0000b0af │ │ │ │ ldrdeq r3, [r2], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b08f │ │ │ │ + svclt 0x0000b0a7 │ │ │ │ eoreq r4, r2, sp, lsr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b087 │ │ │ │ + svclt 0x0000b09f │ │ │ │ eoreq sl, r2, r9, asr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b07f │ │ │ │ + svclt 0x0000b097 │ │ │ │ eoreq sl, r2, r5, lsr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b077 │ │ │ │ + svclt 0x0000b08f │ │ │ │ eoreq fp, r2, r5, lsl #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b06f │ │ │ │ + svclt 0x0000b087 │ │ │ │ eoreq r1, r3, sp, lsr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b067 │ │ │ │ + svclt 0x0000b07f │ │ │ │ eoreq r2, r3, r9, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b05f │ │ │ │ + svclt 0x0000b077 │ │ │ │ eoreq r2, r3, r5, asr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b057 │ │ │ │ + svclt 0x0000b06f │ │ │ │ eoreq r5, r3, r9, asr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b04f │ │ │ │ + svclt 0x0000b067 │ │ │ │ ldrdeq r5, [r3], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b047 │ │ │ │ + svclt 0x0000b05f │ │ │ │ strhteq r5, [r3], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b03f │ │ │ │ + svclt 0x0000b057 │ │ │ │ eoreq r6, r3, r9, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b037 │ │ │ │ + svclt 0x0000b04f │ │ │ │ eoreq r7, r3, r5, asr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b02f │ │ │ │ + svclt 0x0000b047 │ │ │ │ eoreq r7, r3, r5, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b027 │ │ │ │ + svclt 0x0000b03f │ │ │ │ eoreq r8, r3, sp, lsl r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b01f │ │ │ │ + svclt 0x0000b037 │ │ │ │ eoreq r8, r3, r1, lsr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b017 │ │ │ │ + svclt 0x0000b02f │ │ │ │ strhteq r8, [r3], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b00f │ │ │ │ + svclt 0x0000b027 │ │ │ │ eoreq r9, r3, r5, asr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e64478 │ │ │ │ - svclt 0x0000b007 │ │ │ │ + svclt 0x0000b01f │ │ │ │ eoreq sl, r3, sp, ror #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b7ff │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b017 │ │ │ │ strhteq fp, [r3], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b7f7 │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b00f │ │ │ │ eoreq fp, r3, r5, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b7ef │ │ │ │ + @ instruction: 0xf1e64478 │ │ │ │ + svclt 0x0000b007 │ │ │ │ eoreq pc, r3, r9, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b7e7 │ │ │ │ + svclt 0x0000b7ff │ │ │ │ eoreq r0, r4, r5, ror #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b7df │ │ │ │ + svclt 0x0000b7f7 │ │ │ │ eoreq r0, r4, sp, lsl pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b7d7 │ │ │ │ + svclt 0x0000b7ef │ │ │ │ eoreq r1, r4, r5, ror #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b7cf │ │ │ │ + svclt 0x0000b7e7 │ │ │ │ eoreq r1, r4, r9, lsl sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b7c7 │ │ │ │ + svclt 0x0000b7df │ │ │ │ ldrdeq r7, [r4], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b7bf │ │ │ │ + svclt 0x0000b7d7 │ │ │ │ eoreq r9, r4, r1, ror ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b7b7 │ │ │ │ + svclt 0x0000b7cf │ │ │ │ eoreq sl, r4, sp, ror #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b7af │ │ │ │ + svclt 0x0000b7c7 │ │ │ │ mlaeq r4, sp, sp, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b7a7 │ │ │ │ + svclt 0x0000b7bf │ │ │ │ ldrdeq pc, [r4], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b79f │ │ │ │ + svclt 0x0000b7b7 │ │ │ │ strdeq r2, [r5], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b797 │ │ │ │ + svclt 0x0000b7af │ │ │ │ eoreq r4, r5, sp, asr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b78f │ │ │ │ + svclt 0x0000b7a7 │ │ │ │ eoreq r6, r5, r9, lsl #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b787 │ │ │ │ + svclt 0x0000b79f │ │ │ │ eoreq r6, r5, r5, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b77f │ │ │ │ + svclt 0x0000b797 │ │ │ │ strdeq r9, [r5], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b777 │ │ │ │ + svclt 0x0000b78f │ │ │ │ eoreq pc, r5, r1, lsr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b76f │ │ │ │ + svclt 0x0000b787 │ │ │ │ eoreq r0, r6, sp, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b767 │ │ │ │ + svclt 0x0000b77f │ │ │ │ ldrdeq r0, [r6], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b75f │ │ │ │ + svclt 0x0000b777 │ │ │ │ eoreq r0, r6, sp, ror #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b757 │ │ │ │ + svclt 0x0000b76f │ │ │ │ strdeq r0, [r6], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b74f │ │ │ │ + svclt 0x0000b767 │ │ │ │ eoreq r0, r6, r5, lsl #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b747 │ │ │ │ + svclt 0x0000b75f │ │ │ │ eoreq r0, r6, r9, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b73f │ │ │ │ + svclt 0x0000b757 │ │ │ │ eoreq r0, r6, r9, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b737 │ │ │ │ + svclt 0x0000b74f │ │ │ │ eoreq r0, r6, r9, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b72f │ │ │ │ + svclt 0x0000b747 │ │ │ │ eoreq r0, r6, r5, asr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b727 │ │ │ │ + svclt 0x0000b73f │ │ │ │ eoreq r0, r6, r1, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b71f │ │ │ │ + svclt 0x0000b737 │ │ │ │ mlaeq r6, r5, r1, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b717 │ │ │ │ + svclt 0x0000b72f │ │ │ │ eoreq r1, r6, r1, lsr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b70f │ │ │ │ + svclt 0x0000b727 │ │ │ │ eoreq r5, r6, r1, ror r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b707 │ │ │ │ + svclt 0x0000b71f │ │ │ │ strdeq r5, [r6], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b6ff │ │ │ │ + svclt 0x0000b717 │ │ │ │ mlaeq r6, r5, r0, r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b6f7 │ │ │ │ + svclt 0x0000b70f │ │ │ │ eoreq r6, r6, r5, asr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b6ef │ │ │ │ + svclt 0x0000b707 │ │ │ │ mlaeq r6, r9, sl, r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b6e7 │ │ │ │ + svclt 0x0000b6ff │ │ │ │ eoreq r6, r6, r5, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b6df │ │ │ │ + svclt 0x0000b6f7 │ │ │ │ eoreq r6, r6, r5, lsr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b6d7 │ │ │ │ + svclt 0x0000b6ef │ │ │ │ eoreq r7, r6, r1, lsr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b6cf │ │ │ │ + svclt 0x0000b6e7 │ │ │ │ eoreq r7, r6, sp, lsl #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b6c7 │ │ │ │ + svclt 0x0000b6df │ │ │ │ eoreq r7, r6, r5, ror #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b6bf │ │ │ │ + svclt 0x0000b6d7 │ │ │ │ eoreq r7, r6, r1, ror r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b6b7 │ │ │ │ + svclt 0x0000b6cf │ │ │ │ eoreq r7, r6, r9, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b6af │ │ │ │ + svclt 0x0000b6c7 │ │ │ │ mlaeq r6, r9, r7, r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b6a7 │ │ │ │ + svclt 0x0000b6bf │ │ │ │ eoreq r7, r6, r9, lsl fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b69f │ │ │ │ + svclt 0x0000b6b7 │ │ │ │ eoreq r7, r6, r5, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b697 │ │ │ │ + svclt 0x0000b6af │ │ │ │ mlaeq r6, r5, lr, r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b68f │ │ │ │ + svclt 0x0000b6a7 │ │ │ │ eoreq r8, r6, r1, lsr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b687 │ │ │ │ + svclt 0x0000b69f │ │ │ │ eoreq r8, r6, r1, asr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b67f │ │ │ │ + svclt 0x0000b697 │ │ │ │ eoreq r8, r6, r1, asr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b677 │ │ │ │ + svclt 0x0000b68f │ │ │ │ eoreq r8, r6, r9, ror r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b66f │ │ │ │ + svclt 0x0000b687 │ │ │ │ eoreq r8, r6, sp, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b667 │ │ │ │ + svclt 0x0000b67f │ │ │ │ strdeq r8, [r6], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b65f │ │ │ │ + svclt 0x0000b677 │ │ │ │ eoreq r9, r6, r1, asr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b657 │ │ │ │ + svclt 0x0000b66f │ │ │ │ eoreq r9, r6, r1, lsl r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b64f │ │ │ │ + svclt 0x0000b667 │ │ │ │ eoreq sl, r6, r5, lsr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b647 │ │ │ │ + svclt 0x0000b65f │ │ │ │ eoreq fp, r6, sp, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b63f │ │ │ │ + svclt 0x0000b657 │ │ │ │ eoreq fp, r6, r5, lsl #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b637 │ │ │ │ + svclt 0x0000b64f │ │ │ │ eoreq ip, r6, sp, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b62f │ │ │ │ + svclt 0x0000b647 │ │ │ │ eoreq ip, r6, r5, asr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b627 │ │ │ │ + svclt 0x0000b63f │ │ │ │ ldrdeq sp, [r6], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b61f │ │ │ │ + svclt 0x0000b637 │ │ │ │ eoreq sp, r6, r5, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b617 │ │ │ │ + svclt 0x0000b62f │ │ │ │ eoreq sp, r6, sp, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b60f │ │ │ │ + svclt 0x0000b627 │ │ │ │ mlaeq r6, r9, r2, lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b607 │ │ │ │ + svclt 0x0000b61f │ │ │ │ eoreq lr, r6, r5, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b5ff │ │ │ │ + svclt 0x0000b617 │ │ │ │ eoreq lr, r6, r1, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b5f7 │ │ │ │ + svclt 0x0000b60f │ │ │ │ eoreq r5, r7, r1, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b5ef │ │ │ │ + svclt 0x0000b607 │ │ │ │ eoreq r5, r7, sp, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b5e7 │ │ │ │ + svclt 0x0000b5ff │ │ │ │ ldrdeq r6, [r7], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b5df │ │ │ │ + svclt 0x0000b5f7 │ │ │ │ eoreq r6, r7, r5, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b5d7 │ │ │ │ + svclt 0x0000b5ef │ │ │ │ eoreq r7, r7, r1, lsl #8 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b5cf │ │ │ │ + svclt 0x0000b5e7 │ │ │ │ eoreq r7, r7, r1, lsl #11 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b5c7 │ │ │ │ + svclt 0x0000b5df │ │ │ │ eoreq fp, r7, r5, ror r9 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - ldrblt pc, [r8, -r3, ror #3]! @ │ │ │ │ + ldrlt pc, [r0, r3, ror #3] │ │ │ │ @ instruction: 0x010314be │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b5b9 │ │ │ │ + svclt 0x0000b5d1 │ │ │ │ eoreq sl, r8, sp, asr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b5b1 │ │ │ │ + svclt 0x0000b5c9 │ │ │ │ ldrdeq sl, [r8], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b5a9 │ │ │ │ + svclt 0x0000b5c1 │ │ │ │ eoreq ip, r8, r1, lsr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b5a1 │ │ │ │ + svclt 0x0000b5b9 │ │ │ │ mlaeq sl, r1, r0, r2 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b599 │ │ │ │ + svclt 0x0000b5b1 │ │ │ │ eoreq r6, sl, sp, lsl #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b591 │ │ │ │ + svclt 0x0000b5a9 │ │ │ │ eoreq r8, sl, r9, lsr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b589 │ │ │ │ + svclt 0x0000b5a1 │ │ │ │ strdeq r8, [sl], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b581 │ │ │ │ + svclt 0x0000b599 │ │ │ │ eoreq r9, sl, r5, lsl #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b579 │ │ │ │ + svclt 0x0000b591 │ │ │ │ mlaeq sl, sp, sp, r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b571 │ │ │ │ + svclt 0x0000b589 │ │ │ │ eoreq sl, sl, r9, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b569 │ │ │ │ + svclt 0x0000b581 │ │ │ │ strdeq fp, [sl], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b561 │ │ │ │ + svclt 0x0000b579 │ │ │ │ mlaeq sl, r9, r5, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b559 │ │ │ │ + svclt 0x0000b571 │ │ │ │ eoreq fp, sl, r5, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b551 │ │ │ │ + svclt 0x0000b569 │ │ │ │ eoreq fp, sl, r9, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b549 │ │ │ │ + svclt 0x0000b561 │ │ │ │ strdeq fp, [sl], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b541 │ │ │ │ + svclt 0x0000b559 │ │ │ │ eoreq ip, sl, sp, lsl #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b539 │ │ │ │ + svclt 0x0000b551 │ │ │ │ strdeq ip, [sl], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b531 │ │ │ │ + svclt 0x0000b549 │ │ │ │ eoreq sp, sl, r9, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b529 │ │ │ │ + svclt 0x0000b541 │ │ │ │ eoreq sp, sl, r5, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b521 │ │ │ │ + svclt 0x0000b539 │ │ │ │ mlaeq sl, sp, fp, sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b519 │ │ │ │ + svclt 0x0000b531 │ │ │ │ eoreq lr, sl, r1, asr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b511 │ │ │ │ + svclt 0x0000b529 │ │ │ │ strhteq pc, [sl], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b509 │ │ │ │ + svclt 0x0000b521 │ │ │ │ eoreq r0, fp, sp, lsl #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b501 │ │ │ │ + svclt 0x0000b519 │ │ │ │ eoreq r1, fp, r1, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b4f9 │ │ │ │ + svclt 0x0000b511 │ │ │ │ eoreq r2, fp, r5, lsr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b4f1 │ │ │ │ + svclt 0x0000b509 │ │ │ │ eoreq r5, fp, r1, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b4e9 │ │ │ │ + svclt 0x0000b501 │ │ │ │ eoreq fp, fp, r5, lsl #14 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b4e1 │ │ │ │ + svclt 0x0000b4f9 │ │ │ │ ldrdeq r3, [ip], -sp @ │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b4d9 │ │ │ │ + svclt 0x0000b4f1 │ │ │ │ eoreq r4, ip, r9, asr r5 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - strlt pc, [sl], r3, ror #3 │ │ │ │ + strtlt pc, [r2], r3, ror #3 │ │ │ │ tsteq r3, lr, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b4cb │ │ │ │ + svclt 0x0000b4e3 │ │ │ │ eoreq r1, sp, r9, lsr #22 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b4c3 │ │ │ │ + svclt 0x0000b4db │ │ │ │ mlaeq sp, sp, r7, r7 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - ldrbtlt pc, [r4], -r3, ror #3 @ │ │ │ │ + strlt pc, [ip], r3, ror #3 │ │ │ │ tsteq r4, lr, ror r6 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fede7ec4 <__bss_end__@@Base+0xfdb015a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r8], {216} @ 0xd8 │ │ │ │ - blmi 8bcee4 <_IO_stdin_used@@Base+0x18cfc> │ │ │ │ + blmi 8bcee4 <_IO_stdin_used@@Base+0x18ccc> │ │ │ │ ldrbtmi r2, [ip], #-1536 @ 0xfffffa00 │ │ │ │ stmiapl r3!, {r8, r9, sl, sp}^ │ │ │ │ @ instruction: 0x461d4618 │ │ │ │ - @ instruction: 0xf15ef163 │ │ │ │ + @ instruction: 0xf176f163 │ │ │ │ ldmdbmi r5, {r2, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ stmib sp, {r1, r3, r4, r9, sl, lr}^ │ │ │ │ movwcs r6, #1792 @ 0x700 │ │ │ │ - @ instruction: 0xf4b8f1d9 │ │ │ │ + pli [r0, #473] @ 0x1d9 │ │ │ │ andcs r4, r0, #16, 22 @ 0x4000 │ │ │ │ ldrbtmi r4, [r9], #-2320 @ 0xfffff6f0 │ │ │ │ - blmi 6a7084 │ │ │ │ + blmi 6a7084 │ │ │ │ subvs r6, r0, r2 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ bls 359920 │ │ │ │ strvs lr, [r0, -sp, asr #19] │ │ │ │ - vld2.8 {d15[6],d16[6]}, [r8 :16], r9 │ │ │ │ + vst2.8 {d31[6],d32[6]}, [r0 :16], r9 │ │ │ │ andcs fp, r0, r5 │ │ │ │ andcs r2, r0, #0, 2 │ │ │ │ @ instruction: 0xf04f2300 │ │ │ │ @ instruction: 0xf04f0c00 │ │ │ │ ldcllt 14, cr0, [r0] │ │ │ │ ldrsbteq r7, [r3], #230 @ 0xe6 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ strheq r6, [r0], -r0 │ │ │ │ - rsbeq r4, r9, sl, ror #15 │ │ │ │ + rsbeq r4, r9, sl, lsl r8 │ │ │ │ andeq r1, r0, r4, lsr #30 │ │ │ │ - ldrdeq r4, [r9], #-126 @ 0xffffff82 @ │ │ │ │ + rsbeq r4, r9, lr, lsl #16 │ │ │ │ ldrdeq r5, [r0], -r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b46f │ │ │ │ + svclt 0x0000b487 │ │ │ │ eoreq sp, sp, r9, lsr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b467 │ │ │ │ + svclt 0x0000b47f │ │ │ │ eoreq lr, sp, r9, lsr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b45f │ │ │ │ + svclt 0x0000b477 │ │ │ │ eoreq pc, sp, sp, ror r3 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b457 │ │ │ │ + svclt 0x0000b46f │ │ │ │ eoreq r0, lr, r1, lsl #2 │ │ │ │ andcs r4, r0, #4, 22 @ 0x1000 │ │ │ │ @ instruction: 0xf103447b │ │ │ │ @ instruction: 0xf8830060 │ │ │ │ @ instruction: 0xf1e3207c │ │ │ │ - svclt 0x0000b603 │ │ │ │ + svclt 0x0000b61b │ │ │ │ smlatbeq r4, r4, ip, r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b443 │ │ │ │ + svclt 0x0000b45b │ │ │ │ mlaeq lr, r9, lr, r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b43b │ │ │ │ + svclt 0x0000b453 │ │ │ │ eoreq r9, lr, r9, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b433 │ │ │ │ + svclt 0x0000b44b │ │ │ │ eoreq sl, lr, r9, lsl #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b42b │ │ │ │ + svclt 0x0000b443 │ │ │ │ eoreq r3, pc, sp, ror sl @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b423 │ │ │ │ + svclt 0x0000b43b │ │ │ │ eoreq r3, pc, r9, lsr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b41b │ │ │ │ + svclt 0x0000b433 │ │ │ │ strdeq r3, [pc], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b413 │ │ │ │ + svclt 0x0000b42b │ │ │ │ eorseq r5, r2, sp, asr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b40b │ │ │ │ + svclt 0x0000b423 │ │ │ │ eorseq lr, r2, sp, lsl r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b403 │ │ │ │ + svclt 0x0000b41b │ │ │ │ ldrshteq lr, [r3], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b3fb │ │ │ │ + svclt 0x0000b413 │ │ │ │ eorseq lr, r3, r5, lsl #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fede8048 <__bss_end__@@Base+0xfdb01728> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [ip], {232} @ 0xe8 │ │ │ │ eorcs fp, r4, #131 @ 0x83 │ │ │ │ ldrbtmi r2, [ip], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xf1044d1a │ │ │ │ @ instruction: 0xf7f90008 │ │ │ │ @ instruction: 0xf104edcc │ │ │ │ @ instruction: 0xf1e30040 │ │ │ │ - bmi 88ea18 │ │ │ │ - blmi 862064 │ │ │ │ + bmi 88ea78 │ │ │ │ + blmi 862064 │ │ │ │ andls r5, r0, #11141120 @ 0xaa0000 │ │ │ │ stmiapl fp!, {r0, r4, r9, sl, lr}^ │ │ │ │ ldrmi r9, [r8], -r1, lsl #6 │ │ │ │ b fe3cee64 <__bss_end__@@Base+0xfd0e8544> │ │ │ │ rscvs r4, r0, #77824 @ 0x13000 │ │ │ │ stmiapl sl!, {r0, r1, r4, r8, r9, fp, lr} │ │ │ │ ldrmi r9, [r1], -r0, lsl #4 │ │ │ │ @@ -5583,301 +5583,313 @@ │ │ │ │ tstcs r0, sl, ror sl │ │ │ │ smlabteq ip, r4, r9, lr │ │ │ │ eorvs r2, r1, r0, lsl r2 │ │ │ │ subseq pc, ip, r4, lsl #2 │ │ │ │ movwcs r4, #6412 @ 0x190c │ │ │ │ ldrbtmi r6, [r9], #-930 @ 0xfffffc5e │ │ │ │ @ instruction: 0xf1f06064 │ │ │ │ - stmdami sl, {r0, r1, r3, r5, r8, ip, sp, lr, pc} │ │ │ │ + stmdami sl, {r0, r1, r6, r8, ip, sp, lr, pc} │ │ │ │ andlt r4, r3, r8, ror r4 │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ - orrlt pc, r2, r3, lsl r2 @ │ │ │ │ + orrslt pc, sl, r3, lsl r2 @ │ │ │ │ @ instruction: 0x010522b2 │ │ │ │ rscseq r7, r3, ip, lsr sp │ │ │ │ @ instruction: 0x00006bb4 │ │ │ │ andeq r2, r0, ip, ror #10 │ │ │ │ andeq r3, r0, r4, asr #24 │ │ │ │ muleq r0, r8, r2 │ │ │ │ ldrhteq r0, [r4], -r7 │ │ │ │ eorseq r0, r4, r1, asr #31 │ │ │ │ andcs r4, r0, r3, lsl #18 │ │ │ │ rscsvs pc, r0, #68, 12 @ 0x4400000 │ │ │ │ vqshl.u8 q10, , │ │ │ │ svclt 0x0000bf9f │ │ │ │ - ldrhteq r1, [sp], #-160 @ 0xffffff60 │ │ │ │ + rsbseq r1, sp, r0, ror #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b399 │ │ │ │ + svclt 0x0000b3b1 │ │ │ │ eorseq r2, r4, sp, asr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b391 │ │ │ │ + svclt 0x0000b3a9 │ │ │ │ eorseq r0, r7, r1, asr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b389 │ │ │ │ + svclt 0x0000b3a1 │ │ │ │ ldrshteq r0, [r7], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b381 │ │ │ │ + svclt 0x0000b399 │ │ │ │ eorseq r0, r7, r9, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b379 │ │ │ │ + svclt 0x0000b391 │ │ │ │ eorseq r0, r7, r5, lsl #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b371 │ │ │ │ + svclt 0x0000b389 │ │ │ │ eorseq r1, r7, r1, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b369 │ │ │ │ + svclt 0x0000b381 │ │ │ │ eorseq r1, r7, sp, lsr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b361 │ │ │ │ + svclt 0x0000b379 │ │ │ │ ldrshteq r2, [r7], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b359 │ │ │ │ + svclt 0x0000b371 │ │ │ │ ldrsbteq r2, [r7], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b351 │ │ │ │ + svclt 0x0000b369 │ │ │ │ eorseq r3, r7, r5, ror lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b349 │ │ │ │ + svclt 0x0000b361 │ │ │ │ eorseq r3, r7, r1, ror lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b341 │ │ │ │ + svclt 0x0000b359 │ │ │ │ eorseq r5, r7, r9, lsl r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b339 │ │ │ │ + svclt 0x0000b351 │ │ │ │ eorseq r5, r7, r1, ror r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b331 │ │ │ │ + svclt 0x0000b349 │ │ │ │ eorseq r5, r7, r9, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b329 │ │ │ │ + svclt 0x0000b341 │ │ │ │ eorseq r7, r7, r1, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b321 │ │ │ │ + svclt 0x0000b339 │ │ │ │ ldrshteq r8, [r7], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b319 │ │ │ │ + svclt 0x0000b331 │ │ │ │ mlaseq r7, sp, sp, r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b311 │ │ │ │ + svclt 0x0000b329 │ │ │ │ ldrhteq r9, [r7], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b309 │ │ │ │ + svclt 0x0000b321 │ │ │ │ ldrsbteq ip, [r7], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b301 │ │ │ │ + svclt 0x0000b319 │ │ │ │ eorseq ip, r7, r1, lsr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b2f9 │ │ │ │ + svclt 0x0000b311 │ │ │ │ eorseq lr, r7, r9, asr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b2f1 │ │ │ │ + svclt 0x0000b309 │ │ │ │ eorseq lr, r7, r5, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b2e9 │ │ │ │ + svclt 0x0000b301 │ │ │ │ eorseq pc, r7, r5, lsl r6 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b2e1 │ │ │ │ + svclt 0x0000b2f9 │ │ │ │ eorseq r0, r8, sp, lsl r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b2d9 │ │ │ │ + svclt 0x0000b2f1 │ │ │ │ ldrsbteq r9, [r8], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b2d1 │ │ │ │ + svclt 0x0000b2e9 │ │ │ │ eorseq sl, r8, r9, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b2c9 │ │ │ │ + svclt 0x0000b2e1 │ │ │ │ eorseq sl, r8, r9, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b2c1 │ │ │ │ + svclt 0x0000b2d9 │ │ │ │ eorseq fp, r8, r1, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b2b9 │ │ │ │ + svclt 0x0000b2d1 │ │ │ │ eorseq ip, r8, r1, lsr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b2b1 │ │ │ │ + svclt 0x0000b2c9 │ │ │ │ eorseq sp, r8, r1, lsl #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b2a9 │ │ │ │ + svclt 0x0000b2c1 │ │ │ │ eorseq sp, r8, r9, ror #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b2a1 │ │ │ │ + svclt 0x0000b2b9 │ │ │ │ ldrhteq lr, [r8], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b299 │ │ │ │ + svclt 0x0000b2b1 │ │ │ │ eorseq pc, r8, r1, lsl pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b291 │ │ │ │ + svclt 0x0000b2a9 │ │ │ │ eorseq r0, r9, r9, ror #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b289 │ │ │ │ + svclt 0x0000b2a1 │ │ │ │ eorseq r1, r9, r5, asr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b281 │ │ │ │ + svclt 0x0000b299 │ │ │ │ eorseq r1, r9, r1, ror r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b279 │ │ │ │ + svclt 0x0000b291 │ │ │ │ eorseq r3, r9, r1, lsr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b271 │ │ │ │ + svclt 0x0000b289 │ │ │ │ ldrhteq r4, [r9], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b269 │ │ │ │ + svclt 0x0000b281 │ │ │ │ eorseq r4, r9, sp, ror #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b261 │ │ │ │ + svclt 0x0000b279 │ │ │ │ eorseq r5, r9, r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b259 │ │ │ │ + svclt 0x0000b271 │ │ │ │ ldrsbteq r5, [r9], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b251 │ │ │ │ + svclt 0x0000b269 │ │ │ │ ldrsbteq r6, [r9], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b249 │ │ │ │ + svclt 0x0000b261 │ │ │ │ ldrsbteq r7, [r9], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b241 │ │ │ │ + svclt 0x0000b259 │ │ │ │ ldrsbteq fp, [r9], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b239 │ │ │ │ + svclt 0x0000b251 │ │ │ │ eorseq fp, r9, r1, ror #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b231 │ │ │ │ + svclt 0x0000b249 │ │ │ │ eorseq sp, r9, r9, lsl r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b229 │ │ │ │ + svclt 0x0000b241 │ │ │ │ eorseq r0, sl, r9, lsr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b221 │ │ │ │ + svclt 0x0000b239 │ │ │ │ eorseq r1, sl, r5, ror fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b219 │ │ │ │ + svclt 0x0000b231 │ │ │ │ ldrhteq r1, [sl], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b211 │ │ │ │ + svclt 0x0000b229 │ │ │ │ eorseq r5, sl, r9, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b209 │ │ │ │ + svclt 0x0000b221 │ │ │ │ eorseq r6, sl, r5, lsl #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b201 │ │ │ │ + svclt 0x0000b219 │ │ │ │ eorseq r7, sl, r9, asr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b1f9 │ │ │ │ + svclt 0x0000b211 │ │ │ │ eorseq r7, sl, r5, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b1f1 │ │ │ │ + svclt 0x0000b209 │ │ │ │ eorseq r9, sl, r9, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b1e9 │ │ │ │ + svclt 0x0000b201 │ │ │ │ eorseq r9, sl, r1, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b1e1 │ │ │ │ + svclt 0x0000b1f9 │ │ │ │ ldrhteq sl, [sl], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b1d9 │ │ │ │ + svclt 0x0000b1f1 │ │ │ │ eorseq sl, sl, r1, lsl #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b1d1 │ │ │ │ + svclt 0x0000b1e9 │ │ │ │ eorseq sl, sl, sp, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b1c9 │ │ │ │ + svclt 0x0000b1e1 │ │ │ │ eorseq fp, sl, r1, lsl #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b1c1 │ │ │ │ + svclt 0x0000b1d9 │ │ │ │ eorseq ip, sl, r5, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b1b9 │ │ │ │ + svclt 0x0000b1d1 │ │ │ │ eorseq pc, sl, r1, rrx │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b1b1 │ │ │ │ + svclt 0x0000b1c9 │ │ │ │ eorseq pc, sl, r1, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b1a9 │ │ │ │ + svclt 0x0000b1c1 │ │ │ │ eorseq pc, sl, r9, lsr r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b1a1 │ │ │ │ + svclt 0x0000b1b9 │ │ │ │ eorseq r0, fp, r9, lsl #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b199 │ │ │ │ + svclt 0x0000b1b1 │ │ │ │ eorseq r1, fp, r1, asr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b191 │ │ │ │ + svclt 0x0000b1a9 │ │ │ │ eorseq r4, fp, r9, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b189 │ │ │ │ + svclt 0x0000b1a1 │ │ │ │ mlaseq fp, r1, sl, r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ + svclt 0x0000b199 │ │ │ │ + eorseq r4, fp, sp, lsl #21 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf1e54478 │ │ │ │ + svclt 0x0000b191 │ │ │ │ + eorseq r4, fp, sp, lsl #21 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf1e54478 │ │ │ │ + svclt 0x0000b189 │ │ │ │ + eorseq r4, fp, sp, lsl #21 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b181 │ │ │ │ eorseq r4, fp, sp, lsl #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b179 │ │ │ │ eorseq r4, fp, sp, lsl #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @@ -5931,570 +5943,558 @@ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b111 │ │ │ │ eorseq r4, fp, sp, lsl #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b109 │ │ │ │ - eorseq r4, fp, sp, lsl #21 │ │ │ │ + eorseq r4, fp, sp, asr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b101 │ │ │ │ - eorseq r4, fp, sp, lsl #21 │ │ │ │ + eorseq lr, fp, r5, asr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b0f9 │ │ │ │ - eorseq r4, fp, sp, lsl #21 │ │ │ │ + ldrshteq lr, [fp], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b0f1 │ │ │ │ - eorseq r4, fp, sp, asr r9 │ │ │ │ + mlaseq fp, r9, r6, pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b0e9 │ │ │ │ - eorseq lr, fp, r5, asr r4 │ │ │ │ + eorseq r3, ip, sp, asr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b0e1 │ │ │ │ - ldrshteq lr, [fp], -sp │ │ │ │ + eorseq r3, ip, r1, lsr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b0d9 │ │ │ │ - mlaseq fp, r9, r6, pc @ │ │ │ │ + mlaseq ip, r9, r1, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b0d1 │ │ │ │ - eorseq r3, ip, sp, asr r5 │ │ │ │ + eorseq r6, ip, r9, lsl #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b0c9 │ │ │ │ - eorseq r3, ip, r1, lsr ip │ │ │ │ + eorseq r7, ip, r1, lsl #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b0c1 │ │ │ │ - mlaseq ip, r9, r1, r5 │ │ │ │ + eorseq r8, ip, r9, ror r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b0b9 │ │ │ │ - eorseq r6, ip, r9, lsl #25 │ │ │ │ + eorseq r9, ip, r9, asr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b0b1 │ │ │ │ - eorseq r7, ip, r1, lsl #14 │ │ │ │ + ldrshteq sl, [ip], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b0a9 │ │ │ │ - eorseq r8, ip, r9, ror r1 │ │ │ │ + subeq r2, r5, r9, lsl #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b0a1 │ │ │ │ - eorseq r9, ip, r9, asr #9 │ │ │ │ + subeq r2, r5, r9, asr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b099 │ │ │ │ - ldrshteq sl, [ip], -r1 │ │ │ │ + subeq r5, r5, r9, asr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b091 │ │ │ │ - subeq r2, r5, r9, asr r2 │ │ │ │ + subeq r6, r5, r9, lsl #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b089 │ │ │ │ - subeq r2, r5, r9, lsr #20 │ │ │ │ + subeq r8, r5, r9, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b081 │ │ │ │ - subeq r5, r5, r9, lsr #26 │ │ │ │ + subeq sp, r5, r5, lsl lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b079 │ │ │ │ - ldrdeq r6, [r5], #-233 @ 0xffffff17 │ │ │ │ + subeq r1, r6, r1, lsr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b071 │ │ │ │ - subeq r8, r5, r9, lsl lr │ │ │ │ + strdeq r2, [r6], #-101 @ 0xffffff9b │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b069 │ │ │ │ - subeq sp, r5, r5, ror #27 │ │ │ │ + subeq r8, r6, sp, lsr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b061 │ │ │ │ - subeq r1, r6, r1, ror lr │ │ │ │ + strheq sl, [r6], #-205 @ 0xffffff33 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b059 │ │ │ │ - subeq r2, r6, r5, asr #13 │ │ │ │ + subeq sp, r6, r1, asr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b051 │ │ │ │ - subeq r8, r6, sp, ror r4 │ │ │ │ + strheq sp, [r6], #-249 @ 0xffffff07 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b049 │ │ │ │ - subeq sl, r6, sp, lsl #25 │ │ │ │ + ldrdeq r3, [r7], #-49 @ 0xffffffcf │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b041 │ │ │ │ - subeq sp, r6, r1, lsr #2 │ │ │ │ + ldrdeq r8, [r7], #-101 @ 0xffffff9b │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b039 │ │ │ │ - subeq sp, r6, r9, lsl #31 │ │ │ │ + subeq r9, r7, r1, lsr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b031 │ │ │ │ - subeq r3, r7, r1, lsr #7 │ │ │ │ + subeq r6, r8, r9, asr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b029 │ │ │ │ - subeq r8, r7, r5, lsr #13 │ │ │ │ + subeq r8, r8, r5, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b021 │ │ │ │ - subeq r9, r7, r1, ror r5 │ │ │ │ + ldrdeq r9, [r8], #-17 @ 0xffffffef │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b019 │ │ │ │ - subeq r6, r8, r9, lsr #16 │ │ │ │ + subeq r9, r8, r9, lsr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e54478 │ │ │ │ svclt 0x0000b011 │ │ │ │ - strheq r8, [r8], #-85 @ 0xffffffab │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b009 │ │ │ │ - subeq r9, r8, r1, lsr #3 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e54478 │ │ │ │ - svclt 0x0000b001 │ │ │ │ - strdeq r9, [r8], #-121 @ 0xffffff87 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b7f9 │ │ │ │ - strdeq r9, [r8], #-117 @ 0xffffff8b │ │ │ │ + subeq r9, r8, r5, lsr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fede884c <__bss_end__@@Base+0xfdb01f2c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 515614 │ │ │ │ stmdami sl, {r0, r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r2, [fp], #-552 @ 0xfffffdd8 │ │ │ │ ldrbtmi r2, [r8], #-363 @ 0xfffffe95 │ │ │ │ @ instruction: 0xf7f79301 │ │ │ │ stmdami r7, {r1, r2, r3, r4, r5, r6, r7, r9, fp, sp, lr, pc} │ │ │ │ eorcs r9, r8, #1024 @ 0x400 │ │ │ │ teqcs sp, r8, ror r4 │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ @ instruction: 0xf7f7eb04 │ │ │ │ svclt 0x0000baf1 │ │ │ │ - subeq r4, r9, fp, asr #26 │ │ │ │ + subeq r4, r9, fp, ror sp │ │ │ │ rscseq sl, r8, r6, asr sp │ │ │ │ smlalseq sl, r8, r8, r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ + svclt 0x0000b7e7 │ │ │ │ + subeq r7, r9, sp, asr #30 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf1e44478 │ │ │ │ + svclt 0x0000b7df │ │ │ │ + umaaleq r8, r9, r9, r1 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf1e44478 │ │ │ │ + svclt 0x0000b7d7 │ │ │ │ + subeq sl, r9, r1, lsl #7 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b7cf │ │ │ │ - subeq r7, r9, sp, lsl pc │ │ │ │ + subeq fp, r9, r9, lsr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b7c7 │ │ │ │ - subeq r8, r9, r9, ror #2 │ │ │ │ + subeq fp, r9, r1, lsl #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b7bf │ │ │ │ - subeq sl, r9, r1, asr r3 │ │ │ │ + umaaleq ip, r9, r1, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b7b7 │ │ │ │ - strdeq fp, [r9], #-153 @ 0xffffff67 │ │ │ │ + umaaleq ip, r9, sp, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b7af │ │ │ │ - ldrdeq fp, [r9], #-177 @ 0xffffff4f │ │ │ │ + umaaleq ip, r9, sp, r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b7a7 │ │ │ │ - subeq ip, r9, r1, ror #10 │ │ │ │ + strdeq sp, [r9], #-77 @ 0xffffffb3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b79f │ │ │ │ - subeq ip, r9, sp, ror #10 │ │ │ │ + subeq lr, r9, r9, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b797 │ │ │ │ - subeq ip, r9, sp, ror #16 │ │ │ │ + strdeq r2, [sl], #-169 @ 0xffffff57 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b78f │ │ │ │ - subeq sp, r9, sp, asr #9 │ │ │ │ + subeq r3, sl, r5, lsr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b787 │ │ │ │ - umaaleq lr, r9, r9, r3 │ │ │ │ + subeq r8, sl, r5, asr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b77f │ │ │ │ - subeq r2, sl, r9, asr #21 │ │ │ │ + subeq r8, sl, r5, lsl r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b777 │ │ │ │ - subeq r3, sl, r5, lsl #14 │ │ │ │ + subeq r9, sl, r9, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b76f │ │ │ │ - subeq r8, sl, r5, lsl r4 │ │ │ │ + subeq r9, sl, sp, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b767 │ │ │ │ - subeq r8, sl, r5, ror #15 │ │ │ │ + subeq r9, sl, r5, lsr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b75f │ │ │ │ - subeq r9, sl, r9, asr r0 │ │ │ │ + subeq fp, sl, sp, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b757 │ │ │ │ - subeq r9, sl, sp, lsl sl │ │ │ │ + subeq ip, sl, r9, asr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b74f │ │ │ │ - subeq r9, sl, r5, ror sp │ │ │ │ + strdeq lr, [sl], #-109 @ 0xffffff93 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b747 │ │ │ │ - subeq fp, sl, sp, lsl sl │ │ │ │ + subeq pc, sl, r1, lsr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b73f │ │ │ │ - subeq ip, sl, r9, lsl r9 │ │ │ │ + strdeq r0, [fp], #-45 @ 0xffffffd3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b737 │ │ │ │ - subeq lr, sl, sp, asr #13 │ │ │ │ + subeq r8, fp, r9, ror #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b72f │ │ │ │ - subeq pc, sl, r1, ror sp @ │ │ │ │ + subeq r8, fp, r9, lsl #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b727 │ │ │ │ - subeq r0, fp, sp, asr #5 │ │ │ │ + strheq r9, [fp], #-45 @ 0xffffffd3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b71f │ │ │ │ - subeq r8, fp, r9, lsr r7 │ │ │ │ + subeq r9, fp, sp, ror sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b717 │ │ │ │ - subeq r8, fp, r9, asr pc │ │ │ │ + subeq r9, fp, sp, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b70f │ │ │ │ - subeq r9, fp, sp, lsl #5 │ │ │ │ + umaaleq sl, fp, sp, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b707 │ │ │ │ - subeq r9, fp, sp, asr #20 │ │ │ │ + umaaleq ip, fp, sp, pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b6ff │ │ │ │ - umaaleq r9, fp, sp, ip │ │ │ │ + subeq sp, fp, r1, lsr #5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b6f7 │ │ │ │ - subeq sl, fp, sp, ror #2 │ │ │ │ + subeq sp, fp, r1, lsl r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b6ef │ │ │ │ - subeq ip, fp, sp, ror #30 │ │ │ │ + strdeq sp, [fp], #-149 @ 0xffffff6b │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b6e7 │ │ │ │ - subeq sp, fp, r1, ror r2 │ │ │ │ + subeq lr, fp, sp, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b6df │ │ │ │ - subeq sp, fp, r1, ror #7 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b6d7 │ │ │ │ - subeq sp, fp, r5, asr #19 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b6cf │ │ │ │ - subeq lr, fp, sp, lsr r1 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b6c7 │ │ │ │ - strdeq ip, [ip], #-137 @ 0xffffff77 │ │ │ │ + subeq ip, ip, r9, lsr #18 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - rsbslt pc, r8, r3, ror #3 │ │ │ │ + addslt pc, r0, r3, ror #3 │ │ │ │ strdeq r2, [r5, -r6] │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fede8abc <__bss_end__@@Base+0xfdb0219c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [fp], #-992 @ 0xfffffc20 │ │ │ │ @ instruction: 0xf104447c │ │ │ │ @ instruction: 0xf0e10090 │ │ │ │ - @ instruction: 0xf104f789 │ │ │ │ + @ instruction: 0xf104f7a1 │ │ │ │ @ instruction: 0xf0e10060 │ │ │ │ - @ instruction: 0xf104f785 │ │ │ │ + @ instruction: 0xf104f79d │ │ │ │ @ instruction: 0xf0e100c0 │ │ │ │ - @ instruction: 0xf104f781 │ │ │ │ + @ instruction: 0xf104f799 │ │ │ │ @ instruction: 0xf0e100f0 │ │ │ │ - @ instruction: 0xf504f77d │ │ │ │ + @ instruction: 0xf504f795 │ │ │ │ @ instruction: 0xf0e17090 │ │ │ │ - @ instruction: 0xf104f779 │ │ │ │ + @ instruction: 0xf104f791 │ │ │ │ @ instruction: 0xf0e10030 │ │ │ │ - @ instruction: 0x4620f775 │ │ │ │ - @ instruction: 0xf772f0e1 │ │ │ │ + strtmi pc, [r0], -sp, lsl #15 │ │ │ │ + @ instruction: 0xf78af0e1 │ │ │ │ adcvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xf76ef0e1 │ │ │ │ + @ instruction: 0xf786f0e1 │ │ │ │ sbcvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf76af0e1 │ │ │ │ + @ instruction: 0xf782f0e1 │ │ │ │ sbcsvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xf766f0e1 │ │ │ │ + @ instruction: 0xf77ef0e1 │ │ │ │ rscsvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf762f0e1 │ │ │ │ + @ instruction: 0xf77af0e1 │ │ │ │ andvc pc, r4, r4, lsl #10 │ │ │ │ - pld [lr, -r1, ror #1] │ │ │ │ + @ instruction: 0xf776f0e1 │ │ │ │ andsvc pc, r0, r4, lsl #10 │ │ │ │ - pld [sl, -r1, ror #1] │ │ │ │ + @ instruction: 0xf772f0e1 │ │ │ │ andsvc pc, ip, r4, lsl #10 │ │ │ │ - pld [r6, -r1, ror #1] │ │ │ │ + @ instruction: 0xf76ef0e1 │ │ │ │ eorvc pc, r8, r4, lsl #10 │ │ │ │ - pld [r2, -r1, ror #1] │ │ │ │ + @ instruction: 0xf76af0e1 │ │ │ │ eorsvc pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xf74ef0e1 │ │ │ │ + @ instruction: 0xf766f0e1 │ │ │ │ subvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf74af0e1 │ │ │ │ + @ instruction: 0xf762f0e1 │ │ │ │ subvc pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xf746f0e1 │ │ │ │ + pld [lr, -r1, ror #1] │ │ │ │ subsvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xf742f0e1 │ │ │ │ + pld [sl, -r1, ror #1] │ │ │ │ rsbvc pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xf73ef0e1 │ │ │ │ + pld [r6, -r1, ror #1] │ │ │ │ rsbsvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf73af0e1 │ │ │ │ + pld [r2, -r1, ror #1] │ │ │ │ rsbsvc pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xf736f0e1 │ │ │ │ + @ instruction: 0xf74ef0e1 │ │ │ │ addvs pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xf732f0e1 │ │ │ │ + @ instruction: 0xf74af0e1 │ │ │ │ addvs pc, sl, r4, lsl #10 │ │ │ │ - @ instruction: 0xf72ef0e1 │ │ │ │ + @ instruction: 0xf746f0e1 │ │ │ │ addsvs pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf72af0e1 │ │ │ │ + @ instruction: 0xf742f0e1 │ │ │ │ addsvs pc, r6, r4, lsl #10 │ │ │ │ - @ instruction: 0xf726f0e1 │ │ │ │ + @ instruction: 0xf73ef0e1 │ │ │ │ addsvs pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xf722f0e1 │ │ │ │ + @ instruction: 0xf73af0e1 │ │ │ │ adcvs pc, r2, r4, lsl #10 │ │ │ │ - pldw [lr, -r1, ror #1] │ │ │ │ + @ instruction: 0xf736f0e1 │ │ │ │ adcvs pc, r8, r4, lsl #10 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - ldrlt pc, [r8, -r1, ror #1] │ │ │ │ + ldrlt pc, [r0, -r1, ror #1]! │ │ │ │ ldrdeq r7, [lr], #28 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b639 │ │ │ │ - ldrdeq r7, [lr], #-237 @ 0xffffff13 │ │ │ │ + svclt 0x0000b651 │ │ │ │ + subeq r7, lr, sp, lsl #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b631 │ │ │ │ - subeq r8, lr, r1, lsl #3 │ │ │ │ + svclt 0x0000b649 │ │ │ │ + strheq r8, [lr], #-17 @ 0xffffffef │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b629 │ │ │ │ - ldrdeq sl, [lr], #-45 @ 0xffffffd3 │ │ │ │ + svclt 0x0000b641 │ │ │ │ + subeq sl, lr, sp, lsl #6 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b621 │ │ │ │ - subeq fp, lr, sp, lsl sp │ │ │ │ + svclt 0x0000b639 │ │ │ │ + subeq fp, lr, sp, asr #26 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b619 │ │ │ │ - subeq ip, lr, sp, lsl #20 │ │ │ │ + svclt 0x0000b631 │ │ │ │ + subeq ip, lr, sp, lsr sl │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b611 │ │ │ │ - subeq r4, pc, r1, ror #7 │ │ │ │ + svclt 0x0000b629 │ │ │ │ + subeq r4, pc, r1, lsl r4 @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b609 │ │ │ │ - subeq r5, pc, r9, lsl #1 │ │ │ │ + svclt 0x0000b621 │ │ │ │ + strheq r5, [pc], #-9 @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b601 │ │ │ │ - subeq r5, pc, sp, lsl r7 @ │ │ │ │ + svclt 0x0000b619 │ │ │ │ + subeq r5, pc, sp, asr #14 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b5f9 │ │ │ │ - subeq r8, pc, r1, asr #10 │ │ │ │ + svclt 0x0000b611 │ │ │ │ + subeq r8, pc, r1, ror r5 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fede8c4c <__bss_end__@@Base+0xfdb0232c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r6, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi fp, [r8], #-131 @ 0xffffff7d │ │ │ │ @ instruction: 0xf1e29001 │ │ │ │ - stmdals r1, {r0, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ + stmdals r1, {r0, r3, r4, r5, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ andlt r3, r3, r0, lsr #32 │ │ │ │ bl 3cfbdc │ │ │ │ - strblt pc, [r4, #502] @ 0x1f6 @ │ │ │ │ + ldrblt pc, [ip, #502] @ 0x1f6 @ │ │ │ │ tsteq r5, lr, ror r0 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ + svclt 0x0000b5f3 │ │ │ │ + subseq r3, r0, r1, ror #22 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ + @ instruction: 0xf1e44478 │ │ │ │ + svclt 0x0000b5eb │ │ │ │ + subseq r7, r0, r5, lsl r2 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ + @ instruction: 0xf1e44478 │ │ │ │ + svclt 0x0000b5e3 │ │ │ │ + subseq r7, r0, sp, lsl #17 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ + @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b5db │ │ │ │ - subseq r3, r0, r1, lsr fp │ │ │ │ + ldrsheq ip, [r0], #-41 @ 0xffffffd7 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b5d3 │ │ │ │ - subseq r7, r0, r5, ror #3 │ │ │ │ + subseq r4, r2, r9, lsl r5 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b5cb │ │ │ │ - subseq r7, r0, sp, asr r8 │ │ │ │ + subseq r5, r2, sp, lsl #19 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b5c3 │ │ │ │ - subseq ip, r0, r9, asr #5 │ │ │ │ + subseq r7, r2, r1, lsl #24 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b5bb │ │ │ │ - subseq r4, r2, r9, ror #9 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + ldrsbeq r7, [r2], #-205 @ 0xffffff33 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b5b3 │ │ │ │ - subseq r5, r2, sp, asr r9 │ │ │ │ + subseq r8, r2, r9, lsr #10 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b5ab │ │ │ │ - ldrsbeq r7, [r2], #-177 @ 0xffffff4f │ │ │ │ + subseq r9, r2, r1, ror #12 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b5a3 │ │ │ │ - subseq r7, r2, sp, lsr #25 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ + subseq fp, r2, r9, lsr #8 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b59b │ │ │ │ - ldrsheq r8, [r2], #-73 @ 0xffffffb7 │ │ │ │ + subseq sp, r2, r1, asr #28 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b593 │ │ │ │ - subseq r9, r2, r1, lsr r6 │ │ │ │ + ldrheq r0, [r3], #-125 @ 0xffffff83 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b58b │ │ │ │ - ldrsheq fp, [r2], #-57 @ 0xffffffc7 │ │ │ │ + subseq r5, r3, r5, asr #2 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b583 │ │ │ │ - subseq sp, r2, r1, lsl lr │ │ │ │ + subseq r6, r3, sp, lsr #21 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b57b │ │ │ │ - subseq r0, r3, sp, lsl #15 │ │ │ │ + subseq r7, r3, r5, ror #1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b573 │ │ │ │ - subseq r5, r3, r5, lsl r1 │ │ │ │ + subseq r7, r3, r5, ror r7 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b56b │ │ │ │ - subseq r6, r3, sp, ror sl │ │ │ │ + subseq sp, r3, sp, ror #2 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b563 │ │ │ │ - ldrheq r7, [r3], #-5 │ │ │ │ + subseq pc, r3, sp, lsl r1 @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b55b │ │ │ │ - subseq r7, r3, r5, asr #14 │ │ │ │ + subseq r1, r4, r5, asr r8 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b553 │ │ │ │ - subseq sp, r3, sp, lsr r1 │ │ │ │ + subseq r5, r4, r1, ror #17 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b54b │ │ │ │ - subseq pc, r3, sp, ror #1 │ │ │ │ + subseq r9, r4, r1, lsl #2 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b543 │ │ │ │ - subseq r1, r4, r5, lsr #16 │ │ │ │ + subseq r9, r4, r1, lsr #4 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b53b │ │ │ │ - ldrheq r5, [r4], #-129 @ 0xffffff7f │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + subseq ip, r4, r1, ror #5 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b533 │ │ │ │ - ldrsbeq r9, [r4], #-1 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + ldrheq r5, [r5], #-181 @ 0xffffff4b │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b52b │ │ │ │ - ldrsheq r9, [r4], #-17 @ 0xffffffef │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + ldrsbeq r5, [r5], #-241 @ 0xffffff0f │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b523 │ │ │ │ - ldrheq ip, [r4], #-33 @ 0xffffffdf │ │ │ │ + subseq r6, r5, sp, lsl #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b51b │ │ │ │ - subseq r5, r5, r5, lsl #23 │ │ │ │ + subseq r7, r5, r5, lsr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b513 │ │ │ │ - subseq r5, r5, r1, lsr #31 │ │ │ │ + subseq r7, r5, r5, lsl #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b50b │ │ │ │ - subseq r6, r5, sp, asr sp │ │ │ │ + @ instruction: 0x0055759d │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b503 │ │ │ │ - subseq r7, r5, r5, lsl #6 │ │ │ │ + ldrsheq r7, [r5], #-161 @ 0xffffff5f │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b4fb │ │ │ │ - subseq r7, r5, r5, asr r3 │ │ │ │ + subseq r8, r5, r5, lsr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b4f3 │ │ │ │ - subseq r7, r5, sp, ror #10 │ │ │ │ + ldrsheq fp, [r5], #-45 @ 0xffffffd3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b4eb │ │ │ │ - subseq r7, r5, r1, asr #21 │ │ │ │ + subseq fp, r5, r9, ror #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b4e3 │ │ │ │ - ldrsheq r8, [r5], #-5 │ │ │ │ + subseq fp, r5, r9, lsr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b4db │ │ │ │ - subseq fp, r5, sp, asr #5 │ │ │ │ + subseq lr, r5, r1, lsr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b4d3 │ │ │ │ - ldrheq fp, [r5], #-105 @ 0xffffff97 │ │ │ │ + ldrheq lr, [r5], #-113 @ 0xffffff8f │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf1e44478 │ │ │ │ svclt 0x0000b4cb │ │ │ │ - ldrsheq fp, [r5], #-233 @ 0xffffff17 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b4c3 │ │ │ │ - subseq lr, r5, r1, lsl #2 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b4bb │ │ │ │ - subseq lr, r5, r1, lsl #15 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf1e44478 │ │ │ │ - svclt 0x0000b4b3 │ │ │ │ - subseq lr, r5, r1, ror #23 │ │ │ │ + subseq lr, r5, r1, lsl ip │ │ │ │ │ │ │ │ 00291ccc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #96] @ (291d3c ) │ │ │ │ @@ -6517,672 +6517,672 @@ │ │ │ │ ldr r1, [pc, #68] @ (291d4c ) │ │ │ │ movs r0, #1 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 8754d0 │ │ │ │ + bl 875500 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #52] @ (291d50 ) │ │ │ │ ldr r3, [pc, #32] @ (291d40 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 291d36 │ │ │ │ add sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 7f3f60 │ │ │ │ + bl 7f3f90 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r0, #108] @ 0x6c │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r0, #4 │ │ │ │ lsls r5, r0, #4 │ │ │ │ - movs r2, #85 @ 0x55 │ │ │ │ + movs r2, #133 @ 0x85 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cbnz r4, 291d6c │ │ │ │ + cbnz r4, 291d78 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [pc, #8] @ (291d60 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r1, #26 │ │ │ │ + lsrs r5, r7, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291d70 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r1, #26 │ │ │ │ + lsrs r1, r7, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291d80 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r0, #26 │ │ │ │ + lsrs r5, r6, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291d90 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r0, #26 │ │ │ │ + lsrs r1, r6, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291da0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r7, #25 │ │ │ │ + lsrs r5, r5, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291db0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r7, #25 │ │ │ │ + lsrs r1, r5, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291dc0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r6, #25 │ │ │ │ + lsrs r5, r4, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291dd0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r6, #25 │ │ │ │ + lsrs r1, r4, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291de0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r5, #25 │ │ │ │ + lsrs r5, r3, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291df0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r5, #25 │ │ │ │ + lsrs r1, r3, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291e00 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r4, #25 │ │ │ │ + lsrs r5, r2, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291e10 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r4, #25 │ │ │ │ + lsrs r1, r2, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291e20 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r3, #25 │ │ │ │ + lsrs r5, r1, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291e30 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r3, #25 │ │ │ │ + lsrs r1, r1, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291e40 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r2, #25 │ │ │ │ + lsrs r5, r0, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291e50 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r2, #25 │ │ │ │ + lsrs r1, r0, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291e60 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r1, #25 │ │ │ │ + lsrs r5, r7, #25 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291e70 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r1, #25 │ │ │ │ + lsrs r1, r7, #25 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291e80 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r0, #25 │ │ │ │ + lsrs r5, r6, #25 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291e90 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r0, #25 │ │ │ │ + lsrs r1, r6, #25 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291ea0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r7, #24 │ │ │ │ + lsrs r5, r5, #25 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291eb0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r7, #24 │ │ │ │ + lsrs r1, r5, #25 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291ec0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r6, #24 │ │ │ │ + lsrs r5, r4, #25 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291ed0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r6, #24 │ │ │ │ + lsrs r1, r4, #25 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291ee0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r5, #24 │ │ │ │ + lsrs r5, r3, #25 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291ef0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r5, #24 │ │ │ │ + lsrs r1, r3, #25 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291f00 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r4, #24 │ │ │ │ + lsrs r5, r2, #25 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291f10 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r4, #24 │ │ │ │ + lsrs r1, r2, #25 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291f20 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r3, #24 │ │ │ │ + lsrs r5, r1, #25 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291f30 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r3, #24 │ │ │ │ + lsrs r1, r1, #25 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291f40 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r2, #24 │ │ │ │ + lsrs r5, r0, #25 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291f50 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r2, #24 │ │ │ │ + lsrs r1, r0, #25 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291f60 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r1, #24 │ │ │ │ + lsrs r5, r7, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291f70 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r1, #24 │ │ │ │ + lsrs r1, r7, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291f80 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r0, #24 │ │ │ │ + lsrs r5, r6, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291f90 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r0, #24 │ │ │ │ + lsrs r1, r6, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291fa0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r7, #23 │ │ │ │ + lsrs r5, r5, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291fb0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r7, #23 │ │ │ │ + lsrs r1, r5, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291fc0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r6, #23 │ │ │ │ + lsrs r5, r4, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291fd0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r6, #23 │ │ │ │ + lsrs r1, r4, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291fe0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r5, #23 │ │ │ │ + lsrs r5, r3, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (291ff0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r5, #23 │ │ │ │ + lsrs r1, r3, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292000 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r4, #23 │ │ │ │ + lsrs r5, r2, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292010 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r4, #23 │ │ │ │ + lsrs r1, r2, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292020 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r3, #23 │ │ │ │ + lsrs r5, r1, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292030 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r3, #23 │ │ │ │ + lsrs r1, r1, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292040 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r2, #23 │ │ │ │ + lsrs r5, r0, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292050 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r2, #23 │ │ │ │ + lsrs r1, r0, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292060 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r1, #23 │ │ │ │ + lsrs r5, r7, #23 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292070 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r1, #23 │ │ │ │ + lsrs r1, r7, #23 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292080 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r0, #23 │ │ │ │ + lsrs r5, r6, #23 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292090 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r0, #23 │ │ │ │ + lsrs r1, r6, #23 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2920a0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r7, #22 │ │ │ │ + lsrs r5, r5, #23 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2920b0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r7, #22 │ │ │ │ + lsrs r1, r5, #23 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2920c0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r6, #22 │ │ │ │ + lsrs r5, r4, #23 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2920d0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r6, #22 │ │ │ │ + lsrs r1, r4, #23 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2920e0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r5, #22 │ │ │ │ + lsrs r5, r3, #23 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2920f0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r5, #22 │ │ │ │ + lsrs r1, r3, #23 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292100 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r4, #22 │ │ │ │ + lsrs r5, r2, #23 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292110 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r4, #22 │ │ │ │ + lsrs r1, r2, #23 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292120 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r3, #22 │ │ │ │ + lsrs r5, r1, #23 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292130 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r3, #22 │ │ │ │ + lsrs r1, r1, #23 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292140 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r2, #22 │ │ │ │ + lsrs r5, r0, #23 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292150 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r2, #22 │ │ │ │ + lsrs r1, r0, #23 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292160 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r1, #22 │ │ │ │ + lsrs r5, r7, #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292170 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r1, #22 │ │ │ │ + lsrs r1, r7, #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292180 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r0, #22 │ │ │ │ + lsrs r5, r6, #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292190 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r0, #22 │ │ │ │ + lsrs r1, r6, #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2921a0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r7, #21 │ │ │ │ + lsrs r5, r5, #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2921b0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r7, #21 │ │ │ │ + lsrs r1, r5, #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2921c0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r6, #21 │ │ │ │ + lsrs r5, r4, #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2921d0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r6, #21 │ │ │ │ + lsrs r1, r4, #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2921e0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r5, #21 │ │ │ │ + lsrs r5, r3, #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2921f0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r5, #21 │ │ │ │ + lsrs r1, r3, #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292200 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r4, #21 │ │ │ │ + lsrs r5, r2, #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292210 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r4, #21 │ │ │ │ + lsrs r1, r2, #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292220 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r3, #21 │ │ │ │ + lsrs r5, r1, #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292230 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r3, #21 │ │ │ │ + lsrs r1, r1, #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292240 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r2, #21 │ │ │ │ + lsrs r5, r0, #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292250 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r2, #21 │ │ │ │ + lsrs r1, r0, #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292260 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r1, #21 │ │ │ │ + lsrs r5, r7, #21 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292270 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r1, #21 │ │ │ │ + lsrs r1, r7, #21 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292280 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r0, #21 │ │ │ │ + lsrs r5, r6, #21 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (292290 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r0, #21 │ │ │ │ + lsrs r1, r6, #21 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2922a0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r7, #20 │ │ │ │ + lsrs r5, r5, #21 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2922b0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r7, #20 │ │ │ │ + lsrs r1, r5, #21 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2922c0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r6, #20 │ │ │ │ + lsrs r5, r4, #21 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2922d0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r6, #20 │ │ │ │ + lsrs r1, r4, #21 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2922e0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r5, r5, #20 │ │ │ │ + lsrs r5, r3, #21 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2922f0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - lsrs r1, r5, #20 │ │ │ │ + lsrs r1, r3, #21 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #212] @ 2923d8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -7334,59 +7334,59 @@ │ │ │ │ ldr r0, [pc, #32] @ (2924a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ lsrs r6, r7 │ │ │ │ lsls r5, r0, #4 │ │ │ │ - lsls r0, r0, #17 │ │ │ │ + lsls r0, r6, #17 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - str r6, [r1, #4] │ │ │ │ + str r6, [r7, #4] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r0, [r4, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r6, r5, #16 │ │ │ │ + lsls r6, r3, #17 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - str r4, [r7, #0] │ │ │ │ + str r4, [r5, #4] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r2, [r5, #4] │ │ │ │ + str r2, [r3, #8] │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #24] @ (2924d0 ) │ │ │ │ ldr r1, [pc, #24] @ (2924d4 ) │ │ │ │ ldr r0, [pc, #28] @ (2924d8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 8a41d0 │ │ │ │ + bl 8a4200 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 87f330 │ │ │ │ + b.w 87f360 │ │ │ │ nop │ │ │ │ - ldmia r7!, {r0, r3, r4} │ │ │ │ + ldmia r7!, {r0, r3, r6} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r1, {r0, r1, r3, r6} │ │ │ │ + ldmia r1, {r0, r1, r3, r4, r5, r6} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r1!, {r0, r2, r3, r5, r7} │ │ │ │ + ldmia r1!, {r0, r2, r3, r4, r6, r7} │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2924e8 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #12 │ │ │ │ - b.w 87499c │ │ │ │ + b.w 8749cc │ │ │ │ nop │ │ │ │ rors r6, r5 │ │ │ │ lsls r5, r0, #4 │ │ │ │ ldr r0, [pc, #8] @ (2924f8 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - strh r1, [r3, r3] │ │ │ │ + strh r1, [r1, r4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (29259c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -7395,15 +7395,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #140] @ (2925a4 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 87499c │ │ │ │ + bl 8749cc │ │ │ │ ldr r0, [pc, #128] @ (2925a8 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ blx 28a674 │ │ │ │ @@ -7431,15 +7431,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ mov r1, r4 │ │ │ │ - bl 8701b4 │ │ │ │ + bl 8701e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29253a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ cmp r3, r2 │ │ │ │ itet gt │ │ │ │ asrgt r3, r3, #1 │ │ │ │ @@ -7450,15 +7450,15 @@ │ │ │ │ nop │ │ │ │ str r2, [r2, #104] @ 0x68 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ negs r6, r6 │ │ │ │ lsls r5, r0, #4 │ │ │ │ - ldrb r6, [r7, #13] │ │ │ │ + ldrb r6, [r5, #14] │ │ │ │ lsls r1, r6, #1 │ │ │ │ negs r4, r0 │ │ │ │ lsls r5, r0, #4 │ │ │ │ str r2, [r3, #100] @ 0x64 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r3, [pc, #20] @ (2925cc ) │ │ │ │ movs r1, #0 │ │ │ │ @@ -7469,43 +7469,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ tst r6, r7 │ │ │ │ lsls r5, r0, #4 │ │ │ │ - push {r0, r3, r4} │ │ │ │ + push {r0, r3, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (2925e0 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 87499c │ │ │ │ + b.w 8749cc │ │ │ │ nop │ │ │ │ tst r2, r5 │ │ │ │ lsls r5, r0, #4 │ │ │ │ ldr r0, [pc, #8] @ (2925f0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - add r1, sp, #516 @ 0x204 │ │ │ │ + add r1, sp, #708 @ 0x2c4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (292600 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - add r1, sp, #500 @ 0x1f4 │ │ │ │ + add r1, sp, #692 @ 0x2b4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (292610 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 87662c │ │ │ │ + b.w 87665c │ │ │ │ nop │ │ │ │ - add r3, sp, #884 @ 0x374 │ │ │ │ + add r4, sp, #52 @ 0x34 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00292614 <_start@@Base>: │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r1} │ │ │ │ mov r2, sp │ │ │ │ @@ -7622,15 +7622,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ asrs r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (292724 <_start@@Base+0x110>) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ cbz r6, 29277e <_start@@Base+0x16a> │ │ │ │ lsls r0, r0, #2 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #204] @ (292808 <_start@@Base+0x1f4>) │ │ │ │ @@ -7665,15 +7665,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r6, #4] │ │ │ │ blx 28b1e4 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #8] │ │ │ │ - bl 72b428 │ │ │ │ + bl 72b458 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ blx 28b41c │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2927c6 <_start@@Base+0x1b2> │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ @@ -7687,15 +7687,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #100] @ (29281c <_start@@Base+0x208>) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -7717,29 +7717,29 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ push {r0, r7, lr} │ │ │ │ lsls r2, r0, #4 │ │ │ │ - str r4, [sp, #992] @ 0x3e0 │ │ │ │ + str r5, [sp, #160] @ 0xa0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r4, [sp, #904] @ 0x388 │ │ │ │ + str r5, [sp, #72] @ 0x48 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - pop {r1, r3, r6, pc} │ │ │ │ + pop {r1, r3, r4, r5, r6, pc} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - subs r4, r6, r3 │ │ │ │ + subs r4, r4, r4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r4, r7, r2 │ │ │ │ + subs r4, r5, r3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - pop {r2, pc} │ │ │ │ + pop {r2, r4, r5, pc} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - subs r2, r7, r1 │ │ │ │ + subs r2, r5, r2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - subs r0, r2, r2 │ │ │ │ + subs r0, r0, r3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #80] @ (29288c <_start@@Base+0x278>) │ │ │ │ mov r4, r0 │ │ │ │ @@ -7751,19 +7751,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2944cc │ │ │ │ ldr.w r0, [r4, #620] @ 0x26c │ │ │ │ cbz r0, 29285a <_start@@Base+0x246> │ │ │ │ movs r1, #1 │ │ │ │ blx 2887b4 │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 8856f4 │ │ │ │ + bl 885724 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 8749d8 │ │ │ │ + bl 874a08 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 874f08 │ │ │ │ + bl 874f38 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ blx 288d38 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 288d34 │ │ │ │ ldr.w r0, [r0, #704] @ 0x2c0 │ │ │ │ blx 288d38 │ │ │ │ @@ -7776,31 +7776,31 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #104] @ (29290c <_start@@Base+0x2f8>) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72ca84 │ │ │ │ + bl 72cab4 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 2928e2 <_start@@Base+0x2ce> │ │ │ │ mov r0, r6 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr.w ip, [pc, #80] @ 292910 <_start@@Base+0x2fc> │ │ │ │ ldr r2, [pc, #80] @ (292914 <_start@@Base+0x300>) │ │ │ │ movs r3, #24 │ │ │ │ add ip, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ cbz r0, 2928e2 <_start@@Base+0x2ce> │ │ │ │ ldrb.w r3, [r0, #153] @ 0x99 │ │ │ │ strb.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cbnz r3, 2928fa <_start@@Base+0x2e6> │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -7812,68 +7812,68 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 516f64 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 517750 │ │ │ │ - adds r0, r6, r4 │ │ │ │ + adds r0, r4, r5 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - pop {r1, r3, r4, r5} │ │ │ │ + pop {r1, r3, r5, r6} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - subs r6, r0, r0 │ │ │ │ + subs r6, r6, r0 │ │ │ │ lsls r1, r4, #1 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #196] @ (2929f0 <_start@@Base+0x3dc>) │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #196] @ (2929f4 <_start@@Base+0x3e0>) │ │ │ │ mov r4, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r2, [pc, #192] @ (2929f8 <_start@@Base+0x3e4>) │ │ │ │ add r5, pc │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ adds r7, #76 @ 0x4c │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ bl 328658 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r5, #0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ movs r0, #4 │ │ │ │ strd r3, r3, [r4, #708] @ 0x2c4 │ │ │ │ movs r3, #1 │ │ │ │ strd r5, r5, [r4, #604] @ 0x25c │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ blx 2889f4 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ movs r0, #56 @ 0x38 │ │ │ │ ldr r6, [pc, #120] @ (2929fc <_start@@Base+0x3e8>) │ │ │ │ blx 2889f4 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 874e58 │ │ │ │ + bl 874e88 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 87499c │ │ │ │ + bl 8749cc │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 8856e8 │ │ │ │ + bl 885718 │ │ │ │ add.w r2, r4, #588 @ 0x24c │ │ │ │ add.w r3, r4, #640 @ 0x280 │ │ │ │ mov r0, r4 │ │ │ │ strd r5, r3, [r4, #640] @ 0x280 │ │ │ │ add.w r3, r4, #648 @ 0x288 │ │ │ │ strd r5, r2, [r4, #588] @ 0x24c │ │ │ │ add r6, pc │ │ │ │ @@ -7895,19 +7895,19 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 5d2280 │ │ │ │ nop │ │ │ │ - movs r7, #168 @ 0xa8 │ │ │ │ + movs r7, #216 @ 0xd8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - cbnz r6, 292a68 <_start@@Base+0x454> │ │ │ │ + cbnz r6, 292a74 <_start@@Base+0x460> │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adds r0, r6, r6 │ │ │ │ + adds r0, r4, r7 │ │ │ │ lsls r1, r4, #1 │ │ │ │ str r2, [r6, #28] │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -7944,35 +7944,35 @@ │ │ │ │ ldr r1, [pc, #156] @ (292af8 <_start@@Base+0x4e4>) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ ldr r2, [pc, #136] @ (292afc <_start@@Base+0x4e8>) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #132] @ (292b00 <_start@@Base+0x4ec>) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #120] @ (292b04 <_start@@Base+0x4f0>) │ │ │ │ ldr r1, [pc, #124] @ (292b08 <_start@@Base+0x4f4>) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #108] @ (292b0c <_start@@Base+0x4f8>) │ │ │ │ ldr r3, [pc, #112] @ (292b10 <_start@@Base+0x4fc>) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #108] @ (292b14 <_start@@Base+0x500>) │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ @@ -8001,27 +8001,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - hlt 0x0024 │ │ │ │ + revsh r4, r2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adds r2, r4, r2 │ │ │ │ + adds r2, r2, r3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r6, [r3, #96] @ 0x60 │ │ │ │ + str r6, [r1, #100] @ 0x64 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - adds r6, r4, r2 │ │ │ │ + adds r6, r2, r3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r4, r7, r2 │ │ │ │ + adds r4, r5, r3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - adds r6, r3, r1 │ │ │ │ + adds r6, r1, r2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r6, #76 @ 0x4c │ │ │ │ + movs r6, #124 @ 0x7c │ │ │ │ lsls r2, r5, #1 │ │ │ │ stc2 15, cr15, [r5], {255} @ 0xff │ │ │ │ stc2l 15, cr15, [sp], #-1020 @ 0xfffffc04 │ │ │ │ stc2l 15, cr15, [r1], #-1020 @ 0xfffffc04 │ │ │ │ mcr2 15, 3, pc, cr5, cr15, {7} @ │ │ │ │ vmaxnm.f32 , , │ │ │ │ ldc2l 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ @@ -8058,18 +8058,18 @@ │ │ │ │ str.w r2, [r4, #132] @ 0x84 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 516fb8 │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [pc, #76] @ (292be0 <_start@@Base+0x5cc>) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr.w r5, [r3, #176] @ 0xb0 │ │ │ │ - bl 87fd90 │ │ │ │ + bl 87fdc0 │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 292b48 <_start@@Base+0x534> │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ cbz r3, 292bc4 <_start@@Base+0x5b0> │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -8079,23 +8079,23 @@ │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ - bl 87fd94 │ │ │ │ + bl 87fdc4 │ │ │ │ b.n 292b48 <_start@@Base+0x534> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ str r6, [r4, #4] │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #30 │ │ │ │ + asrs r6, r4, #31 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00292be4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8156,29 +8156,29 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 7312f8 │ │ │ │ + bl 731328 │ │ │ │ ldr r1, [pc, #100] @ (292ce8 ) │ │ │ │ ldr r2, [pc, #104] @ (292cec ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (292cf0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 72c584 │ │ │ │ + bl 72c5b4 │ │ │ │ cbz r0, 292cca │ │ │ │ ldr r2, [pc, #80] @ (292cf4 ) │ │ │ │ ldr r3, [pc, #60] @ (292ce4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -8190,29 +8190,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87a1d4 │ │ │ │ + bl 87a204 │ │ │ │ mov r0, r5 │ │ │ │ - bl 730cf4 │ │ │ │ + bl 730d24 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldrsh r6, [r6, r4] │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb87a │ │ │ │ + @ instruction: 0xb8aa │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r4, r6, #25 │ │ │ │ + asrs r4, r4, #26 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ + str r2, [r4, #64] @ 0x40 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldrsh r6, [r7, r3] │ │ │ │ lsls r3, r6, #3 │ │ │ │ │ │ │ │ 00292cf8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -8237,15 +8237,15 @@ │ │ │ │ add r0, pc │ │ │ │ bl 517514 │ │ │ │ ldr.w r3, [r4, #136] @ 0x88 │ │ │ │ bic.w r3, r3, r5 │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 517580 │ │ │ │ - asrs r6, r0, #21 │ │ │ │ + asrs r6, r6, #21 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00292d50 : │ │ │ │ mov.w r3, #1 │ │ │ │ strb.w r3, [r0, #127] @ 0x7f │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ @@ -8299,16 +8299,16 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #88] @ (292e44 ) │ │ │ │ - bl 730530 │ │ │ │ - bl 72c578 │ │ │ │ + bl 730560 │ │ │ │ + bl 72c5a8 │ │ │ │ ldr r3, [pc, #84] @ (292e48 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 292e10 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -8329,63 +8329,63 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 292dfc │ │ │ │ ldr r0, [pc, #44] @ (292e54 ) │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb726 │ │ │ │ + @ instruction: 0xb756 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r4, r4, #20 │ │ │ │ + asrs r4, r2, #21 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r2, [r4, #40] @ 0x28 │ │ │ │ + str r2, [r2, #44] @ 0x2c │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldrb r0, [r6, r6] │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #20 │ │ │ │ + asrs r2, r4, #21 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00292e58 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #140] @ (292ef4 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7307ac │ │ │ │ + bl 7307dc │ │ │ │ ldr r2, [pc, #132] @ (292ef8 ) │ │ │ │ ldr r1, [pc, #132] @ (292efc ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 292ece │ │ │ │ cbz r4, 292ee0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730344 │ │ │ │ + bl 730374 │ │ │ │ cbz r0, 292eb8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730798 │ │ │ │ + bl 7307c8 │ │ │ │ cbnz r0, 292eb8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -8411,27 +8411,27 @@ │ │ │ │ add.w r3, r5, #148 @ 0x94 │ │ │ │ ldr r0, [pc, #36] @ (292f0c ) │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xb68a │ │ │ │ + @ instruction: 0xb6ba │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r0, r6, #17 │ │ │ │ + asrs r0, r4, #18 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r2, #96 @ 0x60 │ │ │ │ + movs r2, #144 @ 0x90 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - asrs r0, r4, #14 │ │ │ │ + asrs r0, r2, #15 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r2, r2, #18 │ │ │ │ + asrs r2, r0, #19 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r6, r1, #14 │ │ │ │ + asrs r6, r7, #14 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r4, r2, #18 │ │ │ │ + asrs r4, r0, #19 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00292f10 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8439,15 +8439,15 @@ │ │ │ │ bl 294958 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (292f8c ) │ │ │ │ add r0, pc │ │ │ │ blx 288a74 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7307ac │ │ │ │ + bl 7307dc │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 292f4c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx 28928c │ │ │ │ cbnz r0, 292f60 │ │ │ │ mov r0, r5 │ │ │ │ @@ -8472,15 +8472,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx 288d38 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r0, [r2, #62] @ 0x3e │ │ │ │ + ldrh r0, [r0, #0] │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 293004 │ │ │ │ sub sp, #20 │ │ │ │ @@ -8489,50 +8489,50 @@ │ │ │ │ ldr r1, [pc, #96] @ (29300c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7307a4 │ │ │ │ + bl 7307d4 │ │ │ │ bl 292f10 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cbz r3, 292fea │ │ │ │ ldr r0, [pc, #60] @ (293010 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87b148 │ │ │ │ + bl 87b178 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 288d34 │ │ │ │ ldr r0, [pc, #40] @ (293014 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87b148 │ │ │ │ + bl 87b178 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 288d34 │ │ │ │ nop │ │ │ │ - push {r1, r2, r4, r6, lr} │ │ │ │ + push {r1, r2, r7, lr} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r4, r7, #12 │ │ │ │ + asrs r4, r5, #13 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r1, #46 @ 0x2e │ │ │ │ + movs r1, #94 @ 0x5e │ │ │ │ lsls r2, r5, #1 │ │ │ │ - asrs r6, r6, #14 │ │ │ │ + asrs r6, r4, #15 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - str r2, [r1, #20] │ │ │ │ + str r2, [r7, #20] │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00293018 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -8547,27 +8547,27 @@ │ │ │ │ cbz r3, 293092 │ │ │ │ mov r4, r0 │ │ │ │ bl 294958 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ bl 292e58 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2930a0 │ │ │ │ - bl 7307a4 │ │ │ │ + bl 7307d4 │ │ │ │ ldr r3, [pc, #112] @ (2930c0 ) │ │ │ │ ldr r2, [pc, #112] @ (2930c4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #112] @ (2930c8 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #96] @ (2930cc ) │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ @@ -8580,41 +8580,41 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #60] @ (2930d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ ldr r0, [pc, #48] @ (2930d4 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ mov r0, r4 │ │ │ │ blx 28b648 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ nop │ │ │ │ - ldrh r6, [r2, #32] │ │ │ │ + ldrh r6, [r0, #34] @ 0x22 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrh r6, [r5, r5] │ │ │ │ lsls r3, r6, #3 │ │ │ │ - push {r1, r3, r5, r7} │ │ │ │ + push {r1, r3, r4, r6, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r0, r2, #10 │ │ │ │ + asrs r0, r0, #11 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r0, #128 @ 0x80 │ │ │ │ + movs r0, #176 @ 0xb0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r5, [pc, #720] @ (2933a0 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #12 │ │ │ │ + asrs r4, r7, #12 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r0, r3, #12 │ │ │ │ + asrs r0, r1, #13 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002930d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8657,73 +8657,73 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #84] @ (2931a8 ) │ │ │ │ bl 294958 │ │ │ │ - bl 7307ac │ │ │ │ + bl 7307dc │ │ │ │ ldr r1, [pc, #80] @ (2931ac ) │ │ │ │ ldr r2, [pc, #80] @ (2931b0 ) │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r2, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cbz r2, 29317c │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r2 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 730b58 │ │ │ │ + bl 730b88 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #40] @ (2931b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87b148 │ │ │ │ + bl 87b178 │ │ │ │ ldr r1, [pc, #36] @ (2931b8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 28aaf4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 289e5c │ │ │ │ - subs r2, r0, #6 │ │ │ │ + subs r2, r6, #6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - cbz r0, 293218 │ │ │ │ + cbz r0, 293224 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r0, r1, #6 │ │ │ │ + asrs r0, r7, #6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r2, r2, #9 │ │ │ │ + asrs r2, r0, #10 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldc2l 15, cr15, [r7, #1020]! @ 0x3fc │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #212] @ (2932a0 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r2, [pc, #204] @ (2932a4 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #204] @ (2932a8 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ blx 289200 │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r3, [r5, #181] @ 0xb5 │ │ │ │ cbnz r3, 29324a │ │ │ │ ldrb.w r3, [r5, #180] @ 0xb4 │ │ │ │ @@ -8783,57 +8783,57 @@ │ │ │ │ ldr r1, [pc, #56] @ (2932c8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ blx 2894f4 │ │ │ │ b.n 293214 │ │ │ │ nop │ │ │ │ - cbz r2, 293318 │ │ │ │ + push {r1} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r0, r7, #3 │ │ │ │ + asrs r0, r5, #4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r4, r7, #31 │ │ │ │ + asrs r4, r5, #32 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - asrs r2, r4, #9 │ │ │ │ + asrs r2, r2, #10 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r4, r0, #10 │ │ │ │ + asrs r4, r6, #10 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r6, r0, #10 │ │ │ │ + asrs r6, r6, #10 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r0, r7, #7 │ │ │ │ + asrs r0, r5, #8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r2, r6, #7 │ │ │ │ + asrs r2, r4, #8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r6, r4, #8 │ │ │ │ + asrs r6, r2, #9 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r2, r0, #8 │ │ │ │ + asrs r2, r6, #8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r2, r4, #7 │ │ │ │ + asrs r2, r2, #8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002932cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr.w r3, [pc, #1540] @ 2938f0 │ │ │ │ ldr.w r2, [pc, #1540] @ 2938f4 │ │ │ │ ldr.w r1, [pc, #1540] @ 2938f8 │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldrb.w r9, [r4] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 2935ac │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r7, [r4, #16] │ │ │ │ @@ -9022,30 +9022,30 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #968] @ (293904 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 29356e │ │ │ │ ldrd r1, r5, [r4, #56] @ 0x38 │ │ │ │ orrs r5, r1 │ │ │ │ bne.w 2933d2 │ │ │ │ ldr r3, [pc, #944] @ (293908 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ ldr r4, [pc, #944] @ (29390c ) │ │ │ │ ldr r1, [pc, #944] @ (293910 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -9104,15 +9104,15 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r2, r1 │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mul.w r2, r2, r0 │ │ │ │ @@ -9154,15 +9154,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 288d34 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 293830 │ │ │ │ @@ -9177,15 +9177,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ cmp r5, #1 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ str r5, [sp, #32] │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 293620 │ │ │ │ ldrd r1, r0, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #560] @ (293920 ) │ │ │ │ ldr r4, [pc, #564] @ (293924 ) │ │ │ │ @@ -9194,15 +9194,15 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #556] @ (293928 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 29356e │ │ │ │ ldrd r1, r2, [r4, #104] @ 0x68 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.w 293432 │ │ │ │ ldr r3, [pc, #528] @ (29392c ) │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ @@ -9210,15 +9210,15 @@ │ │ │ │ ldr r1, [pc, #532] @ (293934 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 29356e │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 293442 │ │ │ │ ldr r3, [pc, #500] @ (293938 ) │ │ │ │ movs r2, #134 @ 0x86 │ │ │ │ @@ -9226,15 +9226,15 @@ │ │ │ │ ldr r1, [pc, #504] @ (293940 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 29356e │ │ │ │ str r2, [sp, #24] │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r3, r7, [r8, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ @@ -9259,15 +9259,15 @@ │ │ │ │ ldr r1, [pc, #424] @ (29394c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #231 @ 0xe7 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2936a6 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 293454 │ │ │ │ ldr r3, [pc, #392] @ (293950 ) │ │ │ │ movs r2, #142 @ 0x8e │ │ │ │ @@ -9275,15 +9275,15 @@ │ │ │ │ ldr r1, [pc, #392] @ (293958 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 29356e │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 293464 │ │ │ │ ldr r3, [pc, #364] @ (29395c ) │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ @@ -9291,15 +9291,15 @@ │ │ │ │ ldr r1, [pc, #364] @ (293964 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 29356e │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 293474 │ │ │ │ ldr r3, [pc, #336] @ (293968 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ @@ -9307,15 +9307,15 @@ │ │ │ │ ldr r1, [pc, #336] @ (293970 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 29356e │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cbnz r2, 29388a │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -9324,15 +9324,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ b.n 293620 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cbnz r2, 29388a │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -9341,15 +9341,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #1 │ │ │ │ mul.w r1, r1, r2 │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 293620 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 293620 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -9357,15 +9357,15 @@ │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #32] │ │ │ │ b.n 293620 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 29375a │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -9379,79 +9379,79 @@ │ │ │ │ str.w r3, [r8, #180] @ 0xb4 │ │ │ │ str.w r2, [r8, #216] @ 0xd8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ strb.w r3, [r1, #179] @ 0xb3 │ │ │ │ b.n 293674 │ │ │ │ nop │ │ │ │ - uxth r4, r6 │ │ │ │ + uxtb r4, r4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r4, r3, #31 │ │ │ │ + asrs r4, r1, #32 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r0, r4, #27 │ │ │ │ + lsrs r0, r2, #28 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - add sp, #472 @ 0x1d8 │ │ │ │ + sub sp, #152 @ 0x98 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r4, r0, #8 │ │ │ │ + asrs r4, r6, #8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r4, r5, #26 │ │ │ │ + lsrs r4, r3, #27 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add sp, #296 @ 0x128 │ │ │ │ + add sp, #488 @ 0x1e8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r4, r5, #29 │ │ │ │ + lsrs r4, r3, #30 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r4, r1, #26 │ │ │ │ + lsrs r4, r7, #26 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r6, r0, #32 │ │ │ │ + asrs r6, r6, #32 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r7, sp, #96 @ 0x60 │ │ │ │ + add r7, sp, #288 @ 0x120 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r6, r2, #21 │ │ │ │ + lsrs r6, r0, #22 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r6, sp, #728 @ 0x2d8 │ │ │ │ + add r6, sp, #920 @ 0x398 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r0, r0, #32 │ │ │ │ + asrs r0, r6, #32 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r6, r5, #19 │ │ │ │ + lsrs r6, r3, #20 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r6, sp, #544 @ 0x220 │ │ │ │ + add r6, sp, #736 @ 0x2e0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r2, r6, #23 │ │ │ │ + lsrs r2, r4, #24 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r2, r1, #19 │ │ │ │ + lsrs r2, r7, #19 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r6, sp, #384 @ 0x180 │ │ │ │ + add r6, sp, #576 @ 0x240 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r6, r0, #24 │ │ │ │ + lsrs r6, r6, #24 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r2, r4, #18 │ │ │ │ + lsrs r2, r2, #19 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r6, sp, #16 │ │ │ │ + add r6, sp, #208 @ 0xd0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r2, r2, #26 │ │ │ │ + lsrs r2, r0, #27 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r2, r0, #17 │ │ │ │ + lsrs r2, r6, #17 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r5, sp, #872 @ 0x368 │ │ │ │ + add r6, sp, #40 @ 0x28 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r4, r7, #22 │ │ │ │ + lsrs r4, r5, #23 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r4, r3, #16 │ │ │ │ + lsrs r4, r1, #17 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r5, sp, #712 @ 0x2c8 │ │ │ │ + add r5, sp, #904 @ 0x388 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r4, r1, #23 │ │ │ │ + lsrs r4, r7, #23 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r4, r6, #15 │ │ │ │ + lsrs r4, r4, #16 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r5, sp, #552 @ 0x228 │ │ │ │ + add r5, sp, #744 @ 0x2e8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r4, r3, #23 │ │ │ │ + lsrs r4, r1, #24 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r4, r1, #15 │ │ │ │ + lsrs r4, r7, #15 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00293974 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -9464,25 +9464,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, #548] @ (293bb8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #532] @ (293bbc ) │ │ │ │ ldr r2, [pc, #536] @ (293bc0 ) │ │ │ │ ldr r1, [pc, #536] @ (293bc4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ movs r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 293a32 │ │ │ │ add r0, sp, #16 │ │ │ │ movs r7, #1 │ │ │ │ @@ -9508,27 +9508,27 @@ │ │ │ │ lsr.w r3, r3, ip │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 2939ca │ │ │ │ ldr r3, [pc, #444] @ (293bc8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ ldr r3, [pc, #436] @ (293bcc ) │ │ │ │ ldr r2, [pc, #440] @ (293bd0 ) │ │ │ │ ldr r1, [pc, #440] @ (293bd4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #297 @ 0x129 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 293ad4 │ │ │ │ ldr r3, [pc, #420] @ (293bd8 ) │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, #420] @ (293bdc ) │ │ │ │ mov r8, r6 │ │ │ │ add r3, pc │ │ │ │ mov r7, r5 │ │ │ │ @@ -9543,21 +9543,21 @@ │ │ │ │ add.w r3, sl, r1 │ │ │ │ ldrb.w r3, [r3, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 293b60 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 293b32 │ │ │ │ mov r0, r5 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r1, [pc, #368] @ (293be0 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 293aa0 │ │ │ │ cmp r4, #3 │ │ │ │ beq.n 293b0e │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 293afe │ │ │ │ cmp r4, #6 │ │ │ │ @@ -9574,27 +9574,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 293a92 │ │ │ │ ldr r3, [pc, #312] @ (293be4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ ldr r3, [pc, #300] @ (293be8 ) │ │ │ │ ldr r2, [pc, #304] @ (293bec ) │ │ │ │ ldr r1, [pc, #304] @ (293bf0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #284] @ (293bf4 ) │ │ │ │ ldr r3, [pc, #216] @ (293bb4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -9632,114 +9632,114 @@ │ │ │ │ bne.n 293a4a │ │ │ │ b.n 293a98 │ │ │ │ ldr r3, [pc, #176] @ (293be4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ ldr r3, [pc, #180] @ (293bf8 ) │ │ │ │ ldr r2, [pc, #180] @ (293bfc ) │ │ │ │ ldr r1, [pc, #184] @ (293c00 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 293ad4 │ │ │ │ ldr r3, [pc, #100] @ (293bc8 ) │ │ │ │ ldr r4, [pc, #160] @ (293c04 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ ldr r3, [pc, #148] @ (293c08 ) │ │ │ │ ldr r1, [pc, #148] @ (293c0c ) │ │ │ │ mov.w r2, #318 @ 0x13e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 293ad4 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #120] @ (293c10 ) │ │ │ │ ldr r2, [pc, #120] @ (293c14 ) │ │ │ │ ldr r1, [pc, #124] @ (293c18 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ b.n 293a92 │ │ │ │ nop │ │ │ │ strh r0, [r3, r0] │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r1, r0] │ │ │ │ lsls r3, r6, #3 │ │ │ │ - add r3, sp, #1016 @ 0x3f8 │ │ │ │ + add r4, sp, #184 @ 0xb8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r6, r4, #4 │ │ │ │ + lsrs r6, r2, #5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r2, r5, #32 │ │ │ │ + lsrs r2, r3, #1 │ │ │ │ lsls r2, r5, #1 │ │ │ │ str r0, [r6, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #568 @ 0x238 │ │ │ │ + add r3, sp, #760 @ 0x2f8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r4, r4, #21 │ │ │ │ + lsrs r4, r2, #22 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r6, r1, #7 │ │ │ │ + lsrs r6, r7, #7 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r3, sp, #440 @ 0x1b8 │ │ │ │ + add r3, sp, #632 @ 0x278 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r6, r1, #2 │ │ │ │ + lsrs r6, r7, #2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsls r0, r5, #29 │ │ │ │ + lsls r0, r3, #30 │ │ │ │ lsls r2, r5, #1 │ │ │ │ movs r2, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #936 @ 0x3a8 │ │ │ │ + add r3, sp, #104 @ 0x68 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r4, r4, #21 │ │ │ │ + lsrs r4, r2, #22 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r2, r5, #4 │ │ │ │ + lsrs r2, r3, #5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ str r2, [r1, r3] │ │ │ │ lsls r3, r6, #3 │ │ │ │ - add r2, sp, #384 @ 0x180 │ │ │ │ + add r2, sp, #576 @ 0x240 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r2, r5, #18 │ │ │ │ + lsrs r2, r3, #19 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r0, r4, #2 │ │ │ │ + lsrs r0, r2, #3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r0, r4, #17 │ │ │ │ + lsrs r0, r2, #18 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r2, sp, #184 @ 0xb8 │ │ │ │ + add r2, sp, #376 @ 0x178 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r2, r6, #1 │ │ │ │ + lsrs r2, r4, #2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r2, sp, #48 @ 0x30 │ │ │ │ + add r2, sp, #240 @ 0xf0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r4, r6, #28 │ │ │ │ + lsls r4, r4, #29 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsls r0, r7, #24 │ │ │ │ + lsls r0, r5, #25 │ │ │ │ lsls r2, r5, #1 │ │ │ │ │ │ │ │ 00293c1c : │ │ │ │ ldrd r1, r3, [r0, #204] @ 0xcc │ │ │ │ ldrd r0, r2, [r0, #196] @ 0xc4 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ @@ -9814,15 +9814,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (293d20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -9833,29 +9833,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (293d2c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #401 @ 0x191 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 293ce2 │ │ │ │ bl 28b770 │ │ │ │ nop │ │ │ │ - add r0, sp, #864 @ 0x360 │ │ │ │ + add r1, sp, #32 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r2, r4, #14 │ │ │ │ + lsrs r2, r2, #15 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsls r0, r3, #28 │ │ │ │ + lsls r0, r1, #29 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r0, sp, #680 @ 0x2a8 │ │ │ │ + add r0, sp, #872 @ 0x368 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r4, r1, #15 │ │ │ │ + lsrs r4, r7, #15 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsls r2, r5, #27 │ │ │ │ + lsls r2, r3, #28 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r3, [pc, #16] @ (293d44 ) │ │ │ │ ldr r2, [pc, #20] @ (293d48 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (293d4c ) │ │ │ │ @@ -9863,22 +9863,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ ldr r6, [pc, #448] @ (293f08 ) │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #15 │ │ │ │ + lsrs r6, r2, #16 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [pc, #8] @ (293d5c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 874b94 │ │ │ │ + b.w 874bc4 │ │ │ │ nop │ │ │ │ - lsrs r0, r2, #15 │ │ │ │ + lsrs r0, r0, #16 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (293db4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -9898,44 +9898,44 @@ │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r2, #138 @ 0x8a │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ ldr.w r6, [r4, #592] @ 0x250 │ │ │ │ str r5, [r6, #0] │ │ │ │ str.w r5, [r4, #592] @ 0x250 │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 517380 │ │ │ │ ldr r6, [pc, #184] @ (293e70 ) │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r7, #19 │ │ │ │ + lsls r2, r5, #20 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00293dc0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (293dfc ) │ │ │ │ movs r3, #0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #4 │ │ │ │ - bl 87499c │ │ │ │ + bl 8749cc │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 874e58 │ │ │ │ + bl 874e88 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 874e58 │ │ │ │ + bl 874e88 │ │ │ │ add.w r0, r4, #144 @ 0x90 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 874e58 │ │ │ │ + b.w 874e88 │ │ │ │ nop │ │ │ │ ldr r6, [sp, #968] @ 0x3c8 │ │ │ │ lsls r2, r0, #4 │ │ │ │ │ │ │ │ 00293e00 : │ │ │ │ ldr r3, [pc, #20] @ (293e18 ) │ │ │ │ ldr r2, [pc, #24] @ (293e1c ) │ │ │ │ @@ -9951,28 +9951,28 @@ │ │ │ │ bx r3 │ │ │ │ ldr r5, [pc, #640] @ (29409c ) │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #720] @ 0x2d0 │ │ │ │ lsls r2, r0, #4 │ │ │ │ - lsls r6, r5, #17 │ │ │ │ + lsls r6, r3, #18 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00293e28 : │ │ │ │ ldr r0, [pc, #12] @ (293e38 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #12] @ (293e3c ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 874b94 │ │ │ │ + b.w 874bc4 │ │ │ │ ldr r6, [sp, #600] @ 0x258 │ │ │ │ lsls r2, r0, #4 │ │ │ │ - lsls r0, r2, #17 │ │ │ │ + lsls r0, r0, #18 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00293e40 : │ │ │ │ ldr r3, [pc, #40] @ (293e6c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 293e62 │ │ │ │ @@ -10084,33 +10084,33 @@ │ │ │ │ nop │ │ │ │ ldr r5, [pc, #64] @ (293f84 ) │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #144] @ 0x90 │ │ │ │ lsls r2, r0, #4 │ │ │ │ - lsrs r2, r0, #10 │ │ │ │ + lsrs r2, r6, #10 │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmia r1!, {r2, r6} │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r5, [sp, #952] @ 0x3b8 │ │ │ │ lsls r2, r0, #4 │ │ │ │ stmia r1!, {r1, r4} │ │ │ │ lsls r3, r6, #3 │ │ │ │ - add r7, pc, #112 @ (adr r7, 293fd0 ) │ │ │ │ + add r7, pc, #304 @ (adr r7, 294090 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r2, r4, #13 │ │ │ │ + lsls r2, r2, #14 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r0, r4, #8 │ │ │ │ + lsrs r0, r2, #9 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r7, pc, #16 @ (adr r7, 293f7c ) │ │ │ │ + add r7, pc, #208 @ (adr r7, 29403c ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r2, r1, #13 │ │ │ │ + lsls r2, r7, #13 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsrs r0, r6, #8 │ │ │ │ + lsrs r0, r4, #9 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00293f74 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -10157,15 +10157,15 @@ │ │ │ │ nop │ │ │ │ ldr r4, [pc, #104] @ (294054 ) │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ lsls r2, r0, #4 │ │ │ │ - lsrs r2, r1, #6 │ │ │ │ + lsrs r2, r7, #6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ lsls r2, r0, #4 │ │ │ │ stmia r0!, {r2, r5} │ │ │ │ lsls r3, r6, #3 │ │ │ │ │ │ │ │ 00294000 : │ │ │ │ @@ -10272,15 +10272,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #368] @ (294270 ) │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r3, [pc, #224] @ (2941e4 ) │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [sp, #120] @ 0x78 │ │ │ │ lsls r2, r0, #4 │ │ │ │ - lsls r4, r0, #7 │ │ │ │ + lsls r4, r6, #7 │ │ │ │ lsls r1, r4, #1 │ │ │ │ subs r0, r4, #1 │ │ │ │ ... │ │ │ │ │ │ │ │ 00294110 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -10403,15 +10403,15 @@ │ │ │ │ bgt.n 29422a │ │ │ │ ldr r0, [pc, #116] @ (2942b4 ) │ │ │ │ movs r2, #229 @ 0xe5 │ │ │ │ ldr r1, [pc, #116] @ (2942b8 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ ldr.w r3, [sl, r9] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r3, #128] @ 0x80 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -10437,35 +10437,36 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #232] @ (29437c ) │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ lsls r2, r0, #4 │ │ │ │ - lsls r2, r3, #3 │ │ │ │ + lsls r2, r1, #4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ subs r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #944] @ 0x3b0 │ │ │ │ lsls r2, r0, #4 │ │ │ │ bkpt 0x0022 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r2, [sp, #712] @ 0x2c8 │ │ │ │ lsls r2, r0, #4 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ + lsls r4, r1, #2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r2, [sp, #512] @ 0x200 │ │ │ │ lsls r2, r0, #4 │ │ │ │ - movs r2, r7 │ │ │ │ + lsls r2, r5, #1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r3, pc, #752 @ (adr r3, 2945b0 ) │ │ │ │ + add r3, pc, #944 @ (adr r3, 294670 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r6, r0, #28 │ │ │ │ + lsls r6, r6, #28 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + movs r6, r5 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - vmla.i q8, q7, d16[0] │ │ │ │ │ │ │ │ 002942c8 : │ │ │ │ ldr r2, [pc, #104] @ (294334 ) │ │ │ │ mrc 15, 0, r3, cr13, cr0, {3} │ │ │ │ ldr r1, [pc, #104] @ (294338 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, r3] │ │ │ │ @@ -10495,30 +10496,30 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ strd r1, r3, [sp] │ │ │ │ blx r5 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #88 │ │ │ │ - bl 874f90 │ │ │ │ + bl 874fc0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ movs r2, #245 @ 0xf5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 874b94 │ │ │ │ + b.w 874bc4 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #848] @ (29468c ) │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #744] @ 0x2e8 │ │ │ │ lsls r2, r0, #4 │ │ │ │ - vhadd.u q8, q1, q8 │ │ │ │ + vmla.i32 q0, q1, d0[1] │ │ │ │ │ │ │ │ 00294348 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #140] @ (2943e8 ) │ │ │ │ @@ -10582,21 +10583,21 @@ │ │ │ │ nop │ │ │ │ ldr r0, [pc, #272] @ (2944fc ) │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r1, [sp, #352] @ 0x160 │ │ │ │ lsls r2, r0, #4 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #22 │ │ │ │ + lsls r6, r7, #22 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ lsls r2, r0, #4 │ │ │ │ subs r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 12, cr0, cr2, cr0, {3} │ │ │ │ + cdp2 0, 15, cr0, cr2, cr0, {3} │ │ │ │ │ │ │ │ 00294404 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #104] @ (29447c ) │ │ │ │ @@ -10638,23 +10639,23 @@ │ │ │ │ strb.w r5, [r3, #113] @ 0x71 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r4, #0] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 294454 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 874f50 │ │ │ │ + bl 874f80 │ │ │ │ b.n 294454 │ │ │ │ blxns r1 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [sp, #640] @ 0x280 │ │ │ │ lsls r2, r0, #4 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r3, #19 │ │ │ │ + lsls r4, r1, #20 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r0, [sp, #440] @ 0x1b8 │ │ │ │ lsls r2, r0, #4 │ │ │ │ │ │ │ │ 00294490 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -10750,15 +10751,15 @@ │ │ │ │ mov.w r2, #360 @ 0x168 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str.w r3, [r5, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 294602 │ │ │ │ str.w ip, [r4] │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cbnz r3, 2945e2 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ @@ -10774,20 +10775,20 @@ │ │ │ │ ldr.w r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 294576 │ │ │ │ ldr r1, [pc, #96] @ (294628 ) │ │ │ │ mov r0, r7 │ │ │ │ movw r2, #383 @ 0x17f │ │ │ │ add r1, pc │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ ldr r0, [pc, #84] @ (29462c ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ - b.w 874f90 │ │ │ │ + b.w 874fc0 │ │ │ │ bl 517580 │ │ │ │ bl 29414c │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 2942c8 │ │ │ │ mov.w r1, #372 @ 0x174 │ │ │ │ @@ -10797,21 +10798,21 @@ │ │ │ │ add.w r3, r5, #588 @ 0x24c │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ b.n 29458c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov.w r2, #354 @ 0x162 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 874b94 │ │ │ │ + b.w 874bc4 │ │ │ │ mov r2, ip │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r8, #-384]! @ 0xfffffe80 │ │ │ │ - ldc2 0, cr0, [r2], #384 @ 0x180 │ │ │ │ + ldc2l 0, cr0, [r8, #-384] @ 0xfffffe80 │ │ │ │ + stc2l 0, cr0, [r2], #384 @ 0x180 │ │ │ │ str r6, [sp, #936] @ 0x3a8 │ │ │ │ lsls r2, r0, #4 │ │ │ │ │ │ │ │ 00294630 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -10878,25 +10879,25 @@ │ │ │ │ bpl.n 294694 │ │ │ │ ldr r0, [pc, #32] @ (294700 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 294694 │ │ │ │ cmp r4, sl │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #10 │ │ │ │ + lsls r6, r4, #11 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00294704 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -10933,25 +10934,25 @@ │ │ │ │ bpl.n 294736 │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (294780 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 294736 │ │ │ │ add ip, r1 │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #9 │ │ │ │ + lsls r4, r2, #10 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00294784 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -11082,27 +11083,27 @@ │ │ │ │ lsls r2, r0, #4 │ │ │ │ │ │ │ │ 002948b0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 71e98c │ │ │ │ + bl 71e9bc │ │ │ │ ldr r0, [r0, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 002948d0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 71e98c │ │ │ │ + bl 71e9bc │ │ │ │ ldr r0, [r0, #8] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 002948f0 : │ │ │ │ @@ -11110,89 +11111,89 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #76] @ (29494c ) │ │ │ │ sub sp, #8 │ │ │ │ add r3, pc │ │ │ │ mov r4, r3 │ │ │ │ - bl 71e98c │ │ │ │ + bl 71e9bc │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cmp r0, #29 │ │ │ │ beq.n 294922 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 71e98c │ │ │ │ + bl 71e9bc │ │ │ │ ldr.w ip, [pc, #40] @ 294950 │ │ │ │ ldr r3, [pc, #40] @ (294954 ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [r0, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 864c84 │ │ │ │ + b.w 864cb4 │ │ │ │ cmp r2, r4 │ │ │ │ lsls r3, r6, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, #68] @ 0x44 │ │ │ │ ... │ │ │ │ │ │ │ │ 00294958 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 71e98c │ │ │ │ + bl 71e9bc │ │ │ │ ldr r0, [r0, #12] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 00294978 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 71e98c │ │ │ │ + bl 71e9bc │ │ │ │ ldr r0, [r0, #16] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 00294998 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 71e98c │ │ │ │ + bl 71e9bc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 002949b8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 71e98c │ │ │ │ + bl 71e9bc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ sub.w r0, r0, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -11325,19 +11326,20 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - vmla.i16 q8, q4, d0[2] │ │ │ │ - vmla.i16 q0, q5, d0[2] │ │ │ │ - vhadd.u32 q8, q6, q8 │ │ │ │ - vhadd.u q0, q5, q8 │ │ │ │ - vhadd.u8 q0, q2, q8 │ │ │ │ + movs r0, r1 │ │ │ │ + lsls r1, r4, #1 │ │ │ │ + vmla.i q8, q5, d0[4] │ │ │ │ + vmla.i16 q0, q6, d0[2] │ │ │ │ + vhadd.u32 q8, q5, q8 │ │ │ │ + vhadd.u q0, q2, q8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #204] @ (294c14 ) │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #12 │ │ │ │ @@ -11361,15 +11363,15 @@ │ │ │ │ bl 294a00 │ │ │ │ cmp r6, fp │ │ │ │ bge.n 294bb2 │ │ │ │ ldr.w r4, [sl, #140] @ 0x8c │ │ │ │ sub.w r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bl 8a3610 │ │ │ │ + bl 8a3640 │ │ │ │ ldr r1, [pc, #140] @ (294c18 ) │ │ │ │ ldr r3, [pc, #140] @ (294c1c ) │ │ │ │ mla r2, r4, r0, r0 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ blx r7 │ │ │ │ @@ -11419,21 +11421,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - cdp2 0, 12, cr0, cr4, cr0, {3} │ │ │ │ - cdp2 0, 8, cr0, cr14, cr0, {3} │ │ │ │ - b.n 294660 │ │ │ │ + cdp2 0, 15, cr0, cr4, cr0, {3} │ │ │ │ + cdp2 0, 11, cr0, cr14, cr0, {3} │ │ │ │ + b.n 2946c0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cdp2 0, 7, cr0, cr14, cr0, {3} │ │ │ │ - cdp2 0, 6, cr0, cr6, cr0, {3} │ │ │ │ - bics r6, r6 │ │ │ │ + cdp2 0, 10, cr0, cr14, cr0, {3} │ │ │ │ + cdp2 0, 9, cr0, cr6, cr0, {3} │ │ │ │ + mvns r6, r4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ mov r2, r1 │ │ │ │ @@ -11632,16 +11634,16 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #150 @ 0x96 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #234 @ 0xea │ │ │ │ lsls r3, r6, #3 │ │ │ │ - mcrr2 0, 6, r0, r8, cr0 │ │ │ │ - ldc2 0, cr0, [r0], {96} @ 0x60 │ │ │ │ + ldc2l 0, cr0, [r8], #-384 @ 0xfffffe80 │ │ │ │ + stc2l 0, cr0, [r0], {96} @ 0x60 │ │ │ │ │ │ │ │ 00294e34 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -11716,15 +11718,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #76 @ 0x4c │ │ │ │ lsls r3, r6, #3 │ │ │ │ subs r4, #244 @ 0xf4 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - umaal r0, r0, sl, r0 │ │ │ │ + ldc2 0, cr0, [sl], {96} @ 0x60 │ │ │ │ │ │ │ │ 00294efc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ @@ -11861,21 +11863,21 @@ │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ movs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #144 @ 0x90 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa840060 │ │ │ │ + @ instruction: 0xfab40060 │ │ │ │ subs r3, #114 @ 0x72 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - str r5, [sp, #936] @ 0x3a8 │ │ │ │ + str r6, [sp, #104] @ 0x68 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xfabc0060 │ │ │ │ - @ instruction: 0xface0060 │ │ │ │ + @ instruction: 0xfaec0060 │ │ │ │ + @ instruction: 0xfafe0060 │ │ │ │ │ │ │ │ 00295098 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -11962,30 +11964,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #246 @ 0xf6 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #144 @ 0x90 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - @ instruction: 0xfa200060 │ │ │ │ - str r4, [sp, #1008] @ 0x3f0 │ │ │ │ + @ instruction: 0xfa500060 │ │ │ │ + str r5, [sp, #176] @ 0xb0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - vst1.8 {d16[3]}, [lr], r0 │ │ │ │ - vld1.8 {d16[3]}, [sl], r0 │ │ │ │ + ldr??.w r0, [lr, #96] @ 0x60 │ │ │ │ + @ instruction: 0xfa1a0060 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #16] @ (2951a0 ) │ │ │ │ ldrd lr, r0, [r3] │ │ │ │ add r1, pc │ │ │ │ mov r3, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #944] @ (295554 ) │ │ │ │ + str r4, [r3, r0] │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [sp, #24] │ │ │ │ mov r7, r2 │ │ │ │ @@ -12123,15 +12125,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #112 @ 0x70 │ │ │ │ lsls r3, r6, #3 │ │ │ │ vmaxnm.f16 , , │ │ │ │ asrs r0, r5, #23 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f32 , , │ │ │ │ - str??.w r0, [lr, #96] @ 0x60 │ │ │ │ + ldrsb.w r0, [lr, r0, lsl #2] │ │ │ │ subs r0, #236 @ 0xec │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r4, [r3, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ @@ -12270,20 +12272,20 @@ │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #22 │ │ │ │ lsls r3, r6, #3 │ │ │ │ asrs r0, r5, #23 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ - @ instruction: 0xf7be0060 │ │ │ │ + @ instruction: 0xf7ee0060 │ │ │ │ adds r7, #166 @ 0xa6 │ │ │ │ lsls r3, r6, #3 │ │ │ │ add r8, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf5ea0060 │ │ │ │ + @ instruction: 0xf61a0060 │ │ │ │ │ │ │ │ 00295478 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ mov r4, r2 │ │ │ │ @@ -12448,43 +12450,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf5e40060 │ │ │ │ - ldr r6, [r5, #28] │ │ │ │ + @ instruction: 0xf6140060 │ │ │ │ + ldr r6, [r3, #32] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xf59c0060 │ │ │ │ + rsb r0, ip, #14680064 @ 0xe00000 │ │ │ │ │ │ │ │ 0029562c : │ │ │ │ ldr r3, [pc, #4] @ (295634 ) │ │ │ │ add r3, pc │ │ │ │ b.n 29555c │ │ │ │ nop │ │ │ │ - sbcs.w r0, lr, #14680064 @ 0xe00000 │ │ │ │ + sub.w r0, lr, #14680064 @ 0xe00000 │ │ │ │ │ │ │ │ 00295638 : │ │ │ │ ldr r3, [pc, #4] @ (295640 ) │ │ │ │ add r3, pc │ │ │ │ b.n 29555c │ │ │ │ nop │ │ │ │ - sbcs.w r0, sl, #14680064 @ 0xe00000 │ │ │ │ + sub.w r0, sl, #14680064 @ 0xe00000 │ │ │ │ mov ip, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #12] @ (29565c ) │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ add r1, pc │ │ │ │ mov ip, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx ip │ │ │ │ - subs r6, r4, #2 │ │ │ │ + subs r6, r2, #3 │ │ │ │ lsls r5, r5, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, r0 │ │ │ │ push {lr} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ cmp.w ip, #5 │ │ │ │ @@ -12500,16 +12502,16 @@ │ │ │ │ ldr r1, [pc, #16] @ (295698 ) │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r1, pc │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - adc.w r0, r2, #14680064 @ 0xe00000 │ │ │ │ - adc.w r0, r2, #14680064 @ 0xe00000 │ │ │ │ + sbcs.w r0, r2, #14680064 @ 0xe00000 │ │ │ │ + sbcs.w r0, r2, #14680064 @ 0xe00000 │ │ │ │ │ │ │ │ 0029569c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r2, #160 @ 0xa0 │ │ │ │ @@ -12591,18 +12593,18 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 288a0c │ │ │ │ nop │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f32 , , │ │ │ │ vminnm.f32 , , │ │ │ │ - @ instruction: 0xf4aa0060 │ │ │ │ - ldrh r4, [r3, #56] @ 0x38 │ │ │ │ + @ instruction: 0xf4da0060 │ │ │ │ + ldrh r4, [r1, #58] @ 0x3a │ │ │ │ lsls r1, r6, #1 │ │ │ │ - eor.w r0, ip, #14680064 @ 0xe00000 │ │ │ │ + @ instruction: 0xf4bc0060 │ │ │ │ │ │ │ │ 00295788 : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4068] @ 0xfe4 │ │ │ │ @@ -12680,15 +12682,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ strh r4, [r3, #44] @ 0x2c │ │ │ │ lsls r2, r0, #4 │ │ │ │ - bhi.n 295944 │ │ │ │ + bhi.n 2957a4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 295918 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ cmp r1, #63 @ 0x3f │ │ │ │ ldrd r3, ip, [r0, #8] │ │ │ │ sub sp, #12 │ │ │ │ @@ -13296,21 +13298,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (295ee8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r5, #62] @ 0x3e │ │ │ │ + ldrh r6, [r3, #0] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldcl 0, cr0, [sl, #-384]! @ 0xfffffe80 │ │ │ │ - strh r2, [r3, #62] @ 0x3e │ │ │ │ + stc 0, cr0, [sl, #384]! @ 0x180 │ │ │ │ + ldrh r2, [r1, #0] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stcl 0, cr0, [r8, #-384]! @ 0xfffffe80 │ │ │ │ - stc 0, cr0, [r0, #384] @ 0x180 │ │ │ │ + ldc 0, cr0, [r8, #384] @ 0x180 │ │ │ │ + ldc 0, cr0, [r0, #384]! @ 0x180 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r3, #1 │ │ │ │ sub sp, #12 │ │ │ │ @@ -13394,25 +13396,25 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #437 @ 0x1b5 │ │ │ │ blx 288a0c │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - strh r2, [r4, #56] @ 0x38 │ │ │ │ + strh r2, [r2, #58] @ 0x3a │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stc 0, cr0, [lr], #384 @ 0x180 │ │ │ │ - strh r4, [r7, #54] @ 0x36 │ │ │ │ + ldcl 0, cr0, [lr], {96} @ 0x60 │ │ │ │ + strh r4, [r5, #56] @ 0x38 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldcl 0, cr0, [r6], {96} @ 0x60 │ │ │ │ - stc 0, cr0, [r4], {96} @ 0x60 │ │ │ │ - strh r2, [r4, #54] @ 0x36 │ │ │ │ + stc 0, cr0, [r6, #-384] @ 0xfffffe80 │ │ │ │ + ldc 0, cr0, [r4], #384 @ 0x180 │ │ │ │ + strh r2, [r2, #56] @ 0x38 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldc 0, cr0, [ip], #384 @ 0x180 │ │ │ │ - stcl 0, cr0, [sl], #-384 @ 0xfffffe80 │ │ │ │ + stcl 0, cr0, [ip], #384 @ 0x180 │ │ │ │ + ldc 0, cr0, [sl], {96} @ 0x60 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r0, [pc, #2728] @ 296ac0 │ │ │ │ @@ -14377,61 +14379,61 @@ │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ cmp r3, #132 @ 0x84 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #130 @ 0x82 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - strh r4, [r0, #0] │ │ │ │ + strh r4, [r6, #0] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 2965f8 │ │ │ │ + b.n 296658 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 29662c │ │ │ │ + b.n 29668c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r5, #29] │ │ │ │ + ldrb r4, [r3, #30] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 2965f4 │ │ │ │ + b.n 296654 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 2964cc │ │ │ │ + b.n 29652c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r7, #17] │ │ │ │ + ldrb r6, [r5, #18] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 29704c │ │ │ │ + b.n 2970ac │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 296efc │ │ │ │ + b.n 296f5c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r4, #17] │ │ │ │ + ldrb r6, [r2, #18] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 297060 │ │ │ │ + b.n 2970c0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 296ed8 │ │ │ │ + b.n 296f38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r1, #17] │ │ │ │ + ldrb r2, [r7, #17] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 29705c │ │ │ │ + b.n 2970bc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 296f68 │ │ │ │ + b.n 296fc8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r5, #16] │ │ │ │ + ldrb r4, [r3, #17] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 296e80 │ │ │ │ + b.n 296ee0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r2, #16] │ │ │ │ + ldrb r6, [r0, #17] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 296e5c │ │ │ │ + b.n 296ebc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r0, #16] │ │ │ │ + ldrb r4, [r6, #16] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 296e40 │ │ │ │ + b.n 296ea0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r6, #15] │ │ │ │ + ldrb r0, [r4, #16] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 296edc │ │ │ │ + b.n 296f3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 296f18 │ │ │ │ + b.n 296f78 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr.w r5, [pc, #2700] @ 2975cc │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -15381,61 +15383,61 @@ │ │ │ │ nop │ │ │ │ movs r0, #92 @ 0x5c │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r1, #5 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - strb r0, [r7, #19] │ │ │ │ + strb r0, [r5, #20] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bge.n 2974ec │ │ │ │ + bge.n 29754c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bge.n 297520 │ │ │ │ + bge.n 297580 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r4, #17] │ │ │ │ + strb r2, [r2, #18] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bge.n 2974ec │ │ │ │ + bge.n 29754c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bls.n 2975c4 │ │ │ │ + bge.n 297624 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r4, [r1, #7] │ │ │ │ + strb r4, [r7, #7] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bvc.n 297564 │ │ │ │ + bvc.n 2975c4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bvc.n 2975a0 │ │ │ │ + bhi.n 297600 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r4, #5] │ │ │ │ + strb r2, [r2, #6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bvc.n 29752c │ │ │ │ + bvc.n 29758c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bvs.n 2975dc │ │ │ │ + bvc.n 29763c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r1, #5] │ │ │ │ + strb r0, [r7, #5] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bvc.n 29753c │ │ │ │ + bvc.n 29759c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bvs.n 2975b4 │ │ │ │ + bvc.n 297614 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r4, [r5, #4] │ │ │ │ + strb r4, [r3, #5] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bvc.n 297538 │ │ │ │ + bvc.n 297598 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bvc.n 297644 │ │ │ │ + bvc.n 2976a4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r1, #4] │ │ │ │ + strb r6, [r7, #4] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bvs.n 29755c │ │ │ │ + bvs.n 2975bc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r7, #3] │ │ │ │ + strb r0, [r5, #4] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bvs.n 297538 │ │ │ │ + bvs.n 297598 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r4, #3] │ │ │ │ + strb r6, [r2, #4] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bvs.n 29771c │ │ │ │ + bvs.n 29757c │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w r4, [pc, #2888] @ 298194 │ │ │ │ @@ -16442,61 +16444,61 @@ │ │ │ │ blx 288a0c │ │ │ │ asrs r2, r2, #21 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r4, #16 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - ldr r2, [r4, #16] │ │ │ │ + ldr r2, [r2, #20] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r6!, {r4, r5, r7} │ │ │ │ + ldmia r6, {r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r6, {r3, r6, r7} │ │ │ │ + ldmia r6, {r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [r4, #4] │ │ │ │ + ldr r4, [r2, #8] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r5, {r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [r6, #120] @ 0x78 │ │ │ │ + str r6, [r4, #124] @ 0x7c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r5!, {r2, r4, r6, r7} │ │ │ │ + ldmia r6!, {r2} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r5, {r1, r2, r3, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [r4, #92] @ 0x5c │ │ │ │ + str r4, [r2, #96] @ 0x60 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r3, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r4, {r1, r3, r4} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [r7, #84] @ 0x54 │ │ │ │ + str r2, [r5, #88] @ 0x58 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r3, {r2, r3, r5, r7} │ │ │ │ + ldmia r3, {r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r3!, {r1} │ │ │ │ + ldmia r3!, {r1, r4, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [r4, #84] @ 0x54 │ │ │ │ + str r2, [r2, #88] @ 0x58 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r3!, {r4, r5, r7} │ │ │ │ + ldmia r3!, {r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r2!, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r3, {r1, r3, r4} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [r0, #84] @ 0x54 │ │ │ │ + str r6, [r6, #84] @ 0x54 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r3, {r3, r5, r7} │ │ │ │ + ldmia r3, {r3, r4, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r3, {r2, r3, r5} │ │ │ │ + ldmia r3, {r2, r3, r4, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [r5, #80] @ 0x50 │ │ │ │ + str r6, [r3, #84] @ 0x54 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r2!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [r3, #80] @ 0x50 │ │ │ │ + str r4, [r1, #84] @ 0x54 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r2!, {r3, r5, r7} │ │ │ │ + ldmia r2!, {r3, r4, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r5, [pc, #2708] @ 298ca8 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ @@ -17449,64 +17451,64 @@ │ │ │ │ nop │ │ │ │ lsrs r0, r1, #6 │ │ │ │ lsls r3, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r0, #2 │ │ │ │ lsls r3, r6, #3 │ │ │ │ - ldrsh r4, [r1, r0] │ │ │ │ + ldrsh r4, [r7, r0] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r3!, {r1, r3, r4, r7} │ │ │ │ + stmia r3!, {r1, r3, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r3!, {r1, r4, r5, r7} │ │ │ │ + stmia r3!, {r1, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r7, r5] │ │ │ │ + ldrb r0, [r5, r6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r3!, {r1, r2, r4, r7} │ │ │ │ + stmia r3!, {r1, r2, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r3!, {} │ │ │ │ + stmia r3!, {r4, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r5, r3] │ │ │ │ + ldrh r6, [r3, r4] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r0!, {r3, r4, r6, r7} │ │ │ │ + stmia r1!, {r3} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r2, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r4, [r0, r2] │ │ │ │ + ldrh r4, [r6, r2] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r0!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r0!, {r2, r3} │ │ │ │ + stmia r0!, {r2, r3, r4, r5} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r4, [r5, r1] │ │ │ │ + ldrh r4, [r3, r2] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ite │ │ │ │ - lsl r0, r4, #1 │ │ │ │ - ldrhal r0, [r2, r1] │ │ │ │ + stmia r0!, {r2, r5} │ │ │ │ + lsls r0, r4, #1 │ │ │ │ + ldrh r0, [r0, r2] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r0!, {r1, r4, r5, r7} │ │ │ │ + stmia r0!, {r1, r5, r6, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - stmia r0!, {r1, r2, r4, r5} │ │ │ │ + stmia r0!, {r1, r2, r5, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r2, [r6, r0] │ │ │ │ + ldrh r2, [r4, r1] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ittt lt │ │ │ │ - lsllt r0, r4, #1 │ │ │ │ - ldrhlt r4, [r3, r0] │ │ │ │ - lsllt r1, r6, #1 │ │ │ │ - it ge │ │ │ │ - lslge r0, r4, #1 │ │ │ │ - ldrh r2, [r1, r0] │ │ │ │ + itee al │ │ │ │ + lslal r0, r4, #1 │ │ │ │ + ldrh r4, [r1, r1] │ │ │ │ + lsl r1, r6, #1 │ │ │ │ + it le │ │ │ │ + lslle r0, r4, #1 │ │ │ │ + ldrh r2, [r7, r0] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - itet ls │ │ │ │ - lslls r0, r4, #1 │ │ │ │ - ldrbhi r2, [r0, #0] │ │ │ │ - movls r3, r0 │ │ │ │ + itte gt │ │ │ │ + lslgt r0, r4, #1 │ │ │ │ + ldrbgt r2, [r0, #0] │ │ │ │ + movle r3, r0 │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.n 298dfc │ │ │ │ tbb [pc, r2] │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ adds r1, #34 @ 0x22 │ │ │ │ lsls r3, r0, #12 │ │ │ │ @@ -17589,19 +17591,19 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #1770 @ 0x6ea │ │ │ │ add r1, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 288a0c │ │ │ │ nop │ │ │ │ - ldr r2, [r2, r2] │ │ │ │ + ldr r2, [r0, r3] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ite eq │ │ │ │ - lsleq r0, r4, #1 │ │ │ │ - subne sp, #8 │ │ │ │ + itt cc │ │ │ │ + lslcc r0, r4, #1 │ │ │ │ + subcc sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ movs r1, #0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -19380,61 +19382,61 @@ │ │ │ │ ldr r0, [pc, #104] @ (29a348 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #960] @ (29a6b0 ) │ │ │ │ + ldr r3, [pc, #128] @ (29a370 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add sp, #496 @ 0x1f0 │ │ │ │ + sub sp, #176 @ 0xb0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [pc, #768] @ (29a5f8 ) │ │ │ │ + ldr r1, [pc, #960] @ (29a6b8 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r7, sp, #888 @ 0x378 │ │ │ │ + add sp, #56 @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r7, sp, #288 @ 0x120 │ │ │ │ + add r7, sp, #480 @ 0x1e0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, sl │ │ │ │ + add sl, r0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r2, sp, #528 @ 0x210 │ │ │ │ + add r2, sp, #720 @ 0x2d0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, sp, #872 @ 0x368 │ │ │ │ + add r2, sp, #40 @ 0x28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, r6 │ │ │ │ + add r6, ip │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r2, sp, #608 @ 0x260 │ │ │ │ + add r2, sp, #800 @ 0x320 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r2, sp, #112 @ 0x70 │ │ │ │ + add r2, sp, #304 @ 0x130 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, r4 │ │ │ │ + add r0, sl │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r2, sp, #440 @ 0x1b8 │ │ │ │ + add r2, sp, #632 @ 0x278 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, sp, #672 @ 0x2a0 │ │ │ │ + add r1, sp, #864 @ 0x360 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r6, r0 │ │ │ │ + add r6, r6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r1, sp, #584 @ 0x248 │ │ │ │ + add r1, sp, #776 @ 0x308 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - mvns r2, r6 │ │ │ │ + add r2, r4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r1, sp, #880 @ 0x370 │ │ │ │ + add r2, sp, #48 @ 0x30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, sp, #992 @ 0x3e0 │ │ │ │ + add r2, sp, #160 @ 0xa0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - mvns r4, r3 │ │ │ │ + add r4, r1 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r1, sp, #416 @ 0x1a0 │ │ │ │ + add r1, sp, #608 @ 0x260 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - mvns r6, r0 │ │ │ │ + mvns r6, r6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r1, sp, #336 @ 0x150 │ │ │ │ + add r1, sp, #528 @ 0x210 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, sp, #432 @ 0x1b0 │ │ │ │ + add r1, sp, #624 @ 0x270 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r2 │ │ │ │ @@ -19513,15 +19515,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -19542,15 +19544,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 29a62e │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -20280,49 +20282,49 @@ │ │ │ │ blx 288a0c │ │ │ │ nop │ │ │ │ @ instruction: 0xe83800f2 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ b.n 29a818 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - subs r6, #112 @ 0x70 │ │ │ │ + subs r6, #160 @ 0xa0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r4, pc, #1016 @ (adr r4, 29b040 ) │ │ │ │ + add r5, pc, #184 @ (adr r5, 29ad00 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, pc, #984 @ (adr r3, 29b024 ) │ │ │ │ + add r4, pc, #152 @ (adr r4, 29ace4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, #16 │ │ │ │ + subs r6, #64 @ 0x40 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r3, pc, #632 @ (adr r3, 29aecc ) │ │ │ │ + add r3, pc, #824 @ (adr r3, 29af8c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r3, pc, #728 @ (adr r3, 29af30 ) │ │ │ │ + add r3, pc, #920 @ (adr r3, 29aff0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r3, #64 @ 0x40 │ │ │ │ + subs r3, #112 @ 0x70 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r1, pc, #168 @ (adr r1, 29ad08 ) │ │ │ │ + add r1, pc, #360 @ (adr r1, 29adc8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, pc, #280 @ (adr r1, 29ad7c ) │ │ │ │ + add r1, pc, #472 @ (adr r1, 29ae3c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, #224 @ 0xe0 │ │ │ │ + subs r3, #16 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r0, pc, #432 @ (adr r0, 29ae1c ) │ │ │ │ + add r0, pc, #624 @ (adr r0, 29aedc ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, #176 @ 0xb0 │ │ │ │ + subs r2, #224 @ 0xe0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r1, pc, #72 @ (adr r1, 29acbc ) │ │ │ │ + add r1, pc, #264 @ (adr r1, 29ad7c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #600 @ (adr r0, 29aed0 ) │ │ │ │ + add r0, pc, #792 @ (adr r0, 29af90 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, #144 @ 0x90 │ │ │ │ + subs r2, #192 @ 0xc0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r0, pc, #112 @ (adr r0, 29acf0 ) │ │ │ │ + add r0, pc, #304 @ (adr r0, 29adb0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, #126 @ 0x7e │ │ │ │ + subs r2, #174 @ 0xae │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r0, pc, #40 @ (adr r0, 29acb0 ) │ │ │ │ + add r0, pc, #232 @ (adr r0, 29ad70 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r6, [pc, #2404] @ 29b600 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -20406,15 +20408,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -20435,15 +20437,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 29af98 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -21211,57 +21213,57 @@ │ │ │ │ ... │ │ │ │ svc 0 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 29b518 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - adds r4, #196 @ 0xc4 │ │ │ │ + adds r4, #244 @ 0xf4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r3, [sp, #328] @ 0x148 │ │ │ │ + ldr r3, [sp, #520] @ 0x208 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [sp, #296] @ 0x128 │ │ │ │ + ldr r2, [sp, #488] @ 0x1e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r4, #92 @ 0x5c │ │ │ │ + adds r4, #140 @ 0x8c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r1, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ + ldr r2, [sp, #200] @ 0xc8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r1, #96 @ 0x60 │ │ │ │ + adds r1, #144 @ 0x90 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r7, [sp, #296] @ 0x128 │ │ │ │ + str r7, [sp, #488] @ 0x1e8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r7, [sp, #408] @ 0x198 │ │ │ │ + str r7, [sp, #600] @ 0x258 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r1, #2 │ │ │ │ + adds r1, #50 @ 0x32 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r6, [sp, #568] @ 0x238 │ │ │ │ + str r6, [sp, #760] @ 0x2f8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, #206 @ 0xce │ │ │ │ + adds r0, #254 @ 0xfe │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r7, [sp, #192] @ 0xc0 │ │ │ │ + str r7, [sp, #384] @ 0x180 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r6, [sp, #720] @ 0x2d0 │ │ │ │ + str r6, [sp, #912] @ 0x390 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, #184 @ 0xb8 │ │ │ │ + adds r0, #232 @ 0xe8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r6, [sp, #272] @ 0x110 │ │ │ │ + str r6, [sp, #464] @ 0x1d0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r3, [pc, #16] @ (29b660 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (29b664 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 288a0c │ │ │ │ - adds r0, #78 @ 0x4e │ │ │ │ + adds r0, #126 @ 0x7e │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r5, [sp, #872] @ 0x368 │ │ │ │ + str r6, [sp, #40] @ 0x28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov.w lr, r0, lsr #31 │ │ │ │ ubfx r5, r0, #23, #8 │ │ │ │ @@ -21437,23 +21439,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (29b868 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r6, #108 @ 0x6c │ │ │ │ + cmp r6, #156 @ 0x9c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r3, [sp, #992] @ 0x3e0 │ │ │ │ + str r4, [sp, #160] @ 0xa0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r6, #90 @ 0x5a │ │ │ │ + cmp r6, #138 @ 0x8a │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r4, [sp, #272] @ 0x110 │ │ │ │ + str r4, [sp, #464] @ 0x1d0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [sp, #384] @ 0x180 │ │ │ │ + str r4, [sp, #576] @ 0x240 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 29b8f2 │ │ │ │ tbb [pc, r3] │ │ │ │ lsls r3, r0, #12 │ │ │ │ @@ -21516,17 +21518,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #2758 @ 0xac6 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 288a0c │ │ │ │ nop │ │ │ │ - cmp r5, #156 @ 0x9c │ │ │ │ + cmp r5, #204 @ 0xcc │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r4, [sp, #88] @ 0x58 │ │ │ │ + str r4, [sp, #280] @ 0x118 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov.w ip, #0 │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ @@ -21693,21 +21695,21 @@ │ │ │ │ movw r2, #1169 @ 0x491 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ blx 288a0c │ │ │ │ ... │ │ │ │ - cmp r3, #210 @ 0xd2 │ │ │ │ + cmp r4, #2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r1, [sp, #376] @ 0x178 │ │ │ │ + str r1, [sp, #568] @ 0x238 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r3, #186 @ 0xba │ │ │ │ + cmp r3, #234 @ 0xea │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r1, [sp, #280] @ 0x118 │ │ │ │ + str r1, [sp, #472] @ 0x1d8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -21805,17 +21807,17 @@ │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ blx 288a0c │ │ │ │ nop │ │ │ │ - cmp r2, #148 @ 0x94 │ │ │ │ + cmp r2, #196 @ 0xc4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r0, [sp, #128] @ 0x80 │ │ │ │ + str r0, [sp, #320] @ 0x140 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -21930,17 +21932,17 @@ │ │ │ │ movw r2, #1421 @ 0x58d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ blx 288a0c │ │ │ │ nop │ │ │ │ - cmp r1, #56 @ 0x38 │ │ │ │ + cmp r1, #104 @ 0x68 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r4, [r0, #54] @ 0x36 │ │ │ │ + ldrh r4, [r6, #54] @ 0x36 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -22026,17 +22028,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (29be6c ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #384 @ 0x180 │ │ │ │ blx 288a0c │ │ │ │ - cmp r0, #74 @ 0x4a │ │ │ │ + cmp r0, #122 @ 0x7a │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r6, [r2, #46] @ 0x2e │ │ │ │ + ldrh r6, [r0, #48] @ 0x30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #10, #5 │ │ │ │ lsrs r4, r0, #15 │ │ │ │ @@ -22266,19 +22268,19 @@ │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 29c02e │ │ │ │ b.n 29bf8e │ │ │ │ nop │ │ │ │ - movs r6, #104 @ 0x68 │ │ │ │ + movs r6, #152 @ 0x98 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r2, [r2, #40] @ 0x28 │ │ │ │ + ldrh r2, [r0, #42] @ 0x2a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r6, [r5, #30] │ │ │ │ + ldrh r6, [r3, #32] │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #23, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -22509,19 +22511,19 @@ │ │ │ │ bne.n 29c26a │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 29c290 │ │ │ │ b.n 29c20c │ │ │ │ - movs r4, #6 │ │ │ │ + movs r4, #54 @ 0x36 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r0, [r6, #20] │ │ │ │ + ldrh r0, [r4, #22] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrh r4, [r1, #12] │ │ │ │ + ldrh r4, [r7, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ ubfx ip, r1, #20, #11 │ │ │ │ @@ -22794,19 +22796,19 @@ │ │ │ │ cmp r6, #1 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r2, #0] │ │ │ │ bne.n 29c578 │ │ │ │ b.n 29c4b6 │ │ │ │ - movs r1, #30 │ │ │ │ + movs r1, #78 @ 0x4e │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r0, [r1, #62] @ 0x3e │ │ │ │ + strh r0, [r7, #62] @ 0x3e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r4, [r4, #52] @ 0x34 │ │ │ │ + strh r4, [r2, #54] @ 0x36 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #7, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -23037,19 +23039,19 @@ │ │ │ │ bne.n 29c7da │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 29c800 │ │ │ │ b.n 29c77c │ │ │ │ - subs r6, r2, #2 │ │ │ │ + subs r6, r0, #3 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r0, [r0, #42] @ 0x2a │ │ │ │ + strh r0, [r6, #42] @ 0x2a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r4, [r3, #32] │ │ │ │ + strh r4, [r1, #34] @ 0x22 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ @@ -23484,19 +23486,19 @@ │ │ │ │ lsl.w lr, lr, r4 │ │ │ │ subs r1, r1, r4 │ │ │ │ b.n 29cc28 │ │ │ │ orr.w r6, r6, #4 │ │ │ │ movs r3, #2 │ │ │ │ b.n 29cac8 │ │ │ │ nop │ │ │ │ - subs r2, r7, r4 │ │ │ │ + subs r2, r5, r5 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r4, [r4, #14] │ │ │ │ + strh r4, [r2, #16] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r0, #6] │ │ │ │ + strh r0, [r6, #6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ubfx ip, r0, #23, #8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -23730,25 +23732,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (29d0b4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 288a0c │ │ │ │ - adds r6, r7, r1 │ │ │ │ + adds r6, r5, r2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r4, r1, #25 │ │ │ │ + asrs r4, r7, #25 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrb r6, [r6, #16] │ │ │ │ + ldrb r6, [r4, #17] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r2, #17] │ │ │ │ + ldrb r2, [r0, #18] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r6, r1, #24 │ │ │ │ + asrs r6, r7, #24 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrb r2, [r3, #14] │ │ │ │ + ldrb r2, [r1, #15] │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r2 │ │ │ │ @@ -23810,15 +23812,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 29d20e │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -24469,49 +24471,49 @@ │ │ │ │ ... │ │ │ │ revsh r2, r1 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb8f4 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - asrs r2, r6, #5 │ │ │ │ + asrs r2, r4, #6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r0, [r0, #28] │ │ │ │ + strb r0, [r6, #28] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r3, #28] │ │ │ │ + strb r0, [r1, #29] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r6, r3, #30 │ │ │ │ + lsrs r6, r1, #31 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r2, [r5, #20] │ │ │ │ + strb r2, [r3, #21] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r0, r2, #29 │ │ │ │ + lsrs r0, r0, #30 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r2, [r7, #20] │ │ │ │ + strb r2, [r5, #21] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r6, [r2, #21] │ │ │ │ + strb r6, [r0, #22] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r5, #27 │ │ │ │ + lsrs r2, r3, #28 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r4, [r1, #21] │ │ │ │ + strb r4, [r7, #21] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r0, [r2, #19] │ │ │ │ + strb r0, [r0, #20] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r4, r2, #27 │ │ │ │ + lsrs r4, r0, #28 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r2, [r3, #22] │ │ │ │ + strb r2, [r1, #23] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strb r2, [r3, #17] │ │ │ │ + strb r2, [r1, #18] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r6, #26 │ │ │ │ + lsrs r2, r4, #27 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r6, [r7, #16] │ │ │ │ + strb r6, [r5, #17] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r4, r3, #26 │ │ │ │ + lsrs r4, r1, #27 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r0, [r5, #16] │ │ │ │ + strb r0, [r3, #17] │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r6, [pc, #2136] @ 29e0e0 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ @@ -24578,15 +24580,15 @@ │ │ │ │ strd r2, r2, [sp, #64] @ 0x40 │ │ │ │ bne.n 29da0a │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -25275,57 +25277,57 @@ │ │ │ │ ... │ │ │ │ cbz r2, 29e128 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #400 @ 0x190 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - lsrs r4, r4, #3 │ │ │ │ + lsrs r4, r2, #4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r2, [r6, #100] @ 0x64 │ │ │ │ + ldr r2, [r4, #104] @ 0x68 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [r1, #104] @ 0x68 │ │ │ │ + ldr r2, [r7, #104] @ 0x68 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r5, #27 │ │ │ │ + lsls r2, r3, #28 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r6, [r6, #68] @ 0x44 │ │ │ │ + ldr r6, [r4, #72] @ 0x48 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r7, #25 │ │ │ │ + lsls r2, r5, #26 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r4, [r4, #68] @ 0x44 │ │ │ │ + ldr r4, [r2, #72] @ 0x48 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [r0, #72] @ 0x48 │ │ │ │ + ldr r0, [r6, #72] @ 0x48 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r0, r2, #24 │ │ │ │ + lsls r0, r0, #25 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r2, [r6, #68] @ 0x44 │ │ │ │ + ldr r2, [r4, #72] @ 0x48 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r6, [r6, #60] @ 0x3c │ │ │ │ + ldr r6, [r4, #64] @ 0x40 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r7, #23 │ │ │ │ + lsls r2, r5, #24 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r0, [r0, #76] @ 0x4c │ │ │ │ + ldr r0, [r6, #76] @ 0x4c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [r0, #56] @ 0x38 │ │ │ │ + ldr r0, [r6, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r0, r3, #23 │ │ │ │ + lsls r0, r1, #24 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r4, [r4, #52] @ 0x34 │ │ │ │ + ldr r4, [r2, #56] @ 0x38 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r3, [pc, #16] @ (29e140 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (29e144 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 288a0c │ │ │ │ - lsls r6, r5, #21 │ │ │ │ + lsls r6, r3, #22 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r2, [r7, #44] @ 0x2c │ │ │ │ + ldr r2, [r5, #48] @ 0x30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #936] @ (29e504 ) │ │ │ │ @@ -25387,31 +25389,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w r4, ip, ip │ │ │ │ str r4, [sp, #0] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldrd r1, r3, [sp, #16] │ │ │ │ subs r1, #2 │ │ │ │ adc.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ lsrs r1, r1, #9 │ │ │ │ orr.w r1, r1, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ adds r0, r1, #1 │ │ │ │ @@ -25656,27 +25658,27 @@ │ │ │ │ add r1, pc │ │ │ │ blx 288a0c │ │ │ │ nop │ │ │ │ add r2, sp, #272 @ 0x110 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #19 │ │ │ │ + lsls r6, r1, #20 │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r0, sp, #384 @ 0x180 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - lsls r4, r7, #7 │ │ │ │ + lsls r4, r5, #8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r6, [r4, #124] @ 0x7c │ │ │ │ + ldr r6, [r2, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r4, r5, #6 │ │ │ │ + lsls r4, r3, #7 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r0, [r7, #112] @ 0x70 │ │ │ │ + str r0, [r5, #116] @ 0x74 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #28] @ (29e554 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -25686,19 +25688,19 @@ │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 288a0c │ │ │ │ - lsls r2, r4, #5 │ │ │ │ + lsls r2, r2, #6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r4, [r0, #124] @ 0x7c │ │ │ │ + str r4, [r6, #124] @ 0x7c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r0, [r1, #116] @ 0x74 │ │ │ │ + str r0, [r7, #116] @ 0x74 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ ldrb.w ip, [r2, #25] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 29e576 │ │ │ │ ldrb.w ip, [r1, #4] │ │ │ │ @@ -26176,21 +26178,21 @@ │ │ │ │ ldrh r3, [r0, #0] │ │ │ │ cmp r4, #1 │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r0, #0] │ │ │ │ bne.n 29e9b0 │ │ │ │ b.n 29e8aa │ │ │ │ nop │ │ │ │ - stc2l 0, cr0, [r6], #448 @ 0x1c0 │ │ │ │ - str r0, [r2, #56] @ 0x38 │ │ │ │ + ldc2 0, cr0, [r6, #-448] @ 0xfffffe40 │ │ │ │ + str r0, [r0, #60] @ 0x3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [r5, #36] @ 0x24 │ │ │ │ + str r4, [r3, #40] @ 0x28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - mcrr2 0, 7, r0, r0, cr0 │ │ │ │ - str r4, [r7, #40] @ 0x28 │ │ │ │ + ldc2l 0, cr0, [r0], #-448 @ 0xfffffe40 │ │ │ │ + str r4, [r5, #44] @ 0x2c │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ ldr.w r4, [pc, #3176] @ 29f720 │ │ │ │ @@ -27268,20 +27270,20 @@ │ │ │ │ b.n 29f09c │ │ │ │ add r0, pc, #920 @ (adr r0, 29fabc ) │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #704] @ 0x2c0 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - ldr??.w r0, [r0, r0, lsl #3] │ │ │ │ - @ instruction: 0xf7320070 │ │ │ │ - @ instruction: 0xf71e0070 │ │ │ │ - @ instruction: 0xf5f00070 │ │ │ │ - @ instruction: 0xf2800070 │ │ │ │ - addw r0, r4, #112 @ 0x70 │ │ │ │ + vst1.8 @ instruction: 0xf9800070 │ │ │ │ + @ instruction: 0xf7620070 │ │ │ │ + @ instruction: 0xf74e0070 │ │ │ │ + @ instruction: 0xf6200070 │ │ │ │ + @ instruction: 0xf2b00070 │ │ │ │ + @ instruction: 0xf2340070 │ │ │ │ ldrb r1, [r6, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 29ffec │ │ │ │ ldrb r4, [r6, #9] │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ cbz r4, 29f75e │ │ │ │ ldrb.w lr, [r6, #10] │ │ │ │ @@ -28379,75 +28381,75 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #136] @ (2a0444 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 288a0c │ │ │ │ - vqadd.s64 q0, q7, q8 │ │ │ │ - mcr 0, 2, r0, cr4, cr0, {3} │ │ │ │ - strh r2, [r2, r7] │ │ │ │ + vqadd.s32 q8, q7, q8 │ │ │ │ + mrc 0, 3, r0, cr4, cr0, {3} │ │ │ │ + strb r2, [r0, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r2, [r5, r7] │ │ │ │ + strb r2, [r3, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 2a01c0 │ │ │ │ + b.n 2a0220 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r4, [pc, #880] @ (2a0750 ) │ │ │ │ + ldr r5, [pc, #48] @ (2a0410 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [pc, #992] @ (2a07c4 ) │ │ │ │ + ldr r5, [pc, #160] @ (2a0484 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 29fd04 │ │ │ │ + b.n 29fd64 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r3, [pc, #40] @ (2a0414 ) │ │ │ │ + ldr r3, [pc, #232] @ (2a04d4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 2a0b7c │ │ │ │ + b.n 2a0bdc │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r2, [pc, #80] @ (2a0444 ) │ │ │ │ + ldr r2, [pc, #272] @ (2a0504 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [pc, #312] @ (2a0530 ) │ │ │ │ + ldr r1, [pc, #504] @ (2a05f0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 2a0b54 │ │ │ │ + b.n 2a0bb4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r1, [pc, #888] @ (2a0778 ) │ │ │ │ + ldr r2, [pc, #56] @ (2a0438 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [pc, #208] @ (2a04d4 ) │ │ │ │ + ldr r1, [pc, #400] @ (2a0594 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 2a0b30 │ │ │ │ + b.n 2a0b90 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r1, [pc, #712] @ (2a06d4 ) │ │ │ │ + ldr r1, [pc, #904] @ (2a0794 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [pc, #112] @ (2a0480 ) │ │ │ │ + ldr r1, [pc, #304] @ (2a0540 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 2a0ac0 │ │ │ │ + b.n 2a0b20 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r1, [pc, #736] @ (2a06f8 ) │ │ │ │ + ldr r1, [pc, #928] @ (2a07b8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [pc, #240] @ (2a050c ) │ │ │ │ + ldr r1, [pc, #432] @ (2a05cc ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 2a0a9c │ │ │ │ + b.n 2a0afc │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r1, [pc, #744] @ (2a070c ) │ │ │ │ + ldr r1, [pc, #936] @ (2a07cc ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 2a0a78 │ │ │ │ + b.n 2a0ad8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [pc, #720] @ (2a06fc ) │ │ │ │ + ldr r0, [pc, #912] @ (2a07bc ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 2a0a54 │ │ │ │ + b.n 2a0ab4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [pc, #640] @ (2a06b4 ) │ │ │ │ + ldr r0, [pc, #832] @ (2a0774 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r0, [pc, #736] @ (2a0718 ) │ │ │ │ + ldr r0, [pc, #928] @ (2a07d8 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 2a0a34 │ │ │ │ + b.n 2a0a94 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [pc, #544] @ (2a0660 ) │ │ │ │ + ldr r0, [pc, #736] @ (2a0720 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 2a0a10 │ │ │ │ + b.n 2a0a70 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [pc, #456] @ (2a0610 ) │ │ │ │ + ldr r0, [pc, #648] @ (2a06d0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldrb.w lr, [r2, #25] │ │ │ │ sub sp, #24 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 2a0462 │ │ │ │ @@ -28797,19 +28799,19 @@ │ │ │ │ ldr r1, [pc, #24] @ (2a0854 ) │ │ │ │ mov.w r2, #1808 @ 0x710 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #712 @ 0x2c8 │ │ │ │ blx 288a0c │ │ │ │ - udf #228 @ 0xe4 │ │ │ │ + svc 20 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - udf #102 @ 0x66 │ │ │ │ + udf #150 @ 0x96 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add sl, ip │ │ │ │ + cmp r2, r2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r4, [r0, #4] │ │ │ │ ldr.w ip, [r1, #4] │ │ │ │ sub sp, #12 │ │ │ │ sub.w lr, r4, ip │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -29094,19 +29096,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a0bc0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bge.n 2a0bb0 │ │ │ │ + blt.n 2a0c10 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsrs r4, r4 │ │ │ │ + asrs r4, r2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r0, r0 │ │ │ │ + asrs r0, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #5 │ │ │ │ beq.n 2a0bfe │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -29170,17 +29172,17 @@ │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #896 @ 0x380 │ │ │ │ blx 288a0c │ │ │ │ bl 29e528 │ │ │ │ - bge.n 2a0cf8 │ │ │ │ + bge.n 2a0d58 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r7, #202 @ 0xca │ │ │ │ + subs r7, #250 @ 0xfa │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #16 │ │ │ │ @@ -29312,17 +29314,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (2a0dd8 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 288a0c │ │ │ │ - bhi.n 2a0d90 │ │ │ │ + bls.n 2a0df0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r6, #104 @ 0x68 │ │ │ │ + subs r6, #152 @ 0x98 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -29511,21 +29513,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (2a1000 ) │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #916 @ 0x394 │ │ │ │ blx 288a0c │ │ │ │ - bvc.n 2a1064 │ │ │ │ + bvc.n 2a10c4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r4, #194 @ 0xc2 │ │ │ │ + subs r4, #242 @ 0xf2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bvs.n 2a0f7c │ │ │ │ + bvs.n 2a0fdc │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r4, #74 @ 0x4a │ │ │ │ + subs r4, #122 @ 0x7a │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -29640,21 +29642,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2a1142 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r8 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r0, [sp, #104] @ 0x68 │ │ │ │ subs r3, r7, r3 │ │ │ │ sbcs.w r2, fp, r2 │ │ │ │ it cc │ │ │ │ @@ -29685,15 +29687,15 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2a11c8 │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ mov r8, r0 │ │ │ │ orrs r4, r1 │ │ │ │ cmp.w r8, #4 │ │ │ │ sbcs.w r3, r4, #0 │ │ │ │ itt cc │ │ │ │ movcc.w r8, #4 │ │ │ │ movcc r4, #0 │ │ │ │ @@ -29702,21 +29704,21 @@ │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ strd r8, r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ strd r8, r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r3, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r7, [sp, #16] │ │ │ │ @@ -29810,24 +29812,24 @@ │ │ │ │ movcs.w r3, #4294967295 @ 0xffffffff │ │ │ │ strcs r3, [sp, #12] │ │ │ │ bcs.n 2a133e │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r5, [sp, #104] @ 0x68 │ │ │ │ subs.w r2, fp, r2 │ │ │ │ sbcs.w r0, sl, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -29894,22 +29896,22 @@ │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d7, [sp, #104] @ 0x68 │ │ │ │ vstr d7, [sp, #112] @ 0x70 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r5, [sp, #112] @ 0x70 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r3, [sp, #96] @ 0x60 │ │ │ │ adds r0, r1, r0 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ adcs r5, r1 │ │ │ │ @@ -30292,15 +30294,15 @@ │ │ │ │ movw r2, #842 @ 0x34a │ │ │ │ blx 288a0c │ │ │ │ mov r7, r9 │ │ │ │ mov r6, r9 │ │ │ │ b.n 2a153c │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r0, #5 │ │ │ │ orr.w r2, r2, r1 │ │ │ │ sbcs.w r3, r2, #0 │ │ │ │ bcs.w 2a19ba │ │ │ │ movs r3, #0 │ │ │ │ rsb r2, r9, #0 │ │ │ │ @@ -30435,19 +30437,19 @@ │ │ │ │ orrs r0, r2 │ │ │ │ b.n 2a1702 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 2a1718 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ - ldmia r6!, {r2, r5} │ │ │ │ + ldmia r6, {r2, r4, r6} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r5, #6 │ │ │ │ + adds r5, #54 @ 0x36 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r3, #170 @ 0xaa │ │ │ │ + adds r3, #218 @ 0xda │ │ │ │ lsls r0, r4, #1 │ │ │ │ strb r6, [r1, #8] │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -30791,21 +30793,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (2a1e14 ) │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #948 @ 0x3b4 │ │ │ │ blx 288a0c │ │ │ │ - ldmia r0!, {r1, r6, r7} │ │ │ │ + ldmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cmp r6, #78 @ 0x4e │ │ │ │ + cmp r6, #126 @ 0x7e │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r0!, {r1, r3, r5, r7} │ │ │ │ + ldmia r0!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cmp r6, #54 @ 0x36 │ │ │ │ + cmp r6, #102 @ 0x66 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r2 │ │ │ │ @@ -30903,17 +30905,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a1f28 ) │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #980 @ 0x3d4 │ │ │ │ blx 288a0c │ │ │ │ - stmia r7!, {r1, r2, r3, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cmp r5, #26 │ │ │ │ + cmp r5, #74 @ 0x4a │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ @@ -31004,17 +31006,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (2a2028 ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1004 @ 0x3ec │ │ │ │ blx 288a0c │ │ │ │ - stmia r6!, {r1, r2, r3, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cmp r4, #26 │ │ │ │ + cmp r4, #74 @ 0x4a │ │ │ │ lsls r0, r4, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -31206,21 +31208,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1072 @ 0x430 │ │ │ │ blx 288a0c │ │ │ │ ldr r2, [r2, #52] @ 0x34 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r3, r4, r5} │ │ │ │ + stmia r6!, {r3, r5, r6} │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r0, [r1, #36] @ 0x24 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - stmia r4!, {r1, r2, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r4, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cmp r2, #226 @ 0xe2 │ │ │ │ + cmp r3, #18 │ │ │ │ lsls r0, r4, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -31395,21 +31397,21 @@ │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1100 @ 0x44c │ │ │ │ blx 288a0c │ │ │ │ ldr r0, [r3, #16] │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r5} │ │ │ │ lsls r0, r6, #1 │ │ │ │ str r0, [r4, #124] @ 0x7c │ │ │ │ lsls r2, r6, #3 │ │ │ │ - stmia r2!, {r1, r2, r5, r6} │ │ │ │ + stmia r2!, {r1, r2, r4, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cmp r0, #226 @ 0xe2 │ │ │ │ + cmp r1, #18 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ @@ -32034,23 +32036,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (2a2b6c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 288a0c │ │ │ │ - cbnz r2, 2a2bba │ │ │ │ + cbnz r2, 2a2bc6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r0, #248 @ 0xf8 │ │ │ │ + movs r1, #40 @ 0x28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r1, #16 │ │ │ │ + movs r1, #64 @ 0x40 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cbnz r4, 2a2bc0 │ │ │ │ + cbnz r4, 2a2bcc │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r0, #224 @ 0xe0 │ │ │ │ + movs r1, #16 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #308] @ (2a2cb8 ) │ │ │ │ @@ -32175,27 +32177,27 @@ │ │ │ │ add.w r3, r3, #864 @ 0x360 │ │ │ │ blx 288a0c │ │ │ │ nop │ │ │ │ str r6, [r3, #0] │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - revsh r2, r6 │ │ │ │ + cbnz r2, 2a2d0c │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldrsh r2, [r0, r7] │ │ │ │ lsls r2, r6, #3 │ │ │ │ - hlt 0x001e │ │ │ │ + revsh r6, r1 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - rev16 r2, r2 │ │ │ │ + hlt 0x0002 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - rev r4, r7 │ │ │ │ + rev16 r4, r5 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cbnz r4, 2a2d16 │ │ │ │ + rev r4, r5 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r0, #120 @ 0x78 │ │ │ │ + movs r0, #168 @ 0xa8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w lr, [r1] │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -32288,19 +32290,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ blx 288a0c │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - cbnz r0, 2a2e2a │ │ │ │ + cbnz r0, 2a2e36 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xb8be │ │ │ │ + @ instruction: 0xb8ee │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r2, r1, #1 │ │ │ │ + subs r2, r7, #1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -32397,23 +32399,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (2a2f30 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xb7ac │ │ │ │ + @ instruction: 0xb7dc │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r0, r7, #4 │ │ │ │ + adds r0, r5, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xb792 │ │ │ │ + @ instruction: 0xb7c2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r4, r7, #5 │ │ │ │ + adds r4, r5, #6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, r3, #6 │ │ │ │ + adds r0, r1, #7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -32560,23 +32562,23 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 288a0c │ │ │ │ nop │ │ │ │ - @ instruction: 0xb612 │ │ │ │ + @ instruction: 0xb642 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r4, r7, r7 │ │ │ │ + adds r4, r5, #0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r0, r3, #0 │ │ │ │ + adds r0, r1, #1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb62e │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r2, r1, r6 │ │ │ │ + subs r2, r7, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ @@ -32729,37 +32731,37 @@ │ │ │ │ ldr r0, [pc, #56] @ (2a3288 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - push {r2, r5, r7} │ │ │ │ + push {r2, r4, r6, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r2, r0, r3 │ │ │ │ + subs r2, r6, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, r5, r0 │ │ │ │ + subs r4, r3, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - push {r1, r3, r7} │ │ │ │ + push {r1, r3, r4, r5, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r4, r7, r2 │ │ │ │ + subs r4, r5, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, r2, r0 │ │ │ │ + subs r2, r0, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - push {r2, r3, r5, r6} │ │ │ │ + push {r2, r3, r4, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r2, r7, r2 │ │ │ │ + subs r2, r5, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r6, r6, r7 │ │ │ │ + subs r6, r4, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - push {r1, r2, r4, r6} │ │ │ │ + push {r1, r2, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r0, r0, r1 │ │ │ │ + subs r0, r6, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r4, r3, r1 │ │ │ │ + subs r4, r1, r2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -32941,21 +32943,21 @@ │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1148 @ 0x47c │ │ │ │ blx 288a0c │ │ │ │ nop │ │ │ │ - uxth r6, r2 │ │ │ │ + uxtb r6, r0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r2, r4, r0 │ │ │ │ + adds r2, r2, r1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - sxth r4, r4 │ │ │ │ + sxtb r4, r2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - asrs r0, r6, #30 │ │ │ │ + asrs r0, r4, #31 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -33034,15 +33036,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r0, [r5, r3] │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2a35c6 │ │ │ │ + sxth r0, r1 │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldrsb r0, [r1, r1] │ │ │ │ lsls r2, r6, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -33123,15 +33125,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r6, r7] │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #400 @ 0x190 │ │ │ │ + cbz r4, 2a3688 │ │ │ │ lsls r0, r6, #1 │ │ │ │ strb r4, [r2, r5] │ │ │ │ lsls r2, r6, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -33210,15 +33212,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r0, r4] │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #960 @ 0x3c0 │ │ │ │ + add sp, #128 @ 0x80 │ │ │ │ lsls r0, r6, #1 │ │ │ │ strb r0, [r4, r1] │ │ │ │ lsls r2, r6, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -33301,15 +33303,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r2, r0] │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #1016 @ 0x3f8 │ │ │ │ + add r7, sp, #184 @ 0xb8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ strh r6, [r4, r5] │ │ │ │ lsls r2, r6, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -33512,36 +33514,36 @@ │ │ │ │ vstr d8, [sp, #72] @ 0x48 │ │ │ │ vstr d8, [sp, #80] @ 0x50 │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ vstr d8, [sp, #120] @ 0x78 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ mov.w r9, #0 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ adds r6, r6, r7 │ │ │ │ ldrd r3, r0, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #24] │ │ │ │ @@ -33594,15 +33596,15 @@ │ │ │ │ b.n 2a3984 │ │ │ │ mov r3, r8 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ mov r2, r9 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldrd r3, r0, [sp, #48] @ 0x30 │ │ │ │ ldrd r6, r7, [sp, #56] @ 0x38 │ │ │ │ b.n 2a3984 │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -33738,23 +33740,23 @@ │ │ │ │ ldr r1, [pc, #24] @ (2a3d68 ) │ │ │ │ ldr r0, [pc, #28] @ (2a3d6c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - add r1, sp, #440 @ 0x1b8 │ │ │ │ + add r1, sp, #632 @ 0x278 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsrs r2, r7, #27 │ │ │ │ + lsrs r2, r5, #28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r1, sp, #336 @ 0x150 │ │ │ │ + add r1, sp, #528 @ 0x210 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsrs r6, r7, #28 │ │ │ │ + lsrs r6, r5, #29 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r3, #29 │ │ │ │ + lsrs r2, r1, #30 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r4, [pc, #752] @ (2a4078 ) │ │ │ │ @@ -33826,22 +33828,22 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2a3e4e │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r9 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd sl, r4, [sp] │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r3, r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ subs.w r3, ip, r3 │ │ │ │ sbcs.w r2, r8, r2 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -33869,28 +33871,28 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2a3ecc │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ orrs r1, r4 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ itt cc │ │ │ │ movcc r0, #2 │ │ │ │ movcc r1, #0 │ │ │ │ subs r0, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldrd r1, r3, [sp, #48] @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ subs r1, r0, r1 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc r0, #1 │ │ │ │ @@ -34047,23 +34049,23 @@ │ │ │ │ it cs │ │ │ │ movcs.w sl, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2a40ce │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #56] @ 0x38 │ │ │ │ ldrd r2, r0, [sp, #64] @ 0x40 │ │ │ │ subs.w r2, lr, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -34092,15 +34094,15 @@ │ │ │ │ sbcs.w r3, r1, r5 │ │ │ │ itt cs │ │ │ │ movcs r3, sl │ │ │ │ mvncs.w r0, #2 │ │ │ │ bcs.w 2a4252 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ orr.w sl, r1, sl │ │ │ │ cmp r0, #3 │ │ │ │ sbcs.w r3, sl, #0 │ │ │ │ bcs.n 2a424c │ │ │ │ movs r2, #0 │ │ │ │ rsb sl, r9, #0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -34109,15 +34111,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ sub.w r1, sl, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ subs.w r2, ip, r2 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -34325,29 +34327,29 @@ │ │ │ │ ldr r0, [pc, #40] @ (2a43f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r3, pc, #712 @ (adr r3, 2a46a4 ) │ │ │ │ + add r3, pc, #904 @ (adr r3, 2a4764 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsrs r4, r2, #10 │ │ │ │ + lsrs r4, r0, #11 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r0, r7, #4 │ │ │ │ + lsrs r0, r5, #5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r0, [pc, #184] @ (2a44a0 ) │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #872 @ (adr r2, 2a4758 ) │ │ │ │ + add r3, pc, #40 @ (adr r3, 2a4418 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsrs r4, r0, #3 │ │ │ │ + lsrs r4, r6, #3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r0, r4, #3 │ │ │ │ + lsrs r0, r2, #4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r6, #1 │ │ │ │ @@ -34389,15 +34391,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r8, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r8, #0 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r2 │ │ │ │ mov r0, r8 │ │ │ │ umull ip, r3, r4, r6 │ │ │ │ cmp r8, ip │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -34418,15 +34420,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2a455e │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, ip │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, r9, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r2 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r4, r1, lr │ │ │ │ @@ -34563,25 +34565,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (2a4670 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r0, pc, #456 @ (adr r0, 2a4828 ) │ │ │ │ + add r0, pc, #648 @ (adr r0, 2a48e8 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r0, r0, #28 │ │ │ │ + lsls r0, r6, #28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r0, r7, #23 │ │ │ │ + lsls r0, r5, #24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #344 @ (adr r0, 2a47c4 ) │ │ │ │ + add r0, pc, #536 @ (adr r0, 2a4884 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r0, r0, #25 │ │ │ │ + lsls r0, r6, #25 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r4, r3, #25 │ │ │ │ + lsls r4, r1, #26 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #376] @ (2a47fc ) │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -34615,15 +34617,15 @@ │ │ │ │ orrmi.w r3, r3, #16384 @ 0x4000 │ │ │ │ strhmi r3, [r2, #0] │ │ │ │ strd ip, ip, [sp, #24] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #16 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r2 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ str r2, [r4, #12] │ │ │ │ it ne │ │ │ │ orrne.w r3, r3, #1 │ │ │ │ @@ -34731,27 +34733,27 @@ │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ cmp r2, r3 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ add lr, r0 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - ldr r7, [sp, #176] @ 0xb0 │ │ │ │ + ldr r7, [sp, #368] @ 0x170 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r2, r6, #23 │ │ │ │ + lsls r2, r4, #24 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r6, #18 │ │ │ │ + lsls r2, r4, #19 │ │ │ │ lsls r0, r4, #1 │ │ │ │ mvns r2, r3 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - ldr r6, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r6, [sp, #912] @ 0x390 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r6, r3, #18 │ │ │ │ + lsls r6, r1, #19 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r2, r7, #18 │ │ │ │ + lsls r2, r5, #19 │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [pc, #1508] @ 2a4e1c │ │ │ │ @@ -34811,15 +34813,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #32 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ strb.w r3, [sp, #25] │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldrd r2, r1, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 2a4922 │ │ │ │ ldrd r0, lr, [sp, #40] @ 0x28 │ │ │ │ mov ip, sl │ │ │ │ subs r3, #1 │ │ │ │ @@ -35279,34 +35281,34 @@ │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ muls r4, r4 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ sbcs r6, r2 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - ldr r1, [sp, #408] @ 0x198 │ │ │ │ + ldr r1, [sp, #600] @ 0x258 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r0, r4, #2 │ │ │ │ + lsls r0, r2, #3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - mcr2 0, 7, r0, cr12, cr15, {2} │ │ │ │ - ldr r1, [sp, #216] @ 0xd8 │ │ │ │ + vqadd.u16 q0, q6, │ │ │ │ + ldr r1, [sp, #408] @ 0x198 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - vqadd.u32 q0, q0, │ │ │ │ - vqadd.u64 q0, q6, │ │ │ │ - ldr r0, [sp, #960] @ 0x3c0 │ │ │ │ + vqadd.u16 q8, q0, │ │ │ │ + vqadd.u32 q8, q6, │ │ │ │ + ldr r1, [sp, #128] @ 0x80 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - mrc2 0, 3, r0, cr12, cr15, {2} │ │ │ │ - ldr r0, [sp, #712] @ 0x2c8 │ │ │ │ + mcr2 0, 5, r0, cr12, cr15, {2} │ │ │ │ + ldr r0, [sp, #904] @ 0x388 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - vqadd.u64 q8, q4, │ │ │ │ - mrc2 0, 1, r0, cr10, cr15, {2} │ │ │ │ - ldr r0, [sp, #600] @ 0x258 │ │ │ │ + vshr.u32 q0, , #24 │ │ │ │ + mcr2 0, 3, r0, cr10, cr15, {2} │ │ │ │ + ldr r0, [sp, #792] @ 0x318 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - mcr2 0, 1, r0, cr4, cr15, {2} │ │ │ │ - vshr.u32 q0, , #22 │ │ │ │ + mrc2 0, 2, r0, cr4, cr15, {2} │ │ │ │ + vshr.u16 q8, , #6 │ │ │ │ │ │ │ │ 002a4e60 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r1, #13] │ │ │ │ @@ -35335,18 +35337,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2a4ec4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r7, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r0, [sp, #152] @ 0x98 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stc2l 0, cr0, [r0, #380]! @ 0x17c │ │ │ │ - ldc2l 0, cr0, [ip, #380]! @ 0x17c │ │ │ │ + mrc2 0, 0, r0, cr0, cr15, {2} │ │ │ │ + mcr2 0, 1, r0, cr12, cr15, {2} │ │ │ │ │ │ │ │ 002a4ec8 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ sub sp, #16 │ │ │ │ movw r3, #32767 @ 0x7fff │ │ │ │ mov ip, r0 │ │ │ │ add.w r1, r3, r1, lsl #15 │ │ │ │ @@ -35811,18 +35813,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (2a5320 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1432 @ 0x598 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r3, [sp, #624] @ 0x270 │ │ │ │ + str r3, [sp, #816] @ 0x330 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - vst1.8 @ instruction: 0xf986005f │ │ │ │ - @ instruction: 0xfaec005f │ │ │ │ + ldrsh.w r0, [r6, #95] @ 0x5f │ │ │ │ + @ instruction: 0xfb1c005f │ │ │ │ │ │ │ │ 002a5324 : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r0 │ │ │ │ mov lr, r1 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [sp, #24] │ │ │ │ @@ -36461,15 +36463,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #42] @ 0x2a │ │ │ │ + ldrh r6, [r0, #44] @ 0x2c │ │ │ │ lsls r0, r6, #1 │ │ │ │ adds r1, #210 @ 0xd2 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002a5a04 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -36545,15 +36547,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, #34] @ 0x22 │ │ │ │ + ldrh r2, [r4, #36] @ 0x24 │ │ │ │ lsls r0, r6, #1 │ │ │ │ adds r0, #242 @ 0xf2 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002a5ae4 : │ │ │ │ movs r3, #0 │ │ │ │ b.w 298200 │ │ │ │ @@ -36845,15 +36847,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 2a5e70 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -37510,41 +37512,40 @@ │ │ │ │ ... │ │ │ │ cmp r6, #102 @ 0x66 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #142 @ 0x8e │ │ │ │ lsls r2, r6, #3 │ │ │ │ - strh r4, [r7, #38] @ 0x26 │ │ │ │ + strh r4, [r5, #40] @ 0x28 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - eor.w r0, sl, pc, lsr #1 │ │ │ │ - @ instruction: 0xeaa2005f │ │ │ │ - strh r4, [r4, #24] │ │ │ │ + @ instruction: 0xeaba005f │ │ │ │ + @ instruction: 0xead2005f │ │ │ │ + strh r4, [r2, #26] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia.w r0!, {r0, r1, r2, r3, r4, r6} │ │ │ │ - strh r0, [r3, #22] │ │ │ │ + strd r0, r0, [r0], #380 @ 0x17c │ │ │ │ + strh r0, [r1, #24] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xe8c2005f │ │ │ │ - @ instruction: 0xe8de005f │ │ │ │ - strh r2, [r6, #18] │ │ │ │ + ldrd r0, r0, [r2], #380 @ 0x17c │ │ │ │ + stmdb lr, {r0, r1, r2, r3, r4, r6} │ │ │ │ + strh r2, [r4, #20] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xe8d4005f │ │ │ │ - @ instruction: 0xe858005f │ │ │ │ - strh r4, [r3, #18] │ │ │ │ + stmdb r4, {r0, r1, r2, r3, r4, r6} │ │ │ │ + stmia.w r8, {r0, r1, r2, r3, r4, r6} │ │ │ │ + strh r4, [r1, #20] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stmdb r2!, {r0, r1, r2, r3, r4, r6} │ │ │ │ - b.n 2a64a0 │ │ │ │ - lsls r7, r3, #1 │ │ │ │ - strh r2, [r7, #16] │ │ │ │ + ldrd r0, r0, [r2, #-380] @ 0x17c │ │ │ │ + @ instruction: 0xe812005f │ │ │ │ + strh r2, [r5, #18] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - b.n 2a6470 │ │ │ │ + b.n 2a64d0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r4, [r4, #16] │ │ │ │ + strh r4, [r2, #18] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - b.n 2a644c │ │ │ │ + b.n 2a64ac │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002a64ec : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ tst.w r0, #16 │ │ │ │ beq.n 2a65c8 │ │ │ │ @@ -37834,15 +37835,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r4, #48 @ 0x30 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #28] │ │ │ │ + ldrb r6, [r1, #29] │ │ │ │ lsls r0, r6, #1 │ │ │ │ movs r3, #160 @ 0xa0 │ │ │ │ lsls r2, r6, #3 │ │ │ │ │ │ │ │ 002a6838 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -37908,15 +37909,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 2a698e │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -38567,49 +38568,49 @@ │ │ │ │ ... │ │ │ │ movs r3, #74 @ 0x4a │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #114 @ 0x72 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - ldrb r6, [r6, #7] │ │ │ │ + ldrb r6, [r4, #8] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - svc 132 @ 0x84 │ │ │ │ + svc 180 @ 0xb4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - svc 156 @ 0x9c │ │ │ │ + svc 204 @ 0xcc │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r6, [r3, #0] │ │ │ │ + ldrb r6, [r1, #1] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ble.n 2a6f14 │ │ │ │ + ble.n 2a6f74 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r0, [r2, #31] │ │ │ │ + ldrb r0, [r0, #0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ble.n 2a6f3c │ │ │ │ + ble.n 2a6f9c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ble.n 2a6f78 │ │ │ │ + udf #6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r2, [r5, #29] │ │ │ │ + strb r2, [r3, #30] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ble.n 2a6f6c │ │ │ │ + ble.n 2a6fcc │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ble.n 2a7078 │ │ │ │ + ble.n 2a6ed8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r4, [r2, #29] │ │ │ │ + strb r4, [r0, #30] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - udf #26 │ │ │ │ + udf #74 @ 0x4a │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bgt.n 2a6f98 │ │ │ │ + ble.n 2a6ff8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r2, [r6, #28] │ │ │ │ + strb r2, [r4, #29] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bgt.n 2a6f68 │ │ │ │ + bgt.n 2a6fc8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r4, [r3, #28] │ │ │ │ + strb r4, [r1, #29] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bgt.n 2a6f44 │ │ │ │ + bgt.n 2a6fa4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002a6ff4 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -38721,35 +38722,35 @@ │ │ │ │ strd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #96] @ 0x60 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ strd r2, r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ vldr d7, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r6, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r7, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ ldr r5, [sp, #80] @ 0x50 │ │ │ │ @@ -39727,23 +39728,23 @@ │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ subs r2, r2, r6 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r2, #31 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - ldr r2, [r1, #64] @ 0x40 │ │ │ │ + ldr r2, [r7, #64] @ 0x40 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bne.n 2a7bd4 │ │ │ │ + bne.n 2a7c34 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ + ldr r2, [r3, #56] @ 0x38 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bne.n 2a7d58 │ │ │ │ + bne.n 2a7bb8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bne.n 2a7d94 │ │ │ │ + bne.n 2a7bf4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrd r4, r3, [sp, #128] @ 0x80 │ │ │ │ ldrd r0, r1, [sp, #152] @ 0x98 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ cmpeq r4, r0 │ │ │ │ beq.n 2a7cd6 │ │ │ │ @@ -39817,39 +39818,39 @@ │ │ │ │ ldr r1, [pc, #60] @ (2a7da4 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 288a0c │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ + ldr r0, [r3, #28] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - beq.n 2a7e58 │ │ │ │ + beq.n 2a7cb8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3, r5} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [r7, #20] │ │ │ │ + ldr r6, [r5, #24] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r7, {r5, r6, r7} │ │ │ │ + beq.n 2a7da8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r7!, {r2, r5, r6} │ │ │ │ + ldmia r7, {r2, r4, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r6, [r4, #20] │ │ │ │ + ldr r6, [r2, #24] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r6, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [r2, #20] │ │ │ │ + ldr r0, [r0, #24] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r7!, {r1, r2, r3} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r6, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r2, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r4, [r7, #16] │ │ │ │ + ldr r4, [r5, #20] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r6, {r3, r6, r7} │ │ │ │ + ldmia r6, {r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002a7da8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -39976,35 +39977,35 @@ │ │ │ │ strd r4, r5, [sp, #64] @ 0x40 │ │ │ │ strd r4, r5, [sp, #72] @ 0x48 │ │ │ │ strd r4, r5, [sp, #80] @ 0x50 │ │ │ │ strd r4, r5, [sp, #88] @ 0x58 │ │ │ │ strd r4, r5, [sp, #96] @ 0x60 │ │ │ │ strd r4, r5, [sp, #104] @ 0x68 │ │ │ │ strd r4, r5, [sp, #112] @ 0x70 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r4, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r5, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adcs.w ip, r4, r0 │ │ │ │ @@ -40960,41 +40961,41 @@ │ │ │ │ strh.w r2, [sl] │ │ │ │ b.w 2a8136 │ │ │ │ nop │ │ │ │ lsrs r4, r4, #23 │ │ │ │ lsls r2, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #92] @ 0x5c │ │ │ │ + str r0, [r1, #96] @ 0x60 │ │ │ │ lsls r0, r6, #1 │ │ │ │ lsrs r2, r5, #10 │ │ │ │ lsls r2, r6, #3 │ │ │ │ - str r0, [r7, #84] @ 0x54 │ │ │ │ + str r0, [r5, #88] @ 0x58 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r0, [r1, #72] @ 0x48 │ │ │ │ + str r0, [r7, #72] @ 0x48 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r2, {r1, r2, r3} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r4, [r2, #64] @ 0x40 │ │ │ │ + str r4, [r0, #68] @ 0x44 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r0, [r6, #24] │ │ │ │ + str r0, [r4, #28] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r0, [r7, #16] │ │ │ │ + str r0, [r5, #20] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrsh r2, [r0, r7] │ │ │ │ + ldrsh r2, [r6, r7] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r6, [r2, r7] │ │ │ │ + ldrsh r6, [r0, r0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r4, [r5, r3] │ │ │ │ + ldrb r4, [r3, r4] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r3, r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r2!, {r1, r4, r7} │ │ │ │ + stmia r2!, {r1, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 2a8d62 │ │ │ │ sub.w r4, r9, #5 │ │ │ │ cmp r4, #1 │ │ │ │ bhi.w 2a8d8a │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ @@ -41562,51 +41563,51 @@ │ │ │ │ ldr r0, [pc, #84] @ (2a914c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r5, r5] │ │ │ │ + ldr r2, [r3, r6] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ite pl │ │ │ │ - lslpl r7, r3, #1 │ │ │ │ - nopmi {7} │ │ │ │ + itt hi │ │ │ │ + lslhi r7, r3, #1 │ │ │ │ + nophi {10} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsb r0, [r1, r5] │ │ │ │ + ldrsb r0, [r7, r5] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - pop {r2, r6, r7, pc} │ │ │ │ + pop {r2, r4, r5, r6, r7, pc} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsb r6, [r1, r1] │ │ │ │ + ldrsb r6, [r7, r1] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - pop {r4, r5, r7} │ │ │ │ + pop {r5, r6, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - pop {r2, r4, r5} │ │ │ │ + pop {r2, r5, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsb r4, [r0, r0] │ │ │ │ + ldrsb r4, [r6, r0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - pop {r7} │ │ │ │ + pop {r4, r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r4, [r5, r7] │ │ │ │ + ldrsb r4, [r3, r0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cbnz r0, 2a9192 │ │ │ │ + cbnz r0, 2a919e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r2, [r3, r7] │ │ │ │ + ldrsb r2, [r1, r0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cbnz r6, 2a9194 │ │ │ │ + cbnz r6, 2a91a0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r4, [r0, r7] │ │ │ │ + strb r4, [r6, r7] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cbnz r0, 2a9198 │ │ │ │ + cbnz r0, 2a91a4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r6, [r5, r6] │ │ │ │ + strb r6, [r3, r7] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cbnz r4, 2a919a │ │ │ │ + cbnz r4, 2a91a6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbnz r4, 2a91a4 │ │ │ │ + cbnz r4, 2a91b0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002a9150 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -41722,15 +41723,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 2a92e6 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -42717,29 +42718,29 @@ │ │ │ │ bne.w 2a951a │ │ │ │ b.n 2a9bdc │ │ │ │ nop │ │ │ │ @ instruction: 0xfa3800f1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf65a00f1 │ │ │ │ - ldr r3, [pc, #544] @ (2aa008 ) │ │ │ │ + ldr r3, [pc, #736] @ (2aa0c8 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cbz r4, 2a9df0 │ │ │ │ + cbz r4, 2a9dfc │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r3, [pc, #232] @ (2a9ed8 ) │ │ │ │ + ldr r3, [pc, #424] @ (2a9f98 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - sxtb r4, r6 │ │ │ │ + uxth r4, r4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - sub sp, #264 @ 0x108 │ │ │ │ + sub sp, #456 @ 0x1c8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r3, [pc, #88] @ (2a9e54 ) │ │ │ │ + ldr r3, [pc, #280] @ (2a9f14 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cbz r0, 2a9e00 │ │ │ │ + cbz r0, 2a9e0c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cbz r4, 2a9e0a │ │ │ │ + cbz r4, 2a9e16 │ │ │ │ lsls r7, r3, #1 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ubfx r0, r3, #0, #22 │ │ │ │ sub.w r0, r0, #1048576 @ 0x100000 │ │ │ │ orrs r0, r1 │ │ │ │ ite ne │ │ │ │ @@ -43123,45 +43124,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (2aa27c ) │ │ │ │ ldr r0, [pc, #72] @ (2aa280 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - add lr, sp │ │ │ │ + cmp r6, r3 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r3, sp, #720 @ 0x2d0 │ │ │ │ + add r3, sp, #912 @ 0x390 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r2, sp, #472 @ 0x1d8 │ │ │ │ + add r2, sp, #664 @ 0x298 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add lr, sl │ │ │ │ + cmp r6, r0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r2, sp, #392 @ 0x188 │ │ │ │ + add r2, sp, #584 @ 0x248 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add lr, r5 │ │ │ │ + add lr, fp │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r3, sp, #64 @ 0x40 │ │ │ │ + add r3, sp, #256 @ 0x100 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r2, sp, #592 @ 0x250 │ │ │ │ + add r2, sp, #784 @ 0x310 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add lr, r2 │ │ │ │ + add lr, r8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r2, sp, #136 @ 0x88 │ │ │ │ + add r2, sp, #328 @ 0x148 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add sl, r0 │ │ │ │ + add sl, r6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r2, sp, #64 @ 0x40 │ │ │ │ + add r2, sp, #256 @ 0x100 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r2, sp, #160 @ 0xa0 │ │ │ │ + add r2, sp, #352 @ 0x160 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r6, sp │ │ │ │ + add lr, r3 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r1, sp, #1008 @ 0x3f0 │ │ │ │ + add r2, sp, #176 @ 0xb0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r3, sp, #520 @ 0x208 │ │ │ │ + add r3, sp, #712 @ 0x2c8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002aa284 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -43298,15 +43299,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 2aa44e │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -44287,29 +44288,29 @@ │ │ │ │ bne.w 2aa684 │ │ │ │ b.n 2aad3a │ │ │ │ @ instruction: 0xe8d000f1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2aa91c │ │ │ │ lsls r1, r6, #3 │ │ │ │ - subs r2, #48 @ 0x30 │ │ │ │ + subs r2, #96 @ 0x60 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r7, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r7, [sp, #944] @ 0x3b0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r1, #226 @ 0xe2 │ │ │ │ + subs r2, #18 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r1, pc, #112 @ (adr r1, 2aafc0 ) │ │ │ │ + add r1, pc, #304 @ (adr r1, 2ab080 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r7, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r7, [sp, #616] @ 0x268 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r1, #190 @ 0xbe │ │ │ │ + subs r1, #238 @ 0xee │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r7, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r7, [sp, #864] @ 0x360 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r7, [sp, #784] @ 0x310 │ │ │ │ + ldr r7, [sp, #976] @ 0x3d0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ mov r3, ip │ │ │ │ movs r1, #1 │ │ │ │ ubfx r0, r3, #0, #9 │ │ │ │ subs r0, #128 @ 0x80 │ │ │ │ orrs r0, r1 │ │ │ │ ite ne │ │ │ │ @@ -44698,45 +44699,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (2ab3e4 ) │ │ │ │ ldr r0, [pc, #72] @ (2ab3e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - adds r3, #134 @ 0x86 │ │ │ │ + adds r3, #182 @ 0xb6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r2, [sp, #304] @ 0x130 │ │ │ │ + ldr r2, [sp, #496] @ 0x1f0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [sp, #248] @ 0xf8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r3, #110 @ 0x6e │ │ │ │ + adds r3, #158 @ 0x9e │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r1, [sp, #168] @ 0xa8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r3, #70 @ 0x46 │ │ │ │ + adds r3, #118 @ 0x76 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r1, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r1, [sp, #864] @ 0x360 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r1, [sp, #176] @ 0xb0 │ │ │ │ + ldr r1, [sp, #368] @ 0x170 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r3, #46 @ 0x2e │ │ │ │ + adds r3, #94 @ 0x5e │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r0, [sp, #936] @ 0x3a8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r3, #26 │ │ │ │ + adds r3, #74 @ 0x4a │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r0, [sp, #864] @ 0x360 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [sp, #768] @ 0x300 │ │ │ │ + ldr r0, [sp, #960] @ 0x3c0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r3, #6 │ │ │ │ + adds r3, #54 @ 0x36 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [sp, #592] @ 0x250 │ │ │ │ + ldr r0, [sp, #784] @ 0x310 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ + ldr r2, [sp, #296] @ 0x128 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002ab3ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -44859,15 +44860,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #97] @ 0x61 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldrd r3, r2, [sp, #104] @ 0x68 │ │ │ │ ldrd ip, lr, [sp, #112] @ 0x70 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ blt.n 2ab5a6 │ │ │ │ adds.w ip, ip, ip │ │ │ │ mov r1, r9 │ │ │ │ @@ -45861,29 +45862,29 @@ │ │ │ │ nop │ │ │ │ bvc.n 2ac010 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 2ac008 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - cmp r0, #164 @ 0xa4 │ │ │ │ + cmp r0, #212 @ 0xd4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r0, [r6, #48] @ 0x30 │ │ │ │ + ldrh r0, [r4, #50] @ 0x32 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r0, #106 @ 0x6a │ │ │ │ + cmp r0, #154 @ 0x9a │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r4, [r4, #60] @ 0x3c │ │ │ │ + ldrh r4, [r2, #62] @ 0x3e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r0, [r6, #46] @ 0x2e │ │ │ │ + ldrh r0, [r4, #48] @ 0x30 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r0, #64 @ 0x40 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r2, [r5, #48] @ 0x30 │ │ │ │ + ldrh r2, [r3, #50] @ 0x32 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r6, [r0, #50] @ 0x32 │ │ │ │ + ldrh r6, [r6, #50] @ 0x32 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrb.w r2, [sl, #14] │ │ │ │ cmp.w r2, r6, lsr #30 │ │ │ │ bne.w 2ab98e │ │ │ │ movs r6, #6 │ │ │ │ strd r3, r3, [sp, #96] @ 0x60 │ │ │ │ strd r3, r3, [sp, #104] @ 0x68 │ │ │ │ @@ -46262,45 +46263,45 @@ │ │ │ │ ldr r1, [pc, #68] @ (2ac5c0 ) │ │ │ │ ldr r0, [pc, #72] @ (2ac5c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - movs r1, #172 @ 0xac │ │ │ │ + movs r1, #220 @ 0xdc │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r2, [r6, #2] │ │ │ │ + ldrh r2, [r4, #4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r4, [r6, #56] @ 0x38 │ │ │ │ + strh r4, [r4, #58] @ 0x3a │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r1, #146 @ 0x92 │ │ │ │ + movs r1, #194 @ 0xc2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r4, [r6, #62] @ 0x3e │ │ │ │ + ldrh r4, [r4, #0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r0, [r7, #58] @ 0x3a │ │ │ │ + strh r0, [r5, #60] @ 0x3c │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r1, #124 @ 0x7c │ │ │ │ + movs r1, #172 @ 0xac │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r0, [r1, #56] @ 0x38 │ │ │ │ + strh r0, [r7, #56] @ 0x38 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r1, #82 @ 0x52 │ │ │ │ + movs r1, #130 @ 0x82 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r6, [r3, #54] @ 0x36 │ │ │ │ + strh r6, [r1, #56] @ 0x38 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r1, #64 @ 0x40 │ │ │ │ + movs r1, #112 @ 0x70 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r6, [r1, #54] @ 0x36 │ │ │ │ + strh r6, [r7, #54] @ 0x36 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrh r4, [r2, #2] │ │ │ │ + ldrh r4, [r0, #4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - movs r1, #40 @ 0x28 │ │ │ │ + movs r1, #88 @ 0x58 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r6, [r6, #52] @ 0x34 │ │ │ │ + strh r6, [r4, #54] @ 0x36 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r6, [r1, #54] @ 0x36 │ │ │ │ + strh r6, [r7, #54] @ 0x36 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002ac5c8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -46723,15 +46724,15 @@ │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ - adds r4, r6, #3 │ │ │ │ + adds r4, r4, #4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ stmia r1!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r1, r4} │ │ │ │ lsls r1, r6, #3 │ │ │ │ @@ -46852,15 +46853,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r8, [sp, #113] @ 0x71 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldrd r3, r2, [sp, #120] @ 0x78 │ │ │ │ ldrd r1, r0, [sp, #128] @ 0x80 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #116] @ 0x74 │ │ │ │ blt.n 2acc66 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r5 │ │ │ │ @@ -47840,29 +47841,29 @@ │ │ │ │ nop │ │ │ │ stmia r0!, {r6, r7} │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ pop {r6, r7} │ │ │ │ lsls r1, r6, #3 │ │ │ │ - asrs r4, r0, #23 │ │ │ │ + asrs r4, r6, #23 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r0, [r2, #13] │ │ │ │ + ldrb r0, [r0, #14] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r0, r7, #6 │ │ │ │ + asrs r0, r5, #7 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r2, [r6, #3] │ │ │ │ + ldrb r2, [r4, #4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r0, [r0, #29] │ │ │ │ + strb r0, [r6, #29] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r4, r2, #6 │ │ │ │ + asrs r4, r0, #7 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r6, [r7, #29] │ │ │ │ + strb r6, [r5, #30] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r2, [r3, #30] │ │ │ │ + strb r2, [r1, #31] │ │ │ │ lsls r7, r3, #1 │ │ │ │ adds.w r1, lr, r1 │ │ │ │ adc.w r3, r0, r3 │ │ │ │ b.n 2ad248 │ │ │ │ ldrb r0, [r4, #14] │ │ │ │ cmp.w r0, r2, lsr #30 │ │ │ │ bne.w 2ad048 │ │ │ │ @@ -48230,45 +48231,45 @@ │ │ │ │ ldr r1, [pc, #68] @ (2adc10 ) │ │ │ │ ldr r0, [pc, #72] @ (2adc14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - lsrs r2, r3, #13 │ │ │ │ + lsrs r2, r1, #14 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r0, [r4, #8] │ │ │ │ + strb r0, [r2, #9] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r2, [r4, #3] │ │ │ │ + strb r2, [r2, #4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r0, r0, #13 │ │ │ │ + lsrs r0, r6, #13 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r2, [r4, #6] │ │ │ │ + strb r2, [r2, #7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r6, [r4, #4] │ │ │ │ + strb r6, [r2, #5] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r2, r5, #12 │ │ │ │ + lsrs r2, r3, #13 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r6, [r6, #2] │ │ │ │ + strb r6, [r4, #3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r4, r0, #12 │ │ │ │ + lsrs r4, r6, #12 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r2, [r2, #2] │ │ │ │ + strb r2, [r0, #3] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r0, [r3, #8] │ │ │ │ + strb r0, [r1, #9] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r4, r5, #11 │ │ │ │ + lsrs r4, r3, #12 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r0, [r7, #1] │ │ │ │ + strb r0, [r5, #2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsrs r0, r3, #11 │ │ │ │ + lsrs r0, r1, #12 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r6, [r4, #1] │ │ │ │ + strb r6, [r2, #2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r6, [r7, #1] │ │ │ │ + strb r6, [r5, #2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002adc18 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -48450,35 +48451,35 @@ │ │ │ │ strd r2, r3, [sp, #144] @ 0x90 │ │ │ │ strd r2, r3, [sp, #152] @ 0x98 │ │ │ │ strd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ strd r2, r3, [sp, #168] @ 0xa8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #160 @ 0xa0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #280 @ 0x118 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldr r5, [sp, #168] @ 0xa8 │ │ │ │ ldrd r2, r1, [sp, #152] @ 0x98 │ │ │ │ mov ip, sl │ │ │ │ ldrd r7, r6, [sp, #160] @ 0xa0 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r0, r3, [sp, #144] @ 0x90 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -50873,26 +50874,26 @@ │ │ │ │ orr.w r2, sl, r2 │ │ │ │ mov sl, r8 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, fp │ │ │ │ b.n 2af388 │ │ │ │ - @ instruction: 0xfa0e006f │ │ │ │ - ldrsh r2, [r3, r6] │ │ │ │ + @ instruction: 0xfa3e006f │ │ │ │ + ldrsh r2, [r1, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr??.w r0, [r8, #111] @ 0x6f │ │ │ │ - str r2, [r2, #16] │ │ │ │ + @ instruction: 0xfa08006f │ │ │ │ + str r2, [r0, #20] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsh r6, [r3, r5] │ │ │ │ + ldrsh r6, [r1, r6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - vst1.8 {d0[3]}, [lr] │ │ │ │ - ldrsh r0, [r7, r5] │ │ │ │ + ldrsh.w r0, [lr, #111] @ 0x6f │ │ │ │ + ldrsh r0, [r5, r6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrsh r4, [r2, r6] │ │ │ │ + ldrsh r4, [r0, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ orrs r2, r3 │ │ │ │ ldrd r3, r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -51042,39 +51043,39 @@ │ │ │ │ ldr r1, [pc, #72] @ (2afac8 ) │ │ │ │ ldr r0, [pc, #72] @ (2afacc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1500 @ 0x5dc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - ldc 0, cr0, [r8], {111} @ 0x6f │ │ │ │ - strh r4, [r4, r0] │ │ │ │ + stcl 0, cr0, [r8], {111} @ 0x6f │ │ │ │ + strh r4, [r2, r1] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stc 0, cr0, [r0], {111} @ 0x6f │ │ │ │ - strh r2, [r4, r3] │ │ │ │ + ldc 0, cr0, [r0], #444 @ 0x1bc │ │ │ │ + strh r2, [r2, r4] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r6, [r4, r1] │ │ │ │ + strh r6, [r2, r2] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stcl 0, cr0, [r6], #-444 @ 0xfffffe44 │ │ │ │ - strh r4, [r5, r4] │ │ │ │ + ldc 0, cr0, [r6], {111} @ 0x6f │ │ │ │ + strh r4, [r3, r5] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r6, [r5, r7] │ │ │ │ + strh r6, [r3, r0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - mcrr 0, 6, r0, ip, cr15 │ │ │ │ - str r2, [r3, r7] │ │ │ │ + ldcl 0, cr0, [ip], #-444 @ 0xfffffe44 │ │ │ │ + strh r2, [r1, r0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - str r2, [r6, r7] │ │ │ │ + strh r2, [r4, r0] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldc 0, cr0, [r6], #-444 @ 0xfffffe44 │ │ │ │ - str r2, [r0, r7] │ │ │ │ + stcl 0, cr0, [r6], #-444 @ 0xfffffe44 │ │ │ │ + str r2, [r6, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stc 0, cr0, [r2], #-444 @ 0xfffffe44 │ │ │ │ - str r0, [r6, r6] │ │ │ │ + mrrc 0, 6, r0, r2, cr15 │ │ │ │ + str r0, [r4, r7] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strh r6, [r6, r4] │ │ │ │ + strh r6, [r4, r5] │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002afad0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -51154,15 +51155,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ str r0, [sp, #752] @ 0x2f0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - subs.w r0, r4, pc, asr #1 │ │ │ │ + @ instruction: 0xebe4006f │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002afbc0 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ tst.w r0, #16 │ │ │ │ @@ -51445,15 +51446,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r0, #44] @ 0x2c │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [lr], #-444 @ 0x1bc │ │ │ │ + ldmia.w lr, {r0, r1, r2, r3, r5, r6} │ │ │ │ ldrh r0, [r6, #38] @ 0x26 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002afee8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -51535,15 +51536,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -51564,15 +51565,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2b01cc │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -52302,49 +52303,49 @@ │ │ │ │ nop │ │ │ │ ldrh r4, [r3, #36] @ 0x24 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r2, #18] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - b.n 2b0d84 │ │ │ │ + b.n 2b0de4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r1, [pc, #432] @ (2b097c ) │ │ │ │ + ldr r1, [pc, #624] @ (2b0a3c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [pc, #400] @ (2b0960 ) │ │ │ │ + ldr r0, [pc, #592] @ (2b0a20 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 2b0cd0 │ │ │ │ + b.n 2b0d30 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r0, [pc, #48] @ (2b0808 ) │ │ │ │ + ldr r0, [pc, #240] @ (2b08c8 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldr r0, [pc, #144] @ (2b086c ) │ │ │ │ + ldr r0, [pc, #336] @ (2b092c ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ - svc 184 @ 0xb8 │ │ │ │ + svc 232 @ 0xe8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp sl, r4 │ │ │ │ + cmp sl, sl │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp lr, r7 │ │ │ │ + cmp lr, sp │ │ │ │ lsls r7, r3, #1 │ │ │ │ - svc 92 @ 0x5c │ │ │ │ + svc 140 @ 0x8c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r8, sp │ │ │ │ + cmp r0, r3 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - svc 44 @ 0x2c │ │ │ │ + svc 92 @ 0x5c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp lr, r1 │ │ │ │ + cmp lr, r7 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r2, r2 │ │ │ │ + cmp r2, r8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - svc 12 │ │ │ │ + svc 60 @ 0x3c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r8, r3 │ │ │ │ + add r8, r9 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - udf #250 @ 0xfa │ │ │ │ + svc 42 @ 0x2a │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add lr, r0 │ │ │ │ + add lr, r6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b080c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -52480,25 +52481,25 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2b0996 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r5, r4, [sp] │ │ │ │ movs r7, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r6, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ sbcs.w r0, r3, r0 │ │ │ │ it cc │ │ │ │ @@ -52526,36 +52527,36 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2b0a12 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #20] │ │ │ │ vldr d8, [pc, #764] @ 2b0d18 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldrd r5, r4, [sp, #100] @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r0, [sp, #88] @ 0x58 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ @@ -52629,21 +52630,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2b0b58 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r3, [sp, #96] @ 0x60 │ │ │ │ subs r2, r6, r2 │ │ │ │ sbcs.w r0, r7, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -52673,31 +52674,31 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2b0bde │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ @@ -53889,49 +53890,49 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r7, #20] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 2b19b8 │ │ │ │ + bmi.n 2b1818 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r3, #6 │ │ │ │ + subs r3, #54 @ 0x36 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r1, #254 @ 0xfe │ │ │ │ + subs r2, #46 @ 0x2e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r7, {r1, r2, r3, r5, r6, r7} │ │ │ │ + beq.n 2b1910 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r5, #216 @ 0xd8 │ │ │ │ + adds r6, #8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r5, #244 @ 0xf4 │ │ │ │ + adds r6, #36 @ 0x24 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r6, {r1, r3, r5, r6} │ │ │ │ + ldmia r6!, {r1, r3, r4, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r4, #204 @ 0xcc │ │ │ │ + adds r4, #252 @ 0xfc │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r4, #80 @ 0x50 │ │ │ │ + adds r4, #128 @ 0x80 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r6, {r1, r4, r6} │ │ │ │ + ldmia r6!, {r1, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r3, #222 @ 0xde │ │ │ │ + adds r4, #14 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r6!, {r5} │ │ │ │ + ldmia r6, {r4, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r3, #172 @ 0xac │ │ │ │ + adds r3, #220 @ 0xdc │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r6!, {r2, r3} │ │ │ │ + ldmia r6!, {r2, r3, r4, r5} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r3, #152 @ 0x98 │ │ │ │ + adds r3, #200 @ 0xc8 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldmia r5, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r5} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r3, #132 @ 0x84 │ │ │ │ + adds r3, #180 @ 0xb4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r3, #156 @ 0x9c │ │ │ │ + adds r3, #204 @ 0xcc │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b190c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -54066,24 +54067,24 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2b1aa6 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r5, r4, [sp] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ @@ -54112,15 +54113,15 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2b1b2a │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #24] │ │ │ │ vldr d7, [pc, #780] @ 2b1e40 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ movs r7, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -54128,22 +54129,22 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldrd r5, r4, [sp, #92] @ 0x5c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ mov.w lr, #0 │ │ │ │ adds r0, r0, r4 │ │ │ │ @@ -54219,21 +54220,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2b1c6c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ ldrd r1, r3, [sp, #88] @ 0x58 │ │ │ │ subs r2, r7, r2 │ │ │ │ sbcs.w r0, sl, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -54264,33 +54265,33 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2b1cf8 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ vldr d7, [pc, #328] @ 2b1e40 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ @@ -54478,19 +54479,19 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 2a0c80 │ │ │ │ mov r1, r0 │ │ │ │ b.n 2b1e06 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r0!, {r4} │ │ │ │ + ldmia r0!, {r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r6, #158 @ 0x9e │ │ │ │ + cmp r6, #206 @ 0xce │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r5, #150 @ 0x96 │ │ │ │ + cmp r5, #198 @ 0xc6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b1f24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -54570,15 +54571,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r5, r6} │ │ │ │ + stmia r7!, {r4, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r2, [r1, #60] @ 0x3c │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b2014 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -54663,15 +54664,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r6, #52] @ 0x34 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r5, r6} │ │ │ │ + stmia r6!, {r1, r4, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r4, [r1, #44] @ 0x2c │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b210c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -54757,15 +54758,15 @@ │ │ │ │ bx lr │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r6, #36] @ 0x24 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r3, r4, r6} │ │ │ │ + stmia r5!, {r1, r3, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b2208 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55105,21 +55106,21 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 2b24f0 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ str r6, [r7, #108] @ 0x6c │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r4} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r6, [r7, #100] @ 0x64 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - stmia r1!, {r1, r3, r4, r6} │ │ │ │ + stmia r1!, {r1, r3, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002b2580 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -55205,21 +55206,21 @@ │ │ │ │ b.n 2b25e0 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r1, #96] @ 0x60 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r3, r5} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r6, [r0, #88] @ 0x58 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - stmia r0!, {r2, r5, r6} │ │ │ │ + stmia r0!, {r2, r4, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002b2678 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -55306,19 +55307,19 @@ │ │ │ │ b.n 2b26dc │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r2, #80] @ 0x50 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2} │ │ │ │ + stmia r0!, {r1, r2, r4, r5} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - itt gt │ │ │ │ - lslgt r7, r5, #1 │ │ │ │ - strgt r0, [r2, #72] @ 0x48 │ │ │ │ + ite │ │ │ │ + lsl r7, r5, #1 │ │ │ │ + stral r0, [r2, #72] @ 0x48 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b2774 : │ │ │ │ lsrs r2, r0, #23 │ │ │ │ adds r2, #1 │ │ │ │ tst.w r2, #254 @ 0xfe │ │ │ │ beq.n 2b279c │ │ │ │ @@ -55430,17 +55431,17 @@ │ │ │ │ ldrb.w r4, [sp, #1] │ │ │ │ b.n 2b281e │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ str r0, [r2, #60] @ 0x3c │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00c0 │ │ │ │ + bkpt 0x00f0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bkpt 0x0082 │ │ │ │ + bkpt 0x00b2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r2, [r2, #52] @ 0x34 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b28b4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55516,19 +55517,19 @@ │ │ │ │ ldrb.w r4, [sp, #9] │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2b2910 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ str r2, [r3, #44] @ 0x2c │ │ │ │ lsls r1, r6, #3 │ │ │ │ - pop {r4, r6, r7, pc} │ │ │ │ + bkpt 0x0000 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r7, pc} │ │ │ │ + pop {r1, r3, r4, r5, r7, pc} │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b2994 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55603,17 +55604,17 @@ │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ b.n 2b29f4 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ str r0, [r7, #28] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r3, r6, r7} │ │ │ │ + pop {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - pop {r2, r3, r5, r7} │ │ │ │ + pop {r2, r3, r4, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r4, [r7, #20] │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b2a74 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55691,17 +55692,17 @@ │ │ │ │ b.n 2b2ad4 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r3, #16] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2b2bce │ │ │ │ + pop {r2, r3, r4} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cbnz r4, 2b2bca │ │ │ │ + cbnz r4, 2b2bd6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r4, [r2, #8] │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b2b5c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55778,17 +55779,17 @@ │ │ │ │ b.n 2b2bbc │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [r6, #0] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 2b2c78 │ │ │ │ + cbnz r2, 2b2c84 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - revsh r4, r4 │ │ │ │ + cbnz r4, 2b2c80 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldrsh r4, [r6, r6] │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b2c40 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55866,19 +55867,19 @@ │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2b2c9c │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r6, [r1, r5] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - rev16 r4, r0 │ │ │ │ + rev16 r4, r6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2b2d5e │ │ │ │ + rev r6, r5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldrsh r6, [r2, r3] │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b2d24 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55979,17 +55980,17 @@ │ │ │ │ strh r3, [r1, #0] │ │ │ │ b.n 2b2e14 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldrsh r0, [r5, r1] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2b2e52 │ │ │ │ + cbnz r6, 2b2e5e │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xb8da │ │ │ │ + cbnz r2, 2b2e46 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldrb r6, [r6, r6] │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b2e48 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56093,17 +56094,17 @@ │ │ │ │ b.n 2b2f3e │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r0, r5] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb82a │ │ │ │ + @ instruction: 0xb85a │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xb7b6 │ │ │ │ + @ instruction: 0xb7e6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldrb r2, [r1, r2] │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b2f74 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56183,15 +56184,15 @@ │ │ │ │ b.n 2b2ff2 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r3, r0] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb700 │ │ │ │ + @ instruction: 0xb730 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldrh r0, [r3, r6] │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b3054 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56273,15 +56274,15 @@ │ │ │ │ b.n 2b30e2 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r6, [r6, r4] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb620 │ │ │ │ + setend le │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldrh r0, [r5, r2] │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b3144 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56403,23 +56404,23 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ ldrh r0, [r1, r1] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r4, r7} │ │ │ │ + push {r2, r3, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r6, [r7, r5] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - push {r2, r5} │ │ │ │ + push {r2, r4, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r6, r1, r0 │ │ │ │ + subs r6, r7, r0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r2, r5, r0 │ │ │ │ + subs r2, r3, r1 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b32a8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -56541,23 +56542,23 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ ldr r4, [r4, r3] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2b344e │ │ │ │ + cbz r0, 2b345a │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [r2, r0] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - uxth r4, r7 │ │ │ │ + uxtb r4, r5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r6, r4, r2 │ │ │ │ + adds r6, r2, r3 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - adds r2, r0, r3 │ │ │ │ + adds r2, r6, r3 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b3410 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -56651,19 +56652,19 @@ │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ ldrsb r2, [r5, r5] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r6, [r5, r4] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - cbz r0, 2b353c │ │ │ │ + cbz r0, 2b3548 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r2, r3, #30 │ │ │ │ + asrs r2, r1, #31 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - asrs r6, r6, #30 │ │ │ │ + asrs r6, r4, #31 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b3518 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56741,15 +56742,15 @@ │ │ │ │ b.n 2b3596 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb r6, [r6, r1] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 2b360a │ │ │ │ + cbz r4, 2b3616 │ │ │ │ lsls r7, r5, #1 │ │ │ │ strb r4, [r6, r7] │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b35f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56831,15 +56832,15 @@ │ │ │ │ b.n 2b3686 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r2, [r2, r6] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #496 @ 0x1f0 │ │ │ │ + sub sp, #176 @ 0xb0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ strb r4, [r0, r4] │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b36e8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56914,15 +56915,15 @@ │ │ │ │ b.n 2b3754 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r4, r2] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #512 @ 0x200 │ │ │ │ + add r7, sp, #704 @ 0x2c0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ strb r6, [r6, r0] │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b37b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57016,23 +57017,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 288a0c │ │ │ │ strh r6, [r2, r7] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #712 @ 0x2c8 │ │ │ │ + add r6, sp, #904 @ 0x388 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r6, sp, #480 @ 0x1e0 │ │ │ │ + add r6, sp, #672 @ 0x2a0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ strh r2, [r3, r5] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - add r6, sp, #40 @ 0x28 │ │ │ │ + add r6, sp, #232 @ 0xe8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r6, r2, #14 │ │ │ │ + asrs r6, r0, #15 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b38c4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -57124,23 +57125,23 @@ │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 288a0c │ │ │ │ nop │ │ │ │ strh r2, [r1, r3] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #664 @ 0x298 │ │ │ │ + add r5, sp, #856 @ 0x358 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r5, sp, #432 @ 0x1b0 │ │ │ │ + add r5, sp, #624 @ 0x270 │ │ │ │ lsls r7, r5, #1 │ │ │ │ strh r6, [r1, r1] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - add r5, sp, #0 │ │ │ │ + add r5, sp, #192 @ 0xc0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r4, r1, #10 │ │ │ │ + asrs r4, r7, #10 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b39d0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -57233,25 +57234,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 288a0c │ │ │ │ str r6, [r7, r6] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - add r4, sp, #720 @ 0x2d0 │ │ │ │ + add r4, sp, #912 @ 0x390 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #360 @ 0x168 │ │ │ │ + add r4, sp, #552 @ 0x228 │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r2, [r6, r4] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - add r3, sp, #936 @ 0x3a8 │ │ │ │ + add r4, sp, #104 @ 0x68 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r6, r6, #5 │ │ │ │ + asrs r6, r4, #6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b3ae4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -57343,23 +57344,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 288a0c │ │ │ │ str r2, [r5, r2] │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #536 @ 0x218 │ │ │ │ + add r3, sp, #728 @ 0x2d8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r3, sp, #304 @ 0x130 │ │ │ │ + add r3, sp, #496 @ 0x1f0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ str r0, [r6, r0] │ │ │ │ lsls r1, r6, #3 │ │ │ │ - add r2, sp, #888 @ 0x378 │ │ │ │ + add r3, sp, #56 @ 0x38 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r2, r5, #1 │ │ │ │ + asrs r2, r3, #2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b3bf0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -57448,21 +57449,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1632 @ 0x660 │ │ │ │ blx 288a0c │ │ │ │ ldr r7, [pc, #632] @ (2b3f54 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #480 @ 0x1e0 │ │ │ │ + add r2, sp, #672 @ 0x2a0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r7, [pc, #152] @ (2b3d80 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ - add r1, sp, #872 @ 0x368 │ │ │ │ + add r2, sp, #40 @ 0x28 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r6, r4, #29 │ │ │ │ + lsrs r6, r2, #30 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b3cf0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -57556,19 +57557,19 @@ │ │ │ │ nop │ │ │ │ ldr r6, [pc, #552] @ (2b4008 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #240] @ (2b3ed8 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ - add r1, sp, #56 @ 0x38 │ │ │ │ + add r1, sp, #248 @ 0xf8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r0, sp, #864 @ 0x360 │ │ │ │ + add r1, sp, #32 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r4, r4, #25 │ │ │ │ + lsrs r4, r2, #26 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002b3df4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57635,15 +57636,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r5, [pc, #616] @ (2b4114 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #496 @ 0x1f0 │ │ │ │ + add r0, sp, #688 @ 0x2b0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r5, [pc, #224] @ (2b3f98 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b3eb8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57711,15 +57712,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff4cd6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #736 @ (adr r7, 2b4254 ) │ │ │ │ + add r7, pc, #928 @ (adr r7, 2b4314 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r4, [pc, #464] @ (2b4148 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b3f78 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57787,15 +57788,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r4, [pc, #88] @ (2b4084 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #992 @ (adr r6, 2b4414 ) │ │ │ │ + add r7, pc, #160 @ (adr r7, 2b40d4 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r3, [pc, #720] @ (2b4308 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b4038 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57862,15 +57863,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldr r3, [pc, #344] @ (2b4244 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #224 @ (adr r6, 2b41d4 ) │ │ │ │ + add r6, pc, #416 @ (adr r6, 2b4294 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r2, [pc, #976] @ (2b44c8 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b40f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57938,15 +57939,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff4a96 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #480 @ (adr r5, 2b4394 ) │ │ │ │ + add r5, pc, #672 @ (adr r5, 2b4454 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r2, [pc, #208] @ (2b4288 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b41b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58014,15 +58015,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r1, [pc, #856] @ (2b45c4 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #736 @ (adr r4, 2b4554 ) │ │ │ │ + add r4, pc, #928 @ (adr r4, 2b4614 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r1, [pc, #464] @ (2b4448 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b4278 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58089,15 +58090,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldr r1, [pc, #88] @ (2b4384 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #992 @ (adr r3, 2b4714 ) │ │ │ │ + add r4, pc, #160 @ (adr r4, 2b43d4 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [pc, #720] @ (2b4608 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b4338 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58163,15 +58164,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff5998 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #304 @ (adr r3, 2b4520 ) │ │ │ │ + add r3, pc, #496 @ (adr r3, 2b45e0 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [pc, #272] @ (2b4504 ) │ │ │ │ lsls r1, r6, #3 │ │ │ │ blxns lr │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b43f8 : │ │ │ │ @@ -58239,15 +58240,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #560 @ (adr r2, 2b46e0 ) │ │ │ │ + add r2, pc, #752 @ (adr r2, 2b47a0 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ blxns r0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ bxns r6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b44b8 : │ │ │ │ @@ -58312,15 +58313,15 @@ │ │ │ │ @ instruction: 0xffff7fff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #816 @ (adr r1, 2b4898 ) │ │ │ │ + add r1, pc, #1008 @ (adr r1, 2b4958 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ mov ip, r8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ mov r4, lr │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b4570 : │ │ │ │ @@ -58390,15 +58391,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ mov r6, r3 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #0 @ (adr r1, 2b462c ) │ │ │ │ + add r1, pc, #192 @ (adr r1, 2b46ec ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp ip, r7 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b4630 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58466,15 +58467,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vsli.32 q10, q7, #31 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #256 @ (adr r0, 2b47ec ) │ │ │ │ + add r0, pc, #448 @ (adr r0, 2b48ac ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ add ip, pc │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b46f0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58542,15 +58543,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ add lr, r3 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #512] @ 0x200 │ │ │ │ + ldr r7, [sp, #704] @ 0x2c0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r4, r7 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b47b0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58617,15 +58618,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ mvns r6, r3 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #768] @ 0x300 │ │ │ │ + ldr r6, [sp, #960] @ 0x3c0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ muls r4, r7 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b4870 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58688,15 +58689,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ orrs r6, r3 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #8] │ │ │ │ + ldr r6, [sp, #200] @ 0xc8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r2, r7 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b4924 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58759,15 +58760,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ negs r2, r5 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #312] @ 0x138 │ │ │ │ + ldr r5, [sp, #504] @ 0x1f8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ tst r0, r0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b49dc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58829,15 +58830,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ sbcs r2, r6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #600] @ 0x258 │ │ │ │ + ldr r4, [sp, #792] @ 0x318 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adcs r4, r1 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b4a90 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58897,15 +58898,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r7 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #904] @ 0x388 │ │ │ │ + ldr r4, [sp, #72] @ 0x48 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r0, r3 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b4b40 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58968,15 +58969,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ eors r6, r1 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #200] @ 0xc8 │ │ │ │ + ldr r3, [sp, #392] @ 0x188 │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r7, #228 @ 0xe4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b4bf8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59038,15 +59039,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r7, #150 @ 0x96 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r2, [sp, #680] @ 0x2a8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r7, #48 @ 0x30 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b4cac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59106,15 +59107,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ subs r6, #226 @ 0xe2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #792] @ 0x318 │ │ │ │ + ldr r1, [sp, #984] @ 0x3d8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r6, #124 @ 0x7c │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b4d5c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59177,15 +59178,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r6, #48 @ 0x30 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldr r1, [sp, #152] @ 0x98 │ │ │ │ + ldr r1, [sp, #344] @ 0x158 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #194 @ 0xc2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b4e1c : │ │ │ │ @@ -59247,15 +59248,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ subs r5, #112 @ 0x70 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldr r0, [sp, #408] @ 0x198 │ │ │ │ + ldr r0, [sp, #600] @ 0x258 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b4ed4 : │ │ │ │ @@ -59317,15 +59318,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, #184 @ 0xb8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - str r7, [sp, #696] @ 0x2b8 │ │ │ │ + str r7, [sp, #888] @ 0x378 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #78 @ 0x4e │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b4f8c : │ │ │ │ @@ -59394,15 +59395,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, #2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #1008] @ 0x3f0 │ │ │ │ + str r7, [sp, #176] @ 0xb0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r3, #128 @ 0x80 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b5058 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59467,15 +59468,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ subs r3, #54 @ 0x36 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #192] @ 0xc0 │ │ │ │ + str r6, [sp, #384] @ 0x180 │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r2, #180 @ 0xb4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b5120 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59611,18 +59612,18 @@ │ │ │ │ nop │ │ │ │ subs r1, #232 @ 0xe8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #142 @ 0x8e │ │ │ │ lsls r1, r6, #3 │ │ │ │ - str r4, [sp, #168] @ 0xa8 │ │ │ │ + str r4, [sp, #360] @ 0x168 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xfa14005e │ │ │ │ - @ instruction: 0xfa30005e │ │ │ │ + @ instruction: 0xfa44005e │ │ │ │ + @ instruction: 0xfa60005e │ │ │ │ │ │ │ │ 002b52a0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r5, [pc, #204] @ (2b537c ) │ │ │ │ @@ -59702,18 +59703,18 @@ │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ subs r0, #240 @ 0xf0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #150 @ 0x96 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - str r3, [sp, #208] @ 0xd0 │ │ │ │ + str r3, [sp, #400] @ 0x190 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrsb.w r0, [lr, lr, lsl #1] │ │ │ │ - ldrsh.w r0, [sl, lr, lsl #1] │ │ │ │ + vst4.16 {d16-d19}, [lr :64], lr │ │ │ │ + vld4.16 {d16-d19}, [sl :64], lr │ │ │ │ │ │ │ │ 002b5394 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -59776,15 +59777,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vqshl.u64 , q10, #63 @ 0x3f │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #848] @ 0x350 │ │ │ │ + str r3, [sp, #16] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r7, #154 @ 0x9a │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b5458 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59848,15 +59849,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ adds r7, #48 @ 0x30 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ + str r2, [sp, #256] @ 0x100 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r6, #214 @ 0xd6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b5518 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59920,15 +59921,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ adds r6, #112 @ 0x70 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #320] @ 0x140 │ │ │ │ + str r1, [sp, #512] @ 0x200 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r6, #22 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b55d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59993,15 +59994,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vsli.64 d19, d16, #63 @ 0x3f │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #576] @ 0x240 │ │ │ │ + str r0, [sp, #768] @ 0x300 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r5, #86 @ 0x56 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b5698 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60065,15 +60066,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ adds r4, #240 @ 0xf0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #62] @ 0x3e │ │ │ │ + str r0, [sp, #0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r4, #150 @ 0x96 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b5758 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60137,15 +60138,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #56] @ 0x38 │ │ │ │ + ldrh r0, [r0, #58] @ 0x3a │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r3, #214 @ 0xd6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b5818 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60212,15 +60213,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vrsra.u32 , q10, #1 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, #50] @ 0x32 │ │ │ │ + ldrh r2, [r1, #52] @ 0x34 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r3, #16 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b58e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60287,15 +60288,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ adds r2, #172 @ 0xac │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #44] @ 0x2c │ │ │ │ + ldrh r2, [r0, #46] @ 0x2e │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r2, #72 @ 0x48 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b59a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60359,15 +60360,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ adds r1, #228 @ 0xe4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #38] @ 0x26 │ │ │ │ + ldrh r2, [r7, #38] @ 0x26 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b5a68 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60434,15 +60435,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r1, #38 @ 0x26 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #32] │ │ │ │ + ldrh r0, [r2, #34] @ 0x22 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r0, #164 @ 0xa4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b5b34 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60507,15 +60508,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ adds r0, #90 @ 0x5a │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, #26] │ │ │ │ + ldrh r4, [r0, #28] │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r7, #216 @ 0xd8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b5bfc : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60648,18 +60649,18 @@ │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ cmp r7, #20 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #190 @ 0xbe │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrh r4, [r3, #10] │ │ │ │ + ldrh r4, [r1, #12] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - vqadd.s8 q8, q3, q7 │ │ │ │ - vqadd.s32 q8, q1, q7 │ │ │ │ + vqadd.s64 q8, q3, q7 │ │ │ │ + vshr.s16 q0, q7, #14 │ │ │ │ │ │ │ │ 002b5d6c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #200] @ (2b5e44 ) │ │ │ │ @@ -60738,18 +60739,18 @@ │ │ │ │ nop │ │ │ │ cmp r6, #36 @ 0x24 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #206 @ 0xce │ │ │ │ lsls r1, r6, #3 │ │ │ │ - ldrh r6, [r5, #2] │ │ │ │ + ldrh r6, [r3, #4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - mrc 0, 2, r0, cr8, cr14, {2} │ │ │ │ - mrc 0, 3, r0, cr4, cr14, {2} │ │ │ │ + mcr 0, 4, r0, cr8, cr14, {2} │ │ │ │ + mcr 0, 5, r0, cr4, cr14, {2} │ │ │ │ │ │ │ │ 002b5e5c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r3, r0 │ │ │ │ @@ -60809,15 +60810,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #50 @ 0x32 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #0] │ │ │ │ + ldrh r6, [r0, #2] │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r4, #206 @ 0xce │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b5f10 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60880,15 +60881,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ cmp r4, #126 @ 0x7e │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #58] @ 0x3a │ │ │ │ + strh r2, [r2, #60] @ 0x3c │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r4, #20 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b5fc8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60950,15 +60951,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r3, #198 @ 0xc6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #52] @ 0x34 │ │ │ │ + strh r2, [r3, #54] @ 0x36 │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r3, #96 @ 0x60 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b607c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61018,15 +61019,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ cmp r3, #18 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #46] @ 0x2e │ │ │ │ + strh r6, [r4, #48] @ 0x30 │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r2, #172 @ 0xac │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b612c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61092,15 +61093,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r2, #92 @ 0x5c │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #40] @ 0x28 │ │ │ │ + strh r4, [r5, #42] @ 0x2a │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r2, #2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b61f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61165,15 +61166,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffff2998 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #34] @ 0x22 │ │ │ │ + strh r0, [r5, #36] @ 0x24 │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r1, #62 @ 0x3e │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b62b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61237,15 +61238,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r0, #216 @ 0xd8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #28] │ │ │ │ + strh r0, [r5, #30] │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r0, #126 @ 0x7e │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6370 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61309,15 +61310,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ cmp r0, #24 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #22] │ │ │ │ + strh r0, [r5, #24] │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r7, #190 @ 0xbe │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6430 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61372,15 +61373,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ movs r7, #88 @ 0x58 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #18] │ │ │ │ + strh r0, [r0, #20] │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r7, #6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b64d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61435,15 +61436,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r6, #184 @ 0xb8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #12] │ │ │ │ + strh r0, [r4, #14] │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r6, #102 @ 0x66 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6570 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61507,15 +61508,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #30 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #8] │ │ │ │ + strh r0, [r6, #8] │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r5, #196 @ 0xc4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6620 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61578,15 +61579,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #110 @ 0x6e │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #2] │ │ │ │ + strh r0, [r0, #4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r5, #20 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b66d0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61649,15 +61650,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #190 @ 0xbe │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, #30] │ │ │ │ + ldrb r0, [r2, #31] │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r4, #100 @ 0x64 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6780 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61718,15 +61719,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r4, #14 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #27] │ │ │ │ + ldrb r0, [r4, #28] │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r3, #180 @ 0xb4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6830 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61789,15 +61790,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #94 @ 0x5e │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #25] │ │ │ │ + ldrb r0, [r6, #25] │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r3, #4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b68e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61860,15 +61861,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #174 @ 0xae │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, #22] │ │ │ │ + ldrb r0, [r0, #23] │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r2, #84 @ 0x54 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6990 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61929,15 +61930,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r1, #254 @ 0xfe │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, #19] │ │ │ │ + ldrb r0, [r2, #20] │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r1, #164 @ 0xa4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6a40 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61998,15 +61999,15 @@ │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, #17] │ │ │ │ + ldrb r4, [r6, #17] │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r1, #60 @ 0x3c │ │ │ │ lsls r1, r6, #3 │ │ │ │ movs r0, #244 @ 0xf4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6af0 : │ │ │ │ @@ -62069,15 +62070,15 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #14] │ │ │ │ + ldrb r4, [r0, #15] │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r0, #140 @ 0x8c │ │ │ │ lsls r1, r6, #3 │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6ba0 : │ │ │ │ @@ -62136,15 +62137,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, #11] │ │ │ │ + ldrb r4, [r2, #12] │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r4, r3, #7 │ │ │ │ lsls r1, r6, #3 │ │ │ │ subs r4, r2, #6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6c48 : │ │ │ │ @@ -62210,15 +62211,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r0, #5 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, #8] │ │ │ │ + ldrb r0, [r3, #9] │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r4, r5, #3 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6cf8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62281,15 +62282,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r2, #2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #5] │ │ │ │ + ldrb r0, [r5, #6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r4, r7, #0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6da8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62352,15 +62353,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r4, #7 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #3] │ │ │ │ + ldrb r0, [r7, #3] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r4, r1, #6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6e58 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62421,15 +62422,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ adds r6, r6, #4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #0] │ │ │ │ + ldrb r0, [r1, #1] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r4, r3, #3 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6f08 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62489,15 +62490,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, r0, #2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #29] │ │ │ │ + strb r2, [r3, #30] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r6, r5, #0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b6fb0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62556,15 +62557,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ subs r6, r3, r7 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, #27] │ │ │ │ + strb r2, [r6, #27] │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r4, r0, r6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7058 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62623,15 +62624,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r6, r6, r4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #24] │ │ │ │ + strb r2, [r1, #25] │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r4, r3, r3 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7100 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62689,15 +62690,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r6, r1, r2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #21] │ │ │ │ + strb r2, [r4, #22] │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r2, r6, r0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b71a8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62756,15 +62757,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ adds r6, r4, r7 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #19] │ │ │ │ + strb r2, [r7, #19] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r4, r1, r6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7250 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62823,15 +62824,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, r7, r4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #16] │ │ │ │ + strb r2, [r2, #17] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r4, r4, r3 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b72f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62889,15 +62890,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, r2, r2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #13] │ │ │ │ + strb r2, [r5, #14] │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r2, r7, r0 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b73a0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62956,15 +62957,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r5, #31 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - strb r2, [r4, #11] │ │ │ │ + strb r2, [r2, #12] │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r1, #30 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7450 : │ │ │ │ @@ -63023,15 +63024,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ asrs r4, r7, #28 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - strb r2, [r6, #8] │ │ │ │ + strb r2, [r4, #9] │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r3, #27 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b74fc : │ │ │ │ @@ -63089,15 +63090,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ asrs r0, r2, #26 │ │ │ │ lsls r1, r6, #3 │ │ │ │ - strb r6, [r0, #6] │ │ │ │ + strb r6, [r6, #6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #24 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b75a8 : │ │ │ │ @@ -63163,15 +63164,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r4, #23 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #3] │ │ │ │ + strb r0, [r2, #4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r0, r6, #21 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7668 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63234,15 +63235,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r4, #20 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #0] │ │ │ │ + strb r0, [r2, #1] │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r6, r5, #18 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7728 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63353,15 +63354,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #15 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #104] @ 0x68 │ │ │ │ + ldr r0, [r5, #108] @ 0x6c │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r6, r0, #14 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7860 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63420,15 +63421,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #12 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #96] @ 0x60 │ │ │ │ + ldr r0, [r7, #96] @ 0x60 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r6, r2, #11 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7910 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63486,15 +63487,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ asrs r0, r7, #9 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #84] @ 0x54 │ │ │ │ + ldr r0, [r1, #88] @ 0x58 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r6, r4, #8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b79c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63554,15 +63555,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #7 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, #72] @ 0x48 │ │ │ │ + ldr r0, [r3, #76] @ 0x4c │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r6, r6, #5 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7a70 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63621,15 +63622,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #60] @ 0x3c │ │ │ │ + ldr r0, [r5, #64] @ 0x40 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r6, r0, #3 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7b20 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63687,15 +63688,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ asrs r0, r5, #1 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #52] @ 0x34 │ │ │ │ + ldr r0, [r7, #52] @ 0x34 │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r6, r2, #32 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7bd0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63757,15 +63758,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r7, #30 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #40] @ 0x28 │ │ │ │ + ldr r2, [r2, #44] @ 0x2c │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r0, r4, #29 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7c88 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63827,15 +63828,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r0, #28 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, #28] │ │ │ │ + ldr r2, [r3, #32] │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r0, r5, #26 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7d40 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63893,15 +63894,15 @@ │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsrs r4, r1, #25 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #16] │ │ │ │ + ldr r2, [r4, #20] │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r0, r6, #23 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7df0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63965,15 +63966,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r3, #22 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #8] │ │ │ │ + ldr r0, [r1, #12] │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r0, r5, #20 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7eb0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64036,15 +64037,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r3, #19 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #124] @ 0x7c │ │ │ │ + ldr r0, [r1, #0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r6, r4, #17 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b7f70 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64155,15 +64156,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r3, #14 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r0, #104] @ 0x68 │ │ │ │ + str r2, [r6, #104] @ 0x68 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r6, r0, #13 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b8098 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64222,15 +64223,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r6, #11 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #92] @ 0x5c │ │ │ │ + str r2, [r1, #96] @ 0x60 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r4, r3, #10 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b8140 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64289,15 +64290,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r1, #9 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, #80] @ 0x50 │ │ │ │ + str r2, [r4, #84] @ 0x54 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r4, r6, #7 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b81e8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64355,15 +64356,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r4, #6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #72] @ 0x48 │ │ │ │ + str r2, [r7, #72] @ 0x48 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r2, r1, #5 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b8290 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64424,15 +64425,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r7, #3 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #60] @ 0x3c │ │ │ │ + str r0, [r1, #64] @ 0x40 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r6, r4, #2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b8340 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64492,15 +64493,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r1, #1 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #48] @ 0x30 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r6, r6, #31 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b83f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64559,15 +64560,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r3, #30 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #36] @ 0x24 │ │ │ │ + str r0, [r5, #40] @ 0x28 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r6, r0, #29 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b84a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64625,15 +64626,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ lsls r0, r5, #27 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #28] │ │ │ │ + str r0, [r7, #28] │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r6, r2, #26 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b8550 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64728,15 +64729,15 @@ │ │ │ │ b.n 2b862c │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r4, r7, #24 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, #8] │ │ │ │ + str r4, [r5, #12] │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r4, r5, #22 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b8668 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64831,15 +64832,15 @@ │ │ │ │ b.n 2b8742 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r4, #20 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r4, r6] │ │ │ │ + ldrsh r6, [r2, r7] │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r6, r2, #18 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b877c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64934,15 +64935,15 @@ │ │ │ │ b.n 2b8856 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r2, #16 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r2, r2] │ │ │ │ + ldrsh r2, [r0, r3] │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r2, r0, #14 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b8890 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65026,15 +65027,15 @@ │ │ │ │ bne.n 2b88e2 │ │ │ │ b.n 2b8952 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r7, #11 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, r6] │ │ │ │ + ldrb r6, [r0, r7] │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r6, r0, #10 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b898c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65117,15 +65118,15 @@ │ │ │ │ b.n 2b8a46 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r0, #8 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, r2] │ │ │ │ + ldrb r2, [r2, r3] │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r2, r2, #6 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b8a80 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65208,15 +65209,15 @@ │ │ │ │ b.n 2b8b3a │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r1, #4 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, r6] │ │ │ │ + ldrh r6, [r3, r7] │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsls r6, r3, #2 │ │ │ │ lsls r1, r6, #3 │ │ │ │ │ │ │ │ 002b8b74 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -65299,15 +65300,15 @@ │ │ │ │ b.n 2b8c2e │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, r3 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, r2] │ │ │ │ + ldrh r2, [r5, r3] │ │ │ │ lsls r7, r5, #1 │ │ │ │ vshr.u64 q0, q8, #22 │ │ │ │ │ │ │ │ 002b8c68 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -65325,15 +65326,15 @@ │ │ │ │ cbnz r2, 2b8cd6 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 2b8cd6 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 2b8cd6 │ │ │ │ - bl 8a3dd4 │ │ │ │ + bl 8a3e04 │ │ │ │ ldr r2, [pc, #240] @ (2b8da4 ) │ │ │ │ ldr r3, [pc, #236] @ (2b8da0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -65410,15 +65411,15 @@ │ │ │ │ eors r0, r3 │ │ │ │ b.n 2b8cb0 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ vqadd.u32 q0, q9, q8 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ mrc2 0, 7, r0, cr0, cr0, {7} │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ + ldr r4, [r3, r5] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002b8dac : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ b.w 2b8c68 │ │ │ │ @@ -65448,15 +65449,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 2b8e2a │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2b8e2a │ │ │ │ - bl 8a3dd4 │ │ │ │ + bl 8a3e04 │ │ │ │ ldr r2, [pc, #204] @ (2b8ed4 ) │ │ │ │ ldr r3, [pc, #200] @ (2b8ed0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -65523,15 +65524,15 @@ │ │ │ │ b.n 2b8e04 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc2l 0, cr0, [r8, #960] @ 0x3c0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldc2 0, cr0, [ip, #960] @ 0x3c0 │ │ │ │ - ldrsb r6, [r7, r7] │ │ │ │ + ldr r6, [r5, r0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002b8edc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65620,15 +65621,15 @@ │ │ │ │ b.n 2b8f12 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldc2 0, cr0, [r4], #960 @ 0x3c0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ stc2 0, cr0, [lr], {240} @ 0xf0 │ │ │ │ - ldrsb r2, [r6, r3] │ │ │ │ + ldrsb r2, [r4, r4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002b8fe8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65717,15 +65718,15 @@ │ │ │ │ b.n 2b901e │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfba800f0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb8200f0 │ │ │ │ - strb r6, [r4, r7] │ │ │ │ + ldrsb r6, [r2, r0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002b90f4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -65742,15 +65743,15 @@ │ │ │ │ cbnz r2, 2b9160 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 2b9160 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 2b9160 │ │ │ │ - bl 8a3bd8 │ │ │ │ + bl 8a3c08 │ │ │ │ ldr r2, [pc, #244] @ (2b9234 ) │ │ │ │ ldr r3, [pc, #240] @ (2b9230 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -65830,15 +65831,15 @@ │ │ │ │ eors r1, r3 │ │ │ │ b.n 2b913c │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xfa9600f0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa6400f0 │ │ │ │ - strb r2, [r4, r2] │ │ │ │ + strb r2, [r2, r3] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002b923c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -65943,15 +65944,15 @@ │ │ │ │ b.n 2b927c │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr??.w r0, [r2, r0, lsl #3] │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ vld4. {d0-d3}, [r4 :256], r0 │ │ │ │ - strh r4, [r4, r5] │ │ │ │ + strh r4, [r2, r6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002b937c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -66056,15 +66057,15 @@ │ │ │ │ b.n 2b93bc │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb.w r0, [r2, r0, lsl #3] │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf7e400f0 │ │ │ │ - strh r4, [r4, r0] │ │ │ │ + strh r4, [r2, r1] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002b94bc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66080,15 +66081,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 2b9520 │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2b9520 │ │ │ │ - bl 8a3bd8 │ │ │ │ + bl 8a3c08 │ │ │ │ ldr r2, [pc, #208] @ (2b95d0 ) │ │ │ │ ldr r3, [pc, #204] @ (2b95cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -66158,15 +66159,15 @@ │ │ │ │ b.n 2b94fc │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf6d000f0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subw r0, r4, #2288 @ 0x8f0 │ │ │ │ - str r0, [r1, r4] │ │ │ │ + str r0, [r7, r4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002b95d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -66259,15 +66260,15 @@ │ │ │ │ b.n 2b9612 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs.w r0, r8, #7864320 @ 0x780000 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf58e00f0 │ │ │ │ - ldr r7, [pc, #976] @ (2b9abc ) │ │ │ │ + str r4, [r4, r0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002b96ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -66360,15 +66361,15 @@ │ │ │ │ b.n 2b9726 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf4a400f0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ orns r0, sl, #7864320 @ 0x780000 │ │ │ │ - ldr r6, [pc, #896] @ (2b9b80 ) │ │ │ │ + ldr r7, [pc, #64] @ (2b9840 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002b9800 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -66460,15 +66461,15 @@ │ │ │ │ bne.n 2b9856 │ │ │ │ b.n 2b98dc │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf38c00f0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #48] @ (2b9944 ) │ │ │ │ + ldr r6, [pc, #240] @ (2b9a04 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xf2fc00f0 │ │ │ │ │ │ │ │ 002b9918 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ @@ -67083,15 +67084,15 @@ │ │ │ │ clz lr, r0 │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 2b9f30 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ stc 0, cr0, [r2], #960 @ 0x3c0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bx r5 │ │ │ │ + bx fp │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldc 0, cr0, [r2], {240} @ 0xf0 │ │ │ │ │ │ │ │ 002b9fe0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -67160,15 +67161,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 2ba04e │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ sub.w r0, ip, r0, ror #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - mov r4, r9 │ │ │ │ + mov r4, pc │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xeb3400f0 │ │ │ │ │ │ │ │ 002ba0bc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -67237,15 +67238,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 2ba12a │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xead000f0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, lr │ │ │ │ + cmp r8, r4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ orrs.w r0, r8, r0, ror #3 │ │ │ │ │ │ │ │ 002ba198 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -67313,15 +67314,15 @@ │ │ │ │ add.w ip, ip, #32 │ │ │ │ b.n 2ba1d8 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrd r0, r0, [r4, #960]! @ 0x3c0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add lr, r3 │ │ │ │ + add lr, r9 │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xe98800f0 │ │ │ │ │ │ │ │ 002ba26c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -67378,15 +67379,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmdb r0!, {r4, r5, r6, r7} │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - mvns r0, r4 │ │ │ │ + add r0, r2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ stlexd r0, r0, r0, [lr] │ │ │ │ │ │ │ │ 002ba31c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -67443,15 +67444,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrd r0, r0, [r0], #-960 @ 0x3c0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - orrs r0, r6 │ │ │ │ + muls r0, r4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xe81e00f0 │ │ │ │ │ │ │ │ 002ba3cc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -67509,15 +67510,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 2ba3f0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, r0 │ │ │ │ + cmp r0, r6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2ba358 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002ba47c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67535,15 +67536,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 2ba4de │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 2ba4de │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 2ba4de │ │ │ │ - bl 8a3dc4 │ │ │ │ + bl 8a3df4 │ │ │ │ ldr r2, [pc, #184] @ (2ba574 ) │ │ │ │ ldr r3, [pc, #180] @ (2ba570 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -67605,15 +67606,15 @@ │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ b.n 2ba390 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2ba348 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - adcs r0, r4 │ │ │ │ + sbcs r0, r2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002ba57c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -67692,15 +67693,15 @@ │ │ │ │ nop │ │ │ │ b.n 2ba284 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2ba238 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - lsls r0, r6 │ │ │ │ + lsrs r0, r4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002ba66c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -67779,15 +67780,15 @@ │ │ │ │ nop │ │ │ │ b.n 2ba194 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2ba148 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - subs r7, #192 @ 0xc0 │ │ │ │ + subs r7, #240 @ 0xf0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002ba75c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -67802,15 +67803,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 2ba7b8 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 2ba7b8 │ │ │ │ - bl 8a3dc4 │ │ │ │ + bl 8a3df4 │ │ │ │ ldr r2, [pc, #168] @ (2ba83c ) │ │ │ │ ldr r3, [pc, #160] @ (2ba838 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -67864,15 +67865,15 @@ │ │ │ │ nop │ │ │ │ b.n 2ba098 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2ba05c │ │ │ │ lsls r0, r6, #3 │ │ │ │ - subs r6, #162 @ 0xa2 │ │ │ │ + subs r6, #210 @ 0xd2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002ba844 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -67939,15 +67940,15 @@ │ │ │ │ nop │ │ │ │ b.n 2baf90 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2baf4c │ │ │ │ lsls r0, r6, #3 │ │ │ │ - subs r5, #212 @ 0xd4 │ │ │ │ + subs r6, #4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002ba904 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68014,15 +68015,15 @@ │ │ │ │ nop │ │ │ │ b.n 2baed0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2bae8c │ │ │ │ lsls r0, r6, #3 │ │ │ │ - subs r5, #20 │ │ │ │ + subs r5, #68 @ 0x44 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002ba9c4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68038,15 +68039,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 2baa24 │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 2baa24 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 2baa24 │ │ │ │ - bl 8a3bc8 │ │ │ │ + bl 8a3bf8 │ │ │ │ ldr r2, [pc, #188] @ (2baac0 ) │ │ │ │ ldr r3, [pc, #184] @ (2baabc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -68110,15 +68111,15 @@ │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ b.n 2bae4c │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2bae04 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - subs r4, #26 │ │ │ │ + subs r4, #74 @ 0x4a │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002baac8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -68200,15 +68201,15 @@ │ │ │ │ nop │ │ │ │ b.n 2bad40 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2bacec │ │ │ │ lsls r0, r6, #3 │ │ │ │ - subs r3, #98 @ 0x62 │ │ │ │ + subs r3, #146 @ 0x92 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002babc0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -68290,15 +68291,15 @@ │ │ │ │ nop │ │ │ │ svc 206 @ 0xce │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ svc 160 @ 0xa0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - subs r2, #106 @ 0x6a │ │ │ │ + subs r2, #154 @ 0x9a │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bacb8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68313,15 +68314,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 2bad12 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 2bad12 │ │ │ │ - bl 8a3bc8 │ │ │ │ + bl 8a3bf8 │ │ │ │ ldr r2, [pc, #172] @ (2bad9c ) │ │ │ │ ldr r3, [pc, #164] @ (2bad98 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -68377,15 +68378,15 @@ │ │ │ │ nop │ │ │ │ udf #212 @ 0xd4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ udf #178 @ 0xb2 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - subs r1, #72 @ 0x48 │ │ │ │ + subs r1, #120 @ 0x78 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bada4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -68455,15 +68456,15 @@ │ │ │ │ nop │ │ │ │ ble.n 2bae38 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ble.n 2badec │ │ │ │ lsls r0, r6, #3 │ │ │ │ - subs r0, #114 @ 0x72 │ │ │ │ + subs r0, #162 @ 0xa2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002bae6c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -68533,15 +68534,15 @@ │ │ │ │ nop │ │ │ │ ble.n 2baf70 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 2baf24 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - adds r7, #170 @ 0xaa │ │ │ │ + adds r7, #218 @ 0xda │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002baf34 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68618,15 +68619,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 2baf78 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ bgt.n 2bb0d0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #226 @ 0xe2 │ │ │ │ + adds r7, #18 │ │ │ │ lsls r7, r5, #1 │ │ │ │ blt.n 2bafbc │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bb028 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -68717,15 +68718,15 @@ │ │ │ │ b.n 2bb08c │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ blt.n 2bb194 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #234 @ 0xea │ │ │ │ + adds r6, #26 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bge.n 2bb0c8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bb120 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68784,15 +68785,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bge.n 2bb29c │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #44 @ 0x2c │ │ │ │ + adds r5, #92 @ 0x5c │ │ │ │ lsls r7, r5, #1 │ │ │ │ bge.n 2bb204 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bb1d0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68851,15 +68852,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bls.n 2bb1ec │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #124 @ 0x7c │ │ │ │ + adds r4, #172 @ 0xac │ │ │ │ lsls r7, r5, #1 │ │ │ │ bls.n 2bb354 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bb280 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -68918,15 +68919,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bls.n 2bb33c │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #204 @ 0xcc │ │ │ │ + adds r3, #252 @ 0xfc │ │ │ │ lsls r7, r5, #1 │ │ │ │ bhi.n 2bb2a4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002bb330 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -69489,15 +69490,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r6, #196 @ 0xc4 │ │ │ │ + cmp r6, #244 @ 0xf4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bcc.n 2bb83c │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 2bb8f4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ @@ -69592,15 +69593,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r5, #176 @ 0xb0 │ │ │ │ + cmp r5, #224 @ 0xe0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bcs.n 2bb928 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 2bb9e0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ @@ -69695,15 +69696,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r4, #156 @ 0x9c │ │ │ │ + cmp r4, #204 @ 0xcc │ │ │ │ lsls r7, r5, #1 │ │ │ │ bne.n 2bba14 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ beq.n 2bbacc │ │ │ │ lsls r0, r6, #3 │ │ │ │ @@ -69798,15 +69799,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r3, #136 @ 0x88 │ │ │ │ + cmp r3, #184 @ 0xb8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ beq.n 2bbb00 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r7, {r3, r4, r6, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ @@ -69901,15 +69902,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r2, #116 @ 0x74 │ │ │ │ + cmp r2, #164 @ 0xa4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldmia r7!, {r2, r3, r5, r6} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6, {r2, r6, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ @@ -70004,15 +70005,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r1, #96 @ 0x60 │ │ │ │ + cmp r1, #144 @ 0x90 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldmia r6, {r3, r4, r6} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5, {r4, r5, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ @@ -70107,15 +70108,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r0, #76 @ 0x4c │ │ │ │ + cmp r0, #124 @ 0x7c │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldmia r5!, {r2, r6} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r4, {r2, r3, r4, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ @@ -70210,15 +70211,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - movs r7, #56 @ 0x38 │ │ │ │ + movs r7, #104 @ 0x68 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldmia r4, {r4, r5} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3, {r3, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ @@ -70616,23 +70617,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 288a0c │ │ │ │ ldmia r0!, {r1, r2, r3, r6} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #54 @ 0x36 │ │ │ │ + movs r3, #102 @ 0x66 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - movs r2, #208 @ 0xd0 │ │ │ │ + movs r3, #0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmia r7!, {r1, r4, r5, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ - movs r2, #110 @ 0x6e │ │ │ │ + movs r2, #158 @ 0x9e │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r2, [r7, #62] @ 0x3e │ │ │ │ + ldrh r2, [r5, #0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bc460 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -70732,23 +70733,23 @@ │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 288a0c │ │ │ │ nop │ │ │ │ stmia r7!, {r1, r2, r3, r5} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #22 │ │ │ │ + movs r2, #70 @ 0x46 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - movs r1, #176 @ 0xb0 │ │ │ │ + movs r1, #224 @ 0xe0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmia r6!, {r1, r4, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ - movs r1, #80 @ 0x50 │ │ │ │ + movs r1, #128 @ 0x80 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r4, [r3, #54] @ 0x36 │ │ │ │ + strh r4, [r1, #56] @ 0x38 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bc580 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -70849,25 +70850,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 288a0c │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #2 │ │ │ │ + movs r1, #50 @ 0x32 │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmia r6!, {} │ │ │ │ lsls r0, r6, #3 │ │ │ │ - movs r0, #140 @ 0x8c │ │ │ │ + movs r0, #188 @ 0xbc │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmia r5!, {r2, r5, r6} │ │ │ │ lsls r0, r6, #3 │ │ │ │ - movs r0, #38 @ 0x26 │ │ │ │ + movs r0, #86 @ 0x56 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r2, [r6, #44] @ 0x2c │ │ │ │ + strh r2, [r4, #46] @ 0x2e │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bc6a8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -70967,23 +70968,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 288a0c │ │ │ │ stmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r1, #7 │ │ │ │ + subs r6, r7, #7 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r0, r5, #5 │ │ │ │ + subs r0, r3, #6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmia r4!, {r2, r3, r6} │ │ │ │ lsls r0, r6, #3 │ │ │ │ - subs r6, r0, #4 │ │ │ │ + subs r6, r6, #4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r2, [r2, #36] @ 0x24 │ │ │ │ + strh r2, [r0, #38] @ 0x26 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bc7c8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -71078,21 +71079,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1672 @ 0x688 │ │ │ │ blx 288a0c │ │ │ │ stmia r3!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r5, #2 │ │ │ │ + subs r6, r3, #3 │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmia r3!, {r4, r5} │ │ │ │ lsls r0, r6, #3 │ │ │ │ - adds r2, r6, #7 │ │ │ │ + subs r2, r4, #0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r6, [r7, #26] │ │ │ │ + strh r6, [r5, #28] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bc8d8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -71186,17 +71187,17 @@ │ │ │ │ blx 288a0c │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r1, r5, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ stmia r2!, {r1, r4, r5} │ │ │ │ lsls r0, r6, #3 │ │ │ │ - adds r6, r4, #3 │ │ │ │ + adds r6, r2, #4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r2, [r6, #18] │ │ │ │ + strh r2, [r4, #20] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bc9e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -71433,25 +71434,25 @@ │ │ │ │ ldr r1, [pc, #36] @ (2bccc4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 288a0c │ │ │ │ nop │ │ │ │ - adds r2, r6, #1 │ │ │ │ + adds r2, r4, #2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r6, r7, r0 │ │ │ │ + subs r6, r5, r1 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r0, [r5, #0] │ │ │ │ + strh r0, [r3, #2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r4, [r0, #2] │ │ │ │ + strh r4, [r6, #2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r0, r0, r0 │ │ │ │ + subs r0, r6, r0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r4, [r1, #30] │ │ │ │ + ldrb r4, [r7, #30] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bccc8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -71624,31 +71625,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w sl, ip, ip │ │ │ │ str.w sl, [sp] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd sl, r9, [sp] │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ subs r2, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r1, lsl #23 │ │ │ │ lsrs r1, r1, #9 │ │ │ │ @@ -71786,33 +71787,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ pop {r2, r5, r7, pc} │ │ │ │ lsls r0, r6, #3 │ │ │ │ - adds r4, r2, r2 │ │ │ │ + adds r4, r0, r3 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r5, r0 │ │ │ │ + adds r6, r3, r1 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r2, r2, #28 │ │ │ │ + asrs r2, r0, #29 │ │ │ │ lsls r7, r5, #1 │ │ │ │ cbnz r6, 2bd116 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - asrs r4, r1, #25 │ │ │ │ + asrs r4, r7, #25 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r0, [r3, #15] │ │ │ │ + ldrb r0, [r1, #16] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r2, r6, #24 │ │ │ │ + asrs r2, r4, #25 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r4, [r3, #16] │ │ │ │ + ldrb r4, [r1, #17] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r0, [r7, #16] │ │ │ │ + ldrb r0, [r5, #17] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bd0ac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -72047,25 +72048,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (2bd390 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 288a0c │ │ │ │ - asrs r2, r5, #22 │ │ │ │ + asrs r2, r3, #23 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r0, r6, #13 │ │ │ │ + asrs r0, r4, #14 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r2, [r3, #5] │ │ │ │ + ldrb r2, [r1, #6] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r6, [r6, #5] │ │ │ │ + ldrb r6, [r4, #6] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r2, r6, #12 │ │ │ │ + asrs r2, r4, #13 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r6, [r7, #2] │ │ │ │ + ldrb r6, [r5, #3] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bd394 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -72156,59 +72157,59 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r7, r7 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ add r7, sp, #64 @ 0x40 │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ vldr d7, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r5 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ ldrd r6, r7, [sp, #72] @ 0x48 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r7, r1, [sp, #96] @ 0x60 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ ldrd r6, r3, [sp, #88] @ 0x58 │ │ │ │ adds r7, r7, r7 │ │ │ │ adcs.w sl, r1, r1 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ @@ -72229,38 +72230,38 @@ │ │ │ │ vstr d8, [sp, #128] @ 0x80 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r7, sl, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ mov r3, fp │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ mov r0, r8 │ │ │ │ strd r7, sl, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ strd r6, r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r6, r7, [sp, #168] @ 0xa8 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r4, [sp, #180] @ 0xb4 │ │ │ │ @@ -72316,33 +72317,33 @@ │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldrd r6, r7, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ ldrd r1, r0, [sp, #48] @ 0x30 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ mov r2, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldr r4, [sp, #176] @ 0xb0 │ │ │ │ ldr r6, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r1, r5, [sp, #168] @ 0xa8 │ │ │ │ adds r6, r6, r4 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ ldrd r2, r3, [sp, #152] @ 0x98 │ │ │ │ @@ -72402,53 +72403,53 @@ │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ subs r7, r7, r3 │ │ │ │ mov r3, r5 │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ mov r2, r7 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, fp, [sp] │ │ │ │ movs r4, #0 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldr r5, [sp, #176] @ 0xb0 │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #168] @ 0xa8 │ │ │ │ adds r0, r0, r5 │ │ │ │ ldr r7, [sp, #164] @ 0xa4 │ │ │ │ mov r8, ip │ │ │ │ b.n 2bd7ec │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ @ instruction: 0xb7e4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r4, #8 │ │ │ │ + asrs r4, r2, #9 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r5, [sp, #180] @ 0xb4 │ │ │ │ mov.w lr, #0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ adcs r7, r5 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ it cs │ │ │ │ @@ -72499,15 +72500,15 @@ │ │ │ │ mov.w r4, r4, lsr #13 │ │ │ │ mov r2, r6 │ │ │ │ orr.w r4, r4, r5, lsl #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc.w r7, r7, #0 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ lsrs r5, r5, #13 │ │ │ │ ldrd ip, r0, [sp, #104] @ 0x68 │ │ │ │ orr.w r5, r5, r7, lsl #19 │ │ │ │ movs r3, #0 │ │ │ │ lsrs r7, r7, #13 │ │ │ │ negs r1, r1 │ │ │ │ @@ -73023,33 +73024,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 288a0c │ │ │ │ cbz r2, 2bde42 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #8 │ │ │ │ + lsrs r4, r4, #9 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r6, [r3, #0] │ │ │ │ + strb r6, [r1, #1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r2, [r7, #0] │ │ │ │ + strb r2, [r5, #1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r5, #7 │ │ │ │ + lsrs r0, r3, #8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r4, [r6, #116] @ 0x74 │ │ │ │ + ldr r4, [r4, #120] @ 0x78 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r3, #2 │ │ │ │ + lsrs r0, r1, #3 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r2, [r7, #108] @ 0x6c │ │ │ │ + ldr r2, [r5, #112] @ 0x70 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [r7, #100] @ 0x64 │ │ │ │ + ldr r6, [r5, #104] @ 0x68 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r0, r0, #2 │ │ │ │ + lsrs r0, r6, #2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r4, [r1, #96] @ 0x60 │ │ │ │ + ldr r4, [r7, #96] @ 0x60 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bde60 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -73136,58 +73137,58 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r6, r6 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ vldr d7, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, fp │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, r8 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ mov r0, fp │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ ldrd r6, r7, [sp, #80] @ 0x50 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldrd r6, r2, [sp, #104] @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r5, r7, [sp, #96] @ 0x60 │ │ │ │ adds r6, r6, r6 │ │ │ │ adcs r2, r2 │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -73211,42 +73212,42 @@ │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ add r0, sp, #184 @ 0xb8 │ │ │ │ mov r2, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ strd r5, r7, [sp] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldrd r2, r0, [sp, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r4, [sp, #184] @ 0xb8 │ │ │ │ ldrd lr, r7, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r5, [sp, #188] @ 0xbc │ │ │ │ ldrd r6, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -73303,33 +73304,33 @@ │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ ldrd r8, r9, [sp, #104] @ 0x68 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, r9, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ mov r2, r5 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ ldr r7, [sp, #168] @ 0xa8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #176] @ 0xb0 │ │ │ │ adds r7, r7, r5 │ │ │ │ ldr r0, [sp, #172] @ 0xac │ │ │ │ ldrd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -73391,44 +73392,44 @@ │ │ │ │ sbc.w r5, r5, #0 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ mov.w r9, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r0, fp │ │ │ │ strd r2, r4, [sp] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ b.n 2be2a4 │ │ │ │ ... │ │ │ │ add r5, sp, #72 @ 0x48 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #29 │ │ │ │ + lsls r0, r2, #30 │ │ │ │ lsls r7, r5, #1 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldr r7, [sp, #184] @ 0xb8 │ │ │ │ ldr r2, [sp, #168] @ 0xa8 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r6, r5, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r7 │ │ │ │ ldrd r3, r1, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -73486,15 +73487,15 @@ │ │ │ │ mov.w r3, r3, lsr #13 │ │ │ │ mov r2, r7 │ │ │ │ orr.w r5, r3, r6, lsl #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ sbc.w r8, r8, #0 │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldrd r2, r1, [sp, #120] @ 0x78 │ │ │ │ lsrs r6, r6, #13 │ │ │ │ orr.w r6, r6, r8, lsl #19 │ │ │ │ mov.w r8, r8, lsr #13 │ │ │ │ ldrd lr, r0, [sp, #112] @ 0x70 │ │ │ │ negs r2, r2 │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -73676,17 +73677,17 @@ │ │ │ │ blx 288a0c │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r6, pc, #1008 @ (adr r6, 2be968 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r0, #5 │ │ │ │ + lsls r4, r6, #5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r0, [r2, #108] @ 0x6c │ │ │ │ + str r0, [r0, #112] @ 0x70 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002be584 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -73747,15 +73748,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ add r6, pc, #40 @ (adr r6, 2be658 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r5, #3 │ │ │ │ + lsls r4, r3, #4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r5, pc, #632 @ (adr r5, 2be8b4 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002be63c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73821,15 +73822,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r0, #1 │ │ │ │ + lsls r6, r6, #1 │ │ │ │ lsls r7, r5, #1 │ │ │ │ add r5, pc, #272 @ (adr r5, 2be80c ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ add r4, pc, #864 @ (adr r4, 2bea60 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002be700 : │ │ │ │ @@ -73859,18 +73860,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2be758 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - vhadd.u32 q8, q1, q15 │ │ │ │ - str r4, [r1, #84] @ 0x54 │ │ │ │ + vmla.i16 q0, q1, d6[3] │ │ │ │ + str r4, [r7, #84] @ 0x54 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r0, [r5, #84] @ 0x54 │ │ │ │ + str r0, [r3, #88] @ 0x58 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002be75c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -73896,18 +73897,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2be7b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - vhadd.u8 q0, q3, q15 │ │ │ │ - str r0, [r6, #76] @ 0x4c │ │ │ │ + vhadd.u q0, q3, q15 │ │ │ │ + str r0, [r4, #80] @ 0x50 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r4, [r1, #80] @ 0x50 │ │ │ │ + str r4, [r7, #80] @ 0x50 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002be7b8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -73936,18 +73937,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2be81c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cdp2 0, 9, cr0, cr14, cr14, {3} │ │ │ │ - str r0, [r1, #72] @ 0x48 │ │ │ │ + cdp2 0, 12, cr0, cr14, cr14, {3} │ │ │ │ + str r0, [r7, #72] @ 0x48 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r4, [r4, #72] @ 0x48 │ │ │ │ + str r4, [r2, #76] @ 0x4c │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002be820 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -73980,18 +73981,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2be890 ) │ │ │ │ ldr r0, [pc, #20] @ (2be894 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - cdp2 0, 2, cr0, cr4, cr14, {3} │ │ │ │ - str r6, [r1, #64] @ 0x40 │ │ │ │ + cdp2 0, 5, cr0, cr4, cr14, {3} │ │ │ │ + str r6, [r7, #64] @ 0x40 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r2, [r5, #64] @ 0x40 │ │ │ │ + str r2, [r3, #68] @ 0x44 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002be898 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -74012,18 +74013,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2be8dc ) │ │ │ │ ldr r0, [pc, #20] @ (2be8e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - ldc2l 0, cr0, [r8, #440] @ 0x1b8 │ │ │ │ - str r2, [r0, #60] @ 0x3c │ │ │ │ + cdp2 0, 0, cr0, cr8, cr14, {3} │ │ │ │ + str r2, [r6, #60] @ 0x3c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [r3, #60] @ 0x3c │ │ │ │ + str r6, [r1, #64] @ 0x40 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002be8e4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -74996,16 +74997,16 @@ │ │ │ │ orrs.w r1, r3, r6 │ │ │ │ orr.w r7, r7, r0, lsl #31 │ │ │ │ mov.w r0, r0, lsr #1 │ │ │ │ bne.w 2bf1a6 │ │ │ │ b.n 2bf0da │ │ │ │ blx 28ae20 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf340006e │ │ │ │ - ldr r4, [r7, r6] │ │ │ │ + @ instruction: 0xf370006e │ │ │ │ + ldr r4, [r5, r7] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bf394 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -75306,21 +75307,21 @@ │ │ │ │ bne.n 2bf684 │ │ │ │ asrs r7, r6, #31 │ │ │ │ cbz r2, 2bf706 │ │ │ │ str r6, [sp, #800] @ 0x320 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf18e006e │ │ │ │ - @ instruction: 0xf130006e │ │ │ │ + subs.w r0, lr, #110 @ 0x6e │ │ │ │ + sbc.w r0, r0, #110 @ 0x6e │ │ │ │ str r5, [sp, #504] @ 0x1f8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - bic.w r0, r2, #110 @ 0x6e │ │ │ │ - vmla.i16 d16, d14, d6[3] │ │ │ │ - ldrsb r2, [r3, r1] │ │ │ │ + orrs.w r0, r2, #110 @ 0x6e │ │ │ │ + and.w r0, lr, #110 @ 0x6e │ │ │ │ + ldrsb r2, [r1, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bf708 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -75394,15 +75395,15 @@ │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ ldr r2, [pc, #72] @ (2bf80c ) │ │ │ │ ldr r1, [pc, #76] @ (2bf810 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ str.w r4, [r0, #160] @ 0xa0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cbz r3, 2bf7e2 │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -75417,23 +75418,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf638006e │ │ │ │ - ldr r3, [pc, #152] @ (2bf8a8 ) │ │ │ │ + @ instruction: 0xf668006e │ │ │ │ + ldr r3, [pc, #344] @ (2bf968 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r4, [r2, r4] │ │ │ │ + ldr r4, [r0, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (2bf820 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 73010c │ │ │ │ + b.w 73013c │ │ │ │ nop │ │ │ │ b.n 2bfd6c │ │ │ │ lsls r5, r7, #1 │ │ │ │ │ │ │ │ 002bf824 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75441,108 +75442,108 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (2bf87c ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ blx 288a74 │ │ │ │ mov r5, r0 │ │ │ │ - bl 730860 │ │ │ │ + bl 730890 │ │ │ │ ldr.w ip, [pc, #56] @ 2bf880 │ │ │ │ ldr r2, [pc, #56] @ (2bf884 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #56] @ (2bf888 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 288d38 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strb r0, [r4, r7] │ │ │ │ + ldrsb r0, [r2, r0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - sub.w r0, lr, #15597568 @ 0xee0000 │ │ │ │ - strb r0, [r2, r7] │ │ │ │ + rsbs r0, lr, #15597568 @ 0xee0000 │ │ │ │ + ldrsb r0, [r0, r0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r3, {r1, r3} │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 002bf88c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ bl 5b6a20 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr.w ip, [pc, #44] @ 2bf8d4 │ │ │ │ ldr r2, [pc, #44] @ (2bf8d8 ) │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #44] @ (2bf8dc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adc.w r0, lr, #15597568 @ 0xee0000 │ │ │ │ - strb r0, [r6, r5] │ │ │ │ + sbcs.w r0, lr, #15597568 @ 0xee0000 │ │ │ │ + strb r0, [r4, r6] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r2!, {r1, r3, r5, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 002bf8e0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ bl 5b6b04 │ │ │ │ bl 294958 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7307a4 │ │ │ │ + bl 7307d4 │ │ │ │ cbz r0, 2bf948 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (2bf960 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ blx 288a74 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7307ac │ │ │ │ + bl 7307dc │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ blx 288d38 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 2bf934 │ │ │ │ ldr r0, [pc, #64] @ (2bf964 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 7309ac │ │ │ │ + b.w 7309dc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -75554,21 +75555,21 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 288a0c │ │ │ │ nop │ │ │ │ - ldmia r3!, {r1, r4, r6} │ │ │ │ + ldmia r3!, {r1, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ mrc2 15, 3, pc, cr13, cr15, {7} │ │ │ │ - @ instruction: 0xf4ac006e │ │ │ │ - strb r2, [r5, r3] │ │ │ │ + @ instruction: 0xf4dc006e │ │ │ │ + strb r2, [r3, r4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r6, [r1, r3] │ │ │ │ + strb r6, [r7, r3] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bf974 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 2bf982 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ @@ -75584,25 +75585,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ bl 5b6a20 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r1, [pc, #80] @ (2bf9fc ) │ │ │ │ ldr r2, [pc, #84] @ (2bfa00 ) │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (2bfa04 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 2bf9d8 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cbz r3, 2bf9d8 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -75622,96 +75623,96 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - orr.w r0, lr, #15597568 @ 0xee0000 │ │ │ │ - strb r6, [r5, r1] │ │ │ │ + orns r0, lr, #15597568 @ 0xee0000 │ │ │ │ + strb r6, [r3, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r1!, {r3, r4, r5, r6} │ │ │ │ + ldmia r1!, {r3, r5, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 002bfa08 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ bl 5b6a20 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr.w ip, [pc, #60] @ 2bfa60 │ │ │ │ ldr r2, [pc, #60] @ (2bfa64 ) │ │ │ │ movs r3, #116 @ 0x74 │ │ │ │ ldr r1, [pc, #60] @ (2bfa68 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 2bfa4c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xf3d0006e │ │ │ │ - strh r2, [r6, r7] │ │ │ │ + and.w r0, r0, #15597568 @ 0xee0000 │ │ │ │ + strb r2, [r4, r0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3, r5} │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 002bfa6c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 5b6a20 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr.w ip, [pc, #60] @ 2bfac4 │ │ │ │ ldr r2, [pc, #60] @ (2bfac8 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ ldr r1, [pc, #60] @ (2bfacc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ cbz r3, 2bfab0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xf36c006e │ │ │ │ - strh r6, [r1, r6] │ │ │ │ + @ instruction: 0xf39c006e │ │ │ │ + strh r6, [r7, r6] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r0!, {r3, r4, r7} │ │ │ │ + ldmia r0!, {r3, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r3, [pc, #16] @ (2bfae4 ) │ │ │ │ ldr r2, [pc, #20] @ (2bfae8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2bfaec ) │ │ │ │ @@ -75719,22 +75720,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ str r0, [sp, #832] @ 0x340 │ │ │ │ lsls r0, r6, #3 │ │ │ │ mov r4, pc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #280] @ (2bfc08 ) │ │ │ │ + ldr r6, [pc, #472] @ (2bfcc8 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r1, [pc, #8] @ (2bfafc ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r1, pc │ │ │ │ - b.w 874db0 │ │ │ │ + b.w 874de0 │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #192] @ (2bfbc0 ) │ │ │ │ + ldr r6, [pc, #384] @ (2bfc80 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -75807,26 +75808,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ blx 288d38 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 288d38 │ │ │ │ mov r0, r6 │ │ │ │ blx 288d38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 884cd4 │ │ │ │ + bl 884d04 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 288d34 │ │ │ │ blx 289888 │ │ │ │ ldr r1, [pc, #104] @ (2bfc48 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #104] @ (2bfc4c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87ad24 │ │ │ │ + bl 87ad54 │ │ │ │ b.n 2bfb98 │ │ │ │ str r2, [r4, #4] │ │ │ │ b.n 2bfb7e │ │ │ │ ldr r4, [pc, #92] @ (2bfc50 ) │ │ │ │ mov.w r2, #356 @ 0x164 │ │ │ │ ldr r3, [pc, #88] @ (2bfc54 ) │ │ │ │ ldr r1, [pc, #92] @ (2bfc58 ) │ │ │ │ @@ -75851,39 +75852,39 @@ │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #347 @ 0x15b │ │ │ │ blx 288a0c │ │ │ │ ldr r0, [pc, #60] @ (2bfc74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ blx 28ae20 │ │ │ │ str r0, [sp, #560] @ 0x230 │ │ │ │ lsls r0, r6, #3 │ │ │ │ strb r0, [r3, #4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2bc006e │ │ │ │ - b.n 2bf9ac │ │ │ │ + @ instruction: 0xf2ec006e │ │ │ │ + b.n 2bfa0c │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r2, pc, #784 @ (adr r2, 2bff64 ) │ │ │ │ + add r2, pc, #976 @ (adr r2, 2c0024 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - subw r0, r2, #110 @ 0x6e │ │ │ │ - strh r2, [r1, r1] │ │ │ │ + @ instruction: 0xf2d2006e │ │ │ │ + strh r2, [r7, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r6, [r1, r1] │ │ │ │ + strh r6, [r7, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf28c006e │ │ │ │ - strh r4, [r6, r0] │ │ │ │ + @ instruction: 0xf2bc006e │ │ │ │ + strh r4, [r4, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r4, [r1, r1] │ │ │ │ + strh r4, [r7, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf27a006e │ │ │ │ - strh r2, [r4, r0] │ │ │ │ + subw r0, sl, #110 @ 0x6e │ │ │ │ + strh r2, [r2, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r6, [r1, r1] │ │ │ │ + strh r6, [r7, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #408] @ (2bfe20 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -75986,58 +75987,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 864d10 │ │ │ │ + bl 864d40 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2bfd1e │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ blx 289354 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2bfe0a │ │ │ │ mov r0, r5 │ │ │ │ blx 28b1e4 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #172] @ (2bfe48 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87ad24 │ │ │ │ + bl 87ad54 │ │ │ │ ldr r0, [pc, #168] @ (2bfe4c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87a8d0 │ │ │ │ + bl 87a900 │ │ │ │ b.n 2bfd2c │ │ │ │ ldr r3, [pc, #160] @ (2bfe50 ) │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ ldr r4, [pc, #160] @ (2bfe54 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #160] @ (2bfe58 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ movs r0, #1 │ │ │ │ b.n 2bfd4c │ │ │ │ ldr r3, [pc, #144] @ (2bfe5c ) │ │ │ │ movs r2, #118 @ 0x76 │ │ │ │ ldr r4, [pc, #144] @ (2bfe60 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #144] @ (2bfe64 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2bfdc6 │ │ │ │ movs r0, #20 │ │ │ │ blx 2889f4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b1e4 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -76060,45 +76061,45 @@ │ │ │ │ mov r7, r0 │ │ │ │ b.n 2bfd98 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldrh r6, [r2, #56] @ 0x38 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, r1] │ │ │ │ + strh r2, [r7, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r2, [r2, r1] │ │ │ │ + strh r2, [r0, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r6, [r4, r1] │ │ │ │ + strh r6, [r2, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r2, [r4, r0] │ │ │ │ + strh r2, [r2, r1] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r4, [r7, #112] @ 0x70 │ │ │ │ + ldr r4, [r5, #116] @ 0x74 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - @ instruction: 0xf52e0062 │ │ │ │ - strh r0, [r5, r1] │ │ │ │ + adcs.w r0, lr, #14811136 @ 0xe20000 │ │ │ │ + strh r0, [r3, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r4, [r2, #50] @ 0x32 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - str r0, [r7, r7] │ │ │ │ + strh r0, [r5, r0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r6, [r1, r0] │ │ │ │ + strh r6, [r7, r0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf0e8006e │ │ │ │ - str r2, [r1, r6] │ │ │ │ + adds.w r0, r8, #110 @ 0x6e │ │ │ │ + str r2, [r7, r6] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r6, [r1, r2] │ │ │ │ + str r6, [r7, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xf0cc006e │ │ │ │ - str r6, [r1, r6] │ │ │ │ + @ instruction: 0xf0fc006e │ │ │ │ + str r6, [r7, r6] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r2, [r6, r1] │ │ │ │ + str r2, [r4, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - and.w r0, ip, r8, asr #1 │ │ │ │ - str r2, [r7, r5] │ │ │ │ + bics.w r0, ip, r8, asr #1 │ │ │ │ + str r2, [r5, r6] │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r5, [r0, #128] @ 0x80 │ │ │ │ sub sp, #16 │ │ │ │ @@ -76121,15 +76122,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2bfb00 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ movw r2, #373 @ 0x175 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 874db0 │ │ │ │ + b.w 874de0 │ │ │ │ ldr r3, [pc, #40] @ (2bfef0 ) │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ ldr r4, [pc, #40] @ (2bfef4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #40] @ (2bfef8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -76140,20 +76141,20 @@ │ │ │ │ nop │ │ │ │ ldrh r6, [r3, #40] @ 0x28 │ │ │ │ lsls r0, r6, #3 │ │ │ │ mov r4, pc │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, #4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #696] @ (2c01a8 ) │ │ │ │ + ldr r7, [pc, #888] @ (2c0268 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - vmla.i16 d16, d0, d6[3] │ │ │ │ - str r6, [r7, r3] │ │ │ │ + and.w r0, r0, #110 @ 0x6e │ │ │ │ + str r6, [r5, r4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r7, [pc, #472] @ (2c00d4 ) │ │ │ │ + ldr r7, [pc, #664] @ (2c0194 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bfefc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -76190,15 +76191,15 @@ │ │ │ │ ldr r0, [r0, r3] │ │ │ │ movs r3, #0 │ │ │ │ mul.w r2, ip, r2 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, lr, r2 │ │ │ │ eor.w r2, r2, r2, lsr #16 │ │ │ │ - bl 881438 │ │ │ │ + bl 881468 │ │ │ │ cbz r0, 2bffa4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -76214,18 +76215,18 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ blx 288a0c │ │ │ │ nop │ │ │ │ ldrh r0, [r6, #34] @ 0x22 │ │ │ │ lsls r0, r6, #3 │ │ │ │ strb r0, [r3, #4] │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 15, cr0, cr2, cr14, {3} │ │ │ │ - str r1, [sp, #96] @ 0x60 │ │ │ │ + vhadd.s32 q0, q1, q15 │ │ │ │ + str r1, [sp, #288] @ 0x120 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r6, [pc, #608] @ (2c0234 ) │ │ │ │ + ldr r6, [pc, #800] @ (2c02f4 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002bffd4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -76242,31 +76243,31 @@ │ │ │ │ ldr r0, [pc, #116] @ (2c0070 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [pc, #116] @ (2c0074 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 87b760 │ │ │ │ + bl 87b790 │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #1 │ │ │ │ add r6, pc │ │ │ │ - bl 87d7bc │ │ │ │ + bl 87d7ec │ │ │ │ cbz r0, 2c005e │ │ │ │ ldr r3, [pc, #92] @ (2c0078 ) │ │ │ │ mov r2, r7 │ │ │ │ strd r8, r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (2c007c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87d18c │ │ │ │ + bl 87d1bc │ │ │ │ mov r0, r5 │ │ │ │ - bl 87d534 │ │ │ │ + bl 87d564 │ │ │ │ ldr r2, [pc, #72] @ (2c0080 ) │ │ │ │ ldr r3, [pc, #52] @ (2c006c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -76283,15 +76284,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldrh r0, [r7, #28] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #968] @ (2c043c ) │ │ │ │ + str r2, [r4, r0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r4, [r2, #28] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r5, [pc, #720] @ (2c034c ) │ │ │ │ movs r0, r0 │ │ │ │ mcrr2 15, 15, pc, pc, cr15 @ │ │ │ │ ldrh r4, [r5, #26] │ │ │ │ @@ -76369,27 +76370,27 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 2bfb00 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ movw r2, #373 @ 0x175 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 874db0 │ │ │ │ + b.w 874de0 │ │ │ │ bne.n 2c0220 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldrh r0, [r1, #24] │ │ │ │ lsls r0, r6, #3 │ │ │ │ mov r4, pc │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, #4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #440] @ (2c0318 ) │ │ │ │ + ldr r0, [pc, #632] @ (2c03d8 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ stc2l 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ - ldr r5, [pc, #120] @ (2c01e0 ) │ │ │ │ + ldr r5, [pc, #312] @ (2c02a0 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c0168 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -76439,15 +76440,15 @@ │ │ │ │ beq.w 2c0490 │ │ │ │ movs r1, #72 @ 0x48 │ │ │ │ ldr.w r0, [r9] │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [r6, #8] │ │ │ │ - bl 884c70 │ │ │ │ + bl 884ca0 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ movs r1, #0 │ │ │ │ blx 28a9f4 │ │ │ │ movs r1, #2 │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ @@ -76546,15 +76547,15 @@ │ │ │ │ strb.w r3, [r5, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2c0432 │ │ │ │ ldr r1, [pc, #464] @ (2c04f4 ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ add.w r0, r7, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ - bl 874db0 │ │ │ │ + bl 874de0 │ │ │ │ ldrd r3, r2, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2c01e0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 2c01e2 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ @@ -76567,18 +76568,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ movs r7, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 884cd4 │ │ │ │ + bl 884d04 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 288d38 │ │ │ │ ldr r2, [pc, #396] @ (2c0504 ) │ │ │ │ ldr r3, [pc, #348] @ (2c04d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -76604,15 +76605,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 28ac0c │ │ │ │ b.n 2c0366 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ @@ -76622,43 +76623,43 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #312] @ (2c051c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2c03c4 │ │ │ │ ldr r2, [pc, #300] @ (2c0520 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #300] @ (2c0524 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #203 @ 0xcb │ │ │ │ ldr r1, [pc, #292] @ (2c0528 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2c03c4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ blx 289888 │ │ │ │ ldr r3, [pc, #276] @ (2c052c ) │ │ │ │ movs r2, #209 @ 0xd1 │ │ │ │ ldr r1, [pc, #276] @ (2c0530 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #276] @ (2c0534 ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2c03c4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r6, r7 │ │ │ │ ldr r2, [pc, #256] @ (2c0538 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, sl │ │ │ │ @@ -76668,21 +76669,21 @@ │ │ │ │ ldr r4, [pc, #248] @ (2c0540 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldrb.w r3, [r5, #65] @ 0x41 │ │ │ │ cbz r3, 2c0494 │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #64 @ 0x40 │ │ │ │ - bl 874db0 │ │ │ │ + bl 874de0 │ │ │ │ b.n 2c036e │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #2 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [pc, #204] @ (2c0544 ) │ │ │ │ ldr r2, [r4, #0] │ │ │ │ @@ -76690,25 +76691,25 @@ │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r3, [pc, #200] @ (2c0548 ) │ │ │ │ movs r2, #215 @ 0xd7 │ │ │ │ ldr r1, [pc, #200] @ (2c054c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2c03c4 │ │ │ │ movs r7, #0 │ │ │ │ b.n 2c036e │ │ │ │ ldrd r0, r1, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 2c0084 │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #64 @ 0x40 │ │ │ │ - bl 874db0 │ │ │ │ + bl 874de0 │ │ │ │ b.n 2c036e │ │ │ │ ldrd r3, r0, [r5, #8] │ │ │ │ b.n 2c0286 │ │ │ │ ldr r3, [pc, #152] @ (2c0550 ) │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ ldr r4, [pc, #152] @ (2c0554 ) │ │ │ │ ldr r1, [pc, #156] @ (2c0558 ) │ │ │ │ @@ -76724,67 +76725,67 @@ │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r2, #16] │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #960] @ (2c08a4 ) │ │ │ │ + ldr r6, [pc, #128] @ (2c0564 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [pc, #120] @ (2c0560 ) │ │ │ │ + ldr r6, [pc, #312] @ (2c0620 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ mov r4, pc │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, #4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #888] @ (2c086c ) │ │ │ │ + ldr r4, [pc, #56] @ (2c052c ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r3, [pc, #128] @ (2c0578 ) │ │ │ │ + ldr r3, [pc, #320] @ (2c0638 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adc.w r0, lr, lr, asr #1 │ │ │ │ - ldr r4, [pc, #656] @ (2c0790 ) │ │ │ │ + sbcs.w r0, lr, lr, asr #1 │ │ │ │ + ldr r4, [pc, #848] @ (2c0850 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r2, [pc, #976] @ (2c08d4 ) │ │ │ │ + ldr r3, [pc, #144] @ (2c0594 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrh r4, [r5, #0] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - @ instruction: 0xeaf0006e │ │ │ │ - ldr r4, [pc, #280] @ (2c0628 ) │ │ │ │ + @ instruction: 0xeb20006e │ │ │ │ + ldr r4, [pc, #472] @ (2c06e8 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r2, [pc, #600] @ (2c076c ) │ │ │ │ + ldr r2, [pc, #792] @ (2c082c ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r5, [pc, #328] @ (2c0660 ) │ │ │ │ + ldr r5, [pc, #520] @ (2c0720 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xeabc006e │ │ │ │ - ldr r2, [pc, #400] @ (2c06b0 ) │ │ │ │ + @ instruction: 0xeaec006e │ │ │ │ + ldr r2, [pc, #592] @ (2c0770 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r4, [pc, #208] @ (2c05f4 ) │ │ │ │ + ldr r4, [pc, #400] @ (2c06b4 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - eors.w r0, lr, lr, asr #1 │ │ │ │ - ldr r2, [pc, #280] @ (2c0644 ) │ │ │ │ + pkhtb r0, lr, lr, asr #1 │ │ │ │ + ldr r2, [pc, #472] @ (2c0704 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r4, [pc, #376] @ (2c06a8 ) │ │ │ │ + ldr r4, [pc, #568] @ (2c0768 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r2, [pc, #176] @ (2c05e4 ) │ │ │ │ + ldr r2, [pc, #368] @ (2c06a4 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - orns r0, r8, lr, asr #1 │ │ │ │ - ldr r5, [pc, #336] @ (2c068c ) │ │ │ │ + @ instruction: 0xeaa8006e │ │ │ │ + ldr r5, [pc, #528] @ (2c074c ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - orrs.w r0, sl, lr, asr #1 │ │ │ │ - ldr r2, [pc, #8] @ (2c054c ) │ │ │ │ + eor.w r0, sl, lr, asr #1 │ │ │ │ + ldr r2, [pc, #200] @ (2c060c ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r4, [pc, #272] @ (2c0658 ) │ │ │ │ + ldr r4, [pc, #464] @ (2c0718 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ands.w r0, ip, lr, asr #1 │ │ │ │ - ldr r1, [pc, #784] @ (2c0860 ) │ │ │ │ + orr.w r0, ip, lr, asr #1 │ │ │ │ + ldr r1, [pc, #976] @ (2c0920 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strd r0, r0, [r4, #440]! @ 0x1b8 │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ + ands.w r0, r4, lr, asr #1 │ │ │ │ + ldr r2, [sp, #200] @ 0xc8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r1, [pc, #552] @ (2c0784 ) │ │ │ │ + ldr r1, [pc, #744] @ (2c0844 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c055c : │ │ │ │ uxth r2, r0 │ │ │ │ push {lr} │ │ │ │ adds r3, r2, r1 │ │ │ │ uxth r3, r3 │ │ │ │ @@ -77885,15 +77886,15 @@ │ │ │ │ add ip, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, sp │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 87e884 │ │ │ │ + bl 87e8b4 │ │ │ │ ldr r2, [pc, #48] @ (2c10b0 ) │ │ │ │ ldr r3, [pc, #44] @ (2c10ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -77953,19 +77954,19 @@ │ │ │ │ movs r2, #46 @ 0x2e │ │ │ │ ldr r1, [pc, #16] @ (2c1128 ) │ │ │ │ ldr r0, [pc, #16] @ (2c112c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - ble.n 2c110c │ │ │ │ + udf #34 @ 0x22 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r0, r0 │ │ │ │ + lsrs r0, r6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r3 │ │ │ │ + asrs r6, r1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c1130 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -78019,15 +78020,15 @@ │ │ │ │ eors r1, r2 │ │ │ │ adds r5, #16 │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r2, r9 │ │ │ │ add r1, sp, #8 │ │ │ │ eor.w r3, r3, ip │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 896c3c │ │ │ │ + bl 896c6c │ │ │ │ cmp r5, sl │ │ │ │ blt.n 2c118e │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r8, r3 │ │ │ │ bls.n 2c11e4 │ │ │ │ add r3, fp │ │ │ │ movs r0, #0 │ │ │ │ @@ -78055,15 +78056,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r3, #9] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2c1164 │ │ │ │ + ble.n 2c11c4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldrb r4, [r7, #6] │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002c1224 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78119,15 +78120,15 @@ │ │ │ │ eors r1, r2 │ │ │ │ adds r5, #16 │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r2, r9 │ │ │ │ add r1, sp, #8 │ │ │ │ eor.w r3, r3, ip │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 89737c │ │ │ │ + bl 8973ac │ │ │ │ cmp r5, sl │ │ │ │ blt.n 2c1282 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r8, r3 │ │ │ │ bls.n 2c12d8 │ │ │ │ add r3, fp │ │ │ │ movs r0, #0 │ │ │ │ @@ -78155,15 +78156,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r4, #5] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2c1270 │ │ │ │ + bgt.n 2c12d0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldrb r0, [r1, #3] │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002c1318 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -78183,15 +78184,15 @@ │ │ │ │ moveq r9, r7 │ │ │ │ movne r9, r5 │ │ │ │ moveq r5, r7 │ │ │ │ movs r4, #0 │ │ │ │ add.w r1, r8, r4 │ │ │ │ adds r0, r6, r4 │ │ │ │ adds r4, #16 │ │ │ │ - bl 896a8c │ │ │ │ + bl 896abc │ │ │ │ cmp r4, r9 │ │ │ │ blt.n 2c134c │ │ │ │ cmp r7, r5 │ │ │ │ bls.n 2c1370 │ │ │ │ adds r3, r6, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -78226,15 +78227,15 @@ │ │ │ │ moveq r9, r7 │ │ │ │ movne r9, r5 │ │ │ │ moveq r5, r7 │ │ │ │ movs r4, #0 │ │ │ │ add.w r1, r8, r4 │ │ │ │ adds r0, r6, r4 │ │ │ │ adds r4, #16 │ │ │ │ - bl 89714c │ │ │ │ + bl 89717c │ │ │ │ cmp r4, r9 │ │ │ │ blt.n 2c13b8 │ │ │ │ cmp r7, r5 │ │ │ │ bls.n 2c13dc │ │ │ │ adds r3, r6, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -79342,19 +79343,19 @@ │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ ldr r2, [r6, #64] @ 0x40 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r1, #60] @ 0x3c │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldmia r7!, {r3} │ │ │ │ + ldmia r7!, {r3, r4, r5} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r1, #214 @ 0xd6 │ │ │ │ + adds r2, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r2, #2 │ │ │ │ + adds r2, #50 @ 0x32 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c2028 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -79421,19 +79422,19 @@ │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ ldr r6, [r4, #52] @ 0x34 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r6, #44] @ 0x2c │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldmia r6!, {r2, r4, r5} │ │ │ │ + ldmia r6, {r2, r5, r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r1, #2 │ │ │ │ + adds r1, #50 @ 0x32 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r1, #46 @ 0x2e │ │ │ │ + adds r1, #94 @ 0x5e │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c20fc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -79501,19 +79502,19 @@ │ │ │ │ nop │ │ │ │ ldr r2, [r2, #40] @ 0x28 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, #36] @ 0x24 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldmia r5, {r1, r5, r6} │ │ │ │ + ldmia r5!, {r1, r4, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r0, #48 @ 0x30 │ │ │ │ + adds r0, #96 @ 0x60 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r0, #92 @ 0x5c │ │ │ │ + adds r0, #140 @ 0x8c │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c21d0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -79581,19 +79582,19 @@ │ │ │ │ nop │ │ │ │ ldr r4, [r7, #24] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r4, #20] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldmia r4!, {r1, r3, r7} │ │ │ │ + ldmia r4, {r1, r3, r4, r5, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r7, #88 @ 0x58 │ │ │ │ + cmp r7, #136 @ 0x88 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r7, #132 @ 0x84 │ │ │ │ + cmp r7, #180 @ 0xb4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c22a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -79975,19 +79976,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ bl 28b7a0 │ │ │ │ str r2, [r6, #80] @ 0x50 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r3, r4, r5, r6} │ │ │ │ + ldmia r0!, {r3, r5, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r3, #122 @ 0x7a │ │ │ │ + cmp r3, #170 @ 0xaa │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r3, #142 @ 0x8e │ │ │ │ + cmp r3, #190 @ 0xbe │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c26e8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -80036,19 +80037,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ bl 28b7a0 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r5} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r2, #242 @ 0xf2 │ │ │ │ + cmp r3, #34 @ 0x22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r3, #6 │ │ │ │ + cmp r3, #54 @ 0x36 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c2770 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80060,32 +80061,32 @@ │ │ │ │ ldr r1, [pc, #108] @ (2c27f8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86b528 │ │ │ │ + bl 86b558 │ │ │ │ ldr r1, [pc, #92] @ (2c27fc ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 86b434 │ │ │ │ + bl 86b464 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 899830 │ │ │ │ + bl 899860 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 2c27c4 │ │ │ │ - bl 87a1d4 │ │ │ │ + bl 87a204 │ │ │ │ ldr r2, [pc, #56] @ (2c2800 ) │ │ │ │ ldr r3, [pc, #44] @ (2c27f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -80100,17 +80101,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ str r6, [r3, #64] @ 0x40 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #88 @ 0x58 │ │ │ │ + movs r1, #136 @ 0x88 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - movs r7, #224 @ 0xe0 │ │ │ │ + cmp r0, #16 │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r4, [r3, #60] @ 0x3c │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002c2804 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -80124,40 +80125,40 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (2c28b0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86b674 │ │ │ │ + bl 86b6a4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 2c289c │ │ │ │ mov r1, sp │ │ │ │ - bl 89973c │ │ │ │ + bl 89976c │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbnz r0, 2c2896 │ │ │ │ cbz r7, 2c2868 │ │ │ │ ldr r6, [pc, #108] @ (2c28b4 ) │ │ │ │ mov r4, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ sub.w r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c284a │ │ │ │ mov r0, r7 │ │ │ │ - bl 84bae0 │ │ │ │ + bl 84bb10 │ │ │ │ ldr r2, [pc, #72] @ (2c28b8 ) │ │ │ │ ldr r3, [pc, #56] @ (2c28ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -80167,32 +80168,32 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 87a1d4 │ │ │ │ + bl 87a204 │ │ │ │ b.n 2c286e │ │ │ │ ldr r0, [pc, #28] @ (2c28bc ) │ │ │ │ add r0, pc │ │ │ │ b.n 2c2836 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r1, #56] @ 0x38 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #194 @ 0xc2 │ │ │ │ + movs r0, #242 @ 0xf2 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - cmp r2, #52 @ 0x34 │ │ │ │ + cmp r2, #100 @ 0x64 │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r2, [r6, #48] @ 0x30 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - ldrb r6, [r3, r6] │ │ │ │ + ldrb r6, [r1, r7] │ │ │ │ lsls r2, r5, #1 │ │ │ │ │ │ │ │ 002c28c0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -80207,15 +80208,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 28a18c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 891e04 │ │ │ │ + bl 891e34 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 2c2920 │ │ │ │ ldr r2, [pc, #108] @ (2c2968 ) │ │ │ │ ldr r3, [pc, #104] @ (2c2964 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -80237,35 +80238,35 @@ │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ blx 288a74 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 8990a8 │ │ │ │ + bl 8990d8 │ │ │ │ b.n 2c2948 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 891d40 │ │ │ │ + bl 891d70 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 8990d4 │ │ │ │ + bl 899104 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c2940 │ │ │ │ mov r0, r6 │ │ │ │ blx 288d38 │ │ │ │ b.n 2c28f8 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r1, #44] @ 0x2c │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, #40] @ 0x28 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - cmp r1, #102 @ 0x66 │ │ │ │ + cmp r1, #150 @ 0x96 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c2970 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -80280,15 +80281,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 28a18c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 891e04 │ │ │ │ + bl 891e34 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 2c29d4 │ │ │ │ cmp r5, #3 │ │ │ │ beq.n 2c2a0e │ │ │ │ ldr r2, [pc, #156] @ (2c2a4c ) │ │ │ │ ldr r3, [pc, #152] @ (2c2a48 ) │ │ │ │ add r2, pc │ │ │ │ @@ -80312,31 +80313,31 @@ │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ blx 288a74 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 8990a8 │ │ │ │ + bl 8990d8 │ │ │ │ b.n 2c29fc │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 891d40 │ │ │ │ + bl 891d70 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 8990d4 │ │ │ │ + bl 899104 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c29f4 │ │ │ │ mov r0, r6 │ │ │ │ blx 288d38 │ │ │ │ b.n 2c29ac │ │ │ │ ldr r2, [pc, #68] @ (2c2a54 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 891dbc │ │ │ │ + bl 891dec │ │ │ │ ldr r2, [pc, #60] @ (2c2a58 ) │ │ │ │ ldr r3, [pc, #40] @ (2c2a48 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -80344,65 +80345,65 @@ │ │ │ │ bne.n 2c2a40 │ │ │ │ ldr r2, [pc, #44] @ (2c2a5c ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 891dbc │ │ │ │ + b.w 891dec │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ str r2, [r3, #32] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, #28] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - cmp r0, #174 @ 0xae │ │ │ │ + cmp r0, #222 @ 0xde │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bkpt 0x0008 │ │ │ │ + bkpt 0x0038 │ │ │ │ lsls r0, r5, #1 │ │ │ │ str r6, [r0, #24] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - add r8, r9 │ │ │ │ + add r8, pc │ │ │ │ lsls r4, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ movs r2, #4 │ │ │ │ blx 28b0a0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7327f0 │ │ │ │ + bl 732820 │ │ │ │ cmp r0, r4 │ │ │ │ beq.n 2c2af0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 732d98 │ │ │ │ + bl 732dc8 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ ldr r3, [pc, #92] @ (2c2af8 ) │ │ │ │ ldr r1, [pc, #92] @ (2c2afc ) │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r8, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r1, [pc, #80] @ (2c2b00 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #2 │ │ │ │ - bl 730a78 │ │ │ │ + bl 730aa8 │ │ │ │ ldr r1, [pc, #68] @ (2c2b04 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ add r1, pc │ │ │ │ blx 289c20 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 2c2ae2 │ │ │ │ @@ -80419,36 +80420,36 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2887b0 │ │ │ │ ldr.w r8, [pc, #20] @ 2c2b08 │ │ │ │ add r8, pc │ │ │ │ b.n 2c2a94 │ │ │ │ - lsls r4, r2, #24 │ │ │ │ + lsls r4, r0, #25 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - movs r7, #234 @ 0xea │ │ │ │ + cmp r0, #26 │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #23 │ │ │ │ + lsls r0, r6, #23 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 732d98 │ │ │ │ + bl 732dc8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 732d98 │ │ │ │ + bl 732dc8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28a5c8 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -80482,20 +80483,20 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (2c2c18 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86b674 │ │ │ │ + bl 86b6a4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 2c2bfe │ │ │ │ mov r1, sp │ │ │ │ - bl 7f1330 │ │ │ │ + bl 7f1360 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbz r1, 2c2bd8 │ │ │ │ mov r0, r5 │ │ │ │ bl 5696c8 │ │ │ │ ldr r2, [pc, #104] @ (2c2c1c ) │ │ │ │ ldr r3, [pc, #96] @ (2c2c14 ) │ │ │ │ @@ -80518,40 +80519,40 @@ │ │ │ │ ldr r6, [pc, #68] @ (2c2c20 ) │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c2be0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 83f86c │ │ │ │ + bl 83f89c │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 2c2baa │ │ │ │ ldr r1, [pc, #36] @ (2c2c24 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ b.n 2c2bb0 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r4, #0] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #7] │ │ │ │ + strb r2, [r1, #8] │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldrsh r0, [r6, r7] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - movs r6, #182 @ 0xb6 │ │ │ │ + movs r6, #230 @ 0xe6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r6, #158 @ 0x9e │ │ │ │ + movs r6, #206 @ 0xce │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c2c28 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -80565,42 +80566,42 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86b618 │ │ │ │ + bl 86b648 │ │ │ │ ldr r1, [pc, #188] @ (2c2d18 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86b528 │ │ │ │ + bl 86b558 │ │ │ │ ldr r1, [pc, #180] @ (2c2d1c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86b528 │ │ │ │ + bl 86b558 │ │ │ │ ldr r1, [pc, #172] @ (2c2d20 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86b528 │ │ │ │ + bl 86b558 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cbnz r5, 2c2ccc │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7337e8 │ │ │ │ + bl 733818 │ │ │ │ cbz r0, 2c2ce8 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 732694 │ │ │ │ + bl 7326c4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ bl 5696c8 │ │ │ │ ldr r2, [pc, #128] @ (2c2d24 ) │ │ │ │ ldr r3, [pc, #104] @ (2c2d10 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -80614,59 +80615,59 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ - bl 86c588 │ │ │ │ + bl 86c5b8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2c2c9c │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7f14f0 │ │ │ │ + bl 7f1520 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 2c2c9c │ │ │ │ ldr r2, [pc, #60] @ (2c2d28 ) │ │ │ │ movs r0, #3 │ │ │ │ ldr r3, [pc, #60] @ (2c2d2c ) │ │ │ │ ldr r1, [pc, #64] @ (2c2d30 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r6, [sp, #4] │ │ │ │ add r0, sp, #16 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ - bl 87a410 │ │ │ │ + bl 87a440 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 2c2c9c │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldrsh r4, [r4, r5] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #92 @ 0x5c │ │ │ │ + movs r6, #140 @ 0x8c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r4, [r0, #4] │ │ │ │ + strb r4, [r6, #4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - stmia r6!, {r4} │ │ │ │ + stmia r6!, {r6} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r4, [r6, #124] @ 0x7c │ │ │ │ + strb r4, [r4, #0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldrsh r6, [r7, r3] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - cmp r6, #148 @ 0x94 │ │ │ │ + cmp r6, #196 @ 0xc4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r2!, {r2, r3, r5, r7} │ │ │ │ + stmia r2!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r5, #182 @ 0xb6 │ │ │ │ + movs r5, #230 @ 0xe6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c2d34 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80679,26 +80680,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86b528 │ │ │ │ + bl 86b558 │ │ │ │ ldr r1, [pc, #168] @ (2c2e0c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86b528 │ │ │ │ + bl 86b558 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7f1564 │ │ │ │ + bl 7f1594 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2c2dc6 │ │ │ │ cbz r4, 2c2d8e │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2c2dea │ │ │ │ subs r3, #1 │ │ │ │ @@ -80721,25 +80722,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 86c7dc │ │ │ │ + bl 86c80c │ │ │ │ b.n 2c2d8e │ │ │ │ movs r1, #1 │ │ │ │ - bl 86c77c │ │ │ │ + bl 86c7ac │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #68] @ (2c2e14 ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ blx 288890 │ │ │ │ b.n 2c2d82 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (2c2e18 ) │ │ │ │ movs r2, #97 @ 0x61 │ │ │ │ @@ -80751,27 +80752,27 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r2, [r3, r1] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #0] │ │ │ │ + strb r2, [r0, #1] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - stmia r5!, {r2, r4} │ │ │ │ + stmia r5!, {r2, r6} │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldrsh r2, [r1, r0] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - cmp r6, #86 @ 0x56 │ │ │ │ + cmp r6, #134 @ 0x86 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r4, #204 @ 0xcc │ │ │ │ + movs r4, #252 @ 0xfc │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r4, #228 @ 0xe4 │ │ │ │ + movs r5, #20 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c2e24 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -80783,21 +80784,21 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #140] @ (2c2ecc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86b674 │ │ │ │ + bl 86b6a4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ cbz r0, 2c2e9e │ │ │ │ add.w r1, sp, #11 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 7337e8 │ │ │ │ + bl 733818 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 2c2eb2 │ │ │ │ ldrb.w r3, [sp, #11] │ │ │ │ cbnz r3, 2c2ea6 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -80815,40 +80816,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 72ca84 │ │ │ │ + bl 72cab4 │ │ │ │ mov r1, r0 │ │ │ │ b.n 2c2e6e │ │ │ │ ldr r1, [pc, #44] @ (2c2ed4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ b.n 2c2e76 │ │ │ │ ldr r1, [pc, #36] @ (2c2ed8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ b.n 2c2e76 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r5, r5] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #112] @ 0x70 │ │ │ │ + ldr r2, [r2, #116] @ 0x74 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldrb r2, [r5, r4] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - movs r4, #114 @ 0x72 │ │ │ │ + movs r4, #162 @ 0xa2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r4, #66 @ 0x42 │ │ │ │ + movs r4, #114 @ 0x72 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c2edc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -80860,19 +80861,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (2c2f50 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86b528 │ │ │ │ + bl 86b558 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 734b78 │ │ │ │ + bl 734ba8 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 5696c8 │ │ │ │ ldr r2, [pc, #56] @ (2c2f54 ) │ │ │ │ ldr r3, [pc, #44] @ (2c2f4c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -80891,15 +80892,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r6, r2] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r6} │ │ │ │ + stmia r7!, {r4, r5, r6} │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldrb r6, [r0, r2] │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002c2f58 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -80913,19 +80914,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (2c2fcc ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86b528 │ │ │ │ + bl 86b558 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 734c68 │ │ │ │ + bl 734c98 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 5696c8 │ │ │ │ ldr r2, [pc, #56] @ (2c2fd0 ) │ │ │ │ ldr r3, [pc, #44] @ (2c2fc8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -80944,15 +80945,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r6, r0] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - orn r0, ip, r1, asr #1 │ │ │ │ + eors.w r0, ip, r1, asr #1 │ │ │ │ ldrb r2, [r1, r0] │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002c2fd4 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2c2fe6 │ │ │ │ movs r0, #0 │ │ │ │ @@ -80970,43 +80971,43 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ add r6, pc │ │ │ │ blx 28a18c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 891e04 │ │ │ │ + bl 891e34 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730a88 │ │ │ │ + bl 730ab8 │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 2c3044 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2c3022 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 2c3044 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 7307a4 │ │ │ │ + bl 7307d4 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ blx 28a844 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c301e │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 891dbc │ │ │ │ + bl 891dec │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c3022 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 289e5c │ │ │ │ nop │ │ │ │ - movs r3, #64 @ 0x40 │ │ │ │ + movs r3, #112 @ 0x70 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c3054 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2c3066 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -81021,19 +81022,19 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ blx 28a18c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 891e04 │ │ │ │ + bl 891e34 │ │ │ │ ldr r0, [pc, #68] @ (2c30d0 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 7f1330 │ │ │ │ + bl 7f1360 │ │ │ │ mov r9, r0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2c30c4 │ │ │ │ ldr r6, [pc, #56] @ (2c30d4 ) │ │ │ │ add r6, pc │ │ │ │ b.n 2c30a4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -81044,29 +81045,29 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blx 288dec │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c30a0 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 891dbc │ │ │ │ + bl 891dec │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c30a4 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 83f86c │ │ │ │ + b.w 83f89c │ │ │ │ nop │ │ │ │ - movs r2, #194 @ 0xc2 │ │ │ │ + movs r2, #242 @ 0xf2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r2, #192 @ 0xc0 │ │ │ │ + movs r2, #240 @ 0xf0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (2c30e0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ lsls r5, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -81075,48 +81076,48 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #76] @ (2c3148 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #64] @ (2c314c ) │ │ │ │ ldr r1, [pc, #64] @ (2c3150 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #48] @ (2c3154 ) │ │ │ │ ldr r3, [pc, #52] @ (2c3158 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bkpt 0x00c4 │ │ │ │ + bkpt 0x00f4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r2, #102 @ 0x66 │ │ │ │ + movs r2, #150 @ 0x96 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r2, #62 @ 0x3e │ │ │ │ + movs r2, #110 @ 0x6e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r2, #118 @ 0x76 │ │ │ │ + movs r2, #166 @ 0xa6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r2, #144 @ 0x90 │ │ │ │ + movs r2, #192 @ 0xc0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -81129,15 +81130,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (2c31c0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ cbz r3, 2c319e │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -81148,26 +81149,26 @@ │ │ │ │ ldr r1, [pc, #32] @ (2c31c4 ) │ │ │ │ ldr r4, [pc, #32] @ (2c31c8 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2c318a │ │ │ │ nop │ │ │ │ - bkpt 0x004c │ │ │ │ + bkpt 0x007c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r2, #66 @ 0x42 │ │ │ │ + movs r2, #114 @ 0x72 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r2, #90 @ 0x5a │ │ │ │ + movs r2, #138 @ 0x8a │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r2, #60 @ 0x3c │ │ │ │ + movs r2, #108 @ 0x6c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r2, #84 @ 0x54 │ │ │ │ + movs r2, #132 @ 0x84 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c31cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -81187,15 +81188,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add fp, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ ldr r3, [pc, #372] @ (2c3388 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #36] @ 0x24 │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -81277,15 +81278,15 @@ │ │ │ │ blx 28b094 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #180] @ (2c3398 ) │ │ │ │ ldrb.w r2, [sp, #41] @ 0x29 │ │ │ │ ldrb.w r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2c326e │ │ │ │ blx 289eb4 │ │ │ │ ldr r3, [pc, #160] @ (2c339c ) │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ movs r2, #47 @ 0x2f │ │ │ │ ldr r4, [pc, #156] @ (2c33a0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -81293,15 +81294,15 @@ │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ str r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 2c3296 │ │ │ │ ldr r3, [pc, #136] @ (2c33a8 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -81309,15 +81310,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (2c3394 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2c3224 │ │ │ │ ldr r0, [pc, #112] @ (2c33ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [r4, #36] @ 0x24 │ │ │ │ b.n 2c3224 │ │ │ │ ldr r3, [pc, #104] @ (2c33b0 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c3290 │ │ │ │ @@ -81326,52 +81327,52 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c3290 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #80] @ (2c33b4 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2c3290 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ - pop {r2, r3, r4, r6, r7, pc} │ │ │ │ + bkpt 0x000c │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r6, [r6, r6] │ │ │ │ lsls r0, r6, #3 │ │ │ │ - movs r1, #196 @ 0xc4 │ │ │ │ + movs r1, #244 @ 0xf4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #222 @ 0xde │ │ │ │ + movs r2, #14 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r6, [r4, r6] │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r1, r4] │ │ │ │ lsls r0, r6, #3 │ │ │ │ adds r7, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #142 @ 0x8e │ │ │ │ + movs r1, #190 @ 0xbe │ │ │ │ lsls r6, r3, #1 │ │ │ │ - pop {r1, r2, r3, r4, r5, r7} │ │ │ │ + pop {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r1, #70 @ 0x46 │ │ │ │ + movs r1, #118 @ 0x76 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r0, #214 @ 0xd6 │ │ │ │ + movs r1, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ strb r4, [r4, #15] │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #228 @ 0xe4 │ │ │ │ + movs r1, #20 │ │ │ │ lsls r6, r3, #1 │ │ │ │ add r4, r8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #92 @ 0x5c │ │ │ │ + movs r1, #140 @ 0x8c │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2c33f4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -81380,25 +81381,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (2c33fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c31cc │ │ │ │ nop │ │ │ │ - cbnz r6, 2c3472 │ │ │ │ + pop {r1, r2, r3, r4} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r1, #20 │ │ │ │ + movs r1, #68 @ 0x44 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r1, #58 @ 0x3a │ │ │ │ + movs r1, #106 @ 0x6a │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c3400 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -81410,15 +81411,15 @@ │ │ │ │ cbz r1, 2c342c │ │ │ │ ldr r0, [pc, #40] @ (2c3444 ) │ │ │ │ adds r1, r2, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 87bd3c │ │ │ │ + b.w 87bd6c │ │ │ │ strd r3, r0, [sp] │ │ │ │ ldr r0, [pc, #20] @ (2c3448 ) │ │ │ │ add r0, pc │ │ │ │ bl 535cbc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r3, #0] │ │ │ │ @@ -81498,15 +81499,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2c350c │ │ │ │ ldr r0, [pc, #112] @ (2c3564 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2c350c │ │ │ │ ldr r3, [pc, #84] @ (2c3558 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2c3526 │ │ │ │ movs r3, #1 │ │ │ │ @@ -81533,29 +81534,29 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2c350a │ │ │ │ ldr r0, [pc, #40] @ (2c3568 ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2c350a │ │ │ │ ldrsb r2, [r7, r3] │ │ │ │ lsls r0, r6, #3 │ │ │ │ add r0, sp, #984 @ 0x3d8 │ │ │ │ lsls r7, r7, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #528] @ (2c3770 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #110 @ 0x6e │ │ │ │ + movs r0, #158 @ 0x9e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r0, #28 │ │ │ │ + movs r0, #76 @ 0x4c │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c356c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -81629,15 +81630,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #84] @ (2c3670 ) │ │ │ │ add r1, sp, #12 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 87bd74 │ │ │ │ + bl 87bda4 │ │ │ │ b.n 2c35b6 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2c3630 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c35a4 │ │ │ │ ldr r3, [pc, #64] @ (2c3674 ) │ │ │ │ @@ -81667,25 +81668,25 @@ │ │ │ │ lsls r7, r7, #3 │ │ │ │ add r7, pc, #776 @ (adr r7, 2c3974 ) │ │ │ │ lsls r7, r7, #3 │ │ │ │ strb r0, [r6, r6] │ │ │ │ lsls r0, r6, #3 │ │ │ │ add r7, pc, #560 @ (adr r7, 2c38a4 ) │ │ │ │ lsls r7, r7, #3 │ │ │ │ - rev r4, r6 │ │ │ │ + rev16 r4, r4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r6, r5, #3 │ │ │ │ + subs r6, r3, #4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r6, r0, #6 │ │ │ │ + subs r6, r6, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - rev r4, r3 │ │ │ │ + rev16 r4, r1 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r6, r2, #3 │ │ │ │ + subs r6, r0, #4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - subs r2, r7, #4 │ │ │ │ + subs r2, r5, #5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c368c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -81751,15 +81752,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq.n 2c373c │ │ │ │ adds r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne.n 2c3720 │ │ │ │ adds r0, r7, #4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 87bd54 │ │ │ │ + b.w 87bd84 │ │ │ │ movs r0, #32 │ │ │ │ blx 2889f4 │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r5, [r0, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r0, #0] │ │ │ │ @@ -81889,19 +81890,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c3888 ) │ │ │ │ ldr r0, [pc, #20] @ (2c388c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xb7f4 │ │ │ │ + @ instruction: 0xb824 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r6, r5, #2 │ │ │ │ + adds r6, r3, #3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r2, r5, #5 │ │ │ │ + adds r2, r3, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c3890 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -81946,15 +81947,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 53590c │ │ │ │ cbz r0, 2c392c │ │ │ │ ldr r0, [pc, #120] @ (2c3974 ) │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 87bd74 │ │ │ │ + bl 87bda4 │ │ │ │ ldr r2, [pc, #112] @ (2c3978 ) │ │ │ │ ldr r3, [pc, #92] @ (2c3964 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -81981,15 +81982,15 @@ │ │ │ │ ldr r3, [pc, #64] @ (2c3984 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c38c6 │ │ │ │ ldr r0, [pc, #60] @ (2c3988 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2c38c6 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ strh r0, [r7, r3] │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r6, r3] │ │ │ │ @@ -82008,15 +82009,15 @@ │ │ │ │ lsls r0, r6, #3 │ │ │ │ add r4, pc, #480 @ (adr r4, 2c3b60 ) │ │ │ │ lsls r7, r7, #3 │ │ │ │ adds r4, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r6, #2 │ │ │ │ + adds r4, r4, #3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cbz r1, 2c39ce │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (2c39dc ) │ │ │ │ @@ -82101,21 +82102,21 @@ │ │ │ │ b.n 2c3a30 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2c3a74 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ add r1, pc, #168 @ (adr r1, 2c3b20 ) │ │ │ │ lsls r5, r7, #1 │ │ │ │ ldr r0, [pc, #8] @ (2c3a84 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ nop │ │ │ │ add r1, pc, #120 @ (adr r1, 2c3b00 ) │ │ │ │ lsls r5, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -82128,51 +82129,51 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #72] @ (2c3af0 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 732cd0 │ │ │ │ + bl 732d00 │ │ │ │ ldr r3, [pc, #60] @ (2c3af4 ) │ │ │ │ ldr r2, [pc, #64] @ (2c3af8 ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #60] @ (2c3afc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73147c │ │ │ │ + bl 7314ac │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ str r6, [r0, r4] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, r7] │ │ │ │ + ldrsb r2, [r1, r0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r1, r6 │ │ │ │ + subs r0, r7, r6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r4, [r2, #92] @ 0x5c │ │ │ │ + str r4, [r0, #96] @ 0x60 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r0, [pc, #4] @ (2c3b08 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 87ad24 │ │ │ │ - subs r6, r1, r5 │ │ │ │ + b.w 87ad54 │ │ │ │ + subs r6, r7, r5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, #16 │ │ │ │ @@ -82231,25 +82232,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c3b7c │ │ │ │ ldr r0, [pc, #24] @ (2c3bbc ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2c3b7c │ │ │ │ str r0, [r6, r0] │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r3, r3 │ │ │ │ + subs r0, r1, r4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ movs r3, #1 │ │ │ │ @@ -82287,26 +82288,26 @@ │ │ │ │ bne.n 2c3bfc │ │ │ │ ldrd r2, r3, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ it eq │ │ │ │ cmpeq r2, r7 │ │ │ │ bne.n 2c3c50 │ │ │ │ movs r0, #0 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a3e50 │ │ │ │ + bl 8a3e80 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ adds r2, r7, r0 │ │ │ │ adc.w r3, r4, r1 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88a6b4 │ │ │ │ + b.w 88a6e4 │ │ │ │ ldr r3, [pc, #56] @ (2c3c8c ) │ │ │ │ strd r7, r4, [r5, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c3c28 │ │ │ │ ldr r3, [pc, #48] @ (2c3c90 ) │ │ │ │ @@ -82318,29 +82319,29 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c3c28 │ │ │ │ ldr r0, [pc, #36] @ (2c3c98 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2c3c28 │ │ │ │ strb r4, [r0, #24] │ │ │ │ movs r4, #0 │ │ │ │ movw r7, #3000 @ 0xbb8 │ │ │ │ b.n 2c3c1c │ │ │ │ ldr r7, [pc, #808] @ (2c3fb4 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r4, r0 │ │ │ │ + subs r6, r2, r1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ sub sp, #28 │ │ │ │ @@ -82365,15 +82366,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c3ccc │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 88a3cc │ │ │ │ + bl 88a3fc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 288d38 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -82390,80 +82391,80 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 88a338 │ │ │ │ + bl 88a368 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r5, [r4, #0] │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a3e50 │ │ │ │ + bl 8a3e80 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88a6b4 │ │ │ │ + b.w 88a6e4 │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #96] @ (2c3dc8 ) │ │ │ │ ldr r2, [pc, #100] @ (2c3dcc ) │ │ │ │ movs r3, #13 │ │ │ │ ldr r1, [pc, #100] @ (2c3dd0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ cbz r0, 2c3d86 │ │ │ │ bl 2c3b60 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cbz r0, 2c3d9a │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 88a3cc │ │ │ │ + bl 88a3fc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 288d38 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ cbz r0, 2c3db4 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 88a3cc │ │ │ │ + bl 88a3fc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 288d34 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cbz r4, 2c3e1c │ │ │ │ + cbz r4, 2c3e28 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r6, r1, r5 │ │ │ │ + adds r6, r7, r5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r2, r4, r5 │ │ │ │ + adds r2, r2, r6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (2c3f58 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -82472,21 +82473,21 @@ │ │ │ │ ldr r2, [pc, #372] @ (2c3f60 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #372] @ (2c3f64 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r5, [r6, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2c3f16 │ │ │ │ add.w r0, r4, #128 @ 0x80 │ │ │ │ - bl 8885f0 │ │ │ │ + bl 888620 │ │ │ │ str r5, [r4, #24] │ │ │ │ ldr r5, [pc, #340] @ (2c3f68 ) │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #32 │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ blx 2889f4 │ │ │ │ add r5, pc │ │ │ │ @@ -82495,45 +82496,45 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88a338 │ │ │ │ + bl 88a368 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r6, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c3ef2 │ │ │ │ ldr r6, [pc, #296] @ (2c3f70 ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c3ec0 │ │ │ │ movs r0, #5 │ │ │ │ - bl 72d044 │ │ │ │ + bl 72d074 │ │ │ │ cbnz r0, 2c3ec0 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbnz r3, 2c3e70 │ │ │ │ b.n 2c3e7c │ │ │ │ ldr.w r5, [r5, #136] @ 0x88 │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbz r3, 2c3e7c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c3e66 │ │ │ │ ldr r1, [pc, #244] @ (2c3f74 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c3f22 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ @@ -82609,27 +82610,27 @@ │ │ │ │ ldr r3, [pc, #44] @ (2c3f7c ) │ │ │ │ add.w r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 2c3ea4 │ │ │ │ ldr r7, [sp, #848] @ 0x350 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - uxtb r0, r0 │ │ │ │ + uxtb r0, r6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r2, r1, r3 │ │ │ │ + adds r2, r7, r3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r6, r3, r3 │ │ │ │ + adds r6, r1, r4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmia r2!, {r1, r4} │ │ │ │ lsls r0, r6, #3 │ │ │ │ lsls r5, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r3, r2 │ │ │ │ + adds r4, r1, r3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - adds r4, r4, r1 │ │ │ │ + adds r4, r2, r2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmia r1!, {r3, r5, r6} │ │ │ │ lsls r0, r6, #3 │ │ │ │ stmia r0!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r6, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82644,28 +82645,28 @@ │ │ │ │ ldr r2, [pc, #48] @ (2c3fd0 ) │ │ │ │ add.w ip, ip, #16 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #148 @ 0x94 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 865cec │ │ │ │ + b.w 865d1c │ │ │ │ nop │ │ │ │ - cbz r6, 2c3fd0 │ │ │ │ + cbz r6, 2c3fdc │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r0, r0, #29 │ │ │ │ + asrs r0, r6, #29 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r6, r2, #28 │ │ │ │ + asrs r6, r0, #29 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 2c402c │ │ │ │ sub sp, #12 │ │ │ │ @@ -82673,50 +82674,50 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #68] @ (2c4034 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #144] @ 0x90 │ │ │ │ cbz r3, 2c4016 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 730cf4 │ │ │ │ + b.w 730d24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - sub sp, #264 @ 0x108 │ │ │ │ + sub sp, #456 @ 0x1c8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r2, r1, #27 │ │ │ │ + asrs r2, r7, #27 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r0, r6, #27 │ │ │ │ + asrs r0, r4, #28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2c4060 │ │ │ │ ldr r1, [pc, #56] @ (2c408c ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbnz r0, 2c4072 │ │ │ │ mov r1, r0 │ │ │ │ ldrd r3, r0, [r4, #120] @ 0x78 │ │ │ │ add.w r2, r4, #92 @ 0x5c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, #16 │ │ │ │ @@ -82726,22 +82727,22 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #28] @ (2c4094 ) │ │ │ │ add r0, pc │ │ │ │ add r0, r3 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ b.n 2c4060 │ │ │ │ - asrs r2, r2, #26 │ │ │ │ + asrs r2, r0, #27 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add sp, #224 @ 0xe0 │ │ │ │ + add sp, #416 @ 0x1a0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r0, r0, #25 │ │ │ │ + asrs r0, r6, #25 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cbz r0, 2c40e4 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ cbz r2, 2c40f2 │ │ │ │ push {lr} │ │ │ │ @@ -82756,15 +82757,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 2c40d0 │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 888760 │ │ │ │ + b.w 888790 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -82773,22 +82774,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 888760 │ │ │ │ + b.w 888790 │ │ │ │ nop │ │ │ │ │ │ │ │ 002c40fc : │ │ │ │ cbz r0, 2c4106 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 888760 │ │ │ │ + b.w 888790 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002c4110 : │ │ │ │ cbz r0, 2c415c │ │ │ │ @@ -82808,15 +82809,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 2c4148 │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 888760 │ │ │ │ + b.w 888790 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -82825,40 +82826,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 888760 │ │ │ │ + b.w 888790 │ │ │ │ nop │ │ │ │ │ │ │ │ 002c4174 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - bl 888804 │ │ │ │ + bl 888834 │ │ │ │ cbnz r0, 2c419c │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #128 @ 0x80 │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 8885fc │ │ │ │ - bl 8879bc │ │ │ │ + b.w 88862c │ │ │ │ + bl 8879ec │ │ │ │ ldr r3, [pc, #12] @ (2c41b0 ) │ │ │ │ ldr r1, [pc, #16] @ (2c41b4 ) │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 886fa4 │ │ │ │ + bl 886fd4 │ │ │ │ b.n 2c418c │ │ │ │ - asrs r6, r2, #21 │ │ │ │ + asrs r6, r0, #22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ │ │ │ │ 002c41b8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -82904,31 +82905,31 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c41ee │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88a3cc │ │ │ │ + b.w 88a3fc │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a3e50 │ │ │ │ + bl 8a3e80 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88a6b4 │ │ │ │ + b.w 88a6e4 │ │ │ │ ldr r3, [pc, #36] @ (2c4284 ) │ │ │ │ movs r2, #182 @ 0xb6 │ │ │ │ ldr r1, [pc, #36] @ (2c4288 ) │ │ │ │ ldr r0, [pc, #40] @ (2c428c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ @@ -82939,25 +82940,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (2c4294 ) │ │ │ │ ldr r0, [pc, #32] @ (2c4298 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - add r6, sp, #304 @ 0x130 │ │ │ │ + add r6, sp, #496 @ 0x1f0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r6, r5, #18 │ │ │ │ + asrs r6, r3, #19 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r6, r0, #19 │ │ │ │ + asrs r6, r6, #19 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r6, sp, #224 @ 0xe0 │ │ │ │ + add r6, sp, #416 @ 0x1a0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r2, r3, #18 │ │ │ │ + asrs r2, r1, #19 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r6, r4, #18 │ │ │ │ + asrs r6, r2, #19 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c429c : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002c42a0 : │ │ │ │ @@ -83022,17 +83023,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - add r5, sp, #776 @ 0x308 │ │ │ │ + add r5, sp, #968 @ 0x3c8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r5, sp, #672 @ 0x2a0 │ │ │ │ + add r5, sp, #864 @ 0x360 │ │ │ │ lsls r6, r5, #1 │ │ │ │ │ │ │ │ 002c4334 : │ │ │ │ cmp r2, #0 │ │ │ │ ble.n 2c436c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -83081,19 +83082,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c43c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1356 @ 0x54c │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r5, sp, #32 │ │ │ │ + add r5, sp, #224 @ 0xe0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r2, r5, #13 │ │ │ │ + asrs r2, r3, #14 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r4, r2, #14 │ │ │ │ + asrs r4, r0, #15 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c43c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -83157,15 +83158,15 @@ │ │ │ │ bpl.n 2c43f2 │ │ │ │ ldr r0, [pc, #68] @ (2c44a4 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2c43f2 │ │ │ │ ldr r3, [pc, #52] @ (2c44a8 ) │ │ │ │ movw r2, #503 @ 0x1f7 │ │ │ │ ldr r1, [pc, #48] @ (2c44ac ) │ │ │ │ ldr r0, [pc, #52] @ (2c44b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -83175,27 +83176,27 @@ │ │ │ │ nop │ │ │ │ blxns r7 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5, #13 │ │ │ │ + asrs r4, r3, #14 │ │ │ │ lsls r6, r3, #1 │ │ │ │ strb r0, [r1, #10] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #12 │ │ │ │ + asrs r6, r6, #12 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r4, sp, #208 @ 0xd0 │ │ │ │ + add r4, sp, #400 @ 0x190 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r6, r2, #10 │ │ │ │ + asrs r6, r0, #11 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r4, r6, #12 │ │ │ │ + asrs r4, r4, #13 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c44b4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -83233,26 +83234,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c44d4 │ │ │ │ ldr r0, [pc, #28] @ (2c4534 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2c44d4 │ │ │ │ nop │ │ │ │ mov sl, fp │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #10 │ │ │ │ + asrs r6, r4, #11 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c4538 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -83287,25 +83288,25 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c455c │ │ │ │ ldr r0, [pc, #24] @ (2c45ac ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2c455c │ │ │ │ mov r2, sl │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r3, #9 │ │ │ │ + asrs r4, r1, #10 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c45b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -83398,17 +83399,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ cmp ip, fp │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #792 @ 0x318 │ │ │ │ + add r2, sp, #984 @ 0x3d8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - uxth r0, r4 │ │ │ │ + uxtb r0, r2 │ │ │ │ lsls r6, r5, #1 │ │ │ │ cmp r2, r4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002c46c0 : │ │ │ │ cbz r0, 2c46c6 │ │ │ │ b.w 2c3b60 │ │ │ │ @@ -83532,29 +83533,29 @@ │ │ │ │ ldr r2, [pc, #52] @ (2c4824 ) │ │ │ │ addw r3, r3, #1436 @ 0x59c │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #614 @ 0x266 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - add r0, sp, #792 @ 0x318 │ │ │ │ + add r0, sp, #984 @ 0x3d8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r4, #28 │ │ │ │ + lsrs r2, r2, #29 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r4, r4, #32 │ │ │ │ + asrs r4, r2, #1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c4828 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -83566,34 +83567,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #36] @ (2c4874 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ ldr r3, [pc, #28] @ (2c4878 ) │ │ │ │ mov.w r2, #668 @ 0x29c │ │ │ │ ldr r1, [pc, #24] @ (2c487c ) │ │ │ │ ldr r0, [pc, #28] @ (2c4880 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1464 @ 0x5b8 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r2, r7, #31 │ │ │ │ + asrs r2, r5, #32 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r0, sp, #304 @ 0x130 │ │ │ │ + add r0, sp, #496 @ 0x1f0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r6, r5, #26 │ │ │ │ + lsrs r6, r3, #27 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r0, #34] @ 0x22 │ │ │ │ + ldrh r0, [r6, #34] @ 0x22 │ │ │ │ lsls r7, r3, #1 │ │ │ │ │ │ │ │ 002c4884 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -83680,28 +83681,28 @@ │ │ │ │ beq.w 2c4b22 │ │ │ │ cmp r3, #2 │ │ │ │ beq.w 2c4a8c │ │ │ │ ldr r6, [pc, #580] @ (2c4ba0 ) │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c4a22 │ │ │ │ ldr r5, [pc, #564] @ (2c4ba4 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #564] @ (2c4ba8 ) │ │ │ │ mov r1, r6 │ │ │ │ add r5, pc │ │ │ │ add r5, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2c49a8 │ │ │ │ ldr.w r1, [r0, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cbz r1, 2c4998 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ cbz r2, 2c4998 │ │ │ │ @@ -83738,15 +83739,15 @@ │ │ │ │ ldr r1, [pc, #472] @ (2c4bb4 ) │ │ │ │ ldr r2, [pc, #476] @ (2c4bb8 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #579 @ 0x243 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldr r6, [pc, #460] @ (2c4bbc ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2c4b32 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cbz r0, 2c4a18 │ │ │ │ @@ -83766,27 +83767,27 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c3b0c │ │ │ │ b.n 2c495a │ │ │ │ ldr r6, [pc, #420] @ (2c4bc8 ) │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c49a8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ movs r3, #19 │ │ │ │ ldr r4, [pc, #404] @ (2c4bcc ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #404] @ (2c4bd0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #1552 @ 0x610 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ bl 2ce2cc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2ce268 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -83804,15 +83805,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #352] @ (2c4bdc ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2c49ec │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2c495a │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb.w r2, [r5, #40] @ 0x28 │ │ │ │ @@ -83847,15 +83848,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #264] @ (2c4be8 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #586 @ 0x24a │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2c49ec │ │ │ │ ldr r3, [pc, #248] @ (2c4bec ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c48ae │ │ │ │ ldr r3, [pc, #240] @ (2c4bf0 ) │ │ │ │ @@ -83864,15 +83865,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2c48ae │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #228] @ (2c4bf4 ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2c48ae │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2c492a │ │ │ │ b.n 2c4a68 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -83921,67 +83922,67 @@ │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ orrs r4, r1 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - lsrs r6, r0, #22 │ │ │ │ + lsrs r6, r6, #22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r7, pc, #232 @ (adr r7, 2c4c90 ) │ │ │ │ + add r7, pc, #424 @ (adr r7, 2c4d50 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r0, #21 │ │ │ │ + lsrs r2, r6, #21 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r5, [pc, #720] @ (2c4e80 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #912 @ (adr r6, 2c4f44 ) │ │ │ │ + add r7, pc, #80 @ (adr r7, 2c4c04 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r6, r6, #20 │ │ │ │ + lsrs r6, r4, #21 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r4, r1, #27 │ │ │ │ + lsrs r4, r7, #27 │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r3, [sp, #840] @ 0x348 │ │ │ │ lsls r7, r7, #3 │ │ │ │ str r3, [sp, #744] @ 0x2e8 │ │ │ │ lsls r7, r7, #3 │ │ │ │ str r3, [sp, #712] @ 0x2c8 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - lsrs r4, r1, #28 │ │ │ │ + lsrs r4, r7, #28 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r6, pc, #472 @ (adr r6, 2c4da8 ) │ │ │ │ + add r6, pc, #664 @ (adr r6, 2c4e68 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r0, r0, #18 │ │ │ │ + lsrs r0, r6, #18 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r6, pc, #264 @ (adr r6, 2c4ce0 ) │ │ │ │ + add r6, pc, #456 @ (adr r6, 2c4da0 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r3, #18 │ │ │ │ + lsrs r4, r1, #19 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r2, r0, #26 │ │ │ │ + lsrs r2, r6, #26 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r5, pc, #888 @ (adr r5, 2c4f5c ) │ │ │ │ + add r6, pc, #56 @ (adr r6, 2c4c1c ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r0, r7, #16 │ │ │ │ + lsrs r0, r5, #17 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r2, r7, #23 │ │ │ │ + lsrs r2, r5, #24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ tst r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #21 │ │ │ │ + lsrs r0, r4, #22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r5, pc, #464 @ (adr r5, 2c4dcc ) │ │ │ │ + add r5, pc, #656 @ (adr r5, 2c4e8c ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r5, pc, #360 @ (adr r5, 2c4d68 ) │ │ │ │ + add r5, pc, #552 @ (adr r5, 2c4e28 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r5, pc, #168 @ (adr r5, 2c4cac ) │ │ │ │ + add r5, pc, #360 @ (adr r5, 2c4d6c ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r1, #14 │ │ │ │ + lsrs r4, r7, #14 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r4, #19 │ │ │ │ + lsrs r6, r2, #20 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c4c0c : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, r3, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cbz r0, 2c4c24 │ │ │ │ @@ -84003,15 +84004,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrd ip, lr, [r1, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ adds.w r2, r2, ip │ │ │ │ adc.w r3, lr, r3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88a6b4 │ │ │ │ + b.w 88a6e4 │ │ │ │ nop │ │ │ │ │ │ │ │ 002c4c58 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -84055,26 +84056,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c4c7a │ │ │ │ ldr r3, [r1, #8] │ │ │ │ ldr r0, [pc, #28] @ (2c4cdc ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2c4c7a │ │ │ │ subs r7, #54 @ 0x36 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #18 │ │ │ │ + lsrs r2, r6, #18 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c4ce0 : │ │ │ │ cbz r0, 2c4cec │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ subs r0, #0 │ │ │ │ @@ -84103,19 +84104,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c4d30 ) │ │ │ │ ldr r0, [pc, #20] @ (2c4d34 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1612 @ 0x64c │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - add r3, pc, #584 @ (adr r3, 2c4f78 ) │ │ │ │ + add r3, pc, #776 @ (adr r3, 2c5038 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r6, #7 │ │ │ │ + lsrs r4, r4, #8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r2, r1, #17 │ │ │ │ + lsrs r2, r7, #17 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c4d38 : │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c4dcc │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ @@ -84147,25 +84148,25 @@ │ │ │ │ ldr.w lr, [sp, #4] │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1} │ │ │ │ stmia.w lr, {r0, r1} │ │ │ │ movs r0, #0 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ negs r4, r6 │ │ │ │ movs r3, #0 │ │ │ │ and.w r4, r4, #1000 @ 0x3e8 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a3e50 │ │ │ │ + bl 8a3e80 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 88a6b4 │ │ │ │ + bl 88a6e4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -84271,23 +84272,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (2c4ee0 ) │ │ │ │ ldr r0, [pc, #28] @ (2c4ee4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1660 @ 0x67c │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - add r2, pc, #136 @ (adr r2, 2c4f60 ) │ │ │ │ + add r2, pc, #328 @ (adr r2, 2c5020 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r2, pc, #8 @ (adr r2, 2c4ee4 ) │ │ │ │ + add r2, pc, #200 @ (adr r2, 2c4fa4 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r1, pc, #936 @ (adr r1, 2c5288 ) │ │ │ │ + add r2, pc, #104 @ (adr r2, 2c4f48 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r4, r1, #1 │ │ │ │ + lsrs r4, r7, #1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r6, r7, #10 │ │ │ │ + lsrs r6, r5, #11 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c4ee8 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -84468,15 +84469,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #100] @ (2c50dc ) │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ strd r7, r8, [r0, #156] @ 0x9c │ │ │ │ strb.w r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 2c50bc │ │ │ │ ldr r4, [r2, #28] │ │ │ │ @@ -84504,19 +84505,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - add r0, pc, #248 @ (adr r0, 2c51d0 ) │ │ │ │ + add r0, pc, #440 @ (adr r0, 2c5290 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r4, r5, #25 │ │ │ │ + lsls r4, r3, #26 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r0, r0, #25 │ │ │ │ + lsls r0, r6, #25 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c50e0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -84528,15 +84529,15 @@ │ │ │ │ add r4, pc │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ bl 2c6808 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c67fc │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ @@ -84566,19 +84567,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r7, [sp, #928] @ 0x3a0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r0, r0, #23 │ │ │ │ + lsls r0, r6, #23 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r6, r4, #23 │ │ │ │ + lsls r6, r2, #24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c516c : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 2c5176 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -84592,19 +84593,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c51a0 ) │ │ │ │ ldr r0, [pc, #20] @ (2c51a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1684 @ 0x694 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - ldr r7, [sp, #136] @ 0x88 │ │ │ │ + ldr r7, [sp, #328] @ 0x148 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r4, r0, #22 │ │ │ │ + lsls r4, r6, #22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsrs r2, r2, #32 │ │ │ │ + lsrs r2, r0, #1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c51a8 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 2c51b2 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -84618,19 +84619,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c51dc ) │ │ │ │ ldr r0, [pc, #20] @ (2c51e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1704 @ 0x6a8 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - ldr r6, [sp, #920] @ 0x398 │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r0, r1, #21 │ │ │ │ + lsls r0, r7, #21 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r6, r2, #31 │ │ │ │ + lsrs r6, r0, #32 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c51e4 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 2c51ee │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -84644,19 +84645,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c5218 ) │ │ │ │ ldr r0, [pc, #20] @ (2c521c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1724 @ 0x6bc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - ldr r6, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r6, [sp, #872] @ 0x368 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r4, r1, #20 │ │ │ │ + lsls r4, r7, #20 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r2, r3, #30 │ │ │ │ + lsls r2, r1, #31 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c5220 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -84952,19 +84953,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c54b8 ) │ │ │ │ ldr r0, [pc, #20] @ (2c54bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1748 @ 0x6d4 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - ldr r4, [sp, #40] @ 0x28 │ │ │ │ + ldr r4, [sp, #232] @ 0xe8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r4, r5, #9 │ │ │ │ + lsls r4, r3, #10 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r2, r7, #19 │ │ │ │ + lsls r2, r5, #20 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c54c0 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -84977,18 +84978,18 @@ │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ blx 288a74 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73317c │ │ │ │ + bl 7331ac │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 732ca8 │ │ │ │ + bl 732cd8 │ │ │ │ mov r0, r5 │ │ │ │ blx 288d38 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c54de │ │ │ │ ldr r3, [pc, #28] @ (2c5524 ) │ │ │ │ add r3, pc │ │ │ │ @@ -84997,17 +84998,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ add r3, sp, #384 @ 0x180 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - lsls r6, r2, #19 │ │ │ │ + lsls r6, r0, #20 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r3, [pc, #0] @ (2c5524 ) │ │ │ │ + ldr r3, [pc, #192] @ (2c55e4 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldrh r2, [r7, #4] │ │ │ │ lsls r7, r7, #3 │ │ │ │ │ │ │ │ 002c5528 : │ │ │ │ strd r1, r2, [r0, #120] @ 0x78 │ │ │ │ movs r0, #0 │ │ │ │ @@ -85027,15 +85028,15 @@ │ │ │ │ ldr r5, [pc, #60] @ (2c5588 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2c5556 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 2c556e │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c5550 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -85046,15 +85047,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ add r2, sp, #944 @ 0x3b0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - lsls r0, r3, #6 │ │ │ │ + lsls r0, r1, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ add r2, sp, #768 @ 0x300 │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002c5590 : │ │ │ │ ldr r3, [pc, #28] @ (2c55b0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -85099,27 +85100,27 @@ │ │ │ │ add r9, pc │ │ │ │ b.n 2c55f6 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 2c5636 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73355c │ │ │ │ + bl 73358c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cmp r6, r0 │ │ │ │ bne.n 2c55f0 │ │ │ │ ldr r1, [pc, #80] @ (2c5664 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7324fc │ │ │ │ + bl 73252c │ │ │ │ cmp sl, r0 │ │ │ │ bne.n 2c55f0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -85137,35 +85138,35 @@ │ │ │ │ nop │ │ │ │ add r2, sp, #408 @ 0x198 │ │ │ │ lsls r0, r6, #3 │ │ │ │ adds r5, #216 @ 0xd8 │ │ │ │ lsls r0, r6, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #832] @ 0x340 │ │ │ │ + ldr r3, [sp, #0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r2, #158 @ 0x9e │ │ │ │ + subs r2, #206 @ 0xce │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldc 0, cr0, [r8, #-372] @ 0xfffffe8c │ │ │ │ - ldr r2, [pc, #520] @ (2c5870 ) │ │ │ │ + stcl 0, cr0, [r8, #-372] @ 0xfffffe8c │ │ │ │ + ldr r2, [pc, #712] @ (2c5930 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002c5668 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ bl 336a1c │ │ │ │ mov r1, r4 │ │ │ │ - bl 72c7b4 │ │ │ │ + bl 72c7e4 │ │ │ │ cbz r0, 2c56aa │ │ │ │ mov r1, r5 │ │ │ │ bl 2c55b4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2c56d0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -85185,78 +85186,78 @@ │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1290 @ 0x50a │ │ │ │ - bl 87a410 │ │ │ │ + bl 87a440 │ │ │ │ b.n 2c5696 │ │ │ │ ldr r3, [pc, #44] @ (2c5700 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ (2c5704 ) │ │ │ │ ldr r1, [pc, #48] @ (2c5708 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #1297 @ 0x511 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2c5696 │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r2, [sp, #176] @ 0xb0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r6, r1, #19 │ │ │ │ + lsls r6, r7, #19 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r6, r2, #1 │ │ │ │ + lsls r6, r0, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r1, [sp, #864] @ 0x360 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r2, r4, #11 │ │ │ │ + lsls r2, r2, #12 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r0, r6 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c570c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (2c575c ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 2c5748 │ │ │ │ ldr.w ip, [pc, #52] @ 2c5760 │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #48] @ (2c5764 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - vmov.i32 q8, #205 @ 0x000000cd │ │ │ │ - ldr r1, [sp, #496] @ 0x1f0 │ │ │ │ + vshr.u32 q8, , #12 │ │ │ │ + ldr r1, [sp, #688] @ 0x2b0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - vmov.i32 q0, #173 @ 0x000000ad │ │ │ │ + vshr.u32 q0, , #14 │ │ │ │ │ │ │ │ 002c5768 : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ @@ -85266,65 +85267,65 @@ │ │ │ │ cbz r0, 2c57a0 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #36] @ (2c57ac ) │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - vqadd.u16 q8, q7, │ │ │ │ + vshr.u8 q0, , #2 │ │ │ │ │ │ │ │ 002c57b0 : │ │ │ │ cbz r0, 2c57dc │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #64] @ (2c5804 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 2c57e6 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #32] @ (2c5808 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - vqadd.u32 q0, q0, │ │ │ │ - lsls r6, r0, #8 │ │ │ │ + vqadd.u16 q8, q0, │ │ │ │ + lsls r6, r6, #8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002c580c : │ │ │ │ cbz r0, 2c5822 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -85343,54 +85344,54 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c584c ) │ │ │ │ ldr r0, [pc, #20] @ (2c5850 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1808 @ 0x710 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - ldr r0, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r0, [sp, #664] @ 0x298 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - mrc2 0, 6, r0, cr8, cr13, {2} │ │ │ │ - mcr2 0, 7, r0, cr2, cr13, {2} │ │ │ │ + vqadd.u8 q0, q4, │ │ │ │ + vqadd.u16 q0, q1, │ │ │ │ │ │ │ │ 002c5854 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #312] @ (2c59a0 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c5914 │ │ │ │ ldr r4, [pc, #300] @ (2c59a4 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #300] @ (2c59a8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ adds r1, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c596c │ │ │ │ ldr r2, [pc, #276] @ (2c59ac ) │ │ │ │ addw r4, r4, #1764 @ 0x6e4 │ │ │ │ ldr r1, [pc, #272] @ (2c59b0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #264] @ (2c59b4 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2c594a │ │ │ │ ldr r7, [pc, #256] @ (2c59b8 ) │ │ │ │ @@ -85398,25 +85399,25 @@ │ │ │ │ adds r7, #16 │ │ │ │ b.n 2c58c6 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2c594a │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ ldr r2, [pc, #236] @ (2c59bc ) │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 2c58be │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r2, [r6, #144] @ 0x90 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 2c58be │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -85429,36 +85430,36 @@ │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 288a70 │ │ │ │ ldr r4, [pc, #172] @ (2c59c4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 2c595c │ │ │ │ ldr r0, [pc, #164] @ (2c59c8 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #164] @ (2c59cc ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ bl 2ce040 │ │ │ │ cbz r0, 2c595c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 28b1e0 │ │ │ │ ldr.w r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c5940 │ │ │ │ ldr.w r0, [r6, #144] @ 0x90 │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ b.n 2c5940 │ │ │ │ ldr r0, [pc, #112] @ (2c59d0 ) │ │ │ │ ldr r1, [r6, #20] │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 288a70 │ │ │ │ @@ -85474,40 +85475,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b.n 2c5906 │ │ │ │ - mrc2 0, 3, r0, cr10, cr13, {2} │ │ │ │ - ldr r0, [sp, #200] @ 0xc8 │ │ │ │ + mcr2 0, 5, r0, cr10, cr13, {2} │ │ │ │ + ldr r0, [sp, #392] @ 0x188 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - mrc2 0, 1, r0, cr10, cr13, {2} │ │ │ │ - orn r0, r2, sp, lsr #1 │ │ │ │ - adds r7, #224 @ 0xe0 │ │ │ │ + mcr2 0, 3, r0, cr10, cr13, {2} │ │ │ │ + eors.w r0, r2, sp, lsr #1 │ │ │ │ + subs r0, #16 │ │ │ │ lsls r0, r4, #1 │ │ │ │ add r7, pc, #520 @ (adr r7, 2c5bc0 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ - str r7, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r0, [sp, #160] @ 0xa0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stc2l 0, cr0, [r8, #372]! @ 0x174 │ │ │ │ - lsls r0, r0, #4 │ │ │ │ + mrc2 0, 0, r0, cr8, cr13, {2} │ │ │ │ + lsls r0, r6, #4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - movs r0, r3 │ │ │ │ + lsls r0, r1, #1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r7, [sp, #536] @ 0x218 │ │ │ │ + str r7, [sp, #728] @ 0x2d8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stc2 0, cr0, [ip, #372] @ 0x174 │ │ │ │ - lsls r0, r6, #2 │ │ │ │ + ldc2 0, cr0, [ip, #372]! @ 0x174 │ │ │ │ + lsls r0, r4, #3 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - udf #34 @ 0x22 │ │ │ │ + udf #82 @ 0x52 │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 002c59d8 : │ │ │ │ cbz r0, 2c59de │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bx lr │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -85520,44 +85521,44 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #76] @ (2c5a44 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2c5a22 │ │ │ │ ldr.w ip, [pc, #64] @ 2c5a48 │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #60] @ (2c5a4c ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r0, [r0, #148] @ 0x94 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - stc2l 0, cr0, [sl], #372 @ 0x174 │ │ │ │ - str r6, [sp, #640] @ 0x280 │ │ │ │ + ldc2 0, cr0, [sl, #-372] @ 0xfffffe8c │ │ │ │ + str r6, [sp, #832] @ 0x340 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stc2 0, cr0, [r8], #372 @ 0x174 │ │ │ │ + ldc2l 0, cr0, [r8], {93} @ 0x5d │ │ │ │ │ │ │ │ 002c5a50 : │ │ │ │ cbz r0, 2c5a6e │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2c5a7a │ │ │ │ cmp r3, #3 │ │ │ │ @@ -85738,28 +85739,28 @@ │ │ │ │ add r6, pc │ │ │ │ b.n 2c5c06 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2c5cd6 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c5bfe │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 2c5bfe │ │ │ │ ldr r3, [pc, #292] @ (2c5d40 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #292] @ (2c5d44 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 73355c │ │ │ │ + bl 73358c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c5bfe │ │ │ │ ldr r3, [pc, #280] @ (2c5d48 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c5cf2 │ │ │ │ @@ -85777,27 +85778,27 @@ │ │ │ │ ldr r1, [pc, #256] @ (2c5d54 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ str.w r9, [r0, #148] @ 0x94 │ │ │ │ strd sl, fp, [r4, #120] @ 0x78 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2c5c84 │ │ │ │ ldr r3, [pc, #204] @ (2c5d40 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [pc, #224] @ (2c5d58 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 732f24 │ │ │ │ + bl 732f54 │ │ │ │ ldr r2, [pc, #212] @ (2c5d5c ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r2, r2, #1864 @ 0x748 │ │ │ │ bl 2c45b0 │ │ │ │ mov r1, r0 │ │ │ │ @@ -85810,15 +85811,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r1, r2 │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r5, r0 │ │ │ │ - bl 88a338 │ │ │ │ + bl 88a368 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -85828,15 +85829,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2c5d12 │ │ │ │ ldr r0, [pc, #132] @ (2c5d64 ) │ │ │ │ mov.w r6, #480 @ 0x1e0 │ │ │ │ mov.w r5, #640 @ 0x280 │ │ │ │ add r0, pc │ │ │ │ - bl 7312f8 │ │ │ │ + bl 731328 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2c5c4c │ │ │ │ ldr r3, [pc, #116] @ (2c5d68 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c5c38 │ │ │ │ @@ -85844,62 +85845,62 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2c5c38 │ │ │ │ ldr r0, [pc, #104] @ (2c5d70 ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2c5c38 │ │ │ │ ldr r3, [pc, #96] @ (2c5d74 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c5cde │ │ │ │ ldr r3, [pc, #76] @ (2c5d6c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c5cde │ │ │ │ ldr r0, [pc, #80] @ (2c5d78 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2c5cde │ │ │ │ add r4, pc, #320 @ (adr r4, 2c5e74 ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ cmp r7, #192 @ 0xc0 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - str r4, [sp, #752] @ 0x2f0 │ │ │ │ + str r4, [sp, #944] @ 0x3b0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xfaea005d │ │ │ │ + @ instruction: 0xfb1a005d │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #102 @ 0x66 │ │ │ │ + adds r4, #150 @ 0x96 │ │ │ │ lsls r0, r4, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #368] @ 0x170 │ │ │ │ + str r4, [sp, #560] @ 0x230 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xfa64005d │ │ │ │ - @ instruction: 0xfa88005d │ │ │ │ - adds r4, #10 │ │ │ │ + @ instruction: 0xfa94005d │ │ │ │ + @ instruction: 0xfab8005d │ │ │ │ + adds r4, #58 @ 0x3a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [sp, #152] @ 0x98 │ │ │ │ + str r4, [sp, #344] @ 0x158 │ │ │ │ lsls r6, r5, #1 │ │ │ │ udf #85 @ 0x55 │ │ │ │ - @ instruction: 0xfffff9fc │ │ │ │ + vtbl.8 d31, {d15-d17}, d28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strh r4, [r4, r0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [lr, #-372] @ 0xfffffe8c │ │ │ │ + ldc2 0, cr0, [lr, #-372]! @ 0xfffffe8c │ │ │ │ ldr r4, [pc, #928] @ (2c6118 ) │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r8, #-372] @ 0xfffffe8c │ │ │ │ + ldc2 0, cr0, [r8, #-372]! @ 0xfffffe8c │ │ │ │ │ │ │ │ 002c5d7c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov.w r1, #640 @ 0x280 │ │ │ │ @@ -85920,15 +85921,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2c5e20 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #108] @ (2c5e24 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 732f24 │ │ │ │ + bl 732f54 │ │ │ │ ldr r2, [r4, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #96] @ (2c5e28 ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #1836 @ 0x72c │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ @@ -85955,33 +85956,33 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c5db0 │ │ │ │ ldr r0, [pc, #40] @ (2c5e38 ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2c5db0 │ │ │ │ cmp r5, #254 @ 0xfe │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #204 @ 0xcc │ │ │ │ + adds r2, #252 @ 0xfc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r2, [sp, #936] @ 0x3a8 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r2, [sp, #832] @ 0x340 │ │ │ │ + str r3, [sp, #0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r4], #-372 @ 0xfffffe8c │ │ │ │ + stc2l 0, cr0, [r4], #-372 @ 0xfffffe8c │ │ │ │ │ │ │ │ 002c5e3c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #92] @ (2c5ea8 ) │ │ │ │ @@ -85992,15 +85993,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ add r6, pc │ │ │ │ b.n 2c5e60 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 2c5e88 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c5e5a │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, r0 │ │ │ │ ble.n 2c5e5a │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ adds r5, #1 │ │ │ │ @@ -86023,15 +86024,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ add r1, pc, #912 @ (adr r1, 2c623c ) │ │ │ │ lsls r0, r6, #3 │ │ │ │ - strb.w r0, [lr, #93] @ 0x5d │ │ │ │ + ldrh.w r0, [lr, #93] @ 0x5d │ │ │ │ │ │ │ │ 002c5eb0 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ @@ -86041,15 +86042,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ add r1, pc │ │ │ │ itee ne │ │ │ │ movne r7, #0 │ │ │ │ ldreq r3, [r0, #28] │ │ │ │ moveq r7, r3 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 2c5f2e │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 2c5f00 │ │ │ │ cbz r7, 2c5eec │ │ │ │ ldrb r3, [r7, #4] │ │ │ │ and.w r3, r3, #3 │ │ │ │ @@ -86085,19 +86086,19 @@ │ │ │ │ ldr r0, [pc, #28] @ (2c5f54 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1948 @ 0x79c │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb.w r0, [sl, sp, lsl #1] │ │ │ │ - str r1, [sp, #480] @ 0x1e0 │ │ │ │ + str.w r0, [sl, sp, lsl #1] │ │ │ │ + str r1, [sp, #672] @ 0x2a0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xf7da005d │ │ │ │ - @ instruction: 0xfb1c005d │ │ │ │ + strb.w r0, [sl, sp, lsl #1] │ │ │ │ + @ instruction: 0xfb4c005d │ │ │ │ │ │ │ │ 002c5f58 : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ite eq │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ movne r0, #0 │ │ │ │ @@ -86176,18 +86177,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1968 @ 0x7b0 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ ldrb r6, [r2, #23] │ │ │ │ lsls r7, r7, #3 │ │ │ │ - str r0, [sp, #664] @ 0x298 │ │ │ │ + str r0, [sp, #856] @ 0x358 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xf708005d │ │ │ │ - @ instruction: 0xfa66005d │ │ │ │ + @ instruction: 0xf738005d │ │ │ │ + @ instruction: 0xfa96005d │ │ │ │ │ │ │ │ 002c6028 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #164] @ (2c60e0 ) │ │ │ │ @@ -86233,54 +86234,54 @@ │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #92] @ (2c60f8 ) │ │ │ │ adds r5, #4 │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (2c60fc ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 8767d0 │ │ │ │ + bl 876800 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c60ce │ │ │ │ ldr r2, [pc, #64] @ (2c6100 ) │ │ │ │ add r2, pc │ │ │ │ add r2, r3 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c606c │ │ │ │ cmp r5, r8 │ │ │ │ beq.n 2c6070 │ │ │ │ b.n 2c605e │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 87a1d4 │ │ │ │ + bl 87a204 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2c60bc │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ lsls r0, r6, #3 │ │ │ │ cmp r3, #92 @ 0x5c │ │ │ │ lsls r0, r6, #3 │ │ │ │ - str r0, [sp, #408] @ 0x198 │ │ │ │ + str r0, [sp, #600] @ 0x258 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r3, #21] │ │ │ │ lsls r7, r7, #3 │ │ │ │ cmp r3, #48 @ 0x30 │ │ │ │ lsls r0, r6, #3 │ │ │ │ str r4, [r6, #48] @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - vld1.8 @ instruction: 0xf9e8005d │ │ │ │ + @ instruction: 0xfa18005d │ │ │ │ ldrb r2, [r0, #20] │ │ │ │ lsls r7, r7, #3 │ │ │ │ │ │ │ │ 002c6104 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -86338,54 +86339,54 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #176] @ (2c6238 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ (2c623c ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 8767d0 │ │ │ │ + bl 876800 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c61e2 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #152] @ (2c6240 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c6140 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ ldr r1, [pc, #124] @ (2c6244 ) │ │ │ │ add r1, pc │ │ │ │ blx 28a844 │ │ │ │ cbnz r0, 2c61ee │ │ │ │ ldr r2, [pc, #120] @ (2c6248 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #120] @ (2c624c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87a1d4 │ │ │ │ + bl 87a204 │ │ │ │ b.n 2c61a4 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ ldr r1, [pc, #88] @ (2c6250 ) │ │ │ │ add r1, pc │ │ │ │ blx 28a844 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c61ce │ │ │ │ ldr r2, [pc, #80] @ (2c6254 ) │ │ │ │ add r2, pc │ │ │ │ @@ -86409,27 +86410,27 @@ │ │ │ │ lsls r7, r7, #3 │ │ │ │ cmp r2, #92 @ 0x5c │ │ │ │ lsls r0, r6, #3 │ │ │ │ cmp r2, #62 @ 0x3e │ │ │ │ lsls r0, r6, #3 │ │ │ │ str r4, [r6, #48] @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [lr, #93] @ 0x5d │ │ │ │ + vld4.16 {d0-d3}, [lr :64]! │ │ │ │ ldrb r0, [r3, #16] │ │ │ │ lsls r7, r7, #3 │ │ │ │ - adds r2, r7, #2 │ │ │ │ + adds r2, r5, #3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str.w r0, [ip, #93] @ 0x5d │ │ │ │ - vld4.16 {d0-d3}, [r2 :64]! │ │ │ │ - ldr??.w r0, [r0, #93] @ 0x5d │ │ │ │ - ldrh.w r0, [r4, #93] @ 0x5d │ │ │ │ - ldrh r6, [r3, #52] @ 0x34 │ │ │ │ + ldr??.w r0, [ip, #93] @ 0x5d │ │ │ │ + ldr??.w r0, [r2, sp, lsl #1] │ │ │ │ + vld4.16 {d0-d3}, [r0 :64]! │ │ │ │ + str??.w r0, [r4, #93] @ 0x5d │ │ │ │ + ldrh r6, [r1, #54] @ 0x36 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add.w r0, r0, #14483456 @ 0xdd0000 │ │ │ │ - strh.w r0, [lr, #93] @ 0x5d │ │ │ │ + @ instruction: 0xf530005d │ │ │ │ + ldr.w r0, [lr, #93] @ 0x5d │ │ │ │ │ │ │ │ 002c6264 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -86468,22 +86469,22 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #2024 @ 0x7e8 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r0, #13] │ │ │ │ lsls r7, r7, #3 │ │ │ │ - ldrh r0, [r1, #48] @ 0x30 │ │ │ │ + ldrh r0, [r7, #48] @ 0x30 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - orn r0, sl, #14483456 @ 0xdd0000 │ │ │ │ - ldrb.w r0, [r8, sp, lsl #1] │ │ │ │ - ldrh r0, [r6, #46] @ 0x2e │ │ │ │ + eors.w r0, sl, #14483456 @ 0xdd0000 │ │ │ │ + str.w r0, [r8, sp, lsl #1] │ │ │ │ + ldrh r0, [r4, #48] @ 0x30 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - orrs.w r0, r2, #14483456 @ 0xdd0000 │ │ │ │ - ldr??.w r0, [r8, sp, lsl #1] │ │ │ │ + eor.w r0, r2, #14483456 @ 0xdd0000 │ │ │ │ + strh.w r0, [r8, #93] @ 0x5d │ │ │ │ │ │ │ │ 002c62ec : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ @@ -86522,20 +86523,20 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #2044 @ 0x7fc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ ldrb r6, [r7, #10] │ │ │ │ lsls r7, r7, #3 │ │ │ │ - ldrh.w r0, [lr, sp, lsl #1] │ │ │ │ - strh.w r0, [lr, sp, lsl #1] │ │ │ │ - ldrh r2, [r5, #42] @ 0x2a │ │ │ │ + str??.w r0, [lr, sp, lsl #1] │ │ │ │ + ldr.w r0, [lr, sp, lsl #1] │ │ │ │ + ldrh r2, [r3, #44] @ 0x2c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ubfx r0, ip, #1, #30 │ │ │ │ - @ instruction: 0xf77a005d │ │ │ │ + @ instruction: 0xf3fc005d │ │ │ │ + @ instruction: 0xf7aa005d │ │ │ │ │ │ │ │ 002c636c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #160] @ (2c6420 ) │ │ │ │ @@ -86561,30 +86562,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 289280 │ │ │ │ ldr r3, [pc, #140] @ (2c643c ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ b.n 2c63c6 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ adds r4, #1 │ │ │ │ blx 289280 │ │ │ │ cmp r4, #8 │ │ │ │ beq.n 2c63f2 │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c63b4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8767d0 │ │ │ │ + bl 876800 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c6414 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c63b4 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -86600,34 +86601,34 @@ │ │ │ │ bne.n 2c641c │ │ │ │ ldr r0, [pc, #60] @ (2c6444 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 28927c │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 87a1d4 │ │ │ │ + bl 87a204 │ │ │ │ b.n 2c63e6 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ cmp r0, #32 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7de005d │ │ │ │ + strb.w r0, [lr, sp, lsl #1] │ │ │ │ cmp r0, #20 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldrb r4, [r5, #8] │ │ │ │ lsls r7, r7, #3 │ │ │ │ - @ instruction: 0xf6f4005d │ │ │ │ - lsls r0, r3, #29 │ │ │ │ + @ instruction: 0xf724005d │ │ │ │ + lsls r0, r1, #30 │ │ │ │ lsls r7, r3, #1 │ │ │ │ str r4, [r6, #48] @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #174 @ 0xae │ │ │ │ lsls r0, r6, #3 │ │ │ │ - @ instruction: 0xf784005d │ │ │ │ + @ instruction: 0xf7b4005d │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3448] @ 0xd78 │ │ │ │ ldr r4, [pc, #532] @ (2c6670 ) │ │ │ │ sub.w sp, sp, #612 @ 0x264 │ │ │ │ ldr r6, [pc, #532] @ (2c6674 ) │ │ │ │ @@ -86845,34 +86846,34 @@ │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ movs r7, #64 @ 0x40 │ │ │ │ lsls r0, r6, #3 │ │ │ │ movs r7, #60 @ 0x3c │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7b2005d │ │ │ │ - @ instruction: 0xf7d2005d │ │ │ │ - @ instruction: 0xf7d4005d │ │ │ │ - add r3, pc, #568 @ (adr r3, 2c68c4 ) │ │ │ │ + @ instruction: 0xf7e2005d │ │ │ │ + strb.w r0, [r2, sp, lsl #1] │ │ │ │ + strb.w r0, [r4, sp, lsl #1] │ │ │ │ + add r3, pc, #760 @ (adr r3, 2c6984 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xf7a2005d │ │ │ │ + @ instruction: 0xf7d2005d │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #80 @ 0x50 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - movt r0, #26717 @ 0x685d │ │ │ │ - add r3, pc, #24 @ (adr r3, 2c66b8 ) │ │ │ │ + @ instruction: 0xf6f6005d │ │ │ │ + add r3, pc, #216 @ (adr r3, 2c6778 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r2, pc, #984 @ (adr r2, 2c6a7c ) │ │ │ │ + add r3, pc, #152 @ (adr r3, 2c673c ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xf6d0005d │ │ │ │ - add r2, pc, #400 @ (adr r2, 2c683c ) │ │ │ │ + @ instruction: 0xf700005d │ │ │ │ + add r2, pc, #592 @ (adr r2, 2c68fc ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xf69a005d │ │ │ │ - subw r0, r2, #2141 @ 0x85d │ │ │ │ + movt r0, #43101 @ 0xa85d │ │ │ │ + @ instruction: 0xf6d2005d │ │ │ │ │ │ │ │ 002c66b4 : │ │ │ │ ldrh r2, [r0, #2] │ │ │ │ ldr r3, [pc, #192] @ (2c6778 ) │ │ │ │ add r3, pc │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2c6768 │ │ │ │ @@ -86947,16 +86948,16 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r4, #236 @ 0xec │ │ │ │ lsls r0, r6, #3 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf634005d │ │ │ │ - @ instruction: 0xf63e005d │ │ │ │ + @ instruction: 0xf664005d │ │ │ │ + @ instruction: 0xf66e005d │ │ │ │ │ │ │ │ 002c6788 : │ │ │ │ ldr r0, [pc, #4] @ (2c6790 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2c6448 │ │ │ │ nop │ │ │ │ ldr r0, [sp, #696] @ 0x2b8 │ │ │ │ @@ -87322,18 +87323,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c6b10 ) │ │ │ │ ldr r0, [pc, #20] @ (2c6b14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r6, [sp, #128] @ 0x80 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add.w r0, lr, #14483456 @ 0xdd0000 │ │ │ │ - adds.w r0, r8, #14483456 @ 0xdd0000 │ │ │ │ + @ instruction: 0xf53e005d │ │ │ │ + adc.w r0, r8, #14483456 @ 0xdd0000 │ │ │ │ │ │ │ │ 002c6b18 : │ │ │ │ cbz r0, 2c6b1e │ │ │ │ b.w 288d34 │ │ │ │ movs r0, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ @@ -87359,18 +87360,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c6b68 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #632] @ 0x278 │ │ │ │ + ldr r5, [sp, #824] @ 0x338 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xf4bc005d │ │ │ │ - @ instruction: 0xf4f8005d │ │ │ │ + @ instruction: 0xf4ec005d │ │ │ │ + @ instruction: 0xf528005d │ │ │ │ │ │ │ │ 002c6b6c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ cbz r0, 2c6bb6 │ │ │ │ @@ -87413,22 +87414,22 @@ │ │ │ │ ldr r0, [pc, #32] @ (2c6bf4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #200] @ 0xc8 │ │ │ │ + ldr r5, [sp, #392] @ 0x188 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - orrs.w r0, r0, #14483456 @ 0xdd0000 │ │ │ │ - eor.w r0, ip, #14483456 @ 0xdd0000 │ │ │ │ - ldr r5, [sp, #120] @ 0x78 │ │ │ │ + eor.w r0, r0, #14483456 @ 0xdd0000 │ │ │ │ + @ instruction: 0xf4bc005d │ │ │ │ + ldr r5, [sp, #312] @ 0x138 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - bics.w r0, ip, #14483456 @ 0xdd0000 │ │ │ │ - eor.w r0, r8, #14483456 @ 0xdd0000 │ │ │ │ + orn r0, ip, #14483456 @ 0xdd0000 │ │ │ │ + @ instruction: 0xf4b8005d │ │ │ │ │ │ │ │ 002c6bf8 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ cbz r0, 2c6c3a │ │ │ │ @@ -87459,18 +87460,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c6c58 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r4, [sp, #888] @ 0x378 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ubfx r0, ip, #1, #30 │ │ │ │ - and.w r0, r8, #14483456 @ 0xdd0000 │ │ │ │ + @ instruction: 0xf3fc005d │ │ │ │ + bics.w r0, r8, #14483456 @ 0xdd0000 │ │ │ │ │ │ │ │ 002c6c5c : │ │ │ │ cbz r0, 2c6c6c │ │ │ │ ldr r0, [r0, #16] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -87486,18 +87487,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c6c98 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r4, [sp, #632] @ 0x278 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - usat r0, #29, ip, lsl #1 │ │ │ │ - ubfx r0, r8, #1, #30 │ │ │ │ + @ instruction: 0xf3bc005d │ │ │ │ + @ instruction: 0xf3f8005d │ │ │ │ │ │ │ │ 002c6c9c : │ │ │ │ cbz r0, 2c6cac │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -87513,18 +87514,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c6cd8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #184] @ 0xb8 │ │ │ │ + ldr r4, [sp, #376] @ 0x178 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - sbfx r0, ip, #1, #30 │ │ │ │ - usat r0, #29, r8, lsl #1 │ │ │ │ + @ instruction: 0xf37c005d │ │ │ │ + @ instruction: 0xf3b8005d │ │ │ │ │ │ │ │ 002c6cdc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r0, 2c6d00 │ │ │ │ @@ -87542,18 +87543,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c6d18 ) │ │ │ │ ldr r0, [pc, #20] @ (2c6d1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - ldr r3, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r4, [sp, #96] @ 0x60 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ssat r0, #30, r6, lsl #1 │ │ │ │ - sbfx r0, r2, #1, #30 │ │ │ │ + @ instruction: 0xf336005d │ │ │ │ + @ instruction: 0xf372005d │ │ │ │ │ │ │ │ 002c6d20 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r0, 2c6d44 │ │ │ │ @@ -87571,18 +87572,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2c6d5c ) │ │ │ │ ldr r0, [pc, #20] @ (2c6d60 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - ldr r3, [sp, #656] @ 0x290 │ │ │ │ + ldr r3, [sp, #848] @ 0x350 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movt r0, #8285 @ 0x205d │ │ │ │ - @ instruction: 0xf2fe005d │ │ │ │ + @ instruction: 0xf2f2005d │ │ │ │ + ssat r0, #30, lr, asr #1 │ │ │ │ │ │ │ │ 002c6d64 : │ │ │ │ cbz r0, 2c6d74 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -87598,18 +87599,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c6da0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #408] @ 0x198 │ │ │ │ + ldr r3, [sp, #600] @ 0x258 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xf284005d │ │ │ │ - movt r0, #93 @ 0x5d │ │ │ │ + @ instruction: 0xf2b4005d │ │ │ │ + @ instruction: 0xf2f0005d │ │ │ │ │ │ │ │ 002c6da4 : │ │ │ │ cbz r0, 2c6db4 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -87625,18 +87626,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c6de0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #152] @ 0x98 │ │ │ │ + ldr r3, [sp, #344] @ 0x158 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movw r0, #16477 @ 0x405d │ │ │ │ - @ instruction: 0xf280005d │ │ │ │ + @ instruction: 0xf274005d │ │ │ │ + @ instruction: 0xf2b0005d │ │ │ │ │ │ │ │ 002c6de4 : │ │ │ │ cbz r0, 2c6df4 │ │ │ │ ldrd r0, r1, [r0, #64] @ 0x40 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -87651,18 +87652,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c6e20 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #920] @ 0x398 │ │ │ │ + ldr r3, [sp, #88] @ 0x58 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - addw r0, r4, #93 @ 0x5d │ │ │ │ - movw r0, #93 @ 0x5d │ │ │ │ + @ instruction: 0xf234005d │ │ │ │ + @ instruction: 0xf270005d │ │ │ │ │ │ │ │ 002c6e24 : │ │ │ │ cbz r0, 2c6e34 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -87678,18 +87679,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2c6e60 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #664] @ 0x298 │ │ │ │ + ldr r2, [sp, #856] @ 0x358 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - rsb r0, r4, #93 @ 0x5d │ │ │ │ - addw r0, r0, #93 @ 0x5d │ │ │ │ + @ instruction: 0xf1f4005d │ │ │ │ + @ instruction: 0xf230005d │ │ │ │ │ │ │ │ 002c6e64 : │ │ │ │ cbz r0, 2c6e74 │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -87704,18 +87705,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c6e9c ) │ │ │ │ ldr r0, [pc, #20] @ (2c6ea0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - ldr r2, [sp, #408] @ 0x198 │ │ │ │ + ldr r2, [sp, #600] @ 0x258 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xf184005d │ │ │ │ - subs.w r0, lr, #93 @ 0x5d │ │ │ │ + subs.w r0, r4, #93 @ 0x5d │ │ │ │ + @ instruction: 0xf1ee005d │ │ │ │ │ │ │ │ 002c6ea4 : │ │ │ │ cbz r0, 2c6eb4 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -87730,18 +87731,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c6edc ) │ │ │ │ ldr r0, [pc, #20] @ (2c6ee0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - ldr r2, [sp, #152] @ 0x98 │ │ │ │ + ldr r2, [sp, #344] @ 0x158 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adc.w r0, r4, #93 @ 0x5d │ │ │ │ - sbcs.w r0, lr, #93 @ 0x5d │ │ │ │ + sbcs.w r0, r4, #93 @ 0x5d │ │ │ │ + sub.w r0, lr, #93 @ 0x5d │ │ │ │ │ │ │ │ 002c6ee4 : │ │ │ │ cbz r0, 2c6ef4 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -87756,18 +87757,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c6f1c ) │ │ │ │ ldr r0, [pc, #20] @ (2c6f20 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - ldr r1, [sp, #920] @ 0x398 │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add.w r0, r4, #93 @ 0x5d │ │ │ │ - @ instruction: 0xf13e005d │ │ │ │ + @ instruction: 0xf134005d │ │ │ │ + sbc.w r0, lr, #93 @ 0x5d │ │ │ │ │ │ │ │ 002c6f24 : │ │ │ │ cbz r0, 2c6f34 │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -87782,18 +87783,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c6f5c ) │ │ │ │ ldr r0, [pc, #20] @ (2c6f60 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - ldr r1, [sp, #664] @ 0x298 │ │ │ │ + ldr r1, [sp, #856] @ 0x358 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xf0c4005d │ │ │ │ - @ instruction: 0xf0fe005d │ │ │ │ + @ instruction: 0xf0f4005d │ │ │ │ + @ instruction: 0xf12e005d │ │ │ │ │ │ │ │ 002c6f64 : │ │ │ │ cbz r0, 2c6f76 │ │ │ │ ldrb.w r0, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -87809,18 +87810,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c6fa4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #400] @ 0x190 │ │ │ │ + ldr r1, [sp, #592] @ 0x250 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - eor.w r0, r2, #93 @ 0x5d │ │ │ │ - @ instruction: 0xf0bc005d │ │ │ │ + @ instruction: 0xf0b2005d │ │ │ │ + @ instruction: 0xf0ec005d │ │ │ │ │ │ │ │ 002c6fa8 : │ │ │ │ cbz r0, 2c6fb8 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -87835,18 +87836,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c6fe0 ) │ │ │ │ ldr r0, [pc, #20] @ (2c6fe4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - ldr r1, [sp, #136] @ 0x88 │ │ │ │ + ldr r1, [sp, #328] @ 0x148 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - orr.w r0, r0, #93 @ 0x5d │ │ │ │ - orns r0, sl, #93 @ 0x5d │ │ │ │ + orns r0, r0, #93 @ 0x5d │ │ │ │ + @ instruction: 0xf0aa005d │ │ │ │ │ │ │ │ 002c6fe8 : │ │ │ │ cbz r0, 2c6ff8 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -87861,18 +87862,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c7020 ) │ │ │ │ ldr r0, [pc, #20] @ (2c7024 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - ldr r0, [sp, #904] @ 0x388 │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - and.w r0, r0, #93 @ 0x5d │ │ │ │ - bics.w r0, sl, #93 @ 0x5d │ │ │ │ + bics.w r0, r0, #93 @ 0x5d │ │ │ │ + orn r0, sl, #93 @ 0x5d │ │ │ │ │ │ │ │ 002c7028 : │ │ │ │ cbz r0, 2c703a │ │ │ │ ldrb.w r0, [r0, #104] @ 0x68 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -87888,18 +87889,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c7068 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #640] @ 0x280 │ │ │ │ + ldr r0, [sp, #832] @ 0x340 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - vshr.s32 q0, , #2 │ │ │ │ - vshr.s32 q8, , #8 │ │ │ │ + vshr.s32 q8, , #18 │ │ │ │ + bic.w r0, r8, #93 @ 0x5d │ │ │ │ │ │ │ │ 002c706c : │ │ │ │ cbz r0, 2c707e │ │ │ │ ldrb.w r0, [r0, #105] @ 0x69 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -87915,18 +87916,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c70ac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #488 @ 0x1e8 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #368] @ 0x170 │ │ │ │ + ldr r0, [sp, #560] @ 0x230 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - vqadd.s64 q8, q5, │ │ │ │ - vshr.s32 q0, , #12 │ │ │ │ + vshr.s32 q0, , #22 │ │ │ │ + vshr.s32 q8, , #28 │ │ │ │ │ │ │ │ 002c70b0 : │ │ │ │ cbz r0, 2c70c2 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -87943,18 +87944,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c70f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #520 @ 0x208 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #96] @ 0x60 │ │ │ │ + ldr r0, [sp, #288] @ 0x120 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - vqadd.s64 q0, q3, │ │ │ │ - vqadd.s64 q8, q0, │ │ │ │ + vqadd.s32 q8, q3, │ │ │ │ + vshr.s32 q0, , #32 │ │ │ │ │ │ │ │ 002c70f4 : │ │ │ │ cbz r0, 2c7106 │ │ │ │ str r1, [r0, #100] @ 0x64 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -87971,18 +87972,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c7134 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #544 @ 0x220 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r7, [sp, #848] @ 0x350 │ │ │ │ + ldr r0, [sp, #16] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - mrc 0, 7, r0, cr2, cr13, {2} │ │ │ │ - vqadd.s32 q0, q6, │ │ │ │ + vqadd.s32 q0, q1, │ │ │ │ + vqadd.s16 q8, q6, │ │ │ │ │ │ │ │ 002c7138 : │ │ │ │ cbz r0, 2c714a │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -87999,18 +88000,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c7178 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #572 @ 0x23c │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r7, [sp, #576] @ 0x240 │ │ │ │ + str r7, [sp, #768] @ 0x300 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - mcr 0, 5, r0, cr14, cr13, {2} │ │ │ │ - mcr 0, 7, r0, cr8, cr13, {2} │ │ │ │ + mrc 0, 6, r0, cr14, cr13, {2} │ │ │ │ + vqadd.s16 q0, q4, │ │ │ │ │ │ │ │ 002c717c : │ │ │ │ cbz r0, 2c7190 │ │ │ │ strb.w r1, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -88027,33 +88028,33 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c71c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #596 @ 0x254 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r7, [sp, #288] @ 0x120 │ │ │ │ + str r7, [sp, #480] @ 0x1e0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - mcr 0, 3, r0, cr6, cr13, {2} │ │ │ │ - mcr 0, 5, r0, cr0, cr13, {2} │ │ │ │ + mrc 0, 4, r0, cr6, cr13, {2} │ │ │ │ + mrc 0, 6, r0, cr0, cr13, {2} │ │ │ │ │ │ │ │ 002c71c4 : │ │ │ │ cmp.w r0, #524 @ 0x20c │ │ │ │ bhi.n 2c71d8 │ │ │ │ ldr r3, [pc, #20] @ (2c71e0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #1 │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #608] @ 0x260 │ │ │ │ + ldr r1, [sp, #800] @ 0x320 │ │ │ │ lsls r6, r5, #1 │ │ │ │ │ │ │ │ 002c71e4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88080,15 +88081,15 @@ │ │ │ │ add.w r3, r2, r3, lsl #1 │ │ │ │ ldrh.w r0, [r3, #1084] @ 0x43c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 28b7f8 │ │ │ │ - ldr r1, [sp, #288] @ 0x120 │ │ │ │ + ldr r1, [sp, #480] @ 0x1e0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ │ │ │ │ 002c7238 : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi.n 2c724c │ │ │ │ ldr r3, [pc, #20] @ (2c7254 ) │ │ │ │ add r3, pc │ │ │ │ @@ -88096,15 +88097,15 @@ │ │ │ │ ldrh.w r0, [r3, #1408] @ 0x580 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #152] @ 0x98 │ │ │ │ + ldr r1, [sp, #344] @ 0x158 │ │ │ │ lsls r6, r5, #1 │ │ │ │ │ │ │ │ 002c7258 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88134,20 +88135,20 @@ │ │ │ │ ldr r0, [pc, #28] @ (2c72b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1916 @ 0x77c │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #920] @ 0x398 │ │ │ │ + ldr r1, [sp, #88] @ 0x58 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r0, [sp, #800] @ 0x320 │ │ │ │ + ldr r0, [sp, #992] @ 0x3e0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldcl 0, cr0, [lr, #372] @ 0x174 │ │ │ │ - stcl 0, cr0, [ip, #372]! @ 0x174 │ │ │ │ + mcr 0, 0, r0, cr14, cr13, {2} │ │ │ │ + mrc 0, 0, r0, cr12, cr13, {2} │ │ │ │ │ │ │ │ 002c72bc : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ @@ -88205,15 +88206,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 28b7f8 │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #544] @ 0x220 │ │ │ │ + ldr r0, [sp, #736] @ 0x2e0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2c7402 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2c73da │ │ │ │ cmp r3, #1 │ │ │ │ @@ -88329,17 +88330,17 @@ │ │ │ │ blx r4 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c73ca │ │ │ │ ldr r3, [r5, #0] │ │ │ │ b.n 2c73aa │ │ │ │ nop │ │ │ │ - strb r2, [r4, #23] │ │ │ │ + strb r2, [r2, #24] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r0, [r2, #21] │ │ │ │ + strb r0, [r0, #22] │ │ │ │ lsls r2, r6, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [r0, #40] @ 0x28 │ │ │ │ @@ -88421,24 +88422,24 @@ │ │ │ │ ldr r5, [r3, r2] │ │ │ │ b.n 2c7554 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 2c7578 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 288dec │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c754e │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ ldrb r3, [r0, r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c754e │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -88646,15 +88647,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ ldrh r4, [r0, #16] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [pc, #4] @ (2c777c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ str r2, [r1, #72] @ 0x48 │ │ │ │ lsls r5, r7, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #116] @ 2c7804 │ │ │ │ @@ -88720,152 +88721,152 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #160] @ (2c78d0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #148] @ (2c78d4 ) │ │ │ │ ldr r3, [pc, #148] @ (2c78d8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #148] @ (2c78dc ) │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #148] @ (2c78e0 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 733a08 │ │ │ │ + bl 733a38 │ │ │ │ ldr r3, [pc, #140] @ (2c78e4 ) │ │ │ │ ldr r2, [pc, #140] @ (2c78e8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #140] @ (2c78ec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733a08 │ │ │ │ + bl 733a38 │ │ │ │ ldr r3, [pc, #132] @ (2c78f0 ) │ │ │ │ ldr r2, [pc, #136] @ (2c78f4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #136] @ (2c78f8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733a08 │ │ │ │ + bl 733a38 │ │ │ │ ldr r3, [pc, #128] @ (2c78fc ) │ │ │ │ ldr r2, [pc, #128] @ (2c7900 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #128] @ (2c7904 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733a08 │ │ │ │ + bl 733a38 │ │ │ │ ldr r3, [pc, #120] @ (2c7908 ) │ │ │ │ ldr r2, [pc, #124] @ (2c790c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #124] @ (2c7910 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733a08 │ │ │ │ + bl 733a38 │ │ │ │ ldr r3, [pc, #116] @ (2c7914 ) │ │ │ │ ldr r2, [pc, #116] @ (2c7918 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #116] @ (2c791c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733a08 │ │ │ │ + bl 733a38 │ │ │ │ ldr r3, [pc, #108] @ (2c7920 ) │ │ │ │ ldr r2, [pc, #112] @ (2c7924 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (2c7928 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 733a08 │ │ │ │ - strb r4, [r5, #5] │ │ │ │ + b.w 733a38 │ │ │ │ + strb r4, [r3, #6] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - blt.n 2c7934 │ │ │ │ + blt.n 2c7994 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - blt.n 2c78e8 │ │ │ │ + blt.n 2c7948 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r7, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 2c780c │ │ │ │ + beq.n 2c786c │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r7, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, r0] │ │ │ │ + strh r2, [r3, r1] │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r1, r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #25 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #248 @ 0xf8 │ │ │ │ + adds r0, #40 @ 0x28 │ │ │ │ lsls r6, r5, #1 │ │ │ │ lsls r3, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe832005d │ │ │ │ + strd r0, r0, [r2], #-372 @ 0x174 │ │ │ │ lsls r5, r7, #21 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe82c005d │ │ │ │ + @ instruction: 0xe85c005d │ │ │ │ lsls r3, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #5] │ │ │ │ + ldrb r6, [r3, #6] │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsls r5, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe814005d │ │ │ │ + strex r0, r0, [r4, #372] @ 0x174 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2c796c │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (2c7970 ) │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2c7974 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2c7978 ) │ │ │ │ ldrsh.w r1, [r3, #38] @ 0x26 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 288a70 │ │ │ │ - strb r6, [r2, #1] │ │ │ │ + strb r6, [r0, #2] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c788c │ │ │ │ + b.n 2c78ec │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c78b4 │ │ │ │ + b.n 2c7914 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r4, r5, #3 │ │ │ │ + adds r4, r3, #4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2c79bc │ │ │ │ sub sp, #12 │ │ │ │ @@ -88873,29 +88874,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2c79c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2c79c8 ) │ │ │ │ ldrsh.w r1, [r3, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 288a70 │ │ │ │ - strb r6, [r0, #0] │ │ │ │ + strb r6, [r6, #0] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c783c │ │ │ │ + b.n 2c789c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c7864 │ │ │ │ + b.n 2c78c4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r4, r3, #2 │ │ │ │ + adds r4, r1, #3 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2c7a0c │ │ │ │ sub sp, #12 │ │ │ │ @@ -88903,29 +88904,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2c7a14 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2c7a18 ) │ │ │ │ ldrsh.w r1, [r3, #34] @ 0x22 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 288a70 │ │ │ │ - ldr r6, [r6, #120] @ 0x78 │ │ │ │ + ldr r6, [r4, #124] @ 0x7c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c77ec │ │ │ │ + b.n 2c784c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c7814 │ │ │ │ + b.n 2c7874 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r4, r1, #1 │ │ │ │ + adds r4, r7, #1 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2c7a5c │ │ │ │ sub sp, #12 │ │ │ │ @@ -88933,29 +88934,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2c7a64 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2c7a68 ) │ │ │ │ ldrsh.w r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 288a70 │ │ │ │ - ldr r6, [r4, #116] @ 0x74 │ │ │ │ + ldr r6, [r2, #120] @ 0x78 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c779c │ │ │ │ + b.n 2c77fc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c77c4 │ │ │ │ + b.n 2c7824 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, r7, r7 │ │ │ │ + adds r4, r5, #0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #248] @ (2c7b78 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -88972,45 +88973,45 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #28 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c7b54 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r8, [pc, #212] @ 2c7b8c │ │ │ │ ldr r7, [pc, #212] @ (2c7b90 ) │ │ │ │ - bl 73c26c │ │ │ │ + bl 73c29c │ │ │ │ add r8, pc │ │ │ │ movs r3, #29 │ │ │ │ add r7, pc │ │ │ │ mov r2, r8 │ │ │ │ add.w r6, r5, #64 @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #188] @ (2c7b94 ) │ │ │ │ add r1, pc │ │ │ │ - bl 740028 │ │ │ │ + bl 740058 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add r2, sp, #8 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ - bl 73c424 │ │ │ │ + bl 73c454 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ cbz r5, 2c7b20 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ ldr r2, [pc, #160] @ (2c7b98 ) │ │ │ │ ldr r3, [pc, #128] @ (2c7b7c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -89025,67 +89026,67 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r5 │ │ │ │ - bl 74098c │ │ │ │ + bl 7409bc │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #29 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #88] @ (2c7b9c ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7405f0 │ │ │ │ + bl 740620 │ │ │ │ str r0, [r4, #24] │ │ │ │ b.n 2c7af6 │ │ │ │ ldr r4, [pc, #72] @ (2c7ba0 ) │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #72] @ (2c7ba4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ mov.w r2, #496 @ 0x1f0 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2c7af6 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r0, r4, #4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c781c │ │ │ │ + b.n 2c787c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r1, #112] @ 0x70 │ │ │ │ + ldr r4, [r7, #112] @ 0x70 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c7840 │ │ │ │ + b.n 2c78a0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c7840 │ │ │ │ + b.n 2c78a0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c786c │ │ │ │ + b.n 2c78cc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c7860 │ │ │ │ + b.n 2c78c0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ asrs r2, r5, #2 │ │ │ │ lsls r0, r6, #3 │ │ │ │ lsls r1, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r2, r7} │ │ │ │ + ldmia r5, {r1, r2, r4, r5, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - b.n 2c76dc │ │ │ │ + b.n 2c773c │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 2c7c54 │ │ │ │ sub sp, #16 │ │ │ │ @@ -89102,22 +89103,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2c7c60 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2c7c64 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 8701b4 │ │ │ │ + bl 8701e4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c7c06 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc.n 2c7c26 │ │ │ │ @@ -89128,15 +89129,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2c7c70 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #598 @ 0x256 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldr r2, [pc, #76] @ (2c7c74 ) │ │ │ │ ldr r3, [pc, #48] @ (2c7c5c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -89148,29 +89149,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r3, #92] @ 0x5c │ │ │ │ + ldr r4, [r1, #96] @ 0x60 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsrs r0, r3, #31 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c7680 │ │ │ │ + b.n 2c76e0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c7658 │ │ │ │ + b.n 2c76b8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r1, #88] @ 0x58 │ │ │ │ + ldr r2, [r7, #88] @ 0x58 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c76e0 │ │ │ │ + b.n 2c7740 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c75ec │ │ │ │ + b.n 2c764c │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r2, r7, #29 │ │ │ │ lsls r0, r6, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -89189,22 +89190,22 @@ │ │ │ │ ldr r1, [pc, #136] @ (2c7d2c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #128] @ (2c7d30 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 8701b4 │ │ │ │ + bl 8701e4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c7cd6 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc.n 2c7cf8 │ │ │ │ @@ -89215,15 +89216,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (2c7d3c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ strd ip, lr, [sp] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldr r2, [pc, #68] @ (2c7d40 ) │ │ │ │ ldr r3, [pc, #44] @ (2c7d28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -89233,29 +89234,29 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ - ldr r4, [r1, #80] @ 0x50 │ │ │ │ + ldr r4, [r7, #80] @ 0x50 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsrs r0, r1, #28 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c75ac │ │ │ │ + b.n 2c760c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c7584 │ │ │ │ + b.n 2c75e4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [r6, #72] @ 0x48 │ │ │ │ + ldr r6, [r4, #76] @ 0x4c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c7664 │ │ │ │ + b.n 2c76c4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c8518 │ │ │ │ + b.n 2c7578 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r0, r5, #26 │ │ │ │ lsls r0, r6, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -89274,22 +89275,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2c7dfc ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2c7e00 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 8701b4 │ │ │ │ + bl 8701e4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c7da2 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc.n 2c7dc2 │ │ │ │ @@ -89300,15 +89301,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (2c7e0c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #642 @ 0x282 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldr r2, [pc, #76] @ (2c7e10 ) │ │ │ │ ldr r3, [pc, #48] @ (2c7df8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -89320,29 +89321,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r0, [r0, #68] @ 0x44 │ │ │ │ + ldr r0, [r6, #68] @ 0x44 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsrs r4, r7, #24 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c84e4 │ │ │ │ + b.n 2c8544 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c84bc │ │ │ │ + b.n 2c851c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [r5, #60] @ 0x3c │ │ │ │ + ldr r6, [r3, #64] @ 0x40 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c8604 │ │ │ │ + b.n 2c7664 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c8450 │ │ │ │ + b.n 2c84b0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r6, r3, #23 │ │ │ │ lsls r0, r6, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -89361,22 +89362,22 @@ │ │ │ │ ldr r1, [pc, #136] @ (2c7ec8 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #128] @ (2c7ecc ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 8701b4 │ │ │ │ + bl 8701e4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c7e72 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc.n 2c7e94 │ │ │ │ @@ -89387,15 +89388,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (2c7ed8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ strd ip, lr, [sp] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldr r2, [pc, #68] @ (2c7edc ) │ │ │ │ ldr r3, [pc, #44] @ (2c7ec4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -89405,29 +89406,29 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ - ldr r0, [r6, #52] @ 0x34 │ │ │ │ + ldr r0, [r4, #56] @ 0x38 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsrs r4, r5, #21 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c8410 │ │ │ │ + b.n 2c8470 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c83e8 │ │ │ │ + b.n 2c8448 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r3, #48] @ 0x30 │ │ │ │ + ldr r2, [r1, #52] @ 0x34 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c8580 │ │ │ │ + b.n 2c85e0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c837c │ │ │ │ + b.n 2c83dc │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r4, r1, #20 │ │ │ │ lsls r0, r6, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -89437,24 +89438,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (2c7f20 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b1e0 │ │ │ │ - ldr r2, [r4, #40] @ 0x28 │ │ │ │ + ldr r2, [r2, #44] @ 0x2c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c82d0 │ │ │ │ + b.n 2c8330 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c82f8 │ │ │ │ + b.n 2c8358 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2c7f5c │ │ │ │ sub sp, #12 │ │ │ │ @@ -89462,24 +89463,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (2c7f64 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b1e0 │ │ │ │ - ldr r6, [r3, #36] @ 0x24 │ │ │ │ + ldr r6, [r1, #40] @ 0x28 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c828c │ │ │ │ + b.n 2c82ec │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c82b4 │ │ │ │ + b.n 2c8314 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2c7fa0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -89487,24 +89488,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (2c7fa8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b1e0 │ │ │ │ - ldr r2, [r3, #32] │ │ │ │ + ldr r2, [r1, #36] @ 0x24 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c8248 │ │ │ │ + b.n 2c82a8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c8270 │ │ │ │ + b.n 2c82d0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2c7ffc │ │ │ │ sub sp, #12 │ │ │ │ @@ -89513,34 +89514,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2c8004 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ blx 288d38 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b1e4 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r6, [r2, #28] │ │ │ │ + ldr r6, [r0, #32] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c821c │ │ │ │ + b.n 2c827c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c8244 │ │ │ │ + b.n 2c82a4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2c8058 │ │ │ │ sub sp, #12 │ │ │ │ @@ -89549,34 +89550,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2c8060 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 288d38 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b1e4 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r2, [r7, #20] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c81c0 │ │ │ │ + b.n 2c8220 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c81e8 │ │ │ │ + b.n 2c8248 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #108] @ (2c80e0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -89584,58 +89585,58 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #108] @ (2c80e8 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cbnz r0, 2c80d4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cbz r0, 2c80bc │ │ │ │ ldr.w ip, [pc, #84] @ 2c80ec │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #84] @ (2c80f0 ) │ │ │ │ ldr r1, [pc, #84] @ (2c80f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r1, #0 │ │ │ │ - bl 740498 │ │ │ │ + bl 7404c8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 730cf4 │ │ │ │ + bl 730d24 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ blx 288d38 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ blx 288d38 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 288d34 │ │ │ │ blx 2890a4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b.n 2c8090 │ │ │ │ nop │ │ │ │ - ldr r0, [r4, #16] │ │ │ │ + ldr r0, [r2, #20] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c8198 │ │ │ │ + b.n 2c81f8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c81bc │ │ │ │ + b.n 2c821c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [r7, #12] │ │ │ │ + ldr r6, [r5, #16] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c81dc │ │ │ │ + b.n 2c823c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c820c │ │ │ │ + b.n 2c826c │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (2c8174 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -89646,15 +89647,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cbnz r2, 2c814a │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 28b1e4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #28] │ │ │ │ @@ -89669,30 +89670,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #48] @ (2c8180 ) │ │ │ │ add.w r3, r5, #184 @ 0xb8 │ │ │ │ mov.w r2, #552 @ 0x228 │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - svc 200 @ 0xc8 │ │ │ │ + svc 248 @ 0xf8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r1, #8] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - svc 206 @ 0xce │ │ │ │ + svc 254 @ 0xfe │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c82e4 │ │ │ │ + b.n 2c8344 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (2c822c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -89702,15 +89703,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ ldr r5, [pc, #148] @ (2c8238 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #140] @ (2c823c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cbz r1, 2c81c0 │ │ │ │ ldr r3, [pc, #132] @ (2c8240 ) │ │ │ │ add r3, pc │ │ │ │ @@ -89758,29 +89759,29 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 2c9f38 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 2c81c0 │ │ │ │ nop │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ + ldr r0, [r6, #0] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - svc 50 @ 0x32 │ │ │ │ + svc 98 @ 0x62 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - svc 74 @ 0x4a │ │ │ │ + svc 122 @ 0x7a │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r4, r7, #7 │ │ │ │ lsls r0, r6, #3 │ │ │ │ mov ip, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r5, r0] │ │ │ │ lsls r7, r7, #3 │ │ │ │ - b.n 2c82f4 │ │ │ │ + b.n 2c8354 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c82e0 │ │ │ │ + b.n 2c8340 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r5, [pc, #720] @ (2c8520 ) │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r2, r2] │ │ │ │ lsls r5, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -89811,19 +89812,19 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add r7, sp, #8 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 74030c │ │ │ │ + bl 74033c │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 2c82d0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp.w r3, #1024 @ 0x400 │ │ │ │ ble.n 2c8300 │ │ │ │ @@ -89846,20 +89847,20 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r3, r8 │ │ │ │ add.w r8, r5, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ - bl 74030c │ │ │ │ + bl 74033c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c82d0 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ cmp r7, #6 │ │ │ │ bhi.n 2c83ec │ │ │ │ ldr.w r2, [pc, #1192] @ 2c87d0 │ │ │ │ movs r4, #0 │ │ │ │ @@ -90003,19 +90004,19 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #864] @ (2c87e4 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7403a4 │ │ │ │ + bl 7403d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2c82d0 │ │ │ │ movs r0, #1 │ │ │ │ b.n 2c82d6 │ │ │ │ cmp r2, #0 │ │ │ │ ble.w 2c82d0 │ │ │ │ ldrb.w r3, [r5, #96] @ 0x60 │ │ │ │ @@ -90315,43 +90316,43 @@ │ │ │ │ b.n 2c8682 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r4, r6, #4 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - udf #142 @ 0x8e │ │ │ │ + udf #190 @ 0xbe │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [r0, #112] @ 0x70 │ │ │ │ + str r4, [r6, #112] @ 0x70 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - udf #142 @ 0x8e │ │ │ │ + udf #190 @ 0xbe │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r6, r0, #3 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r2, r3] │ │ │ │ lsls r5, r7, #1 │ │ │ │ - udf #70 @ 0x46 │ │ │ │ + udf #118 @ 0x76 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - udf #14 │ │ │ │ + udf #62 @ 0x3e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [r4, #80] @ 0x50 │ │ │ │ + str r2, [r2, #84] @ 0x54 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bgt.n 2c870c │ │ │ │ + bgt.n 2c876c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bgt.n 2c873c │ │ │ │ + bgt.n 2c879c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ble.n 2c8828 │ │ │ │ + ble.n 2c8888 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bgt.n 2c87e0 │ │ │ │ + ble.n 2c8840 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [r1, #60] @ 0x3c │ │ │ │ + str r2, [r7, #60] @ 0x3c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r6, [r4, #56] @ 0x38 │ │ │ │ + str r6, [r2, #60] @ 0x3c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bgt.n 2c881c │ │ │ │ + bgt.n 2c887c │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r3, [pc, #88] @ (2c8858 ) │ │ │ │ push {lr} │ │ │ │ mov lr, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2c8832 │ │ │ │ @@ -90419,15 +90420,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add.w r0, r4, #20 │ │ │ │ strd r1, r3, [r4, #20] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r0, [r2, #4] │ │ │ │ ldr r0, [pc, #36] @ (2c88c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87bd74 │ │ │ │ + bl 87bda4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -90459,15 +90460,15 @@ │ │ │ │ ldr r2, [pc, #36] @ (2c8910 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #36] @ (2c8914 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r3, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.w 87bd74 │ │ │ │ + b.w 87bda4 │ │ │ │ ldr r0, [pc, #24] @ (2c8918 ) │ │ │ │ add r0, pc │ │ │ │ str r1, [r0, #4] │ │ │ │ b.n 2c88d4 │ │ │ │ add.w r2, r3, #20 │ │ │ │ str r2, [r0, #4] │ │ │ │ b.n 2c88ea │ │ │ │ @@ -90493,15 +90494,15 @@ │ │ │ │ str r1, [r0, #20] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3, #0] │ │ │ │ ldr r0, [pc, #24] @ (2c8954 ) │ │ │ │ str.w ip, [r2, #4] │ │ │ │ add r0, pc │ │ │ │ - b.w 87bd74 │ │ │ │ + b.w 87bda4 │ │ │ │ ldr r2, [pc, #16] @ (2c8958 ) │ │ │ │ add r2, pc │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 2c8926 │ │ │ │ nop │ │ │ │ ldrb r4, [r5, #0] │ │ │ │ lsls r0, r6, #3 │ │ │ │ @@ -90523,15 +90524,15 @@ │ │ │ │ str r3, [r2, #0] │ │ │ │ strd r1, r1, [r0, #20] │ │ │ │ blx 288d38 │ │ │ │ ldr r0, [pc, #20] @ (2c8998 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 87bd74 │ │ │ │ + b.w 87bda4 │ │ │ │ ldr r1, [pc, #12] @ (2c899c ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 2c8974 │ │ │ │ nop │ │ │ │ strb r4, [r4, r1] │ │ │ │ lsls r7, r7, #3 │ │ │ │ @@ -90576,15 +90577,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ b.n 2c89dc │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r5, #7 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r0, #7 │ │ │ │ @@ -90613,15 +90614,15 @@ │ │ │ │ movs r3, r0 │ │ │ │ ldr r2, [pc, #500] @ (2c8c48 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ ldr r1, [pc, #488] @ (2c8c4c ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2c8c1a │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -90656,15 +90657,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 2c8a72 │ │ │ │ ldr r3, [pc, #404] @ (2c8c50 ) │ │ │ │ ldr r1, [r1, #8] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ ldr r3, [pc, #384] @ (2c8c4c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c8a70 │ │ │ │ ldr r3, [pc, #384] @ (2c8c54 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -90677,24 +90678,24 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2c8a70 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #368] @ (2c8c5c ) │ │ │ │ ldrb.w r3, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2c8a72 │ │ │ │ ldr r2, [pc, #356] @ (2c8c60 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ ldr r1, [pc, #320] @ (2c8c4c ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2c8a70 │ │ │ │ ldr r2, [pc, #332] @ (2c8c64 ) │ │ │ │ @@ -90708,24 +90709,24 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2c8a70 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #312] @ (2c8c68 ) │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2c8a72 │ │ │ │ ldr r2, [pc, #264] @ (2c8c48 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ ldr r1, [pc, #252] @ (2c8c4c ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2c8a70 │ │ │ │ ldr r2, [pc, #272] @ (2c8c6c ) │ │ │ │ @@ -90739,24 +90740,24 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 2c8a70 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #256] @ (2c8c70 ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2c8a72 │ │ │ │ ldr r2, [pc, #200] @ (2c8c48 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ ldr r1, [pc, #188] @ (2c8c4c ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2c8a70 │ │ │ │ ldr r2, [pc, #212] @ (2c8c74 ) │ │ │ │ @@ -90770,25 +90771,25 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2c8a70 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ (2c8c78 ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2c8a72 │ │ │ │ ldr r0, [r1, #8] │ │ │ │ bl 2c7238 │ │ │ │ ldr r3, [pc, #128] @ (2c8c50 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ ldr r2, [pc, #112] @ (2c8c4c ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2c8a70 │ │ │ │ ldr r3, [pc, #148] @ (2c8c7c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -90804,15 +90805,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #112] @ (2c8c80 ) │ │ │ │ ldr r2, [r2, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 2c8a72 │ │ │ │ ldr r2, [pc, #104] @ (2c8c84 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2c8a70 │ │ │ │ @@ -90822,47 +90823,47 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2c8a70 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #80] @ (2c8c88 ) │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2c8a70 │ │ │ │ nop │ │ │ │ lsls r0, r6, #5 │ │ │ │ lsls r0, r6, #3 │ │ │ │ subs r0, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bxns r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf390005d │ │ │ │ + ubfx r0, r0, #1, #30 │ │ │ │ ldrh r4, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - usat r0, #29, r6, lsl #1 │ │ │ │ + @ instruction: 0xf3b6005d │ │ │ │ cmp ip, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf370005d │ │ │ │ + usat r0, #29, r0, asr #1 │ │ │ │ cmp r3, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf354005d │ │ │ │ + usat r0, #29, r4, lsl #1 │ │ │ │ bics r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf230005d │ │ │ │ + @ instruction: 0xf260005d │ │ │ │ str r4, [r5, #32] │ │ │ │ movs r0, r0 │ │ │ │ - ssat r0, #30, r6, lsl #1 │ │ │ │ + @ instruction: 0xf336005d │ │ │ │ │ │ │ │ 002c8c8c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -90898,18 +90899,18 @@ │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ ldr r1, [pc, #16] @ (2c8cf8 ) │ │ │ │ ldr r0, [pc, #16] @ (2c8cfc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - ldrb r2, [r2, r6] │ │ │ │ + ldrb r2, [r0, r7] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xf284005d │ │ │ │ - @ instruction: 0xf28e005d │ │ │ │ + @ instruction: 0xf2b4005d │ │ │ │ + @ instruction: 0xf2be005d │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -90941,30 +90942,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2c8d82 │ │ │ │ cmp r0, #3 │ │ │ │ beq.n 2c8dc8 │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 2c8d90 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a3e50 │ │ │ │ + bl 8a3e80 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88a6b4 │ │ │ │ + b.w 88a6e4 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ bl 2c8c8c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 85b48c │ │ │ │ + bl 85b4bc │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ cbz r3, 2c8de4 │ │ │ │ str r2, [r3, #24] │ │ │ │ ldrd r1, r2, [r4, #20] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r1, [r2, #0] │ │ │ │ @@ -91019,22 +91020,22 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 288a0c │ │ │ │ nop │ │ │ │ str r4, [r7, r2] │ │ │ │ lsls r7, r7, #3 │ │ │ │ str r2, [r4, r2] │ │ │ │ lsls r7, r7, #3 │ │ │ │ - ldrb r0, [r1, r2] │ │ │ │ + ldrb r0, [r7, r2] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xf1e2005d │ │ │ │ - sbcs.w r0, r6, #93 @ 0x5d │ │ │ │ - ldrb r0, [r6, r1] │ │ │ │ + @ instruction: 0xf212005d │ │ │ │ + sub.w r0, r6, #93 @ 0x5d │ │ │ │ + ldrb r0, [r4, r2] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xf1e2005d │ │ │ │ - adcs.w r0, lr, #93 @ 0x5d │ │ │ │ + @ instruction: 0xf212005d │ │ │ │ + @ instruction: 0xf18e005d │ │ │ │ │ │ │ │ 002c8e3c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #84] @ (2c8ea0 ) │ │ │ │ @@ -91072,26 +91073,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (2c8eb0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c8e56 │ │ │ │ ldr r0, [pc, #28] @ (2c8eb4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2c8e56 │ │ │ │ ldc2l 0, cr0, [r6, #-956] @ 0xfffffc44 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r0, #12] │ │ │ │ lsls r0, r6, #3 │ │ │ │ asrs r4, r1, #31 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf180005d │ │ │ │ + subs.w r0, r0, #93 @ 0x5d │ │ │ │ │ │ │ │ 002c8eb8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 535aa4 │ │ │ │ @@ -91189,15 +91190,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 53590c │ │ │ │ cbz r0, 2c8fb6 │ │ │ │ bl 587a44 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 85b48c │ │ │ │ + b.w 85b4bc │ │ │ │ nop │ │ │ │ strb r0, [r1, #9] │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r6, [pc, #776] @ (2c92d4 ) │ │ │ │ lsls r7, r7, #3 │ │ │ │ │ │ │ │ 002c8fcc : │ │ │ │ @@ -91252,25 +91253,25 @@ │ │ │ │ ldr r3, [pc, #240] @ (2c9138 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [pc, #240] @ (2c913c ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ ldr r3, [pc, #228] @ (2c9140 ) │ │ │ │ ldr r1, [pc, #232] @ (2c9144 ) │ │ │ │ movs r2, #154 @ 0x9a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldr r2, [pc, #216] @ (2c9148 ) │ │ │ │ ldr r3, [pc, #188] @ (2c9130 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -91294,26 +91295,26 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #168] @ (2c9154 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2c906e │ │ │ │ bl 535aa4 │ │ │ │ cbnz r0, 2c90cc │ │ │ │ movs r0, #12 │ │ │ │ bl 53590c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c906e │ │ │ │ bl 587a44 │ │ │ │ b.n 2c906e │ │ │ │ mov r0, r9 │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ b.n 2c906e │ │ │ │ movs r7, #1 │ │ │ │ b.n 2c90ec │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2c8c8c │ │ │ │ ldr r6, [r6, #0] │ │ │ │ @@ -91348,23 +91349,23 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xfbc200ef │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbae00ef │ │ │ │ ldr r0, [r2, #68] @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s32 q8, , #14 │ │ │ │ - ldrh r6, [r3, r0] │ │ │ │ + bic.w r0, r2, #93 @ 0x5d │ │ │ │ + ldrh r6, [r1, r1] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - vqadd.s8 q0, q7, │ │ │ │ + vqadd.s64 q0, q7, │ │ │ │ @ instruction: 0xfb3200ef │ │ │ │ - ldr r0, [r2, r7] │ │ │ │ + ldrh r0, [r0, r0] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - vqadd.s64 q8, q7, │ │ │ │ - mrc 0, 5, r0, cr14, cr13, {2} │ │ │ │ + vshr.s32 q0, , #18 │ │ │ │ + mcr 0, 7, r0, cr14, cr13, {2} │ │ │ │ │ │ │ │ 002c9158 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -91468,26 +91469,26 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #12 │ │ │ │ bl 53590c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2c91de │ │ │ │ b.n 2c9238 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a3e50 │ │ │ │ + bl 8a3e80 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88a6b4 │ │ │ │ + b.w 88a6e4 │ │ │ │ movs r0, #32 │ │ │ │ str r1, [sp, #20] │ │ │ │ blx 2889f4 │ │ │ │ ldr r3, [pc, #48] @ (2c92bc ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ @@ -91496,15 +91497,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #40] @ (2c92c0 ) │ │ │ │ str r0, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 88a338 │ │ │ │ + bl 88a368 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ b.n 2c91e8 │ │ │ │ ldr r4, [pc, #48] @ (2c92e4 ) │ │ │ │ lsls r7, r7, #3 │ │ │ │ ldr r4, [pc, #8] @ (2c92c0 ) │ │ │ │ lsls r7, r7, #3 │ │ │ │ @@ -91676,15 +91677,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ mul.w r1, ip, r5 │ │ │ │ mla r1, lr, r0, r1 │ │ │ │ umull r0, lr, ip, lr │ │ │ │ add r1, lr │ │ │ │ - bl 8a3e50 │ │ │ │ + bl 8a3e80 │ │ │ │ add r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ lsrs r2, r5, #31 │ │ │ │ @@ -91783,15 +91784,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, lr │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ mov.w lr, r1, lsl #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w lr, lr, ip, lsr #17 │ │ │ │ sbc.w r1, lr, r1 │ │ │ │ - bl 8a3e50 │ │ │ │ + bl 8a3e80 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -91932,15 +91933,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ lsls r4, r1, #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w r4, r4, ip, lsr #17 │ │ │ │ sbc.w r1, r4, r1 │ │ │ │ - bl 8a3e50 │ │ │ │ + bl 8a3e80 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -91981,21 +91982,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ orr.w r0, r6, #7831552 @ 0x778000 │ │ │ │ │ │ │ │ 002c979c : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (2c97a8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 87bd3c │ │ │ │ + b.w 87bd6c │ │ │ │ nop │ │ │ │ mov r4, r9 │ │ │ │ lsls r7, r7, #3 │ │ │ │ │ │ │ │ 002c97ac : │ │ │ │ - b.w 87bd54 │ │ │ │ + b.w 87bd84 │ │ │ │ │ │ │ │ 002c97b0 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ (2c982c ) │ │ │ │ @@ -92070,15 +92071,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ tst.w r3, #12 │ │ │ │ beq.n 2c9884 │ │ │ │ bl 2c88c8 │ │ │ │ ldr r0, [pc, #96] @ (2c98c8 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 87bd74 │ │ │ │ + bl 87bda4 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -92091,45 +92092,44 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #64] @ (2c98d4 ) │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #603 @ 0x25b │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ movs r0, #0 │ │ │ │ b.n 2c9872 │ │ │ │ ldr r3, [pc, #48] @ (2c98d8 ) │ │ │ │ mov r0, ip │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #44] @ (2c98dc ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #44] @ (2c98e0 ) │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #597 @ 0x255 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2c98a2 │ │ │ │ ldr r6, [r2, #16] │ │ │ │ lsls r0, r6, #3 │ │ │ │ cmp sl, r0 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - str r6, [r5, r7] │ │ │ │ + strh r6, [r3, r0] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c9690 │ │ │ │ + b.n 2c96f0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c98bc │ │ │ │ - lsls r5, r3, #1 │ │ │ │ - str r6, [r1, r7] │ │ │ │ + @ instruction: 0xe822005d │ │ │ │ + str r6, [r7, r7] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2c9658 │ │ │ │ + b.n 2c96b8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c9848 │ │ │ │ + b.n 2c98a8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ lsr.w r1, ip, r1 │ │ │ │ lsr.w ip, ip, r2 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ orr.w r1, r1, ip │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -92393,15 +92393,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #88] @ (2c9bc0 ) │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 87ad24 │ │ │ │ + b.w 87ad54 │ │ │ │ movs r0, #12 │ │ │ │ blx 2889f4 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r2, #0] │ │ │ │ @@ -92424,25 +92424,25 @@ │ │ │ │ bpl.n 2c9b52 │ │ │ │ ldr r0, [pc, #36] @ (2c9bd0 ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ orns r0, r0, #239 @ 0xef │ │ │ │ - b.n 2c963c │ │ │ │ + b.n 2c969c │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c9618 │ │ │ │ + b.n 2c9678 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (2c9c74 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -92710,82 +92710,82 @@ │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ add r1, pc │ │ │ │ strd r1, r9, [sp] │ │ │ │ ldr r1, [pc, #140] @ (2c9f1c ) │ │ │ │ add r3, pc │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2c9e4c │ │ │ │ ldr r1, [pc, #128] @ (2c9f20 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #128] @ (2c9f24 ) │ │ │ │ movs r2, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #124] @ (2c9f28 ) │ │ │ │ add r3, pc │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2c9e46 │ │ │ │ ldr r3, [pc, #112] @ (2c9f2c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2c9ce2 │ │ │ │ ldr r3, [pc, #104] @ (2c9f30 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2c9ce2 │ │ │ │ ldr r0, [pc, #96] @ (2c9f34 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2c9ce2 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vhadd.s8 q0, q11, │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ cdp 0, 15, cr0, cr2, cr15, {7} │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, r3] │ │ │ │ + ldrb r6, [r3, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - b.n 2c9788 │ │ │ │ + b.n 2c97e8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2c9798 │ │ │ │ + b.n 2c97f8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r4, pc, #160 @ (adr r4, 2c9fa4 ) │ │ │ │ + add r4, pc, #352 @ (adr r4, 2ca064 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - b.n 2ca698 │ │ │ │ + b.n 2ca6f8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xeb98005e │ │ │ │ - b.n 2ca64c │ │ │ │ + rsb r0, r8, lr, lsr #1 │ │ │ │ + b.n 2ca6ac │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldcl 0, cr0, [r4, #-956] @ 0xfffffc44 │ │ │ │ - b.n 2ca460 │ │ │ │ + b.n 2ca4c0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [pc, #288] @ (2ca03c ) │ │ │ │ + ldr r4, [pc, #480] @ (2ca0fc ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2ca42c │ │ │ │ + b.n 2ca48c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2ca4a0 │ │ │ │ + b.n 2ca500 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [pc, #176] @ (2c9fd8 ) │ │ │ │ + ldr r4, [pc, #368] @ (2ca098 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2ca400 │ │ │ │ + b.n 2ca460 │ │ │ │ lsls r5, r3, #1 │ │ │ │ asrs r4, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ca394 │ │ │ │ + b.n 2ca3f4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002c9f38 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -92900,15 +92900,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (2ca090 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2ca06a │ │ │ │ ldr r0, [pc, #52] @ (2ca094 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87ad24 │ │ │ │ + bl 87ad54 │ │ │ │ movs r0, #0 │ │ │ │ b.n 2c9fe4 │ │ │ │ ldr r3, [pc, #44] @ (2ca098 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ca05c │ │ │ │ @@ -92916,27 +92916,27 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ca05c │ │ │ │ ldr r0, [pc, #32] @ (2ca0a0 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2ca05c │ │ │ │ nop │ │ │ │ @ instruction: 0xebf600ef │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ca360 │ │ │ │ + b.n 2ca3c0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ asrs r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ca2f0 │ │ │ │ + b.n 2ca350 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002ca0a4 : │ │ │ │ sub.w r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ ite hi │ │ │ │ movhi r0, #0 │ │ │ │ @@ -92972,15 +92972,15 @@ │ │ │ │ blx 2888c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ mul.w r1, r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 875b58 │ │ │ │ + b.w 875b88 │ │ │ │ │ │ │ │ 002ca10c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ubfx lr, r1, #22, #2 │ │ │ │ @@ -93117,17 +93117,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (2ca2a8 ) │ │ │ │ movs r2, #53 @ 0x35 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 288a0c │ │ │ │ - ldr r0, [pc, #344] @ (2ca400 ) │ │ │ │ + ldr r0, [pc, #536] @ (2ca4c0 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - svc 70 @ 0x46 │ │ │ │ + svc 118 @ 0x76 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002ca2ac : │ │ │ │ cbz r1, 2ca2bc │ │ │ │ subs r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls.n 2ca2d4 │ │ │ │ @@ -93154,15 +93154,15 @@ │ │ │ │ bx lr │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #104] @ (2ca360 ) │ │ │ │ + ldr r0, [pc, #296] @ (2ca420 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002ca2f8 : │ │ │ │ movw r2, #18258 @ 0x4752 │ │ │ │ movt r2, #13362 @ 0x3432 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ @@ -93428,19 +93428,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2ca5a0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r6, ip │ │ │ │ + cmp lr, r2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bgt.n 2ca650 │ │ │ │ + bgt.n 2ca4b0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bgt.n 2ca674 │ │ │ │ + bgt.n 2ca4d4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002ca5a4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -93644,15 +93644,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 8759f4 │ │ │ │ + bl 875a24 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2ca822 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -93662,15 +93662,15 @@ │ │ │ │ cbz r0, 2ca826 │ │ │ │ ldr r1, [pc, #156] @ (2ca874 ) │ │ │ │ movs r4, #1 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ blx 28999c │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ ldr r2, [pc, #140] @ (2ca878 ) │ │ │ │ ldr r3, [pc, #124] @ (2ca868 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -93699,19 +93699,19 @@ │ │ │ │ ldr r1, [pc, #92] @ (2ca88c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #331 @ 0x14b │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 875b58 │ │ │ │ + bl 875b88 │ │ │ │ b.n 2ca822 │ │ │ │ ldr r1, [pc, #64] @ (2ca890 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #64] @ (2ca894 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ @@ -93726,27 +93726,27 @@ │ │ │ │ ldr r5, [pc, #720] @ (2cab40 ) │ │ │ │ movs r0, r0 │ │ │ │ b.n 2ca0a4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr??.w pc, [r3, #4095] @ 0xfff │ │ │ │ b.n 2cafec │ │ │ │ lsls r7, r5, #3 │ │ │ │ - cmn r0, r3 │ │ │ │ + orrs r0, r1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bls.n 2ca860 │ │ │ │ + bge.n 2ca8c0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmn r2, r0 │ │ │ │ + cmn r2, r6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bls.n 2ca858 │ │ │ │ + bge.n 2ca8b8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bls.n 2ca7f0 │ │ │ │ + bls.n 2ca850 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r6, r3 │ │ │ │ + cmn r6, r1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bls.n 2ca7e0 │ │ │ │ + bls.n 2ca840 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -93762,25 +93762,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #132] @ (2ca954 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86b528 │ │ │ │ + bl 86b558 │ │ │ │ ldr r1, [pc, #128] @ (2ca958 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86b528 │ │ │ │ + bl 86b558 │ │ │ │ ldr r1, [pc, #120] @ (2ca95c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86b674 │ │ │ │ + bl 86b6a4 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 28a828 <__isoc23_strtol@plt> │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -93814,33 +93814,33 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r2 │ │ │ │ bl 2c92c4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2c8eb8 │ │ │ │ nop │ │ │ │ - bls.n 2caa20 │ │ │ │ + bls.n 2ca880 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bls.n 2caa1c │ │ │ │ + bls.n 2ca87c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bls.n 2caa18 │ │ │ │ + bls.n 2ca878 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002ca960 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #64] @ (2ca9b0 ) │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ (2ca9b4 ) │ │ │ │ sub sp, #8 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 86b3e8 │ │ │ │ + bl 86b418 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, r0 │ │ │ │ beq.n 2ca99a │ │ │ │ ldr r1, [pc, #48] @ (2ca9b8 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -93856,15 +93856,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ adds r4, #130 @ 0x82 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - bhi.n 2ca960 │ │ │ │ + bls.n 2ca9c0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsb r0, [r4, r7] │ │ │ │ lsls r0, r6, #3 │ │ │ │ │ │ │ │ 002ca9bc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -93880,15 +93880,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 86b3e8 │ │ │ │ + bl 86b418 │ │ │ │ mov r1, sp │ │ │ │ bl 2c9830 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 5696c8 │ │ │ │ ldr r2, [pc, #56] @ (2caa38 ) │ │ │ │ ldr r3, [pc, #44] @ (2caa30 ) │ │ │ │ @@ -93909,15 +93909,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 2cadd0 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, #29] │ │ │ │ + strb r4, [r1, #30] │ │ │ │ lsls r0, r5, #1 │ │ │ │ b.n 2cad80 │ │ │ │ lsls r7, r5, #3 │ │ │ │ │ │ │ │ 002caa3c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -93950,35 +93950,35 @@ │ │ │ │ vstr d7, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r8 │ │ │ │ movne r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2caa6a │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 85b180 │ │ │ │ + b.w 85b1b0 │ │ │ │ ldr r1, [pc, #24] @ (2caac4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 7f2108 │ │ │ │ - strh r0, [r2, #50] @ 0x32 │ │ │ │ + b.w 7f2138 │ │ │ │ + strh r0, [r0, #52] @ 0x34 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - bvc.n 2caaac │ │ │ │ + bhi.n 2cab0c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bhi.n 2caafc │ │ │ │ + bhi.n 2cab5c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bvc.n 2caa40 │ │ │ │ + bvc.n 2caaa0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002caac8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -94022,15 +94022,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r4, r3 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2caca4 │ │ │ │ ldr r3, [pc, #480] @ (2cad2c ) │ │ │ │ ldr r1, [pc, #484] @ (2cad30 ) │ │ │ │ ldr.w r9, [pc, #484] @ 2cad34 │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ @@ -94041,100 +94041,100 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [pc, #472] @ (2cad3c ) │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 2cab8c │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #460] @ (2cad40 ) │ │ │ │ add r0, pc │ │ │ │ ldr r2, [pc, #460] @ (2cad44 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #460] @ (2cad48 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r7, [r7, #0] │ │ │ │ cbz r7, 2cabda │ │ │ │ ldr r4, [r7, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldrd fp, r6, [r4] │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ ldrb r1, [r4, #12] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, fp │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [pc, #424] @ (2cad4c ) │ │ │ │ it eq │ │ │ │ moveq r2, r9 │ │ │ │ strd r6, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r0, r8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cab6c │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ ldr r3, [pc, #392] @ (2cad50 ) │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ b.n 2cab76 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2cac52 │ │ │ │ ldr.w r8, [pc, #364] @ 2cad54 │ │ │ │ ldrd r9, fp, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ strd r6, sl, [sp, #20] │ │ │ │ b.n 2cac10 │ │ │ │ ldr r1, [pc, #352] @ (2cad58 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r2, [r7, #20] │ │ │ │ cbz r2, 2cac48 │ │ │ │ ldr r1, [pc, #344] @ (2cad5c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2cac4e │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldrd r6, sl, [r7] │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ ldrb r1, [r7, #12] │ │ │ │ mov r3, r6 │ │ │ │ strd sl, r0, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, r9 │ │ │ │ movne r2, fp │ │ │ │ ldr r1, [pc, #304] @ (2cad60 ) │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r2, [r7, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2cabf4 │ │ │ │ ldr r2, [pc, #288] @ (2cad64 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2cabf4 │ │ │ │ ldr r2, [pc, #284] @ (2cad68 ) │ │ │ │ @@ -94146,22 +94146,22 @@ │ │ │ │ cbz r3, 2cacaa │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cbz r2, 2cac68 │ │ │ │ ldr r1, [pc, #268] @ (2cad6c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2cab2e │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 85b108 │ │ │ │ + bl 85b138 │ │ │ │ ldr r2, [pc, #244] @ (2cad70 ) │ │ │ │ ldr r3, [pc, #152] @ (2cad18 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -94181,103 +94181,103 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cbnz r3, 2cacd6 │ │ │ │ ldr r3, [pc, #120] @ (2cad2c ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #176] @ (2cad74 ) │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #176] @ (2cad78 ) │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ b.n 2cac58 │ │ │ │ ldr r3, [pc, #84] @ (2cad2c ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ ldr r3, [pc, #108] @ (2cad50 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ b.n 2cacc4 │ │ │ │ ldr r2, [pc, #52] @ (2cad30 ) │ │ │ │ ldr.w r6, [sl, r2] │ │ │ │ b.n 2cabe4 │ │ │ │ ldr r1, [pc, #120] @ (2cad7c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ b.n 2cac7a │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ b.n 2cae9c │ │ │ │ lsls r7, r5, #3 │ │ │ │ b.n 2cae88 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 2cac5c │ │ │ │ + bvc.n 2cacbc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [sp, #376] @ 0x178 │ │ │ │ + ldr r1, [sp, #568] @ 0x238 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strh r0, [r2, #44] @ 0x2c │ │ │ │ + strh r0, [r0, #46] @ 0x2e │ │ │ │ lsls r0, r5, #1 │ │ │ │ - bvc.n 2cae10 │ │ │ │ + bvc.n 2cac70 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r4, [r4, #12] │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, #108] @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #42] @ 0x2a │ │ │ │ + strh r0, [r2, #44] @ 0x2c │ │ │ │ lsls r0, r5, #1 │ │ │ │ - bvc.n 2cadb8 │ │ │ │ + bvc.n 2cae18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bvc.n 2cadec │ │ │ │ + bvc.n 2cac4c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ite hi │ │ │ │ - lslhi r6, r3, #1 │ │ │ │ - pushls {r1, r2, r3, r4, r5, r6} │ │ │ │ + itt lt │ │ │ │ + lsllt r6, r3, #1 │ │ │ │ + pushlt {r1, r2, r3, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bvc.n 2cadfc │ │ │ │ + bvc.n 2cac5c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bvc.n 2cad80 │ │ │ │ + bvc.n 2cade0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsb r4, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 2cad60 │ │ │ │ + bvc.n 2cadc0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bvc.n 2cad5c │ │ │ │ + bvc.n 2cadbc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bvc.n 2cad6c │ │ │ │ + bvc.n 2cadcc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bvs.n 2cac80 │ │ │ │ + bvs.n 2cace0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bkpt 0x00bc │ │ │ │ + bkpt 0x00ec │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bkpt 0x00b6 │ │ │ │ + bkpt 0x00e6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bvs.n 2cacf4 │ │ │ │ + bvs.n 2cad54 │ │ │ │ lsls r5, r3, #1 │ │ │ │ svc 38 @ 0x26 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - bkpt 0x003e │ │ │ │ + bkpt 0x006e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - bvs.n 2cad90 │ │ │ │ + bvs.n 2cadf0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n 2cacd0 │ │ │ │ + bpl.n 2cad30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002cad80 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -94290,51 +94290,51 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2caf0c │ │ │ │ ldr r1, [pc, #380] @ (2caf28 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2caed8 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2caeba │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2caeb4 │ │ │ │ ldr r2, [pc, #356] @ (2caf2c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #356] @ (2caf30 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r1, [pc, #348] @ (2caf34 ) │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r1, [pc, #340] @ (2caf38 ) │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r3, [pc, #332] @ (2caf3c ) │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ ldr r1, [pc, #324] @ (2caf40 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldrb.w r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2caef6 │ │ │ │ ldr r4, [r6, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2caef6 │ │ │ │ ldr.w r9, [pc, #300] @ 2caf44 │ │ │ │ @@ -94343,47 +94343,47 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ b.n 2cae36 │ │ │ │ ldr r1, [pc, #296] @ (2caf50 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2caf00 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #272] @ (2caf54 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w ip, [r3, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ite eq │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #244] @ (2caf58 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r1, #24] │ │ │ │ vldr d7, [r1, #32] │ │ │ │ ldr r1, [pc, #220] @ (2caf5c ) │ │ │ │ vstr d7, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr.w ip, [pc, #212] @ 2caf60 │ │ │ │ ldr r2, [pc, #212] @ (2caf64 ) │ │ │ │ ldrd r1, r3, [r3, #24] │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ subs r0, r1, #1 │ │ │ │ @@ -94402,91 +94402,91 @@ │ │ │ │ b.n 2cadca │ │ │ │ ldrd r0, r1, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #168] @ (2caf70 ) │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cadc6 │ │ │ │ b.n 2caeb4 │ │ │ │ ldrd r0, r1, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #140] @ (2caf74 ) │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cadc0 │ │ │ │ b.n 2caeba │ │ │ │ ldr r1, [pc, #128] @ (2caf78 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 85aeec │ │ │ │ + b.w 85af1c │ │ │ │ ldr r1, [pc, #108] @ (2caf7c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 85aeec │ │ │ │ + b.w 85af1c │ │ │ │ nop │ │ │ │ udf #6 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - bpl.n 2cae84 │ │ │ │ + bpl.n 2caee4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n 2cb008 │ │ │ │ + bpl.n 2cae68 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n 2caed0 │ │ │ │ + bpl.n 2caf30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n 2caee4 │ │ │ │ + bvs.n 2caf44 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n 2caef8 │ │ │ │ + bvs.n 2caf58 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r4, [r4, #11] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2caef4 │ │ │ │ + bvs.n 2caf54 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n 2caf04 │ │ │ │ + bvs.n 2caf64 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r2, #20] │ │ │ │ + strh r4, [r0, #22] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - bpl.n 2caf84 │ │ │ │ + bpl.n 2cafe4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bvs.n 2cafa0 │ │ │ │ + bvs.n 2cb000 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n 2caed8 │ │ │ │ + bpl.n 2caf38 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n 2caec8 │ │ │ │ + bpl.n 2caf28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bpl.n 2caec4 │ │ │ │ + bpl.n 2caf24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ mvns r4, r6 │ │ │ │ lsls r5, r7, #1 │ │ │ │ - ldmia r5!, {r1, r2, r4, r6} │ │ │ │ + ldmia r5!, {r1, r2, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldmia r5, {r2, r3, r4, r5} │ │ │ │ + ldmia r5, {r2, r3, r5, r6} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ands.w r0, lr, #105 @ 0x69 │ │ │ │ - bmi.n 2caedc │ │ │ │ + orr.w r0, lr, #105 @ 0x69 │ │ │ │ + bmi.n 2caf3c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bmi.n 2cb074 │ │ │ │ + bmi.n 2caed4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bmi.n 2caf60 │ │ │ │ + bpl.n 2cafc0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bmi.n 2cafe8 │ │ │ │ + bmi.n 2cb048 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002caf80 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -94501,30 +94501,30 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #208] @ (2cb074 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86b528 │ │ │ │ + bl 86b558 │ │ │ │ ldr r1, [pc, #192] @ (2cb078 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86b528 │ │ │ │ + bl 86b558 │ │ │ │ ldr r1, [pc, #184] @ (2cb07c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86b674 │ │ │ │ + bl 86b6a4 │ │ │ │ ldr r1, [pc, #176] @ (2cb080 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86b674 │ │ │ │ + bl 86b6a4 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [pc, #168] @ (2cb084 ) │ │ │ │ mov r1, r0 │ │ │ │ subs r0, r0, r2 │ │ │ │ strd r2, r2, [sp, #24] │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -94532,15 +94532,15 @@ │ │ │ │ strb.w r0, [sp, #24] │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 864c84 │ │ │ │ + bl 864cb4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #28] │ │ │ │ cbz r1, 2cb036 │ │ │ │ mov r0, r7 │ │ │ │ bl 5696c8 │ │ │ │ ldr r2, [pc, #120] @ (2cb088 ) │ │ │ │ ldr r3, [pc, #92] @ (2cb06c ) │ │ │ │ @@ -94562,15 +94562,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (2cb08c ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 864c84 │ │ │ │ + bl 864cb4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2cb006 │ │ │ │ cbnz r0, 2cb056 │ │ │ │ str.w r9, [sp, #32] │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -94580,22 +94580,22 @@ │ │ │ │ b.n 2cb006 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bgt.n 2cb084 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #52] @ 0x34 │ │ │ │ + strh r0, [r2, #54] @ 0x36 │ │ │ │ lsls r1, r5, #1 │ │ │ │ blt.n 2cb074 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - stc2 0, cr0, [sl, #-420] @ 0xfffffe5c │ │ │ │ - bmi.n 2cafc4 │ │ │ │ + ldc2 0, cr0, [sl, #-420]! @ 0xfffffe5c │ │ │ │ + bmi.n 2cb024 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ asrs r4, r3, #30 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 2cafb4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ strb r4, [r7, r0] │ │ │ │ ... │ │ │ │ @@ -94616,37 +94616,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #160] @ (2cb154 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86b528 │ │ │ │ + bl 86b558 │ │ │ │ ldr r1, [pc, #144] @ (2cb158 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 86b528 │ │ │ │ + bl 86b558 │ │ │ │ ldr r1, [pc, #136] @ (2cb15c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 86b674 │ │ │ │ + bl 86b6a4 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #128] @ (2cb160 ) │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, sp, #12 │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r4, [r4, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 864c84 │ │ │ │ + bl 864cb4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cbz r1, 2cb12e │ │ │ │ mov r0, r9 │ │ │ │ bl 5696c8 │ │ │ │ ldr r2, [pc, #92] @ (2cb164 ) │ │ │ │ ldr r3, [pc, #68] @ (2cb14c ) │ │ │ │ @@ -94675,21 +94675,21 @@ │ │ │ │ b.n 2cb0fe │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bge.n 2cb144 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #44] @ 0x2c │ │ │ │ + strh r0, [r0, #46] @ 0x2e │ │ │ │ lsls r1, r5, #1 │ │ │ │ bge.n 2cb134 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - cmp r0, #18 │ │ │ │ + cmp r0, #66 @ 0x42 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - bcc.n 2cb084 │ │ │ │ + bcc.n 2cb0e4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ bge.n 2cb0a0 │ │ │ │ lsls r7, r5, #3 │ │ │ │ │ │ │ │ 002cb168 : │ │ │ │ @@ -94727,15 +94727,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 87a490 │ │ │ │ + b.w 87a4c0 │ │ │ │ ldr r1, [pc, #56] @ (2cb208 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 56c098 │ │ │ │ @@ -94743,29 +94743,29 @@ │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ ldr r3, [pc, #36] @ (2cb210 ) │ │ │ │ ldr r1, [pc, #40] @ (2cb214 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ b.n 2cb1be │ │ │ │ - bcc.n 2cb254 │ │ │ │ + bcc.n 2cb2b4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xfb300069 │ │ │ │ - bcs.n 2cb198 │ │ │ │ + @ instruction: 0xfb600069 │ │ │ │ + bcs.n 2cb1f8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r1, #218 @ 0xda │ │ │ │ + subs r2, #10 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bcs.n 2cb170 │ │ │ │ + bcs.n 2cb1d0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ bl 18d20a │ │ │ │ - bcs.n 2cb1b0 │ │ │ │ + bcc.n 2cb210 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r1, #166 @ 0xa6 │ │ │ │ + subs r1, #214 @ 0xd6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bcs.n 2cb118 │ │ │ │ + bcs.n 2cb178 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002cb218 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -94782,38 +94782,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movs r7, #0 │ │ │ │ add r4, pc │ │ │ │ ldr.w r9, [pc, #348] @ 2cb3a0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86b528 │ │ │ │ + bl 86b558 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 86b2f8 │ │ │ │ + bl 86b328 │ │ │ │ mov r1, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r6 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - bl 86b574 │ │ │ │ + bl 86b5a4 │ │ │ │ add r9, pc │ │ │ │ add r6, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ strd fp, r0, [sp, #16] │ │ │ │ b.n 2cb2c2 │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, r8, [sp, #36] @ 0x24 │ │ │ │ - bl 8701b4 │ │ │ │ + bl 8701e4 │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 2cb30a │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc.n 2cb37a │ │ │ │ bne.n 2cb30a │ │ │ │ @@ -94843,15 +94843,15 @@ │ │ │ │ beq.n 2cb302 │ │ │ │ movs r0, #16 │ │ │ │ blx 2889f4 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 86fff0 │ │ │ │ + bl 870020 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2cb27c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2c7530 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ beq.n 2cb30a │ │ │ │ @@ -94864,20 +94864,20 @@ │ │ │ │ add r5, pc │ │ │ │ b.n 2cb2d8 │ │ │ │ ldr r1, [pc, #156] @ (2cb3a8 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 85b234 │ │ │ │ + bl 85b264 │ │ │ │ mov r0, r5 │ │ │ │ - bl 85b270 │ │ │ │ + bl 85b2a0 │ │ │ │ ldr r2, [pc, #132] @ (2cb3ac ) │ │ │ │ ldr r3, [pc, #104] @ (2cb394 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -94916,31 +94916,31 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ bls.n 2cb47c │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2cb368 │ │ │ │ + bvs.n 2cb3c8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bcs.n 2cb2d8 │ │ │ │ + bcs.n 2cb338 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bcs.n 2cb494 │ │ │ │ + bcs.n 2cb2f4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r7, pc, #936 @ (adr r7, 2cb750 ) │ │ │ │ + add r0, sp, #104 @ 0x68 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bne.n 2cb398 │ │ │ │ + bcs.n 2cb3f8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ bhi.n 2cb4a4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - subs r0, #16 │ │ │ │ + subs r0, #64 @ 0x40 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - beq.n 2cb38c │ │ │ │ + bne.n 2cb3ec │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bne.n 2cb480 │ │ │ │ + bne.n 2cb2e0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002cb3bc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -94957,37 +94957,37 @@ │ │ │ │ adds r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ blx 28a18c │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 891e04 │ │ │ │ + bl 891e34 │ │ │ │ ldr r3, [pc, #76] @ (2cb444 ) │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b.n 2cb402 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 2cb42e │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 288dec │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2cb3fc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ adds r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 891d40 │ │ │ │ + bl 891d70 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ bne.n 2cb402 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -95014,44 +95014,44 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #192] @ (2cb52c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86b528 │ │ │ │ + bl 86b558 │ │ │ │ ldr r1, [pc, #176] @ (2cb530 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 86b674 │ │ │ │ + bl 86b6a4 │ │ │ │ ldr r1, [pc, #168] @ (2cb534 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 86b574 │ │ │ │ + bl 86b5a4 │ │ │ │ mov sl, r1 │ │ │ │ ldr r1, [pc, #156] @ (2cb538 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 86b674 │ │ │ │ + bl 86b6a4 │ │ │ │ ldr r3, [pc, #148] @ (2cb53c ) │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r4, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 864c84 │ │ │ │ + bl 864cb4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cbz r1, 2cb4f2 │ │ │ │ mov r0, r6 │ │ │ │ bl 5696c8 │ │ │ │ ldr r2, [pc, #116] @ (2cb540 ) │ │ │ │ ldr r3, [pc, #88] @ (2cb524 ) │ │ │ │ add r2, pc │ │ │ │ @@ -95088,22 +95088,22 @@ │ │ │ │ b.n 2cb4c2 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bvc.n 2cb5ac │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 2cb51c │ │ │ │ + bpl.n 2cb57c │ │ │ │ lsls r4, r4, #1 │ │ │ │ bvc.n 2cb59c │ │ │ │ lsls r7, r5, #3 │ │ │ │ - bgt.n 2cb538 │ │ │ │ + bgt.n 2cb598 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stc 0, cr0, [r8], {96} @ 0x60 │ │ │ │ - asrs r4, r0, #22 │ │ │ │ + ldc 0, cr0, [r8], #-384 @ 0xfffffe80 │ │ │ │ + asrs r4, r6, #22 │ │ │ │ lsls r1, r5, #1 │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 2cb4f4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ │ │ │ │ 002cb544 : │ │ │ │ @@ -95123,48 +95123,48 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r5, [pc, #208] @ (2cb63c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 86b528 │ │ │ │ + bl 86b558 │ │ │ │ ldr r1, [pc, #196] @ (2cb640 ) │ │ │ │ add r5, pc │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #192] @ (2cb644 ) │ │ │ │ mov r0, r4 │ │ │ │ - bl 86b528 │ │ │ │ + bl 86b558 │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 86b2f8 │ │ │ │ + bl 86b328 │ │ │ │ add r6, pc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 86b574 │ │ │ │ + bl 86b5a4 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 86b2f8 │ │ │ │ + bl 86b328 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 86b574 │ │ │ │ + bl 86b5a4 │ │ │ │ ldr r1, [pc, #128] @ (2cb648 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86b674 │ │ │ │ + bl 86b6a4 │ │ │ │ subs r3, r7, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ subs.w r2, r8, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ mov r1, r9 │ │ │ │ @@ -95201,22 +95201,22 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ bvs.n 2cb6c4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #6] │ │ │ │ + strh r4, [r1, #8] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xf2f0006d │ │ │ │ - add r8, r3 │ │ │ │ + @ instruction: 0xf320006d │ │ │ │ + add r8, r9 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldmia r7, {r4, r7} │ │ │ │ + ldmia r7, {r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r5, #7] │ │ │ │ + strb r6, [r3, #8] │ │ │ │ lsls r0, r5, #1 │ │ │ │ bpl.n 2cb58c │ │ │ │ lsls r7, r5, #3 │ │ │ │ │ │ │ │ 002cb650 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -95252,15 +95252,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #192] @ (2cb760 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -95289,15 +95289,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (2cb774 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -95308,55 +95308,55 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [sp] │ │ │ │ ldr r1, [pc, #76] @ (2cb780 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 87a410 │ │ │ │ + bl 87a440 │ │ │ │ b.n 2cb680 │ │ │ │ ldr r3, [pc, #68] @ (2cb784 ) │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #68] @ (2cb788 ) │ │ │ │ ldr r0, [pc, #68] @ (2cb78c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bpl.n 2cb7d4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - adds r5, #16 │ │ │ │ + adds r5, #64 @ 0x40 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r2, r3, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r0, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #180 @ 0xb4 │ │ │ │ + adds r4, #228 @ 0xe4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r7!, {r1, r5} │ │ │ │ + ldmia r7!, {r1, r4, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r6!, {r1, r5, r7} │ │ │ │ + ldmia r6, {r1, r4, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r6, {r1, r2, r5, r6} │ │ │ │ + ldmia r6!, {r1, r2, r4, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r4, #126 @ 0x7e │ │ │ │ + adds r4, #174 @ 0xae │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r6, {r1, r2, r3, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r4, #106 @ 0x6a │ │ │ │ + adds r4, #154 @ 0x9a │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r6, {r2, r3, r4, r6} │ │ │ │ + ldmia r6!, {r2, r3, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r6, {r2, r3, r5, r6} │ │ │ │ + ldmia r6!, {r2, r3, r4, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002cb790 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -95439,27 +95439,27 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #196] @ (2cb918 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2cb806 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #43 @ 0x2b │ │ │ │ ittt ne │ │ │ │ movne r0, r5 │ │ │ │ movne.w r8, #0 │ │ │ │ movne.w r9, #0 │ │ │ │ beq.n 2cb892 │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #0 │ │ │ │ - bl 87065c │ │ │ │ + bl 87068c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2cb8bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds.w r0, r8, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ adc.w r3, r3, r9 │ │ │ │ @@ -95476,27 +95476,27 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp] │ │ │ │ ldr r1, [pc, #116] @ (2cb924 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 87a410 │ │ │ │ + bl 87a440 │ │ │ │ b.n 2cb806 │ │ │ │ ldr r3, [pc, #104] @ (2cb928 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #104] @ (2cb92c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #104] @ (2cb930 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2cb806 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (2cb934 ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #84] @ (2cb938 ) │ │ │ │ ldr r0, [pc, #88] @ (2cb93c ) │ │ │ │ add r3, pc │ │ │ │ @@ -95504,49 +95504,49 @@ │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ bcc.n 2cb8ec │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r1, r7} │ │ │ │ + ldmia r6!, {r1, r4, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ bcc.n 2cb8d8 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldmia r6, {r1, r2, r5, r6} │ │ │ │ + ldmia r6!, {r1, r2, r4, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r0, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 2cb844 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - adds r3, #94 @ 0x5e │ │ │ │ + adds r3, #142 @ 0x8e │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r6!, {r2, r3, r4} │ │ │ │ + ldmia r6, {r2, r3, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r5!, {r2, r3, r6} │ │ │ │ + ldmia r5, {r2, r3, r4, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r4!, {r3, r5, r6, r7} │ │ │ │ + ldmia r5!, {r3, r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r3, #0 │ │ │ │ + adds r3, #48 @ 0x30 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r4!, {r6, r7} │ │ │ │ + ldmia r4, {r4, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r2, #234 @ 0xea │ │ │ │ + adds r3, #26 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r5, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r5, {r2, r3, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r4, {r3, r4, r6, r7} │ │ │ │ + ldmia r5!, {r3} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r2, #204 @ 0xcc │ │ │ │ + adds r2, #252 @ 0xfc │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002cb940 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -95571,29 +95571,29 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2cb9ac ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r2, #50 @ 0x32 │ │ │ │ + adds r2, #98 @ 0x62 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r4!, {r5, r7} │ │ │ │ + ldmia r4, {r4, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r4!, {r5} │ │ │ │ + ldmia r4, {r4, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002cb9b0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -95630,15 +95630,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2cba64 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87a410 │ │ │ │ + bl 87a440 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -95649,33 +95649,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (2cba70 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2cba1e │ │ │ │ bne.n 2cba08 │ │ │ │ lsls r7, r5, #3 │ │ │ │ movs r0, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r2, r7} │ │ │ │ + ldmia r3!, {r2, r4, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r1, #162 @ 0xa2 │ │ │ │ + adds r1, #210 @ 0xd2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r3!, {r1, r5, r6} │ │ │ │ + ldmia r3!, {r1, r4, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r1, #116 @ 0x74 │ │ │ │ + adds r1, #164 @ 0xa4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r6} │ │ │ │ + ldmia r4!, {r1, r2, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r3!, {r1, r5, r6} │ │ │ │ + ldmia r3!, {r1, r4, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002cba74 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -95718,15 +95718,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (2cbb14 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ strd ip, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #10 │ │ │ │ - bl 87a410 │ │ │ │ + bl 87a440 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -95734,19 +95734,19 @@ │ │ │ │ nop │ │ │ │ beq.n 2cbae4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ adds r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #216 @ 0xd8 │ │ │ │ + adds r1, #8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r1, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002cbb18 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -95837,15 +95837,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movs r2, #213 @ 0xd5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87a490 │ │ │ │ + b.w 87a4c0 │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, sl │ │ │ │ ite ne │ │ │ │ movne r2, r8 │ │ │ │ moveq.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r9 │ │ │ │ @@ -95868,63 +95868,63 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87a490 │ │ │ │ + b.w 87a4c0 │ │ │ │ ldr r1, [pc, #88] @ (2cbcac ) │ │ │ │ movs r4, #2 │ │ │ │ ldr r3, [pc, #88] @ (2cbcb0 ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #84] @ (2cbcb4 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87a410 │ │ │ │ - hlt 0x0020 │ │ │ │ + b.w 87a440 │ │ │ │ + revsh r0, r2 │ │ │ │ lsls r3, r4, #1 │ │ │ │ beq.n 2cbca4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ movs r0, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r4, r6} │ │ │ │ + ldmia r3!, {r1, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r4, [r2, #9] │ │ │ │ + ldrb r4, [r0, #10] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - cmp r7, #188 @ 0xbc │ │ │ │ + cmp r7, #236 @ 0xec │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r3, {r2, r3, r6} │ │ │ │ + ldmia r3, {r2, r3, r4, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r5, r7} │ │ │ │ + ldmia r1, {r1, r2, r4, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r7, #134 @ 0x86 │ │ │ │ + cmp r7, #182 @ 0xb6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r2!, {r3, r5, r6, r7} │ │ │ │ + ldmia r3, {r3, r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r2, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r7, #118 @ 0x76 │ │ │ │ + cmp r7, #166 @ 0xa6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r2, {r2, r3, r5, r7} │ │ │ │ + ldmia r2, {r2, r3, r4, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r5, r6} │ │ │ │ + ldmia r1, {r1, r2, r4, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r1!, {r3, r4, r5} │ │ │ │ + ldmia r1!, {r3, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r7, #80 @ 0x50 │ │ │ │ + cmp r7, #128 @ 0x80 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldmia r1!, {r4} │ │ │ │ + ldmia r1!, {r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002cbcb8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -95962,15 +95962,15 @@ │ │ │ │ beq.w 2cc006 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 28a2a4 │ │ │ │ mov.w r2, #438 @ 0x1b6 │ │ │ │ mov r5, r0 │ │ │ │ movw r1, #577 @ 0x241 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 86fa7c │ │ │ │ + bl 86faac │ │ │ │ mov fp, r0 │ │ │ │ cmp.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.w 2cc040 │ │ │ │ cmp.w r8, #1 │ │ │ │ ite ne │ │ │ │ movne r7, #0 │ │ │ │ andeq.w r7, r7, #1 │ │ │ │ @@ -96070,15 +96070,15 @@ │ │ │ │ b.w 2ca638 │ │ │ │ blx 289194 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ blx 28b6d0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 73aeec │ │ │ │ + bl 73af1c │ │ │ │ ldr r3, [pc, #828] @ (2cc1a4 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2cc0bc │ │ │ │ ldr r0, [pc, #820] @ (2cc1a8 ) │ │ │ │ @@ -96098,23 +96098,23 @@ │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 28a18c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 741480 │ │ │ │ + bl 7414b0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2cbfb8 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2ca554 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -96134,40 +96134,40 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 2ca5a4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #29 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 288b30 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 2888c8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 741480 │ │ │ │ + bl 7414b0 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2cbede │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r5, sl │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 2cbf34 │ │ │ │ mov r0, fp │ │ │ │ bl 2ca638 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 288d38 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2cbf46 │ │ │ │ mov r0, r8 │ │ │ │ - bl 730cf4 │ │ │ │ + bl 730d24 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 2cbfca │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2cbe2e │ │ │ │ ldr r2, [pc, #612] @ (2cc1b8 ) │ │ │ │ ldr r3, [pc, #572] @ (2cc190 ) │ │ │ │ add r2, pc │ │ │ │ @@ -96212,17 +96212,17 @@ │ │ │ │ movw r2, #353 @ 0x161 │ │ │ │ b.n 2cbffc │ │ │ │ mov r0, fp │ │ │ │ blx 288d38 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2cbfca │ │ │ │ mov r0, r8 │ │ │ │ - bl 730cf4 │ │ │ │ + bl 730d24 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 86fb4c │ │ │ │ + bl 86fb7c │ │ │ │ b.n 2cbe28 │ │ │ │ ldr r2, [pc, #504] @ (2cc1cc ) │ │ │ │ ldr r3, [pc, #440] @ (2cc190 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -96237,15 +96237,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87a490 │ │ │ │ + b.w 87a4c0 │ │ │ │ ldr r2, [pc, #468] @ (2cc1dc ) │ │ │ │ ldr r3, [pc, #388] @ (2cc190 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -96259,15 +96259,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ movw r2, #367 @ 0x16f │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87a490 │ │ │ │ + b.w 87a4c0 │ │ │ │ mov r5, sl │ │ │ │ movs r7, #1 │ │ │ │ b.n 2cbf28 │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 2890e4 │ │ │ │ ldr r2, [pc, #416] @ (2cc1ec ) │ │ │ │ @@ -96278,15 +96278,15 @@ │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ ldr r1, [pc, #408] @ (2cc1f4 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2cbf50 │ │ │ │ ldr r2, [pc, #388] @ (2cc1f8 ) │ │ │ │ ldr r3, [pc, #284] @ (2cc190 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -96305,15 +96305,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #348] @ (2cc204 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 87a50c │ │ │ │ + bl 87a53c │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2cbfca │ │ │ │ mov r0, r9 │ │ │ │ bl 2ca638 │ │ │ │ b.n 2cbfca │ │ │ │ ldr r3, [pc, #328] @ (2cc208 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -96325,24 +96325,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2cbe72 │ │ │ │ ldr r0, [pc, #312] @ (2cc210 ) │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2cbe72 │ │ │ │ cbz r0, 2cc0fe │ │ │ │ bl 2ca638 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 288d38 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 2cbe28 │ │ │ │ mov r0, r8 │ │ │ │ - bl 730cf4 │ │ │ │ + bl 730d24 │ │ │ │ b.n 2cbe28 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 288d38 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2cc0f6 │ │ │ │ b.n 2cbe28 │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ @@ -96355,29 +96355,29 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movs r2, #241 @ 0xf1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #244] @ (2cc21c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 87a50c │ │ │ │ + bl 87a53c │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2cc0b4 │ │ │ │ b.n 2cbfca │ │ │ │ ldr r3, [pc, #232] @ (2cc220 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ (2cc224 ) │ │ │ │ ldr r1, [pc, #232] @ (2cc228 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ mov r0, fp │ │ │ │ blx 288c34 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2cc0b4 │ │ │ │ b.n 2cbfca │ │ │ │ ldr r3, [pc, #204] @ (2cc22c ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -96385,108 +96385,108 @@ │ │ │ │ ldr r1, [pc, #208] @ (2cc234 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ mov r0, fp │ │ │ │ blx 288c34 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ blx 28885c │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2cc0b4 │ │ │ │ b.n 2cbfca │ │ │ │ ldmia r6, {r1, r2, r4, r6, r7} │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldmia r2!, {r1, r3, r5, r6} │ │ │ │ + ldmia r2!, {r1, r3, r4, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r2!, {r1, r7} │ │ │ │ + ldmia r2!, {r1, r4, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldmia r5, {r1, r4, r5, r6} │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r6} │ │ │ │ + ldmia r2, {r1, r2, r4, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r5, #40 @ 0x28 │ │ │ │ + cmp r5, #88 @ 0x58 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r2, pc, #568 @ (adr r2, 2cc3ec ) │ │ │ │ + add r2, pc, #760 @ (adr r2, 2cc4ac ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, pc, #648 @ (adr r2, 2cc440 ) │ │ │ │ + add r2, pc, #840 @ (adr r2, 2cc500 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldmia r4, {r4, r6} │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldmia r4, {r2, r4} │ │ │ │ lsls r7, r5, #3 │ │ │ │ - cmp r4, #8 │ │ │ │ + cmp r4, #56 @ 0x38 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r7!, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r5!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r2, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldmia r3, {r1, r2, r3, r6, r7} │ │ │ │ lsls r7, r5, #3 │ │ │ │ - cmp r3, #190 @ 0xbe │ │ │ │ + cmp r3, #238 @ 0xee │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r5!, {r4, r5, r7} │ │ │ │ + stmia r5!, {r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r7!, {r3, r5, r6} │ │ │ │ + stmia r7!, {r3, r4, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldmia r3, {r1, r3, r4, r7} │ │ │ │ lsls r7, r5, #3 │ │ │ │ - cmp r3, #142 @ 0x8e │ │ │ │ + cmp r3, #190 @ 0xbe │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r7!, {r2, r3, r4, r7} │ │ │ │ + stmia r7!, {r2, r3, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r5!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r5!, {r1, r3, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r7!, {r2, r3, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r3, #84 @ 0x54 │ │ │ │ + cmp r3, #132 @ 0x84 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r5!, {r6} │ │ │ │ + stmia r5!, {r4, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldmia r3!, {r4, r5} │ │ │ │ lsls r7, r5, #3 │ │ │ │ - stmia r7!, {r3, r5, r6, r7} │ │ │ │ + ldmia r0!, {r3, r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r5!, {r1, r3} │ │ │ │ + stmia r5!, {r1, r3, r4, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r3, #10 │ │ │ │ + cmp r3, #58 @ 0x3a │ │ │ │ lsls r2, r6, #1 │ │ │ │ str r0, [r1, #96] @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r7!, {r1, r3} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r4!, {r3, r7} │ │ │ │ + stmia r4!, {r3, r4, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r2, #138 @ 0x8a │ │ │ │ + cmp r2, #186 @ 0xba │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cmp r2, #114 @ 0x72 │ │ │ │ + cmp r2, #162 @ 0xa2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r6!, {r2, r5, r6, r7} │ │ │ │ + stmia r7!, {r2, r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r2, #76 @ 0x4c │ │ │ │ + cmp r2, #124 @ 0x7c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r6!, {r3, r5, r6, r7} │ │ │ │ + stmia r7!, {r3, r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r4!, {r1, r3, r4, r5} │ │ │ │ + stmia r4!, {r1, r3, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r2 │ │ │ │ @@ -96498,23 +96498,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #8 │ │ │ │ - bl 730530 │ │ │ │ - bl 72c6d4 │ │ │ │ + bl 730560 │ │ │ │ + bl 72c704 │ │ │ │ ldr r2, [pc, #120] @ (2cc2e4 ) │ │ │ │ ldr r1, [pc, #120] @ (2cc2e8 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r2, [r0, #1128] @ 0x468 │ │ │ │ cbz r2, 2cc28a │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2cc238 │ │ │ │ mov r0, r6 │ │ │ │ blx 28a18c │ │ │ │ @@ -96543,25 +96543,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - cmp r2, #72 @ 0x48 │ │ │ │ + cmp r2, #120 @ 0x78 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r6, [r5, #4] │ │ │ │ + strh r6, [r3, #6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r6!, {r1, r3, r5} │ │ │ │ + ldmia r6, {r1, r3, r4, r6} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - stmia r6!, {r1, r5, r6} │ │ │ │ + stmia r6!, {r1, r4, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r2, r0, #30 │ │ │ │ + lsls r2, r6, #30 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - stmia r6!, {r4, r6} │ │ │ │ + stmia r6!, {r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002cc2f0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -96574,26 +96574,26 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 73355c │ │ │ │ + bl 73358c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #148] @ (2cc3b4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #148] @ (2cc3b8 ) │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #140] @ (2cc3bc ) │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 2cc364 │ │ │ │ ldr r1, [pc, #132] @ (2cc3c0 ) │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 2898e8 │ │ │ │ @@ -96613,15 +96613,15 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #92] @ (2cc3c8 ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -96630,52 +96630,52 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #56] @ (2cc3d0 ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2cc37a │ │ │ │ nop │ │ │ │ ldmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r7, r5, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r5, {r1, r2, r5, r7} │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r0, [r4, #31] │ │ │ │ + strh r0, [r2, #0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r1, #118 @ 0x76 │ │ │ │ + cmp r1, #166 @ 0xa6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r5!, {r3, r6, r7} │ │ │ │ + stmia r5!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r6!, {r4} │ │ │ │ + stmia r6!, {r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r5!, {r1, r5, r7} │ │ │ │ + stmia r5!, {r1, r4, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r5!, {r1, r4, r7} │ │ │ │ + stmia r5!, {r1, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r5!, {r2, r6, r7} │ │ │ │ + stmia r5!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r5!, {r3, r5, r6} │ │ │ │ + stmia r5!, {r3, r4, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2cc3e4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ cmp r6, #218 @ 0xda │ │ │ │ lsls r5, r7, #1 │ │ │ │ ldr r0, [pc, #8] @ (2cc3f4 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ nop │ │ │ │ cmp r6, #206 @ 0xce │ │ │ │ lsls r5, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -96779,29 +96779,29 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ stmia r7!, {r2, r4, r7} │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #122 @ 0x7a │ │ │ │ + cmp r0, #170 @ 0xaa │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r0, r1, r6 │ │ │ │ lsls r7, r7, #3 │ │ │ │ stmia r7!, {r2, r3} │ │ │ │ lsls r7, r5, #3 │ │ │ │ - cmp r0, #16 │ │ │ │ + cmp r0, #64 @ 0x40 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cmp r1, #18 │ │ │ │ + cmp r1, #66 @ 0x42 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - movs r7, #208 @ 0xd0 │ │ │ │ + cmp r0, #0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r4!, {r1, r3, r5, r7} │ │ │ │ + stmia r4!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r4!, {r3, r4, r5, r7} │ │ │ │ + stmia r4!, {r3, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ (2cc5ec ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -96809,39 +96809,39 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7ee3fc │ │ │ │ + bl 7ee42c │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ - bl 879f28 │ │ │ │ + bl 879f58 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ it ne │ │ │ │ cmpne r0, #0 │ │ │ │ beq.n 2cc5be │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r7, sp, #8 │ │ │ │ cmp r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ it cs │ │ │ │ movcs r1, r4 │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 879dcc │ │ │ │ + bl 879dfc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 7ee44c │ │ │ │ + bl 7ee47c │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 7ee3fc │ │ │ │ + bl 7ee42c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ subs r4, r4, r3 │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -96884,74 +96884,74 @@ │ │ │ │ str r3, [r1, #0] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 2889f4 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r6, #4] │ │ │ │ - bl 7eed7c │ │ │ │ + bl 7eedac │ │ │ │ ldr r1, [pc, #124] @ (2cc6a0 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 87cd0c │ │ │ │ + bl 87cd3c │ │ │ │ cbz r0, 2cc63a │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #6] │ │ │ │ strd r0, r3, [r4, #8] │ │ │ │ ldr r1, [pc, #104] @ (2cc6a4 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 87cd0c │ │ │ │ + bl 87cd3c │ │ │ │ cbz r0, 2cc654 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #16] │ │ │ │ strd r0, r3, [r4, #24] │ │ │ │ ldr r1, [pc, #80] @ (2cc6a8 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 87cd0c │ │ │ │ + bl 87cd3c │ │ │ │ cbz r0, 2cc670 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #32] │ │ │ │ strd r0, r3, [r4, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #56] @ (2cc6ac ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 87cd0c │ │ │ │ + bl 87cd3c │ │ │ │ cbz r0, 2cc68c │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #48] @ 0x30 │ │ │ │ strd r0, r3, [r4, #56] @ 0x38 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cmp r3, #242 @ 0xf2 │ │ │ │ + cmp r4, #34 @ 0x22 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r2, [sp, #568] @ 0x238 │ │ │ │ + ldr r2, [sp, #760] @ 0x2f8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r4, [r6, #24] │ │ │ │ + strb r4, [r4, #25] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsrs r4, r7, #3 │ │ │ │ + lsrs r4, r5, #4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 2cc710 │ │ │ │ sub sp, #12 │ │ │ │ @@ -96959,15 +96959,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (2cc718 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr.w ip, [pc, #60] @ 2cc71c │ │ │ │ ldr r3, [pc, #60] @ (2cc720 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (2cc724 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (2cc728 ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -96981,19 +96981,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r6, #6 │ │ │ │ + movs r6, #54 @ 0x36 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r2!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r2, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r4, #25] │ │ │ │ + strb r2, [r2, #26] │ │ │ │ lsls r0, r5, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r3, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #4 │ │ │ │ @@ -97024,15 +97024,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 88a338 │ │ │ │ + bl 88a368 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r0, [r4, #1024] @ 0x400 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -97058,31 +97058,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (2cc7fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str.w r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - movs r5, #14 │ │ │ │ + movs r5, #62 @ 0x3e │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r1!, {r2, r5, r6, r7} │ │ │ │ + stmia r2!, {r2, r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r2!, {r1, r2, r4} │ │ │ │ + stmia r2!, {r1, r2, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2cc838 │ │ │ │ sub sp, #12 │ │ │ │ @@ -97090,24 +97090,24 @@ │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r1, [pc, #36] @ (2cc840 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 2cc534 │ │ │ │ - movs r4, #180 @ 0xb4 │ │ │ │ + movs r4, #228 @ 0xe4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - stmia r1!, {r1, r3, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #80] @ (2cc8a4 ) │ │ │ │ add r4, pc │ │ │ │ @@ -97121,24 +97121,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a3e50 │ │ │ │ + bl 8a3e80 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88a6b4 │ │ │ │ + b.w 88a6e4 │ │ │ │ asrs r0, r5, #22 │ │ │ │ lsls r7, r7, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (2cc924 ) │ │ │ │ @@ -97148,56 +97148,56 @@ │ │ │ │ ldr r1, [pc, #108] @ (2cc92c ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add.w r2, r4, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r1, #16 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, #224 @ 0xe0 │ │ │ │ - bl 879b74 │ │ │ │ + bl 879ba4 │ │ │ │ ldr r1, [pc, #80] @ (2cc930 ) │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r6, #152] @ 0x98 │ │ │ │ movs r3, #13 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #56] @ (2cc934 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ str r6, [r0, #124] @ 0x7c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r4, [r7, #46] @ 0x2e │ │ │ │ + ldrh r4, [r5, #48] @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r4, #14 │ │ │ │ + movs r4, #62 @ 0x3e │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r0, [sp, #416] @ 0x1a0 │ │ │ │ + str r0, [sp, #608] @ 0x260 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r6, #46] @ 0x2e │ │ │ │ + ldrh r2, [r4, #48] @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r1, #186 @ 0xba │ │ │ │ lsls r5, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -97210,15 +97210,15 @@ │ │ │ │ ldr r2, [pc, #108] @ (2cc9c4 ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ bl 2c5768 │ │ │ │ cbz r0, 2cc9a6 │ │ │ │ ldr.w r3, [r4, #204] @ 0xcc │ │ │ │ lsls r1, r5, #3 │ │ │ │ lsls r2, r6, #4 │ │ │ │ cmp r3, r1 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ @@ -97242,19 +97242,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - movs r3, #126 @ 0x7e │ │ │ │ + movs r3, #174 @ 0xae │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r2, [r7, #42] @ 0x2a │ │ │ │ + ldrh r2, [r5, #44] @ 0x2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r3, #42] @ 0x2a │ │ │ │ + ldrh r6, [r1, #44] @ 0x2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #348] @ (2ccb38 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -97263,15 +97263,15 @@ │ │ │ │ ldr r1, [pc, #348] @ (2ccb40 ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 2ccb24 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 289194 │ │ │ │ @@ -97381,23 +97381,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (2ccb44 ) │ │ │ │ add.w r3, r6, #232 @ 0xe8 │ │ │ │ ldr r0, [pc, #28] @ (2ccb48 ) │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - movs r2, #238 @ 0xee │ │ │ │ + movs r3, #30 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r4, [r2, #38] @ 0x26 │ │ │ │ + ldrh r4, [r0, #40] @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r5, #38] @ 0x26 │ │ │ │ + ldrh r0, [r3, #40] @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bkpt 0x007c │ │ │ │ + bkpt 0x00ac │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bkpt 0x00ba │ │ │ │ + bkpt 0x00ea │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -97418,15 +97418,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ strd r1, r3, [r0, #188] @ 0xbc │ │ │ │ ldr.w r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r7 │ │ │ │ add r0, r2 │ │ │ │ - bl 8a38a4 │ │ │ │ + bl 8a38d4 │ │ │ │ ldr.w r6, [r4, #168] @ 0xa8 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs.w r8, r1, r6 │ │ │ │ it mi │ │ │ │ addmi r8, r7 │ │ │ │ cmp r3, r8 │ │ │ │ ble.n 2ccc06 │ │ │ │ @@ -97447,15 +97447,15 @@ │ │ │ │ str r6, [sp, #8] │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ add r6, r7 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ ldrb r3, [r6, r7] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ adds r7, r6, #1 │ │ │ │ str r7, [sp, #0] │ │ │ │ @@ -97470,33 +97470,33 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrh r6, [r7, #22] │ │ │ │ + ldrh r6, [r5, #24] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r0, #254 @ 0xfe │ │ │ │ + movs r1, #46 @ 0x2e │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r4, [r7, #22] │ │ │ │ + ldrh r4, [r5, #24] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #84] @ 0x54 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r1 │ │ │ │ ldr.w r0, [r5, #172] @ 0xac │ │ │ │ ldr.w r1, [r5, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 8a38a4 │ │ │ │ + bl 8a38d4 │ │ │ │ ldr.w r3, [r5, #144] @ 0x90 │ │ │ │ ldr.w r0, [r5, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ it le │ │ │ │ addle.w r4, r3, #4294967295 @ 0xffffffff │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -97530,15 +97530,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r4, [r1, #4] │ │ │ │ ldr r1, [pc, #400] @ (2cce48 ) │ │ │ │ ldr r7, [pc, #404] @ (2cce4c ) │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ add r7, pc │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ccddc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r9, r3 │ │ │ │ @@ -97557,37 +97557,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2ccdf8 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2ccdb2 │ │ │ │ ldr r0, [pc, #348] @ (2cce54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7312f8 │ │ │ │ + bl 731328 │ │ │ │ ldr r3, [pc, #344] @ (2cce58 ) │ │ │ │ ldr r2, [pc, #344] @ (2cce5c ) │ │ │ │ ldr r1, [pc, #348] @ (2cce60 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #332] @ (2cce64 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #332] @ (2cce68 ) │ │ │ │ ldr r1, [pc, #332] @ (2cce6c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2c44b4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r7, #7 │ │ │ │ @@ -97609,15 +97609,15 @@ │ │ │ │ blx 288a74 │ │ │ │ mov r4, r0 │ │ │ │ blx 28a18c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7ee2f4 │ │ │ │ + bl 7ee324 │ │ │ │ mov r0, r4 │ │ │ │ blx 288d38 │ │ │ │ strh.w r7, [r5, #108] @ 0x6c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sl] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -97632,24 +97632,24 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2cce1e │ │ │ │ ldr r4, [pc, #192] @ (2cce74 ) │ │ │ │ mov.w r8, #384 @ 0x180 │ │ │ │ mov.w r9, #640 @ 0x280 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7312f8 │ │ │ │ + bl 731328 │ │ │ │ ldr r3, [pc, #176] @ (2cce78 ) │ │ │ │ ldr r2, [pc, #180] @ (2cce7c ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2ccd16 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ mov r9, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cccce │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ @@ -97669,71 +97669,71 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2cccf2 │ │ │ │ ldr r0, [pc, #116] @ (2cce88 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2cccf2 │ │ │ │ ldr r3, [pc, #96] @ (2cce80 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ccdb2 │ │ │ │ ldr r3, [pc, #88] @ (2cce84 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ccdb2 │ │ │ │ ldr r0, [pc, #88] @ (2cce8c ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2ccdb2 │ │ │ │ nop │ │ │ │ - movs r0, #44 @ 0x2c │ │ │ │ + movs r0, #92 @ 0x5c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - pop {pc} │ │ │ │ + pop {r4, r5, pc} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - pop {r3, r5, pc} │ │ │ │ + pop {r3, r4, r6, pc} │ │ │ │ lsls r5, r3, #1 │ │ │ │ bkpt 0x00e4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #38] @ 0x26 │ │ │ │ + ldrh r0, [r5, #40] @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, r1, #7 │ │ │ │ + subs r4, r7, #7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r4, [r6, #12] │ │ │ │ + ldrh r4, [r4, #14] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r4, #32] │ │ │ │ + ldrh r4, [r2, #34] @ 0x22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r2, r6, #6 │ │ │ │ + subs r2, r4, #7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r4, [r3, #12] │ │ │ │ + ldrh r4, [r1, #14] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r6, #12] │ │ │ │ + ldrh r0, [r4, #14] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - pop {r6, r7} │ │ │ │ + pop {r4, r5, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r6, #26] │ │ │ │ + ldrh r4, [r4, #28] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, r0, #4 │ │ │ │ + subs r6, r6, #4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r6, [r5, #6] │ │ │ │ + ldrh r6, [r3, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ mov r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 2ccf0a │ │ │ │ + pop {r1, r3, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbnz r2, 2ccf06 │ │ │ │ + pop {r1, r3} │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #288] @ (2ccfc0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -97742,15 +97742,15 @@ │ │ │ │ ldr r1, [pc, #288] @ (2ccfc8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [r0, #180] @ 0xb4 │ │ │ │ cmp r2, r3 │ │ │ │ bgt.n 2ccf6a │ │ │ │ ldrd r5, r2, [r0, #188] @ 0xbc │ │ │ │ cmp r5, r2 │ │ │ │ bgt.n 2ccf2a │ │ │ │ @@ -97794,15 +97794,15 @@ │ │ │ │ ldr r1, [pc, #160] @ (2ccfd4 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r1, [r4, #180] @ 0xb4 │ │ │ │ ldr.w r2, [r4, #188] @ 0xbc │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ subs r5, r5, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ subs r3, r3, r1 │ │ │ │ bl 2c4fa0 │ │ │ │ @@ -97827,45 +97827,45 @@ │ │ │ │ ldr r1, [pc, #84] @ (2ccfe0 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrd r1, r2, [r4, #160] @ 0xa0 │ │ │ │ bl 2c4f50 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - subs r0, r5, #0 │ │ │ │ + subs r0, r3, #1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r2, [r2, #0] │ │ │ │ + ldrh r2, [r0, #2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r7, #18] │ │ │ │ + ldrh r6, [r5, #20] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r6, r3, #6 │ │ │ │ + adds r6, r1, #7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r0, [r1, #60] @ 0x3c │ │ │ │ + strh r0, [r7, #60] @ 0x3c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r3, #60] @ 0x3c │ │ │ │ + strh r4, [r1, #62] @ 0x3e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r4, r0, #5 │ │ │ │ + adds r4, r6, #5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r6, [r5, #56] @ 0x38 │ │ │ │ + strh r6, [r3, #58] @ 0x3a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r2, [r0, #58] @ 0x3a │ │ │ │ + strh r2, [r6, #58] @ 0x3a │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ (2cd11c ) │ │ │ │ @@ -97886,15 +97886,15 @@ │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ it le │ │ │ │ addle.w r7, r6, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ - bl 8a38a4 │ │ │ │ + bl 8a38d4 │ │ │ │ ldr.w r5, [r4, #168] @ 0xa8 │ │ │ │ subs r5, r1, r5 │ │ │ │ itt mi │ │ │ │ ldrmi r3, [sp, #12] │ │ │ │ addmi r5, r5, r3 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -97917,15 +97917,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (2cd130 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r2, sl, #1 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 2cc3f8 │ │ │ │ ldr r2, [pc, #152] @ (2cd134 ) │ │ │ │ @@ -97968,15 +97968,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ strh.w ip, [sp, #16] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add r2, sp, #16 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 2cc3f8 │ │ │ │ b.n 2cd098 │ │ │ │ @@ -97984,29 +97984,29 @@ │ │ │ │ nop │ │ │ │ cbnz r0, 2cd18a │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #22 │ │ │ │ lsls r7, r7, #3 │ │ │ │ - adds r2, r3, #1 │ │ │ │ + adds r2, r1, #2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r2, [r0, #50] @ 0x32 │ │ │ │ + strh r2, [r6, #50] @ 0x32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r0, [r3, #50] @ 0x32 │ │ │ │ + strh r0, [r1, #52] @ 0x34 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cbnz r0, 2cd17a │ │ │ │ lsls r7, r5, #3 │ │ │ │ revsh r6, r4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - subs r0, r4, r7 │ │ │ │ + adds r0, r2, #0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r0, [r1, #46] @ 0x2e │ │ │ │ + strh r0, [r7, #46] @ 0x2e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r3, #46] @ 0x2e │ │ │ │ + strh r4, [r1, #48] @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #448] @ (2cd31c ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -98024,15 +98024,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r9, r4, #216 @ 0xd8 │ │ │ │ movs r3, #13 │ │ │ │ mov r1, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ bl 2c5f58 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2cd30a │ │ │ │ str.w r9, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ @@ -98045,15 +98045,15 @@ │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ str.w r7, [r6, #180] @ 0xb4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r7, [r6, #188] @ 0xbc │ │ │ │ str.w r3, [r6, #192] @ 0xc0 │ │ │ │ movs r3, #13 │ │ │ │ str.w r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 289194 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 28b6d0 │ │ │ │ add r2, sp, #20 │ │ │ │ @@ -98099,15 +98099,15 @@ │ │ │ │ add r4, r3 │ │ │ │ adds r4, #1 │ │ │ │ movs r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r3, [r4, #-1] │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, fp │ │ │ │ adds r7, #1 │ │ │ │ bl 2cc3f8 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ @@ -98133,15 +98133,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (2cd344 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 289194 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 28b6d0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -98176,37 +98176,37 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ rev16 r4, r0 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #42] @ 0x2a │ │ │ │ + strh r2, [r0, #44] @ 0x2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r4, #42] @ 0x2a │ │ │ │ + strh r6, [r2, #44] @ 0x2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r0, r4, r5 │ │ │ │ + subs r0, r2, r6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - subs r2, r5, r2 │ │ │ │ + subs r2, r3, r3 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r4, [r1, #36] @ 0x24 │ │ │ │ + strh r4, [r7, #36] @ 0x24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r0, #36] @ 0x24 │ │ │ │ + strh r6, [r6, #36] @ 0x24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, r4, r0 │ │ │ │ + subs r6, r2, r1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r0, [r2, #32] │ │ │ │ + strh r0, [r0, #34] @ 0x22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r4, #32] │ │ │ │ + strh r4, [r2, #34] @ 0x22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ @ instruction: 0xb8c8 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - @ instruction: 0xb698 │ │ │ │ + @ instruction: 0xb6c8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xb6a6 │ │ │ │ + @ instruction: 0xb6d6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (2cd3b0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -98216,42 +98216,42 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #60] @ (2cd3bc ) │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cbz r0, 2cd396 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2cd148 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ bl 2cc9c8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2cd148 │ │ │ │ - strh r4, [r0, #46] @ 0x2e │ │ │ │ + strh r4, [r6, #46] @ 0x2e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r2, r4, r5 │ │ │ │ + adds r2, r2, r6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r2, [r1, #26] │ │ │ │ + strh r2, [r7, #26] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r5, #50] @ 0x32 │ │ │ │ + strh r6, [r3, #52] @ 0x34 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #476] @ (2cd5b0 ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -98286,15 +98286,15 @@ │ │ │ │ it lt │ │ │ │ addlt r2, #1 │ │ │ │ str.w r3, [r4, #172] @ 0xac │ │ │ │ it lt │ │ │ │ strlt.w r2, [r4, #156] @ 0x9c │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2cd470 │ │ │ │ - bl 8a38a4 │ │ │ │ + bl 8a38d4 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r3, [r4, #176] @ 0xb0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #32 │ │ │ │ mov ip, r2 │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ movs r0, #7 │ │ │ │ @@ -98353,15 +98353,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r5, [r4, #184] @ 0xb8 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs r3, #1 │ │ │ │ lsls r5, r3, #4 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ lsls r2, r3, #3 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 2c5f58 │ │ │ │ @@ -98383,15 +98383,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 289a60 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ adds r3, r6, r5 │ │ │ │ ldr.w r1, [r4, #144] @ 0x90 │ │ │ │ subs r2, #1 │ │ │ │ mov ip, r0 │ │ │ │ lsls r6, r2, #4 │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ @@ -98433,23 +98433,23 @@ │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ @ instruction: 0xb7cc │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb728 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - adds r6, r0, r0 │ │ │ │ + adds r6, r6, r0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r2, [r5, #14] │ │ │ │ + strh r2, [r3, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r0, [r0, #16] │ │ │ │ + strh r0, [r6, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - push {r2} │ │ │ │ + push {r2, r4, r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - push {r1, r4} │ │ │ │ + push {r1, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r3, [pc, #2592] @ 2ce004 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -98463,15 +98463,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [pc, #2580] @ 2ce010 │ │ │ │ add r2, pc │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ strd r8, r8, [r6, #212] @ 0xd4 │ │ │ │ lsls r3, r3, #3 │ │ │ │ @@ -98688,15 +98688,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bge.w 2cd95e │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ - bl 8a38a4 │ │ │ │ + bl 8a38d4 │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ ldr.w r2, [r7, #176] @ 0xb0 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ strb r6, [r2, r3] │ │ │ │ add r2, r3 │ │ │ │ ldrh.w r3, [r4, #108] @ 0x6c │ │ │ │ @@ -98780,15 +98780,15 @@ │ │ │ │ ldr.w r1, [pc, #1788] @ 2ce020 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrd r1, r2, [r6, #204] @ 0xcc │ │ │ │ ldrd r3, r4, [r6, #212] @ 0xd4 │ │ │ │ subs r4, r4, r2 │ │ │ │ subs r3, r3, r1 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 2c5ac0 │ │ │ │ mov r0, r9 │ │ │ │ @@ -98820,15 +98820,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2cd65e │ │ │ │ ldr.w r0, [pc, #1676] @ 2ce02c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2cd65e │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ subs r3, #1 │ │ │ │ ldr.w r0, [r1, #148] @ 0x94 │ │ │ │ subs r2, #1 │ │ │ │ @@ -98962,15 +98962,15 @@ │ │ │ │ blx 288a74 │ │ │ │ mov r6, r0 │ │ │ │ blx 28a18c │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ - bl 7ee44c │ │ │ │ + bl 7ee47c │ │ │ │ b.n 2cd660 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldrh.w r2, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r3, #160] @ 0xa0 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ @@ -99233,22 +99233,22 @@ │ │ │ │ bpl.w 2cd794 │ │ │ │ ldr r0, [pc, #536] @ (2ce038 ) │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldrd r1, r2, [r4, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2cd794 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [pc, #516] @ (2ce03c ) │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 7ee44c │ │ │ │ + bl 7ee47c │ │ │ │ b.n 2cd65e │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 2cd65e │ │ │ │ ldr.w r0, [r7, #144] @ 0x90 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r5, r4 │ │ │ │ @@ -99304,15 +99304,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 8a38a4 │ │ │ │ + bl 8a38d4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mla r6, r0, r1, r6 │ │ │ │ mla r0, r0, r1, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r2, r2, r2, lsl #1 │ │ │ │ @@ -99345,15 +99345,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r2, r3, [sp, #20] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 8a38a4 │ │ │ │ + bl 8a38d4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mul.w r0, r2, r1 │ │ │ │ adds r1, r3, r0 │ │ │ │ add r0, r6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ @@ -99411,43 +99411,43 @@ │ │ │ │ bgt.w 2cd65e │ │ │ │ ldr.w r3, [r7, #144] @ 0x90 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, r6 │ │ │ │ bgt.n 2cdfe0 │ │ │ │ b.w 2cd65e │ │ │ │ - asrs r6, r4, #27 │ │ │ │ + asrs r6, r2, #28 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cbz r0, 2ce086 │ │ │ │ + push {r3, r4} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbz r6, 2ce07a │ │ │ │ + cbz r6, 2ce086 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r5, r7, lr} │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r5, #14 │ │ │ │ + asrs r2, r3, #15 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrb r4, [r2, #22] │ │ │ │ + ldrb r4, [r0, #23] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r0, [r5, #22] │ │ │ │ + ldrb r0, [r3, #23] │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r0, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #424 @ 0x1a8 │ │ │ │ + cbz r2, 2ce036 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r7, sp, #496 @ 0x1f0 │ │ │ │ + add r7, sp, #688 @ 0x2b0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r5, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #80 @ 0x50 │ │ │ │ + add r4, sp, #272 @ 0x110 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r4, sp, #248 @ 0xf8 │ │ │ │ + add r4, sp, #440 @ 0x1b8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002ce040 : │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ cbz r0, 2ce048 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ @@ -99493,22 +99493,22 @@ │ │ │ │ strb.w r1, [sp, #14] │ │ │ │ strh.w r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2ce21c │ │ │ │ add.w r3, r4, #224 @ 0xe0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 879f1c │ │ │ │ + bl 879f4c │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 879c14 │ │ │ │ + bl 879c44 │ │ │ │ mov r0, r4 │ │ │ │ bl 2cc534 │ │ │ │ b.n 2ce102 │ │ │ │ ldrd r3, r0, [r4, #168] @ 0xa8 │ │ │ │ movs r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 2ce0fc │ │ │ │ @@ -99627,40 +99627,40 @@ │ │ │ │ beq.n 2ce232 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7ee2f4 │ │ │ │ + bl 7ee324 │ │ │ │ b.n 2ce0ba │ │ │ │ movs r6, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ b.n 2ce0ba │ │ │ │ ldr r1, [pc, #48] @ (2ce264 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 7ee2f4 │ │ │ │ + bl 7ee324 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #10 │ │ │ │ ldr.w r0, [r4, #200] @ 0xc8 │ │ │ │ mov r6, r2 │ │ │ │ strb.w r3, [sp, #12] │ │ │ │ b.n 2ce0b4 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r3, sp, #232 @ 0xe8 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #632 @ 0x278 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ble.n 2ce310 │ │ │ │ + ble.n 2ce170 │ │ │ │ lsls r2, r5, #1 │ │ │ │ │ │ │ │ 002ce268 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -99676,24 +99676,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a3e50 │ │ │ │ + bl 8a3e80 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88a6b4 │ │ │ │ + b.w 88a6e4 │ │ │ │ @ instruction: 0xfb8400fe │ │ │ │ │ │ │ │ 002ce2cc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -99704,47 +99704,47 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #40] @ (2ce310 ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrd r1, r2, [r4, #144] @ 0x90 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c5004 │ │ │ │ nop │ │ │ │ - lsrs r4, r5, #7 │ │ │ │ + lsrs r4, r3, #8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r4, [r1, #15] │ │ │ │ + strb r4, [r7, #15] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r4, #15] │ │ │ │ + strb r2, [r2, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002ce314 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ (2ce348 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7307ac │ │ │ │ + bl 7307dc │ │ │ │ cbz r0, 2ce33a │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #16] @ (2ce34c ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #132 @ 0x84 │ │ │ │ - b.w 7300f0 │ │ │ │ - add r6, pc, #752 @ (adr r6, 2ce63c ) │ │ │ │ + b.w 730120 │ │ │ │ + add r6, pc, #944 @ (adr r6, 2ce6fc ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r0, r7, #29 │ │ │ │ lsls r5, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -99754,29 +99754,29 @@ │ │ │ │ movs r2, #29 │ │ │ │ ldr r3, [pc, #40] @ (2ce394 ) │ │ │ │ ldr r1, [pc, #44] @ (2ce398 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r7, pc, #448 @ (adr r7, 2ce554 ) │ │ │ │ + add r7, pc, #640 @ (adr r7, 2ce614 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r2, r1, r2 │ │ │ │ + subs r2, r7, r2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r7, pc, #336 @ (adr r7, 2ce4ec ) │ │ │ │ + add r7, pc, #528 @ (adr r7, 2ce5ac ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -99790,18 +99790,18 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #12] @ (2ce3dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ blx 28ae20 │ │ │ │ nop │ │ │ │ - add r7, pc, #160 @ (adr r7, 2ce480 ) │ │ │ │ + add r7, pc, #352 @ (adr r7, 2ce540 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002ce3e0 : │ │ │ │ ldr r3, [pc, #48] @ (2ce414 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbz r3, 2ce3ea │ │ │ │ @@ -99821,15 +99821,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ adds r6, r6, #6 │ │ │ │ lsls r0, r6, #3 │ │ │ │ ldr r0, [pc, #4] @ (2ce420 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ lsrs r6, r2, #29 │ │ │ │ lsls r5, r7, #1 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2ce490 │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 2ce482 │ │ │ │ @@ -99917,15 +99917,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ movw r2, #32767 @ 0x7fff │ │ │ │ bl 2c9430 │ │ │ │ str r0, [r5, #100] @ 0x64 │ │ │ │ b.n 2ce466 │ │ │ │ - adds r6, r7, r5 │ │ │ │ + adds r6, r5, r6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #17 │ │ │ │ @@ -99934,41 +99934,41 @@ │ │ │ │ movs r0, #12 │ │ │ │ blx 2889f4 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r0, r6 │ │ │ │ movs r5, #1 │ │ │ │ - bl 7eed7c │ │ │ │ + bl 7eedac │ │ │ │ ldr r1, [pc, #52] @ (2ce570 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ strb r5, [r4, #6] │ │ │ │ - bl 87ccfc │ │ │ │ + bl 87cd2c │ │ │ │ ldr r1, [pc, #40] @ (2ce574 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ strb r5, [r4, #8] │ │ │ │ - bl 87ccfc │ │ │ │ + bl 87cd2c │ │ │ │ strb r0, [r4, #9] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r0, sp, #656 @ 0x290 │ │ │ │ + add r0, sp, #848 @ 0x350 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r1, sp, #536 @ 0x218 │ │ │ │ + add r1, sp, #728 @ 0x2d8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 2ce5d8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -99976,15 +99976,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (2ce5e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr.w ip, [pc, #60] @ 2ce5e4 │ │ │ │ ldr r3, [pc, #60] @ (2ce5e8 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (2ce5ec ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (2ce5f0 ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -99999,19 +99999,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r6, r0, r2 │ │ │ │ + adds r6, r6, r2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r4, pc, #176 @ (adr r4, 2ce690 ) │ │ │ │ + add r4, pc, #368 @ (adr r4, 2ce750 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsb r2, [r3, r6] │ │ │ │ + ldrsb r2, [r1, r7] │ │ │ │ lsls r0, r5, #1 │ │ │ │ vminnm.f32 , , │ │ │ │ lsrs r7, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #30 │ │ │ │ @@ -100069,26 +100069,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (2ce6a0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ce614 │ │ │ │ ldr r0, [pc, #24] @ (2ce6a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2ce614 │ │ │ │ nop │ │ │ │ add r5, pc, #608 @ (adr r5, 2ce8f8 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #552 @ (adr r4, 2ce8d0 ) │ │ │ │ + add r4, pc, #744 @ (adr r4, 2ce990 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ce738 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -100106,33 +100106,33 @@ │ │ │ │ b.n 2ce700 │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ cmp r5, ip │ │ │ │ it cs │ │ │ │ movcs r5, ip │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 7ee44c │ │ │ │ + bl 7ee47c │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ blx 289fd4 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cbz r3, 2ce722 │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ - bl 7ee3fc │ │ │ │ + bl 730560 │ │ │ │ + bl 7ee42c │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 2ce6d6 │ │ │ │ @@ -100147,19 +100147,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - asrs r4, r1, #29 │ │ │ │ + asrs r4, r7, #29 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r2, pc, #984 @ (adr r2, 2ceb28 ) │ │ │ │ + add r3, pc, #152 @ (adr r3, 2ce7e8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsb r6, [r4, r1] │ │ │ │ + ldrsb r6, [r2, r2] │ │ │ │ lsls r0, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ movs r2, #0 │ │ │ │ @@ -100255,19 +100255,19 @@ │ │ │ │ ldr r2, [pc, #68] @ (2ce884 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ce7a8 │ │ │ │ ldr r0, [pc, #64] @ (2ce888 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2ce7a8 │ │ │ │ ldr r0, [pc, #56] @ (2ce88c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ b.n 2ce7fa │ │ │ │ ldr r1, [pc, #52] @ (2ce890 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2ce79e │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ add r4, pc, #192 @ (adr r4, 2ce928 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ @@ -100277,25 +100277,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r3, #15 │ │ │ │ lsls r5, r7, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #664 @ (adr r3, 2ceb14 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ - add r3, pc, #16 @ (adr r3, 2ce890 ) │ │ │ │ + add r3, pc, #208 @ (adr r3, 2ce950 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r0, [r7, #120] @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #928 @ (adr r2, 2cec2c ) │ │ │ │ + add r3, pc, #96 @ (adr r3, 2ce8ec ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, pc, #984 @ (adr r2, 2cec68 ) │ │ │ │ + add r3, pc, #152 @ (adr r3, 2ce928 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, pc, #832 @ (adr r2, 2cebd4 ) │ │ │ │ + add r3, pc, #0 @ (adr r3, 2ce894 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -100623,15 +100623,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2ceb4c │ │ │ │ ldr r0, [pc, #804] @ (2cef0c ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2ceb4c │ │ │ │ ldr r3, [pc, #792] @ (2cef10 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -100640,15 +100640,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2ceab6 │ │ │ │ ldr r0, [pc, #772] @ (2cef14 ) │ │ │ │ ldr r2, [r7, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ b.n 2ceab6 │ │ │ │ subs r2, #4 │ │ │ │ adds r7, #20 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 2ced86 │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -100827,15 +100827,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2ced1c │ │ │ │ ldr r1, [pc, #316] @ (2cef3c ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #316] @ (2cef40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ b.n 2ced3c │ │ │ │ ldr r2, [pc, #296] @ (2cef38 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2ced3c │ │ │ │ @@ -100853,15 +100853,15 @@ │ │ │ │ ldr r3, [pc, #212] @ (2cef08 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2cecb6 │ │ │ │ ldr r0, [pc, #264] @ (2cef48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2cecb6 │ │ │ │ add.w r2, r6, #244 @ 0xf4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r2 │ │ │ │ bl 2c379c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r7, r0 │ │ │ │ @@ -100888,15 +100888,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2cedd4 │ │ │ │ ldr r0, [pc, #192] @ (2cef50 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2cedd4 │ │ │ │ bl 2c356c │ │ │ │ b.n 2cedd4 │ │ │ │ ldr.w sl, [pc, #180] @ 2cef54 │ │ │ │ add sl, pc │ │ │ │ b.n 2cee72 │ │ │ │ add.w r8, r6, r8, lsl #2 │ │ │ │ @@ -100914,79 +100914,79 @@ │ │ │ │ ldr r3, [pc, #60] @ (2cef08 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2cee5a │ │ │ │ ldr r0, [pc, #132] @ (2cef5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2cee5a │ │ │ │ nop │ │ │ │ add r1, pc, #216 @ (adr r1, 2cefbc ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r2, #3 │ │ │ │ lsls r5, r7, #1 │ │ │ │ lsrs r6, r0, #1 │ │ │ │ lsls r5, r7, #1 │ │ │ │ - ldr r7, [sp, #1000] @ 0x3e8 │ │ │ │ + add r0, pc, #168 @ (adr r0, 2cef9c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, pc, #0 @ (adr r0, 2ceef8 ) │ │ │ │ + add r0, pc, #192 @ (adr r0, 2cefb8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r3, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ - ldr r7, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r7, [sp, #616] @ 0x268 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [r5, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #656] @ 0x290 │ │ │ │ + ldr r7, [sp, #848] @ 0x350 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [r0, #80] @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #352] @ 0x160 │ │ │ │ + ldr r7, [sp, #544] @ 0x220 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [sp, #912] @ 0x390 │ │ │ │ + ldr r7, [sp, #80] @ 0x50 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r2, pc, #168 @ (adr r2, 2cefc8 ) │ │ │ │ + add r2, pc, #360 @ (adr r2, 2cf088 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r2, r4, #25 │ │ │ │ lsls r5, r7, #1 │ │ │ │ - ldr r6, [sp, #104] @ 0x68 │ │ │ │ + ldr r6, [sp, #296] @ 0x128 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r0, r1, #2 │ │ │ │ + asrs r0, r7, #2 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r6, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r6, [sp, #944] @ 0x3b0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r0, r2, #23 │ │ │ │ lsls r5, r7, #1 │ │ │ │ - ldr r5, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r5, [sp, #664] @ 0x298 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r2, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #176] @ 0xb0 │ │ │ │ + ldr r5, [sp, #368] @ 0x170 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [sp, #48] @ 0x30 │ │ │ │ + ldr r6, [sp, #240] @ 0xf0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r5, [sp, #648] @ 0x288 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r0, [r2, #20] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #288] @ 0x120 │ │ │ │ + ldr r5, [sp, #480] @ 0x1e0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [sp, #552] @ 0x228 │ │ │ │ + ldr r4, [sp, #744] @ 0x2e8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r4, [r1, #8] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #360] @ 0x168 │ │ │ │ + ldr r5, [sp, #552] @ 0x228 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ sub sp, #28 │ │ │ │ @@ -101007,19 +101007,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #324] @ (2cf0dc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r1, #4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7ee298 │ │ │ │ + b.w 7ee2c8 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ subs r6, r0, #4 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r2, [r1, #8] │ │ │ │ ldr r5, [r1, #4] │ │ │ │ mov r0, r2 │ │ │ │ @@ -101124,19 +101124,19 @@ │ │ │ │ str.w r5, [ip, #16] │ │ │ │ strb.w lr, [r1, #12] │ │ │ │ str r3, [r1, #16] │ │ │ │ b.n 2cf01e │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2cf0a8 │ │ │ │ b.n 2cf052 │ │ │ │ - lsrs r0, r0, #26 │ │ │ │ + lsrs r0, r6, #26 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r2, [sp, #152] @ 0x98 │ │ │ │ + ldr r2, [sp, #344] @ 0x158 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r5, [pc, #608] @ (2cf340 ) │ │ │ │ + ldr r5, [pc, #800] @ (2cf400 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #420] @ (2cf298 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -101148,15 +101148,15 @@ │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr.w r9, [pc, #416] @ 2cf2a4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 2cf18e │ │ │ │ mov r5, r0 │ │ │ │ mov r4, sl │ │ │ │ add.w r8, r0, #92 @ 0x5c │ │ │ │ movs r7, #0 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ @@ -101271,86 +101271,86 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #128] @ (2cf2ac ) │ │ │ │ ldr r0, [pc, #132] @ (2cf2b0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2cf1fe │ │ │ │ b.n 2cf202 │ │ │ │ ldr r1, [pc, #112] @ (2cf2b4 ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r0, [pc, #112] @ (2cf2b8 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ b.n 2cf208 │ │ │ │ ldr r3, [pc, #100] @ (2cf2bc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cf1b0 │ │ │ │ ldr r3, [pc, #92] @ (2cf2c0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2cf1b0 │ │ │ │ ldr r0, [pc, #84] @ (2cf2c4 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [r5, #108] @ 0x6c │ │ │ │ b.n 2cf1b0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2cea54 │ │ │ │ b.n 2cf208 │ │ │ │ ldr r3, [pc, #68] @ (2cf2c8 ) │ │ │ │ movw r2, #829 @ 0x33d │ │ │ │ ldr r1, [pc, #64] @ (2cf2cc ) │ │ │ │ ldr r0, [pc, #68] @ (2cf2d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - lsrs r6, r3, #20 │ │ │ │ + lsrs r6, r1, #21 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r3, [sp, #304] @ 0x130 │ │ │ │ + ldr r3, [sp, #496] @ 0x1f0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r3, [sp, #360] @ 0x168 │ │ │ │ + ldr r3, [sp, #552] @ 0x228 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r2, [sp, #608] @ 0x260 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #15 │ │ │ │ + lsrs r4, r3, #16 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r2, [sp, #616] @ 0x268 │ │ │ │ + ldr r2, [sp, #808] @ 0x328 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r0, r2, #15 │ │ │ │ + lsrs r0, r0, #16 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r2, [sp, #368] @ 0x170 │ │ │ │ + ldr r2, [sp, #560] @ 0x230 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #112] @ 0x70 │ │ │ │ + ldr r2, [sp, #304] @ 0x130 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r4, r1, #14 │ │ │ │ + lsrs r4, r7, #14 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r1, [sp, #776] @ 0x308 │ │ │ │ + ldr r1, [sp, #968] @ 0x3c8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [sp, #920] @ 0x398 │ │ │ │ + ldr r2, [sp, #88] @ 0x58 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2cf30c │ │ │ │ sub sp, #12 │ │ │ │ @@ -101358,24 +101358,24 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #36] @ (2cf314 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2ce6a8 │ │ │ │ nop │ │ │ │ - lsrs r2, r5, #12 │ │ │ │ + lsrs r2, r3, #13 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r1, [sp, #368] @ 0x170 │ │ │ │ + ldr r1, [sp, #560] @ 0x230 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r1, [sp, #616] @ 0x268 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #84] @ 2cf37c │ │ │ │ sub sp, #28 │ │ │ │ @@ -101383,15 +101383,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #80] @ (2cf384 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ str r0, [sp, #20] │ │ │ │ blx 28aa0c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #56] @ (2cf388 ) │ │ │ │ mov ip, r0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #0 │ │ │ │ @@ -101405,19 +101405,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsrs r6, r4, #11 │ │ │ │ + lsrs r6, r2, #12 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ + ldr r1, [sp, #288] @ 0x120 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r1, [sp, #136] @ 0x88 │ │ │ │ + ldr r1, [sp, #328] @ 0x148 │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r2, r3 │ │ │ │ lsls r5, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -101427,15 +101427,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #76] @ (2cf3f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ bl 2ce5f8 │ │ │ │ ldr.w r0, [r4, #240] @ 0xf0 │ │ │ │ cbz r0, 2cf3c6 │ │ │ │ bl 2c895c │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -101448,19 +101448,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsrs r2, r6, #9 │ │ │ │ + lsrs r2, r4, #10 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r0, [sp, #656] @ 0x290 │ │ │ │ + ldr r0, [sp, #848] @ 0x350 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r0, [sp, #904] @ 0x388 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 2cf4a4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -101470,15 +101470,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (2cf4a8 ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #144] @ (2cf4ac ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movs r1, #1 │ │ │ │ strb.w r1, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r1, [r2, #6] │ │ │ │ cbnz r1, 2cf472 │ │ │ │ strb.w r1, [r0, #85] @ 0x55 │ │ │ │ @@ -101520,19 +101520,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsrs r0, r1, #8 │ │ │ │ + lsrs r0, r7, #8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r0, [sp, #264] @ 0x108 │ │ │ │ + ldr r0, [sp, #456] @ 0x1c8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [sp, #192] @ 0xc0 │ │ │ │ + ldr r0, [sp, #384] @ 0x180 │ │ │ │ lsls r5, r3, #1 │ │ │ │ vqadd.u32 q0, q3, q14 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #132] @ 2cf548 │ │ │ │ @@ -101541,15 +101541,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #128] @ (2cf550 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r2, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 2cf4ee │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r1, r2, #31 │ │ │ │ bmi.n 2cf514 │ │ │ │ ldrb.w r2, [r3, #85] @ 0x55 │ │ │ │ @@ -101582,24 +101582,24 @@ │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [r3, #244] @ 0xf4 │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r3, #260] @ 0x104 │ │ │ │ bl 2c3400 │ │ │ │ b.n 2cf500 │ │ │ │ nop │ │ │ │ - lsrs r2, r1, #5 │ │ │ │ + lsrs r2, r7, #5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r7, [sp, #512] @ 0x200 │ │ │ │ + str r7, [sp, #704] @ 0x2c0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r7, [sp, #552] @ 0x228 │ │ │ │ + str r7, [sp, #744] @ 0x2e8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [sp, #472] @ 0x1d8 │ │ │ │ + str r6, [sp, #664] @ 0x298 │ │ │ │ lsls r5, r3, #1 │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ - bl 68f55e │ │ │ │ + bl 68f55e │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #196] @ 2cf634 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #192] @ (2cf638 ) │ │ │ │ @@ -101609,15 +101609,15 @@ │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #180] @ (2cf640 ) │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #176] @ (2cf644 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cbnz r1, 2cf5e4 │ │ │ │ ldrb.w r1, [r3, #86] @ 0x56 │ │ │ │ @@ -101634,15 +101634,15 @@ │ │ │ │ cbnz r2, 2cf610 │ │ │ │ mov r0, r3 │ │ │ │ bl 2ce5f8 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7ee298 │ │ │ │ + b.w 7ee2c8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -101659,15 +101659,15 @@ │ │ │ │ bpl.n 2cf59c │ │ │ │ strd r2, r0, [sp, #8] │ │ │ │ subs r1, r5, #0 │ │ │ │ ldr r0, [pc, #80] @ (2cf650 ) │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2cf59c │ │ │ │ ldr r2, [pc, #64] @ (2cf654 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2cf5bc │ │ │ │ @@ -101675,37 +101675,37 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2cf5bc │ │ │ │ ldr r0, [pc, #48] @ (2cf658 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2cf5bc │ │ │ │ nop │ │ │ │ - lsrs r6, r3, #2 │ │ │ │ + lsrs r6, r1, #3 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r6, [sp, #832] @ 0x340 │ │ │ │ + str r7, [sp, #0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [sp, #888] @ 0x378 │ │ │ │ + str r7, [sp, #56] @ 0x38 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #880] @ 0x370 │ │ │ │ + str r7, [sp, #48] @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r0, [r7, #10] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #848] @ 0x350 │ │ │ │ + str r7, [sp, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr.w ip, [pc, #196] @ 2cf734 │ │ │ │ sub sp, #112 @ 0x70 │ │ │ │ @@ -101723,15 +101723,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r7, [sp, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 28a9f4 │ │ │ │ ldrb.w r0, [r6, #85] @ 0x55 │ │ │ │ cbz r0, 2cf6de │ │ │ │ @@ -101749,15 +101749,15 @@ │ │ │ │ bne.n 2cf6bc │ │ │ │ ldr r1, [pc, #120] @ (2cf748 ) │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #300 @ 0x12c │ │ │ │ - bl 738030 │ │ │ │ + bl 738060 │ │ │ │ ldr r2, [pc, #108] @ (2cf74c ) │ │ │ │ ldr r3, [pc, #84] @ (2cf738 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3 │ │ │ │ @@ -101781,23 +101781,23 @@ │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ sub.w ip, ip, #100 @ 0x64 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ b.n 2cf6c6 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ - lsls r2, r4, #30 │ │ │ │ + lsls r2, r2, #31 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #120] @ 0x78 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - str r5, [sp, #792] @ 0x318 │ │ │ │ + str r5, [sp, #984] @ 0x3d8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r5, [sp, #840] @ 0x348 │ │ │ │ + str r6, [sp, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldc2 0, cr0, [ip], {124} @ 0x7c │ │ │ │ str r4, [sp, #776] @ 0x308 │ │ │ │ lsls r7, r5, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -101817,15 +101817,15 @@ │ │ │ │ ldr r1, [pc, #232] @ (2cf864 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #116] @ 0x74 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ blx 28a9f4 │ │ │ │ ldrb.w r3, [r4, #85] @ 0x55 │ │ │ │ cbz r3, 2cf7a6 │ │ │ │ @@ -101854,15 +101854,15 @@ │ │ │ │ cbz r3, 2cf830 │ │ │ │ ldr r1, [pc, #148] @ (2cf86c ) │ │ │ │ movs r3, #0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #300 @ 0x12c │ │ │ │ - bl 737040 │ │ │ │ + bl 737070 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2cf7a8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2cf7a6 │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ @@ -101899,36 +101899,36 @@ │ │ │ │ ldr r3, [pc, #52] @ (2cf878 ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #260] @ 0x104 │ │ │ │ bl 2c3400 │ │ │ │ b.n 2cf7d6 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r0, r6, #26 │ │ │ │ + lsls r0, r4, #27 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #176] @ 0xb0 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - str r4, [sp, #848] @ 0x350 │ │ │ │ + str r5, [sp, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [sp, #904] @ 0x388 │ │ │ │ + str r5, [sp, #72] @ 0x48 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r3, [sp, #992] @ 0x3e0 │ │ │ │ lsls r7, r5, #3 │ │ │ │ @ instruction: 0xfb92007c │ │ │ │ - str r3, [sp, #448] @ 0x1c0 │ │ │ │ + str r3, [sp, #640] @ 0x280 │ │ │ │ lsls r5, r3, #1 │ │ │ │ bl 1f3876 │ │ │ │ bl 38787a │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2cf888 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ stc2l 0, cr0, [r2], {124} @ 0x7c │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #136] @ (2cf928 ) │ │ │ │ @@ -101936,44 +101936,44 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #140] @ (2cf930 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #128] @ (2cf934 ) │ │ │ │ ldr r3, [pc, #128] @ (2cf938 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #128] @ (2cf93c ) │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #128] @ (2cf940 ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #124] @ (2cf944 ) │ │ │ │ add r2, pc │ │ │ │ - bl 733a08 │ │ │ │ + bl 733a38 │ │ │ │ ldr r3, [pc, #120] @ (2cf948 ) │ │ │ │ ldr r2, [pc, #124] @ (2cf94c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (2cf950 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733af0 │ │ │ │ + bl 733b20 │ │ │ │ ldr r3, [pc, #112] @ (2cf954 ) │ │ │ │ ldr r2, [pc, #116] @ (2cf958 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #116] @ (2cf95c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733af0 │ │ │ │ + bl 733b20 │ │ │ │ ldr r2, [pc, #108] @ (2cf960 ) │ │ │ │ ldr r3, [pc, #108] @ (2cf964 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #108] @ (2cf968 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ @@ -101981,60 +101981,60 @@ │ │ │ │ ldr r4, [pc, #104] @ (2cf96c ) │ │ │ │ ldr r2, [pc, #104] @ (2cf970 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 733bd8 │ │ │ │ + bl 733c08 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsls r4, r2, #24 │ │ │ │ + lsls r4, r0, #25 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r6, [r7, r2] │ │ │ │ + ldrh r6, [r5, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r2, r2] │ │ │ │ + ldrh r6, [r0, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r3, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #224] @ 0xe0 │ │ │ │ + str r7, [sp, #416] @ 0x1a0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r7, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #816] @ 0x330 │ │ │ │ lsls r7, r5, #3 │ │ │ │ lsrs r5, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #152] @ 0x98 │ │ │ │ + str r7, [sp, #344] @ 0x158 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r5, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #40] @ 0x28 │ │ │ │ + strh r4, [r7, #40] @ 0x28 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #120] @ 0x78 │ │ │ │ + str r7, [sp, #312] @ 0x138 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r5, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #0] │ │ │ │ + str r7, [sp, #192] @ 0xc0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ sub sp, #8 │ │ │ │ @@ -102100,15 +102100,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #236] @ 0xec │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ strb.w r4, [sp, #13] │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ strb.w r4, [sp, #15] │ │ │ │ @@ -102184,28 +102184,28 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #381 @ 0x17d │ │ │ │ ldr r1, [pc, #636] @ (2cfd90 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2cfc72 │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #624] @ (2cfd94 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a50c │ │ │ │ + bl 87a53c │ │ │ │ ldr r2, [pc, #600] @ (2cfd98 ) │ │ │ │ ldr r3, [pc, #564] @ (2cfd78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ eors r2, r3 │ │ │ │ @@ -102225,15 +102225,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #316 @ 0x13c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a5a8 │ │ │ │ + bl 87a5d8 │ │ │ │ b.n 2cfb3e │ │ │ │ sub.w r2, r3, #352 @ 0x160 │ │ │ │ cmp.w r2, #352 @ 0x160 │ │ │ │ bcc.n 2cfbd6 │ │ │ │ ldrb.w r2, [r0, #-100] │ │ │ │ asrs r2, r1 │ │ │ │ ldr.w r1, [r5, #816] @ 0x330 │ │ │ │ @@ -102285,15 +102285,15 @@ │ │ │ │ ldr r4, [pc, #376] @ (2cfd9c ) │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #310 @ 0x136 │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2cfb3e │ │ │ │ ldr r0, [r5, #24] │ │ │ │ add.w r2, sp, #15 │ │ │ │ movw r1, #17699 @ 0x4523 │ │ │ │ movt r1, #32769 @ 0x8001 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #15] │ │ │ │ @@ -102307,24 +102307,24 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #411 @ 0x19b │ │ │ │ ldr r1, [pc, #320] @ (2cfda8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 2897dc │ │ │ │ b.n 2cfb3e │ │ │ │ ldr r1, [pc, #304] @ (2cfdac ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 887e90 │ │ │ │ + bl 887ec0 │ │ │ │ ldr.w r3, [r5, #800] @ 0x320 │ │ │ │ cbz r3, 2cfcdc │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r5, #29] │ │ │ │ ldr r3, [pc, #284] @ (2cfdb0 ) │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r5, #860] @ 0x35c │ │ │ │ @@ -102342,15 +102342,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #244] @ (2cfdb4 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #326 @ 0x146 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2cfc72 │ │ │ │ ldrb.w r3, [sp, #15] │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 2cfce4 │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ b.n 2cfaba │ │ │ │ mov r0, r5 │ │ │ │ @@ -102389,75 +102389,75 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #356 @ 0x164 │ │ │ │ ldr r1, [pc, #124] @ (2cfdc0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2cfc72 │ │ │ │ ldr r2, [pc, #112] @ (2cfdc4 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #112] @ (2cfdc8 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #364 @ 0x16c │ │ │ │ ldr r1, [pc, #104] @ (2cfdcc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2cfc72 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ str r1, [sp, #640] @ 0x280 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #104] @ 0x68 │ │ │ │ + str r6, [sp, #296] @ 0x128 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r6, r4, #18 │ │ │ │ + lsls r6, r2, #19 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r6, [sp, #160] @ 0xa0 │ │ │ │ + str r6, [sp, #352] @ 0x160 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r5, [sp, #936] @ 0x3a8 │ │ │ │ + str r6, [sp, #104] @ 0x68 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r6, r4, #14 │ │ │ │ + lsls r6, r2, #15 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r5, [sp, #72] @ 0x48 │ │ │ │ + str r5, [sp, #264] @ 0x108 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r5, [sp, #232] @ 0xe8 │ │ │ │ + str r5, [sp, #424] @ 0x1a8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r0, [sp, #392] @ 0x188 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - str r4, [sp, #112] @ 0x70 │ │ │ │ + str r4, [sp, #304] @ 0x130 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [sp, #736] @ 0x2e0 │ │ │ │ + str r4, [sp, #928] @ 0x3a0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r0, r2, #9 │ │ │ │ + lsls r0, r0, #10 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r3, [sp, #752] @ 0x2f0 │ │ │ │ + str r3, [sp, #944] @ 0x3b0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r3, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r3, #20 │ │ │ │ lsls r0, r6, #3 │ │ │ │ - str r3, [sp, #784] @ 0x310 │ │ │ │ + str r3, [sp, #976] @ 0x3d0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r3, [sp, #416] @ 0x1a0 │ │ │ │ + str r3, [sp, #608] @ 0x260 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r4, r6, #5 │ │ │ │ + lsls r4, r4, #6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r2, [sp, #896] @ 0x380 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r3, [sp, #448] @ 0x1c0 │ │ │ │ + str r3, [sp, #640] @ 0x280 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r4, r2, #5 │ │ │ │ + lsls r4, r0, #6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r2, [sp, #768] @ 0x300 │ │ │ │ + str r2, [sp, #960] @ 0x3c0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #856] @ (2d013c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -102646,15 +102646,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ blx 28ad6c <__fprintf_chk@plt+0x4> │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 887e90 │ │ │ │ + bl 887ec0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2897d8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cfe76 │ │ │ │ b.n 2cffac │ │ │ │ @@ -102774,16 +102774,16 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 2c92c4 │ │ │ │ b.n 2cfdf0 │ │ │ │ ldrh r4, [r7, #44] @ 0x2c │ │ │ │ lsls r7, r5, #3 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 6, r0, cr14, cr1, {3} │ │ │ │ - str r1, [sp, #344] @ 0x158 │ │ │ │ + vqadd.u8 q0, q7, │ │ │ │ + str r1, [sp, #536] @ 0x218 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2d0194 │ │ │ │ sub sp, #8 │ │ │ │ @@ -102792,29 +102792,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2d019c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ str.w r4, [r0, #856] @ 0x358 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldc2l 0, cr0, [r2, #-452] @ 0xfffffe3c │ │ │ │ - ldrh r4, [r7, #52] @ 0x34 │ │ │ │ + stc2 0, cr0, [r2, #452] @ 0x1c4 │ │ │ │ + ldrh r4, [r5, #54] @ 0x36 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r1, #54] @ 0x36 │ │ │ │ + ldrh r6, [r7, #54] @ 0x36 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2d01e4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -102822,28 +102822,28 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #48] @ (2d01ec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r0, [r0, #856] @ 0x358 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldc2l 0, cr0, [lr], #452 @ 0x1c4 │ │ │ │ - ldrh r0, [r5, #50] @ 0x32 │ │ │ │ + stc2 0, cr0, [lr, #-452]! @ 0xfffffe3c │ │ │ │ + ldrh r0, [r3, #52] @ 0x34 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r7, #50] @ 0x32 │ │ │ │ + ldrh r2, [r5, #52] @ 0x34 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2d0234 │ │ │ │ sub sp, #8 │ │ │ │ @@ -102852,28 +102852,28 @@ │ │ │ │ ldr r1, [pc, #48] @ (2d023c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - stc2 0, cr0, [lr], #452 @ 0x1c4 │ │ │ │ - ldrh r0, [r3, #48] @ 0x30 │ │ │ │ + ldc2l 0, cr0, [lr], {113} @ 0x71 │ │ │ │ + ldrh r0, [r1, #50] @ 0x32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r5, #48] @ 0x30 │ │ │ │ + ldrh r2, [r3, #50] @ 0x32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2d0280 │ │ │ │ sub sp, #12 │ │ │ │ @@ -102881,27 +102881,27 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (2d0288 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - mrrc2 0, 7, r0, lr, cr1 │ │ │ │ - ldrh r0, [r1, #46] @ 0x2e │ │ │ │ + stc2 0, cr0, [lr], {113} @ 0x71 │ │ │ │ + ldrh r0, [r7, #46] @ 0x2e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r3, #46] @ 0x2e │ │ │ │ + ldrh r2, [r1, #48] @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2d02d0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -102910,28 +102910,28 @@ │ │ │ │ ldr r1, [pc, #48] @ (2d02d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldc2 0, cr0, [r2], {113} @ 0x71 │ │ │ │ - ldrh r4, [r7, #42] @ 0x2a │ │ │ │ + mcrr2 0, 7, r0, r2, cr1 │ │ │ │ + ldrh r4, [r5, #44] @ 0x2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r1, #44] @ 0x2c │ │ │ │ + ldrh r6, [r7, #44] @ 0x2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2d031c │ │ │ │ sub sp, #12 │ │ │ │ @@ -102939,27 +102939,27 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (2d0324 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xfbc20071 │ │ │ │ - ldrh r4, [r5, #40] @ 0x28 │ │ │ │ + @ instruction: 0xfbf20071 │ │ │ │ + ldrh r4, [r3, #42] @ 0x2a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r7, #40] @ 0x28 │ │ │ │ + ldrh r6, [r5, #42] @ 0x2a │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2d0360 │ │ │ │ sub sp, #12 │ │ │ │ @@ -102967,23 +102967,23 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #36] @ (2d0368 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b1e0 │ │ │ │ - @ instruction: 0xfb760071 │ │ │ │ - ldrh r0, [r4, #38] @ 0x26 │ │ │ │ + @ instruction: 0xfba60071 │ │ │ │ + ldrh r0, [r2, #40] @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r6, #38] @ 0x26 │ │ │ │ + ldrh r2, [r4, #40] @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (2d03d4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -102991,43 +102991,43 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #88] @ (2d03dc ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2d03c0 │ │ │ │ ldrd r3, r2, [r0, #860] @ 0x35c │ │ │ │ cbz r3, 2d03cc │ │ │ │ str.w r2, [r3, #864] @ 0x360 │ │ │ │ ldr.w r3, [r0, #860] @ 0x35c │ │ │ │ str r3, [r2, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ strd r3, r3, [r4, #860] @ 0x35c │ │ │ │ - bl 887e90 │ │ │ │ + bl 887ec0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 2897dc │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 288d34 │ │ │ │ ldr r1, [pc, #16] @ (2d03e0 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 2d03a8 │ │ │ │ - @ instruction: 0xfb340071 │ │ │ │ - ldrh r0, [r4, #36] @ 0x24 │ │ │ │ + @ instruction: 0xfb640071 │ │ │ │ + ldrh r0, [r2, #38] @ 0x26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r6, #36] @ 0x24 │ │ │ │ + ldrh r0, [r4, #38] @ 0x26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stc2l 0, cr0, [sl, #956]! @ 0x3bc │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (2d0460 ) │ │ │ │ @@ -103039,15 +103039,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [r0, #20] │ │ │ │ cbnz r2, 2d0436 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 28b1e4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #20] │ │ │ │ @@ -103062,29 +103062,29 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #48] @ (2d046c ) │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov.w r2, #442 @ 0x1ba │ │ │ │ mov r0, r7 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrh r4, [r5, #32] │ │ │ │ + ldrh r4, [r3, #34] @ 0x22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xfaba0071 │ │ │ │ - ldrh r2, [r6, #32] │ │ │ │ + @ instruction: 0xfaea0071 │ │ │ │ + ldrh r2, [r4, #34] @ 0x22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r0, #40] @ 0x28 │ │ │ │ + ldrh r0, [r6, #40] @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d0470 : │ │ │ │ ldr r3, [pc, #124] @ (2d04f0 ) │ │ │ │ add r3, pc │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ cbnz r2, 2d048a │ │ │ │ @@ -103122,32 +103122,32 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 2890e4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #44] @ (2d0500 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ad24 │ │ │ │ + bl 87ad54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ stc2l 0, cr0, [lr, #-956] @ 0xfffffc44 │ │ │ │ ble.n 2d041c │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldrh r0, [r0, #38] @ 0x26 │ │ │ │ + ldrh r0, [r6, #38] @ 0x26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ble.n 2d05c0 │ │ │ │ lsls r6, r7, #3 │ │ │ │ - ldrh r4, [r3, #36] @ 0x24 │ │ │ │ + ldrh r4, [r1, #38] @ 0x26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ ldr.w r3, [r0, #452] @ 0x1c4 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2d0586 │ │ │ │ @@ -103328,51 +103328,51 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #84] @ (2d06e8 ) │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - strb r0, [r6, #24] │ │ │ │ + strb r0, [r4, #25] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - vst4.16 {d16-d19}, [r6 :128], sl │ │ │ │ - ldrh r4, [r1, #30] │ │ │ │ + ldr??.w r0, [r6, sl, lsl #2] │ │ │ │ + ldrh r4, [r7, #30] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r0, #30] │ │ │ │ + ldrh r6, [r6, #30] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r0, #30] │ │ │ │ + ldrh r4, [r6, #30] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r0, #30] │ │ │ │ + ldrh r2, [r6, #30] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r0, #24 │ │ │ │ + movs r0, #72 @ 0x48 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrsb.w r0, [ip, sl, lsl #2] │ │ │ │ - str r2, [r3, #76] @ 0x4c │ │ │ │ + vst4.16 {d16-d19}, [ip :128], sl │ │ │ │ + str r2, [r1, #80] @ 0x50 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r0, [r6, r0] │ │ │ │ + ldrh r0, [r4, r1] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r6, [r1, #26] │ │ │ │ + ldrh r6, [r7, #26] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r6, #26] │ │ │ │ + ldrh r4, [r4, #28] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r7, #26] │ │ │ │ + ldrh r2, [r5, #28] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r2, #30] │ │ │ │ + ldrh r4, [r0, #32] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r3, #30] │ │ │ │ + ldrh r6, [r1, #32] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r5, #28] │ │ │ │ + ldrh r4, [r3, #30] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r1, #28] │ │ │ │ + ldrh r6, [r7, #28] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r6, #26] │ │ │ │ + ldrh r0, [r4, #28] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r2, [r2, #26] │ │ │ │ + ldrh r2, [r0, #28] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r0, #30] │ │ │ │ + ldrh r0, [r6, #30] │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #2 │ │ │ │ cmp r0, #18 │ │ │ │ bhi.n 2d070a │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r3, r2, #8 │ │ │ │ adds r2, r1, #0 │ │ │ │ @@ -103565,26 +103565,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi.n 2d0936 │ │ │ │ ldr r2, [pc, #152] @ (2d0940 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ ldr r1, [pc, #144] @ (2d0944 ) │ │ │ │ ldr r3, [pc, #144] @ (2d0948 ) │ │ │ │ movs r2, #143 @ 0x8f │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #140] @ (2d094c ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -103627,18 +103627,18 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 28ae20 │ │ │ │ nop │ │ │ │ strh r2, [r2, #24] │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r2, [pc, #560] @ (2d0b74 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #12] │ │ │ │ + ldrh r4, [r4, #14] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf6620071 │ │ │ │ - ldrh r4, [r3, #12] │ │ │ │ + @ instruction: 0xf6920071 │ │ │ │ + ldrh r4, [r1, #14] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #156] @ (2d0a00 ) │ │ │ │ @@ -103650,32 +103650,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 73c24c │ │ │ │ + bl 73c27c │ │ │ │ cbz r0, 2d09ae │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #28 │ │ │ │ blx 2889f4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d087c │ │ │ │ mov r0, r4 │ │ │ │ - bl 848e30 │ │ │ │ + bl 848e60 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cbz r3, 2d09d8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 85b054 │ │ │ │ + bl 85b084 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87a78c │ │ │ │ + bl 87a7bc │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #84] @ (2d0a08 ) │ │ │ │ ldr r3, [pc, #80] @ (2d0a04 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -103771,25 +103771,25 @@ │ │ │ │ strd r1, lr, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ strd r6, r7, [sp, #12] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #24] @ (2d0ae4 ) │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d0a74 │ │ │ │ strh r6, [r7, #10] │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #62] @ 0x3e │ │ │ │ + strh r4, [r6, #62] @ 0x3e │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #176] @ (2d0ba8 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -103814,22 +103814,22 @@ │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2d0b8a │ │ │ │ add r2, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 73c24c │ │ │ │ + bl 73c27c │ │ │ │ cbz r0, 2d0b46 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 2d087c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 848e30 │ │ │ │ + bl 848e60 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d0594 │ │ │ │ blx 28b1e4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r0, [r4, #16] │ │ │ │ cbnz r3, 2d0b7a │ │ │ │ ldr r2, [pc, #88] @ (2d0bb0 ) │ │ │ │ @@ -103845,42 +103845,42 @@ │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 85af64 │ │ │ │ + bl 85af94 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87a78c │ │ │ │ + bl 87a7bc │ │ │ │ movs r4, #0 │ │ │ │ b.n 2d0b56 │ │ │ │ ldr r3, [pc, #40] @ (2d0bb4 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ ldr r0, [pc, #40] @ (2d0bb8 ) │ │ │ │ ldr r1, [pc, #40] @ (2d0bbc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #20 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2d0b46 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ strh r6, [r4, #4] │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r1, #2] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - @ instruction: 0xf38e0071 │ │ │ │ - strh r0, [r1, #60] @ 0x3c │ │ │ │ + @ instruction: 0xf3be0071 │ │ │ │ + strh r0, [r7, #60] @ 0x3c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r0, #54] @ 0x36 │ │ │ │ + strh r6, [r6, #54] @ 0x36 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldrb.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -103911,20 +103911,20 @@ │ │ │ │ ldr r1, [pc, #148] @ (2d0ca8 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r4 │ │ │ │ mov r4, r2 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ ldr r1, [pc, #136] @ (2d0cac ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ orrs r0, r3 │ │ │ │ beq.n 2d0c7e │ │ │ │ movs r2, #19 │ │ │ │ str r2, [r6, #0] │ │ │ │ cbnz r7, 2d0c48 │ │ │ │ cbz r5, 2d0c54 │ │ │ │ @@ -103946,108 +103946,108 @@ │ │ │ │ mov.w r3, #264 @ 0x108 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 2d0bf2 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 2d0bf2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ ldr r3, [pc, #40] @ (2d0cb0 ) │ │ │ │ ldr r2, [pc, #44] @ (2d0cb4 ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r1, [pc, #44] @ (2d0cb8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, ip, [sp] │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ movw r2, #3731 @ 0xe93 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2d0bf4 │ │ │ │ - strh r6, [r4, #56] @ 0x38 │ │ │ │ + strh r6, [r2, #58] @ 0x3a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r4, #56] @ 0x38 │ │ │ │ + strh r4, [r2, #58] @ 0x3a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf2940071 │ │ │ │ - strh r4, [r1, #54] @ 0x36 │ │ │ │ + movt r0, #16497 @ 0x4071 │ │ │ │ + strh r4, [r7, #54] @ 0x36 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r1, #46] @ 0x2e │ │ │ │ + strh r6, [r7, #46] @ 0x2e │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ cbz r1, 2d0d06 │ │ │ │ mov r4, r1 │ │ │ │ - bl 741cb4 │ │ │ │ + bl 741ce4 │ │ │ │ ldr r1, [pc, #128] @ (2d0d5c ) │ │ │ │ str r0, [r6, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 741d08 │ │ │ │ + bl 741d38 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ movs r2, #1 │ │ │ │ - bl 741e34 │ │ │ │ + bl 741e64 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2d0d48 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d0ce2 │ │ │ │ ldr r1, [pc, #100] @ (2d0d60 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 742010 │ │ │ │ + bl 742040 │ │ │ │ cbz r5, 2d0d3a │ │ │ │ - bl 741cb4 │ │ │ │ + bl 741ce4 │ │ │ │ ldr r1, [pc, #84] @ (2d0d64 ) │ │ │ │ str r0, [r6, #32] │ │ │ │ add r1, pc │ │ │ │ - bl 741d08 │ │ │ │ + bl 741d38 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ movs r2, #1 │ │ │ │ - bl 741e34 │ │ │ │ + bl 741e64 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2d0d48 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2d0d16 │ │ │ │ ldr r1, [pc, #56] @ (2d0d68 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 742010 │ │ │ │ + bl 742040 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - strh r0, [r4, #52] @ 0x34 │ │ │ │ + strh r0, [r2, #54] @ 0x36 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh r5, [r6, r0] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #50] @ 0x32 │ │ │ │ + strh r0, [r5, #52] @ 0x34 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh r1, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -104132,15 +104132,15 @@ │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r1, #10 │ │ │ │ cmp r3, #0 │ │ │ │ movw r5, #5900 @ 0x170c │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ - bl 870ec0 │ │ │ │ + bl 870ef0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2d0fb6 │ │ │ │ ldrd r3, r0, [sp, #24] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc.w r2, r0, #0 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r2, r0 │ │ │ │ @@ -104207,18 +104207,18 @@ │ │ │ │ ldr r1, [pc, #252] @ (2d0ff8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3790 @ 0xece │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ - bl 848e30 │ │ │ │ + bl 848e60 │ │ │ │ b.n 2d0ddc │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ beq.n 2d0f7e │ │ │ │ ldr r0, [pc, #220] @ (2d0ffc ) │ │ │ │ add.w r1, r9, #5696 @ 0x1640 │ │ │ │ adds r1, #4 │ │ │ │ add r0, pc │ │ │ │ @@ -104241,153 +104241,153 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (2d1008 ) │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3851 @ 0xf0b │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2d0f0c │ │ │ │ ldr r3, [pc, #168] @ (2d100c ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #168] @ (2d1010 ) │ │ │ │ ldr r1, [pc, #168] @ (2d1014 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3813 @ 0xee5 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2d0f0c │ │ │ │ ldr r3, [pc, #152] @ (2d1018 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ (2d101c ) │ │ │ │ ldr r1, [pc, #152] @ (2d1020 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3831 @ 0xef7 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2d0f0c │ │ │ │ ldr r3, [pc, #136] @ (2d1024 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #136] @ (2d1028 ) │ │ │ │ ldr r1, [pc, #136] @ (2d102c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3806 @ 0xede │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2d0f0c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [pc, #116] @ (2d1030 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [pc, #116] @ (2d1034 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #116] @ (2d1038 ) │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3846 @ 0xf06 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2d0f0c │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r2, #24] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - strh r4, [r3, #46] @ 0x2e │ │ │ │ + strh r4, [r1, #48] @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrb r4, [r0, #23] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - strh r0, [r3, #62] @ 0x3e │ │ │ │ + ldrh r0, [r1, #0] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - bic.w r0, r6, #113 @ 0x71 │ │ │ │ - strh r4, [r4, #36] @ 0x24 │ │ │ │ + orrs.w r0, r6, #113 @ 0x71 │ │ │ │ + strh r4, [r2, #38] @ 0x26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r3, #26] │ │ │ │ + strh r6, [r1, #28] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r4, #56] @ 0x38 │ │ │ │ + strh r6, [r2, #58] @ 0x3a │ │ │ │ lsls r0, r5, #1 │ │ │ │ - vshr.s16 q8, , #12 │ │ │ │ - strh r6, [r5, #38] @ 0x26 │ │ │ │ + and.w r0, r4, #113 @ 0x71 │ │ │ │ + strh r6, [r3, #40] @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r2, [r1, #24] │ │ │ │ + strh r2, [r7, #24] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - vshr.s32 q0, , #10 │ │ │ │ - strh r4, [r6, #34] @ 0x22 │ │ │ │ + vshr.s32 q8, , #26 │ │ │ │ + strh r4, [r4, #36] @ 0x24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r5, #22] │ │ │ │ + strh r6, [r3, #24] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - vshr.s16 q0, , #6 │ │ │ │ - strh r4, [r6, #34] @ 0x22 │ │ │ │ + vshr.s8 q8, , #6 │ │ │ │ + strh r4, [r4, #36] @ 0x24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r2, [r2, #22] │ │ │ │ + strh r2, [r0, #24] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - vqadd.s64 q8, q7, │ │ │ │ - strh r4, [r4, #32] │ │ │ │ + vshr.s32 q0, , #18 │ │ │ │ + strh r4, [r2, #34] @ 0x22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r6, #20] │ │ │ │ + strh r6, [r4, #22] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - vqadd.s32 q8, q0, │ │ │ │ - strh r2, [r3, #34] @ 0x22 │ │ │ │ + vshr.s16 q0, , #16 │ │ │ │ + strh r2, [r1, #36] @ 0x24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r2, #20] │ │ │ │ + strh r6, [r0, #22] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cbz r0, 2d105a │ │ │ │ - bl 7421f4 │ │ │ │ + bl 742224 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 730cf4 │ │ │ │ + bl 730d24 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #28] │ │ │ │ cbz r0, 2d106c │ │ │ │ - bl 7421f4 │ │ │ │ + bl 742224 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - bl 730cf4 │ │ │ │ + bl 730d24 │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ movs r0, #0 │ │ │ │ add.w r2, r4, #3008 @ 0xbc0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [r5, #32] │ │ │ │ strd r0, r1, [r2, #-8] │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 2d1090 │ │ │ │ - bl 730cf4 │ │ │ │ + bl 730d24 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3020] @ 0xbcc │ │ │ │ ldr.w r0, [r4, #3024] @ 0xbd0 │ │ │ │ cbz r0, 2d10a0 │ │ │ │ - bl 730248 │ │ │ │ + bl 730278 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3024] @ 0xbd0 │ │ │ │ ldr.w r0, [r4, #3028] @ 0xbd4 │ │ │ │ blx 288d38 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3028] @ 0xbd4 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cbnz r2, 2d10e2 │ │ │ │ ldr.w r0, [r4, #3032] @ 0xbd8 │ │ │ │ cbz r0, 2d10c2 │ │ │ │ - bl 730248 │ │ │ │ + bl 730278 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3032] @ 0xbd8 │ │ │ │ ldr.w r0, [r4, #3036] @ 0xbdc │ │ │ │ blx 288d38 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3036] @ 0xbdc │ │ │ │ movs r0, #0 │ │ │ │ @@ -104401,15 +104401,15 @@ │ │ │ │ bl 2c7700 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ b.n 2d10b2 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2d10f8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 87b93c │ │ │ │ + b.w 87b96c │ │ │ │ @ instruction: 0xf0fa00ef │ │ │ │ cmp r2, #9 │ │ │ │ beq.n 2d110c │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -104439,18 +104439,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (2d1164 ) │ │ │ │ ldr r0, [pc, #20] @ (2d1168 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - stcl 0, cr0, [ip, #452] @ 0x1c4 │ │ │ │ - strh r2, [r1, #8] │ │ │ │ + ldcl 0, cr0, [ip, #452]! @ 0x1c4 │ │ │ │ + strh r2, [r7, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r7, #22] │ │ │ │ + strh r6, [r5, #24] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #208] @ (2d1250 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -104467,15 +104467,15 @@ │ │ │ │ mov sl, r6 │ │ │ │ b.n 2d11d0 │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb.w r3, [r7, #533] @ 0x215 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ cbz r0, 2d11b0 │ │ │ │ - bl 74dbdc │ │ │ │ + bl 74dc0c │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r7, #496] @ 0x1f0 │ │ │ │ cbz r3, 2d11c2 │ │ │ │ ldr.w r0, [r7, #524] @ 0x20c │ │ │ │ cbz r0, 2d11c2 │ │ │ │ blx 28b1e4 │ │ │ │ str r0, [r5, #20] │ │ │ │ @@ -104489,30 +104489,30 @@ │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #24 │ │ │ │ str.w sl, [sp] │ │ │ │ blx 2889f4 │ │ │ │ mov r1, sp │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 73c25c │ │ │ │ + bl 73c28c │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2d1200 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ bl 2d087c │ │ │ │ mov r0, r7 │ │ │ │ - bl 848e30 │ │ │ │ + bl 848e60 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d119a │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ - bl 87a78c │ │ │ │ + bl 87a7bc │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ - bl 85afa0 │ │ │ │ + bl 85afd0 │ │ │ │ strd r8, r5, [r6] │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d11d0 │ │ │ │ ldr r2, [pc, #52] @ (2d1258 ) │ │ │ │ ldr r3, [pc, #44] @ (2d1254 ) │ │ │ │ add r2, pc │ │ │ │ @@ -104601,15 +104601,15 @@ │ │ │ │ movcc r7, r1 │ │ │ │ mov.w r8, r8, asr #4 │ │ │ │ asrs r7, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ adds r4, #1 │ │ │ │ - bl 879000 │ │ │ │ + bl 879030 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ cmp r6, r4 │ │ │ │ bne.n 2d1306 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -104728,15 +104728,15 @@ │ │ │ │ str r2, [r1, #8] │ │ │ │ movs r2, #4 │ │ │ │ str.w r2, [r3, #452] @ 0x1c4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2d14a6 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ movs r1, #0 │ │ │ │ - bl 740498 │ │ │ │ + bl 7404c8 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -104770,26 +104770,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d144a │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #24] @ (2d14f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d144a │ │ │ │ nop │ │ │ │ strb r4, [r4, #29] │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #864] @ (2d184c ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, #30] │ │ │ │ + ldrb r2, [r1, #31] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #160] @ (2d15a8 ) │ │ │ │ @@ -104801,26 +104801,26 @@ │ │ │ │ beq.n 2d1536 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r6, r3 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2d157c │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 87a1d0 │ │ │ │ + bl 87a200 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [pc, #132] @ (2d15ac ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2d1582 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cbnz r3, 2d1536 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d142c │ │ │ │ mov r0, r4 │ │ │ │ - bl 87a78c │ │ │ │ + bl 87a7bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -104840,15 +104840,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2d152c │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #68] @ (2d15b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d152c │ │ │ │ ldr r0, [pc, #60] @ (2d15bc ) │ │ │ │ add r0, pc │ │ │ │ b.n 2d1524 │ │ │ │ ldr r3, [pc, #60] @ (2d15c0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -104860,32 +104860,32 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d152c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #40] @ (2d15c4 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d152c │ │ │ │ nop │ │ │ │ strb r2, [r3, #26] │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, #29] │ │ │ │ + ldrb r0, [r0, #30] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r6, [r7, #28] │ │ │ │ + ldrb r6, [r5, #29] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsb r4, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #29] │ │ │ │ + ldrb r6, [r0, #30] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #356] @ (2d173c ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -104907,15 +104907,15 @@ │ │ │ │ ldrb.w r3, [r4, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d169a │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r2, [r4, #560] @ 0x230 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 7403a4 │ │ │ │ + bl 7403d4 │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 2d16c0 │ │ │ │ ldr.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r2, r3 │ │ │ │ it hi │ │ │ │ subhi r2, r2, r3 │ │ │ │ bhi.n 2d1630 │ │ │ │ @@ -104924,15 +104924,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r3 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ mov r6, r3 │ │ │ │ - bl 88d7f8 │ │ │ │ + bl 88d828 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r6, r2 │ │ │ │ bcc.n 2d1656 │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2d16cc │ │ │ │ cbnz r3, 2d1672 │ │ │ │ @@ -104942,15 +104942,15 @@ │ │ │ │ ldr r2, [pc, #232] @ (2d1748 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 7405f0 │ │ │ │ + bl 740620 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #216] @ (2d174c ) │ │ │ │ ldr r3, [pc, #204] @ (2d1744 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -104967,15 +104967,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2d1608 │ │ │ │ add r3, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 7403a4 │ │ │ │ + bl 7403d4 │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 2d16c0 │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ subs r2, r2, r3 │ │ │ │ str.w r2, [r4, #504] @ 0x1f8 │ │ │ │ b.n 2d161e │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -104998,15 +104998,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2d1656 │ │ │ │ ldr r0, [pc, #112] @ (2d175c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d1672 │ │ │ │ b.n 2d1658 │ │ │ │ blx 2890a4 │ │ │ │ b.n 2d165e │ │ │ │ ldr r2, [pc, #72] @ (2d1750 ) │ │ │ │ @@ -105025,15 +105025,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 2d162e │ │ │ │ ldr r0, [pc, #60] @ (2d1764 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2d162e │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r0, #23] │ │ │ │ lsls r7, r5, #3 │ │ │ │ strb r4, [r7, #22] │ │ │ │ @@ -105046,19 +105046,19 @@ │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, #26] │ │ │ │ + ldrb r4, [r1, #27] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r7, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #24] │ │ │ │ + ldrb r6, [r7, #24] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r2, [pc, #1364] @ 2d1cd0 │ │ │ │ @@ -105084,28 +105084,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 2c994c │ │ │ │ ldr.w r7, [pc, #1308] @ 2d1cd4 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d1988 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r2, [pc, #1280] @ 2d1cd8 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [pc, #1276] @ 2d1cdc │ │ │ │ add r3, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ movs r1, #5 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 2c991c │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r8, r0 │ │ │ │ @@ -105551,15 +105551,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d1a84 │ │ │ │ ldr r0, [pc, #188] @ (2d1cec ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d1a84 │ │ │ │ movs r1, #5 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 2c991c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d1a20 │ │ │ │ @@ -105577,70 +105577,70 @@ │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2d1aea │ │ │ │ ldr r0, [pc, #128] @ (2d1cf4 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d1aea │ │ │ │ ldr r3, [pc, #100] @ (2d1ce4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d1a84 │ │ │ │ ldr r3, [pc, #88] @ (2d1ce8 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2d1a84 │ │ │ │ ldr r0, [pc, #92] @ (2d1cf8 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d1a84 │ │ │ │ ldr r3, [pc, #72] @ (2d1cf0 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d1aea │ │ │ │ ldr r3, [pc, #48] @ (2d1ce8 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d1aea │ │ │ │ ldr r0, [pc, #56] @ (2d1cfc ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d1aea │ │ │ │ nop │ │ │ │ strb r0, [r4, #16] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - adcs r2, r6 │ │ │ │ + sbcs r2, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #226 @ 0xe2 │ │ │ │ + subs r7, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 2d1b60 │ │ │ │ + b.n 2d1bc0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #7] │ │ │ │ + ldrb r0, [r1, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ mov r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, #5] │ │ │ │ + ldrb r6, [r4, #6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r2, [r5, #5] │ │ │ │ + ldrb r2, [r3, #6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r6, [r4, #4] │ │ │ │ + ldrb r6, [r2, #5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #152] @ (2d1dac ) │ │ │ │ sub.w r3, r2, #65 @ 0x41 │ │ │ │ @@ -105665,15 +105665,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2c7238 │ │ │ │ ldr r2, [pc, #100] @ (2d1db0 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ ldr r2, [pc, #92] @ (2d1db4 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2d1d86 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ @@ -105700,27 +105700,27 @@ │ │ │ │ bpl.n 2d1d5e │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #32] @ (2d1dc0 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d1d5e │ │ │ │ ldr r2, [r1, #104] @ 0x68 │ │ │ │ lsls r7, r5, #3 │ │ │ │ bxns r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #256] @ (2d1ebc ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #2] │ │ │ │ + ldrb r0, [r6, #2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d1dc4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -105740,15 +105740,15 @@ │ │ │ │ cbz r3, 2d1df6 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cbnz r3, 2d1e16 │ │ │ │ movs r0, #0 │ │ │ │ strb r0, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 848e30 │ │ │ │ + bl 848e60 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -105761,46 +105761,46 @@ │ │ │ │ bl 2d116c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #28] │ │ │ │ ldr r3, [r2, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 73c24c │ │ │ │ + bl 73c27c │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2d1e70 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 2d1eaa │ │ │ │ bls.n 2d1e80 │ │ │ │ subs r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 2d1ec6 │ │ │ │ ldr r3, [pc, #136] @ (2d1ed4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ ldr r3, [pc, #128] @ (2d1ed8 ) │ │ │ │ ldr r2, [pc, #132] @ (2d1edc ) │ │ │ │ ldr r1, [pc, #132] @ (2d1ee0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ mov.w r2, #414 @ 0x19e │ │ │ │ add r1, pc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 848e30 │ │ │ │ + bl 848e60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 85b018 │ │ │ │ + bl 85b048 │ │ │ │ movs r4, #0 │ │ │ │ b.n 2d1e02 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 28b1e4 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ @@ -105832,19 +105832,19 @@ │ │ │ │ nop │ │ │ │ ldr r2, [r1, #92] @ 0x5c │ │ │ │ lsls r7, r5, #3 │ │ │ │ b.n 2d16e0 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r2, [pc, #560] @ (2d2108 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2d2068 │ │ │ │ + b.n 2d20c8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r0, [r2, #16] │ │ │ │ + strb r0, [r0, #17] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r6, [r6, #15] │ │ │ │ + strb r6, [r4, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d1ee4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -105885,21 +105885,21 @@ │ │ │ │ ldr r0, [r7, #56] @ 0x38 │ │ │ │ cbz r0, 2d1f86 │ │ │ │ ldr r3, [pc, #200] @ (2d2028 ) │ │ │ │ mov r1, r9 │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 73355c │ │ │ │ + bl 73358c │ │ │ │ ldr r2, [pc, #188] @ (2d202c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ blx 28b1e4 │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbnz r3, 2d1fb0 │ │ │ │ @@ -105959,21 +105959,21 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ b.n 2d25fc │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r6, [r4, #72] @ 0x48 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - b.n 2d2038 │ │ │ │ + b.n 2d2098 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r4, [r5, #5] │ │ │ │ + strb r4, [r3, #6] │ │ │ │ lsls r7, r3, #1 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #144 @ 0x90 │ │ │ │ + movs r3, #192 @ 0xc0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d2030 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -105994,24 +105994,24 @@ │ │ │ │ ldr.w r1, [r4, #2976] @ 0xba0 │ │ │ │ blx 28a844 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d2052 │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 2d20b0 │ │ │ │ ldr r5, [pc, #172] @ (2d2120 ) │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r2, [pc, #168] @ (2d2124 ) │ │ │ │ ldr r1, [pc, #172] @ (2d2128 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr.w r2, [r4, #3020] @ 0xbcc │ │ │ │ cbz r3, 2d20fa │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -106027,15 +106027,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (2d2134 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #589 @ 0x24d │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -106046,52 +106046,52 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #84] @ (2d2140 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2d20ca │ │ │ │ mov r0, r2 │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ ldr r2, [pc, #64] @ (2d2144 ) │ │ │ │ ldr r1, [pc, #68] @ (2d2148 ) │ │ │ │ add.w r3, r5, #164 @ 0xa4 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2d20ca │ │ │ │ b.n 2d2470 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - udf #164 @ 0xa4 │ │ │ │ + udf #212 @ 0xd4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adds r3, #58 @ 0x3a │ │ │ │ + adds r3, #106 @ 0x6a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r3, #82 @ 0x52 │ │ │ │ + adds r3, #130 @ 0x82 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - udf #104 @ 0x68 │ │ │ │ + udf #152 @ 0x98 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r2, [r0, #23] │ │ │ │ + strb r2, [r6, #23] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r4, #6] │ │ │ │ + strb r0, [r2, #7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - udf #54 @ 0x36 │ │ │ │ + udf #102 @ 0x66 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strb r4, [r6, #21] │ │ │ │ + strb r4, [r4, #22] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r0, [r6, #5] │ │ │ │ + strb r0, [r4, #6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r4, [r1, #22] │ │ │ │ + strb r4, [r7, #22] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r2, #5] │ │ │ │ + strb r2, [r0, #6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d214c : │ │ │ │ add.w r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r0, #2968] @ 0xb98 │ │ │ │ b.w 2888c4 │ │ │ │ │ │ │ │ @@ -106256,24 +106256,24 @@ │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 2d232e │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 2d0ae8 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2d232e │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 860f94 │ │ │ │ + bl 860fc4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 85af64 │ │ │ │ + bl 85af94 │ │ │ │ add.w r0, r8, #72 @ 0x48 │ │ │ │ add.w r7, r4, #102912 @ 0x19200 │ │ │ │ - bl 88d72c │ │ │ │ + bl 88d75c │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 88d72c │ │ │ │ + bl 88d75c │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 85afa0 │ │ │ │ + bl 85afd0 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2d85c0 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2dc068 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2e1258 │ │ │ │ mov r0, r4 │ │ │ │ @@ -106304,32 +106304,32 @@ │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2d241c │ │ │ │ ldr r1, [pc, #156] @ (2d2458 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ ldr.w r3, [r6, #780] @ 0x30c │ │ │ │ cbz r3, 2d23d6 │ │ │ │ add.w r0, r7, #264 @ 0x108 │ │ │ │ bl 2c3708 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ - bl 8749d8 │ │ │ │ + bl 874a08 │ │ │ │ ldr.w r0, [r5, #720] @ 0x2d0 │ │ │ │ cbz r0, 2d23e8 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ add.w r0, r8, #216 @ 0xd8 │ │ │ │ movs r5, #0 │ │ │ │ - bl 88d72c │ │ │ │ + bl 88d75c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 730cf4 │ │ │ │ + bl 730d24 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 730cf4 │ │ │ │ + bl 730d24 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r5, [r4, #8] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 288d34 │ │ │ │ @@ -106348,31 +106348,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d22ee │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #36] @ (2d2464 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d22ee │ │ │ │ ldr r2, [r0, #12] │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #16] │ │ │ │ + strb r6, [r6, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strb r2, [r1, #13] │ │ │ │ + strb r2, [r7, #13] │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r2, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, #10] │ │ │ │ + strb r0, [r6, #10] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr.w r2, [pc, #2624] @ 2d2ec0 │ │ │ │ @@ -106507,15 +106507,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mul.w r4, r3, r8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 879824 │ │ │ │ + bl 879854 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, r0 │ │ │ │ beq.w 2d27f8 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w r0, [r7, #2928] @ 0xb70 │ │ │ │ cmp r3, r9 │ │ │ │ @@ -106693,25 +106693,25 @@ │ │ │ │ b.n 2d259c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ mla r2, r3, r2, r2 │ │ │ │ - bl 879824 │ │ │ │ + bl 879854 │ │ │ │ cmp r4, r0 │ │ │ │ bne.w 2d2692 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ ldrd sl, r6, [sp, #96] @ 0x60 │ │ │ │ bl 2ca638 │ │ │ │ ldr.w r1, [pc, #1756] @ 2d2ed8 │ │ │ │ mov r0, sl │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r7, [r3, #-40] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2d2afc │ │ │ │ movw r3, #52429 @ 0xcccd │ │ │ │ movt r3, #52428 @ 0xcccc │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ @@ -106863,35 +106863,35 @@ │ │ │ │ add.w r3, r6, #24 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r5, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, r4 │ │ │ │ mul.w r2, r5, r8 │ │ │ │ - bl 879824 │ │ │ │ + bl 879854 │ │ │ │ cmp r4, r0 │ │ │ │ beq.n 2d2a6a │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ umull r3, r8, r3, r0 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov.w r8, r8, lsr #8 │ │ │ │ mul.w r6, r3, r8 │ │ │ │ mls r7, r5, r8, r0 │ │ │ │ add.w r5, r6, #24 │ │ │ │ mov r2, r7 │ │ │ │ adds r0, r5, r4 │ │ │ │ - bl 8798dc │ │ │ │ + bl 87990c │ │ │ │ sub.w sl, r0, r7 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 87919c │ │ │ │ + bl 8791cc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r5, #1 │ │ │ │ sub.w fp, r3, r8 │ │ │ │ cmp.w fp, #1 │ │ │ │ ble.n 2d2a48 │ │ │ │ and.w r9, r7, #31 │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ @@ -106899,15 +106899,15 @@ │ │ │ │ lsrs r4, r7, #5 │ │ │ │ lsl.w r9, r5, r9 │ │ │ │ b.n 2d2a3e │ │ │ │ mov r0, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ adds r5, #1 │ │ │ │ - bl 87919c │ │ │ │ + bl 8791cc │ │ │ │ adds r6, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ beq.n 2d2a48 │ │ │ │ ldr.w r3, [r6, r4, lsl #2] │ │ │ │ tst.w r9, r3 │ │ │ │ bne.n 2d2a2c │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ @@ -106974,15 +106974,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2d2866 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r2, [r1, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #1016] @ (2d2eec ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d2866 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movw r1, #3001 @ 0xbb9 │ │ │ │ ldrd r3, r2, [r0] │ │ │ │ adds r3, #50 @ 0x32 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -107108,21 +107108,21 @@ │ │ │ │ movt r3, #15 │ │ │ │ sbc.w r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ movs r3, #184 @ 0xb8 │ │ │ │ mla r4, r3, r4, r7 │ │ │ │ - bl 8a3bd8 │ │ │ │ + bl 8a3c08 │ │ │ │ vmov d7, r0, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r4, r6 │ │ │ │ vdiv.f64 d8, d7, d9 │ │ │ │ - bl 8a3bd8 │ │ │ │ + bl 8a3c08 │ │ │ │ vmov d6, r0, r1 │ │ │ │ vmov.f64 d7, #36 @ 0x41200000 10.0 │ │ │ │ vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ add.w r4, r4, #86528 @ 0x15200 │ │ │ │ vadd.f64 d8, d8, d6 │ │ │ │ vdiv.f64 d6, d8, d7 │ │ │ │ vdiv.f64 d7, d5, d6 │ │ │ │ @@ -107225,15 +107225,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r5, r4 │ │ │ │ add.w r8, r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add.w r8, r8, #40 @ 0x28 │ │ │ │ - bl 879000 │ │ │ │ + bl 879030 │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 2d2de6 │ │ │ │ add.w r3, r4, #102400 @ 0x19000 │ │ │ │ adds r7, #1 │ │ │ │ ldr.w r4, [r3, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d2db6 │ │ │ │ @@ -107285,15 +107285,15 @@ │ │ │ │ bpl.w 2d2866 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (2d2ef8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d2866 │ │ │ │ ldr r3, [pc, #92] @ (2d2efc ) │ │ │ │ movw r2, #3223 @ 0xc97 │ │ │ │ ldr r1, [pc, #92] @ (2d2f00 ) │ │ │ │ ldr r0, [pc, #92] @ (2d2f04 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -107310,41 +107310,41 @@ │ │ │ │ lsls r7, r5, #3 │ │ │ │ str r0, [r3, #112] @ 0x70 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #9] │ │ │ │ + strb r0, [r7, #9] │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r2, [r1, #64] @ 0x40 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldr r4, [r1, #112] @ 0x70 │ │ │ │ + ldr r4, [r7, #112] @ 0x70 │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r3, #44] @ 0x2c │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #64] @ 0x40 │ │ │ │ + ldr r0, [r5, #68] @ 0x44 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r0, [r7, #4] │ │ │ │ lsls r7, r5, #3 │ │ │ │ blx lr │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #16] │ │ │ │ + ldr r4, [r6, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - beq.n 2d2ff4 │ │ │ │ + beq.n 2d2e54 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r0, [r7, #56] @ 0x38 │ │ │ │ + str r0, [r5, #60] @ 0x3c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r6, #4] │ │ │ │ + ldr r0, [r4, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d2f08 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -107406,24 +107406,24 @@ │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d3042 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 88d6f0 │ │ │ │ + bl 88d720 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 88d718 │ │ │ │ + bl 88d748 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 74030c │ │ │ │ + bl 74033c │ │ │ │ subs r1, r0, #0 │ │ │ │ ble.w 2d30e8 │ │ │ │ ldr.w r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ ldr.w r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -107446,15 +107446,15 @@ │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d30f2 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d2ffe │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ - bl 88d7f8 │ │ │ │ + bl 88d828 │ │ │ │ b.n 2d3002 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d2f76 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d142c │ │ │ │ b.n 2d2f76 │ │ │ │ @@ -107493,22 +107493,22 @@ │ │ │ │ cbnz r3, 2d30fa │ │ │ │ ldr r2, [pc, #184] @ (2d3150 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 7405f0 │ │ │ │ + bl 740620 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #172] @ (2d3154 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ b.n 2d2f66 │ │ │ │ ldr.w r3, [r5, #496] @ 0x1f0 │ │ │ │ cbz r3, 2d30d2 │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cbz r3, 2d30d2 │ │ │ │ ldr.w r3, [r5, #504] @ 0x1f8 │ │ │ │ cbnz r3, 2d30d2 │ │ │ │ @@ -107560,30 +107560,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r5, r1] │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldrb r2, [r5, r0] │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #104] @ 0x68 │ │ │ │ + str r2, [r7, #104] @ 0x68 │ │ │ │ lsls r5, r3, #1 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - str r4, [r3, #100] @ 0x64 │ │ │ │ + str r4, [r1, #104] @ 0x68 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r6!, {r1, r2, r3} │ │ │ │ + ldmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r4, [r1, #20] │ │ │ │ + str r4, [r7, #20] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [r0, #52] @ 0x34 │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r5, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r3, r5} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r6, [r6, #16] │ │ │ │ + str r6, [r4, #20] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [r5, #48] @ 0x30 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d3170 : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble.n 2d3182 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -107618,15 +107618,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7403a4 │ │ │ │ + bl 7403d4 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 2d31f8 │ │ │ │ ldr r2, [pc, #64] @ (2d3214 ) │ │ │ │ ldr r3, [pc, #56] @ (2d3210 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -107678,15 +107678,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 74030c │ │ │ │ + bl 74033c │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 2d3284 │ │ │ │ ldr r2, [pc, #64] @ (2d32a0 ) │ │ │ │ ldr r3, [pc, #56] @ (2d329c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -107748,53 +107748,53 @@ │ │ │ │ umull r1, r2, r2, r3 │ │ │ │ cmp.w r0, r2, lsr #2 │ │ │ │ bcc.n 2d3378 │ │ │ │ add.w r5, r4, #86528 @ 0x15200 │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 88d6f0 │ │ │ │ + bl 88d720 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 2d3334 │ │ │ │ mov r0, r5 │ │ │ │ - bl 88d70c │ │ │ │ + bl 88d73c │ │ │ │ cbz r0, 2d3334 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d338e │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #140] @ (2d33b0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7405f0 │ │ │ │ + bl 740620 │ │ │ │ str r0, [r4, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88d7bc │ │ │ │ + b.w 88d7ec │ │ │ │ ldr r2, [pc, #108] @ (2d33b4 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 2d3382 │ │ │ │ ldr r2, [pc, #104] @ (2d33b8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2d3382 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (2d33bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cbz r3, 2d3382 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -107823,23 +107823,23 @@ │ │ │ │ ldr r6, [r2, r3] │ │ │ │ lsls r7, r5, #3 │ │ │ │ @ instruction: 0xfbdbffff │ │ │ │ str r4, [r4, #100] @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #72] @ 0x48 │ │ │ │ + str r2, [r1, #76] @ 0x4c │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r7} │ │ │ │ + ldmia r3!, {r1, r4, r5, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrsh r0, [r0, r3] │ │ │ │ + ldrsh r0, [r6, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r2, [r6, #8] │ │ │ │ + str r2, [r4, #12] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (2d3450 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -108280,15 +108280,15 @@ │ │ │ │ ldr r1, [pc, #260] @ (2d3984 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 874b94 │ │ │ │ + b.w 874bc4 │ │ │ │ ldr r3, [pc, #228] @ (2d3978 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r8, [pc, #236] @ 2d3988 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ add.w r7, sp, #15 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ @@ -108370,21 +108370,21 @@ │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r2, r0] │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r7, r4] │ │ │ │ + ldrsh r2, [r5, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ strh r0, [r7, r4] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldrsh r4, [r1, r2] │ │ │ │ + ldrsh r4, [r7, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsh r6, [r4, r1] │ │ │ │ + ldrsh r6, [r2, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ strh r6, [r7, r1] │ │ │ │ lsls r7, r5, #3 │ │ │ │ strh r0, [r4, r1] │ │ │ │ lsls r7, r5, #3 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -108599,15 +108599,15 @@ │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #72] @ (2d3bf8 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 874b94 │ │ │ │ + b.w 874bc4 │ │ │ │ ldr.w r2, [r3, #496] @ 0x1f0 │ │ │ │ cbz r2, 2d3bd4 │ │ │ │ ldrb.w r2, [r3, #501] @ 0x1f5 │ │ │ │ cbz r2, 2d3bd4 │ │ │ │ ldr.w r3, [r3, #504] @ 0x1f8 │ │ │ │ cbz r3, 2d3be2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -108619,17 +108619,17 @@ │ │ │ │ bl 2e3aac │ │ │ │ b.n 2d3ba2 │ │ │ │ nop │ │ │ │ str r4, [r4, r0] │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, r5] │ │ │ │ + ldrh r4, [r5, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r2, r5] │ │ │ │ + ldrh r0, [r0, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #672] @ (2d3eb0 ) │ │ │ │ @@ -108769,15 +108769,15 @@ │ │ │ │ bl 2d32a4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d3b6c │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 2d3dec │ │ │ │ ldr.w r0, [r4, #492] @ 0x1ec │ │ │ │ cbz r0, 2d3e24 │ │ │ │ - bl 74dbdc │ │ │ │ + bl 74dc0c │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r4, #496] @ 0x1f0 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r3, 2d3dd0 │ │ │ │ ldr.w r0, [r4, #524] @ 0x20c │ │ │ │ cbz r0, 2d3dd0 │ │ │ │ blx 28b1e4 │ │ │ │ @@ -108785,17 +108785,17 @@ │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 2d3dec │ │ │ │ ldr.w r0, [r4, #408] @ 0x198 │ │ │ │ bl 2d0ae8 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2d3dec │ │ │ │ ldr.w r1, [r4, #536] @ 0x218 │ │ │ │ - bl 860e48 │ │ │ │ + bl 860e78 │ │ │ │ mov r0, r5 │ │ │ │ - bl 85af64 │ │ │ │ + bl 85af94 │ │ │ │ ldr r3, [pc, #216] @ (2d3ec8 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ b.n 2d3c6e │ │ │ │ mov r0, r5 │ │ │ │ bl 2d142c │ │ │ │ @@ -108874,31 +108874,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #528] @ (2d40cc ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r7, [pc, #200] @ (2d3f88 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ adds r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, r6] │ │ │ │ + ldrh r6, [r4, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r1, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #19 │ │ │ │ + lsls r2, r6, #19 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stmia r0!, {r3, r4, r7} │ │ │ │ + stmia r0!, {r3, r6, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r6, [r2, r7] │ │ │ │ + strb r6, [r0, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [r0, r7] │ │ │ │ + ldr r4, [r6, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r0!, {r7} │ │ │ │ + stmia r0!, {r4, r5, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r6, [r7, r6] │ │ │ │ + strh r6, [r5, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r1, r0] │ │ │ │ + ldrh r4, [r7, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #268] @ (2d4008 ) │ │ │ │ sub.w r5, r0, #17024 @ 0x4280 │ │ │ │ @@ -108989,30 +108989,30 @@ │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ bl 2d35d8 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ mov r0, r7 │ │ │ │ bl 2d3b6c │ │ │ │ b.n 2d3f34 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [pc, #648] @ (2d4294 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #600] @ (2d426c ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [pc, #416] @ (2d41b8 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r1, r6] │ │ │ │ + ldrsb r6, [r7, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #192] @ (2d40f4 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -109067,15 +109067,15 @@ │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ strb.w r3, [sp, #15] │ │ │ │ bl 2d32a4 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ ldr r2, [pc, #52] @ (2d4108 ) │ │ │ │ ldr r3, [pc, #36] @ (2d40f8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -109090,15 +109090,15 @@ │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #416] @ (2d42a0 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r6, r2] │ │ │ │ + ldrsb r4, [r4, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r2, [pc, #832] @ (2d444c ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -109143,25 +109143,25 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2d412a │ │ │ │ ldr r0, [pc, #36] @ (2d419c ) │ │ │ │ and.w r3, r1, #1 │ │ │ │ ubfx r2, r1, #1, #1 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d412a │ │ │ │ ldr r2, [pc, #520] @ (2d4398 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r3, r6] │ │ │ │ + ldrsb r4, [r1, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #164] @ (2d4258 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -109207,15 +109207,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ strb.w r8, [sp, #3] │ │ │ │ bl 2d32a4 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ ldr r2, [pc, #56] @ (2d426c ) │ │ │ │ ldr r3, [pc, #36] @ (2d425c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -109231,15 +109231,15 @@ │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #920] @ (2d45fc ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, r4] │ │ │ │ + strb r2, [r4, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r1, [pc, #440] @ (2d4428 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -109313,15 +109313,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2d32a4 │ │ │ │ ldr r1, [pc, #180] @ (2d43f4 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ ldr r2, [pc, #168] @ (2d43f8 ) │ │ │ │ ldr r3, [pc, #144] @ (2d43e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -109344,15 +109344,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2d433c │ │ │ │ ldr r0, [pc, #120] @ (2d4404 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d433c │ │ │ │ ldr r3, [pc, #112] @ (2d4408 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d42ca │ │ │ │ ldr r3, [pc, #92] @ (2d4400 ) │ │ │ │ @@ -109362,15 +109362,15 @@ │ │ │ │ bpl.n 2d42ca │ │ │ │ str.w r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #88] @ (2d440c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d42ca │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (2d4410 ) │ │ │ │ movw r2, #1250 @ 0x4e2 │ │ │ │ ldr r1, [pc, #72] @ (2d4414 ) │ │ │ │ ldr r0, [pc, #76] @ (2d4418 ) │ │ │ │ add r3, pc │ │ │ │ @@ -109385,35 +109385,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #1000] @ (2d47d0 ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, r0] │ │ │ │ + strb r2, [r4, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r6, [r0, r7] │ │ │ │ + strh r6, [r6, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [pc, #336] @ (2d454c ) │ │ │ │ lsls r7, r5, #3 │ │ │ │ strb r4, [r7, #3] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r2, r0] │ │ │ │ + ldrsb r6, [r0, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r0, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, r6] │ │ │ │ + strb r2, [r1, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbnz r4, 2d4468 │ │ │ │ + cbnz r4, 2d4474 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r6, [pc, #584] @ (2d4660 ) │ │ │ │ + ldr r6, [pc, #776] @ (2d4720 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [r0, r2] │ │ │ │ + str r4, [r6, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #464] @ 2d45fc │ │ │ │ mov r4, r0 │ │ │ │ @@ -109473,15 +109473,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 2d32a4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ ldr r2, [pc, #316] @ (2d4614 ) │ │ │ │ ldr r3, [pc, #296] @ (2d4600 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -109541,15 +109541,15 @@ │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 2d32a4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ ldr r2, [pc, #164] @ (2d4620 ) │ │ │ │ ldr r3, [pc, #128] @ (2d4600 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -109567,15 +109567,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2d4522 │ │ │ │ ldr r0, [pc, #132] @ (2d462c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2d4522 │ │ │ │ ldr r2, [pc, #116] @ (2d4630 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2d447e │ │ │ │ @@ -109585,15 +109585,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2d447e │ │ │ │ ldr r0, [pc, #96] @ (2d4634 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2d447e │ │ │ │ ldr r3, [pc, #84] @ (2d4638 ) │ │ │ │ movw r2, #1218 @ 0x4c2 │ │ │ │ ldr r1, [pc, #80] @ (2d463c ) │ │ │ │ ldr r0, [pc, #84] @ (2d4640 ) │ │ │ │ add r3, pc │ │ │ │ @@ -109608,39 +109608,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ bx sl │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, r1] │ │ │ │ + strh r4, [r5, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ mov ip, r9 │ │ │ │ lsls r7, r5, #3 │ │ │ │ mov ip, r5 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - str r0, [r3, r7] │ │ │ │ + strh r0, [r1, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ mov r6, r4 │ │ │ │ lsls r7, r5, #3 │ │ │ │ strh r0, [r2, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, r2] │ │ │ │ + strb r4, [r7, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r0, [r1, #15] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, r0] │ │ │ │ + strb r6, [r1, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbnz r4, 2d4648 │ │ │ │ + cbnz r4, 2d4654 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r4, [pc, #456] @ (2d4808 ) │ │ │ │ + ldr r4, [pc, #648] @ (2d48c8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [pc, #400] @ (2d47d4 ) │ │ │ │ + ldr r6, [pc, #592] @ (2d4894 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #408] @ (2d47f0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -109755,15 +109755,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 2d32a4 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, fp │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ ldr r2, [pc, #112] @ (2d4808 ) │ │ │ │ ldr r3, [pc, #88] @ (2d47f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -109788,36 +109788,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r9, #448] @ 0x1c0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #52] @ (2d4814 ) │ │ │ │ ldr.w r3, [r9, #444] @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d467e │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ cmp r0, r9 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, r8 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, r1] │ │ │ │ + str r2, [r5, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ add r2, r1 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r2, #4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, r2] │ │ │ │ + strh r4, [r1, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #480] @ (2d4a0c ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -109901,15 +109901,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ bl 2d35d8 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ ldr r2, [pc, #248] @ (2d4a24 ) │ │ │ │ ldr r3, [pc, #228] @ (2d4a10 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -109954,15 +109954,15 @@ │ │ │ │ bpl.n 2d48b6 │ │ │ │ ldr.w r3, [r4, #444] @ 0x1bc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #144] @ (2d4a34 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d48b6 │ │ │ │ ldr r2, [pc, #136] @ (2d4a38 ) │ │ │ │ ldr r3, [pc, #92] @ (2d4a10 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -110002,39 +110002,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ muls r0, r5 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #280] @ (2d4b3c ) │ │ │ │ + ldr r6, [pc, #472] @ (2d4bfc ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ negs r0, r7 │ │ │ │ lsls r7, r5, #3 │ │ │ │ negs r0, r3 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, r5] │ │ │ │ + str r6, [r4, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ rors r2, r6 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - push {r1, r3, r4, r5, lr} │ │ │ │ + push {r1, r3, r5, r6, lr} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r0, [pc, #480] @ (2d4c24 ) │ │ │ │ + ldr r0, [pc, #672] @ (2d4ce4 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [pc, #792] @ (2d4d60 ) │ │ │ │ + ldr r6, [pc, #984] @ (2d4e20 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - push {r1, r5, lr} │ │ │ │ + push {r1, r4, r6, lr} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r0, [pc, #384] @ (2d4bd0 ) │ │ │ │ + ldr r0, [pc, #576] @ (2d4c90 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [r3, r3] │ │ │ │ + str r6, [r1, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r1, [pc, #3076] @ 2d566c │ │ │ │ @@ -110092,15 +110092,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d5c5e │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2d597a │ │ │ │ ldr.w r0, [pc, #2940] @ 2d567c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d4ee6 │ │ │ │ b.n 2d50ec │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2d57f4 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ @@ -110131,15 +110131,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ strd r3, r3, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2d5b68 │ │ │ │ ldr.w r0, [pc, #2828] @ 2d5680 │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ b.n 2d4ee6 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2d555a │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r4, #8 │ │ │ │ rev r1, r3 │ │ │ │ eor.w r7, r1, r1, asr #31 │ │ │ │ @@ -110215,15 +110215,15 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str.w sl, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ - bl 8a3f40 │ │ │ │ + bl 8a3f70 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ lsl.w r3, r7, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #32] │ │ │ │ lsl.w r3, r2, sl │ │ │ │ @@ -110231,18 +110231,18 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ite ne │ │ │ │ movne r3, r2 │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ lsrs r3, r6, #3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 8a3f40 │ │ │ │ + bl 8a3f70 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 8a3f40 │ │ │ │ + bl 8a3f70 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ lsl.w ip, r1, fp │ │ │ │ cbnz r1, 2d4ca2 │ │ │ │ mov ip, r1 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ mov r7, r9 │ │ │ │ @@ -110615,15 +110615,15 @@ │ │ │ │ movw ip, #65278 @ 0xfefe │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ str.w ip, [sp, #4] │ │ │ │ bl 2d35d8 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d3b6c │ │ │ │ cmp r4, r6 │ │ │ │ bne.w 2d4de4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbz r3, 2d50c2 │ │ │ │ ldr.w r3, [r9, #424] @ 0x1a8 │ │ │ │ @@ -110843,15 +110843,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #884] @ (2d56a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrh r2, [r6, #2] │ │ │ │ ldrh r3, [r6, #4] │ │ │ │ rev16 r2, r2 │ │ │ │ ldrh r1, [r6, #6] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrb r4, [r6, #1] │ │ │ │ uxth r0, r2 │ │ │ │ @@ -111010,15 +111010,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2d4d1c │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #404] @ (2d56bc ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 2d4d1c │ │ │ │ add.w r2, r3, #32 │ │ │ │ cmp r2, #9 │ │ │ │ bhi.w 2d50aa │ │ │ │ ldr.w r2, [r9, #408] @ 0x198 │ │ │ │ add.w r2, r2, #569344 @ 0x8b000 │ │ │ │ ldrb.w r2, [r2, #3016] @ 0xbc8 │ │ │ │ @@ -111028,15 +111028,15 @@ │ │ │ │ and.w r3, r3, #15 │ │ │ │ strb.w r3, [r2, #3460] @ 0xd84 │ │ │ │ b.n 2d50aa │ │ │ │ movs r0, #8 │ │ │ │ b.n 2d4efa │ │ │ │ ldr r0, [pc, #352] @ (2d56c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d4ee6 │ │ │ │ b.n 2d50ec │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2d57fa │ │ │ │ ldr r3, [pc, #256] @ (2d5678 ) │ │ │ │ @@ -111052,15 +111052,15 @@ │ │ │ │ strh.w r1, [r3, #3460] @ 0xd84 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r9, #428] @ 0x1ac │ │ │ │ b.n 2d50c2 │ │ │ │ ldr r0, [pc, #284] @ (2d56c4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add.w r9, r5, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d4ee6 │ │ │ │ b.n 2d50ec │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ @@ -111132,49 +111132,49 @@ │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r5 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r6, r2] │ │ │ │ + ldrsb r2, [r4, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsb r4, [r7, r5] │ │ │ │ + ldrsb r4, [r5, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ b.n 2d5392 │ │ │ │ @ instruction: 0xfffffb5d │ │ │ │ vmull.u , d31, d18 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - mov sl, sp │ │ │ │ + bx r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ add r7, sp, #656 @ 0x290 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r1, [pc, #976] @ (2d5a70 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #336] @ (2d57f8 ) │ │ │ │ + ldr r3, [pc, #528] @ (2d58b8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - muls r0, r4 │ │ │ │ + bics r0, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r3, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, sl │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #624] @ (2d5930 ) │ │ │ │ + ldr r0, [pc, #816] @ (2d59f0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r3, [pc, #896] @ (2d5a44 ) │ │ │ │ + ldr r4, [pc, #64] @ (2d5704 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [pc, #104] @ (2d5730 ) │ │ │ │ + ldr r2, [pc, #296] @ (2d57f0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ mov ip, r7 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 2d56c6 │ │ │ │ @ instruction: 0xfffff8df │ │ │ │ adds r6, #232 @ 0xe8 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -111249,45 +111249,45 @@ │ │ │ │ bl 2d32a4 │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bne.n 2d5728 │ │ │ │ ldr.w r1, [pc, #1560] @ 2d5dc4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ b.w 2d4d26 │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d4644 │ │ │ │ b.w 2d4ee6 │ │ │ │ movs r0, #4 │ │ │ │ b.w 2d4efa │ │ │ │ ldr.w r0, [pc, #1528] @ 2d5dc8 │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d4ee6 │ │ │ │ b.n 2d50ec │ │ │ │ ldr.w r0, [pc, #1512] @ 2d5dcc │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d4ee6 │ │ │ │ b.n 2d50ec │ │ │ │ movs r0, #2 │ │ │ │ b.w 2d4efa │ │ │ │ adds r3, #1 │ │ │ │ lsls r0, r3, #2 │ │ │ │ b.w 2d4efa │ │ │ │ ldr.w r0, [pc, #1484] @ 2d5dd0 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d4ee6 │ │ │ │ b.n 2d50ec │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ b.w 2d4cb0 │ │ │ │ @@ -111303,15 +111303,15 @@ │ │ │ │ bpl.w 2d4f94 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1428] @ 2d5ddc │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrh r7, [r6, #2] │ │ │ │ ldrh r4, [r6, #4] │ │ │ │ rev16 r7, r7 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ rev16 r4, r4 │ │ │ │ uxth r7, r7 │ │ │ │ uxth r4, r4 │ │ │ │ @@ -111353,15 +111353,15 @@ │ │ │ │ mov r3, ip │ │ │ │ strd sl, fp, [sp, #12] │ │ │ │ strd r1, r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrh r3, [r6, #10] │ │ │ │ ldrh.w ip, [r6, #8] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrh r1, [r6, #12] │ │ │ │ rev16.w ip, ip │ │ │ │ ldrb.w r9, [r6, #14] │ │ │ │ uxth r2, r3 │ │ │ │ @@ -111385,28 +111385,28 @@ │ │ │ │ bpl.w 2d4eda │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1212] @ 2d5df0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ ldrb r1, [r6, #1] │ │ │ │ rev r0, r0 │ │ │ │ b.w 2d4eda │ │ │ │ uxth r6, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 2c7238 │ │ │ │ ldr.w r3, [pc, #1188] @ 2d5df4 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d5d20 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ @@ -111482,15 +111482,15 @@ │ │ │ │ bpl.w 2d4ee6 │ │ │ │ ldr.w r3, [r9, #672] @ 0x2a0 │ │ │ │ ldr r0, [pc, #948] @ (2d5e04 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 2d4ee6 │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 2d59fc │ │ │ │ movs r3, #3 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 2d59fc │ │ │ │ @@ -111529,15 +111529,15 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #820] @ (2d5e0c ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 2d5180 │ │ │ │ ldr r2, [pc, #812] @ (2d5e10 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2d5266 │ │ │ │ ldr r2, [pc, #740] @ (2d5dd8 ) │ │ │ │ @@ -111546,15 +111546,15 @@ │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.w 2d5266 │ │ │ │ ldr r0, [pc, #788] @ (2d5e14 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ rev r1, r3 │ │ │ │ b.w 2d5266 │ │ │ │ ldr r3, [pc, #768] @ (2d5e18 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -111566,15 +111566,15 @@ │ │ │ │ bpl.w 2d55e6 │ │ │ │ strd r7, r2, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #740] @ (2d5e1c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrh r4, [r6, #2] │ │ │ │ ldr r3, [r6, #8] │ │ │ │ ldr r7, [r6, #4] │ │ │ │ rev16 r4, r4 │ │ │ │ rev r2, r3 │ │ │ │ uxth r4, r4 │ │ │ │ rev r7, r7 │ │ │ │ @@ -111604,15 +111604,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ bl 503388 │ │ │ │ str.w r0, [r9, #660] @ 0x294 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2d4ee6 │ │ │ │ ldr r0, [pc, #652] @ (2d5e2c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ b.w 2d4ee6 │ │ │ │ ldr r2, [pc, #592] @ (2d5dfc ) │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2d59b2 │ │ │ │ @@ -111647,34 +111647,34 @@ │ │ │ │ bpl.w 2d4bc2 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #532] @ (2d5e34 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [r6, #8] │ │ │ │ rev r2, r2 │ │ │ │ b.w 2d4bc2 │ │ │ │ ldr r0, [pc, #516] @ (2d5e38 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d59b2 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #500] @ (2d5e3c ) │ │ │ │ ldrb r3, [r6, #6] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [r5, #12] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 2d4bee │ │ │ │ ldr r3, [pc, #480] @ (2d5e40 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -111687,22 +111687,22 @@ │ │ │ │ bpl.w 2d4af6 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #452] @ (2d5e44 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 2d4af6 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #432] @ (2d5e48 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #649] @ 0x289 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #641] @ 0x281 │ │ │ │ ldrb.w r3, [r9, #645] @ 0x285 │ │ │ │ ldr.w r0, [r9, #628] @ 0x274 │ │ │ │ @@ -111710,15 +111710,15 @@ │ │ │ │ bne.w 2d54da │ │ │ │ b.w 2d4d1c │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #388] @ (2d5e4c ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #650] @ 0x28a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #642] @ 0x282 │ │ │ │ ldrb.w r3, [r9, #646] @ 0x286 │ │ │ │ ldr.w r0, [r9, #632] @ 0x278 │ │ │ │ @@ -111728,15 +111728,15 @@ │ │ │ │ ldr r0, [pc, #352] @ (2d5e50 ) │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #648] @ 0x288 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #640] @ 0x280 │ │ │ │ ldrb.w r3, [r9, #644] @ 0x284 │ │ │ │ ldr.w r0, [r9, #624] @ 0x270 │ │ │ │ @@ -111757,15 +111757,15 @@ │ │ │ │ subs r1, r4, #0 │ │ │ │ ldr r0, [pc, #276] @ (2d5e58 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d596a │ │ │ │ ldr r3, [pc, #264] @ (2d5e5c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d4b5c │ │ │ │ ldr r3, [pc, #116] @ (2d5dd8 ) │ │ │ │ @@ -111773,15 +111773,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2d4b5c │ │ │ │ ldr r0, [pc, #240] @ (2d5e60 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 2d4b5c │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #224] @ (2d5e64 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d5a96 │ │ │ │ @@ -111790,106 +111790,106 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2d5a96 │ │ │ │ ldr r0, [pc, #200] @ (2d5e68 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d5a96 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d59fc │ │ │ │ mov r0, r5 │ │ │ │ bl 2d142c │ │ │ │ b.n 2d59fc │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ands r4, r4 │ │ │ │ + eors r4, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r7, #92 @ 0x5c │ │ │ │ + subs r7, #140 @ 0x8c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [pc, #464] @ (2d5f9c ) │ │ │ │ + ldr r0, [pc, #656] @ (2d605c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [pc, #192] @ (2d5e90 ) │ │ │ │ + ldr r0, [pc, #384] @ (2d5f50 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [pc, #464] @ (2d5fa4 ) │ │ │ │ + ldr r2, [pc, #656] @ (2d6064 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r6, [pc, #80] @ (2d5e28 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bx r2 │ │ │ │ + bx r8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh r0, [r4, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r6, #44] @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - orrs r0, r2 │ │ │ │ + muls r0, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ - cmp lr, sl │ │ │ │ + mov r6, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ bxns r6 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #68] @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #112] @ (2d5e78 ) │ │ │ │ + ldr r1, [pc, #304] @ (2d5f38 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh r4, [r3, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #1008] @ (2d6200 ) │ │ │ │ + ldr r1, [pc, #176] @ (2d5ec0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ - cmp sl, lr │ │ │ │ + mov r2, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [r7, #108] @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - mov r8, r4 │ │ │ │ + mov r8, sl │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmia.w fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ add r4, sp, #1012 @ 0x3f4 │ │ │ │ vmlsl.u q15, d31, d31[0] │ │ │ │ - @ instruction: 0xffff476a │ │ │ │ + vqshl.u64 d20, d10, #63 @ 0x3f │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r4, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc │ │ │ │ + add lr, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - rors r2, r7 │ │ │ │ + tst r2, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r7, #36 @ 0x24 │ │ │ │ + subs r7, #84 @ 0x54 │ │ │ │ lsls r5, r3, #1 │ │ │ │ asrs r4, r4, #26 │ │ │ │ movs r0, r0 │ │ │ │ - add ip, ip │ │ │ │ + cmp r4, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - eors r0, r2 │ │ │ │ + lsls r0, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r4, r1 │ │ │ │ + lsls r4, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r7, #154 @ 0x9a │ │ │ │ + subs r7, #202 @ 0xca │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh r4, [r4, r7] │ │ │ │ movs r0, r0 │ │ │ │ - add sl, pc │ │ │ │ + cmp r2, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r5, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, r6 │ │ │ │ + cmp r0, ip │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r4, [r3, r5] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r8, r0 │ │ │ │ + cmp r8, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #168] @ 2d5f28 │ │ │ │ @@ -111963,15 +111963,15 @@ │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #230 @ 0xe6 │ │ │ │ lsls r7, r5, #3 │ │ │ │ cmp r4, #190 @ 0xbe │ │ │ │ lsls r7, r5, #3 │ │ │ │ - add r0, pc, #40 @ (adr r0, 2d5f64 ) │ │ │ │ + add r0, pc, #232 @ (adr r0, 2d6024 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #960] @ (2d6310 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -112011,15 +112011,15 @@ │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ strb.w r9, [r3, #688] @ 0x2b0 │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d5f96 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr.w r4, [r5, #-40] │ │ │ │ cbz r4, 2d602e │ │ │ │ mov r0, r4 │ │ │ │ @@ -112047,15 +112047,15 @@ │ │ │ │ strd r1, r2, [r3, #412] @ 0x19c │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ mov.w ip, #0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ strb.w ip, [r3, #688] @ 0x2b0 │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d5fea │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ str.w r8, [r5, #-4] │ │ │ │ ldr.w r0, [r4, #2920] @ 0xb68 │ │ │ │ bl 2ca638 │ │ │ │ @@ -112131,15 +112131,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ bl 2d35d8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3460 │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r9 │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3b6c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 2d6140 │ │ │ │ ldr.w r3, [r6, #424] @ 0x1a8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ beq.n 2d6140 │ │ │ │ @@ -112282,15 +112282,15 @@ │ │ │ │ bpl.w 2d6088 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #112] @ (2d6344 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d6088 │ │ │ │ ldr r3, [pc, #100] @ (2d6348 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d620a │ │ │ │ ldr r3, [pc, #80] @ (2d6340 ) │ │ │ │ @@ -112300,47 +112300,47 @@ │ │ │ │ bpl.n 2d620a │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #76] @ (2d634c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d620a │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, #80 @ 0x50 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #68 @ 0x44 │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #126 @ 0x7e │ │ │ │ + adds r7, #174 @ 0xae │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r7, #36 @ 0x24 │ │ │ │ + adds r7, #84 @ 0x54 │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #70 @ 0x46 │ │ │ │ + adds r6, #118 @ 0x76 │ │ │ │ lsls r5, r3, #1 │ │ │ │ bne.n 2d631a │ │ │ │ vqrshrn.u64 d18, q9, #1 │ │ │ │ lsls r7, r5, #3 │ │ │ │ bne.n 2d6332 │ │ │ │ @ instruction: 0xffff6db8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r0, r6 │ │ │ │ + rors r0, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7 │ │ │ │ + adcs r2, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #748] @ (2d6650 ) │ │ │ │ @@ -112412,23 +112412,23 @@ │ │ │ │ bne.n 2d6402 │ │ │ │ mov r2, r6 │ │ │ │ add.w r9, sp, #8 │ │ │ │ movs r3, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 748494 │ │ │ │ + bl 7484c4 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d64ee │ │ │ │ str.w r9, [sp] │ │ │ │ movs r3, #16 │ │ │ │ add r2, sp, #28 │ │ │ │ add.w r1, r4, #476 @ 0x1dc │ │ │ │ - bl 748abc │ │ │ │ + bl 748aec │ │ │ │ ldr.w r9, [r4, #468] @ 0x1d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2d654a │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #28 │ │ │ │ movs r2, #16 │ │ │ │ blx 28a950 │ │ │ │ @@ -112447,15 +112447,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 2d3b6c │ │ │ │ ldr r3, [pc, #460] @ (2d6660 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ - bl 748af8 │ │ │ │ + bl 748b28 │ │ │ │ ldr r2, [pc, #448] @ (2d6664 ) │ │ │ │ ldr r3, [pc, #432] @ (2d6654 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -112470,33 +112470,33 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d65be │ │ │ │ mov r0, r7 │ │ │ │ bl 2d5e6c │ │ │ │ mov r0, r6 │ │ │ │ - bl 748af8 │ │ │ │ + bl 748b28 │ │ │ │ b.n 2d64a0 │ │ │ │ ldr r3, [pc, #380] @ (2d665c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d658c │ │ │ │ movs r6, #0 │ │ │ │ b.n 2d64d0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r4, [r4, #468] @ 0x1d4 │ │ │ │ - bl 87a1d0 │ │ │ │ + bl 87a200 │ │ │ │ ldr r3, [pc, #352] @ (2d665c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d65f0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87a78c │ │ │ │ + bl 87a7bc │ │ │ │ b.n 2d64ea │ │ │ │ ldr r3, [pc, #332] @ (2d665c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d64ea │ │ │ │ ldr r3, [pc, #332] @ (2d6668 ) │ │ │ │ @@ -112514,25 +112514,25 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #312] @ (2d6674 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #312] @ (2d6678 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d64ea │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87a1d0 │ │ │ │ + bl 87a200 │ │ │ │ ldr r3, [pc, #264] @ (2d665c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d661e │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87a78c │ │ │ │ + bl 87a7bc │ │ │ │ b.n 2d64d0 │ │ │ │ ldr r3, [pc, #276] @ (2d667c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d647c │ │ │ │ ldr r3, [pc, #248] @ (2d666c ) │ │ │ │ @@ -112540,15 +112540,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d647c │ │ │ │ ldr r0, [pc, #256] @ (2d6680 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d647c │ │ │ │ ldr r3, [pc, #216] @ (2d6668 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d64ea │ │ │ │ ldr r3, [pc, #208] @ (2d666c ) │ │ │ │ @@ -112561,15 +112561,15 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #216] @ (2d6688 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (2d668c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d64ea │ │ │ │ ldr r3, [pc, #168] @ (2d6668 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d64d0 │ │ │ │ ldr r3, [pc, #160] @ (2d666c ) │ │ │ │ @@ -112582,15 +112582,15 @@ │ │ │ │ ldr r3, [pc, #180] @ (2d6694 ) │ │ │ │ ldr r0, [pc, #184] @ (2d6698 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d64d0 │ │ │ │ ldr r3, [pc, #116] @ (2d6668 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d6504 │ │ │ │ ldr r3, [pc, #108] @ (2d666c ) │ │ │ │ @@ -112601,15 +112601,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #140] @ (2d669c ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #140] @ (2d66a0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d6504 │ │ │ │ ldr r3, [pc, #72] @ (2d6668 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d655c │ │ │ │ ldr r3, [pc, #64] @ (2d666c ) │ │ │ │ @@ -112620,15 +112620,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [pc, #104] @ (2d66a4 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #104] @ (2d66a8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d655c │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r0, #60 @ 0x3c │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @@ -112639,43 +112639,43 @@ │ │ │ │ bvc.n 2d672a │ │ │ │ vabdl.u q9, d15, d0 │ │ │ │ lsls r7, r5, #3 │ │ │ │ strb r4, [r0, #10] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r3, {r2, r3, r5, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r7, #148 @ 0x94 │ │ │ │ + subs r7, #196 @ 0xc4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r7, #166 @ 0xa6 │ │ │ │ + subs r7, #214 @ 0xd6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp ip, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ands r4, r4 │ │ │ │ + eors r4, r2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r3, {r3} │ │ │ │ + ldmia r3, {r3, r4, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r7, #132 @ 0x84 │ │ │ │ + subs r7, #180 @ 0xb4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r7, #50 @ 0x32 │ │ │ │ + subs r7, #98 @ 0x62 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r2, {r2, r4, r6, r7} │ │ │ │ + ldmia r3!, {r2} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r7, #166 @ 0xa6 │ │ │ │ + subs r7, #214 @ 0xd6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r7, #2 │ │ │ │ + subs r7, #50 @ 0x32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r7, #56 @ 0x38 │ │ │ │ + subs r7, #104 @ 0x68 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #210 @ 0xd2 │ │ │ │ + subs r7, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r7, #36 @ 0x24 │ │ │ │ + subs r7, #84 @ 0x54 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #166 @ 0xa6 │ │ │ │ + subs r6, #214 @ 0xd6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov fp, r2 │ │ │ │ @@ -112703,107 +112703,107 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d6a80 │ │ │ │ add r3, pc, #944 @ (adr r3, 2d6ab0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #8] │ │ │ │ - bl 730bd4 │ │ │ │ + bl 730c04 │ │ │ │ ldr r3, [pc, #952] @ (2d6ac8 ) │ │ │ │ ldr r2, [pc, #952] @ (2d6acc ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #952] @ (2d6ad0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ add.w r5, r4, #86016 @ 0x15000 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ str r0, [r4, #12] │ │ │ │ - bl 730bd4 │ │ │ │ + bl 730c04 │ │ │ │ ldr r1, [pc, #928] @ (2d6ad4 ) │ │ │ │ add.w r9, r4, #86528 @ 0x15200 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r9, #72 @ 0x48 │ │ │ │ str.w r7, [r5, #408] @ 0x198 │ │ │ │ add.w r8, r4, #105472 @ 0x19c00 │ │ │ │ - bl 88d578 │ │ │ │ + bl 88d5a8 │ │ │ │ ldr r1, [pc, #904] @ (2d6ad8 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 88d578 │ │ │ │ + bl 88d5a8 │ │ │ │ ldr r1, [pc, #896] @ (2d6adc ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ - bl 88d578 │ │ │ │ + bl 88d5a8 │ │ │ │ ldr r1, [pc, #884] @ (2d6ae0 ) │ │ │ │ add.w r0, r8, #392 @ 0x188 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 88d578 │ │ │ │ + bl 88d5a8 │ │ │ │ ldr r1, [pc, #876] @ (2d6ae4 ) │ │ │ │ add.w r0, r8, #456 @ 0x1c8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 88d578 │ │ │ │ + bl 88d5a8 │ │ │ │ ldr r1, [pc, #864] @ (2d6ae8 ) │ │ │ │ add.w r0, r8, #488 @ 0x1e8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r4, #105984 @ 0x19e00 │ │ │ │ - bl 88d578 │ │ │ │ + bl 88d5a8 │ │ │ │ ldr r1, [pc, #852] @ (2d6aec ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 88d578 │ │ │ │ + bl 88d5a8 │ │ │ │ ldr r1, [pc, #840] @ (2d6af0 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 88d578 │ │ │ │ + bl 88d5a8 │ │ │ │ ldr r1, [pc, #832] @ (2d6af4 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ - bl 88d578 │ │ │ │ + bl 88d5a8 │ │ │ │ ldr r1, [pc, #820] @ (2d6af8 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #480 @ 0x1e0 │ │ │ │ add r1, pc │ │ │ │ - bl 88d578 │ │ │ │ + bl 88d5a8 │ │ │ │ ldr r1, [pc, #812] @ (2d6afc ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #448 @ 0x1c0 │ │ │ │ add r1, pc │ │ │ │ - bl 88d578 │ │ │ │ + bl 88d5a8 │ │ │ │ ldr r1, [pc, #800] @ (2d6b00 ) │ │ │ │ add.w r0, r4, #106496 @ 0x1a000 │ │ │ │ mov r2, r6 │ │ │ │ adds r0, #32 │ │ │ │ add r1, pc │ │ │ │ - bl 88d578 │ │ │ │ + bl 88d5a8 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 2d6980 │ │ │ │ movs r6, #0 │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ movs r2, #30 │ │ │ │ strd r3, r6, [r5, #468] @ 0x1d4 │ │ │ │ movs r3, #0 │ │ │ │ bl 2c4c0c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 74043c │ │ │ │ + bl 74046c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2d6a42 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r6, r7, #569344 @ 0x8b000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d69e8 │ │ │ │ @@ -112817,75 +112817,75 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7405f0 │ │ │ │ + bl 740620 │ │ │ │ str r0, [r4, #16] │ │ │ │ movs r0, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ blx 2889f4 │ │ │ │ str.w r0, [r5, #536] @ 0x218 │ │ │ │ mov r8, r0 │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 73c25c │ │ │ │ + bl 73c28c │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2d687a │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ bl 2d087c │ │ │ │ mov r0, r6 │ │ │ │ - bl 848e30 │ │ │ │ + bl 848e60 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r2, [r5, #536] @ 0x218 │ │ │ │ ldrb.w r1, [r5, #533] @ 0x215 │ │ │ │ strb r1, [r2, #12] │ │ │ │ cbz r3, 2d689c │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 85afa0 │ │ │ │ + bl 85afd0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r3, [r5, #536] @ 0x218 │ │ │ │ - bl 87a78c │ │ │ │ + bl 87a7bc │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 2d68bc │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 2d0ae8 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2d68bc │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 860cfc │ │ │ │ + bl 860d2c │ │ │ │ mov r0, r6 │ │ │ │ - bl 85af64 │ │ │ │ + bl 85af94 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d0508 │ │ │ │ movs r6, #0 │ │ │ │ movs r2, #2 │ │ │ │ add.w r0, r9, #180 @ 0xb4 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r6, [r5, #676] @ 0x2a4 │ │ │ │ strd r3, r3, [r5, #432] @ 0x1b0 │ │ │ │ movs r3, #3 │ │ │ │ strd r2, r3, [r5, #668] @ 0x29c │ │ │ │ movw r3, #44100 @ 0xac44 │ │ │ │ str.w r3, [r5, #664] @ 0x298 │ │ │ │ add.w r8, r4, #102400 @ 0x19000 │ │ │ │ - bl 87499c │ │ │ │ + bl 8749cc │ │ │ │ ldr r2, [pc, #536] @ (2d6b08 ) │ │ │ │ ldr r0, [pc, #536] @ (2d6b0c ) │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str.w r0, [r5, #720] @ 0x2d0 │ │ │ │ strd r6, r3, [r8, #804] @ 0x324 │ │ │ │ add.w r6, r4, #102912 @ 0x19200 │ │ │ │ str r4, [r3, #0] │ │ │ │ add.w r3, r6, #292 @ 0x124 │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -112940,15 +112940,15 @@ │ │ │ │ ldr.w r3, [r6, #3008] @ 0xbc0 │ │ │ │ str.w r3, [r5, #468] @ 0x1d4 │ │ │ │ movs r3, #0 │ │ │ │ bl 2c4c0c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r2, fp │ │ │ │ mov r1, fp │ │ │ │ - bl 74043c │ │ │ │ + bl 74046c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d6826 │ │ │ │ blx 2890a4 │ │ │ │ b.n 2d6826 │ │ │ │ add.w r3, r7, #569344 @ 0x8b000 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ @@ -112958,34 +112958,34 @@ │ │ │ │ movs r2, #30 │ │ │ │ str.w r3, [r5, #468] @ 0x1d4 │ │ │ │ movs r3, #0 │ │ │ │ bl 2c4c0c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 74043c │ │ │ │ + bl 74046c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d6a72 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #296] @ (2d6b14 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7405f0 │ │ │ │ + bl 740620 │ │ │ │ b.n 2d684e │ │ │ │ ldr r2, [pc, #280] @ (2d6b18 ) │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 7405f0 │ │ │ │ + bl 740620 │ │ │ │ b.n 2d684e │ │ │ │ ldr r1, [pc, #264] @ (2d6b1c ) │ │ │ │ movs r2, #12 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2d32a4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -113034,79 +113034,79 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2d66fc │ │ │ │ ldr r0, [pc, #148] @ (2d6b34 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d66fc │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 2d6b2a │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ movs r4, #208 @ 0xd0 │ │ │ │ lsls r7, r5, #3 │ │ │ │ movs r4, #204 @ 0xcc │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #40] @ 0x28 │ │ │ │ + ldr r0, [sp, #232] @ 0xe8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xfa00005c │ │ │ │ - @ instruction: 0xfa12005c │ │ │ │ - subs r6, #226 @ 0xe2 │ │ │ │ + @ instruction: 0xfa30005c │ │ │ │ + @ instruction: 0xfa42005c │ │ │ │ + subs r7, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #216 @ 0xd8 │ │ │ │ + subs r7, #8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #218 @ 0xda │ │ │ │ + subs r7, #10 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #224 @ 0xe0 │ │ │ │ + subs r7, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #226 @ 0xe2 │ │ │ │ + subs r7, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #232 @ 0xe8 │ │ │ │ + subs r7, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #238 @ 0xee │ │ │ │ + subs r7, #30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #244 @ 0xf4 │ │ │ │ + subs r7, #36 @ 0x24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #250 @ 0xfa │ │ │ │ + subs r7, #42 @ 0x2a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #248 @ 0xf8 │ │ │ │ + subs r7, #40 @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #246 @ 0xf6 │ │ │ │ + subs r7, #38 @ 0x26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #246 @ 0xf6 │ │ │ │ + subs r7, #38 @ 0x26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r0, [r2, #7] │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #252 @ 0xfc │ │ │ │ + subs r6, #44 @ 0x2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ add r0, sp, #116 @ 0x74 │ │ │ │ vmlal.u q9, d15, d12[0] │ │ │ │ lsls r7, r5, #3 │ │ │ │ stmia r5!, {r0, r2, r4} │ │ │ │ vcvt.u32.f32 q9, q6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #230 @ 0xe6 │ │ │ │ + subs r5, #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r5, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 2d6a86 │ │ │ │ @ instruction: 0xffff214c │ │ │ │ lsls r7, r5, #3 │ │ │ │ str r0, [r6, #112] @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #66 @ 0x42 │ │ │ │ + subs r3, #114 @ 0x72 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #104] @ (2d6bb4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -113119,56 +113119,56 @@ │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cmp r7, r6 │ │ │ │ beq.n 2d6bae │ │ │ │ ldr r1, [pc, #76] @ (2d6bc0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 740028 │ │ │ │ + bl 740058 │ │ │ │ ldr r1, [pc, #72] @ (2d6bc4 ) │ │ │ │ ldr r2, [pc, #76] @ (2d6bc8 ) │ │ │ │ movs r3, #29 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r1, #404 @ 0x194 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (2d6bcc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r1, #0 │ │ │ │ - bl 74098c │ │ │ │ + bl 7409bc │ │ │ │ subs r3, r7, r6 │ │ │ │ clz r3, r3 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 2d66ac │ │ │ │ ldr r1, [pc, #32] @ (2d6bd0 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2d6b74 │ │ │ │ - str r3, [sp, #808] @ 0x328 │ │ │ │ + str r3, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - rsb r0, lr, #14417920 @ 0xdc0000 │ │ │ │ - subs.w r0, sl, #14417920 @ 0xdc0000 │ │ │ │ - subs r3, #170 @ 0xaa │ │ │ │ + @ instruction: 0xf5fe005c │ │ │ │ + @ instruction: 0xf5ea005c │ │ │ │ + subs r3, #218 @ 0xda │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r3, [sp, #648] @ 0x288 │ │ │ │ + str r3, [sp, #840] @ 0x348 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xf58e005c │ │ │ │ - sub.w r0, r4, #14417920 @ 0xdc0000 │ │ │ │ - subs r3, #92 @ 0x5c │ │ │ │ + subs.w r0, lr, #14417920 @ 0xdc0000 │ │ │ │ + rsbs r0, r4, #14417920 @ 0xdc0000 │ │ │ │ + subs r3, #140 @ 0x8c │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d6bd4 : │ │ │ │ adds r2, r0, r1 │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ ldrb.w ip, [r2, #1] │ │ │ │ lsls r3, r3, #24 │ │ │ │ @@ -113216,15 +113216,15 @@ │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #476 @ 0x1dc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 898fbc │ │ │ │ + bl 898fec │ │ │ │ cbnz r0, 2d6c94 │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r5, #476 @ 0x1dc │ │ │ │ mov r0, r4 │ │ │ │ bl 2d32a4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3b6c │ │ │ │ @@ -113247,21 +113247,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 87a1d0 │ │ │ │ + bl 87a200 │ │ │ │ ldr r3, [pc, #84] @ (2d6cf4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2d6cb4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87a78c │ │ │ │ + bl 87a7bc │ │ │ │ mov r0, r4 │ │ │ │ bl 2d5e6c │ │ │ │ b.n 2d6c6c │ │ │ │ ldr r3, [pc, #64] @ (2d6cf8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -113274,15 +113274,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #48] @ (2d6d00 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #48] @ (2d6d04 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d6ca6 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ subs r4, r6, #5 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r5, #5 │ │ │ │ @@ -113292,17 +113292,17 @@ │ │ │ │ lsls r7, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r0, #10] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #86 @ 0x56 │ │ │ │ + subs r2, #134 @ 0x86 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r0, #20 │ │ │ │ + subs r0, #68 @ 0x44 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #460] @ (2d6ee8 ) │ │ │ │ @@ -113372,15 +113372,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #340] @ (2d6f08 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #340] @ (2d6f0c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 2d32a4 │ │ │ │ mov r0, r5 │ │ │ │ @@ -113470,15 +113470,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2d6d8e │ │ │ │ ldr r0, [pc, #112] @ (2d6f20 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2d6d8e │ │ │ │ ldr r3, [pc, #96] @ (2d6f24 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -113488,49 +113488,49 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2d6e88 │ │ │ │ ldr r0, [pc, #80] @ (2d6f28 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d6e88 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ subs r6, r0, #2 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, #1 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - subs r1, #242 @ 0xf2 │ │ │ │ + subs r2, #34 @ 0x22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r0, #10] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1} │ │ │ │ + stmia r3!, {r1, r4, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r1, #212 @ 0xd4 │ │ │ │ + subs r2, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r7, #46 @ 0x2e │ │ │ │ + adds r7, #94 @ 0x5e │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r0, r1, #7 │ │ │ │ lsls r7, r5, #3 │ │ │ │ lsls r7, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5, {r0, r2, r3, r5, r6} │ │ │ │ @ instruction: 0xffff5bd0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #158 @ 0x9e │ │ │ │ + subs r0, #206 @ 0xce │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp ip, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #204 @ 0xcc │ │ │ │ + adds r6, #252 @ 0xfc │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #620] @ (2d71a8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -113634,15 +113634,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2d6f6c │ │ │ │ ldr r0, [pc, #388] @ (2d71c8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d6f6c │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 2d32a4 │ │ │ │ @@ -113719,15 +113719,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #216] @ (2d71d8 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (2d71dc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d6f6c │ │ │ │ ldr r3, [pc, #208] @ (2d71e0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d7022 │ │ │ │ ldr r3, [pc, #168] @ (2d71c4 ) │ │ │ │ @@ -113735,20 +113735,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2d7022 │ │ │ │ ldr r0, [pc, #188] @ (2d71e4 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d7022 │ │ │ │ ldr r0, [pc, #176] @ (2d71e8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 2d70d8 │ │ │ │ add r1, pc, #8 @ (adr r1, 2d7154 ) │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ add r1, r3 │ │ │ │ @@ -113786,31 +113786,31 @@ │ │ │ │ adds r6, r5, #0 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldmia r3!, {r0, r1, r4, r6, r7} │ │ │ │ vshr.u32 d23, d28, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #106 @ 0x6a │ │ │ │ + adds r7, #154 @ 0x9a │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrh r0, [r2, r7] │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r0, #10] │ │ │ │ movs r0, r0 │ │ │ │ - itet lt │ │ │ │ - lsllt r7, r4, #1 │ │ │ │ - addge r6, #252 @ 0xfc │ │ │ │ - lsllt r5, r3, #1 │ │ │ │ - adds r3, #226 @ 0xe2 │ │ │ │ + itte al │ │ │ │ + lslal r7, r4, #1 │ │ │ │ + addal r7, #44 @ 0x2c │ │ │ │ + lsl r5, r3, #1 │ │ │ │ + adds r4, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp ip, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #124 @ 0x7c │ │ │ │ + adds r4, #172 @ 0xac │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r6, #24 │ │ │ │ + adds r6, #72 @ 0x48 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d71ec : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -113944,15 +113944,15 @@ │ │ │ │ movs r4, #12 │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [r1, #680] @ 0x2a8 │ │ │ │ str.w r3, [ip, #764] @ 0x2fc │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c979c │ │ │ │ - adds r3, #192 @ 0xc0 │ │ │ │ + adds r3, #240 @ 0xf0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ vld4.32 {d15[],d17[],d19[],d21[]}, [sp :128] │ │ │ │ ldmia r3, {r0, r3, r7} │ │ │ │ Address 0x2d737a is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 002d737c : │ │ │ │ @@ -114028,15 +114028,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d73ba │ │ │ │ movs r1, #2 │ │ │ │ movs r2, #32 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strd r2, r1, [r4, #20] │ │ │ │ - bl 87499c │ │ │ │ + bl 8749cc │ │ │ │ bl 2e25cc │ │ │ │ ldr r2, [pc, #132] @ (2d74dc ) │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ bl 2c4884 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -114071,15 +114071,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (2d74f0 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 2d7432 │ │ │ │ ldr r0, [pc, #60] @ (2d74f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2d7432 │ │ │ │ nop │ │ │ │ ldrh r2, [r3, #50] @ 0x32 │ │ │ │ lsls r7, r5, #3 │ │ │ │ adds r6, r1, r0 │ │ │ │ @@ -114091,23 +114091,23 @@ │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r1, #10] │ │ │ │ lsls r4, r7, #1 │ │ │ │ ldr r6, [pc, #848] @ (2d7830 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [sp, #540] @ 0x21c │ │ │ │ - vrsra.u64 d19, d10, #1 │ │ │ │ + @ instruction: 0xffff33ca │ │ │ │ lsls r5, r3, #1 │ │ │ │ strh r0, [r5, #6] │ │ │ │ lsls r4, r7, #1 │ │ │ │ adds r2, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #98 @ 0x62 │ │ │ │ + adds r3, #146 @ 0x92 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d74f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -114143,24 +114143,24 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cbz r4, 2d756c │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ b.n 2d7530 │ │ │ │ ldr r0, [pc, #24] @ (2d7580 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7f2360 │ │ │ │ + bl 7f2390 │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ ldrh r2, [r4, #38] @ 0x26 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - adds r2, #210 @ 0xd2 │ │ │ │ + adds r3, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d7584 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -114223,17 +114223,17 @@ │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ cbz r2, 2d7650 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 2d763e │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7421f4 │ │ │ │ + bl 742224 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 730cf4 │ │ │ │ + bl 730d24 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r4, #28] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ @@ -114253,25 +114253,25 @@ │ │ │ │ ldr r1, [pc, #36] @ (2d768c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #416 @ 0x1a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #4044 @ 0xfcc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ mov r0, r4 │ │ │ │ b.n 2d7650 │ │ │ │ nop │ │ │ │ ldrh r4, [r2, #30] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldrh r2, [r7, #4] │ │ │ │ + ldrh r2, [r5, #6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - subs r0, r7, #7 │ │ │ │ + movs r0, #40 @ 0x28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r0, r6, r7 │ │ │ │ + adds r0, r4, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d7690 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -114303,94 +114303,94 @@ │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 28a844 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d76d6 │ │ │ │ ldr.w r0, [pc, #2364] @ 2d8030 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87d200 │ │ │ │ + bl 87d230 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d103c │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 2d78f2 │ │ │ │ ldr.w r1, [pc, #2340] @ 2d8034 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r9, [pc, #2336] @ 2d8038 │ │ │ │ add r1, pc │ │ │ │ ldr.w sl, [pc, #2332] @ 2d803c │ │ │ │ - bl 87ccfc │ │ │ │ + bl 87cd2c │ │ │ │ ldr.w r1, [pc, #2328] @ 2d8040 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ add r9, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ movs r6, #0 │ │ │ │ add sl, pc │ │ │ │ strd r6, r6, [sp, #72] @ 0x48 │ │ │ │ strd r6, r6, [sp, #80] @ 0x50 │ │ │ │ strd r6, r6, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ - bl 87cd0c │ │ │ │ + bl 87cd3c │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, fp │ │ │ │ - bl 87cb40 │ │ │ │ + bl 87cb70 │ │ │ │ mov r1, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 87cb40 │ │ │ │ + bl 87cb70 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 87ccfc │ │ │ │ + bl 87cd2c │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 87ccfc │ │ │ │ + bl 87cd2c │ │ │ │ ldr.w r1, [pc, #2252] @ 2d8044 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 87cb40 │ │ │ │ + bl 87cb70 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d7d66 │ │ │ │ ldr.w r1, [pc, #2232] @ 2d8048 │ │ │ │ add r1, pc │ │ │ │ blx 28a844 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d7922 │ │ │ │ ldr.w r1, [pc, #2220] @ 2d804c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 87cb40 │ │ │ │ + bl 87cb70 │ │ │ │ cbz r0, 2d77b6 │ │ │ │ movs r0, #1 │ │ │ │ - bl 74e354 │ │ │ │ + bl 74e384 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d7de6 │ │ │ │ ldr.w r2, [pc, #2200] @ 2d8050 │ │ │ │ subs r3, r5, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, #0 │ │ │ │ add r2, pc │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ - bl 87cbb8 │ │ │ │ + bl 87cbe8 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ strd r4, fp, [sp, #44] @ 0x2c │ │ │ │ add r4, sp, #72 @ 0x48 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ b.n 2d781c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r4, r3, [sp, #20] │ │ │ │ @@ -114410,15 +114410,15 @@ │ │ │ │ movs r0, #8 │ │ │ │ blx 2889f4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 87cbcc │ │ │ │ + bl 87cbfc │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d77e4 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldrd r4, fp, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ cbz r2, 2d783a │ │ │ │ @@ -114428,15 +114428,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [pc, #2068] @ 2d8054 │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ - bl 87cbb8 │ │ │ │ + bl 87cbe8 │ │ │ │ strd r4, fp, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ b.n 2d78ae │ │ │ │ @@ -114468,37 +114468,37 @@ │ │ │ │ bne.w 2d7e5e │ │ │ │ movs r0, #8 │ │ │ │ blx 2889f4 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 87cbcc │ │ │ │ + bl 87cbfc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d7862 │ │ │ │ ldrd r4, fp, [sp, #64] @ 0x40 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ b.n 2d7926 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87d200 │ │ │ │ + bl 87d230 │ │ │ │ mov fp, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 2d7700 │ │ │ │ ldr.w r3, [pc, #1924] @ 2d8058 │ │ │ │ ldr.w r2, [pc, #1924] @ 2d805c │ │ │ │ ldr.w r1, [pc, #1924] @ 2d8060 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ movw r2, #4083 @ 0xff3 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldr.w r2, [pc, #1904] @ 2d8064 │ │ │ │ ldr.w r3, [pc, #1844] @ 2d802c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -114513,39 +114513,39 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr.w r1, [pc, #1856] @ 2d8068 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 87cb40 │ │ │ │ + bl 87cb70 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d7d22 │ │ │ │ ldr.w r1, [pc, #1840] @ 2d806c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 87cb40 │ │ │ │ + bl 87cb70 │ │ │ │ cbz r0, 2d79a4 │ │ │ │ ldr.w r3, [pc, #1828] @ 2d8070 │ │ │ │ ldr.w r2, [pc, #1828] @ 2d8074 │ │ │ │ ldr.w r1, [pc, #1828] @ 2d8078 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4102 @ 0x1006 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d103c │ │ │ │ cbz r7, 2d7978 │ │ │ │ mov r0, r7 │ │ │ │ - bl 848e6c │ │ │ │ + bl 848e9c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d78f2 │ │ │ │ ldr.w r2, [pc, #1788] @ 2d807c │ │ │ │ ldr.w r3, [pc, #1704] @ 2d802c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -114553,98 +114553,98 @@ │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 2d7d96 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, #108 @ 0x6c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 848e6c │ │ │ │ + b.w 848e9c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ - bl 74a61c │ │ │ │ + bl 74a64c │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ str.w r0, [r3, #2988] @ 0xbac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d796a │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ - bl 748484 │ │ │ │ + bl 7484b4 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d7e40 │ │ │ │ ldr.w r1, [pc, #1716] @ 2d8080 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r6, [pc, #1712] @ 2d8084 │ │ │ │ add r1, pc │ │ │ │ - bl 87ccfc │ │ │ │ + bl 87cd2c │ │ │ │ ldr.w r1, [pc, #1708] @ 2d8088 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #10 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ add r6, pc │ │ │ │ - bl 87cd0c │ │ │ │ + bl 87cd3c │ │ │ │ ldr.w r1, [pc, #1692] @ 2d808c │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 87ccfc │ │ │ │ + bl 87cd2c │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 87cb40 │ │ │ │ + bl 87cb70 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2d7a44 │ │ │ │ - bl 733360 │ │ │ │ + bl 733390 │ │ │ │ mov r1, r5 │ │ │ │ - bl 733134 │ │ │ │ + bl 733164 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d7e76 │ │ │ │ mov r1, r6 │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ str.w r0, [r6, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d7e96 │ │ │ │ - bl 730bd4 │ │ │ │ + bl 730c04 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr.w r0, [r6, #3020] @ 0xbcc │ │ │ │ movs r1, #1 │ │ │ │ - bl 74b1e8 │ │ │ │ + bl 74b218 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d796a │ │ │ │ ldr.w r1, [pc, #1608] @ 2d8090 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 87cb40 │ │ │ │ + bl 87cb70 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2d7a62 │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d7eb6 │ │ │ │ ldr.w r1, [pc, #1584] @ 2d8094 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 87cb40 │ │ │ │ + bl 87cb70 │ │ │ │ subs r2, r0, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ eor.w r3, r9, #1 │ │ │ │ tst r2, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bne.w 2d7e22 │ │ │ │ ldr.w r1, [pc, #1556] @ 2d8098 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 87cb40 │ │ │ │ + bl 87cb70 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d7db0 │ │ │ │ ldr.w r1, [pc, #1540] @ 2d809c │ │ │ │ add r1, pc │ │ │ │ blx 28a844 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -114664,37 +114664,37 @@ │ │ │ │ bne.w 2d7f96 │ │ │ │ ldr.w r1, [pc, #1496] @ 2d80a8 │ │ │ │ movs r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ mov r0, fp │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 87cd0c │ │ │ │ + bl 87cd3c │ │ │ │ ldr.w r1, [pc, #1484] @ 2d80ac │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 87ccfc │ │ │ │ + bl 87cd2c │ │ │ │ ldr.w r1, [pc, #1468] @ 2d80b0 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r0, [r6, #3016] @ 0xbc8 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 87ccfc │ │ │ │ + bl 87cd2c │ │ │ │ ldrb.w r3, [r6, #3016] @ 0xbc8 │ │ │ │ ldr.w r1, [pc, #1448] @ 2d80b4 │ │ │ │ movs r2, #0 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ orrs r3, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ strb.w r3, [r6, #3017] @ 0xbc9 │ │ │ │ - bl 87ccfc │ │ │ │ + bl 87cd2c │ │ │ │ strb.w r0, [r6, #3018] @ 0xbca │ │ │ │ cbz r5, 2d7b30 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b1e4 │ │ │ │ str.w r0, [r6, #3028] @ 0xbd4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ tst.w r3, r9 │ │ │ │ @@ -114744,35 +114744,35 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d7ee2 │ │ │ │ ldr.w r1, [pc, #1280] @ 2d80bc │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 87cb40 │ │ │ │ + bl 87cb70 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d7ef0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ bl 504058 │ │ │ │ str.w r0, [r6, #3040] @ 0xbe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d796a │ │ │ │ ldr.w r1, [pc, #1248] @ 2d80c0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 87cb40 │ │ │ │ + bl 87cb70 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d7efa │ │ │ │ ldr.w r1, [pc, #1232] @ 2d80c4 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 87cd0c │ │ │ │ + bl 87cd3c │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ bl 2c5668 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -114802,100 +114802,100 @@ │ │ │ │ beq.w 2d7f02 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2d7fc8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d8000 │ │ │ │ - bl 73c26c │ │ │ │ + bl 73c29c │ │ │ │ ldr.w r3, [pc, #1116] @ 2d80c8 │ │ │ │ ldr.w r2, [pc, #1116] @ 2d80cc │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r1, [pc, #1112] @ 2d80d0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r1, [pc, #1096] @ 2d80d4 │ │ │ │ add r1, pc │ │ │ │ - bl 740028 │ │ │ │ + bl 740058 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ - bl 73c424 │ │ │ │ + bl 73c454 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2d7ff2 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d66ac │ │ │ │ mov r0, r5 │ │ │ │ - bl 730cf4 │ │ │ │ + bl 730d24 │ │ │ │ ldr.w r1, [pc, #1052] @ 2d80d8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 87cb40 │ │ │ │ + bl 87cb70 │ │ │ │ cbz r0, 2d7cfe │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cbz r3, 2d7cfe │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cbz r2, 2d7cfe │ │ │ │ ldr r3, [r3, #24] │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 73c24c │ │ │ │ + bl 73c27c │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2d7f1e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 2d7cf2 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr r0, [pc, #1008] @ (2d80dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 7f2360 │ │ │ │ + bl 7f2390 │ │ │ │ mov r0, r4 │ │ │ │ - bl 848e30 │ │ │ │ + bl 848e60 │ │ │ │ cbz r7, 2d7cfe │ │ │ │ mov r0, r7 │ │ │ │ - bl 848e6c │ │ │ │ + bl 848e9c │ │ │ │ ldr r2, [pc, #992] @ (2d80e0 ) │ │ │ │ ldr r3, [pc, #808] @ (2d802c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.w 2d7998 │ │ │ │ b.n 2d7d96 │ │ │ │ ldr r0, [pc, #972] @ (2d80e4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87d200 │ │ │ │ + bl 87d230 │ │ │ │ b.n 2d78d0 │ │ │ │ ldr r1, [pc, #964] @ (2d80e8 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 87ccfc │ │ │ │ + bl 87cd2c │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2d79b8 │ │ │ │ b.n 2d79c8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cbz r0, 2d7d9a │ │ │ │ - bl 848e6c │ │ │ │ + bl 848e9c │ │ │ │ ldr r2, [pc, #932] @ (2d80ec ) │ │ │ │ ldr r3, [pc, #736] @ (2d802c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -114907,20 +114907,20 @@ │ │ │ │ b.w 2d103c │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b.n 2d7926 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d7d3e │ │ │ │ - bl 848e6c │ │ │ │ + bl 848e9c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d7d46 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 848e6c │ │ │ │ + bl 848e9c │ │ │ │ ldr r2, [pc, #876] @ (2d80f0 ) │ │ │ │ ldr r3, [pc, #676] @ (2d802c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -114953,64 +114953,64 @@ │ │ │ │ ldr.w r3, [r6, #3012] @ 0xbc4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #804] @ (2d8100 ) │ │ │ │ ldr.w r3, [r6, #3008] @ 0xbc0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d7ba6 │ │ │ │ ldr r3, [pc, #796] @ (2d8104 ) │ │ │ │ ldr r2, [pc, #796] @ (2d8108 ) │ │ │ │ ldr r1, [pc, #800] @ (2d810c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3908 @ 0xf44 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldr r2, [pc, #780] @ (2d8110 ) │ │ │ │ ldr r3, [pc, #548] @ (2d802c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 2d7d5a │ │ │ │ b.n 2d7d96 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87d200 │ │ │ │ + bl 87d230 │ │ │ │ b.n 2d78d0 │ │ │ │ ldr r3, [pc, #752] @ (2d8114 ) │ │ │ │ ldr r2, [pc, #752] @ (2d8118 ) │ │ │ │ ldr r1, [pc, #756] @ (2d811c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4167 @ 0x1047 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2d796a │ │ │ │ ldr r3, [pc, #732] @ (2d8120 ) │ │ │ │ ldr r2, [pc, #736] @ (2d8124 ) │ │ │ │ ldr r1, [pc, #736] @ (2d8128 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4118 @ 0x1016 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2d796a │ │ │ │ blx 288d38 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 28b1e4 │ │ │ │ str r0, [r5, #4] │ │ │ │ b.n 2d78a2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -115025,40 +115025,40 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #688] @ (2d8134 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2d796a │ │ │ │ ldr r3, [pc, #672] @ (2d8138 ) │ │ │ │ movw r2, #4147 @ 0x1033 │ │ │ │ ldr r1, [pc, #668] @ (2d813c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #668] @ (2d8140 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2d796a │ │ │ │ ldr r3, [pc, #652] @ (2d8144 ) │ │ │ │ ldr r2, [pc, #652] @ (2d8148 ) │ │ │ │ ldr r1, [pc, #656] @ (2d814c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4161 @ 0x1041 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2d796a │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 2e39e0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2d7bae │ │ │ │ b.n 2d796a │ │ │ │ ldr r0, [pc, #620] @ (2d8150 ) │ │ │ │ @@ -115079,30 +115079,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2d0cbc │ │ │ │ adds r0, #1 │ │ │ │ beq.n 2d7fb4 │ │ │ │ ldr r1, [pc, #576] @ (2d8154 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 87cb40 │ │ │ │ + bl 87cb70 │ │ │ │ cbnz r0, 2d7f26 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2d7cf8 │ │ │ │ b.n 2d7cfe │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d7f1e │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2d7cce │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2d7cf8 │ │ │ │ b.n 2d7cfe │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ b.n 2d796a │ │ │ │ ldr r3, [pc, #432] @ (2d80f8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d7b78 │ │ │ │ ldr r3, [pc, #424] @ (2d80fc ) │ │ │ │ @@ -115113,15 +115113,15 @@ │ │ │ │ ldr.w r3, [r6, #3004] @ 0xbbc │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #496] @ (2d8158 ) │ │ │ │ ldr.w r3, [r6, #3000] @ 0xbb8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2d7b78 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2d78f2 │ │ │ │ ldr r2, [pc, #480] @ (2d815c ) │ │ │ │ ldr r3, [pc, #172] @ (2d802c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -115139,232 +115139,232 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4180 @ 0x1054 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2d796a │ │ │ │ mov r0, r4 │ │ │ │ bl 2d103c │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2d797e │ │ │ │ mov r0, r7 │ │ │ │ - bl 848e6c │ │ │ │ + bl 848e9c │ │ │ │ b.n 2d797e │ │ │ │ ldr r3, [pc, #416] @ (2d816c ) │ │ │ │ ldr r2, [pc, #420] @ (2d8170 ) │ │ │ │ ldr r1, [pc, #420] @ (2d8174 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add.w r3, r3, #484 @ 0x1e4 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #3980 @ 0xf8c │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d103c │ │ │ │ mov r0, r7 │ │ │ │ - bl 848e6c │ │ │ │ + bl 848e9c │ │ │ │ b.n 2d797e │ │ │ │ mov r0, r5 │ │ │ │ - bl 730cf4 │ │ │ │ + bl 730d24 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d103c │ │ │ │ b.n 2d797e │ │ │ │ ldr r3, [pc, #372] @ (2d8178 ) │ │ │ │ ldr r2, [pc, #376] @ (2d817c ) │ │ │ │ ldr r1, [pc, #376] @ (2d8180 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #484 @ 0x1e4 │ │ │ │ mov.w r2, #3984 @ 0xf90 │ │ │ │ add r1, pc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2d7ff8 │ │ │ │ nop │ │ │ │ asrs r0, r7, #19 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldrh r4, [r7, #24] │ │ │ │ lsls r7, r5, #3 │ │ │ │ asrs r0, r5, #19 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r6, #22] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - adds r4, #70 @ 0x46 │ │ │ │ + adds r4, #118 @ 0x76 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r1, #124 @ 0x7c │ │ │ │ + adds r1, #172 @ 0xac │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r1, #122 @ 0x7a │ │ │ │ + adds r1, #170 @ 0xaa │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r7!, {r2, r4, r7} │ │ │ │ + stmia r7!, {r2, r6, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r6, [r1, #60] @ 0x3c │ │ │ │ + strh r6, [r7, #60] @ 0x3c │ │ │ │ lsls r2, r5, #1 │ │ │ │ - @ instruction: 0xf370005d │ │ │ │ - adds r1, #22 │ │ │ │ + usat r0, #29, r0, asr #1 │ │ │ │ + adds r1, #70 @ 0x46 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r0, [r1, #58] @ 0x3a │ │ │ │ + strh r0, [r7, #58] @ 0x3a │ │ │ │ lsls r2, r5, #1 │ │ │ │ - adds r0, #112 @ 0x70 │ │ │ │ + adds r0, #160 @ 0xa0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r0, #50] @ 0x32 │ │ │ │ + strh r4, [r6, #50] @ 0x32 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r7, #178 @ 0xb2 │ │ │ │ + cmp r7, #226 @ 0xe2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r4, r7, r5 │ │ │ │ + adds r4, r5, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ asrs r2, r5, #10 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - cmp r7, #200 @ 0xc8 │ │ │ │ + cmp r7, #248 @ 0xf8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r3, #132 @ 0x84 │ │ │ │ + adds r3, #180 @ 0xb4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strh r4, [r1, #46] @ 0x2e │ │ │ │ + strh r4, [r7, #46] @ 0x2e │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r7, #174 @ 0xae │ │ │ │ + cmp r7, #222 @ 0xde │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r0, r0, r4 │ │ │ │ + adds r0, r6, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ asrs r6, r3, #8 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - cmp r7, #148 @ 0x94 │ │ │ │ + cmp r7, #196 @ 0xc4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bls.n 2d8068 │ │ │ │ + bge.n 2d80c8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r7, #148 @ 0x94 │ │ │ │ + cmp r7, #196 @ 0xc4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r2, [r0, #42] @ 0x2a │ │ │ │ + strh r2, [r6, #42] @ 0x2a │ │ │ │ lsls r2, r5, #1 │ │ │ │ - cmp r7, #62 @ 0x3e │ │ │ │ + cmp r7, #110 @ 0x6e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r7, #164 @ 0xa4 │ │ │ │ + cmp r7, #212 @ 0xd4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r4, r1, #15 │ │ │ │ + lsrs r4, r7, #15 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r7, #178 @ 0xb2 │ │ │ │ + cmp r7, #226 @ 0xe2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r7, #168 @ 0xa8 │ │ │ │ + cmp r7, #216 @ 0xd8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r7, #166 @ 0xa6 │ │ │ │ + cmp r7, #214 @ 0xd6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r6, [sp, #784] @ 0x310 │ │ │ │ + ldr r6, [sp, #976] @ 0x3d0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - cmp r7, #168 @ 0xa8 │ │ │ │ + cmp r7, #216 @ 0xd8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r7, #156 @ 0x9c │ │ │ │ + cmp r7, #204 @ 0xcc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r7, #148 @ 0x94 │ │ │ │ + cmp r7, #196 @ 0xc4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #58 @ 0x3a │ │ │ │ + cmp r7, #106 @ 0x6a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r4, r0, #2 │ │ │ │ + lsrs r4, r6, #2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r4, #156 @ 0x9c │ │ │ │ + movs r4, #204 @ 0xcc │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r0, [r5, #20] │ │ │ │ + strh r0, [r3, #22] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 2d7a0c │ │ │ │ + b.n 2d7a6c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2d7a34 │ │ │ │ + b.n 2d7a94 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r6, #206 @ 0xce │ │ │ │ + cmp r6, #254 @ 0xfe │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r2!, {r1, r2} │ │ │ │ + stmia r2!, {r1, r2, r4, r5} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r6, #126 @ 0x7e │ │ │ │ + cmp r6, #174 @ 0xae │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r2, r4, #26 │ │ │ │ lsls r7, r5, #3 │ │ │ │ strh r2, [r2, #38] @ 0x26 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - cmp r7, #156 @ 0x9c │ │ │ │ + cmp r7, #204 @ 0xcc │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsrs r2, r3, #25 │ │ │ │ lsls r7, r5, #3 │ │ │ │ lsrs r6, r3, #24 │ │ │ │ lsls r7, r5, #3 │ │ │ │ lsrs r6, r0, #24 │ │ │ │ lsls r7, r5, #3 │ │ │ │ strb r0, [r0, #15] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #218 @ 0xda │ │ │ │ + cmp r5, #10 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r4, [r6, #8] │ │ │ │ + strh r4, [r4, #10] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r2, #214 @ 0xd6 │ │ │ │ + cmp r3, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r5, #17 │ │ │ │ + asrs r2, r3, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r6, r3, #22 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - strh r0, [r7, #6] │ │ │ │ + strh r0, [r5, #8] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r3, #238 @ 0xee │ │ │ │ + cmp r4, #30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r4, r5, #16 │ │ │ │ + asrs r4, r3, #17 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r2, [r3, #6] │ │ │ │ + strh r2, [r1, #8] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r2, #240 @ 0xf0 │ │ │ │ + cmp r3, #32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r6, r1, #16 │ │ │ │ + asrs r6, r7, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r3, #22 │ │ │ │ + cmp r3, #70 @ 0x46 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r4, r3, #15 │ │ │ │ + asrs r4, r1, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r0, [r3, #4] │ │ │ │ + strh r0, [r1, #6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r3, #22 │ │ │ │ + cmp r3, #70 @ 0x46 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r4, r7, #14 │ │ │ │ + asrs r4, r5, #15 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r0, [r7, #2] │ │ │ │ + strh r0, [r5, #4] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - strh r4, [r4, #2] │ │ │ │ + strh r4, [r2, #4] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r3, #34 @ 0x22 │ │ │ │ + cmp r3, #82 @ 0x52 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r0, r3, #14 │ │ │ │ + asrs r0, r1, #15 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmia r2!, {r0, r1, r5} │ │ │ │ - @ instruction: 0xffffbfae │ │ │ │ + @ instruction: 0xffffbfde │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r3, #76 @ 0x4c │ │ │ │ + cmp r3, #124 @ 0x7c │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r6, r4, #16 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldrb r4, [r0, #30] │ │ │ │ + ldrb r4, [r6, #30] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r2, #214 @ 0xd6 │ │ │ │ + cmp r3, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r0, r7, #10 │ │ │ │ + asrs r0, r5, #11 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r2, [r2, #29] │ │ │ │ + ldrb r2, [r0, #30] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r3, #48 @ 0x30 │ │ │ │ + cmp r3, #96 @ 0x60 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r1, #10 │ │ │ │ + asrs r2, r7, #10 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r2, [r3, #28] │ │ │ │ + ldrb r2, [r1, #29] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - cmp r3, #40 @ 0x28 │ │ │ │ + cmp r3, #88 @ 0x58 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r1, #9 │ │ │ │ + asrs r2, r7, #9 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d8184 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -115384,81 +115384,81 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 28a844 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d81aa │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73c3a0 │ │ │ │ + bl 73c3d0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2d820a │ │ │ │ ldr r3, [pc, #80] @ (2d8220 ) │ │ │ │ ldr r2, [pc, #80] @ (2d8224 ) │ │ │ │ ldr r1, [pc, #84] @ (2d8228 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #68] @ (2d822c ) │ │ │ │ add r1, pc │ │ │ │ - bl 740028 │ │ │ │ + bl 740058 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 2d66ac │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 730cf4 │ │ │ │ + b.w 730d24 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2d81c2 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ strh r0, [r2, #2] │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldrb r4, [r1, #21] │ │ │ │ + ldrb r4, [r7, #21] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - svc 66 @ 0x42 │ │ │ │ + svc 114 @ 0x72 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - svc 84 @ 0x54 │ │ │ │ + svc 132 @ 0x84 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r5, #52 @ 0x34 │ │ │ │ + movs r5, #100 @ 0x64 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d8230 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #156] @ (2d82e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87b760 │ │ │ │ + bl 87b790 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ bne.n 2d827e │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cbnz r2, 2d827e │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 87d7bc │ │ │ │ + bl 87d7ec │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d82d8 │ │ │ │ - bl 87d528 │ │ │ │ + bl 87d558 │ │ │ │ cbz r0, 2d8290 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -115489,31 +115489,31 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ adds r5, #1 │ │ │ │ blx 288a74 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 87d200 │ │ │ │ + bl 87d230 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d82ae │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 87d52c │ │ │ │ + b.w 87d55c │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ nop │ │ │ │ - ldrb r0, [r1, #19] │ │ │ │ + ldrb r0, [r7, #19] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldmia r4, {r1, r4, r5, r6} │ │ │ │ + ldmia r4!, {r1, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r0, #242 @ 0xf2 │ │ │ │ + cmp r1, #34 @ 0x22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r0, #232 @ 0xe8 │ │ │ │ + cmp r1, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d82f0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -115525,15 +115525,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #136] @ (2d8398 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 87d528 │ │ │ │ + bl 87d558 │ │ │ │ cbz r0, 2d837a │ │ │ │ add r1, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 2d737c │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ cbnz r3, 2d835e │ │ │ │ @@ -115555,20 +115555,20 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2d8338 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ b.n 2d8366 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ (2d83a0 ) │ │ │ │ movw r2, #4347 @ 0x10fb │ │ │ │ ldr r1, [pc, #32] @ (2d83a4 ) │ │ │ │ ldr r0, [pc, #36] @ (2d83a8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -115579,19 +115579,19 @@ │ │ │ │ nop │ │ │ │ lsrs r2, r3, #2 │ │ │ │ lsls r7, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r5, #1 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - ldrb r4, [r3, #14] │ │ │ │ + ldrb r4, [r1, #15] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r2, r3, #27 │ │ │ │ + lsrs r2, r1, #28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [sp, #336] @ 0x150 │ │ │ │ + str r6, [sp, #528] @ 0x210 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 002d83ac : │ │ │ │ mul.w r2, r1, r2 │ │ │ │ add.w r0, r2, #15 │ │ │ │ bic.w r0, r0, #15 │ │ │ │ b.w 2889f0 │ │ │ │ @@ -115630,15 +115630,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #24] │ │ │ │ addw r9, r5, #3144 @ 0xc48 │ │ │ │ str r6, [sp, #20] │ │ │ │ bl 2d39f4 │ │ │ │ addw r0, r5, #3080 @ 0xc08 │ │ │ │ addw r6, r5, #3080 @ 0xc08 │ │ │ │ - bl 88d724 │ │ │ │ + bl 88d754 │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -115694,15 +115694,15 @@ │ │ │ │ str.w r3, [r5, #3200] @ 0xc80 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [r5, #3088] @ 0xc10 │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 88d6f0 │ │ │ │ + bl 88d720 │ │ │ │ ldr.w r3, [r5, #3104] @ 0xc20 │ │ │ │ str.w r3, [r5, #3144] @ 0xc48 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r5, #3088] @ 0xc10 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r5, #3148] @ 0xc4c │ │ │ │ ldr.w r3, [r7, #576] @ 0x240 │ │ │ │ @@ -115768,21 +115768,21 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 2d8576 │ │ │ │ nop │ │ │ │ lsls r6, r7, #30 │ │ │ │ lsls r7, r5, #3 │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f16 , , │ │ │ │ - movs r6, #246 @ 0xf6 │ │ │ │ + movs r7, #38 @ 0x26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r6, #76 @ 0x4c │ │ │ │ + movs r6, #124 @ 0x7c │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #2 │ │ │ │ + movs r6, #50 @ 0x32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d85c0 : │ │ │ │ ldr.w r2, [r0, #3184] @ 0xc70 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 2d85f2 │ │ │ │ push {lr} │ │ │ │ @@ -115793,17 +115793,17 @@ │ │ │ │ addw r0, r0, #3144 @ 0xc48 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 28af28 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ addw r0, r3, #3080 @ 0xc08 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 88d72c │ │ │ │ + b.w 88d75c │ │ │ │ addw r0, r0, #3080 @ 0xc08 │ │ │ │ - b.w 88d72c │ │ │ │ + b.w 88d75c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2456] @ 0x998 │ │ │ │ subw sp, sp, #1604 @ 0x644 │ │ │ │ mov r5, r0 │ │ │ │ @@ -116365,19 +116365,19 @@ │ │ │ │ nop │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r7, #21 │ │ │ │ lsls r7, r5, #3 │ │ │ │ lsls r0, r6, #12 │ │ │ │ lsls r7, r5, #3 │ │ │ │ - strb r4, [r6, #21] │ │ │ │ + strb r4, [r4, #22] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - movs r0, #46 @ 0x2e │ │ │ │ + movs r0, #94 @ 0x5e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r0, #76 @ 0x4c │ │ │ │ + movs r0, #124 @ 0x7c │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2464] @ 0x9a0 │ │ │ │ subw sp, sp, #1596 @ 0x63c │ │ │ │ mov r5, r0 │ │ │ │ @@ -116904,19 +116904,19 @@ │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ vmla.i32 q0, q10, d14[1] │ │ │ │ ldc2l 0, cr0, [r8, #-952] @ 0xfffffc48 │ │ │ │ - ldr r4, [r7, #124] @ 0x7c │ │ │ │ + strb r4, [r5, #0] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - subs r6, r6, r2 │ │ │ │ + subs r6, r4, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r2, r2, r3 │ │ │ │ + subs r2, r0, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002d9150 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -117170,28 +117170,28 @@ │ │ │ │ lsr.w ip, ip, lr │ │ │ │ ldrb.w lr, [r4, #645] @ 0x285 │ │ │ │ and.w r2, r2, lr │ │ │ │ ldrb.w lr, [r4, #646] @ 0x286 │ │ │ │ str r2, [sp, #8] │ │ │ │ and.w r3, ip, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8a3610 │ │ │ │ + bl 8a3640 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strb r0, [r6, r3] │ │ │ │ ldrb.w r1, [r4, #645] @ 0x285 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 8a3610 │ │ │ │ + bl 8a3640 │ │ │ │ strb r0, [r5, #1] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r1, [r4, #646] @ 0x286 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 8a3610 │ │ │ │ + bl 8a3640 │ │ │ │ strb r0, [r5, #2] │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -117515,15 +117515,15 @@ │ │ │ │ bl 2d95c4 │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 28b654 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 88d6f0 │ │ │ │ + bl 88d720 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2ca554 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 288b30 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -117543,15 +117543,15 @@ │ │ │ │ blx 28a7a0 │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 28b654 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 88d6f0 │ │ │ │ + bl 88d720 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 2ca554 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 288b30 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -117605,15 +117605,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2d9488 │ │ │ │ ldr.w r2, [r8, #2816] @ 0xb00 │ │ │ │ ldr.w r1, [r8, #2832] @ 0xb10 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d32a4 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 88d724 │ │ │ │ + bl 88d754 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #144] @ (2d9924 ) │ │ │ │ ldr r3, [pc, #108] @ (2d9904 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -117652,16 +117652,16 @@ │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2d9892 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf53200ee │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - sub.w r0, r0, #92 @ 0x5c │ │ │ │ - ldr r4, [r2, #44] @ 0x2c │ │ │ │ + rsbs r0, r0, #92 @ 0x5c │ │ │ │ + ldr r4, [r0, #48] @ 0x30 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldc2l 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ ldc2 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ stc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ lsls r3, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ @@ -117673,15 +117673,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ blx 288ac8 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2808 @ 0xaf8 │ │ │ │ ldr.w r1, [r4, #2816] @ 0xb00 │ │ │ │ add r1, r5 │ │ │ │ - bl 88d6f0 │ │ │ │ + bl 88d720 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ ldr.w r0, [r4, #2832] @ 0xb10 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, r3 │ │ │ │ blx 289898 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ @@ -117726,15 +117726,15 @@ │ │ │ │ blx 288e64 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d9ad2 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str.w r3, [r8, #200] @ 0xc8 │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 88d6f0 │ │ │ │ + bl 88d720 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #2 │ │ │ │ mla r2, r2, r7, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -117762,15 +117762,15 @@ │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ bl 2d9488 │ │ │ │ ldr r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2d32a4 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 88d724 │ │ │ │ + bl 88d754 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -117832,21 +117832,21 @@ │ │ │ │ b.n 2d9ad2 │ │ │ │ nop │ │ │ │ @ instruction: 0xf21000ee │ │ │ │ adds r4, r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #3 │ │ │ │ + asrs r2, r5, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #5 │ │ │ │ + asrs r6, r4, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r0, r0, #3 │ │ │ │ + asrs r0, r6, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2944] @ 0xb80 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #488] @ (2d9d08 ) │ │ │ │ @@ -117980,15 +117980,15 @@ │ │ │ │ bgt.n 2d9b9e │ │ │ │ cbz r5, 2d9cd8 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 2d9cd8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -118005,15 +118005,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2d9cbc │ │ │ │ subs r1, r5, r4 │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ b.n 2d9cda │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2d9d10 ) │ │ │ │ ldr r3, [pc, #44] @ (2d9d0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -118167,15 +118167,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 2d9ee0 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 2d9ee0 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -118192,15 +118192,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2d9ec4 │ │ │ │ subs r1, r6, r4 │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ b.n 2d9ee2 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2d9f18 ) │ │ │ │ ldr r3, [pc, #44] @ (2d9f14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -118319,15 +118319,15 @@ │ │ │ │ add r3, r2 │ │ │ │ cmp fp, r3 │ │ │ │ bgt.n 2d9f96 │ │ │ │ cbz r6, 2da084 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r5, r5, lsl #5 │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi.n 2da084 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -118345,15 +118345,15 @@ │ │ │ │ ldr.w r1, [r4, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2da064 │ │ │ │ add.w r6, r6, r6, lsl #1 │ │ │ │ subs r1, r6, r5 │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ b.n 2da086 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2da0bc ) │ │ │ │ ldr r3, [pc, #44] @ (2da0b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -118379,15 +118379,15 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ add.w r0, r3, #136 @ 0x88 │ │ │ │ ldr.w r2, [r3, #140] @ 0x8c │ │ │ │ str.w r2, [r3, #144] @ 0x90 │ │ │ │ - bl 88d6f0 │ │ │ │ + bl 88d720 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr.w r0, [r3, #144] @ 0x90 │ │ │ │ ldr.w r2, [r3, #160] @ 0xa0 │ │ │ │ add r2, r0 │ │ │ │ str r2, [r1, #0] │ │ │ │ movs r0, #1 │ │ │ │ @@ -118525,23 +118525,23 @@ │ │ │ │ mla r3, r2, r9, r3 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ cmp r3, r0 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 2da13e │ │ │ │ - ldrsh r0, [r2, r6] │ │ │ │ + ldrsh r0, [r0, r7] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrsh r6, [r6, r5] │ │ │ │ + ldrsh r6, [r4, r6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrsh r2, [r2, r5] │ │ │ │ + ldrsh r2, [r0, r6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrsh r2, [r7, r4] │ │ │ │ + ldrsh r2, [r5, r5] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrsh r2, [r3, r4] │ │ │ │ + ldrsh r2, [r1, r5] │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #236] @ (2da370 ) │ │ │ │ @@ -118626,15 +118626,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 2d9288 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #3 │ │ │ │ b.n 2da2c8 │ │ │ │ nop │ │ │ │ - ldrsh r2, [r3, r3] │ │ │ │ + ldrsh r2, [r1, r4] │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3488] @ 0xda0 │ │ │ │ sub.w sp, sp, #572 @ 0x23c │ │ │ │ mov fp, r2 │ │ │ │ @@ -118681,15 +118681,15 @@ │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2da51a │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ addw r3, r4, #2776 @ 0xad8 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 88d6f0 │ │ │ │ + bl 88d720 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ blx 28a8c8 │ │ │ │ movs r1, #62 @ 0x3e │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ str r0, [r5, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 28a88c │ │ │ │ @@ -118762,15 +118762,15 @@ │ │ │ │ ldr.w r1, [r4, #2784] @ 0xae0 │ │ │ │ bl 2d9488 │ │ │ │ ldr.w r2, [r4, #2784] @ 0xae0 │ │ │ │ ldr.w r1, [r4, #2800] @ 0xaf0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d32a4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 88d724 │ │ │ │ + bl 88d754 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (2da548 ) │ │ │ │ ldr r3, [pc, #68] @ (2da538 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #564] @ 0x234 │ │ │ │ @@ -118998,15 +118998,15 @@ │ │ │ │ b.n 2da64c │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 2da3ec │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, r7] │ │ │ │ + ldrb r6, [r2, r0] │ │ │ │ lsls r1, r6, #1 │ │ │ │ b.n 2da300 │ │ │ │ lsls r6, r5, #3 │ │ │ │ stcl 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ b.n 2da13c │ │ │ │ lsls r6, r5, #3 │ │ │ │ @ instruction: 0xebf3ffff │ │ │ │ @@ -119541,15 +119541,15 @@ │ │ │ │ mov.w fp, #0 │ │ │ │ b.n 2dacc0 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ b.n 2db428 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, r4] │ │ │ │ + ldr r0, [r1, r5] │ │ │ │ lsls r1, r6, #1 │ │ │ │ b.n 2daffc │ │ │ │ lsls r6, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -119583,15 +119583,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ bl 2d35d8 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 88d724 │ │ │ │ + bl 88d754 │ │ │ │ str r4, [sp, #24] │ │ │ │ add.w r4, r8, #552 @ 0x228 │ │ │ │ addw sl, r5, #2680 @ 0xa78 │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ @@ -119643,15 +119643,15 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ mul.w r4, r2, r3 │ │ │ │ ldr r3, [pc, #524] @ (2db08c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, r9] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ cmp r0, #1 │ │ │ │ ble.w 2daff8 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w sl, [r5, #2672] @ 0xa70 │ │ │ │ it ge │ │ │ │ @@ -119841,17 +119841,17 @@ │ │ │ │ b.n 2daf1e │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ udf #30 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, r3] │ │ │ │ + strh r0, [r5, r4] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - str r2, [r3, r6] │ │ │ │ + str r2, [r1, r7] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ bl 2da784 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r2, [pc, #1064] @ 2db4d4 │ │ │ │ ldr.w r3, [pc, #1064] @ 2db4d8 │ │ │ │ @@ -119962,15 +119962,15 @@ │ │ │ │ bl 2d3b38 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mul.w r7, r3, r7 │ │ │ │ addw r3, r5, #2744 @ 0xab8 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r1, r7 │ │ │ │ - bl 88d6f0 │ │ │ │ + bl 88d720 │ │ │ │ ldrb.w r6, [r5, #2646] @ 0xa56 │ │ │ │ ldr.w r3, [r5, #2672] @ 0xa70 │ │ │ │ ldr.w r0, [r5, #2768] @ 0xad0 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 2db670 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ @@ -120070,15 +120070,15 @@ │ │ │ │ blx 28b444 │ │ │ │ ldr r3, [pc, #456] @ (2db4d0 ) │ │ │ │ str.w r0, [r3, r9] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #476] @ (2db4ec ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #4]! │ │ │ │ - bl 8754b8 │ │ │ │ + bl 8754e8 │ │ │ │ b.n 2dadaa │ │ │ │ mov r3, r4 │ │ │ │ b.n 2daf5a │ │ │ │ mov r2, r4 │ │ │ │ b.n 2daed0 │ │ │ │ mov r2, r4 │ │ │ │ b.n 2db032 │ │ │ │ @@ -120244,28 +120244,28 @@ │ │ │ │ ... │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 2db4bc │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, r1] │ │ │ │ + str r0, [r1, r2] │ │ │ │ lsls r1, r6, #1 │ │ │ │ bge.n 2db5d4 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldr r7, [pc, #992] @ (2db8c8 ) │ │ │ │ + str r0, [r5, r0] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r7, [pc, #744] @ (2db7d4 ) │ │ │ │ + ldr r7, [pc, #936] @ (2db894 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ b.n 2db76a │ │ │ │ @ instruction: 0xffffd764 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldr r4, [pc, #912] @ (2db888 ) │ │ │ │ + ldr r5, [pc, #80] @ (2db548 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r4, [pc, #736] @ (2db7dc ) │ │ │ │ + ldr r4, [pc, #928] @ (2db89c ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ blx 28a9f4 │ │ │ │ ldrb.w r2, [r8, #645] @ 0x285 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ ldrb.w r2, [r8, #646] @ 0x286 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ ldrb.w r2, [r8, #640] @ 0x280 │ │ │ │ @@ -120351,15 +120351,15 @@ │ │ │ │ adds r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne.w 2db268 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr.w r9, [sp, #80] @ 0x50 │ │ │ │ movs r6, #2 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ - bl 88d724 │ │ │ │ + bl 88d754 │ │ │ │ mul.w r3, r6, r4 │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [r5, #2656] @ 0xa60 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ movs r2, #3 │ │ │ │ @@ -120547,15 +120547,15 @@ │ │ │ │ movge fp, r5 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r2 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 8a3610 │ │ │ │ + bl 8a3640 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov ip, r0 │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2db8a2 │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r6 │ │ │ │ subs r7, r3, r1 │ │ │ │ @@ -120614,15 +120614,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r1, [pc, #456] @ (2dba94 ) │ │ │ │ + ldr r1, [pc, #648] @ (2dbb54 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ add.w sl, r0, #86016 @ 0x15000 │ │ │ │ @@ -120674,15 +120674,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ mla r3, r1, r2, r3 │ │ │ │ ldrd r0, r1, [r3, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ cmp r1, r3 │ │ │ │ it ge │ │ │ │ movge r1, r3 │ │ │ │ - bl 8a3610 │ │ │ │ + bl 8a3640 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ @@ -120997,15 +120997,15 @@ │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ bl 2d35d8 │ │ │ │ addw r0, r8, #2648 @ 0xa58 │ │ │ │ - bl 88d724 │ │ │ │ + bl 88d754 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ add.w r1, r6, #552 @ 0x228 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r1 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ str r4, [sp, #24] │ │ │ │ @@ -121358,17 +121358,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2d214c │ │ │ │ add.w r3, r9, #1 │ │ │ │ mov r0, r4 │ │ │ │ cmp sl, r3 │ │ │ │ bgt.n 2dc024 │ │ │ │ b.n 2dba78 │ │ │ │ - ldr r0, [pc, #248] @ (2dc140 ) │ │ │ │ + ldr r0, [pc, #440] @ (2dc200 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldr r0, [pc, #8] @ (2dc054 ) │ │ │ │ + ldr r0, [pc, #200] @ (2dc114 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002dc04c : │ │ │ │ mov.w ip, #7 │ │ │ │ str.w ip, [r1, #2640] @ 0xa50 │ │ │ │ b.n 2db8cc │ │ │ │ nop │ │ │ │ @@ -121392,24 +121392,24 @@ │ │ │ │ mov r0, r4 │ │ │ │ cbz r3, 2dc08a │ │ │ │ blx 28af28 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2dc080 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 88d72c │ │ │ │ + bl 88d75c │ │ │ │ addw r0, r5, #2712 @ 0xa98 │ │ │ │ - bl 88d72c │ │ │ │ + bl 88d75c │ │ │ │ addw r0, r5, #2744 @ 0xab8 │ │ │ │ - bl 88d72c │ │ │ │ + bl 88d75c │ │ │ │ addw r0, r5, #2776 @ 0xad8 │ │ │ │ - bl 88d72c │ │ │ │ + bl 88d75c │ │ │ │ addw r0, r5, #2808 @ 0xaf8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88d72c │ │ │ │ + b.w 88d75c │ │ │ │ │ │ │ │ 002dc0bc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -121683,23 +121683,23 @@ │ │ │ │ add.w r5, r1, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r2 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ mov sl, r3 │ │ │ │ - bl 88d724 │ │ │ │ + bl 88d754 │ │ │ │ add.w r8, sp, #8 │ │ │ │ ldrd r0, r3, [sp, #80] @ 0x50 │ │ │ │ mul.w r1, r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ mla r1, r1, r4, r4 │ │ │ │ add.w r4, r7, #86016 @ 0x15000 │ │ │ │ add.w r9, r4, #552 @ 0x228 │ │ │ │ - bl 88d6f0 │ │ │ │ + bl 88d720 │ │ │ │ mov ip, r9 │ │ │ │ mov lr, r5 │ │ │ │ ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r9, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ @@ -121809,15 +121809,15 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #1 │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 2dc446 │ │ │ │ - ands r6, r7 │ │ │ │ + eors r6, r5 │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r4, r2 │ │ │ │ @@ -122122,23 +122122,23 @@ │ │ │ │ nop │ │ │ │ stmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r4, r5, r6} │ │ │ │ lsls r6, r5, #3 │ │ │ │ - subs r5, #192 @ 0xc0 │ │ │ │ + subs r5, #240 @ 0xf0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmia r4!, {r1, r3} │ │ │ │ lsls r6, r5, #3 │ │ │ │ - subs r4, #230 @ 0xe6 │ │ │ │ + subs r5, #22 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 2dc100 │ │ │ │ + b.n 2dc160 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2dc12c │ │ │ │ + b.n 2dc18c │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ @@ -122356,23 +122356,23 @@ │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ lsl.w r9, r3, r1 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ add.w r3, r3, r9, lsl #1 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 8a3610 │ │ │ │ + bl 8a3640 │ │ │ │ subs r5, r0, #0 │ │ │ │ itt gt │ │ │ │ movgt r6, #1 │ │ │ │ ldrgt r4, [sp, #28] │ │ │ │ ble.n 2dcb8c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ - bl 8a3610 │ │ │ │ + bl 8a3640 │ │ │ │ subs r7, r0, #0 │ │ │ │ ble.n 2dcb38 │ │ │ │ add.w lr, r9, #4294967295 @ 0xffffffff │ │ │ │ mov.w r0, r9, lsl #2 │ │ │ │ add.w r8, r7, #4294967295 @ 0xffffffff │ │ │ │ mov.w ip, #0 │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -122416,15 +122416,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2dcb88 │ │ │ │ mov.w r2, r9, asr #1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ mul.w r2, fp, r2 │ │ │ │ add.w r4, r4, r2, lsl #2 │ │ │ │ - bl 8a3610 │ │ │ │ + bl 8a3640 │ │ │ │ subs r7, r0, #0 │ │ │ │ bgt.n 2dcaaa │ │ │ │ movs r1, #0 │ │ │ │ adds r2, r1, #1 │ │ │ │ adds r1, #2 │ │ │ │ cmp r5, r2 │ │ │ │ beq.n 2dcb0e │ │ │ │ @@ -123205,25 +123205,25 @@ │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ cbnz r2, 2dd3d8 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #80 @ 0x50 │ │ │ │ + adds r3, #128 @ 0x80 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cbnz r4, 2dd398 │ │ │ │ lsls r6, r5, #3 │ │ │ │ cbnz r4, 2dd390 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - adds r1, #116 @ 0x74 │ │ │ │ + adds r1, #164 @ 0xa4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bls.n 2dd38c │ │ │ │ + bls.n 2dd3ec │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bls.n 2dd3b8 │ │ │ │ + bls.n 2dd418 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -123556,23 +123556,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb7f4 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #170 @ 0xaa │ │ │ │ + cmp r7, #218 @ 0xda │ │ │ │ lsls r1, r6, #1 │ │ │ │ @ instruction: 0xb604 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - cmp r5, #210 @ 0xd2 │ │ │ │ + cmp r6, #2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bpl.n 2dd7e8 │ │ │ │ + bpl.n 2dd648 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bpl.n 2dd814 │ │ │ │ + bpl.n 2dd674 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -123905,23 +123905,23 @@ │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ push {r2, r4, r6} │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #12 │ │ │ │ + cmp r4, #60 @ 0x3c │ │ │ │ lsls r1, r6, #1 │ │ │ │ sxtb r6, r4 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - cmp r2, #56 @ 0x38 │ │ │ │ + cmp r2, #104 @ 0x68 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bne.n 2dda4c │ │ │ │ + bne.n 2ddaac │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bne.n 2dda78 │ │ │ │ + bcs.n 2ddad8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r6, r2 │ │ │ │ @@ -124643,25 +124643,25 @@ │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ add r4, sp, #680 @ 0x2a8 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #88 @ 0x58 │ │ │ │ + movs r4, #136 @ 0x88 │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r2, sp, #496 @ 0x1f0 │ │ │ │ lsls r6, r5, #3 │ │ │ │ add r2, sp, #304 @ 0x130 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - movs r2, #124 @ 0x7c │ │ │ │ + movs r2, #172 @ 0xac │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldmia r2!, {r1, r3} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4} │ │ │ │ + ldmia r2, {r1, r2, r3, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -124994,23 +124994,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r0, sp, #1008 @ 0x3f0 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #178 @ 0xb2 │ │ │ │ + movs r0, #226 @ 0xe2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r7, pc, #48 @ (adr r7, 2de648 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ - subs r2, r3, #3 │ │ │ │ + subs r2, r1, #4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r6!, {r3, r5, r6} │ │ │ │ + stmia r6!, {r3, r4, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r6!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r2, r3, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -125343,23 +125343,23 @@ │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ add r5, pc, #368 @ (adr r5, 2deb14 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r2, #4 │ │ │ │ + adds r4, r0, #5 │ │ │ │ lsls r1, r6, #1 │ │ │ │ add r3, pc, #440 @ (adr r3, 2deb68 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ - subs r0, r0, r5 │ │ │ │ + subs r0, r6, r5 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r2!, {r1, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r4} │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -126076,25 +126076,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r1, pc, #728 @ (adr r1, 2df484 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r3, #20 │ │ │ │ + asrs r4, r1, #21 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r3, [sp, #456] @ 0x1c8 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r3, [sp, #248] @ 0xf8 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - asrs r2, r7, #12 │ │ │ │ + asrs r2, r5, #13 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - revsh r0, r1 │ │ │ │ + revsh r0, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - revsh r4, r3 │ │ │ │ + cbnz r4, 2df20a │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -126811,25 +126811,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r1, [sp, #680] @ 0x2a8 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #20 │ │ │ │ + lsrs r0, r0, #21 │ │ │ │ lsls r1, r6, #1 │ │ │ │ str r3, [sp, #408] @ 0x198 │ │ │ │ lsls r6, r5, #3 │ │ │ │ str r3, [sp, #200] @ 0xc8 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - lsrs r6, r5, #12 │ │ │ │ + lsrs r6, r3, #13 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - uxth r4, r7 │ │ │ │ + uxtb r4, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - uxtb r0, r2 │ │ │ │ + cbz r0, 2dfa14 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -127548,25 +127548,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r1, [sp, #632] @ 0x278 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7, #19 │ │ │ │ + lsls r6, r5, #20 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrh r4, [r2, #26] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldrh r0, [r4, #24] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - lsls r4, r3, #12 │ │ │ │ + lsls r4, r1, #13 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r2, sp, #680 @ 0x2a8 │ │ │ │ + add r2, sp, #872 @ 0x368 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r2, sp, #752 @ 0x2f0 │ │ │ │ + add r2, sp, #944 @ 0x3b0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -128285,23 +128285,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r1, #12] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [sl], #448 @ 0x1c0 │ │ │ │ + ldc2 0, cr0, [sl, #-448] @ 0xfffffe40 │ │ │ │ strh r0, [r0, #26] │ │ │ │ lsls r6, r5, #3 │ │ │ │ strh r4, [r1, #24] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - @ instruction: 0xfb080070 │ │ │ │ - add r2, pc, #600 @ (adr r2, 2e0c50 ) │ │ │ │ + @ instruction: 0xfb380070 │ │ │ │ + add r2, pc, #792 @ (adr r2, 2e0d10 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r2, pc, #672 @ (adr r2, 2e0c9c ) │ │ │ │ + add r2, pc, #864 @ (adr r2, 2e0d5c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov r7, r1 │ │ │ │ @@ -128322,15 +128322,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ beq.w 2e0d64 │ │ │ │ movs r6, #0 │ │ │ │ add.w r3, r7, #3248 @ 0xcb0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r3 │ │ │ │ mov sl, r3 │ │ │ │ - bl 88d724 │ │ │ │ + bl 88d754 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov ip, sl │ │ │ │ add.w lr, r7, #3280 @ 0xcd0 │ │ │ │ add.w r8, r3, #552 @ 0x228 │ │ │ │ addw r5, r7, #3208 @ 0xc88 │ │ │ │ mov sl, r8 │ │ │ │ ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ @@ -128411,15 +128411,15 @@ │ │ │ │ ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ stmia.w r5, {r0, r1, r2, r3} │ │ │ │ mov r0, r8 │ │ │ │ - bl 88d724 │ │ │ │ + bl 88d754 │ │ │ │ ldr.w r3, [r7, #3384] @ 0xd38 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 2e0b94 │ │ │ │ ldr.w r3, [pc, #1660] @ 2e11d0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ @@ -128441,15 +128441,15 @@ │ │ │ │ blx 28a21c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2e11b6 │ │ │ │ str.w r4, [r7, #3384] @ 0xd38 │ │ │ │ ldr.w r1, [r7, #3256] @ 0xcb8 │ │ │ │ mov r0, r8 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 88d6f0 │ │ │ │ + bl 88d720 │ │ │ │ ldr.w r3, [r7, #3272] @ 0xcc8 │ │ │ │ str.w r3, [r7, #3344] @ 0xd10 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r7, #3256] @ 0xcb8 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r7, #3348] @ 0xd14 │ │ │ │ ldr.w r3, [r7, #3336] @ 0xd08 │ │ │ │ @@ -129066,21 +129066,21 @@ │ │ │ │ b.n 2e11b0 │ │ │ │ strh r6, [r7, #10] │ │ │ │ lsls r6, r5, #3 │ │ │ │ adds r4, r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #152 @ (adr r0, 2e1274 ) │ │ │ │ + add r0, pc, #344 @ (adr r0, 2e1334 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [sp, #896] @ 0x380 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e11e8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -129130,20 +129130,20 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #3384] @ 0xd38 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2e1276 │ │ │ │ add.w r0, r0, #3344 @ 0xd10 │ │ │ │ blx 28af28 │ │ │ │ add.w r0, r4, #3248 @ 0xcb0 │ │ │ │ - bl 88d72c │ │ │ │ + bl 88d75c │ │ │ │ add.w r0, r4, #3216 @ 0xc90 │ │ │ │ - bl 88d72c │ │ │ │ + bl 88d75c │ │ │ │ add.w r0, r4, #3312 @ 0xcf0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88d72c │ │ │ │ + b.w 88d75c │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #236] @ (2e1390 ) │ │ │ │ mov r6, r1 │ │ │ │ @@ -129211,15 +129211,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #92] @ (2e13a4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cbnz r3, 2e1358 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2e1300 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -129240,35 +129240,35 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #48] @ (2e13b0 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #44] @ (2e13b4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e12c0 │ │ │ │ ldrb r0, [r7, #3] │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r1, [sp, #656] @ 0x290 │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r4, [r0, #10] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r6, #4 │ │ │ │ + adds r4, r4, #5 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r1, [sp, #568] @ 0x238 │ │ │ │ + ldr r1, [sp, #760] @ 0x2f8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r1, [sp, #384] @ 0x180 │ │ │ │ + str r1, [sp, #576] @ 0x240 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #512] @ (2e15cc ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -129331,55 +129331,55 @@ │ │ │ │ bne.n 2e14d4 │ │ │ │ ldr.w r1, [r6, #408] @ 0x198 │ │ │ │ add r3, sp, #16 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 73d96c │ │ │ │ + bl 73d99c │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e1530 │ │ │ │ ldr r2, [pc, #356] @ (2e15e0 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #356] @ (2e15e4 ) │ │ │ │ ldr r7, [pc, #360] @ (2e15e8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r1 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #344] @ (2e15ec ) │ │ │ │ add r1, pc │ │ │ │ - bl 740028 │ │ │ │ + bl 740058 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 730cf4 │ │ │ │ + bl 730d24 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [r9] │ │ │ │ str r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e157a │ │ │ │ mov r0, sl │ │ │ │ - bl 73dccc │ │ │ │ + bl 73dcfc │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r6, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #296] @ (2e15f0 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73dba4 │ │ │ │ + bl 73dbd4 │ │ │ │ b.n 2e1416 │ │ │ │ blx 2890a4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ b.n 2e145a │ │ │ │ ldr r3, [pc, #276] @ (2e15f4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -129410,33 +129410,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #228] @ (2e1604 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #224] @ (2e1608 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e1402 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r6, #468] @ 0x1d4 │ │ │ │ - bl 87a1d0 │ │ │ │ + bl 87a200 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e15a0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87a78c │ │ │ │ + bl 87a7bc │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3188 │ │ │ │ b.n 2e1416 │ │ │ │ ldr r0, [pc, #184] @ (2e160c ) │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 2e1442 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -129454,15 +129454,15 @@ │ │ │ │ bpl.n 2e14b6 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #128] @ (2e1614 ) │ │ │ │ ldr r0, [pc, #132] @ (2e1618 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e14b6 │ │ │ │ ldr r3, [pc, #88] @ (2e15fc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e1542 │ │ │ │ ldr r3, [pc, #76] @ (2e15f8 ) │ │ │ │ @@ -129473,59 +129473,59 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #96] @ (2e161c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #96] @ (2e1620 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e1542 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r2, #31] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r1, #31] │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r1, #30] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldr r4, [pc, #608] @ (2e1844 ) │ │ │ │ + ldr r4, [pc, #800] @ (2e1904 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [pc, #696] @ (2e18a0 ) │ │ │ │ + ldr r4, [pc, #888] @ (2e1960 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf5920070 │ │ │ │ - ldr r1, [sp, #104] @ 0x68 │ │ │ │ + rsb r0, r2, #15728640 @ 0xf00000 │ │ │ │ + ldr r1, [sp, #296] @ 0x128 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r5, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #496] @ (2e17e8 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r0, #10] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r2, r6 │ │ │ │ + subs r4, r0, r7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [sp, #328] @ 0x148 │ │ │ │ + ldr r0, [sp, #520] @ 0x208 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r0, #62] @ 0x3e │ │ │ │ + ldrh r0, [r6, #62] @ 0x3e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r7, [sp, #824] @ 0x338 │ │ │ │ + str r7, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #1 │ │ │ │ + asrs r2, r5, #2 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r0, [sp, #144] @ 0x90 │ │ │ │ + ldr r0, [sp, #336] @ 0x150 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r7, [sp, #872] @ 0x368 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r5, #56] @ 0x38 │ │ │ │ + ldrh r0, [r3, #58] @ 0x3a │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r2, [pc, #348] @ (2e1794 ) │ │ │ │ @@ -129537,28 +129537,28 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #344] @ (2e179c ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 74273c │ │ │ │ + bl 74276c │ │ │ │ cbnz r0, 2e1694 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2e168e │ │ │ │ ldr r2, [pc, #324] @ (2e17a0 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7405f0 │ │ │ │ + bl 740620 │ │ │ │ str r0, [r4, #16] │ │ │ │ mvn.w r2, #256 @ 0x100 │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ add r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2e1700 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -129567,24 +129567,24 @@ │ │ │ │ subs r5, #57 @ 0x39 │ │ │ │ cmp r5, #45 @ 0x2d │ │ │ │ blx 2890a4 │ │ │ │ b.n 2e165a │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r3, #468] @ 0x1d4 │ │ │ │ - bl 87a1d0 │ │ │ │ + bl 87a200 │ │ │ │ ldr r3, [pc, #256] @ (2e17a4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e1738 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3188 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87a78c │ │ │ │ + bl 87a7bc │ │ │ │ ldr r2, [pc, #236] @ (2e17a8 ) │ │ │ │ ldr r3, [pc, #224] @ (2e179c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -129646,15 +129646,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #100] @ (2e17b8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #100] @ (2e17bc ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e16ac │ │ │ │ ldr r3, [pc, #76] @ (2e17b0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e1708 │ │ │ │ ldr r3, [pc, #72] @ (2e17b4 ) │ │ │ │ @@ -129667,15 +129667,15 @@ │ │ │ │ ldr r0, [pc, #76] @ (2e17c8 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e1708 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r2, [r5, #21] │ │ │ │ lsls r6, r5, #3 │ │ │ │ strb r0, [r4, #21] │ │ │ │ lsls r6, r5, #3 │ │ │ │ @@ -129683,28 +129683,28 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r5, #19] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - @ instruction: 0xf2ea0070 │ │ │ │ + @ instruction: 0xf31a0070 │ │ │ │ strb r4, [r0, #10] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #664] @ 0x298 │ │ │ │ + str r6, [sp, #856] @ 0x358 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r2, #44] @ 0x2c │ │ │ │ + ldrh r0, [r0, #46] @ 0x2e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, r7, r4 │ │ │ │ + adds r2, r5, r5 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r6, [sp, #592] @ 0x250 │ │ │ │ + str r6, [sp, #784] @ 0x310 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r4, #42] @ 0x2a │ │ │ │ + ldrh r4, [r2, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e17cc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -129734,26 +129734,26 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 74273c │ │ │ │ + bl 74276c │ │ │ │ cbnz r0, 2e1878 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2e1872 │ │ │ │ ldr r2, [pc, #92] @ (2e1894 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 7405f0 │ │ │ │ + bl 740620 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #76] @ (2e1898 ) │ │ │ │ ldr r3, [pc, #64] @ (2e1890 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -129769,15 +129769,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 2890a4 │ │ │ │ b.n 2e1836 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3188 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 87a78c │ │ │ │ + bl 87a7bc │ │ │ │ b.n 2e184a │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r1, #14] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @@ -129799,20 +129799,20 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #124] @ (2e1938 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 74273c │ │ │ │ + bl 74276c │ │ │ │ cbz r0, 2e1902 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3188 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87a78c │ │ │ │ + bl 87a7bc │ │ │ │ ldr r2, [pc, #96] @ (2e193c ) │ │ │ │ ldr r3, [pc, #88] @ (2e1938 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -129834,15 +129834,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7405f0 │ │ │ │ + bl 740620 │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 2e18da │ │ │ │ blx 2890a4 │ │ │ │ b.n 2e190c │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r2, [r6, #11] │ │ │ │ @@ -129868,49 +129868,49 @@ │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e19f0 │ │ │ │ tst.w r6, #24 │ │ │ │ bne.n 2e19d4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 73fcd4 │ │ │ │ + bl 73fd04 │ │ │ │ ldr r6, [pc, #176] @ (2e1a24 ) │ │ │ │ ldr r2, [pc, #180] @ (2e1a28 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #180] @ (2e1a2c ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #164] @ (2e1a30 ) │ │ │ │ add r1, pc │ │ │ │ - bl 740028 │ │ │ │ + bl 740058 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 730cf4 │ │ │ │ + bl 730d24 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #140] @ (2e1a34 ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e19fa │ │ │ │ ldr r1, [pc, #132] @ (2e1a38 ) │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 73fdac │ │ │ │ + bl 73fddc │ │ │ │ movs r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -129941,35 +129941,35 @@ │ │ │ │ bpl.n 2e19b0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #48] @ (2e1a44 ) │ │ │ │ ldr r0, [pc, #52] @ (2e1a48 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e19b0 │ │ │ │ strb r6, [r0, #9] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - @ instruction: 0xf0cc0070 │ │ │ │ - @ instruction: 0x479e │ │ │ │ + @ instruction: 0xf0fc0070 │ │ │ │ + @ instruction: 0x47ce │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0x47b2 │ │ │ │ + @ instruction: 0x47e2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [sp, #656] @ 0x290 │ │ │ │ + str r4, [sp, #848] @ 0x350 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ lsls r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #696] @ 0x2b8 │ │ │ │ + str r2, [sp, #888] @ 0x378 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r3, [sp, #656] @ 0x290 │ │ │ │ + str r3, [sp, #848] @ 0x350 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e1a4c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -129995,58 +129995,58 @@ │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r1, [r7, #408] @ 0x198 │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 73d96c │ │ │ │ + bl 73d99c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e1b30 │ │ │ │ ldr r2, [pc, #208] @ (2e1b7c ) │ │ │ │ ldr r1, [pc, #212] @ (2e1b80 ) │ │ │ │ ldr r3, [pc, #212] @ (2e1b84 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ mov r8, r1 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #196] @ (2e1b88 ) │ │ │ │ add r1, pc │ │ │ │ - bl 740028 │ │ │ │ + bl 740058 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 730cf4 │ │ │ │ + bl 730d24 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #168] @ (2e1b8c ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e1b46 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73dccc │ │ │ │ + bl 73dcfc │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r7, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #148] @ (2e1b90 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 73dba4 │ │ │ │ + bl 73dbd4 │ │ │ │ ldr r2, [pc, #140] @ (2e1b94 ) │ │ │ │ ldr r3, [pc, #104] @ (2e1b74 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -130057,15 +130057,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87a78c │ │ │ │ + bl 87a7bc │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3188 │ │ │ │ b.n 2e1b06 │ │ │ │ blx 2890a4 │ │ │ │ str r5, [r4, #16] │ │ │ │ b.n 2e1a80 │ │ │ │ ldr r3, [pc, #80] @ (2e1b98 ) │ │ │ │ @@ -130080,42 +130080,42 @@ │ │ │ │ bpl.n 2e1aea │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #64] @ (2e1ba0 ) │ │ │ │ ldr r0, [pc, #68] @ (2e1ba4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e1aea │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r7, #4] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r6, #4] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - mov r2, sp │ │ │ │ + mov sl, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mov r8, r0 │ │ │ │ + mov r8, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - vshr.s16 q0, q8, #16 │ │ │ │ - str r3, [sp, #528] @ 0x210 │ │ │ │ + vmvn.i32 q8, #0 @ 0x00000000 │ │ │ │ + str r3, [sp, #720] @ 0x2d0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [sp], #1020 @ 0x3fc │ │ │ │ strb r2, [r3, #2] │ │ │ │ lsls r6, r5, #3 │ │ │ │ lsls r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #10 │ │ │ │ + lsrs r6, r3, #11 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r2, [sp, #352] @ 0x160 │ │ │ │ + str r2, [sp, #544] @ 0x220 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #102400 @ 0x19000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ sub.w lr, ip, lr │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ @@ -130175,15 +130175,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e1c34 │ │ │ │ ldr.w r4, [pc, #1152] @ 2e20dc │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ ldrb.w r3, [r5, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e21ae │ │ │ │ ldr.w sl, [r7] │ │ │ │ movw r0, #1211 @ 0x4bb │ │ │ │ movt r0, #46034 @ 0xb3d2 │ │ │ │ movw r3, #61545 @ 0xf069 │ │ │ │ @@ -130209,15 +130209,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e1d44 │ │ │ │ ldr.w r1, [pc, #1064] @ 2e20e4 │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r1, [pc, #1044] @ 2e20e8 │ │ │ │ movs r2, #74 @ 0x4a │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ @@ -130229,17 +130229,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #1020] @ (2e20ec ) │ │ │ │ movs r4, #0 │ │ │ │ str r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ strd r4, r4, [r7, #8] │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 874f90 │ │ │ │ + bl 874fc0 │ │ │ │ mov r0, r7 │ │ │ │ blx 288d38 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #992] @ (2e20f0 ) │ │ │ │ add.w r1, sp, #102912 @ 0x19200 │ │ │ │ ldr r3, [pc, #940] @ (2e20c4 ) │ │ │ │ add.w r1, r1, #356 @ 0x164 │ │ │ │ @@ -130256,36 +130256,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 88d70c │ │ │ │ + bl 88d73c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2e2120 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r3, [pc, #916] @ (2e20f4 ) │ │ │ │ mov.w fp, #0 │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ add r3, pc │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [pc, #896] @ (2e20f8 ) │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 88d578 │ │ │ │ + bl 88d5a8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ vldr d7, [pc, #812] @ 2e20b8 │ │ │ │ sub.w r3, r2, #824 @ 0x338 │ │ │ │ add.w lr, r4, #620 @ 0x26c │ │ │ │ add.w r9, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r2, [r4, #616] @ 0x268 │ │ │ │ @@ -130405,15 +130405,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #528] @ (2e2108 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ mov r2, r8 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e1e70 │ │ │ │ mov r7, r3 │ │ │ │ b.n 2e1c58 │ │ │ │ ldr.w lr, [pc, #512] @ 2e210c │ │ │ │ ldr.w r7, [r6, lr] │ │ │ │ ldrh.w lr, [r7] │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -130426,15 +130426,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #476] @ (2e2110 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r7, [sp, #20] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ ldrd r1, r0, [r4, #8] │ │ │ │ ldr.w lr, [r3, #644] @ 0x284 │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ ldr.w ip, [r7] │ │ │ │ @@ -130471,21 +130471,21 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ mov r7, r8 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ mov r5, sl │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r4, [r7, #0] │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ - bl 88d72c │ │ │ │ + bl 88d75c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r3, #760] @ 0x2f8 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 2e1ccc │ │ │ │ mov r5, sl │ │ │ │ @@ -130501,15 +130501,15 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ ldr.w sl, [pc, #276] @ 2e2118 │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add.w r6, r3, #84992 @ 0x14c00 │ │ │ │ adds r6, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ strb.w r9, [r3, r2] │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ @@ -130528,41 +130528,41 @@ │ │ │ │ cbz r3, 2e2092 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ - bl 88d8f0 │ │ │ │ + bl 88d920 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 88d72c │ │ │ │ + bl 88d75c │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 886fe4 │ │ │ │ + bl 887014 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #152] @ (2e211c ) │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ b.n 2e1ccc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 88d724 │ │ │ │ + bl 88d754 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 88d72c │ │ │ │ + bl 88d75c │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 2e207e │ │ │ │ nop │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 2e2132 │ │ │ │ @@ -130571,62 +130571,62 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r4, #120] @ 0x78 │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #224] @ 0xe0 │ │ │ │ + str r2, [sp, #416] @ 0x1a0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [sp, #176] @ 0xb0 │ │ │ │ + str r2, [sp, #368] @ 0x170 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #1008] @ 0x3f0 │ │ │ │ + str r2, [sp, #176] @ 0xb0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r5, #9] │ │ │ │ + ldrb r0, [r3, #10] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r0, #9] │ │ │ │ + ldrb r6, [r6, #9] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r1, [sp, #528] @ 0x210 │ │ │ │ + str r1, [sp, #720] @ 0x2d0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r1, [sp, #416] @ 0x1a0 │ │ │ │ + str r1, [sp, #608] @ 0x260 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [r1, #104] @ 0x68 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldrb r6, [r4, #6] │ │ │ │ + ldrb r6, [r2, #7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r1, [sp, #40] @ 0x28 │ │ │ │ + str r1, [sp, #232] @ 0xe8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #272] @ 0x110 │ │ │ │ + str r0, [sp, #464] @ 0x1d0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r4, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, #58] @ 0x3a │ │ │ │ + ldrh r6, [r2, #60] @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r4, #29] │ │ │ │ + strb r2, [r2, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r0, #28] │ │ │ │ + strb r4, [r6, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r0, #26] │ │ │ │ + strb r2, [r6, #26] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ add.w r0, sp, #86528 @ 0x15200 │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ add.w r1, r1, #86528 @ 0x15200 │ │ │ │ str r3, [sp, #28] │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 88d828 │ │ │ │ + bl 88d858 │ │ │ │ b.n 2e1d58 │ │ │ │ ldr.w ip, [pc, #140] @ 2e21c8 │ │ │ │ ldr.w r7, [r6, ip] │ │ │ │ ldrh.w ip, [r7] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 2e1e58 │ │ │ │ ldr.w ip, [pc, #124] @ 2e21cc │ │ │ │ @@ -130637,15 +130637,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #104] @ (2e21d0 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ b.n 2e1e58 │ │ │ │ ldr r3, [pc, #84] @ (2e21d4 ) │ │ │ │ mov r9, r4 │ │ │ │ ldr.w sl, [r6, r3] │ │ │ │ b.n 2e1ff2 │ │ │ │ @@ -130660,15 +130660,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e1ffc │ │ │ │ ldr r0, [pc, #60] @ (2e21dc ) │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e1ffc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2e1d0e │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ (2e21e0 ) │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ ldr r0, [pc, #36] @ (2e21e4 ) │ │ │ │ @@ -130676,43 +130676,43 @@ │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ movs r5, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #44] @ 0x2c │ │ │ │ + ldrh r4, [r6, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #46] @ 0x2e │ │ │ │ + ldrh r6, [r3, #48] @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia.w r0, {r4, r5, r6} │ │ │ │ - ldrh r2, [r5, #36] @ 0x24 │ │ │ │ + strexd r0, r0, r0, [r0] │ │ │ │ + ldrh r2, [r3, #38] @ 0x26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #84 @ 0x54 │ │ │ │ - bl 8757a4 │ │ │ │ + bl 8757d4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e1ba8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e21fe │ │ │ │ ldr r5, [pc, #36] @ (2e2230 ) │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 874f08 │ │ │ │ + bl 874f38 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - bl 8749d8 │ │ │ │ + bl 874a08 │ │ │ │ mov r0, r4 │ │ │ │ blx 288d38 │ │ │ │ movs r0, #0 │ │ │ │ str r0, [r5, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -130755,15 +130755,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -130778,21 +130778,21 @@ │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ ldr r6, [r0, #20] │ │ │ │ lsls r6, r5, #3 │ │ │ │ nop {10} │ │ │ │ lsls r5, r7, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #30] │ │ │ │ + ldrh r4, [r1, #32] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 2e2210 │ │ │ │ + b.n 2e2270 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r2, [r5, #28] │ │ │ │ + ldrh r2, [r3, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r4, #6] │ │ │ │ + strb r2, [r2, #7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e22d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -130835,15 +130835,15 @@ │ │ │ │ str.w r4, [r5, #4]! │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #108] @ (2e23ac ) │ │ │ │ str r5, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -130862,36 +130862,36 @@ │ │ │ │ mov r2, r5 │ │ │ │ strd r9, r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #48] @ (2e23b8 ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e2306 │ │ │ │ nop │ │ │ │ ldr r0, [r5, #8] │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ itte eq │ │ │ │ lsleq r5, r7, #3 │ │ │ │ subeq r6, #252 @ 0xfc │ │ │ │ movne r0, r0 │ │ │ │ - ldrh r0, [r7, #24] │ │ │ │ + ldrh r0, [r5, #26] │ │ │ │ lsls r4, r3, #1 │ │ │ │ bkpt 0x00d4 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldrh r2, [r3, #24] │ │ │ │ + ldrh r2, [r1, #26] │ │ │ │ lsls r4, r3, #1 │ │ │ │ eors r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, #32] │ │ │ │ + ldrh r6, [r5, #34] @ 0x22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e23bc : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -130916,39 +130916,39 @@ │ │ │ │ cbz r2, 2e2406 │ │ │ │ str r3, [r4, #8] │ │ │ │ add.w r2, r4, #8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 874f90 │ │ │ │ + bl 874fc0 │ │ │ │ b.n 2e240c │ │ │ │ mov r0, r4 │ │ │ │ blx 288d38 │ │ │ │ ldr r3, [pc, #36] @ (2e2434 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r1, [pc, #36] @ (2e2438 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - b.w 874b94 │ │ │ │ + b.w 874bc4 │ │ │ │ nop │ │ │ │ str r2, [r2, #124] @ 0x7c │ │ │ │ lsls r6, r5, #3 │ │ │ │ bkpt 0x003c │ │ │ │ lsls r5, r7, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #18] │ │ │ │ + ldrh r2, [r5, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ pop {r1, r2, r3, r4, r5, r6, r7, pc} │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldrh r0, [r1, #18] │ │ │ │ + ldrh r0, [r7, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e243c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -130969,19 +130969,19 @@ │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r5, #736] @ 0x2e0 │ │ │ │ cbz r3, 2e24a8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r9, r8, #40 @ 0x28 │ │ │ │ cbz r3, 2e2488 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 88d70c │ │ │ │ + bl 88d73c │ │ │ │ cbnz r0, 2e24dc │ │ │ │ add.w r1, r8, #216 @ 0xd8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 88d8f0 │ │ │ │ + bl 88d920 │ │ │ │ ldr.w r3, [r5, #416] @ 0x1a0 │ │ │ │ cmp r3, #2 │ │ │ │ itt eq │ │ │ │ ldreq.w r3, [r5, #560] @ 0x230 │ │ │ │ streq.w r3, [r5, #540] @ 0x21c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #416] @ 0x1a0 │ │ │ │ @@ -130989,53 +130989,53 @@ │ │ │ │ cbz r3, 2e24ca │ │ │ │ ldrb.w r3, [r5, #688] @ 0x2b0 │ │ │ │ cbnz r3, 2e24ca │ │ │ │ ldr r1, [pc, #92] @ (2e2510 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2d3b6c │ │ │ │ ldr r1, [pc, #72] @ (2e2514 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 874b94 │ │ │ │ + b.w 874bc4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2e24fc │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e2488 │ │ │ │ ldr r2, [pc, #48] @ (2e2518 ) │ │ │ │ movs r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7405f0 │ │ │ │ + bl 740620 │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 2e2488 │ │ │ │ blx 2890a4 │ │ │ │ b.n 2e24e0 │ │ │ │ nop │ │ │ │ str r0, [r2, #116] @ 0x74 │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #10] │ │ │ │ + strb r4, [r2, #11] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r2, #9] │ │ │ │ + strb r4, [r0, #10] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r7, #8] │ │ │ │ + strb r4, [r5, #9] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r7, #96 @ 0x60 │ │ │ │ ... │ │ │ │ │ │ │ │ 002e251c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -131086,34 +131086,34 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e2566 │ │ │ │ ldr r1, [pc, #48] @ (2e25c8 ) │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ add r1, pc │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2e243c │ │ │ │ nop │ │ │ │ str r0, [r6, #100] @ 0x64 │ │ │ │ lsls r6, r5, #3 │ │ │ │ pop {r1, r3, r4, r6, r7} │ │ │ │ lsls r5, r7, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, #8] │ │ │ │ + ldrh r4, [r0, #10] │ │ │ │ lsls r4, r3, #1 │ │ │ │ pop {r1, r3, r4, r5, r7} │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldrh r4, [r0, #8] │ │ │ │ + ldrh r4, [r6, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #6] │ │ │ │ + ldrh r2, [r6, #6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e25cc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -131129,45 +131129,45 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #104 @ 0x68 │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 2889f4 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 874e58 │ │ │ │ + bl 874e88 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 87499c │ │ │ │ + bl 8749cc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r0, #1 │ │ │ │ mov r1, r3 │ │ │ │ str.w r2, [r1, #92]! │ │ │ │ ldr r2, [pc, #44] @ (2e2648 ) │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (2e264c ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 8754d0 │ │ │ │ + bl 875500 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ pop {r1, r4, r5} │ │ │ │ lsls r5, r7, #3 │ │ │ │ @ instruction: 0xfbc7ffff │ │ │ │ - ldrh r2, [r5, #14] │ │ │ │ + ldrh r2, [r3, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #380] @ (2e27e0 ) │ │ │ │ mov r8, r1 │ │ │ │ @@ -131262,15 +131262,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d32a4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d3b6c │ │ │ │ mov r0, r4 │ │ │ │ blx 288d38 │ │ │ │ ldr r2, [pc, #128] @ (2e27f8 ) │ │ │ │ ldr r3, [pc, #108] @ (2e27e4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -131315,19 +131315,19 @@ │ │ │ │ b.n 2e26e0 │ │ │ │ str r4, [r7, #80] @ 0x50 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, #80] @ 0x50 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - strh r0, [r4, #38] @ 0x26 │ │ │ │ + strh r0, [r2, #40] @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, #124] @ 0x7c │ │ │ │ + strb r2, [r5, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r4, [r5, #64] @ 0x40 │ │ │ │ lsls r6, r5, #3 │ │ │ │ str r2, [r7, #60] @ 0x3c │ │ │ │ lsls r6, r5, #3 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -131369,25 +131369,25 @@ │ │ │ │ bl 2d3a60 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2e2858 │ │ │ │ ldr r1, [pc, #32] @ (2e2888 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2d3b6c │ │ │ │ str r6, [r1, #56] @ 0x38 │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #108] @ 0x6c │ │ │ │ + ldr r2, [r2, #112] @ 0x70 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r4, #104] @ 0x68 │ │ │ │ + ldr r0, [r2, #108] @ 0x6c │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #84] @ (2e28f0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -131734,15 +131734,15 @@ │ │ │ │ nop │ │ │ │ str r2, [r7, #24] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r3, #20] │ │ │ │ lsls r6, r5, #3 │ │ │ │ - strh r2, [r1, #8] │ │ │ │ + strh r2, [r7, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r2, [r2, #8] │ │ │ │ lsls r6, r5, #3 │ │ │ │ str r4, [r6, #0] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldrsh r0, [r7, r7] │ │ │ │ lsls r6, r5, #3 │ │ │ │ @@ -131848,15 +131848,15 @@ │ │ │ │ ldrsh r0, [r0, r5] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r4, r4] │ │ │ │ lsls r6, r5, #3 │ │ │ │ @ instruction: 0xfbc1ffff │ │ │ │ - bcs.n 2e2d98 │ │ │ │ + bcs.n 2e2df8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ stc2 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ ldrsh r2, [r1, r3] │ │ │ │ lsls r6, r5, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -131925,15 +131925,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2e2d9c │ │ │ │ ldr r0, [pc, #48] @ (2e2df4 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2e2d9c │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldrsh r0, [r5, r1] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldrsh r6, [r3, r1] │ │ │ │ lsls r6, r5, #3 │ │ │ │ @@ -131943,15 +131943,15 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #12 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #18] │ │ │ │ + strh r6, [r0, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #232] @ (2e2ef4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -132026,15 +132026,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2e2e28 │ │ │ │ ldr r0, [pc, #76] @ (2e2f08 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e2e28 │ │ │ │ ldr r3, [pc, #64] @ (2e2f0c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e2e94 │ │ │ │ ldr r3, [pc, #48] @ (2e2f04 ) │ │ │ │ @@ -132045,34 +132045,34 @@ │ │ │ │ ldr r3, [pc, #48] @ (2e2f10 ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #48] @ (2e2f14 ) │ │ │ │ ldr.w r2, [r9, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e2e94 │ │ │ │ nop │ │ │ │ ldrb r2, [r1, r6] │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #12] │ │ │ │ + strh r4, [r1, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r4, [r0, #10] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #12] │ │ │ │ + strh r2, [r5, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r0, #24] │ │ │ │ + strb r0, [r6, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #184] @ (2e2fe0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -132127,15 +132127,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (2e2ffc ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e2f66 │ │ │ │ ldr r3, [pc, #60] @ (2e2fec ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e2f66 │ │ │ │ ldr r3, [pc, #52] @ (2e2ff0 ) │ │ │ │ @@ -132149,36 +132149,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #52] @ (2e3008 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e2f66 │ │ │ │ ldrb r6, [r6, r1] │ │ │ │ lsls r6, r5, #3 │ │ │ │ mrc2 15, 5, pc, cr1, cr15, {7} │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r0, #10] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r3, #4 │ │ │ │ + lsls r2, r1, #5 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r0, [r3, #8] │ │ │ │ + strh r0, [r1, #10] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r0, #21] │ │ │ │ + strb r2, [r6, #21] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r5, #3 │ │ │ │ + lsls r0, r3, #4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r6, [r7, #6] │ │ │ │ + strh r6, [r5, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r2, #20] │ │ │ │ + strb r0, [r0, #21] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ add.w r5, r0, #86016 @ 0x15000 │ │ │ │ @@ -132212,15 +132212,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e30bc │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cbz r0, 2e3090 │ │ │ │ add r2, sp, #16 │ │ │ │ - bl 74eb78 │ │ │ │ + bl 74eba8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e3144 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e3122 │ │ │ │ @@ -132251,15 +132251,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2e30f0 │ │ │ │ ldr r0, [pc, #344] @ (2e3228 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e31a0 │ │ │ │ ldr.w r1, [r5, #524] @ 0x20c │ │ │ │ b.n 2e307a │ │ │ │ @@ -132278,15 +132278,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2e3090 │ │ │ │ ldr r0, [pc, #280] @ (2e3230 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e3090 │ │ │ │ ldr r3, [pc, #264] @ (2e322c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e308e │ │ │ │ ldr r3, [pc, #244] @ (2e3224 ) │ │ │ │ @@ -132294,24 +132294,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e308e │ │ │ │ ldr r0, [pc, #252] @ (2e3234 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e308e │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 87a1d0 │ │ │ │ + bl 87a200 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e31e0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87a78c │ │ │ │ + bl 87a7bc │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2e3090 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ mov r2, r1 │ │ │ │ blx 289bd4 │ │ │ │ ldr r3, [pc, #168] @ (2e3218 ) │ │ │ │ @@ -132333,15 +132333,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (2e323c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #172] @ (2e3240 ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e315a │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e3100 │ │ │ │ b.n 2e3090 │ │ │ │ ldr r3, [pc, #108] @ (2e3218 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -132363,15 +132363,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (2e3248 ) │ │ │ │ ldr r0, [pc, #124] @ (2e324c ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r2, [r5, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e315a │ │ │ │ ldr r3, [pc, #84] @ (2e3238 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e3154 │ │ │ │ ldr r3, [pc, #56] @ (2e3224 ) │ │ │ │ @@ -132382,15 +132382,15 @@ │ │ │ │ ldr r3, [pc, #88] @ (2e3250 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #88] @ (2e3254 ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e3154 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldrh r2, [r7, r5] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r5, r5] │ │ │ │ @@ -132399,36 +132399,36 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r2, r4] │ │ │ │ lsls r6, r5, #3 │ │ │ │ strh r4, [r5, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #2] │ │ │ │ + strh r0, [r7, #2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r4, r0, #31 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #2] │ │ │ │ + strh r6, [r6, #2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r4, #0] │ │ │ │ + strh r4, [r2, #2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r4, [r0, #10] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #29] │ │ │ │ + ldrb r4, [r0, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r2, #13] │ │ │ │ + strb r0, [r0, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cdp2 0, 14, cr0, cr6, cr6, {3} │ │ │ │ - ldrb r0, [r6, #28] │ │ │ │ + vhadd.u16 q0, q3, q11 │ │ │ │ + ldrb r0, [r4, #29] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r2, #12] │ │ │ │ + strb r2, [r0, #13] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r4, #30] │ │ │ │ + ldrb r4, [r2, #31] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r5, #11] │ │ │ │ + strb r0, [r3, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -132551,15 +132551,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #380] @ (2e350c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e32c0 │ │ │ │ ldr r3, [pc, #364] @ (2e3510 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e331c │ │ │ │ ldr r3, [pc, #348] @ (2e3508 ) │ │ │ │ @@ -132567,15 +132567,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e331c │ │ │ │ ldr r0, [pc, #348] @ (2e3514 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e331c │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 2e33f4 │ │ │ │ ldr r3, [pc, #332] @ (2e3518 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2e33f4 │ │ │ │ @@ -132589,15 +132589,15 @@ │ │ │ │ ldr r3, [pc, #316] @ (2e3520 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #308] @ (2e3524 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3a60 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3a60 │ │ │ │ ldr r1, [pc, #288] @ (2e3528 ) │ │ │ │ @@ -132641,15 +132641,15 @@ │ │ │ │ ldr r0, [pc, #200] @ (2e3534 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e3434 │ │ │ │ ldr r3, [pc, #116] @ (2e34f8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e34ba │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ b.n 2e3434 │ │ │ │ @@ -132666,15 +132666,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #144] @ (2e3538 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #144] @ (2e353c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e3434 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (2e3518 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e3488 │ │ │ │ @@ -132689,15 +132689,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2e3544 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #108] @ (2e3548 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e3434 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r5, r4] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @@ -132707,43 +132707,43 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ lsls r5, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, #36] @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, #25] │ │ │ │ + ldrb r4, [r1, #26] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp ip, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #7] │ │ │ │ + strb r4, [r3, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r4, [r0, #10] │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r2], {102} @ 0x66 │ │ │ │ - ldrb r2, [r5, #26] │ │ │ │ + stc2 0, cr0, [r2, #-408] @ 0xfffffe68 │ │ │ │ + ldrb r2, [r3, #27] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r7, #3] │ │ │ │ + strb r2, [r5, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r3, #26] │ │ │ │ + ldrb r6, [r1, #27] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mcrr2 0, 6, r0, r8, cr6 │ │ │ │ - ldrb r6, [r1, #24] │ │ │ │ + ldc2l 0, cr0, [r8], #-408 @ 0xfffffe68 │ │ │ │ + ldrb r6, [r7, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r6, #1] │ │ │ │ + strb r2, [r4, #2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r7, #22] │ │ │ │ + ldrb r4, [r5, #23] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r7, #0] │ │ │ │ + strb r2, [r5, #1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r7, #19] │ │ │ │ + ldrb r0, [r5, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r2, #19] │ │ │ │ + ldrb r6, [r0, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r1, #0] │ │ │ │ + strb r0, [r7, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (2e35e8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -132799,29 +132799,29 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (2e3604 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e35aa │ │ │ │ ldrsb r2, [r0, r1] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldc2l 15, cr15, [fp], {255} @ 0xff │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r0, #10] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfae00066 │ │ │ │ - ldrb r6, [r4, #19] │ │ │ │ + @ instruction: 0xfb100066 │ │ │ │ + ldrb r6, [r2, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r1, #112] @ 0x70 │ │ │ │ + ldr r0, [r7, #112] @ 0x70 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -132946,15 +132946,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #404] @ (2e38e4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e366c │ │ │ │ ldr r3, [pc, #388] @ (2e38e8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e36c8 │ │ │ │ ldr r3, [pc, #368] @ (2e38e0 ) │ │ │ │ @@ -132962,15 +132962,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e36c8 │ │ │ │ ldr r0, [pc, #368] @ (2e38ec ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e36c8 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 2e37bc │ │ │ │ ldr r3, [pc, #352] @ (2e38f0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2e37bc │ │ │ │ @@ -132984,15 +132984,15 @@ │ │ │ │ ldr r3, [pc, #332] @ (2e38f8 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #324] @ (2e38fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3a60 │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d3a60 │ │ │ │ ldr r1, [pc, #304] @ (2e3900 ) │ │ │ │ @@ -133036,15 +133036,15 @@ │ │ │ │ ldr r0, [pc, #212] @ (2e390c ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e37fc │ │ │ │ ldr r3, [pc, #128] @ (2e38d0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e388c │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ b.n 2e37fc │ │ │ │ @@ -133061,15 +133061,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #148] @ (2e3910 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #148] @ (2e3914 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e37fc │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ (2e38f0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e3856 │ │ │ │ @@ -133084,15 +133084,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2e391c ) │ │ │ │ ldr r0, [pc, #112] @ (2e3920 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e37fc │ │ │ │ nop │ │ │ │ strb r2, [r7, r5] │ │ │ │ lsls r6, r5, #3 │ │ │ │ strb r6, [r6, r5] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ @@ -133103,43 +133103,43 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ lsls r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #108] @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #14] │ │ │ │ + ldrb r0, [r7, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp ip, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r5, #96] @ 0x60 │ │ │ │ + ldr r0, [r3, #100] @ 0x64 │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r4, [r0, #10] │ │ │ │ movs r0, r0 │ │ │ │ - vst4.16 {d0-d3}, [sl :128], r6 │ │ │ │ - ldrb r2, [r4, #11] │ │ │ │ + ldrsh.w r0, [sl, r6, lsl #2] │ │ │ │ + ldrb r2, [r2, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r6, #80] @ 0x50 │ │ │ │ + ldr r2, [r4, #84] @ 0x54 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r2, #11] │ │ │ │ + ldrb r6, [r0, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr??.w r0, [ip, r6, lsl #2] │ │ │ │ - ldrb r2, [r0, #9] │ │ │ │ + strh.w r0, [ip, #102] @ 0x66 │ │ │ │ + ldrb r2, [r6, #9] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r4, #72] @ 0x48 │ │ │ │ + ldr r6, [r2, #76] @ 0x4c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r2, #11] │ │ │ │ + ldrb r6, [r0, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r5, #68] @ 0x44 │ │ │ │ + ldr r0, [r3, #72] @ 0x48 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r4, #4] │ │ │ │ + ldrb r0, [r2, #5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r0, #4] │ │ │ │ + ldrb r0, [r6, #4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r5, #64] @ 0x40 │ │ │ │ + ldr r6, [r3, #68] @ 0x44 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (2e39c0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -133195,29 +133195,29 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (2e39dc ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e3982 │ │ │ │ strh r2, [r5, r1] │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r0, #10] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7080066 │ │ │ │ - ldrb r2, [r7, #6] │ │ │ │ + @ instruction: 0xf7380066 │ │ │ │ + ldrb r2, [r5, #7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r6, #48] @ 0x30 │ │ │ │ + ldr r0, [r4, #52] @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e39e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -133245,31 +133245,31 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (2e3a54 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb7de │ │ │ │ + @ instruction: 0xb80e │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb r0, [r7, #5] │ │ │ │ + ldrb r0, [r5, #6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - beq.n 2e3af0 │ │ │ │ + beq.n 2e3b50 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r0, [r3, #5] │ │ │ │ + ldrb r0, [r1, #6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e3a58 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -133332,15 +133332,15 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - bl 7405f0 │ │ │ │ + bl 740620 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -133357,15 +133357,15 @@ │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e3bf8 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ mov r7, r3 │ │ │ │ - bl 88d7f8 │ │ │ │ + bl 88d828 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r7 │ │ │ │ bhi.n 2e3b74 │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2e3bc2 │ │ │ │ movs r2, #0 │ │ │ │ @@ -133407,15 +133407,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2e3b74 │ │ │ │ ldr r0, [pc, #92] @ (2e3c44 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ b.n 2e3b74 │ │ │ │ ldr r3, [pc, #60] @ (2e3c38 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e3b54 │ │ │ │ @@ -133429,33 +133429,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2e3b54 │ │ │ │ ldr r0, [pc, #44] @ (2e3c4c ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r1, [r4, #516] @ 0x204 │ │ │ │ b.n 2e3b54 │ │ │ │ nop │ │ │ │ str r6, [r3, r3] │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r7, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, r6] │ │ │ │ + ldr r0, [r2, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r7, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, r4] │ │ │ │ + ldr r6, [r0, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e3c50 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -133510,19 +133510,19 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ blx 28a348 │ │ │ │ cbnz r0, 2e3d06 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ - bl 88d6f0 │ │ │ │ + bl 88d720 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ ldrd r1, r2, [sp, #12] │ │ │ │ - bl 88d7bc │ │ │ │ + bl 88d7ec │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b.n 2e3ca0 │ │ │ │ mov r2, r7 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ bl 2d3170 │ │ │ │ b.n 2e3ca0 │ │ │ │ @@ -133556,43 +133556,43 @@ │ │ │ │ ldr.w r8, [pc, #1192] @ 2e4204 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 73c24c │ │ │ │ + bl 73c27c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2e3ef6 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbnz r3, 2e3d8c │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1160] @ 2e4208 │ │ │ │ add r0, pc │ │ │ │ blx 288a74 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 848e30 │ │ │ │ + bl 848e60 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ add r1, sp, #32 │ │ │ │ - bl 73c25c │ │ │ │ + bl 73c28c │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2e3f8a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e3eec │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1116] @ 2e420c │ │ │ │ add r0, pc │ │ │ │ blx 288a74 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ - bl 848e30 │ │ │ │ + bl 848e60 │ │ │ │ add.w r7, r6, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [pc, #1100] @ 2e4210 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r1, r7, #496 @ 0x1f0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -133617,30 +133617,30 @@ │ │ │ │ bne.n 2e3e12 │ │ │ │ ldr.w r2, [r7, #472] @ 0x1d8 │ │ │ │ movw r3, #263 @ 0x107 │ │ │ │ cmp r2, r3 │ │ │ │ beq.w 2e4008 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r1, #0 │ │ │ │ - bl 73c24c │ │ │ │ + bl 73c27c │ │ │ │ movs r3, #1 │ │ │ │ cbz r0, 2e3e26 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [r7, #500] @ 0x1f4 │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ strd r4, r4, [r5, #4] │ │ │ │ strd r4, r4, [r5, #12] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 73c24c │ │ │ │ + bl 73c27c │ │ │ │ cbz r0, 2e3e4a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 2e3fbe │ │ │ │ ldr.w r3, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #19 │ │ │ │ beq.w 2e3fae │ │ │ │ @@ -133697,29 +133697,29 @@ │ │ │ │ bl 2d3b6c │ │ │ │ ldr r1, [pc, #832] @ (2e4220 ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 2d3218 │ │ │ │ b.n 2e3f1e │ │ │ │ - bl 848e30 │ │ │ │ + bl 848e60 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 2e3dbe │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r3, #468] @ 0x1d4 │ │ │ │ - bl 87a1d0 │ │ │ │ + bl 87a200 │ │ │ │ ldr r3, [pc, #788] @ (2e421c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e4076 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 87a78c │ │ │ │ + bl 87a7bc │ │ │ │ mov r0, r6 │ │ │ │ bl 2d3188 │ │ │ │ ldr r2, [pc, #772] @ (2e4224 ) │ │ │ │ ldr r3, [pc, #732] @ (2e4200 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -133757,15 +133757,15 @@ │ │ │ │ bne.w 2e40fc │ │ │ │ mov r0, fp │ │ │ │ blx 28b070 │ │ │ │ b.n 2e3f60 │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r5, [r3, #468] @ 0x1d4 │ │ │ │ - bl 87a1d0 │ │ │ │ + bl 87a200 │ │ │ │ ldr r3, [pc, #640] @ (2e421c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e4174 │ │ │ │ mov r0, r4 │ │ │ │ blx 288d38 │ │ │ │ @@ -133799,20 +133799,20 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #564] @ (2e4230 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #564] @ (2e4234 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e3f82 │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ add r1, sp, #32 │ │ │ │ str.w sl, [sp, #36] @ 0x24 │ │ │ │ - bl 74db7c │ │ │ │ + bl 74dbac │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2e412c │ │ │ │ lsls r0, r0, #3 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ ldr.w r0, [r7, #496] @ 0x1f0 │ │ │ │ @@ -133841,15 +133841,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #464] @ (2e4238 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #464] @ (2e423c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e3f82 │ │ │ │ ldr r3, [pc, #432] @ (2e4228 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e3f12 │ │ │ │ ldr r3, [pc, #420] @ (2e422c ) │ │ │ │ @@ -133860,15 +133860,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #424] @ (2e4240 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #424] @ (2e4244 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e3f12 │ │ │ │ ldr r3, [pc, #416] @ (2e4248 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2e40be │ │ │ │ ldr r3, [pc, #376] @ (2e422c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -133893,15 +133893,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #356] @ (2e4250 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #352] @ (2e4254 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e3f82 │ │ │ │ ldr r3, [pc, #296] @ (2e4228 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e3f82 │ │ │ │ ldr r3, [pc, #288] @ (2e422c ) │ │ │ │ @@ -133912,19 +133912,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #312] @ (2e4258 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #312] @ (2e425c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e3f82 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r7, #468] @ 0x1d4 │ │ │ │ - bl 87a1d0 │ │ │ │ + bl 87a200 │ │ │ │ ldr r3, [pc, #228] @ (2e421c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e3f82 │ │ │ │ ldr r3, [pc, #224] @ (2e4228 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -133939,15 +133939,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #248] @ (2e4260 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #248] @ (2e4264 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e3f82 │ │ │ │ ldr r3, [pc, #176] @ (2e4228 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e3fa6 │ │ │ │ ldr r3, [pc, #168] @ (2e422c ) │ │ │ │ @@ -133958,15 +133958,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #208] @ (2e4268 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #208] @ (2e426c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e3fa6 │ │ │ │ ldr r3, [pc, #128] @ (2e4228 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e3f60 │ │ │ │ ldr r3, [pc, #120] @ (2e422c ) │ │ │ │ @@ -133977,21 +133977,21 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #168] @ (2e4270 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #168] @ (2e4274 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e3f60 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #160] @ (2e4278 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e3eb4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -134000,68 +134000,68 @@ │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [pc, #400] @ (2e4390 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #272] @ (2e4318 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ - strb r2, [r7, #24] │ │ │ │ + strb r2, [r5, #25] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r1, #24] │ │ │ │ + strb r4, [r7, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r5} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xf22c0066 │ │ │ │ - ldrb r2, [r6, #22] │ │ │ │ + @ instruction: 0xf25c0066 │ │ │ │ + ldrb r2, [r4, #23] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bl 316222 │ │ │ │ ldr r4, [pc, #520] @ (2e4430 ) │ │ │ │ lsls r6, r5, #3 │ │ │ │ strb r4, [r0, #10] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #17] │ │ │ │ + strb r6, [r3, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r5, #76] @ 0x4c │ │ │ │ + str r0, [r3, #80] @ 0x50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r0, #15] │ │ │ │ + strb r0, [r6, #15] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r7, #68] @ 0x44 │ │ │ │ + str r2, [r5, #72] @ 0x48 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r5, #12] │ │ │ │ + strb r0, [r3, #13] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r1, #68] @ 0x44 │ │ │ │ + str r2, [r7, #68] @ 0x44 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [r6, r2] │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i d16, d8, d2[5] │ │ │ │ - str r6, [r6, #60] @ 0x3c │ │ │ │ + vext.8 q8, q4, q11, #0 │ │ │ │ + str r6, [r4, #64] @ 0x40 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r3, #15] │ │ │ │ + strb r0, [r1, #16] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r5, #12] │ │ │ │ + strb r2, [r3, #13] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r0, #60] @ 0x3c │ │ │ │ + str r4, [r6, #60] @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r4, #10] │ │ │ │ + strb r6, [r2, #11] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r7, #52] @ 0x34 │ │ │ │ + str r4, [r5, #56] @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r0, #9] │ │ │ │ + strb r2, [r6, #9] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r1, #52] @ 0x34 │ │ │ │ + str r4, [r7, #52] @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r5, #8] │ │ │ │ + strb r2, [r3, #9] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r3, #48] @ 0x30 │ │ │ │ + str r4, [r1, #52] @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r5, #10] │ │ │ │ + strb r6, [r3, #11] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r0 │ │ │ │ @@ -134120,15 +134120,15 @@ │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ it ne │ │ │ │ addne r1, sp, #4 │ │ │ │ beq.n 2e4366 │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ - bl 8704a8 │ │ │ │ + bl 8704d8 │ │ │ │ cbnz r0, 2e437a │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 2e438a │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -134155,15 +134155,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, sp, #4 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 8704a8 │ │ │ │ + bl 8704d8 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r0, 2e437e │ │ │ │ movs r0, #3 │ │ │ │ b.n 2e4340 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adds r0, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -134245,15 +134245,15 @@ │ │ │ │ nop │ │ │ │ blxns sp │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ blxns r5 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - stmia r6!, {r2, r4, r5, r6} │ │ │ │ + stmia r6!, {r2, r5, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2e445e │ │ │ │ @@ -134280,15 +134280,15 @@ │ │ │ │ sub sp, #12 │ │ │ │ cbnz r3, 2e44ae │ │ │ │ ldr r3, [pc, #52] @ (2e44cc ) │ │ │ │ add r3, pc │ │ │ │ add.w r2, r3, #4096 @ 0x1000 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ ldr r1, [r2, #60] @ 0x3c │ │ │ │ - bl 71e780 │ │ │ │ + bl 71e7b0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2e87bc │ │ │ │ ldr r3, [pc, #32] @ (2e44d0 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r2, #0] │ │ │ │ @@ -134635,15 +134635,15 @@ │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ beq.n 2e4854 │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 2e480e │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 87065c │ │ │ │ + bl 87068c │ │ │ │ cbz r0, 2e484e │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx 28ac48 │ │ │ │ b.n 2e47d0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ @@ -134661,15 +134661,15 @@ │ │ │ │ b.n 2e4796 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ strb.w r3, [sp, #24] │ │ │ │ b.n 2e4796 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 8704a8 │ │ │ │ + bl 8704d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e480e │ │ │ │ ldrb r1, [r7, #1] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ b.n 2e4796 │ │ │ │ bl 2e43a0 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -134703,25 +134703,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #432] @ 0x1b0 │ │ │ │ lsls r5, r7, #3 │ │ │ │ ldr r2, [sp, #392] @ 0x188 │ │ │ │ lsls r5, r7, #3 │ │ │ │ mvns r0, r2 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - stmia r2!, {r2, r5} │ │ │ │ + stmia r2!, {r2, r4, r6} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r6, [r2, #72] @ 0x48 │ │ │ │ + ldr r6, [r0, #76] @ 0x4c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r7, #68] @ 0x44 │ │ │ │ + ldr r6, [r5, #72] @ 0x48 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r2!, {r1, r2} │ │ │ │ + stmia r2!, {r1, r2, r4, r5} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r4, [r2, #72] @ 0x48 │ │ │ │ + ldr r4, [r0, #76] @ 0x4c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r4, #68] @ 0x44 │ │ │ │ + ldr r0, [r2, #72] @ 0x48 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e48c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -134766,19 +134766,19 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 288a0c │ │ │ │ ldr r1, [sp, #312] @ 0x138 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - stmia r1!, {r1, r3, r4, r6} │ │ │ │ + stmia r1!, {r1, r3, r7} │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r4, [r7, #60] @ 0x3c │ │ │ │ + ldr r4, [r5, #64] @ 0x40 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r6, #56] @ 0x38 │ │ │ │ + ldr r4, [r4, #60] @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e4950 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -135129,15 +135129,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e4cb0 │ │ │ │ ldr r0, [pc, #100] @ (2e4d38 ) │ │ │ │ add r2, sp, #12 │ │ │ │ bic.w r1, r8, #15 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e4cb0 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ and.w r3, r2, #15 │ │ │ │ adds r0, #87 @ 0x57 │ │ │ │ cmp r3, #9 │ │ │ │ mov.w r2, #46 @ 0x2e │ │ │ │ ite ls │ │ │ │ @@ -135159,23 +135159,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ eors r2, r1 │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #672] @ 0x2a0 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldr r2, [r6, #28] │ │ │ │ + ldr r2, [r4, #32] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r7, #168 @ 0xa8 │ │ │ │ lsls r6, r5, #3 │ │ │ │ adds r1, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, #4] │ │ │ │ + ldr r6, [r3, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e4d3c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -135202,50 +135202,50 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e4d58 │ │ │ │ ldr r0, [pc, #24] @ (2e4d9c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e4d58 │ │ │ │ subs r6, #84 @ 0x54 │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, #72] @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #124] @ 0x7c │ │ │ │ + ldr r4, [r3, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #32] @ (2e4dd0 ) │ │ │ │ add r0, pc │ │ │ │ bl 2e4d3c │ │ │ │ ldr r0, [pc, #28] @ (2e4dd4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ movs r0, #0 │ │ │ │ bl 2e8414 │ │ │ │ movs r0, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 2e8508 │ │ │ │ nop │ │ │ │ - rev16 r0, r6 │ │ │ │ + hlt 0x0020 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r4, [r2, #124] @ 0x7c │ │ │ │ + ldr r4, [r0, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (2e4de0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2e4d3c │ │ │ │ - str r2, [r2, #124] @ 0x7c │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 2e860c │ │ │ │ @@ -135274,19 +135274,19 @@ │ │ │ │ bl 589028 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e4e12 │ │ │ │ ldr r0, [pc, #16] @ (2e4e4c ) │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e4d3c │ │ │ │ - b.n 2e5370 │ │ │ │ + b.n 2e53d0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r4, [r2, #120] @ 0x78 │ │ │ │ + str r4, [r0, #124] @ 0x7c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r0, #120] @ 0x78 │ │ │ │ + str r2, [r6, #120] @ 0x78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -135340,19 +135340,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2e4eec ) │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2e4d3c │ │ │ │ str r3, [sp, #600] @ 0x258 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - cbnz r0, 2e4f02 │ │ │ │ + cbnz r0, 2e4f0e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [r6, #108] @ 0x6c │ │ │ │ + str r6, [r4, #112] @ 0x70 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r5, #108] @ 0x6c │ │ │ │ + str r4, [r3, #112] @ 0x70 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 2e4f68 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ movw r2, #2049 @ 0x801 │ │ │ │ ldrd r1, r3, [r3, #16] │ │ │ │ @@ -135400,17 +135400,17 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2e4d3c │ │ │ │ nop │ │ │ │ str r3, [sp, #24] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r2, [r2, #100] @ 0x64 │ │ │ │ + str r2, [r0, #104] @ 0x68 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r1, #100] @ 0x64 │ │ │ │ + str r6, [r7, #100] @ 0x64 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #132] @ (2e5020 ) │ │ │ │ ldr r1, [pc, #132] @ (2e5024 ) │ │ │ │ @@ -135460,23 +135460,23 @@ │ │ │ │ movs r2, #11 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 28a3d8 │ │ │ │ b.n 2e4fec │ │ │ │ str r2, [sp, #520] @ 0x208 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r0, [r4, #96] @ 0x60 │ │ │ │ + str r0, [r2, #100] @ 0x64 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r2, #96] @ 0x60 │ │ │ │ + str r0, [r0, #100] @ 0x64 │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r2, [sp, #200] @ 0xc8 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r2, [r1, #92] @ 0x5c │ │ │ │ + str r2, [r7, #92] @ 0x5c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r7, #88] @ 0x58 │ │ │ │ + str r4, [r5, #92] @ 0x5c │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #600] @ (2e52a4 ) │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ @@ -135707,53 +135707,53 @@ │ │ │ │ movs r2, #30 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 28a3d8 │ │ │ │ b.n 2e511e │ │ │ │ str r1, [sp, #824] @ 0x338 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r0, [r1, #88] @ 0x58 │ │ │ │ + str r0, [r7, #88] @ 0x58 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r3, #74 @ 0x4a │ │ │ │ lsls r6, r5, #3 │ │ │ │ adds r4, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #664] @ 0x298 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r0, [r2, #84] @ 0x54 │ │ │ │ + str r0, [r0, #88] @ 0x58 │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r1, [sp, #328] @ 0x148 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r4, [r2, #80] @ 0x50 │ │ │ │ + str r4, [r0, #84] @ 0x54 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r0, #80] @ 0x50 │ │ │ │ + str r0, [r6, #80] @ 0x50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r0, [sp, #944] @ 0x3b0 │ │ │ │ lsls r5, r7, #3 │ │ │ │ str r0, [sp, #896] @ 0x380 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r4, [r2, #76] @ 0x4c │ │ │ │ + str r4, [r0, #80] @ 0x50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r0, [sp, #520] @ 0x208 │ │ │ │ lsls r5, r7, #3 │ │ │ │ str r0, [sp, #472] @ 0x1d8 │ │ │ │ lsls r5, r7, #3 │ │ │ │ str r0, [sp, #32] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r0, [r0, #60] @ 0x3c │ │ │ │ + str r0, [r6, #60] @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r3, #60] @ 0x3c │ │ │ │ + str r0, [r1, #64] @ 0x40 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r2, #56] @ 0x38 │ │ │ │ + str r6, [r0, #60] @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r7, #56] @ 0x38 │ │ │ │ + str r0, [r5, #60] @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r4, #52] @ 0x34 │ │ │ │ + str r2, [r2, #56] @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r5, #52] @ 0x34 │ │ │ │ + str r4, [r3, #56] @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #40] @ (2e5330 ) │ │ │ │ add r4, pc │ │ │ │ @@ -135769,17 +135769,17 @@ │ │ │ │ blx 289984 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2e4d3c │ │ │ │ ldrh r0, [r3, #56] @ 0x38 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r4, [r7, #48] @ 0x30 │ │ │ │ + str r4, [r5, #52] @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r0, #52] @ 0x34 │ │ │ │ + str r2, [r6, #52] @ 0x34 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #32] @ (2e536c ) │ │ │ │ ldr r1, [pc, #32] @ (2e5370 ) │ │ │ │ @@ -135792,15 +135792,15 @@ │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 2e4d3c │ │ │ │ nop │ │ │ │ ldrh r2, [r2, #54] @ 0x36 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldr r6, [pc, #176] @ (2e5424 ) │ │ │ │ + ldr r6, [pc, #368] @ (2e54e4 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #88] @ (2e53dc ) │ │ │ │ movs r2, #1 │ │ │ │ @@ -135837,23 +135837,23 @@ │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ blx 2894f4 │ │ │ │ b.n 2e53a0 │ │ │ │ ldrh r0, [r3, #52] @ 0x34 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r2, [r6, #44] @ 0x2c │ │ │ │ + str r2, [r4, #48] @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r2, [r7, #50] @ 0x32 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r2, [r2, #44] @ 0x2c │ │ │ │ + str r2, [r0, #48] @ 0x30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r4, [r2, #50] @ 0x32 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r6, [r0, #44] @ 0x2c │ │ │ │ + str r6, [r6, #44] @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2e5406 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -135911,15 +135911,15 @@ │ │ │ │ b.w 2e4d3c │ │ │ │ @ instruction: 0xb73c │ │ │ │ lsls r3, r7, #1 │ │ │ │ ldr r0, [r1, #116] @ 0x74 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldrh r2, [r3, #46] @ 0x2e │ │ │ │ lsls r5, r7, #3 │ │ │ │ - bgt.n 2e5504 │ │ │ │ + bgt.n 2e5564 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2e54a2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -135979,15 +135979,15 @@ │ │ │ │ nop │ │ │ │ @ instruction: 0xb6a0 │ │ │ │ lsls r3, r7, #1 │ │ │ │ ldr r4, [r5, #104] @ 0x68 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldrh r4, [r7, #40] @ 0x28 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - blt.n 2e5468 │ │ │ │ + blt.n 2e54c8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -136015,19 +136015,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2e5590 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e4d3c │ │ │ │ nop │ │ │ │ ldrh r0, [r3, #38] @ 0x26 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r0, [r3, #4] │ │ │ │ + str r0, [r1, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - uxth r0, r6 │ │ │ │ + uxtb r0, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - blt.n 2e5604 │ │ │ │ + blt.n 2e5664 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -136055,19 +136055,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2e55f4 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e4d3c │ │ │ │ nop │ │ │ │ ldrh r4, [r6, #34] @ 0x22 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldrsh r4, [r6, r7] │ │ │ │ + str r4, [r4, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - sxtb r4, r1 │ │ │ │ + sxtb r4, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bge.n 2e55a0 │ │ │ │ + blt.n 2e5600 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2e5622 │ │ │ │ ldr r3, [pc, #48] @ (2e5630 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ @@ -136086,17 +136086,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldrh r0, [r4, #32] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - sxth r4, r1 │ │ │ │ + sxth r4, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsh r0, [r4, r6] │ │ │ │ + ldrsh r0, [r2, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2e565c │ │ │ │ @@ -136117,15 +136117,15 @@ │ │ │ │ bne.n 2e564e │ │ │ │ ldr r0, [pc, #12] @ (2e5680 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e4d3c │ │ │ │ push {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r7, #1 │ │ │ │ - bge.n 2e5700 │ │ │ │ + bge.n 2e5760 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 002e5684 : │ │ │ │ ldr r3, [pc, #12] @ (2e5694 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ @@ -136460,23 +136460,23 @@ │ │ │ │ lsls r5, r7, #3 │ │ │ │ ldrh r2, [r0, #10] │ │ │ │ lsls r5, r7, #3 │ │ │ │ ldrh r2, [r3, #8] │ │ │ │ lsls r5, r7, #3 │ │ │ │ ldrh r2, [r6, #6] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - add r6, sp, #920 @ 0x398 │ │ │ │ + add r7, sp, #88 @ 0x58 │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r4, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r0, #6] │ │ │ │ lsls r5, r7, #3 │ │ │ │ ldrh r6, [r4, #4] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldrb r4, [r5, r0] │ │ │ │ + ldrb r4, [r3, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #492] @ (2e5bd8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -136673,39 +136673,39 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2e4d3c │ │ │ │ nop │ │ │ │ adds r1, #182 @ 0xb6 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldrh r0, [r5, #0] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldrb r6, [r5, r1] │ │ │ │ + ldrb r6, [r3, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ strh r6, [r0, #60] @ 0x3c │ │ │ │ lsls r5, r7, #3 │ │ │ │ - movs r5, #80 @ 0x50 │ │ │ │ + movs r5, #128 @ 0x80 │ │ │ │ lsls r6, r4, #1 │ │ │ │ strh r0, [r4, #58] @ 0x3a │ │ │ │ lsls r5, r7, #3 │ │ │ │ - bpl.n 2e5b9c │ │ │ │ + bvs.n 2e5bfc │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r6, [r1, r3] │ │ │ │ + ldrh r6, [r7, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r0, r7] │ │ │ │ + ldrb r4, [r6, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ subs r0, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, r6] │ │ │ │ + ldrh r4, [r6, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r5, r6] │ │ │ │ + ldrh r4, [r3, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r7, r6] │ │ │ │ + ldrh r6, [r5, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r0, r6] │ │ │ │ + ldrh r2, [r6, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r6, r5] │ │ │ │ + ldrh r2, [r4, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #196] @ (2e5ce8 ) │ │ │ │ orrs.w r2, r0, r1 │ │ │ │ @@ -136840,27 +136840,27 @@ │ │ │ │ ldr r2, [pc, #36] @ (2e5d88 ) │ │ │ │ ldr r0, [pc, #36] @ (2e5d8c ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #4] │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2e4d3c │ │ │ │ - ldr r2, [r1, r2] │ │ │ │ + ldr r2, [r7, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r2, sp, #904 @ 0x388 │ │ │ │ + add r3, sp, #72 @ 0x48 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [r6, r1] │ │ │ │ + ldr r2, [r4, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ strh r4, [r1, #38] @ 0x26 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - add r2, sp, #808 @ 0x328 │ │ │ │ + add r2, sp, #1000 @ 0x3e8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strh r2, [r7, #36] @ 0x24 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - add r2, sp, #736 @ 0x2e0 │ │ │ │ + add r2, sp, #928 @ 0x3a0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2e5dc0 │ │ │ │ @@ -136875,17 +136875,17 @@ │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e4d3c │ │ │ │ ldr r0, [pc, #12] @ (2e5dd0 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e4d3c │ │ │ │ - add r2, sp, #408 @ 0x198 │ │ │ │ + add r2, sp, #600 @ 0x258 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsb r6, [r6, r7] │ │ │ │ + ldr r6, [r4, r0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #260] @ (2e5ee8 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -136911,19 +136911,19 @@ │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb.w r2, [r3, #40] @ 0x28 │ │ │ │ cbz r2, 2e5e80 │ │ │ │ ldr r3, [r3, #48] @ 0x30 │ │ │ │ cmp r3, #1 │ │ │ │ ble.n 2e5e80 │ │ │ │ mov r0, r5 │ │ │ │ - bl 730794 │ │ │ │ - bl 7307a4 │ │ │ │ + bl 7307c4 │ │ │ │ + bl 7307d4 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 732d98 │ │ │ │ + bl 732dc8 │ │ │ │ ldr.w r1, [r5, #720] @ 0x2d0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2e5ec2 │ │ │ │ ldr r1, [pc, #172] @ (2e5ef0 ) │ │ │ │ add r1, pc │ │ │ │ @@ -136988,44 +136988,44 @@ │ │ │ │ ldr r3, [pc, #68] @ (2e5f18 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e5ea2 │ │ │ │ ldr r0, [pc, #60] @ (2e5f1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 2e5ea2 │ │ │ │ cmp r5, #186 @ 0xba │ │ │ │ lsls r6, r5, #3 │ │ │ │ strh r6, [r1, #32] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - bls.n 2e5fcc │ │ │ │ + bls.n 2e5e2c │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldr r4, [r7, r3] │ │ │ │ + ldr r4, [r5, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsb r6, [r4, r5] │ │ │ │ + ldrsb r6, [r2, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bls.n 2e5f48 │ │ │ │ + bls.n 2e5fa8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldr r2, [r0, r3] │ │ │ │ + ldr r2, [r6, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r7, #26] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldr r2, [r0, r2] │ │ │ │ + ldr r2, [r6, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r7, r1] │ │ │ │ + ldr r4, [r5, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ands r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, r2] │ │ │ │ + ldr r2, [r6, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #620] @ (2e61a0 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -137172,15 +137172,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r5, [r3, r9, lsl #2] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ - bl 8704a8 │ │ │ │ + bl 8704d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e6176 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ uxtb.w r9, r5 │ │ │ │ bl 2e8968 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ @@ -137290,21 +137290,21 @@ │ │ │ │ lsls r5, r7, #3 │ │ │ │ strh r6, [r2, #14] │ │ │ │ lsls r5, r7, #3 │ │ │ │ strh r0, [r3, #10] │ │ │ │ lsls r5, r7, #3 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - strb r6, [r0, r2] │ │ │ │ + strb r6, [r6, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ strh r4, [r3, #6] │ │ │ │ lsls r5, r7, #3 │ │ │ │ cmp r2, #76 @ 0x4c │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldmia r7!, {r1, r3, r6} │ │ │ │ + ldmia r7!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 002e61d4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -137361,15 +137361,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strb r0, [r4, r5] │ │ │ │ + strb r0, [r2, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e6274 : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -137468,17 +137468,17 @@ │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str.w ip, [sp, #48] @ 0x30 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2e6274 │ │ │ │ nop │ │ │ │ - strb r2, [r0, r3] │ │ │ │ + strb r2, [r6, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r1, r3] │ │ │ │ + strb r0, [r7, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e6378 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -137524,15 +137524,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - strb r4, [r1, r3] │ │ │ │ + strb r4, [r7, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e63f8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -137567,17 +137567,17 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ blx 288a0c │ │ │ │ movs r7, #150 @ 0x96 │ │ │ │ lsls r6, r5, #3 │ │ │ │ cmp r1, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #288 @ (adr r6, 2e657c ) │ │ │ │ + add r6, pc, #480 @ (adr r6, 2e663c ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - str r4, [r4, r2] │ │ │ │ + str r4, [r2, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e6460 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -137750,19 +137750,19 @@ │ │ │ │ add r1, pc │ │ │ │ movw r2, #1347 @ 0x543 │ │ │ │ blx 288a0c │ │ │ │ ldrb r6, [r1, #18] │ │ │ │ lsls r5, r7, #3 │ │ │ │ ldrb r0, [r1, #17] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - add r4, pc, #568 @ (adr r4, 2e6854 ) │ │ │ │ + add r4, pc, #760 @ (adr r4, 2e6914 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r4, [r4, r1] │ │ │ │ + strh r4, [r2, r2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [pc, #920] @ (2e69bc ) │ │ │ │ + ldr r7, [pc, #88] @ (2e667c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #8 │ │ │ │ @@ -137794,15 +137794,15 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2e4d3c │ │ │ │ nop │ │ │ │ ldrb r4, [r4, #15] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldr r7, [pc, #296] @ (2e67b4 ) │ │ │ │ + ldr r7, [pc, #488] @ (2e6874 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e668c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r6, [r3, #180] @ 0xb4 │ │ │ │ cmp r6, r2 │ │ │ │ @@ -137898,15 +137898,15 @@ │ │ │ │ bne.n 2e674a │ │ │ │ ldr r0, [pc, #12] @ (2e6784 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e4d3c │ │ │ │ ldrb r4, [r1, #12] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - add r0, pc, #664 @ (adr r0, 2e6a20 ) │ │ │ │ + add r0, pc, #856 @ (adr r0, 2e6ae0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2e6796 │ │ │ │ ldr r0, [pc, #84] @ (2e67e4 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2e4d3c │ │ │ │ @@ -137936,19 +137936,19 @@ │ │ │ │ ldr r1, [r3, #0] │ │ │ │ bl 2e668c │ │ │ │ ldr r0, [pc, #20] @ (2e67ec ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2e4d3c │ │ │ │ - ldr r6, [pc, #176] @ (2e6898 ) │ │ │ │ + ldr r6, [pc, #368] @ (2e6958 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrb r6, [r6, #9] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - add r0, pc, #288 @ (adr r0, 2e6910 ) │ │ │ │ + add r0, pc, #480 @ (adr r0, 2e69d0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 002e67f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -138036,17 +138036,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #148 @ 0x94 │ │ │ │ lsls r6, r5, #3 │ │ │ │ cmp r1, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - add r1, pc, #864 @ (adr r1, 2e6c3c ) │ │ │ │ + add r2, pc, #32 @ (adr r2, 2e68fc ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r4, [pc, #208] @ (2e69b0 ) │ │ │ │ + ldr r4, [pc, #400] @ (2e6a70 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e68e0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -138123,25 +138123,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (2e69c0 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 87acb8 │ │ │ │ + b.w 87ace8 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ movs r2, #174 @ 0xae │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #116 @ 0x74 │ │ │ │ lsls r6, r5, #3 │ │ │ │ movs r2, #28 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldr r6, [pc, #928] @ (2e6d64 ) │ │ │ │ + ldr r7, [pc, #96] @ (2e6a24 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e69c4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -138202,17 +138202,17 @@ │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2894f0 │ │ │ │ nop │ │ │ │ ldrb r4, [r1, #0] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldr r6, [pc, #512] @ (2e6c74 ) │ │ │ │ + ldr r6, [pc, #704] @ (2e6d34 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r7, r4] │ │ │ │ + strb r2, [r5, r5] │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (2e6b04 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -138264,15 +138264,15 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ b.n 2e6ad8 │ │ │ │ nop │ │ │ │ strb r6, [r2, #30] │ │ │ │ lsls r5, r7, #3 │ │ │ │ strb r0, [r1, #30] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldr r6, [pc, #160] @ (2e6bb0 ) │ │ │ │ + ldr r6, [pc, #352] @ (2e6c70 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r6, [r0, #29] │ │ │ │ lsls r5, r7, #3 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -138366,19 +138366,19 @@ │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ blx 28aa50 │ │ │ │ b.n 2e6bd0 │ │ │ │ nop │ │ │ │ strb r0, [r7, #27] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldr r2, [pc, #568] @ (2e6e44 ) │ │ │ │ + ldr r2, [pc, #760] @ (2e6f04 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r4, [r4, #26] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldr r5, [pc, #192] @ (2e6cd4 ) │ │ │ │ + ldr r5, [pc, #384] @ (2e6d94 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r4, [r1, #25] │ │ │ │ lsls r5, r7, #3 │ │ │ │ strb r0, [r0, #25] │ │ │ │ lsls r5, r7, #3 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -138410,17 +138410,17 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #16] @ (2e6c7c ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2e4d3c │ │ │ │ strb r4, [r6, #23] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - asrs r4, r0, #15 │ │ │ │ + asrs r4, r6, #15 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [pc, #328] @ (2e6dc8 ) │ │ │ │ + ldr r4, [pc, #520] @ (2e6e88 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (2e6cc4 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -138472,15 +138472,15 @@ │ │ │ │ bl 2e6a00 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2e4d3c │ │ │ │ strb r0, [r0, #21] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldr r3, [pc, #936] @ (2e70c4 ) │ │ │ │ + ldr r4, [pc, #104] @ (2e6d84 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e6d1c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -138727,15 +138727,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2e6efa │ │ │ │ ldr.w r0, [pc, #1460] @ 2e7550 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e6efa │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 288c80 <__ctype_b_loc@plt> │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldrh.w r2, [r2, r3, lsl #1] │ │ │ │ lsls r1, r2, #19 │ │ │ │ @@ -138854,15 +138854,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 2e6eb6 │ │ │ │ ldr.w r0, [pc, #1148] @ 2e7570 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e6eb6 │ │ │ │ cmp r3, #125 @ 0x7d │ │ │ │ beq.n 2e71da │ │ │ │ cmp r3, #42 @ 0x2a │ │ │ │ beq.w 2e7450 │ │ │ │ cmp r3, #35 @ 0x23 │ │ │ │ beq.n 2e7034 │ │ │ │ @@ -138917,15 +138917,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2e6eb2 │ │ │ │ ldr r0, [pc, #1012] @ (2e7584 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2e6eb2 │ │ │ │ ldr r3, [pc, #1000] @ (2e7588 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e6f0a │ │ │ │ @@ -138933,15 +138933,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2e6f0a │ │ │ │ ldr r0, [pc, #980] @ (2e758c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ b.n 2e6f0a │ │ │ │ ldr r3, [pc, #884] @ (2e753c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -139013,15 +139013,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2e7024 │ │ │ │ ldr r0, [pc, #812] @ (2e75a0 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e7024 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e7024 │ │ │ │ b.n 2e725a │ │ │ │ ldr r3, [pc, #792] @ (2e75a4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -139032,15 +139032,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 2e6f6e │ │ │ │ ldr r0, [pc, #772] @ (2e75a8 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ ldr r1, [r0, #4] │ │ │ │ b.n 2e6f6e │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, sp, #11 │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ @@ -139147,15 +139147,15 @@ │ │ │ │ b.n 2e7344 │ │ │ │ ldr r4, [pc, #556] @ (2e75d0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r4, r4, #340 @ 0x154 │ │ │ │ b.n 2e7344 │ │ │ │ ldr r0, [pc, #548] @ (2e75d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ movs r0, #0 │ │ │ │ bl 2e8414 │ │ │ │ movs r0, #0 │ │ │ │ bl 2e8508 │ │ │ │ b.n 2e71d0 │ │ │ │ ldr r4, [pc, #532] @ (2e75d8 ) │ │ │ │ add r4, pc │ │ │ │ @@ -139239,74 +139239,74 @@ │ │ │ │ ldr r3, [pc, #204] @ (2e754c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e7024 │ │ │ │ ldr r0, [pc, #400] @ (2e761c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e7024 │ │ │ │ ldr r2, [pc, #396] @ (2e7620 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e7024 │ │ │ │ ldr r2, [pc, #172] @ (2e754c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.w 2e7024 │ │ │ │ ldr r0, [pc, #376] @ (2e7624 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e7024 │ │ │ │ ldr r3, [pc, #368] @ (2e7628 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e70a0 │ │ │ │ ldr r3, [pc, #136] @ (2e754c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e70a0 │ │ │ │ ldr r0, [pc, #348] @ (2e762c ) │ │ │ │ uxtb r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e70a0 │ │ │ │ ldr r3, [pc, #340] @ (2e7630 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e71d0 │ │ │ │ ldr r3, [pc, #100] @ (2e754c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 2e71d0 │ │ │ │ ldr r0, [pc, #320] @ (2e7634 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e71d0 │ │ │ │ ldr r3, [pc, #312] @ (2e7638 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e72ca │ │ │ │ ldr r3, [pc, #64] @ (2e754c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e72ca │ │ │ │ ldr r0, [pc, #292] @ (2e763c ) │ │ │ │ add.w r1, r6, #20 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e72ca │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ blx 28ae20 │ │ │ │ nop │ │ │ │ adds r6, r6, #4 │ │ │ │ lsls r6, r5, #3 │ │ │ │ strb r6, [r5, #14] │ │ │ │ @@ -139321,15 +139321,15 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ strb r6, [r5, #11] │ │ │ │ lsls r5, r7, #3 │ │ │ │ subs r7, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #848] @ (2e78a4 ) │ │ │ │ + ldr r2, [pc, #16] @ (2e7564 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r6, [r2, #9] │ │ │ │ lsls r5, r7, #3 │ │ │ │ strb r0, [r4, #8] │ │ │ │ lsls r5, r7, #3 │ │ │ │ strb r6, [r6, #7] │ │ │ │ lsls r5, r7, #3 │ │ │ │ @@ -139337,65 +139337,65 @@ │ │ │ │ lsls r5, r7, #3 │ │ │ │ strb r6, [r3, #6] │ │ │ │ lsls r5, r7, #3 │ │ │ │ strb r2, [r5, #5] │ │ │ │ lsls r5, r7, #3 │ │ │ │ subs r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #824] @ (2e78ac ) │ │ │ │ + ldr r0, [pc, #1016] @ (2e796c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r4, [r1, #4] │ │ │ │ lsls r5, r7, #3 │ │ │ │ strb r0, [r5, #3] │ │ │ │ lsls r5, r7, #3 │ │ │ │ strb r4, [r7, #2] │ │ │ │ lsls r5, r7, #3 │ │ │ │ adds r4, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x47a2 │ │ │ │ + @ instruction: 0x47d2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r0, [r5, #116] @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - bx ip │ │ │ │ + blx r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r4, [r1, #1] │ │ │ │ lsls r5, r7, #3 │ │ │ │ strb r2, [r0, #1] │ │ │ │ lsls r5, r7, #3 │ │ │ │ strb r6, [r2, #0] │ │ │ │ lsls r5, r7, #3 │ │ │ │ blxns pc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #248] @ (2e769c ) │ │ │ │ + ldr r0, [pc, #440] @ (2e775c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ mov ip, r8 │ │ │ │ movs r0, r0 │ │ │ │ - mov r4, r8 │ │ │ │ + mov r4, lr │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r4, [r2, #116] @ 0x74 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - pop {r1, r2, r3, r4, r5, r6, pc} │ │ │ │ + pop {r1, r2, r3, r5, r7, pc} │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ lsls r3, r7, #1 │ │ │ │ ldr r0, [r3, #108] @ 0x6c │ │ │ │ lsls r5, r7, #3 │ │ │ │ - pop {r6, pc} │ │ │ │ + pop {r4, r5, r6, pc} │ │ │ │ lsls r6, r4, #1 │ │ │ │ str r7, [sp, #872] @ 0x368 │ │ │ │ lsls r3, r7, #1 │ │ │ │ str r7, [sp, #832] @ 0x340 │ │ │ │ lsls r3, r7, #1 │ │ │ │ str r7, [sp, #792] @ 0x318 │ │ │ │ lsls r3, r7, #1 │ │ │ │ str r7, [sp, #760] @ 0x2f8 │ │ │ │ lsls r3, r7, #1 │ │ │ │ str r7, [sp, #720] @ 0x2d0 │ │ │ │ lsls r3, r7, #1 │ │ │ │ - rors r6, r3 │ │ │ │ + tst r6, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r7, [sp, #592] @ 0x250 │ │ │ │ lsls r3, r7, #1 │ │ │ │ str r7, [sp, #552] @ 0x228 │ │ │ │ lsls r3, r7, #1 │ │ │ │ str r7, [sp, #512] @ 0x200 │ │ │ │ lsls r3, r7, #1 │ │ │ │ @@ -139413,41 +139413,41 @@ │ │ │ │ lsls r3, r7, #1 │ │ │ │ ldr r7, [pc, #376] @ (2e7778 ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r7, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r7, #1 │ │ │ │ str r7, [sp, #168] @ 0xa8 │ │ │ │ lsls r3, r7, #1 │ │ │ │ - str r3, [sp, #928] @ 0x3a0 │ │ │ │ + str r4, [sp, #96] @ 0x60 │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r7, [sp, #88] @ 0x58 │ │ │ │ lsls r3, r7, #1 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ lsls r3, r7, #1 │ │ │ │ ldr r4, [r1, #92] @ 0x5c │ │ │ │ lsls r5, r7, #3 │ │ │ │ adds r0, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp lr, lr │ │ │ │ + mov r6, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r5, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - cmp lr, r2 │ │ │ │ + cmp lr, r8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r0, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ - mov r6, r5 │ │ │ │ + mov r6, fp │ │ │ │ lsls r4, r3, #1 │ │ │ │ strh r4, [r6, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, r2 │ │ │ │ + cmp r0, r8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r4, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - mov r6, sl │ │ │ │ + mov lr, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e7640 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -139496,19 +139496,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r1, #60] @ 0x3c │ │ │ │ lsls r5, r7, #3 │ │ │ │ - str r3, [sp, #872] @ 0x368 │ │ │ │ + str r4, [sp, #40] @ 0x28 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r6, #56 @ 0x38 │ │ │ │ + subs r6, #104 @ 0x68 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add ip, fp │ │ │ │ + cmp r4, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e76d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -139662,15 +139662,15 @@ │ │ │ │ beq.n 2e7874 │ │ │ │ adds r3, r5, #1 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, #272] @ (2e7940 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e7812 │ │ │ │ ldr r0, [pc, #260] @ (2e7944 ) │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -139771,31 +139771,31 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ asrs r4, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r6, #9] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - add ip, r9 │ │ │ │ + add ip, pc │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrb r6, [r4, #8] │ │ │ │ lsls r5, r7, #3 │ │ │ │ asrs r6, r2, #13 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldrb r4, [r3, #7] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - bge.n 2e7920 │ │ │ │ + blt.n 2e7980 │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldrb r4, [r4, #6] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldr r6, [r5, #0] │ │ │ │ + ldr r6, [r3, #4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrb r2, [r6, #5] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - mvns r0, r6 │ │ │ │ + add r0, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e7964 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -139900,15 +139900,15 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldrb r4, [r4, #3] │ │ │ │ lsls r5, r7, #3 │ │ │ │ asrs r4, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r2, #1] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - cmn r4, r5 │ │ │ │ + orrs r4, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r2, #0] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -139956,15 +139956,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2e7ae4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ str r2, [sp, #520] @ 0x208 │ │ │ │ lsls r3, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -139972,15 +139972,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (2e7b3c ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #60] @ (2e7b40 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #48] @ (2e7b44 ) │ │ │ │ ldr r3, [pc, #52] @ (2e7b48 ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -139990,19 +139990,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r0, [sp, #136] @ 0x88 │ │ │ │ + str r0, [sp, #328] @ 0x148 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsrs r0, r0, #27 │ │ │ │ + lsrs r0, r6, #27 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r5} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ lsls r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 2e7b5e │ │ │ │ movs r0, #0 │ │ │ │ @@ -140063,28 +140063,28 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (2e7c90 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 2e7c68 │ │ │ │ ldr r3, [pc, #136] @ (2e7c94 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #136] @ (2e7c98 ) │ │ │ │ add.w r4, r6, #4096 @ 0x1000 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ mov r7, r3 │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [r4, #48] @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #12 │ │ │ │ adds r1, #1 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ str r1, [r4, #48] @ 0x30 │ │ │ │ blx 288a64 │ │ │ │ @@ -140112,33 +140112,33 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #48] @ (2e7c9c ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 730a78 │ │ │ │ + b.w 730aa8 │ │ │ │ ldr r1, [pc, #36] @ (2e7ca0 ) │ │ │ │ add.w r3, r7, #28 │ │ │ │ ldr r0, [pc, #32] @ (2e7ca4 ) │ │ │ │ mov.w r2, #298 @ 0x12a │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r2, r5 │ │ │ │ + adcs r2, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r2, #56] @ 0x38 │ │ │ │ + ldrh r2, [r0, #58] @ 0x3a │ │ │ │ lsls r0, r6, #1 │ │ │ │ - asrs r6, r3 │ │ │ │ + adcs r6, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ - lsrs r2, r1 │ │ │ │ + lsrs r2, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r4, r3 │ │ │ │ + asrs r4, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r0, [pc, #56] @ (2e7cf0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -140159,15 +140159,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - add ip, r2 │ │ │ │ + add ip, r8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #768] @ (2e8008 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -140271,15 +140271,15 @@ │ │ │ │ blx 289984 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ bl 2e4d3c │ │ │ │ add.w r3, r9, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ strb.w r1, [r3, #68] @ 0x44 │ │ │ │ - bl 71e780 │ │ │ │ + bl 71e7b0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 288890 │ │ │ │ b.n 2e7d3a │ │ │ │ ldr r3, [pc, #504] @ (2e8010 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -140344,15 +140344,15 @@ │ │ │ │ str.w r4, [r7, #656] @ 0x290 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ bl 2e4d3c │ │ │ │ add.w r3, r9, #4096 @ 0x1000 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ strb.w r4, [r3, #68] @ 0x44 │ │ │ │ - bl 71e780 │ │ │ │ + bl 71e7b0 │ │ │ │ b.n 2e7e0a │ │ │ │ movs r4, #24 │ │ │ │ b.n 2e7dde │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2e7fe6 │ │ │ │ ldr r3, [pc, #348] @ (2e8020 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -140378,85 +140378,85 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e7ddc │ │ │ │ ldr r0, [pc, #312] @ (2e8034 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e7ddc │ │ │ │ ldr r3, [pc, #304] @ (2e8038 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e7e1e │ │ │ │ ldr r3, [pc, #284] @ (2e8030 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2e7e1e │ │ │ │ ldr r0, [pc, #288] @ (2e803c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e7e1e │ │ │ │ ldr r3, [pc, #280] @ (2e8040 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e7e2c │ │ │ │ ldr r3, [pc, #252] @ (2e8030 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2e7e2c │ │ │ │ ldr r0, [pc, #260] @ (2e8044 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e7e2c │ │ │ │ ldr r3, [pc, #256] @ (2e8048 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e7e4a │ │ │ │ ldr r3, [pc, #220] @ (2e8030 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2e7e4a │ │ │ │ ldr r0, [pc, #236] @ (2e804c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e7e4a │ │ │ │ ldr r3, [pc, #228] @ (2e8050 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e7e3c │ │ │ │ ldr r3, [pc, #184] @ (2e8030 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2e7e3c │ │ │ │ ldr r0, [pc, #208] @ (2e8054 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e7e3c │ │ │ │ ldr r3, [pc, #204] @ (2e8058 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e7e5a │ │ │ │ ldr r3, [pc, #152] @ (2e8030 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e7e5a │ │ │ │ ldr r0, [pc, #184] @ (2e805c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e7e5a │ │ │ │ ldr r3, [pc, #176] @ (2e8060 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e7e86 │ │ │ │ ldr r3, [pc, #116] @ (2e8030 ) │ │ │ │ @@ -140469,15 +140469,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r2, r3, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r3, [r4, #656] @ 0x290 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 2e7e86 │ │ │ │ ldr r3, [pc, #128] @ (2e8068 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -140486,67 +140486,67 @@ │ │ │ │ ldr r3, [pc, #60] @ (2e8030 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e7ec2 │ │ │ │ ldr r0, [pc, #108] @ (2e806c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e7ec2 │ │ │ │ lsrs r0, r3, #26 │ │ │ │ lsls r6, r5, #3 │ │ │ │ asrs r4, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r6 │ │ │ │ + adcs r4, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - sxth r0, r7 │ │ │ │ + sxtb r0, r5 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r7, #60 @ 0x3c │ │ │ │ + subs r7, #108 @ 0x6c │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r4, [r6, #24] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #12] │ │ │ │ + ldrb r4, [r7, #12] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r2, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #246 @ 0xf6 │ │ │ │ + ands r6, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #116 @ 0x74 │ │ │ │ + subs r7, #164 @ 0xa4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r0, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #250 @ 0xfa │ │ │ │ + subs r7, #42 @ 0x2a │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #92 @ 0x5c │ │ │ │ + subs r7, #140 @ 0x8c │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r4, r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #142 @ 0x8e │ │ │ │ + subs r6, #190 @ 0xbe │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r0, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #192 @ 0xc0 │ │ │ │ + subs r6, #240 @ 0xf0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r1, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #186 @ 0xba │ │ │ │ + subs r5, #234 @ 0xea │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r5, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #236 @ 0xec │ │ │ │ + subs r6, #28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e8070 : │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ adds r0, #1 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -140555,15 +140555,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002e807c : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ (2e8088 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7e6ccc │ │ │ │ + b.w 7e6cfc │ │ │ │ strb r6, [r5, #11] │ │ │ │ lsls r5, r7, #3 │ │ │ │ │ │ │ │ 002e808c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -140647,24 +140647,24 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #580] @ (2e839c ) │ │ │ │ mov r0, r3 │ │ │ │ ldr r7, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7ef05c │ │ │ │ + bl 7ef08c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r0 │ │ │ │ bl 56c5e4 │ │ │ │ - bl 7327f0 │ │ │ │ + bl 732820 │ │ │ │ ldr r1, [pc, #556] @ (2e83a0 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 730a78 │ │ │ │ + bl 730aa8 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ ldr r0, [r3, #44] @ 0x2c │ │ │ │ cbz r0, 2e8190 │ │ │ │ ldr r1, [r3, #48] @ 0x30 │ │ │ │ movs r2, #12 │ │ │ │ ldr r3, [pc, #536] @ (2e83a4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -140677,29 +140677,29 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [pc, #516] @ (2e83a8 ) │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e71fc │ │ │ │ + bl 7e722c │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #504] @ (2e83ac ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #504] @ (2e83b0 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #492] @ (2e83b4 ) │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ - bl 7e7554 │ │ │ │ + bl 7e7584 │ │ │ │ ldr r3, [pc, #484] @ (2e83b8 ) │ │ │ │ str.w fp, [r8, #16] │ │ │ │ add r3, pc │ │ │ │ str.w sl, [r3, #32] │ │ │ │ bl 2e7764 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -140711,15 +140711,15 @@ │ │ │ │ ldr r1, [pc, #464] @ (2e83c4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #351 @ 0x15f │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ mov r6, r5 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2e82b2 │ │ │ │ ldr r2, [pc, #444] @ (2e83c8 ) │ │ │ │ ldr r3, [pc, #364] @ (2e837c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -140742,15 +140742,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (2e83d4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #345 @ 0x159 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2e8204 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov r0, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e8364 │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 28a18c │ │ │ │ @@ -140769,49 +140769,49 @@ │ │ │ │ beq.n 2e8322 │ │ │ │ ldr r0, [pc, #348] @ (2e83dc ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ movs r2, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w fp, #1 │ │ │ │ - bl 7ef464 │ │ │ │ + bl 7ef494 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2e8132 │ │ │ │ ldr r3, [pc, #324] @ (2e83e0 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #324] @ (2e83e4 ) │ │ │ │ ldr r1, [pc, #328] @ (2e83e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #383 @ 0x17f │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ movs r6, #0 │ │ │ │ b.n 2e81e0 │ │ │ │ ldr r3, [pc, #308] @ (2e83ec ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #308] @ (2e83f0 ) │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #308] @ (2e83f4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #357 @ 0x165 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2e81e0 │ │ │ │ ldr r0, [pc, #288] @ (2e83f8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 7e7598 │ │ │ │ + bl 7e75c8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w sl, [r0, #32] │ │ │ │ ldr r0, [r3, #44] @ 0x2c │ │ │ │ blx 288d38 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -140855,15 +140855,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e8120 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ (2e840c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ b.n 2e8120 │ │ │ │ ldr r1, [pc, #168] @ (2e8410 ) │ │ │ │ add r1, pc │ │ │ │ blx 28a3f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2e826e │ │ │ │ @@ -140875,73 +140875,73 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r1, #11 │ │ │ │ lsls r6, r5, #3 │ │ │ │ adds r4, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [lr, #368] @ 0x170 │ │ │ │ + and.w r0, lr, ip, lsr #1 │ │ │ │ asrs r4, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfba7ffff │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #254 @ 0xfe │ │ │ │ + subs r7, #46 @ 0x2e │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xfa6fffff │ │ │ │ str??.w pc, [r7, #4095] @ 0xfff │ │ │ │ strb r0, [r1, #7] │ │ │ │ lsls r5, r7, #3 │ │ │ │ ldr.w pc, [fp, #4095] @ 0xfff │ │ │ │ strh.w pc, [r7, #4095] @ 0xfff │ │ │ │ ldr??.w pc, [pc, #-4095] @ 2e73b9 │ │ │ │ strb r2, [r3, #6] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldrh r2, [r6, #8] │ │ │ │ + ldrh r2, [r4, #10] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r5, #128 @ 0x80 │ │ │ │ + subs r5, #176 @ 0xb0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r3, #86 @ 0x56 │ │ │ │ + subs r3, #134 @ 0x86 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsrs r6, r2, #6 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - ldrh r6, [r4, #6] │ │ │ │ + ldrh r6, [r2, #8] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r4, #240 @ 0xf0 │ │ │ │ + subs r5, #32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r3, #10 │ │ │ │ + subs r3, #58 @ 0x3a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [pc, #440] @ (2e8594 ) │ │ │ │ + ldr r0, [pc, #632] @ (2e8654 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs r5, #218 @ 0xda │ │ │ │ + subs r6, #10 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r0, #4] │ │ │ │ + ldrh r4, [r6, #4] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r5, #146 @ 0x92 │ │ │ │ + subs r5, #194 @ 0xc2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, #168 @ 0xa8 │ │ │ │ + subs r2, #216 @ 0xd8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r4, #2] │ │ │ │ + ldrh r4, [r2, #4] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r4, #242 @ 0xf2 │ │ │ │ + subs r5, #34 @ 0x22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, #136 @ 0x88 │ │ │ │ + subs r2, #184 @ 0xb8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb r0, [r3, #2] │ │ │ │ lsls r5, r7, #3 │ │ │ │ - subs r4, #250 @ 0xfa │ │ │ │ + subs r5, #42 @ 0x2a │ │ │ │ lsls r4, r3, #1 │ │ │ │ strb.w pc, [r5, #4095] @ 0xfff │ │ │ │ movs r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #126 @ 0x7e │ │ │ │ + subs r4, #174 @ 0xae │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, #166 @ 0xa6 │ │ │ │ + subs r4, #214 @ 0xd6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e8414 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -140985,15 +140985,15 @@ │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ mov r5, r3 │ │ │ │ ldrb.w r3, [r3, #68] @ 0x44 │ │ │ │ cbnz r3, 2e848e │ │ │ │ ldr r0, [pc, #112] @ (2e84f4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 7e7598 │ │ │ │ + bl 7e75c8 │ │ │ │ b.n 2e8448 │ │ │ │ ldr r1, [pc, #104] @ (2e84f8 ) │ │ │ │ movs r3, #4 │ │ │ │ add r0, sp, #16 │ │ │ │ uxtb r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ @@ -141016,15 +141016,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2e8476 │ │ │ │ ldr r0, [pc, #56] @ (2e8504 ) │ │ │ │ uxtb r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2e8476 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r7, #29 │ │ │ │ lsls r6, r5, #3 │ │ │ │ lsls r2, r6, #29 │ │ │ │ lsls r6, r5, #3 │ │ │ │ @@ -141034,21 +141034,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r3, #29 │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r5, #108] @ 0x6c │ │ │ │ lsls r5, r7, #3 │ │ │ │ - subs r4, #2 │ │ │ │ + subs r4, #50 @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r4, r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #150 @ 0x96 │ │ │ │ + subs r3, #198 @ 0xc6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e8508 : │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #6 │ │ │ │ b.w 5364f4 │ │ │ │ │ │ │ │ @@ -141119,39 +141119,39 @@ │ │ │ │ │ │ │ │ 002e85b8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 72ca84 │ │ │ │ + bl 72cab4 │ │ │ │ ldr.w ip, [pc, #48] @ 2e8600 │ │ │ │ ldr r2, [pc, #48] @ (2e8604 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2e8608 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r0, [r0, #216] @ 0xd8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r6, [r1, #42] @ 0x2a │ │ │ │ + strh r6, [r7, #42] @ 0x2a │ │ │ │ lsls r0, r6, #1 │ │ │ │ - pop {r3, r4, r5, r6, r7} │ │ │ │ + pop {r3, r5, pc} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbnz r6, 2e868a │ │ │ │ + pop {r1, r2, r3, r5} │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 002e860c : │ │ │ │ ldr r3, [pc, #24] @ (2e8628 ) │ │ │ │ ldr r2, [pc, #28] @ (2e862c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -141190,15 +141190,15 @@ │ │ │ │ nop │ │ │ │ lsls r2, r4, #21 │ │ │ │ lsls r6, r5, #3 │ │ │ │ asrs r4, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r5, #80] @ 0x50 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - asrs r0, r0, #32 │ │ │ │ + asrs r0, r6, #32 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 002e8674 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2e8690 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [pc, #28] @ (2e8698 ) │ │ │ │ @@ -141212,17 +141212,17 @@ │ │ │ │ str r3, [r2, #36] @ 0x24 │ │ │ │ b.w 2e4d3c │ │ │ │ ldr r0, [pc, #12] @ (2e86a0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2e4d3c │ │ │ │ ldr r0, [r6, #76] @ 0x4c │ │ │ │ lsls r5, r7, #3 │ │ │ │ - strh r6, [r3, #12] │ │ │ │ + strh r6, [r1, #14] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r7, #42 @ 0x2a │ │ │ │ + cmp r7, #90 @ 0x5a │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e86a4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -141264,15 +141264,15 @@ │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ blx 289b00 │ │ │ │ ldr r3, [pc, #128] @ (2e8790 ) │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ ldrd r1, r2, [r1] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 7ee44c │ │ │ │ + bl 7ee47c │ │ │ │ ldr r0, [pc, #116] @ (2e8794 ) │ │ │ │ add r0, pc │ │ │ │ bl 2e4d3c │ │ │ │ ldr r2, [pc, #112] @ (2e8798 ) │ │ │ │ ldr r3, [pc, #96] @ (2e8788 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -141316,34 +141316,34 @@ │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - strh r2, [r0, #8] │ │ │ │ + strh r2, [r6, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r4, r7, #17 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - cmp r6, #110 @ 0x6e │ │ │ │ + cmp r6, #158 @ 0x9e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r1, #72 @ 0x48 │ │ │ │ + subs r1, #120 @ 0x78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r7, #28] │ │ │ │ + strh r0, [r5, #30] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r1, #54 @ 0x36 │ │ │ │ + subs r1, #102 @ 0x66 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r5, #220 @ 0xdc │ │ │ │ + adds r6, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e87b0 : │ │ │ │ ldr r0, [pc, #4] @ (2e87b8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2e4d3c │ │ │ │ - bhi.n 2e8870 │ │ │ │ + bhi.n 2e86d0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002e87bc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -141372,25 +141372,25 @@ │ │ │ │ ldr r3, [pc, #28] @ (2e8820 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e87ee │ │ │ │ ldr r0, [pc, #24] @ (2e8824 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2e87ee │ │ │ │ lsls r0, r3, #15 │ │ │ │ lsls r6, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #188 @ 0xbc │ │ │ │ + subs r0, #236 @ 0xec │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e8828 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -141448,28 +141448,28 @@ │ │ │ │ cbnz r2, 2e88fe │ │ │ │ ldr r2, [pc, #156] @ (2e8950 ) │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add.w r2, r2, #4096 @ 0x1000 │ │ │ │ ldr r1, [r2, #60] @ 0x3c │ │ │ │ - bl 71e780 │ │ │ │ + bl 71e7b0 │ │ │ │ mov r0, r4 │ │ │ │ bl 517750 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r4, [r4, #632] @ 0x278 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2e8894 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e8846 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ - bl 88a144 │ │ │ │ + bl 88a174 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e8846 │ │ │ │ ldr r2, [pc, #96] @ (2e894c ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2e8920 │ │ │ │ mov r0, r4 │ │ │ │ @@ -141487,15 +141487,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 2e88b2 │ │ │ │ ldr r0, [pc, #72] @ (2e895c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e88b2 │ │ │ │ ldr r2, [pc, #60] @ (2e8960 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2e88f0 │ │ │ │ @@ -141503,15 +141503,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2e88f0 │ │ │ │ ldr r0, [pc, #44] @ (2e8964 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e88f0 │ │ │ │ nop │ │ │ │ lsls r0, r5, #13 │ │ │ │ lsls r6, r5, #3 │ │ │ │ adds r4, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -141519,19 +141519,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #222 @ 0xde │ │ │ │ + subs r0, #14 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrb r0, [r7, r2] │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #228 @ 0xe4 │ │ │ │ + subs r0, #20 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e8968 : │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2e8974 │ │ │ │ cmp r0, #5 │ │ │ │ it ne │ │ │ │ @@ -141807,21 +141807,21 @@ │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r6, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r7 │ │ │ │ lsls r6, r5, #3 │ │ │ │ - adds r5, #192 @ 0xc0 │ │ │ │ + adds r5, #240 @ 0xf0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r5, #174 @ 0xae │ │ │ │ + adds r5, #222 @ 0xde │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r5, #146 @ 0x92 │ │ │ │ + adds r5, #194 @ 0xc2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r5, #64 @ 0x40 │ │ │ │ + adds r5, #112 @ 0x70 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -141916,25 +141916,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ cmp r6, #0 │ │ │ │ it ne │ │ │ │ cmpne r6, r3 │ │ │ │ it eq │ │ │ │ addeq r6, sp, #12 │ │ │ │ - bl 87cb40 │ │ │ │ + bl 87cb70 │ │ │ │ ldr r1, [pc, #604] @ (2e8fa4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 87cb40 │ │ │ │ + bl 87cb70 │ │ │ │ ldr r1, [pc, #596] @ (2e8fa8 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 87cb40 │ │ │ │ + bl 87cb70 │ │ │ │ mov r9, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 2e8f1a │ │ │ │ ldr r1, [pc, #580] @ (2e8fac ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 28a844 │ │ │ │ @@ -142003,30 +142003,30 @@ │ │ │ │ tst.w r3, #40 @ 0x28 │ │ │ │ beq.n 2e8e82 │ │ │ │ ldr r1, [pc, #428] @ (2e8fc8 ) │ │ │ │ mov.w r2, #384 @ 0x180 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 87cd0c │ │ │ │ + bl 87cd3c │ │ │ │ ldr r1, [pc, #416] @ (2e8fcc ) │ │ │ │ ubfx r3, r0, #0, #9 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str.w r3, [r5, #560] @ 0x230 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 87cd0c │ │ │ │ + bl 87cd3c │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ str.w r0, [r5, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ blx 28b1e4 │ │ │ │ str r0, [r5, #4] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ ldr r2, [pc, #372] @ (2e8fd0 ) │ │ │ │ ldr r3, [pc, #312] @ (2e8f94 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -142039,32 +142039,32 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #336] @ (2e8fd4 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 87cb04 │ │ │ │ + bl 87cb34 │ │ │ │ cbnz r0, 2e8ee6 │ │ │ │ ldr r1, [pc, #328] @ (2e8fd8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 87cb04 │ │ │ │ + bl 87cb34 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e8e48 │ │ │ │ ldr r2, [pc, #316] @ (2e8fdc ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #316] @ (2e8fe0 ) │ │ │ │ ldr r1, [pc, #320] @ (2e8fe4 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1581 @ 0x62d │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2e8e50 │ │ │ │ bic.w r4, r4, #512 @ 0x200 │ │ │ │ orr.w r4, r4, #1024 @ 0x400 │ │ │ │ b.n 2e8df4 │ │ │ │ ldr r1, [pc, #288] @ (2e8fe8 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -142074,164 +142074,164 @@ │ │ │ │ bne.n 2e8f68 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ orr.w r4, r4, #32 │ │ │ │ b.n 2e8d76 │ │ │ │ ldr r1, [pc, #272] @ (2e8fec ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 87a040 │ │ │ │ + bl 87a070 │ │ │ │ b.n 2e8eb4 │ │ │ │ ldr r2, [pc, #264] @ (2e8ff0 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #264] @ (2e8ff4 ) │ │ │ │ ldr r1, [pc, #264] @ (2e8ff8 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1577 @ 0x629 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2e8eb4 │ │ │ │ ldr r4, [pc, #248] @ (2e8ffc ) │ │ │ │ mov.w r2, #1560 @ 0x618 │ │ │ │ ldr r3, [pc, #248] @ (2e9000 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #248] @ (2e9004 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2e8eb4 │ │ │ │ ldr r2, [pc, #236] @ (2e9008 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #236] @ (2e900c ) │ │ │ │ ldr r1, [pc, #236] @ (2e9010 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1517 @ 0x5ed │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldr r1, [pc, #224] @ (2e9014 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 87a0a8 │ │ │ │ + bl 87a0d8 │ │ │ │ b.n 2e8eb4 │ │ │ │ ldr r2, [pc, #216] @ (2e9018 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #216] @ (2e901c ) │ │ │ │ ldr r1, [pc, #216] @ (2e9020 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r9, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1548 @ 0x60c │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldr r1, [pc, #200] @ (2e9024 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 87a0a8 │ │ │ │ + bl 87a0d8 │ │ │ │ b.n 2e8eb4 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #188] @ (2e9028 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #188] @ (2e902c ) │ │ │ │ ldr r1, [pc, #192] @ (2e9030 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1532 @ 0x5fc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldr r1, [pc, #176] @ (2e9034 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 87a0a8 │ │ │ │ + bl 87a0d8 │ │ │ │ b.n 2e8eb4 │ │ │ │ nop │ │ │ │ cdp2 0, 9, cr0, cr0, cr13, {7} │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ cdp2 0, 7, cr0, cr14, cr13, {7} │ │ │ │ ldr r5, [pc, #720] @ (2e9270 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #94 @ 0x5e │ │ │ │ + adds r4, #142 @ 0x8e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r2, r3, #32 │ │ │ │ + asrs r2, r1, #1 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - adds r4, #74 @ 0x4a │ │ │ │ + adds r4, #122 @ 0x7a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r0, r1, #1 │ │ │ │ + asrs r0, r7, #1 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - adds r4, #250 @ 0xfa │ │ │ │ + adds r5, #42 @ 0x2a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #246 @ 0xf6 │ │ │ │ + adds r5, #38 @ 0x26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #238 @ 0xee │ │ │ │ + adds r5, #30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #124 @ 0x7c │ │ │ │ + adds r4, #172 @ 0xac │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #120 @ 0x78 │ │ │ │ + adds r4, #168 @ 0xa8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ble.n 2e9030 │ │ │ │ + ble.n 2e9090 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #234 @ 0xea │ │ │ │ + adds r5, #26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #220 @ 0xdc │ │ │ │ + adds r5, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stc2l 0, cr0, [r8, #-948] @ 0xfffffc4c │ │ │ │ - adds r4, #134 @ 0x86 │ │ │ │ + adds r4, #182 @ 0xb6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #130 @ 0x82 │ │ │ │ + adds r4, #178 @ 0xb2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #168 @ 0xa8 │ │ │ │ + adds r4, #216 @ 0xd8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r3, #19] │ │ │ │ + ldrb r6, [r1, #20] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r3, #2 │ │ │ │ + adds r3, #50 @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r3, #128 @ 0x80 │ │ │ │ + adds r3, #176 @ 0xb0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #10 │ │ │ │ + adds r4, #58 @ 0x3a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, #46 @ 0x2e │ │ │ │ + adds r4, #94 @ 0x5e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r2, #18] │ │ │ │ + ldrb r4, [r0, #19] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r2, #184 @ 0xb8 │ │ │ │ + adds r2, #232 @ 0xe8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xfaa80062 │ │ │ │ - ldrb r6, [r6, #17] │ │ │ │ + @ instruction: 0xfad80062 │ │ │ │ + ldrb r6, [r4, #18] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r2, #154 @ 0x9a │ │ │ │ + adds r2, #202 @ 0xca │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, #158 @ 0x9e │ │ │ │ + adds r2, #206 @ 0xce │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r4, #17] │ │ │ │ + ldrb r0, [r2, #18] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r2, #132 @ 0x84 │ │ │ │ + adds r2, #180 @ 0xb4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, #170 @ 0xaa │ │ │ │ + adds r2, #218 @ 0xda │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r3, #78 @ 0x4e │ │ │ │ + adds r3, #126 @ 0x7e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r7, #16] │ │ │ │ + ldrb r4, [r5, #17] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r2, #94 @ 0x5e │ │ │ │ + adds r2, #142 @ 0x8e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r3, #88 @ 0x58 │ │ │ │ + adds r3, #136 @ 0x88 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, #228 @ 0xe4 │ │ │ │ + adds r3, #20 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r2, #16] │ │ │ │ + ldrb r2, [r0, #17] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adds r2, #52 @ 0x34 │ │ │ │ + adds r2, #100 @ 0x64 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r2, #90 @ 0x5a │ │ │ │ + adds r2, #138 @ 0x8a │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #236] @ (2e9134 ) │ │ │ │ cmp r1, #2 │ │ │ │ @@ -142334,21 +142334,21 @@ │ │ │ │ b.n 2e907a │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfb5600ed │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb2600ed │ │ │ │ - adds r0, #154 @ 0x9a │ │ │ │ + adds r0, #202 @ 0xca │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, #140 @ 0x8c │ │ │ │ + adds r0, #188 @ 0xbc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, #132 @ 0x84 │ │ │ │ + adds r0, #180 @ 0xb4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, #128 @ 0x80 │ │ │ │ + adds r0, #176 @ 0xb0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #328] @ (2e92ac ) │ │ │ │ sub sp, #112 @ 0x70 │ │ │ │ @@ -142457,15 +142457,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (2e92d4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1459 @ 0x5b3 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a50c │ │ │ │ + bl 87a53c │ │ │ │ mov r0, r6 │ │ │ │ blx 288d38 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2e91e8 │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -142478,15 +142478,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (2e92e0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ movw r2, #1437 @ 0x59d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a50c │ │ │ │ + bl 87a53c │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 2897dc │ │ │ │ b.n 2e926a │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfa3c00ed │ │ │ │ ldr r0, [r3, r6] │ │ │ │ @@ -142497,25 +142497,25 @@ │ │ │ │ ldrsh.w r0, [r8, #237] @ 0xed │ │ │ │ lsrs r3, r6, #17 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #70 @ 0x46 │ │ │ │ + adds r1, #118 @ 0x76 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r5, #4] │ │ │ │ + ldrb r4, [r3, #5] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cmp r7, #78 @ 0x4e │ │ │ │ + cmp r7, #126 @ 0x7e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r1, #38 @ 0x26 │ │ │ │ + adds r1, #86 @ 0x56 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r7, #3] │ │ │ │ + ldrb r0, [r5, #4] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cmp r7, #26 │ │ │ │ + cmp r7, #74 @ 0x4a │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -142645,37 +142645,37 @@ │ │ │ │ ldr r1, [pc, #52] @ (2e944c ) │ │ │ │ ldr r0, [pc, #56] @ (2e9450 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - adds r0, #206 @ 0xce │ │ │ │ + adds r0, #254 @ 0xfe │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r0, #184 @ 0xb8 │ │ │ │ + adds r0, #232 @ 0xe8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r4, r5, #21 │ │ │ │ + lsrs r4, r3, #22 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r2, r5, #19 │ │ │ │ + lsls r2, r3, #20 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r6, [r6, #18] │ │ │ │ + ldrh r6, [r4, #20] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - adds r0, #32 │ │ │ │ + adds r0, #80 @ 0x50 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r2, [r0, #30] │ │ │ │ + strb r2, [r6, #30] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cmp r5, #168 @ 0xa8 │ │ │ │ + cmp r5, #216 @ 0xd8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r7, #244 @ 0xf4 │ │ │ │ + adds r0, #36 @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r5, #29] │ │ │ │ + strb r4, [r3, #30] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cmp r5, #146 @ 0x92 │ │ │ │ + cmp r5, #194 @ 0xc2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r7, #222 @ 0xde │ │ │ │ + adds r0, #14 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2e9460 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r1, r3 │ │ │ │ b.w 28b340 <__futimens64@plt> │ │ │ │ push {lr} │ │ │ │ @@ -142717,29 +142717,29 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28b2e4 │ │ │ │ nop │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2e94e0 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ cbz r3, 2e94dc │ │ │ │ - b.w 86fd30 │ │ │ │ + b.w 86fd60 │ │ │ │ b.w 28af58 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 28ac54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r3, 2e9506 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 86fd30 │ │ │ │ + b.w 86fd60 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28af58 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -142781,17 +142781,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - cmp r6, #164 @ 0xa4 │ │ │ │ + cmp r6, #212 @ 0xd4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r6, #182 @ 0xb6 │ │ │ │ + cmp r6, #230 @ 0xe6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #12 │ │ │ │ @@ -142869,17 +142869,17 @@ │ │ │ │ subs r3, #2 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ ands.w r3, r3, r7, lsr #31 │ │ │ │ beq.n 2e95b8 │ │ │ │ b.n 2e9618 │ │ │ │ nop │ │ │ │ - cmp r6, #16 │ │ │ │ + cmp r6, #64 @ 0x40 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r5, #140 @ 0x8c │ │ │ │ + cmp r5, #188 @ 0xbc │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #228] @ (2e9774 ) │ │ │ │ @@ -142962,28 +142962,28 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2e8a90 │ │ │ │ b.n 2e96c0 │ │ │ │ ldr r1, [pc, #44] @ (2e9780 ) │ │ │ │ ldr r0, [pc, #44] @ (2e9784 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87af2c │ │ │ │ + bl 87af5c │ │ │ │ mov r0, r5 │ │ │ │ blx 2897dc │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2e96c0 │ │ │ │ bl 28b854 │ │ │ │ nop │ │ │ │ adds.w r0, r2, #7766016 @ 0x768000 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf4de00ed │ │ │ │ - cmp r4, #194 @ 0xc2 │ │ │ │ + cmp r4, #242 @ 0xf2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrb r0, [r0, r1] │ │ │ │ lsls r5, r7, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -143278,60 +143278,60 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf3f600ed │ │ │ │ - str r2, [r0, #32] │ │ │ │ + str r2, [r6, #32] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r4, #8 │ │ │ │ + cmp r4, #56 @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r4, #126 @ 0x7e │ │ │ │ + cmp r4, #174 @ 0xae │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r4, #152 @ 0x98 │ │ │ │ + cmp r4, #200 @ 0xc8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r4, #130 @ 0x82 │ │ │ │ + cmp r4, #178 @ 0xb2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r4, #118 @ 0x76 │ │ │ │ + cmp r4, #166 @ 0xa6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r0, r4, #2 │ │ │ │ + lsrs r0, r2, #3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cmp r3, #50 @ 0x32 │ │ │ │ + cmp r3, #98 @ 0x62 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r3, #186 @ 0xba │ │ │ │ + cmp r3, #234 @ 0xea │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r3, #184 @ 0xb8 │ │ │ │ + cmp r3, #232 @ 0xe8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r3, #180 @ 0xb4 │ │ │ │ + cmp r3, #228 @ 0xe4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r3, #176 @ 0xb0 │ │ │ │ + cmp r3, #224 @ 0xe0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xf23c00ed │ │ │ │ - cmp r2, #44 @ 0x2c │ │ │ │ + cmp r2, #92 @ 0x5c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r2, #16 │ │ │ │ + cmp r2, #64 @ 0x40 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r1, #0] │ │ │ │ + str r4, [r7, #0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - lsls r4, r3, #29 │ │ │ │ + lsls r4, r1, #30 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsls r6, r0, #29 │ │ │ │ + lsls r6, r6, #29 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r6, [r4, #4] │ │ │ │ + strb r6, [r2, #5] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r7, #76 @ 0x4c │ │ │ │ + movs r7, #124 @ 0x7c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r2, #88 @ 0x58 │ │ │ │ + cmp r2, #136 @ 0x88 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r2, #4] │ │ │ │ + strb r0, [r0, #5] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r7, #54 @ 0x36 │ │ │ │ + movs r7, #102 @ 0x66 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r2, #82 @ 0x52 │ │ │ │ + cmp r2, #130 @ 0x82 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #224] @ (2e9bdc ) │ │ │ │ @@ -143423,15 +143423,15 @@ │ │ │ │ b.n 2e9b4c │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf0a600ed │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ orrs.w r0, r0, #237 @ 0xed │ │ │ │ - cmp r1, #116 @ 0x74 │ │ │ │ + cmp r1, #164 @ 0xa4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002e9bec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -143511,15 +143511,15 @@ │ │ │ │ beq.n 2e9d0c │ │ │ │ mov r5, r9 │ │ │ │ b.n 2e9c42 │ │ │ │ ldr r1, [pc, #220] @ (2e9d9c ) │ │ │ │ ldr r0, [pc, #224] @ (2e9da0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87af2c │ │ │ │ + bl 87af5c │ │ │ │ mov r0, r4 │ │ │ │ blx 2897dc │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ mov r5, r9 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ @@ -143597,30 +143597,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ bl 28b854 │ │ │ │ nop │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ vmla.i16 d0, d30, d5[3] │ │ │ │ - movs r7, #88 @ 0x58 │ │ │ │ + movs r7, #136 @ 0x88 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrsb r6, [r2, r3] │ │ │ │ lsls r5, r7, #3 │ │ │ │ cdp 0, 11, cr0, cr10, cr13, {7} │ │ │ │ - ldr r6, [r2, #96] @ 0x60 │ │ │ │ + ldr r6, [r0, #100] @ 0x64 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r4, #60 @ 0x3c │ │ │ │ + movs r4, #108 @ 0x6c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r7, #204 @ 0xcc │ │ │ │ + movs r7, #252 @ 0xfc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r0, #96] @ 0x60 │ │ │ │ + ldr r2, [r6, #96] @ 0x60 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r4, #40 @ 0x28 │ │ │ │ + movs r4, #88 @ 0x58 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r7, #164 @ 0xa4 │ │ │ │ + movs r7, #212 @ 0xd4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -143803,17 +143803,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - movs r4, #156 @ 0x9c │ │ │ │ + movs r4, #204 @ 0xcc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r4, #134 @ 0x86 │ │ │ │ + movs r4, #182 @ 0xb6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -143969,21 +143969,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 2897dc │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 2ea004 │ │ │ │ nop │ │ │ │ - movs r3, #248 @ 0xf8 │ │ │ │ + movs r4, #40 @ 0x28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r3, #252 @ 0xfc │ │ │ │ + movs r4, #44 @ 0x2c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r3, #62 @ 0x3e │ │ │ │ + movs r3, #110 @ 0x6e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r3, #10 │ │ │ │ + movs r3, #58 @ 0x3a │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #168] @ (2ea230 ) │ │ │ │ @@ -144176,17 +144176,17 @@ │ │ │ │ b.n 2ea2e0 │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2ea31e │ │ │ │ nop │ │ │ │ - movs r1, #112 @ 0x70 │ │ │ │ + movs r1, #160 @ 0xa0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r1, #86 @ 0x56 │ │ │ │ + movs r1, #134 @ 0x86 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #640] @ (2ea624 ) │ │ │ │ mov sl, r0 │ │ │ │ @@ -144406,15 +144406,15 @@ │ │ │ │ str r6, [r4, #0] │ │ │ │ b.n 2ea4ec │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #88] @ (2ea638 ) │ │ │ │ ldr r0, [pc, #88] @ (2ea63c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87af2c │ │ │ │ + bl 87af5c │ │ │ │ mov r0, r5 │ │ │ │ blx 2897dc │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -144433,25 +144433,25 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 2ea5e6 │ │ │ │ bl 28b854 │ │ │ │ b.n 2ea620 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #2 │ │ │ │ + movs r0, #50 @ 0x32 │ │ │ │ lsls r4, r3, #1 │ │ │ │ b.n 2ea5b0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - subs r2, r2, #7 │ │ │ │ + movs r0, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r6, r6, #0 │ │ │ │ + subs r6, r4, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r5, [pc, #720] @ (2ea910 ) │ │ │ │ lsls r5, r7, #3 │ │ │ │ - adds r6, r7, #7 │ │ │ │ + subs r6, r5, #0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r5, [pc, #496] @ (2ea838 ) │ │ │ │ lsls r5, r7, #3 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -144643,21 +144643,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 2897dc │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 2ea6e4 │ │ │ │ nop │ │ │ │ - adds r4, r7, #3 │ │ │ │ + adds r4, r5, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, r2, #3 │ │ │ │ + adds r6, r0, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, r1, #1 │ │ │ │ + adds r6, r7, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r4, r3, #0 │ │ │ │ + adds r4, r1, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #548] @ (2eaa9c ) │ │ │ │ mov r8, r0 │ │ │ │ @@ -144844,15 +144844,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ b.n 2eaa34 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #80] @ (2eaab0 ) │ │ │ │ ldr r0, [pc, #80] @ (2eaab4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87af2c │ │ │ │ + bl 87af5c │ │ │ │ mov r0, r4 │ │ │ │ blx 2897dc │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r5, r0 │ │ │ │ mov fp, r2 │ │ │ │ @@ -144866,21 +144866,21 @@ │ │ │ │ mov r5, r0 │ │ │ │ b.n 2ea92a │ │ │ │ bl 28b854 │ │ │ │ b.n 2eb0f0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r6, r4 │ │ │ │ + subs r2, r4, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ b.n 2eb088 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - subs r2, r0, r4 │ │ │ │ + subs r2, r6, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, r6, r6 │ │ │ │ + adds r6, r4, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r1, [pc, #208] @ (2eab88 ) │ │ │ │ lsls r5, r7, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -145135,17 +145135,17 @@ │ │ │ │ b.n 2eacbc │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2ead00 │ │ │ │ ... │ │ │ │ - asrs r4, r2, #30 │ │ │ │ + asrs r4, r0, #31 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r2, r7, #29 │ │ │ │ + asrs r2, r5, #30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #8 │ │ │ │ @@ -145625,63 +145625,63 @@ │ │ │ │ ... │ │ │ │ blt.n 2eb1b4 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ blt.n 2eb2dc │ │ │ │ lsls r5, r5, #3 │ │ │ │ - asrs r2, r6, #2 │ │ │ │ + asrs r2, r4, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r4, #2 │ │ │ │ + asrs r4, r2, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r2, #2 │ │ │ │ + asrs r6, r0, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r1, #2 │ │ │ │ + asrs r4, r7, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [pc, #696] @ (2eb520 ) │ │ │ │ + ldr r0, [pc, #888] @ (2eb5e0 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - asrs r4, r6, #10 │ │ │ │ + asrs r4, r4, #11 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r2, #13 │ │ │ │ + asrs r4, r0, #14 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r6, #12 │ │ │ │ + asrs r4, r4, #13 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r7, #12 │ │ │ │ + asrs r4, r5, #13 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r5, #12 │ │ │ │ + asrs r6, r3, #13 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r1, #7 │ │ │ │ + asrs r4, r7, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0x47c6 │ │ │ │ + @ instruction: 0x47f6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002eb284 : │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ b.w 2e9bec │ │ │ │ nop │ │ │ │ ldr r2, [pc, #4] @ (2eb298 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2ecaf0 │ │ │ │ - asrs r6, r7, #10 │ │ │ │ + asrs r6, r5, #11 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [pc, #4] @ (2eb2a4 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2ecaf0 │ │ │ │ - asrs r6, r2, #11 │ │ │ │ + asrs r6, r0, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [pc, #4] @ (2eb2b0 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2eca6c │ │ │ │ - asrs r6, r4, #10 │ │ │ │ + asrs r6, r2, #11 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [pc, #4] @ (2eb2bc ) │ │ │ │ add r2, pc │ │ │ │ b.w 2eca6c │ │ │ │ - asrs r6, r7, #10 │ │ │ │ + asrs r6, r5, #11 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (2eb304 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -145702,15 +145702,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - asrs r2, r4, #10 │ │ │ │ + asrs r2, r2, #11 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 2eb35e │ │ │ │ mov lr, r3 │ │ │ │ @@ -145744,15 +145744,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2eb350 │ │ │ │ - asrs r2, r3, #9 │ │ │ │ + asrs r2, r1, #10 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (2eb3c4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -145773,15 +145773,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - asrs r6, r7, #6 │ │ │ │ + asrs r6, r5, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 2eb416 │ │ │ │ mov lr, r3 │ │ │ │ @@ -145813,15 +145813,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2eb408 │ │ │ │ - asrs r6, r6, #5 │ │ │ │ + asrs r6, r4, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ movs r0, #0 │ │ │ │ vldr d7, [pc, #72] @ 2eb488 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ vstr d7, [r3] │ │ │ │ ldr.w r2, [r1, #268] @ 0x10c │ │ │ │ @@ -145901,17 +145901,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ (2eb520 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 874b94 │ │ │ │ + b.w 874bc4 │ │ │ │ nop │ │ │ │ - str r4, [sp, #48] @ 0x30 │ │ │ │ + str r4, [sp, #240] @ 0xf0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ (2eb538 ) │ │ │ │ ldr r2, [pc, #20] @ (2eb53c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2eb540 ) │ │ │ │ @@ -145919,15 +145919,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ bvs.n 2eb634 │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #968] @ 0x3c8 │ │ │ │ + str r4, [sp, #136] @ 0x88 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ @@ -145992,15 +145992,15 @@ │ │ │ │ ldr r3, [r5, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ add.w r0, r4, #12 │ │ │ │ str.w r5, [r4, #268] @ 0x10c │ │ │ │ str.w r4, [r4, #292] @ 0x124 │ │ │ │ - bl 86ff68 │ │ │ │ + bl 86ff98 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2eb61e │ │ │ │ adds r2, r4, #4 │ │ │ │ @@ -146446,15 +146446,15 @@ │ │ │ │ beq.n 2ebb66 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2ebbc6 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq.n 2ebb80 │ │ │ │ - bl 87efe8 │ │ │ │ + bl 87f018 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2ebb1a │ │ │ │ ldr r3, [pc, #224] @ (2ebbf0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -146468,15 +146468,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ cbz r4, 2ebb36 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #12 │ │ │ │ blx 28a844 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2ebb22 │ │ │ │ - bl 87efe8 │ │ │ │ + bl 87f018 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ebbe0 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 2ebb58 │ │ │ │ dmb ish │ │ │ │ @@ -146537,15 +146537,15 @@ │ │ │ │ add r4, pc │ │ │ │ b.n 2ebafe │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #44] @ (2ebbfc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 87707c │ │ │ │ + bl 8770ac │ │ │ │ b.n 2ebb58 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ bl 28b884 │ │ │ │ beq.n 2ebb94 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @@ -146692,15 +146692,15 @@ │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r1, #0] │ │ │ │ sub sp, #16 │ │ │ │ ldr.w r8, [pc, #264] @ 2ebe94 │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r8, pc │ │ │ │ ldrd r5, r7, [r6] │ │ │ │ - bl 87efe8 │ │ │ │ + bl 87f018 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2ebdae │ │ │ │ ldr r3, [pc, #244] @ (2ebe98 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -146714,15 +146714,15 @@ │ │ │ │ adds r3, #1 │ │ │ │ cbz r4, 2ebdc6 │ │ │ │ asrs r2, r3, #31 │ │ │ │ cmp r7, r2 │ │ │ │ it eq │ │ │ │ cmpeq r5, r3 │ │ │ │ bne.n 2ebdb6 │ │ │ │ - bl 87efe8 │ │ │ │ + bl 87f018 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ebe90 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 2ebe3a │ │ │ │ cmp r4, #0 │ │ │ │ @@ -146768,15 +146768,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2ebdd6 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #76] @ (2ebe9c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 87707c │ │ │ │ + bl 8770ac │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2ebdda │ │ │ │ mov r8, r4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -146798,19 +146798,19 @@ │ │ │ │ bl 28b884 │ │ │ │ ldmia r6!, {r1, r2, r4} │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldrsb r0, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #584] @ (2ec0ec ) │ │ │ │ + ldr r5, [pc, #776] @ (2ec1ac ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r0, r4, #29 │ │ │ │ + lsls r0, r2, #30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r1, #29 │ │ │ │ + lsls r0, r7, #29 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002ebeac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -146906,21 +146906,21 @@ │ │ │ │ lsls r5, r7, #3 │ │ │ │ ldmia r4, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #170 @ 0xaa │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldrh r6, [r5, #16] │ │ │ │ + ldrh r6, [r3, #18] │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r4, #122 @ 0x7a │ │ │ │ lsls r5, r7, #3 │ │ │ │ - lsls r2, r5, #27 │ │ │ │ + lsls r2, r3, #28 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsh r2, [r3, r3] │ │ │ │ + ldrsh r2, [r1, r4] │ │ │ │ lsls r4, r4, #1 │ │ │ │ adds r4, #54 @ 0x36 │ │ │ │ lsls r5, r7, #3 │ │ │ │ cmp r2, sl │ │ │ │ lsls r6, r5, #3 │ │ │ │ │ │ │ │ 002ebfbc : │ │ │ │ @@ -147002,15 +147002,15 @@ │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str.w r0, [r4, #288] @ 0x120 │ │ │ │ add.w r0, r4, #12 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #276] @ 0x114 │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 86ff68 │ │ │ │ + bl 86ff98 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2ec0a8 │ │ │ │ adds r4, #4 │ │ │ │ @@ -147029,15 +147029,15 @@ │ │ │ │ lsls r5, r7, #3 │ │ │ │ ldmia r3, {r1, r2, r3, r6, r7} │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #154 @ 0x9a │ │ │ │ lsls r5, r7, #3 │ │ │ │ - ldrh r6, [r3, #8] │ │ │ │ + ldrh r6, [r1, #10] │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ lsls r5, r7, #3 │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ lsls r5, r7, #3 │ │ │ │ add r6, r4 │ │ │ │ lsls r6, r5, #3 │ │ │ │ @@ -147059,15 +147059,15 @@ │ │ │ │ add r7, pc │ │ │ │ add.w r0, r7, #8 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w sl, [r4] │ │ │ │ - bl 87499c │ │ │ │ + bl 8749cc │ │ │ │ ldr.w r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #452] @ (2ec2ec ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd ip, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, ip │ │ │ │ @@ -147246,71 +147246,71 @@ │ │ │ │ movs r0, r0 │ │ │ │ mvns r2, r2 │ │ │ │ lsls r6, r5, #3 │ │ │ │ adds r2, #148 @ 0x94 │ │ │ │ lsls r5, r7, #3 │ │ │ │ ldmia r2, {r1, r2, r4, r7} │ │ │ │ lsls r5, r5, #3 │ │ │ │ - lsls r4, r0, #20 │ │ │ │ + lsls r4, r6, #20 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r6, r3] │ │ │ │ + ldrb r2, [r4, r4] │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r2, #19 │ │ │ │ + lsls r0, r0, #20 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r6, r3, #18 │ │ │ │ + lsls r6, r1, #19 │ │ │ │ lsls r4, r3, #1 │ │ │ │ bl 642302 │ │ │ │ - ldrb r2, [r0, #14] │ │ │ │ + ldrb r2, [r6, #14] │ │ │ │ lsls r5, r3, #1 │ │ │ │ strh.w pc, [sp, #4095] @ 0xfff │ │ │ │ - lsls r2, r6, #17 │ │ │ │ + lsls r2, r4, #18 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r6, r4, #17 │ │ │ │ + lsls r6, r2, #18 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r4, r3, #17 │ │ │ │ + lsls r4, r1, #18 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldmia r1, {r1, r3, r4, r5, r6} │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldr r1, [pc, #728] @ (2ec5f8 ) │ │ │ │ + ldr r1, [pc, #920] @ (2ec6b8 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r0, r6, #13 │ │ │ │ + lsls r0, r4, #14 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r4, r5, #4 │ │ │ │ + lsls r4, r3, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [pc, #640] @ (2ec5ac ) │ │ │ │ + ldr r1, [pc, #832] @ (2ec66c ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r2, r3, #13 │ │ │ │ + lsls r2, r1, #14 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r6, r2, #4 │ │ │ │ + lsls r6, r0, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [pc, #552] @ (2ec560 ) │ │ │ │ + ldr r1, [pc, #744] @ (2ec620 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r4, r0, #13 │ │ │ │ + lsls r4, r6, #13 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r0, #4 │ │ │ │ + lsls r0, r6, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [pc, #464] @ (2ec514 ) │ │ │ │ + ldr r1, [pc, #656] @ (2ec5d4 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r6, r5, #12 │ │ │ │ + lsls r6, r3, #13 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r2, r5, #3 │ │ │ │ + lsls r2, r3, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [pc, #376] @ (2ec4c8 ) │ │ │ │ + ldr r1, [pc, #568] @ (2ec588 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r0, r3, #12 │ │ │ │ + lsls r0, r1, #13 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r4, r2, #3 │ │ │ │ + lsls r4, r0, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [pc, #288] @ (2ec47c ) │ │ │ │ + ldr r1, [pc, #480] @ (2ec53c ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsls r2, r0, #12 │ │ │ │ + lsls r2, r6, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r6, r7, #2 │ │ │ │ + lsls r6, r5, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002ec364 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -147493,83 +147493,83 @@ │ │ │ │ bne.n 2ec42a │ │ │ │ ldr r0, [pc, #144] @ (2ec5ac ) │ │ │ │ add r0, pc │ │ │ │ b.n 2ec42e │ │ │ │ ldr.w lr, [pc, #140] @ 2ec5b0 │ │ │ │ add lr, pc │ │ │ │ b.n 2ec38a │ │ │ │ - lsls r0, r4, #11 │ │ │ │ + lsls r0, r2, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r6, r5, #11 │ │ │ │ + lsls r6, r3, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r6, r5, #11 │ │ │ │ + lsls r6, r3, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r4, r5, #11 │ │ │ │ + lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r2, r5, #11 │ │ │ │ + lsls r2, r3, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r5, #11 │ │ │ │ + lsls r0, r3, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r6, r4, #11 │ │ │ │ + lsls r6, r2, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r2, r5, #11 │ │ │ │ + lsls r2, r3, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r5, #11 │ │ │ │ + lsls r0, r3, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r5, #11 │ │ │ │ + lsls r0, r3, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r4, r5, #11 │ │ │ │ + lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r6, #11 │ │ │ │ + lsls r0, r4, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r6, r6, #11 │ │ │ │ + lsls r6, r4, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r6, #11 │ │ │ │ + lsls r0, r4, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r4, #72] @ 0x48 │ │ │ │ + ldr r4, [r2, #76] @ 0x4c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r6, r4, #11 │ │ │ │ + lsls r6, r2, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r4, r4, #11 │ │ │ │ + lsls r4, r2, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r6, r7, #7 │ │ │ │ + lsls r6, r5, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r6, #64] @ 0x40 │ │ │ │ + ldr r2, [r4, #68] @ 0x44 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r2, [r5, #64] @ 0x40 │ │ │ │ + ldr r2, [r3, #68] @ 0x44 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [r4, #64] @ 0x40 │ │ │ │ + ldr r0, [r2, #68] @ 0x44 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r6, [r2, #64] @ 0x40 │ │ │ │ + ldr r6, [r0, #68] @ 0x44 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [r1, #64] @ 0x40 │ │ │ │ + ldr r4, [r7, #64] @ 0x40 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r2, [r0, #64] @ 0x40 │ │ │ │ + ldr r2, [r6, #64] @ 0x40 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r2, [r7, #60] @ 0x3c │ │ │ │ + ldr r2, [r5, #64] @ 0x40 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [r6, #60] @ 0x3c │ │ │ │ + ldr r0, [r4, #64] @ 0x40 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [r5, #60] @ 0x3c │ │ │ │ + ldr r0, [r3, #64] @ 0x40 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [r4, #60] @ 0x3c │ │ │ │ + ldr r0, [r2, #64] @ 0x40 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [r3, #60] @ 0x3c │ │ │ │ + ldr r0, [r1, #64] @ 0x40 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r2, [r2, #60] @ 0x3c │ │ │ │ + ldr r2, [r0, #64] @ 0x40 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [r0, #60] @ 0x3c │ │ │ │ + ldr r0, [r6, #60] @ 0x3c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r0, r0, #8 │ │ │ │ + lsls r0, r6, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r4, #56] @ 0x38 │ │ │ │ + ldr r2, [r2, #60] @ 0x3c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [r3, #56] @ 0x38 │ │ │ │ + ldr r0, [r1, #60] @ 0x3c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r4, r1, #5 │ │ │ │ + lsls r4, r7, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ @@ -147609,17 +147609,17 @@ │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2ec606 │ │ │ │ nop │ │ │ │ - lsls r0, r1, #5 │ │ │ │ + lsls r0, r7, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r6, r0, #5 │ │ │ │ + lsls r6, r6, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -147647,15 +147647,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsls r2, r2, #3 │ │ │ │ + lsls r2, r0, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -147683,15 +147683,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsls r6, r6, #1 │ │ │ │ + lsls r6, r4, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #56] @ (2ec734 ) │ │ │ │ @@ -147713,15 +147713,15 @@ │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - movs r4, r3 │ │ │ │ + lsls r4, r1, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002ec738 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -148325,15 +148325,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ bkpt 0x00da │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #110 @ 0x6e │ │ │ │ + subs r7, #158 @ 0x9e │ │ │ │ lsls r0, r6, #1 │ │ │ │ bkpt 0x00a0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldrd ip, r2, [r0] │ │ │ │ ldrd r0, r3, [r1] │ │ │ │ cmp r2, r3 │ │ │ │ it eq │ │ │ │ @@ -148599,18 +148599,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2ecfdc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r4, #122 @ 0x7a │ │ │ │ + subs r4, #170 @ 0xaa │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xf78c005b │ │ │ │ - @ instruction: 0xf798005b │ │ │ │ + @ instruction: 0xf7bc005b │ │ │ │ + @ instruction: 0xf7c8005b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #148] @ (2ed088 ) │ │ │ │ mov r7, r3 │ │ │ │ @@ -148638,23 +148638,23 @@ │ │ │ │ mov r0, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r1, sp │ │ │ │ add r2, sp, #4 │ │ │ │ blx r5 │ │ │ │ add r0, sp, #8 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ - bl 890ad0 │ │ │ │ + bl 890b00 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ - bl 890a9c │ │ │ │ + bl 890acc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 890c54 │ │ │ │ + bl 890c84 │ │ │ │ ldr r2, [pc, #56] @ (2ed090 ) │ │ │ │ ldr r3, [pc, #48] @ (2ed08c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -148806,18 +148806,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (2ed1ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r2, #106 @ 0x6a │ │ │ │ + subs r2, #154 @ 0x9a │ │ │ │ lsls r0, r6, #1 │ │ │ │ - sbcs.w r0, ip, #14352384 @ 0xdb0000 │ │ │ │ - @ instruction: 0xf598005b │ │ │ │ + sub.w r0, ip, #14352384 @ 0xdb0000 │ │ │ │ + rsb r0, r8, #14352384 @ 0xdb0000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #236] @ (2ed2f4 ) │ │ │ │ @@ -149106,19 +149106,19 @@ │ │ │ │ ldr r1, [pc, #24] @ (2ed51c ) │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ bl 508c68 │ │ │ │ b.n 2ed47e │ │ │ │ nop │ │ │ │ - ldmia r4!, {r1, r3, r5, r6} │ │ │ │ + ldmia r4, {r1, r3, r4, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ + @ instruction: 0xf2ec005b │ │ │ │ @ instruction: 0xf2bc005b │ │ │ │ - @ instruction: 0xf28c005b │ │ │ │ - @ instruction: 0xf29a005b │ │ │ │ + movt r0, #41051 @ 0xa05b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ vmov s15, r2 │ │ │ │ mov r6, r2 │ │ │ │ @@ -149228,21 +149228,21 @@ │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ blx 28aa60 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2ed6da │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 87499c │ │ │ │ + bl 8749cc │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2ed6ea │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 87499c │ │ │ │ + bl 8749cc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -149256,34 +149256,34 @@ │ │ │ │ ldr r0, [pc, #64] @ (2ed710 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 888810 │ │ │ │ + bl 888840 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 2ed6a0 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 888810 │ │ │ │ + bl 888840 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - adds r5, #114 @ 0x72 │ │ │ │ + adds r5, #162 @ 0xa2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - eor.w r0, r4, #91 @ 0x5b │ │ │ │ - eors.w r0, r0, #91 @ 0x5b │ │ │ │ + @ instruction: 0xf0b4005b │ │ │ │ + @ instruction: 0xf0c0005b │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #108] @ (2ed794 ) │ │ │ │ ldr r3, [pc, #112] @ (2ed798 ) │ │ │ │ @@ -149306,15 +149306,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ ldr r4, [r3, #60] @ 0x3c │ │ │ │ sub.w r4, r4, #24 │ │ │ │ blt.n 2ed768 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r1, 2ed768 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8a38a4 │ │ │ │ + bl 8a38d4 │ │ │ │ subs r1, r4, r1 │ │ │ │ it ne │ │ │ │ movne r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (2ed79c ) │ │ │ │ ldr r2, [pc, #44] @ (2ed798 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ @@ -149369,15 +149369,15 @@ │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.w 2edc1e │ │ │ │ ldr.w r0, [pc, #1116] @ 2edc50 │ │ │ │ ldr.w r1, [pc, #1116] @ 2edc54 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #3 │ │ │ │ - bl 87afd4 │ │ │ │ + bl 87b004 │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r5, #8 │ │ │ │ strd r2, r2, [r5, #8] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ @@ -149419,15 +149419,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #24 │ │ │ │ movw r9, #4344 @ 0x10f8 │ │ │ │ add r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r8, r8, [sp, #32] │ │ │ │ - bl 881430 │ │ │ │ + bl 881460 │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2edae0 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r2, #32 │ │ │ │ movs r1, #0 │ │ │ │ @@ -149492,15 +149492,15 @@ │ │ │ │ movt r3, #49842 @ 0xc2b2 │ │ │ │ str r3, [sp, #20] │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ eor.w r3, r2, r2, lsr #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r3 │ │ │ │ - bl 881430 │ │ │ │ + bl 881460 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2ed9b6 │ │ │ │ ldrd r0, r3, [r4, #8] │ │ │ │ ldr r2, [r6, #32] │ │ │ │ sub.w r1, r2, #32 │ │ │ │ lsls r3, r2 │ │ │ │ lsl.w r1, r0, r1 │ │ │ │ @@ -149541,23 +149541,23 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ bl 2ed520 │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #4384 @ 0x1120 │ │ │ │ - bl 881438 │ │ │ │ + bl 881468 │ │ │ │ b.n 2ed988 │ │ │ │ ldr r3, [pc, #576] @ (2edc5c ) │ │ │ │ ldr r1, [pc, #580] @ (2edc60 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ - bl 87afd4 │ │ │ │ + bl 87b004 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r2, [sp, #24] │ │ │ │ mla sl, r3, r1, sl │ │ │ │ str r1, [sp, #32] │ │ │ │ @@ -149599,15 +149599,15 @@ │ │ │ │ eor.w r7, r7, r7, lsr #15 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eor.w r7, r7, r7, lsr #13 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ eor.w r7, r7, r7, lsr #16 │ │ │ │ mov r2, r7 │ │ │ │ - bl 881430 │ │ │ │ + bl 881460 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2edb34 │ │ │ │ ldrd r2, r3, [r8, #16] │ │ │ │ strd r2, r3, [r5, #8] │ │ │ │ b.n 2ed812 │ │ │ │ movs r0, #16 │ │ │ │ blx 2889f4 │ │ │ │ @@ -149625,15 +149625,15 @@ │ │ │ │ bl 2ed520 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [r7, #8] │ │ │ │ add.w r0, sl, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 881438 │ │ │ │ + bl 881468 │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ movw r1, #4464 @ 0x1170 │ │ │ │ adds r6, r0, r1 │ │ │ │ ldr r3, [r0, r1] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r0, r1] │ │ │ │ @@ -149708,48 +149708,48 @@ │ │ │ │ bic.w r6, r6, lr │ │ │ │ str r6, [r0, #0] │ │ │ │ ldr r6, [r0, #4] │ │ │ │ bic.w r6, r6, ip │ │ │ │ str r6, [r0, #4] │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ add r0, r9 │ │ │ │ - bl 881438 │ │ │ │ + bl 881468 │ │ │ │ b.n 2edad6 │ │ │ │ ldr r0, [pc, #68] @ (2edc64 ) │ │ │ │ ldr r1, [pc, #68] @ (2edc68 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #2 │ │ │ │ - bl 87af2c │ │ │ │ + bl 87af5c │ │ │ │ mvn.w r0, #18 │ │ │ │ b.n 2ed848 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r1, [pc, #48] @ (2edc6c ) │ │ │ │ adds r0, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 87af2c │ │ │ │ + bl 87af5c │ │ │ │ mvn.w r0, #22 │ │ │ │ b.n 2ed848 │ │ │ │ cbz r0, 2edcc6 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, r7 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - @ instruction: 0xf0d6005b │ │ │ │ + add.w r0, r6, #91 @ 0x5b │ │ │ │ cbz r6, 2edcb0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ adds r4, r4, r6 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - stc 0, cr0, [r8, #364] @ 0x16c │ │ │ │ + ldc 0, cr0, [r8, #364]! @ 0x16c │ │ │ │ asrs r6, r3, #30 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - stc 0, cr0, [r4], {91} @ 0x5b │ │ │ │ - sub.w r0, r4, fp, lsr #1 │ │ │ │ + ldc 0, cr0, [r4], #-364 @ 0xfffffe94 │ │ │ │ + rsbs r0, r4, fp, lsr #1 │ │ │ │ │ │ │ │ 002edc70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ @@ -150049,18 +150049,18 @@ │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ add r5, sp, #720 @ 0x2d0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #344 @ 0x158 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - itee vs │ │ │ │ - lslvs r3, r4, #1 │ │ │ │ - stmiavc r1!, {r1, r2, r6, r7} │ │ │ │ - lslvc r5, r4, #1 │ │ │ │ + ittt ls │ │ │ │ + lslls r3, r4, #1 │ │ │ │ + stmials r1!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + lslls r5, r4, #1 │ │ │ │ │ │ │ │ 002edf9c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -150185,30 +150185,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 2ee178 │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 2ee196 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt.n 2ee0aa │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r3, [pc, #244] @ (2ee1e4 ) │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #240] @ (2ee1e8 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ str r4, [sp, #12] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2ee1c6 │ │ │ │ movs r6, #0 │ │ │ │ add.w r7, r8, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ @@ -150225,15 +150225,15 @@ │ │ │ │ adds r6, #1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2ee122 │ │ │ │ mov r5, r1 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ ldr r2, [pc, #156] @ (2ee1ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, #8] │ │ │ │ subs r3, r3, r6 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -150271,35 +150271,35 @@ │ │ │ │ b.n 2ee0e2 │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2ee13a │ │ │ │ ldr r0, [pc, #48] @ (2ee1f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ b.n 2ee13c │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ b.n 2ee16e │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ add r3, sp, #440 @ 0x1b8 │ │ │ │ lsls r5, r5, #3 │ │ │ │ add r3, sp, #384 @ 0x180 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #232 @ 0xe8 │ │ │ │ lsls r5, r5, #3 │ │ │ │ asrs r6, r4, #12 │ │ │ │ lsls r5, r7, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8c4005b │ │ │ │ + ldrd r0, r0, [r4], #364 @ 0x16c │ │ │ │ asrs r0, r6, #9 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - @ instruction: 0xe816005b │ │ │ │ + strex r0, r0, [r6, #364] @ 0x16c │ │ │ │ │ │ │ │ 002ee1f4 : │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2ee22c │ │ │ │ push {r4} │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cbz r2, 2ee204 │ │ │ │ @@ -150368,19 +150368,19 @@ │ │ │ │ ldr r1, [pc, #24] @ (2ee2a8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 288a0c │ │ │ │ - cmp r1, #176 @ 0xb0 │ │ │ │ + cmp r1, #224 @ 0xe0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - b.n 2ee1a4 │ │ │ │ + b.n 2ee204 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 2edc28 │ │ │ │ + b.n 2edc88 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #392] @ (2ee448 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -150466,15 +150466,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 88871c │ │ │ │ + bl 88874c │ │ │ │ cbz r0, 2ee3b8 │ │ │ │ ldr r2, [pc, #216] @ (2ee464 ) │ │ │ │ ldr r3, [pc, #192] @ (2ee44c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -150527,15 +150527,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ee356 │ │ │ │ ldr r0, [pc, #104] @ (2ee474 ) │ │ │ │ mov r3, r9 │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ b.n 2ee356 │ │ │ │ ldr r3, [pc, #92] @ (2ee478 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ee3ec │ │ │ │ @@ -150544,45 +150544,45 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2ee3ec │ │ │ │ ldrh r1, [r0, #4] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #68] @ (2ee47c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b.n 2ee3ec │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, sp, #896 @ 0x380 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #864 @ 0x360 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - stmia.w r8, {r3, r5, r6} │ │ │ │ - adds r1, #190 @ 0xbe │ │ │ │ + ldmia.w r8!, {r3, r5, r6} │ │ │ │ + adds r1, #238 @ 0xee │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ee264 │ │ │ │ + b.n 2ee2c4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ lsls r5, r5, #3 │ │ │ │ add r7, pc, #928 @ (adr r7, 2ee80c ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r4, #80] @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ee0d0 │ │ │ │ + b.n 2ee130 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [pc, #32] @ (2ee49c ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2ee050 │ │ │ │ + b.n 2ee0b0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ mvn.w r1, #29 │ │ │ │ b.n 2ee2ac │ │ │ │ nop │ │ │ │ mvn.w r1, #94 @ 0x5e │ │ │ │ b.n 2ee2ac │ │ │ │ nop │ │ │ │ @@ -150864,15 +150864,15 @@ │ │ │ │ ldr r2, [r4, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2ee514 │ │ │ │ orr.w r2, r2, #49152 @ 0xc000 │ │ │ │ cbz r1, 2ee7a8 │ │ │ │ orr.w r2, r2, #4096 @ 0x1000 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2ee698 │ │ │ │ @@ -150900,39 +150900,39 @@ │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2ee7fe │ │ │ │ cmp r5, #0 │ │ │ │ bge.w 2ee5b0 │ │ │ │ b.n 2ee5d0 │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888eb8 │ │ │ │ + bl 888ee8 │ │ │ │ b.n 2ee7d0 │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888de0 │ │ │ │ + bl 888e10 │ │ │ │ b.n 2ee7ea │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r6, pc, #1008 @ (adr r6, 2eec04 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #824 @ (adr r6, 2eeb54 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ - b.n 2ee31c │ │ │ │ + b.n 2ee37c │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #608 @ (adr r5, 2eea88 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2eedec │ │ │ │ + b.n 2eee4c │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ sub sp, #260 @ 0x104 │ │ │ │ mov r5, r0 │ │ │ │ @@ -151073,15 +151073,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2ee89a │ │ │ │ ldr r0, [pc, #108] @ (2eea04 ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2ee89a │ │ │ │ ldr r3, [pc, #92] @ (2eea08 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ee958 │ │ │ │ @@ -151095,40 +151095,40 @@ │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r0, [pc, #60] @ (2eea0c ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2ee958 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ add r3, pc, #328 @ (adr r3, 2eeb2c ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #264 @ (adr r3, 2eeaf4 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ - cmp r4, #112 @ 0x70 │ │ │ │ + cmp r4, #160 @ 0xa0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #696 @ (adr r2, 2eecb0 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ - b.n 2eed14 │ │ │ │ + b.n 2eed74 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2eec24 │ │ │ │ + b.n 2eec84 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2eec0c │ │ │ │ + b.n 2eec6c │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #256] @ 2eeb20 │ │ │ │ sub sp, #16 │ │ │ │ @@ -151230,35 +151230,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 2eea5a │ │ │ │ ldr r0, [pc, #48] @ (2eeb40 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2eea5a │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ add r1, pc, #496 @ (adr r1, 2eed14 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #192 @ 0xc0 │ │ │ │ + cmp r2, #240 @ 0xf0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ add r1, pc, #432 @ (adr r1, 2eece0 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #832 @ (adr r0, 2eee78 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldrb r4, [r2, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2eeb58 │ │ │ │ + b.n 2eebb8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #200] @ 2eec1c │ │ │ │ sub sp, #16 │ │ │ │ @@ -151336,35 +151336,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2eeb8e │ │ │ │ ldr r0, [pc, #48] @ (2eec3c ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2eeb8e │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ add r0, pc, #288 @ (adr r0, 2eed40 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #140 @ 0x8c │ │ │ │ + cmp r1, #188 @ 0xbc │ │ │ │ lsls r3, r4, #1 │ │ │ │ add r0, pc, #224 @ (adr r0, 2eed0c ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #848] @ 0x350 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldrsh r0, [r4, r7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - svc 50 @ 0x32 │ │ │ │ + svc 98 @ 0x62 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr.w ip, [pc, #660] @ 2eeee8 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -151425,15 +151425,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2eede2 │ │ │ │ mvn.w r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ed094 │ │ │ │ mov r0, r7 │ │ │ │ - bl 890f5c │ │ │ │ + bl 890f8c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ee2ac │ │ │ │ ldr r2, [pc, #504] @ (2eeefc ) │ │ │ │ ldr r3, [pc, #484] @ (2eeeec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -151452,50 +151452,50 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r0, #16] │ │ │ │ adds r3, #1 │ │ │ │ beq.n 2eece8 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 890a9c │ │ │ │ + bl 890acc │ │ │ │ b.n 2eed5c │ │ │ │ ldrd r3, r2, [sp, #40] @ 0x28 │ │ │ │ add r8, r4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ adc.w r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r8, r1 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bcs.n 2eed9c │ │ │ │ mov r0, r9 │ │ │ │ - bl 890fb4 │ │ │ │ + bl 890fe4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ sub.w r3, r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 890c54 │ │ │ │ + bl 890c84 │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ vstr d7, [sp] │ │ │ │ bl 2f43e8 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2eed42 │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 2eed94 │ │ │ │ ldrb r3, [r5, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eed72 │ │ │ │ mov r0, r9 │ │ │ │ - bl 890f5c │ │ │ │ + bl 890f8c │ │ │ │ b.n 2eecec │ │ │ │ ldr r2, [pc, #352] @ (2eef00 ) │ │ │ │ mov r3, r8 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ bl 2ecdc4 │ │ │ │ @@ -151517,15 +151517,15 @@ │ │ │ │ bpl.n 2eed94 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #308] @ (2eef0c ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2eed94 │ │ │ │ ldrd r3, r1, [r0, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r3, r4 │ │ │ │ mov fp, r4 │ │ │ │ sbcs.w r0, r1, r2 │ │ │ │ @@ -151608,48 +151608,48 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #88] @ (2eef18 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b.n 2eecd0 │ │ │ │ mvn.w r4, #27 │ │ │ │ b.n 2eecec │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ ldr r7, [sp, #296] @ 0x128 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - udf #214 @ 0xd6 │ │ │ │ + svc 6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #632] @ 0x278 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - movs r7, #76 @ 0x4c │ │ │ │ + movs r7, #124 @ 0x7c │ │ │ │ lsls r3, r4, #1 │ │ │ │ asrs r0, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2eee9c │ │ │ │ + ble.n 2eeefc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r6, #216 @ 0xd8 │ │ │ │ + movs r7, #8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r4, [pc, #624] @ (2ef188 ) │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2eee60 │ │ │ │ + bgt.n 2eeec0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #768] @ (2ef230 ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ @@ -151766,15 +151766,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ ldrd r0, r1, [sp, #320] @ 0x140 │ │ │ │ add r3, r5 │ │ │ │ bl 50844c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 890f5c │ │ │ │ + bl 890f8c │ │ │ │ cmp r4, #0 │ │ │ │ it ge │ │ │ │ addge r4, r4, r7 │ │ │ │ movs r5, #0 │ │ │ │ b.n 2eefac │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -151866,15 +151866,15 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r2, #1 │ │ │ │ beq.w 2ef39c │ │ │ │ ldr r1, [pc, #268] @ (2ef25c ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ blx 288d38 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ it lt │ │ │ │ @@ -151917,15 +151917,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ mov r9, r0 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2ef264 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ cmp.w r9, #0 │ │ │ │ blt.w 2ef3ce │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ add r5, r9 │ │ │ │ bl 508c3c │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ bl 508c3c │ │ │ │ @@ -151940,45 +151940,45 @@ │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 2ef0d6 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 888828 │ │ │ │ + bl 888858 │ │ │ │ b.n 2ef0f8 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ ldr r4, [sp, #440] @ 0x1b8 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #256] @ 0x100 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - bgt.n 2ef24c │ │ │ │ + bgt.n 2ef2ac │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #864] @ 0x360 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - movs r4, #198 @ 0xc6 │ │ │ │ + movs r4, #246 @ 0xf6 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - blt.n 2ef194 │ │ │ │ + blt.n 2ef1f4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldc 0, cr0, [r8, #412] @ 0x19c │ │ │ │ - blt.n 2ef184 │ │ │ │ + stcl 0, cr0, [r8, #412] @ 0x19c │ │ │ │ + blt.n 2ef1e4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2ef284 │ │ │ │ + blt.n 2ef2e4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r3, #112 @ 0x70 │ │ │ │ + movs r3, #160 @ 0xa0 │ │ │ │ lsls r3, r4, #1 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 888ab0 │ │ │ │ + bl 888ae0 │ │ │ │ b.n 2ef1e0 │ │ │ │ add r0, sp, #300 @ 0x12c │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r4, sp, #320 @ 0x140 │ │ │ │ str r5, [sp, #300] @ 0x12c │ │ │ │ mov r1, r6 │ │ │ │ @@ -151990,15 +151990,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #320] @ 0x140 │ │ │ │ strd r5, r5, [sp, #324] @ 0x144 │ │ │ │ strd r5, r5, [sp, #332] @ 0x14c │ │ │ │ bl 2ecfe0 │ │ │ │ ldr r1, [sp, #304] @ 0x130 │ │ │ │ mov r0, r4 │ │ │ │ - bl 890a9c │ │ │ │ + bl 890acc │ │ │ │ b.n 2ef2c0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add r5, r4 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r7, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ adc.w r3, r3, r4, asr #31 │ │ │ │ @@ -152006,38 +152006,38 @@ │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r5, r3 │ │ │ │ bcs.n 2ef3a8 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 890fb4 │ │ │ │ + bl 890fe4 │ │ │ │ ldr r3, [sp, #316] @ 0x13c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r5 │ │ │ │ subs r3, r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 890c54 │ │ │ │ + bl 890c84 │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ ldrd r2, r3, [sp, #320] @ 0x140 │ │ │ │ bl 2f4488 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2ef2a4 │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 2ef2f8 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ef2d6 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 890f5c │ │ │ │ + bl 890f8c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 890f5c │ │ │ │ + bl 890f8c │ │ │ │ b.n 2eefac │ │ │ │ ldr r3, [pc, #336] @ (2ef458 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2eef86 │ │ │ │ ldr r3, [pc, #324] @ (2ef45c ) │ │ │ │ @@ -152050,24 +152050,24 @@ │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #304] @ (2ef460 ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 2eef86 │ │ │ │ ldr r0, [pc, #288] @ (2ef464 ) │ │ │ │ mvn.w r5, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #284] @ (2ef468 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #12 │ │ │ │ - bl 87afd4 │ │ │ │ + bl 87b004 │ │ │ │ b.n 2eefb8 │ │ │ │ ldr r3, [pc, #276] @ (2ef46c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2eefb6 │ │ │ │ ldr r3, [pc, #244] @ (2ef45c ) │ │ │ │ @@ -152078,26 +152078,26 @@ │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r4 │ │ │ │ ldr r0, [pc, #244] @ (2ef470 ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2eefb8 │ │ │ │ subs.w r8, r1, r5 │ │ │ │ sbc.w r2, r2, r0 │ │ │ │ cmp r4, r8 │ │ │ │ sbcs.w r1, r3, r2 │ │ │ │ itt cc │ │ │ │ movcc r8, r4 │ │ │ │ movcc r2, r3 │ │ │ │ b.n 2ef020 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 888ab0 │ │ │ │ + bl 888ae0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2ef15e │ │ │ │ ldr r2, [pc, #200] @ (2ef474 ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ @@ -152134,15 +152134,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2ef44a │ │ │ │ ldr r1, [pc, #108] @ (2ef478 ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r6 │ │ │ │ bl 2f3880 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ bl 508c3c │ │ │ │ @@ -152154,34 +152154,34 @@ │ │ │ │ bl 508c3c │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 508c3c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 288d38 │ │ │ │ b.n 2ef172 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 888ab0 │ │ │ │ + bl 888ae0 │ │ │ │ b.n 2ef418 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ subs r1, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2ef3a4 │ │ │ │ + bhi.n 2ef404 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r5, r7, #3 │ │ │ │ - bhi.n 2ef3ec │ │ │ │ + bhi.n 2ef44c │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r5, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2ef468 │ │ │ │ + bls.n 2ef4c8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r1, #64 @ 0x40 │ │ │ │ + movs r1, #112 @ 0x70 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - bhi.n 2ef528 │ │ │ │ + bhi.n 2ef388 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr.w r1, [pc, #1064] @ 2ef8b8 │ │ │ │ sub sp, #236 @ 0xec │ │ │ │ @@ -152408,15 +152408,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #516] @ (2ef8dc ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ b.n 2ef524 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ubfx r3, r4, #0, #9 │ │ │ │ @@ -152589,29 +152589,29 @@ │ │ │ │ ... │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #896] @ 0x380 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - bvc.n 2ef834 │ │ │ │ + bvc.n 2ef894 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #360] @ 0x168 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - bvs.n 2ef9bc │ │ │ │ + bvs.n 2ef81c │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r2, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2ef888 │ │ │ │ + bvs.n 2ef8e8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r7!, {r2, r3, r6} │ │ │ │ + ldmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrb.w r3, [sp, #55] @ 0x37 │ │ │ │ cmp r3, #98 @ 0x62 │ │ │ │ beq.n 2ef8fc │ │ │ │ cmp r3, #99 @ 0x63 │ │ │ │ it eq │ │ │ │ moveq.w r0, #8192 @ 0x2000 │ │ │ │ @@ -152667,43 +152667,43 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.w 2ef658 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888de0 │ │ │ │ + bl 888e10 │ │ │ │ b.n 2ef658 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888eb8 │ │ │ │ + bl 888ee8 │ │ │ │ b.n 2ef634 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888de0 │ │ │ │ + bl 888e10 │ │ │ │ b.n 2ef74e │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888eb8 │ │ │ │ + bl 888ee8 │ │ │ │ b.n 2ef72a │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str.w sl, [r3] │ │ │ │ b.n 2ef692 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888de0 │ │ │ │ + bl 888e10 │ │ │ │ b.n 2ef810 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888eb8 │ │ │ │ + bl 888ee8 │ │ │ │ b.n 2ef7ec │ │ │ │ ldr r3, [pc, #76] @ (2efa38 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ef692 │ │ │ │ ldr r3, [pc, #68] @ (2efa3c ) │ │ │ │ @@ -152717,27 +152717,27 @@ │ │ │ │ str.w sl, [sp, #16] │ │ │ │ ldr r0, [pc, #44] @ (2efa40 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #96] @ 0x60 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2ef692 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888eb8 │ │ │ │ + bl 888ee8 │ │ │ │ b.n 2ef97a │ │ │ │ adds r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2ef9f8 │ │ │ │ + bcc.n 2efa58 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3680] @ 0xe60 │ │ │ │ sub sp, #380 @ 0x17c │ │ │ │ ldr.w r1, [pc, #2068] @ 2f026c │ │ │ │ @@ -152919,30 +152919,30 @@ │ │ │ │ str r0, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ blx 288d38 │ │ │ │ ldrh r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ blx 28b218 │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr.w r2, [pc, #1592] @ 2f0288 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r0, r2 │ │ │ │ ldr.w r2, [pc, #1580] @ 2f028c │ │ │ │ add r2, pc │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ ldrb.w r4, [r8, #7] │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 2efdbc │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add.w r0, r2, #16 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ @@ -153059,15 +153059,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2efc0e │ │ │ │ mvn.w r5, #21 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b.n 2efb88 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ mvn.w r5, #3 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ bl 2ed094 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 288d38 │ │ │ │ @@ -153113,24 +153113,24 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r0, [pc, #1116] @ 2f029c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2efb98 │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ movs r4, #1 │ │ │ │ negs r5, r5 │ │ │ │ mov r7, r5 │ │ │ │ lsrs r6, r5, #31 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2efdc4 │ │ │ │ adds r5, #4 │ │ │ │ beq.w 2effba │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ @@ -153244,15 +153244,15 @@ │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne.n 2efee4 │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eff3e │ │ │ │ b.n 2efee4 │ │ │ │ ldr.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2efdc0 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ mvn.w r5, #3 │ │ │ │ bl 2ed094 │ │ │ │ b.n 2efdcc │ │ │ │ @@ -153389,15 +153389,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #424] @ (2f02b0 ) │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2f00a4 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 2ed640 │ │ │ │ str r0, [sp, #20] │ │ │ │ cbz r0, 2f015c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r5, [sp, #20] │ │ │ │ @@ -153477,15 +153477,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2efc0e │ │ │ │ mov r5, r7 │ │ │ │ b.n 2f009e │ │ │ │ ldr r2, [pc, #180] @ (2f02bc ) │ │ │ │ mov r3, r1 │ │ │ │ @@ -153495,84 +153495,84 @@ │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #172] @ (2f02c0 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str.w sl, [sp, #24] │ │ │ │ strd sl, sl, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 2efc0e │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ bge.w 2f0010 │ │ │ │ b.n 2efdc4 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888de0 │ │ │ │ + bl 888e10 │ │ │ │ b.n 2f0052 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888eb8 │ │ │ │ + bl 888ee8 │ │ │ │ b.n 2f0030 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ mov r7, r6 │ │ │ │ movs r4, #1 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ b.n 2efe74 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ lsls r5, r5, #3 │ │ │ │ str r1, [sp, #176] @ 0xb0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2f0370 │ │ │ │ + bcs.n 2f01d0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - beq.n 2f0330 │ │ │ │ + beq.n 2f0190 │ │ │ │ lsls r0, r5, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r3, #62] @ 0x3e │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r5!, {r1, r2, r3, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r0, r1, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r1, r7} │ │ │ │ + ldmia r7, {r1, r4, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r7!, {r2} │ │ │ │ + ldmia r7!, {r2, r4, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, pc, #968 @ (adr r0, 2f066c ) │ │ │ │ + add r1, pc, #136 @ (adr r1, 2f032c ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsls r0, r1, #7 │ │ │ │ + lsls r0, r7, #7 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - add r0, pc, #536 @ (adr r0, 2f04c4 ) │ │ │ │ + add r0, pc, #728 @ (adr r0, 2f0584 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ subs r2, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r3, r4, r5, r6} │ │ │ │ + ldmia r4!, {r3, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r3!, {r1, r5, r6} │ │ │ │ + ldmia r3!, {r1, r4, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r6, #168 @ 0xa8 │ │ │ │ + cmp r6, #216 @ 0xd8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r3!, {r1, r4, r5} │ │ │ │ + ldmia r3!, {r1, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ ldr r1, [pc, #636] @ (2f0554 ) │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ @@ -153728,15 +153728,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #280] @ (2f057c ) │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1527 @ 0x5f7 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add.w r0, sl, #4192 @ 0x1060 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #16 │ │ │ │ bl 550360 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ itt ge │ │ │ │ @@ -153772,15 +153772,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (2f0588 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 2f0358 │ │ │ │ ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [sl, #8] │ │ │ │ mov r1, r9 │ │ │ │ blx 28acd4 │ │ │ │ mov r6, r0 │ │ │ │ @@ -153810,49 +153810,49 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (2f0594 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2f03d8 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldrh r0, [r1, #6] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r6, #2] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2f04d8 │ │ │ │ + bpl.n 2f0538 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - mcr2 0, 4, r0, cr12, cr14, {2} │ │ │ │ + mrc2 0, 5, r0, cr12, cr14, {2} │ │ │ │ strh r4, [r5, #60] @ 0x3c │ │ │ │ lsls r5, r5, #3 │ │ │ │ - lsls r0, r4, #31 │ │ │ │ + lsrs r0, r2, #32 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r2!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r4} │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r4, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r3, r4} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsb r2, [r0, r1] │ │ │ │ + ldrsb r2, [r6, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r2, r5} │ │ │ │ + ldmia r1!, {r2, r4, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #364] @ (2f0718 ) │ │ │ │ @@ -153946,22 +153946,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ bge.n 2f0620 │ │ │ │ ldr r0, [pc, #172] @ (2f073c ) │ │ │ │ mvn.w r4, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ b.n 2f0648 │ │ │ │ ldr r0, [pc, #164] @ (2f0740 ) │ │ │ │ ldr r1, [pc, #164] @ (2f0744 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #13 │ │ │ │ add r1, pc │ │ │ │ - bl 87afd4 │ │ │ │ + bl 87b004 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b.n 2f062c │ │ │ │ ldr r1, [pc, #152] @ (2f0748 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 508c68 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -153979,15 +153979,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #124] @ (2f0754 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2f05f2 │ │ │ │ ldr r3, [pc, #112] @ (2f0758 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f0648 │ │ │ │ ldr r3, [pc, #92] @ (2f0750 ) │ │ │ │ @@ -153998,52 +153998,52 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #88] @ (2f075c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2f0648 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r4, [r6, #46] @ 0x2e │ │ │ │ lsls r5, r5, #3 │ │ │ │ strh r0, [r4, #46] @ 0x2e │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #90 @ 0x5a │ │ │ │ + cmp r6, #138 @ 0x8a │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r3, r4, r6, r7} │ │ │ │ + ldmia r1!, {r3} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r0!, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r1, {r1, r2} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r6, #0 │ │ │ │ + cmp r6, #48 @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ strh r2, [r1, #42] @ 0x2a │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldmia r0!, {r1, r3, r4, r6} │ │ │ │ + ldmia r0!, {r1, r3, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stc 0, cr0, [r2, #-1008]! @ 0xfffffc10 │ │ │ │ - ldmia r0!, {r1, r3, r4, r7} │ │ │ │ + ldmia r0!, {r1, r3, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r4, [r7, #20] │ │ │ │ + strb r4, [r5, #21] │ │ │ │ lsls r2, r5, #1 │ │ │ │ asrs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r3, r6, r7} │ │ │ │ + stmia r7!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r4, [r1, #24] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r4} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr.w ip, [pc, #304] @ 2f08a4 │ │ │ │ @@ -154166,15 +154166,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ strh.w r2, [sp, #36] @ 0x24 │ │ │ │ b.n 2f07bc │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ strh r2, [r5, #32] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldmia r0!, {r5, r7} │ │ │ │ + ldmia r0!, {r4, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r2, #30] │ │ │ │ lsls r5, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -154364,15 +154364,15 @@ │ │ │ │ bl 2ed094 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 2f0a2a │ │ │ │ b.n 2f0a1e │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888eb8 │ │ │ │ + bl 888ee8 │ │ │ │ b.n 2f09ba │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 2ed094 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ @@ -154380,15 +154380,15 @@ │ │ │ │ ldr.w r2, [r8, #24] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ tst.w r2, #2 │ │ │ │ beq.w 2f0918 │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r0, #4 │ │ │ │ - bl 888de0 │ │ │ │ + bl 888e10 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2f0a32 │ │ │ │ add r7, sp, #100 @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ add r3, sp, #84 @ 0x54 │ │ │ │ strd ip, ip, [sp, #100] @ 0x64 │ │ │ │ strd ip, ip, [sp, #108] @ 0x6c │ │ │ │ @@ -154484,30 +154484,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed094 │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.w 2f0914 │ │ │ │ add.w r0, r8, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888de0 │ │ │ │ + bl 888e10 │ │ │ │ b.n 2f0914 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.w 2f0914 │ │ │ │ b.n 2f0bd4 │ │ │ │ strh r4, [r7, #20] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r2, r3, r5} │ │ │ │ + stmia r7!, {r2, r3, r4, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ strh r4, [r6, #18] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - str r2, [sp, #928] @ 0x3a0 │ │ │ │ + str r3, [sp, #96] @ 0x60 │ │ │ │ lsls r3, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r6, r0 │ │ │ │ @@ -154646,15 +154646,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r0, [pc, #136] @ (2f0dec ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ bl 2ed094 │ │ │ │ b.n 2f0c8c │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2f0cea │ │ │ │ @@ -154678,41 +154678,41 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (2f0df4 ) │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ b.n 2f0c84 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r6, #29] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - stmia r3!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r4} │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r0, #28] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - adds.w r0, r4, #14548992 @ 0xde0000 │ │ │ │ + adc.w r0, r4, #14548992 @ 0xde0000 │ │ │ │ strb r4, [r5, #6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r3} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r4, r1, #25 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r3, r7} │ │ │ │ + stmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr.w ip, [pc, #296] @ 2f0f34 │ │ │ │ @@ -154832,35 +154832,35 @@ │ │ │ │ bpl.n 2f0e54 │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ strd r2, r4, [sp] │ │ │ │ ldr r0, [pc, #52] @ (2f0f54 ) │ │ │ │ ldrb r2, [r7, #6] │ │ │ │ ldrh r1, [r7, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ b.n 2f0e54 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r2, #22] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adc.w r0, r4, #100 @ 0x64 │ │ │ │ + sbcs.w r0, r4, #100 @ 0x64 │ │ │ │ ldrb r2, [r4, #21] │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r6, #20] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldrb r4, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r5, r7} │ │ │ │ + stmia r1!, {r4, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r4, [pc, #368] @ (2f10dc ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ @@ -154981,15 +154981,15 @@ │ │ │ │ ldr r0, [pc, #124] @ (2f1100 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2f0fce │ │ │ │ ldr r3, [pc, #100] @ (2f1104 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f1020 │ │ │ │ @@ -155005,41 +155005,41 @@ │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #64] @ (2f1108 ) │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2f1020 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r6, #16] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r4, #16] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - stmia r1!, {r1, r3, r4, r6} │ │ │ │ + stmia r1!, {r1, r3, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r6} │ │ │ │ + stmia r1!, {r4, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrb r2, [r5, #13] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r1, #24] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r3, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r4, [r1, #100] @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r7} │ │ │ │ + stmia r0!, {r4, r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r6, [pc, #336] @ (2f1270 ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ @@ -155161,15 +155161,15 @@ │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2f1186 │ │ │ │ ldr r3, [pc, #76] @ (2f1298 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f1204 │ │ │ │ ldr r3, [pc, #60] @ (2f1290 ) │ │ │ │ @@ -155178,42 +155178,42 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f1204 │ │ │ │ ldr r0, [pc, #60] @ (2f129c ) │ │ │ │ movs r3, #0 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2f1204 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r0, #10] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r6, #9] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - stmia r0!, {r2, r6} │ │ │ │ + stmia r0!, {r2, r4, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r0, #8] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - add r7, pc, #56 @ (adr r7, 2f12c4 ) │ │ │ │ + add r7, pc, #248 @ (adr r7, 2f1384 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r3, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - itee vs │ │ │ │ - lslvs r3, r3, #1 │ │ │ │ - ldrvc r2, [pc, #128] @ (2f131c ) │ │ │ │ - movvc r0, r0 │ │ │ │ - itt vc │ │ │ │ - lslvc r3, r3, #1 │ │ │ │ - pushvc {r4, r5, lr} │ │ │ │ + ittt ls │ │ │ │ + lslls r3, r3, #1 │ │ │ │ + ldrls r2, [pc, #128] @ (2f131c ) │ │ │ │ + movls r0, r0 │ │ │ │ + ite ge │ │ │ │ + lslge r3, r3, #1 │ │ │ │ + pushlt {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w lr, [pc, #204] @ 2f1380 │ │ │ │ mov.w ip, #0 │ │ │ │ add r4, sp, #24 │ │ │ │ @@ -155290,36 +155290,36 @@ │ │ │ │ bpl.n 2f12f6 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #48] @ (2f13a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2f12f6 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r5, #3] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldr r0, [r6, r0] │ │ │ │ + ldr r0, [r4, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r1, #3] │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r6, #1] │ │ │ │ lsls r5, r5, #3 │ │ │ │ asrs r0, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x009c │ │ │ │ + bkpt 0x00cc │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr r4, [pc, #716] @ (2f1688 ) │ │ │ │ @@ -155462,15 +155462,15 @@ │ │ │ │ b.n 2f14be │ │ │ │ ldr r0, [pc, #376] @ (2f16a4 ) │ │ │ │ mvn.w r4, #19 │ │ │ │ ldr r1, [pc, #372] @ (2f16a8 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #15 │ │ │ │ - bl 87afd4 │ │ │ │ + bl 87b004 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 2ed094 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ee2ac │ │ │ │ ldr r2, [pc, #348] @ (2f16ac ) │ │ │ │ @@ -155493,23 +155493,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #304] @ (2f16b0 ) │ │ │ │ ldr r1, [pc, #308] @ (2f16b4 ) │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ adds r0, #14 │ │ │ │ - bl 87afd4 │ │ │ │ + bl 87b004 │ │ │ │ b.n 2f141c │ │ │ │ ldr r0, [pc, #296] @ (2f16b8 ) │ │ │ │ mvn.w r4, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #292] @ (2f16bc ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #16 │ │ │ │ - bl 87afd4 │ │ │ │ + bl 87b004 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 2ed094 │ │ │ │ b.n 2f1544 │ │ │ │ mov r4, r9 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ @@ -155555,15 +155555,15 @@ │ │ │ │ bpl.n 2f153c │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r0, [pc, #176] @ (2f16cc ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2f153c │ │ │ │ ldr r3, [pc, #168] @ (2f16d0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f1412 │ │ │ │ ldr r3, [pc, #148] @ (2f16c8 ) │ │ │ │ @@ -155575,15 +155575,15 @@ │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #136] @ (2f16d4 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ b.n 2f1412 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ movs r4, #0 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2f15b6 │ │ │ │ @@ -155599,48 +155599,48 @@ │ │ │ │ mov r7, r5 │ │ │ │ b.n 2f15dc │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r4, #31] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb790 │ │ │ │ + @ instruction: 0xb7c0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r6, [r0, #31] │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #34] @ 0x22 │ │ │ │ + ldrh r4, [r1, #36] @ 0x24 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bkpt 0x008e │ │ │ │ + bkpt 0x00be │ │ │ │ lsls r3, r3, #1 │ │ │ │ udf #142 @ 0x8e │ │ │ │ lsls r4, r7, #3 │ │ │ │ - pop {r2, r4, r5, r6, pc} │ │ │ │ + pop {r2, r5, r7, pc} │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r4, [r2, #25] │ │ │ │ lsls r5, r5, #3 │ │ │ │ udf #64 @ 0x40 │ │ │ │ lsls r4, r7, #3 │ │ │ │ - pop {r4, r5, r6, r7} │ │ │ │ + pop {r5, pc} │ │ │ │ lsls r3, r3, #1 │ │ │ │ udf #42 @ 0x2a │ │ │ │ lsls r4, r7, #3 │ │ │ │ - pop {r2, r6, pc} │ │ │ │ + pop {r2, r4, r5, r6, pc} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - vhadd.u8 q0, q6, q9 │ │ │ │ + vhadd.u q0, q6, q9 │ │ │ │ ldr r2, [pc, #16] @ (2f16d8 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r3, r4, pc} │ │ │ │ + pop {r3, r6, pc} │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r2, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 2f1752 │ │ │ │ + pop {r3, r4} │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w ip, [pc, #332] @ 2f1838 │ │ │ │ @@ -155764,36 +155764,36 @@ │ │ │ │ vstr d7, [sp, #8] │ │ │ │ ldr r0, [pc, #60] @ (2f1858 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ b.n 2f1740 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ strb r4, [r6, #18] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r6} │ │ │ │ + pop {r1, r3, r4, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r6, [r7, #17] │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r5, #16] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r1, #124] @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 2f18b0 │ │ │ │ + cbnz r6, 2f18bc │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #676] @ (2f1b14 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -156010,15 +156010,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (2f1b3c ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2f18be │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr.w r0, [r8, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 28acd4 │ │ │ │ @@ -156050,46 +156050,46 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #72] @ (2f1b44 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed094 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2f1986 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r6, #12] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r1, #12] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - b.n 2f18d0 │ │ │ │ + b.n 2f1930 │ │ │ │ lsls r4, r4, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2f1c1c │ │ │ │ + b.n 2f1c7c │ │ │ │ lsls r5, r3, #1 │ │ │ │ strb r0, [r0, #8] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - svc 178 @ 0xb2 │ │ │ │ + svc 226 @ 0xe2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ cmp r1, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2f1b48 │ │ │ │ + cbnz r4, 2f1b54 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r4, [pc, #688] @ (2f1df4 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8f2 │ │ │ │ + cbnz r2, 2f1b50 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ mov r4, r0 │ │ │ │ @@ -156296,15 +156296,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (2f1db8 ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 2f1ba4 │ │ │ │ ldr r3, [pc, #76] @ (2f1dbc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f1c7e │ │ │ │ @@ -156313,39 +156313,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2f1c7e │ │ │ │ ldr r0, [pc, #56] @ (2f1dc0 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2f1c7e │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r0, #1] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r6, #0] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - @ instruction: 0xb898 │ │ │ │ + @ instruction: 0xb8c8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, #112] @ 0x70 │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6c0 │ │ │ │ + @ instruction: 0xb6f0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r0, [r6, #108] @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb706 │ │ │ │ + @ instruction: 0xb736 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3736] @ 0xe98 │ │ │ │ sub sp, #328 @ 0x148 │ │ │ │ mov r5, r0 │ │ │ │ @@ -156428,15 +156428,15 @@ │ │ │ │ str r2, [sp, #188] @ 0xbc │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #192] @ 0xc0 │ │ │ │ vstr d7, [sp, #208] @ 0xd0 │ │ │ │ cbz r1, 2f1ebc │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 8a38a4 │ │ │ │ + bl 8a38d4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r1, r3, r1 │ │ │ │ it ne │ │ │ │ movne r3, r1 │ │ │ │ vldr d7, [sp, #104] @ 0x68 │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ str r3, [sp, #224] @ 0xe0 │ │ │ │ @@ -156536,15 +156536,15 @@ │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #148] @ (2f204c ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 2f1e40 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ orr.w r3, r3, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ b.n 2f1f30 │ │ │ │ ldr r2, [pc, #120] @ (2f2050 ) │ │ │ │ @@ -156564,15 +156564,15 @@ │ │ │ │ ldr r2, [sp, #184] @ 0xb8 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #84] @ (2f2054 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 2f1f4c │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ lsls r7, r7, #31 │ │ │ │ @@ -156581,31 +156581,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #92] @ 0x5c │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - @ instruction: 0xb694 │ │ │ │ + @ instruction: 0xb6c4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, r3] │ │ │ │ + strb r0, [r3, r4] │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r0, [r0, #68] @ 0x44 │ │ │ │ lsls r5, r5, #3 │ │ │ │ asrs r0, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r4, r5, r6, r7} │ │ │ │ + push {r2, r3, r5, lr} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r4, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r5, r6, r7} │ │ │ │ + push {r1, r3, r4, lr} │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #272] @ 2f217c │ │ │ │ @@ -156697,15 +156697,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2f20aa │ │ │ │ ldr r0, [pc, #92] @ (2f21a0 ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 2f20aa │ │ │ │ ldr r3, [pc, #80] @ (2f21a4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f20ec │ │ │ │ @@ -156715,40 +156715,40 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f20ec │ │ │ │ ldr r0, [pc, #64] @ (2f21a8 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2f20ec │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r6, #48] @ 0x30 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - orns r0, r6, #14811136 @ 0xe20000 │ │ │ │ + @ instruction: 0xf4a60062 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #800 @ 0x320 │ │ │ │ + add r2, sp, #992 @ 0x3e0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r6, [r3, #40] @ 0x28 │ │ │ │ lsls r5, r5, #3 │ │ │ │ cmp r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2f2222 │ │ │ │ + push {r3, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 2f222a │ │ │ │ + push {r3, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w lr, [pc, #312] @ 2f22f4 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -156863,29 +156863,29 @@ │ │ │ │ moveq r3, #7 │ │ │ │ b.n 2f2288 │ │ │ │ mvn.w r3, #21 │ │ │ │ b.n 2f2288 │ │ │ │ str r0, [sp, #12] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888de0 │ │ │ │ + bl 888e10 │ │ │ │ ldrd r1, r3, [sp, #8] │ │ │ │ b.n 2f22c0 │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888eb8 │ │ │ │ + bl 888ee8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 2f22a8 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r3, #28] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2f223c │ │ │ │ + ble.n 2f229c │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r0, [r1, #24] │ │ │ │ lsls r5, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ @@ -157044,15 +157044,15 @@ │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (2f2524 ) │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ bl 2ed094 │ │ │ │ b.n 2f2398 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2f23f6 │ │ │ │ @@ -157077,41 +157077,41 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (2f252c ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2f238e │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r0, #8] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r3, #4] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - sxth r4, r6 │ │ │ │ + sxtb r4, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r7, #124] @ 0x7c │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ble.n 2f24d0 │ │ │ │ + udf #10 │ │ │ │ lsls r6, r3, #1 │ │ │ │ cmp r3, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 2f2534 │ │ │ │ + cbz r2, 2f2540 │ │ │ │ lsls r3, r3, #1 │ │ │ │ blx r9 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #160 @ 0xa0 │ │ │ │ + sub sp, #352 @ 0x160 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ @@ -157251,15 +157251,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (2f2720 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ bl 2ed094 │ │ │ │ b.n 2f25c0 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2f2624 │ │ │ │ @@ -157283,41 +157283,41 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (2f2728 ) │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b.n 2f25b8 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ str r6, [r2, #100] @ 0x64 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, #96] @ 0x60 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - sub sp, #80 @ 0x50 │ │ │ │ + sub sp, #272 @ 0x110 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, #92] @ 0x5c │ │ │ │ lsls r5, r5, #3 │ │ │ │ - blt.n 2f26d0 │ │ │ │ + bgt.n 2f2730 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r3, [pc, #384] @ (2f289c ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #776 @ 0x308 │ │ │ │ + add r7, sp, #968 @ 0x3c8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r1, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #208 @ 0xd0 │ │ │ │ + add r7, sp, #400 @ 0x190 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -157444,15 +157444,15 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #244] @ (2f2954 ) │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2f27a6 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r4 │ │ │ │ bl 2eccb0 │ │ │ │ bic.w r0, r0, #73728 @ 0x12000 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ bic.w r0, r0, #320 @ 0x140 │ │ │ │ @@ -157520,41 +157520,41 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #64] @ (2f2960 ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2f2826 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r4, [r3, #68] @ 0x44 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r0, #68] @ 0x44 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - add r7, sp, #192 @ 0xc0 │ │ │ │ + add r7, sp, #384 @ 0x180 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r4, #60] @ 0x3c │ │ │ │ lsls r5, r5, #3 │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #288 @ 0x120 │ │ │ │ + add r6, sp, #480 @ 0x1e0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r4, pc, #48 @ (adr r4, 2f298c ) │ │ │ │ + add r4, pc, #240 @ (adr r4, 2f2a4c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp ip, ip │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #784 @ 0x310 │ │ │ │ + add r5, sp, #976 @ 0x3d0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r1, [pc, #636] @ (2f2bf4 ) │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ @@ -157719,15 +157719,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #240] @ (2f2c18 ) │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2f2a08 │ │ │ │ ldr r2, [pc, #228] @ (2f2c1c ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ movs r1, #7 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -157765,15 +157765,15 @@ │ │ │ │ mov r3, r1 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #132] @ (2f2c24 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ b.n 2f29f2 │ │ │ │ mov r0, r4 │ │ │ │ bl 2eccb0 │ │ │ │ bic.w r9, r0, #73728 @ 0x12000 │ │ │ │ bic.w r9, r9, #320 @ 0x140 │ │ │ │ b.n 2f2a90 │ │ │ │ @@ -157803,35 +157803,35 @@ │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ str r0, [r5, #32] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, #32] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldrb r6, [r0, #6] │ │ │ │ + ldrb r6, [r6, #6] │ │ │ │ lsls r2, r5, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r0, #24] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - add r2, pc, #40 @ (adr r2, 2f2c38 ) │ │ │ │ + add r2, pc, #232 @ (adr r2, 2f2cf8 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ negs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #224 @ 0xe0 │ │ │ │ + add r4, sp, #416 @ 0x1a0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r7, #186 @ 0xba │ │ │ │ + subs r7, #234 @ 0xea │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #600 @ 0x258 │ │ │ │ + add r3, sp, #792 @ 0x318 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r1, pc, #96 @ (adr r1, 2f2c8c ) │ │ │ │ + add r1, pc, #288 @ (adr r1, 2f2d4c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ sub sp, #180 @ 0xb4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -157869,15 +157869,15 @@ │ │ │ │ bl 2f462c │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 2f2d10 │ │ │ │ ldr r0, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ subs r0, #24 │ │ │ │ mov r8, r1 │ │ │ │ - bl 8a3610 │ │ │ │ + bl 8a3640 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f2d4e │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r0 │ │ │ │ asrs r5, r0, #31 │ │ │ │ ldrd r0, r1, [sp, #128] @ 0x80 │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ @@ -157886,25 +157886,25 @@ │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ ldrd r0, r1, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ ldrd r0, r1, [sp, #88] @ 0x58 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [pc, #116] @ (2f2d68 ) │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mul.w r0, r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -157945,16 +157945,16 @@ │ │ │ │ b.n 2f2ca8 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r4, [r3, r5] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stmia.w ip, {r1, r5, r6} │ │ │ │ - add r2, sp, #704 @ 0x2c0 │ │ │ │ + ldmia.w ip!, {r1, r5, r6} │ │ │ │ + add r2, sp, #896 @ 0x380 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrsh r4, [r7, r1] │ │ │ │ lsls r5, r5, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -157999,17 +157999,17 @@ │ │ │ │ add.w r5, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ strb r1, [r3, #7] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8885fc │ │ │ │ + bl 88862c │ │ │ │ mov r0, r5 │ │ │ │ - bl 88871c │ │ │ │ + bl 88874c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 2f2e2e │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ee2ac │ │ │ │ ldr r2, [pc, #160] @ (2f2ea8 ) │ │ │ │ ldr r3, [pc, #140] @ (2f2e98 ) │ │ │ │ @@ -158045,15 +158045,15 @@ │ │ │ │ str r0, [r2, #24] │ │ │ │ str r3, [r1, #0] │ │ │ │ str r1, [r3, #24] │ │ │ │ movs r1, #7 │ │ │ │ b.n 2f2e00 │ │ │ │ ldr r0, [pc, #80] @ (2f2eac ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ad24 │ │ │ │ + bl 87ad54 │ │ │ │ movs r1, #7 │ │ │ │ b.n 2f2e00 │ │ │ │ ldr r3, [pc, #72] @ (2f2eb0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f2dcc │ │ │ │ @@ -158062,39 +158062,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2f2dcc │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #56] @ (2f2eb8 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrsh.w r0, [sp, #10] │ │ │ │ b.n 2f2dcc │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r2, [r3, r0] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #14] │ │ │ │ + strb r4, [r5, #15] │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldrsh r6, [r0, r0] │ │ │ │ lsls r5, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r3, r6] │ │ │ │ lsls r5, r5, #3 │ │ │ │ - add r1, sp, #544 @ 0x220 │ │ │ │ + add r1, sp, #736 @ 0x2e0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r7, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #240 @ 0xf0 │ │ │ │ + add r1, sp, #432 @ 0x1b0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f2ebc : │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ adds r0, #24 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -158138,20 +158138,20 @@ │ │ │ │ bmi.n 2f2f22 │ │ │ │ ldr r5, [pc, #108] @ (2f2f88 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2f2f22 │ │ │ │ ldr r5, [pc, #108] @ (2f2f8c ) │ │ │ │ add r5, pc │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 8885f0 │ │ │ │ + bl 888620 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8880a8 │ │ │ │ + bl 8880d8 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 88844c │ │ │ │ + b.w 88847c │ │ │ │ ldr r5, [pc, #84] @ (2f2f90 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2f2f22 │ │ │ │ subs r3, #100 @ 0x64 │ │ │ │ movw r2, #5397 @ 0x1515 │ │ │ │ movt r2, #273 @ 0x111 │ │ │ │ uxtb r3, r3 │ │ │ │ @@ -158222,38 +158222,38 @@ │ │ │ │ cbz r3, 2f3002 │ │ │ │ ldr r1, [pc, #96] @ (2f304c ) │ │ │ │ add.w r0, r4, #4320 @ 0x10e0 │ │ │ │ adds r0, #24 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 881794 │ │ │ │ + bl 8817c4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 8811c4 │ │ │ │ + bl 8811f4 │ │ │ │ ldr.w r3, [r5, #288] @ 0x120 │ │ │ │ cbz r3, 2f301e │ │ │ │ ldr r1, [pc, #68] @ (2f3050 ) │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 881794 │ │ │ │ + bl 8817c4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 8811c4 │ │ │ │ + bl 8811f4 │ │ │ │ ldr.w r3, [r5, #328] @ 0x148 │ │ │ │ cbz r3, 2f303e │ │ │ │ ldr r1, [pc, #44] @ (2f3054 ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 881794 │ │ │ │ + bl 8817c4 │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ - bl 8811c4 │ │ │ │ + bl 8811f4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 288d34 │ │ │ │ nop │ │ │ │ ldr r5, [sp, #804] @ 0x324 │ │ │ │ @ instruction: 0xffff9dab │ │ │ │ @@ -158357,15 +158357,15 @@ │ │ │ │ str r3, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [fp, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ blx 28a384 │ │ │ │ str r0, [r4, #8] │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888ce0 │ │ │ │ + bl 888d10 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ blx r3 │ │ │ │ @@ -158399,29 +158399,29 @@ │ │ │ │ add.w r5, r4, #4320 @ 0x10e0 │ │ │ │ ldr r1, [pc, #468] @ (2f338c ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ add.w r0, r5, #24 │ │ │ │ vstr d7, [r5, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 881104 │ │ │ │ + bl 881134 │ │ │ │ ldr r1, [pc, #452] @ (2f3390 ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ movs r3, #1 │ │ │ │ adds r0, #8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #65536 @ 0x10000 │ │ │ │ add.w r7, fp, #16 │ │ │ │ - bl 881104 │ │ │ │ + bl 881134 │ │ │ │ ldr r1, [pc, #432] @ (2f3394 ) │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc │ │ │ │ - bl 881104 │ │ │ │ + bl 881134 │ │ │ │ add.w r3, r4, #4448 @ 0x1160 │ │ │ │ vldr d7, [pc, #368] @ 2f3368 │ │ │ │ add.w r2, r4, #4480 @ 0x1180 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ vstr d7, [r3, #16] │ │ │ │ vldr d7, [pc, #360] @ 2f3370 │ │ │ │ @@ -158432,15 +158432,15 @@ │ │ │ │ strb.w r8, [r6, #392] @ 0x188 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 288d38 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strh.w r3, [sp, #32] │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ ldr r2, [pc, #356] @ (2f3398 ) │ │ │ │ ldr r3, [pc, #328] @ (2f337c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -158461,15 +158461,15 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4344 @ 0x10f8 │ │ │ │ ldr r1, [pc, #304] @ (2f33a4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ mov r0, r4 │ │ │ │ mov.w r9, #1 │ │ │ │ bl 2f2fa8 │ │ │ │ b.n 2f321a │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 2890e4 │ │ │ │ @@ -158480,15 +158480,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4336 @ 0x10f0 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2f327c │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2f3348 │ │ │ │ ldr r3, [pc, #252] @ (2f33b4 ) │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -158496,62 +158496,62 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #248] @ (2f33bc ) │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #4290 @ 0x10c2 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2f327c │ │ │ │ movs r1, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [pc, #228] @ (2f33c0 ) │ │ │ │ ldr r3, [pc, #232] @ (2f33c4 ) │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #228] @ (2f33c8 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4308 @ 0x10d4 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2f327c │ │ │ │ ldr r2, [pc, #208] @ (2f33cc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [fp, #4] │ │ │ │ ldr r3, [pc, #204] @ (2f33d0 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4341 @ 0x10f5 │ │ │ │ ldr r1, [pc, #196] @ (2f33d4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2f327c │ │ │ │ ldr r1, [pc, #188] @ (2f33d8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 87a040 │ │ │ │ + bl 87a070 │ │ │ │ b.n 2f327c │ │ │ │ ldr r2, [pc, #176] @ (2f33dc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #176] @ (2f33e0 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4298 @ 0x10ca │ │ │ │ ldr r1, [pc, #168] @ (2f33e4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2f327c │ │ │ │ ldr r1, [pc, #156] @ (2f33e8 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2f32b6 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #152] @ (2f33ec ) │ │ │ │ movw r2, #4272 @ 0x10b0 │ │ │ │ @@ -158571,66 +158571,66 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r4, r4] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r5, [pc, #720] @ (2f3658 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #688 @ (adr r7, 2f363c ) │ │ │ │ + add r7, pc, #880 @ (adr r7, 2f36fc ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r3, [sp, #460] @ 0x1cc │ │ │ │ @ instruction: 0xffff9bb3 │ │ │ │ vtbx.8 d25, {d15-d18}, d27 │ │ │ │ vqrshrn.u64 d21, q8, #1 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - add r6, pc, #776 @ (adr r6, 2f36a8 ) │ │ │ │ + add r6, pc, #968 @ (adr r6, 2f3768 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bls.n 2f3340 │ │ │ │ + bls.n 2f33a0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r4, [sp, #888] @ 0x378 │ │ │ │ + str r5, [sp, #56] @ 0x38 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bls.n 2f32fc │ │ │ │ + bls.n 2f335c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r6, pc, #296 @ (adr r6, 2f34d8 ) │ │ │ │ + add r6, pc, #488 @ (adr r6, 2f3598 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r4, [sp, #704] @ 0x2c0 │ │ │ │ + str r4, [sp, #896] @ 0x380 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bls.n 2f32bc │ │ │ │ + bls.n 2f331c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r5, pc, #400 @ (adr r5, 2f354c ) │ │ │ │ + add r5, pc, #592 @ (adr r5, 2f360c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r4, [sp, #560] @ 0x230 │ │ │ │ + str r4, [sp, #752] @ 0x2f0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r5, pc, #688 @ (adr r5, 2f3674 ) │ │ │ │ + add r5, pc, #880 @ (adr r5, 2f3734 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bls.n 2f3480 │ │ │ │ + bls.n 2f32e0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r4, [sp, #416] @ 0x1a0 │ │ │ │ + str r4, [sp, #608] @ 0x260 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r6, pc, #24 @ (adr r6, 2f33e8 ) │ │ │ │ + add r6, pc, #216 @ (adr r6, 2f34a8 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bls.n 2f3438 │ │ │ │ + bls.n 2f3498 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r4, [sp, #264] @ 0x108 │ │ │ │ + str r4, [sp, #456] @ 0x1c8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r5, pc, #656 @ (adr r5, 2f366c ) │ │ │ │ + add r5, pc, #848 @ (adr r5, 2f372c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r5, pc, #176 @ (adr r5, 2f3490 ) │ │ │ │ + add r5, pc, #368 @ (adr r5, 2f3550 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bls.n 2f33ec │ │ │ │ + bls.n 2f344c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r4, [sp, #80] @ 0x50 │ │ │ │ + str r4, [sp, #272] @ 0x110 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r0, #10 │ │ │ │ + cmp r0, #58 @ 0x3a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bhi.n 2f33b8 │ │ │ │ + bls.n 2f3418 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r3, [sp, #984] @ 0x3d8 │ │ │ │ + str r4, [sp, #152] @ 0x98 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r4, pc, #728 @ (adr r4, 2f36d0 ) │ │ │ │ + add r4, pc, #920 @ (adr r4, 2f3790 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f33f8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -158646,30 +158646,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 28a9f4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str r4, [sp, #16] │ │ │ │ cbz r3, 2f343e │ │ │ │ - bl 8879bc │ │ │ │ + bl 8879ec │ │ │ │ movs r1, #1 │ │ │ │ - bl 871df4 │ │ │ │ + bl 871e24 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f342e │ │ │ │ ldr r0, [pc, #88] @ (2f3498 ) │ │ │ │ mov r1, sp │ │ │ │ add r0, pc │ │ │ │ - bl 8880a8 │ │ │ │ - bl 88844c │ │ │ │ + bl 8880d8 │ │ │ │ + bl 88847c │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cbnz r3, 2f3464 │ │ │ │ - bl 8879bc │ │ │ │ + bl 8879ec │ │ │ │ movs r1, #1 │ │ │ │ - bl 871df4 │ │ │ │ + bl 871e24 │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f3452 │ │ │ │ ldr r2, [pc, #52] @ (2f349c ) │ │ │ │ ldr r3, [pc, #44] @ (2f3494 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -158705,42 +158705,42 @@ │ │ │ │ ldr r7, [pc, #124] @ (2f3534 ) │ │ │ │ add r7, pc │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2f352c │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r3, [pc, #112] @ (2f3538 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #112] @ (2f353c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ str r5, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r8, #16 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ blx r3 │ │ │ │ cbz r0, 2f351e │ │ │ │ movs r4, #0 │ │ │ │ str r0, [r6, #0] │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -158754,15 +158754,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f350c │ │ │ │ nop │ │ │ │ ldrsb r6, [r5, r3] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #976] @ 0x3d0 │ │ │ │ + str r5, [sp, #144] @ 0x90 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f3540 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ @@ -158781,29 +158781,29 @@ │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldrb.w r3, [sp, #236] @ 0xec │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 2f37ba │ │ │ │ mov r9, r0 │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r3, [pc, #588] @ (2f37d4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #588] @ (2f37d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r8 │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r3 │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w fp, [r9, #16] │ │ │ │ @@ -158953,23 +158953,23 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2f3796 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #184] @ (2f37e8 ) │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2edd24 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ bics.w r3, r3, r4, asr #32 │ │ │ │ it cs │ │ │ │ movcs r3, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ ldr r2, [pc, #156] @ (2f37ec ) │ │ │ │ ldr r3, [pc, #116] @ (2f37c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -158994,19 +158994,19 @@ │ │ │ │ blx 2889f4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 2f368c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ adds r0, #24 │ │ │ │ - bl 888ab0 │ │ │ │ + bl 888ae0 │ │ │ │ b.n 2f3738 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r0, r3, #24 │ │ │ │ - bl 888828 │ │ │ │ + bl 888858 │ │ │ │ b.n 2f35f4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f3712 │ │ │ │ movs r4, #0 │ │ │ │ b.n 2f3712 │ │ │ │ @@ -159019,23 +159019,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r1, r1] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldrsb r2, [r0, r1] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #208] @ 0xd0 │ │ │ │ + str r4, [sp, #400] @ 0x190 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #488] @ 0x1e8 │ │ │ │ + str r6, [sp, #680] @ 0x2a8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r5, #40] @ 0x28 │ │ │ │ + ldr r2, [r3, #44] @ 0x2c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r5, [sp, #216] @ 0xd8 │ │ │ │ + str r5, [sp, #408] @ 0x198 │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r2, [r2, r1] │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002f37f0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -159045,42 +159045,42 @@ │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #112] @ (2f3874 ) │ │ │ │ add r4, pc │ │ │ │ cbnz r3, 2f3868 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r2, [pc, #100] @ (2f3878 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2f387c ) │ │ │ │ add r2, pc │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ add.w r1, r6, #16 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ mov r5, r0 │ │ │ │ subs r4, r1, #0 │ │ │ │ bge.n 2f3854 │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ negs r5, r0 │ │ │ │ asrs r4, r5, #31 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -159088,15 +159088,15 @@ │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2f3858 │ │ │ │ nop │ │ │ │ strh r0, [r4, r6] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #640] @ 0x280 │ │ │ │ + str r1, [sp, #832] @ 0x340 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f3880 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -159114,44 +159114,44 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, pc} │ │ │ │ mov r6, ip │ │ │ │ ldr.w fp, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r2, [pc, #68] @ (2f3904 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r4, r2] │ │ │ │ ldr r2, [pc, #64] @ (2f3908 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ ldr.w r4, [fp, #12] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, fp, #16 │ │ │ │ ldr r4, [r4, #88] @ 0x58 │ │ │ │ blx r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ - b.w 8884a4 │ │ │ │ + b.w 8884d4 │ │ │ │ nop │ │ │ │ strh r4, [r1, r4] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #984] @ 0x3d8 │ │ │ │ + str r1, [sp, #152] @ 0x98 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f390c : │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ ldr r2, [pc, #108] @ (2f397c ) │ │ │ │ add r2, pc │ │ │ │ cbz r3, 2f3922 │ │ │ │ @@ -159165,43 +159165,43 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (2f3980 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r2, r0] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #52] @ (2f3984 ) │ │ │ │ add r2, pc │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ blx r3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 8884a4 │ │ │ │ + b.w 8884d4 │ │ │ │ strh r4, [r2, r2] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #456] @ 0x1c8 │ │ │ │ + str r0, [sp, #648] @ 0x288 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f3988 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -159237,42 +159237,42 @@ │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f3aaa │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r3, [pc, #232] @ (2f3ad8 ) │ │ │ │ ldr r2, [pc, #232] @ (2f3adc ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #100] @ 0x64 │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2f3a64 │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f3a9e │ │ │ │ ldr r2, [pc, #160] @ (2f3ae0 ) │ │ │ │ ldr r3, [pc, #140] @ (2f3ad0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -159304,25 +159304,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2f3ab6 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 2edd24 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2f3a3e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888de0 │ │ │ │ + bl 888e10 │ │ │ │ b.n 2f3a3e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d04 │ │ │ │ + bl 888d34 │ │ │ │ b.n 2f39ea │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2f3a8e │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f3a3e │ │ │ │ @@ -159332,15 +159332,15 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, r7] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, #62] @ 0x3e │ │ │ │ + ldrh r4, [r7, #62] @ 0x3e │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r2, [r4, r5] │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002f3ae4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -159354,38 +159354,38 @@ │ │ │ │ bne.n 2f3bca │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 2f3b9e │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r3, [pc, #196] @ (2f3bd4 ) │ │ │ │ ldr r2, [pc, #196] @ (2f3bd8 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r5, #16 │ │ │ │ add.w r1, r5, #8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2f3b76 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f3baa │ │ │ │ ldr r3, [pc, #136] @ (2f3bdc ) │ │ │ │ ldr r2, [pc, #136] @ (2f3be0 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -159400,15 +159400,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f3bb6 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2f3b52 │ │ │ │ negs r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -159416,34 +159416,34 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d04 │ │ │ │ + bl 888d34 │ │ │ │ b.n 2f3b0a │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888de0 │ │ │ │ + bl 888e10 │ │ │ │ b.n 2f3b52 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888de0 │ │ │ │ + bl 888e10 │ │ │ │ b.n 2f3b86 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ee01c │ │ │ │ b.n 2f3b66 │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 2f3b68 │ │ │ │ str r4, [r5, r2] │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, #52] @ 0x34 │ │ │ │ + ldrh r4, [r3, #54] @ 0x36 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r7, [pc, #384] @ (2f3d60 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #816] @ (2f3f14 ) │ │ │ │ ... │ │ │ │ │ │ │ │ 002f3be4 : │ │ │ │ @@ -159455,40 +159455,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (2f3c7c ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f3c76 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r2, [pc, #120] @ (2f3c80 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (2f3c84 ) │ │ │ │ add r2, pc │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f3c42 │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ cbnz r4, 2f3c62 │ │ │ │ ldr r3, [pc, #60] @ (2f3c88 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -159500,27 +159500,27 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2f3c48 │ │ │ │ ldr r0, [pc, #28] @ (2f3c8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ b.n 2f3c52 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f3c52 │ │ │ │ ldr r7, [pc, #688] @ (2f3f30 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, #44] @ 0x2c │ │ │ │ + ldrh r4, [r3, #46] @ 0x2e │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r7, [pc, #384] @ (2f3e0c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ + ldr r5, [sp, #200] @ 0xc8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f3c90 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -159536,51 +159536,51 @@ │ │ │ │ beq.n 2f3d2c │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r1 │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f3d40 │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r3, [pc, #176] @ (2f3d78 ) │ │ │ │ ldr r2, [pc, #180] @ (2f3d7c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ ldr r5, [r4, #32] │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 2f3d18 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ lsls r3, r2, #30 │ │ │ │ bmi.n 2f3d4c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ negs r5, r5 │ │ │ │ lsls r3, r2, #30 │ │ │ │ bpl.n 2f3d06 │ │ │ │ b.n 2f3d4c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -159588,19 +159588,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d04 │ │ │ │ + bl 888d34 │ │ │ │ b.n 2f3cc0 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888de0 │ │ │ │ + bl 888e10 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -159608,15 +159608,15 @@ │ │ │ │ mvn.w r5, #3 │ │ │ │ b.n 2f3d06 │ │ │ │ nop │ │ │ │ ldr r6, [pc, #1016] @ (2f4170 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, #38] @ 0x26 │ │ │ │ + ldrh r6, [r4, #40] @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f3d80 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -159628,58 +159628,58 @@ │ │ │ │ bne.n 2f3e2c │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f3e02 │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r3, [pc, #140] @ (2f3e38 ) │ │ │ │ ldr r2, [pc, #140] @ (2f3e3c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f3de8 │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f3e0e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d04 │ │ │ │ + bl 888d34 │ │ │ │ b.n 2f3da6 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888de0 │ │ │ │ + bl 888e10 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -159687,15 +159687,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f3df2 │ │ │ │ nop │ │ │ │ ldr r6, [pc, #64] @ (2f3e78 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #32] │ │ │ │ + ldrh r0, [r0, #34] @ 0x22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f3e40 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -159706,48 +159706,48 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f3ee0 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r2, [pc, #128] @ (2f3eec ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #124] @ (2f3ef0 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ mov r2, r5 │ │ │ │ add.w r0, r7, #16 │ │ │ │ ldr r6, [r3, #104] @ 0x68 │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ blx r6 │ │ │ │ subs r6, r0, #0 │ │ │ │ blt.n 2f3eb8 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r6, [r0, #0] │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ cmp r6, #95 @ 0x5f │ │ │ │ it ne │ │ │ │ negne r6, r6 │ │ │ │ bne.n 2f3ea6 │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -159760,15 +159760,15 @@ │ │ │ │ mvn.w r6, #3 │ │ │ │ b.n 2f3ea6 │ │ │ │ nop │ │ │ │ ldr r5, [pc, #312] @ (2f4024 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #26] │ │ │ │ + ldrh r2, [r7, #26] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f3ef4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -159781,41 +159781,41 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 2f3fc8 │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r3, [pc, #208] @ (2f3ff4 ) │ │ │ │ ldr r2, [pc, #208] @ (2f3ff8 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r2, r8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r5, [sp, #4] │ │ │ │ blx r5 │ │ │ │ adds r0, #1 │ │ │ │ beq.n 2f3f9e │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f3f92 │ │ │ │ ldr r3, [pc, #140] @ (2f3ffc ) │ │ │ │ ldr r2, [pc, #144] @ (2f4000 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -159830,19 +159830,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888de0 │ │ │ │ + bl 888e10 │ │ │ │ b.n 2f3f6c │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f3fd4 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2f3f6c │ │ │ │ negs r0, r5 │ │ │ │ add sp, #8 │ │ │ │ @@ -159850,31 +159850,31 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d04 │ │ │ │ + bl 888d34 │ │ │ │ b.n 2f3f1e │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888de0 │ │ │ │ + bl 888e10 │ │ │ │ b.n 2f3fae │ │ │ │ mov r0, r6 │ │ │ │ bl 2ee01c │ │ │ │ b.n 2f3f80 │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 2f3f82 │ │ │ │ nop │ │ │ │ ldr r4, [pc, #616] @ (2f425c ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #20] │ │ │ │ + ldrh r0, [r1, #22] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r7, [pc, #384] @ (2f4180 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #816] @ (2f4334 ) │ │ │ │ ... │ │ │ │ │ │ │ │ 002f4004 : │ │ │ │ @@ -159918,29 +159918,29 @@ │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ lsls r1, r2, #30 │ │ │ │ ubfx r3, r3, #0, #12 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bmi.n 2f4178 │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r3, [pc, #336] @ (2f41d0 ) │ │ │ │ ldr r2, [pc, #340] @ (2f41d4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov fp, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, fp │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str.w sl, [sp] │ │ │ │ add.w sl, r8, #16 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add.w fp, r8, #8 │ │ │ │ add.w r8, r4, #16 │ │ │ │ mov r1, fp │ │ │ │ @@ -159951,15 +159951,15 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ blx r7 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2f4130 │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ rsb r9, r3, #0 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f411e │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2f40f8 │ │ │ │ ldr r3, [pc, #240] @ (2f41d8 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ @@ -159985,15 +159985,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888de0 │ │ │ │ + bl 888e10 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2f40e4 │ │ │ │ b.n 2f40f8 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2edd18 │ │ │ │ ldr.w r2, [r9, #4] │ │ │ │ add r3, sp, #24 │ │ │ │ @@ -160020,29 +160020,29 @@ │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2edd24 │ │ │ │ b.n 2f40d4 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888eb8 │ │ │ │ + bl 888ee8 │ │ │ │ b.n 2f4078 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2edd24 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 2f40f8 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888de0 │ │ │ │ + bl 888e10 │ │ │ │ b.n 2f40f8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2ee01c │ │ │ │ b.n 2f40f8 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #24 │ │ │ │ bl 2edf9c │ │ │ │ @@ -160054,15 +160054,15 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #456] @ (2f4398 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, #8] │ │ │ │ + ldrh r6, [r5, #10] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r7, [pc, #384] @ (2f435c ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #816] @ (2f4510 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #672] @ (2f4484 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ @@ -160076,40 +160076,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (2f427c ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f4276 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r2, [pc, #120] @ (2f4280 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (2f4284 ) │ │ │ │ add r2, pc │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f4242 │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ cbnz r4, 2f4262 │ │ │ │ ldr r3, [pc, #60] @ (2f4288 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -160121,27 +160121,27 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2f4248 │ │ │ │ ldr r0, [pc, #28] @ (2f428c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ b.n 2f4252 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f4252 │ │ │ │ ldr r1, [pc, #688] @ (2f4530 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #60] @ 0x3c │ │ │ │ + strh r4, [r3, #62] @ 0x3e │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r7, [pc, #384] @ (2f440c ) │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #216] @ 0xd8 │ │ │ │ + str r7, [sp, #408] @ 0x198 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f4290 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160150,56 +160150,56 @@ │ │ │ │ ldr r6, [pc, #108] @ (2f4310 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2f4308 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r2, [pc, #92] @ (2f4314 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (2f4318 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #120] @ 0x78 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f42f4 │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f42f8 │ │ │ │ nop │ │ │ │ ldr r1, [pc, #0] @ (2f4314 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #56] @ 0x38 │ │ │ │ + strh r0, [r6, #56] @ 0x38 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f431c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160212,74 +160212,74 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f43aa │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r3, [pc, #148] @ (2f43e0 ) │ │ │ │ ldr r2, [pc, #148] @ (2f43e4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add.w r1, r4, #8 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add.w r2, r8, #8 │ │ │ │ ldr r4, [r0, #48] @ 0x30 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f438e │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f43b6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d04 │ │ │ │ + bl 888d34 │ │ │ │ b.n 2f4346 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888de0 │ │ │ │ + bl 888e10 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f4398 │ │ │ │ ldr r0, [pc, #456] @ (2f45a8 ) │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #50] @ 0x32 │ │ │ │ + strh r0, [r4, #52] @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f43e8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -160292,57 +160292,57 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #1 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ bl 5082b0 │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r2, [pc, #100] @ (2f4480 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r5, r2] │ │ │ │ ldr r2, [pc, #96] @ (2f4484 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [r0, #96] @ 0x60 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f4460 │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f4464 │ │ │ │ @ instruction: 0x47a6 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #44] @ 0x2c │ │ │ │ + strh r4, [r1, #46] @ 0x2e │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f4488 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -160355,57 +160355,57 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ bl 5082b0 │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r2, [pc, #100] @ (2f4520 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #96] @ (2f4524 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r4, [r0, #92] @ 0x5c │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f4500 │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f4504 │ │ │ │ bx r0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #38] @ 0x26 │ │ │ │ + strh r4, [r5, #40] @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f4528 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -160417,30 +160417,30 @@ │ │ │ │ bne.n 2f461a │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f45fe │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r3, [pc, #204] @ (2f4624 ) │ │ │ │ ldr r2, [pc, #208] @ (2f4628 ) │ │ │ │ mov r1, r0 │ │ │ │ mov.w r7, #4096 @ 0x1000 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ mov.w r0, #4096 @ 0x1000 │ │ │ │ blx 28b444 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -160451,15 +160451,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blt.n 2f45c2 │ │ │ │ cmp r7, r4 │ │ │ │ beq.n 2f460a │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5, #0] │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f45de │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -160468,47 +160468,47 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 288d38 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5, #0] │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2f45b0 │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888de0 │ │ │ │ + bl 888e10 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d04 │ │ │ │ + bl 888d34 │ │ │ │ b.n 2f4550 │ │ │ │ lsls r7, r7, #1 │ │ │ │ blx 288d38 │ │ │ │ mov r0, r7 │ │ │ │ blx 28b444 │ │ │ │ mov r2, r0 │ │ │ │ b.n 2f4586 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f45b0 │ │ │ │ mov r6, ip │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #34] @ 0x22 │ │ │ │ + strh r2, [r2, #36] @ 0x24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f462c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160520,58 +160520,58 @@ │ │ │ │ bne.n 2f46d8 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f46ae │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r3, [pc, #140] @ (2f46e4 ) │ │ │ │ ldr r2, [pc, #140] @ (2f46e8 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f4694 │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f46ba │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d04 │ │ │ │ + bl 888d34 │ │ │ │ b.n 2f4652 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888de0 │ │ │ │ + bl 888e10 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -160579,15 +160579,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f469e │ │ │ │ nop │ │ │ │ cmp r4, ip │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #26] │ │ │ │ + strh r4, [r2, #28] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f46ec : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -160614,41 +160614,41 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 2edcf8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r2, [sp, #16] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f47aa │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r3, [pc, #152] @ (2f47d8 ) │ │ │ │ ldr r2, [pc, #152] @ (2f47dc ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f477c │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f47b6 │ │ │ │ ldr r2, [pc, #88] @ (2f47e0 ) │ │ │ │ ldr r3, [pc, #72] @ (2f47d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -160662,32 +160662,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d04 │ │ │ │ + bl 888d34 │ │ │ │ b.n 2f473a │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888de0 │ │ │ │ + bl 888e10 │ │ │ │ b.n 2f4786 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f4786 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ add ip, r3 │ │ │ │ lsls r5, r5, #3 │ │ │ │ add lr, r2 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #18] │ │ │ │ + strh r4, [r5, #20] │ │ │ │ lsls r3, r3, #1 │ │ │ │ add r2, r3 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002f47e4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -160701,58 +160701,58 @@ │ │ │ │ bne.n 2f4890 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f4866 │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r3, [pc, #140] @ (2f489c ) │ │ │ │ ldr r2, [pc, #140] @ (2f48a0 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f484c │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f4872 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d04 │ │ │ │ + bl 888d34 │ │ │ │ b.n 2f480a │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888de0 │ │ │ │ + bl 888e10 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -160760,15 +160760,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f4856 │ │ │ │ nop │ │ │ │ bics r4, r5 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #12] │ │ │ │ + strh r4, [r3, #14] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f48a4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160777,56 +160777,56 @@ │ │ │ │ ldr r6, [pc, #108] @ (2f4924 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2f491c │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r2, [pc, #92] @ (2f4928 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (2f492c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #36] @ 0x24 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f4908 │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f490c │ │ │ │ nop │ │ │ │ cmn r4, r5 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #6] │ │ │ │ + strh r4, [r3, #8] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f4930 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -160855,41 +160855,41 @@ │ │ │ │ ldr r3, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f49f4 │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r3, [pc, #152] @ (2f4a24 ) │ │ │ │ ldr r2, [pc, #156] @ (2f4a28 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f49c6 │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f4a00 │ │ │ │ ldr r2, [pc, #88] @ (2f4a2c ) │ │ │ │ ldr r3, [pc, #72] @ (2f4a1c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -160903,33 +160903,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d04 │ │ │ │ + bl 888d34 │ │ │ │ b.n 2f4984 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888de0 │ │ │ │ + bl 888e10 │ │ │ │ b.n 2f49d0 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f49d0 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ negs r6, r3 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ negs r6, r2 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #0] │ │ │ │ + strh r2, [r4, #2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ rors r0, r2 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002f4a30 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -160945,59 +160945,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f4abc │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r3, [pc, #144] @ (2f4af4 ) │ │ │ │ ldr r2, [pc, #148] @ (2f4af8 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f4aa0 │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f4ac8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d04 │ │ │ │ + bl 888d34 │ │ │ │ b.n 2f4a5c │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888de0 │ │ │ │ + bl 888e10 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161005,15 +161005,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f4aaa │ │ │ │ nop │ │ │ │ adcs r4, r3 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, #29] │ │ │ │ + ldrb r2, [r1, #30] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f4afc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -161022,57 +161022,57 @@ │ │ │ │ ldr r6, [pc, #116] @ (2f4b88 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r7, 2f4b80 │ │ │ │ mov r4, r2 │ │ │ │ ldr.w r9, [r0, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r2, [pc, #100] @ (2f4b8c ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2f4b90 ) │ │ │ │ add r2, pc │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ add.w r0, r9, #16 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f4b6a │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f4b6e │ │ │ │ nop │ │ │ │ lsls r2, r2 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #26] │ │ │ │ + ldrb r6, [r7, #26] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f4b94 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -161109,42 +161109,42 @@ │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f4cbe │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r3, [pc, #232] @ (2f4cec ) │ │ │ │ ldr r2, [pc, #232] @ (2f4cf0 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2f4c78 │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f4cb2 │ │ │ │ ldr r2, [pc, #160] @ (2f4cf4 ) │ │ │ │ ldr r3, [pc, #140] @ (2f4ce4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -161176,25 +161176,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2f4cca │ │ │ │ add r0, sp, #8 │ │ │ │ bl 2edd24 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2f4c52 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888de0 │ │ │ │ + bl 888e10 │ │ │ │ b.n 2f4c52 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d04 │ │ │ │ + bl 888d34 │ │ │ │ b.n 2f4bfe │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2f4ca2 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f4c52 │ │ │ │ @@ -161204,15 +161204,15 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #240 @ 0xf0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #22] │ │ │ │ + ldrb r0, [r5, #23] │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r7, #78 @ 0x4e │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002f4cf8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -161225,57 +161225,57 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f4da0 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f4d76 │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r3, [pc, #136] @ (2f4dac ) │ │ │ │ ldr r2, [pc, #140] @ (2f4db0 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f4d5c │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f4d82 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d04 │ │ │ │ + bl 888d34 │ │ │ │ b.n 2f4d1c │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888de0 │ │ │ │ + bl 888e10 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161283,15 +161283,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f4d66 │ │ │ │ nop │ │ │ │ subs r6, #152 @ 0x98 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, #18] │ │ │ │ + ldrb r2, [r1, #19] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f4db4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -161304,59 +161304,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f4e40 │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r3, [pc, #148] @ (2f4e78 ) │ │ │ │ ldr r2, [pc, #148] @ (2f4e7c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r4, [r0, #152] @ 0x98 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f4e24 │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f4e4c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d04 │ │ │ │ + bl 888d34 │ │ │ │ b.n 2f4dde │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888de0 │ │ │ │ + bl 888e10 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161364,15 +161364,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f4e2e │ │ │ │ nop │ │ │ │ subs r5, #218 @ 0xda │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #15] │ │ │ │ + ldrb r0, [r1, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f4e80 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -161381,55 +161381,55 @@ │ │ │ │ ldr r6, [pc, #104] @ (2f4efc ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2f4ef6 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r2, [pc, #88] @ (2f4f00 ) │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #80] @ (2f4f04 ) │ │ │ │ add r2, pc │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f4ee2 │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f4ee6 │ │ │ │ subs r5, #16 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #12] │ │ │ │ + ldrb r6, [r7, #12] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f4f08 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -161439,29 +161439,29 @@ │ │ │ │ add r7, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f4f8e │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r2, [pc, #100] @ (2f4f98 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2f4f9c ) │ │ │ │ add r2, pc │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ ldr r4, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ @@ -161469,29 +161469,29 @@ │ │ │ │ ldr.w r4, [r4, #148] @ 0x94 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f4f78 │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f4f7c │ │ │ │ subs r4, #134 @ 0x86 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #10] │ │ │ │ + ldrb r2, [r6, #10] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f4fa0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -161528,43 +161528,43 @@ │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr.w r2, [r7, #152] @ 0x98 │ │ │ │ str r2, [sp, #24] │ │ │ │ movw r2, #511 @ 0x1ff │ │ │ │ str r2, [sp, #32] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f50cc │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r3, [pc, #232] @ (2f50f8 ) │ │ │ │ ldr r2, [pc, #232] @ (2f50fc ) │ │ │ │ mov r1, r0 │ │ │ │ adds r7, #8 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r3, #44] @ 0x2c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2f5086 │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f50c0 │ │ │ │ ldr r2, [pc, #156] @ (2f5100 ) │ │ │ │ ldr r3, [pc, #140] @ (2f50f0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -161596,25 +161596,25 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2f50d8 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 2edd24 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2f5060 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888de0 │ │ │ │ + bl 888e10 │ │ │ │ b.n 2f5060 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d04 │ │ │ │ + bl 888d34 │ │ │ │ b.n 2f500a │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2f50b0 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f5060 │ │ │ │ @@ -161623,15 +161623,15 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #224 @ 0xe0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, #6] │ │ │ │ + ldrb r2, [r3, #7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r3, #64 @ 0x40 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002f5104 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -161660,42 +161660,42 @@ │ │ │ │ mov r9, r3 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f51d0 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r2, [pc, #132] @ (2f51dc ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #124] @ (2f51e0 ) │ │ │ │ add r2, pc │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r4, [r5, #144] @ 0x90 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f5198 │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161714,36 +161714,36 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f5132 │ │ │ │ nop │ │ │ │ subs r2, #136 @ 0x88 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, #1] │ │ │ │ + ldrb r4, [r1, #2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.w 88844c │ │ │ │ + b.w 88847c │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 88844c │ │ │ │ + bl 88847c │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 002f5208 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #12] @ (2f5218 ) │ │ │ │ ldr r0, [pc, #12] @ (2f521c ) │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - b.w 889928 │ │ │ │ + b.w 889958 │ │ │ │ @ instruction: 0xffd1ffff │ │ │ │ @ instruction: 0xffd3ffff │ │ │ │ │ │ │ │ 002f5220 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -161757,59 +161757,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f52ac │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r3, [pc, #148] @ (2f52e4 ) │ │ │ │ ldr r2, [pc, #148] @ (2f52e8 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r4, [r0, #132] @ 0x84 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f5290 │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f52b8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d04 │ │ │ │ + bl 888d34 │ │ │ │ b.n 2f524a │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888de0 │ │ │ │ + bl 888e10 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161817,15 +161817,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f529a │ │ │ │ nop │ │ │ │ subs r1, #110 @ 0x6e │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #29] │ │ │ │ + strb r4, [r3, #30] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f52ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -161838,61 +161838,61 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f537c │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r3, [pc, #152] @ (2f53b4 ) │ │ │ │ ldr r2, [pc, #152] @ (2f53b8 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr.w r4, [r0, #128] @ 0x80 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f5360 │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f5388 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d04 │ │ │ │ + bl 888d34 │ │ │ │ b.n 2f5316 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888de0 │ │ │ │ + bl 888e10 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161900,15 +161900,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f536a │ │ │ │ nop │ │ │ │ subs r0, #162 @ 0xa2 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #26] │ │ │ │ + strb r0, [r2, #27] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f53bc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -161921,29 +161921,29 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f5450 │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r3, [pc, #156] @ (2f5488 ) │ │ │ │ ldr r2, [pc, #156] @ (2f548c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ @@ -161952,32 +161952,32 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f5434 │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f545c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d04 │ │ │ │ + bl 888d34 │ │ │ │ b.n 2f53e6 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888de0 │ │ │ │ + bl 888e10 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -161985,15 +161985,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f543e │ │ │ │ nop │ │ │ │ adds r7, #210 @ 0xd2 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #23] │ │ │ │ + strb r0, [r0, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f5490 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -162005,73 +162005,73 @@ │ │ │ │ bne.n 2f553e │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2f5514 │ │ │ │ - bl 889444 │ │ │ │ + bl 889474 │ │ │ │ ldr r3, [pc, #140] @ (2f5548 ) │ │ │ │ ldr r2, [pc, #140] @ (2f554c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 886fe4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 887014 │ │ │ │ + bl 8884d4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr.w r3, [r3, #140] @ 0x8c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2f54fa │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 8884a4 │ │ │ │ + bl 8884d4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2f5520 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888d04 │ │ │ │ + bl 888d34 │ │ │ │ b.n 2f54b6 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 888de0 │ │ │ │ + bl 888e10 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2f5504 │ │ │ │ adds r7, #0 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r4, [r7, #28] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, #20] │ │ │ │ + strb r0, [r6, #20] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f5550 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -162095,15 +162095,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strh r2, [r6, #34] @ 0x22 │ │ │ │ + strh r2, [r4, #36] @ 0x24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f559c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -162127,15 +162127,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r2, [r4, #32] │ │ │ │ + strh r2, [r2, #34] @ 0x22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f55e8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -162155,15 +162155,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - strh r2, [r3, #30] │ │ │ │ + strh r2, [r1, #32] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f562c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -162189,84 +162189,84 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r2, [r2, #28] │ │ │ │ + strh r2, [r0, #30] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f567c : │ │ │ │ b.w 28a6c0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2f56a4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ cbnz r0, 2f56a8 │ │ │ │ lsls r2, r7, #1 │ │ │ │ │ │ │ │ 002f56a8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #84] @ (2f5710 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r1, [pc, #80] @ (2f5714 ) │ │ │ │ ldr r2, [pc, #80] @ (2f5718 ) │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2f56fa │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #60] @ (2f571c ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r4, #28 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb652 │ │ │ │ + @ instruction: 0xb682 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r4, [r1, #26] │ │ │ │ + strh r4, [r7, #26] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r4, #24] │ │ │ │ + strh r0, [r2, #26] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r0, #26] │ │ │ │ + strh r6, [r6, #26] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f5720 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -162284,59 +162284,59 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r5, [pc, #120] @ (2f57c8 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ cbz r3, 2f57a4 │ │ │ │ ldr r6, [pc, #92] @ (2f57cc ) │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ add.w ip, r8, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [r0, #52] @ 0x34 │ │ │ │ add.w ip, r8, #80 @ 0x50 │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ cbz r5, 2f57a4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, fp │ │ │ │ blx r5 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2f574a │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - push {r1, r3, r4, r6, r7, lr} │ │ │ │ + @ instruction: 0xb60a │ │ │ │ lsls r7, r5, #1 │ │ │ │ - rsb r0, r0, sl, lsr #1 │ │ │ │ - subs r1, #48 @ 0x30 │ │ │ │ + @ instruction: 0xebf0005a │ │ │ │ + subs r1, #96 @ 0x60 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r2, [r6, #22] │ │ │ │ + strh r2, [r4, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r4, #22] │ │ │ │ + strh r6, [r2, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -162511,25 +162511,25 @@ │ │ │ │ movw r2, #1565 @ 0x61d │ │ │ │ ldr r1, [pc, #28] @ (2f59b0 ) │ │ │ │ ldr r0, [pc, #28] @ (2f59b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - cbz r6, 2f5a22 │ │ │ │ + push {r1, r2, r3, r5} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r4, [r0, #8] │ │ │ │ + strh r4, [r6, #8] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r2, #8] │ │ │ │ + strh r6, [r0, #10] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r2, 2f5a2a │ │ │ │ + push {r1, r3, r4} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r0, [r6, #6] │ │ │ │ + strh r0, [r4, #8] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r1, #8] │ │ │ │ + strh r6, [r7, #8] │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -162556,21 +162556,21 @@ │ │ │ │ ldr r1, [pc, #20] @ (2f5a14 ) │ │ │ │ ldr r0, [pc, #24] @ (2f5a18 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #12 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - strh r0, [r4, #6] │ │ │ │ + strh r0, [r2, #8] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r0, 2f5a74 │ │ │ │ + cbz r0, 2f5a80 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r6, [r0, #4] │ │ │ │ + strh r6, [r6, #4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r5, #4] │ │ │ │ + strh r6, [r3, #6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -162690,23 +162690,23 @@ │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r4} │ │ │ │ lsls r3, r4, #1 │ │ │ │ adds r0, #154 @ 0x9a │ │ │ │ lsls r5, r5, #3 │ │ │ │ - sxth r0, r6 │ │ │ │ + sxtb r0, r4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r6, [r6, #28] │ │ │ │ + ldrb r6, [r4, #29] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r6, [r7, #29] │ │ │ │ + ldrb r6, [r5, #30] │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr.w ip, [pc, #76] @ 2f5bd8 │ │ │ │ @@ -162741,15 +162741,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ adds r0, #18 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, fp │ │ │ │ + cmp r8, r1 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r7, #246 @ 0xf6 │ │ │ │ lsls r5, r5, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -162815,19 +162815,19 @@ │ │ │ │ nop │ │ │ │ cmp r7, #162 @ 0xa2 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #98 @ 0x62 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - cbz r0, 2f5c98 │ │ │ │ + cbz r0, 2f5ca4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r6, [r0, #26] │ │ │ │ + ldrb r6, [r6, #26] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r2, #24] │ │ │ │ + ldrb r2, [r0, #25] │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #232] @ (2f5d98 ) │ │ │ │ @@ -163574,19 +163574,19 @@ │ │ │ │ nop │ │ │ │ movs r7, #218 @ 0xda │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #110 @ 0x6e │ │ │ │ lsls r5, r5, #3 │ │ │ │ - add r1, sp, #88 @ 0x58 │ │ │ │ + add r1, sp, #280 @ 0x118 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r4, [r3, #24] │ │ │ │ + strb r4, [r1, #25] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r0, [r3, #26] │ │ │ │ + strb r0, [r1, #27] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f6490 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -163623,19 +163623,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ ldrh r0, [r7, #56] @ 0x38 │ │ │ │ lsls r4, r7, #3 │ │ │ │ - add r0, sp, #608 @ 0x260 │ │ │ │ + add r0, sp, #800 @ 0x320 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r6, [r3, #22] │ │ │ │ + strb r6, [r1, #23] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r6, [r6, #24] │ │ │ │ + strb r6, [r4, #25] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f6504 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -163797,17 +163797,17 @@ │ │ │ │ blx 288a0c │ │ │ │ movs r6, #68 @ 0x44 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #186 @ 0xba │ │ │ │ lsls r5, r5, #3 │ │ │ │ - add r6, pc, #896 @ (adr r6, 2f6a3c ) │ │ │ │ + add r7, pc, #64 @ (adr r7, 2f66fc ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r4, [r4, #15] │ │ │ │ + strb r4, [r2, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ @@ -164678,15 +164678,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ strh r6, [r4, #34] @ 0x22 │ │ │ │ lsls r4, r7, #3 │ │ │ │ - adds r1, #98 @ 0x62 │ │ │ │ + adds r1, #146 @ 0x92 │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002f6fbc : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -164725,19 +164725,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r7, #30] │ │ │ │ lsls r4, r7, #3 │ │ │ │ - ldr r5, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r5, [sp, #616] @ 0x268 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r0, [r6, #36] @ 0x24 │ │ │ │ + ldr r0, [r4, #40] @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [r2, #48] @ 0x30 │ │ │ │ + ldr r4, [r0, #52] @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f7034 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -165554,15 +165554,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ ldrb r4, [r1, #17] │ │ │ │ lsls r4, r7, #3 │ │ │ │ - cmp r1, #74 @ 0x4a │ │ │ │ + cmp r1, #122 @ 0x7a │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002f77c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -165594,15 +165594,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb r2, [r6, #15] │ │ │ │ lsls r4, r7, #3 │ │ │ │ - cmp r0, #240 @ 0xf0 │ │ │ │ + cmp r1, #32 │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002f7828 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -165639,15 +165639,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldrb r2, [r2, #14] │ │ │ │ lsls r4, r7, #3 │ │ │ │ - cmp r0, #142 @ 0x8e │ │ │ │ + cmp r0, #190 @ 0xbe │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002f7894 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -165689,15 +165689,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrb r0, [r4, #12] │ │ │ │ lsls r4, r7, #3 │ │ │ │ - cmp r0, #30 │ │ │ │ + cmp r0, #78 @ 0x4e │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002f790c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -165742,15 +165742,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrb r0, [r5, #10] │ │ │ │ lsls r4, r7, #3 │ │ │ │ - movs r7, #166 @ 0xa6 │ │ │ │ + movs r7, #214 @ 0xd6 │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002f798c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -165798,15 +165798,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrb r0, [r5, #8] │ │ │ │ lsls r4, r7, #3 │ │ │ │ - movs r7, #38 @ 0x26 │ │ │ │ + movs r7, #86 @ 0x56 │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002f7a14 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -165857,15 +165857,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrb r0, [r4, #6] │ │ │ │ lsls r4, r7, #3 │ │ │ │ - movs r6, #158 @ 0x9e │ │ │ │ + movs r6, #206 @ 0xce │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002f7aa4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -166154,23 +166154,23 @@ │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ asrs r0, r4, #3 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r4, #3] │ │ │ │ lsls r4, r7, #3 │ │ │ │ - movs r3, #168 @ 0xa8 │ │ │ │ + movs r3, #216 @ 0xd8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsrs r4, r6, #24 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldrh r4, [r3, #62] @ 0x3e │ │ │ │ + str r0, [sp, #48] @ 0x30 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrb r2, [r4, r3] │ │ │ │ + ldrb r2, [r2, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r2, r6] │ │ │ │ + ldrb r2, [r0, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f7dd0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166416,19 +166416,19 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r4, #17] │ │ │ │ lsls r4, r7, #3 │ │ │ │ lsrs r6, r6, #13 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldrh r6, [r3, #40] @ 0x28 │ │ │ │ + ldrh r6, [r1, #42] @ 0x2a │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r4, [r4, r0] │ │ │ │ + ldrh r4, [r2, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r5, r3] │ │ │ │ + ldrh r4, [r3, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f808c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -166608,19 +166608,19 @@ │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r0, #8] │ │ │ │ lsls r4, r7, #3 │ │ │ │ lsrs r6, r7, #5 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - ldrh r0, [r5, #24] │ │ │ │ + ldrh r0, [r3, #26] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r6, [r5, r0] │ │ │ │ + ldr r6, [r3, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [r0, r4] │ │ │ │ + ldr r6, [r6, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f8280 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -166994,23 +166994,23 @@ │ │ │ │ nop │ │ │ │ lsls r6, r0, #25 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r3, #100] @ 0x64 │ │ │ │ lsls r4, r7, #3 │ │ │ │ - subs r2, r1, r5 │ │ │ │ + subs r2, r7, r5 │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsls r4, r4, #23 │ │ │ │ lsls r5, r5, #3 │ │ │ │ - strh r6, [r1, #60] @ 0x3c │ │ │ │ + strh r6, [r7, #60] @ 0x3c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r4, [r2, r2] │ │ │ │ + strb r4, [r0, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r0, [r7, r5] │ │ │ │ + strb r0, [r5, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f8620 : │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -167343,15 +167343,15 @@ │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r1, #12 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ lsls r4, r7, #3 │ │ │ │ - asrs r2, r7, #31 │ │ │ │ + adds r2, r5, r0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsls r2, r0, #10 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002f8960 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -167547,15 +167547,15 @@ │ │ │ │ nop │ │ │ │ lsls r2, r5, #3 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ lsls r4, r7, #3 │ │ │ │ - asrs r0, r7, #23 │ │ │ │ + asrs r0, r5, #24 │ │ │ │ lsls r5, r4, #1 │ │ │ │ lsls r2, r1, #2 │ │ │ │ lsls r5, r5, #3 │ │ │ │ │ │ │ │ 002f8b58 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -167633,15 +167633,15 @@ │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ movs r2, r6 │ │ │ │ lsls r5, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, #4] │ │ │ │ lsls r4, r7, #3 │ │ │ │ - asrs r2, r1, #20 │ │ │ │ + asrs r2, r7, #20 │ │ │ │ lsls r5, r4, #1 │ │ │ │ vrev32.16 q0, q14 │ │ │ │ │ │ │ │ 002f8c2c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -167683,15 +167683,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ str r6, [r1, #120] @ 0x78 │ │ │ │ lsls r4, r7, #3 │ │ │ │ - asrs r0, r6, #17 │ │ │ │ + asrs r0, r4, #18 │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002f8ca0 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -167732,15 +167732,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ str r2, [r3, #112] @ 0x70 │ │ │ │ lsls r4, r7, #3 │ │ │ │ - asrs r4, r7, #15 │ │ │ │ + asrs r4, r5, #16 │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002f8d14 : │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -167851,19 +167851,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ lsls r4, r7, #3 │ │ │ │ - ldrb r2, [r4, #29] │ │ │ │ + ldrb r2, [r2, #30] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r4, [pc, #416] @ (2f8fd8 ) │ │ │ │ + ldr r4, [pc, #608] @ (2f9098 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r5, [pc, #368] @ (2f8fac ) │ │ │ │ + ldr r5, [pc, #560] @ (2f906c ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f8e3c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -168116,19 +168116,19 @@ │ │ │ │ nop │ │ │ │ stc2 0, cr0, [r4], {236} @ 0xec │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r3, #64] @ 0x40 │ │ │ │ lsls r4, r7, #3 │ │ │ │ @ instruction: 0xfb3200ec │ │ │ │ - ldrb r0, [r4, #19] │ │ │ │ + ldrb r0, [r2, #20] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r2, [pc, #936] @ (2f9478 ) │ │ │ │ + ldr r3, [pc, #104] @ (2f9138 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r1, [pc, #896] @ (2f9454 ) │ │ │ │ + ldr r2, [pc, #64] @ (2f9114 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f90d4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168345,19 +168345,19 @@ │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ ldr??.w r0, [r0, ip, lsl #2] │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r3, #20] │ │ │ │ lsls r4, r7, #3 │ │ │ │ ldr.w r0, [r8, #236] @ 0xec │ │ │ │ - ldrb r0, [r0, #10] │ │ │ │ + ldrb r0, [r6, #10] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0x4786 │ │ │ │ + @ instruction: 0x47b6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [pc, #616] @ (2f9590 ) │ │ │ │ + ldr r0, [pc, #808] @ (2f9650 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f9328 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -168695,43 +168695,43 @@ │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ @ instruction: 0xf78e00ec │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r2, [r5, r6] │ │ │ │ lsls r4, r7, #3 │ │ │ │ sbcs.w r0, r4, #7733248 @ 0x760000 │ │ │ │ - strb r6, [r3, #28] │ │ │ │ + strb r6, [r1, #29] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r4, r4 │ │ │ │ + add r4, sl │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp lr, r0 │ │ │ │ + cmp lr, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r6, [r0, #28] │ │ │ │ + strb r6, [r6, #28] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r4, r1 │ │ │ │ + add r4, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r6, fp │ │ │ │ + cmp lr, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r6, [r5, #27] │ │ │ │ + strb r6, [r3, #28] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - mvns r4, r6 │ │ │ │ + add r4, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r6, r6 │ │ │ │ + cmp r6, ip │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r6, [r2, #27] │ │ │ │ + strb r6, [r0, #28] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - mvns r4, r3 │ │ │ │ + add r4, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r6, r1 │ │ │ │ + cmp r6, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r6, [r7, #26] │ │ │ │ + strb r6, [r5, #27] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - mvns r4, r0 │ │ │ │ + mvns r4, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add sl, ip │ │ │ │ + cmp r2, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f971c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168997,22 +168997,22 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ subw r0, r8, #236 @ 0xec │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r0, r3] │ │ │ │ lsls r4, r7, #3 │ │ │ │ - lsls r4, r3, #30 │ │ │ │ + lsls r4, r1, #31 │ │ │ │ lsls r5, r4, #1 │ │ │ │ @ instruction: 0xf23200ec │ │ │ │ - strb r2, [r3, #15] │ │ │ │ + strb r2, [r1, #16] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r0, r4 │ │ │ │ + asrs r0, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - negs r2, r2 │ │ │ │ + cmp r2, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f99d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -169209,15 +169209,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldr r0, [r2, r1] │ │ │ │ lsls r4, r7, #3 │ │ │ │ - lsls r6, r4, #21 │ │ │ │ + lsls r6, r2, #22 │ │ │ │ lsls r5, r4, #1 │ │ │ │ │ │ │ │ 002f9be4 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #115 @ 0x73 │ │ │ │ @@ -169370,22 +169370,22 @@ │ │ │ │ movw r2, #1716 @ 0x6b4 │ │ │ │ blx 288a0c │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vhadd.s8 q8, q10, q14 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #48 @ 0x30 │ │ │ │ + subs r7, #96 @ 0x60 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cdp 0, 8, cr0, cr4, cr12, {7} │ │ │ │ - strb r2, [r6, #0] │ │ │ │ + strb r2, [r4, #1] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r6, #200 @ 0xc8 │ │ │ │ + subs r6, #248 @ 0xf8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r5, #48 @ 0x30 │ │ │ │ + subs r5, #96 @ 0x60 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f9d84 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169405,15 +169405,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r6, #142 @ 0x8e │ │ │ │ + subs r6, #190 @ 0xbe │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f9dcc : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169452,19 +169452,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2f9e44 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r2, #116] @ 0x74 │ │ │ │ + ldr r4, [r0, #120] @ 0x78 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r4, #90 @ 0x5a │ │ │ │ + subs r4, #138 @ 0x8a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, #24 │ │ │ │ + subs r6, #72 @ 0x48 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002f9e48 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169762,46 +169762,46 @@ │ │ │ │ movw r2, #1810 @ 0x712 │ │ │ │ blx 288a0c │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc 0, cr0, [r8], #-944 @ 0xfffffc50 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #254 @ 0xfe │ │ │ │ + subs r5, #46 @ 0x2e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, #250 @ 0xfa │ │ │ │ + subs r5, #42 @ 0x2a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, #134 @ 0x86 │ │ │ │ + subs r4, #182 @ 0xb6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, #20 │ │ │ │ + subs r4, #68 @ 0x44 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, #114 @ 0x72 │ │ │ │ + subs r4, #162 @ 0xa2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, #26 │ │ │ │ + subs r4, #74 @ 0x4a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r3, #164 @ 0xa4 │ │ │ │ + subs r3, #212 @ 0xd4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r3, #220 @ 0xdc │ │ │ │ + subs r4, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ pkhtb r0, r6, ip, asr #3 │ │ │ │ - ldr r4, [r5, #68] @ 0x44 │ │ │ │ + ldr r4, [r3, #72] @ 0x48 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r3, #94 @ 0x5e │ │ │ │ + subs r3, #142 @ 0x8e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r1, #106 @ 0x6a │ │ │ │ + subs r1, #154 @ 0x9a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [r1, #68] @ 0x44 │ │ │ │ + ldr r6, [r7, #68] @ 0x44 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r1, #82 @ 0x52 │ │ │ │ + subs r1, #130 @ 0x82 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r7, #64] @ 0x40 │ │ │ │ + ldr r2, [r5, #68] @ 0x44 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r3, #72 @ 0x48 │ │ │ │ + subs r3, #120 @ 0x78 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r1, #56 @ 0x38 │ │ │ │ + subs r1, #104 @ 0x68 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fa1ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -169885,17 +169885,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrd r0, r0, [r4, #944] @ 0x3b0 │ │ │ │ - subs r2, #228 @ 0xe4 │ │ │ │ + subs r3, #20 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, #46 @ 0x2e │ │ │ │ + subs r2, #94 @ 0x5e │ │ │ │ lsls r3, r3, #1 │ │ │ │ strd r0, r0, [r0, #-944] @ 0x3b0 │ │ │ │ │ │ │ │ 002fa2a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -169980,17 +169980,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe8dc00ec │ │ │ │ - subs r1, #244 @ 0xf4 │ │ │ │ + subs r2, #36 @ 0x24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r1, #54 @ 0x36 │ │ │ │ + subs r1, #102 @ 0x66 │ │ │ │ lsls r3, r3, #1 │ │ │ │ strex r0, r0, [r8, #944] @ 0x3b0 │ │ │ │ │ │ │ │ 002fa39c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -170401,19 +170401,19 @@ │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ b.n 2fa1d4 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2fafb0 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - str r6, [r4, #84] @ 0x54 │ │ │ │ + str r6, [r2, #88] @ 0x58 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r2, #108 @ 0x6c │ │ │ │ + adds r2, #156 @ 0x9c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r4, #182 @ 0xb6 │ │ │ │ + adds r4, #230 @ 0xe6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fa840 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -170518,23 +170518,23 @@ │ │ │ │ add.w r3, r3, #368 @ 0x170 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ b.n 2fafe8 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #88 @ 0x58 │ │ │ │ + adds r4, #136 @ 0x88 │ │ │ │ lsls r3, r3, #1 │ │ │ │ b.n 2fae80 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - str r2, [r6, #64] @ 0x40 │ │ │ │ + str r2, [r4, #68] @ 0x44 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r1, #56 @ 0x38 │ │ │ │ + adds r1, #104 @ 0x68 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r3, #158 @ 0x9e │ │ │ │ + adds r3, #206 @ 0xce │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fa978 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -170811,15 +170811,15 @@ │ │ │ │ b.n 2fabac │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 2fb0b0 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #98 @ 0x62 │ │ │ │ + adds r3, #146 @ 0x92 │ │ │ │ lsls r3, r3, #1 │ │ │ │ svc 236 @ 0xec │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 002faca8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -170838,25 +170838,25 @@ │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #516] @ (2faeec ) │ │ │ │ ldr r2, [pc, #520] @ (2faef0 ) │ │ │ │ ldr r1, [pc, #520] @ (2faef4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr.w fp, [r5, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #500] @ (2faef8 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r6, #4] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ @@ -171040,41 +171040,41 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ udf #210 @ 0xd2 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - str r6, [r2, #8] │ │ │ │ + str r6, [r0, #12] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r5, [sp, #928] @ 0x3a0 │ │ │ │ + str r6, [sp, #96] @ 0x60 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r4, [sp, #936] @ 0x3a8 │ │ │ │ + str r5, [sp, #104] @ 0x68 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - adds r0, #26 │ │ │ │ + adds r0, #74 @ 0x4a │ │ │ │ lsls r3, r3, #1 │ │ │ │ ble.n 2faf68 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldrsh r4, [r3, r3] │ │ │ │ + ldrsh r4, [r1, r4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r3, #226 @ 0xe2 │ │ │ │ + cmp r4, #18 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r6, #216 @ 0xd8 │ │ │ │ + cmp r7, #8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsh r4, [r0, r3] │ │ │ │ + ldrsh r4, [r6, r3] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r3, #202 @ 0xca │ │ │ │ + cmp r3, #250 @ 0xfa │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r6, #148 @ 0x94 │ │ │ │ + cmp r6, #196 @ 0xc4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsh r4, [r5, r2] │ │ │ │ + ldrsh r4, [r3, r3] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r3, #178 @ 0xb2 │ │ │ │ + cmp r3, #226 @ 0xe2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r6, #80 @ 0x50 │ │ │ │ + cmp r6, #128 @ 0x80 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002faf24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -171675,31 +171675,31 @@ │ │ │ │ add.w r3, r3, #412 @ 0x19c │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ bgt.n 2fb6c4 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #70 @ 0x46 │ │ │ │ + cmp r6, #118 @ 0x76 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r4, #142 @ 0x8e │ │ │ │ + cmp r4, #190 @ 0xbe │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r4, #86 @ 0x56 │ │ │ │ + cmp r4, #134 @ 0x86 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r7, #244 @ 0xf4 │ │ │ │ + cmp r0, #36 @ 0x24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r2, #44] @ 0x2c │ │ │ │ + ldrh r4, [r0, #46] @ 0x2e │ │ │ │ lsls r5, r4, #1 │ │ │ │ bvs.n 2fb654 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldrsb r6, [r2, r6] │ │ │ │ + ldrsb r6, [r0, r7] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - movs r4, #156 @ 0x9c │ │ │ │ + movs r4, #204 @ 0xcc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r7, #194 @ 0xc2 │ │ │ │ + movs r7, #242 @ 0xf2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fb624 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -171721,24 +171721,24 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ strd r5, r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ - bl 7333f8 │ │ │ │ + bl 733428 │ │ │ │ ldr r3, [pc, #488] @ (2fb854 ) │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #488] @ (2fb858 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #69 @ 0x45 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #472] @ (2fb85c ) │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ add r3, pc │ │ │ │ str.w r5, [sp, #29] │ │ │ │ str.w r5, [sp, #37] @ 0x25 │ │ │ │ @@ -171772,15 +171772,15 @@ │ │ │ │ strb.w r5, [sp, #23] │ │ │ │ blx 28a574 │ │ │ │ cmp.w r9, #1 │ │ │ │ bne.n 2fb6d6 │ │ │ │ ldr r1, [pc, #368] @ (2fb860 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fb7fa │ │ │ │ movs r5, #0 │ │ │ │ mov.w ip, #6 │ │ │ │ mov fp, r5 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov.w r9, #8 │ │ │ │ @@ -171871,25 +171871,25 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #120] @ (2fb874 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2fb6fc │ │ │ │ ldr r1, [pc, #104] @ (2fb878 ) │ │ │ │ mov r0, fp │ │ │ │ mov fp, r5 │ │ │ │ movs r5, #64 @ 0x40 │ │ │ │ movt r5, #65236 @ 0xfed4 │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ mov.w ip, #7 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2fb704 │ │ │ │ ldr r3, [pc, #80] @ (2fb87c ) │ │ │ │ movw r2, #2402 @ 0x962 │ │ │ │ ldr r1, [pc, #80] @ (2fb880 ) │ │ │ │ add r3, pc │ │ │ │ @@ -171899,41 +171899,41 @@ │ │ │ │ blx 288a0c │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bpl.n 2fb918 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #116 @ 0x74 │ │ │ │ + movs r7, #164 @ 0xa4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r4, [r4, #9] │ │ │ │ + ldrb r4, [r2, #10] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrsb r0, [r2, r4] │ │ │ │ + ldrsb r0, [r0, r5] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - movs r7, #82 @ 0x52 │ │ │ │ + movs r7, #130 @ 0x82 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r7, #88 @ 0x58 │ │ │ │ + movs r7, #136 @ 0x88 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r6, #246 @ 0xf6 │ │ │ │ + movs r7, #38 @ 0x26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r6, #120 @ 0x78 │ │ │ │ + movs r6, #168 @ 0xa8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r6, #78 @ 0x4e │ │ │ │ + movs r6, #126 @ 0x7e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r4, #124 @ 0x7c │ │ │ │ + movs r4, #172 @ 0xac │ │ │ │ lsls r3, r3, #1 │ │ │ │ bcc.n 2fb814 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - movs r5, #242 @ 0xf2 │ │ │ │ + movs r6, #34 @ 0x22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r5, #232 @ 0xe8 │ │ │ │ + movs r6, #24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r0, [r2, r5] │ │ │ │ + strb r0, [r0, r6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - movs r2, #84 @ 0x54 │ │ │ │ + movs r2, #132 @ 0x84 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fb884 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d11} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -172371,19 +172371,19 @@ │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ ... │ │ │ │ subs r3, #26 │ │ │ │ lsls r4, r7, #3 │ │ │ │ ldr r7, [sp, #148] @ 0x94 │ │ │ │ - vshr.u32 d21, d14, #1 │ │ │ │ + vmla.i , , d14[0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r4, r4, #4 │ │ │ │ + adds r4, r2, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r0, #170 @ 0xaa │ │ │ │ + movs r0, #218 @ 0xda │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fbd8c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -172720,25 +172720,25 @@ │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3!, {r5, r6} │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldmia r2, {r1, r2, r3, r6, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldr r6, [pc, #272] @ (2fc244 ) │ │ │ │ + ldr r6, [pc, #464] @ (2fc304 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r2, r3, #5 │ │ │ │ + adds r2, r1, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, r7, #5 │ │ │ │ + adds r0, r5, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [pc, #200] @ (2fc208 ) │ │ │ │ + ldr r6, [pc, #392] @ (2fc2c8 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r0, r1, #5 │ │ │ │ + adds r0, r7, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r2, r1, #6 │ │ │ │ + adds r2, r7, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fc148 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -172875,43 +172875,43 @@ │ │ │ │ nop │ │ │ │ ldmia r2, {r2, r6} │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1!, {r2, r5, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldr r5, [pc, #104] @ (2fc308 ) │ │ │ │ + ldr r5, [pc, #296] @ (2fc3c8 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r0, r6, #0 │ │ │ │ + adds r0, r4, #1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r4, r0, #4 │ │ │ │ + adds r4, r6, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r5, [pc, #24] @ (2fc2c4 ) │ │ │ │ + ldr r5, [pc, #216] @ (2fc384 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r4, r3, #0 │ │ │ │ + adds r4, r1, #1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, r2, #3 │ │ │ │ + adds r0, r0, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [pc, #968] @ (2fc680 ) │ │ │ │ + ldr r5, [pc, #136] @ (2fc340 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r0, r1, #0 │ │ │ │ + adds r0, r7, #0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r4, r2, #2 │ │ │ │ + adds r4, r0, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [pc, #888] @ (2fc63c ) │ │ │ │ + ldr r5, [pc, #56] @ (2fc2fc ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r4, r6, r7 │ │ │ │ + adds r4, r4, #0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, r4, #1 │ │ │ │ + adds r0, r2, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [pc, #808] @ (2fc5f8 ) │ │ │ │ + ldr r4, [pc, #1000] @ (2fc6b8 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r0, r4, r7 │ │ │ │ + adds r0, r2, #0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r1, sp, #592 @ 0x250 │ │ │ │ + add r1, sp, #784 @ 0x310 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 002fc2d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -173093,49 +173093,49 @@ │ │ │ │ nop │ │ │ │ ldmia r0!, {r4, r5, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldr r3, [pc, #208] @ (2fc57c ) │ │ │ │ + ldr r3, [pc, #400] @ (2fc63c ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r2, r1, r1 │ │ │ │ + subs r2, r7, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, r2, r5 │ │ │ │ + subs r6, r0, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r3, [pc, #88] @ (2fc510 ) │ │ │ │ + ldr r3, [pc, #280] @ (2fc5d0 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r4, r5, r0 │ │ │ │ + subs r4, r3, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, r5, r4 │ │ │ │ + subs r4, r3, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r3, [pc, #0] @ (2fc4c4 ) │ │ │ │ + ldr r3, [pc, #192] @ (2fc584 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r6, r2, r0 │ │ │ │ + subs r6, r0, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, r5, r4 │ │ │ │ + subs r6, r3, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [pc, #936] @ (2fc878 ) │ │ │ │ + ldr r3, [pc, #104] @ (2fc538 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r0, r0, r0 │ │ │ │ + subs r0, r6, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, r0, r5 │ │ │ │ + subs r4, r6, r5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [pc, #848] @ (2fc82c ) │ │ │ │ + ldr r3, [pc, #16] @ (2fc4ec ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r2, r5, r7 │ │ │ │ + subs r2, r3, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, r5, r5 │ │ │ │ + subs r6, r3, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [pc, #760] @ (2fc7e0 ) │ │ │ │ + ldr r2, [pc, #952] @ (2fc8a0 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r4, r2, r7 │ │ │ │ + subs r4, r0, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, r7, r5 │ │ │ │ + subs r4, r5, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fc4f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -173255,46 +173255,46 @@ │ │ │ │ nop │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ stmia r6!, {r4, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ stmia r5!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldr r1, [pc, #424] @ (2fc7d4 ) │ │ │ │ + ldr r1, [pc, #616] @ (2fc894 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r0, r0, r2 │ │ │ │ + adds r0, r6, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r0, r5, r0 │ │ │ │ + subs r0, r3, r1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r1, [pc, #336] @ (2fc788 ) │ │ │ │ + ldr r1, [pc, #528] @ (2fc848 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r2, r5, r1 │ │ │ │ + adds r2, r3, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, r5, r7 │ │ │ │ + subs r6, r3, r0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r1, [pc, #248] @ (2fc73c ) │ │ │ │ + ldr r1, [pc, #440] @ (2fc7fc ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r4, r2, r1 │ │ │ │ + adds r4, r0, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, r4, r5 │ │ │ │ + adds r0, r2, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrh.w r0, [r0, #552] @ 0x228 │ │ │ │ lsls r2, r2, #3 │ │ │ │ asrs r0, r2 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2fc66c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 87b93c │ │ │ │ + b.w 87b96c │ │ │ │ lsls r2, r1 │ │ │ │ lsls r5, r5, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -173328,15 +173328,15 @@ │ │ │ │ beq.n 2fc6de │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - bl 847fd8 │ │ │ │ + bl 848008 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r0, #6 │ │ │ │ b.w 53623c │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 536074 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -173370,29 +173370,29 @@ │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #1 │ │ │ │ movs r5, #0 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r5 │ │ │ │ umull r4, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #48 @ (adr r3, 2fc7a0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 2fc7a0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ mov r1, r5 │ │ │ │ bic.w r0, r0, #4278190080 @ 0xff000000 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -173427,22 +173427,22 @@ │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r5, [r4, #-8]! │ │ │ │ - bl 863b40 │ │ │ │ + bl 863b70 │ │ │ │ mov r3, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 850ecc │ │ │ │ + bl 850efc │ │ │ │ mov r0, r6 │ │ │ │ - bl 865200 │ │ │ │ + bl 865230 │ │ │ │ ldr.w r3, [r8, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fcae8 │ │ │ │ ldrd r0, r2, [r3, #36] @ 0x24 │ │ │ │ clz r3, r2 │ │ │ │ subs r1, r0, r5 │ │ │ │ it ne │ │ │ │ @@ -173497,23 +173497,23 @@ │ │ │ │ add r2, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ mov r0, fp │ │ │ │ blx 2897dc │ │ │ │ mov r0, r5 │ │ │ │ blx 288d38 │ │ │ │ mov r0, r7 │ │ │ │ blx 28b648 │ │ │ │ ldr.w r0, [r8, #-8] │ │ │ │ - bl 850c10 │ │ │ │ + bl 850c40 │ │ │ │ ldr r2, [pc, #780] @ (2fcbdc ) │ │ │ │ ldr r3, [pc, #756] @ (2fcbc8 ) │ │ │ │ add.w r1, sp, #8192 @ 0x2000 │ │ │ │ add r2, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -173638,15 +173638,15 @@ │ │ │ │ ldr.w r1, [r9, #6] │ │ │ │ cmp sl, r1 │ │ │ │ beq.n 2fca36 │ │ │ │ ldr r0, [pc, #452] @ (2fcbf0 ) │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 87ad24 │ │ │ │ + bl 87ad54 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w sl, [r9, #6] │ │ │ │ ldrb.w r2, [fp, #4] │ │ │ │ cbz r2, 2fca4a │ │ │ │ ldrb.w r2, [fp, #5] │ │ │ │ adds r3, #1 │ │ │ │ strb.w r2, [r9, #10] │ │ │ │ @@ -173700,30 +173700,30 @@ │ │ │ │ ldr r1, [pc, #292] @ (2fcbfc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #265 @ 0x109 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ movs r5, #0 │ │ │ │ mov r7, r5 │ │ │ │ b.n 2fc8ba │ │ │ │ ldr r3, [pc, #272] @ (2fcc00 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #272] @ (2fcc04 ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r1, [pc, #272] @ (2fcc08 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2fc8ba │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ ldrd r7, r8, [sp, #20] │ │ │ │ blx 2890e4 │ │ │ │ ldr r3, [pc, #236] @ (2fcc0c ) │ │ │ │ @@ -173733,28 +173733,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #232] @ (2fcc14 ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2fc8ba │ │ │ │ ldr.w r1, [fp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2fca92 │ │ │ │ ldrb.w r2, [fp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2fcaa2 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 2fcaaa │ │ │ │ ldr r0, [pc, #196] @ (2fcc18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ad24 │ │ │ │ + bl 87ad54 │ │ │ │ b.n 2fcaaa │ │ │ │ ldr r3, [pc, #188] @ (2fcc1c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 2fc94e │ │ │ │ @@ -173767,15 +173767,15 @@ │ │ │ │ ldr r3, [pc, #176] @ (2fcc28 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #161 @ 0xa1 │ │ │ │ add r3, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2fc8ba │ │ │ │ movs r0, #2 │ │ │ │ str.w r0, [r9, #4] │ │ │ │ blx 2889f4 │ │ │ │ str.w r0, [r9] │ │ │ │ b.n 2fc96a │ │ │ │ ldr r3, [pc, #140] @ (2fcc2c ) │ │ │ │ @@ -173787,76 +173787,76 @@ │ │ │ │ ldr r3, [pc, #136] @ (2fcc34 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #139 @ 0x8b │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 2fc8ba │ │ │ │ mov r3, sl │ │ │ │ b.n 2fcac8 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ stmia r3!, {r1, r4, r6, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2fcbd4 │ │ │ │ + ble.n 2fcc34 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bx r6 │ │ │ │ + bx ip │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r2, r3, r1 │ │ │ │ + adds r2, r1, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r1, #31 │ │ │ │ + asrs r2, r7, #31 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmia r2!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r4, r5, #3 │ │ │ │ cmp r2, #126 @ 0x7e │ │ │ │ lsls r4, r7, #3 │ │ │ │ cmp r2, #110 @ 0x6e │ │ │ │ lsls r4, r7, #3 │ │ │ │ cmp r2, #18 │ │ │ │ lsls r4, r7, #3 │ │ │ │ cmp r1, #228 @ 0xe4 │ │ │ │ lsls r4, r7, #3 │ │ │ │ - asrs r6, r3, #29 │ │ │ │ + asrs r6, r1, #30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add lr, lr │ │ │ │ + cmp r6, r4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r4, r5, #22 │ │ │ │ + asrs r4, r3, #23 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r6, r2, #22 │ │ │ │ + asrs r6, r0, #23 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add ip, sl │ │ │ │ + cmp r4, r0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r2, r7, #22 │ │ │ │ + asrs r2, r5, #23 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r6, #21 │ │ │ │ + asrs r4, r4, #22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r7, #22 │ │ │ │ + asrs r4, r5, #23 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r1, #21 │ │ │ │ + asrs r2, r7, #21 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add sl, r3 │ │ │ │ + add sl, r9 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r4, r7, #25 │ │ │ │ + asrs r4, r5, #26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r6, sp │ │ │ │ + add lr, r3 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r6, r5, #23 │ │ │ │ + asrs r6, r3, #24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r4, r7, #19 │ │ │ │ + asrs r4, r5, #20 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r6, r9 │ │ │ │ + add r6, pc │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r4, r5, #21 │ │ │ │ + asrs r4, r3, #22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r1, #19 │ │ │ │ + asrs r2, r7, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r4, r3 │ │ │ │ + add r4, r9 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002fcc38 : │ │ │ │ ldrh.w r0, [r0, #-2] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -173962,33 +173962,33 @@ │ │ │ │ 002fcd1c : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ mov r9, r0 │ │ │ │ mov.w r3, #51712 @ 0xca00 │ │ │ │ movt r3, #15258 @ 0x3b9a │ │ │ │ ldrd r0, r2, [r5, #176] @ 0xb0 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #68 @ (adr r3, 2fcd98 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #52 @ (adr r3, 2fcd98 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ ldrh.w r3, [r5, #376] @ 0x178 │ │ │ │ cmp r9, r0 │ │ │ │ sbcs.w r2, r8, r7 │ │ │ │ itt cs │ │ │ │ orrcs.w r3, r3, #1 │ │ │ │ strhcs.w r3, [r5, #376] @ 0x178 │ │ │ │ mov r0, r3 │ │ │ │ @@ -174099,15 +174099,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #14 │ │ │ │ + asrs r6, r1, #15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ sbcs r2, r1 │ │ │ │ lsls r2, r7, #1 │ │ │ │ │ │ │ │ 002fcea8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -174120,59 +174120,59 @@ │ │ │ │ movt r2, #15258 @ 0x3b9a │ │ │ │ ldr.w ip, [r0, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ umull r5, r0, r3, r2 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ add r3, pc, #48 @ (adr r3, 2fcf08 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, r1, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 2fcf08 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88a6b4 │ │ │ │ + b.w 88a6e4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88a3cc │ │ │ │ + b.w 88a3fc │ │ │ │ ldr r6, [sp, #612] @ 0x264 │ │ │ │ movs r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ ... │ │ │ │ │ │ │ │ 002fcf10 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #56 @ (adr r3, 2fcf78 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #40 @ (adr r3, 2fcf78 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ adds.w r0, r0, #8388608 @ 0x800000 │ │ │ │ adc.w r3, r7, #0 │ │ │ │ bfc r0, #0, #23 │ │ │ │ strd r0, r3, [r5, #176] @ 0xb0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -174244,15 +174244,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88a338 │ │ │ │ + bl 88a368 │ │ │ │ str.w r7, [r4], #8 │ │ │ │ mov r0, r6 │ │ │ │ bl 520400 │ │ │ │ vldr d7, [pc, #64] @ 2fd080 │ │ │ │ ldr r2, [pc, #72] @ (2fd08c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ (2fd090 ) │ │ │ │ @@ -174282,23 +174282,23 @@ │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bl 14908a │ │ │ │ subs r7, #176 @ 0xb0 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - asrs r4, r7, #6 │ │ │ │ + asrs r4, r5, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fd094 : │ │ │ │ mov r3, r0 │ │ │ │ vldr d7, [pc, #16] @ 2fd0a8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ vstr d7, [r3, #176] @ 0xb0 │ │ │ │ - b.w 88a3cc │ │ │ │ + b.w 88a3fc │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ │ │ │ │ 002fd0b0 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ cbnz r3, 2fd0dc │ │ │ │ cbz r1, 2fd0ce │ │ │ │ @@ -174418,19 +174418,19 @@ │ │ │ │ hlt 0x0024 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ bl c31f2 │ │ │ │ subs r6, #174 @ 0xae │ │ │ │ lsls r2, r7, #1 │ │ │ │ - asrs r6, r0, #3 │ │ │ │ + asrs r6, r6, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, #82 @ 0x52 │ │ │ │ + subs r6, #130 @ 0x82 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - asrs r4, r7, #1 │ │ │ │ + asrs r4, r5, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cbnz r2, 2fd244 │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 002fd208 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ strh.w r3, [r0, #552] @ 0x228 │ │ │ │ @@ -174540,15 +174540,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fd2f4 │ │ │ │ ldr r0, [pc, #72] @ (2fd368 ) │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2fd2f4 │ │ │ │ ldr r3, [pc, #60] @ (2fd36c ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fd2c4 │ │ │ │ @@ -174556,31 +174556,31 @@ │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2fd2c4 │ │ │ │ ldr r0, [pc, #40] @ (2fd370 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2fd2c4 │ │ │ │ blx 28ae20 │ │ │ │ @ instruction: 0xb8fa │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #29 │ │ │ │ + lsrs r0, r7, #29 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r4, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #27 │ │ │ │ + lsrs r6, r3, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fd374 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -174628,15 +174628,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2fd3a8 │ │ │ │ ldr r0, [pc, #72] @ (2fd438 ) │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2fd3a8 │ │ │ │ ldr r3, [pc, #60] @ (2fd43c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fd3a8 │ │ │ │ @@ -174644,32 +174644,32 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2fd3a8 │ │ │ │ ldr r0, [pc, #40] @ (2fd440 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2fd3a8 │ │ │ │ blx 28ae20 │ │ │ │ nop │ │ │ │ @ instruction: 0xb816 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r4, #27 │ │ │ │ + lsrs r2, r2, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r0, r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #26 │ │ │ │ + lsrs r0, r7, #26 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fd444 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -174686,15 +174686,15 @@ │ │ │ │ ldrb r2, [r2, #0] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrh.w r1, [r4, #378] @ 0x17a │ │ │ │ mov r0, r4 │ │ │ │ ands.w r1, r1, #1 │ │ │ │ itt ne │ │ │ │ mvnne r5, r5 │ │ │ │ andne.w r1, r5, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -174788,29 +174788,29 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #40] @ (2fd5a0 ) │ │ │ │ movs r2, #42 @ 0x2a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 288a0c │ │ │ │ - lsls r0, r6, #29 │ │ │ │ + lsls r0, r4, #30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r5, #24 │ │ │ │ + lsrs r4, r3, #25 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r7, #30 │ │ │ │ + lsls r4, r5, #31 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r1, #23 │ │ │ │ + lsrs r2, r7, #23 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, #180 @ 0xb4 │ │ │ │ + subs r2, #228 @ 0xe4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r4, r6, #22 │ │ │ │ + lsrs r4, r4, #23 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, #162 @ 0xa2 │ │ │ │ + subs r2, #210 @ 0xd2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r2, r4, #22 │ │ │ │ + lsrs r2, r2, #23 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fd5a4 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 002fd5a8 : │ │ │ │ @@ -174860,15 +174860,15 @@ │ │ │ │ add r2, sp, #24 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r0, r3] │ │ │ │ mov r0, ip │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7320dc │ │ │ │ + bl 73210c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cbnz r1, 2fd63e │ │ │ │ ldr.w r3, [r4, #180] @ 0xb4 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, r0 │ │ │ │ itt hi │ │ │ │ ldrhi.w r0, [r4, #184] @ 0xb8 │ │ │ │ @@ -174887,51 +174887,51 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ movs r0, #0 │ │ │ │ b.n 2fd618 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 732e54 │ │ │ │ + bl 732e84 │ │ │ │ ldr r1, [pc, #56] @ (2fd68c ) │ │ │ │ ldr r3, [pc, #60] @ (2fd690 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #56] @ (2fd694 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #246 @ 0xf6 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ mov r0, r4 │ │ │ │ blx 288d38 │ │ │ │ b.n 2fd644 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ push {r6, r7, lr} │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #16] │ │ │ │ + str r6, [r3, #20] │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r3, r7, lr} │ │ │ │ lsls r4, r5, #3 │ │ │ │ - lsrs r6, r2, #20 │ │ │ │ + lsrs r6, r0, #21 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, #4 │ │ │ │ + subs r2, #52 @ 0x34 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsrs r2, r5, #19 │ │ │ │ + lsrs r2, r3, #20 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ @@ -174959,35 +174959,35 @@ │ │ │ │ ldr r2, [pc, #56] @ (2fd714 ) │ │ │ │ ldr r1, [pc, #56] @ (2fd718 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #24 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ cbz r0, 2fd6f6 │ │ │ │ blx 28b1e4 │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - itee ls │ │ │ │ - lslls r5, r4, #1 │ │ │ │ - subhi r1, #134 @ 0x86 │ │ │ │ - lslhi r7, r5, #1 │ │ │ │ - ldr r4, [r4, #64] @ 0x40 │ │ │ │ + ittt gt │ │ │ │ + lslgt r5, r4, #1 │ │ │ │ + subgt r1, #182 @ 0xb6 │ │ │ │ + lslgt r7, r5, #1 │ │ │ │ + ldr r4, [r2, #68] @ 0x44 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbnz r0, 2fd744 │ │ │ │ + cbnz r0, 2fd750 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w lr, [pc, #712] @ 2fd9f4 │ │ │ │ sub sp, #28 │ │ │ │ @@ -175058,15 +175058,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2fd790 │ │ │ │ ldr r0, [pc, #564] @ (2fda10 ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2fd790 │ │ │ │ ldr.w r0, [r4, #184] @ 0xb8 │ │ │ │ mov.w r2, lr, lsl #4 │ │ │ │ and.w r3, ip, #2 │ │ │ │ adds r7, r0, r2 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2fd8f2 │ │ │ │ @@ -175093,15 +175093,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2fd790 │ │ │ │ ldr r0, [pc, #484] @ (2fda18 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2fd790 │ │ │ │ ldr r3, [pc, #448] @ (2fda00 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fd790 │ │ │ │ ldr r3, [pc, #468] @ (2fda1c ) │ │ │ │ @@ -175113,32 +175113,32 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2fd790 │ │ │ │ ldr r0, [pc, #452] @ (2fda20 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2fd790 │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ ldr r2, [pc, #404] @ (2fda00 ) │ │ │ │ add.w r3, r3, lr, lsl #4 │ │ │ │ str.w ip, [r3, #12] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2fd96a │ │ │ │ mov r1, r3 │ │ │ │ mov r0, lr │ │ │ │ bl 2fd698 │ │ │ │ mov r4, r0 │ │ │ │ - bl 85126c │ │ │ │ + bl 85129c │ │ │ │ mov r0, r4 │ │ │ │ - bl 850c4c │ │ │ │ + bl 850c7c │ │ │ │ b.n 2fd790 │ │ │ │ strb r3, [r7, #6] │ │ │ │ ldr r3, [pc, #356] @ (2fda00 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fd790 │ │ │ │ @@ -175151,15 +175151,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2fd790 │ │ │ │ ldr r0, [pc, #360] @ (2fda28 ) │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2fd790 │ │ │ │ ldr r3, [pc, #352] @ (2fda2c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fd790 │ │ │ │ ldr r3, [pc, #308] @ (2fda0c ) │ │ │ │ @@ -175167,15 +175167,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2fd790 │ │ │ │ ldr r0, [pc, #332] @ (2fda30 ) │ │ │ │ mov r2, ip │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2fd790 │ │ │ │ ldr r3, [pc, #268] @ (2fda00 ) │ │ │ │ strb r1, [r7, #5] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fd790 │ │ │ │ @@ -175188,43 +175188,43 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 2fd790 │ │ │ │ ldr r0, [pc, #284] @ (2fda38 ) │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2fd790 │ │ │ │ ldr r1, [pc, #276] @ (2fda3c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r0, [r0, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #272] @ (2fda40 ) │ │ │ │ adds r1, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #268] @ (2fda44 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r6, r0 │ │ │ │ bl 333a50 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r6 │ │ │ │ bl 328ec4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cbz r3, 2fd994 │ │ │ │ ldr r3, [pc, #172] @ (2fda00 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2fd9cc │ │ │ │ ldrd r0, r1, [r6, #20] │ │ │ │ - bl 854d18 │ │ │ │ + bl 854d48 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 87a78c │ │ │ │ + bl 87a7bc │ │ │ │ b.n 2fd790 │ │ │ │ ldr r2, [pc, #220] @ (2fda48 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2fd880 │ │ │ │ ldr r2, [pc, #148] @ (2fda0c ) │ │ │ │ @@ -175233,20 +175233,20 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 2fd880 │ │ │ │ ldr r0, [pc, #204] @ (2fda4c ) │ │ │ │ mov r1, lr │ │ │ │ mov r2, ip │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2fd880 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730248 │ │ │ │ + bl 730278 │ │ │ │ ldr r3, [pc, #100] @ (2fda00 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2fd790 │ │ │ │ ldr r3, [pc, #168] @ (2fda50 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -175257,30 +175257,30 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2fd790 │ │ │ │ ldr r0, [pc, #148] @ (2fda54 ) │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2fd790 │ │ │ │ ldr r3, [pc, #136] @ (2fda58 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2fd95a │ │ │ │ ldr r3, [pc, #52] @ (2fda0c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2fd95a │ │ │ │ ldr r0, [pc, #120] @ (2fda5c ) │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2fd95a │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ push {r4, r5, r6} │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @@ -175290,53 +175290,53 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r4} │ │ │ │ lsls r4, r5, #3 │ │ │ │ strh r0, [r3, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r0, #16 │ │ │ │ + lsrs r0, r6, #16 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [r1, #32] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #18 │ │ │ │ + lsrs r0, r5, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r2, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #13 │ │ │ │ + lsrs r6, r0, #14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r0, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #15 │ │ │ │ + lsrs r6, r3, #16 │ │ │ │ lsls r3, r3, #1 │ │ │ │ subs r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #12 │ │ │ │ + lsrs r6, r1, #13 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r0, [r0, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #13 │ │ │ │ + lsrs r6, r0, #14 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r7, #56 @ 0x38 │ │ │ │ + adds r7, #104 @ 0x68 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r6, [r1, #28] │ │ │ │ + ldr r6, [r7, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb74c │ │ │ │ + @ instruction: 0xb77c │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r0, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6, #10 │ │ │ │ + lsrs r6, r4, #11 │ │ │ │ lsls r3, r3, #1 │ │ │ │ movs r6, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r2, #14 │ │ │ │ + lsrs r4, r0, #15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r4, [r4, #48] @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #12 │ │ │ │ + lsrs r6, r3, #13 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #712] @ (2fdd38 ) │ │ │ │ mov r6, r3 │ │ │ │ @@ -175434,23 +175434,23 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2fdaa2 │ │ │ │ ldr r0, [pc, #484] @ (2fdd48 ) │ │ │ │ mov r2, r3 │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2fdaa2 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2fdcca │ │ │ │ ldr r1, [pc, #464] @ (2fdd4c ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 7324fc │ │ │ │ + bl 73252c │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r0 │ │ │ │ movs r4, #0 │ │ │ │ ldr r1, [pc, #428] @ (2fdd3c ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -175466,23 +175466,23 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2fdaa2 │ │ │ │ ldr r0, [pc, #416] @ (2fdd54 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2fdaa2 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2fdcda │ │ │ │ ldr r1, [pc, #400] @ (2fdd58 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 7324fc │ │ │ │ + bl 73252c │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ mov r3, r1 │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #352] @ (2fdd3c ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -175498,23 +175498,23 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 2fdaa2 │ │ │ │ ldr r0, [pc, #352] @ (2fdd60 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2fdaa2 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fdcd2 │ │ │ │ ldr r1, [pc, #336] @ (2fdd64 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 7324fc │ │ │ │ + bl 73252c │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ mov r3, r1 │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #276] @ (2fdd3c ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -175530,23 +175530,23 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.w 2fdaa2 │ │ │ │ ldr r0, [pc, #288] @ (2fdd6c ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2fdaa2 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2fdce2 │ │ │ │ ldr r1, [pc, #272] @ (2fdd70 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 7324fc │ │ │ │ + bl 73252c │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r0 │ │ │ │ movs r4, #0 │ │ │ │ ldr r1, [pc, #200] @ (2fdd3c ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -175562,24 +175562,24 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.w 2fdaa2 │ │ │ │ ldr r0, [pc, #224] @ (2fdd78 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2fdaa2 │ │ │ │ mov ip, r0 │ │ │ │ cbz r0, 2fdcbe │ │ │ │ ldr r1, [pc, #208] @ (2fdd7c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r6, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 7324fc │ │ │ │ + bl 73252c │ │ │ │ ldr.w lr, [r4, #176] @ 0xb0 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #124] @ (2fdd3c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2fdd0e │ │ │ │ @@ -175610,15 +175610,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2fdb20 │ │ │ │ ldr r0, [pc, #128] @ (2fdd84 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2fdb20 │ │ │ │ ldr r2, [pc, #120] @ (2fdd88 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2fdcc6 │ │ │ │ ldr r2, [pc, #40] @ (2fdd44 ) │ │ │ │ @@ -175628,61 +175628,61 @@ │ │ │ │ bpl.n 2fdcc6 │ │ │ │ ldr r0, [pc, #104] @ (2fdd8c ) │ │ │ │ mov r2, ip │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r4, r6 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2fdaa2 │ │ │ │ nop │ │ │ │ cbz r0, 2fdd46 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #28] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #12 │ │ │ │ + lsrs r6, r0, #13 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [r0, #76] @ 0x4c │ │ │ │ + str r2, [r6, #76] @ 0x4c │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r4, r2, #30 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3, #10 │ │ │ │ + lsrs r2, r1, #11 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r0, #14] │ │ │ │ + strh r2, [r6, #14] │ │ │ │ lsls r1, r4, #1 │ │ │ │ adds r4, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #8 │ │ │ │ + lsrs r4, r1, #9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r5!, {r1, r2, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #5 │ │ │ │ + lsrs r0, r4, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r5, #8] │ │ │ │ + strh r2, [r3, #10] │ │ │ │ lsls r1, r4, #1 │ │ │ │ subs r0, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r2, #5 │ │ │ │ + lsrs r4, r0, #6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r5, {r2, r3, r5} │ │ │ │ + ldmia r5!, {r2, r3, r4, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r2, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r5, #26 │ │ │ │ + lsls r6, r3, #27 │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r0, [r4, #92] @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r4, #1 │ │ │ │ + lsrs r6, r2, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fdd90 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -175721,25 +175721,25 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r2 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r5, r6, [sp, #40] @ 0x28 │ │ │ │ - bl 72ca84 │ │ │ │ + bl 72cab4 │ │ │ │ ldr r3, [pc, #120] @ (2fde80 ) │ │ │ │ ldr r2, [pc, #124] @ (2fde84 ) │ │ │ │ ldr r1, [pc, #124] @ (2fde88 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ str.w r0, [r4, #180] @ 0xb4 │ │ │ │ cbnz r0, 2fde38 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -175770,21 +175770,21 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 524554 │ │ │ │ nop.w │ │ │ │ movs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #90 @ 0x5a │ │ │ │ + adds r2, #138 @ 0x8a │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r6, [r0, #76] @ 0x4c │ │ │ │ + str r6, [r6, #76] @ 0x4c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r1, #60] @ 0x3c │ │ │ │ + str r2, [r7, #60] @ 0x3c │ │ │ │ lsls r3, r4, #1 │ │ │ │ - lsrs r0, r4, #1 │ │ │ │ + lsrs r0, r2, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ lsls r2, r7, #1 │ │ │ │ │ │ │ │ 002fde94 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -175798,21 +175798,21 @@ │ │ │ │ mov r0, r2 │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r4, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r3 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w ip, r5, #40 @ 0x28 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldrb.w r3, [r0, #67] @ 0x43 │ │ │ │ cbnz r3, 2fdeee │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -175834,25 +175834,25 @@ │ │ │ │ strb r3, [r0, #5] │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r1, #8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2f56a8 │ │ │ │ nop │ │ │ │ - str r4, [r2, #68] @ 0x44 │ │ │ │ + str r4, [r0, #72] @ 0x48 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r2, 2fdf64 │ │ │ │ + sxth r2, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r1, #176 @ 0xb0 │ │ │ │ + adds r1, #224 @ 0xe0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002fdf34 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -175872,33 +175872,33 @@ │ │ │ │ strb r3, [r0, #6] │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r1, #8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2f56a8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r1, #6 │ │ │ │ + adds r1, #54 @ 0x36 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r6, [r3, #56] @ 0x38 │ │ │ │ + str r6, [r1, #60] @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r4, 2fdfaa │ │ │ │ + cbz r4, 2fdfb6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002fdfa4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -175916,15 +175916,15 @@ │ │ │ │ add r2, sp, #24 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r0, r3] │ │ │ │ mov r0, ip │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7320dc │ │ │ │ + bl 73210c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cbnz r1, 2fe01e │ │ │ │ ldr.w r3, [r4, #180] @ 0xb4 │ │ │ │ cmp r3, r0 │ │ │ │ bls.n 2fe026 │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ lsls r0, r0, #4 │ │ │ │ @@ -175946,49 +175946,49 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ b.n 2fdff6 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 732e54 │ │ │ │ + bl 732e84 │ │ │ │ ldr r1, [pc, #56] @ (2fe068 ) │ │ │ │ ldr r3, [pc, #56] @ (2fe06c ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (2fe070 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #246 @ 0xf6 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ mov r0, r4 │ │ │ │ blx 288d38 │ │ │ │ b.n 2fdff6 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ add r3, sp, #912 @ 0x390 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r2, r5] │ │ │ │ + ldrsb r2, [r0, r6] │ │ │ │ lsls r6, r3, #1 │ │ │ │ add r3, sp, #680 @ 0x2a8 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - lsls r0, r7, #12 │ │ │ │ + lsls r0, r5, #13 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r0, #38 @ 0x26 │ │ │ │ + adds r0, #86 @ 0x56 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - lsls r4, r1, #12 │ │ │ │ + lsls r4, r7, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 002fe074 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3880] @ 0xf28 │ │ │ │ @@ -176916,104 +176916,104 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xfffeffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ - lsls r0, r6, #24 │ │ │ │ + lsls r0, r4, #25 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r0!, {r1, r3, r6} │ │ │ │ + stmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - lsls r6, r2, #24 │ │ │ │ + lsls r6, r0, #25 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r2, #24 │ │ │ │ + lsls r2, r0, #25 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r1, #24 │ │ │ │ + lsls r0, r7, #24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r3, #24 │ │ │ │ + lsls r0, r1, #25 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r5, #23 │ │ │ │ + lsls r6, r3, #24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r6, #23 │ │ │ │ + lsls r6, r4, #24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r2, #23 │ │ │ │ + lsls r0, r0, #24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r7, #22 │ │ │ │ + lsls r2, r5, #23 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r5, #22 │ │ │ │ + lsls r0, r3, #23 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r2, #22 │ │ │ │ + lsls r4, r0, #23 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r1, #22 │ │ │ │ + lsls r2, r7, #22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r2, #20 │ │ │ │ + lsls r6, r0, #21 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r2, #20 │ │ │ │ + lsls r2, r0, #21 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r5, #21 │ │ │ │ + lsls r0, r3, #22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r3, #20 │ │ │ │ + lsls r0, r1, #21 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r1, #22 │ │ │ │ + lsls r0, r7, #22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r7, #20 │ │ │ │ + lsls r6, r5, #21 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r5, #20 │ │ │ │ + lsls r6, r3, #21 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r3, #20 │ │ │ │ + lsls r6, r1, #21 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r1, #20 │ │ │ │ + lsls r6, r7, #20 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r7, #19 │ │ │ │ + lsls r6, r5, #20 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r0, #19 │ │ │ │ + lsls r6, r6, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r5, #18 │ │ │ │ + lsls r2, r3, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r3, #18 │ │ │ │ + lsls r2, r1, #19 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r4, #17 │ │ │ │ + lsls r0, r2, #18 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r2, #17 │ │ │ │ + lsls r0, r0, #18 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r4, #160 @ 0xa0 │ │ │ │ + movs r4, #208 @ 0xd0 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - lsls r6, r1, #15 │ │ │ │ + lsls r6, r7, #15 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r4, #12 │ │ │ │ + lsls r6, r2, #13 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r4, #11 │ │ │ │ + lsls r4, r2, #12 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r5, #9 │ │ │ │ + lsls r0, r3, #10 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r0, #9 │ │ │ │ + lsls r0, r6, #9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r4, r7, #7 │ │ │ │ + lsls r4, r5, #8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r3, #7 │ │ │ │ + lsls r2, r1, #8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r6, #6 │ │ │ │ + lsls r6, r4, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r6, #6 │ │ │ │ + lsls r2, r4, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r5, #6 │ │ │ │ + lsls r2, r3, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r0, r4, #6 │ │ │ │ + lsls r0, r2, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r2, r2, #6 │ │ │ │ + lsls r2, r0, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r7, #224 @ 0xe0 │ │ │ │ + ands r0, r2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add sp, #384 @ 0x180 │ │ │ │ + sub sp, #64 @ 0x40 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - strb r6, [r3, #5] │ │ │ │ + strb r6, [r1, #6] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - mrc2 0, 2, r0, cr2, cr10, {2} │ │ │ │ - stc2l 0, cr0, [r2, #360]! @ 0x168 │ │ │ │ + mcr2 0, 4, r0, cr2, cr10, {2} │ │ │ │ + mrc2 0, 0, r0, cr2, cr10, {2} │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2f99d4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f6548 │ │ │ │ @@ -177330,38 +177330,38 @@ │ │ │ │ ldr r0, [pc, #96] @ (2feed0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldc2 0, cr0, [r0], {90} @ 0x5a │ │ │ │ - stc2 0, cr0, [ip], #-360 @ 0xfffffe98 │ │ │ │ - stc2 0, cr0, [lr], #-360 @ 0xfffffe98 │ │ │ │ - @ instruction: 0xfae4005a │ │ │ │ - stc2 0, cr0, [r8], {90} @ 0x5a │ │ │ │ - @ instruction: 0xfa92005a │ │ │ │ - @ instruction: 0xfaaa005a │ │ │ │ - @ instruction: 0xfb68005a │ │ │ │ - subs r0, r4, r6 │ │ │ │ + stc2l 0, cr0, [r0], {90} @ 0x5a │ │ │ │ + mrrc2 0, 5, r0, ip, cr10 │ │ │ │ + mrrc2 0, 5, r0, lr, cr10 │ │ │ │ + @ instruction: 0xfb14005a │ │ │ │ + ldc2 0, cr0, [r8], #-360 @ 0xfffffe98 │ │ │ │ + @ instruction: 0xfac2005a │ │ │ │ + @ instruction: 0xfada005a │ │ │ │ + @ instruction: 0xfb98005a │ │ │ │ + subs r0, r2, r7 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - @ instruction: 0xfb2e005a │ │ │ │ - @ instruction: 0xfb8e005a │ │ │ │ - @ instruction: 0xfb4c005a │ │ │ │ - @ instruction: 0xfb64005a │ │ │ │ + @ instruction: 0xfb5e005a │ │ │ │ + @ instruction: 0xfbbe005a │ │ │ │ + @ instruction: 0xfb7c005a │ │ │ │ + @ instruction: 0xfb94005a │ │ │ │ + @ instruction: 0xfb34005a │ │ │ │ + @ instruction: 0xfb50005a │ │ │ │ @ instruction: 0xfb04005a │ │ │ │ - @ instruction: 0xfb20005a │ │ │ │ - @ instruction: 0xfad4005a │ │ │ │ - @ instruction: 0xfa3a005a │ │ │ │ - @ instruction: 0xfac6005a │ │ │ │ - @ instruction: 0xfa4c005a │ │ │ │ - movs r1, #246 @ 0xf6 │ │ │ │ + @ instruction: 0xfa6a005a │ │ │ │ + @ instruction: 0xfaf6005a │ │ │ │ + @ instruction: 0xfa7c005a │ │ │ │ + movs r2, #38 @ 0x26 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xf4e0005a │ │ │ │ - ldr.w r0, [r4, #90] @ 0x5a │ │ │ │ + adds.w r0, r0, #14286848 @ 0xda0000 │ │ │ │ + vst4.16 {d0-d3}, [r4 :64], sl │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #56] @ (2fef1c ) │ │ │ │ ldr r3, [pc, #56] @ (2fef20 ) │ │ │ │ add r2, pc │ │ │ │ @@ -177382,26 +177382,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (2fef28 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2feeee │ │ │ │ ldr r0, [pc, #24] @ (2fef2c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2feeee │ │ │ │ nop │ │ │ │ ldr r4, [sp, #760] @ 0x2f8 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [r6, #90] @ 0x5a │ │ │ │ + @ instruction: 0xfa06005a │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #100] @ (2fefa8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -177437,17 +177437,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2f6548 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2f6548 │ │ │ │ - lsrs r2, r4, #7 │ │ │ │ + lsrs r2, r2, #8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrsb.w r0, [ip, #90] @ 0x5a │ │ │ │ + vst1.8 @ instruction: 0xf9cc005a │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #200] @ (2ff08c ) │ │ │ │ adds.w ip, r1, r2 │ │ │ │ @@ -177500,15 +177500,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2ff006 │ │ │ │ ldr r0, [pc, #100] @ (2ff09c ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2ff006 │ │ │ │ ldr r3, [pc, #76] @ (2ff090 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ff006 │ │ │ │ ldr r3, [pc, #80] @ (2ff0a0 ) │ │ │ │ @@ -177520,46 +177520,46 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2ff006 │ │ │ │ ldr r0, [pc, #64] @ (2ff0a4 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2ff006 │ │ │ │ ldr r3, [pc, #56] @ (2ff0a8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ff006 │ │ │ │ ldr r3, [pc, #32] @ (2ff098 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 2ff006 │ │ │ │ ldr r0, [pc, #40] @ (2ff0ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2ff006 │ │ │ │ nop │ │ │ │ ldr r3, [sp, #888] @ 0x378 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r6, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh.w r0, [r6, sl, lsl #1] │ │ │ │ + vld4.16 {d16-d19}, [r6 :64], sl │ │ │ │ cmp r4, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [r8, sl, lsl #1] │ │ │ │ + vst1.8 @ instruction: 0xf988005a │ │ │ │ asrs r4, r5, #18 │ │ │ │ movs r0, r0 │ │ │ │ - strh.w r0, [sl, #90] @ 0x5a │ │ │ │ + ldr.w r0, [sl, #90] @ 0x5a │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr.w r1, [pc, #1268] @ 2ff5b8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr.w r2, [pc, #1268] @ 2ff5bc │ │ │ │ @@ -177595,15 +177595,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2ff296 │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 2ff194 │ │ │ │ cmp.w r6, #65536 @ 0x10000 │ │ │ │ beq.w 2ff330 │ │ │ │ cbz r6, 2ff18e │ │ │ │ - bl 89150c │ │ │ │ + bl 89153c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ff1da │ │ │ │ ldr.w r8, [pc, #1164] @ 2ff5c8 │ │ │ │ mov fp, r7 │ │ │ │ mov sl, r0 │ │ │ │ mov r7, r0 │ │ │ │ add r8, pc │ │ │ │ @@ -177611,15 +177611,15 @@ │ │ │ │ ldr r7, [r7, #4] │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 2ff1d8 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7320dc │ │ │ │ + bl 73210c │ │ │ │ adds r0, #1 │ │ │ │ cmp r6, r0 │ │ │ │ bne.n 2ff148 │ │ │ │ mov r0, sl │ │ │ │ mov r7, fp │ │ │ │ blx 289e60 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -177673,24 +177673,24 @@ │ │ │ │ movs r2, #8 │ │ │ │ movs r3, #2 │ │ │ │ b.n 2ff19c │ │ │ │ ldrd r3, r2, [r4, #120] @ 0x78 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 2ff194 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #976] @ (2ff5d0 ) │ │ │ │ ldr r2, [pc, #980] @ (2ff5d4 ) │ │ │ │ ldr r1, [pc, #980] @ (2ff5d8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr.w r3, [fp] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ mov r8, r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2ff506 │ │ │ │ movs r3, #1 │ │ │ │ @@ -177729,15 +177729,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2ff0f6 │ │ │ │ ldr r0, [pc, #856] @ (2ff5e4 ) │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2ff0f6 │ │ │ │ ldr r3, [pc, #848] @ (2ff5e8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2ff2ae │ │ │ │ ldr r3, [pc, #828] @ (2ff5e0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -177754,15 +177754,15 @@ │ │ │ │ ldr r3, [pc, #796] @ (2ff5e0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2ff194 │ │ │ │ ldr r0, [pc, #796] @ (2ff5f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2ff194 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2ff1e4 │ │ │ │ cmp r3, #5 │ │ │ │ beq.n 2ff3c2 │ │ │ │ cmp r3, #6 │ │ │ │ beq.n 2ff1ee │ │ │ │ @@ -177845,24 +177845,24 @@ │ │ │ │ mov r0, r9 │ │ │ │ blx 288d38 │ │ │ │ b.n 2ff1b2 │ │ │ │ ldrd r3, r2, [r4, #120] @ 0x78 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 2ff194 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #548] @ (2ff5f8 ) │ │ │ │ ldr r2, [pc, #548] @ (2ff5fc ) │ │ │ │ ldr r1, [pc, #552] @ (2ff600 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ mov fp, r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2ff530 │ │ │ │ movs r3, #0 │ │ │ │ @@ -177904,15 +177904,15 @@ │ │ │ │ b.n 2ff1b2 │ │ │ │ movs r2, #113 @ 0x71 │ │ │ │ b.n 2ff17e │ │ │ │ ldr r0, [pc, #412] @ (2ff604 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ cmp r1, #1 │ │ │ │ it eq │ │ │ │ ldreq r6, [r5, #0] │ │ │ │ beq.w 2ff128 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -177948,15 +177948,15 @@ │ │ │ │ ldr r0, [pc, #276] @ (2ff5e0 ) │ │ │ │ ldr.w r0, [r9, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r6, r0, #16 │ │ │ │ bpl.w 2ff35c │ │ │ │ ldr r0, [pc, #312] @ (2ff610 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ b.n 2ff35c │ │ │ │ movs r2, #8 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrd r0, r1, [sp, #16] │ │ │ │ movs r3, #1 │ │ │ │ @@ -177978,15 +177978,15 @@ │ │ │ │ ldr r3, [pc, #200] @ (2ff5e0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2ff220 │ │ │ │ ldr r0, [pc, #244] @ (2ff618 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b.n 2ff220 │ │ │ │ ldr r3, [pc, #232] @ (2ff61c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -177994,15 +177994,15 @@ │ │ │ │ ldr r3, [pc, #160] @ (2ff5e0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2ff3f4 │ │ │ │ ldr r0, [pc, #208] @ (2ff620 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b.n 2ff3f4 │ │ │ │ ldr r3, [pc, #200] @ (2ff624 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -178012,15 +178012,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2ff30c │ │ │ │ ldr r0, [pc, #176] @ (2ff628 ) │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #4076 @ 0xfec │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 2ff30c │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #160] @ (2ff62c ) │ │ │ │ mov.w r2, #728 @ 0x2d8 │ │ │ │ ldr r1, [pc, #156] @ (2ff630 ) │ │ │ │ ldr r0, [pc, #160] @ (2ff634 ) │ │ │ │ add r3, pc │ │ │ │ @@ -178042,71 +178042,71 @@ │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #824] @ 0x338 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r8, fp │ │ │ │ + mov r0, r1 │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r1, [sp, #936] @ 0x3a8 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - subs r2, r7, #2 │ │ │ │ + subs r2, r5, #3 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - vst4.16 {d16-d19}, [r8 :64], sl │ │ │ │ - vld4.16 {d16-d19}, [r0 :64], sl │ │ │ │ + ldr??.w r0, [r8, sl, lsl #1] │ │ │ │ + ldrsb.w r0, [r0, #90] @ 0x5a │ │ │ │ str r4, [r3, #56] @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf782005a │ │ │ │ + @ instruction: 0xf7b2005a │ │ │ │ movs r6, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7b2005a │ │ │ │ - @ instruction: 0xf6b6005a │ │ │ │ - adds r4, r4, #3 │ │ │ │ + @ instruction: 0xf7e2005a │ │ │ │ + @ instruction: 0xf6e6005a │ │ │ │ + adds r4, r2, #4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xf772005a │ │ │ │ - @ instruction: 0xf78a005a │ │ │ │ - rsbs r0, sl, #14286848 @ 0xda0000 │ │ │ │ - sbcs.w r0, sl, #14286848 @ 0xda0000 │ │ │ │ + @ instruction: 0xf7a2005a │ │ │ │ + @ instruction: 0xf7ba005a │ │ │ │ + addw r0, sl, #2138 @ 0x85a │ │ │ │ + sub.w r0, sl, #14286848 @ 0xda0000 │ │ │ │ subs r1, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf5f8005a │ │ │ │ + @ instruction: 0xf628005a │ │ │ │ movs r7, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - movt r0, #18522 @ 0x485a │ │ │ │ + @ instruction: 0xf6f4005a │ │ │ │ movs r5, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf622005a │ │ │ │ + @ instruction: 0xf652005a │ │ │ │ ldr r0, [r6, #96] @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf596005a │ │ │ │ - subs r0, r5, r4 │ │ │ │ + rsb r0, r6, #14286848 @ 0xda0000 │ │ │ │ + subs r0, r3, r5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xf61e005a │ │ │ │ - @ instruction: 0xf62e005a │ │ │ │ - subs r2, r2, r4 │ │ │ │ + movw r0, #59482 @ 0xe85a │ │ │ │ + @ instruction: 0xf65e005a │ │ │ │ + subs r2, r0, r5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - addw r0, r8, #2138 @ 0x85a │ │ │ │ - @ instruction: 0xf67c005a │ │ │ │ + @ instruction: 0xf638005a │ │ │ │ + subw r0, ip, #2138 @ 0x85a │ │ │ │ │ │ │ │ 002ff644 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ movs r1, #1 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ blx 2887b4 │ │ │ │ - bl 89150c │ │ │ │ + bl 89153c │ │ │ │ movs r2, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ movs r0, #0 │ │ │ │ blx 28b0a0 │ │ │ │ mov sl, r0 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -178126,33 +178126,33 @@ │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #472] @ (2ff874 ) │ │ │ │ ldr.w r8, [pc, #472] @ 2ff878 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #468] @ (2ff87c ) │ │ │ │ add r8, pc │ │ │ │ - bl 7324fc │ │ │ │ + bl 73252c │ │ │ │ movs r2, #0 │ │ │ │ mov sl, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r7, pc │ │ │ │ - bl 7324fc │ │ │ │ + bl 73252c │ │ │ │ strd r0, r1, [sp, #12] │ │ │ │ ldr r1, [pc, #444] @ (2ff880 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7324fc │ │ │ │ + bl 73252c │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7320dc │ │ │ │ + bl 73210c │ │ │ │ adds r6, r0, #1 │ │ │ │ movs r1, #56 @ 0x38 │ │ │ │ mov r0, fp │ │ │ │ bl 2f9dcc │ │ │ │ lsls r6, r6, #1 │ │ │ │ strh r6, [r0, #4] │ │ │ │ mov ip, r0 │ │ │ │ @@ -178191,26 +178191,26 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ str.w r3, [ip, #28] │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7324fc │ │ │ │ + bl 73252c │ │ │ │ movs r2, #0 │ │ │ │ mov sl, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7320dc │ │ │ │ + bl 73210c │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 2f9dcc │ │ │ │ adds r7, #1 │ │ │ │ movs r3, #1 │ │ │ │ str r7, [r0, #4] │ │ │ │ @@ -178238,15 +178238,15 @@ │ │ │ │ orr.w r3, r3, #8 │ │ │ │ strh r3, [r0, #44] @ 0x2c │ │ │ │ ldr r1, [pc, #192] @ (2ff890 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ mvn.w r6, #121 @ 0x79 │ │ │ │ add r1, pc │ │ │ │ - bl 7320dc │ │ │ │ + bl 73210c │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 2f9dcc │ │ │ │ ldr r7, [sp, #28] │ │ │ │ lsls r2, r5, #1 │ │ │ │ movs r3, #1 │ │ │ │ @@ -178294,28 +178294,28 @@ │ │ │ │ clz r4, r4 │ │ │ │ movs r3, #7 │ │ │ │ movt r3, #16 │ │ │ │ rsb r4, r4, #31 │ │ │ │ str r3, [r0, #0] │ │ │ │ strb r4, [r0, #4] │ │ │ │ b.n 2ff832 │ │ │ │ - subs r4, r7, r0 │ │ │ │ + subs r4, r5, r1 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cbz r2, 2ff8c6 │ │ │ │ + cbz r2, 2ff8d2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r4, #108] @ 0x6c │ │ │ │ + str r6, [r2, #112] @ 0x70 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - eors r6, r4 │ │ │ │ + lsls r6, r2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r1, [pc, #488] @ (2ffa6c ) │ │ │ │ + ldr r1, [pc, #680] @ (2ffb2c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - sub.w r0, sl, #14286848 @ 0xda0000 │ │ │ │ - bic.w r0, r4, #14286848 @ 0xda0000 │ │ │ │ - and.w r0, r4, #14286848 @ 0xda0000 │ │ │ │ - subs r7, #68 @ 0x44 │ │ │ │ + rsbs r0, sl, #14286848 @ 0xda0000 │ │ │ │ + orrs.w r0, r4, #14286848 @ 0xda0000 │ │ │ │ + bics.w r0, r4, #14286848 @ 0xda0000 │ │ │ │ + subs r7, #116 @ 0x74 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 002ff894 : │ │ │ │ ldr r3, [r1, #40] @ 0x28 │ │ │ │ cbnz r3, 2ff8a6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -178333,25 +178333,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #40] @ (2ff8e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r1, #16 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2f56a8 │ │ │ │ nop │ │ │ │ - asrs r4, r7, #31 │ │ │ │ + adds r4, r5, r0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r2, [pc, #248] @ (2ff9e0 ) │ │ │ │ + ldr r2, [pc, #440] @ (2ffaa0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r7, [sp, #752] @ 0x2f0 │ │ │ │ + str r7, [sp, #944] @ 0x3b0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002ff8ec : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -178406,29 +178406,29 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0xf390005a │ │ │ │ + ubfx r0, r0, #1, #27 │ │ │ │ asrs r0, r6, #31 │ │ │ │ lsls r2, r7, #1 │ │ │ │ - @ instruction: 0xf35c005a │ │ │ │ + usat r0, #26, ip, lsl #1 │ │ │ │ │ │ │ │ 002ff994 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r6, [pc, #124] @ (2ffa24 ) │ │ │ │ add r6, pc │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 89150c │ │ │ │ + bl 89153c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ffa16 │ │ │ │ ldr r3, [pc, #112] @ (2ffa28 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #112] @ (2ffa2c ) │ │ │ │ ldr.w sl, [pc, #112] @ 2ffa30 │ │ │ │ @@ -178440,26 +178440,26 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7320dc │ │ │ │ + bl 73210c │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7324fc │ │ │ │ + bl 73252c │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, sl │ │ │ │ - bl 7324fc │ │ │ │ + bl 73252c │ │ │ │ mov r2, r8 │ │ │ │ mov ip, r1 │ │ │ │ mov fp, r0 │ │ │ │ movs r1, #5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, r9 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -178475,19 +178475,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 289e5c │ │ │ │ nop │ │ │ │ str r1, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r4, r5, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - mov r8, r0 │ │ │ │ + mov r8, r6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r0, [r1, #60] @ 0x3c │ │ │ │ + str r0, [r7, #60] @ 0x3c │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add sp, #64 @ 0x40 │ │ │ │ + add sp, #256 @ 0x100 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002ffa38 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -179955,74 +179955,74 @@ │ │ │ │ str r4, [sp, #4] │ │ │ │ bl 2fc2d8 │ │ │ │ bl 2f6504 │ │ │ │ ldr.w r9, [sp, #80] @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r9 │ │ │ │ bl 2f9d84 │ │ │ │ - bl 89150c │ │ │ │ + bl 89153c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2ffa72 │ │ │ │ b.n 300aa4 │ │ │ │ - @ instruction: 0xf21c005a │ │ │ │ - @ instruction: 0xf218005a │ │ │ │ - @ instruction: 0xf1f2005a │ │ │ │ - @ instruction: 0xf1ee005a │ │ │ │ - @ instruction: 0xf1ea005a │ │ │ │ - subs.w r0, lr, sl, lsr #1 │ │ │ │ - ldcl 0, cr0, [r2, #360]! @ 0x168 │ │ │ │ + movw r0, #49242 @ 0xc05a │ │ │ │ + movw r0, #32858 @ 0x805a │ │ │ │ + @ instruction: 0xf222005a │ │ │ │ + @ instruction: 0xf21e005a │ │ │ │ + @ instruction: 0xf21a005a │ │ │ │ + @ instruction: 0xebee005a │ │ │ │ + mcr 0, 1, r0, cr2, cr10, {2} │ │ │ │ + rsb r0, r2, #90 @ 0x5a │ │ │ │ + @ instruction: 0xf196005a │ │ │ │ @ instruction: 0xf192005a │ │ │ │ - sbc.w r0, r6, #90 @ 0x5a │ │ │ │ sbc.w r0, r2, #90 @ 0x5a │ │ │ │ - @ instruction: 0xf132005a │ │ │ │ - adds.w r0, r4, #90 @ 0x5a │ │ │ │ - @ instruction: 0xf0fa005a │ │ │ │ - @ instruction: 0xf0ea005a │ │ │ │ - @ instruction: 0xf0d8005a │ │ │ │ - @ instruction: 0xf0b2005a │ │ │ │ - @ instruction: 0xf0a0005a │ │ │ │ - orrs.w r0, r6, #90 @ 0x5a │ │ │ │ - orr.w r0, r0, #90 @ 0x5a │ │ │ │ - bics.w r0, lr, #90 @ 0x5a │ │ │ │ - orr.w r0, r2, #90 @ 0x5a │ │ │ │ - ldcl 0, cr0, [r0, #360] @ 0x168 │ │ │ │ - ldc 0, cr0, [ip, #360]! @ 0x168 │ │ │ │ - stcl 0, cr0, [lr, #-360]! @ 0xfffffe98 │ │ │ │ - stc 0, cr0, [ip, #-360] @ 0xfffffe98 │ │ │ │ - stc 0, cr0, [r4], {90} @ 0x5a │ │ │ │ - @ instruction: 0xeb8c005a │ │ │ │ - sbc.w r0, r2, sl, lsr #1 │ │ │ │ - bic.w r0, r0, sl, lsr #1 │ │ │ │ - ands.w r0, r2, sl, lsr #1 │ │ │ │ - and.w r0, r4, sl, lsr #1 │ │ │ │ - @ instruction: 0xe980005a │ │ │ │ - b.n 3003fc │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xe9ae005a │ │ │ │ - @ instruction: 0xe9a0005a │ │ │ │ - ldrd r0, r0, [lr, #-360] @ 0x168 │ │ │ │ - ldrd r0, r0, [lr], #360 @ 0x168 │ │ │ │ - @ instruction: 0xe8ca005a │ │ │ │ - strex r0, r0, [r2, #360] @ 0x168 │ │ │ │ - strb r6, [r4, r2] │ │ │ │ + adc.w r0, r4, #90 @ 0x5a │ │ │ │ + @ instruction: 0xf12a005a │ │ │ │ + adds.w r0, sl, #90 @ 0x5a │ │ │ │ + add.w r0, r8, #90 @ 0x5a │ │ │ │ + @ instruction: 0xf0e2005a │ │ │ │ + @ instruction: 0xf0d0005a │ │ │ │ + eor.w r0, r6, #90 @ 0x5a │ │ │ │ + orns r0, r0, #90 @ 0x5a │ │ │ │ + orn r0, lr, #90 @ 0x5a │ │ │ │ + orns r0, r2, #90 @ 0x5a │ │ │ │ + mcr 0, 0, r0, cr0, cr10, {2} │ │ │ │ + stcl 0, cr0, [ip, #360]! @ 0x168 │ │ │ │ + ldc 0, cr0, [lr, #360] @ 0x168 │ │ │ │ + ldc 0, cr0, [ip, #-360]! @ 0xfffffe98 │ │ │ │ + ldc 0, cr0, [r4], #360 @ 0x168 │ │ │ │ + subs.w r0, ip, sl, lsr #1 │ │ │ │ + @ instruction: 0xeb92005a │ │ │ │ + orrs.w r0, r0, sl, lsr #1 │ │ │ │ + orr.w r0, r2, sl, lsr #1 │ │ │ │ + bics.w r0, r4, sl, lsr #1 │ │ │ │ + @ instruction: 0xe9b0005a │ │ │ │ + b.n 30045c │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldrd r0, r0, [lr, #360] @ 0x168 │ │ │ │ + ldrd r0, r0, [r0, #360] @ 0x168 │ │ │ │ + @ instruction: 0xe98e005a │ │ │ │ + stmdb lr!, {r1, r3, r4, r6} │ │ │ │ + ldrd r0, r0, [sl], #360 @ 0x168 │ │ │ │ + ldrd r0, r0, [r2], #-360 @ 0x168 │ │ │ │ + strb r6, [r2, r3] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - b.n 300940 │ │ │ │ + b.n 3009a0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 300920 │ │ │ │ + b.n 300980 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 30086c │ │ │ │ + b.n 3008cc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 300804 │ │ │ │ + b.n 300864 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 301120 │ │ │ │ + b.n 301180 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 301168 │ │ │ │ + b.n 3011c8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcs.n 300ba0 │ │ │ │ + bcs.n 300a00 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r1, r8 │ │ │ │ str.w r4, [sp, #109] @ 0x6d │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str.w r4, [sp, #117] @ 0x75 │ │ │ │ @@ -180062,29 +180062,29 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 300b18 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 289e5c │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ - b.n 30126c │ │ │ │ + b.n 3012cc │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r0, [r5, #4] │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (300b30 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ lsls r6, r4, #24 │ │ │ │ lsls r2, r7, #1 │ │ │ │ ldr r0, [pc, #8] @ (300b40 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ nop │ │ │ │ lsls r2, r3, #24 │ │ │ │ lsls r2, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -180092,164 +180092,164 @@ │ │ │ │ sub sp, #24 │ │ │ │ ldr r3, [pc, #76] @ (300ba4 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733a08 │ │ │ │ + bl 733a38 │ │ │ │ ldr r2, [pc, #64] @ (300ba8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 734164 │ │ │ │ + bl 734194 │ │ │ │ ldr r1, [pc, #56] @ (300bac ) │ │ │ │ ldr r0, [pc, #56] @ (300bb0 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #56] @ (300bb4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 73147c │ │ │ │ + bl 7314ac │ │ │ │ ldr r2, [pc, #40] @ (300bb8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 734164 │ │ │ │ - b.n 3011c0 │ │ │ │ + b.w 734194 │ │ │ │ + b.n 301220 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r3, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3011b4 │ │ │ │ + b.n 301214 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, #198 @ 0xc6 │ │ │ │ + adds r4, #246 @ 0xf6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r5, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 300c60 │ │ │ │ + bmi.n 300ac0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 3011c4 │ │ │ │ + b.n 301224 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #76] @ (300c18 ) │ │ │ │ sub sp, #24 │ │ │ │ ldr r3, [pc, #76] @ (300c1c ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733a08 │ │ │ │ + bl 733a38 │ │ │ │ ldr r2, [pc, #64] @ (300c20 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 734164 │ │ │ │ + bl 734194 │ │ │ │ ldr r1, [pc, #56] @ (300c24 ) │ │ │ │ ldr r0, [pc, #56] @ (300c28 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #56] @ (300c2c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 73147c │ │ │ │ + bl 7314ac │ │ │ │ ldr r2, [pc, #40] @ (300c30 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 734164 │ │ │ │ - b.n 301200 │ │ │ │ + b.w 734194 │ │ │ │ + b.n 301260 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r3, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3011f4 │ │ │ │ + b.n 301254 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, #78 @ 0x4e │ │ │ │ + adds r4, #126 @ 0x7e │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r1, r0, #14 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 300be8 │ │ │ │ + bmi.n 300c48 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 301244 │ │ │ │ + b.n 3012a4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r6, [pc, #212] @ (300d20 ) │ │ │ │ - bl 72ca84 │ │ │ │ + bl 72cab4 │ │ │ │ ldr r5, [pc, #208] @ (300d24 ) │ │ │ │ ldr r2, [pc, #212] @ (300d28 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #212] @ (300d2c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r7, [pc, #212] @ (300d30 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r7, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 300cda │ │ │ │ ldr r2, [pc, #188] @ (300d34 ) │ │ │ │ mov r0, r4 │ │ │ │ add.w r3, r6, #8 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov sl, r2 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [r8, #256] @ 0x100 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 300cf0 │ │ │ │ ldr r1, [pc, #156] @ (300d38 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 7333f8 │ │ │ │ + bl 733428 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 300d00 │ │ │ │ ldr r3, [pc, #144] @ (300d3c ) │ │ │ │ ldr r1, [pc, #144] @ (300d40 ) │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r7, r3] │ │ │ │ mov r2, r5 │ │ │ │ - bl 7324fc │ │ │ │ + bl 73252c │ │ │ │ ldr r1, [pc, #136] @ (300d44 ) │ │ │ │ mov r2, r5 │ │ │ │ uxtb r5, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 7324fc │ │ │ │ + bl 73252c │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi.n 300d10 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r3, r5 │ │ │ │ uxtb r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ @@ -180262,108 +180262,108 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #84] @ (300d48 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87a8d0 │ │ │ │ + bl 87a900 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ ldr r0, [pc, #72] @ (300d4c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87a8d0 │ │ │ │ + bl 87a900 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ ldr r0, [pc, #60] @ (300d50 ) │ │ │ │ add.w r3, r6, #32 │ │ │ │ movs r2, #178 @ 0xb2 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - lsls r4, r0, #19 │ │ │ │ + lsls r4, r6, #19 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 301320 │ │ │ │ + b.n 301380 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, #120 @ 0x78 │ │ │ │ + adds r6, #168 @ 0xa8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r5, #126 @ 0x7e │ │ │ │ + adds r5, #174 @ 0xae │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldrb r0, [r0, #29] │ │ │ │ lsls r4, r5, #3 │ │ │ │ - b.n 301320 │ │ │ │ + b.n 301380 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r3, #17] │ │ │ │ + ldrb r0, [r1, #18] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r5, [pc, #720] @ (301010 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 301390 │ │ │ │ + b.n 3013f0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r5, [sp, #120] @ 0x78 │ │ │ │ + ldr r5, [sp, #312] @ 0x138 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 30126c │ │ │ │ + b.n 3012cc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 301298 │ │ │ │ + b.n 3012f8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 3012d8 │ │ │ │ + b.n 301338 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r4, [pc, #172] @ (300e18 ) │ │ │ │ - bl 72ca84 │ │ │ │ + bl 72cab4 │ │ │ │ ldr r5, [pc, #168] @ (300e1c ) │ │ │ │ ldr r2, [pc, #172] @ (300e20 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #172] @ (300e24 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r7, [pc, #172] @ (300e28 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r7, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 300de2 │ │ │ │ ldr r2, [pc, #148] @ (300e2c ) │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [r8, #256] @ 0x100 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 300df8 │ │ │ │ ldr r1, [pc, #120] @ (300e30 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 7333f8 │ │ │ │ + bl 733428 │ │ │ │ cbz r0, 300e08 │ │ │ │ ldr r3, [pc, #108] @ (300e34 ) │ │ │ │ ldr r1, [pc, #112] @ (300e38 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 7324fc │ │ │ │ + bl 73252c │ │ │ │ ldr r2, [pc, #100] @ (300e3c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ bl 2fa6b8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -180373,46 +180373,46 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #68] @ (300e40 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87a8d0 │ │ │ │ + bl 87a900 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ ldr r0, [pc, #56] @ (300e44 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87a8d0 │ │ │ │ + bl 87a900 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ - lsls r4, r4, #14 │ │ │ │ + lsls r4, r2, #15 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 301320 │ │ │ │ + b.n 301380 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r5, #88 @ 0x58 │ │ │ │ + adds r5, #136 @ 0x88 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, #94 @ 0x5e │ │ │ │ + adds r4, #142 @ 0x8e │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldrb r0, [r4, #24] │ │ │ │ lsls r4, r5, #3 │ │ │ │ - b.n 3011dc │ │ │ │ + b.n 30123c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 30131c │ │ │ │ + b.n 30137c │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r5, [pc, #720] @ (301108 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 301374 │ │ │ │ + b.n 3013d4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 30136c │ │ │ │ + b.n 3013cc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 301274 │ │ │ │ + b.n 3012d4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 3012a8 │ │ │ │ + b.n 301308 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 300e90 │ │ │ │ sub sp, #12 │ │ │ │ @@ -180420,31 +180420,31 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #52] @ (300e98 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strd r3, r2, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r6, r6, #10 │ │ │ │ + lsls r6, r4, #11 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 3010b0 │ │ │ │ + b.n 301110 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 301080 │ │ │ │ + b.n 3010e0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 300ee4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -180452,31 +180452,31 @@ │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ ldr r1, [pc, #52] @ (300eec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strd r3, r2, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r2, r4, #9 │ │ │ │ + lsls r2, r2, #10 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 30105c │ │ │ │ + b.n 3010bc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 301174 │ │ │ │ + b.n 3011d4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 300f28 │ │ │ │ sub sp, #12 │ │ │ │ @@ -180484,24 +180484,24 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #36] @ (300f30 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 288d34 │ │ │ │ - lsls r6, r1, #8 │ │ │ │ + lsls r6, r7, #8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 300ff8 │ │ │ │ + b.n 301058 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 300fc8 │ │ │ │ + b.n 301028 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 300f6c │ │ │ │ sub sp, #12 │ │ │ │ @@ -180509,24 +180509,24 @@ │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ ldr r1, [pc, #36] @ (300f74 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 288d34 │ │ │ │ - lsls r2, r1, #7 │ │ │ │ + lsls r2, r7, #7 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - b.n 300fb4 │ │ │ │ + b.n 301014 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 3010cc │ │ │ │ + b.n 30112c │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 30101c │ │ │ │ sub sp, #20 │ │ │ │ @@ -180544,23 +180544,23 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r2, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 865cec │ │ │ │ + bl 865d1c │ │ │ │ cbz r0, 300fe2 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ it ls │ │ │ │ strls r3, [r7, #24] │ │ │ │ bhi.n 30100a │ │ │ │ ldr r2, [pc, #76] @ (301030 ) │ │ │ │ @@ -180580,32 +180580,32 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #40] @ (301034 ) │ │ │ │ ldr r0, [pc, #40] @ (301038 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87a8d0 │ │ │ │ + bl 87a900 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ - lsls r6, r0, #6 │ │ │ │ + lsls r6, r6, #6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldrb r2, [r0, #16] │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3010d4 │ │ │ │ + b.n 301134 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - svc 194 @ 0xc2 │ │ │ │ + svc 242 @ 0xf2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r6, [r7, #14] │ │ │ │ lsls r4, r5, #3 │ │ │ │ - svc 78 @ 0x4e │ │ │ │ + svc 126 @ 0x7e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 301114 │ │ │ │ + b.n 301174 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 301088 │ │ │ │ sub sp, #12 │ │ │ │ @@ -180614,32 +180614,32 @@ │ │ │ │ ldr r1, [pc, #56] @ (301090 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b1e4 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsls r2, r0, #3 │ │ │ │ + lsls r2, r6, #3 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - svc 24 │ │ │ │ + svc 72 @ 0x48 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - udf #254 @ 0xfe │ │ │ │ + svc 46 @ 0x2e │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 3010e0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -180648,32 +180648,32 @@ │ │ │ │ ldr r1, [pc, #56] @ (3010e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #205 @ 0xcd │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b1e4 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsls r2, r5, #1 │ │ │ │ + lsls r2, r3, #2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - udf #192 @ 0xc0 │ │ │ │ + udf #240 @ 0xf0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - svc 74 @ 0x4a │ │ │ │ + svc 122 @ 0x7a │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #176] @ (3011b0 ) │ │ │ │ @@ -180693,32 +180693,32 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov sl, r5 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72ca84 │ │ │ │ + bl 72cab4 │ │ │ │ ldr r2, [pc, #140] @ (3011c4 ) │ │ │ │ ldr r1, [pc, #140] @ (3011c8 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r3, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 865cec │ │ │ │ + bl 865d1c │ │ │ │ cbz r0, 301170 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ bhi.n 30119e │ │ │ │ str r3, [r5, #24] │ │ │ │ movs r0, #152 @ 0x98 │ │ │ │ movs r1, #1 │ │ │ │ @@ -180742,35 +180742,35 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ (3011d0 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 87a8d0 │ │ │ │ + bl 87a900 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ nop │ │ │ │ ldrb r0, [r4, #10] │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - udf #80 @ 0x50 │ │ │ │ + udf #128 @ 0x80 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r6, r0 │ │ │ │ + movs r6, r6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - udf #80 @ 0x50 │ │ │ │ + udf #128 @ 0x80 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r1, #152 @ 0x98 │ │ │ │ + adds r1, #200 @ 0xc8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, #156 @ 0x9c │ │ │ │ + adds r0, #204 @ 0xcc │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldrb r0, [r6, #8] │ │ │ │ lsls r4, r5, #3 │ │ │ │ - udf #218 @ 0xda │ │ │ │ + svc 10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003011d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -180857,36 +180857,36 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r7, #6] │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - udf #150 @ 0x96 │ │ │ │ + udf #198 @ 0xc6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 003012c4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7327f0 │ │ │ │ + bl 732820 │ │ │ │ ldr r1, [pc, #24] @ (3012f4 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 730a80 │ │ │ │ - bl 7327f0 │ │ │ │ + bl 730ab0 │ │ │ │ + bl 732820 │ │ │ │ ldr r1, [pc, #16] @ (3012f8 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730a80 │ │ │ │ + b.w 730ab0 │ │ │ │ ldr??.w pc, [r5, #255]! │ │ │ │ @ instruction: 0xfa67ffff │ │ │ │ │ │ │ │ 003012fc : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -181056,67 +181056,67 @@ │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ble.n 301408 │ │ │ │ + ble.n 301468 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ble.n 3013ec │ │ │ │ + ble.n 30144c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ble.n 301598 │ │ │ │ + ble.n 3013f8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ble.n 301598 │ │ │ │ + ble.n 3013f8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ble.n 301560 │ │ │ │ + ble.n 3015c0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #232] @ (3015e0 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3015cc │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #212] @ (3015e4 ) │ │ │ │ ldr r2, [pc, #216] @ (3015e8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r5, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #121 @ 0x79 │ │ │ │ ldr r4, [r6, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #200] @ (3015ec ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r5, #12 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #109 @ 0x6d │ │ │ │ adds r5, #20 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #180] @ (3015f0 ) │ │ │ │ ldr r1, [pc, #184] @ (3015f4 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r6, #1780] @ 0x6f4 │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r6, #1 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r2, #0 │ │ │ │ ldr r5, [r0, #112] @ 0x70 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 2f6268 │ │ │ │ movs r2, #0 │ │ │ │ @@ -181167,24 +181167,24 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - blt.n 3015c8 │ │ │ │ + bgt.n 301628 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mrrc2 0, 6, r0, sl, cr14 │ │ │ │ - blt.n 3015b0 │ │ │ │ + stc2 0, cr0, [sl], {110} @ 0x6e │ │ │ │ + bgt.n 301610 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - blt.n 3015c8 │ │ │ │ + bgt.n 301628 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - blt.n 3015b0 │ │ │ │ + bgt.n 301610 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - blt.n 3015d8 │ │ │ │ + bgt.n 301638 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003015f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -181297,17 +181297,17 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2f6548 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r2, #22] │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 301d5c │ │ │ │ + b.n 301dbc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - blt.n 301748 │ │ │ │ + blt.n 3017a8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r6, [r3, #18] │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 0030173c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -181340,19 +181340,19 @@ │ │ │ │ bl 2f9e48 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2f9c48 │ │ │ │ bl 2f6490 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 7327f0 │ │ │ │ + bl 732820 │ │ │ │ ldr r1, [pc, #456] @ (301968 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 730a80 │ │ │ │ + bl 730ab0 │ │ │ │ bl 33e768 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3018f8 │ │ │ │ ldr r3, [pc, #436] @ (30196c ) │ │ │ │ mov fp, r0 │ │ │ │ strd r5, r7, [sp, #24] │ │ │ │ @@ -181372,15 +181372,15 @@ │ │ │ │ movs r5, #1 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr.w r0, [fp] │ │ │ │ mov.w r8, #4 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #2 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ movs r2, #1 │ │ │ │ mov.w r9, #8 │ │ │ │ ldr r6, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -181454,15 +181454,15 @@ │ │ │ │ beq.n 301942 │ │ │ │ ldr r1, [pc, #196] @ (301980 ) │ │ │ │ movs r3, #109 @ 0x6d │ │ │ │ mov r2, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #1 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #4 │ │ │ │ ldrb.w r2, [r0, #1768] @ 0x6e8 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ bl 2f6268 │ │ │ │ ldrb.w r3, [r9, #836] @ 0x344 │ │ │ │ @@ -181513,33 +181513,33 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 288a0c │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r2, #17] │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 301970 │ │ │ │ + bge.n 3019d0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stc2l 15, cr15, [r3, #-1020] @ 0xfffffc04 │ │ │ │ - ldrsh.w r0, [r0, #110] @ 0x6e │ │ │ │ - vld1.8 {d0[3]}, [r4], lr │ │ │ │ - bls.n 3018c0 │ │ │ │ + vld1.8 {d16[3]}, [r0], lr │ │ │ │ + ldr??.w r0, [r4, #110] @ 0x6e │ │ │ │ + bls.n 301920 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bls.n 3018dc │ │ │ │ + bls.n 30193c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bhi.n 301a14 │ │ │ │ + bhi.n 301a74 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bhi.n 301a30 │ │ │ │ + bhi.n 301890 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r0, [r1, #10] │ │ │ │ lsls r4, r5, #3 │ │ │ │ - strh.w r0, [r2, lr, lsl #2] │ │ │ │ - bhi.n 301a40 │ │ │ │ + ldr.w r0, [r2, lr, lsl #2] │ │ │ │ + bhi.n 3018a0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bhi.n 301a1c │ │ │ │ + bhi.n 301a7c │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00301994 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -181888,37 +181888,37 @@ │ │ │ │ bl 2f6548 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2f6548 │ │ │ │ nop │ │ │ │ - bhi.n 301d44 │ │ │ │ + bhi.n 301da4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvs.n 301d1c │ │ │ │ + bvc.n 301d7c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvc.n 301d1c │ │ │ │ + bhi.n 301d7c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvc.n 301cf4 │ │ │ │ + bhi.n 301d54 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvc.n 301ccc │ │ │ │ + bvc.n 301d2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvs.n 301e40 │ │ │ │ + bvs.n 301ca0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvs.n 301dec │ │ │ │ + bvs.n 301e4c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvc.n 301dfc │ │ │ │ + bvc.n 301e5c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvs.n 301da4 │ │ │ │ + bvs.n 301e04 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvs.n 301d68 │ │ │ │ + bvs.n 301dc8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bvs.n 301db0 │ │ │ │ + bvs.n 301e10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bpl.n 301ce4 │ │ │ │ + bpl.n 301d44 │ │ │ │ lsls r2, r3, #1 │ │ │ │ orrs r2, r3 │ │ │ │ mov.w r1, #0 │ │ │ │ iteee ne │ │ │ │ movne r3, #0 │ │ │ │ moveq r2, #0 │ │ │ │ ldreq.w r3, [r0, #336] @ 0x150 │ │ │ │ @@ -181945,71 +181945,71 @@ │ │ │ │ nop │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #628] @ 0x274 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (301dc4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ and.w r0, sl, #16318464 @ 0xf90000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #44] @ (301e08 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov r5, r2 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 301df6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3040d8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r3, #48] @ 0x30 │ │ │ │ + ldr r2, [r1, #52] @ 0x34 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 72ca84 │ │ │ │ - bl 730794 │ │ │ │ + bl 72cab4 │ │ │ │ + bl 7307c4 │ │ │ │ ldr.w ip, [pc, #44] @ 301e54 │ │ │ │ ldr r2, [pc, #44] @ (301e58 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (301e5c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldrb.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf37e006e │ │ │ │ - movs r4, #164 @ 0xa4 │ │ │ │ + @ instruction: 0xf3ae006e │ │ │ │ + movs r4, #212 @ 0xd4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r3, #166 @ 0xa6 │ │ │ │ + movs r3, #214 @ 0xd6 │ │ │ │ lsls r3, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #228] @ (301f58 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -182018,64 +182018,64 @@ │ │ │ │ ldr r1, [pc, #228] @ (301f60 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #208] @ (301f64 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #208] @ (301f68 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #196] @ (301f6c ) │ │ │ │ ldr r1, [pc, #200] @ (301f70 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #180] @ (301f74 ) │ │ │ │ ldr r1, [pc, #184] @ (301f78 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #164] @ (301f7c ) │ │ │ │ ldr r1, [pc, #168] @ (301f80 ) │ │ │ │ mov r9, r0 │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #152] @ (301f84 ) │ │ │ │ ldr r1, [pc, #152] @ (301f88 ) │ │ │ │ add.w r4, r0, #100 @ 0x64 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r3, [pc, #136] @ (301f8c ) │ │ │ │ ldr r2, [pc, #140] @ (301f90 ) │ │ │ │ mov r0, r9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #132] @ (301f94 ) │ │ │ │ @@ -182093,50 +182093,50 @@ │ │ │ │ str r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #124] @ (301fa4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #64] @ 0x40 │ │ │ │ movs r3, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ - bl 72dc04 │ │ │ │ + bl 72dc34 │ │ │ │ ldr r2, [pc, #112] @ (301fa8 ) │ │ │ │ ldr r3, [pc, #112] @ (301fac ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r8, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - @ instruction: 0xf332006e │ │ │ │ - movs r4, #132 @ 0x84 │ │ │ │ + @ instruction: 0xf362006e │ │ │ │ + movs r4, #180 @ 0xb4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r0, #8] │ │ │ │ + strb r0, [r6, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bcc.n 302058 │ │ │ │ + bcc.n 301eb8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 301e80 │ │ │ │ + bcc.n 301ee0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbnz r6, 301fbe │ │ │ │ + cbnz r6, 301fca │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbnz r2, 301fcc │ │ │ │ + cbnz r2, 301fd8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r4, #90 @ 0x5a │ │ │ │ + movs r4, #138 @ 0x8a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r4, #114 @ 0x72 │ │ │ │ + movs r4, #162 @ 0xa2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 302030 │ │ │ │ + bcc.n 301e90 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 301e88 │ │ │ │ + bcc.n 301ee8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 302084 │ │ │ │ + bcc.n 301ee4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r7, pc, #528 @ (adr r7, 30219c ) │ │ │ │ lsls r7, r4, #3 │ │ │ │ movt r0, #8313 @ 0x2079 │ │ │ │ lsls r3, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #25 │ │ │ │ @@ -182195,15 +182195,15 @@ │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #68] @ (302064 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r3, #628] @ 0x274 │ │ │ │ cbnz r3, 30204e │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -182211,18 +182211,18 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add.w r0, r0, #1464 @ 0x5b8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 303fc0 │ │ │ │ - @ instruction: 0xf18e006e │ │ │ │ - bcs.n 30208c │ │ │ │ + subs.w r0, lr, #110 @ 0x6e │ │ │ │ + bcs.n 3020ec │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcs.n 3020e4 │ │ │ │ + bcs.n 302144 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #56] @ 3020b0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -182231,28 +182231,28 @@ │ │ │ │ ldr r1, [pc, #52] @ (3020b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ bl 2fdd90 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #1112 @ 0x458 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2fd5b0 │ │ │ │ - @ instruction: 0xf12a006e │ │ │ │ - bne.n 302018 │ │ │ │ + adcs.w r0, sl, #110 @ 0x6e │ │ │ │ + bne.n 302078 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bne.n 302068 │ │ │ │ + bcs.n 3020c8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #136] @ 302154 │ │ │ │ sub sp, #8 │ │ │ │ @@ -182261,59 +182261,59 @@ │ │ │ │ ldr r1, [pc, #132] @ (30215c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ lsls r2, r4, #28 │ │ │ │ bmi.n 302142 │ │ │ │ lsls r3, r4, #25 │ │ │ │ bpl.n 302120 │ │ │ │ mov.w ip, #2 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [r3, #1136] @ 0x470 │ │ │ │ ldr.w r4, [r3, #1148] @ 0x47c │ │ │ │ orr.w r2, r2, ip │ │ │ │ str.w r2, [r3, #1136] @ 0x470 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ lsls r1, r4, #27 │ │ │ │ bmi.n 302148 │ │ │ │ lsls r2, r4, #29 │ │ │ │ bmi.n 30214e │ │ │ │ lsls r3, r4, #30 │ │ │ │ it mi │ │ │ │ movmi.w ip, #16 │ │ │ │ bmi.n 3020f6 │ │ │ │ ldr r0, [pc, #44] @ (302160 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 87ad24 │ │ │ │ + b.w 87ad54 │ │ │ │ mov.w ip, #1 │ │ │ │ b.n 3020f6 │ │ │ │ mov.w ip, #4 │ │ │ │ b.n 3020f6 │ │ │ │ mov.w ip, #8 │ │ │ │ b.n 3020f6 │ │ │ │ - @ instruction: 0xf0d6006e │ │ │ │ - bne.n 30221c │ │ │ │ + add.w r0, r6, #110 @ 0x6e │ │ │ │ + bne.n 30207c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bne.n 30206c │ │ │ │ + bne.n 3020cc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bne.n 302210 │ │ │ │ + bne.n 302070 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #176] @ (302228 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -182324,84 +182324,84 @@ │ │ │ │ ldr r2, [pc, #172] @ (302230 ) │ │ │ │ add.w r3, r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ mov r8, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #156] @ (302234 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 3021b4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #752 @ 0x2f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2fdfa4 │ │ │ │ ldr r1, [pc, #128] @ (302238 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 3021d2 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #1112 @ 0x458 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2fd5bc │ │ │ │ ldr r1, [pc, #104] @ (30223c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 3021f2 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r6, #1464 @ 0x5b8 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 30441c │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #72] @ (302240 ) │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ ldr r1, [pc, #72] @ (302244 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #132 @ 0x84 │ │ │ │ mov.w r2, #300 @ 0x12c │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bic.w r0, lr, #110 @ 0x6e │ │ │ │ - beq.n 3021ec │ │ │ │ + orrs.w r0, lr, #110 @ 0x6e │ │ │ │ + bne.n 30224c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - beq.n 302190 │ │ │ │ + beq.n 3021f0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bne.n 302274 │ │ │ │ + bne.n 3022d4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r7, #40 @ 0x28 │ │ │ │ + cmp r7, #88 @ 0x58 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - str r2, [r4, #112] @ 0x70 │ │ │ │ + str r2, [r2, #116] @ 0x74 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - beq.n 302208 │ │ │ │ + bne.n 302268 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - beq.n 3021c8 │ │ │ │ + beq.n 302228 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #200] @ 302320 │ │ │ │ sub sp, #12 │ │ │ │ @@ -182412,65 +182412,65 @@ │ │ │ │ ldr r2, [pc, #192] @ (302328 ) │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #176] @ (30232c ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 302296 │ │ │ │ ldr r1, [pc, #164] @ (302330 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 30230c │ │ │ │ ldr r1, [pc, #156] @ (302334 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 3022b6 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r7, #1112 @ 0x458 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2fd5c0 │ │ │ │ ldr r1, [pc, #128] @ (302338 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 3022d6 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r7, #1464 @ 0x5b8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 30454c │ │ │ │ mov r0, r4 │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ ldr r3, [pc, #92] @ (30233c ) │ │ │ │ ldr r2, [pc, #96] @ (302340 ) │ │ │ │ ldr r1, [pc, #96] @ (302344 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ movw r2, #283 @ 0x11b │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -182478,31 +182478,31 @@ │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r7, #752 @ 0x2f0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2fdf34 │ │ │ │ - vhadd.s8 q8, q5, q15 │ │ │ │ - ldmia r7, {r1, r3, r4, r5, r6, r7} │ │ │ │ + vhadd.s q8, q5, q15 │ │ │ │ + beq.n 30237c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r7, {r1, r3, r6, r7} │ │ │ │ + ldmia r7, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - beq.n 3023a0 │ │ │ │ + beq.n 302400 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r0!, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r1!, {r2, r3} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r6, #70 @ 0x46 │ │ │ │ + cmp r6, #118 @ 0x76 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - str r6, [r7, #96] @ 0x60 │ │ │ │ + str r6, [r5, #100] @ 0x64 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cdp 0, 12, cr0, cr10, cr14, {3} │ │ │ │ - beq.n 3023a0 │ │ │ │ + cdp 0, 15, cr0, cr10, cr14, {3} │ │ │ │ + beq.n 302400 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r7, {r3, r4, r6, r7} │ │ │ │ + beq.n 302358 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #208] @ (30242c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -182513,25 +182513,25 @@ │ │ │ │ ldr r2, [pc, #204] @ (302434 ) │ │ │ │ add.w r3, r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #188] @ (302438 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 3023b4 │ │ │ │ ldr r1, [pc, #180] @ (30243c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 3023a0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2ff894 │ │ │ │ mov r3, r7 │ │ │ │ @@ -182540,72 +182540,72 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2fde94 │ │ │ │ ldr r1, [pc, #136] @ (302440 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 3023d4 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r8, #1112 @ 0x458 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2fd5b4 │ │ │ │ ldr r1, [pc, #108] @ (302444 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 3023f4 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add.w r1, r8, #1464 @ 0x5b8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 3041ec │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #80] @ (302448 ) │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ ldr r1, [pc, #76] @ (30244c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #180 @ 0xb4 │ │ │ │ mov.w r2, #264 @ 0x108 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - cdp 0, 4, cr0, cr10, cr14, {3} │ │ │ │ - ldmia r6, {r1, r3, r4, r5, r6, r7} │ │ │ │ + cdp 0, 7, cr0, cr10, cr14, {3} │ │ │ │ + ldmia r7!, {r1, r3, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r6, {r1, r3, r6, r7} │ │ │ │ + ldmia r6, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r7!, {r1, r3, r4, r5} │ │ │ │ + ldmia r7!, {r1, r3, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r5, #40 @ 0x28 │ │ │ │ + cmp r5, #88 @ 0x58 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - str r0, [r4, #80] @ 0x50 │ │ │ │ + str r0, [r2, #84] @ 0x54 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r7!, {r4, r6} │ │ │ │ + ldmia r7, {r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #260] @ (302568 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -182615,35 +182615,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #204 @ 0xcc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #252] @ (302574 ) │ │ │ │ mov r8, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #248] @ (302578 ) │ │ │ │ add r7, pc │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ mov r9, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #228] @ (30257c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #228] @ (302580 ) │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ add.w r4, r5, #4896 @ 0x1320 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #160] @ 302550 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r7, [pc, #204] @ (302584 ) │ │ │ │ mov r3, r4 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ @@ -182696,31 +182696,31 @@ │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r3 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r2, #-440] @ 0xfffffe48 │ │ │ │ - subs r4, r2, #2 │ │ │ │ + ldcl 0, cr0, [r2, #-440]! @ 0xfffffe48 │ │ │ │ + subs r4, r0, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r2, #64] @ 0x40 │ │ │ │ + ldr r0, [r0, #68] @ 0x44 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldmia r5, {r2, r5, r6, r7} │ │ │ │ + ldmia r6!, {r2, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r4, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r4!, {r2, r3, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r4, {r1, r4, r7} │ │ │ │ + ldmia r4!, {r1, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ stc 0, cr0, [r8, #-484] @ 0xfffffe1c │ │ │ │ - ldmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r6, {r1, r4, r5, r6} │ │ │ │ + ldmia r6!, {r1, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #364] @ (302710 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -182729,35 +182729,35 @@ │ │ │ │ ldr r1, [pc, #364] @ (302718 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #212 @ 0xd4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #348] @ (30271c ) │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #348] @ (302720 ) │ │ │ │ mov sl, r0 │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w fp, r0, #4096 @ 0x1000 │ │ │ │ mov r7, r0 │ │ │ │ ldrb.w r3, [fp, #628] @ 0x274 │ │ │ │ ldr.w r8, [fp, #1144] @ 0x478 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3026dc │ │ │ │ orr.w r8, r8, #16 │ │ │ │ str.w r8, [fp, #1144] @ 0x478 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8a3f40 │ │ │ │ + bl 8a3f70 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [pc, #300] @ (302724 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r5, [pc, #300] @ (302728 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -182791,17 +182791,17 @@ │ │ │ │ ldr r1, [pc, #240] @ (302738 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [fp, #448] @ 0x1c0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r9 │ │ │ │ - bl 729c44 │ │ │ │ + bl 729c74 │ │ │ │ subs r3, r6, #1 │ │ │ │ add.w r6, r6, #4294967295 @ 0xffffffff │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #5 │ │ │ │ ite eq │ │ │ │ @@ -182841,48 +182841,48 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 3026c6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8a3f40 │ │ │ │ + bl 8a3f70 │ │ │ │ mov r6, r0 │ │ │ │ b.n 3025f4 │ │ │ │ ldr r0, [pc, #76] @ (30273c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ blx 28ae20 │ │ │ │ movs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r1 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r2], {110} @ 0x6e │ │ │ │ - ldmia r3!, {r4, r5, r6} │ │ │ │ + ldc 0, cr0, [r2], #-440 @ 0xfffffe48 │ │ │ │ + ldmia r3!, {r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r3!, {r1, r7} │ │ │ │ + ldmia r3!, {r1, r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r4, {r1, r4, r5, r6} │ │ │ │ + ldmia r4!, {r1, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r4, {r2, r3, r4, r7} │ │ │ │ + ldmia r4!, {r2, r3, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs.w r0, r2, lr, asr #1 │ │ │ │ - sub.w r0, sl, lr, asr #1 │ │ │ │ - ldmia r5, {r1, r2, r5, r7} │ │ │ │ + @ instruction: 0xebe2006e │ │ │ │ + rsbs r0, sl, lr, asr #1 │ │ │ │ + ldmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r5!, {r2, r4, r7} │ │ │ │ + ldmia r5!, {r2, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r2, r7, #2 │ │ │ │ + adds r2, r5, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r5, #48 @ 0x30 │ │ │ │ + cmp r5, #96 @ 0x60 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r5!, {r1, r2, r3} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00302740 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -182898,15 +182898,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ add.w r3, r5, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ add r9, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r8, r0, #4096 @ 0x1000 │ │ │ │ bl 2f86c0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #612] @ (3029e8 ) │ │ │ │ mov r1, r4 │ │ │ │ movs r4, #1 │ │ │ │ add r0, pc │ │ │ │ @@ -182996,15 +182996,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2f6548 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 302942 │ │ │ │ mov r0, r4 │ │ │ │ adds r5, #228 @ 0xe4 │ │ │ │ - bl 8a3f40 │ │ │ │ + bl 8a3f70 │ │ │ │ ldr r3, [pc, #400] @ (302a08 ) │ │ │ │ mov fp, r0 │ │ │ │ movs r6, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #396] @ (302a0c ) │ │ │ │ str r7, [sp, #24] │ │ │ │ @@ -183135,56 +183135,55 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ blx 288a0c │ │ │ │ ldr r0, [pc, #88] @ (302a28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ blx 28ae20 │ │ │ │ - orrs.w r0, r4, lr, asr #1 │ │ │ │ - ldmia r3!, {} │ │ │ │ + eor.w r0, r4, lr, asr #1 │ │ │ │ + ldmia r3!, {r4, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r4, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r4!, {r1, r3, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r2, {r2, r3, r6, r7} │ │ │ │ + ldmia r2, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r5, #5] │ │ │ │ + ldrb r0, [r3, #6] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldmia r4, {r3, r4, r5} │ │ │ │ + ldmia r4!, {r3, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - itet eq │ │ │ │ - lsleq r2, r3, #1 │ │ │ │ - ldmiane r4!, {r1, r3, r5} │ │ │ │ - lsleq r2, r3, #1 │ │ │ │ - ite ne │ │ │ │ - lslne r2, r3, #1 │ │ │ │ - it eq @ unpredictable │ │ │ │ - lsleq r2, r3, #1 │ │ │ │ - ldmia r4!, {r1, r2} │ │ │ │ + itte cc │ │ │ │ + lslcc r2, r3, #1 │ │ │ │ + ldmiacc r4, {r1, r3, r4, r6} │ │ │ │ + lslcs r2, r3, #1 │ │ │ │ + itt mi │ │ │ │ + lslmi r2, r3, #1 │ │ │ │ + it cc @ unpredictable │ │ │ │ + lslcc r2, r3, #1 │ │ │ │ + ldmia r4, {r1, r2, r4, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r3!, {r6, r7} │ │ │ │ + ldmia r3!, {r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r3!, {r1, r2, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r3!, {r2, r5, r7} │ │ │ │ + ldmia r3!, {r2, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r2!, {r1, r3, r5, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r2, {r1, r2, r7} │ │ │ │ + ldmia r2, {r1, r2, r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bkpt 0x00c0 │ │ │ │ + bkpt 0x00f0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 3029fc │ │ │ │ - lsls r6, r5, #1 │ │ │ │ - ldmia r0!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + @ instruction: 0xe81c006e │ │ │ │ + ldmia r1!, {r2, r3, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00302a2c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -183214,21 +183213,21 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2f6548 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2f6548 │ │ │ │ nop │ │ │ │ - ldmia r1, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r2!, {r4} │ │ │ │ + ldmia r2!, {r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r1, r2, r3, r4, r5, r6} │ │ │ │ + pop {r1, r2, r3, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r3, r7} │ │ │ │ + pop {r3, r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2992] @ 0xbb0 │ │ │ │ subw sp, sp, #1068 @ 0x42c │ │ │ │ mov r4, r0 │ │ │ │ @@ -183488,15 +183487,15 @@ │ │ │ │ adds r3, r1, r2 │ │ │ │ ldrb r2, [r1, r2] │ │ │ │ ldrb r7, [r3, #1] │ │ │ │ ldrd r0, r1, [r3, #8] │ │ │ │ ldr.w r2, [sl, r2, lsl #2] │ │ │ │ mla r7, r2, r8, r7 │ │ │ │ ldrd r2, r3, [r5, #16] │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ strh.w r0, [fp, r7, lsl #1] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r6, r2 │ │ │ │ bcc.n 302d42 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ sub.w r8, fp, #2 │ │ │ │ @@ -183637,19 +183636,19 @@ │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ str r0, [r5, #12] │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r0, r4] │ │ │ │ lsls r4, r5, #3 │ │ │ │ - b.n 3036b4 │ │ │ │ + b.n 302714 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stmia r6!, {r2, r3, r5, r7} │ │ │ │ + stmia r6!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r6!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00302ef8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -183704,15 +183703,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r2, r2] │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r2, r7} │ │ │ │ + stmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r4, [r0, r1] │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 00302f98 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -183951,21 +183950,21 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldrh r4, [r6, r7] │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r3, r5, r6, r7} │ │ │ │ + stmia r6!, {r3, r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r5!, {r1, r3, r5, r7} │ │ │ │ + stmia r5!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r5!, {r2, r3, r4, r7} │ │ │ │ + stmia r5!, {r2, r3, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, sp, #336 @ 0x150 │ │ │ │ + add r3, sp, #528 @ 0x210 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r6, [r3, r7] │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 0030320c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -183995,17 +183994,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - stmia r3!, {r3, r4, r7} │ │ │ │ + stmia r3!, {r3, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r4, r7} │ │ │ │ + stmia r3!, {r1, r2, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00303268 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -184151,24 +184150,24 @@ │ │ │ │ bhi.n 3034cc │ │ │ │ ldr r6, [pc, #388] @ (303564 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #388] @ (303568 ) │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 7333f8 │ │ │ │ + bl 733428 │ │ │ │ mov r1, r6 │ │ │ │ ldr r6, [pc, #376] @ (30356c ) │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ ldr r2, [pc, #376] @ (303570 ) │ │ │ │ add r6, pc │ │ │ │ add.w ip, r6, #24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 30351c │ │ │ │ add.w r0, r0, #5248 @ 0x1480 │ │ │ │ ldrd r6, r1, [r0] │ │ │ │ orrs.w r3, r6, r1 │ │ │ │ bne.n 3034a6 │ │ │ │ ldrd r3, r2, [sp, #32] │ │ │ │ @@ -184242,134 +184241,134 @@ │ │ │ │ ldr r3, [pc, #168] @ (30357c ) │ │ │ │ ldr r1, [pc, #172] @ (303580 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r7, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #401 @ 0x191 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 303470 │ │ │ │ ldr r0, [pc, #152] @ (303584 ) │ │ │ │ mov.w r2, #418 @ 0x1a2 │ │ │ │ ldr r3, [pc, #152] @ (303588 ) │ │ │ │ ldr r1, [pc, #152] @ (30358c ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #28 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 303470 │ │ │ │ ldr r2, [pc, #140] @ (303590 ) │ │ │ │ add r0, sp, #28 │ │ │ │ ldr r3, [pc, #140] @ (303594 ) │ │ │ │ ldr r1, [pc, #140] @ (303598 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 303470 │ │ │ │ ldr r0, [pc, #124] @ (30359c ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [pc, #124] @ (3035a0 ) │ │ │ │ mov.w r2, #408 @ 0x198 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #28 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 303470 │ │ │ │ - bl 87a1d4 │ │ │ │ + bl 87a204 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 30347e │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r1 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r4, r4] │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r3, r5} │ │ │ │ + stmia r4!, {r3, r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bkpt 0x0080 │ │ │ │ + bkpt 0x00b0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stc2l 0, cr0, [ip], {100} @ 0x64 │ │ │ │ - udf #210 @ 0xd2 │ │ │ │ + ldc2l 0, cr0, [ip], #400 @ 0x190 │ │ │ │ + svc 2 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - bkpt 0x003c │ │ │ │ + bkpt 0x006c │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrsb r2, [r4, r4] │ │ │ │ lsls r4, r5, #3 │ │ │ │ - stmia r1!, {r2, r3, r5} │ │ │ │ + stmia r1!, {r2, r3, r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ble.n 303564 │ │ │ │ + udf #34 @ 0x22 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stmia r1!, {r2, r4} │ │ │ │ + stmia r1!, {r2, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r6} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ble.n 303534 │ │ │ │ + udf #4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r3, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r1!, {r1, r2, r3, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ble.n 303510 │ │ │ │ + ble.n 303570 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stmia r0!, {r5, r6, r7} │ │ │ │ + stmia r1!, {r4} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r0!, {r1, r2, r6, r7} │ │ │ │ + stmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003035a4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #72] @ (3035fc ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r0, [pc, #72] @ (303600 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7333f8 │ │ │ │ + bl 733428 │ │ │ │ ldr.w ip, [pc, #60] @ 303604 │ │ │ │ ldr r2, [pc, #60] @ (303608 ) │ │ │ │ movs r3, #72 @ 0x48 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cbz r0, 3035e8 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #1160] @ 0x488 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - pop {r1, r3, r5, r7} │ │ │ │ + pop {r1, r3, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xfaf80064 │ │ │ │ - bgt.n 303600 │ │ │ │ + @ instruction: 0xfb280064 │ │ │ │ + ble.n 303660 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - pop {r2, r5, r6} │ │ │ │ + pop {r2, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0030360c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -184379,24 +184378,24 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #112] @ (303694 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #100] @ (303698 ) │ │ │ │ ldr r1, [pc, #100] @ (30369c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cbz r3, 30365e │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -184408,34 +184407,34 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 305520 │ │ │ │ ldr r1, [pc, #48] @ (3036a0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 731568 │ │ │ │ + bl 731598 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 30364a │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 305130 │ │ │ │ nop │ │ │ │ - bgt.n 303620 │ │ │ │ + bgt.n 303680 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - revsh r2, r2 │ │ │ │ + cbnz r2, 3036d4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r2, r1, #19 │ │ │ │ + lsrs r2, r7, #19 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r1, r1] │ │ │ │ + ldrh r0, [r7, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r0!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r2, r5, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003036a4 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -184548,18 +184547,18 @@ │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - stmia r0!, {r2, r4} │ │ │ │ + stmia r0!, {r2, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr??.w r0, [r4, r4, lsl #2] │ │ │ │ - ldr r6, [r1, #24] │ │ │ │ + vst1.8 {d0[3]}, [r4], r4 │ │ │ │ + ldr r6, [r7, #24] │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #504] @ 3039f8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -184629,15 +184628,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 303818 │ │ │ │ ldr r0, [pc, #332] @ (303a08 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 303818 │ │ │ │ ldr r3, [pc, #304] @ (3039fc ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 303818 │ │ │ │ @@ -184650,15 +184649,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 303818 │ │ │ │ ldr r0, [pc, #288] @ (303a10 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 303818 │ │ │ │ ldr r2, [pc, #256] @ (3039fc ) │ │ │ │ movs r3, #12 │ │ │ │ mla r3, r3, r1, r0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -184674,15 +184673,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 303818 │ │ │ │ ldr r0, [pc, #236] @ (303a18 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 303818 │ │ │ │ ldr r3, [pc, #192] @ (3039fc ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 303816 │ │ │ │ @@ -184695,15 +184694,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 303816 │ │ │ │ ldr r0, [pc, #188] @ (303a20 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 303816 │ │ │ │ ldr r2, [pc, #140] @ (3039fc ) │ │ │ │ movs r3, #12 │ │ │ │ mla r3, r3, r1, r0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ @@ -184718,15 +184717,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 303818 │ │ │ │ ldr r0, [pc, #132] @ (303a28 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 303818 │ │ │ │ movs r3, #12 │ │ │ │ ldrb.w r2, [r0, #3260] @ 0xcbc │ │ │ │ mul.w r3, r1, r3 │ │ │ │ ldr r1, [r0, r3] │ │ │ │ cbz r2, 3039c0 │ │ │ │ @@ -184746,69 +184745,69 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 303818 │ │ │ │ ldr r0, [pc, #68] @ (303a30 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 303818 │ │ │ │ strh r4, [r3, r6] │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00be │ │ │ │ + bkpt 0x00ee │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [pc, #272] @ (303b20 ) │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0074 │ │ │ │ + bkpt 0x00a4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r6, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x001e │ │ │ │ + bkpt 0x004e │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r1, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r6, r7, pc} │ │ │ │ + pop {r1, r3, r4, r5, r6, r7, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r4, r5, r6, pc} │ │ │ │ + pop {r2, r5, r7, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r4, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r4, pc} │ │ │ │ + pop {r1, r6, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr.w ip, [pc, #92] @ 303aa8 │ │ │ │ ldr r2, [pc, #92] @ (303aac ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (303ab0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #76] @ (303ab4 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 303a8c │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cbnz r3, 303a8c │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -184823,21 +184822,21 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 303a7a │ │ │ │ ldr.w r0, [r4, #1480] @ 0x5c8 │ │ │ │ subs r0, r0, r3 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ b.n 303a7a │ │ │ │ - bhi.n 303a04 │ │ │ │ + bhi.n 303a64 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r5, #2 │ │ │ │ + lsrs r2, r3, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsb r0, [r5, r0] │ │ │ │ + ldrsb r0, [r3, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - pop {r2, r3, r5, r6} │ │ │ │ + pop {r2, r3, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r5, r0 │ │ │ │ @@ -184865,28 +184864,28 @@ │ │ │ │ ldr r1, [pc, #140] @ (303b90 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r5, [r0, #28] │ │ │ │ mov r6, r0 │ │ │ │ cbz r5, 303b4e │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r2, [pc, #108] @ (303b94 ) │ │ │ │ ldr r1, [pc, #112] @ (303b98 ) │ │ │ │ movs r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 303b40 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ cbz r0, 303b4e │ │ │ │ ldr r0, [sp, #16] │ │ │ │ @@ -184916,23 +184915,23 @@ │ │ │ │ nop │ │ │ │ str r0, [r1, r3] │ │ │ │ lsls r4, r5, #3 │ │ │ │ lsls r7, r1, #17 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 303b88 │ │ │ │ + bhi.n 303be8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r4, r7, #31 │ │ │ │ + lsrs r4, r5, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, r6, r1 │ │ │ │ + adds r4, r4, r2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xb6e6 │ │ │ │ + @ instruction: 0xb716 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb6fa │ │ │ │ + @ instruction: 0xb72a │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r2, r1] │ │ │ │ lsls r4, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -184978,15 +184977,15 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ mov fp, r0 │ │ │ │ ubfx r3, r3, #3, #5 │ │ │ │ cmp r3, r6 │ │ │ │ beq.n 303c4a │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 303c10 │ │ │ │ @@ -185012,15 +185011,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (303cbc ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 328ec4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 730248 │ │ │ │ + bl 730278 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 303c10 │ │ │ │ b.n 303c34 │ │ │ │ ldr r3, [pc, #60] @ (303cc0 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -185030,33 +185029,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 303bd6 │ │ │ │ ldr r0, [pc, #44] @ (303cc8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 303bd6 │ │ │ │ ldr r7, [pc, #896] @ (30402c ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 303ca4 │ │ │ │ + bvc.n 303d04 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cbnz r2, 303d26 │ │ │ │ + cbnz r2, 303d32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [pc, #936] @ (304064 ) │ │ │ │ + ldr r5, [pc, #104] @ (303d24 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - revsh r4, r7 │ │ │ │ + cbnz r4, 303d16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #336] @ (303e30 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -185106,25 +185105,25 @@ │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ str.w r9, [sp] │ │ │ │ mov sl, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ mov r3, r4 │ │ │ │ ubfx r2, r2, #3, #5 │ │ │ │ cmp r2, r6 │ │ │ │ bne.n 303d4c │ │ │ │ ldr r1, [pc, #204] @ (303e40 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 7324fc │ │ │ │ + bl 73252c │ │ │ │ mov r3, r0 │ │ │ │ str.w r0, [r7, #3076] @ 0xc04 │ │ │ │ ldr r2, [pc, #188] @ (303e44 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 303d12 │ │ │ │ @@ -185140,15 +185139,15 @@ │ │ │ │ bpl.n 303d12 │ │ │ │ ldr r0, [pc, #172] @ (303e50 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r1, [r7, #3072] @ 0xc00 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldrb.w r3, [r0, #3260] @ 0xcbc │ │ │ │ cmp r3, #0 │ │ │ │ ite ne │ │ │ │ movne r3, r6 │ │ │ │ moveq r3, #0 │ │ │ │ str.w r3, [r0, #3072] @ 0xc00 │ │ │ │ ldr r3, [pc, #124] @ (303e44 ) │ │ │ │ @@ -185168,15 +185167,15 @@ │ │ │ │ bpl.n 303d12 │ │ │ │ ldr r0, [pc, #112] @ (303e58 ) │ │ │ │ movs r2, #16 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ mov r2, r6 │ │ │ │ bl 303ba0 │ │ │ │ ldr r3, [pc, #68] @ (303e44 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 303d12 │ │ │ │ @@ -185196,75 +185195,75 @@ │ │ │ │ strd r6, r4, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ b.n 303dec │ │ │ │ ldr.w r3, [r7, #3076] @ 0xc04 │ │ │ │ b.n 303d84 │ │ │ │ ldr r6, [pc, #752] @ (304124 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ - bpl.n 303db4 │ │ │ │ + bpl.n 303e14 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - rev16 r6, r7 │ │ │ │ + hlt 0x002e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [pc, #640] @ (3040c0 ) │ │ │ │ + ldr r3, [pc, #832] @ (304180 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - rev16 r4, r5 │ │ │ │ + hlt 0x001c │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r6, r0 │ │ │ │ + rev16 r6, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [r5, #92] @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r2, r4 │ │ │ │ + hlt 0x0012 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r6, [pc, #736] @ (304140 ) │ │ │ │ movs r0, r0 │ │ │ │ - rev r2, r0 │ │ │ │ + rev r2, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r8, [r0, #20] │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #152] @ (303f14 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #148] @ (303f18 ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ ldr r2, [pc, #144] @ (303f1c ) │ │ │ │ ldr r1, [pc, #144] @ (303f20 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ mov sl, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r6, [r0, #28] │ │ │ │ cbz r6, 303efc │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r2, [pc, #112] @ (303f24 ) │ │ │ │ ldr r1, [pc, #112] @ (303f28 ) │ │ │ │ movs r3, #20 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 303ed0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ cbz r0, 303efc │ │ │ │ cmp.w sl, #0 │ │ │ │ @@ -185280,37 +185279,37 @@ │ │ │ │ mov r0, r5 │ │ │ │ adds r1, r3, #1 │ │ │ │ str r1, [r7, #0] │ │ │ │ ldr r1, [pc, #56] @ (303f2c ) │ │ │ │ str r3, [r2, #0] │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 733e98 │ │ │ │ + bl 733ec8 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb856 │ │ │ │ + @ instruction: 0xb886 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bmi.n 304000 │ │ │ │ + bmi.n 303e60 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r4, r5, #17 │ │ │ │ + lsls r4, r3, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r6, r4, #19 │ │ │ │ + asrs r6, r2, #20 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cbz r6, 303f7c │ │ │ │ + cbz r6, 303f88 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r4, 303f86 │ │ │ │ + cbz r4, 303f92 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb7f2 │ │ │ │ + @ instruction: 0xb822 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #108] @ (303fb0 ) │ │ │ │ @@ -185324,15 +185323,15 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r5, [r4, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7324fc │ │ │ │ + bl 73252c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cbnz r3, 303fa0 │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 303fa6 │ │ │ │ ldr r2, [pc, #72] @ (303fbc ) │ │ │ │ cmp r5, r0 │ │ │ │ @@ -185351,21 +185350,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 87a78c │ │ │ │ + bl 87a7bc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 303f72 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [pc, #376] @ (30412c ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ - @ instruction: 0xb798 │ │ │ │ + @ instruction: 0xb7c8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #176] @ (304070 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 00303fc0 : │ │ │ │ @@ -185428,15 +185427,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #10 │ │ │ │ ldr r7, [r7, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [r0, #8] │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w fp, [r0, #120] @ 0x78 │ │ │ │ bl 303a34 │ │ │ │ cbz r0, 30407c │ │ │ │ ubfx r1, fp, #3, #5 │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ lsls r2, r1 │ │ │ │ @@ -185469,19 +185468,19 @@ │ │ │ │ ldr r3, [pc, #816] @ (3043ec ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ push {r2} │ │ │ │ lsls r3, r7, #3 │ │ │ │ mrc2 15, 2, pc, cr9, cr15, {7} │ │ │ │ - bcs.n 30409c │ │ │ │ + bcc.n 3040fc │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xb7aa │ │ │ │ + @ instruction: 0xb7da │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [pc, #688] @ (304384 ) │ │ │ │ + ldr r0, [pc, #880] @ (304444 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r3, [pc, #88] @ (304130 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 003040d8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -185503,15 +185502,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #180] @ (3041c4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ cbnz r3, 304142 │ │ │ │ ldr r2, [pc, #172] @ (3041c8 ) │ │ │ │ ldr r3, [pc, #156] @ (3041bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -185531,29 +185530,29 @@ │ │ │ │ ldr r2, [pc, #132] @ (3041cc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (3041d0 ) │ │ │ │ add r2, pc │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ - bl 72c6d4 │ │ │ │ + bl 730560 │ │ │ │ + bl 72c704 │ │ │ │ ldr r2, [pc, #116] @ (3041d4 ) │ │ │ │ ldr r1, [pc, #120] @ (3041d8 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #108] @ (3041dc ) │ │ │ │ add r2, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7324fc │ │ │ │ + bl 73252c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cbnz r3, 3041a6 │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcc.n 30411a │ │ │ │ ldr r3, [pc, #84] @ (3041e0 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -185561,48 +185560,48 @@ │ │ │ │ ldr r1, [pc, #84] @ (3041e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #277 @ 0x115 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 30411a │ │ │ │ mov r0, r3 │ │ │ │ - bl 87a78c │ │ │ │ + bl 87a7bc │ │ │ │ b.n 30418a │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - bcs.n 3041d8 │ │ │ │ + bcs.n 304238 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r2, [pc, #712] @ (304484 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6c0 │ │ │ │ + @ instruction: 0xb6f0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - blx sp │ │ │ │ + ldr r0, [pc, #96] @ (304228 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [pc, #536] @ (3043e4 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ - lsls r6, r6, #6 │ │ │ │ + lsls r6, r4, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r7, [pc, #200] @ (30429c ) │ │ │ │ + ldr r7, [pc, #392] @ (30435c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bx lr │ │ │ │ + blx r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r2, #4] │ │ │ │ + ldrh r0, [r0, #6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - push {r2, r4, r5, r6, lr} │ │ │ │ + push {r2, r5, r7, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bne.n 3042c0 │ │ │ │ + bne.n 304120 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xb6ec │ │ │ │ + @ instruction: 0xb71c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb6d6 │ │ │ │ + @ instruction: 0xb706 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003041ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -185623,15 +185622,15 @@ │ │ │ │ ldr r1, [pc, #420] @ (3043c0 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #412] @ (3043c4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3042ca │ │ │ │ ldrb.w r3, [r6, #3260] @ 0xcbc │ │ │ │ cbnz r3, 304266 │ │ │ │ ldr r2, [pc, #396] @ (3043c8 ) │ │ │ │ ldr r3, [pc, #380] @ (3043bc ) │ │ │ │ @@ -185651,37 +185650,37 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r6, [pc, #356] @ (3043cc ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 30423a │ │ │ │ ldr r2, [pc, #340] @ (3043d0 ) │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, r4, #132 @ 0x84 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ bl 44230c │ │ │ │ ldr r2, [pc, #320] @ (3043d4 ) │ │ │ │ ldr r1, [pc, #324] @ (3043d8 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r7 │ │ │ │ - bl 729c44 │ │ │ │ + bl 729c74 │ │ │ │ ldr.w r3, [r5, #1140] @ 0x474 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30423a │ │ │ │ ldr r1, [pc, #292] @ (3043dc ) │ │ │ │ add.w r3, r4, #144 @ 0x90 │ │ │ │ ldr r0, [pc, #288] @ (3043e0 ) │ │ │ │ mov.w r2, #306 @ 0x132 │ │ │ │ @@ -185693,40 +185692,40 @@ │ │ │ │ ldr r1, [pc, #276] @ (3043e8 ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r5, [r0, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ - bl 72c6d4 │ │ │ │ + bl 730560 │ │ │ │ + bl 72c704 │ │ │ │ ldr r2, [pc, #260] @ (3043ec ) │ │ │ │ ldr r1, [pc, #260] @ (3043f0 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r8, r0 │ │ │ │ bl 442304 │ │ │ │ ldr r1, [pc, #244] @ (3043f4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 304380 │ │ │ │ mov r0, r4 │ │ │ │ bl 44660c │ │ │ │ ldr r1, [pc, #228] @ (3043f8 ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 7324fc │ │ │ │ + bl 73252c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 304390 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 304394 │ │ │ │ @@ -185744,15 +185743,15 @@ │ │ │ │ ldr r1, [pc, #176] @ (304400 ) │ │ │ │ str r2, [r6, r3] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #172] @ (304404 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #164] @ (304408 ) │ │ │ │ ldr r3, [pc, #88] @ (3043bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -185761,82 +185760,82 @@ │ │ │ │ movs r1, #2 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2f56a8 │ │ │ │ ldr r1, [pc, #136] @ (30440c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 30430c │ │ │ │ b.n 304312 │ │ │ │ - bl 87a78c │ │ │ │ + bl 87a7bc │ │ │ │ ldr r3, [pc, #120] @ (304410 ) │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [pc, #120] @ (304414 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #120] @ (304418 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 288a0c │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - beq.n 3043a4 │ │ │ │ + bne.n 304404 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r1, [pc, #624] @ (30462c ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - mov sl, sl │ │ │ │ + bx r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r2, r3, r4, r7, lr} │ │ │ │ + push {r2, r3, r6, r7, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r1, [pc, #408] @ (304564 ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ - push {r2, r3, r5, r6} │ │ │ │ + push {r2, r3, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r6, sp, #472 @ 0x1d8 │ │ │ │ + add r6, sp, #664 @ 0x298 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r5, #1 │ │ │ │ + lsls r2, r3, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r4, #3 │ │ │ │ + asrs r4, r2, #4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - push {r1, r2, r3, r5, r7, lr} │ │ │ │ + push {r1, r2, r3, r4, r6, r7, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb600 │ │ │ │ + @ instruction: 0xb630 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r0, r6 │ │ │ │ + lsls r0, r4, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r5, [pc, #688] @ (30469c ) │ │ │ │ + ldr r5, [pc, #880] @ (30475c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp lr, ip │ │ │ │ + mov r6, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r0, #56] @ 0x38 │ │ │ │ + strh r6, [r6, #56] @ 0x38 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - push {r1, r2, r3, r4, r6, r7, lr} │ │ │ │ + @ instruction: 0xb60e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r6, 30446e │ │ │ │ + cbz r6, 30447a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r7, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r7, {r1, r3, r5, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r5, [pc, #184] @ (3044bc ) │ │ │ │ + ldr r5, [pc, #376] @ (30457c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - vshr.u32 q0, , #22 │ │ │ │ + vshr.u16 q8, , #6 │ │ │ │ ldr r0, [pc, #256] @ (30450c ) │ │ │ │ lsls r4, r5, #3 │ │ │ │ - push {r4, r5, r6, lr} │ │ │ │ + push {r5, r7, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r7!, {r5, r6} │ │ │ │ + ldmia r7, {r4, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - push {r1, r2, r5, r6, lr} │ │ │ │ + push {r1, r2, r4, r7, lr} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r1, r3, r6, r7} │ │ │ │ + push {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0030441c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -185856,41 +185855,41 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov.w r0, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #196] @ (304520 ) │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #196] @ (304524 ) │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #192] @ (304528 ) │ │ │ │ add r2, pc │ │ │ │ mov r7, r3 │ │ │ │ add.w r3, r4, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ - bl 730530 │ │ │ │ - bl 72c6d4 │ │ │ │ + bl 730560 │ │ │ │ + bl 72c704 │ │ │ │ ldr r2, [pc, #172] @ (30452c ) │ │ │ │ ldr r1, [pc, #172] @ (304530 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #160] @ (304534 ) │ │ │ │ add r2, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7324fc │ │ │ │ + bl 73252c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cbnz r3, 3044fa │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ it cc │ │ │ │ movcc r2, r0 │ │ │ │ bcs.n 304500 │ │ │ │ @@ -185906,66 +185905,66 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 304506 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72c674 │ │ │ │ + b.w 72c6a4 │ │ │ │ ldr r3, [pc, #100] @ (304540 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3044b8 │ │ │ │ ldr r3, [pc, #96] @ (304544 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3044b8 │ │ │ │ ldr r0, [pc, #88] @ (304548 ) │ │ │ │ ubfx r1, r7, #3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3044b8 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87a78c │ │ │ │ + bl 87a7bc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ b.n 3044b0 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r6, {r1, r3, r6, r7} │ │ │ │ + ldmia r6, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ bxns sp │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add lr, r5 │ │ │ │ + add lr, fp │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r6, 30457a │ │ │ │ + cbz r6, 304586 │ │ │ │ lsls r2, r3, #1 │ │ │ │ bx r8 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - mrc2 0, 4, r0, cr14, cr9, {2} │ │ │ │ - ldr r4, [pc, #88] @ (304584 ) │ │ │ │ + mcr2 0, 6, r0, cr14, cr9, {2} │ │ │ │ + ldr r4, [pc, #280] @ (304644 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r6, r9 │ │ │ │ + add r6, pc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r5, #42] @ 0x2a │ │ │ │ + strh r6, [r3, #44] @ 0x2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - sxtb r2, r2 │ │ │ │ + uxth r2, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ mov r8, sp │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldrsh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r5} │ │ │ │ + push {r1, r4, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0030454c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -185988,61 +185987,61 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #372] @ (304708 ) │ │ │ │ ldr r1, [pc, #372] @ (30470c ) │ │ │ │ add.w ip, r4, #84 @ 0x54 │ │ │ │ ldr r7, [r0, #120] @ 0x78 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ - bl 72c6d4 │ │ │ │ + bl 72c704 │ │ │ │ ldr r2, [pc, #348] @ (304710 ) │ │ │ │ ldr r1, [pc, #348] @ (304714 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ubfx r7, r7, #3, #5 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #332] @ (304718 ) │ │ │ │ add r2, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r8, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7324fc │ │ │ │ + bl 73252c │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 304678 │ │ │ │ ldr r3, [pc, #312] @ (30471c ) │ │ │ │ cmp.w r7, #256 @ 0x100 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ bcs.n 304682 │ │ │ │ cbnz r3, 304656 │ │ │ │ movs r4, #1 │ │ │ │ strb r4, [r5, #29] │ │ │ │ mov r0, r4 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a3e50 │ │ │ │ + bl 8a3e80 │ │ │ │ movs r3, #12 │ │ │ │ strd r0, r1, [r5, #32] │ │ │ │ lsl.w r1, r4, r8 │ │ │ │ ldr r4, [pc, #264] @ (304720 ) │ │ │ │ mov r0, r9 │ │ │ │ mla r5, r3, r7, sl │ │ │ │ ldr r2, [pc, #260] @ (304724 ) │ │ │ │ @@ -186052,15 +186051,15 @@ │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ orrs r6, r1 │ │ │ │ ldr r1, [pc, #252] @ (304728 ) │ │ │ │ str r6, [r5, #4] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #244] @ (30472c ) │ │ │ │ ldr r3, [pc, #184] @ (3046f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -186080,32 +186079,32 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3045f2 │ │ │ │ ldr r0, [pc, #204] @ (304738 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3045f2 │ │ │ │ - bl 87a78c │ │ │ │ + bl 87a7bc │ │ │ │ ldr r3, [pc, #156] @ (30471c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3046c8 │ │ │ │ ldr r3, [pc, #180] @ (30473c ) │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [pc, #180] @ (304740 ) │ │ │ │ ldr r1, [pc, #184] @ (304744 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #347 @ 0x15b │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldr r2, [pc, #168] @ (304748 ) │ │ │ │ ldr r3, [pc, #80] @ (3046f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -186129,62 +186128,62 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 304684 │ │ │ │ ldr r0, [pc, #108] @ (30474c ) │ │ │ │ mov r2, r8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 304684 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ mov r4, r7 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r4, r7} │ │ │ │ + ldmia r5!, {r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - bics r2, r0 │ │ │ │ + bics r2, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ mov r2, r5 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - sxth r4, r7 │ │ │ │ + sxtb r4, r5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stc2l 0, cr0, [r8, #-356]! @ 0xfffffe9c │ │ │ │ - ldr r2, [pc, #904] @ (304a98 ) │ │ │ │ + ldc2 0, cr0, [r8, #356] @ 0x164 │ │ │ │ + ldr r3, [pc, #72] @ (304758 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - orrs r2, r3 │ │ │ │ + muls r2, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r7, #32] │ │ │ │ + strh r2, [r5, #34] @ 0x22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbz r2, 304722 │ │ │ │ + cbz r2, 30472e │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1, r4} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stc2l 0, cr0, [r2], #356 @ 0x164 │ │ │ │ - ldr r2, [pc, #344] @ (304884 ) │ │ │ │ + ldc2 0, cr0, [r2, #-356] @ 0xfffffe9c │ │ │ │ + ldr r2, [pc, #536] @ (304944 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r2, sp │ │ │ │ lsls r4, r5, #3 │ │ │ │ str r4, [r0, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - uxtb r0, r1 │ │ │ │ + uxtb r0, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r4, {r2, r4, r5, r6} │ │ │ │ + ldmia r4!, {r2, r5, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cbz r2, 304780 │ │ │ │ + sxth r2, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r4, 30477e │ │ │ │ + sxth r4, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r2, r0 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - sxtb r4, r2 │ │ │ │ + uxth r4, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00304750 : │ │ │ │ ldrb.w r3, [r0, #3260] @ 0xcbc │ │ │ │ cbnz r3, 304768 │ │ │ │ ldrb.w r3, [r0, #3261] @ 0xcbd │ │ │ │ mov r0, r3 │ │ │ │ @@ -186200,34 +186199,34 @@ │ │ │ │ sub sp, #16 │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ ldr r3, [r1, #20] │ │ │ │ ldr r1, [pc, #112] @ (3047f0 ) │ │ │ │ mov r0, r3 │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ cbz r0, 3047d6 │ │ │ │ ldr r1, [pc, #100] @ (3047f4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r0, 3047da │ │ │ │ ldr.w ip, [pc, #88] @ 3047f8 │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ ldr r2, [pc, #84] @ (3047fc ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add.w ip, ip, #236 @ 0xec │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r0, #405] @ 0x195 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -186240,21 +186239,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r7, sp, #336 @ 0x150 │ │ │ │ + add r7, sp, #528 @ 0x210 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r2, 30482c │ │ │ │ + sxth r2, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r3, {r3, r4, r6} │ │ │ │ + ldmia r3, {r3, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cbz r0, 304830 │ │ │ │ + cbz r0, 30483c │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00304800 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -186286,45 +186285,45 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 524554 │ │ │ │ ldr r1, [pc, #64] @ (304898 ) │ │ │ │ addw r2, r4, #3256 @ 0xcb8 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 733dd0 │ │ │ │ + bl 733e00 │ │ │ │ ldr r1, [pc, #52] @ (30489c ) │ │ │ │ movs r3, #1 │ │ │ │ addw r2, r4, #3258 @ 0xcba │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 733dd0 │ │ │ │ + b.w 733e00 │ │ │ │ ldr r3, [pc, #36] @ (3048a0 ) │ │ │ │ mov.w r2, #502 @ 0x1f6 │ │ │ │ ldr r1, [pc, #32] @ (3048a4 ) │ │ │ │ ldr r0, [pc, #36] @ (3048a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - cbz r2, 3048ae │ │ │ │ + cbz r2, 3048ba │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldmia r4!, {r2, r3, r7} │ │ │ │ lsls r1, r7, #1 │ │ │ │ - cbz r0, 3048b0 │ │ │ │ + cbz r0, 3048bc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r4, 3048b4 │ │ │ │ + cbz r4, 3048c0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r2, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r2, {r2, r3, r5, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r7, sp, #936 @ 0x3a8 │ │ │ │ + add sp, #104 @ 0x68 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r6, 3048ac │ │ │ │ + cbz r6, 3048b8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003048ac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -186405,15 +186404,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmn r2, r4 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #408 @ 0x198 │ │ │ │ + cbz r6, 304994 │ │ │ │ lsls r2, r3, #1 │ │ │ │ negs r2, r1 │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 00304994 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -186871,43 +186870,43 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2f6548 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2f6548 │ │ │ │ - add sp, #352 @ 0x160 │ │ │ │ + sub sp, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add sp, #256 @ 0x100 │ │ │ │ + add sp, #448 @ 0x1c0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add sp, #320 @ 0x140 │ │ │ │ + sub sp, #0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add sp, #104 @ 0x68 │ │ │ │ + add sp, #296 @ 0x128 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add sp, #56 @ 0x38 │ │ │ │ + add sp, #248 @ 0xf8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, sp, #976 @ 0x3d0 │ │ │ │ + add sp, #144 @ 0x90 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, sp, #544 @ 0x220 │ │ │ │ + add r7, sp, #736 @ 0x2e0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, sp, #672 @ 0x2a0 │ │ │ │ + add r7, sp, #864 @ 0x360 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, sp, #664 @ 0x298 │ │ │ │ + add r7, sp, #856 @ 0x358 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, sp, #592 @ 0x250 │ │ │ │ + add r7, sp, #784 @ 0x310 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, sp, #368 @ 0x170 │ │ │ │ + add r7, sp, #560 @ 0x230 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r6, sp, #992 @ 0x3e0 │ │ │ │ + add r7, sp, #160 @ 0xa0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r5, sp, #608 @ 0x260 │ │ │ │ + add r5, sp, #800 @ 0x320 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 3053d0 │ │ │ │ + b.n 305430 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r0, [r1, r3] │ │ │ │ + strh r0, [r7, r3] │ │ │ │ lsls r4, r4, #1 │ │ │ │ │ │ │ │ 00304eb8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -186970,27 +186969,27 @@ │ │ │ │ bl 2f6548 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2f6548 │ │ │ │ nop │ │ │ │ - add r3, sp, #608 @ 0x260 │ │ │ │ + add r3, sp, #800 @ 0x320 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r7, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r0, [sp, #120] @ 0x78 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r7, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, sp, #472 @ 0x1d8 │ │ │ │ + add r3, sp, #664 @ 0x298 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r7, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r0, [sp, #144] @ 0x90 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbnz r2, 304f82 │ │ │ │ + cbnz r2, 304f8e │ │ │ │ lsls r6, r3, #1 │ │ │ │ - str r7, [sp, #712] @ 0x2c8 │ │ │ │ + str r7, [sp, #904] @ 0x388 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00304f84 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -187031,27 +187030,27 @@ │ │ │ │ add r0, pc │ │ │ │ bl 2f8548 │ │ │ │ ldr r1, [pc, #280] @ (30510c ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 734db4 │ │ │ │ + bl 734de4 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 305084 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.n 3050ee │ │ │ │ cmp r3, #2 │ │ │ │ add.w r7, r7, #1 │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ - bl 86aa70 │ │ │ │ + bl 86aaa0 │ │ │ │ bl 2f6e68 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #236] @ (305110 ) │ │ │ │ add r0, pc │ │ │ │ bl 2f6ebc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -187121,73 +187120,73 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 86c7dc │ │ │ │ + bl 86c80c │ │ │ │ b.n 3050c4 │ │ │ │ bl 28b8b0 │ │ │ │ ldr r3, [pc, #52] @ (305124 ) │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ ldr r1, [pc, #52] @ (305128 ) │ │ │ │ ldr r0, [pc, #52] @ (30512c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - add r2, sp, #864 @ 0x360 │ │ │ │ + add r3, sp, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, sp, #952 @ 0x3b8 │ │ │ │ + add r3, sp, #120 @ 0x78 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r6, pc, #960 @ (adr r6, 3054d0 ) │ │ │ │ + add r7, pc, #128 @ (adr r7, 305190 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, sp, #72 @ 0x48 │ │ │ │ + add r2, sp, #264 @ 0x108 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, sp, #856 @ 0x358 │ │ │ │ + add r2, sp, #24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, sp, #480 @ 0x1e0 │ │ │ │ + add r2, sp, #672 @ 0x2a0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, sp, #728 @ 0x2d8 │ │ │ │ + add r1, sp, #920 @ 0x398 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, sp, #296 @ 0x128 │ │ │ │ + add r2, sp, #488 @ 0x1e8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r2!, {r1, r3} │ │ │ │ + stmia r2!, {r1, r3, r4, r5} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r0, r1, #7 │ │ │ │ + lsls r0, r7, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, sp, #568 @ 0x238 │ │ │ │ + add r1, sp, #760 @ 0x2f8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00305130 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #880] @ (3054bc ) │ │ │ │ add r1, pc │ │ │ │ - bl 734db4 │ │ │ │ + bl 734de4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 30549a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r4, r0 │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 3054a6 │ │ │ │ cmp r3, #2 │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ - bl 86aa70 │ │ │ │ + bl 86aaa0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3054a2 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -187411,40 +187410,40 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3051d2 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 30545e │ │ │ │ ldr r7, [pc, #292] @ (3054f4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r6, [pc, #292] @ (3054f8 ) │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r6, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r6 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldrb.w r3, [r0, #67] @ 0x43 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3053b0 │ │ │ │ ldr r1, [pc, #264] @ (3054fc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3051e8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3051e8 │ │ │ │ add.w fp, fp, #1 │ │ │ │ cmp.w fp, #256 @ 0x100 │ │ │ │ bne.n 3053ba │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ @@ -187467,96 +187466,96 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f6548 │ │ │ │ b.n 305202 │ │ │ │ ldr r1, [pc, #168] @ (305508 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3053cc │ │ │ │ ldr r2, [pc, #156] @ (30550c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #156] @ (305510 ) │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3053cc │ │ │ │ b.n 3053b0 │ │ │ │ add.w fp, fp, #1 │ │ │ │ b.n 3053ba │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 86c7dc │ │ │ │ + bl 86c80c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 305182 │ │ │ │ - bl 86aa70 │ │ │ │ + bl 86aaa0 │ │ │ │ mov r5, r0 │ │ │ │ b.n 305182 │ │ │ │ bl 28b8b0 │ │ │ │ ldr r3, [pc, #108] @ (305514 ) │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ ldr r1, [pc, #108] @ (305518 ) │ │ │ │ ldr r0, [pc, #108] @ (30551c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - add r5, pc, #624 @ (adr r5, 305730 ) │ │ │ │ + add r5, pc, #816 @ (adr r5, 3057f0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, sp, #320 @ 0x140 │ │ │ │ + add r1, sp, #512 @ 0x200 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, sp, #144 @ 0x90 │ │ │ │ + add r1, sp, #336 @ 0x150 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, sp, #208 @ 0xd0 │ │ │ │ + add r1, sp, #400 @ 0x190 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r1!, {r3, r6} │ │ │ │ + stmia r1!, {r3, r4, r5, r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r7, pc, #424 @ (adr r7, 30567c ) │ │ │ │ + add r7, pc, #616 @ (adr r7, 30573c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r1!, {r1, r3, r4, r5} │ │ │ │ + stmia r1!, {r1, r3, r5, r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r0, sp, #552 @ 0x228 │ │ │ │ + add r0, sp, #744 @ 0x2e8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, sp, #704 @ 0x2c0 │ │ │ │ + add r0, sp, #896 @ 0x380 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, pc, #456 @ (adr r7, 3056ac ) │ │ │ │ + add r7, pc, #648 @ (adr r7, 30576c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, pc, #984 @ (adr r7, 3058c0 ) │ │ │ │ + add r0, sp, #152 @ 0x98 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r5, [sp, #184] @ 0xb8 │ │ │ │ + str r5, [sp, #376] @ 0x178 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, pc, #32 @ (adr r7, 305510 ) │ │ │ │ + add r7, pc, #224 @ (adr r7, 3055d0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, pc, #8 @ (adr r7, 3054fc ) │ │ │ │ + add r7, pc, #200 @ (adr r7, 3055bc ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - vqadd.s32 q0, q7, │ │ │ │ - subs r4, #170 @ 0xaa │ │ │ │ + vqadd.s16 q8, q7, │ │ │ │ + subs r4, #218 @ 0xda │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r2, pc, #912 @ (adr r2, 305890 ) │ │ │ │ + add r3, pc, #80 @ (adr r3, 305550 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r6, pc, #296 @ (adr r6, 30562c ) │ │ │ │ + add r6, pc, #488 @ (adr r6, 3056ec ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r1, [sp, #952] @ 0x3b8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, pc, #472 @ (adr r2, 3056e4 ) │ │ │ │ + add r2, pc, #664 @ (adr r2, 3057a4 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mrc 0, 4, r0, cr0, cr9, {2} │ │ │ │ - subs r4, #12 │ │ │ │ + mcr 0, 6, r0, cr0, cr9, {2} │ │ │ │ + subs r4, #60 @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bkpt 0x0052 │ │ │ │ + bkpt 0x0082 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - mrc2 0, 0, r0, cr0, cr9, {2} │ │ │ │ - add r5, pc, #856 @ (adr r5, 305878 ) │ │ │ │ + mcr2 0, 2, r0, cr0, cr9, {2} │ │ │ │ + add r6, pc, #24 @ (adr r6, 305538 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00305520 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -187604,41 +187603,41 @@ │ │ │ │ str.w sl, [sp] │ │ │ │ ldr r2, [pc, #412] @ (305738 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #412] @ (30573c ) │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 3055f2 │ │ │ │ mov r0, r9 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [pc, #384] @ (305740 ) │ │ │ │ mov r1, r8 │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr.w fp, [r0, #52] @ 0x34 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 3055f2 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r9 │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r7 │ │ │ │ blx fp │ │ │ │ ldr.w r3, [r5, #1752] @ 0x6d8 │ │ │ │ cbnz r3, 305654 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, r7 │ │ │ │ bl 2f6548 │ │ │ │ @@ -187648,24 +187647,24 @@ │ │ │ │ ldr.w r5, [r6, #4]! │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 305600 │ │ │ │ ands.w r8, r4, #7 │ │ │ │ beq.n 305564 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 305564 │ │ │ │ ldrd r2, r1, [sp, #28] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #280] @ (305744 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 305564 │ │ │ │ adds r4, #1 │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bne.n 305608 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ @@ -187679,15 +187678,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #240] @ (30574c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r3 │ │ │ │ - bl 731f80 │ │ │ │ + bl 731fb0 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3055f8 │ │ │ │ ldr.w r2, [r5, #1752] @ 0x6d8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3056fe │ │ │ │ ldr r0, [pc, #216] @ (305750 ) │ │ │ │ @@ -187747,49 +187746,49 @@ │ │ │ │ ldr r1, [pc, #88] @ (305760 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 288a0c │ │ │ │ - add r1, pc, #624 @ (adr r1, 30598c ) │ │ │ │ + add r1, pc, #816 @ (adr r1, 305a4c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r1, r2, r3, r4, r5, r7, pc} │ │ │ │ + pop {r1, r2, r3, r5, r6, r7, pc} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldc 0, cr0, [lr, #356]! @ 0x164 │ │ │ │ - pop {r1, r4, r5, r7, pc} │ │ │ │ + stcl 0, cr0, [lr, #356]! @ 0x164 │ │ │ │ + pop {r1, r5, r6, r7, pc} │ │ │ │ lsls r6, r5, #1 │ │ │ │ adds r6, #74 @ 0x4a │ │ │ │ lsls r4, r5, #3 │ │ │ │ - add r5, pc, #88 @ (adr r5, 305788 ) │ │ │ │ + add r5, pc, #280 @ (adr r5, 305848 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r1, #38] @ 0x26 │ │ │ │ + strh r2, [r7, #38] @ 0x26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [sp, #528] @ 0x210 │ │ │ │ + ldr r0, [sp, #720] @ 0x2d0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stcl 0, cr0, [r2, #-356]! @ 0xfffffe9c │ │ │ │ - subs r2, #224 @ 0xe0 │ │ │ │ + ldc 0, cr0, [r2, #356] @ 0x164 │ │ │ │ + subs r3, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r2, [r3, #36] @ 0x24 │ │ │ │ + strh r2, [r1, #38] @ 0x26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r2, #86 @ 0x56 │ │ │ │ + subs r2, #134 @ 0x86 │ │ │ │ lsls r4, r3, #1 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #616 @ (adr r4, 3059b8 ) │ │ │ │ + add r4, pc, #808 @ (adr r4, 305a78 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, pc, #704 @ (adr r2, 305a14 ) │ │ │ │ + add r2, pc, #896 @ (adr r2, 305ad4 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, pc, #88 @ (adr r0, 3057b0 ) │ │ │ │ + add r0, pc, #280 @ (adr r0, 305870 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbnz r0, 3057da │ │ │ │ + pop {r3, r5} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r3, pc, #1016 @ (adr r3, 305b58 ) │ │ │ │ + add r4, pc, #184 @ (adr r4, 305818 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, pc, #384 @ (adr r1, 3058e4 ) │ │ │ │ + add r1, pc, #576 @ (adr r1, 3059a4 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r2, r3 │ │ │ │ blt.n 30577a │ │ │ │ ite gt │ │ │ │ movgt r0, #1 │ │ │ │ @@ -187817,25 +187816,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 3057dc │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #124] @ (305838 ) │ │ │ │ ldr r4, [pc, #124] @ (30583c ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r4, [r0, #1264] @ 0x4f0 │ │ │ │ cbz r4, 3057dc │ │ │ │ mov r0, r4 │ │ │ │ bl 43d9e4 │ │ │ │ mov r3, r0 │ │ │ │ cbz r0, 305804 │ │ │ │ ldr r2, [pc, #96] @ (305840 ) │ │ │ │ @@ -187869,19 +187868,19 @@ │ │ │ │ b.n 3057dc │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, #6 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #496 @ (adr r3, 305a28 ) │ │ │ │ + add r3, pc, #688 @ (adr r3, 305ae8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, pc, #448 @ (adr r3, 3059fc ) │ │ │ │ + add r3, pc, #640 @ (adr r3, 305abc ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r5, r7} │ │ │ │ + pop {r4, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 00305844 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -187917,15 +187916,15 @@ │ │ │ │ blx 28b0a0 │ │ │ │ ldr r1, [pc, #412] @ (305a34 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r5, #2 │ │ │ │ - bl 730a80 │ │ │ │ + bl 730ab0 │ │ │ │ ldr r1, [pc, #400] @ (305a38 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ blx 289c20 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 2f9c48 │ │ │ │ @@ -188073,15 +188072,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r3, #66 @ 0x42 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #784 @ (adr r2, 305d44 ) │ │ │ │ + add r2, pc, #976 @ (adr r2, 305e04 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ mcr2 15, 7, pc, cr9, cr15, {7} @ │ │ │ │ mrc2 15, 5, pc, cr9, cr15, {7} │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ lsls r4, r5, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -188093,15 +188092,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (305b58 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r4, [pc, #252] @ (305b5c ) │ │ │ │ movw r3, #1001 @ 0x3e9 │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #244] @ (305b60 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 305aaa │ │ │ │ @@ -188151,20 +188150,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 305a96 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #116] @ (305b70 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #104] @ (305b74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ vldr d7, [pc, #48] @ 305b48 │ │ │ │ movs r2, #0 │ │ │ │ add.w ip, r3, #2144 @ 0x860 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ strh.w r2, [r3, #2120] @ 0x848 │ │ │ │ strb.w r2, [r3, #2122] @ 0x84a │ │ │ │ @@ -188175,33 +188174,33 @@ │ │ │ │ str.w r2, [r3, #2164] @ 0x874 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 305ae2 │ │ │ │ b.n 305a96 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - rev r6, r3 │ │ │ │ + rev16 r6, r1 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r0, pc, #1008 @ (adr r0, 305f48 ) │ │ │ │ + add r1, pc, #176 @ (adr r1, 305c08 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, pc, #8 @ (adr r1, 305b64 ) │ │ │ │ + add r1, pc, #200 @ (adr r1, 305c24 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r1, #58 @ 0x3a │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r2, r5 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #616 @ (adr r0, 305ddc ) │ │ │ │ + add r0, pc, #808 @ (adr r0, 305e9c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, pc, #400 @ (adr r0, 305d08 ) │ │ │ │ + add r0, pc, #592 @ (adr r0, 305dc8 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #236] @ 305c74 │ │ │ │ cmp r2, #13 │ │ │ │ @@ -188279,34 +188278,34 @@ │ │ │ │ bpl.n 305ba6 │ │ │ │ ldr r0, [pc, #48] @ (305c84 ) │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ strd r4, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 305ba6 │ │ │ │ ldr.w r4, [r0, #2128] @ 0x850 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ b.n 305c00 │ │ │ │ nop │ │ │ │ adds r0, #18 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #392] @ 0x188 │ │ │ │ + ldr r7, [sp, #584] @ 0x248 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (305c90 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ @ instruction: 0xb8a2 │ │ │ │ lsls r1, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -188335,15 +188334,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ movw r3, #951 @ 0x3b7 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #760] @ (305fe4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 305e88 │ │ │ │ @@ -188356,20 +188355,20 @@ │ │ │ │ mov r0, r3 │ │ │ │ bl 53ba14 │ │ │ │ ldr r1, [pc, #720] @ (305fe8 ) │ │ │ │ mov r2, r4 │ │ │ │ str.w r0, [r5, #1772] @ 0x6ec │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ - bl 7320dc │ │ │ │ + bl 73210c │ │ │ │ str.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cbz r2, 305d86 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ ldr r2, [pc, #692] @ (305fec ) │ │ │ │ ldr r3, [pc, #664] @ (305fd4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -188380,27 +188379,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 732d98 │ │ │ │ + bl 732dc8 │ │ │ │ ldr r3, [pc, #644] @ (305ff0 ) │ │ │ │ ldr r2, [pc, #648] @ (305ff4 ) │ │ │ │ ldr r1, [pc, #648] @ (305ff8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #12 │ │ │ │ movw r2, #959 @ 0x3bf │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 305d2e │ │ │ │ ldr.w r0, [r5, #1772] @ 0x6ec │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 523f7c │ │ │ │ mov r3, r0 │ │ │ │ str.w r0, [r5, #2152] @ 0x868 │ │ │ │ lsls r2, r0, #29 │ │ │ │ @@ -188422,15 +188421,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #580] @ (306004 ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #442 @ 0x1ba │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r8, r3 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 305d2e │ │ │ │ vldr d7, [pc, #484] @ 305fc0 │ │ │ │ add.w r0, r5, #1784 @ 0x6f8 │ │ │ │ ldr r2, [pc, #548] @ (306008 ) │ │ │ │ @@ -188481,41 +188480,41 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 305d2e │ │ │ │ ldr r0, [pc, #444] @ (30601c ) │ │ │ │ ldr.w r1, [r5, #1776] @ 0x6f0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 305d2e │ │ │ │ ldr r3, [pc, #432] @ (306020 ) │ │ │ │ mov.w r2, #956 @ 0x3bc │ │ │ │ ldr r5, [pc, #432] @ (306024 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #432] @ (306028 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 305d2e │ │ │ │ ldr r3, [pc, #416] @ (30602c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 305cfa │ │ │ │ ldr r3, [pc, #384] @ (306018 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 305cfa │ │ │ │ ldr r0, [pc, #396] @ (306030 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 305cfa │ │ │ │ ldr.w lr, [r3] │ │ │ │ movw r0, #21061 @ 0x5245 │ │ │ │ movt r0, #21587 @ 0x5453 │ │ │ │ ldr.w ip, [r3, #4] │ │ │ │ movw r1, #21587 @ 0x5453 │ │ │ │ movt r1, #21071 @ 0x524f │ │ │ │ @@ -188523,30 +188522,30 @@ │ │ │ │ it eq │ │ │ │ cmpeq lr, r0 │ │ │ │ bne.n 305f82 │ │ │ │ ldr r0, [r3, #12] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 8a35f4 │ │ │ │ + bl 8a3624 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 305f82 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrh r1, [r3, #16] │ │ │ │ cmp.w r1, #256 @ 0x100 │ │ │ │ bne.n 305f82 │ │ │ │ ldrh r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 305f82 │ │ │ │ ldr.w r3, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 8a35f4 │ │ │ │ + bl 8a3624 │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ cmp r3, r2 │ │ │ │ it cs │ │ │ │ cmpcs r1, #0 │ │ │ │ itt eq │ │ │ │ streq.w r7, [r5, #2156] @ 0x86c │ │ │ │ streq.w r0, [r5, #2160] @ 0x870 │ │ │ │ @@ -188558,15 +188557,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #284] @ (30603c ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #460 @ 0x1cc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 305dd0 │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ strb r2, [r0, #1] │ │ │ │ strb r2, [r0, #7] │ │ │ │ movs r2, #83 @ 0x53 │ │ │ │ strb r2, [r0, #2] │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ @@ -188581,20 +188580,20 @@ │ │ │ │ ldr.w r2, [r5, #1780] @ 0x6f4 │ │ │ │ str r2, [r0, #8] │ │ │ │ str r1, [r0, #16] │ │ │ │ strd r0, r2, [sp, #24] │ │ │ │ ldr.w r1, [r5, #1780] @ 0x6f4 │ │ │ │ ldr.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w ip, r1, #23 │ │ │ │ add.w r7, ip, r0, lsl #3 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8a35f4 │ │ │ │ + bl 8a3624 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ subs r1, r7, r1 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r1, [r3, #12] │ │ │ │ b.n 305da8 │ │ │ │ ldr r3, [pc, #188] @ (306040 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -188602,15 +188601,15 @@ │ │ │ │ ldr r1, [pc, #188] @ (306048 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #453 @ 0x1c5 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 305dd0 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ (30604c ) │ │ │ │ movw r2, #425 @ 0x1a9 │ │ │ │ ldr r4, [pc, #164] @ (306050 ) │ │ │ │ ldr r1, [pc, #168] @ (306054 ) │ │ │ │ add r3, pc │ │ │ │ @@ -188629,77 +188628,77 @@ │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r5, [pc, #720] @ (3062a0 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #234 @ 0xea │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7aa │ │ │ │ + @ instruction: 0xb7da │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r6, [sp, #536] @ 0x218 │ │ │ │ + ldr r6, [sp, #728] @ 0x2d8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [sp, #512] @ 0x200 │ │ │ │ + ldr r6, [sp, #704] @ 0x2c0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #1 │ │ │ │ + lsls r0, r4, #2 │ │ │ │ lsls r1, r4, #1 │ │ │ │ cmp r6, #106 @ 0x6a │ │ │ │ lsls r4, r5, #3 │ │ │ │ - @ instruction: 0xb706 │ │ │ │ + @ instruction: 0xb736 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r6, [sp, #800] @ 0x320 │ │ │ │ + ldr r6, [sp, #992] @ 0x3e0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r5, [sp, #888] @ 0x378 │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb6b8 │ │ │ │ + @ instruction: 0xb6e8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r5, [sp, #584] @ 0x248 │ │ │ │ + ldr r5, [sp, #776] @ 0x308 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [sp, #800] @ 0x320 │ │ │ │ + ldr r6, [sp, #992] @ 0x3e0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ @ instruction: 0xb746 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - ldr r5, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r5, [sp, #664] @ 0x298 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r7, [sp, #16] │ │ │ │ + ldr r7, [sp, #208] @ 0xd0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r0, #100] @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #784] @ 0x310 │ │ │ │ + ldr r6, [sp, #976] @ 0x3d0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r2, r3, r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb62c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r5, [sp, #632] @ 0x278 │ │ │ │ + ldr r5, [sp, #824] @ 0x338 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [sp, #856] @ 0x358 │ │ │ │ + ldr r5, [sp, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #360] @ 0x168 │ │ │ │ + ldr r5, [sp, #552] @ 0x228 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r1, r3, r4, r6, lr} │ │ │ │ + push {r1, r3, r7, lr} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r4, [sp, #208] @ 0xd0 │ │ │ │ + ldr r4, [sp, #400] @ 0x190 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r5, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r5, [sp, #904] @ 0x388 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r1, r3, r5, r6, r7} │ │ │ │ + push {r1, r3, r4, lr} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r5, [sp, #128] @ 0x80 │ │ │ │ + ldr r5, [sp, #320] @ 0x140 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [sp, #776] @ 0x308 │ │ │ │ + ldr r3, [sp, #968] @ 0x3c8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r3, r6, r7} │ │ │ │ + push {r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r4, [sp, #888] @ 0x378 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [sp, #648] @ 0x288 │ │ │ │ + ldr r3, [sp, #840] @ 0x348 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #228] @ (30614c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -188708,26 +188707,26 @@ │ │ │ │ ldr r1, [pc, #228] @ (306154 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #212] @ (306158 ) │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #212] @ (30615c ) │ │ │ │ movs r3, #10 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ ldr r6, [pc, #208] @ (306160 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #200] @ (306164 ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r6, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 30610c │ │ │ │ ldr r3, [pc, #192] @ (306168 ) │ │ │ │ @@ -188739,26 +188738,26 @@ │ │ │ │ movw r3, #6966 @ 0x1b36 │ │ │ │ movt r3, #18 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #112] @ 0x70 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ strh.w r3, [r5, #114] @ 0x72 │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r3, [pc, #160] @ (306170 ) │ │ │ │ ldr r1, [pc, #164] @ (306174 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strh.w r2, [r4, #66] @ 0x42 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r2, [r7, #0] │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #140] @ (306178 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ @@ -188779,15 +188778,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (306180 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3060a6 │ │ │ │ ldr r0, [pc, #96] @ (306184 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3060a6 │ │ │ │ ldr r3, [pc, #92] @ (306188 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3060f8 │ │ │ │ ldr r3, [pc, #72] @ (306180 ) │ │ │ │ @@ -188795,46 +188794,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3060f8 │ │ │ │ ldr r0, [pc, #76] @ (30618c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ - push {r2} │ │ │ │ + b.w 87fe54 │ │ │ │ + push {r2, r4, r5} │ │ │ │ lsls r6, r5, #1 │ │ │ │ - b.n 306670 │ │ │ │ + b.n 3066d0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, #12 │ │ │ │ + adds r0, #60 @ 0x3c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r7, [sp, #200] @ 0xc8 │ │ │ │ + str r7, [sp, #392] @ 0x188 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r0, #100 @ 0x64 │ │ │ │ + cmp r0, #148 @ 0x94 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r3, #8 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbe5ffff │ │ │ │ vst4. {d15[0],d17[0],d19[0],d21[0]}, [sp :256] │ │ │ │ push {r1, r3, r4, r6} │ │ │ │ lsls r1, r7, #1 │ │ │ │ ldr r0, [r1, #16] │ │ │ │ lsls r7, r4, #3 │ │ │ │ - ldr r4, [sp, #536] @ 0x218 │ │ │ │ + ldr r4, [sp, #728] @ 0x2d8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r2, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #232] @ 0xe8 │ │ │ │ + ldr r4, [sp, #424] @ 0x1a8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r4, [sp, #624] @ 0x270 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ (3061c0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -188845,19 +188844,19 @@ │ │ │ │ add ip, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 288a0c │ │ │ │ nop │ │ │ │ - uxtb r0, r1 │ │ │ │ + uxtb r0, r7 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r4, [sp, #104] @ 0x68 │ │ │ │ + ldr r4, [sp, #296] @ 0x128 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [sp, #648] @ 0x288 │ │ │ │ + ldr r1, [sp, #840] @ 0x348 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r5, #1 │ │ │ │ @@ -189009,27 +189008,27 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 306340 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r0, [pc, #28] @ (306388 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 306340 │ │ │ │ bl 306190 │ │ │ │ nop │ │ │ │ cmp r0, #128 @ 0x80 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r2, [sp, #680] @ 0x2a8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #1272] @ 306898 │ │ │ │ mov r8, r0 │ │ │ │ @@ -189111,15 +189110,15 @@ │ │ │ │ bpl.n 3063bc │ │ │ │ ldr.w r0, [pc, #1072] @ 3068a8 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 3063bc │ │ │ │ strb.w r4, [r8, #2120] @ 0x848 │ │ │ │ b.n 306448 │ │ │ │ ldr.w r3, [r8, #2136] @ 0x858 │ │ │ │ str.w r3, [r8, #2124] @ 0x84c │ │ │ │ b.n 306448 │ │ │ │ @@ -189178,15 +189177,15 @@ │ │ │ │ ldr r1, [pc, #900] @ (3068b4 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r1, #1 │ │ │ │ bl 43e640 │ │ │ │ add.w r3, r8, #2144 @ 0x860 │ │ │ │ strd r0, r1, [r3, #-8] │ │ │ │ b.n 306448 │ │ │ │ ldr.w r3, [r8, #2152] @ 0x868 │ │ │ │ movs r2, #0 │ │ │ │ @@ -189507,21 +189506,21 @@ │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #600] @ 0x258 │ │ │ │ + ldr r1, [sp, #792] @ 0x318 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, sp, #272 @ 0x110 │ │ │ │ + add r7, sp, #464 @ 0x1d0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r2, [sp, #584] @ 0x248 │ │ │ │ + str r2, [sp, #776] @ 0x308 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r3, #194 @ 0xc2 │ │ │ │ + movs r3, #242 @ 0xf2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003068b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ @@ -189550,15 +189549,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ ldr r4, [pc, #764] @ (306c04 ) │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r1, #0 │ │ │ │ bl 43e640 │ │ │ │ vldr d7, [pc, #724] @ 306be8 │ │ │ │ strd r8, r7, [sp, #16] │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [pc, #748] @ (306c08 ) │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -189820,15 +189819,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3069e8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #92] @ (306c1c ) │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3069e8 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ (306c20 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #80] @ (306c24 ) │ │ │ │ ldr r1, [pc, #80] @ (306c28 ) │ │ │ │ add r3, pc │ │ │ │ @@ -189842,39 +189841,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #212 @ 0xd4 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #496 @ 0x1f0 │ │ │ │ + add r3, sp, #688 @ 0x2b0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r0, [r1, #54] @ 0x36 │ │ │ │ + ldrh r0, [r7, #54] @ 0x36 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r2, r7, #7 │ │ │ │ + movs r0, #42 @ 0x2a │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r2, #130 @ 0x82 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - str r5, [sp, #192] @ 0xc0 │ │ │ │ + str r5, [sp, #384] @ 0x180 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #38 @ 0x26 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r5, [pc, #48] @ (306c48 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #616] @ 0x268 │ │ │ │ + str r2, [sp, #808] @ 0x328 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, sp, #632 @ 0x278 │ │ │ │ + add r0, sp, #824 @ 0x338 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r2, [sp, #688] @ 0x2b0 │ │ │ │ + str r2, [sp, #880] @ 0x370 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r6, #58] @ 0x3a │ │ │ │ + ldrh r6, [r4, #60] @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00306c2c : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00306c30 : │ │ │ │ @@ -189902,15 +189901,15 @@ │ │ │ │ mov.w r4, #0 │ │ │ │ str r1, [sp, #28] │ │ │ │ ldr.w r1, [pc, #2192] @ 307500 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ - bl 731f80 │ │ │ │ + bl 731fb0 │ │ │ │ cbnz r0, 306cae │ │ │ │ ldr.w r2, [pc, #2180] @ 307504 │ │ │ │ ldr.w r3, [pc, #2160] @ 3074f4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -190697,53 +190696,53 @@ │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r0, #5 │ │ │ │ lsls r4, r5, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - udf #62 @ 0x3e │ │ │ │ + udf #110 @ 0x6e │ │ │ │ lsls r6, r3, #1 │ │ │ │ subs r6, r3, #4 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - str r2, [sp, #456] @ 0x1c8 │ │ │ │ + str r2, [sp, #648] @ 0x288 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [sp, #336] @ 0x150 │ │ │ │ + str r2, [sp, #528] @ 0x210 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [sp, #168] @ 0xa8 │ │ │ │ + str r2, [sp, #360] @ 0x168 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [sp, #256] @ 0x100 │ │ │ │ + str r2, [sp, #448] @ 0x1c0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [sp, #112] @ 0x70 │ │ │ │ + str r2, [sp, #304] @ 0x130 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [sp, #64] @ 0x40 │ │ │ │ + str r2, [sp, #256] @ 0x100 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r1, [sp, #960] @ 0x3c0 │ │ │ │ + str r2, [sp, #128] @ 0x80 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r1, [sp, #832] @ 0x340 │ │ │ │ + str r2, [sp, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r1, [sp, #624] @ 0x270 │ │ │ │ + str r1, [sp, #816] @ 0x330 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r1, [sp, #528] @ 0x210 │ │ │ │ + str r1, [sp, #720] @ 0x2d0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r1, [sp, #224] @ 0xe0 │ │ │ │ + str r1, [sp, #416] @ 0x1a0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r1, [sp, #184] @ 0xb8 │ │ │ │ + str r1, [sp, #376] @ 0x178 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [r1, #112] @ 0x70 │ │ │ │ + ldr r4, [r7, #112] @ 0x70 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [sp, #560] @ 0x230 │ │ │ │ + str r0, [sp, #752] @ 0x2f0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r4, [r7, #14] │ │ │ │ + ldrh r4, [r5, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [sp, #192] @ 0xc0 │ │ │ │ + str r0, [sp, #384] @ 0x180 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r7, #62] @ 0x3e │ │ │ │ + str r0, [sp, #168] @ 0xa8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r0, #30] │ │ │ │ + ldrh r0, [r6, #30] │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r0, r6, #27 │ │ │ │ lsls r4, r5, #3 │ │ │ │ │ │ │ │ 00307554 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -190765,35 +190764,35 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, sp, #12 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 7333f8 │ │ │ │ + bl 733428 │ │ │ │ cbz r0, 3075f4 │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #132] @ (307624 ) │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r2, [pc, #132] @ (307628 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #21 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #116] @ (30762c ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #22 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #96] @ (307630 ) │ │ │ │ ldr r3, [pc, #72] @ (307618 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -190816,43 +190815,43 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #60] @ (30763c ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3075cc │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r0, r7, #24 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #72] @ 0x48 │ │ │ │ + str r6, [r1, #76] @ 0x4c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbnz r6, 307670 │ │ │ │ + cbnz r6, 30767c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r7, [sp, #368] @ 0x170 │ │ │ │ + ldr r7, [sp, #560] @ 0x230 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r4, [r0, #68] @ 0x44 │ │ │ │ + str r4, [r6, #68] @ 0x44 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r4, [r7, #16] │ │ │ │ + ldrh r4, [r5, #18] │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r4, r2, #23 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ + ldr r7, [sp, #200] @ 0xc8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r0, [r2, #16] │ │ │ │ + ldrh r0, [r0, #18] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r4, [r6, #14] │ │ │ │ + ldrh r4, [r4, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (307648 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ ldr r7, [sp, #552] @ 0x228 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -190860,37 +190859,37 @@ │ │ │ │ ldr r2, [pc, #60] @ (3076a0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3076a4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #48] @ (3076a8 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (3076ac ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [sp, #840] @ 0x348 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldmia r4, {r2, r3, r4, r7} │ │ │ │ + ldmia r4!, {r2, r3, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r6, r2, r0 │ │ │ │ + subs r6, r0, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r1, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #296] @ 0x128 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -190980,15 +190979,15 @@ │ │ │ │ b.n 3076e4 │ │ │ │ ldr r1, [pc, #264] @ (3078b0 ) │ │ │ │ ldr r0, [pc, #268] @ (3078b4 ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ adds r1, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 3076de │ │ │ │ str.w ip, [r0, #968] @ 0x3c8 │ │ │ │ b.n 3076e4 │ │ │ │ str.w ip, [r0, #964] @ 0x3c4 │ │ │ │ b.n 3076e4 │ │ │ │ @@ -191006,15 +191005,15 @@ │ │ │ │ ldr r1, [pc, #204] @ (3078b8 ) │ │ │ │ ldr r0, [pc, #204] @ (3078bc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr r3, [pc, #172] @ (3078ac ) │ │ │ │ str.w ip, [r0, #976] @ 0x3d0 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #21 │ │ │ │ bpl.w 3076e4 │ │ │ │ b.n 3077ea │ │ │ │ @@ -191065,30 +191064,30 @@ │ │ │ │ ldr r1, [pc, #40] @ (3078c0 ) │ │ │ │ ldr r0, [pc, #44] @ (3078c4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ asrs r6, r3, #19 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #576] @ 0x240 │ │ │ │ + ldr r5, [sp, #768] @ 0x300 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r0, [r2, #4] │ │ │ │ + ldrh r0, [r0, #6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r5, [sp, #296] @ 0x128 │ │ │ │ + ldr r5, [sp, #488] @ 0x1e8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r0, [r7, #2] │ │ │ │ + ldrh r0, [r5, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [sp, #640] @ 0x280 │ │ │ │ + ldr r4, [sp, #832] @ 0x340 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r2, [r4, #0] │ │ │ │ + ldrh r2, [r2, #2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #612] @ (307b3c ) │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ @@ -191200,15 +191199,15 @@ │ │ │ │ b.n 3078fe │ │ │ │ ldr r1, [pc, #316] @ (307b44 ) │ │ │ │ ldr r0, [pc, #316] @ (307b48 ) │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 3078f6 │ │ │ │ ldr r3, [pc, #284] @ (307b40 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ @@ -191280,69 +191279,69 @@ │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ b.n 3078fe │ │ │ │ ldr r1, [pc, #100] @ (307b4c ) │ │ │ │ ldr r0, [pc, #100] @ (307b50 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3078fc │ │ │ │ ldr r1, [pc, #92] @ (307b54 ) │ │ │ │ ldr r0, [pc, #92] @ (307b58 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 307a2a │ │ │ │ ldr r1, [pc, #84] @ (307b5c ) │ │ │ │ ldr r0, [pc, #84] @ (307b60 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 307a62 │ │ │ │ ldr r1, [pc, #72] @ (307b64 ) │ │ │ │ ldr r0, [pc, #72] @ (307b68 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 307a3a │ │ │ │ ubfx r3, r3, #0, #10 │ │ │ │ b.n 3079f0 │ │ │ │ and.w r3, r3, #63 @ 0x3f │ │ │ │ b.n 3079f0 │ │ │ │ nop │ │ │ │ asrs r4, r0, #11 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + ldr r3, [sp, #376] @ 0x178 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r6, [r5, #48] @ 0x30 │ │ │ │ + strh r6, [r3, #50] @ 0x32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [sp, #312] @ 0x138 │ │ │ │ + ldr r2, [sp, #504] @ 0x1f8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r0, [r2, #46] @ 0x2e │ │ │ │ + strh r0, [r0, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [sp, #248] @ 0xf8 │ │ │ │ + ldr r2, [sp, #440] @ 0x1b8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r4, [r5, #42] @ 0x2a │ │ │ │ + strh r4, [r3, #44] @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [sp, #184] @ 0xb8 │ │ │ │ + ldr r2, [sp, #376] @ 0x178 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r2, [r3, #42] @ 0x2a │ │ │ │ + strh r2, [r1, #44] @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ + ldr r2, [sp, #296] @ 0x128 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r6, [r0, #42] @ 0x2a │ │ │ │ + strh r6, [r6, #42] @ 0x2a │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #108] @ 307be8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -191350,15 +191349,15 @@ │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r1, [pc, #104] @ (307bf0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #68] @ 307be0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r0, #920] @ 0x398 │ │ │ │ strd r2, r3, [r0, #928] @ 0x3a0 │ │ │ │ strd r2, r3, [r0, #936] @ 0x3a8 │ │ │ │ strd r2, r3, [r0, #944] @ 0x3b0 │ │ │ │ @@ -191377,19 +191376,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r1, [sp, #904] @ 0x388 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r0, [r1, #42] @ 0x2a │ │ │ │ + strh r0, [r7, #42] @ 0x2a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r5, #42] @ 0x2a │ │ │ │ + strh r2, [r3, #44] @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #128] @ (307c88 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -191403,23 +191402,23 @@ │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ add r6, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r9, #1000 @ 0x3e8 │ │ │ │ bl 336584 │ │ │ │ vldr d7, [pc, #56] @ 307c80 │ │ │ │ ldr r2, [pc, #80] @ (307c9c ) │ │ │ │ mov r3, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r9, #752 @ 0x2f0 │ │ │ │ @@ -191430,57 +191429,57 @@ │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ bl 51fc6c │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 336634 │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #38] @ 0x26 │ │ │ │ + strh r2, [r3, #40] @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [sp, #152] @ 0x98 │ │ │ │ + ldr r1, [sp, #344] @ 0x158 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r2, [r6, #36] @ 0x24 │ │ │ │ + strh r2, [r4, #38] @ 0x26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r0, #20] │ │ │ │ + strb r2, [r6, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r2, #20] │ │ │ │ + strb r6, [r0, #21] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r1, [sp, #488] @ 0x1e8 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (307cec ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ ldr r1, [sp, #720] @ 0x2d0 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -191488,27 +191487,27 @@ │ │ │ │ ldr r2, [pc, #84] @ (307d58 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (307d5c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #72] @ (307d60 ) │ │ │ │ ldr r1, [pc, #76] @ (307d64 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r1, [pc, #64] @ (307d68 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r3, [pc, #56] @ (307d6c ) │ │ │ │ ldr r2, [pc, #60] @ (307d70 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #364 @ 0x16c │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -191516,29 +191515,29 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r0, [sp, #544] @ 0x220 │ │ │ │ + ldr r0, [sp, #736] @ 0x2e0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stmia r5!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r3, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r6, #13 │ │ │ │ + asrs r6, r4, #14 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r3, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r3, r1] │ │ │ │ lsls r7, r4, #3 │ │ │ │ ldr r1, [sp, #192] @ 0xc0 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - strh r6, [r3, #34] @ 0x22 │ │ │ │ + strh r6, [r1, #36] @ 0x24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #16 │ │ │ │ mov r8, r3 │ │ │ │ @@ -191551,15 +191550,15 @@ │ │ │ │ adds r3, #16 │ │ │ │ ldr r7, [pc, #372] @ (307f0c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #25 │ │ │ │ add r1, pc │ │ │ │ ldrd r6, r9, [sp, #48] @ 0x30 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #356] @ (307f10 ) │ │ │ │ add r7, pc │ │ │ │ lsrs r4, r4, #2 │ │ │ │ mov r5, r0 │ │ │ │ orr.w r4, r4, r8, lsl #30 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -191638,15 +191637,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r5, #924] @ 0x39c │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str.w sl, [sp] │ │ │ │ strd r8, r6, [sp, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 307e02 │ │ │ │ uxth r6, r6 │ │ │ │ b.n 307e02 │ │ │ │ and.w r6, r6, #15 │ │ │ │ b.n 307e02 │ │ │ │ bfi r6, r6, #8, #1 │ │ │ │ bic.w r6, r6, #32 │ │ │ │ @@ -191663,15 +191662,15 @@ │ │ │ │ bpl.n 307dbc │ │ │ │ ldr.w r1, [r0, #924] @ 0x39c │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #124] @ (307f2c ) │ │ │ │ mov r3, r8 │ │ │ │ strd r6, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 307dbc │ │ │ │ ldr r3, [pc, #84] @ (307f14 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.n 307e0a │ │ │ │ ldr r1, [pc, #100] @ (307f30 ) │ │ │ │ @@ -191679,59 +191678,59 @@ │ │ │ │ ldr r0, [pc, #100] @ (307f34 ) │ │ │ │ ldr.w r2, [r5, #924] @ 0x39c │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr r3, [pc, #48] @ (307f14 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 307e0a │ │ │ │ ldr r1, [pc, #72] @ (307f38 ) │ │ │ │ sub.w r3, r4, #28 │ │ │ │ ldr r0, [pc, #72] @ (307f3c ) │ │ │ │ ldr.w r2, [r5, #924] @ 0x39c │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.n 307ed6 │ │ │ │ nop │ │ │ │ - str r7, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r0, [sp, #184] @ 0xb8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r6, [r6, #32] │ │ │ │ + strh r6, [r4, #34] @ 0x22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r3, #32] │ │ │ │ + strh r2, [r1, #34] @ 0x22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r2, r7, #23 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #256] @ 0x100 │ │ │ │ + str r7, [sp, #448] @ 0x1c0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r6, [r0, #32] │ │ │ │ + strh r6, [r6, #32] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r7, [sp, #176] @ 0xb0 │ │ │ │ + str r7, [sp, #368] @ 0x170 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r0, [r6, #34] @ 0x22 │ │ │ │ + strh r0, [r4, #36] @ 0x24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r6, #24] │ │ │ │ + strh r2, [r4, #26] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [sp, #760] @ 0x2f8 │ │ │ │ + str r6, [sp, #952] @ 0x3b8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r0, [r1, #26] │ │ │ │ + strh r0, [r7, #26] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [sp, #608] @ 0x260 │ │ │ │ + str r6, [sp, #800] @ 0x320 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r6, [r3, #28] │ │ │ │ + strh r6, [r1, #30] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #348] @ (3080b0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -191745,48 +191744,48 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r2, #60 @ 0x3c │ │ │ │ ldr.w r8, [pc, #336] @ 3080bc │ │ │ │ mov r7, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r1, [pc, #324] @ (3080c0 ) │ │ │ │ add r8, pc │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ add.w r9, r2, #72 @ 0x48 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r8 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov sl, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ movs r7, #0 │ │ │ │ add.w r3, r6, #88 @ 0x58 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #272] @ (3080c4 ) │ │ │ │ ldr r1, [pc, #276] @ (3080c8 ) │ │ │ │ mov fp, r0 │ │ │ │ add.w r3, r6, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, sl │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #256] @ (3080cc ) │ │ │ │ ldr.w r3, [fp, #100] @ 0x64 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w r6, #4096 @ 0x1000 │ │ │ │ @@ -191811,26 +191810,26 @@ │ │ │ │ add.w r4, r4, #928 @ 0x3a0 │ │ │ │ mov r7, sl │ │ │ │ mov r6, sl │ │ │ │ b.n 308076 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #164] @ (3080d0 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r1, r3, #112 @ 0x70 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #160] @ (3080d4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r6 │ │ │ │ bl 328b2c │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3362d8 │ │ │ │ add.w r1, r4, #752 @ 0x2f0 │ │ │ │ @@ -191849,15 +191848,15 @@ │ │ │ │ ldr r5, [pc, #96] @ (3080d8 ) │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc │ │ │ │ str.w r9, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ bl 3368e4 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 30801a │ │ │ │ add sp, #28 │ │ │ │ @@ -191865,35 +191864,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - strh r2, [r3, #18] │ │ │ │ + strh r2, [r1, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r0, [r4, #28] │ │ │ │ + strh r0, [r2, #30] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [sp, #192] @ 0xc0 │ │ │ │ + str r6, [sp, #384] @ 0x180 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r2, [r4, #6] │ │ │ │ + strb r2, [r2, #7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r6, #6] │ │ │ │ + strb r4, [r4, #7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r1, r3, r6} │ │ │ │ + stmia r3!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r0, r1, #3 │ │ │ │ + asrs r0, r7, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r5, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r1, #1 │ │ │ │ + asrs r2, r7, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r6, [r6, #2] │ │ │ │ + strb r6, [r4, #3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #48] @ (30811c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -191901,27 +191900,27 @@ │ │ │ │ movs r3, #25 │ │ │ │ ldr r1, [pc, #48] @ (308124 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r2, #208 @ 0xd0 │ │ │ │ add.w r1, r4, #120 @ 0x78 │ │ │ │ add.w r0, r0, #932 @ 0x3a4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 289894 │ │ │ │ nop │ │ │ │ - str r4, [sp, #624] @ 0x270 │ │ │ │ + str r4, [sp, #816] @ 0x330 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r2, [r7, #4] │ │ │ │ + strh r2, [r5, #6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r0, [r3, #6] │ │ │ │ + strh r0, [r1, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #168] @ (3081e0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -191930,25 +191929,25 @@ │ │ │ │ ldr r1, [pc, #168] @ (3081e8 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r5, #72 @ 0x48 │ │ │ │ ldr r2, [pc, #148] @ (3081ec ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #144] @ (3081f0 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #132] @ (3081f4 ) │ │ │ │ ldr.w r1, [r4, #924] @ 0x39c │ │ │ │ add r0, pc │ │ │ │ blx 288a74 │ │ │ │ ldr.w r3, [r4, #924] @ 0x39c │ │ │ │ cmp r3, #1 │ │ │ │ @@ -191982,31 +191981,31 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #320] @ 0x140 │ │ │ │ + str r4, [sp, #512] @ 0x200 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r2, [r6, #2] │ │ │ │ + strh r2, [r4, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r1, #4] │ │ │ │ + strh r4, [r7, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [r7, #120] @ 0x78 │ │ │ │ + ldr r4, [r5, #124] @ 0x7c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r2, #124] @ 0x7c │ │ │ │ + strb r0, [r0, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r2, #12] │ │ │ │ + strh r6, [r0, #14] │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [sp, #808] @ 0x328 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - strh r4, [r2, #10] │ │ │ │ + strh r4, [r0, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r4, #10] │ │ │ │ + strh r6, [r2, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (308260 ) │ │ │ │ @@ -192014,49 +192013,49 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (308268 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #64] @ (30826c ) │ │ │ │ ldr r1, [pc, #64] @ (308270 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r4, #356 @ 0x164 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #48] @ (308274 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r3, [sp, #464] @ 0x1d0 │ │ │ │ + str r3, [sp, #656] @ 0x290 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stmia r0!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r4} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r4, #25 │ │ │ │ + lsrs r2, r2, #26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r0, #30] │ │ │ │ + ldrb r0, [r6, #30] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r0, #6] │ │ │ │ + strh r6, [r6, #6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r0, #8] │ │ │ │ + strh r2, [r6, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (3082d4 ) │ │ │ │ @@ -192064,49 +192063,49 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (3082dc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #64] @ (3082e0 ) │ │ │ │ ldr r1, [pc, #64] @ (3082e4 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r4, #356 @ 0x164 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #48] @ (3082e8 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r3, [sp, #0] │ │ │ │ + str r3, [sp, #192] @ 0xc0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stmia r0!, {r1, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r6, r5, #23 │ │ │ │ + lsrs r6, r3, #24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r4, [r1, #28] │ │ │ │ + ldrb r4, [r7, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r2, #2] │ │ │ │ + strh r2, [r0, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r5, #4] │ │ │ │ + strh r2, [r3, #6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (308348 ) │ │ │ │ @@ -192114,49 +192113,49 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (308350 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #64] @ (308354 ) │ │ │ │ ldr r1, [pc, #64] @ (308358 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r4, #356 @ 0x164 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #48] @ (30835c ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r2, [sp, #560] @ 0x230 │ │ │ │ + str r2, [sp, #752] @ 0x2f0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ittt │ │ │ │ - lsl r1, r3, #1 │ │ │ │ - lsr r2, r7, #21 │ │ │ │ - lsl r4, r3, #1 │ │ │ │ - ldrb r0, [r3, #26] │ │ │ │ + stmia r0!, {r1, r2, r3, r5} │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + lsrs r2, r5, #22 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + ldrb r0, [r1, #27] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r3, #31] │ │ │ │ + strh r6, [r1, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r2, #2] │ │ │ │ + strh r2, [r0, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #80] @ (3083c4 ) │ │ │ │ @@ -192164,25 +192163,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (3083cc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #72] @ (3083d0 ) │ │ │ │ ldr r1, [pc, #72] @ (3083d4 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r4, #356 @ 0x164 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #56] @ (3083d8 ) │ │ │ │ ldr r3, [pc, #56] @ (3083dc ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -192192,44 +192191,44 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ + str r2, [sp, #288] @ 0x120 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - itet hi │ │ │ │ - lslhi r1, r3, #1 │ │ │ │ - lsrls r6, r0, #20 │ │ │ │ - lslhi r4, r3, #1 │ │ │ │ - ldrb r4, [r4, #24] │ │ │ │ + itte lt │ │ │ │ + lsllt r1, r3, #1 │ │ │ │ + lsrlt r6, r6, #20 │ │ │ │ + lslge r4, r3, #1 │ │ │ │ + ldrb r4, [r2, #25] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r2, [r5, #29] │ │ │ │ + ldrb r2, [r3, #30] │ │ │ │ lsls r2, r3, #1 │ │ │ │ sdiv pc, r9, pc │ │ │ │ - ldrb r4, [r6, #31] │ │ │ │ + strh r4, [r4, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr.w ip, [pc, #84] @ 30844c │ │ │ │ ldr r2, [pc, #84] @ (308450 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #84] @ (308454 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ cbz r1, 30843e │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov ip, r3 │ │ │ │ ldrb.w r2, [r0, #1864] @ 0x748 │ │ │ │ mov.w lr, r3, lsl #3 │ │ │ │ @@ -192241,20 +192240,20 @@ │ │ │ │ bne.n 30841c │ │ │ │ subs.w r1, ip, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ - str r1, [sp, #576] @ 0x240 │ │ │ │ + b.w 72dc94 │ │ │ │ + str r1, [sp, #768] @ 0x300 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r6, [r5, #22] │ │ │ │ + ldrb r6, [r3, #23] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r4, [r6, #27] │ │ │ │ + ldrb r4, [r4, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #556] @ (308698 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -192266,15 +192265,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #548] @ (3086a0 ) │ │ │ │ mov r9, r3 │ │ │ │ add r2, pc │ │ │ │ movs r3, #25 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #544] @ (3086a4 ) │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ lsrs r3, r4, #2 │ │ │ │ orr.w r3, r3, r7, lsl #30 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi.w 30862c │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -192344,15 +192343,15 @@ │ │ │ │ bpl.n 3084e2 │ │ │ │ ldr r0, [pc, #392] @ (3086b4 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r6, #924] @ 0x39c │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ strd r7, r8, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3084e2 │ │ │ │ ldr.w r2, [r0, #928] @ 0x3a0 │ │ │ │ cmp r2, #8 │ │ │ │ bhi.n 3084ce │ │ │ │ ldr r2, [pc, #352] @ (3086ac ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -192361,15 +192360,15 @@ │ │ │ │ ldr r1, [pc, #356] @ (3086b8 ) │ │ │ │ subs r3, #12 │ │ │ │ ldr.w r2, [r0, #924] @ 0x39c │ │ │ │ ldr r0, [pc, #352] @ (3086bc ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 308508 │ │ │ │ ldr.w r2, [r0, #928] @ 0x3a0 │ │ │ │ cmp r2, #8 │ │ │ │ bhi.n 308598 │ │ │ │ ldr r2, [pc, #312] @ (3086ac ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -192378,15 +192377,15 @@ │ │ │ │ ldr r1, [pc, #320] @ (3086c0 ) │ │ │ │ subs r3, #4 │ │ │ │ ldr.w r2, [r0, #924] @ 0x39c │ │ │ │ ldr r0, [pc, #316] @ (3086c4 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 308508 │ │ │ │ ldr.w r2, [r0, #928] @ 0x3a0 │ │ │ │ lsrs r2, r2, #1 │ │ │ │ adds r2, #4 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 308680 │ │ │ │ add.w r1, r6, r3, lsl #2 │ │ │ │ @@ -192421,15 +192420,15 @@ │ │ │ │ subs r3, #4 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [r6, #936] @ 0x3a8 │ │ │ │ lsl.w r3, r1, r3 │ │ │ │ ldr.w r0, [r6, #920] @ 0x398 │ │ │ │ orrs r2, r3 │ │ │ │ str.w r2, [r6, #936] @ 0x3a8 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ and.w r3, r4, #2 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3084d6 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 30866a │ │ │ │ mov r7, r8 │ │ │ │ @@ -192443,24 +192442,24 @@ │ │ │ │ ldr r1, [pc, #140] @ (3086c8 ) │ │ │ │ ldr.w r2, [r0, #924] @ 0x39c │ │ │ │ ldr r0, [pc, #140] @ (3086cc ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ strd r4, r7, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 308508 │ │ │ │ ldr r1, [pc, #124] @ (3086d0 ) │ │ │ │ subs r3, #28 │ │ │ │ ldr r0, [pc, #124] @ (3086d4 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r6, #924] @ 0x39c │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 308508 │ │ │ │ ldr r3, [pc, #108] @ (3086d8 ) │ │ │ │ movs r2, #153 @ 0x99 │ │ │ │ ldr r1, [pc, #108] @ (3086dc ) │ │ │ │ ldr r0, [pc, #108] @ (3086e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -192473,57 +192472,57 @@ │ │ │ │ ldr r0, [pc, #100] @ (3086ec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #400 @ 0x190 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r1, [sp, #128] @ 0x80 │ │ │ │ + str r1, [sp, #320] @ 0x140 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r0, [r7, #20] │ │ │ │ + ldrb r0, [r5, #21] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r4, [r2, #21] │ │ │ │ + ldrb r4, [r0, #22] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r6, r2, #28 │ │ │ │ lsls r4, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #960] @ (308a74 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #28] │ │ │ │ + ldrb r0, [r6, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [sp, #208] @ 0xd0 │ │ │ │ + str r0, [sp, #400] @ 0x190 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r6, [r6, #19] │ │ │ │ + ldrb r6, [r4, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [sp, #40] @ 0x28 │ │ │ │ + str r0, [sp, #232] @ 0xe8 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r0, [r2, #18] │ │ │ │ + ldrb r0, [r0, #19] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r2, #58] @ 0x3a │ │ │ │ + ldrh r0, [r0, #60] @ 0x3c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r2, [r2, #23] │ │ │ │ + ldrb r2, [r0, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r7, #56] @ 0x38 │ │ │ │ + ldrh r0, [r5, #58] @ 0x3a │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r6, [r6, #16] │ │ │ │ + ldrb r6, [r4, #17] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r3, #56] @ 0x38 │ │ │ │ + ldrh r6, [r1, #58] @ 0x3a │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r4, [r5, #18] │ │ │ │ + ldrb r4, [r3, #19] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r2, #22] │ │ │ │ + ldrb r6, [r0, #23] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r1, #56] @ 0x38 │ │ │ │ + ldrh r0, [r7, #56] @ 0x38 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r6, [r2, #18] │ │ │ │ + ldrb r6, [r0, #19] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r6, #20] │ │ │ │ + ldrb r0, [r4, #21] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #212] @ (3087d8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -192534,32 +192533,32 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add r8, pc │ │ │ │ mov sl, r0 │ │ │ │ add.w r1, r8, #60 @ 0x3c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ mov r1, r5 │ │ │ │ add.w r3, r8, #88 @ 0x58 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3087c0 │ │ │ │ ldr.w fp, [pc, #160] @ 3087e4 │ │ │ │ mov r9, r0 │ │ │ │ movs r0, #16 │ │ │ │ add.w r4, r4, #928 @ 0x3a0 │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ ldr r3, [pc, #148] @ (3087e8 ) │ │ │ │ add fp, pc │ │ │ │ add.w r8, r8, #112 @ 0x70 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ movs r7, #0 │ │ │ │ mov fp, r0 │ │ │ │ add r3, pc │ │ │ │ @@ -192570,72 +192569,72 @@ │ │ │ │ mov.w r3, #1144 @ 0x478 │ │ │ │ ldr r6, [pc, #124] @ (3087ec ) │ │ │ │ mov r0, sl │ │ │ │ ldr r5, [pc, #124] @ (3087f0 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ - bl 732ae0 │ │ │ │ + bl 732b10 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #100] @ (3087f4 ) │ │ │ │ mov r2, r7 │ │ │ │ adds r7, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 72b1f8 │ │ │ │ + bl 72b228 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #76] @ (3087f8 ) │ │ │ │ mov r2, fp │ │ │ │ add.w r4, r4, #1144 @ 0x478 │ │ │ │ add r1, pc │ │ │ │ - bl 72b1f8 │ │ │ │ + bl 72b228 │ │ │ │ ldr.w r3, [r9, #100] @ 0x64 │ │ │ │ cmp r3, r7 │ │ │ │ bhi.n 308764 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r5, #10] │ │ │ │ + ldrb r0, [r3, #11] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r5, #15] │ │ │ │ + ldrb r6, [r3, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r7, #50] @ 0x32 │ │ │ │ + ldrh r6, [r5, #52] @ 0x34 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r6, [r2, #20] │ │ │ │ + ldrb r6, [r0, #21] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r4, [r6, #9] │ │ │ │ + ldrb r4, [r4, #10] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbnz r6, 308852 │ │ │ │ + cbnz r6, 30885e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r1, #4 │ │ │ │ + lsrs r4, r7, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r4, #19] │ │ │ │ + ldrb r0, [r2, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r1, #19] │ │ │ │ + ldrb r6, [r7, #19] │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (308808 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ str r0, [sp, #200] @ 0xc8 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -192644,25 +192643,25 @@ │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #88] @ (30887c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #76] @ (308880 ) │ │ │ │ ldr r1, [pc, #76] @ (308884 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #60] @ (308888 ) │ │ │ │ ldr r2, [pc, #64] @ (30888c ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #64] @ (308890 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #64] @ (308894 ) │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -192672,29 +192671,29 @@ │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #1 │ │ │ │ strd r4, r3, [r5, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72b6cc │ │ │ │ + b.w 72b6fc │ │ │ │ nop │ │ │ │ - ldrh r0, [r5, #56] @ 0x38 │ │ │ │ + ldrh r0, [r3, #58] @ 0x3a │ │ │ │ lsls r6, r5, #1 │ │ │ │ - revsh r2, r7 │ │ │ │ + cbnz r2, 3088c6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r2, 3088c4 │ │ │ │ + cbnz r2, 3088d0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - revsh r2, r1 │ │ │ │ + revsh r2, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r6, r0, #1 │ │ │ │ + lsrs r6, r6, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r0, [r5, #62] @ 0x3e │ │ │ │ lsls r1, r7, #1 │ │ │ │ - ldrb r2, [r3, #18] │ │ │ │ + ldrb r2, [r1, #19] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r3, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0x47f6 │ │ │ │ lsls r7, r4, #3 │ │ │ │ lsls r5, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ @@ -192716,15 +192715,15 @@ │ │ │ │ bmi.n 308928 │ │ │ │ add.w ip, ip, #242 @ 0xf2 │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr.w r0, [r0, ip, lsl #2] │ │ │ │ lsls r0, r0, #10 │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r1, #1023 @ 0x3ff │ │ │ │ cmp r0, r1 │ │ │ │ it cs │ │ │ │ movcs r0, r1 │ │ │ │ str.w r0, [r2, #960] @ 0x3c0 │ │ │ │ @@ -192739,15 +192738,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ orr.w r3, r3, #262144 @ 0x40000 │ │ │ │ ldr.w r0, [r2, #952] @ 0x3b8 │ │ │ │ str.w r3, [r2, #956] @ 0x3bc │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr.w r3, [r2, #956] @ 0x3bc │ │ │ │ b.n 3088f6 │ │ │ │ ldr r3, [pc, #32] @ (30894c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ @@ -192756,22 +192755,22 @@ │ │ │ │ mov r2, ip │ │ │ │ ldr r0, [pc, #28] @ (308954 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ lsls r2, r4, #11 │ │ │ │ lsls r4, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, #48] @ 0x30 │ │ │ │ + ldrh r4, [r0, #50] @ 0x32 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r2, [r1, #15] │ │ │ │ + ldrb r2, [r7, #15] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #308] @ (308aa0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -192781,39 +192780,39 @@ │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #292] @ (308aac ) │ │ │ │ ldr r1, [pc, #292] @ (308ab0 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r5, #952 @ 0x3b8 │ │ │ │ mov r9, r0 │ │ │ │ bl 336584 │ │ │ │ ldr r3, [pc, #264] @ (308ab4 ) │ │ │ │ mov.w r8, #0 │ │ │ │ mov r1, r8 │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r2, r3 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 88a338 │ │ │ │ + bl 88a368 │ │ │ │ vldr d7, [pc, #208] @ 308a98 │ │ │ │ ldr r2, [pc, #236] @ (308ab8 ) │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r5, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -192829,54 +192828,54 @@ │ │ │ │ ldr r2, [pc, #200] @ (308abc ) │ │ │ │ ldr r1, [pc, #200] @ (308ac0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r8 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r1, [pc, #180] @ (308ac4 ) │ │ │ │ add.w r4, r5, #968 @ 0x3c8 │ │ │ │ ldr.w r8, [pc, #180] @ 308ac8 │ │ │ │ add r1, pc │ │ │ │ add r8, pc │ │ │ │ - bl 72e8dc │ │ │ │ + bl 72e90c │ │ │ │ str.w r0, [r5, #964] @ 0x3c4 │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #3 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #4 │ │ │ │ - bl 733e98 │ │ │ │ + bl 733ec8 │ │ │ │ cmp r4, r7 │ │ │ │ bne.n 308a22 │ │ │ │ ldr r1, [pc, #148] @ (308acc ) │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #2 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ movw r4, #1023 @ 0x3ff │ │ │ │ - bl 733e98 │ │ │ │ + bl 733ec8 │ │ │ │ ldr.w r6, [r5, #1004] @ 0x3ec │ │ │ │ mov.w r0, #32768 @ 0x8000 │ │ │ │ movt r0, #7812 @ 0x1e84 │ │ │ │ mov r1, r6 │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ cmp r0, r4 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r6 │ │ │ │ it cs │ │ │ │ movcs r3, r4 │ │ │ │ mov.w r0, #32768 @ 0x8000 │ │ │ │ movt r0, #23437 @ 0x5b8d │ │ │ │ strh.w r3, [r5, #1008] @ 0x3f0 │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ cmp r0, r4 │ │ │ │ it cs │ │ │ │ movcs r0, r4 │ │ │ │ strh.w r0, [r5, #1010] @ 0x3f2 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -192887,36 +192886,36 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #15] │ │ │ │ + ldrb r2, [r7, #15] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r3, #46] @ 0x2e │ │ │ │ + ldrh r0, [r1, #48] @ 0x30 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r0, [r4, #14] │ │ │ │ + ldrb r0, [r2, #15] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r4, [r1, #120] @ 0x78 │ │ │ │ + str r4, [r7, #120] @ 0x78 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r4, #120] @ 0x78 │ │ │ │ + str r2, [r2, #124] @ 0x7c │ │ │ │ lsls r2, r3, #1 │ │ │ │ mcr2 15, 7, pc, cr5, cr15, {7} @ │ │ │ │ ldrh r0, [r4, #50] @ 0x32 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - cbnz r4, 308ac2 │ │ │ │ + cbnz r4, 308ace │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r1, #26 │ │ │ │ + lsls r0, r7, #26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r1, [pc, #792] @ (308de0 ) │ │ │ │ + ldr r1, [pc, #984] @ (308ea0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r0, [r6, #12] │ │ │ │ + ldrb r0, [r4, #13] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r4, [r2, #12] │ │ │ │ + ldrb r4, [r0, #13] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 308b0c │ │ │ │ sub sp, #12 │ │ │ │ @@ -192924,25 +192923,25 @@ │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ ldr r1, [pc, #40] @ (308b14 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #952] @ 0x3b8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dc64 │ │ │ │ - ldrh r2, [r4, #34] @ 0x22 │ │ │ │ + b.w 72dc94 │ │ │ │ + ldrh r2, [r2, #36] @ 0x24 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r4, [r5, #8] │ │ │ │ + ldrb r4, [r3, #9] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r2, [r1, #9] │ │ │ │ + ldrb r2, [r7, #9] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 308b6c │ │ │ │ sub sp, #8 │ │ │ │ @@ -192950,35 +192949,35 @@ │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ ldr r1, [pc, #64] @ (308b74 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ - bl 88a3cc │ │ │ │ + bl 88a3fc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #1 │ │ │ │ movt r3, #12 │ │ │ │ strd r3, r2, [r4, #956] @ 0x3bc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrh r2, [r3, #32] │ │ │ │ + ldrh r2, [r1, #34] @ 0x22 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r4, [r4, #7] │ │ │ │ + ldrb r4, [r2, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r2, [r0, #8] │ │ │ │ + ldrb r2, [r6, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #168] @ (308c34 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -193000,15 +192999,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (308c40 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #128] @ (308c44 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 308bfc │ │ │ │ mov r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -193041,42 +193040,42 @@ │ │ │ │ bpl.n 308bc8 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #56] @ (308c50 ) │ │ │ │ mov r3, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 308bc8 │ │ │ │ ldr r1, [pc, #44] @ (308c54 ) │ │ │ │ ldr r0, [pc, #48] @ (308c58 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 308be8 │ │ │ │ movs r4, r2 │ │ │ │ lsls r4, r5, #3 │ │ │ │ - ldrh r4, [r3, #28] │ │ │ │ + ldrh r4, [r1, #30] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xb750 │ │ │ │ + @ instruction: 0xb780 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r1, #19 │ │ │ │ + lsls r4, r7, #19 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r7, r1] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, #5] │ │ │ │ + ldrb r4, [r1, #6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r4, [r4, #24] │ │ │ │ + ldrh r4, [r2, #26] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r4, [r5, #4] │ │ │ │ + ldrb r4, [r3, #5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #520] @ (308e78 ) │ │ │ │ @@ -193098,15 +193097,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ add r3, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r7 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #492] @ (308e90 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 308de2 │ │ │ │ orrs.w r3, r6, r5 │ │ │ │ beq.n 308d2a │ │ │ │ @@ -193154,15 +193153,15 @@ │ │ │ │ ldr r0, [pc, #396] @ (308ea4 ) │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr.w r4, [r9, #956] @ 0x3bc │ │ │ │ lsls r0, r4, #13 │ │ │ │ it mi │ │ │ │ orrmi.w r8, r7, #262144 @ 0x40000 │ │ │ │ lsls r5, r7, #13 │ │ │ │ bmi.n 308dd2 │ │ │ │ tst.w r8, #65536 @ 0x10000 │ │ │ │ @@ -193174,29 +193173,29 @@ │ │ │ │ beq.n 308e22 │ │ │ │ lsls r1, r4, #18 │ │ │ │ bmi.n 308cc6 │ │ │ │ movs r0, #1 │ │ │ │ and.w r8, r8, #510 @ 0x1fe │ │ │ │ ldr.w r7, [r9, #964] @ 0x3c4 │ │ │ │ add.w r8, r8, #2 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ movs r3, #20 │ │ │ │ mov r4, r1 │ │ │ │ vldr d7, [pc, #260] @ 308e70 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ smull r3, r1, r8, r3 │ │ │ │ ldrd r7, r8, [r7, #24] │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r1, sp, #16 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 8776b8 │ │ │ │ + bl 8776e8 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ ldr r0, [pc, #272] @ (308ea8 ) │ │ │ │ ldr r1, [pc, #228] @ (308e7c ) │ │ │ │ cmp.w r3, #2147483648 @ 0x80000000 │ │ │ │ add r0, pc │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ itt cs │ │ │ │ @@ -193211,19 +193210,19 @@ │ │ │ │ mov.w r1, #0 │ │ │ │ bne.n 308e66 │ │ │ │ adds r2, r2, r6 │ │ │ │ add.w r0, r9, #920 @ 0x398 │ │ │ │ adc.w r3, r3, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 88a6b4 │ │ │ │ + b.w 88a6e4 │ │ │ │ ldr.w r0, [r9, #952] @ 0x3b8 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r8, r7, #262144 @ 0x40000 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ b.n 308d3a │ │ │ │ ldr r3, [pc, #200] @ (308eac ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 308cae │ │ │ │ ldr r3, [pc, #164] @ (308e94 ) │ │ │ │ @@ -193233,18 +193232,18 @@ │ │ │ │ bpl.w 308cae │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #176] @ (308eb0 ) │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 308cae │ │ │ │ add.w r0, r9, #920 @ 0x398 │ │ │ │ - bl 88a3cc │ │ │ │ + bl 88a3fc │ │ │ │ movs r3, #1 │ │ │ │ movt r3, #12 │ │ │ │ movs r2, #0 │ │ │ │ strd r3, r2, [r9, #956] @ 0x3bc │ │ │ │ b.n 308cc6 │ │ │ │ ldr r2, [pc, #144] @ (308eb4 ) │ │ │ │ ldr r3, [pc, #84] @ (308e7c ) │ │ │ │ @@ -193254,15 +193253,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 308e66 │ │ │ │ add.w r0, r9, #920 @ 0x398 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 88a3cc │ │ │ │ + b.w 88a3fc │ │ │ │ ldr r2, [pc, #112] @ (308eb8 ) │ │ │ │ ldr r3, [pc, #52] @ (308e7c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -193278,47 +193277,47 @@ │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ vhadd.u q0, q8, │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r0, #16 │ │ │ │ + lsls r4, r6, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ vhadd.u32 q0, q8, │ │ │ │ - cpsid a │ │ │ │ + @ instruction: 0xb6a4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r7, #20] │ │ │ │ + ldrh r0, [r5, #22] │ │ │ │ lsls r6, r5, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ cdp2 0, 13, cr0, cr10, cr11, {7} │ │ │ │ cdp2 0, 10, cr0, cr4, cr11, {7} │ │ │ │ - ldrh r2, [r6, #16] │ │ │ │ + ldrh r2, [r4, #18] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r4, [r7, #0] │ │ │ │ + ldrb r4, [r5, #1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ cdp2 0, 0, cr0, cr8, cr11, {7} │ │ │ │ subs r4, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #30] │ │ │ │ + strb r0, [r3, #31] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldc2l 0, cr0, [lr, #-940]! @ 0xfffffc54 │ │ │ │ ldc2l 0, cr0, [ip, #-940] @ 0xfffffc54 │ │ │ │ - ldrh r4, [r5, #6] │ │ │ │ + ldrh r4, [r3, #8] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r6, [r7, #29] │ │ │ │ + strb r6, [r5, #30] │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (308ed0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ ldrh r2, [r0, #16] │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -193326,30 +193325,30 @@ │ │ │ │ ldr r2, [pc, #44] @ (308f18 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (308f1c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #32] @ (308f20 ) │ │ │ │ ldr r1, [pc, #36] @ (308f24 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72ca00 │ │ │ │ + b.w 72ca30 │ │ │ │ nop │ │ │ │ - ldrh r2, [r5, #6] │ │ │ │ + ldrh r2, [r3, #8] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - push {r2, r4} │ │ │ │ + push {r2, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r6, r1, #6 │ │ │ │ + lsls r6, r7, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh r4, [r1, #14] │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r5, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -193362,25 +193361,25 @@ │ │ │ │ ldr r1, [pc, #120] @ (308fb8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #104] @ (308fbc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (308fc0 ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #60] @ 308fa8 │ │ │ │ ldr r2, [pc, #84] @ (308fc4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #84] @ (308fc8 ) │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r1, r6 │ │ │ │ @@ -193400,27 +193399,27 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 336584 │ │ │ │ nop.w │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #4] │ │ │ │ + ldrh r0, [r1, #6] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r6, [r2, #28] │ │ │ │ + str r6, [r0, #32] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r5, #28] │ │ │ │ + str r2, [r3, #32] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r4, #27] │ │ │ │ + strb r2, [r2, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r7, #27] │ │ │ │ + strb r6, [r5, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r6, [r2, #10] │ │ │ │ lsls r1, r7, #1 │ │ │ │ - strb r4, [r5, #27] │ │ │ │ + strb r4, [r3, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #104] @ (309044 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -193428,15 +193427,15 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #104] @ (30904c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #16 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movw r0, #6164 @ 0x1814 │ │ │ │ str.w r2, [r4, #928] @ 0x3a0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ @@ -193453,20 +193452,20 @@ │ │ │ │ addw r0, r4, #1210 @ 0x4ba │ │ │ │ blx 28a9f4 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #1244] @ 0x4dc │ │ │ │ strh.w r1, [r4, #1240] @ 0x4d8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ - strh r4, [r6, #62] @ 0x3e │ │ │ │ + b.w 72dc94 │ │ │ │ + ldrh r4, [r4, #0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r6, [r2, #25] │ │ │ │ + strb r6, [r0, #26] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r6, #25] │ │ │ │ + strb r2, [r4, #26] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov lr, r3 │ │ │ │ ldr.w ip, [pc, #308] @ 309198 │ │ │ │ @@ -193543,15 +193542,15 @@ │ │ │ │ str.w r2, [r3, #924] @ 0x39c │ │ │ │ ldr.w r1, [r3, #928] @ 0x3a0 │ │ │ │ ldr.w r0, [r3, #1244] @ 0x4dc │ │ │ │ bics r2, r1 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -193581,20 +193580,20 @@ │ │ │ │ strcc.w r2, [r3, #924] @ 0x39c │ │ │ │ b.n 309114 │ │ │ │ mov.w r0, #1280 @ 0x500 │ │ │ │ b.n 309088 │ │ │ │ ldr r0, [pc, #16] @ (3091a0 ) │ │ │ │ mov r3, lr │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 309086 │ │ │ │ @ instruction: 0xfb3800eb │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #19] │ │ │ │ + strb r0, [r3, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #492] @ (3093a4 ) │ │ │ │ @@ -193649,15 +193648,15 @@ │ │ │ │ ldr.w r0, [r3, #1244] @ 0x4dc │ │ │ │ bics.w r2, r2, lr │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldrd r2, r0, [r0, #920] @ 0x398 │ │ │ │ ldr.w lr, [r3, #928] @ 0x3a0 │ │ │ │ ldrh.w ip, [r3, #1240] @ 0x4d8 │ │ │ │ bic.w r0, r0, r5 │ │ │ │ b.n 309226 │ │ │ │ ldrd r2, r0, [r0, #920] @ 0x398 │ │ │ │ ubfx lr, r5, #0, #10 │ │ │ │ @@ -193712,39 +193711,39 @@ │ │ │ │ bics.w lr, r2, lr │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, ip │ │ │ │ strh.w ip, [r3, #1208] @ 0x4b8 │ │ │ │ str.w r2, [r3, #924] @ 0x39c │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 30921a │ │ │ │ ldr r2, [pc, #128] @ (3093a8 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #20 │ │ │ │ bpl.w 30921a │ │ │ │ ldr r0, [pc, #120] @ (3093ac ) │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 309320 │ │ │ │ ldr r0, [pc, #112] @ (3093b0 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 309320 │ │ │ │ ldr r0, [pc, #100] @ (3093b4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ add.w r4, r7, #476 @ 0x1dc │ │ │ │ strh.w r5, [r3, r4, lsl #1] │ │ │ │ b.n 3092d4 │ │ │ │ add.w ip, r7, #476 @ 0x1dc │ │ │ │ cmp r1, #14 │ │ │ │ ldrh.w ip, [r3, ip, lsl #1] │ │ │ │ bhi.n 309384 │ │ │ │ @@ -193764,19 +193763,19 @@ │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ b.n 309312 │ │ │ │ vld1.8 {d16[7]}, [r6], fp │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, #15] │ │ │ │ + strb r6, [r2, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r2, #14] │ │ │ │ + strb r4, [r0, #15] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r3, #13] │ │ │ │ + strb r2, [r1, #14] │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003093b8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -193806,19 +193805,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r3, #0] │ │ │ │ lsls r3, r7, #3 │ │ │ │ - strh r0, [r0, #32] │ │ │ │ + strh r0, [r6, #32] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r2, [r0, #14] │ │ │ │ + strb r2, [r6, #14] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r2, #14] │ │ │ │ + strb r4, [r0, #15] │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00309420 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -193846,19 +193845,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ ldrsh r0, [r7, r6] │ │ │ │ lsls r3, r7, #3 │ │ │ │ - strh r4, [r3, #28] │ │ │ │ + strh r4, [r1, #30] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r6, [r3, #12] │ │ │ │ + strb r6, [r1, #13] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r5, #12] │ │ │ │ + strb r6, [r3, #13] │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00309484 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -193890,19 +193889,19 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (3094e8 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 28927c │ │ │ │ ldrsh r4, [r2, r5] │ │ │ │ lsls r3, r7, #3 │ │ │ │ - strb r0, [r5, #12] │ │ │ │ + strb r0, [r3, #13] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r0, #13] │ │ │ │ + strb r6, [r6, #13] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r4, #12] │ │ │ │ + strb r6, [r2, #13] │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003094ec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -193931,30 +193930,30 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #40] @ (309564 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ bl 309484 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ ldr r0, [pc, #24] @ (309568 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ ldrsh r4, [r5, r3] │ │ │ │ lsls r3, r7, #3 │ │ │ │ ldrsh r6, [r0, r3] │ │ │ │ lsls r3, r7, #3 │ │ │ │ - strb r2, [r1, #13] │ │ │ │ + strb r2, [r7, #13] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r2, #12] │ │ │ │ + strb r4, [r0, #13] │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0030956c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -193967,21 +193966,21 @@ │ │ │ │ ldr r1, [pc, #264] @ (309690 ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov r7, r5 │ │ │ │ ldr.w r5, [r3, #184] @ 0xb8 │ │ │ │ - bl 7333f8 │ │ │ │ + bl 733428 │ │ │ │ ldr r1, [pc, #248] @ (309694 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7333f8 │ │ │ │ + bl 733428 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 30963c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 309600 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 309660 │ │ │ │ @@ -193990,47 +193989,47 @@ │ │ │ │ ldr r1, [pc, #228] @ (3096a0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cbz r0, 309624 │ │ │ │ - bl 72c334 │ │ │ │ + bl 72c364 │ │ │ │ ldr r3, [pc, #200] @ (3096a4 ) │ │ │ │ ldr r1, [pc, #204] @ (3096a8 ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r3, #188] @ 0xbc │ │ │ │ - bl 72b2b4 │ │ │ │ + bl 72b2e4 │ │ │ │ ldr r3, [pc, #192] @ (3096ac ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72c644 │ │ │ │ + b.w 72c674 │ │ │ │ cbz r6, 309650 │ │ │ │ ldr r3, [pc, #172] @ (3096b0 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #172] @ (3096b4 ) │ │ │ │ ldr r1, [pc, #172] @ (3096b8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3095d4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbnz r3, 309670 │ │ │ │ ldr r3, [pc, #144] @ (3096bc ) │ │ │ │ @@ -194048,70 +194047,70 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #108] @ (3096c0 ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ ldr r0, [pc, #96] @ (3096c4 ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ ldr r3, [pc, #84] @ (3096c8 ) │ │ │ │ movs r2, #139 @ 0x8b │ │ │ │ ldr r1, [pc, #84] @ (3096cc ) │ │ │ │ ldr r0, [pc, #88] @ (3096d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ ldrsh r6, [r4, r1] │ │ │ │ lsls r3, r7, #3 │ │ │ │ - ldr r3, [sp, #176] @ 0xb0 │ │ │ │ + ldr r3, [sp, #368] @ 0x170 │ │ │ │ lsls r4, r4, #1 │ │ │ │ @ instruction: 0xf61a00eb │ │ │ │ - strb r2, [r3, #12] │ │ │ │ + strb r2, [r1, #13] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r4, #86 @ 0x56 │ │ │ │ + adds r4, #134 @ 0x86 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strh r0, [r1, #18] │ │ │ │ + strh r0, [r7, #18] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r5, sp, #272 @ 0x110 │ │ │ │ + add r5, sp, #464 @ 0x1d0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - pop {r2, r3, r4, r5, r7, pc} │ │ │ │ + pop {r2, r3, r5, r6, r7, pc} │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrsh r2, [r1, r0] │ │ │ │ lsls r3, r7, #3 │ │ │ │ - asrs r4, r3, #20 │ │ │ │ + asrs r4, r1, #21 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r5, [pc, #720] @ (309980 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r7, #14] │ │ │ │ + strh r2, [r5, #16] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r4, sp, #984 @ 0x3d8 │ │ │ │ + add r5, sp, #152 @ 0x98 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - pop {r1, r2, r3, r5, r6, pc} │ │ │ │ + pop {r1, r2, r3, r4, r7, pc} │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldrb r2, [r7, r6] │ │ │ │ lsls r3, r7, #3 │ │ │ │ - strb r0, [r3, #9] │ │ │ │ + strb r0, [r1, #10] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r5, #9] │ │ │ │ + strb r0, [r3, #10] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r1, #12] │ │ │ │ + strh r4, [r7, #12] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r6, [r1, #4] │ │ │ │ + strb r6, [r7, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r5, #9] │ │ │ │ + strb r6, [r3, #10] │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ sub.w r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ @@ -194123,15 +194122,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 30971c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 309804 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -194404,31 +194403,31 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (309a1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ ldr r3, [pc, #24] @ (309a20 ) │ │ │ │ ldr r1, [pc, #24] @ (309a24 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [pc, #24] @ (309a28 ) │ │ │ │ add r3, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 309420 │ │ │ │ ldrb r4, [r4, #29] │ │ │ │ lsls r1, r7, #1 │ │ │ │ - ldr r6, [r4, #108] @ 0x6c │ │ │ │ + ldr r6, [r2, #112] @ 0x70 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r5, #108] @ 0x6c │ │ │ │ + ldr r0, [r3, #112] @ 0x70 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [r0, #112] @ 0x70 │ │ │ │ + ldr r2, [r6, #112] @ 0x70 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ and.w lr, r2, #28 │ │ │ │ mov r5, r2 │ │ │ │ @@ -194532,15 +194531,15 @@ │ │ │ │ ldrb r3, [r4, #11] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bmi.n 309acc │ │ │ │ b.n 309b16 │ │ │ │ adcs.w r0, ip, #235 @ 0xeb │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, #23] │ │ │ │ + ldrb r4, [r3, #24] │ │ │ │ lsls r6, r5, #1 │ │ │ │ add.w r0, r2, #235 @ 0xeb │ │ │ │ @ instruction: 0xf0aa00eb │ │ │ │ eor.w r0, sl, #235 @ 0xeb │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -194652,24 +194651,24 @@ │ │ │ │ b.n 309bc6 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ bics.w r0, r0, #235 @ 0xeb │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r7, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #88] @ 0x58 │ │ │ │ + ldr r0, [r6, #88] @ 0x58 │ │ │ │ lsls r2, r3, #1 │ │ │ │ vmla.i16 d16, d26, d3[3] │ │ │ │ lsrs r3, r3, #10 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #80] @ 0x50 │ │ │ │ + ldr r0, [r6, #80] @ 0x50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r7, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #76] @ 0x4c │ │ │ │ + ldr r4, [r2, #80] @ 0x50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -194706,27 +194705,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (309da4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #116] @ (309da8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #116] @ (309dac ) │ │ │ │ adds r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #32902 @ 0x8086 │ │ │ │ movt r5, #9237 @ 0x2415 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #92] @ (309db0 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [pc, #92] @ (309db4 ) │ │ │ │ str r5, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ @@ -194742,36 +194741,36 @@ │ │ │ │ add r5, pc │ │ │ │ orr.w r0, r0, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ str r5, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r1, [pc, #52] @ (309dc4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72ca00 │ │ │ │ - ldrb r4, [r5, #12] │ │ │ │ + b.w 72ca30 │ │ │ │ + ldrb r4, [r3, #13] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r5, pc, #888 @ (adr r5, 30a11c ) │ │ │ │ + add r6, pc, #56 @ (adr r6, 309ddc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf35a005b │ │ │ │ - ldrh r2, [r1, r2] │ │ │ │ + usat r0, #27, sl, lsl #1 │ │ │ │ + ldrh r2, [r7, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs.w r0, sl, r9, lsr #1 │ │ │ │ + @ instruction: 0xebea0059 │ │ │ │ lsrs r1, r2, #15 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r6, #15] │ │ │ │ lsls r1, r7, #1 │ │ │ │ - ldr r4, [r0, #56] @ 0x38 │ │ │ │ + ldr r4, [r6, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r6, #78 @ 0x4e │ │ │ │ lsls r7, r4, #3 │ │ │ │ lsrs r5, r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -194779,15 +194778,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 309e00 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 309e2e │ │ │ │ @@ -194847,17 +194846,17 @@ │ │ │ │ b.w 502e80 │ │ │ │ ldr r1, [pc, #12] @ (309e9c ) │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [pc, #12] @ (309ea0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 50069c │ │ │ │ - ldr r4, [r4, #40] @ 0x28 │ │ │ │ + ldr r4, [r2, #44] @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [r0, #40] @ 0x28 │ │ │ │ + ldr r2, [r6, #40] @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -194963,15 +194962,15 @@ │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 30a01a │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 30a02c │ │ │ │ cmp r5, #4 │ │ │ │ beq.n 30a068 │ │ │ │ @@ -195579,17 +195578,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 30a4ec │ │ │ │ lsls r3, r5, #3 │ │ │ │ b.n 30a398 │ │ │ │ lsls r3, r5, #3 │ │ │ │ b.n 30a1a4 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - str r4, [r5, #48] @ 0x30 │ │ │ │ + str r4, [r3, #52] @ 0x34 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [r3, #44] @ 0x2c │ │ │ │ + str r6, [r1, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ b.n 30a12c │ │ │ │ lsls r3, r5, #3 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.n 30a454 │ │ │ │ nop │ │ │ │ @@ -195665,15 +195664,15 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #76] @ (30a7ec ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr.w r1, [r5, #2128] @ 0x850 │ │ │ │ bl 5025d0 │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 5014b8 │ │ │ │ @@ -195681,19 +195680,19 @@ │ │ │ │ ldr.w r1, [r5, #2136] @ 0x858 │ │ │ │ bl 5025d0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 50336c │ │ │ │ nop │ │ │ │ - strb r6, [r5, #2] │ │ │ │ + strb r6, [r3, #3] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r4, [r6, #28] │ │ │ │ + str r4, [r4, #32] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [r1, #20] │ │ │ │ + str r6, [r7, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #196] @ (30a8c4 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -195779,34 +195778,34 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #64] @ (30a928 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r0, #1800 @ 0x708 │ │ │ │ bl 309ea4 │ │ │ │ add.w r1, r4, #1824 @ 0x720 │ │ │ │ mov r0, r4 │ │ │ │ bl 309ea4 │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r4, #1848 @ 0x738 │ │ │ │ bl 309ea4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 30a7f0 │ │ │ │ nop │ │ │ │ - ldr r4, [r4, #116] @ 0x74 │ │ │ │ + ldr r4, [r2, #120] @ 0x78 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r6, [r5, #8] │ │ │ │ + str r6, [r3, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [r0, #0] │ │ │ │ + str r6, [r6, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #232] @ (30aa28 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -195815,15 +195814,15 @@ │ │ │ │ ldr r1, [pc, #232] @ (30aa30 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r0, #1768 @ 0x6e8 │ │ │ │ ldr r0, [pc, #212] @ (30aa34 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ bl 503300 │ │ │ │ @@ -195882,45 +195881,45 @@ │ │ │ │ ldr r2, [pc, #72] @ (30aa44 ) │ │ │ │ ldr r1, [pc, #76] @ (30aa48 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 30a8d0 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, #112] @ 0x70 │ │ │ │ + ldr r6, [r6, #112] @ 0x70 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r0, [r2, #4] │ │ │ │ + str r0, [r0, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r6, [r4, r6] │ │ │ │ + ldrsh r6, [r2, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r6, [r6, r6] │ │ │ │ + ldrsh r6, [r4, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [r7, #120] @ 0x78 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - ldrsh r2, [r6, r7] │ │ │ │ + str r2, [r4, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsh r0, [r4, r7] │ │ │ │ + str r0, [r2, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ + ldr r1, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 30a750 │ │ │ │ + b.n 30a7b0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #216] @ (30ab34 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -196013,15 +196012,15 @@ │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w sl, [sp, #64] @ 0x40 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 30ab90 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 30abc2 │ │ │ │ cmp r4, #4 │ │ │ │ @@ -196321,21 +196320,21 @@ │ │ │ │ svc 44 @ 0x2c │ │ │ │ lsls r3, r5, #3 │ │ │ │ udf #164 @ 0xa4 │ │ │ │ lsls r3, r5, #3 │ │ │ │ udf #132 @ 0x84 │ │ │ │ lsls r3, r5, #3 │ │ │ │ pli [pc, #-4095] @ 309ead │ │ │ │ - ldrh r2, [r2, r6] │ │ │ │ + ldrh r2, [r0, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr??.w pc, [pc, #4095] @ 30beb3 │ │ │ │ - ldrh r2, [r1, r5] │ │ │ │ + ldrh r2, [r7, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ - ldrh r4, [r4, r4] │ │ │ │ + ldrh r4, [r2, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ble.n 30afb8 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ble.n 30af70 │ │ │ │ lsls r3, r5, #3 │ │ │ │ push {lr} │ │ │ │ ubfx lr, r1, #12, #2 │ │ │ │ @@ -196350,37 +196349,37 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r6, #24] │ │ │ │ + ldr r4, [r4, #28] │ │ │ │ lsls r6, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ubfx r1, r1, #16, #13 │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ adds r1, #2 │ │ │ │ ldrh.w r4, [r4, #2026] @ 0x7ea │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ubfx r4, r4, #0, #13 │ │ │ │ adds r1, r4, #2 │ │ │ │ str r0, [r3, #0] │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r2, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -196390,31 +196389,31 @@ │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (30af84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ ldr r3, [pc, #24] @ (30af88 ) │ │ │ │ ldr r1, [pc, #24] @ (30af8c ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [pc, #24] @ (30af90 ) │ │ │ │ add r3, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 309420 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - ldrh r6, [r0, r3] │ │ │ │ + ldrh r6, [r6, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r1, r3] │ │ │ │ + ldrh r0, [r7, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r6, [r3, r3] │ │ │ │ + ldrh r6, [r1, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ movs r5, #0 │ │ │ │ @@ -196617,15 +196616,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 30b0bc │ │ │ │ ldr r0, [pc, #136] @ (30b24c ) │ │ │ │ mov r1, r8 │ │ │ │ strd lr, r3, [sp] │ │ │ │ mov r3, ip │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ b.n 30b0bc │ │ │ │ adds r5, #32 │ │ │ │ add.w fp, fp, #4 │ │ │ │ add.w sl, sl, #20 │ │ │ │ b.n 30b066 │ │ │ │ ldr r2, [pc, #108] @ (30b250 ) │ │ │ │ @@ -196652,43 +196651,43 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ blt.n 30b2dc │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r2, #32] │ │ │ │ lsls r1, r7, #1 │ │ │ │ - lsrs r0, r5, #6 │ │ │ │ + lsrs r0, r3, #7 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r6, [r6, r6] │ │ │ │ + ldr r6, [r4, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, r6] │ │ │ │ + ldr r6, [r6, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r5, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 30b320 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ldr r0, [r4, r3] │ │ │ │ + ldr r0, [r2, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r4, [r4, r7] │ │ │ │ + ldrb r4, [r2, r0] │ │ │ │ lsls r3, r4, #1 │ │ │ │ strh r0, [r4, r7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, r3] │ │ │ │ + ldr r0, [r6, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [r3, r2] │ │ │ │ + ldr r2, [r1, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r5, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, r3] │ │ │ │ + ldr r0, [r6, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -196825,15 +196824,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 30b340 │ │ │ │ uxth r3, r0 │ │ │ │ lsrs r2, r0, #16 │ │ │ │ ldr r0, [pc, #284] @ (30b4fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b.n 30b340 │ │ │ │ add.w r4, r0, #1992 @ 0x7c8 │ │ │ │ movs r1, #2 │ │ │ │ ldr r0, [pc, #256] @ (30b4f0 ) │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -196900,15 +196899,15 @@ │ │ │ │ ldr r0, [pc, #92] @ (30b4f8 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30b3fa │ │ │ │ ldr r0, [pc, #96] @ (30b504 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r2 │ │ │ │ b.n 30b3fc │ │ │ │ ldr r1, [pc, #84] @ (30b508 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -196922,36 +196921,36 @@ │ │ │ │ movw r1, #52429 @ 0xcccd │ │ │ │ movt r1, #52428 @ 0xcccc │ │ │ │ ldr r0, [pc, #60] @ (30b50c ) │ │ │ │ uxth.w r3, ip │ │ │ │ add r0, pc │ │ │ │ mul.w r1, r2, r1 │ │ │ │ mov.w r2, ip, lsr #16 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w ip, [r4, #8] │ │ │ │ mov r0, ip │ │ │ │ b.n 30b340 │ │ │ │ nop │ │ │ │ bhi.n 30b444 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r5, r4] │ │ │ │ + ldrsb r2, [r3, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r2, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r3, r2] │ │ │ │ + ldrsb r0, [r1, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r5, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, r7] │ │ │ │ + ldrsb r0, [r5, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #152] @ 30b5b8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -196961,15 +196960,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #140] @ (30b5c4 ) │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r1, r0, #1768 @ 0x6e8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ bl 503300 │ │ │ │ @@ -197009,21 +197008,21 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 30af94 │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #52] @ 0x34 │ │ │ │ + str r2, [r2, #56] @ 0x38 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrsb r0, [r7, r0] │ │ │ │ + ldrsb r0, [r5, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r1, r4] │ │ │ │ + strb r2, [r7, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r3, r4] │ │ │ │ + strb r4, [r1, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r2, [r6, #76] @ 0x4c │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -197034,26 +197033,26 @@ │ │ │ │ ldr r1, [pc, #140] @ (30b670 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #124] @ (30b674 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #124] @ (30b678 ) │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #19532 @ 0x4c4c │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #104] @ (30b67c ) │ │ │ │ ldr r3, [pc, #108] @ (30b680 ) │ │ │ │ movw r1, #4724 @ 0x1274 │ │ │ │ movt r1, #20480 @ 0x5000 │ │ │ │ strh.w r5, [r0, #118] @ 0x76 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -197071,38 +197070,38 @@ │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r1, [pc, #56] @ (30b690 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72b6cc │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ + b.w 72b6fc │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r2, [r3, #40] @ 0x28 │ │ │ │ + ldrh r2, [r1, #42] @ 0x2a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bge.n 30b5a0 │ │ │ │ + bge.n 30b600 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - rors r6, r0 │ │ │ │ + rors r6, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcs.n 30b668 │ │ │ │ + bcc.n 30b6c8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ mcr2 15, 7, pc, cr11, cr15, {7} @ │ │ │ │ lsls r5, r1, #21 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, #64] @ 0x40 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - strh r6, [r7, r7] │ │ │ │ + strb r6, [r5, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r3, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #200 @ 0xc8 │ │ │ │ lsls r7, r4, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -197357,15 +197356,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 30b91a │ │ │ │ ldr r0, [pc, #124] @ (30b9e0 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ strd r3, r2, [sp, #32] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrd r3, r2, [sp, #32] │ │ │ │ b.n 30b91a │ │ │ │ ldr r1, [pc, #108] @ (30b9e4 ) │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -197384,15 +197383,15 @@ │ │ │ │ uxth r0, r4 │ │ │ │ str r0, [sp, #4] │ │ │ │ lsrs r4, r4, #16 │ │ │ │ ldr r0, [pc, #64] @ (30b9e8 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 30b840 │ │ │ │ mov r9, r4 │ │ │ │ b.n 30b7da │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bmi.n 30b9a4 │ │ │ │ lsls r3, r5, #3 │ │ │ │ @@ -197400,27 +197399,27 @@ │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 30b98c │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 30ba84 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - strh r4, [r7, r1] │ │ │ │ + strh r4, [r5, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r1, r2] │ │ │ │ + strh r6, [r7, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r1, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, r0] │ │ │ │ + strh r6, [r0, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, r0] │ │ │ │ + strh r4, [r2, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #260] @ 30bb00 │ │ │ │ sub sp, #24 │ │ │ │ @@ -197554,24 +197553,24 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #36] @ (30bb70 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 30af94 │ │ │ │ nop │ │ │ │ - ldrb r2, [r0, r5] │ │ │ │ + ldrb r2, [r6, r5] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r0, [r3, r0] │ │ │ │ + str r0, [r1, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [pc, #936] @ (30bf1c ) │ │ │ │ + ldr r7, [pc, #104] @ (30bbdc ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 30bbd4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -197579,15 +197578,15 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #76] @ (30bbdc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr.w r1, [r5, #2012] @ 0x7dc │ │ │ │ bl 5014b8 │ │ │ │ ldr.w r1, [r5, #2016] @ 0x7e0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 5014b8 │ │ │ │ @@ -197595,19 +197594,19 @@ │ │ │ │ ldr.w r1, [r5, #2020] @ 0x7e4 │ │ │ │ bl 5025d0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 50336c │ │ │ │ nop │ │ │ │ - ldrb r6, [r7, r3] │ │ │ │ + ldrb r6, [r5, r4] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r7, [pc, #848] @ (30bf2c ) │ │ │ │ + str r4, [r0, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [pc, #664] @ (30be78 ) │ │ │ │ + ldr r6, [pc, #856] @ (30bf38 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #732] @ (30bed0 ) │ │ │ │ @@ -197742,15 +197741,15 @@ │ │ │ │ bpl.n 30bc96 │ │ │ │ ldr r0, [pc, #436] @ (30bee0 ) │ │ │ │ uxth r3, r4 │ │ │ │ lsrs r2, r4, #16 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ movs r0, #20 │ │ │ │ subs r2, #9 │ │ │ │ mul.w r2, r0, r2 │ │ │ │ uxth r0, r4 │ │ │ │ orr.w r0, r0, r4, lsl #16 │ │ │ │ add r1, r2 │ │ │ │ @@ -197888,36 +197887,36 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 30bc96 │ │ │ │ ldr r0, [pc, #56] @ (30bef0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 30bdfc │ │ │ │ b.n 30be6e │ │ │ │ nop │ │ │ │ ldmia r7, {r3, r5, r7} │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #424] @ (30c08c ) │ │ │ │ + ldr r7, [pc, #616] @ (30c14c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #704] @ (30c1ac ) │ │ │ │ + ldr r6, [pc, #896] @ (30c26c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ negs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #712] @ (30c1bc ) │ │ │ │ + ldr r5, [pc, #904] @ (30c27c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r3, [r0, #1912] @ 0x778 │ │ │ │ lsls r3, r3, #16 │ │ │ │ itt mi │ │ │ │ movmi r3, #0 │ │ │ │ @@ -197928,38 +197927,38 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (30bf58 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ ldr r2, [pc, #20] @ (30bf5c ) │ │ │ │ ldr r1, [pc, #24] @ (30bf60 ) │ │ │ │ ldr r0, [pc, #24] @ (30bf64 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 3093b8 │ │ │ │ ldrb r0, [r0, r2] │ │ │ │ lsls r1, r7, #1 │ │ │ │ lsls r3, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #800] @ (30c284 ) │ │ │ │ + ldr r5, [pc, #992] @ (30c344 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r5, [pc, #856] @ (30c2c0 ) │ │ │ │ + ldr r6, [pc, #24] @ (30bf80 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #108] @ (30bfe8 ) │ │ │ │ @@ -197967,59 +197966,59 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (30bff0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #100] @ (30bff4 ) │ │ │ │ ldr r1, [pc, #100] @ (30bff8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #84] @ (30bffc ) │ │ │ │ ldr r3, [pc, #88] @ (30c000 ) │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ ldr r1, [pc, #84] @ (30c004 ) │ │ │ │ add r2, pc │ │ │ │ strh.w r4, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ movw r3, #1027 @ 0x403 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r3, [pc, #60] @ (30c008 ) │ │ │ │ ldr r1, [pc, #60] @ (30c00c ) │ │ │ │ movs r2, #3 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72b6cc │ │ │ │ + b.w 72b6fc │ │ │ │ nop │ │ │ │ - ldr r0, [r1, r5] │ │ │ │ + ldr r0, [r7, r5] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r2, [r0, #28] │ │ │ │ + strh r2, [r6, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - beq.n 30bff0 │ │ │ │ + bne.n 30c050 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r0, #46 @ 0x2e │ │ │ │ + subs r0, #94 @ 0x5e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r1, {r1, r2, r3, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r7, r0, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ @@ -198164,59 +198163,59 @@ │ │ │ │ b.n 30c0da │ │ │ │ movs r5, #1 │ │ │ │ b.n 30c0c2 │ │ │ │ ldmia r3!, {r7} │ │ │ │ lsls r3, r5, #3 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #584] @ (30c3bc ) │ │ │ │ + ldr r4, [pc, #776] @ (30c47c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [pc, #480] @ (30c358 ) │ │ │ │ + ldr r4, [pc, #672] @ (30c418 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsb r2, [r7, r7] │ │ │ │ + ldr r2, [r5, r0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r4, [pc, #352] @ (30c2e0 ) │ │ │ │ + ldr r4, [pc, #544] @ (30c3a0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsb r2, [r0, r7] │ │ │ │ + ldrsb r2, [r6, r7] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r6, [sp, #768] @ 0x300 │ │ │ │ + str r6, [sp, #960] @ 0x3c0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r4, [pc, #112] @ (30c1fc ) │ │ │ │ + ldr r4, [pc, #304] @ (30c2bc ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [pc, #56] @ (30c1c8 ) │ │ │ │ + ldr r4, [pc, #248] @ (30c288 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [sp, #496] @ 0x1f0 │ │ │ │ + str r6, [sp, #688] @ 0x2b0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrsb r6, [r6, r5] │ │ │ │ + ldrsb r6, [r4, r6] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r3, [pc, #848] @ (30c4ec ) │ │ │ │ + ldr r4, [pc, #16] @ (30c1ac ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ b.n 30c010 │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ ldr.w r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr.w r2, [r4, #2852] @ 0xb24 │ │ │ │ subs r0, r0, r3 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ adds r3, r0, r0 │ │ │ │ adc.w r2, r1, r1 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r1, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ lsls r1, r1, #3 │ │ │ │ orr.w r1, r1, r0, lsr #29 │ │ │ │ lsls r0, r0, #3 │ │ │ │ - bl 8a3e50 │ │ │ │ + bl 8a3e80 │ │ │ │ str.w r0, [r4, #1872] @ 0x750 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -198241,20 +198240,20 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #60 @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ movs r3, #1 │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ strb.w r3, [r5, #61] @ 0x3d │ │ │ │ strb.w r3, [r5, #64] @ 0x40 │ │ │ │ ldr.w r1, [r4, #2880] @ 0xb40 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 30c29e │ │ │ │ @@ -198276,15 +198275,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 30c392 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cbz r0, 30c29a │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 30c3c6 │ │ │ │ - bl 87a78c │ │ │ │ + bl 87a7bc │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #336] @ (30c3fc ) │ │ │ │ add.w r0, r4, #2336 @ 0x920 │ │ │ │ addw r8, r4, #2504 @ 0x9c8 │ │ │ │ @@ -198335,22 +198334,22 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ movs r5, #0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #208] @ (30c418 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ addw r0, r4, #1772 @ 0x6ec │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 729de8 │ │ │ │ + bl 729e18 │ │ │ │ ldr r2, [pc, #192] @ (30c41c ) │ │ │ │ ldr r3, [pc, #196] @ (30c420 ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r4, #1844] @ 0x734 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #1848] @ 0x738 │ │ │ │ ldr r2, [pc, #184] @ (30c424 ) │ │ │ │ @@ -198372,18 +198371,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 30c28c │ │ │ │ ldr r1, [pc, #136] @ (30c428 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 87a0a8 │ │ │ │ + bl 87a0d8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ b.n 30c368 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #116] @ (30c42c ) │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r0, pc │ │ │ │ @@ -198399,51 +198398,51 @@ │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ ldmia r1!, {r2, r4, r7} │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #216] @ (30c4cc ) │ │ │ │ + ldr r3, [pc, #408] @ (30c58c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsb r2, [r5, r2] │ │ │ │ + ldrsb r2, [r3, r3] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r3, [pc, #288] @ (30c51c ) │ │ │ │ + ldr r3, [pc, #480] @ (30c5dc ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [pc, #288] @ (30c520 ) │ │ │ │ + ldr r3, [pc, #480] @ (30c5e0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r6, [r2, r3] │ │ │ │ lsls r1, r7, #1 │ │ │ │ - ldr r3, [pc, #280] @ (30c520 ) │ │ │ │ + ldr r3, [pc, #472] @ (30c5e0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [pc, #136] @ (30c494 ) │ │ │ │ + ldr r3, [pc, #328] @ (30c554 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r2, r6] │ │ │ │ + strb r6, [r0, r7] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r4, [r1, #31] │ │ │ │ + ldrb r4, [r7, #31] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r5!, {r1, r3, r6} │ │ │ │ + ldmia r5, {r1, r3, r4, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [pc, #912] @ (30c7ac ) │ │ │ │ + ldr r3, [pc, #80] @ (30c46c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r5, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r3, r4, r5} │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ldr r1, [pc, #976] @ (30c7fc ) │ │ │ │ + ldr r2, [pc, #144] @ (30c4bc ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [pc, #752] @ (30c720 ) │ │ │ │ + ldr r1, [pc, #944] @ (30c7e0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r7, r3] │ │ │ │ + strb r0, [r5, r4] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r1, [pc, #504] @ (30c630 ) │ │ │ │ + ldr r1, [pc, #696] @ (30c6f0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [pc, #24] @ (30c454 ) │ │ │ │ + ldr r2, [pc, #216] @ (30c514 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ b.n 30c010 │ │ │ │ nop │ │ │ │ b.n 30c010 │ │ │ │ nop │ │ │ │ ldr.w r3, [r0, #1852] @ 0x73c │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -198464,23 +198463,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #36] @ (30c498 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72c578 │ │ │ │ - strb r4, [r2, r1] │ │ │ │ + b.w 72c5a8 │ │ │ │ + strb r4, [r0, r2] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r2, [r1, #26] │ │ │ │ + ldrb r2, [r7, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r4!, {r3} │ │ │ │ + ldmia r4, {r3, r4, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 30c4d4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -198488,24 +198487,24 @@ │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #36] @ (30c4dc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 43abe4 │ │ │ │ nop │ │ │ │ - strb r2, [r2, r0] │ │ │ │ + strb r2, [r0, r1] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r0, [pc, #592] @ (30c72c ) │ │ │ │ + ldr r0, [pc, #784] @ (30c7ec ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [pc, #680] @ (30c788 ) │ │ │ │ + ldr r0, [pc, #872] @ (30c848 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov fp, r2 │ │ │ │ @@ -198659,15 +198658,15 @@ │ │ │ │ strd sl, r4, [sp] │ │ │ │ blx 28ad6c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 30c610 │ │ │ │ ldr r0, [pc, #160] @ (30c730 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr.w r2, [r5, #2860] @ 0xb2c │ │ │ │ cmp r2, sl │ │ │ │ bne.n 30c606 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r5, #2872] @ 0xb38 │ │ │ │ ldr.w r3, [r5, #2868] @ 0xb34 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -198708,37 +198707,37 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r5, r0] │ │ │ │ lsls r1, r7, #1 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - bx pc │ │ │ │ + @ instruction: 0x47ae │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [pc, #344] @ (30c878 ) │ │ │ │ + ldr r0, [pc, #536] @ (30c938 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bx r3 │ │ │ │ + bx r9 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [pc, #144] @ (30c7b8 ) │ │ │ │ + ldr r0, [pc, #336] @ (30c878 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mov ip, ip │ │ │ │ + bxns r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [pc, #104] @ (30c798 ) │ │ │ │ + ldr r0, [pc, #296] @ (30c858 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - blxns r8 │ │ │ │ + blxns lr │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mov sl, r0 │ │ │ │ + mov sl, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - blxns r2 │ │ │ │ + blxns r8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r4, [r1, r7] │ │ │ │ + str r4, [r7, r7] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - mov r2, sl │ │ │ │ + mov sl, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0x47b2 │ │ │ │ + @ instruction: 0x47e2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #100] @ (30c7bc ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -198753,53 +198752,53 @@ │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (30c7cc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #76] @ (30c7d0 ) │ │ │ │ add r0, pc │ │ │ │ ldr r5, [r3, #60] @ 0x3c │ │ │ │ - bl 72c334 │ │ │ │ + bl 72c364 │ │ │ │ ldr r1, [pc, #68] @ (30c7d4 ) │ │ │ │ mov r2, r6 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72b2b4 │ │ │ │ + bl 72b2e4 │ │ │ │ ldr r3, [pc, #60] @ (30c7d8 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 72c644 │ │ │ │ + bl 72c674 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - mov ip, r6 │ │ │ │ + mov ip, ip │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmia r4!, {r2, r4, r5} │ │ │ │ lsls r3, r5, #3 │ │ │ │ - str r2, [r3, r5] │ │ │ │ + str r2, [r1, r6] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r4, [r1, #14] │ │ │ │ + ldrb r4, [r7, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r1, {r1, r3} │ │ │ │ + ldmia r1, {r1, r3, r4, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bxns r8 │ │ │ │ + bxns lr │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 30ceac │ │ │ │ + b.n 30cf0c │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [pc, #720] @ (30caac ) │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -198987,29 +198986,29 @@ │ │ │ │ b.n 30c864 │ │ │ │ stmia r3!, {r4, r5, r7} │ │ │ │ lsls r3, r5, #3 │ │ │ │ strb r4, [r6, r4] │ │ │ │ lsls r1, r7, #1 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - add r8, r3 │ │ │ │ + add r8, r9 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mov r2, r0 │ │ │ │ + mov r2, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r4, r2 │ │ │ │ + add r4, r8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r2, r4 │ │ │ │ + cmp r2, sl │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mvns r0, r4 │ │ │ │ + add r0, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add ip, r7 │ │ │ │ + add ip, sp │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bics r2, r3 │ │ │ │ + mvns r2, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add ip, r5 │ │ │ │ + add ip, fp │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (30caa4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -199017,15 +199016,15 @@ │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #136] @ (30caac ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #124] @ (30cab0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #15232 @ 0x3b80 │ │ │ │ adds r0, #8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbz r2, 30ca48 │ │ │ │ @@ -199033,15 +199032,15 @@ │ │ │ │ cbz r2, 30ca48 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ str r1, [r4, r2] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ cmp r0, r3 │ │ │ │ bne.n 30ca3c │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ add.w r3, r4, #2848 @ 0xb20 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr.w r5, [r4, #1816] @ 0x718 │ │ │ │ cbz r5, 30ca96 │ │ │ │ ldr r6, [pc, #80] @ (30cab4 ) │ │ │ │ ldr.w r8, [pc, #80] @ 30cab8 │ │ │ │ ldr r7, [pc, #80] @ (30cabc ) │ │ │ │ @@ -199050,57 +199049,57 @@ │ │ │ │ adds r6, #120 @ 0x78 │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r5, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [r0, #96] @ 0x60 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r4, #1860] @ 0x744 │ │ │ │ lsls r2, r1 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r4, #1860] @ 0x744 │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 30ca72 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 30c010 │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #664] @ (30cd40 ) │ │ │ │ + ldr r6, [pc, #856] @ (30ce00 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - orrs r2, r5 │ │ │ │ + muls r2, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - orrs r6, r7 │ │ │ │ + muls r6, r5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r4, [r1, r4] │ │ │ │ lsls r1, r7, #1 │ │ │ │ - ldr r6, [pc, #376] @ (30cc30 ) │ │ │ │ + ldr r6, [pc, #568] @ (30ccf0 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r8, r0 │ │ │ │ + add r8, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add ip, r2 │ │ │ │ + add ip, r8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #64] @ 30cb14 │ │ │ │ ldr r2, [pc, #64] @ (30cb18 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (30cb1c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #52] @ (30cb20 ) │ │ │ │ ldr r3, [pc, #56] @ (30cb24 ) │ │ │ │ ldr r1, [pc, #56] @ (30cb28 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -199110,28 +199109,28 @@ │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b6cc │ │ │ │ - ldr r5, [pc, #952] @ (30ced0 ) │ │ │ │ + b.w 72b6fc │ │ │ │ + ldr r6, [pc, #120] @ (30cb90 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrb r0, [r5, #0] │ │ │ │ + ldrb r0, [r3, #1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r5!, {r1, r5, r7} │ │ │ │ + stmia r5!, {r1, r4, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsrs r7, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #21 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #1 │ │ │ │ lsls r7, r4, #3 │ │ │ │ - orrs r4, r5 │ │ │ │ + muls r4, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (30cb9c ) │ │ │ │ @@ -199139,25 +199138,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (30cba4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #80] @ (30cba8 ) │ │ │ │ ldr r1, [pc, #80] @ (30cbac ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ movs r2, #3 │ │ │ │ movw r1, #10558 @ 0x293e │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (30cbb0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -199168,25 +199167,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r5, [pc, #512] @ (30cda0 ) │ │ │ │ + ldr r5, [pc, #704] @ (30ce60 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r2, [r7, #30] │ │ │ │ + strb r2, [r5, #31] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r5!, {r1, r2, r4, r5} │ │ │ │ + stmia r5!, {r1, r2, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r4, #102 @ 0x66 │ │ │ │ + cmp r4, #150 @ 0x96 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r3, r4, r7, pc} │ │ │ │ + pop {r3, r6, r7, pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bics r4, r2 │ │ │ │ + mvns r4, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (30cc20 ) │ │ │ │ @@ -199194,25 +199193,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (30cc28 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #80] @ (30cc2c ) │ │ │ │ ldr r1, [pc, #80] @ (30cc30 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ movs r2, #1 │ │ │ │ movw r1, #9832 @ 0x2668 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (30cc34 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -199223,25 +199222,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r4, [pc, #1008] @ (30d014 ) │ │ │ │ + ldr r5, [pc, #176] @ (30ccd4 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r6, [r6, #28] │ │ │ │ + strb r6, [r4, #29] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r4!, {r1, r4, r5, r7} │ │ │ │ + stmia r4!, {r1, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r3, #226 @ 0xe2 │ │ │ │ + cmp r4, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - pop {r2, r4, pc} │ │ │ │ + pop {r2, r6, pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - orrs r4, r6 │ │ │ │ + muls r4, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -199396,17 +199395,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ sevl │ │ │ │ lsls r3, r5, #3 │ │ │ │ itet mi │ │ │ │ lslmi r3, r5, #3 │ │ │ │ ldrpl r0, [r3, r6] │ │ │ │ movmi r0, r0 │ │ │ │ - lsls r2, r5 │ │ │ │ + lsrs r2, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r2, r6 │ │ │ │ + cmn r2, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x0018 │ │ │ │ lsls r3, r5, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -199459,19 +199458,19 @@ │ │ │ │ blx 28ad6c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 30cdfe │ │ │ │ nop │ │ │ │ pop {r1, r3, r5, r7, pc} │ │ │ │ lsls r3, r5, #3 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #6 │ │ │ │ + subs r7, #54 @ 0x36 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [pc, #464] @ (30d044 ) │ │ │ │ + ldr r2, [pc, #656] @ (30d104 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrh r4, [r2, #46] @ 0x2e │ │ │ │ + ldrh r4, [r0, #48] @ 0x30 │ │ │ │ lsls r7, r3, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 30cefe │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -199488,23 +199487,23 @@ │ │ │ │ ldr r1, [pc, #108] @ (30cf14 ) │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp] │ │ │ │ mov r7, r1 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ add.w ip, sl, #160 @ 0xa0 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r6, [ip, #104] @ 0x68 │ │ │ │ cbz r6, 30cee2 │ │ │ │ @@ -199522,19 +199521,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - ldr r2, [pc, #200] @ (30cfd8 ) │ │ │ │ + ldr r2, [pc, #392] @ (30d098 ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - eors r0, r2 │ │ │ │ + lsls r0, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - eors r0, r3 │ │ │ │ + lsls r0, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #288] @ (30d04c ) │ │ │ │ movs r4, #48 @ 0x30 │ │ │ │ @@ -199648,25 +199647,25 @@ │ │ │ │ blx 28ad6c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 30cfa6 │ │ │ │ nop │ │ │ │ pop {r1, r4, r5, r6} │ │ │ │ lsls r3, r5, #3 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #122 @ 0x7a │ │ │ │ + subs r5, #170 @ 0xaa │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r7, #138 @ 0x8a │ │ │ │ + subs r7, #186 @ 0xba │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r5, #78 @ 0x4e │ │ │ │ + subs r5, #126 @ 0x7e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r7, #154 @ 0x9a │ │ │ │ + subs r7, #202 @ 0xca │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r5, #38 @ 0x26 │ │ │ │ + subs r5, #86 @ 0x56 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r7, #66 @ 0x42 │ │ │ │ + subs r7, #114 @ 0x72 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #84] @ (30d0d0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -199675,22 +199674,22 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 30d0ba │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ @@ -199698,19 +199697,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #280] @ (30d1ec ) │ │ │ │ + ldr r0, [pc, #472] @ (30d2ac ) │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r6, #104 @ 0x68 │ │ │ │ + subs r6, #152 @ 0x98 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, #122 @ 0x7a │ │ │ │ + subs r6, #170 @ 0xaa │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ mov r8, r2 │ │ │ │ @@ -199739,15 +199738,15 @@ │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [r5, #4] │ │ │ │ movs r3, #15 │ │ │ │ ldr r4, [pc, #676] @ (30d3cc ) │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov lr, r0 │ │ │ │ add.w r4, r0, #372 @ 0x174 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 30d140 │ │ │ │ add.w r4, r0, #180 @ 0xb4 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r9 │ │ │ │ @@ -199986,33 +199985,33 @@ │ │ │ │ b.n 30d300 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ hlt 0x0024 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - subs r5, #44 @ 0x2c │ │ │ │ + subs r5, #92 @ 0x5c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r5, #212 @ 0xd4 │ │ │ │ + subs r6, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0x47ae │ │ │ │ + @ instruction: 0x47de │ │ │ │ lsls r6, r5, #1 │ │ │ │ rev16 r4, r7 │ │ │ │ lsls r3, r5, #3 │ │ │ │ rev16 r0, r1 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - subs r3, #176 @ 0xb0 │ │ │ │ + subs r3, #224 @ 0xe0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r6, #28 │ │ │ │ + subs r6, #76 @ 0x4c │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #58 @ 0x3a │ │ │ │ + subs r2, #106 @ 0x6a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, #200 @ 0xc8 │ │ │ │ + subs r4, #248 @ 0xf8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (30d498 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -200024,33 +200023,33 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #136] @ (30d4a4 ) │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #11 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r3, #1 │ │ │ │ itt eq │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ @@ -200069,37 +200068,37 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #60] @ (30d4b0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - add r8, r9 │ │ │ │ + add r8, pc │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r2, #226 @ 0xe2 │ │ │ │ + subs r3, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r2, #32 │ │ │ │ + subs r2, #80 @ 0x50 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r2, #226 @ 0xe2 │ │ │ │ + subs r3, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r6, sl │ │ │ │ + add lr, r0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r3, #124 @ 0x7c │ │ │ │ + subs r3, #172 @ 0xac │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, #216 @ 0xd8 │ │ │ │ + subs r1, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -200122,15 +200121,15 @@ │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [r0, #176] @ 0xb0 │ │ │ │ subw r4, r0, #1772 @ 0x6ec │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 30d6e4 │ │ │ │ ldr.w r3, [r4, #1920] @ 0x780 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.w 30d69c │ │ │ │ @@ -200409,59 +200408,59 @@ │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 30c010 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - mvns r6, r6 │ │ │ │ + add r6, r4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r1, #90 @ 0x5a │ │ │ │ + subs r1, #138 @ 0x8a │ │ │ │ lsls r2, r3, #1 │ │ │ │ @ instruction: 0xb6c6 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb6c0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - subs r1, #244 @ 0xf4 │ │ │ │ + subs r2, #36 @ 0x24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #36 @ 0x24 │ │ │ │ + adds r7, #84 @ 0x54 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r4, r0 │ │ │ │ + cmp r4, r6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r2, #24 │ │ │ │ + subs r2, #72 @ 0x48 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ lsls r3, r5, #3 │ │ │ │ - adds r6, #152 @ 0x98 │ │ │ │ + adds r6, #200 @ 0xc8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r1, r2, r5, r6, r7} │ │ │ │ lsls r3, r5, #3 │ │ │ │ - subs r1, #92 @ 0x5c │ │ │ │ + subs r1, #140 @ 0x8c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, #56 @ 0x38 │ │ │ │ + adds r6, #104 @ 0x68 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, #222 @ 0xde │ │ │ │ + subs r1, #14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r5, #250 @ 0xfa │ │ │ │ + adds r6, #42 @ 0x2a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adcs r6, r3 │ │ │ │ + sbcs r6, r1 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r1, #62 @ 0x3e │ │ │ │ + subs r1, #110 @ 0x6e │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4} │ │ │ │ lsls r3, r5, #3 │ │ │ │ - adds r5, #124 @ 0x7c │ │ │ │ + adds r5, #172 @ 0xac │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r6, r4 │ │ │ │ + asrs r6, r2 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r0, #166 @ 0xa6 │ │ │ │ + subs r0, #214 @ 0xd6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cbz r0, 30d8f6 │ │ │ │ lsls r3, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -200487,26 +200486,26 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 30d912 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r9, r3 │ │ │ │ bne.n 30d8ce │ │ │ │ mov r5, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ add.w r3, fp, #160 @ 0xa0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov r3, r0 │ │ │ │ ubfx r2, sl, #0, #20 │ │ │ │ ubfx r1, sl, #20, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #100] @ 0x64 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -200556,33 +200555,33 @@ │ │ │ │ ldr r2, [pc, #48] @ (30d9ac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ b.n 30d94a │ │ │ │ nop │ │ │ │ cbz r0, 30d9c8 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ands r0, r1 │ │ │ │ + ands r0, r7 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r6, #42 @ 0x2a │ │ │ │ + adds r6, #90 @ 0x5a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, #60 @ 0x3c │ │ │ │ + adds r6, #108 @ 0x6c │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #14 │ │ │ │ + adds r4, #62 @ 0x3e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r7, #130 @ 0x82 │ │ │ │ + subs r7, #178 @ 0xb2 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r7, #176 @ 0xb0 │ │ │ │ + adds r7, #224 @ 0xe0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r3, #216 @ 0xd8 │ │ │ │ + adds r4, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r7, #76 @ 0x4c │ │ │ │ + subs r7, #124 @ 0x7c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r7, #78 @ 0x4e │ │ │ │ + adds r7, #126 @ 0x7e │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #540] @ (30dbe0 ) │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -200783,47 +200782,47 @@ │ │ │ │ nop │ │ │ │ cbz r4, 30dc1a │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ cbz r4, 30dc20 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - subs r6, #204 @ 0xcc │ │ │ │ + subs r6, #252 @ 0xfc │ │ │ │ lsls r6, r5, #1 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #194 @ 0xc2 │ │ │ │ + adds r2, #242 @ 0xf2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, #210 @ 0xd2 │ │ │ │ + adds r7, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ sub sp, #320 @ 0x140 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - adds r2, #40 @ 0x28 │ │ │ │ + adds r2, #88 @ 0x58 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r5, #154 @ 0x9a │ │ │ │ + subs r5, #202 @ 0xca │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r6, #2 │ │ │ │ + adds r6, #50 @ 0x32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r1, #244 @ 0xf4 │ │ │ │ + adds r2, #36 @ 0x24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r5, #102 @ 0x66 │ │ │ │ + subs r5, #150 @ 0x96 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r5, #242 @ 0xf2 │ │ │ │ + adds r6, #34 @ 0x22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r1, #206 @ 0xce │ │ │ │ + adds r1, #254 @ 0xfe │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r5, #56 @ 0x38 │ │ │ │ + subs r5, #104 @ 0x68 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r5, #136 @ 0x88 │ │ │ │ + adds r5, #184 @ 0xb8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r1, #140 @ 0x8c │ │ │ │ + adds r1, #188 @ 0xbc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, #254 @ 0xfe │ │ │ │ + subs r5, #46 @ 0x2e │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r5, #114 @ 0x72 │ │ │ │ + adds r5, #162 @ 0xa2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr.w r3, [r0, #1948] @ 0x79c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 30dc42 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -200870,27 +200869,27 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #32] @ (30dcd4 ) │ │ │ │ add r2, pc │ │ │ │ - bl 729de8 │ │ │ │ + bl 729e18 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r1, #124 @ 0x7c │ │ │ │ + adds r1, #172 @ 0xac │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0030dcd8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -200909,15 +200908,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 30dd2e │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 30dd02 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -200927,19 +200926,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - subs r3, #208 @ 0xd0 │ │ │ │ + subs r4, #0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r1, #242 @ 0xf2 │ │ │ │ + adds r2, #34 @ 0x22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r2, #6 │ │ │ │ + adds r2, #54 @ 0x36 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0030dd4c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -200953,29 +200952,29 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #40] @ (30dd98 ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - subs r3, #102 @ 0x66 │ │ │ │ + subs r3, #150 @ 0x96 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r1, #124 @ 0x7c │ │ │ │ + adds r1, #172 @ 0xac │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, #188 @ 0xbc │ │ │ │ + adds r0, #236 @ 0xec │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0030dd9c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -200991,31 +200990,31 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ str r5, [sp, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ mov ip, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - subs r3, #16 │ │ │ │ + subs r3, #64 @ 0x40 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r0, #106 @ 0x6a │ │ │ │ + adds r0, #154 @ 0x9a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r1, #40 @ 0x28 │ │ │ │ + adds r1, #88 @ 0x58 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 30de04 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r0, [r0, #1589] @ 0x635 │ │ │ │ @@ -201024,22 +201023,22 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (30de3c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ ldrb r0, [r6, #10] │ │ │ │ lsls r1, r7, #1 │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ bls.n 30dedc │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -201166,21 +201165,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 88a3cc │ │ │ │ + bl 88a3fc │ │ │ │ ldr.w ip, [pc, #96] @ 30e004 │ │ │ │ add ip, pc │ │ │ │ b.n 30df64 │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 88a3cc │ │ │ │ + bl 88a3fc │ │ │ │ ldr.w ip, [pc, #80] @ 30e008 │ │ │ │ add ip, pc │ │ │ │ b.n 30df30 │ │ │ │ ldr r2, [pc, #76] @ (30e00c ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -201197,15 +201196,15 @@ │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #48] @ (30e018 ) │ │ │ │ ldr.w r3, [r3, #208] @ 0xd0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 30df22 │ │ │ │ nop │ │ │ │ add r4, sp, #648 @ 0x288 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ @@ -201217,15 +201216,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r6, #3] │ │ │ │ lsls r1, r7, #1 │ │ │ │ - adds r7, #210 @ 0xd2 │ │ │ │ + subs r0, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r6, #0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -201366,15 +201365,15 @@ │ │ │ │ b.n 30e16a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [r7] │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ movs r0, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ add.w r3, fp, #8512 @ 0x2140 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ ldr r3, [pc, #104] @ (30e248 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -201391,15 +201390,15 @@ │ │ │ │ bpl.n 30e18a │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ ldr r0, [pc, #84] @ (30e254 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr r3, [pc, #72] @ (30e258 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30e174 │ │ │ │ ldr r3, [pc, #52] @ (30e250 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -201407,34 +201406,34 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30e174 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (30e25c ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 30e174 │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 30e16a │ │ │ │ nop │ │ │ │ add r2, sp, #912 @ 0x390 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #230 @ 0xe6 │ │ │ │ + adds r6, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r1, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #216 @ 0xd8 │ │ │ │ + adds r6, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #104] @ (30e2dc ) │ │ │ │ @@ -201442,61 +201441,61 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (30e2e4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #96] @ (30e2e8 ) │ │ │ │ ldr r1, [pc, #96] @ (30e2ec ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #80] @ (30e2f0 ) │ │ │ │ ldr r2, [pc, #84] @ (30e2f4 ) │ │ │ │ ldr r3, [pc, #84] @ (30e2f8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #96] @ 0x60 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #76] @ (30e2fc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r3, [pc, #60] @ (30e300 ) │ │ │ │ ldr r1, [pc, #64] @ (30e304 ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72b6cc │ │ │ │ + b.w 72b6fc │ │ │ │ nop │ │ │ │ - adds r7, #108 @ 0x6c │ │ │ │ + adds r7, #156 @ 0x9c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - str r2, [r1, #8] │ │ │ │ + str r2, [r7, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, sp, #24 │ │ │ │ + add r6, sp, #216 @ 0xd8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r4, #94 @ 0x5e │ │ │ │ + cmp r4, #142 @ 0x8e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r4, #116 @ 0x74 │ │ │ │ + cmp r4, #164 @ 0xa4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r7, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ @@ -201590,27 +201589,27 @@ │ │ │ │ bne.n 30e466 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add.w r2, r2, #32768 @ 0x8000 │ │ │ │ ldrb.w r2, [r2, #1589] @ 0x635 │ │ │ │ cbz r2, 30e422 │ │ │ │ cbz r3, 30e44e │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ add.w r3, r4, #8512 @ 0x2140 │ │ │ │ vldr d7, [pc, #148] @ 30e490 │ │ │ │ add.w ip, r4, #8192 @ 0x2000 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ adds r2, r0, r2 │ │ │ │ vstr d7, [r3] │ │ │ │ vstr d7, [r3, #8] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr.w r0, [ip, #336] @ 0x150 │ │ │ │ - bl 88a574 │ │ │ │ + bl 88a5a4 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cbz r3, 30e434 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 502e80 │ │ │ │ @@ -201622,15 +201621,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 88a3cc │ │ │ │ + bl 88a3fc │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 30e434 │ │ │ │ b.n 30e42a │ │ │ │ ldr r1, [pc, #56] @ (30e4a0 ) │ │ │ │ @@ -201644,28 +201643,28 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 30e3e0 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #40] @ (30e4a8 ) │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 30e3e0 │ │ │ │ nop │ │ │ │ ... │ │ │ │ add r7, pc, #904 @ (adr r7, 30e824 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r6, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #162 @ 0xa2 │ │ │ │ + adds r3, #210 @ 0xd2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ tst.w r0, #16384 @ 0x4000 │ │ │ │ ubfx r3, r0, #11, #3 │ │ │ │ movw r2, #48000 @ 0xbb80 │ │ │ │ movw ip, #44100 @ 0xac44 │ │ │ │ it ne │ │ │ │ movne r2, ip │ │ │ │ @@ -201879,19 +201878,19 @@ │ │ │ │ blx 28ad6c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 30e63a │ │ │ │ nop │ │ │ │ add r5, pc, #456 @ (adr r5, 30e8a4 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #140 @ 0x8c │ │ │ │ + movs r6, #188 @ 0xbc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r3, #28 │ │ │ │ + adds r3, #76 @ 0x4c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r0, [r4, #21] │ │ │ │ + strb r0, [r2, #22] │ │ │ │ lsls r7, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [pc, #1256] @ 30ebe8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -201902,15 +201901,15 @@ │ │ │ │ ldr.w r1, [pc, #1248] @ 30ebf0 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ mov fp, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ and.w r3, r6, #458752 @ 0x70000 │ │ │ │ lsrs r7, r6, #8 │ │ │ │ cmp.w r3, #458752 @ 0x70000 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ ldr.w sl, [pc, #1220] @ 30ebf4 │ │ │ │ mov r8, r0 │ │ │ │ itt eq │ │ │ │ @@ -202371,82 +202370,82 @@ │ │ │ │ ldr r1, [pc, #124] @ (30ec58 ) │ │ │ │ add r1, pc │ │ │ │ b.n 30eb88 │ │ │ │ ldr r2, [pc, #120] @ (30ec5c ) │ │ │ │ add r2, pc │ │ │ │ b.n 30eb80 │ │ │ │ nop │ │ │ │ - adds r2, #218 @ 0xda │ │ │ │ + adds r3, #10 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r1, #70 @ 0x46 │ │ │ │ + adds r1, #118 @ 0x76 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r1, #90 @ 0x5a │ │ │ │ + adds r1, #138 @ 0x8a │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r4, pc, #416 @ (adr r4, 30ed98 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #138 @ 0x8a │ │ │ │ + movs r5, #186 @ 0xba │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r0, #212 @ 0xd4 │ │ │ │ + adds r1, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r4, #190 @ 0xbe │ │ │ │ + movs r4, #238 @ 0xee │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r1, #52 @ 0x34 │ │ │ │ + adds r1, #100 @ 0x64 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r7, #198 @ 0xc6 │ │ │ │ + cmp r7, #246 @ 0xf6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r4, #112 @ 0x70 │ │ │ │ + movs r4, #160 @ 0xa0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r3, #60 @ 0x3c │ │ │ │ + movs r3, #108 @ 0x6c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r7, #194 @ 0xc2 │ │ │ │ + cmp r7, #242 @ 0xf2 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - cmp r6, #228 @ 0xe4 │ │ │ │ + cmp r7, #20 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r2, #248 @ 0xf8 │ │ │ │ + movs r3, #40 @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mov r2, r2 │ │ │ │ + mov r2, r8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - movs r2, #94 @ 0x5e │ │ │ │ + movs r2, #142 @ 0x8e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r5, #186 @ 0xba │ │ │ │ + cmp r5, #234 @ 0xea │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r1, #222 @ 0xde │ │ │ │ + movs r2, #14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbnz r2, 30ec68 │ │ │ │ + cbnz r2, 30ec74 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - bvc.n 30ec70 │ │ │ │ + bvc.n 30ecd0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldmia r5, {r2, r4, r5} │ │ │ │ + ldmia r5, {r2, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r0, r1, #25 │ │ │ │ + lsrs r0, r7, #25 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r4, #168 @ 0xa8 │ │ │ │ + cmp r4, #216 @ 0xd8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r5, #44 @ 0x2c │ │ │ │ + cmp r5, #92 @ 0x5c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r4, #134 @ 0x86 │ │ │ │ + cmp r4, #182 @ 0xb6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add lr, ip │ │ │ │ + cmp r6, r2 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cmp r4, #118 @ 0x76 │ │ │ │ + cmp r4, #166 @ 0xa6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r4, #112 @ 0x70 │ │ │ │ + cmp r4, #160 @ 0xa0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r4, #106 @ 0x6a │ │ │ │ + cmp r4, #154 @ 0x9a │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r2, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r2, r1, r2 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -202467,22 +202466,22 @@ │ │ │ │ mov r1, ip │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #232 @ (adr r3, 30edb0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #216 @ (adr r3, 30edb0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 30ed70 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds.w r5, r2, #8192 @ 0x2000 │ │ │ │ @@ -202541,28 +202540,28 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88a574 │ │ │ │ + b.w 88a5a4 │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r6, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r6, r1, r6 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -202582,22 +202581,22 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ ldrd r7, r6, [r2] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #220 @ (adr r3, 30eef8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #204 @ (adr r3, 30eef8 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 30eeb6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r5, r3, r7 │ │ │ │ @@ -202654,15 +202653,15 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88a574 │ │ │ │ + b.w 88a5a4 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -202675,52 +202674,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (30ef64 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #64] @ (30ef68 ) │ │ │ │ ldr r1, [pc, #64] @ (30ef6c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #48] @ (30ef70 ) │ │ │ │ ldr r3, [pc, #52] @ (30ef74 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r2, #204 @ 0xcc │ │ │ │ + cmp r2, #252 @ 0xfc │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r2, [r5, r7] │ │ │ │ + strb r2, [r3, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, pc, #408 @ (adr r1, 30f100 ) │ │ │ │ + add r1, pc, #600 @ (adr r1, 30f1c0 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, r7, #6 │ │ │ │ + subs r6, r5, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, r2, #7 │ │ │ │ + movs r0, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r5, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #0 │ │ │ │ + cmp r2, #48 @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (30efd4 ) │ │ │ │ @@ -202728,52 +202727,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (30efdc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #64] @ (30efe0 ) │ │ │ │ ldr r1, [pc, #64] @ (30efe4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #48] @ (30efe8 ) │ │ │ │ ldr r3, [pc, #52] @ (30efec ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r2, #84 @ 0x54 │ │ │ │ + cmp r2, #132 @ 0x84 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r2, [r6, r5] │ │ │ │ + strh r2, [r4, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, pc, #952 @ (adr r0, 30f398 ) │ │ │ │ + add r1, pc, #120 @ (adr r1, 30f058 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, r0, #5 │ │ │ │ + subs r6, r6, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, r3, #5 │ │ │ │ + subs r4, r1, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r5, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #176 @ 0xb0 │ │ │ │ + cmp r1, #224 @ 0xe0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (30f04c ) │ │ │ │ @@ -202781,52 +202780,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (30f054 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #64] @ (30f058 ) │ │ │ │ ldr r1, [pc, #64] @ (30f05c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #48] @ (30f060 ) │ │ │ │ ldr r3, [pc, #52] @ (30f064 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - cmp r1, #220 @ 0xdc │ │ │ │ + cmp r2, #12 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r2, [r7, r3] │ │ │ │ + strh r2, [r5, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, pc, #472 @ (adr r0, 30f230 ) │ │ │ │ + add r0, pc, #664 @ (adr r0, 30f2f0 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r6, r1, #3 │ │ │ │ + subs r6, r7, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, r4, #3 │ │ │ │ + subs r4, r2, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r5, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #104 @ 0x68 │ │ │ │ + cmp r1, #152 @ 0x98 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ add.w r3, r0, #8512 @ 0x2140 │ │ │ │ add.w r8, r0, #8512 @ 0x2140 │ │ │ │ @@ -202927,30 +202926,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 30f162 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (30f1d4 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 30f162 │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 30f158 │ │ │ │ nop │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #88 @ 0x58 │ │ │ │ + movs r6, #136 @ 0x88 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #124] @ 30f264 │ │ │ │ sub sp, #20 │ │ │ │ @@ -202962,15 +202961,15 @@ │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ adds r3, r0, r5 │ │ │ │ add.w r3, r3, #34304 @ 0x8600 │ │ │ │ movw r2, #34320 @ 0x8610 │ │ │ │ strb r6, [r3, #0] │ │ │ │ add.w r3, r5, r4, lsl #4 │ │ │ │ add r3, r0 │ │ │ │ strb r6, [r3, r2] │ │ │ │ @@ -202998,19 +202997,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - movs r7, #242 @ 0xf2 │ │ │ │ + cmp r0, #34 @ 0x22 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r6, #120 @ 0x78 │ │ │ │ + movs r6, #168 @ 0xa8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r6, #90 @ 0x5a │ │ │ │ + movs r6, #138 @ 0x8a │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (30f300 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -203018,15 +203017,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #128] @ (30f308 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r6, [pc, #108] @ (30f30c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r3, [r3, #1584] @ 0x630 │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 30f2da │ │ │ │ add.w r4, r5, #128 @ 0x80 │ │ │ │ @@ -203060,27 +203059,27 @@ │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add.w r3, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 28ad6c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 30f2a8 │ │ │ │ nop │ │ │ │ - movs r7, #92 @ 0x5c │ │ │ │ + movs r7, #140 @ 0x8c │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r5, #202 @ 0xca │ │ │ │ + movs r5, #250 @ 0xfa │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r5, #222 @ 0xde │ │ │ │ + movs r6, #14 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ lsls r3, r5, #3 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r4, r1 │ │ │ │ + subs r2, r2, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r7, #16] │ │ │ │ + ldr r0, [r5, #20] │ │ │ │ lsls r7, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #160] @ (30f3d0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -203088,15 +203087,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #160] @ (30f3d8 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r6, [pc, #144] @ (30f3dc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r3, #1584] @ 0x630 │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 30f3ac │ │ │ │ add.w r9, r4, #8640 @ 0x21c0 │ │ │ │ @@ -203105,15 +203104,15 @@ │ │ │ │ add.w r9, r9, #16 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ ldr.w r3, [r4, #132] @ 0x84 │ │ │ │ cbz r3, 30f390 │ │ │ │ ldr.w r6, [r9, r5, lsl #2] │ │ │ │ mov r0, r6 │ │ │ │ cbz r6, 30f380 │ │ │ │ - bl 88a3cc │ │ │ │ + bl 88a3fc │ │ │ │ mov r0, r6 │ │ │ │ blx 288d38 │ │ │ │ ldrb.w r3, [r4, #136] @ 0x88 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r1, [r4, #180] @ 0xb4 │ │ │ │ cbz r3, 30f3a6 │ │ │ │ bl 5014b8 │ │ │ │ @@ -203138,27 +203137,27 @@ │ │ │ │ ldr r2, [pc, #40] @ (30f3e8 ) │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add.w r3, r5, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 28ad6c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 30f356 │ │ │ │ - movs r6, #174 @ 0xae │ │ │ │ + movs r6, #222 @ 0xde │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r5, #28 │ │ │ │ + movs r5, #76 @ 0x4c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r5, #48 @ 0x30 │ │ │ │ + movs r5, #96 @ 0x60 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [sp, #328] @ 0x148 │ │ │ │ lsls r3, r5, #3 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r2, r6 │ │ │ │ + adds r0, r0, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [r4, #4] │ │ │ │ + ldr r6, [r2, #8] │ │ │ │ lsls r7, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #396] @ (30f58c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -203168,15 +203167,15 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #392] @ (30f594 ) │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #376] @ (30f598 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r6, [pc, #376] @ (30f59c ) │ │ │ │ add.w r1, r5, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ add r6, pc │ │ │ │ @@ -203188,15 +203187,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [r5, #124] @ 0x7c │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ add.w r3, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr.w r3, [r3, #1584] @ 0x630 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 30f54c │ │ │ │ ldr r6, [r5, #124] @ 0x7c │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -203250,15 +203249,15 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 88a338 │ │ │ │ + bl 88a368 │ │ │ │ add.w r3, r6, #8192 @ 0x2000 │ │ │ │ movs r2, #17 │ │ │ │ mov r0, r6 │ │ │ │ str.w r7, [r3, #336] @ 0x150 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r6, #20] │ │ │ │ movs r2, #2 │ │ │ │ @@ -203286,15 +203285,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ strd r7, r3, [sp] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88a338 │ │ │ │ + bl 88a368 │ │ │ │ b.n 30f4f0 │ │ │ │ ldr r2, [pc, #88] @ (30f5a8 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r6, [r6, r2] │ │ │ │ ldr r2, [pc, #84] @ (30f5ac ) │ │ │ │ ldr r0, [r6, #0] │ │ │ │ @@ -203315,37 +203314,37 @@ │ │ │ │ ldr r0, [pc, #60] @ (30f5bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r5, #222 @ 0xde │ │ │ │ + movs r6, #14 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r4, #74 @ 0x4a │ │ │ │ + movs r4, #122 @ 0x7a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r4, #94 @ 0x5e │ │ │ │ + movs r4, #142 @ 0x8e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r2, r0, r4 │ │ │ │ + adds r2, r6, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r7, [sp, #496] @ 0x1f0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ bl 28d5a2 │ │ │ │ ldr??.w pc, [fp, #255]! │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #31 │ │ │ │ + adds r0, r4, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r4, #96 @ 0x60 │ │ │ │ + movs r4, #144 @ 0x90 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r4, #102 @ 0x66 │ │ │ │ + movs r4, #150 @ 0x96 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r2, #216 @ 0xd8 │ │ │ │ + movs r3, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r4, #80 @ 0x50 │ │ │ │ + movs r4, #128 @ 0x80 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 30f624 │ │ │ │ sub sp, #12 │ │ │ │ @@ -203355,15 +203354,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1588] @ 0x634 │ │ │ │ cbz r3, 30f60e │ │ │ │ ldr r1, [pc, #52] @ (30f630 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -203376,19 +203375,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #300 @ 0x12c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 30f3ec │ │ │ │ nop │ │ │ │ - movs r4, #10 │ │ │ │ + movs r4, #58 @ 0x3a │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r2, #118 @ 0x76 │ │ │ │ + movs r2, #166 @ 0xa6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r2, #140 @ 0x8c │ │ │ │ + movs r2, #188 @ 0xbc │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r1, #44] @ 0x2c │ │ │ │ lsls r1, r7, #1 │ │ │ │ str r4, [r6, #40] @ 0x28 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -203402,15 +203401,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1588] @ 0x634 │ │ │ │ cbz r3, 30f686 │ │ │ │ ldr r1, [pc, #52] @ (30f6a8 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -203423,19 +203422,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #332 @ 0x14c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 30f3ec │ │ │ │ nop │ │ │ │ - movs r3, #146 @ 0x92 │ │ │ │ + movs r3, #194 @ 0xc2 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r1, #254 @ 0xfe │ │ │ │ + movs r2, #46 @ 0x2e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r2, #20 │ │ │ │ + movs r2, #68 @ 0x44 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r2, #36] @ 0x24 │ │ │ │ lsls r1, r7, #1 │ │ │ │ str r4, [r7, #32] │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -203449,15 +203448,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1588] @ 0x634 │ │ │ │ cbz r3, 30f6fe │ │ │ │ ldr r1, [pc, #52] @ (30f720 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -203470,19 +203469,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #364 @ 0x16c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 30f3ec │ │ │ │ nop │ │ │ │ - movs r3, #26 │ │ │ │ + movs r3, #74 @ 0x4a │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r1, #134 @ 0x86 │ │ │ │ + movs r1, #182 @ 0xb6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r1, #156 @ 0x9c │ │ │ │ + movs r1, #204 @ 0xcc │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r3, #28] │ │ │ │ lsls r1, r7, #1 │ │ │ │ str r4, [r0, #28] │ │ │ │ lsls r1, r7, #1 │ │ │ │ sub.w r1, r2, #32 │ │ │ │ orrs r1, r3 │ │ │ │ @@ -203523,15 +203522,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (30f794 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ str r6, [r4, #112] @ 0x70 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-56] │ │ │ │ @@ -203630,15 +203629,15 @@ │ │ │ │ ldr.w r1, [r3, #932] @ 0x3a4 │ │ │ │ str.w r5, [r3, #948] @ 0x3b4 │ │ │ │ tst r2, r1 │ │ │ │ str.w r2, [r3, #928] @ 0x3a0 │ │ │ │ beq.n 30f7fa │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ b.n 30f7fa │ │ │ │ str r3, [sp, #16] │ │ │ │ cbz r2, 30f900 │ │ │ │ mov r1, r5 │ │ │ │ bl 31167c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ @@ -203704,22 +203703,22 @@ │ │ │ │ ldr r2, [pc, #72] @ (30f9c0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (30f9c4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #60] @ (30f9c8 ) │ │ │ │ ldr r1, [pc, #64] @ (30f9cc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #52] @ (30f9d0 ) │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r2, [r0, #66] @ 0x42 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -203727,19 +203726,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r4, #230 @ 0xe6 │ │ │ │ + movs r5, #22 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldr r1, [pc, #544] @ (30fbe4 ) │ │ │ │ + ldr r1, [pc, #736] @ (30fca4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r7, [sp, #8] │ │ │ │ + str r7, [sp, #200] @ 0xc8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r1, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r2, #80] @ 0x50 │ │ │ │ lsls r1, r7, #1 │ │ │ │ @@ -203754,24 +203753,24 @@ │ │ │ │ ldr r1, [pc, #164] @ (30fa90 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #148] @ (30fa94 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #148] @ (30fa98 ) │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ add r2, pc │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r0, #920 @ 0x398 │ │ │ │ mov r0, r6 │ │ │ │ bl 336584 │ │ │ │ vldr d7, [pc, #96] @ 30fa80 │ │ │ │ ldr r2, [pc, #120] @ (30fa9c ) │ │ │ │ add.w r0, r4, #752 @ 0x2f0 │ │ │ │ @@ -203796,46 +203795,46 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #84] @ (30faac ) │ │ │ │ ldr r5, [r5, r3] │ │ │ │ add.w r3, r4, #960 @ 0x3c0 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 732ccc │ │ │ │ + bl 732cfc │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #116 @ 0x74 │ │ │ │ + movs r4, #164 @ 0xa4 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - @ instruction: 0xf72a0059 │ │ │ │ - @ instruction: 0xf73e0059 │ │ │ │ - movs r1, #18 │ │ │ │ + @ instruction: 0xf75a0059 │ │ │ │ + @ instruction: 0xf76e0059 │ │ │ │ + movs r1, #66 @ 0x42 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r1, #42 @ 0x2a │ │ │ │ + movs r1, #90 @ 0x5a │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r1, #72] @ 0x48 │ │ │ │ lsls r1, r7, #1 │ │ │ │ - subs r0, r0, #1 │ │ │ │ + subs r0, r6, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r1, [sp, #352] @ 0x160 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r4, [r6, #72] @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #232 @ 0xe8 │ │ │ │ + movs r1, #24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 30faf0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -203843,27 +203842,27 @@ │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ ldr r1, [pc, #44] @ (30faf8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #28] @ (30fafc ) │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r0, #960] @ 0x3c0 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3115a4 │ │ │ │ - movs r3, #150 @ 0x96 │ │ │ │ + movs r3, #198 @ 0xc6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r0, #72 @ 0x48 │ │ │ │ + movs r0, #120 @ 0x78 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r0, #98 @ 0x62 │ │ │ │ + movs r0, #146 @ 0x92 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldc2 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 30fb54 │ │ │ │ @@ -203872,34 +203871,34 @@ │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ ldr r1, [pc, #64] @ (30fb5c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #956] @ 0x3bc │ │ │ │ str.w r3, [r0, #944] @ 0x3b0 │ │ │ │ strd r3, r3, [r0, #924] @ 0x39c │ │ │ │ strd r3, r3, [r0, #932] @ 0x3a4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r3, #70 @ 0x46 │ │ │ │ + movs r3, #118 @ 0x76 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r0, r7, #7 │ │ │ │ + movs r0, #40 @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r0, #18 │ │ │ │ + movs r0, #66 @ 0x42 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w ip, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ @@ -204009,15 +204008,15 @@ │ │ │ │ ldr.w r3, [r4, #928] @ 0x3a0 │ │ │ │ str.w ip, [r4, #932] @ 0x3a4 │ │ │ │ tst.w ip, r3 │ │ │ │ beq.w 30fb9a │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldr.w r3, [r4, #928] @ 0x3a0 │ │ │ │ bic.w r3, r3, ip │ │ │ │ str.w r3, [r4, #928] @ 0x3a0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -204032,15 +204031,15 @@ │ │ │ │ movt r0, #2 │ │ │ │ add.w r1, r1, #1 │ │ │ │ it ne │ │ │ │ movne r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ str.w ip, [r4, #956] @ 0x3bc │ │ │ │ strd r3, r3, [r4, #948] @ 0x3b4 │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r4, #960] @ 0x3c0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 31178c │ │ │ │ tst.w ip, #128 @ 0x80 │ │ │ │ beq.n 30fd46 │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ @@ -204059,15 +204058,15 @@ │ │ │ │ movne r0, r3 │ │ │ │ str.w ip, [r4, #924] @ 0x39c │ │ │ │ b.n 30fd1c │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (30fd78 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ str r2, [r3, #28] │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -204076,15 +204075,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #120] @ (30fe10 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r4, [pc, #108] @ (30fe14 ) │ │ │ │ ldr.w r1, [r0, #924] @ 0x39c │ │ │ │ mov r2, r0 │ │ │ │ add r4, pc │ │ │ │ cmp.w r1, #256 @ 0x100 │ │ │ │ beq.n 30fdc6 │ │ │ │ bhi.n 30fdda │ │ │ │ @@ -204111,33 +204110,33 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.n 30fdc6 │ │ │ │ ldr r0, [pc, #40] @ (30fe20 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 30fdc6 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ bne.n 30fdea │ │ │ │ b.n 30fdc6 │ │ │ │ - movs r0, #250 @ 0xfa │ │ │ │ + movs r1, #42 @ 0x2a │ │ │ │ lsls r6, r5, #1 │ │ │ │ - subs r4, r0, #0 │ │ │ │ + subs r4, r6, #0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r4, r2, #0 │ │ │ │ + subs r4, r0, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r6, [r6, #46] @ 0x2e │ │ │ │ lsls r3, r5, #3 │ │ │ │ lsls r7, r2, #26 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r0, #7 │ │ │ │ + adds r0, r6, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrd r1, r3, [r0, #936] @ 0x3a8 │ │ │ │ mov r2, r0 │ │ │ │ lsls r0, r1, #22 │ │ │ │ ite mi │ │ │ │ orrmi.w r3, r3, #32 │ │ │ │ bicpl.w r3, r3, #32 │ │ │ │ @@ -204153,15 +204152,15 @@ │ │ │ │ bicne.w r3, r3, #1 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ tst r3, r1 │ │ │ │ str.w r3, [r2, #940] @ 0x3ac │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 30fecc │ │ │ │ sub sp, #20 │ │ │ │ @@ -204169,42 +204168,42 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (30fed4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #60] @ (30fed8 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #60] @ (30fedc ) │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #2 │ │ │ │ ldr r3, [pc, #40] @ (30fee0 ) │ │ │ │ ldr r1, [pc, #44] @ (30fee4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b6cc │ │ │ │ + b.w 72b6fc │ │ │ │ nop │ │ │ │ - movs r0, #10 │ │ │ │ + movs r0, #58 @ 0x3a │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r0, pc │ │ │ │ + add r8, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r1, [sp, #968] @ 0x3c8 │ │ │ │ + str r2, [sp, #136] @ 0x88 │ │ │ │ lsls r3, r3, #1 │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ lsls r1, r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #8] │ │ │ │ lsls r1, r7, #1 │ │ │ │ stc 0, cr0, [r8, #-920] @ 0xfffffc68 │ │ │ │ @@ -204615,15 +204614,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r2, r6, r5 │ │ │ │ + subs r2, r4, r6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (310450 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -204632,24 +204631,24 @@ │ │ │ │ ldr r1, [pc, #112] @ (310458 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #96] @ (31045c ) │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ ldr r2, [pc, #96] @ (310460 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #56] @ 310448 │ │ │ │ ldr r2, [pc, #80] @ (310464 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ @@ -204667,21 +204666,21 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 336584 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r5, r2 │ │ │ │ + subs r0, r3, r3 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - stc 0, cr0, [lr, #-356]! @ 0xfffffe9c │ │ │ │ - stcl 0, cr0, [r2, #-356] @ 0xfffffe9c │ │ │ │ - asrs r6, r5, #30 │ │ │ │ + ldcl 0, cr0, [lr, #-356] @ 0xfffffe9c │ │ │ │ + ldcl 0, cr0, [r2, #-356]! @ 0xfffffe9c │ │ │ │ + asrs r6, r3, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r6, r2, #30 │ │ │ │ + asrs r6, r0, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r0, [r6, r4] │ │ │ │ lsls r1, r7, #1 │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r2, [r2, #1204] @ 0x4b4 │ │ │ │ cbz r2, 3104ae │ │ │ │ @@ -204716,15 +204715,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (310510 ) │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ ldr r1, [pc, #72] @ (310514 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #272 @ 0x110 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #928 @ 0x3a0 │ │ │ │ blx 28a9f4 │ │ │ │ mov.w r2, #2688 @ 0xa80 │ │ │ │ movs r3, #11 │ │ │ │ @@ -204733,19 +204732,19 @@ │ │ │ │ add.w r0, r4, #1200 @ 0x4b0 │ │ │ │ str.w r3, [r4, #936] @ 0x3a8 │ │ │ │ movw r2, #8208 @ 0x2010 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28a9f0 │ │ │ │ nop │ │ │ │ - adds r4, r0, r7 │ │ │ │ + adds r4, r6, r7 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r6, r1, #27 │ │ │ │ + asrs r6, r7, #27 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r6, r3, #27 │ │ │ │ + asrs r6, r1, #28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #1 │ │ │ │ @@ -204873,15 +204872,15 @@ │ │ │ │ bl 31057c │ │ │ │ b.n 31064c │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r2, [r4, #44] @ 0x2c │ │ │ │ lsls r3, r5, #3 │ │ │ │ vminnm.f32 , , │ │ │ │ - adds r0, r5, r1 │ │ │ │ + adds r0, r3, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, #42] @ 0x2a │ │ │ │ lsls r3, r5, #3 │ │ │ │ │ │ │ │ 00310698 : │ │ │ │ @@ -204904,19 +204903,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3106d8 ) │ │ │ │ ldr r0, [pc, #20] @ (3106dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r0, r7, #31 │ │ │ │ + adds r0, r5, r0 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r2, r0, #31 │ │ │ │ + asrs r2, r6, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r2, #31 │ │ │ │ + adds r4, r0, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003106e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -205045,21 +205044,21 @@ │ │ │ │ strh r4, [r5, #36] @ 0x24 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r4, #34] @ 0x22 │ │ │ │ lsls r3, r5, #3 │ │ │ │ stc2l 15, cr15, [r7, #-1020]! @ 0xfffffc04 │ │ │ │ - asrs r2, r4, #25 │ │ │ │ + asrs r2, r2, #26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r0, r7, #25 │ │ │ │ + asrs r0, r5, #26 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r2, r0, #25 │ │ │ │ + asrs r2, r6, #25 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r2, r2, #25 │ │ │ │ + asrs r2, r0, #26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00310874 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -205198,18 +205197,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r0, #22] │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #23 │ │ │ │ + asrs r6, r6, #23 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stc2l 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ - asrs r4, r7, #20 │ │ │ │ + asrs r4, r5, #21 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r6, [r3, #14] │ │ │ │ lsls r3, r5, #3 │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ asrs r2, r1, #2 │ │ │ │ ldr.w ip, [r3, #176] @ 0xb0 │ │ │ │ str.w r1, [r3, #168] @ 0xa8 │ │ │ │ @@ -205227,30 +205226,30 @@ │ │ │ │ asrs r3, r3, #4 │ │ │ │ strb.w r3, [r2, #236] @ 0xec │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - asrs r0, r5, #18 │ │ │ │ + asrs r0, r3, #19 │ │ │ │ lsls r6, r5, #1 │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [pc, #28] @ (310a74 ) │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ ldrb.w r1, [r2, #236] @ 0xec │ │ │ │ and.w r1, r1, #31 │ │ │ │ add.w r3, r3, r1, lsl #4 │ │ │ │ str.w r3, [r2, #232] @ 0xe8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - asrs r4, r0, #18 │ │ │ │ + asrs r4, r6, #18 │ │ │ │ lsls r6, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ mov r5, r0 │ │ │ │ @@ -205396,25 +205395,25 @@ │ │ │ │ movs r3, #0 │ │ │ │ b.n 310b12 │ │ │ │ movs r3, #0 │ │ │ │ b.n 310ae4 │ │ │ │ movs r3, #0 │ │ │ │ b.n 310ab6 │ │ │ │ nop │ │ │ │ - asrs r4, r4, #14 │ │ │ │ + asrs r4, r2, #15 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r0, r6, #13 │ │ │ │ + asrs r0, r4, #14 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r2, r0, #13 │ │ │ │ + asrs r2, r6, #13 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r6, r1, #12 │ │ │ │ + asrs r6, r7, #12 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r0, r4, #11 │ │ │ │ + asrs r0, r2, #12 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - asrs r0, r7, #10 │ │ │ │ + asrs r0, r5, #11 │ │ │ │ lsls r6, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #500] @ (310e7c ) │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ @@ -205595,27 +205594,27 @@ │ │ │ │ ldrb r6, [r2, #28] │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r1, #25] │ │ │ │ lsls r3, r5, #3 │ │ │ │ stc2 15, cr15, [r5], {255} @ 0xff │ │ │ │ - asrs r2, r2, #5 │ │ │ │ + asrs r2, r0, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r2, r0, #5 │ │ │ │ + asrs r2, r6, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r0, r7, #4 │ │ │ │ + asrs r0, r5, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r3, r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r4, #4 │ │ │ │ + asrs r0, r2, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r0, r2, #4 │ │ │ │ + asrs r0, r0, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r4, r1, #4 │ │ │ │ + asrs r4, r7, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ ldr.w r2, [r3, #256] @ 0x100 │ │ │ │ cbnz r2, 310ee6 │ │ │ │ ldr.w ip, [r3, #252] @ 0xfc │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 310f0a │ │ │ │ @@ -205664,15 +205663,15 @@ │ │ │ │ ldr r2, [r2, #4] │ │ │ │ str.w r2, [r3, #240] @ 0xf0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 310f1a │ │ │ │ b.n 310c74 │ │ │ │ ldr r0, [pc, #4] @ (310f44 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ str r6, [r6, r5] │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #100] @ (310fbc ) │ │ │ │ @@ -205682,25 +205681,25 @@ │ │ │ │ ldr r1, [pc, #100] @ (310fc4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #556 @ 0x22c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #84] @ (310fc8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (310fcc ) │ │ │ │ add.w r4, r4, #572 @ 0x23c │ │ │ │ add r2, pc │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #68] @ (310fd0 ) │ │ │ │ ldr r2, [pc, #68] @ (310fd4 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #68] @ (310fd8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #68] @ (310fdc ) │ │ │ │ @@ -205715,24 +205714,24 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72b6cc │ │ │ │ - lsrs r4, r7, #29 │ │ │ │ + b.w 72b6fc │ │ │ │ + lsrs r4, r5, #30 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - adds r3, #158 @ 0x9e │ │ │ │ + adds r3, #206 @ 0xce │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r3, #8] │ │ │ │ + strh r2, [r1, #10] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r3, #31 │ │ │ │ + asrs r0, r1, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r4, r5, #31 │ │ │ │ + asrs r4, r3, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r3, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa8bffff │ │ │ │ str r6, [r2, r4] │ │ │ │ @@ -205751,33 +205750,33 @@ │ │ │ │ ldr r1, [pc, #56] @ (31103c ) │ │ │ │ add ip, pc │ │ │ │ movs r3, #30 │ │ │ │ add.w ip, ip, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cmp r4, #1 │ │ │ │ itt eq │ │ │ │ moveq r3, #0 │ │ │ │ streq r3, [r0, #108] @ 0x6c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsrs r2, r3, #27 │ │ │ │ + lsrs r2, r1, #28 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r6, r5, #29 │ │ │ │ + lsrs r6, r3, #30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r0, r7, #12 │ │ │ │ + lsrs r0, r5, #13 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #168] @ (3110f8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -205785,15 +205784,15 @@ │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #168] @ (311100 ) │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r7, #588 @ 0x24c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ mov r6, r0 │ │ │ │ movs r5, #0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r7, [r4, #232] @ 0xe8 │ │ │ │ str.w r5, [r0, #152] @ 0x98 │ │ │ │ bl 310ea8 │ │ │ │ @@ -205828,19 +205827,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - lsrs r4, r0, #26 │ │ │ │ + lsrs r4, r6, #26 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r6, r3, #28 │ │ │ │ + lsrs r6, r1, #29 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r4, r4, #11 │ │ │ │ + lsrs r4, r2, #12 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #884] @ 311488 │ │ │ │ sub sp, #8 │ │ │ │ @@ -205849,15 +205848,15 @@ │ │ │ │ ldr r1, [pc, #880] @ (311490 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #588 @ 0x24c │ │ │ │ movs r3, #30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #1 │ │ │ │ it gt │ │ │ │ movgt r0, #1 │ │ │ │ bgt.n 31114c │ │ │ │ adds r2, r0, r3 │ │ │ │ adds r3, #1 │ │ │ │ @@ -206019,15 +206018,15 @@ │ │ │ │ ldr r2, [pc, #408] @ (31149c ) │ │ │ │ ldr r1, [pc, #412] @ (3114a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #596 @ 0x254 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ bl 311040 │ │ │ │ b.n 31114a │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ lsrs r3, r3, #7 │ │ │ │ strb.w r3, [r0, #220] @ 0xdc │ │ │ │ b.n 31114a │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ @@ -206134,27 +206133,27 @@ │ │ │ │ bl 310a78 │ │ │ │ b.n 31114a │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r2, #193] @ 0xc1 │ │ │ │ bl 310a78 │ │ │ │ b.n 31114a │ │ │ │ - lsrs r6, r7, #22 │ │ │ │ + lsrs r6, r5, #23 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r2, #25 │ │ │ │ + lsrs r2, r0, #26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r4, r3, #8 │ │ │ │ + lsrs r4, r1, #9 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r6, r1, #16 │ │ │ │ + lsrs r6, r7, #16 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r0, r3, #15 │ │ │ │ + lsrs r0, r1, #16 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r1, #17 │ │ │ │ + lsrs r2, r7, #17 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r0, r4, #17 │ │ │ │ + lsrs r0, r2, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #96] @ (311514 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -206164,15 +206163,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r5, #588 @ 0x24c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #30 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r2, r7 │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r0, #112 @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ bl 503300 │ │ │ │ cbnz r0, 3114f4 │ │ │ │ add sp, #12 │ │ │ │ @@ -206187,28 +206186,28 @@ │ │ │ │ add.w r5, r5, #596 @ 0x254 │ │ │ │ ldr r1, [pc, #40] @ (311524 ) │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.n 311040 │ │ │ │ nop │ │ │ │ - lsls r0, r1, #26 │ │ │ │ + lsls r0, r7, #26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r6, r3, #8 │ │ │ │ + lsrs r6, r1, #9 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r2, r6, #10 │ │ │ │ + lsrs r2, r4, #11 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r6, r2, #9 │ │ │ │ + lsrs r6, r0, #10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r2, r5, #9 │ │ │ │ + lsrs r2, r3, #10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r6, r0, #8192 @ 0x2000 │ │ │ │ mov r5, r0 │ │ │ │ @@ -206265,30 +206264,30 @@ │ │ │ │ ldr r1, [pc, #48] @ (3115f0 ) │ │ │ │ add.w r2, ip, #588 @ 0x24c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #44] @ (3115f4 ) │ │ │ │ movs r3, #30 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ strd r5, r4, [r0, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - lsrs r0, r4, #4 │ │ │ │ + lsrs r0, r2, #5 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r2, r7, #21 │ │ │ │ + lsls r2, r5, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r4, r5, #6 │ │ │ │ + lsrs r4, r3, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003115f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -206522,49 +206521,49 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #44] @ (311884 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - lsrs r4, r6, #32 │ │ │ │ + lsrs r4, r4, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r0, r1, #3 │ │ │ │ + lsrs r0, r7, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r0, r5, #2 │ │ │ │ + lsrs r0, r3, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r0, r5, #1 │ │ │ │ + lsrs r0, r3, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r4, r7, #1 │ │ │ │ + lsrs r4, r5, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r4, r7, #32 │ │ │ │ + lsrs r4, r5, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r4, r5, #31 │ │ │ │ + lsrs r4, r3, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r2, r5, #2 │ │ │ │ + lsrs r2, r3, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r2, r7, #2 │ │ │ │ + lsrs r2, r5, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r2, r6, #2 │ │ │ │ + lsrs r2, r4, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r6, #31 │ │ │ │ + lsrs r6, r4, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (311894 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 73010c │ │ │ │ + b.w 73013c │ │ │ │ nop │ │ │ │ ldr r0, [pc, #576] @ (311ad8 ) │ │ │ │ lsls r1, r7, #1 │ │ │ │ ldr r1, [pc, #8] @ (3118a4 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 874b94 │ │ │ │ + b.w 874bc4 │ │ │ │ nop │ │ │ │ - adds r0, #136 @ 0x88 │ │ │ │ + adds r0, #184 @ 0xb8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r3, [pc, #16] @ (3118bc ) │ │ │ │ ldr r2, [pc, #20] @ (3118c0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (3118c4 ) │ │ │ │ @@ -206572,15 +206571,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ strb r0, [r7, #11] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #110 @ 0x6e │ │ │ │ + adds r0, #158 @ 0x9e │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r2 │ │ │ │ @@ -206592,15 +206591,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #104] @ (311954 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #1006 @ 0x3ee │ │ │ │ add r4, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #92] @ (311958 ) │ │ │ │ ldr.w r2, [r0, #320] @ 0x140 │ │ │ │ orrs r2, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr.w r3, [r0, #324] @ 0x144 │ │ │ │ orrs r3, r5 │ │ │ │ @@ -206623,32 +206622,32 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 31190c │ │ │ │ ldr r0, [pc, #44] @ (311964 ) │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 31190c │ │ │ │ - lsrs r4, r5, #32 │ │ │ │ + lsrs r4, r3, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsrs r6, r2, #1 │ │ │ │ + lsrs r6, r0, #2 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsrs r6, r7, #32 │ │ │ │ + lsrs r6, r5, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r2, [r6, #10] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r0, #32 │ │ │ │ + lsrs r0, r6, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (3119d8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -206668,15 +206667,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #68] @ (3119e4 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [pc, #52] @ (3119e0 ) │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 31198e │ │ │ │ ldr r1, [pc, #44] @ (3119e8 ) │ │ │ │ @@ -206687,27 +206686,27 @@ │ │ │ │ ldr r3, [r2, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31198e │ │ │ │ ldr r0, [pc, #32] @ (3119ec ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ nop │ │ │ │ strb r0, [r5, #8] │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r2, #31 │ │ │ │ + lsrs r0, r0, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r7, #96] @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #31 │ │ │ │ + lsrs r6, r0, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [pc, #84] @ (311a48 ) │ │ │ │ ldr r3, [pc, #88] @ (311a4c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r1, 311a0c │ │ │ │ @@ -206728,41 +206727,41 @@ │ │ │ │ ldr r3, [pc, #56] @ (311a54 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3119fe │ │ │ │ ldr r0, [pc, #48] @ (311a58 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr r3, [pc, #44] @ (311a5c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3119fe │ │ │ │ ldr r3, [pc, #28] @ (311a54 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3119fe │ │ │ │ ldr r0, [pc, #28] @ (311a60 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ strb r0, [r6, #6] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #496] @ (311c44 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #31 │ │ │ │ + lsrs r2, r2, #32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #30 │ │ │ │ + lsls r6, r0, #31 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #132] @ 311af8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -206773,15 +206772,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ movs r3, #93 @ 0x5d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #120] @ (311b04 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #112] @ (311b08 ) │ │ │ │ add r6, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 311acc │ │ │ │ ldr.w r1, [r4, #352] @ 0x160 │ │ │ │ @@ -206812,32 +206811,32 @@ │ │ │ │ bpl.n 311aa0 │ │ │ │ ldrd r2, r3, [r0, #352] @ 0x160 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r0, [r0, #360] @ 0x168 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #36] @ (311b14 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 311aa0 │ │ │ │ nop │ │ │ │ - lsls r6, r7, #26 │ │ │ │ + lsls r6, r5, #27 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r0, r1, #26 │ │ │ │ + lsls r0, r7, #26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r4, r3, #26 │ │ │ │ + lsls r4, r1, #27 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r6, [r1, #4] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, #8] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #29 │ │ │ │ + lsls r2, r7, #29 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ @@ -206990,15 +206989,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r1, [r0, #64] @ 0x40 │ │ │ │ strb.w r7, [r0, #144] @ 0x90 │ │ │ │ str r6, [r0, #88] @ 0x58 │ │ │ │ ldr.w r0, [r6, #328] @ 0x148 │ │ │ │ str r0, [r4, #0] │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 87499c │ │ │ │ + bl 8749cc │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #328] @ 0x148 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str.w r7, [r0, #148]! │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ @@ -207030,31 +207029,31 @@ │ │ │ │ nop │ │ │ │ strb r2, [r6, #1] │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r0, #0] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - lsls r2, r5, #21 │ │ │ │ + lsls r2, r3, #22 │ │ │ │ lsls r6, r5, #1 │ │ │ │ lsls r1, r2, #31 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r5, #24 │ │ │ │ + lsls r4, r3, #25 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r1, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r0, #24 │ │ │ │ + lsls r6, r6, #24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r2, #17 │ │ │ │ + lsls r0, r0, #18 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r0, r4, #16 │ │ │ │ + lsls r0, r2, #17 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r5, #16 │ │ │ │ + lsls r6, r3, #17 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r6, r7, #15 │ │ │ │ + lsls r6, r5, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ (311dec ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -207063,34 +207062,34 @@ │ │ │ │ ldr r1, [pc, #144] @ (311df4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #128] @ (311df8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #128] @ (311dfc ) │ │ │ │ adds r4, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #112] @ (311e00 ) │ │ │ │ mov r4, r0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #4 │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r3, [pc, #96] @ (311e04 ) │ │ │ │ ldr r2, [pc, #96] @ (311e08 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #96] @ (311e0c ) │ │ │ │ add.w r1, r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ @@ -207115,23 +207114,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsls r0, r3, #15 │ │ │ │ + lsls r0, r1, #16 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - movs r5, #154 @ 0x9a │ │ │ │ + movs r5, #202 @ 0xca │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r2, #12] │ │ │ │ + strb r6, [r0, #13] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r4, #20 │ │ │ │ + lsls r6, r2, #21 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r0, #21 │ │ │ │ + lsls r2, r6, #21 │ │ │ │ lsls r2, r3, #1 │ │ │ │ b.n 311dc8 │ │ │ │ lsls r6, r4, #3 │ │ │ │ muls r6, r6 │ │ │ │ lsls r1, r7, #1 │ │ │ │ asrs r7, r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ @@ -207163,15 +207162,15 @@ │ │ │ │ add sl, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ movw r3, #814 @ 0x32e │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r4, [r0, #408] @ 0x198 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 311f30 │ │ │ │ mov r5, r0 │ │ │ │ mov.w sl, #8 │ │ │ │ movw r9, #32769 @ 0x8001 │ │ │ │ b.n 311e92 │ │ │ │ @@ -207192,19 +207191,19 @@ │ │ │ │ cbz r1, 311eaa │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 311ed8 │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 8905a4 │ │ │ │ + bl 8905d4 │ │ │ │ movs r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 70df9c │ │ │ │ + bl 70dfcc │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str.w r2, [r5, #408] @ 0x198 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 311e7e │ │ │ │ add.w r2, r5, #408 @ 0x198 │ │ │ │ str.w r2, [r5, #412] @ 0x19c │ │ │ │ @@ -207213,15 +207212,15 @@ │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldmia r3!, {r0, r1} │ │ │ │ str r0, [r2, #0] │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 311eb6 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 70ec90 │ │ │ │ + bl 70ecc0 │ │ │ │ ldr r2, [pc, #108] @ (311f5c ) │ │ │ │ ldr r3, [pc, #96] @ (311f50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -207251,33 +207250,33 @@ │ │ │ │ mov.w r2, #816 @ 0x330 │ │ │ │ mov r1, sl │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ blx 288a0c │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ - lsls r4, r0, #12 │ │ │ │ + lsls r4, r6, #12 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldr r2, [r5, #84] @ 0x54 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r7, #10 │ │ │ │ + lsls r4, r5, #11 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r1, #11 │ │ │ │ + lsls r0, r7, #11 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r6, #72] @ 0x48 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - lsls r6, r3, #8 │ │ │ │ + lsls r6, r1, #9 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r4, r2, #15 │ │ │ │ + lsls r4, r0, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r5, #7 │ │ │ │ + lsls r2, r3, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r3, #14 │ │ │ │ + lsls r2, r1, #15 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #212] @ (312058 ) │ │ │ │ @@ -207300,31 +207299,31 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 31202e │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 8905a4 │ │ │ │ + bl 8905d4 │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 70df9c │ │ │ │ + bl 70dfcc │ │ │ │ ldr r0, [pc, #156] @ (312060 ) │ │ │ │ ldr r2, [pc, #156] @ (312064 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #156] @ (312068 ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 70ec90 │ │ │ │ + bl 70ecc0 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 312040 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 311fe8 │ │ │ │ @@ -207370,19 +207369,19 @@ │ │ │ │ str.w r3, [r5, #152] @ 0x98 │ │ │ │ b.n 311ff6 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [r3, #64] @ 0x40 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r6, #5 │ │ │ │ + lsls r4, r4, #6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r4, r2, #11 │ │ │ │ + lsls r4, r0, #12 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r6, #11 │ │ │ │ + lsls r2, r4, #12 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [r3, #56] @ 0x38 │ │ │ │ lsls r3, r5, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -207432,15 +207431,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #104] @ (312164 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ movw r0, #32770 @ 0x8002 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -207450,47 +207449,47 @@ │ │ │ │ ldr r2, [pc, #76] @ (31216c ) │ │ │ │ ldr r1, [pc, #80] @ (312170 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #64] @ (312174 ) │ │ │ │ add r1, pc │ │ │ │ - bl 70fcbc │ │ │ │ + bl 70fcec │ │ │ │ movw r0, #32769 @ 0x8001 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #36] @ (312178 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ b.n 312100 │ │ │ │ ldr r0, [pc, #32] @ (31217c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ b.n 312100 │ │ │ │ - lsls r2, r3, #9 │ │ │ │ + lsls r2, r1, #10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - movs r4, r3 │ │ │ │ + lsls r4, r1, #1 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - lsls r6, r7, #5 │ │ │ │ + lsls r6, r5, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r3, #6 │ │ │ │ + lsls r0, r1, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r4, r2, #7 │ │ │ │ + lsls r4, r0, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r4, #8 │ │ │ │ + lsls r2, r2, #9 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r2, #7 │ │ │ │ + lsls r0, r0, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -207508,47 +207507,47 @@ │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add.w r3, r4, #25 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 8905a4 │ │ │ │ + bl 8905d4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cbz r1, 3121d6 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 3121d6 │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 312272 │ │ │ │ movs r3, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 8905a4 │ │ │ │ + bl 8905d4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ adds r2, #8 │ │ │ │ - bl 70df9c │ │ │ │ + bl 70dfcc │ │ │ │ ldr r0, [pc, #164] @ (312294 ) │ │ │ │ ldr r2, [pc, #168] @ (312298 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #164] @ (31229c ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 70ec90 │ │ │ │ + bl 70ecc0 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 31225e │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 312212 │ │ │ │ @@ -207595,18 +207594,18 @@ │ │ │ │ str.w r1, [lr, #4] │ │ │ │ b.n 3121e0 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r0, #32] │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u8 q8, q5, │ │ │ │ - lsls r2, r5, #2 │ │ │ │ + vhadd.u q8, q5, │ │ │ │ + lsls r2, r3, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r1, #3 │ │ │ │ + lsls r0, r7, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ lsls r3, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -207617,15 +207616,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (312350 ) │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ adds r4, #224 @ 0xe0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r5, [r0, #408] @ 0x198 │ │ │ │ ldr.w r8, [pc, #124] @ 312354 │ │ │ │ add r8, pc │ │ │ │ cbnz r5, 312334 │ │ │ │ ldr r3, [pc, #120] @ (312358 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r7, r0, #368 @ 0x170 │ │ │ │ @@ -207662,24 +207661,24 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #0 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1353 @ 0x549 │ │ │ │ blx 288a0c │ │ │ │ - mrc2 0, 2, r0, cr0, cr9, {2} │ │ │ │ - cdp2 0, 7, cr0, cr10, cr13, {3} │ │ │ │ - mcr2 0, 3, r0, cr0, cr9, {2} │ │ │ │ + mcr2 0, 4, r0, cr0, cr9, {2} │ │ │ │ + cdp2 0, 10, cr0, cr10, cr13, {3} │ │ │ │ + mrc2 0, 4, r0, cr0, cr9, {2} │ │ │ │ ldr r4, [r1, #12] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #52 @ 0x34 │ │ │ │ + movs r6, #100 @ 0x64 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r3, #1 │ │ │ │ + lsls r0, r1, #2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #160] @ (312418 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -207700,24 +207699,24 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 312180 │ │ │ │ ldr.w r9, [r5, #148] @ 0x94 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 31240c │ │ │ │ ldr.w r0, [r9, #8] │ │ │ │ - bl 70d030 │ │ │ │ + bl 70d060 │ │ │ │ cbz r0, 31240c │ │ │ │ ldrb.w r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 312398 │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ add.w r6, r9, #25 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 890754 │ │ │ │ + bl 890784 │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ mov r7, r0 │ │ │ │ b.n 3123fa │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ subs r2, r2, r3 │ │ │ │ cmp r2, r4 │ │ │ │ @@ -207744,15 +207743,15 @@ │ │ │ │ add.w r0, r5, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 311898 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #156 @ 0x9c │ │ │ │ + movs r5, #204 @ 0xcc │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -207784,15 +207783,15 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add.w r9, r9, #208 @ 0xd0 │ │ │ │ add.w r8, r8, #208 @ 0xd0 │ │ │ │ add sl, pc │ │ │ │ vldr d8, [pc, #520] @ 312690 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 70d030 │ │ │ │ + bl 70d060 │ │ │ │ cbz r0, 3124ea │ │ │ │ ldrb.w r3, [r6, #144] @ 0x90 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 312512 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ add.w r7, r4, #25 │ │ │ │ @@ -207851,28 +207850,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 312634 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 8905a4 │ │ │ │ + bl 8905d4 │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 70df9c │ │ │ │ + bl 70dfcc │ │ │ │ ldr r2, [pc, #376] @ (3126bc ) │ │ │ │ ldr r1, [pc, #380] @ (3126c0 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 70ec90 │ │ │ │ + bl 70ecc0 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 312620 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 312562 │ │ │ │ @@ -207898,27 +207897,27 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 312654 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 8905a4 │ │ │ │ + bl 8905d4 │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 70df9c │ │ │ │ + bl 70dfcc │ │ │ │ ldr r1, [pc, #268] @ (3126c4 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ mov r2, sl │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 70ec90 │ │ │ │ + bl 70ecc0 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 312646 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 3125d6 │ │ │ │ @@ -207939,15 +207938,15 @@ │ │ │ │ add.w r7, r4, #25 │ │ │ │ mov r3, r7 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r1, [ip, #12] │ │ │ │ ldr.w ip, [ip, #36] @ 0x24 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, ip │ │ │ │ - bl 890634 │ │ │ │ + bl 890664 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b.n 3124a8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -208000,27 +207999,27 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #116] @ 0x74 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #196 @ 0xc4 │ │ │ │ + movs r4, #244 @ 0xf4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stc2l 0, cr0, [r4], {109} @ 0x6d │ │ │ │ - stc2l 0, cr0, [r2], {109} @ 0x6d │ │ │ │ - mcr2 0, 1, r0, cr0, cr9, {2} │ │ │ │ + ldc2l 0, cr0, [r4], #436 @ 0x1b4 │ │ │ │ + ldc2l 0, cr0, [r2], #436 @ 0x1b4 │ │ │ │ + mrc2 0, 2, r0, cr0, cr9, {2} │ │ │ │ str r6, [r6, #104] @ 0x68 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ldc2l 0, cr0, [ip, #-356] @ 0xfffffe9c │ │ │ │ - ldc2l 0, cr0, [sl, #-356]! @ 0xfffffe9c │ │ │ │ - stc2 0, cr0, [r8, #-356] @ 0xfffffe9c │ │ │ │ - @ instruction: 0xfabe006d │ │ │ │ - @ instruction: 0xfa900059 │ │ │ │ - ldc2 0, cr0, [r0, #-356]! @ 0xfffffe9c │ │ │ │ + stc2 0, cr0, [ip, #356] @ 0x164 │ │ │ │ + stc2 0, cr0, [sl, #356]! @ 0x164 │ │ │ │ + ldc2 0, cr0, [r8, #-356]! @ 0xfffffe9c │ │ │ │ + @ instruction: 0xfaee006d │ │ │ │ + @ instruction: 0xfac00059 │ │ │ │ + stc2l 0, cr0, [r0, #-356]! @ 0xfffffe9c │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r5, r1 │ │ │ │ add r3, sp, #20 │ │ │ │ @@ -208044,15 +208043,15 @@ │ │ │ │ cbz r1, 312714 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 31275c │ │ │ │ movs r2, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 890634 │ │ │ │ + bl 890664 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, #8 │ │ │ │ beq.n 312764 │ │ │ │ ldr r3, [pc, #248] @ (312820 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ @@ -208119,67 +208118,67 @@ │ │ │ │ b.n 312734 │ │ │ │ ldr r1, [pc, #116] @ (312838 ) │ │ │ │ add r1, pc │ │ │ │ b.n 312772 │ │ │ │ ldr r0, [pc, #112] @ (31283c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ b.n 31272e │ │ │ │ bl 502e80 │ │ │ │ b.n 3127bc │ │ │ │ ldr r1, [pc, #100] @ (312840 ) │ │ │ │ movs r3, #8 │ │ │ │ ldr r0, [pc, #100] @ (312844 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 31272e │ │ │ │ ldr r3, [pc, #88] @ (312848 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31277c │ │ │ │ ldr r3, [pc, #36] @ (312820 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31277c │ │ │ │ ldr r0, [pc, #72] @ (31284c ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 31277c │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, #72] @ 0x48 │ │ │ │ lsls r3, r5, #3 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, #68] @ 0x44 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - vld4.16 {d16-d19}, [r0 :64], r9 │ │ │ │ + ldrsb.w r0, [r0, #89] @ 0x59 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #132 @ 0x84 │ │ │ │ + movs r1, #180 @ 0xb4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr??.w r0, [r4, #89] @ 0x59 │ │ │ │ - ldc2 0, cr0, [r0], {89} @ 0x59 │ │ │ │ - ldr??.w r0, [ip, sp, lsl #2] │ │ │ │ - @ instruction: 0xfbfa0059 │ │ │ │ + vld4.16 {d0-d3}, [r4 :64], r9 │ │ │ │ + stc2l 0, cr0, [r0], {89} @ 0x59 │ │ │ │ + vst1.8 {d0[3]}, [ip]! │ │ │ │ + stc2 0, cr0, [sl], #-356 @ 0xfffffe9c │ │ │ │ asrs r0, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [sl], {89} @ 0x59 │ │ │ │ + mcrr2 0, 5, r0, sl, cr9 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #412] @ (312a00 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r5, [pc, #412] @ (312a04 ) │ │ │ │ @@ -208197,20 +208196,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #28] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 70d030 │ │ │ │ + bl 70d060 │ │ │ │ cbnz r0, 3128d0 │ │ │ │ ldr r2, [pc, #368] @ (312a18 ) │ │ │ │ ldr r3, [pc, #356] @ (312a0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -208239,29 +208238,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #412] @ 0x19c │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 711520 │ │ │ │ + bl 711550 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3129b2 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 312916 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 3129c2 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #24 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 890634 │ │ │ │ + bl 890664 │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 3128e2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r5, #356] @ 0x164 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 3128e2 │ │ │ │ ldr.w r2, [r5, #328] @ 0x148 │ │ │ │ @@ -208283,15 +208282,15 @@ │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 890754 │ │ │ │ + bl 890784 │ │ │ │ mov r2, r0 │ │ │ │ adds r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ blx 2889f4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -208306,15 +208305,15 @@ │ │ │ │ ldr.w r2, [r3, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [r2, #0] │ │ │ │ str.w r1, [r3, #152] @ 0x98 │ │ │ │ bl 311898 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 711520 │ │ │ │ + bl 711550 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 31290a │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 3128a4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ @@ -208332,42 +208331,42 @@ │ │ │ │ ldr r3, [pc, #84] @ (312a2c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3128dc │ │ │ │ ldr r0, [pc, #72] @ (312a30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3128dc │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldr.w r0, [r4, #109] @ 0x6d │ │ │ │ + vst4.16 {d0-d3}, [r4 :128]! │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ldrb.w r0, [r0, #89] @ 0x59 │ │ │ │ + str.w r0, [r0, #89] @ 0x59 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh.w r0, [r6, #89] @ 0x59 │ │ │ │ + ldr.w r0, [r6, #89] @ 0x59 │ │ │ │ str r4, [r3, #48] @ 0x30 │ │ │ │ lsls r3, r5, #3 │ │ │ │ str r4, [r7, #44] @ 0x2c │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r1, #7 │ │ │ │ + subs r0, r7, #7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [r2, #72] @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa8e0059 │ │ │ │ + @ instruction: 0xfabe0059 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r2, [pc, #1736] @ 313110 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ ldr.w r3, [pc, #1736] @ 313114 │ │ │ │ @@ -208437,15 +208436,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 312b32 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #8 │ │ │ │ - bl 890634 │ │ │ │ + bl 890664 │ │ │ │ cmp r0, r7 │ │ │ │ beq.w 312cf8 │ │ │ │ ldr.w r3, [pc, #1568] @ 313138 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bmi.w 312d7c │ │ │ │ @@ -208489,28 +208488,28 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 312d72 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #12 │ │ │ │ - bl 8905a4 │ │ │ │ + bl 8905d4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldrd r1, r0, [r4] │ │ │ │ adds r2, #4 │ │ │ │ - bl 70df9c │ │ │ │ + bl 70dfcc │ │ │ │ mov r1, fp │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 70ec90 │ │ │ │ + bl 70ecc0 │ │ │ │ b.n 312b22 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -208592,15 +208591,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi.w 312e00 │ │ │ │ movs r4, #24 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 890634 │ │ │ │ + bl 890664 │ │ │ │ cmp r0, r4 │ │ │ │ beq.w 312e26 │ │ │ │ ldr.w r3, [pc, #1168] @ 313138 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bmi.w 312ec6 │ │ │ │ @@ -208648,15 +208647,15 @@ │ │ │ │ bpl.w 312b48 │ │ │ │ mov r0, r1 │ │ │ │ bl 3117d8 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #1052] @ 31314c │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp.w r1, #262 @ 0x106 │ │ │ │ bcc.w 312b50 │ │ │ │ cmp.w r1, #512 @ 0x200 │ │ │ │ bne.n 312da6 │ │ │ │ ldr r3, [pc, #1004] @ (313138 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -208670,27 +208669,27 @@ │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 312d9c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 312d9c │ │ │ │ ldr r0, [pc, #1000] @ (313154 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 312d9c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [r3, #0] │ │ │ │ b.n 312b96 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #984] @ (313158 ) │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 312b22 │ │ │ │ subs r3, r1, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 312da6 │ │ │ │ ldr r3, [pc, #932] @ (313138 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -208698,41 +208697,41 @@ │ │ │ │ bmi.n 312e7a │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #32770 @ 0x8002 │ │ │ │ str r3, [r2, #12] │ │ │ │ b.n 312b76 │ │ │ │ ldr r0, [pc, #948] @ (31315c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ b.n 312cb4 │ │ │ │ mov.w r8, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, r8 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 890634 │ │ │ │ + bl 890664 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 312e68 │ │ │ │ ldr r3, [pc, #880] @ (313138 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 312cb4 │ │ │ │ ldr r1, [pc, #908] @ (313160 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #908] @ (313164 ) │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 312cb4 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 890634 │ │ │ │ + bl 890664 │ │ │ │ cmp r0, #4 │ │ │ │ it ne │ │ │ │ movwne r0, #32769 @ 0x8001 │ │ │ │ bne.w 312c68 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 312c62 │ │ │ │ ldr.w lr, [r0] │ │ │ │ @@ -208754,41 +208753,41 @@ │ │ │ │ bl 312070 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #12] │ │ │ │ b.n 312b76 │ │ │ │ ldr r7, [pc, #808] @ (313168 ) │ │ │ │ add r7, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ ldr r3, [pc, #804] @ (31316c ) │ │ │ │ ldr r2, [pc, #804] @ (313170 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #804] @ (313174 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 70fcbc │ │ │ │ + bl 70fcec │ │ │ │ b.n 312cb4 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 312bdc │ │ │ │ ldr r0, [pc, #776] @ (313178 ) │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ b.n 312d56 │ │ │ │ ldr r0, [pc, #768] @ (31317c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 312d9c │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 312f28 │ │ │ │ ldrb.w r3, [r8, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 312f22 │ │ │ │ @@ -208817,45 +208816,45 @@ │ │ │ │ ldr r1, [pc, #704] @ (313188 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #704] @ (31318c ) │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 312cb4 │ │ │ │ ldr r3, [pc, #688] @ (313190 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 312e2e │ │ │ │ ldr r3, [pc, #592] @ (313138 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 312e2e │ │ │ │ ldr r0, [pc, #672] @ (313194 ) │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.n 312e2e │ │ │ │ ldr r3, [pc, #664] @ (313198 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 312be4 │ │ │ │ ldr r3, [pc, #556] @ (313138 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 312be4 │ │ │ │ ldr r0, [pc, #644] @ (31319c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 312be4 │ │ │ │ ldr r7, [pc, #636] @ (3131a0 ) │ │ │ │ add r7, pc │ │ │ │ b.n 312e96 │ │ │ │ ldr r3, [pc, #632] @ (3131a4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -208866,15 +208865,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 312e8a │ │ │ │ ldr r0, [pc, #616] @ (3131a8 ) │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 312e8a │ │ │ │ ldr r2, [pc, #608] @ (3131ac ) │ │ │ │ ldr r3, [pc, #456] @ (313114 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -208902,45 +208901,45 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 312fc8 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r8, #16 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 890634 │ │ │ │ + bl 890664 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 312fd6 │ │ │ │ ldr r3, [pc, #396] @ (313138 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 3130cc │ │ │ │ ldr r1, [pc, #504] @ (3131b0 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #504] @ (3131b4 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3130cc │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrd r8, r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 890754 │ │ │ │ + bl 890784 │ │ │ │ mul.w r3, r4, r8 │ │ │ │ adds r3, #4 │ │ │ │ cmp r0, r3 │ │ │ │ bcc.n 3130b4 │ │ │ │ movs r1, #32 │ │ │ │ mov r0, r8 │ │ │ │ blx 288bc8 │ │ │ │ @@ -208999,28 +208998,28 @@ │ │ │ │ str r7, [r2, #16] │ │ │ │ str r3, [r2, #12] │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 8905a4 │ │ │ │ + bl 8905d4 │ │ │ │ mov r0, r4 │ │ │ │ blx 288d38 │ │ │ │ b.n 312b76 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 890754 │ │ │ │ + bl 890784 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ (3131bc ) │ │ │ │ movs r2, #32 │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ movs r4, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #32769 @ 0x8001 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #12] │ │ │ │ blx 288d38 │ │ │ │ b.n 312b76 │ │ │ │ @@ -209032,87 +209031,87 @@ │ │ │ │ ldr r3, [pc, #76] @ (313138 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 31302a │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 31302a │ │ │ │ ldr r0, [pc, #196] @ (3131c4 ) │ │ │ │ mov r1, sl │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ ldrd sl, r9, [sp, #28] │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ b.n 3130ce │ │ │ │ nop │ │ │ │ str r6, [r2, #20] │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r2, #20] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ mrc 15, 0, APSR_nzcv, cr9, cr15, {7} │ │ │ │ - subs r0, r3, #2 │ │ │ │ + subs r0, r1, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf692006d │ │ │ │ - strb.w r0, [ip, r9, lsl #1] │ │ │ │ - @ instruction: 0xf7ea0059 │ │ │ │ - @ instruction: 0xf680006d │ │ │ │ + movt r0, #10349 @ 0x286d │ │ │ │ + ldrh.w r0, [ip, r9, lsl #1] │ │ │ │ + ldrb.w r0, [sl, r9, lsl #1] │ │ │ │ + @ instruction: 0xf6b0006d │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r2, #4 │ │ │ │ + adds r4, r0, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrsh r2, [r1, r3] │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r1, #20] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7740059 │ │ │ │ + @ instruction: 0xf7a40059 │ │ │ │ subs r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ - vst4.16 {d16-d19}, [sl :64], r9 │ │ │ │ - @ instruction: 0xf6580059 │ │ │ │ - vst4.16 {d16-d19}, [r8 :64], r9 │ │ │ │ - @ instruction: 0xf364006d │ │ │ │ - @ instruction: 0xf5fe0059 │ │ │ │ - @ instruction: 0xf7f20059 │ │ │ │ - @ instruction: 0xf2ee006d │ │ │ │ - orrs.w r0, r2, #14221312 @ 0xd90000 │ │ │ │ - orn r0, lr, #14221312 @ 0xd90000 │ │ │ │ - strb.w r0, [ip, r9, lsl #1] │ │ │ │ - @ instruction: 0xf6640059 │ │ │ │ + ldr??.w r0, [sl, r9, lsl #1] │ │ │ │ + @ instruction: 0xf6880059 │ │ │ │ + ldr??.w r0, [r8, r9, lsl #1] │ │ │ │ + @ instruction: 0xf394006d │ │ │ │ + @ instruction: 0xf62e0059 │ │ │ │ + strh.w r0, [r2, r9, lsl #1] │ │ │ │ + @ instruction: 0xf31e006d │ │ │ │ + eor.w r0, r2, #14221312 @ 0xd90000 │ │ │ │ + eors.w r0, lr, #14221312 @ 0xd90000 │ │ │ │ + ldrh.w r0, [ip, r9, lsl #1] │ │ │ │ + @ instruction: 0xf6940059 │ │ │ │ bl 3ed182 │ │ │ │ - subs r4, r0, r2 │ │ │ │ + subs r4, r6, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf26e006d │ │ │ │ - add.w r0, r8, #14221312 @ 0xd90000 │ │ │ │ + @ instruction: 0xf29e006d │ │ │ │ + @ instruction: 0xf5380059 │ │ │ │ adds r0, r3, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf69c0059 │ │ │ │ + movt r0, #51289 @ 0xc859 │ │ │ │ adcs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movt r0, #51289 @ 0xc859 │ │ │ │ + @ instruction: 0xf6fc0059 │ │ │ │ bl 56d1a2 │ │ │ │ movs r1, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf70c0059 │ │ │ │ + @ instruction: 0xf73c0059 │ │ │ │ ldrb r0, [r3, r1] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - @ instruction: 0xf182006d │ │ │ │ - ands.w r0, ip, #14221312 @ 0xd90000 │ │ │ │ - @ instruction: 0xf53a0059 │ │ │ │ - orr.w r0, lr, #14221312 @ 0xd90000 │ │ │ │ + subs.w r0, r2, #109 @ 0x6d │ │ │ │ + orr.w r0, ip, #14221312 @ 0xd90000 │ │ │ │ + sbc.w r0, sl, #14221312 @ 0xd90000 │ │ │ │ + orns r0, lr, #14221312 @ 0xd90000 │ │ │ │ adds r0, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf35a0059 │ │ │ │ + usat r0, #25, sl, lsl #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #404] @ (313370 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #404] @ (313374 ) │ │ │ │ @@ -209120,25 +209119,25 @@ │ │ │ │ ldr r1, [pc, #404] @ (313378 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #388] @ (31337c ) │ │ │ │ movw r3, #1310 @ 0x51e │ │ │ │ ldr r1, [pc, #388] @ (313380 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #440 @ 0x1b8 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r9, [pc, #372] @ 313384 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #348] @ 0x15c │ │ │ │ bl 535cec │ │ │ │ ldr r3, [pc, #360] @ (313388 ) │ │ │ │ add r9, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -209192,15 +209191,15 @@ │ │ │ │ bl 311898 │ │ │ │ ldrb.w r7, [r4, #32] │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 313320 │ │ │ │ cmp r7, #1 │ │ │ │ beq.n 313332 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8749d8 │ │ │ │ + bl 874a08 │ │ │ │ mov r0, r4 │ │ │ │ blx 288d38 │ │ │ │ ldr.w r3, [r6, #328] @ 0x148 │ │ │ │ ldr.w r2, [r6, #356] @ 0x164 │ │ │ │ adds r5, #1 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r2, r5 │ │ │ │ @@ -209213,27 +209212,27 @@ │ │ │ │ ldr.w r0, [r6, #328] @ 0x148 │ │ │ │ blx 288d38 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #328] @ 0x148 │ │ │ │ add.w r0, r6, #332 @ 0x14c │ │ │ │ bl 50336c │ │ │ │ add.w r0, r6, #368 @ 0x170 │ │ │ │ - bl 8749d8 │ │ │ │ + bl 874a08 │ │ │ │ ldr.w r0, [r6, #304] @ 0x130 │ │ │ │ - bl 70ea68 │ │ │ │ + bl 70ea98 │ │ │ │ ldr.w r0, [r6, #308] @ 0x134 │ │ │ │ - bl 70ea68 │ │ │ │ + bl 70ea98 │ │ │ │ ldr.w r0, [r6, #312] @ 0x138 │ │ │ │ - bl 70ea68 │ │ │ │ + bl 70ea98 │ │ │ │ ldr.w r0, [r6, #316] @ 0x13c │ │ │ │ - bl 70ea68 │ │ │ │ + bl 70ea98 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 70f1c8 │ │ │ │ + b.w 70f1f8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add.w r0, r0, #332 @ 0x14c │ │ │ │ bl 5014b8 │ │ │ │ str r7, [r4, #112] @ 0x70 │ │ │ │ b.n 3132aa │ │ │ │ @@ -209254,37 +209253,37 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31322c │ │ │ │ ldr r0, [pc, #64] @ (3133a4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 31322c │ │ │ │ nop │ │ │ │ - vhadd.s16 q8, q5, │ │ │ │ - @ instruction: 0xf0bc0059 │ │ │ │ - @ instruction: 0xf0da0059 │ │ │ │ - vqadd.s16 q0, q1, │ │ │ │ - vqadd.s32 q0, q2, │ │ │ │ + vmla.i d0, d10, d1[7] │ │ │ │ + @ instruction: 0xf0ec0059 │ │ │ │ + add.w r0, sl, #89 @ 0x59 │ │ │ │ + vqadd.s8 q8, q1, │ │ │ │ + vqadd.s16 q8, q2, │ │ │ │ ldr r6, [r0, r6] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ vrsqrts.f32 , , │ │ │ │ ldc 15, cr15, [fp, #-1020] @ 0xfffffc04 │ │ │ │ - asrs r6, r1, #27 │ │ │ │ + asrs r6, r7, #27 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3b20059 │ │ │ │ + @ instruction: 0xf3e20059 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ movs r2, #0 │ │ │ │ @@ -209311,25 +209310,25 @@ │ │ │ │ it ne │ │ │ │ cmpne r7, #0 │ │ │ │ add.w r3, r5, #464 @ 0x1d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #1028 @ 0x404 │ │ │ │ it eq │ │ │ │ addeq r7, sp, #12 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #656] @ (313698 ) │ │ │ │ adds r5, #208 @ 0xd0 │ │ │ │ ldr r1, [pc, #656] @ (31369c ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #28] │ │ │ │ strd r3, r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #628] @ (3136a0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -209372,51 +209371,51 @@ │ │ │ │ ldr.w r0, [r4, #356] @ 0x164 │ │ │ │ blx 288bc8 │ │ │ │ ldr.w r3, [r4, #328] @ 0x148 │ │ │ │ movs r2, #16 │ │ │ │ movs r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 70f220 │ │ │ │ + bl 70f250 │ │ │ │ ldr.w r3, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #496] @ (3136ac ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r4, #324] @ 0x144 │ │ │ │ mov.w r3, #2048 @ 0x800 │ │ │ │ strd r6, r3, [sp, #28] │ │ │ │ movs r3, #7 │ │ │ │ strb.w r3, [sp, #42] @ 0x2a │ │ │ │ movw r3, #1282 @ 0x502 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ - bl 70e9f0 │ │ │ │ + bl 70ea20 │ │ │ │ ldr r2, [pc, #460] @ (3136b0 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #304] @ 0x130 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e9f0 │ │ │ │ + bl 70ea20 │ │ │ │ ldr r2, [pc, #448] @ (3136b4 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #308] @ 0x134 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e9f0 │ │ │ │ + bl 70ea20 │ │ │ │ ldr r2, [pc, #436] @ (3136b8 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #312] @ 0x138 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e9f0 │ │ │ │ + bl 70ea20 │ │ │ │ str.w r0, [r4, #316] @ 0x13c │ │ │ │ add.w r0, r4, #368 @ 0x170 │ │ │ │ movs r5, #0 │ │ │ │ - bl 87499c │ │ │ │ + bl 8749cc │ │ │ │ ldr.w r3, [r4, #356] @ 0x164 │ │ │ │ add.w r2, r4, #396 @ 0x18c │ │ │ │ str.w r5, [r4, #396] @ 0x18c │ │ │ │ str.w r2, [r4, #400] @ 0x190 │ │ │ │ add.w r2, r4, #408 @ 0x198 │ │ │ │ str.w r5, [r4, #408] @ 0x198 │ │ │ │ str.w r2, [r4, #412] @ 0x19c │ │ │ │ @@ -209445,33 +209444,33 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1095 @ 0x447 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ mov r0, r8 │ │ │ │ bl 3131c8 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ b.n 3135c2 │ │ │ │ ldr r3, [pc, #296] @ (3136c8 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #296] @ (3136cc ) │ │ │ │ ldr r1, [pc, #300] @ (3136d0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1050 @ 0x41a │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ ldr r2, [pc, #272] @ (3136d4 ) │ │ │ │ ldr r3, [pc, #192] @ (313688 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -209491,104 +209490,104 @@ │ │ │ │ ldr r1, [pc, #236] @ (3136e0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1037 @ 0x40d │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3135ba │ │ │ │ ldr r3, [pc, #212] @ (3136e4 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #212] @ (3136e8 ) │ │ │ │ ldr r1, [pc, #216] @ (3136ec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1043 @ 0x413 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3135ba │ │ │ │ ldr r3, [pc, #192] @ (3136f0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 313438 │ │ │ │ ldr r3, [pc, #184] @ (3136f4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 313438 │ │ │ │ ldr r0, [pc, #172] @ (3136f8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 313438 │ │ │ │ ldr r1, [pc, #164] @ (3136fc ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #164] @ (313700 ) │ │ │ │ ldr r3, [pc, #168] @ (313704 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #160] @ (313708 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ movw r2, #1102 @ 0x44e │ │ │ │ add r1, pc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 31358c │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldrsb r2, [r3, r7] │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r5, [pc, #720] @ (313954 ) │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r2, r7] │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r8, #-436]! @ 0xfffffe4c │ │ │ │ - stcl 0, cr0, [r4, #-356] @ 0xfffffe9c │ │ │ │ - stc 0, cr0, [sl, #-356]! @ 0xfffffe9c │ │ │ │ - mrc 0, 4, r0, cr4, cr9, {2} │ │ │ │ - mrc 0, 5, r0, cr2, cr9, {2} │ │ │ │ + ldc 0, cr0, [r8, #436] @ 0x1b4 │ │ │ │ + ldcl 0, cr0, [r4, #-356]! @ 0xfffffe9c │ │ │ │ + ldcl 0, cr0, [sl, #-356] @ 0xfffffe9c │ │ │ │ + mcr 0, 6, r0, cr4, cr9, {2} │ │ │ │ + mcr 0, 7, r0, cr2, cr9, {2} │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - bfi r0, r4, #1, #25 │ │ │ │ + @ instruction: 0xf3940059 │ │ │ │ b.n 31319e │ │ │ │ vmlal.u q8, d15, d7[0] │ │ │ │ movs r0, r0 │ │ │ │ b.n 312faa │ │ │ │ vrsra.u32 , , #1 │ │ │ │ vmlal.u q8, d31, d27[0] │ │ │ │ movs r0, r0 │ │ │ │ + @ instruction: 0xebf8006d │ │ │ │ + @ instruction: 0xf28e0059 │ │ │ │ + subs.w r0, lr, r9, lsr #1 │ │ │ │ rsb r0, r8, sp, asr #1 │ │ │ │ - @ instruction: 0xf25e0059 │ │ │ │ - @ instruction: 0xeb8e0059 │ │ │ │ - @ instruction: 0xeb98006d │ │ │ │ - @ instruction: 0xf1fa0059 │ │ │ │ - sbc.w r0, r0, r9, lsr #1 │ │ │ │ + @ instruction: 0xf22a0059 │ │ │ │ + @ instruction: 0xeb900059 │ │ │ │ strb r6, [r3, r7] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - adc.w r0, r8, sp, asr #1 │ │ │ │ - sbc.w r0, lr, #89 @ 0x59 │ │ │ │ - adds.w r0, r0, r9, lsr #1 │ │ │ │ - @ instruction: 0xeb28006d │ │ │ │ - sbc.w r0, sl, #89 @ 0x59 │ │ │ │ - @ instruction: 0xeaf00059 │ │ │ │ + sbcs.w r0, r8, sp, asr #1 │ │ │ │ + @ instruction: 0xf19e0059 │ │ │ │ + adc.w r0, r0, r9, lsr #1 │ │ │ │ + adcs.w r0, r8, sp, asr #1 │ │ │ │ + @ instruction: 0xf19a0059 │ │ │ │ + @ instruction: 0xeb200059 │ │ │ │ str r0, [r5, #36] @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0f40059 │ │ │ │ - @ instruction: 0xeaa40059 │ │ │ │ - subs.w r0, r2, #89 @ 0x59 │ │ │ │ - @ instruction: 0xead6006d │ │ │ │ - @ instruction: 0xeaa00059 │ │ │ │ + @ instruction: 0xf1240059 │ │ │ │ + @ instruction: 0xead40059 │ │ │ │ + @ instruction: 0xf1e20059 │ │ │ │ + add.w r0, r6, sp, asr #1 │ │ │ │ + @ instruction: 0xead00059 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #184] @ (3137d8 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #184] @ (3137dc ) │ │ │ │ @@ -209598,35 +209597,35 @@ │ │ │ │ add.w r4, r4, #484 @ 0x1e4 │ │ │ │ movw r3, #770 @ 0x302 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #172] @ (3137e4 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #168] @ (3137e8 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3137b6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70d030 │ │ │ │ + bl 70d060 │ │ │ │ cbnz r0, 313768 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 711520 │ │ │ │ + bl 711550 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 3137aa │ │ │ │ mov.w r8, #32768 @ 0x8000 │ │ │ │ movs r7, #0 │ │ │ │ movs r0, #28 │ │ │ │ blx 2889f4 │ │ │ │ mov r3, r0 │ │ │ │ @@ -209636,15 +209635,15 @@ │ │ │ │ strd r4, r5, [r3] │ │ │ │ str.w r8, [r3, #12] │ │ │ │ str r7, [r3, #20] │ │ │ │ ldr.w r2, [r6, #400] @ 0x190 │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2, #0] │ │ │ │ str.w ip, [r6, #400] @ 0x190 │ │ │ │ - bl 711520 │ │ │ │ + bl 711550 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 31377a │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 312a34 │ │ │ │ @@ -209658,28 +209657,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31374a │ │ │ │ ldr r0, [pc, #40] @ (3137f4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 31374a │ │ │ │ - ands.w r0, r6, sp, asr #1 │ │ │ │ - ldrd r0, r0, [lr, #356] @ 0x164 │ │ │ │ - ldrd r0, r0, [r2, #356]! @ 0x164 │ │ │ │ + orr.w r0, r6, sp, asr #1 │ │ │ │ + and.w r0, lr, r9, lsr #1 │ │ │ │ + bic.w r0, r2, r9, lsr #1 │ │ │ │ strb r4, [r4, r1] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - orns r0, r4, #89 @ 0x59 │ │ │ │ + @ instruction: 0xf0a40059 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #380] @ (313988 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r5, [pc, #380] @ (31398c ) │ │ │ │ @@ -209697,20 +209696,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov fp, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 70d030 │ │ │ │ + bl 70d060 │ │ │ │ cbnz r0, 313878 │ │ │ │ ldr r2, [pc, #336] @ (3139a0 ) │ │ │ │ ldr r3, [pc, #324] @ (313994 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -209739,29 +209738,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #412] @ 0x19c │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 711520 │ │ │ │ + bl 711550 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 313948 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 3138be │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 313940 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 890634 │ │ │ │ + bl 890664 │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 31388a │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r2, [r5, #356] @ 0x164 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 31388a │ │ │ │ ldr.w r2, [r5, #328] @ 0x148 │ │ │ │ @@ -209782,15 +209781,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 890754 │ │ │ │ + bl 890784 │ │ │ │ adds r0, #24 │ │ │ │ blx 2889f4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ vldr d7, [pc, #96] @ 313980 │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ @@ -209821,41 +209820,41 @@ │ │ │ │ ldr r3, [pc, #76] @ (3139b4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 313884 │ │ │ │ ldr r0, [pc, #68] @ (3139b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 313884 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ - stmdb ip!, {r0, r2, r3, r5, r6} │ │ │ │ + ldrd r0, r0, [ip, #-436] @ 0x1b4 │ │ │ │ strh r0, [r1, r6] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - strd r0, r0, [r8], #356 @ 0x164 │ │ │ │ + ldmdb r8, {r0, r3, r4, r6} │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [lr], #356 @ 0x164 │ │ │ │ + stmdb lr!, {r0, r3, r4, r6} │ │ │ │ strh r4, [r6, r5] │ │ │ │ lsls r3, r5, #3 │ │ │ │ strh r4, [r2, r5] │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r3, #32 │ │ │ │ + asrs r6, r1, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r6, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.s16 q0, q1, │ │ │ │ + vqadd.s8 q8, q1, │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (3139e8 ) │ │ │ │ add r0, pc │ │ │ │ bl 4e33c4 │ │ │ │ @@ -209868,72 +209867,72 @@ │ │ │ │ add r0, pc │ │ │ │ b.w 3093b8 │ │ │ │ nop │ │ │ │ movs r7, #236 @ 0xec │ │ │ │ lsls r1, r7, #1 │ │ │ │ movs r5, r3 │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 7, r0, cr2, cr9, {2} │ │ │ │ - bpl.n 313a78 │ │ │ │ + vqadd.s32 q0, q1, │ │ │ │ + bpl.n 313ad8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #160] @ (313aac ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r6, [pc, #160] @ (313ab0 ) │ │ │ │ mov r8, r0 │ │ │ │ add r4, pc │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 72c334 │ │ │ │ + bl 72c364 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 313a98 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #144] @ (313ab4 ) │ │ │ │ ldr r2, [pc, #144] @ (313ab8 ) │ │ │ │ movs r3, #22 │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r5, [pc, #132] @ (313abc ) │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #132] @ (313ac0 ) │ │ │ │ add.w r0, r0, #32128 @ 0x7d80 │ │ │ │ add r5, pc │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #108] @ (313ac4 ) │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 72b2b4 │ │ │ │ + bl 72b2e4 │ │ │ │ ldr r1, [pc, #100] @ (313ac8 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #88] @ (313acc ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 72c644 │ │ │ │ + bl 72c674 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -209943,32 +209942,32 @@ │ │ │ │ ldr r1, [pc, #52] @ (313ad4 ) │ │ │ │ ldr r0, [pc, #56] @ (313ad8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - mrc 0, 6, r0, cr0, cr9, {2} │ │ │ │ + vqadd.s8 q0, q0, │ │ │ │ str r6, [r1, r6] │ │ │ │ lsls r3, r5, #3 │ │ │ │ - stmdb ip!, {r0, r2, r3, r5, r6} │ │ │ │ - mcr 0, 6, r0, cr4, cr9, {2} │ │ │ │ - lsrs r4, r0, #3 │ │ │ │ + ldrd r0, r0, [ip, #-436] @ 0x1b4 │ │ │ │ + mrc 0, 7, r0, cr4, cr9, {2} │ │ │ │ + lsrs r4, r6, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r2, [r7, r0] │ │ │ │ + ldrsb r2, [r5, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r4, #2] │ │ │ │ + strb r2, [r2, #3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, r3, r4 │ │ │ │ + adds r2, r1, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r5, [pc, #720] @ (313da0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia.w r4!, {r0, r2, r3, r5, r6} │ │ │ │ - mrc 0, 2, r0, cr2, cr9, {2} │ │ │ │ - strh r0, [r6, r1] │ │ │ │ + strd r0, r0, [r4], #436 @ 0x1b4 │ │ │ │ + mcr 0, 4, r0, cr2, cr9, {2} │ │ │ │ + strh r0, [r4, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (313b74 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -209977,41 +209976,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (313b7c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ ldr r2, [pc, #116] @ (313b80 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (313b84 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #100] @ (313b88 ) │ │ │ │ ldr r1, [pc, #104] @ (313b8c ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #10 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #88] @ (313b90 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r3, [pc, #80] @ (313b94 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (313b98 ) │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ @@ -210023,28 +210022,28 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strd r0, r0, [r0], #-436 @ 0x1b4 │ │ │ │ - lsrs r2, r1, #32 │ │ │ │ + ldmia.w r0, {r0, r2, r3, r5, r6} │ │ │ │ + lsrs r2, r7, #32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r0, r6] │ │ │ │ + strb r6, [r6, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldcl 0, cr0, [lr, #356]! @ 0x164 │ │ │ │ - mrc 0, 0, r0, cr12, cr9, {2} │ │ │ │ - pop {r1, r3, r4, r7} │ │ │ │ + mcr 0, 1, r0, cr14, cr9, {2} │ │ │ │ + mcr 0, 2, r0, cr12, cr9, {2} │ │ │ │ + pop {r1, r3, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [pc, #808] @ (313eb8 ) │ │ │ │ + ldr r5, [pc, #1000] @ (313f78 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldmia r3!, {r1, r4, r5, r6} │ │ │ │ lsls r6, r4, #3 │ │ │ │ - stc 0, cr0, [sl, #356] @ 0x164 │ │ │ │ + ldc 0, cr0, [sl, #356]! @ 0x164 │ │ │ │ lsls r3, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 313be4 │ │ │ │ @@ -210054,29 +210053,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (313bec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #36] @ (313bf0 ) │ │ │ │ add.w r1, r0, #32128 @ 0x7d80 │ │ │ │ mov.w r2, #416 @ 0x1a0 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 70f1d0 │ │ │ │ - b.n 313b24 │ │ │ │ + b.w 70f200 │ │ │ │ + b.n 313b84 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldc 0, cr0, [r8, #-356]! @ 0xfffffe9c │ │ │ │ - stc 0, cr0, [r2, #-356]! @ 0xfffffe9c │ │ │ │ - b.n 313698 │ │ │ │ + stcl 0, cr0, [r8, #-356]! @ 0xfffffe9c │ │ │ │ + ldcl 0, cr0, [r2, #-356] @ 0xfffffe9c │ │ │ │ + b.n 3136f8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (313c74 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -210086,56 +210085,56 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r5, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #92] @ (313c80 ) │ │ │ │ ldr r1, [pc, #96] @ (313c84 ) │ │ │ │ add.w r0, r0, #32128 @ 0x7d80 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [r5, #3396] @ 0xd44 │ │ │ │ movs r1, #1 │ │ │ │ str.w r1, [r5, #3400] @ 0xd48 │ │ │ │ ldr r1, [pc, #56] @ (313c88 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r0, r5, #32000 @ 0x7d00 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72c584 │ │ │ │ + b.w 72c5b4 │ │ │ │ nop │ │ │ │ - b.n 313b08 │ │ │ │ + b.n 313b68 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stcl 0, cr0, [r2], #356 @ 0x164 │ │ │ │ - stcl 0, cr0, [sl], {89} @ 0x59 │ │ │ │ - lsls r4, r3, #27 │ │ │ │ + ldc 0, cr0, [r2, #-356] @ 0xfffffe9c │ │ │ │ + ldcl 0, cr0, [sl], #356 @ 0x164 │ │ │ │ + lsls r4, r1, #28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r2, r1] │ │ │ │ + strb r6, [r0, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - asrs r2, r5, #28 │ │ │ │ + asrs r2, r3, #29 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 00313c8c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -210175,15 +210174,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e4fd4 │ │ │ │ + bl 7e5004 │ │ │ │ mov r2, r0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.w 313e4e │ │ │ │ cmp r7, r1 │ │ │ │ it eq │ │ │ │ cmpeq r5, r2 │ │ │ │ bne.n 313e08 │ │ │ │ @@ -210193,15 +210192,15 @@ │ │ │ │ sbcs.w r0, r8, r7 │ │ │ │ bcc.w 313e7e │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov.w sl, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ strd r2, r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, fp, [sp, #64] @ 0x40 │ │ │ │ - bl 77fbb4 │ │ │ │ + bl 77fbe4 │ │ │ │ mov sl, r0 │ │ │ │ orrs.w r0, r5, r7 │ │ │ │ beq.n 313cc4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov fp, sl │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r4, r8 │ │ │ │ @@ -210231,69 +210230,69 @@ │ │ │ │ beq.n 313cc4 │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r6, r6, [sp, #12] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ - bl 7e25a8 │ │ │ │ + bl 7e25d8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 313dc6 │ │ │ │ ands.w r0, r0, #2 │ │ │ │ bne.n 313d5c │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r2, r3, r4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 7e5148 │ │ │ │ + bl 7e5178 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 313d5c │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ - bl 72cffc │ │ │ │ + bl 72d02c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 77f990 │ │ │ │ + bl 77f9c0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ ldr r3, [pc, #184] @ (313ea0 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (313ea4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ negs r2, r2 │ │ │ │ ldr r3, [pc, #180] @ (313ea8 ) │ │ │ │ add r1, pc │ │ │ │ strd r5, r0, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 87a50c │ │ │ │ + bl 87a53c │ │ │ │ b.n 313cca │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 72cffc │ │ │ │ + bl 72d02c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 77f990 │ │ │ │ + bl 77f9c0 │ │ │ │ ldr r3, [pc, #132] @ (313eac ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [pc, #128] @ (313eb0 ) │ │ │ │ ldr r3, [pc, #128] @ (313eb4 ) │ │ │ │ @@ -210303,34 +210302,34 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #24] │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ strd r6, r4, [sp, #4] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 313cca │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 77f990 │ │ │ │ + bl 77f9c0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #92] @ (313eb8 ) │ │ │ │ negs r1, r2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #88] @ (313ebc ) │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ ldr r3, [pc, #84] @ (313ec0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r4, r8 │ │ │ │ add r3, pc │ │ │ │ - bl 87a50c │ │ │ │ + bl 87a53c │ │ │ │ b.n 313cca │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (313ec4 ) │ │ │ │ movs r2, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #68] @ (313ec8 ) │ │ │ │ ldr r0, [pc, #68] @ (313ecc ) │ │ │ │ add r3, pc │ │ │ │ @@ -210341,30 +210340,30 @@ │ │ │ │ nop │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #1008] @ (31428c ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r6, [pc, #832] @ (3141e0 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ - stc 0, cr0, [r8], {89} @ 0x59 │ │ │ │ - adcs.w r0, sl, r9, lsr #1 │ │ │ │ - b.n 313a30 │ │ │ │ + ldc 0, cr0, [r8], #-356 @ 0xfffffe9c │ │ │ │ + @ instruction: 0xeb8a0059 │ │ │ │ + b.n 313a90 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adcs.w r0, ip, r9, lsr #1 │ │ │ │ - adds.w r0, r8, r9, lsr #1 │ │ │ │ - b.n 3139c0 │ │ │ │ + @ instruction: 0xeb8c0059 │ │ │ │ + adc.w r0, r8, r9, lsr #1 │ │ │ │ + b.n 313a20 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add.w r0, r0, r9, lsr #1 │ │ │ │ - @ instruction: 0xeae00059 │ │ │ │ - b.n 313958 │ │ │ │ + @ instruction: 0xeb300059 │ │ │ │ + adds.w r0, r0, r9, lsr #1 │ │ │ │ + b.n 3139b8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - b.n 313934 │ │ │ │ + b.n 313994 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - @ instruction: 0xeac40059 │ │ │ │ - adc.w r0, r4, r9, lsr #1 │ │ │ │ + @ instruction: 0xeaf40059 │ │ │ │ + sbcs.w r0, r4, r9, lsr #1 │ │ │ │ │ │ │ │ 00313ed0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #492] @ (3140cc ) │ │ │ │ @@ -210393,29 +210392,29 @@ │ │ │ │ cbnz r5, 313f18 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc.n 313fa0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 8a35f4 │ │ │ │ + bl 8a3624 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 313fd8 │ │ │ │ cmp.w r0, #65536 @ 0x10000 │ │ │ │ bcs.w 31405c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 8a35f4 │ │ │ │ + bl 8a3624 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 31407c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 313f50 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8a35f4 │ │ │ │ + bl 8a3624 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 314096 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #384] @ (3140d4 ) │ │ │ │ ldr r3, [pc, #376] @ (3140d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -210431,15 +210430,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 3140c6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 782938 │ │ │ │ + bl 782968 │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31404c │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 313f18 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 313f12 │ │ │ │ @@ -210453,46 +210452,46 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #308] @ (3140e0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ movs r0, #0 │ │ │ │ b.n 313f52 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 313f18 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 8a35f4 │ │ │ │ + bl 8a3624 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 313f28 │ │ │ │ ldr r3, [pc, #264] @ (3140e4 ) │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ ldr r4, [pc, #264] @ (3140e8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #264] @ (3140ec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 313fb8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 782938 │ │ │ │ + bl 782968 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 77fbb4 │ │ │ │ + bl 77fbe4 │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cbz r3, 31403e │ │ │ │ cbnz r5, 314012 │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 3140ba │ │ │ │ ldr r5, [sp, #16] │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -210535,39 +210534,39 @@ │ │ │ │ ldr r1, [pc, #144] @ (3140f8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 313fb8 │ │ │ │ ldr r3, [pc, #124] @ (3140fc ) │ │ │ │ movs r2, #188 @ 0xbc │ │ │ │ ldr r4, [pc, #124] @ (314100 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #124] @ (314104 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 313fb8 │ │ │ │ ldr r3, [pc, #112] @ (314108 ) │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ ldr r4, [pc, #112] @ (31410c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (314110 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 313fb8 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 314012 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -210577,34 +210576,34 @@ │ │ │ │ nop │ │ │ │ ldr r4, [pc, #760] @ (3143c8 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #312] @ (314210 ) │ │ │ │ lsls r3, r5, #3 │ │ │ │ - b.n 313900 │ │ │ │ + b.n 313960 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - orns r0, r4, r9, lsr #1 │ │ │ │ - @ instruction: 0xe99c0059 │ │ │ │ - b.n 31489c │ │ │ │ + @ instruction: 0xeaa40059 │ │ │ │ + strd r0, r0, [ip, #356] @ 0x164 │ │ │ │ + b.n 3138fc │ │ │ │ lsls r5, r5, #1 │ │ │ │ - orns r0, r4, r9, lsr #1 │ │ │ │ - strd r0, r0, [r4, #-356]! @ 0x164 │ │ │ │ - b.n 31479c │ │ │ │ + @ instruction: 0xeaa40059 │ │ │ │ + @ instruction: 0xe9940059 │ │ │ │ + b.n 3147fc │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bic.w r0, r6, r9, lsr #1 │ │ │ │ - @ instruction: 0xe8de0059 │ │ │ │ - b.n 31476c │ │ │ │ + orrs.w r0, r6, r9, lsr #1 │ │ │ │ + stmdb lr, {r0, r3, r4, r6} │ │ │ │ + b.n 3147cc │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bics.w r0, r8, r9, lsr #1 │ │ │ │ - @ instruction: 0xe8c00059 │ │ │ │ - b.n 314744 │ │ │ │ + orn r0, r8, r9, lsr #1 │ │ │ │ + ldrd r0, r0, [r0], #356 @ 0x164 │ │ │ │ + b.n 3147a4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - orrs.w r0, r6, r9, lsr #1 │ │ │ │ - stmia.w r6!, {r0, r3, r4, r6} │ │ │ │ + eor.w r0, r6, r9, lsr #1 │ │ │ │ + @ instruction: 0xe8d60059 │ │ │ │ │ │ │ │ 00314114 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -210626,47 +210625,47 @@ │ │ │ │ movs r4, #0 │ │ │ │ adds r1, r1, r1 │ │ │ │ orr.w r1, r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r4, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 77ff74 │ │ │ │ + bl 77ffa4 │ │ │ │ cmp r0, r4 │ │ │ │ blt.n 3141ba │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 314178 │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ moveq r3, r4 │ │ │ │ beq.n 314178 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3141ee │ │ │ │ mov r0, r6 │ │ │ │ - bl 7814bc │ │ │ │ + bl 7814ec │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r5, #72] @ 0x48 │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 3141de │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 3141ce │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 7814c4 │ │ │ │ + bl 7814f4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 78127c │ │ │ │ + bl 7812ac │ │ │ │ mov r0, r6 │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ ldrd r1, r2, [r5, #64] @ 0x40 │ │ │ │ - bl 77a6a0 │ │ │ │ + bl 77a6d0 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -210678,22 +210677,22 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7812d8 │ │ │ │ + bl 781308 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r0 │ │ │ │ b.n 314184 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7812d8 │ │ │ │ + bl 781308 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ b.n 31417e │ │ │ │ blx 28ae20 │ │ │ │ nop │ │ │ │ │ │ │ │ 003141f4 : │ │ │ │ @@ -210746,28 +210745,28 @@ │ │ │ │ ldr r1, [pc, #168] @ (314304 ) │ │ │ │ add r3, pc │ │ │ │ ldrd r5, r0, [sp, #32] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 31428e │ │ │ │ ldr r3, [pc, #148] @ (314308 ) │ │ │ │ mov.w r2, #270 @ 0x10e │ │ │ │ ldr r4, [pc, #144] @ (31430c ) │ │ │ │ ldr r1, [pc, #148] @ (314310 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -210803,31 +210802,31 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 31428e │ │ │ │ nop │ │ │ │ - b.n 3145c0 │ │ │ │ + b.n 314620 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldmdb r6, {r0, r3, r4, r6} │ │ │ │ - b.n 3140d8 │ │ │ │ + strd r0, r0, [r6, #-356] @ 0x164 │ │ │ │ + b.n 314138 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 31458c │ │ │ │ + b.n 3145ec │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldmia.w sl!, {r0, r3, r4, r6} │ │ │ │ - b.n 3140a8 │ │ │ │ + strd r0, r0, [sl], #356 @ 0x164 │ │ │ │ + b.n 314108 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 3144c4 │ │ │ │ + b.n 314524 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrd r0, r0, [r0], #-356 @ 0x164 │ │ │ │ - b.n 313fe0 │ │ │ │ + stmia.w r0!, {r0, r3, r4, r6} │ │ │ │ + b.n 314040 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00314320 : │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ it ne │ │ │ │ cmpne r3, #1 │ │ │ │ bgt.n 314402 │ │ │ │ @@ -211004,25 +211003,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #548] @ 0x224 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 28a9f4 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, r7, [sp, #24] │ │ │ │ - bl 7809b8 │ │ │ │ + bl 7809e8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ movs r7, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 7e5148 │ │ │ │ + bl 7e5178 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 3145b0 │ │ │ │ ldrb.w r3, [sp, #546] @ 0x222 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne.n 3145b0 │ │ │ │ ldrb.w r3, [sp, #547] @ 0x223 │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ @@ -211037,15 +211036,15 @@ │ │ │ │ ldrb r7, [r4, #6] │ │ │ │ ands.w r6, r7, #63 @ 0x3f │ │ │ │ beq.n 3145aa │ │ │ │ mla r2, r3, r6, r6 │ │ │ │ adds r7, r3, #1 │ │ │ │ ldrd r0, r1, [sp, #24] │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ subs r2, r0, #1 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 3145de │ │ │ │ adds r4, #16 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 314580 │ │ │ │ @@ -211088,15 +211087,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3145fa │ │ │ │ ldr r0, [pc, #44] @ (314644 ) │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3145fa │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ mov ip, r2 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ mov lr, r0 │ │ │ │ @@ -211105,15 +211104,15 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, r7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 314140 │ │ │ │ + b.n 3141a0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00314648 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -211134,15 +211133,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ strd r3, r3, [r1, #4] │ │ │ │ - bl 7829ac │ │ │ │ + bl 7829dc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 314710 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -211192,15 +211191,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #412] @ (3148a4 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3146ae │ │ │ │ add r3, sp, #20 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r9 │ │ │ │ bl 3144f8 │ │ │ │ adds r0, #1 │ │ │ │ @@ -211215,15 +211214,15 @@ │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 31469e │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 7809b8 │ │ │ │ + bl 7809e8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -211271,15 +211270,15 @@ │ │ │ │ movls r3, #3 │ │ │ │ b.n 3146a0 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 7809b8 │ │ │ │ + bl 7809e8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -211339,15 +211338,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ add sl, lr │ │ │ │ lsls r3, r5, #3 │ │ │ │ movs r4, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 314228 │ │ │ │ + b.n 314288 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 003148a8 : │ │ │ │ cmp r1, #16 │ │ │ │ it ls │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ ite ls │ │ │ │ @@ -211368,15 +211367,15 @@ │ │ │ │ adds r0, #1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ (3148e8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 73010c │ │ │ │ + b.w 73013c │ │ │ │ nop │ │ │ │ adds r4, r0, r4 │ │ │ │ lsls r1, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -211396,15 +211395,15 @@ │ │ │ │ add.w r3, ip, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ mov.w ip, r1, asr #31 │ │ │ │ strd r1, ip, [sp] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7e563c │ │ │ │ + bl 7e566c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 314950 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -211413,17 +211412,17 @@ │ │ │ │ negs r0, r0 │ │ │ │ blx 2890e4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (314968 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 87acb8 │ │ │ │ + b.w 87ace8 │ │ │ │ nop │ │ │ │ - b.n 314ea8 │ │ │ │ + b.n 314f08 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #80] @ (3149cc ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -211451,53 +211450,53 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 314996 │ │ │ │ ldr r0, [pc, #28] @ (3149dc ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 314996 │ │ │ │ nop │ │ │ │ tst r4, r3 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 314e84 │ │ │ │ + b.n 314ee4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #80] @ (314a44 ) │ │ │ │ ldr r2, [pc, #84] @ (314a48 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (314a4c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #72] @ (314a50 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r3, [pc, #68] @ (314a54 ) │ │ │ │ ldr r1, [pc, #68] @ (314a58 ) │ │ │ │ movs r2, #14 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r3, [pc, #56] @ (314a5c ) │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ @@ -211505,18 +211504,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bge.n 314a90 │ │ │ │ + bge.n 314af0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - vst4.16 {d0-d3}, [sl :64], r8 │ │ │ │ - mov lr, r0 │ │ │ │ + ldrsh.w r0, [sl, r8, lsl #1] │ │ │ │ + mov lr, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r1, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r4, r5, r6, r7} │ │ │ │ lsls r6, r4, #3 │ │ │ │ @@ -211686,15 +211685,15 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #100] @ (314c60 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 314b5e │ │ │ │ ldr r0, [pc, #92] @ (314c64 ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 314b1c │ │ │ │ ldr r0, [pc, #72] @ (314c5c ) │ │ │ │ @@ -211707,38 +211706,38 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (314c68 ) │ │ │ │ vldr d7, [r4, #872] @ 0x368 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r1, [r4, #1076] @ 0x434 │ │ │ │ b.n 314b1c │ │ │ │ lsrs r6, r3 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 314d1c │ │ │ │ + bhi.n 314b7c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - b.n 314f30 │ │ │ │ + b.n 314f90 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bhi.n 314cf8 │ │ │ │ + bhi.n 314b58 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - b.n 314f0c │ │ │ │ + b.n 314f6c │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [r6, #64] @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 314e34 │ │ │ │ + b.n 314e94 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [r7, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - b.n 314d1c │ │ │ │ + b.n 314d7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ movs r4, #0 │ │ │ │ @@ -211767,15 +211766,15 @@ │ │ │ │ cmpne r5, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r3, #12 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r7, r1, [r0, #760] @ 0x2f8 │ │ │ │ orrs.w r3, r7, r1 │ │ │ │ beq.n 314d46 │ │ │ │ ldr.w r3, [r0, #756] @ 0x2f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 314f26 │ │ │ │ @@ -211795,15 +211794,15 @@ │ │ │ │ ldr r2, [pc, #708] @ (314fcc ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ bl 5257a4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbz r3, 314d60 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ ldr r2, [pc, #692] @ (314fd0 ) │ │ │ │ ldr r3, [pc, #668] @ (314fbc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -211821,46 +211820,46 @@ │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #648] @ (314fd8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #810 @ 0x32a │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 314d12 │ │ │ │ mov r0, r9 │ │ │ │ bl 523f7c │ │ │ │ ldr r2, [pc, #628] @ (314fdc ) │ │ │ │ ldr r1, [pc, #628] @ (314fe0 ) │ │ │ │ add.w r3, r8, #104 @ 0x68 │ │ │ │ str.w r0, [r4, #1060] @ 0x424 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r9 │ │ │ │ bl 336634 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 314f5a │ │ │ │ - bl 7813bc │ │ │ │ + bl 7813ec │ │ │ │ eor.w r0, r0, #1 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ uxtb r0, r0 │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 314f7a │ │ │ │ vldr d7, [pc, #508] @ 314fa8 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ str r5, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 77ff74 │ │ │ │ + bl 77ffa4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 314d12 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cbz r0, 314dda │ │ │ │ ldr.w r2, [r4, #1060] @ 0x424 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -211876,29 +211875,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov.w r3, #32768 @ 0x8000 │ │ │ │ strb.w r2, [r4, #776] @ 0x308 │ │ │ │ mov sl, r0 │ │ │ │ strh.w r3, [r4, #778] @ 0x30a │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 314f74 │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ uxtb r2, r0 │ │ │ │ cmp r2, #1 │ │ │ │ ite ls │ │ │ │ movls.w r9, #0 │ │ │ │ movhi.w r9, #1 │ │ │ │ ldrb.w r7, [r4, #1068] @ 0x42c │ │ │ │ ldrd r5, r6, [r4, #756] @ 0x2f4 │ │ │ │ ldr.w r8, [r4, #764] @ 0x2fc │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 314f60 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ cmp.w sl, #1 │ │ │ │ umull r1, r3, r5, r6 │ │ │ │ ite eq │ │ │ │ moveq.w ip, #8 │ │ │ │ movne.w ip, #11 │ │ │ │ @@ -211958,43 +211957,43 @@ │ │ │ │ strh.w r2, [r4, #831] @ 0x33f │ │ │ │ str.w r3, [r4, #804] @ 0x324 │ │ │ │ blx 28b444 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r0, [r4, #1072] @ 0x430 │ │ │ │ str.w r3, [r4, #1076] @ 0x434 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ b.n 314d1a │ │ │ │ ldr r2, [pc, #188] @ (314fe4 ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #184] @ (314fe8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #814 @ 0x32e │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 314d12 │ │ │ │ ldr r2, [pc, #168] @ (314fec ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #168] @ (314ff0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #818 @ 0x332 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 314d12 │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ b.n 314dda │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ b.n 314e34 │ │ │ │ mov r9, r1 │ │ │ │ movs r2, #1 │ │ │ │ b.n 314e14 │ │ │ │ @@ -212007,15 +212006,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (314ffc ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 55fef8 │ │ │ │ b.n 314d12 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, r1 │ │ │ │ @@ -212026,44 +212025,44 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r5, [pc, #720] @ (315288 ) │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #18 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 314ecc │ │ │ │ + bvc.n 314f2c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - b.n 31512c │ │ │ │ + b.n 31518c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 3150d4 │ │ │ │ + b.n 315134 │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r6, r3, #19 │ │ │ │ lsls r1, r7, #1 │ │ │ │ subs r6, #134 @ 0x86 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - b.n 315040 │ │ │ │ + b.n 3150a0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 31500c │ │ │ │ + b.n 31506c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, pc, #680 @ (adr r3, 315288 ) │ │ │ │ + add r3, pc, #872 @ (adr r3, 315348 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, pc, #768 @ (adr r3, 3152e4 ) │ │ │ │ + add r3, pc, #960 @ (adr r3, 3153a4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - udf #136 @ 0x88 │ │ │ │ + udf #184 @ 0xb8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - udf #56 @ 0x38 │ │ │ │ + udf #104 @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - udf #158 @ 0x9e │ │ │ │ + udf #206 @ 0xce │ │ │ │ lsls r1, r3, #1 │ │ │ │ - udf #30 │ │ │ │ + udf #78 @ 0x4e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bmi.n 314f1c │ │ │ │ + bmi.n 314f7c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - @ instruction: 0xf3780058 │ │ │ │ - lsrs r4, r6 │ │ │ │ + usat r0, #24, r8, asr #1 │ │ │ │ + asrs r4, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #220] @ 3150f0 │ │ │ │ @@ -212121,15 +212120,15 @@ │ │ │ │ bpl.n 31505c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (315100 ) │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 31505c │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ mov r4, r1 │ │ │ │ b.n 315050 │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ rev16 r1, r1 │ │ │ │ uxth r4, r1 │ │ │ │ @@ -212163,23 +212162,23 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r6, #12] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 3151d4 │ │ │ │ + ble.n 315034 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcc.n 3151a8 │ │ │ │ + bcc.n 315008 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bgt.n 3151bc │ │ │ │ + bgt.n 31501c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcc.n 315184 │ │ │ │ + bcc.n 3151e4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bgt.n 315198 │ │ │ │ + bgt.n 3151f8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (3151a0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -212189,15 +212188,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ ldr r5, [pc, #120] @ (3151ac ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #112] @ (3151b0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 31517e │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ @@ -212226,31 +212225,31 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 315148 │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #36] @ (3151bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 315148 │ │ │ │ - bcs.n 315184 │ │ │ │ + bcc.n 3151e4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bgt.n 3151c0 │ │ │ │ + bgt.n 315220 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bgt.n 3151f8 │ │ │ │ + bgt.n 315258 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r2, #108 @ 0x6c │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 315120 │ │ │ │ + bgt.n 315180 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -212309,15 +212308,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 3153d8 │ │ │ │ ldr.w r0, [pc, #1652] @ 3158f8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 3153cc │ │ │ │ cmp r3, #152 @ 0x98 │ │ │ │ bne.n 31538a │ │ │ │ ldrb.w r2, [r4, #769] @ 0x301 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3156c2 │ │ │ │ @@ -212433,15 +212432,15 @@ │ │ │ │ strd r3, r0, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1280] @ 315900 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #20] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 315374 │ │ │ │ mov r1, r2 │ │ │ │ cmp r6, #1 │ │ │ │ bhi.w 31575e │ │ │ │ lsls r2, r7, #3 │ │ │ │ cmp r6, #0 │ │ │ │ mvn.w r0, r2 │ │ │ │ @@ -212606,15 +212605,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3155aa │ │ │ │ ldr r0, [pc, #760] @ (315908 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 3155aa │ │ │ │ cmp r6, r2 │ │ │ │ bls.w 31541a │ │ │ │ mov ip, r2 │ │ │ │ ble.w 31541a │ │ │ │ @@ -212751,15 +212750,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 3153d8 │ │ │ │ ldr r0, [pc, #372] @ (315910 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 3153cc │ │ │ │ add r1, r4 │ │ │ │ ldr r2, [pc, #316] @ (3158ec ) │ │ │ │ movs r6, #0 │ │ │ │ ldrb.w r5, [r1, #788] @ 0x314 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ @@ -212774,15 +212773,15 @@ │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 3154a4 │ │ │ │ ldr r0, [pc, #320] @ (315918 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3154a4 │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 31535c │ │ │ │ add r0, r4 │ │ │ │ ldrb.w r1, [r0, #788] @ 0x314 │ │ │ │ b.n 31541a │ │ │ │ ldrh.w r2, [r4, #780] @ 0x30c │ │ │ │ @@ -212801,15 +212800,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3153d8 │ │ │ │ ldr r0, [pc, #252] @ (315920 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 3153cc │ │ │ │ ldr r3, [pc, #232] @ (31591c ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -212818,15 +212817,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3155aa │ │ │ │ ldr r0, [pc, #212] @ (315924 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 3155aa │ │ │ │ ldr r0, [pc, #168] @ (31590c ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ @@ -212836,15 +212835,15 @@ │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 3154f2 │ │ │ │ ldr r0, [pc, #172] @ (315928 ) │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3154f2 │ │ │ │ ldr r2, [pc, #100] @ (3158ec ) │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ movs r6, #0 │ │ │ │ mov r5, r7 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ b.n 3153cc │ │ │ │ @@ -212858,70 +212857,70 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 3153a6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ (315930 ) │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r0, [r4, #1056] @ 0x420 │ │ │ │ b.n 3153a6 │ │ │ │ eor.w r1, r2, r1, lsl #24 │ │ │ │ and.w r1, r1, #4278190080 @ 0xff000000 │ │ │ │ eors r1, r2 │ │ │ │ b.n 315414 │ │ │ │ ldr r0, [pc, #96] @ (315934 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r7, #0 │ │ │ │ add r0, pc │ │ │ │ mov r6, r7 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ mov r5, r7 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 3153cc │ │ │ │ nop │ │ │ │ subs r1, #196 @ 0xc4 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r4, #68] @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 315924 │ │ │ │ + bgt.n 315984 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrsb r0, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 3158bc │ │ │ │ + bgt.n 31591c │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 3158e0 │ │ │ │ + bls.n 315940 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r4, [r6, r3] │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 3159d0 │ │ │ │ + bvc.n 315830 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r4, r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 315840 │ │ │ │ + bvc.n 3158a0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r1, [pc, #112] @ (315990 ) │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 315858 │ │ │ │ + bvs.n 3158b8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvs.n 315a08 │ │ │ │ + bvs.n 315868 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvs.n 315888 │ │ │ │ + bvs.n 3158e8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 315884 │ │ │ │ + bpl.n 3158e4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bvs.n 3159e4 │ │ │ │ + bvs.n 315844 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #28 │ │ │ │ @@ -213062,15 +213061,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ strd r7, r1, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr.w r0, [pc, #1840] @ 31622c │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 315996 │ │ │ │ b.n 3159a4 │ │ │ │ cmp.w r9, #232 @ 0xe8 │ │ │ │ beq.w 315c84 │ │ │ │ @@ -213147,15 +213146,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 315b36 │ │ │ │ ldr.w r2, [pc, #1592] @ 316234 │ │ │ │ ldr.w r0, [pc, #1592] @ 316238 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 315b36 │ │ │ │ ldrd r0, r1, [r4, #872] @ 0x368 │ │ │ │ orrs r1, r0 │ │ │ │ bne.w 315df0 │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #111 @ 0x6f │ │ │ │ @@ -213183,15 +213182,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 315a14 │ │ │ │ ldr.w r2, [pc, #1480] @ 31623c │ │ │ │ ldr.w r0, [pc, #1480] @ 316240 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 315a14 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 316062 │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #779] @ 0x30b │ │ │ │ @@ -213216,15 +213215,15 @@ │ │ │ │ ldr.w r3, [pc, #1364] @ 316224 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 315a00 │ │ │ │ ldr.w r0, [pc, #1388] @ 31624c │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 315a00 │ │ │ │ ldr.w r2, [pc, #1336] @ 316224 │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -213250,15 +213249,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 315cc0 │ │ │ │ ldr.w r2, [pc, #1296] @ 316250 │ │ │ │ ldr.w r0, [pc, #1296] @ 316254 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 3159fa │ │ │ │ cmp.w r9, #208 @ 0xd0 │ │ │ │ beq.n 315ddc │ │ │ │ cmp.w r9, #1 │ │ │ │ beq.n 315ddc │ │ │ │ @@ -213278,15 +213277,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 315cc0 │ │ │ │ ldr.w r2, [pc, #1220] @ 316258 │ │ │ │ ldr.w r0, [pc, #1220] @ 31625c │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 3159fa │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ bne.w 3159e4 │ │ │ │ ldr.w r2, [r8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -213343,15 +213342,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ ldrb.w r0, [r4, #776] @ 0x308 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r0, [pc, #1024] @ 316264 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3159f2 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 315b36 │ │ │ │ ldr r3, [pc, #948] @ (316230 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -213363,15 +213362,15 @@ │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 315b36 │ │ │ │ ldr r2, [pc, #980] @ (316268 ) │ │ │ │ ldr r0, [pc, #984] @ (31626c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 315b36 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 316090 │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ strb.w r3, [r4, #778] @ 0x30a │ │ │ │ @@ -213414,15 +213413,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 315cc0 │ │ │ │ ldr r2, [pc, #832] @ (316270 ) │ │ │ │ ldr r0, [pc, #836] @ (316274 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 3159fa │ │ │ │ ldrb.w r3, [r4, #768] @ 0x300 │ │ │ │ subs r2, r3, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ @@ -213462,15 +213461,15 @@ │ │ │ │ beq.w 315cfc │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 315cfc │ │ │ │ ldr r0, [pc, #712] @ (316278 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 315cfc │ │ │ │ ldr.w r2, [r4, #760] @ 0x2f8 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ adds r0, r7, r6 │ │ │ │ blx 28a9f4 │ │ │ │ @@ -213489,15 +213488,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 315b8e │ │ │ │ ldr r0, [pc, #644] @ (316280 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r3, [r4, #1076] @ 0x434 │ │ │ │ b.n 315b8e │ │ │ │ ldr r2, [pc, #548] @ (316230 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 315dba │ │ │ │ @@ -213508,15 +213507,15 @@ │ │ │ │ bpl.w 315dba │ │ │ │ ldr r2, [pc, #608] @ (316284 ) │ │ │ │ ldr r0, [pc, #608] @ (316288 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 315dba │ │ │ │ ldr r3, [pc, #500] @ (316230 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 315c34 │ │ │ │ @@ -213526,15 +213525,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 315c34 │ │ │ │ ldr r2, [pc, #568] @ (31628c ) │ │ │ │ ldr r0, [pc, #572] @ (316290 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 315c34 │ │ │ │ ldr r3, [pc, #460] @ (316230 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 315c8e │ │ │ │ ldr r3, [pc, #436] @ (316224 ) │ │ │ │ @@ -213543,15 +213542,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 315c8e │ │ │ │ ldr r2, [pc, #536] @ (316294 ) │ │ │ │ ldr r0, [pc, #536] @ (316298 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 315c8e │ │ │ │ ldr r3, [pc, #412] @ (316230 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 315eb0 │ │ │ │ @@ -213561,15 +213560,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 315eb0 │ │ │ │ ldr r2, [pc, #496] @ (31629c ) │ │ │ │ ldr r0, [pc, #500] @ (3162a0 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 315eb0 │ │ │ │ ldr r3, [pc, #372] @ (316230 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 3160d2 │ │ │ │ ldr r3, [pc, #348] @ (316224 ) │ │ │ │ @@ -213590,15 +213589,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 315f72 │ │ │ │ ldr r2, [pc, #432] @ (3162a4 ) │ │ │ │ ldr r0, [pc, #436] @ (3162a8 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 315f72 │ │ │ │ ldr r2, [pc, #424] @ (3162ac ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 315ed8 │ │ │ │ ldr r2, [pc, #276] @ (316224 ) │ │ │ │ @@ -213607,15 +213606,15 @@ │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 315ed8 │ │ │ │ strd r0, ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #396] @ (3162b0 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 315ed8 │ │ │ │ ldr r3, [pc, #256] @ (316230 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 315b36 │ │ │ │ ldr r3, [pc, #232] @ (316224 ) │ │ │ │ @@ -213624,20 +213623,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 315b36 │ │ │ │ ldr r2, [pc, #364] @ (3162b4 ) │ │ │ │ ldr r0, [pc, #364] @ (3162b8 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 315b36 │ │ │ │ ldr r0, [pc, #348] @ (3162bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w r2, [r4, #1076] @ 0x434 │ │ │ │ b.n 3159fa │ │ │ │ ldr r1, [pc, #328] @ (3162c0 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -213650,23 +213649,23 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 315e00 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #304] @ (3162c4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r2, [r4, #880] @ 0x370 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 315e00 │ │ │ │ ldr r2, [pc, #288] @ (3162c8 ) │ │ │ │ ldr r0, [pc, #288] @ (3162cc ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ strb.w r2, [r4, #779] @ 0x30b │ │ │ │ b.n 3159fa │ │ │ │ ldr r3, [pc, #268] @ (3162d0 ) │ │ │ │ ldr r2, [pc, #268] @ (3162d4 ) │ │ │ │ @@ -213693,117 +213692,117 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 315cc0 │ │ │ │ ldr r2, [pc, #212] @ (3162dc ) │ │ │ │ ldr r0, [pc, #216] @ (3162e0 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.w 3159fa │ │ │ │ adds r2, #80 @ 0x50 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #768] @ (31652c ) │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 316298 │ │ │ │ + bpl.n 3162f8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 31622c │ │ │ │ + bpl.n 31628c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bmi.n 316144 │ │ │ │ + bmi.n 3161a4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bpl.n 3162b4 │ │ │ │ + bpl.n 316314 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bmi.n 316264 │ │ │ │ + bmi.n 3162c4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r0, [r2, #2] │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 316290 │ │ │ │ + bvs.n 3162f0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bmi.n 3162ac │ │ │ │ + bmi.n 31630c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcc.n 3162e4 │ │ │ │ + bcc.n 316344 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bmi.n 31625c │ │ │ │ + bmi.n 3162bc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcs.n 316244 │ │ │ │ + bcc.n 3162a4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r5!, {r2, r6, r7} │ │ │ │ + stmia r5!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bmi.n 3162ec │ │ │ │ + bmi.n 31634c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bne.n 316224 │ │ │ │ + bcs.n 316284 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bne.n 316254 │ │ │ │ + bcs.n 3162b4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcs.n 3162cc │ │ │ │ + bcs.n 31632c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bne.n 31632c │ │ │ │ + bne.n 31618c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcs.n 3161dc │ │ │ │ + bcs.n 31623c │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 3162f0 │ │ │ │ + bcs.n 316350 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bne.n 316334 │ │ │ │ + bne.n 316194 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - beq.n 31634c │ │ │ │ + beq.n 3161ac │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bne.n 3161e8 │ │ │ │ + bne.n 316248 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - beq.n 3162f8 │ │ │ │ + beq.n 316358 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - beq.n 31622c │ │ │ │ + beq.n 31628c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - beq.n 3162ac │ │ │ │ + beq.n 31630c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - beq.n 316390 │ │ │ │ + beq.n 3161f0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r7, {r1, r3, r4, r6, r7} │ │ │ │ + beq.n 3162b8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - beq.n 3162d8 │ │ │ │ + beq.n 316338 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r7, {r1, r4, r7} │ │ │ │ + ldmia r7, {r1, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [r3, #108] @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r7, {r1, r2, r3, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r7, {r1, r4, r5, r6, r7} │ │ │ │ + beq.n 3162fc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r7!, {r2, r3, r4, r5} │ │ │ │ + ldmia r7!, {r2, r3, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bne.n 3162cc │ │ │ │ + bne.n 31632c │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 31632c │ │ │ │ + beq.n 31638c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r7!, {r1, r6} │ │ │ │ + ldmia r7!, {r1, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r6, {r5, r6, r7} │ │ │ │ + ldmia r7!, {r4} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r2!, {r2, r4, r6} │ │ │ │ + stmia r2!, {r2, r7} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - beq.n 31637c │ │ │ │ + beq.n 3161dc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r3, {r2, r3, r4, r7} │ │ │ │ + ldmia r3, {r2, r3, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - beq.n 3161f8 │ │ │ │ + beq.n 316258 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r6!, {r1, r7} │ │ │ │ + ldmia r6!, {r1, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 003162e4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -213824,166 +213823,166 @@ │ │ │ │ ldrh.w r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldrh.w fp, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 72c334 │ │ │ │ + bl 72c364 │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 316342 │ │ │ │ ldr r1, [pc, #264] @ (316444 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 335724 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 316426 │ │ │ │ ldr r1, [pc, #244] @ (316448 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b1f8 │ │ │ │ + bl 72b228 │ │ │ │ ldr r1, [pc, #236] @ (31644c ) │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b278 │ │ │ │ + bl 72b2a8 │ │ │ │ ldr r1, [pc, #224] @ (316450 ) │ │ │ │ uxtb r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #220] @ (316454 ) │ │ │ │ - bl 72b178 │ │ │ │ + bl 72b1a8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [pc, #216] @ (316458 ) │ │ │ │ mov r0, r4 │ │ │ │ subs r2, r3, #0 │ │ │ │ ldr r6, [pc, #216] @ (31645c ) │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 72b158 │ │ │ │ + bl 72b188 │ │ │ │ ldr r1, [pc, #208] @ (316460 ) │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 72b1b8 │ │ │ │ + bl 72b1e8 │ │ │ │ ldr r1, [pc, #196] @ (316464 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 72b1b8 │ │ │ │ + bl 72b1e8 │ │ │ │ ldr r1, [pc, #188] @ (316468 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r6, #104 @ 0x68 │ │ │ │ - bl 72b1b8 │ │ │ │ + bl 72b1e8 │ │ │ │ ldr r1, [pc, #176] @ (31646c ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ - bl 72b1b8 │ │ │ │ + bl 72b1e8 │ │ │ │ ldr r1, [pc, #164] @ (316470 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b2b4 │ │ │ │ + bl 72b2e4 │ │ │ │ ldr r2, [pc, #156] @ (316474 ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #140] @ (316478 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 336980 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ bl 336380 │ │ │ │ ldr r2, [pc, #108] @ (31647c ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #108] @ (316480 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 730530 │ │ │ │ + b.w 730560 │ │ │ │ ldr r3, [pc, #92] @ (316484 ) │ │ │ │ movw r2, #974 @ 0x3ce │ │ │ │ ldr r1, [pc, #88] @ (316488 ) │ │ │ │ ldr r0, [pc, #92] @ (31648c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ cmp r0, #172 @ 0xac │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ldmia r2, {r2, r6} │ │ │ │ + ldmia r2, {r2, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, sp, #1008 @ 0x3f0 │ │ │ │ + add r4, sp, #176 @ 0xb0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldmia r7, {r3, r4, r5, r6, r7} │ │ │ │ + beq.n 31649c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r7, {r1, r2, r4, r5, r6, r7} │ │ │ │ + beq.n 31649c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r4, #52] @ 0x34 │ │ │ │ + ldrh r6, [r2, #54] @ 0x36 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r6, [r3, #44] @ 0x2c │ │ │ │ + ldrh r6, [r1, #46] @ 0x2e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r7, {r2, r5, r6, r7} │ │ │ │ + beq.n 316484 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r0!, {r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r3, r5, r7} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r5, #76 @ 0x4c │ │ │ │ + adds r5, #124 @ 0x7c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r5, #70 @ 0x46 │ │ │ │ + adds r5, #118 @ 0x76 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldmia r7, {r3, r6, r7} │ │ │ │ + ldmia r7, {r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r7, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r7, {r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 315ea0 │ │ │ │ + b.n 315f00 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldrh r2, [r0, #42] @ 0x2a │ │ │ │ + ldrh r2, [r6, #42] @ 0x2a │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [pc, #720] @ (31674c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r3, r5} │ │ │ │ + ldmia r1, {r1, r3, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r1, {r1, r6} │ │ │ │ + ldmia r1, {r1, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ite al │ │ │ │ - lslal r5, r5, #1 │ │ │ │ - ldmia r1, {r1, r3, r4, r5} │ │ │ │ + stmia r0!, {r2, r3, r4} │ │ │ │ + lsls r5, r5, #1 │ │ │ │ + ldmia r1, {r1, r3, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r6, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1, r2, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00316490 : │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -214010,44 +214009,44 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ cbz r5, 316520 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 87ab14 │ │ │ │ + bl 87ab44 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 87d520 │ │ │ │ + bl 87d550 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr.w r3, [r2, #752] @ 0x2f0 │ │ │ │ cbnz r3, 316548 │ │ │ │ ldr r3, [pc, #120] @ (316564 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #120] @ (316568 ) │ │ │ │ ldr r2, [pc, #124] @ (31656c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 77fd5c │ │ │ │ + bl 77fd8c │ │ │ │ ldr r3, [pc, #100] @ (316570 ) │ │ │ │ ldr r1, [pc, #104] @ (316574 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 3356bc │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 87ab2c │ │ │ │ + bl 87ab5c │ │ │ │ ldr r2, [pc, #84] @ (316578 ) │ │ │ │ ldr r3, [pc, #60] @ (316560 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -214059,41 +214058,41 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ (31657c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ nop │ │ │ │ movs r6, #232 @ 0xe8 │ │ │ │ lsls r3, r5, #3 │ │ │ │ movs r6, #226 @ 0xe2 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ite cs │ │ │ │ - lslcs r5, r5, #1 │ │ │ │ - cmpcc r3, #146 @ 0x92 │ │ │ │ + itt pl │ │ │ │ + lslpl r5, r5, #1 │ │ │ │ + cmppl r3, #194 @ 0xc2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - udf #14 │ │ │ │ + udf #62 @ 0x3e │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r5, [pc, #720] @ (316844 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #160 @ 0xa0 │ │ │ │ + add r2, sp, #352 @ 0x160 │ │ │ │ lsls r4, r4, #1 │ │ │ │ movs r6, #128 @ 0x80 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - ldmia r6!, {r1, r2, r4, r5} │ │ │ │ + ldmia r6, {r1, r2, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (316588 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ ldc2 0, cr0, [r6, #-480]! @ 0xfffffe20 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r9, r3 │ │ │ │ ldr.w r3, [r1, #800] @ 0x320 │ │ │ │ @@ -214126,15 +214125,15 @@ │ │ │ │ cmp r7, ip │ │ │ │ sbcs.w fp, r9, lr │ │ │ │ bcs.n 3165c6 │ │ │ │ subs r0, r7, r6 │ │ │ │ mov.w r3, #0 │ │ │ │ sbc.w r1, r9, r8 │ │ │ │ str r2, [r5, #0] │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ add r4, r0 │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -214145,19 +214144,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (316630 ) │ │ │ │ ldr r0, [pc, #20] @ (316634 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ blx 28ae20 │ │ │ │ - bkpt 0x00d6 │ │ │ │ - lsls r5, r5, #1 │ │ │ │ - ldmia r5, {r4, r5, r6, r7} │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - ldmia r6!, {r1, r2} │ │ │ │ + itte eq │ │ │ │ + lsleq r5, r5, #1 │ │ │ │ + ldmiaeq r6!, {r5} │ │ │ │ + lslne r1, r3, #1 │ │ │ │ + ldmia r6!, {r1, r2, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [r0, #752] @ 0x2f0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -214175,15 +214174,15 @@ │ │ │ │ add.w r3, ip, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ mov.w ip, r1, asr #31 │ │ │ │ strd r1, ip, [sp] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7e563c │ │ │ │ + bl 7e566c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 31669c │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -214192,17 +214191,17 @@ │ │ │ │ negs r0, r0 │ │ │ │ blx 2890e4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (3166b4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 87acb8 │ │ │ │ + b.w 87ace8 │ │ │ │ nop │ │ │ │ - stmia r5!, {r1, r4, r6} │ │ │ │ + stmia r5!, {r1, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ @@ -214244,15 +214243,15 @@ │ │ │ │ adds r2, #1 │ │ │ │ str.w r2, [r4, #1296] @ 0x510 │ │ │ │ and.w r3, r3, #31 │ │ │ │ ldr.w r2, [r5, r1, lsl #2] │ │ │ │ lsl.w r3, r0, r3 │ │ │ │ orrs r2, r3 │ │ │ │ str.w r2, [r5, r1, lsl #2] │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ ldr r2, [pc, #156] @ (3167e0 ) │ │ │ │ ldr r3, [pc, #140] @ (3167d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -214260,15 +214259,15 @@ │ │ │ │ bne.n 3167cc │ │ │ │ movw r2, #50000 @ 0xc350 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r0, r4, #912 @ 0x390 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88a6b4 │ │ │ │ + b.w 88a6e4 │ │ │ │ ldr.w r0, [r4, #1320] @ 0x528 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, r3 │ │ │ │ blx 28a9f4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ @@ -214295,15 +214294,15 @@ │ │ │ │ strd r1, r0, [sp, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [pc, #48] @ (3167ec ) │ │ │ │ str r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 316706 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ movs r4, #212 @ 0xd4 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @@ -214313,15 +214312,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #94 @ 0x5e │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r2, r7} │ │ │ │ + ldmia r4, {r2, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #84] @ (316854 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -214329,46 +214328,46 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (31685c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #72] @ (316860 ) │ │ │ │ ldr r1, [pc, #72] @ (316864 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r3, [pc, #64] @ (316868 ) │ │ │ │ ldr r1, [pc, #64] @ (31686c ) │ │ │ │ movs r2, #21 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add r1, pc │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - pop {r2, r3, r5, r6, r7} │ │ │ │ + pop {r2, r3, r4, pc} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bge.n 316850 │ │ │ │ + blt.n 3168b0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r0, #118 @ 0x76 │ │ │ │ + cmp r0, #166 @ 0xa6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsls r5, r1, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -214385,17 +214384,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 288a0c │ │ │ │ nop │ │ │ │ - pop {r1, r2, r3, r5, r6} │ │ │ │ + pop {r1, r2, r3, r4, r7} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r4!, {r2, r3, r4, r7} │ │ │ │ + stmia r4!, {r2, r3, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (3168c8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -214404,17 +214403,17 @@ │ │ │ │ add r3, pc │ │ │ │ mov.w r2, #428 @ 0x1ac │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 288a0c │ │ │ │ nop │ │ │ │ - pop {r1, r2, r3, r4, r5} │ │ │ │ + pop {r1, r2, r3, r5, r6} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r4!, {r2, r3, r5, r6} │ │ │ │ + stmia r4!, {r2, r3, r4, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 316914 │ │ │ │ sub sp, #8 │ │ │ │ @@ -214422,28 +214421,28 @@ │ │ │ │ movs r3, #31 │ │ │ │ ldr r1, [pc, #48] @ (31691c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #912 @ 0x390 │ │ │ │ - bl 88a3cc │ │ │ │ + bl 88a3fc │ │ │ │ ldr.w r0, [r4, #1312] @ 0x520 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 288d34 │ │ │ │ nop │ │ │ │ - pop {r1, r3} │ │ │ │ + pop {r1, r3, r4, r5} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r4!, {r4, r6} │ │ │ │ + stmia r4!, {r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r3!, {r1, r2, r4, r7} │ │ │ │ + ldmia r3!, {r1, r2, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r4, [r0, #806] @ 0x326 │ │ │ │ sub sp, #12 │ │ │ │ @@ -214504,15 +214503,15 @@ │ │ │ │ bpl.n 31697c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [r0, #1316] @ 0x524 │ │ │ │ ldr r0, [pc, #96] @ (316a24 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 31697c │ │ │ │ ldr.w lr, [r1, r2] │ │ │ │ movs r5, #0 │ │ │ │ mov r4, lr │ │ │ │ b.n 316972 │ │ │ │ ldr.w lr, [r1, r2] │ │ │ │ movs r5, #0 │ │ │ │ @@ -214543,15 +214542,15 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r6, #12] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r2, r6} │ │ │ │ + stmia r4!, {r2, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #108] @ 316aa4 │ │ │ │ sub sp, #16 │ │ │ │ @@ -214560,15 +214559,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (316aac ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #96] @ (316ab0 ) │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #92] @ (316ab4 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 316a7e │ │ │ │ movs r2, #0 │ │ │ │ @@ -214592,32 +214591,32 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 316a60 │ │ │ │ ldr.w r1, [r0, #1316] @ 0x524 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #36] @ (316ac0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 316a60 │ │ │ │ - hlt 0x0032 │ │ │ │ + revsh r2, r4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r2!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r3, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r2, {r2, r3, r4, r5} │ │ │ │ + ldmia r2, {r2, r3, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r1, #76 @ 0x4c │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #128] @ (316b54 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -214645,15 +214644,15 @@ │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 316ae2 │ │ │ │ ldr r0, [pc, #76] @ (316b64 ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ldr.w r1, [r3, #1316] @ 0x524 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 316ae2 │ │ │ │ ldr r2, [pc, #52] @ (316b68 ) │ │ │ │ @@ -214665,31 +214664,31 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 316ae2 │ │ │ │ ldr r0, [pc, #36] @ (316b6c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 316ae2 │ │ │ │ nop │ │ │ │ movs r0, #202 @ 0xca │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r2, r5, r6, r7} │ │ │ │ + ldmia r0!, {r2, r4} │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {} │ │ │ │ + stmia r3!, {r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #392] @ (316d08 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -214773,21 +214772,21 @@ │ │ │ │ adds.w r2, r2, ip │ │ │ │ adc.w r3, r3, r1 │ │ │ │ lsls r3, r3, #3 │ │ │ │ orr.w r3, r3, r2, lsr #29 │ │ │ │ lsls r2, r2, #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ adds r2, r0, r2 │ │ │ │ add.w r0, r4, #912 @ 0x390 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ - bl 88a6b4 │ │ │ │ + bl 88a6e4 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 316bbc │ │ │ │ ldr r3, [pc, #128] @ (316d10 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -214799,29 +214798,29 @@ │ │ │ │ bpl.n 316bbc │ │ │ │ ldr r0, [pc, #116] @ (316d18 ) │ │ │ │ ldr.w r2, [r4, #1296] @ 0x510 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr r3, [pc, #100] @ (316d1c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 316b98 │ │ │ │ ldr r3, [pc, #80] @ (316d14 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 316b98 │ │ │ │ ldr r0, [pc, #80] @ (316d20 ) │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrb.w r2, [r4, #820] @ 0x334 │ │ │ │ b.n 316b98 │ │ │ │ ldr r3, [pc, #64] @ (316d24 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 316bd8 │ │ │ │ @@ -214829,34 +214828,34 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 316bd8 │ │ │ │ ldr r0, [pc, #44] @ (316d28 ) │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 316bd8 │ │ │ │ nop │ │ │ │ movs r0, #30 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4} │ │ │ │ + ldmia r0!, {r1, r2, r3, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r2, r6, r7} │ │ │ │ + stmia r7!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrsh r0, [r7, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r3} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ movs r4, #0 │ │ │ │ @@ -214885,15 +214884,15 @@ │ │ │ │ cmpne r5, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #31 │ │ │ │ mov r0, r9 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #52 @ 0x34 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #760] @ 0x2f8 │ │ │ │ cbnz r0, 316da6 │ │ │ │ ldr.w r3, [r4, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 316ef6 │ │ │ │ ldr.w r3, [r4, #756] @ 0x2f4 │ │ │ │ @@ -214963,15 +214962,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ bl 5257a4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 316f10 │ │ │ │ ldrd r1, r0, [sp, #52] @ 0x34 │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ ldr r2, [pc, #960] @ (317240 ) │ │ │ │ ldr r3, [pc, #936] @ (31722c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -214994,15 +214993,15 @@ │ │ │ │ ldr r1, [pc, #912] @ (31724c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #826 @ 0x33a │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 316e76 │ │ │ │ ldr r3, [pc, #892] @ (317250 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r4, [pc, #892] @ (317254 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #892] @ (317258 ) │ │ │ │ add r3, pc │ │ │ │ @@ -215010,45 +215009,45 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #852 @ 0x354 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 316e76 │ │ │ │ ldr r2, [pc, #868] @ (31725c ) │ │ │ │ add.w r3, r6, #76 @ 0x4c │ │ │ │ ldr r1, [pc, #864] @ (317260 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #822 @ 0x336 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 316e76 │ │ │ │ mov r0, sl │ │ │ │ bl 523f7c │ │ │ │ str.w r0, [r4, #1320] @ 0x528 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 317188 │ │ │ │ - bl 7813bc │ │ │ │ + bl 7813ec │ │ │ │ eor.w r3, r0, #1 │ │ │ │ uxtb r3, r3 │ │ │ │ str.w r3, [r4, #816] @ 0x330 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3171ca │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #728] @ 317218 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ str r5, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 77ff74 │ │ │ │ + bl 77ffa4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 316e76 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cbz r0, 316f74 │ │ │ │ ldr.w r2, [r4, #1320] @ 0x528 │ │ │ │ movs r1, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -215142,28 +215141,28 @@ │ │ │ │ ldr r1, [pc, #544] @ (317274 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ bl 336634 │ │ │ │ ldr r3, [pc, #524] @ (317278 ) │ │ │ │ movs r5, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r4, #912 @ 0x390 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r8 │ │ │ │ - bl 88a338 │ │ │ │ + bl 88a368 │ │ │ │ movw r3, #21073 @ 0x5251 │ │ │ │ movt r3, #601 @ 0x259 │ │ │ │ str.w r3, [r4, #850] @ 0x352 │ │ │ │ mov.w r3, #16384 @ 0x4000 │ │ │ │ str.w r3, [r4, #854] @ 0x356 │ │ │ │ mov.w r3, #654311424 @ 0x27000000 │ │ │ │ str.w r3, [r4, #858] @ 0x35a │ │ │ │ @@ -215209,15 +215208,15 @@ │ │ │ │ movw r0, #21072 @ 0x5250 │ │ │ │ movt r0, #12617 @ 0x3149 │ │ │ │ str.w r2, [r4, #902] @ 0x386 │ │ │ │ str.w r0, [r4, #898] @ 0x382 │ │ │ │ str.w r3, [r4, #906] @ 0x38a │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ strb.w r3, [r4, #910] @ 0x38e │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ b.n 316e7e │ │ │ │ mov r3, lr │ │ │ │ ldr.w r8, [sp, #28] │ │ │ │ mov lr, fp │ │ │ │ umull r2, ip, r3, sl │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 316e38 │ │ │ │ @@ -215234,41 +215233,41 @@ │ │ │ │ ldr r1, [pc, #272] @ (317284 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #830 @ 0x33e │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 316e76 │ │ │ │ str.w r0, [r4, #816] @ 0x330 │ │ │ │ b.n 316f74 │ │ │ │ ldr r3, [pc, #248] @ (317288 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #248] @ (31728c ) │ │ │ │ ldr r1, [pc, #248] @ (317290 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #877 @ 0x36d │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 316e76 │ │ │ │ ldr r3, [pc, #232] @ (317294 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #232] @ (317298 ) │ │ │ │ ldr r1, [pc, #232] @ (31729c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, sl │ │ │ │ bl 336634 │ │ │ │ b.n 31706a │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ b.n 316f3c │ │ │ │ ldr r3, [pc, #204] @ (3172a0 ) │ │ │ │ @@ -215277,27 +215276,27 @@ │ │ │ │ ldr r1, [pc, #208] @ (3172a8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #858 @ 0x35a │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 316e76 │ │ │ │ ldr r5, [pc, #188] @ (3172ac ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #188] @ (3172b0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #188] @ (3172b4 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 55fef8 │ │ │ │ b.n 316e76 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ movs r7, r1 │ │ │ │ @@ -215308,79 +215307,79 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r5, [pc, #720] @ (3174f8 ) │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r1, #1 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb794 │ │ │ │ + @ instruction: 0xb7c4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r7!, {r2, r4} │ │ │ │ + stmia r7!, {r2, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - itt lt │ │ │ │ - lsllt r1, r3, #1 │ │ │ │ - orrslt.w r0, sl, #16252928 @ 0xf80000 │ │ │ │ + ite al │ │ │ │ + lslal r1, r3, #1 │ │ │ │ + orrs.w r0, sl, #16252928 @ 0xf80000 │ │ │ │ adds r2, r4, #4 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - @ instruction: 0xb638 │ │ │ │ + @ instruction: 0xb668 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bkpt 0x00fa │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - stmia r5!, {r2, r3, r6} │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb61a │ │ │ │ + itet cs │ │ │ │ + lslcs r1, r3, #1 │ │ │ │ + stmiacc r5!, {r2, r3, r4, r5, r6} │ │ │ │ + lslcs r1, r3, #1 │ │ │ │ + @ instruction: 0xb64a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r6!, {r2, r5, r6} │ │ │ │ + stmia r6!, {r2, r4, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r5} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bkpt 0x0084 │ │ │ │ + bkpt 0x00b4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r5!, {r2, r3} │ │ │ │ + stmia r5!, {r2, r3, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r6!, {r2, r4, r5, r6} │ │ │ │ + stmia r6!, {r2, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r6} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r5, r7} │ │ │ │ + push {r4, r6, r7} │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r4, [r0, #6] │ │ │ │ + strh r4, [r6, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r3, #6] │ │ │ │ + strh r2, [r1, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xfafbffff │ │ │ │ - cbz r0, 3172e0 │ │ │ │ + cbz r0, 3172ec │ │ │ │ lsls r5, r5, #1 │ │ │ │ - pop {r1, r4, r5, r6} │ │ │ │ + pop {r1, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r2!, {r2, r4, r7} │ │ │ │ + stmia r2!, {r2, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r6, 3172e2 │ │ │ │ + cbz r6, 3172ee │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r4!, {r2, r3, r5} │ │ │ │ + stmia r4!, {r2, r3, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r2!, {r1, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r2, 3172e8 │ │ │ │ + cbz r2, 3172f4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r6, [r4, #29] │ │ │ │ + ldrb r6, [r2, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r7, #29] │ │ │ │ + ldrb r2, [r5, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r4, 3172ea │ │ │ │ + cbz r4, 3172f6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r3!, {r1, r2, r5, r7} │ │ │ │ + stmia r3!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r5} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - uxtb r4, r7 │ │ │ │ + cbz r4, 3172fa │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bne.n 3172c8 │ │ │ │ + bne.n 317328 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r6, r0, #2 │ │ │ │ + subs r6, r6, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #804] @ (3175f0 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -215502,15 +215501,15 @@ │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [pc, #512] @ (31760c ) │ │ │ │ str r4, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 31735e │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ bne.n 317466 │ │ │ │ ldr r3, [pc, #480] @ (3175fc ) │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ ldr.w r3, [r4, #1304] @ 0x518 │ │ │ │ ldr.w r2, [r4, #1308] @ 0x51c │ │ │ │ @@ -215617,15 +215616,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3174ca │ │ │ │ ldr r0, [pc, #216] @ (317618 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrb.w r0, [r4, #820] @ 0x334 │ │ │ │ b.n 3173d6 │ │ │ │ ldrh.w r6, [r4, #824] @ 0x338 │ │ │ │ b.n 31749c │ │ │ │ ldr r3, [pc, #188] @ (317614 ) │ │ │ │ mov fp, r6 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ @@ -215637,30 +215636,30 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3174ce │ │ │ │ ldr r0, [pc, #172] @ (31761c ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrb.w r0, [r4, #820] @ 0x334 │ │ │ │ b.n 3173d6 │ │ │ │ ldr r3, [pc, #160] @ (317620 ) │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 3175ac │ │ │ │ ldr r3, [pc, #124] @ (317608 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 317476 │ │ │ │ ldr r0, [pc, #140] @ (317624 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 317476 │ │ │ │ ldr r3, [pc, #120] @ (317628 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -215669,24 +215668,24 @@ │ │ │ │ ldr r3, [pc, #76] @ (317608 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 317476 │ │ │ │ ldr r0, [pc, #100] @ (31762c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 317476 │ │ │ │ ldrh.w r6, [r4, #826] @ 0x33a │ │ │ │ b.n 3174ee │ │ │ │ ldr r0, [pc, #88] @ (317630 ) │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #0 │ │ │ │ strd r6, sl, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrb.w r0, [r4, #820] @ 0x334 │ │ │ │ b.n 3173d6 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, r2, r3 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ @@ -215697,33 +215696,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r0, r1 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldrsb r0, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 317684 │ │ │ │ + pop {r2} │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r0, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r4, #68] @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 317632 │ │ │ │ + cbnz r2, 31763e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r2, 31762a │ │ │ │ + cbnz r2, 317636 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8c8 │ │ │ │ + @ instruction: 0xb8f8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb882 │ │ │ │ + @ instruction: 0xb8b2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r0!, {r1, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r4, [pc, #2420] @ 317fbc │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -215876,15 +215875,15 @@ │ │ │ │ ldr.w r3, [pc, #2032] @ 317fd4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3176f6 │ │ │ │ ldr.w r0, [pc, #2028] @ 317fdc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3176f6 │ │ │ │ ldrb.w r2, [r4, #1288] @ 0x508 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 317ac6 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #1292] @ 0x50c │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ @@ -215925,15 +215924,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3177ce │ │ │ │ mov r2, r3 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [pc, #1908] @ 317fe4 │ │ │ │ strd r6, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 317976 │ │ │ │ cmp r2, #16 │ │ │ │ beq.w 317700 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ bne.w 3179be │ │ │ │ @@ -215977,15 +215976,15 @@ │ │ │ │ ldr.w r3, [pc, #1748] @ 317fd4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3177ce │ │ │ │ ldr.w r0, [pc, #1764] @ 317ff0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 317976 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ beq.w 31772c │ │ │ │ cmp r2, #160 @ 0xa0 │ │ │ │ beq.w 317700 │ │ │ │ @@ -216002,15 +216001,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 3177ce │ │ │ │ ldr.w r0, [pc, #1696] @ 317ff8 │ │ │ │ movs r3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 317976 │ │ │ │ cmp r0, #8 │ │ │ │ beq.n 3179f6 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -216031,15 +216030,15 @@ │ │ │ │ bpl.w 317680 │ │ │ │ uxtb r0, r0 │ │ │ │ str.w sl, [sp] │ │ │ │ strd r7, r0, [sp, #4] │ │ │ │ ldr.w r0, [pc, #1620] @ 318000 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r0, [r4, #808] @ 0x328 │ │ │ │ b.n 317680 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3176f2 │ │ │ │ ldr.w r3, [pc, #1576] @ 317ff4 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ @@ -216051,15 +216050,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 3177ce │ │ │ │ ldr.w r0, [pc, #1560] @ 318004 │ │ │ │ movs r3, #6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 31796e │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ str.w r2, [r4, #808] @ 0x328 │ │ │ │ strb.w r3, [r4, #820] @ 0x334 │ │ │ │ b.n 317700 │ │ │ │ add.w r3, r6, #112 @ 0x70 │ │ │ │ @@ -216078,15 +216077,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3177ce │ │ │ │ ldr.w r0, [pc, #1488] @ 31800c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 317976 │ │ │ │ ldrh.w r7, [r4, #830] @ 0x33e │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r2, [r9] │ │ │ │ @@ -216113,15 +216112,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3177ce │ │ │ │ ldr.w r0, [pc, #1396] @ 318014 │ │ │ │ mov r2, r3 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 317976 │ │ │ │ movs r2, #7 │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ str.w r2, [r4, #808] @ 0x328 │ │ │ │ strb.w r3, [r4, #820] @ 0x334 │ │ │ │ @@ -216139,21 +216138,21 @@ │ │ │ │ str.w r0, [r4, #808] @ 0x328 │ │ │ │ b.n 317700 │ │ │ │ add.w r7, r4, #1312 @ 0x520 │ │ │ │ ldrd r3, r2, [r7, #-8] │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 31796e │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ ldr.w r2, [r7, #-8] │ │ │ │ ldr.w r3, [r7, #-4] │ │ │ │ adds r2, r0, r2 │ │ │ │ add.w r0, r4, #912 @ 0x390 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ - bl 88a6b4 │ │ │ │ + bl 88a6e4 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r3, [r7, #-8] │ │ │ │ movs r3, #6 │ │ │ │ str.w r3, [r4, #808] @ 0x328 │ │ │ │ ldrb.w r3, [r4, #821] @ 0x335 │ │ │ │ strb.w r6, [r4, #820] @ 0x334 │ │ │ │ @@ -216175,15 +216174,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 317ae0 │ │ │ │ ldr.w r0, [pc, #1216] @ 31801c │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r0, [r4, #808] @ 0x328 │ │ │ │ b.n 317ae0 │ │ │ │ ldr.w r1, [r4, #812] @ 0x32c │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -216295,26 +216294,26 @@ │ │ │ │ beq.w 317e70 │ │ │ │ ldrb.w r3, [r4, #821] @ 0x335 │ │ │ │ movs r0, #1 │ │ │ │ movw r7, #16960 @ 0x4240 │ │ │ │ movt r7, #15 │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #821] @ 0x335 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ ldrb.w r2, [r4, #868] @ 0x364 │ │ │ │ sub.w r5, r2, #32 │ │ │ │ rsb ip, r2, #32 │ │ │ │ lsl.w r2, r7, r2 │ │ │ │ lsl.w r5, r7, r5 │ │ │ │ adds r2, r2, r0 │ │ │ │ lsr.w ip, r7, ip │ │ │ │ add.w r0, r4, #912 @ 0x390 │ │ │ │ orr.w r5, r5, ip │ │ │ │ adc.w r3, r5, r1 │ │ │ │ - bl 88a6b4 │ │ │ │ + bl 88a6e4 │ │ │ │ b.n 317be2 │ │ │ │ ldr r2, [pc, #832] @ (318020 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 317e0a │ │ │ │ ldr r2, [pc, #744] @ (317fd4 ) │ │ │ │ @@ -216323,15 +216322,15 @@ │ │ │ │ lsls r7, r2, #16 │ │ │ │ bpl.w 3177ce │ │ │ │ ldr r0, [pc, #812] @ (318024 ) │ │ │ │ mov r2, r3 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 317976 │ │ │ │ ldr r3, [pc, #792] @ (318028 ) │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -216342,15 +216341,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3177ce │ │ │ │ ldr r2, [pc, #768] @ (31802c ) │ │ │ │ ldr r0, [pc, #768] @ (318030 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 317976 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 317b6a │ │ │ │ ldr r3, [pc, #736] @ (318028 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -216362,15 +216361,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 317b6a │ │ │ │ ldr r2, [pc, #724] @ (318034 ) │ │ │ │ ldr r0, [pc, #724] @ (318038 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r0, [r4, #808] @ 0x328 │ │ │ │ b.n 317ae0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 317eb6 │ │ │ │ ldr.w r3, [r4, #1296] @ 0x510 │ │ │ │ add.w r6, r4, #912 @ 0x390 │ │ │ │ ldrb.w r7, [r4, #867] @ 0x363 │ │ │ │ @@ -216398,15 +216397,15 @@ │ │ │ │ orr.w r1, r1, r3, lsr #29 │ │ │ │ lsls r3, r3, #3 │ │ │ │ str.w r1, [r4, #1308] @ 0x51c │ │ │ │ str.w r3, [r4, #1304] @ 0x518 │ │ │ │ bic.w r2, r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ strb.w r2, [r4, #821] @ 0x335 │ │ │ │ - bl 88a3cc │ │ │ │ + bl 88a3fc │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3176f6 │ │ │ │ ldr r3, [pc, #496] @ (317fd8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -216415,15 +216414,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 3176f6 │ │ │ │ ldr r0, [pc, #572] @ (31803c ) │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3176f6 │ │ │ │ str.w r2, [r4, #812] @ 0x32c │ │ │ │ b.n 3177d4 │ │ │ │ add.w r2, sl, #4294967295 @ 0xffffffff │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 317e44 │ │ │ │ add r0, pc, #8 @ (adr r0, 317e24 ) │ │ │ │ @@ -216485,24 +216484,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 317ae0 │ │ │ │ ldr r2, [pc, #408] @ (318040 ) │ │ │ │ ldr r0, [pc, #412] @ (318044 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r0, [r4, #808] @ 0x328 │ │ │ │ b.n 317ae0 │ │ │ │ add.w r6, r4, #912 @ 0x390 │ │ │ │ mov r0, r6 │ │ │ │ - bl 88aee8 │ │ │ │ + bl 88af18 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r8, r1 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ subs r3, r7, r0 │ │ │ │ sbc.w r2, r8, r1 │ │ │ │ cmp r3, #1 │ │ │ │ sbcs.w r1, r2, #0 │ │ │ │ itt lt │ │ │ │ movlt r2, #0 │ │ │ │ movlt r3, #1 │ │ │ │ @@ -216522,15 +216521,15 @@ │ │ │ │ bpl.w 317bf6 │ │ │ │ strd sl, r7, [sp] │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [pc, #320] @ (31804c ) │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 317bf6 │ │ │ │ ldr r3, [pc, #308] @ (318050 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3177d0 │ │ │ │ ldr r3, [pc, #172] @ (317fd4 ) │ │ │ │ @@ -216538,15 +216537,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 3177ce │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #288] @ (318054 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 317976 │ │ │ │ ldr r3, [pc, #272] @ (318058 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -216554,21 +216553,21 @@ │ │ │ │ ldr r3, [pc, #128] @ (317fd4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 317c8e │ │ │ │ ldr r0, [pc, #252] @ (31805c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 317c8e │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #240] @ (318060 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 317976 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3176f2 │ │ │ │ ldr r3, [pc, #156] @ (318028 ) │ │ │ │ @@ -216582,15 +216581,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3177ce │ │ │ │ ldr r2, [pc, #188] @ (318064 ) │ │ │ │ ldr r0, [pc, #188] @ (318068 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r1, [r4, #1316] @ 0x524 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 317976 │ │ │ │ asrs r4, r2, #21 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @@ -216602,85 +216601,85 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ movs r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - setend be │ │ │ │ + @ instruction: 0xb688 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0008 │ │ │ │ + bkpt 0x0038 │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r4, r6, #11 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r1, [pc, #16] @ (318000 ) │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00b2 │ │ │ │ + bkpt 0x00e2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r4, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00a2 │ │ │ │ + bkpt 0x00d2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [pc, #768] @ (318300 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb67e │ │ │ │ + @ instruction: 0xb6ae │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bkpt 0x000e │ │ │ │ + bkpt 0x003e │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r3, r6, pc} │ │ │ │ + pop {r2, r3, r4, r5, r6, pc} │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r3, r4, r5, r6} │ │ │ │ + pop {r2, r3, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 31809e │ │ │ │ + pop {r3, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r3, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 31805c │ │ │ │ + rev r6, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 3180a2 │ │ │ │ + cbnz r2, 3180ae │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r4, 31808a │ │ │ │ + cbz r4, 318096 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r2, 31804e │ │ │ │ + cbnz r2, 31805a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r0, 318086 │ │ │ │ + cbz r0, 318092 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add sp, #280 @ 0x118 │ │ │ │ + add sp, #472 @ 0x1d8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb864 │ │ │ │ + @ instruction: 0xb894 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r2, 318080 │ │ │ │ + sxth r2, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [r6, #64] @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #848 @ 0x350 │ │ │ │ + add r6, sp, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r4, r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 31805a │ │ │ │ + cbnz r6, 318066 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r4, [r2, r1] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 31806a │ │ │ │ - lsls r1, r3, #1 │ │ │ │ cbnz r0, 318076 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r6, 318082 │ │ │ │ + cbnz r0, 318082 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - sub sp, #384 @ 0x180 │ │ │ │ + cbnz r6, 31808e │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + cbz r0, 318070 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0031806c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -216706,185 +216705,185 @@ │ │ │ │ add r0, pc │ │ │ │ ldrh.w r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh.w r3, [sp, #132] @ 0x84 │ │ │ │ ldr r7, [sp, #136] @ 0x88 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 72c334 │ │ │ │ + bl 72c364 │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 3180da │ │ │ │ ldr r1, [pc, #300] @ (318200 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 335724 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 3181e2 │ │ │ │ ldr r1, [pc, #280] @ (318204 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b1f8 │ │ │ │ + bl 72b228 │ │ │ │ ldr r1, [pc, #272] @ (318208 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #268] @ (31820c ) │ │ │ │ - bl 72b1f8 │ │ │ │ + bl 72b228 │ │ │ │ ldr r1, [pc, #264] @ (318210 ) │ │ │ │ ldrb.w r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 72b178 │ │ │ │ + bl 72b1a8 │ │ │ │ ldr r1, [pc, #252] @ (318214 ) │ │ │ │ uxtb.w r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r6, #108 @ 0x6c │ │ │ │ - bl 72b178 │ │ │ │ + bl 72b1a8 │ │ │ │ ldr r1, [pc, #240] @ (318218 ) │ │ │ │ subs r2, r7, #0 │ │ │ │ mov r0, r4 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 72b178 │ │ │ │ + bl 72b1a8 │ │ │ │ ldr r1, [pc, #228] @ (31821c ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #224] @ (318220 ) │ │ │ │ - bl 72b1b8 │ │ │ │ + bl 72b1e8 │ │ │ │ ldr r1, [pc, #220] @ (318224 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 72b1b8 │ │ │ │ + bl 72b1e8 │ │ │ │ ldr r1, [pc, #212] @ (318228 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ - bl 72b1b8 │ │ │ │ + bl 72b1e8 │ │ │ │ ldr r1, [pc, #200] @ (31822c ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b1b8 │ │ │ │ + bl 72b1e8 │ │ │ │ ldr r1, [pc, #192] @ (318230 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b1b8 │ │ │ │ + bl 72b1e8 │ │ │ │ ldr r1, [pc, #184] @ (318234 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b1b8 │ │ │ │ + bl 72b1e8 │ │ │ │ ldr r1, [pc, #176] @ (318238 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b2b4 │ │ │ │ + bl 72b2e4 │ │ │ │ ldr r2, [pc, #168] @ (31823c ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #152] @ (318240 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ bl 336980 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ bl 336380 │ │ │ │ ldr r2, [pc, #120] @ (318244 ) │ │ │ │ movs r3, #31 │ │ │ │ ldr r1, [pc, #120] @ (318248 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 730530 │ │ │ │ + b.w 730560 │ │ │ │ ldr r3, [pc, #104] @ (31824c ) │ │ │ │ movw r2, #1013 @ 0x3f5 │ │ │ │ ldr r1, [pc, #100] @ (318250 ) │ │ │ │ ldr r0, [pc, #104] @ (318254 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ lsrs r4, r4, #12 │ │ │ │ lsls r3, r5, #3 │ │ │ │ - cbz r6, 318274 │ │ │ │ + push {r1, r2} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r4, #50] @ 0x32 │ │ │ │ + ldrh r4, [r2, #52] @ 0x34 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - sxtb r0, r4 │ │ │ │ + uxth r0, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - sxtb r0, r4 │ │ │ │ + uxth r0, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, pc, #920 @ (adr r3, 3185a8 ) │ │ │ │ + add r4, pc, #88 @ (adr r4, 318268 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r4, [r1, #4] │ │ │ │ + strb r4, [r7, #4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r1, #252 @ 0xfc │ │ │ │ + subs r2, #44 @ 0x2c │ │ │ │ lsls r1, r5, #1 │ │ │ │ - sxth r4, r7 │ │ │ │ + sxtb r4, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r4, #30 │ │ │ │ + asrs r4, r2, #31 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r0, [r5, #124] @ 0x7c │ │ │ │ + strb r0, [r3, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r3, #30 │ │ │ │ + asrs r6, r1, #31 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - sxth r0, r4 │ │ │ │ + sxtb r0, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - sxth r6, r2 │ │ │ │ + sxtb r6, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb7c2 │ │ │ │ + @ instruction: 0xb7f2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb7c6 │ │ │ │ + @ instruction: 0xb7f6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r7!, {r1, r3, r4, r6} │ │ │ │ + stmia r7!, {r1, r3, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r6, [r0, #120] @ 0x78 │ │ │ │ + ldr r6, [r6, #120] @ 0x78 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [pc, #720] @ (318514 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #440 @ 0x1b8 │ │ │ │ + add r3, sp, #632 @ 0x278 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - uxth r2, r6 │ │ │ │ + uxtb r2, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, pc, #32 @ (adr r3, 318270 ) │ │ │ │ + add r3, pc, #224 @ (adr r3, 318330 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - sxth r2, r4 │ │ │ │ + sxtb r2, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r2, 318266 │ │ │ │ + cbz r2, 318272 │ │ │ │ lsls r1, r3, #1 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strb.w r0, [r3, #148] @ 0x94 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r0, [r0, #148] @ 0x94 │ │ │ │ @@ -216933,26 +216932,26 @@ │ │ │ │ add r8, pc │ │ │ │ add.w r7, r4, #4352 @ 0x1100 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 28a9f4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, sp │ │ │ │ adds r4, #32 │ │ │ │ strd r3, r9, [sp] │ │ │ │ str.w r8, [sp, #36] @ 0x24 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ cmp r4, r7 │ │ │ │ bne.n 3182ee │ │ │ │ ldr r2, [pc, #68] @ (318358 ) │ │ │ │ ldr r3, [pc, #48] @ (318344 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -216972,15 +216971,15 @@ │ │ │ │ nop │ │ │ │ lsrs r4, r3, #3 │ │ │ │ lsls r3, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - @ instruction: 0xb6ee │ │ │ │ + @ instruction: 0xb71e │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r1, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ b.n 3183d0 │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsrs r0, r2, #2 │ │ │ │ lsls r3, r5, #3 │ │ │ │ @@ -216991,47 +216990,47 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r5, r1 │ │ │ │ - bl 781444 │ │ │ │ + bl 781474 │ │ │ │ cbnz r0, 318392 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #20 │ │ │ │ blx 28b444 │ │ │ │ movs r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 890a9c │ │ │ │ + bl 890acc │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [r3, #20] │ │ │ │ mla r1, r5, r2, r1 │ │ │ │ - bl 890b04 │ │ │ │ + bl 890b34 │ │ │ │ ldr.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [pc, #60] @ (3183f4 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ mul.w r2, r5, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 780a54 │ │ │ │ + bl 780a84 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -217047,15 +217046,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 890f5c │ │ │ │ + bl 890f8c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 288d34 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -217112,15 +217111,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 318538 │ │ │ │ ldr r0, [pc, #364] @ (318608 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ cmp r2, #82 @ 0x52 │ │ │ │ beq.n 3184b8 │ │ │ │ itt ls │ │ │ │ movls.w r8, #1 │ │ │ │ movls.w r7, #4096 @ 0x1000 │ │ │ │ bls.n 3184c0 │ │ │ │ mov.w r8, #2 │ │ │ │ @@ -217144,41 +217143,41 @@ │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ add r0, r5 │ │ │ │ blx 28a9f4 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cbz r0, 318538 │ │ │ │ - bl 781444 │ │ │ │ + bl 781474 │ │ │ │ cbz r0, 318538 │ │ │ │ ubfx r3, r7, #0, #9 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3185e8 │ │ │ │ movs r0, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 28b444 │ │ │ │ movs r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 890a9c │ │ │ │ + bl 890acc │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r5 │ │ │ │ - bl 890b04 │ │ │ │ + bl 890b34 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [pc, #228] @ (31860c ) │ │ │ │ asrs r3, r5, #31 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 780a54 │ │ │ │ + bl 780a84 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -217202,21 +217201,21 @@ │ │ │ │ movmi.w r8, #0 │ │ │ │ bpl.n 31848a │ │ │ │ ldr r0, [pc, #160] @ (318614 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3184ca │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r1, [r3, #26] │ │ │ │ cbz r1, 3185ac │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ negs r3, r0 │ │ │ │ ands r5, r3 │ │ │ │ ldr r3, [pc, #104] @ (318600 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -217232,15 +217231,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bmi.w 31849e │ │ │ │ b.n 318538 │ │ │ │ ldr r0, [pc, #92] @ (31861c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 31848a │ │ │ │ ldr r3, [pc, #68] @ (318610 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3184ca │ │ │ │ ldr r3, [pc, #44] @ (318604 ) │ │ │ │ @@ -217260,30 +217259,30 @@ │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ lsls r0, r6, #29 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r3, r6, r7, lr} │ │ │ │ + push {r2, r3, r4, r5, r6, r7, lr} │ │ │ │ lsls r1, r3, #1 │ │ │ │ mcr2 15, 6, pc, cr9, cr15, {7} @ │ │ │ │ ldrsb r4, [r3, r1] │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r7} │ │ │ │ + push {r1, r3, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r2, r5} │ │ │ │ + push {r2, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r1, r2, r4, r5, r6} │ │ │ │ + push {r1, r2, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [sp, #600] @ 0x258 │ │ │ │ + ldr r7, [sp, #792] @ 0x318 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - push {r3, r4, r7} │ │ │ │ + push {r3, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r1, r3, r5, r7} │ │ │ │ + push {r1, r3, r4, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #168] @ (3186e8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -217293,35 +217292,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #152] @ (3186f4 ) │ │ │ │ ldr r1, [pc, #152] @ (3186f8 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r7 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #136] @ (3186fc ) │ │ │ │ ldr r1, [pc, #136] @ (318700 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #120] @ (318704 ) │ │ │ │ ldr r1, [pc, #120] @ (318708 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r6, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #116] @ (31870c ) │ │ │ │ movs r2, #7 │ │ │ │ @@ -217334,19 +217333,19 @@ │ │ │ │ str r3, [r6, #100] @ 0x64 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r6, #104] @ 0x68 │ │ │ │ ldr r3, [pc, #104] @ (318714 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r1, [pc, #96] @ (318718 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #88] @ (31871c ) │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [r4, #112] @ 0x70 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -217354,41 +217353,41 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r7, [sp, #264] @ 0x108 │ │ │ │ + ldr r7, [sp, #456] @ 0x1c8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - pop {r3, r4, r5, r7} │ │ │ │ + pop {r3, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r6, #8 │ │ │ │ + lsrs r4, r4, #9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - push {r3, r4, r6} │ │ │ │ + push {r3, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r2, r3, r5, r6} │ │ │ │ + push {r2, r3, r4, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r1, r2, r3} │ │ │ │ + push {r1, r2, r3, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r4, 318754 │ │ │ │ + cbz r4, 318760 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r0, #6] │ │ │ │ lsls r6, r4, #3 │ │ │ │ lsrs r5, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 3187f8 │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r3, r7, #17 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r4} │ │ │ │ + push {r1, r3, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrd r1, r2, [r0, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 318760 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -217428,15 +217427,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cbnz r6, 3187c0 │ │ │ │ subs r3, r7, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [r0, #176] @ 0xb0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -217449,21 +217448,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (3187e0 ) │ │ │ │ add.w r3, r4, #80 @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ movw r2, #1661 @ 0x67d │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cbz r4, 318818 │ │ │ │ + cbz r4, 318824 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r6, [sp, #184] @ 0xb8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - sxth r2, r6 │ │ │ │ + sxtb r2, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r0, 31882e │ │ │ │ + cbz r0, 31883a │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #356] @ (318958 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -217475,68 +217474,68 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #344] @ (318960 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ str.w r3, [r4, #200] @ 0xc8 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldrd r1, r3, [r3, #12] │ │ │ │ ldr r6, [pc, #296] @ (318964 ) │ │ │ │ mul.w r1, r3, r1 │ │ │ │ add r6, pc │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ strd r2, r3, [r4, #192] @ 0xc0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3188f4 │ │ │ │ - bl 7813bc │ │ │ │ + bl 7813ec │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ cbnz r0, 31885e │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #240] @ 318950 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ str r7, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 77ff74 │ │ │ │ + bl 77ffa4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 3188e0 │ │ │ │ ldr r3, [pc, #244] @ (318968 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31890e │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 7823e4 │ │ │ │ + bl 782414 │ │ │ │ ldr r1, [pc, #228] @ (31896c ) │ │ │ │ ldr r5, [r4, #104] @ 0x68 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ ldr r2, [pc, #220] @ (318970 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #220] @ (318974 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ @@ -217549,15 +217548,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #192] @ (318980 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #180] @ (318984 ) │ │ │ │ ldr r1, [pc, #180] @ (318988 ) │ │ │ │ movs r4, #1 │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -217571,15 +217570,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #112] @ (318968 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 31892e │ │ │ │ movs r0, #0 │ │ │ │ - bl 7823e4 │ │ │ │ + bl 782414 │ │ │ │ ldr r2, [r4, #112] @ 0x70 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ blx 28a9f4 │ │ │ │ b.n 3188b6 │ │ │ │ ldr r3, [pc, #124] @ (31898c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -217590,70 +217589,70 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 31887c │ │ │ │ ldr r0, [pc, #112] @ (318994 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 31887c │ │ │ │ ldr r3, [pc, #104] @ (318998 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3188fc │ │ │ │ ldr r3, [pc, #84] @ (318990 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3188fc │ │ │ │ ldr r0, [pc, #88] @ (31899c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ b.n 3188fc │ │ │ │ movs r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #568] @ 0x238 │ │ │ │ + ldr r5, [sp, #760] @ 0x2f8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - uxth r4, r0 │ │ │ │ + uxth r4, r6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r6, 318990 │ │ │ │ + cbz r6, 31899c │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r4, r4, #13 │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r5, [sp, #184] @ 0xb8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - rev16 r4, r5 │ │ │ │ + hlt 0x001c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r2, r5, #31 │ │ │ │ + lsrs r2, r3, #32 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [sp, #800] @ 0x320 │ │ │ │ + ldr r4, [sp, #992] @ 0x3e0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - rev16 r2, r0 │ │ │ │ + rev16 r2, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r6, r7, #30 │ │ │ │ + lsls r6, r5, #31 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - uxth r6, r1 │ │ │ │ + uxth r6, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ mrc2 15, 4, pc, cr5, cr15, {7} │ │ │ │ subs r5, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 3189cc │ │ │ │ + sxth r6, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r0, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 3189d8 │ │ │ │ + sxth r6, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ @@ -217694,19 +217693,19 @@ │ │ │ │ bmi.n 3189fa │ │ │ │ uxtb r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - ldr r3, [sp, #792] @ 0x318 │ │ │ │ + ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - sub sp, #288 @ 0x120 │ │ │ │ + sub sp, #480 @ 0x1e0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r0, 318a50 │ │ │ │ + cbz r0, 318a5c │ │ │ │ lsls r1, r3, #1 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r0, #200] @ 0xc8 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #240] @ (318b24 ) │ │ │ │ str.w r3, [r1, #152] @ 0x98 │ │ │ │ add r2, pc │ │ │ │ @@ -217775,15 +217774,15 @@ │ │ │ │ ldr r3, [pc, #68] @ (318b30 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 318a6c │ │ │ │ ldr r0, [pc, #60] @ (318b34 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr.w r3, [r1, #168] @ 0xa8 │ │ │ │ str.w r3, [r1, #172] @ 0xac │ │ │ │ and.w r0, r3, #1 │ │ │ │ strb.w r0, [r1, #180] @ 0xb4 │ │ │ │ ubfx r3, r3, #15, #1 │ │ │ │ strb.w r3, [r1, #178] @ 0xb2 │ │ │ │ b.n 318a62 │ │ │ │ @@ -217796,15 +217795,15 @@ │ │ │ │ lsls r3, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #56 @ 0x38 │ │ │ │ + sub sp, #248 @ 0xf8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 318b80 │ │ │ │ sub sp, #12 │ │ │ │ @@ -217812,29 +217811,29 @@ │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ ldr r1, [pc, #52] @ (318b88 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [r0, #182] @ 0xb6 │ │ │ │ strb.w r2, [r0, #176] @ 0xb0 │ │ │ │ strh.w r3, [r0, #186] @ 0xba │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 318a28 │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #208] @ 0xd0 │ │ │ │ + ldr r2, [sp, #400] @ 0x190 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r7, sp, #200 @ 0xc8 │ │ │ │ + add r7, sp, #392 @ 0x188 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, sp, #416 @ 0x1a0 │ │ │ │ + add r6, sp, #608 @ 0x260 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #200] @ 0xc8 │ │ │ │ @@ -218279,15 +218278,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 318f1e │ │ │ │ ldr r0, [pc, #396] @ (31911c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldrh.w r3, [r4, #121] @ 0x79 │ │ │ │ str.w r3, [r4, #156] @ 0x9c │ │ │ │ b.n 318f1e │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #120] @ 0x78 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ @@ -218358,15 +218357,15 @@ │ │ │ │ bpl.w 318d34 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [pc, #172] @ (319124 ) │ │ │ │ ldrb.w r1, [r4, #188] @ 0xbc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrb.w r2, [r4, #150] @ 0x96 │ │ │ │ b.n 318d34 │ │ │ │ cmp r2, #239 @ 0xef │ │ │ │ bne.n 319014 │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ cmp r3, #1 │ │ │ │ bls.n 319014 │ │ │ │ @@ -218413,21 +218412,21 @@ │ │ │ │ ldrb r0, [r3, #6] │ │ │ │ b.n 3190ea │ │ │ │ cdp2 0, 15, cr0, cr4, cr10, {7} │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #544 @ 0x220 │ │ │ │ + add r4, sp, #736 @ 0x2e0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r0, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #176 @ 0xb0 │ │ │ │ + add r3, sp, #368 @ 0x170 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, sp, #272 @ 0x110 │ │ │ │ + add r3, sp, #464 @ 0x1d0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #184] @ 3191f4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -218438,15 +218437,15 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #176] @ (319200 ) │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r3, r0 │ │ │ │ cbz r5, 3191bc │ │ │ │ ldrb.w r2, [r0, #120] @ 0x78 │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 3191ea │ │ │ │ ldr.w r0, [r3, #196] @ 0xc4 │ │ │ │ movs r2, #0 │ │ │ │ @@ -218494,38 +218493,38 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3191a8 │ │ │ │ ldr r0, [pc, #56] @ (319218 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3191a8 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 318c90 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 31916a │ │ │ │ - str r4, [sp, #272] @ 0x110 │ │ │ │ + str r4, [sp, #464] @ 0x1d0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r1, sp, #224 @ 0xe0 │ │ │ │ + add r1, sp, #416 @ 0x1a0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, sp, #440 @ 0x1b8 │ │ │ │ + add r0, sp, #632 @ 0x278 │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xfa4c00ea │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - push {r7} │ │ │ │ + push {r4, r5, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r7, [sp, #144] @ 0x90 │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r0, [r4, r7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #472 @ 0x1d8 │ │ │ │ + add r2, sp, #664 @ 0x298 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r4, [pc, #3328] @ 319f30 │ │ │ │ sub sp, #28 │ │ │ │ @@ -218536,15 +218535,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r5 │ │ │ │ ldr.w r6, [pc, #3308] @ 319f3c │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r2, [pc, #3304] @ 319f40 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldrb.w r0, [r0, #120] @ 0x78 │ │ │ │ ldr.w r1, [r4, #152] @ 0x98 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ @@ -218588,15 +218587,15 @@ │ │ │ │ ldr.w r3, [pc, #3180] @ 319f44 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.n 3192a6 │ │ │ │ ldr.w r0, [pc, #3172] @ 319f48 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3192a6 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3196d6 │ │ │ │ ldr.w r0, [r4, #152] @ 0x98 │ │ │ │ blx r3 │ │ │ │ @@ -218630,15 +218629,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 319364 │ │ │ │ ldr.w r0, [pc, #3068] @ 319f50 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ ldr.w r1, [r4, #200] @ 0xc8 │ │ │ │ str r1, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31950c │ │ │ │ ldrb.w r3, [r4, #184] @ 0xb8 │ │ │ │ @@ -218653,15 +218652,15 @@ │ │ │ │ subs r3, #1 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ lsl.w r7, r1, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ ldrb.w r3, [r4, #186] @ 0xba │ │ │ │ ldr r2, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 319566 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r7, r0 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ @@ -218670,15 +218669,15 @@ │ │ │ │ ldr.w r3, [pc, #2948] @ 319f44 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.n 3194b8 │ │ │ │ ldr.w r0, [pc, #2952] @ 319f54 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 3194b8 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldrb r5, [r3, r1] │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ @@ -218719,15 +218718,15 @@ │ │ │ │ mrc2 15, 2, pc, cr3, cr15, {7} │ │ │ │ mcr2 15, 4, pc, cr13, cr15, {7} @ │ │ │ │ mcr2 15, 5, pc, cr13, cr15, {7} @ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r7, r0 │ │ │ │ adds r1, r3, r2 │ │ │ │ ldrb r3, [r3, r2] │ │ │ │ bics.w r0, r5, r3 │ │ │ │ bne.w 31964e │ │ │ │ @@ -218789,15 +218788,15 @@ │ │ │ │ ldr.w r3, [pc, #2612] @ 319f44 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.n 3194b8 │ │ │ │ ldr.w r0, [pc, #2624] @ 319f5c │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 3194b8 │ │ │ │ ldr.w r3, [r8] │ │ │ │ add.w r2, r4, ip │ │ │ │ ldrb.w r5, [r2, #121] @ 0x79 │ │ │ │ @@ -218820,28 +218819,28 @@ │ │ │ │ ldr.w r3, [pc, #2516] @ 319f44 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.n 3194b8 │ │ │ │ ldr.w r0, [pc, #2532] @ 319f60 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 3194b8 │ │ │ │ strd ip, r1, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr.w r0, [pc, #2508] @ 319f64 │ │ │ │ ldrb.w r1, [r4, #149] @ 0x95 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrb.w r3, [r4, #120] @ 0x78 │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ bhi.w 319b10 │ │ │ │ add r2, pc, #8 @ (adr r2, 3195c0 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r2, r3 │ │ │ │ @@ -218866,15 +218865,15 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r7, r1, #16 │ │ │ │ bpl.w 3193e2 │ │ │ │ ldr.w r0, [pc, #2416] @ 319f6c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ b.n 3193e2 │ │ │ │ ldr.w r3, [pc, #2400] @ 319f70 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31953e │ │ │ │ @@ -218884,15 +218883,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 31953e │ │ │ │ ldr.w r0, [pc, #2380] @ 319f74 │ │ │ │ mov r2, ip │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w ip, [r4, #144] @ 0x90 │ │ │ │ b.n 31953e │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldrb r3, [r3, r2] │ │ │ │ mov r5, r3 │ │ │ │ @@ -218912,15 +218911,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 319476 │ │ │ │ ldr.w r0, [pc, #2308] @ 319f7c │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ add r1, r3 │ │ │ │ b.n 319476 │ │ │ │ mov r0, r4 │ │ │ │ @@ -218936,20 +218935,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 31930e │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [pc, #2248] @ 319f84 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r2, [r4, #152] @ 0x98 │ │ │ │ b.n 31930e │ │ │ │ ldr.w r0, [pc, #2236] @ 319f88 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3192a6 │ │ │ │ ldr.w r3, [pc, #2228] @ 319f8c │ │ │ │ movw r2, #1642 @ 0x66a │ │ │ │ ldr.w r1, [pc, #2224] @ 319f90 │ │ │ │ ldr.w r0, [pc, #2224] @ 319f94 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -219488,15 +219487,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 318a28 │ │ │ │ b.w 3192b0 │ │ │ │ ldr.w r0, [pc, #1112] @ 319f9c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 31970e │ │ │ │ ldrb.w r3, [r4, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 319726 │ │ │ │ cmp r5, #4 │ │ │ │ it ne │ │ │ │ cmpne r5, #173 @ 0xad │ │ │ │ @@ -219506,15 +219505,15 @@ │ │ │ │ ldr r3, [pc, #984] @ (319f44 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.w 319726 │ │ │ │ ldr.w r0, [pc, #1064] @ 319fa0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 319726 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #178] @ 0xb2 │ │ │ │ b.w 3192b0 │ │ │ │ ldr.w r1, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ cmp r3, #32 │ │ │ │ @@ -219560,15 +219559,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 3192b0 │ │ │ │ ldr r0, [pc, #920] @ (319fa4 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 3192b0 │ │ │ │ ldr.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ ldrb.w r0, [r4, #187] @ 0xbb │ │ │ │ ldrb.w r1, [r4, #182] @ 0xb6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ orr.w r3, r3, r0, lsl #7 │ │ │ │ @@ -219736,15 +219735,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 3192b0 │ │ │ │ ldr r0, [pc, #404] @ (319fa8 ) │ │ │ │ movs r1, #173 @ 0xad │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 3192b0 │ │ │ │ ldrb.w r2, [r4, #177] @ 0xb1 │ │ │ │ cbz r2, 319e34 │ │ │ │ ldrb.w r2, [r4, #181] @ 0xb5 │ │ │ │ cbz r2, 319e4c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #120] @ 0x78 │ │ │ │ @@ -219752,15 +219751,15 @@ │ │ │ │ ldr r3, [pc, #268] @ (319f44 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 3192b0 │ │ │ │ ldr r0, [pc, #360] @ (319fac ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 3192b0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #181] @ 0xb5 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ beq.n 319e8a │ │ │ │ ldrb.w r3, [r4, #150] @ 0x96 │ │ │ │ @@ -219840,90 +219839,90 @@ │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #5 │ │ │ │ strb.w r0, [r4, #121] @ 0x79 │ │ │ │ strd r2, r1, [r4, #140] @ 0x8c │ │ │ │ strb.w r3, [r4, #120] @ 0x78 │ │ │ │ b.w 3192b0 │ │ │ │ nop │ │ │ │ - str r3, [sp, #304] @ 0x130 │ │ │ │ + str r3, [sp, #496] @ 0x1f0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r0, sp, #312 @ 0x138 │ │ │ │ + add r0, sp, #504 @ 0x1f8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r7, pc, #520 @ (adr r7, 31a144 ) │ │ │ │ + add r7, pc, #712 @ (adr r7, 31a204 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ vst4. {d16-d19}, [sl :128], sl │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #272 @ 0x110 │ │ │ │ + add r3, sp, #464 @ 0x1d0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r2, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #488 @ 0x1e8 │ │ │ │ + add r1, sp, #680 @ 0x2a8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, sp, #288 @ 0x120 │ │ │ │ + add r1, sp, #480 @ 0x1e0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r5, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #992 @ (adr r7, 31a340 ) │ │ │ │ + add r0, sp, #160 @ 0xa0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r7, pc, #608 @ (adr r7, 31a1c4 ) │ │ │ │ + add r7, pc, #800 @ (adr r7, 31a284 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, pc, #864 @ (adr r6, 31a2c8 ) │ │ │ │ + add r7, pc, #32 @ (adr r7, 319f88 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r4, [r0, #20] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #576 @ (adr r7, 31a1b0 ) │ │ │ │ + add r7, pc, #768 @ (adr r7, 31a270 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r0, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #408 @ 0x198 │ │ │ │ + add r0, sp, #600 @ 0x258 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r6, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #752 @ (adr r6, 31a270 ) │ │ │ │ + add r6, pc, #944 @ (adr r6, 31a330 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r0, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #88 @ 0x58 │ │ │ │ + add r0, sp, #280 @ 0x118 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r6, pc, #952 @ (adr r6, 31a344 ) │ │ │ │ + add r7, pc, #120 @ (adr r7, 31a004 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r4, #52] @ 0x34 │ │ │ │ + ldrh r2, [r2, #54] @ 0x36 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r3, pc, #656 @ (adr r3, 31a224 ) │ │ │ │ + add r3, pc, #848 @ (adr r3, 31a2e4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r7, pc, #848 @ (adr r7, 31a2e8 ) │ │ │ │ + add r0, sp, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r0, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #728 @ (adr r3, 31a278 ) │ │ │ │ + add r3, pc, #920 @ (adr r3, 31a338 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, pc, #728 @ (adr r3, 31a27c ) │ │ │ │ + add r3, pc, #920 @ (adr r3, 31a33c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, pc, #544 @ (adr r3, 31a1c8 ) │ │ │ │ + add r3, pc, #736 @ (adr r3, 31a288 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, pc, #80 @ (adr r3, 319ffc ) │ │ │ │ + add r3, pc, #272 @ (adr r3, 31a0bc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, pc, #776 @ (adr r2, 31a2b8 ) │ │ │ │ + add r2, pc, #968 @ (adr r2, 31a378 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ and.w r3, r3, #192 @ 0xc0 │ │ │ │ cmp r3, #128 @ 0x80 │ │ │ │ bne.w 319cfe │ │ │ │ ldr.w r3, [pc, #1328] @ 31a4f0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.w 3192b0 │ │ │ │ ldr.w r0, [pc, #1316] @ 31a4f4 │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 3192b0 │ │ │ │ movs r5, #2 │ │ │ │ mov r3, r5 │ │ │ │ b.n 319d14 │ │ │ │ bhi.n 31a00e │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ bhi.n 31a01e │ │ │ │ @@ -219988,15 +219987,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 3192b0 │ │ │ │ ldr.w r0, [pc, #1124] @ 31a4f8 │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 3192b0 │ │ │ │ ldrb.w r3, [r4, #180] @ 0xb4 │ │ │ │ movs r1, #1 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #5 │ │ │ │ strd r1, r0, [r4, #140] @ 0x8c │ │ │ │ lsls r3, r1 │ │ │ │ @@ -220062,15 +220061,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 3192b0 │ │ │ │ ldr r0, [pc, #912] @ (31a4fc ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 3192b0 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ bne.w 319ed2 │ │ │ │ b.n 31a068 │ │ │ │ ldrb.w r3, [r4, #176] @ 0xb0 │ │ │ │ @@ -220082,27 +220081,27 @@ │ │ │ │ ldr r3, [pc, #852] @ (31a4f0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 3192b0 │ │ │ │ ldr r0, [pc, #856] @ (31a500 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 3192b0 │ │ │ │ ldrb.w r3, [r4, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 319b2e │ │ │ │ ldr r3, [pc, #820] @ (31a4f0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 319b2e │ │ │ │ ldr r0, [pc, #828] @ (31a504 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 319b2e │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4, #140] @ 0x8c │ │ │ │ ldr r3, [pc, #788] @ (31a4f0 ) │ │ │ │ strb.w r2, [r4, #148] @ 0x94 │ │ │ │ movs r2, #5 │ │ │ │ @@ -220110,15 +220109,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 3192b0 │ │ │ │ ldr r0, [pc, #792] @ (31a508 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 3192b0 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31a198 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ @@ -220156,15 +220155,15 @@ │ │ │ │ ldr r3, [pc, #648] @ (31a4f0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 3192b0 │ │ │ │ ldr r0, [pc, #664] @ (31a50c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 3192b0 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #180] @ 0xb4 │ │ │ │ b.w 3192b0 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31a266 │ │ │ │ @@ -220236,15 +220235,15 @@ │ │ │ │ ldr r3, [pc, #420] @ (31a4f0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 3192b0 │ │ │ │ ldr r0, [pc, #440] @ (31a510 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 3192b0 │ │ │ │ ldrb.w r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3192b0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ b.n 319de8 │ │ │ │ @@ -220253,15 +220252,15 @@ │ │ │ │ ldr r3, [pc, #372] @ (31a4f0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 3192b0 │ │ │ │ ldr r0, [pc, #396] @ (31a514 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 3192b0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 31a3a4 │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 31841c │ │ │ │ @@ -220275,15 +220274,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 31a396 │ │ │ │ ldr r0, [pc, #352] @ (31a51c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 31a396 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #179] @ 0xb3 │ │ │ │ b.w 3192b0 │ │ │ │ ldr.w r0, [r4, #164] @ 0xa4 │ │ │ │ b.n 319f18 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ @@ -220294,15 +220293,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 3192b0 │ │ │ │ ldr r0, [pc, #304] @ (31a520 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 3192b0 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #32 │ │ │ │ bne.w 31a2ce │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ lsls r7, r3, #24 │ │ │ │ @@ -220311,15 +220310,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 3192b0 │ │ │ │ ldr r0, [pc, #256] @ (31a524 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 3192b0 │ │ │ │ ldrb.w r3, [r4, #150] @ 0x96 │ │ │ │ cmp r3, #90 @ 0x5a │ │ │ │ beq.w 319efe │ │ │ │ bhi.n 31a4a6 │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ bhi.n 31a4b4 │ │ │ │ @@ -220341,30 +220340,30 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 3192b0 │ │ │ │ ldr r0, [pc, #184] @ (31a528 ) │ │ │ │ ldrb.w r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 3192b0 │ │ │ │ ldr r2, [pc, #172] @ (31a52c ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 31a2fc │ │ │ │ ldr r2, [pc, #100] @ (31a4f0 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 31a2fc │ │ │ │ ldr r0, [pc, #152] @ (31a530 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r3, [r4, #200] @ 0xc8 │ │ │ │ b.n 31a2fc │ │ │ │ cmp r3, #188 @ 0xbc │ │ │ │ beq.n 31a454 │ │ │ │ bhi.n 31a4bc │ │ │ │ subs r3, #92 @ 0x5c │ │ │ │ tst.w r3, #239 @ 0xef │ │ │ │ @@ -220390,45 +220389,45 @@ │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ tst.w r3, #239 @ 0xef │ │ │ │ bne.w 31a01e │ │ │ │ b.n 31a000 │ │ │ │ nop │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #960] @ 0x3c0 │ │ │ │ + add r0, pc, #128 @ (adr r0, 31a578 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [sp, #176] @ 0xb0 │ │ │ │ + ldr r7, [sp, #368] @ 0x170 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r6, [sp, #144] @ 0x90 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [sp, #296] @ 0x128 │ │ │ │ + ldr r6, [sp, #488] @ 0x1e8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r5, [sp, #608] @ 0x260 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [sp, #216] @ 0xd8 │ │ │ │ + ldr r7, [sp, #408] @ 0x198 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r5, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [sp, #160] @ 0xa0 │ │ │ │ + ldr r5, [sp, #352] @ 0x160 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [sp, #344] @ 0x158 │ │ │ │ + ldr r5, [sp, #536] @ 0x218 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [r2, #92] @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r5, [sp, #176] @ 0xb0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [sp, #832] @ 0x340 │ │ │ │ + ldr r4, [sp, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r3, [sp, #648] @ 0x288 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [sp, #144] @ 0x90 │ │ │ │ + ldr r3, [sp, #336] @ 0x150 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r0, [r7, r7] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r3, [sp, #904] @ 0x388 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0031a534 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -220438,149 +220437,149 @@ │ │ │ │ movw r3, #534 @ 0x216 │ │ │ │ ldr r1, [pc, #48] @ (31a580 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r0, [r7, #0] │ │ │ │ + strh r0, [r5, #2] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r5, [sp, #216] @ 0xd8 │ │ │ │ + str r5, [sp, #408] @ 0x198 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [sp, #432] @ 0x1b0 │ │ │ │ + str r4, [sp, #624] @ 0x270 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0031a584 : │ │ │ │ ldr r3, [pc, #8] @ (31a590 ) │ │ │ │ uxtb r0, r0 │ │ │ │ add r3, pc │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - strh r0, [r1, #6] │ │ │ │ + strh r0, [r7, #6] │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031a594 : │ │ │ │ ldr r3, [pc, #12] @ (31a5a4 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #256] @ 0x100 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - strh r2, [r7, #4] │ │ │ │ + strh r2, [r5, #6] │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031a5a8 : │ │ │ │ ldr r3, [pc, #12] @ (31a5b8 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #512] @ 0x200 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - strh r6, [r4, #4] │ │ │ │ + strh r6, [r2, #6] │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031a5bc : │ │ │ │ ldr r3, [pc, #16] @ (31a5d0 ) │ │ │ │ and.w r0, r0, #127 @ 0x7f │ │ │ │ add r3, pc │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r0, [r3, #768] @ 0x300 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strh r6, [r1, #4] │ │ │ │ + strh r6, [r7, #4] │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031a5d4 : │ │ │ │ ldr r3, [pc, #16] @ (31a5e8 ) │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ add r3, pc │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r0, [r3, #896] @ 0x380 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strh r6, [r6, #2] │ │ │ │ + strh r6, [r4, #4] │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031a5ec : │ │ │ │ ldr r3, [pc, #16] @ (31a600 ) │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ add r3, pc │ │ │ │ add r3, r0 │ │ │ │ ldrb.w r0, [r3, #1408] @ 0x580 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strh r6, [r3, #2] │ │ │ │ + strh r6, [r1, #4] │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031a604 : │ │ │ │ ldr r3, [pc, #12] @ (31a614 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #1920] @ 0x780 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - strh r2, [r1, #2] │ │ │ │ + strh r2, [r7, #2] │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031a618 : │ │ │ │ ldr r3, [pc, #12] @ (31a628 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2176] @ 0x880 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - strh r6, [r6, #0] │ │ │ │ + strh r6, [r4, #2] │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031a62c : │ │ │ │ ldr r3, [pc, #12] @ (31a63c ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2432] @ 0x980 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - strh r2, [r4, #0] │ │ │ │ + strh r2, [r2, #2] │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031a640 : │ │ │ │ ldr r3, [pc, #12] @ (31a650 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2688] @ 0xa80 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - strh r6, [r1, #0] │ │ │ │ + strh r6, [r7, #0] │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 0031a654 : │ │ │ │ ldr r3, [pc, #12] @ (31a664 ) │ │ │ │ add r3, pc │ │ │ │ uxtab r0, r3, r0 │ │ │ │ ldrb.w r0, [r0, #2944] @ 0xb80 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - ldrb r2, [r7, #31] │ │ │ │ + strh r2, [r5, #0] │ │ │ │ lsls r5, r5, #1 │ │ │ │ ldr r0, [pc, #4] @ (31a670 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ bkpt 0x000a │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4} │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ ldr.w r1, [r2, #1032] @ 0x408 │ │ │ │ cmp r0, #16 │ │ │ │ @@ -220617,15 +220616,15 @@ │ │ │ │ ldr.w r1, [r2, #936] @ 0x3a8 │ │ │ │ str.w r3, [r2, #940] @ 0x3ac │ │ │ │ tst r3, r1 │ │ │ │ pop {r4} │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #320] @ (31a840 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -220644,23 +220643,23 @@ │ │ │ │ str r0, [sp, #24] │ │ │ │ strd r0, r0, [sp, #16] │ │ │ │ ldrd r2, r3, [r3, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 31a738 │ │ │ │ add r1, pc, #256 @ (adr r1, 31a830 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ ldr.w r3, [r5, #972] @ 0x3cc │ │ │ │ ldr.w r4, [r5, #924] @ 0x39c │ │ │ │ ldr.w r1, [r5, #944] @ 0x3b0 │ │ │ │ lsls r2, r4, #31 │ │ │ │ it mi │ │ │ │ lsrmi r0, r0, #3 │ │ │ │ mla r1, r3, r1, r1 │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ ldr r3, [pc, #248] @ (31a84c ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31a804 │ │ │ │ mov r7, r2 │ │ │ │ @@ -220691,24 +220690,24 @@ │ │ │ │ str r4, [sp, #24] │ │ │ │ add r4, r3 │ │ │ │ add r4, r1 │ │ │ │ cbz r2, 31a7f0 │ │ │ │ add r1, pc, #152 @ (adr r1, 31a838 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 8a3e50 │ │ │ │ + bl 8a3e80 │ │ │ │ umull r0, r3, r4, r0 │ │ │ │ add r2, sp, #12 │ │ │ │ str.w r0, [r5, #1040] @ 0x410 │ │ │ │ add.w r0, r5, #1048 @ 0x418 │ │ │ │ str r7, [sp, #12] │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ movs r1, #1 │ │ │ │ str.w r3, [r5, #1044] @ 0x414 │ │ │ │ - bl 7e6e48 │ │ │ │ + bl 7e6e78 │ │ │ │ ldr r2, [pc, #132] @ (31a850 ) │ │ │ │ ldr r3, [pc, #120] @ (31a844 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -220740,15 +220739,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31a75e │ │ │ │ ldr r0, [pc, #64] @ (31a85c ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r4, [r5, #924] @ 0x39c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 31a75e │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {} │ │ │ │ @@ -220767,26 +220766,26 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 31b004 │ │ │ │ lsls r2, r5, #3 │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #72 @ (adr r1, 31a8a8 ) │ │ │ │ + add r1, pc, #264 @ (adr r1, 31a968 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 31a6f0 │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #20 │ │ │ │ ldr.w r0, [r0, #1088] @ 0x440 │ │ │ │ - bl 72e494 │ │ │ │ + bl 72e4c4 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -220794,15 +220793,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ and.w r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ beq.n 31a8cc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -220836,15 +220835,15 @@ │ │ │ │ adds.w ip, r2, r2 │ │ │ │ adcs r3, r3 │ │ │ │ adds.w ip, ip, ip │ │ │ │ adcs r3, r3 │ │ │ │ adds.w r2, ip, r0 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ ldr.w r0, [r4, #1084] @ 0x43c │ │ │ │ - bl 88a6b4 │ │ │ │ + bl 88a6e4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 31a674 │ │ │ │ ldr.w r3, [r4, #940] @ 0x3ac │ │ │ │ mov r0, r4 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str.w r3, [r4, #940] @ 0x3ac │ │ │ │ @@ -220854,15 +220853,15 @@ │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ add.w r0, r2, #1048 @ 0x418 │ │ │ │ mov r4, r2 │ │ │ │ - bl 7e71e0 │ │ │ │ + bl 7e7210 │ │ │ │ cbz r0, 31a9c8 │ │ │ │ ldr.w r2, [r4, #1032] @ 0x408 │ │ │ │ cbnz r2, 31a982 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -220870,25 +220869,25 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r3, r4, #1008 @ 0x3f0 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7e6cb4 │ │ │ │ + bl 7e6ce4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 31a9e0 │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ cbz r3, 31a9ae │ │ │ │ ldr r2, [pc, #96] @ (31aa00 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ add r2, pc │ │ │ │ - bl 7e7654 │ │ │ │ + bl 7e7684 │ │ │ │ cbz r0, 31a9c8 │ │ │ │ mov r0, r4 │ │ │ │ bl 31a674 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -220928,25 +220927,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (31aa78 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #80] @ (31aa7c ) │ │ │ │ ldr r1, [pc, #80] @ (31aa80 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #64] @ (31aa84 ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r2, [pc, #64] @ (31aa88 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #64] @ (31aa8c ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #64] @ (31aa90 ) │ │ │ │ @@ -220958,25 +220957,25 @@ │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r3, [ip, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72b6cc │ │ │ │ + b.w 72b6fc │ │ │ │ nop │ │ │ │ - ldrh r0, [r7, #6] │ │ │ │ + ldrh r0, [r5, #8] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r0, [sp, #920] @ 0x398 │ │ │ │ + ldr r1, [sp, #88] @ 0x58 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 31a740 │ │ │ │ + b.n 31a7a0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r1, [sp, #120] @ 0x78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ + ldr r1, [sp, #216] @ 0xd8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ rev r6, r5 │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r1, r0, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ @@ -221060,24 +221059,24 @@ │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 31a94c │ │ │ │ ldr r0, [pc, #28] @ (31ab8c ) │ │ │ │ strd r2, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ b.n 31ab3a │ │ │ │ nop │ │ │ │ b.n 31ac8c │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #904] @ 0x388 │ │ │ │ + ldr r6, [sp, #72] @ 0x48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #464] @ 31ad70 │ │ │ │ mov r6, r2 │ │ │ │ @@ -221122,16 +221121,16 @@ │ │ │ │ ldr r1, [pc, #396] @ (31ad8c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ - bl 72c580 │ │ │ │ + bl 730560 │ │ │ │ + bl 72c5b0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 31abc8 │ │ │ │ lsrs r2, r6, #2 │ │ │ │ lsrs r1, r7, #2 │ │ │ │ orr.w r2, r2, r7, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ @@ -221167,15 +221166,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ b.n 31abd4 │ │ │ │ ldr r1, [pc, #280] @ (31ad90 ) │ │ │ │ ldr r0, [pc, #284] @ (31ad94 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 31abd2 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ tst.w r3, #252 @ 0xfc │ │ │ │ and.w r2, r3, #255 @ 0xff │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ @@ -221227,21 +221226,21 @@ │ │ │ │ str.w r3, [r4, #920] @ 0x398 │ │ │ │ bne.n 31ac6a │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7e6e48 │ │ │ │ + bl 7e6e78 │ │ │ │ b.n 31ac6a │ │ │ │ add.w r3, r4, #1024 @ 0x400 │ │ │ │ vldr d7, [pc, #52] @ 31ad68 │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ vstr d7, [r3] │ │ │ │ - bl 7e706c │ │ │ │ + bl 7e709c │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ b.n 31ad0c │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ and.w r3, r3, #48 @ 0x30 │ │ │ │ cmp r3, #16 │ │ │ │ bne.n 31ac6a │ │ │ │ movs r2, #1 │ │ │ │ @@ -221258,23 +221257,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ svc 238 @ 0xee │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ svc 204 @ 0xcc │ │ │ │ lsls r2, r5, #3 │ │ │ │ - strh r4, [r2, #56] @ 0x38 │ │ │ │ + strh r4, [r0, #58] @ 0x3a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r7, [sp, #0] │ │ │ │ + str r7, [sp, #192] @ 0xc0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 31a68c │ │ │ │ + b.n 31a6ec │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r3, #52] @ 0x34 │ │ │ │ + strh r4, [r1, #54] @ 0x36 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r4, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r5, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ mov r4, r0 │ │ │ │ @@ -221314,15 +221313,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #96] @ (31ae68 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #60] @ 31ae58 │ │ │ │ movs r3, #32 │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ movs r1, #15 │ │ │ │ str.w r2, [r0, #920] @ 0x398 │ │ │ │ str.w r1, [r0, #972] @ 0x3cc │ │ │ │ movw r2, #651 @ 0x28b │ │ │ │ @@ -221336,19 +221335,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - strh r6, [r1, #40] @ 0x28 │ │ │ │ + strh r6, [r7, #40] @ 0x28 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r3, [sp, #560] @ 0x230 │ │ │ │ + ldr r3, [sp, #752] @ 0x2f0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r3, [sp, #888] @ 0x378 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 31aec8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -221356,34 +221355,34 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #72] @ (31aed0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #40] @ 31aec0 │ │ │ │ add.w r3, r0, #1024 @ 0x400 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #1048 @ 0x418 │ │ │ │ vstr d7, [r3] │ │ │ │ - bl 7e706c │ │ │ │ + bl 7e709c │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 31a674 │ │ │ │ nop │ │ │ │ ... │ │ │ │ - strh r6, [r1, #36] @ 0x24 │ │ │ │ + strh r6, [r7, #36] @ 0x24 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [sp, #240] @ 0xf0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [sp, #184] @ 0xb8 │ │ │ │ + ldr r3, [sp, #376] @ 0x178 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #112] @ 31af54 │ │ │ │ sub sp, #20 │ │ │ │ @@ -221391,54 +221390,54 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #108] @ (31af5c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ blx 2889f4 │ │ │ │ ldr r3, [pc, #88] @ (31af60 ) │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88a338 │ │ │ │ + bl 88a368 │ │ │ │ str.w r5, [r4, #1084] @ 0x43c │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #64] @ (31af64 ) │ │ │ │ strd r4, r1, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #56] @ (31af68 ) │ │ │ │ ldr r1, [pc, #56] @ (31af6c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #1048 @ 0x418 │ │ │ │ add r1, pc │ │ │ │ - bl 7e7554 │ │ │ │ + bl 7e7584 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strh r6, [r4, #32] │ │ │ │ + strh r6, [r2, #34] @ 0x22 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r2, [sp, #656] @ 0x290 │ │ │ │ + ldr r2, [sp, #848] @ 0x350 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [sp, #792] @ 0x318 │ │ │ │ + ldr r2, [sp, #984] @ 0x3d8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xfb89ffff │ │ │ │ lsls r5, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 3, pc, cr1, cr15, {7} @ │ │ │ │ lsls r7, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ @@ -221453,26 +221452,26 @@ │ │ │ │ ldr r1, [pc, #200] @ (31b050 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r5, #56 @ 0x38 │ │ │ │ ldr r2, [pc, #180] @ (31b054 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #176] @ (31b058 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #136] @ 31b040 │ │ │ │ ldr r2, [pc, #160] @ (31b05c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #160] @ (31b060 ) │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -221492,28 +221491,28 @@ │ │ │ │ ldr r2, [pc, #120] @ (31b064 ) │ │ │ │ ldr r1, [pc, #120] @ (31b068 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #108] @ (31b06c ) │ │ │ │ ldr r1, [pc, #112] @ (31b070 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r5, #1 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 72e8dc │ │ │ │ + bl 72e90c │ │ │ │ add.w r4, r4, #1040 @ 0x410 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #20 │ │ │ │ - bl 72e494 │ │ │ │ + bl 72e4c4 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #58620 @ 0xe4fc │ │ │ │ movt r2, #15 │ │ │ │ strd r2, r3, [r4] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -221523,34 +221522,34 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, #28] │ │ │ │ + strh r4, [r7, #28] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - sbcs r6, r1 │ │ │ │ + sbcs r6, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - sbcs r2, r4 │ │ │ │ + rors r2, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r2, [sp, #136] @ 0x88 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [sp, #256] @ 0x100 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r1, r4, r5, r7} │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldr r1, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r2, [sp, #160] @ 0xa0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #264] @ 0x108 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 31b18c │ │ │ │ + b.n 31b1ec │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr.w pc, [r9, #255]! │ │ │ │ - ldr r1, [sp, #792] @ 0x318 │ │ │ │ + ldr r1, [sp, #984] @ 0x3d8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #216] @ 31b15c │ │ │ │ sub sp, #16 │ │ │ │ @@ -221596,16 +221595,16 @@ │ │ │ │ ldr r1, [pc, #144] @ (31b178 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ - bl 72c580 │ │ │ │ + bl 730560 │ │ │ │ + bl 72c5b0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 31b0ae │ │ │ │ cbz r6, 31b120 │ │ │ │ ldr r2, [pc, #120] @ (31b17c ) │ │ │ │ ldr r3, [pc, #92] @ (31b160 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -221635,40 +221634,40 @@ │ │ │ │ ldr r1, [pc, #64] @ (31b184 ) │ │ │ │ ldr r0, [pc, #64] @ (31b188 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #88 @ 0x58 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ blt.n 31b190 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ blt.n 31b190 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ bge.n 31b140 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - strh r6, [r5, #16] │ │ │ │ + strh r6, [r3, #18] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r2, [sp, #104] @ 0x68 │ │ │ │ + str r2, [sp, #296] @ 0x128 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - svc 152 @ 0x98 │ │ │ │ + svc 200 @ 0xc8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ bge.n 31b0c0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ bge.n 31b268 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - strh r6, [r1, #14] │ │ │ │ + strh r6, [r7, #14] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r0, [sp, #176] @ 0xb0 │ │ │ │ + ldr r0, [sp, #368] @ 0x170 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r2, [r0, #1088] @ 0x440 │ │ │ │ sub sp, #12 │ │ │ │ @@ -221695,16 +221694,16 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #116] @ (31b24c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ - bl 72c580 │ │ │ │ + bl 730560 │ │ │ │ + bl 72c5b0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 31b1ac │ │ │ │ ldr.w r3, [r4, #924] @ 0x39c │ │ │ │ and.w r2, r3, #256 @ 0x100 │ │ │ │ lsls r3, r3, #22 │ │ │ │ itt mi │ │ │ │ movmi r0, #16 │ │ │ │ @@ -221731,29 +221730,29 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (31b250 ) │ │ │ │ ldr r0, [pc, #36] @ (31b254 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 31b1b6 │ │ │ │ bls.n 31b23c │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #10] │ │ │ │ + strh r6, [r6, #10] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r1, [sp, #184] @ 0xb8 │ │ │ │ + str r1, [sp, #376] @ 0x178 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - udf #172 @ 0xac │ │ │ │ + udf #220 @ 0xdc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r4, #6] │ │ │ │ + strh r4, [r2, #8] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r7, [sp, #264] @ 0x108 │ │ │ │ + str r7, [sp, #456] @ 0x1c8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r2, [r0, #1088] @ 0x440 │ │ │ │ @@ -221782,16 +221781,16 @@ │ │ │ │ ldr r1, [pc, #196] @ (31b364 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ - bl 72c580 │ │ │ │ + bl 730560 │ │ │ │ + bl 72c5b0 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 31b27c │ │ │ │ lsrs r2, r6, #2 │ │ │ │ lsrs r1, r7, #2 │ │ │ │ orr.w r2, r2, r7, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ @@ -221816,15 +221815,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #112] @ (31b368 ) │ │ │ │ ldr r0, [pc, #112] @ (31b36c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 31b286 │ │ │ │ ldr.w r2, [r5, #920] @ 0x398 │ │ │ │ and.w r2, r2, #12 │ │ │ │ cmp r2, #4 │ │ │ │ itt ne │ │ │ │ movne r2, r3 │ │ │ │ movne r4, r2 │ │ │ │ @@ -221842,36 +221841,36 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ subs r2, r1, r2 │ │ │ │ and.w r2, r2, #15 │ │ │ │ add r2, r5 │ │ │ │ ldrb.w r4, [r2, #992] @ 0x3e0 │ │ │ │ str.w r0, [r5, #1028] @ 0x404 │ │ │ │ add.w r0, r5, #1048 @ 0x418 │ │ │ │ - bl 7e706c │ │ │ │ + bl 7e709c │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ b.n 31b320 │ │ │ │ nop │ │ │ │ bls.n 31b3b4 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #2] │ │ │ │ + strh r6, [r4, #4] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r0, [sp, #392] @ 0x188 │ │ │ │ + str r0, [sp, #584] @ 0x248 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ble.n 31b328 │ │ │ │ + udf #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r3, #0] │ │ │ │ + strh r2, [r1, #2] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r6, [sp, #480] @ 0x1e0 │ │ │ │ + str r6, [sp, #672] @ 0x2a0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (31b378 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ cbz r2, 31b3a2 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrd r3, r1, [r0, #980] @ 0x3d4 │ │ │ │ @@ -221880,34 +221879,34 @@ │ │ │ │ ldr.w r0, [r0, #952] @ 0x3b8 │ │ │ │ and.w r3, r3, r1, lsr #2 │ │ │ │ bic.w r2, r2, #12 │ │ │ │ and.w r3, r3, #12 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r4, #988] @ 0x3dc │ │ │ │ and.w r1, r3, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrb.w r1, [r4, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r4, #956] @ 0x3bc │ │ │ │ ubfx r1, r1, #1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrb.w r1, [r4, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r4, #960] @ 0x3c0 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrb.w r1, [r4, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r4, #964] @ 0x3c4 │ │ │ │ ubfx r1, r1, #3, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr.w r1, [r4, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r4, #968] @ 0x3c8 │ │ │ │ subs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #156] @ (31b4a4 ) │ │ │ │ sub sp, #32 │ │ │ │ ldr r2, [pc, #156] @ (31b4a8 ) │ │ │ │ @@ -221943,21 +221942,21 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov.w ip, #8 │ │ │ │ movs r2, #78 @ 0x4e │ │ │ │ str r3, [sp, #4] │ │ │ │ strd r2, ip, [sp, #16] │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r2, sp, #12 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r3, #920 @ 0x398 │ │ │ │ - bl 7e6e48 │ │ │ │ + bl 7e6e78 │ │ │ │ ldr r3, [pc, #60] @ (31b4b4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31b42e │ │ │ │ ldr r3, [pc, #52] @ (31b4b8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -221968,15 +221967,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31b42e │ │ │ │ ldr r0, [pc, #40] @ (31b4c0 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 31b42e │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ bvc.n 31b3d8 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 31b3d8 │ │ │ │ @@ -221985,54 +221984,54 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r5, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #448] @ 0x1c0 │ │ │ │ + str r5, [sp, #640] @ 0x280 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #64] @ 31b518 │ │ │ │ ldr r2, [pc, #64] @ (31b51c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (31b520 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #52] @ (31b524 ) │ │ │ │ ldr r2, [pc, #56] @ (31b528 ) │ │ │ │ ldr r1, [pc, #56] @ (31b52c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r1, [pc, #40] @ (31b530 ) │ │ │ │ movs r2, #2 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b6cc │ │ │ │ + b.w 72b6fc │ │ │ │ nop │ │ │ │ - ldrb r2, [r7, #26] │ │ │ │ + ldrb r2, [r5, #27] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r4, [r4, #48] @ 0x30 │ │ │ │ + ldrh r4, [r2, #50] @ 0x32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - blt.n 31b460 │ │ │ │ + blt.n 31b4c0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ add sp, #104 @ 0x68 │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r1, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -222048,15 +222047,15 @@ │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #68] @ (31b594 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [r0, #984] @ 0x3d8 │ │ │ │ ands.w r3, r3, #2 │ │ │ │ iteee eq │ │ │ │ moveq r0, r3 │ │ │ │ ldrbne.w r0, [r0, #980] @ 0x3d4 │ │ │ │ ubfxne r0, r0, #1, #1 │ │ │ │ eorne.w r0, r0, #1 │ │ │ │ @@ -222064,19 +222063,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r1, #25] │ │ │ │ + ldrb r2, [r7, #25] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r4, [sp, #976] @ 0x3d0 │ │ │ │ + str r5, [sp, #144] @ 0x90 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r5, [sp, #88] @ 0x58 │ │ │ │ + str r5, [sp, #280] @ 0x118 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #112] @ 31b618 │ │ │ │ sub sp, #20 │ │ │ │ @@ -222084,15 +222083,15 @@ │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #108] @ (31b620 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r2, [r0, #980] @ 0x3d4 │ │ │ │ mov r3, r0 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bmi.n 31b5e8 │ │ │ │ mov r0, r3 │ │ │ │ bl 31b3f8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -222104,32 +222103,32 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r2, [pc, #56] @ (31b624 ) │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 7e7654 │ │ │ │ + bl 7e7684 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r3, #972] @ 0x3cc │ │ │ │ mov r0, r3 │ │ │ │ bl 31b3f8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r6, [r4, #23] │ │ │ │ + ldrb r6, [r2, #24] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r4, [sp, #592] @ 0x250 │ │ │ │ + str r4, [sp, #784] @ 0x310 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [sp, #712] @ 0x2c8 │ │ │ │ + str r4, [sp, #904] @ 0x388 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r3, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -222140,28 +222139,28 @@ │ │ │ │ ldr r1, [pc, #124] @ (31b6bc ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [r0, #976] @ 0x3d0 │ │ │ │ cbz r3, 31b688 │ │ │ │ ldr r2, [pc, #100] @ (31b6c0 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #100] @ (31b6c4 ) │ │ │ │ movs r4, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ strd r3, r4, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7e7554 │ │ │ │ + bl 7e7584 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -222170,35 +222169,35 @@ │ │ │ │ ldr r1, [pc, #56] @ (31b6c8 ) │ │ │ │ ldr r4, [pc, #60] @ (31b6cc ) │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r0, [r3, #21] │ │ │ │ + ldrb r0, [r1, #22] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r4, [sp, #8] │ │ │ │ + str r4, [sp, #200] @ 0xc8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [sp, #136] @ 0x88 │ │ │ │ + str r4, [sp, #328] @ 0x148 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r7, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 6, pc, cr13, cr15, {7} @ │ │ │ │ - str r3, [sp, #928] @ 0x3a0 │ │ │ │ + str r4, [sp, #96] @ 0x60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [sp, #0] │ │ │ │ + str r4, [sp, #192] @ 0xc0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #132] @ 31b764 │ │ │ │ sub sp, #16 │ │ │ │ @@ -222207,15 +222206,15 @@ │ │ │ │ ldr r1, [pc, #128] @ (31b76c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #120] @ (31b770 ) │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #116] @ (31b774 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 31b740 │ │ │ │ ldr.w r0, [r3, #972] @ 0x3cc │ │ │ │ @@ -222247,33 +222246,33 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 31b708 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (31b780 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 31b708 │ │ │ │ nop │ │ │ │ - ldrb r6, [r5, #18] │ │ │ │ + ldrb r6, [r3, #19] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r3, [sp, #352] @ 0x160 │ │ │ │ + str r3, [sp, #544] @ 0x220 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r3, [sp, #480] @ 0x1e0 │ │ │ │ + str r3, [sp, #672] @ 0x2a0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bmi.n 31b6bc │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r2, r7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #448] @ 0x1c0 │ │ │ │ + str r3, [sp, #640] @ 0x280 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (31b830 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -222282,25 +222281,25 @@ │ │ │ │ ldr r1, [pc, #156] @ (31b838 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #140] @ (31b83c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #140] @ (31b840 ) │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #96] @ 31b828 │ │ │ │ ldr r2, [pc, #120] @ (31b844 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #120] @ (31b848 ) │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -222331,27 +222330,27 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 336584 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #15] │ │ │ │ + ldrb r4, [r5, #16] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r1, #122 @ 0x7a │ │ │ │ + subs r1, #170 @ 0xaa │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r1, #142 @ 0x8e │ │ │ │ + subs r1, #190 @ 0xbe │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [sp, #584] @ 0x248 │ │ │ │ + str r2, [sp, #776] @ 0x308 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [sp, #712] @ 0x2c8 │ │ │ │ + str r2, [sp, #904] @ 0x388 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r5, sp, #232 @ 0xe8 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - str r1, [sp, #928] @ 0x3a0 │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #164] @ 31b900 │ │ │ │ sub sp, #20 │ │ │ │ @@ -222361,15 +222360,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #148] @ (31b90c ) │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #148] @ (31b910 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 31b8da │ │ │ │ ldr.w r1, [r3, #984] @ 0x3d8 │ │ │ │ @@ -222411,33 +222410,33 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 31b886 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (31b91c ) │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 31b886 │ │ │ │ nop │ │ │ │ - ldrb r2, [r6, #12] │ │ │ │ + ldrb r2, [r4, #13] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r1, [sp, #880] @ 0x370 │ │ │ │ + str r2, [sp, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r1, [sp, #1000] @ 0x3e8 │ │ │ │ + str r2, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bcc.n 31b960 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #0] │ │ │ │ + str r2, [sp, #192] @ 0xc0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #348] @ (31ba8c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -222449,15 +222448,15 @@ │ │ │ │ ldr r5, [pc, #344] @ (31ba98 ) │ │ │ │ add.w r3, r7, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ add r5, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cmp r4, #17 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.n 31b972 │ │ │ │ cmp r4, #17 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcc.n 31b9ac │ │ │ │ ldr r3, [pc, #312] @ (31ba9c ) │ │ │ │ @@ -222540,15 +222539,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mov r3, r6 │ │ │ │ strd r7, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 31b99a │ │ │ │ ldr.w r7, [r0, #988] @ 0x3dc │ │ │ │ movs r1, #0 │ │ │ │ b.n 31b990 │ │ │ │ ldr.w r7, [r0, #984] @ 0x3d8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -222562,40 +222561,40 @@ │ │ │ │ bic.w r3, r3, #2 │ │ │ │ str.w r3, [r0, #980] @ 0x3d4 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ bl 31b37c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ - bl 7e706c │ │ │ │ + bl 7e709c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 31b990 │ │ │ │ ldr r0, [pc, #44] @ (31baac ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 31b96c │ │ │ │ nop │ │ │ │ - ldrb r0, [r4, #9] │ │ │ │ + ldrb r0, [r2, #10] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r1, [sp, #152] @ 0x98 │ │ │ │ + str r1, [sp, #344] @ 0x158 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r1, [sp, #24] │ │ │ │ + str r1, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ bcs.n 31bb50 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #192] @ 0xc0 │ │ │ │ + str r1, [sp, #384] @ 0x180 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [sp, #744] @ 0x2e8 │ │ │ │ + str r0, [sp, #936] @ 0x3a8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #268] @ 31bbcc │ │ │ │ sub sp, #20 │ │ │ │ @@ -222604,15 +222603,15 @@ │ │ │ │ ldr r2, [pc, #264] @ (31bbd4 ) │ │ │ │ add ip, pc │ │ │ │ add r1, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r2, [r0, #984] @ 0x3d8 │ │ │ │ ldr r4, [pc, #244] @ (31bbd8 ) │ │ │ │ movs r1, #0 │ │ │ │ str.w r1, [r0, #972] @ 0x3cc │ │ │ │ add r4, pc │ │ │ │ lsls r3, r2, #31 │ │ │ │ bpl.n 31bafa │ │ │ │ @@ -222630,15 +222629,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ add.w r1, r3, #996 @ 0x3e4 │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r5, r4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7e6cb4 │ │ │ │ + bl 7e6ce4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 31bb68 │ │ │ │ ldr r2, [pc, #176] @ (31bbdc ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -222661,15 +222660,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r2, [pc, #116] @ (31bbe0 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 7e7654 │ │ │ │ + bl 7e7684 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r3, #972] @ 0x3cc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31bb28 │ │ │ │ ldr r3, [pc, #92] @ (31bbdc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -222683,15 +222682,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (31bbe8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 31bafa │ │ │ │ ldr r0, [pc, #76] @ (31bbec ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 31bafa │ │ │ │ ldr r2, [pc, #72] @ (31bbf0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 31bb32 │ │ │ │ ldr r2, [pc, #52] @ (31bbe8 ) │ │ │ │ @@ -222699,37 +222698,37 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 31bb32 │ │ │ │ ldr r0, [pc, #56] @ (31bbf4 ) │ │ │ │ ldrb.w r1, [r3, #996] @ 0x3e4 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 31bb32 │ │ │ │ - ldrb r6, [r1, #3] │ │ │ │ + ldrb r6, [r7, #3] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r0, [r4, #60] @ 0x3c │ │ │ │ + ldrh r0, [r2, #62] @ 0x3e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r6, #58] @ 0x3a │ │ │ │ + ldrh r6, [r4, #60] @ 0x3c │ │ │ │ lsls r1, r3, #1 │ │ │ │ beq.n 31bb50 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ ldr r0, [r4, #12] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #56] @ 0x38 │ │ │ │ + str r0, [sp, #248] @ 0xf8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #240] @ 0xf0 │ │ │ │ + str r0, [sp, #432] @ 0x1b0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r3 │ │ │ │ @@ -222743,15 +222742,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ add r6, pc │ │ │ │ ldrd r8, sl, [sp, #48] @ 0x30 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #452] @ (31bdf4 ) │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 31bdae │ │ │ │ @@ -222785,15 +222784,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 31bc5a │ │ │ │ mov r1, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ cmp r5, #16 │ │ │ │ bhi.n 31bc4e │ │ │ │ add r3, pc, #8 @ (adr r3, 31bca8 ) │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ lsls r5, r3, #3 │ │ │ │ @@ -222852,15 +222851,15 @@ │ │ │ │ ldr r3, [pc, #164] @ (31bdf8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 31bd46 │ │ │ │ ldr r0, [pc, #160] @ (31be00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ mov r0, r7 │ │ │ │ b.n 31bd48 │ │ │ │ ldr.w r3, [r7, #980] @ 0x3d4 │ │ │ │ and.w r2, r8, #12 │ │ │ │ mov r0, r7 │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r7, #980] @ 0x3d4 │ │ │ │ @@ -222893,45 +222892,45 @@ │ │ │ │ bpl.w 31bc3e │ │ │ │ ldr r0, [pc, #64] @ (31be08 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 31bc3e │ │ │ │ ldr r0, [pc, #44] @ (31be0c ) │ │ │ │ add r0, pc │ │ │ │ b.n 31bc8e │ │ │ │ nop │ │ │ │ - strb r4, [r0, #30] │ │ │ │ + strb r4, [r6, #30] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r4, [r1, #50] @ 0x32 │ │ │ │ + ldrh r4, [r7, #50] @ 0x32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r5, #48] @ 0x30 │ │ │ │ + ldrh r4, [r3, #50] @ 0x32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldmia r7, {r7} │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #256] @ 0x100 │ │ │ │ + str r0, [sp, #448] @ 0x1c0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r6, #56] @ 0x38 │ │ │ │ + ldrh r2, [r4, #58] @ 0x3a │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [r3, #100] @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #50] @ 0x32 │ │ │ │ + ldrh r0, [r4, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r2, #56] @ 0x38 │ │ │ │ + ldrh r6, [r0, #58] @ 0x3a │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (31be18 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ add r7, pc, #584 @ (adr r7, 31c064 ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldrd r2, r1, [r0, #976] @ 0x3d0 │ │ │ │ ldr.w r3, [r0, #968] @ 0x3c8 │ │ │ │ ands.w r1, r1, #8 │ │ │ │ and.w ip, r3, r2 │ │ │ │ it ne │ │ │ │ @@ -222946,67 +222945,67 @@ │ │ │ │ ldr.w r0, [r0, #1012] @ 0x3f4 │ │ │ │ ands r3, r2 │ │ │ │ orr.w r3, r3, ip │ │ │ │ orrs r3, r1 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #80] @ 31bec4 │ │ │ │ ldr r2, [pc, #80] @ (31bec8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (31becc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #68] @ (31bed0 ) │ │ │ │ ldr r2, [pc, #72] @ (31bed4 ) │ │ │ │ ldr r1, [pc, #72] @ (31bed8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #56] @ (31bedc ) │ │ │ │ ldr r1, [pc, #56] @ (31bee0 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ orr.w ip, r2, #16 │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r0, #48] @ 0x30 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b6cc │ │ │ │ + b.w 72b6fc │ │ │ │ nop │ │ │ │ - strb r6, [r2, #22] │ │ │ │ + strb r6, [r0, #23] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r0, [r1, #36] @ 0x24 │ │ │ │ + strh r0, [r7, #36] @ 0x24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bcs.n 31bed4 │ │ │ │ + bcs.n 31bf34 │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r7, pc, #88 @ (adr r7, 31bf2c ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #52] @ 0x34 │ │ │ │ + ldrh r4, [r1, #54] @ 0x36 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r2, [r1, #100] @ 0x64 │ │ │ │ lsls r6, r4, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -223017,26 +223016,26 @@ │ │ │ │ ldr r1, [pc, #116] @ (31bf70 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #100] @ (31bf74 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #100] @ (31bf78 ) │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r1 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #56] @ 31bf60 │ │ │ │ ldr r2, [pc, #80] @ (31bf7c ) │ │ │ │ mov r3, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r4, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r1, r6 │ │ │ │ @@ -223054,23 +223053,23 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 336584 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, #20] │ │ │ │ + strb r4, [r0, #21] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r2, #26 │ │ │ │ + adds r2, #74 @ 0x4a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, #46 @ 0x2e │ │ │ │ + adds r2, #94 @ 0x5e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r4, #50] @ 0x32 │ │ │ │ + ldrh r2, [r2, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r7, #48] @ 0x30 │ │ │ │ + ldrh r6, [r5, #50] @ 0x32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r6, pc, #448 @ (adr r6, 31c140 ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -223085,15 +223084,15 @@ │ │ │ │ ldrd r5, r8, [sp, #48] @ 0x30 │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r0, r1] │ │ │ │ add.w r0, r4, #1016 @ 0x3f8 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ - bl 7e71a0 │ │ │ │ + bl 7e71d0 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [sp, #19] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31c0ac │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ ldr r0, [pc, #656] @ (31c260 ) │ │ │ │ @@ -223197,15 +223196,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 31bfd6 │ │ │ │ ldr r0, [pc, #420] @ (31c274 ) │ │ │ │ strd r5, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 31bfd6 │ │ │ │ ldr r1, [pc, #380] @ (31c264 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #21 │ │ │ │ bpl.n 31bff8 │ │ │ │ @@ -223214,15 +223213,15 @@ │ │ │ │ ldr r0, [pc, #396] @ (31c280 ) │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r2, r4, #44 @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 31bff8 │ │ │ │ uxth r5, r5 │ │ │ │ str.w r5, [r4, #992] @ 0x3e0 │ │ │ │ b.n 31bff8 │ │ │ │ uxth r5, r5 │ │ │ │ str.w r5, [r4, #996] @ 0x3e4 │ │ │ │ b.n 31bff8 │ │ │ │ @@ -223256,15 +223255,15 @@ │ │ │ │ beq.n 31c1fe │ │ │ │ lsls r3, r5, #30 │ │ │ │ bpl.n 31c17e │ │ │ │ ldr.w r3, [r4, #980] @ 0x3d4 │ │ │ │ lsls r6, r3, #30 │ │ │ │ bmi.n 31c17e │ │ │ │ mov r0, r7 │ │ │ │ - bl 7e706c │ │ │ │ + bl 7e709c │ │ │ │ uxth r5, r5 │ │ │ │ str.w r5, [r4, #980] @ 0x3d4 │ │ │ │ b.n 31bff8 │ │ │ │ uxth r5, r5 │ │ │ │ mov r0, r4 │ │ │ │ str.w r5, [r4, #976] @ 0x3d0 │ │ │ │ bl 31be1c │ │ │ │ @@ -223272,15 +223271,15 @@ │ │ │ │ ldr.w r3, [r4, #980] @ 0x3d4 │ │ │ │ strb.w r5, [sp, #19] │ │ │ │ lsls r2, r3, #29 │ │ │ │ bpl.w 31bff8 │ │ │ │ add.w r1, sp, #19 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7e6ccc │ │ │ │ + bl 7e6cfc │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r3, [r4, #968] @ 0x3c8 │ │ │ │ bic.w r2, r2, #8192 @ 0x2000 │ │ │ │ bic.w r3, r3, #8 │ │ │ │ str.w r2, [r4, #968] @ 0x3c8 │ │ │ │ str.w r3, [r4, #972] @ 0x3cc │ │ │ │ bl 31be1c │ │ │ │ @@ -223297,15 +223296,15 @@ │ │ │ │ ldr r0, [pc, #160] @ (31c28c ) │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r2, r4, #44 @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 31bff8 │ │ │ │ movw r1, #16424 @ 0x4028 │ │ │ │ add.w r0, r4, #952 @ 0x3b8 │ │ │ │ str.w r1, [r4, #972] @ 0x3cc │ │ │ │ movw r2, #24640 @ 0x6040 │ │ │ │ str.w r3, [r4, #976] @ 0x3d0 │ │ │ │ orr.w r5, r5, #1 │ │ │ │ @@ -223316,17 +223315,17 @@ │ │ │ │ str.w r2, [r4, #1000] @ 0x3e8 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ str.w r3, [r4, #980] @ 0x3d4 │ │ │ │ mov.w r3, #1792 @ 0x700 │ │ │ │ str.w r3, [r4, #1004] @ 0x3ec │ │ │ │ movw r3, #2049 @ 0x801 │ │ │ │ strd r2, r3, [r4, #984] @ 0x3d8 │ │ │ │ - bl 879b68 │ │ │ │ + bl 879b98 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ - bl 88a3cc │ │ │ │ + bl 88a3fc │ │ │ │ mov r0, r4 │ │ │ │ bl 31be1c │ │ │ │ b.n 31c16c │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldmia r4!, {r3} │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ @@ -223335,104 +223334,104 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3, {r3, r5, r7} │ │ │ │ lsls r2, r5, #3 │ │ │ │ - @ instruction: 0xeaf4005d │ │ │ │ + @ instruction: 0xeb24005d │ │ │ │ adds r7, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #36] @ 0x24 │ │ │ │ + ldrh r0, [r4, #38] @ 0x26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r3, #12] │ │ │ │ + strb r4, [r1, #13] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r0, [r0, #36] @ 0x24 │ │ │ │ + ldrh r0, [r6, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r6, #36] @ 0x24 │ │ │ │ + ldrh r6, [r4, #38] @ 0x26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r4, #8] │ │ │ │ + strb r6, [r2, #9] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrh r2, [r1, #28] │ │ │ │ + ldrh r2, [r7, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r4, #30] │ │ │ │ + ldrh r4, [r2, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #980] @ 0x3d4 │ │ │ │ ands.w r3, r3, #2 │ │ │ │ it eq │ │ │ │ moveq r0, r3 │ │ │ │ bne.n 31c2b4 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ add.w r0, r0, #952 @ 0x3b8 │ │ │ │ - bl 879f1c │ │ │ │ + bl 879f4c │ │ │ │ adds r0, #3 │ │ │ │ lsrs r0, r0, #2 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r3, [r0, #968] @ 0x3c8 │ │ │ │ lsls r2, r3, #22 │ │ │ │ bmi.n 31c2dc │ │ │ │ ldr.w r3, [r0, #984] @ 0x3d8 │ │ │ │ lsls r3, r3, #26 │ │ │ │ bpl.n 31c2e4 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ - b.w 88a3cc │ │ │ │ + b.w 88a3fc │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ movw ip, #31296 @ 0x7a40 │ │ │ │ movt ip, #8 │ │ │ │ adds.w r2, r0, ip │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88a454 │ │ │ │ + b.w 88a484 │ │ │ │ nop │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #1016 @ 0x3f8 │ │ │ │ ldr r5, [pc, #220] @ (31c40c ) │ │ │ │ mov r9, r1 │ │ │ │ - bl 7e71a0 │ │ │ │ + bl 7e71d0 │ │ │ │ ldr.w r3, [r4, #988] @ 0x3dc │ │ │ │ add r5, pc │ │ │ │ and.w r8, r3, #63 @ 0x3f │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31c3de │ │ │ │ ldr r3, [pc, #200] @ (31c410 ) │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31c3ec │ │ │ │ add.w r5, r4, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 879f1c │ │ │ │ + bl 879f4c │ │ │ │ cmp r0, #3 │ │ │ │ bhi.n 31c3b8 │ │ │ │ ldr.w r3, [r4, #972] @ 0x3cc │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str.w r3, [r4, #972] @ 0x3cc │ │ │ │ mov r0, r5 │ │ │ │ - bl 879f28 │ │ │ │ + bl 879f58 │ │ │ │ adds r0, #3 │ │ │ │ ldr.w r2, [r4, #972] @ 0x3cc │ │ │ │ cmp.w r8, r0, lsr #2 │ │ │ │ mov r0, r4 │ │ │ │ orr.w r1, r2, #1 │ │ │ │ str.w r1, [r4, #972] @ 0x3cc │ │ │ │ ittt ls │ │ │ │ @@ -223448,24 +223447,24 @@ │ │ │ │ str.w r3, [r4, #984] @ 0x3d8 │ │ │ │ bl 31c2cc │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.n 31be1c │ │ │ │ mov r0, r5 │ │ │ │ movs r6, #4 │ │ │ │ - bl 879f28 │ │ │ │ + bl 879f58 │ │ │ │ adds r0, #3 │ │ │ │ lsrs r0, r0, #2 │ │ │ │ cmp r0, #31 │ │ │ │ ite eq │ │ │ │ orreq.w r7, r9, #24576 @ 0x6000 │ │ │ │ movne r7, r9 │ │ │ │ uxtb r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 879bb4 │ │ │ │ + bl 879be4 │ │ │ │ lsrs r7, r7, #8 │ │ │ │ subs r6, #1 │ │ │ │ bne.n 31c3ce │ │ │ │ b.n 31c36a │ │ │ │ ldr r3, [pc, #48] @ (31c410 ) │ │ │ │ ldr r1, [pc, #48] @ (31c414 ) │ │ │ │ add r1, pc │ │ │ │ @@ -223482,27 +223481,27 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31c350 │ │ │ │ ldr r0, [pc, #28] @ (31c420 ) │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 31c350 │ │ │ │ ldmia r0!, {r1, r3, r5, r6} │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 31c39c │ │ │ │ + b.n 31c3fc │ │ │ │ lsls r5, r3, #1 │ │ │ │ adds r0, r6, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #14] │ │ │ │ + ldrh r0, [r5, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr.w r3, [r0, #972] @ 0x3cc │ │ │ │ cmp r2, #0 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str.w r3, [r0, #972] @ 0x3cc │ │ │ │ ble.n 31c468 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -223538,15 +223537,15 @@ │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #24 │ │ │ │ add.w r8, r0, #1016 @ 0x3f8 │ │ │ │ add.w r0, r0, #1016 @ 0x3f8 │ │ │ │ mov r9, r2 │ │ │ │ - bl 7e71a0 │ │ │ │ + bl 7e71d0 │ │ │ │ lsrs r2, r7, #2 │ │ │ │ ldr r5, [pc, #612] @ (31c708 ) │ │ │ │ orr.w r2, r2, r6, lsl #30 │ │ │ │ lsrs r1, r6, #2 │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ @@ -223664,15 +223663,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31c4d8 │ │ │ │ strd r4, r0, [sp] │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #300] @ (31c71c ) │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 31c4d8 │ │ │ │ ldr.w r4, [r4, #992] @ 0x3e0 │ │ │ │ movs r0, #0 │ │ │ │ b.n 31c4c8 │ │ │ │ ldr.w r4, [r4, #1000] @ 0x3e8 │ │ │ │ movs r0, #0 │ │ │ │ b.n 31c4c8 │ │ │ │ @@ -223699,44 +223698,44 @@ │ │ │ │ b.n 31c4c8 │ │ │ │ ldr.w r4, [r4, #976] @ 0x3d0 │ │ │ │ movs r0, #0 │ │ │ │ b.n 31c4c8 │ │ │ │ add.w r0, r4, #952 @ 0x3b8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w sl, r4, #952 @ 0x3b8 │ │ │ │ - bl 879f00 │ │ │ │ + bl 879f30 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ cbz r0, 31c66a │ │ │ │ ldr.w r2, [r4, #984] @ 0x3d8 │ │ │ │ lsls r0, r2, #26 │ │ │ │ bpl.n 31c68c │ │ │ │ mov r4, r1 │ │ │ │ movs r0, #0 │ │ │ │ b.n 31c4c8 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 879cc0 │ │ │ │ + bl 879cf0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsls r0, r2 │ │ │ │ adds r2, #8 │ │ │ │ orrs r1, r0 │ │ │ │ cmp r2, #32 │ │ │ │ bne.n 31c66e │ │ │ │ b.n 31c65c │ │ │ │ mov r0, sl │ │ │ │ orr.w r1, r1, #32768 @ 0x8000 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 879f28 │ │ │ │ + bl 879f58 │ │ │ │ adds r0, #3 │ │ │ │ and.w r2, r7, #63 @ 0x3f │ │ │ │ ldrd r1, r3, [sp, #12] │ │ │ │ lsrs r0, r0, #2 │ │ │ │ cmp r2, r0 │ │ │ │ ittt hi │ │ │ │ ldrhi.w r2, [r4, #968] @ 0x3c8 │ │ │ │ @@ -223751,46 +223750,46 @@ │ │ │ │ str.w r2, [r4, #984] @ 0x3d8 │ │ │ │ mov r0, r4 │ │ │ │ strd r1, r3, [sp, #12] │ │ │ │ bl 31be1c │ │ │ │ mov r0, r4 │ │ │ │ bl 31c2cc │ │ │ │ mov r0, r8 │ │ │ │ - bl 7e706c │ │ │ │ + bl 7e709c │ │ │ │ ldrd r1, r3, [sp, #12] │ │ │ │ b.n 31c664 │ │ │ │ ldr r2, [pc, #48] @ (31c720 ) │ │ │ │ ldr r1, [pc, #52] @ (31c724 ) │ │ │ │ ldr r0, [pc, #52] @ (31c728 ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r9, r6, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 31c4c4 │ │ │ │ stmia r6!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 31c2d4 │ │ │ │ + b.n 31c334 │ │ │ │ lsls r5, r3, #1 │ │ │ │ sbcs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #0] │ │ │ │ + ldrh r2, [r3, #2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r3, #80] @ 0x50 │ │ │ │ + ldr r6, [r1, #84] @ 0x54 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r2, [r0, #52] @ 0x34 │ │ │ │ + strh r2, [r6, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r3, #54] @ 0x36 │ │ │ │ + strh r4, [r1, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbz r1, 31c738 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov.w r1, #22528 @ 0x5800 │ │ │ │ @@ -223806,15 +223805,15 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #128] @ (31c7d8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #96] @ 31c7c8 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ mov.w r1, #1792 @ 0x700 │ │ │ │ movs r2, #4 │ │ │ │ movw r0, #24640 @ 0x6040 │ │ │ │ @@ -223823,17 +223822,17 @@ │ │ │ │ str.w ip, [r4, #980] @ 0x3d4 │ │ │ │ str.w r0, [r4, #968] @ 0x3c8 │ │ │ │ movw r0, #16424 @ 0x4028 │ │ │ │ str.w r1, [r4, #1004] @ 0x3ec │ │ │ │ strd r0, r3, [r4, #972] @ 0x3cc │ │ │ │ add.w r0, r4, #952 @ 0x3b8 │ │ │ │ vstr d7, [r4, #984] @ 0x3d8 │ │ │ │ - bl 879b68 │ │ │ │ + bl 879b98 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ - bl 88a3cc │ │ │ │ + bl 88a3fc │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #4 │ │ │ │ strd r2, r3, [r4, #976] @ 0x3d0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -223841,19 +223840,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ lsls r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #72] @ 0x48 │ │ │ │ + ldr r0, [r5, #76] @ 0x4c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r6, [r7, #46] @ 0x2e │ │ │ │ + strh r6, [r5, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r3, #48] @ 0x30 │ │ │ │ + strh r2, [r1, #50] @ 0x32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (31c85c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -223861,55 +223860,55 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #112] @ (31c864 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #952 @ 0x3b8 │ │ │ │ - bl 879b74 │ │ │ │ + bl 879ba4 │ │ │ │ ldr r0, [pc, #88] @ (31c868 ) │ │ │ │ movs r3, #1 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ strd r0, r4, [sp, #4] │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ - bl 88a338 │ │ │ │ + bl 88a368 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #64] @ (31c86c ) │ │ │ │ movs r0, #1 │ │ │ │ strd r4, r1, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #56] @ (31c870 ) │ │ │ │ ldr r1, [pc, #60] @ (31c874 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #1016 @ 0x3f8 │ │ │ │ add r1, pc │ │ │ │ - bl 7e7554 │ │ │ │ + bl 7e7584 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r3, #64] @ 0x40 │ │ │ │ + ldr r4, [r1, #68] @ 0x44 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r2, [r4, #42] @ 0x2a │ │ │ │ + strh r2, [r2, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r7, #42] @ 0x2a │ │ │ │ + strh r6, [r5, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 7, pc, cr7, cr15, {7} │ │ │ │ @ instruction: 0xfbe7ffff │ │ │ │ @ instruction: 0xfa4dffff │ │ │ │ ldr.w r1, [r0, #976] @ 0x3d0 │ │ │ │ @@ -223929,15 +223928,15 @@ │ │ │ │ ldr.w r0, [r0, #1012] @ 0x3f4 │ │ │ │ ands r3, r1 │ │ │ │ orr.w r3, r3, ip, lsl #8 │ │ │ │ orrs r3, r2 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ cmp r1, #23 │ │ │ │ bhi.n 31c8d4 │ │ │ │ ldr r2, [pc, #24] @ (31c8e0 ) │ │ │ │ add r2, pc │ │ │ │ ldrb r0, [r2, r3] │ │ │ │ movs r1, #0 │ │ │ │ @@ -223946,15 +223945,15 @@ │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldr r0, [r3, #56] @ 0x38 │ │ │ │ + ldr r0, [r1, #60] @ 0x3c │ │ │ │ lsls r5, r5, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -223967,15 +223966,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (31c914 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 31c980 │ │ │ │ @@ -223986,15 +223985,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r3, r5, r4, lsl #1 │ │ │ │ lsrs r2, r4, #1 │ │ │ │ add.w r0, r0, r2, lsl #5 │ │ │ │ ldrb.w r2, [r3, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r3, #552] @ 0x228 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ tst r2, r3 │ │ │ │ @@ -224004,21 +224003,21 @@ │ │ │ │ ldrb.w r1, [r5, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 31c974 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ nop │ │ │ │ - ldr r6, [r5, #48] @ 0x30 │ │ │ │ + ldr r6, [r3, #52] @ 0x34 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r0, [r0, #44] @ 0x2c │ │ │ │ + strh r0, [r6, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r2, #44] @ 0x2c │ │ │ │ + strh r6, [r0, #46] @ 0x2e │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #508] @ 31cb9c │ │ │ │ sub sp, #28 │ │ │ │ @@ -224028,15 +224027,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r1, pc │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w r8, r4, lsr #4 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ lsrs r1, r4, #5 │ │ │ │ and.w r4, r4, #31 │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, r0, r1, lsl #1 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ subs r4, #1 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ @@ -224086,15 +224085,15 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #32 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7e706c │ │ │ │ + bl 7e709c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 31ca98 │ │ │ │ @@ -224174,30 +224173,30 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #2 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7e706c │ │ │ │ + bl 7e709c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 31ca98 │ │ │ │ and.w ip, ip, #127 @ 0x7f │ │ │ │ mov.w lr, #4 │ │ │ │ b.n 31ca84 │ │ │ │ - ldr r0, [r7, #40] @ 0x28 │ │ │ │ + ldr r0, [r5, #44] @ 0x2c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r2, [r7, #40] @ 0x28 │ │ │ │ + strh r2, [r5, #42] @ 0x2a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r1, #42] @ 0x2a │ │ │ │ + strh r4, [r7, #42] @ 0x2a │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r5, [r0, #45] @ 0x2d │ │ │ │ ldr r6, [r0, #0] │ │ │ │ @@ -224271,19 +224270,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (31cc94 ) │ │ │ │ ldr r0, [pc, #20] @ (31cc98 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - str r4, [r3, #124] @ 0x7c │ │ │ │ + ldr r4, [r1, #0] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r6, [r3, #18] │ │ │ │ + strh r6, [r1, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r7, #18] │ │ │ │ + strh r6, [r5, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (31cd58 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -224292,25 +224291,25 @@ │ │ │ │ ldr r1, [pc, #172] @ (31cd60 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #156] @ (31cd64 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #156] @ (31cd68 ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #140] @ (31cd6c ) │ │ │ │ ldr r1, [pc, #144] @ (31cd70 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #144] @ (31cd74 ) │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #140] @ (31cd78 ) │ │ │ │ @@ -224342,37 +224341,37 @@ │ │ │ │ ldr r0, [pc, #116] @ (31cd9c ) │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r3, [pc, #100] @ (31cda0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r4, [r5, #120] @ 0x78 │ │ │ │ + str r4, [r3, #124] @ 0x7c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r2, [r1, #25] │ │ │ │ + strb r2, [r7, #25] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r5, #14] │ │ │ │ + strh r2, [r3, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r0, #16] │ │ │ │ + strh r2, [r6, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stc2 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ lsls r3, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbcfffff │ │ │ │ @@ -224384,15 +224383,15 @@ │ │ │ │ @ instruction: 0xfbddffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ lsls r7, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #44] @ 0x2c │ │ │ │ lsls r6, r4, #3 │ │ │ │ - strh r0, [r0, #16] │ │ │ │ + strh r0, [r6, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -224482,32 +224481,32 @@ │ │ │ │ ldr r1, [pc, #52] @ (31cecc ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (31ced0 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - str r4, [r1, #92] @ 0x5c │ │ │ │ + str r4, [r7, #92] @ 0x5c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r2, [r3, #2] │ │ │ │ + strh r2, [r1, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r0, #2] │ │ │ │ + strh r0, [r6, #2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 31cf20 │ │ │ │ sub sp, #12 │ │ │ │ @@ -224517,32 +224516,32 @@ │ │ │ │ ldr r1, [pc, #52] @ (31cf24 ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (31cf28 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - str r4, [r6, #84] @ 0x54 │ │ │ │ + str r4, [r4, #88] @ 0x58 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r2, [r0, #0] │ │ │ │ + strh r2, [r6, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r5, #31] │ │ │ │ + strh r0, [r3, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 31cf98 │ │ │ │ sub sp, #16 │ │ │ │ @@ -224551,15 +224550,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (31cfa0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ tst.w r4, #253 @ 0xfd │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ beq.n 31cf76 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -224576,19 +224575,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r2, [r3, #80] @ 0x50 │ │ │ │ + str r2, [r1, #84] @ 0x54 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r0, [r3, #30] │ │ │ │ + ldrb r0, [r1, #31] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r5, #30] │ │ │ │ + ldrb r6, [r3, #31] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #128] @ (31d038 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -224600,57 +224599,57 @@ │ │ │ │ adds r4, #28 │ │ │ │ ldr.w r8, [pc, #128] @ 31d048 │ │ │ │ add r2, pc │ │ │ │ ldr r7, [pc, #124] @ (31d04c ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add r8, pc │ │ │ │ mov r5, r0 │ │ │ │ add r7, pc │ │ │ │ add.w r4, r0, #172 @ 0xac │ │ │ │ add.w r6, r0, #556 @ 0x22c │ │ │ │ b.n 31cfee │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq.n 31d020 │ │ │ │ mov r0, r4 │ │ │ │ str.w r5, [r4, #-4] │ │ │ │ - bl 7e71e0 │ │ │ │ + bl 7e7210 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31cfe8 │ │ │ │ mov.w ip, #0 │ │ │ │ subs r1, r4, #4 │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ strd ip, r0, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 7e7554 │ │ │ │ + bl 7e7584 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 31cfee │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - str r2, [r4, #72] @ 0x48 │ │ │ │ + str r2, [r2, #76] @ 0x4c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r2, [r3, #28] │ │ │ │ + ldrb r2, [r1, #29] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r5, #28] │ │ │ │ + ldrb r6, [r3, #29] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020] @ 31d444 │ │ │ │ @ instruction: 0xfbcdffff │ │ │ │ pli [r5, #255]! │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -224671,15 +224670,15 @@ │ │ │ │ ldr r1, [pc, #588] @ (31d2cc ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #580] @ (31d2d0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r3, r0 │ │ │ │ add.w r5, r3, r6, lsl #1 │ │ │ │ lsrs r0, r4, #4 │ │ │ │ and.w r4, r4, #31 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ ldrb.w r2, [r5, #552] @ 0x228 │ │ │ │ subs r4, #1 │ │ │ │ @@ -224727,15 +224726,15 @@ │ │ │ │ bpl.n 31d1ee │ │ │ │ adds r0, #172 @ 0xac │ │ │ │ movs r2, #1 │ │ │ │ add r0, r3 │ │ │ │ add.w r1, sp, #19 │ │ │ │ str r3, [sp, #12] │ │ │ │ strb.w r7, [sp, #19] │ │ │ │ - bl 7e6ccc │ │ │ │ + bl 7e6cfc │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r9, r2 │ │ │ │ it eq │ │ │ │ ldrbeq.w r2, [r5, #552] @ 0x228 │ │ │ │ bne.n 31d0dc │ │ │ │ b.n 31d0d6 │ │ │ │ @@ -224865,33 +224864,33 @@ │ │ │ │ ldrb.w r2, [r1, #553] @ 0x229 │ │ │ │ ands r2, r4 │ │ │ │ strb.w r2, [r1, #553] @ 0x229 │ │ │ │ b.n 31d226 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ b.n 31d128 │ │ │ │ - str r6, [r6, #60] @ 0x3c │ │ │ │ + str r6, [r4, #64] @ 0x40 │ │ │ │ lsls r5, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ cbnz r2, 31d316 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldrb r2, [r6, #25] │ │ │ │ + ldrb r2, [r4, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r3, #25] │ │ │ │ + ldrb r0, [r1, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ revsh r4, r0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ cbnz r2, 31d308 │ │ │ │ lsls r2, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (31d2e8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ str r4, [sp, #168] @ 0xa8 │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr.w r1, [r0, #1240] @ 0x4d8 │ │ │ │ cbz r1, 31d2fa │ │ │ │ ldrb.w r1, [r0, #1744] @ 0x6d0 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ ldr.w r3, [r0, #1260] @ 0x4ec │ │ │ │ @@ -224905,58 +224904,58 @@ │ │ │ │ orrs r1, r3 │ │ │ │ ldr.w r3, [r0, #1300] @ 0x514 │ │ │ │ cbz r3, 31d328 │ │ │ │ ldrb.w r3, [r0, #1746] @ 0x6d2 │ │ │ │ ubfx r3, r3, #1, #1 │ │ │ │ orrs r1, r3 │ │ │ │ ldr.w r0, [r0, #952] @ 0x3b8 │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (31d38c ) │ │ │ │ ldr r2, [pc, #76] @ (31d390 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (31d394 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #64] @ (31d398 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r3, [pc, #60] @ (31d39c ) │ │ │ │ ldr r1, [pc, #60] @ (31d3a0 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r3, [pc, #48] @ (31d3a4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r0, [r6, #20] │ │ │ │ + str r0, [r4, #24] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r2, [r7, #120] @ 0x78 │ │ │ │ + ldr r2, [r5, #124] @ 0x7c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r1, r2, r4, r5, pc} │ │ │ │ + pop {r1, r2, r5, r6, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r5, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r2, #24] │ │ │ │ lsls r6, r4, #3 │ │ │ │ @@ -224972,15 +224971,15 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #80] @ (31d414 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r3, #2432] @ 0x980 │ │ │ │ cbz r3, 31d3f8 │ │ │ │ ldr.w r0, [r0, #972] @ 0x3cc │ │ │ │ rsb r0, r0, #6 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -224993,19 +224992,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r6, [r6, #12] │ │ │ │ + str r6, [r4, #16] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r0, [r2, #17] │ │ │ │ + ldrb r0, [r0, #18] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r5, #17] │ │ │ │ + ldrb r6, [r3, #18] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 31d478 │ │ │ │ sub sp, #8 │ │ │ │ @@ -225014,15 +225013,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (31d480 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cbz r4, 31d45c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -225033,19 +225032,19 @@ │ │ │ │ str.w r1, [r0, #1268] @ 0x4f4 │ │ │ │ orr.w r2, r2, #3 │ │ │ │ str.w r2, [r0, #2128] @ 0x850 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 31d2ec │ │ │ │ nop │ │ │ │ - str r6, [r0, #8] │ │ │ │ + str r6, [r6, #8] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r0, [r4, #15] │ │ │ │ + ldrb r0, [r2, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r7, #15] │ │ │ │ + ldrb r6, [r5, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 31d4e8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -225053,42 +225052,42 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #80] @ (31d4f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ strd r1, ip, [sp, #8] │ │ │ │ ldr r3, [pc, #52] @ (31d4f4 ) │ │ │ │ ldr r2, [pc, #56] @ (31d4f8 ) │ │ │ │ ldr r1, [pc, #56] @ (31d4fc ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ add r1, pc │ │ │ │ - bl 7e7554 │ │ │ │ + bl 7e7584 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r2, [r3, #0] │ │ │ │ + str r2, [r1, #4] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r4, [r6, #13] │ │ │ │ + ldrb r4, [r4, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r1, #14] │ │ │ │ + ldrb r6, [r7, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r7, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 6, pc, cr9, cr15, {7} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -225100,15 +225099,15 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #100] @ (31d580 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r2, [r2, #2434] @ 0x982 │ │ │ │ cbnz r2, 31d54a │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -225118,31 +225117,31 @@ │ │ │ │ pop {pc} │ │ │ │ ldr r2, [pc, #56] @ (31d584 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7e7654 │ │ │ │ + bl 7e7684 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r3, #956] @ 0x3bc │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsh r6, [r3, r6] │ │ │ │ + ldrsh r6, [r1, r7] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r4, [r7, #11] │ │ │ │ + ldrb r4, [r5, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r2, #12] │ │ │ │ + ldrb r6, [r0, #13] │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r1, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -225154,25 +225153,25 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #100] @ (31d61c ) │ │ │ │ ldr r1, [pc, #104] @ (31d620 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #60] @ 31d608 │ │ │ │ ldr r2, [pc, #84] @ (31d624 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r6, #752 @ 0x2f0 │ │ │ │ @@ -225190,23 +225189,23 @@ │ │ │ │ b.w 336584 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #10] │ │ │ │ + ldrb r0, [r1, #11] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r6, [r2, r4] │ │ │ │ + ldrsh r6, [r0, r5] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r6, [r5, #9] │ │ │ │ + ldrb r6, [r3, #10] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r0, r4, r5 │ │ │ │ + subs r0, r2, r6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r2, r6, r5 │ │ │ │ + subs r2, r4, r6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r1, [sp, #216] @ 0xd8 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -225224,24 +225223,24 @@ │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ movs r0, #0 │ │ │ │ add.w r1, sp, #11 │ │ │ │ ldr.w r3, [r4, #2284] @ 0x8ec │ │ │ │ str.w r0, [r4, #956] @ 0x3bc │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ - bl 7e6cb4 │ │ │ │ + bl 7e6ce4 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 31d6ba │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ movs r1, #1 │ │ │ │ movs r2, #0 │ │ │ │ str.w r1, [r4, #1260] @ 0x4ec │ │ │ │ strb.w r2, [r3, #2434] @ 0x982 │ │ │ │ @@ -225263,29 +225262,29 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r2, [pc, #52] @ (31d6f0 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ add r2, pc │ │ │ │ - bl 7e7654 │ │ │ │ + bl 7e7684 │ │ │ │ str.w r0, [r4, #956] @ 0x3bc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31d682 │ │ │ │ b.n 31d692 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ - ldrsh r2, [r7, r1] │ │ │ │ + ldrsh r2, [r5, r2] │ │ │ │ lsls r5, r5, #1 │ │ │ │ push {r2, r3, r4, r6, lr} │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldrb r4, [r5, #7] │ │ │ │ + ldrb r4, [r3, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #7] │ │ │ │ + ldrb r0, [r7, #7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r1, r2, r3, lr} │ │ │ │ lsls r2, r5, #3 │ │ │ │ vminnm.f32 , , │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -225302,15 +225301,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ ldrd r8, r9, [sp, #48] @ 0x30 │ │ │ │ add r7, pc │ │ │ │ ldr.w sl, [sp, #56] @ 0x38 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #624] @ (31d9a0 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31d82e │ │ │ │ add.w r3, r6, #4096 @ 0x1000 │ │ │ │ @@ -225409,15 +225408,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31d738 │ │ │ │ ldr r0, [pc, #356] @ (31d9ac ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ stmia.w sp, {r8, r9, sl} │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 31d738 │ │ │ │ sub.w r2, r4, #1304 @ 0x518 │ │ │ │ orrs r2, r5 │ │ │ │ beq.n 31d794 │ │ │ │ subw r2, r4, #1308 @ 0x51c │ │ │ │ orrs r2, r5 │ │ │ │ bne.n 31d788 │ │ │ │ @@ -225513,29 +225512,29 @@ │ │ │ │ add.w r2, r8, #4294967295 @ 0xffffffff │ │ │ │ orrs.w r2, r2, r9 │ │ │ │ itt eq │ │ │ │ moveq r2, #1 │ │ │ │ strbeq.w r2, [r3, #2432] @ 0x980 │ │ │ │ b.n 31d794 │ │ │ │ nop │ │ │ │ - ldrb r0, [r5, r6] │ │ │ │ + ldrb r0, [r3, r7] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r4, [r3, #4] │ │ │ │ + ldrb r4, [r1, #5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r0, #4] │ │ │ │ + ldrb r0, [r6, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r1, r7} │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, #31] │ │ │ │ + ldrb r0, [r5, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #136] @ (31da4c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -225545,15 +225544,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #132] @ (31da54 ) │ │ │ │ adds r5, #16 │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cbz r4, 31da36 │ │ │ │ ldr.w r5, [r0, #972] @ 0x3cc │ │ │ │ cmp r5, #5 │ │ │ │ bhi.n 31da36 │ │ │ │ cmp r4, #0 │ │ │ │ ble.n 31da28 │ │ │ │ ldr.w r6, [r0, #968] @ 0x3c8 │ │ │ │ @@ -225585,19 +225584,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldrh r6, [r5, r3] │ │ │ │ + ldrh r6, [r3, r4] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r6, [r0, #25] │ │ │ │ + strb r6, [r6, #25] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r4, #25] │ │ │ │ + strb r4, [r2, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (31dae8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -225605,15 +225604,15 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #128] @ (31daf0 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r5, r0, #4096 @ 0x1000 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ strb.w r3, [r5, #2434] @ 0x982 │ │ │ │ ldr.w r0, [r0, #956] @ 0x3bc │ │ │ │ cbnz r0, 31dadc │ │ │ │ movs r1, #0 │ │ │ │ @@ -225639,19 +225638,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 2890a4 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #956] @ 0x3bc │ │ │ │ b.n 31da90 │ │ │ │ - ldrh r0, [r1, r1] │ │ │ │ + ldrh r0, [r7, r1] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r4, [r4, #22] │ │ │ │ + strb r4, [r2, #23] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r0, [r0, #23] │ │ │ │ + strb r0, [r6, #23] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #324] @ (31dc4c ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -225662,15 +225661,15 @@ │ │ │ │ adds r1, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #316] @ (31dc54 ) │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #316] @ (31dc58 ) │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r0, #4096 @ 0x1000 │ │ │ │ add r6, pc │ │ │ │ ldrb.w r3, [r1, #2435] @ 0x983 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31dbde │ │ │ │ movw r3, #777 @ 0x309 │ │ │ │ cmp r4, r3 │ │ │ │ @@ -225723,15 +225722,15 @@ │ │ │ │ mov.w ip, ip, lsr #2 │ │ │ │ mls r3, r7, ip, r3 │ │ │ │ str.w r3, [r0, #968] @ 0x3c8 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 31dc38 │ │ │ │ add.w r0, r2, #920 @ 0x398 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 7e706c │ │ │ │ + bl 7e709c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 31db60 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ @@ -225760,39 +225759,39 @@ │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 31db6a │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #1240] @ 0x4d8 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r0, [sp, #16] │ │ │ │ bl 31d2ec │ │ │ │ ldrd r2, r1, [sp, #16] │ │ │ │ b.n 31dbd0 │ │ │ │ - ldr r4, [r5, r6] │ │ │ │ + ldr r4, [r3, r7] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r0, [r0, #20] │ │ │ │ + strb r0, [r6, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r3, #20] │ │ │ │ + strb r4, [r1, #21] │ │ │ │ lsls r1, r3, #1 │ │ │ │ add sp, #504 @ 0x1f8 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, #17] │ │ │ │ + strb r6, [r0, #18] │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ cmp r0, #15 │ │ │ │ bhi.n 31dcd0 │ │ │ │ @@ -225834,18 +225833,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (31dd00 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ ldrh r0, [r7, #20] │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 31dd6c │ │ │ │ @@ -225878,25 +225877,25 @@ │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 31dd38 │ │ │ │ ldr r0, [pc, #24] @ (31dd7c ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 31dd38 │ │ │ │ add r6, sp, #528 @ 0x210 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r6, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #14] │ │ │ │ + strb r4, [r7, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r7, [r0, #1016] @ 0x3f8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -225911,26 +225910,26 @@ │ │ │ │ it eq │ │ │ │ moveq.w r8, #0 │ │ │ │ beq.n 31dde8 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, #132 @ (adr r1, 31de40 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ add.w r2, r2, r7, lsl #6 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ mov.w r8, r0, lsl #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, #100 @ (adr r1, 31de40 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ movs r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #96] @ (31de4c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 31de14 │ │ │ │ add sp, #16 │ │ │ │ @@ -225962,30 +225961,30 @@ │ │ │ │ mov r2, r4 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [pc, #36] @ (31de58 ) │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 31ddf0 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ add r6, sp, #16 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r0, #12] │ │ │ │ + strb r6, [r6, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #112] @ (31dedc ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -226003,15 +226002,15 @@ │ │ │ │ subs r5, #4 │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ tst r7, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 31de8c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -226028,28 +226027,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31de7e │ │ │ │ ldr r0, [pc, #36] @ (31def0 ) │ │ │ │ subs r1, r7, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 31de7e │ │ │ │ nop │ │ │ │ add r5, sp, #208 @ 0xd0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r3, r1] │ │ │ │ + ldrsb r4, [r1, r2] │ │ │ │ lsls r5, r5, #1 │ │ │ │ str r0, [r3, #20] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, #10] │ │ │ │ + strb r6, [r4, #11] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ @@ -226125,41 +226124,41 @@ │ │ │ │ str.w r3, [r4, #944] @ 0x3b0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.n 31de5c │ │ │ │ ldr r0, [pc, #60] @ (31e004 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r2, [r4, #1032] @ 0x408 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 31df58 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31df86 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ b.n 31dfa0 │ │ │ │ ldr r0, [pc, #32] @ (31e008 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 31df98 │ │ │ │ add r4, sp, #528 @ 0x210 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, #16] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, #7] │ │ │ │ + strb r6, [r1, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r0, [r0, #8] │ │ │ │ + strb r0, [r6, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #72] @ 31e064 │ │ │ │ sub sp, #20 │ │ │ │ @@ -226167,39 +226166,39 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (31e06c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #52] @ (31e070 ) │ │ │ │ ldr r1, [pc, #56] @ (31e074 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (31e078 ) │ │ │ │ movs r2, #2 │ │ │ │ ldr r1, [pc, #44] @ (31e07c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b6cc │ │ │ │ + b.w 72b6fc │ │ │ │ nop │ │ │ │ - strb r6, [r7, r2] │ │ │ │ + strb r6, [r5, r3] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r0, [r3, #44] @ 0x2c │ │ │ │ + str r0, [r1, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add sp, #328 @ 0x148 │ │ │ │ + sub sp, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r5, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, #58] @ 0x3a │ │ │ │ lsls r0, r7, #1 │ │ │ │ @@ -226216,26 +226215,26 @@ │ │ │ │ ldr r1, [pc, #196] @ (31e160 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #180] @ (31e164 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [pc, #180] @ (31e168 ) │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ mov r4, r1 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #136] @ 31e150 │ │ │ │ ldr r2, [pc, #160] @ (31e16c ) │ │ │ │ mov r5, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r7, r5, #1096 @ 0x448 │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #1072 @ 0x430 │ │ │ │ @@ -226261,23 +226260,23 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #88] @ (31e17c ) │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (31e180 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 72e8dc │ │ │ │ + bl 72e90c │ │ │ │ str.w r4, [r5, #1104] @ 0x450 │ │ │ │ str.w r0, [r5, #1096] @ 0x448 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -226285,35 +226284,35 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, r1] │ │ │ │ + strb r2, [r7, r1] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r4, r7, #1 │ │ │ │ + asrs r4, r5, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r2, #2 │ │ │ │ + asrs r2, r0, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r0, [r0, #6] │ │ │ │ + strb r0, [r6, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r0, [r4, #5] │ │ │ │ + strb r0, [r2, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r2, [r2, #54] @ 0x36 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - strh r2, [r3, r7] │ │ │ │ + strb r2, [r1, r0] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r4, [r6, #28] │ │ │ │ + str r4, [r4, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, sp, #448 @ 0x1c0 │ │ │ │ + add r7, sp, #640 @ 0x280 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #11] │ │ │ │ + strb r2, [r0, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsrs r6, r2, #2 │ │ │ │ ldr r4, [pc, #696] @ (31e450 ) │ │ │ │ @@ -226416,15 +226415,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str.w r2, [r5, #928] @ 0x3a0 │ │ │ │ movs r7, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 31de5c │ │ │ │ add.w r0, r5, #1040 @ 0x410 │ │ │ │ mov r5, r6 │ │ │ │ - bl 7e706c │ │ │ │ + bl 7e709c │ │ │ │ ldr r2, [pc, #436] @ (31e460 ) │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ b.n 31e210 │ │ │ │ ldr r3, [pc, #420] @ (31e458 ) │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r6, [r0, #928] @ 0x3a0 │ │ │ │ @@ -226549,15 +226548,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 31e218 │ │ │ │ ldr r0, [pc, #212] @ (31e4a0 ) │ │ │ │ mov r3, r2 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 31e218 │ │ │ │ ldr r2, [pc, #200] @ (31e4a4 ) │ │ │ │ add r2, pc │ │ │ │ b.n 31e210 │ │ │ │ subs.w r1, r6, #1016 @ 0x3f8 │ │ │ │ adc.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ cmp r1, #9 │ │ │ │ @@ -226574,30 +226573,30 @@ │ │ │ │ b.n 31e210 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str.w r3, [r5, #920] @ 0x398 │ │ │ │ b.n 31e26e │ │ │ │ ldr r0, [pc, #152] @ (31e4ac ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 31e1f2 │ │ │ │ ldr r0, [pc, #144] @ (31e4b0 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 31e290 │ │ │ │ ldr r0, [pc, #40] @ (31e454 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 31e290 │ │ │ │ ldr r0, [pc, #124] @ (31e4b4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 31e290 │ │ │ │ ldr r3, [pc, #20] @ (31e458 ) │ │ │ │ movs r5, #0 │ │ │ │ mov r7, r5 │ │ │ │ mov r6, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -226605,59 +226604,59 @@ │ │ │ │ nop │ │ │ │ add r2, sp, #16 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #0] │ │ │ │ + strb r6, [r3, #1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 31e6b8 │ │ │ │ + b.n 31e718 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r1, #124] @ 0x7c │ │ │ │ + ldr r0, [r7, #124] @ 0x7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r0, #120] @ 0x78 │ │ │ │ + ldr r6, [r6, #120] @ 0x78 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r7, #116] @ 0x74 │ │ │ │ + ldr r4, [r5, #120] @ 0x78 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r4, #6 │ │ │ │ + lsrs r2, r2, #7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r0, [r4, #116] @ 0x74 │ │ │ │ + ldr r0, [r2, #120] @ 0x78 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r2, #116] @ 0x74 │ │ │ │ + ldr r6, [r0, #120] @ 0x78 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r1, #116] @ 0x74 │ │ │ │ + ldr r4, [r7, #116] @ 0x74 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r0, #116] @ 0x74 │ │ │ │ + ldr r0, [r6, #116] @ 0x74 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r5, #112] @ 0x70 │ │ │ │ + ldr r6, [r3, #116] @ 0x74 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r4, #108] @ 0x6c │ │ │ │ + ldr r4, [r2, #112] @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r3, #108] @ 0x6c │ │ │ │ + ldr r2, [r1, #112] @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r7, #104] @ 0x68 │ │ │ │ + ldr r4, [r5, #108] @ 0x6c │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r6, [r2, #32] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldr r4, [r2, #104] @ 0x68 │ │ │ │ + ldr r4, [r0, #108] @ 0x6c │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r6, [pc, #640] @ (31e720 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, #112] @ 0x70 │ │ │ │ + ldr r6, [r6, #112] @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r0, #20] │ │ │ │ + ldr r4, [r6, #20] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r4, [r4, #16] │ │ │ │ + ldr r4, [r2, #20] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r4, [r4, #104] @ 0x68 │ │ │ │ + ldr r4, [r2, #108] @ 0x6c │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r4, r6, #15 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r2, #100] @ 0x64 │ │ │ │ + ldr r4, [r0, #104] @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbnz r1, 31e4c2 │ │ │ │ ldr.w r3, [r0, #932] @ 0x3a4 │ │ │ │ lsls r3, r3, #24 │ │ │ │ bpl.n 31e4ce │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -226708,27 +226707,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 31e4f4 │ │ │ │ ldr r0, [pc, #32] @ (31e558 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 31e4f4 │ │ │ │ nop │ │ │ │ add r6, pc, #744 @ (adr r6, 31e834 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #92] @ 0x5c │ │ │ │ + ldr r0, [r7, #92] @ 0x5c │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #872] @ (31e8d8 ) │ │ │ │ mov r1, r2 │ │ │ │ @@ -226830,15 +226829,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 31e5b0 │ │ │ │ ldr r0, [pc, #684] @ (31e900 ) │ │ │ │ mov r2, r7 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 31e5b0 │ │ │ │ str.w r7, [r6, #936] @ 0x3a8 │ │ │ │ lsls r6, r7, #30 │ │ │ │ beq.n 31e602 │ │ │ │ ldr r3, [pc, #640] @ (31e8ec ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -226854,15 +226853,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 31e75a │ │ │ │ ldr r0, [pc, #640] @ (31e908 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr.w r3, [r6, #944] @ 0x3b0 │ │ │ │ ldr r2, [pc, #624] @ (31e90c ) │ │ │ │ bic.w r3, r3, r7 │ │ │ │ str.w r3, [r6, #944] @ 0x3b0 │ │ │ │ ldr r3, [pc, #568] @ (31e8dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -226984,15 +226983,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bmi.n 31e8ce │ │ │ │ movs r2, #1 │ │ │ │ add r1, sp, #8 │ │ │ │ add.w r0, r6, #1040 @ 0x410 │ │ │ │ - bl 7e6ccc │ │ │ │ + bl 7e6cfc │ │ │ │ ldr.w r3, [r6, #932] @ 0x3a4 │ │ │ │ lsls r4, r3, #24 │ │ │ │ bpl.n 31e806 │ │ │ │ ldrb.w r1, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ bl 31def4 │ │ │ │ ldr.w r3, [r6, #944] @ 0x3b0 │ │ │ │ @@ -227004,15 +227003,15 @@ │ │ │ │ ldr r3, [pc, #208] @ (31e8ec ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 31e7e8 │ │ │ │ ldr r0, [pc, #248] @ (31e920 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r3, [r6, #932] @ 0x3a4 │ │ │ │ b.n 31e7da │ │ │ │ ldr.w r2, [r6, #920] @ 0x398 │ │ │ │ str.w r1, [r6, #1028] @ 0x404 │ │ │ │ bic.w r2, r2, #96 @ 0x60 │ │ │ │ str.w r1, [r6, #1032] @ 0x408 │ │ │ │ orr.w r2, r2, #144 @ 0x90 │ │ │ │ @@ -227031,15 +227030,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 31e5fa │ │ │ │ ldr r0, [pc, #188] @ (31e928 ) │ │ │ │ mov r2, r7 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 31e5fa │ │ │ │ ldr r2, [pc, #176] @ (31e92c ) │ │ │ │ ldr r3, [pc, #92] @ (31e8dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -227047,34 +227046,34 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 31e75a │ │ │ │ ldr r0, [pc, #156] @ (31e930 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ add r2, sp, #8 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r6, #1040 @ 0x410 │ │ │ │ and.w r3, r7, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7e6e48 │ │ │ │ + bl 7e6e78 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31e770 │ │ │ │ ldr.w r3, [r6, #932] @ 0x3a4 │ │ │ │ lsls r2, r3, #24 │ │ │ │ bpl.w 31e770 │ │ │ │ mov.w r1, #1024 @ 0x400 │ │ │ │ mov r0, r6 │ │ │ │ bl 31def4 │ │ │ │ b.n 31e770 │ │ │ │ ldr r0, [pc, #100] @ (31e934 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 31e7e8 │ │ │ │ add r6, pc, #192 @ (adr r6, 31e99c ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #160 @ (adr r6, 31e984 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ @@ -227082,47 +227081,47 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r0, #16] │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #632 @ (adr r5, 31eb6c ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ - str r0, [r6, #108] @ 0x6c │ │ │ │ + str r0, [r4, #112] @ 0x70 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r6, [r0, #64] @ 0x40 │ │ │ │ + ldr r6, [r6, #64] @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, #76] @ 0x4c │ │ │ │ + ldr r6, [r7, #76] @ 0x4c │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r5, pc, #184 @ (adr r5, 31e9c0 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldr r4, [r3, #80] @ 0x50 │ │ │ │ + ldr r4, [r1, #84] @ 0x54 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r5, pc, #0 @ (adr r5, 31e910 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ add r4, pc, #896 @ (adr r4, 31ec94 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ add r4, pc, #360 @ (adr r4, 31ea80 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ add r4, pc, #128 @ (adr r4, 31e99c ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ add r3, pc, #1000 @ (adr r3, 31ed08 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldr r6, [r5, #48] @ 0x30 │ │ │ │ + ldr r6, [r3, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r5, #28] │ │ │ │ + ldr r6, [r3, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r6, #40] @ 0x28 │ │ │ │ + ldr r4, [r4, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r3, pc, #152 @ (adr r3, 31e9c8 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldr r6, [r5, #48] @ 0x30 │ │ │ │ + ldr r6, [r3, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r5, #40] @ 0x28 │ │ │ │ + ldr r4, [r3, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #52] @ (31e97c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -227131,29 +227130,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (31e984 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ str.w r4, [r0, #1104] @ 0x450 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #592] @ (31ebd0 ) │ │ │ │ + ldr r3, [pc, #784] @ (31ec90 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r2, [r0, #12] │ │ │ │ + ldr r2, [r6, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r3, #12] │ │ │ │ + ldr r4, [r1, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 31e9cc │ │ │ │ sub sp, #12 │ │ │ │ @@ -227161,29 +227160,29 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #48] @ (31e9d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r0, [r0, #1100] @ 0x44c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #264] @ (31ead8 ) │ │ │ │ + ldr r3, [pc, #456] @ (31eb98 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r0, [r6, #4] │ │ │ │ + ldr r0, [r4, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r1, #8] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 31ea10 │ │ │ │ sub sp, #12 │ │ │ │ @@ -227191,24 +227190,24 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #36] @ (31ea18 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 31dd80 │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #968] @ (31eddc ) │ │ │ │ + ldr r3, [pc, #136] @ (31ea9c ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ + ldr r0, [r2, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 31ea80 │ │ │ │ sub sp, #20 │ │ │ │ @@ -227216,42 +227215,42 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #80] @ (31ea88 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ strd r1, ip, [sp, #8] │ │ │ │ ldr r3, [pc, #52] @ (31ea8c ) │ │ │ │ ldr r2, [pc, #56] @ (31ea90 ) │ │ │ │ ldr r1, [pc, #56] @ (31ea94 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1040 @ 0x410 │ │ │ │ add r1, pc │ │ │ │ - bl 7e7554 │ │ │ │ + bl 7e7584 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #696] @ (31ed3c ) │ │ │ │ + ldr r2, [pc, #888] @ (31edfc ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r4, [r3, #124] @ 0x7c │ │ │ │ + ldr r4, [r1, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r6, #124] @ 0x7c │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xfa5bffff │ │ │ │ @ instruction: 0xfa73ffff │ │ │ │ bl 5bca96 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -227262,15 +227261,15 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #116] @ (31eb28 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #80] @ 31eb18 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ movs r2, #18 │ │ │ │ mov.w r1, #768 @ 0x300 │ │ │ │ str.w r2, [r0, #1024] @ 0x400 │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ @@ -227290,46 +227289,46 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ... │ │ │ │ - ldr r2, [pc, #200] @ (31ebec ) │ │ │ │ + ldr r2, [pc, #392] @ (31ecac ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r0, [r4, #116] @ 0x74 │ │ │ │ + str r0, [r2, #120] @ 0x78 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r6, #116] @ 0x74 │ │ │ │ + str r6, [r4, #120] @ 0x78 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0031eb2c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #116] @ (31ebb4 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r8, r1 │ │ │ │ add r0, pc │ │ │ │ mov sl, r2 │ │ │ │ mov r9, r3 │ │ │ │ - bl 72c334 │ │ │ │ + bl 72c364 │ │ │ │ ldr r3, [pc, #104] @ (31ebb8 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [pc, #104] @ (31ebbc ) │ │ │ │ ldr r1, [pc, #104] @ (31ebc0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ ldr r4, [pc, #96] @ (31ebc4 ) │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #92] @ (31ebc8 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 335790 │ │ │ │ ldr r3, [pc, #84] @ (31ebcc ) │ │ │ │ @@ -227353,25 +227352,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - str r0, [r6, #108] @ 0x6c │ │ │ │ + str r0, [r4, #112] @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [pc, #568] @ (31edf4 ) │ │ │ │ + ldr r1, [pc, #760] @ (31eeb4 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ - lsls r2, r0, #23 │ │ │ │ + lsls r2, r6, #23 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r6, r2, #23 │ │ │ │ + lsls r6, r0, #24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ add r0, pc, #176 @ (adr r0, 31ec78 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ - str r0, [r1, r7] │ │ │ │ + str r0, [r7, r7] │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldr r5, [pc, #720] @ (31eea0 ) │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w r3, [r0, #108] @ 0x6c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 31ebf6 │ │ │ │ ldr.w r3, [r0, #196] @ 0xc4 │ │ │ │ @@ -227420,34 +227419,34 @@ │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #240] @ 0xf0 │ │ │ │ mvns r0, r0 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ - b.w 88a6e4 │ │ │ │ + b.w 88a714 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #200 @ 0xc8 │ │ │ │ - bl 879f00 │ │ │ │ + bl 879f30 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #184 @ 0xb8 │ │ │ │ - bl 879f00 │ │ │ │ + bl 879f30 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -227460,15 +227459,15 @@ │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ tst.w r0, #30 │ │ │ │ beq.n 31ecd4 │ │ │ │ orr.w r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ push {r4} │ │ │ │ lsls r0, r1, #31 │ │ │ │ bmi.n 31ece8 │ │ │ │ lsls r4, r1, #30 │ │ │ │ bpl.n 31ed22 │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cbz r0, 31ed22 │ │ │ │ @@ -227477,15 +227476,15 @@ │ │ │ │ ldr.w r0, [r3, #224] @ 0xe0 │ │ │ │ cbz r0, 31ed00 │ │ │ │ orr.w r2, r2, #12 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ pop {r4} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ lsls r4, r0, #31 │ │ │ │ bpl.n 31ecda │ │ │ │ ldrb.w r0, [r3, #108] @ 0x6c │ │ │ │ lsls r0, r0, #31 │ │ │ │ bpl.n 31ed1c │ │ │ │ ldrb.w r0, [r3, #216] @ 0xd8 │ │ │ │ @@ -227500,15 +227499,15 @@ │ │ │ │ lsls r1, r1, #28 │ │ │ │ bne.n 31ecf2 │ │ │ │ orr.w r2, r2, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #0 │ │ │ │ pop {r4} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #128] @ (31edd4 ) │ │ │ │ @@ -227520,15 +227519,15 @@ │ │ │ │ ldr r3, [pc, #120] @ (31edd8 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7e6e48 │ │ │ │ + bl 7e6e78 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldrb.w r1, [r5, #104] @ 0x68 │ │ │ │ bic.w r3, r3, #6 │ │ │ │ str r3, [sp, #8] │ │ │ │ tst.w r1, #2 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -227537,15 +227536,15 @@ │ │ │ │ strne r3, [sp, #8] │ │ │ │ lsls r3, r1, #31 │ │ │ │ mov.w r1, #13 │ │ │ │ ittt mi │ │ │ │ ldrmi r3, [sp, #8] │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strmi r3, [sp, #8] │ │ │ │ - bl 7e6e48 │ │ │ │ + bl 7e6e78 │ │ │ │ ldr r2, [pc, #52] @ (31eddc ) │ │ │ │ ldr r3, [pc, #44] @ (31edd8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -227611,31 +227610,31 @@ │ │ │ │ vcvt.f32.u32 s14, s14 │ │ │ │ vdiv.f32 s13, s14, s15 │ │ │ │ vdiv.f32 s14, s12, s13 │ │ │ │ vcvt.s32.f32 s15, s13 │ │ │ │ vmov r0, s13 │ │ │ │ vstr s15, [sp, #16] │ │ │ │ vstr s14, [sp, #20] │ │ │ │ - bl 8a4028 │ │ │ │ + bl 8a4058 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ vldr s14, [sp, #20] │ │ │ │ vmov s15, r9 │ │ │ │ strd r3, r6, [sp, #24] │ │ │ │ strd r4, r8, [sp, #32] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 8a4028 │ │ │ │ + bl 8a4058 │ │ │ │ add r2, sp, #24 │ │ │ │ strd r0, r1, [r5, #232] @ 0xe8 │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ movs r1, #1 │ │ │ │ - bl 7e6e48 │ │ │ │ + bl 7e6e78 │ │ │ │ ldr r3, [pc, #128] @ (31ef30 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 31eeee │ │ │ │ ldr r2, [pc, #124] @ (31ef34 ) │ │ │ │ ldr r3, [pc, #108] @ (31ef28 ) │ │ │ │ add r2, pc │ │ │ │ @@ -227670,15 +227669,15 @@ │ │ │ │ bpl.n 31eeb6 │ │ │ │ ldr r0, [pc, #60] @ (31ef40 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ str.w r8, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r6, r4, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 31eeb6 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ ldr r6, [pc, #440] @ (31f0d8 ) │ │ │ │ strh r1, [r1, #18] │ │ │ │ ldr r0, [pc, #556] @ (31f150 ) │ │ │ │ ldr r5, [sp, #688] @ 0x2b0 │ │ │ │ @@ -227691,15 +227690,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #936] @ 0x3a8 │ │ │ │ lsls r2, r5, #3 │ │ │ │ bics r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #84] @ 0x54 │ │ │ │ + str r0, [r3, #88] @ 0x58 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #236] @ (31f040 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -227709,19 +227708,19 @@ │ │ │ │ ldr.w r0, [r0, #244] @ 0xf4 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 88a3cc │ │ │ │ + bl 88a3fc │ │ │ │ movs r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 7e6e48 │ │ │ │ + bl 7e6e78 │ │ │ │ adds r0, #95 @ 0x5f │ │ │ │ itt eq │ │ │ │ moveq.w r3, #4294967295 @ 0xffffffff │ │ │ │ streq.w r3, [r4, #240] @ 0xf0 │ │ │ │ beq.n 31efe4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldrb.w r1, [r4, #106] @ 0x6a │ │ │ │ @@ -227776,30 +227775,30 @@ │ │ │ │ moveq r3, r2 │ │ │ │ b.n 31efd4 │ │ │ │ ldr.w r3, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #38528 @ 0x9680 │ │ │ │ movt r4, #152 @ 0x98 │ │ │ │ mov r5, r3 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 88a6b4 │ │ │ │ + bl 88a6e4 │ │ │ │ b.n 31efe4 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [sp, #296] @ 0x128 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #752] @ 0x2f0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [pc, #4] @ (31f054 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ ldrb r2, [r5, #2] │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -227820,31 +227819,31 @@ │ │ │ │ movt r3, #2048 @ 0x800 │ │ │ │ strb.w r5, [r4, #98] @ 0x62 │ │ │ │ str.w r3, [r4, #101] @ 0x65 │ │ │ │ strb.w r5, [r4, #107] @ 0x6b │ │ │ │ str.w r5, [r4, #160] @ 0xa0 │ │ │ │ str.w r5, [r4, #240] @ 0xf0 │ │ │ │ str.w r5, [r4, #224] @ 0xe0 │ │ │ │ - bl 88a3cc │ │ │ │ + bl 88a3fc │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ - bl 88a3cc │ │ │ │ + bl 88a3fc │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 879b68 │ │ │ │ + bl 879b98 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 879b68 │ │ │ │ + bl 879b98 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ strd r2, r3, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ mov r0, r4 │ │ │ │ bl 31ef44 │ │ │ │ ldrb.w r3, [r4, #106] @ 0x6a │ │ │ │ bic.w r3, r3, #15 │ │ │ │ strb.w r3, [r4, #106] @ 0x6a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -227873,21 +227872,21 @@ │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ ldr r3, [pc, #148] @ (31f1d8 ) │ │ │ │ ldr r2, [pc, #152] @ (31f1dc ) │ │ │ │ ldr r1, [pc, #152] @ (31f1e0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7e7554 │ │ │ │ + bl 7e7584 │ │ │ │ mov r0, r4 │ │ │ │ bl 31ede0 │ │ │ │ movs r1, #2 │ │ │ │ add.w r2, r4, #152 @ 0x98 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 7e6e48 │ │ │ │ + bl 7e6e78 │ │ │ │ ldrb.w r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ ubfx r3, r3, #3, #1 │ │ │ │ str.w r3, [r4, #240] @ 0xf0 │ │ │ │ bl 31ef44 │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -227907,15 +227906,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 2890a4 │ │ │ │ ldr r2, [pc, #60] @ (31f1e4 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 7e7654 │ │ │ │ + bl 7e7684 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -227941,34 +227940,34 @@ │ │ │ │ ldr r2, [pc, #56] @ (31f238 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (31f23c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #44] @ (31f240 ) │ │ │ │ ldr r3, [pc, #48] @ (31f244 ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #44] @ (31f248 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ strb.w ip, [r0, #66] @ 0x42 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b6cc │ │ │ │ - orrs r2, r7 │ │ │ │ + b.w 72b6fc │ │ │ │ + muls r2, r5 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r0, [r0, r4] │ │ │ │ + str r0, [r6, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r6, [sp, #680] @ 0x2a8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r3, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #560] @ (31f47c ) │ │ │ │ lsls r6, r4, #3 │ │ │ │ @@ -228016,29 +228015,29 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ add.w r2, r0, #184 @ 0xb8 │ │ │ │ strb.w r1, [r0, #98] @ 0x62 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 879f0c │ │ │ │ + bl 879f3c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cbz r0, 31f2ee │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ orr.w r2, r2, #2 │ │ │ │ orr.w r2, r2, #17 │ │ │ │ mov r0, r3 │ │ │ │ strb.w r2, [r3, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 31eca8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 879bb4 │ │ │ │ + bl 879be4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ b.n 31f2dc │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -228048,40 +228047,40 @@ │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ ldr r1, [pc, #164] @ (31f3bc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ movs r5, #0 │ │ │ │ blx 2889f4 │ │ │ │ ldr r3, [pc, #140] @ (31f3c0 ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88a338 │ │ │ │ + bl 88a368 │ │ │ │ str.w r6, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #32 │ │ │ │ blx 2889f4 │ │ │ │ ldr r3, [pc, #112] @ (31f3c4 ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88a338 │ │ │ │ + bl 88a368 │ │ │ │ ldr r0, [pc, #96] @ (31f3c8 ) │ │ │ │ mov r1, r4 │ │ │ │ str.w r6, [r4, #220] @ 0xdc │ │ │ │ add r0, pc │ │ │ │ bl 335a80 │ │ │ │ movs r2, #1 │ │ │ │ ldr r0, [pc, #84] @ (31f3cc ) │ │ │ │ @@ -228091,30 +228090,30 @@ │ │ │ │ ldr r2, [pc, #80] @ (31f3d4 ) │ │ │ │ ldr r1, [pc, #84] @ (31f3d8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strd r0, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 7e7554 │ │ │ │ + bl 7e7584 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 879b74 │ │ │ │ + bl 879ba4 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 879b74 │ │ │ │ + bl 879ba4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 31f058 │ │ │ │ - tst r4, r4 │ │ │ │ + negs r4, r2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r2, [r2, #28] │ │ │ │ + str r2, [r0, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [pc, #104] @ (31f428 ) │ │ │ │ + ldr r2, [pc, #296] @ (31f4e8 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ stc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r7], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r7, r2, #3 │ │ │ │ @@ -228130,46 +228129,46 @@ │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ ldr r1, [pc, #100] @ (31f458 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - bl 7e7598 │ │ │ │ + bl 7e75c8 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ cbz r0, 31f41e │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 88a3cc │ │ │ │ + bl 88a3fc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 288d38 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ cbz r0, 31f430 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 88a3cc │ │ │ │ + bl 88a3fc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 288d38 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 879bac │ │ │ │ + bl 879bdc │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 879bac │ │ │ │ + bl 879bdc │ │ │ │ ldr r0, [pc, #24] @ (31f45c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 335bac │ │ │ │ - adcs r0, r1 │ │ │ │ + adcs r0, r7 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r6, [r6, #12] │ │ │ │ + str r6, [r4, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [pc, #248] @ (31f554 ) │ │ │ │ + ldr r1, [pc, #440] @ (31f614 ) │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldc2 15, cr15, [r1], {255} @ 0xff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r3, [r0, #168] @ 0xa8 │ │ │ │ @@ -228189,42 +228188,42 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt.n 31f4e8 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r7, [r4, #220] @ 0xdc │ │ │ │ orrs r3, r0 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ ldr.w r5, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r2, [r4, #236] @ 0xec │ │ │ │ mov r6, r0 │ │ │ │ adds r5, r5, r5 │ │ │ │ mov r0, r7 │ │ │ │ adcs r2, r2 │ │ │ │ adds r5, r5, r5 │ │ │ │ adc.w r3, r2, r2 │ │ │ │ adds r2, r5, r6 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ - bl 88a6b4 │ │ │ │ + bl 88a6e4 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 31eca8 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq.n 31f49a │ │ │ │ mov r0, r7 │ │ │ │ ldrb.w r8, [r5, #1]! │ │ │ │ - bl 879f0c │ │ │ │ + bl 879f3c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 31f4d8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 879bb4 │ │ │ │ + bl 879be4 │ │ │ │ b.n 31f4e4 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ lsls r2, r3, #31 │ │ │ │ itt mi │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strbmi.w r3, [r4, #105] @ 0x69 │ │ │ │ @@ -228273,15 +228272,15 @@ │ │ │ │ beq.n 31f62c │ │ │ │ ldrb.w r3, [r4, #104] @ 0x68 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 31f55a │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 7e6cb4 │ │ │ │ + bl 7e6ce4 │ │ │ │ cbz r0, 31f5b8 │ │ │ │ adds r0, #1 │ │ │ │ bne.n 31f560 │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #11 │ │ │ │ bne.n 31f560 │ │ │ │ @@ -228292,33 +228291,33 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 31f674 │ │ │ │ ldr r2, [pc, #232] @ (31f6b4 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ - bl 7e7654 │ │ │ │ + bl 7e7684 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31f560 │ │ │ │ ldr.w r3, [r4, #160] @ 0xa0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #160] @ 0xa0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 879f00 │ │ │ │ + bl 879f30 │ │ │ │ cbnz r0, 31f660 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 879cc0 │ │ │ │ + bl 879cf0 │ │ │ │ ldr.w r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strb.w r0, [r4, #100] @ 0x64 │ │ │ │ cbnz r2, 31f622 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ b.n 31f588 │ │ │ │ lsls r5, r3, #26 │ │ │ │ @@ -228328,15 +228327,15 @@ │ │ │ │ bne.n 31f592 │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 31eca8 │ │ │ │ b.n 31f592 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, r1, [r4, #176] @ 0xb0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -228379,37 +228378,37 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r3, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #212 @ 0xd4 │ │ │ │ + subs r7, #4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsh r6, [r3, r2] │ │ │ │ + ldrsh r6, [r1, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r6, [r4, r3] │ │ │ │ + ldrsh r6, [r2, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r6, #190 @ 0xbe │ │ │ │ + subs r6, #238 @ 0xee │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsh r0, [r1, r2] │ │ │ │ + ldrsh r0, [r7, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r0, [r6, r3] │ │ │ │ + ldrsh r0, [r4, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r6, #170 @ 0xaa │ │ │ │ + subs r6, #218 @ 0xda │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsh r4, [r6, r1] │ │ │ │ + ldrsh r4, [r4, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ + ldrsh r0, [r2, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r6, #150 @ 0x96 │ │ │ │ + subs r6, #198 @ 0xc6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsh r0, [r4, r1] │ │ │ │ + ldrsh r0, [r2, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh r0, [r6, r1] │ │ │ │ + ldrsh r0, [r4, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ @@ -228454,15 +228453,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 31f814 │ │ │ │ ldr r2, [pc, #188] @ (31f82c ) │ │ │ │ add.w r0, r3, #120 @ 0x78 │ │ │ │ movs r1, #20 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 7e7654 │ │ │ │ + bl 7e7684 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r3, #164] @ 0xa4 │ │ │ │ ldrb.w r2, [r3, #109] @ 0x6d │ │ │ │ ldrb.w r0, [r3, #103] @ 0x67 │ │ │ │ ldrb.w r1, [r3, #102] @ 0x66 │ │ │ │ strb.w r2, [r3, #108] @ 0x6c │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ @@ -228491,52 +228490,52 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 31f782 │ │ │ │ ldr r0, [pc, #76] @ (31f830 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ b.n 31f80e │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 31f7c2 │ │ │ │ cmp r2, #192 @ 0xc0 │ │ │ │ itt eq │ │ │ │ moveq r2, #14 │ │ │ │ strbeq.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 31f7c2 │ │ │ │ movs r2, #8 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 31f7c2 │ │ │ │ ldr r0, [pc, #44] @ (31f834 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 31f7ca │ │ │ │ ldr r3, [pc, #32] @ (31f838 ) │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ ldr r1, [pc, #32] @ (31f83c ) │ │ │ │ ldr r0, [pc, #32] @ (31f840 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ vminnm.f32 , , │ │ │ │ - ldrb r6, [r4, r7] │ │ │ │ + ldrsh r6, [r2, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r0, r6] │ │ │ │ + ldrb r0, [r6, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r5, #30 │ │ │ │ + subs r5, #78 @ 0x4e │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrb r0, [r5, r3] │ │ │ │ + ldrb r0, [r3, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r2, r5] │ │ │ │ + ldrb r0, [r0, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -228686,15 +228685,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ cmp r5, r3 │ │ │ │ beq.w 31f8c4 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 7e6e48 │ │ │ │ + bl 7e6e78 │ │ │ │ b.n 31f8c4 │ │ │ │ ldrb.w r1, [r4, #104] @ 0x68 │ │ │ │ and.w r2, r2, #31 │ │ │ │ lsls r3, r5, #27 │ │ │ │ strb.w r2, [r4, #104] @ 0x68 │ │ │ │ bmi.w 31f8c4 │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -228705,15 +228704,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31f8c4 │ │ │ │ mov r0, r4 │ │ │ │ bl 31ed40 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r5, [r4, #244] @ 0xf4 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ ldr r2, [pc, #520] @ (31fc44 ) │ │ │ │ ldr r3, [pc, #492] @ (31fc2c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -228722,25 +228721,25 @@ │ │ │ │ ldr.w r2, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r3, [r4, #236] @ 0xec │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 88a6b4 │ │ │ │ + b.w 88a6e4 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 88a3cc │ │ │ │ + bl 88a3fc │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ str.w r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 879b68 │ │ │ │ + bl 879b98 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 31f96e │ │ │ │ ldrsb.w r3, [r4, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 31fb6c │ │ │ │ ldrb.w r3, [r4, #108] @ 0x6c │ │ │ │ strb.w r2, [r4, #99] @ 0x63 │ │ │ │ @@ -228779,15 +228778,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 31f89e │ │ │ │ ldr r0, [pc, #332] @ (31fc54 ) │ │ │ │ strd r1, r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 31f89e │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 31f92e │ │ │ │ lsls r5, r3, #28 │ │ │ │ beq.w 31f8c4 │ │ │ │ @@ -228810,15 +228809,15 @@ │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 879b68 │ │ │ │ + bl 879b98 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 31f974 │ │ │ │ ldrh.w r2, [r4, #96] @ 0x60 │ │ │ │ eor.w r3, r2, r5 │ │ │ │ uxtb r3, r3 │ │ │ │ eors r3, r2 │ │ │ │ ldr r2, [pc, #220] @ (31fc58 ) │ │ │ │ @@ -228847,36 +228846,36 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 31fb92 │ │ │ │ b.n 31f94c │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 879f0c │ │ │ │ + bl 879f3c │ │ │ │ cbnz r0, 31fc06 │ │ │ │ ldrb.w r1, [r4, #99] @ 0x63 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 879bb4 │ │ │ │ + bl 879be4 │ │ │ │ b.n 31faa8 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 88a3cc │ │ │ │ + bl 88a3fc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str.w r2, [r4, #240] @ 0xf0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 31f938 │ │ │ │ b.n 31f92a │ │ │ │ movs r3, #8 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 31f9b0 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 31f9b0 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 879cc0 │ │ │ │ + bl 879cf0 │ │ │ │ b.n 31fbd0 │ │ │ │ ldr r3, [pc, #76] @ (31fc60 ) │ │ │ │ movw r2, #337 @ 0x151 │ │ │ │ ldr r1, [pc, #76] @ (31fc64 ) │ │ │ │ ldr r0, [pc, #76] @ (31fc68 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -228902,25 +228901,25 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ str r0, [sp, #864] @ 0x360 │ │ │ │ lsls r2, r5, #3 │ │ │ │ cmp r4, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, r4] │ │ │ │ + ldrh r6, [r0, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [sp, #144] @ 0x90 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldrh r0, [r6, #62] @ 0x3e │ │ │ │ lsls r2, r5, #3 │ │ │ │ - subs r1, #34 @ 0x22 │ │ │ │ + subs r1, #82 @ 0x52 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r4, [r5, r3] │ │ │ │ + ldr r4, [r3, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r5, r7] │ │ │ │ + ldrh r0, [r3, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -228966,15 +228965,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31fd0e │ │ │ │ ldr r0, [pc, #416] @ (31fe84 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 31fd0e │ │ │ │ ldrsb.w r3, [r0, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ itet lt │ │ │ │ ldrhlt.w r7, [r0, #96] @ 0x60 │ │ │ │ ldrbge.w r7, [r0, #101] @ 0x65 │ │ │ │ lsrlt r7, r7, #8 │ │ │ │ @@ -229043,15 +229042,15 @@ │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ mov r0, r6 │ │ │ │ bl 31eca8 │ │ │ │ ldrb.w r3, [r6, #104] @ 0x68 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 31fd04 │ │ │ │ add.w r0, r6, #120 @ 0x78 │ │ │ │ - bl 7e706c │ │ │ │ + bl 7e709c │ │ │ │ b.n 31fd04 │ │ │ │ ldr.w r3, [r0, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 31fdec │ │ │ │ ldrb.w r7, [r6, #106] @ 0x6a │ │ │ │ lsls r2, r7, #28 │ │ │ │ beq.w 31fcc6 │ │ │ │ @@ -229061,46 +229060,46 @@ │ │ │ │ mov r8, r7 │ │ │ │ bl 31eca8 │ │ │ │ b.n 31fd04 │ │ │ │ bl 31ef44 │ │ │ │ b.n 31fdd0 │ │ │ │ add.w r7, r6, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 879f00 │ │ │ │ + bl 879f30 │ │ │ │ cbz r0, 31fe1e │ │ │ │ mov.w r8, #0 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r3, [r6, #196] @ 0xc4 │ │ │ │ cbnz r3, 31fe2a │ │ │ │ ldrb.w r3, [r6, #105] @ 0x69 │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #224] @ 0xe0 │ │ │ │ b.n 31fdb0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 879cc0 │ │ │ │ + bl 879cf0 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b.n 31fe04 │ │ │ │ ldr.w r3, [r6, #220] @ 0xdc │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ ldr.w r2, [r6, #232] @ 0xe8 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [r6, #236] @ 0xec │ │ │ │ adds r2, r2, r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w ip, r3, r3 │ │ │ │ adds r2, r2, r2 │ │ │ │ adc.w ip, ip, ip │ │ │ │ adds.w r2, r2, lr │ │ │ │ adc.w r3, ip, r1 │ │ │ │ - bl 88a6b4 │ │ │ │ + bl 88a6e4 │ │ │ │ b.n 31fe16 │ │ │ │ ldr r3, [pc, #40] @ (31fe88 ) │ │ │ │ mov.w r2, #474 @ 0x1da │ │ │ │ ldr r1, [pc, #40] @ (31fe8c ) │ │ │ │ ldr r0, [pc, #40] @ (31fe90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -229112,26 +229111,26 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r3, r3] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, r5] │ │ │ │ + ldr r4, [r2, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r6, #214 @ 0xd6 │ │ │ │ + adds r7, #6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsb r0, [r4, r2] │ │ │ │ + ldrsb r0, [r2, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r4, [r3, r6] │ │ │ │ + ldrsb r4, [r1, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (31fea0 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 73010c │ │ │ │ + b.w 73013c │ │ │ │ nop │ │ │ │ ldr r4, [r0, #72] @ 0x48 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -229140,20 +229139,20 @@ │ │ │ │ ldr r2, [pc, #68] @ (31ff00 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (31ff04 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #56] @ (31ff08 ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (31ff0c ) │ │ │ │ ldr r2, [pc, #48] @ (31ff10 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -229162,19 +229161,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r6, #246 @ 0xf6 │ │ │ │ + adds r7, #38 @ 0x26 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r4, r8 │ │ │ │ + add r4, lr │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r1, [sp, #760] @ 0x2f8 │ │ │ │ + str r1, [sp, #952] @ 0x3b8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ bics r2, r1 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r6, [r7, #64] @ 0x40 │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r5, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -229191,15 +229190,15 @@ │ │ │ │ adds r1, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (31ff84 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r5, [pc, #76] @ (31ff88 ) │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #72] @ (31ff8c ) │ │ │ │ add r5, pc │ │ │ │ ldrb.w r3, [r0, #1168] @ 0x490 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ lsr.w r2, r6, r3 │ │ │ │ ldr r5, [r1, #0] │ │ │ │ @@ -229213,19 +229212,19 @@ │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - adds r6, #138 @ 0x8a │ │ │ │ + adds r6, #186 @ 0xba │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r0, [r7, r1] │ │ │ │ + ldr r0, [r5, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r2, r2] │ │ │ │ + ldr r2, [r0, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r2, [r4, #34] @ 0x22 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -229241,15 +229240,15 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #88] @ (320010 ) │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #84] @ (320014 ) │ │ │ │ add r4, pc │ │ │ │ and.w r6, r6, #255 @ 0xff │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [r3, #4] │ │ │ │ ldrb.w r3, [r0, #416] @ 0x1a0 │ │ │ │ @@ -229266,19 +229265,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ strd r1, r5, [sp, #36] @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - adds r6, #10 │ │ │ │ + adds r6, #58 @ 0x3a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r6, [r3, r0] │ │ │ │ + ldr r6, [r1, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r2, [r7, r7] │ │ │ │ + ldr r2, [r5, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r4, [r4, #30] │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -229291,47 +229290,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (320080 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #64] @ (320084 ) │ │ │ │ add.w r5, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 732ae0 │ │ │ │ + bl 732b10 │ │ │ │ ldr r2, [pc, #44] @ (320088 ) │ │ │ │ ldr r1, [pc, #44] @ (32008c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72b840 │ │ │ │ - adds r5, #132 @ 0x84 │ │ │ │ + b.w 72b870 │ │ │ │ + adds r5, #180 @ 0xb4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsb r6, [r6, r5] │ │ │ │ + ldrsb r6, [r4, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r2, [r2, r6] │ │ │ │ + ldrsb r2, [r0, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r4, #236 @ 0xec │ │ │ │ + subs r5, #28 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - cmp r4, r4 │ │ │ │ + cmn r4, r2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [sp, #128] @ 0x80 │ │ │ │ + str r0, [sp, #320] @ 0x140 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #196] @ (320164 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -229341,28 +229340,28 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #176] @ (320170 ) │ │ │ │ ldr r1, [pc, #180] @ (320174 ) │ │ │ │ add.w r3, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ - bl 72c584 │ │ │ │ + bl 72c5b4 │ │ │ │ cbnz r0, 3200f4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -229394,154 +229393,154 @@ │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r7 │ │ │ │ bl 336634 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r4, #868 @ 0x364 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 336584 │ │ │ │ nop │ │ │ │ - adds r5, #12 │ │ │ │ + adds r5, #60 @ 0x3c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldrsb r2, [r0, r4] │ │ │ │ + ldrsb r2, [r6, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r4, [r3, r4] │ │ │ │ + ldrsb r4, [r1, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - negs r0, r0 │ │ │ │ + negs r0, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r7, #60] @ 0x3c │ │ │ │ + ldrh r4, [r5, #62] @ 0x3e │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - subs r4, #24 │ │ │ │ + subs r4, #72 @ 0x48 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - vshr.s32 q8, q4, #20 │ │ │ │ - and.w r0, r0, #88 @ 0x58 │ │ │ │ + ands.w r0, ip, #88 @ 0x58 │ │ │ │ + bics.w r0, r0, #88 @ 0x58 │ │ │ │ │ │ │ │ 00320188 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #304] @ (3202cc ) │ │ │ │ sub sp, #20 │ │ │ │ mov sl, r2 │ │ │ │ mov fp, r3 │ │ │ │ add r4, pc │ │ │ │ ldr r7, [pc, #300] @ (3202d0 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 72c334 │ │ │ │ + bl 72c364 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #292] @ (3202d4 ) │ │ │ │ add r7, pc │ │ │ │ ldr r2, [pc, #292] @ (3202d8 ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r6, [pc, #292] @ (3202dc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r8, r4, #28 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #256] @ (3202e0 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ ldrb.w r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ ldr.w r9, [pc, #252] @ 3202e4 │ │ │ │ - bl 72b178 │ │ │ │ + bl 72b1a8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #232] @ (3202e8 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r9, pc │ │ │ │ add r1, pc │ │ │ │ - bl 72b1f8 │ │ │ │ + bl 72b228 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #208] @ (3202ec ) │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ bl 335790 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #2 │ │ │ │ - bl 72c534 │ │ │ │ + bl 72c564 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r7, [pc, #160] @ (3202f0 ) │ │ │ │ ldr r1, [pc, #164] @ (3202f4 ) │ │ │ │ ldr r6, [pc, #164] @ (3202f8 ) │ │ │ │ add r7, pc │ │ │ │ ldrb.w r2, [sp, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 72b178 │ │ │ │ + bl 72b1a8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #140] @ (3202fc ) │ │ │ │ ldr.w r2, [r9, r3] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r1, r2 │ │ │ │ bl 336980 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ bl 3362d8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r1, #0 │ │ │ │ bl 336694 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -229551,41 +229550,41 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldrsb r4, [r5, r0] │ │ │ │ + ldrsb r4, [r3, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adcs r4, r2 │ │ │ │ + sbcs r4, r0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r3, #252 @ 0xfc │ │ │ │ + adds r4, #44 @ 0x2c │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strb r6, [r5, r7] │ │ │ │ + ldrsb r6, [r3, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r0, #54] @ 0x36 │ │ │ │ + ldrh r4, [r6, #54] @ 0x36 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r6, r7] │ │ │ │ + ldrsb r4, [r4, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - strb r4, [r6, r1] │ │ │ │ + strb r4, [r4, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r3, #26 │ │ │ │ + subs r3, #74 @ 0x4a │ │ │ │ lsls r3, r4, #1 │ │ │ │ - mcr 0, 6, r0, cr10, cr8, {2} │ │ │ │ - strb r4, [r3, #20] │ │ │ │ + mrc 0, 7, r0, cr10, cr8, {2} │ │ │ │ + strb r4, [r1, #21] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mrc 0, 6, r0, cr10, cr8, {2} │ │ │ │ + vqadd.s8 q0, q5, q4 │ │ │ │ ldr r5, [pc, #720] @ (3205d0 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (320308 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ ldr r2, [r2, #16] │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -229597,19 +229596,19 @@ │ │ │ │ ldr r1, [pc, #144] @ (3203b8 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #136] @ (3203bc ) │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #0 │ │ │ │ add r5, pc │ │ │ │ - bl 72c584 │ │ │ │ + bl 72c5b4 │ │ │ │ cbnz r0, 32035a │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -229643,25 +229642,25 @@ │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 43f314 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #192 @ 0xc0 │ │ │ │ + adds r2, #240 @ 0xf0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r7, #218 @ 0xda │ │ │ │ + ands r2, r1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r2, #42] @ 0x2a │ │ │ │ + ldrh r6, [r0, #44] @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r6, [r4, #2] │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #178 @ 0xb2 │ │ │ │ + subs r1, #226 @ 0xe2 │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (320450 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -229670,26 +229669,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (320458 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #104] @ (32045c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (320460 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #1 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #88] @ (320464 ) │ │ │ │ ldr r3, [pc, #88] @ (320468 ) │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ movt r1, #2 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -229708,22 +229707,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r2, #8 │ │ │ │ + adds r2, #56 @ 0x38 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r7, #30 │ │ │ │ + subs r7, #78 @ 0x4e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r3, #36] @ 0x24 │ │ │ │ + ldrh r2, [r1, #38] @ 0x26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ubfx r0, sl, #1, #25 │ │ │ │ - strh r2, [r7, #38] @ 0x26 │ │ │ │ + @ instruction: 0xf3fa0058 │ │ │ │ + strh r2, [r5, #40] @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ lsls r7, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #124] @ 0x7c │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ @@ -229737,25 +229736,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (3204b0 ) │ │ │ │ ldr r0, [pc, #40] @ (3204b4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 730530 │ │ │ │ - bl 72c674 │ │ │ │ + bl 730560 │ │ │ │ + bl 72c6a4 │ │ │ │ ldr.w r0, [r4, #1884] @ 0x75c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72de78 │ │ │ │ - subs r6, #122 @ 0x7a │ │ │ │ + b.w 72dea8 │ │ │ │ + subs r6, #170 @ 0xaa │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r7, #30] │ │ │ │ + ldrh r0, [r5, #32] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r1, #90 @ 0x5a │ │ │ │ + adds r1, #138 @ 0x8a │ │ │ │ lsls r5, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (320514 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -229764,60 +229763,60 @@ │ │ │ │ ldr r1, [pc, #76] @ (32051c ) │ │ │ │ add r4, pc │ │ │ │ adds r5, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #60] @ (320520 ) │ │ │ │ add.w r5, r0, #1768 @ 0x6e8 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 732ae0 │ │ │ │ + bl 732b10 │ │ │ │ ldr r2, [pc, #44] @ (320524 ) │ │ │ │ ldr r1, [pc, #44] @ (320528 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72b840 │ │ │ │ - adds r1, #24 │ │ │ │ + b.w 72b870 │ │ │ │ + adds r1, #72 @ 0x48 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - strh r0, [r2, r4] │ │ │ │ + strh r0, [r0, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r4, r4] │ │ │ │ + strh r4, [r2, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r0, #78 @ 0x4e │ │ │ │ + subs r0, #126 @ 0x7e │ │ │ │ lsls r7, r3, #1 │ │ │ │ - subs r6, #8 │ │ │ │ + subs r6, #56 @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r0, #28] │ │ │ │ + ldrh r4, [r6, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (320554 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ str r4, [r0, #116] @ 0x74 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -229826,25 +229825,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (3205f0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #116] @ (3205f4 ) │ │ │ │ ldr r1, [pc, #116] @ (3205f8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #100] @ (3205fc ) │ │ │ │ ldr r2, [pc, #104] @ (320600 ) │ │ │ │ movw r4, #6966 @ 0x1b36 │ │ │ │ movt r4, #3 │ │ │ │ ldr r3, [pc, #96] @ (320604 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -229857,34 +229856,34 @@ │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ add r1, pc │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r0, #176 @ 0xb0 │ │ │ │ + adds r0, #224 @ 0xe0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r5, #146 @ 0x92 │ │ │ │ + subs r5, #194 @ 0xc2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r1, #24] │ │ │ │ + ldrh r6, [r7, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf23e0058 │ │ │ │ - strh r6, [r5, #26] │ │ │ │ + @ instruction: 0xf26e0058 │ │ │ │ + strh r6, [r3, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r7, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #108] @ 0x6c │ │ │ │ lsls r0, r7, #1 │ │ │ │ @@ -229916,17 +229915,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 288a0c │ │ │ │ - cmp r7, #206 @ 0xce │ │ │ │ + cmp r7, #254 @ 0xfe │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r2, [r6, r6] │ │ │ │ + str r2, [r4, r7] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr.w r3, [r0, #1936] @ 0x790 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3206f0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -229945,16 +229944,16 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ adds r5, #1 │ │ │ │ - bl 730530 │ │ │ │ - bl 72c674 │ │ │ │ + bl 730560 │ │ │ │ + bl 72c6a4 │ │ │ │ add.w r1, r4, #248 @ 0xf8 │ │ │ │ add.w r0, r6, #1768 @ 0x6e8 │ │ │ │ add.w r4, r4, #416 @ 0x1a0 │ │ │ │ bl 524574 │ │ │ │ ldr.w r0, [r7, #4]! │ │ │ │ blx 288d38 │ │ │ │ ldr.w r3, [r6, #1936] @ 0x790 │ │ │ │ @@ -229971,40 +229970,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - cmp r7, #144 @ 0x90 │ │ │ │ + cmp r7, #192 @ 0xc0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r4, #100 @ 0x64 │ │ │ │ + subs r4, #148 @ 0x94 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r4, #14] │ │ │ │ + ldrh r2, [r2, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w fp, [pc, #324] @ 320868 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #320] @ (32086c ) │ │ │ │ add fp, pc │ │ │ │ ldr r2, [pc, #320] @ (320870 ) │ │ │ │ ldr r1, [pc, #320] @ (320874 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 320846 │ │ │ │ cmp r3, #4 │ │ │ │ ittt eq │ │ │ │ streq r3, [sp, #44] @ 0x2c │ │ │ │ moveq r0, #32 │ │ │ │ @@ -230046,18 +230045,18 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 72c584 │ │ │ │ + bl 72c5b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 320850 │ │ │ │ ldr r0, [pc, #180] @ (320888 ) │ │ │ │ adds r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ @@ -230111,28 +230110,28 @@ │ │ │ │ nop │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r7, #34] @ 0x22 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - cmp r6, #238 @ 0xee │ │ │ │ + cmp r7, #30 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - eor.w r0, lr, #88 @ 0x58 │ │ │ │ - strh r6, [r7, #12] │ │ │ │ + @ instruction: 0xf0be0058 │ │ │ │ + strh r6, [r5, #14] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r6, #182 @ 0xb6 │ │ │ │ + cmp r6, #230 @ 0xe6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - str r4, [r5, r2] │ │ │ │ + str r4, [r3, r3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r3, #90 @ 0x5a │ │ │ │ + subs r3, #138 @ 0x8a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r4, [r2, #6] │ │ │ │ + ldrh r4, [r0, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [r3, r1] │ │ │ │ + str r0, [r1, r2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r0, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -230142,25 +230141,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #132] @ (32092c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #120] @ (320930 ) │ │ │ │ ldr r1, [pc, #120] @ (320934 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #104] @ (320938 ) │ │ │ │ ldr r3, [pc, #108] @ (32093c ) │ │ │ │ ldr r1, [pc, #108] @ (320940 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #104] @ (320944 ) │ │ │ │ @@ -230175,35 +230174,35 @@ │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cmp r5, #120 @ 0x78 │ │ │ │ + cmp r5, #168 @ 0xa8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r2, #90 @ 0x5a │ │ │ │ + subs r2, #138 @ 0x8a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r2, #62] @ 0x3e │ │ │ │ + ldrh r6, [r0, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - vqadd.s8 q0, q3, q4 │ │ │ │ - strh r0, [r7, #0] │ │ │ │ + vqadd.s64 q0, q3, q4 │ │ │ │ + strh r0, [r5, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ mrc2 15, 1, pc, cr7, cr15, {7} │ │ │ │ str r6, [r5, #56] @ 0x38 │ │ │ │ lsls r0, r7, #1 │ │ │ │ subs r2, #250 @ 0xfa │ │ │ │ lsls r6, r4, #3 │ │ │ │ stc2 15, cr15, [r5, #1020] @ 0x3fc │ │ │ │ @@ -230221,22 +230220,22 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ add.w r1, r4, #96 @ 0x60 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r8, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #10 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldrh.w r7, [r0, #110] @ 0x6e │ │ │ │ cmp r7, #3 │ │ │ │ beq.n 3209f4 │ │ │ │ cmp r7, #4 │ │ │ │ bne.n 3209f8 │ │ │ │ ldr.w fp, [pc, #108] @ 320a08 │ │ │ │ addw r6, r8, #3640 @ 0xe38 │ │ │ │ @@ -230247,58 +230246,58 @@ │ │ │ │ add sl, pc │ │ │ │ movs r4, #0 │ │ │ │ add r9, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ - bl 72dc80 │ │ │ │ + bl 72dcb0 │ │ │ │ adds r4, #1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ mov r1, sl │ │ │ │ str.w r9, [sp] │ │ │ │ adds r6, #32 │ │ │ │ - bl 732ae0 │ │ │ │ + bl 732b10 │ │ │ │ add.w r5, r5, #416 @ 0x1a0 │ │ │ │ cmp r4, r7 │ │ │ │ bne.n 3209b4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r7, #2 │ │ │ │ b.n 320998 │ │ │ │ bl 32063c │ │ │ │ - mcr 0, 3, r0, cr2, cr8, {2} │ │ │ │ - ldrb r4, [r2, #30] │ │ │ │ + mrc 0, 4, r0, cr2, cr8, {2} │ │ │ │ + ldrb r4, [r0, #31] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r4, #184 @ 0xb8 │ │ │ │ + cmp r4, #232 @ 0xe8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ mrrc2 15, 15, pc, sp, cr15 @ │ │ │ │ - ldr r6, [pc, #568] @ (320c48 ) │ │ │ │ + ldr r6, [pc, #760] @ (320d08 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r3, #134 @ 0x86 │ │ │ │ + adds r3, #182 @ 0xb6 │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (320a38 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ str r4, [r1, #48] @ 0x30 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230307,25 +230306,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #104] @ (320abc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #92] @ (320ac0 ) │ │ │ │ ldr r1, [pc, #92] @ (320ac4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [pc, #76] @ (320ac8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #76] @ (320acc ) │ │ │ │ ldr r1, [pc, #76] @ (320ad0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ @@ -230342,24 +230341,24 @@ │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r3, #108] @ 0x6c │ │ │ │ str r4, [r3, #116] @ 0x74 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72b6cc │ │ │ │ - cmp r4, #56 @ 0x38 │ │ │ │ + b.w 72b6fc │ │ │ │ + cmp r4, #104 @ 0x68 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r0, #174 @ 0xae │ │ │ │ + subs r0, #222 @ 0xde │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r5, #48] @ 0x30 │ │ │ │ + strh r2, [r3, #50] @ 0x32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [pc, #72] @ (320b0c ) │ │ │ │ + ldr r6, [pc, #264] @ (320bcc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [pc, #200] @ (320b90 ) │ │ │ │ + ldr r6, [pc, #392] @ (320c50 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r3, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ @@ -230381,31 +230380,31 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #52] @ (320b34 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #92] @ 0x5c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r3, #142 @ 0x8e │ │ │ │ + cmp r3, #190 @ 0xbe │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r5, [pc, #480] @ (320d14 ) │ │ │ │ + ldr r5, [pc, #672] @ (320dd4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [pc, #616] @ (320da0 ) │ │ │ │ + ldr r5, [pc, #808] @ (320e60 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 320b70 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230413,24 +230412,24 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #36] @ (320b78 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 7e706c │ │ │ │ - cmp r3, #58 @ 0x3a │ │ │ │ + b.w 7e709c │ │ │ │ + cmp r3, #106 @ 0x6a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r5, [pc, #368] @ (320ce8 ) │ │ │ │ + ldr r5, [pc, #560] @ (320da8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [pc, #472] @ (320d54 ) │ │ │ │ + ldr r5, [pc, #664] @ (320e14 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 320bb4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230438,24 +230437,24 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #36] @ (320bbc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6ea064 │ │ │ │ + b.w 6ea094 │ │ │ │ nop │ │ │ │ - cmp r2, #246 @ 0xf6 │ │ │ │ + cmp r3, #38 @ 0x26 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r4, [pc, #896] @ (320f3c ) │ │ │ │ + ldr r5, [pc, #64] @ (320bfc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [pc, #8] @ (320bc8 ) │ │ │ │ + ldr r5, [pc, #200] @ (320c88 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 320c10 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230466,31 +230465,31 @@ │ │ │ │ movs r4, #0 │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ movs r3, #29 │ │ │ │ str.w r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r4 │ │ │ │ - bl 6ea140 │ │ │ │ + bl 6ea170 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r2, #178 @ 0xb2 │ │ │ │ + cmp r2, #226 @ 0xe2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r4, [pc, #728] @ (320ef0 ) │ │ │ │ + ldr r4, [pc, #920] @ (320fb0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [pc, #616] @ (320e84 ) │ │ │ │ + ldr r4, [pc, #808] @ (320f44 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 320c6c │ │ │ │ sub sp, #12 │ │ │ │ @@ -230498,33 +230497,33 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #60] @ (320c74 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r0, [r0, #184] @ 0xb8 │ │ │ │ cbnz r0, 320c62 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2890a0 │ │ │ │ - cmp r2, #86 @ 0x56 │ │ │ │ + cmp r2, #134 @ 0x86 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r4, [pc, #480] @ (320e54 ) │ │ │ │ + ldr r4, [pc, #672] @ (320f14 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [pc, #584] @ (320ec0 ) │ │ │ │ + ldr r4, [pc, #776] @ (320f80 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 320cec │ │ │ │ sub sp, #16 │ │ │ │ @@ -230535,27 +230534,27 @@ │ │ │ │ ldr r2, [pc, #92] @ (320cf4 ) │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #84] @ (320cf8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #80] @ (320cfc ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 320cc4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6e9f94 │ │ │ │ + b.w 6e9fc4 │ │ │ │ ldr r2, [pc, #56] @ (320d00 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 320cb4 │ │ │ │ ldr r2, [pc, #52] @ (320d04 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -230563,33 +230562,33 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 320cb4 │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (320d08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 320cb4 │ │ │ │ nop │ │ │ │ - cmp r1, #250 @ 0xfa │ │ │ │ + cmp r2, #42 @ 0x2a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r3, [pc, #1016] @ (3210ec ) │ │ │ │ + ldr r4, [pc, #184] @ (320dac ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [pc, #888] @ (321070 ) │ │ │ │ + ldr r4, [pc, #56] @ (320d30 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r2, [r7, #27] │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #0] @ (320d0c ) │ │ │ │ + ldr r4, [pc, #192] @ (320dcc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #160] @ 320dbc │ │ │ │ sub sp, #12 │ │ │ │ @@ -230600,15 +230599,15 @@ │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #148] @ (320dc8 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #140] @ (320dcc ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 320d98 │ │ │ │ cmp r5, #1 │ │ │ │ @@ -230616,66 +230615,66 @@ │ │ │ │ cmp r5, #4 │ │ │ │ bne.n 320d62 │ │ │ │ ldr.w r0, [r7, #184] @ 0xb8 │ │ │ │ cbnz r0, 320d82 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6e9f14 │ │ │ │ + b.w 6e9f44 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6e9ee0 │ │ │ │ + b.w 6e9f10 │ │ │ │ blx 2890a4 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r7, #184] @ 0xb8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6e9f14 │ │ │ │ + b.w 6e9f44 │ │ │ │ ldr r3, [pc, #52] @ (320dd0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 320d48 │ │ │ │ ldr r3, [pc, #48] @ (320dd4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 320d48 │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #36] @ (320dd8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 320d48 │ │ │ │ nop │ │ │ │ - cmp r1, #102 @ 0x66 │ │ │ │ + cmp r1, #150 @ 0x96 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r3, [pc, #304] @ (320ef4 ) │ │ │ │ + ldr r3, [pc, #496] @ (320fb4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [pc, #432] @ (320f78 ) │ │ │ │ + ldr r3, [pc, #624] @ (321038 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r6, [r4, #25] │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, #76] @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #360] @ (320f44 ) │ │ │ │ + ldr r3, [pc, #552] @ (321004 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #208] @ (320ec0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -230687,69 +230686,69 @@ │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ ldr r5, [pc, #204] @ (320ecc ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r9, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add r5, pc │ │ │ │ - bl 7e71e0 │ │ │ │ + bl 7e7210 │ │ │ │ cbnz r0, 320e2e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ - bl 7e6cb4 │ │ │ │ + bl 7e6ce4 │ │ │ │ ldr r3, [pc, #148] @ (320ed0 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 320e9a │ │ │ │ cmp r4, r8 │ │ │ │ it le │ │ │ │ movle r4, r8 │ │ │ │ ble.n 320e18 │ │ │ │ mov r0, r9 │ │ │ │ bic.w r4, r8, r8, asr #31 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #124] @ (320ed4 ) │ │ │ │ ldr r2, [pc, #124] @ (320ed8 ) │ │ │ │ ldr r1, [pc, #128] @ (320edc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 320e18 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6ea140 │ │ │ │ + bl 6ea170 │ │ │ │ ldr.w r3, [r7, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 320e18 │ │ │ │ ldr r2, [pc, #88] @ (320ee0 ) │ │ │ │ mov r3, r7 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 7e7654 │ │ │ │ + bl 7e7684 │ │ │ │ str.w r0, [r7, #184] @ 0xb8 │ │ │ │ b.n 320e18 │ │ │ │ ldr r3, [pc, #72] @ (320ee4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 320e44 │ │ │ │ @@ -230759,38 +230758,38 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 320e44 │ │ │ │ ldr r0, [pc, #60] @ (320eec ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r9, #120] @ 0x78 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 320e44 │ │ │ │ - cmp r0, #150 @ 0x96 │ │ │ │ + cmp r0, #198 @ 0xc6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r2, [pc, #840] @ (321210 ) │ │ │ │ + ldr r3, [pc, #8] @ (320ed0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [pc, #712] @ (321194 ) │ │ │ │ + ldr r2, [pc, #904] @ (321254 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r4, [r2, #22] │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #48 @ 0x30 │ │ │ │ + cmp r0, #96 @ 0x60 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r2, [pc, #112] @ (320f4c ) │ │ │ │ + ldr r2, [pc, #304] @ (32100c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [pc, #240] @ (320fd0 ) │ │ │ │ + ldr r2, [pc, #432] @ (321090 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ stc2 15, cr15, [pc, #-1020]! @ 320ae8 │ │ │ │ movs r5, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #512] @ (3210f0 ) │ │ │ │ + ldr r2, [pc, #704] @ (3211b0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (320f90 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -230800,73 +230799,73 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #124] @ (320f9c ) │ │ │ │ ldr r1, [pc, #124] @ (320fa0 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r2, [pc, #96] @ (320fa4 ) │ │ │ │ ldr r1, [pc, #100] @ (320fa8 ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 320f80 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cbz r0, 320f6a │ │ │ │ subs r1, r7, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 81a358 │ │ │ │ + b.w 81a388 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 7e7408 │ │ │ │ + bl 7e7438 │ │ │ │ b.n 320f56 │ │ │ │ - movs r7, #130 @ 0x82 │ │ │ │ + movs r7, #178 @ 0xb2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r1, [pc, #656] @ (321228 ) │ │ │ │ + ldr r1, [pc, #848] @ (3212e8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [pc, #760] @ (321294 ) │ │ │ │ + ldr r1, [pc, #952] @ (321354 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r3, #222 @ 0xde │ │ │ │ + adds r4, #14 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r3, #10] │ │ │ │ + strh r2, [r1, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [pc, #216] @ (321080 ) │ │ │ │ + ldr r1, [pc, #408] @ (321140 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [pc, #344] @ (321104 ) │ │ │ │ + ldr r1, [pc, #536] @ (3211c4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #200] @ (321084 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -230877,36 +230876,36 @@ │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 730530 │ │ │ │ - bl 730794 │ │ │ │ + bl 730560 │ │ │ │ + bl 7307c4 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldrb.w r2, [r0, #92] @ 0x5c │ │ │ │ cbz r2, 321030 │ │ │ │ ldr r2, [pc, #152] @ (321090 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #144] @ (321094 ) │ │ │ │ strd r2, r5, [sp] │ │ │ │ add.w r4, r5, #152 @ 0x98 │ │ │ │ ldr r2, [pc, #140] @ (321098 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 7e7554 │ │ │ │ + bl 7e7584 │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cbnz r0, 32105a │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -230921,39 +230920,39 @@ │ │ │ │ ldr r3, [pc, #96] @ (3210a0 ) │ │ │ │ strd r1, r5, [sp] │ │ │ │ ldr r2, [pc, #92] @ (3210a4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #92] @ (3210a8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7e7554 │ │ │ │ + bl 7e7584 │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32101c │ │ │ │ blx 2890a4 │ │ │ │ ldr r2, [pc, #76] @ (3210ac ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e7654 │ │ │ │ + bl 7e7684 │ │ │ │ str.w r0, [r5, #184] @ 0xb8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r6, #200 @ 0xc8 │ │ │ │ + movs r6, #248 @ 0xf8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r0, [pc, #712] @ (321354 ) │ │ │ │ + ldr r0, [pc, #904] @ (321414 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [pc, #848] @ (3213e0 ) │ │ │ │ + ldr r1, [pc, #16] @ (3210a0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xffabffff │ │ │ │ @ instruction: 0xfb6bffff │ │ │ │ stc2l 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r3], {255} @ 0xff │ │ │ │ stc2 15, cr15, [fp], #-1020 @ 0xfffffc04 │ │ │ │ @@ -230974,42 +230973,42 @@ │ │ │ │ add r6, pc │ │ │ │ mov fp, r1 │ │ │ │ add.w r2, r6, #60 @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #240] @ (3211d8 ) │ │ │ │ add sl, pc │ │ │ │ mov r2, sl │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr.w r3, [r9, #120] @ 0x78 │ │ │ │ mov r5, r0 │ │ │ │ cbnz r3, 321126 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32119c │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ - bl 7e71e0 │ │ │ │ + bl 7e7210 │ │ │ │ cbz r0, 321186 │ │ │ │ ldrb.w r2, [r5, #92] @ 0x5c │ │ │ │ cbz r2, 321164 │ │ │ │ ldr r1, [pc, #164] @ (3211dc ) │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ @@ -231018,32 +231017,32 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #152] @ (3211e4 ) │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7e7554 │ │ │ │ + bl 7e7584 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6e9ee0 │ │ │ │ + b.w 6e9f10 │ │ │ │ ldr r5, [pc, #128] @ (3211e8 ) │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r3, [pc, #128] @ (3211ec ) │ │ │ │ ldr r1, [pc, #128] @ (3211f0 ) │ │ │ │ add r5, pc │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #124] @ (3211f4 ) │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7e7554 │ │ │ │ + bl 7e7584 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -231051,42 +231050,42 @@ │ │ │ │ ldr r4, [pc, #88] @ (3211f8 ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ movs r2, #227 @ 0xe3 │ │ │ │ mov r1, sl │ │ │ │ add r4, pc │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0x47b2 │ │ │ │ + @ instruction: 0x47e2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - blxns sl │ │ │ │ + ldr r0, [pc, #16] @ (3211e0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r5, #186 @ 0xba │ │ │ │ + movs r5, #234 @ 0xea │ │ │ │ lsls r5, r5, #1 │ │ │ │ - blxns r9 │ │ │ │ + blxns pc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0x47e2 │ │ │ │ + ldr r0, [pc, #72] @ (321224 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ mcr2 15, 3, pc, cr11, cr15, {7} @ │ │ │ │ @ instruction: 0xfb2bffff │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ sdiv pc, r5, pc │ │ │ │ @ instruction: 0xfa01ffff │ │ │ │ @ instruction: 0xfaf7ffff │ │ │ │ - @ instruction: 0x47ce │ │ │ │ + @ instruction: 0x47fe │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #172] @ (3212bc ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -231096,79 +231095,79 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r8, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ - bl 7e71e0 │ │ │ │ + bl 7e7210 │ │ │ │ cbz r0, 321276 │ │ │ │ cbz r4, 32128c │ │ │ │ mov r0, r8 │ │ │ │ adds r5, #80 @ 0x50 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r2, [pc, #136] @ (3212c8 ) │ │ │ │ ldr r1, [pc, #136] @ (3212cc ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbnz r3, 3212b8 │ │ │ │ ldr r3, [pc, #120] @ (3212d0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #120] @ (3212d4 ) │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #112] @ (3212d8 ) │ │ │ │ strd r1, r7, [sp] │ │ │ │ ldr r1, [pc, #108] @ (3212dc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7e7554 │ │ │ │ + bl 7e7584 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ strd r4, r4, [sp, #8] │ │ │ │ strd r4, r4, [sp] │ │ │ │ - bl 7e7554 │ │ │ │ + bl 7e7584 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #0 │ │ │ │ b.n 321258 │ │ │ │ - movs r4, #118 @ 0x76 │ │ │ │ + movs r4, #166 @ 0xa6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - mov r8, r3 │ │ │ │ + mov r8, r9 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mov r8, r6 │ │ │ │ + mov r8, ip │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mov r0, r7 │ │ │ │ + mov r0, sp │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mov r0, fp │ │ │ │ + mov r8, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xfab3ffff │ │ │ │ stc2l 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ @ instruction: 0xfa07ffff │ │ │ │ @ instruction: 0xf909ffff │ │ │ │ ldr.w r0, [r0, #976] @ 0x3d0 │ │ │ │ cmp r0, #7 │ │ │ │ @@ -231177,15 +231176,15 @@ │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3212fc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ ldrh r2, [r4, r2] │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ orrs.w r3, r2, r1 │ │ │ │ bne.n 321372 │ │ │ │ @@ -231206,18 +231205,18 @@ │ │ │ │ str.w r1, [r0, #988] @ 0x3dc │ │ │ │ ands.w r1, r1, #16 │ │ │ │ bne.n 3213aa │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r0, #960] @ 0x3c0 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ add.w r0, r2, #928 @ 0x3a0 │ │ │ │ - bl 7e706c │ │ │ │ + bl 7e709c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -231264,15 +231263,15 @@ │ │ │ │ add r5, pc │ │ │ │ add r6, pc │ │ │ │ movs r3, #21 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r2, [r0, #752] @ 0x2f0 │ │ │ │ cbz r2, 32145c │ │ │ │ ldr r3, [pc, #156] @ (32149c ) │ │ │ │ cmp r2, #2 │ │ │ │ vldr d7, [pc, #132] @ 321488 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ @@ -231295,15 +231294,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (3214a0 ) │ │ │ │ ldr r2, [pc, #108] @ (3214a4 ) │ │ │ │ ldr r1, [pc, #108] @ (3214a8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 7e7554 │ │ │ │ + bl 7e7584 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -231312,42 +231311,42 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #76] @ (3214b0 ) │ │ │ │ movs r2, #224 @ 0xe0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - mov r2, r4 │ │ │ │ + mov r2, sl │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r3, #48 @ 0x30 │ │ │ │ + movs r3, #96 @ 0x60 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r8, pc │ │ │ │ + mov r0, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [r2, r6] │ │ │ │ lsls r0, r7, #1 │ │ │ │ mrc2 15, 5, pc, cr3, cr15, {7} │ │ │ │ lsls r5, r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 4, pc, cr13, cr15, {7} │ │ │ │ - cmp sl, sl │ │ │ │ + mov r2, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp sl, r6 │ │ │ │ + cmp sl, ip │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 321504 │ │ │ │ sub sp, #20 │ │ │ │ @@ -231355,35 +231354,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (32150c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #44] @ (321510 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #36] @ (321514 ) │ │ │ │ movs r2, #2 │ │ │ │ ldr r1, [pc, #36] @ (321518 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b6cc │ │ │ │ + b.w 72b6fc │ │ │ │ nop │ │ │ │ - movs r2, #74 @ 0x4a │ │ │ │ + movs r2, #122 @ 0x7a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r6, #48 @ 0x30 │ │ │ │ + cmp r6, #96 @ 0x60 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r5, #14] │ │ │ │ + ldrb r2, [r3, #15] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 6, pc, cr7, cr15, {7} │ │ │ │ adds r1, #14 │ │ │ │ lsls r6, r4, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -231397,62 +231396,62 @@ │ │ │ │ ldr r1, [pc, #84] @ (321588 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #76] @ (32158c ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #72] @ (321590 ) │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r6, #960 @ 0x3c0 │ │ │ │ bl 336584 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r6, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 336634 │ │ │ │ - movs r1, #228 @ 0xe4 │ │ │ │ + movs r2, #20 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add lr, r5 │ │ │ │ + add lr, fp │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add lr, r9 │ │ │ │ + add lr, pc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - blt.n 32156c │ │ │ │ + bgt.n 3215cc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - blt.n 321534 │ │ │ │ + bgt.n 321594 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #84] @ 3215fc │ │ │ │ ldr r2, [pc, #84] @ (321600 ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #84] @ (321604 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r2, [r0, #976] @ 0x3d0 │ │ │ │ ldr.w r3, [r0, #988] @ 0x3dc │ │ │ │ sub.w r1, r2, #8 │ │ │ │ clz r1, r1 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ orr.w r3, r3, r1, lsl #1 │ │ │ │ @@ -231466,19 +231465,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r1, #106 @ 0x6a │ │ │ │ + movs r1, #154 @ 0x9a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - add r4, r6 │ │ │ │ + add r4, ip │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, sl │ │ │ │ + add sl, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r1, [pc, #316] @ (321758 ) │ │ │ │ @@ -231521,15 +231520,15 @@ │ │ │ │ orrne.w r1, r1, #1 │ │ │ │ orr.w r1, r1, #4 │ │ │ │ str.w r1, [r3, #988] @ 0x3dc │ │ │ │ bne.n 3216e6 │ │ │ │ ands.w r1, r1, #16 │ │ │ │ bne.n 3216ee │ │ │ │ ldr.w r0, [r3, #960] @ 0x3c0 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r2, [pc, #200] @ (321764 ) │ │ │ │ ldr r3, [pc, #188] @ (32175c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -231567,15 +231566,15 @@ │ │ │ │ ldr.w r1, [r3, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r3, #976] @ 0x3d0 │ │ │ │ b.n 32166c │ │ │ │ add.w r1, sp, #11 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r0, #928 @ 0x3a0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7e6ccc │ │ │ │ + bl 7e6cfc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r3, #976] @ 0x3d0 │ │ │ │ orr.w r1, r1, #16 │ │ │ │ str.w r4, [r3, #984] @ 0x3d8 │ │ │ │ b.n 32166c │ │ │ │ ldr.w r0, [r0, #976] @ 0x3d0 │ │ │ │ @@ -231584,31 +231583,31 @@ │ │ │ │ b.n 32166c │ │ │ │ ldr r1, [pc, #40] @ (32176c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (321770 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 321704 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ strb r6, [r7, #21] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r5, #21] │ │ │ │ lsls r2, r5, #3 │ │ │ │ strb r6, [r0, #20] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r2, #7 │ │ │ │ + movs r0, #2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - orrs r2, r7 │ │ │ │ + muls r2, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr.w r2, [r0, #976] @ 0x3d0 │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 3217c8 │ │ │ │ ldr.w r0, [r0, #972] @ 0x3cc │ │ │ │ adds r2, #1 │ │ │ │ @@ -231625,31 +231624,31 @@ │ │ │ │ mov.w ip, ip, lsr #5 │ │ │ │ bic.w r2, r2, #7 │ │ │ │ ldr.w r0, [r3, #960] @ 0x3c0 │ │ │ │ orr.w r2, r2, ip, lsl #1 │ │ │ │ orr.w r2, r2, #21 │ │ │ │ ubfx r1, r1, #4, #1 │ │ │ │ str.w r2, [r3, #988] @ 0x3dc │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldr r0, [pc, #4] @ (3217d0 ) │ │ │ │ add r0, pc │ │ │ │ b.w 28927c │ │ │ │ - cmn r6, r2 │ │ │ │ + orrs r6, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #956] @ 0x3bc │ │ │ │ mvns r0, r0 │ │ │ │ and.w r0, r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3217f0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ ldrsb r2, [r0, r1] │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -231657,39 +231656,39 @@ │ │ │ │ ldr r2, [pc, #64] @ (32184c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (321850 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #52] @ (321854 ) │ │ │ │ ldr r1, [pc, #56] @ (321858 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (32185c ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #44] @ (321860 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b6cc │ │ │ │ + b.w 72b6fc │ │ │ │ nop │ │ │ │ - subs r6, r3, #5 │ │ │ │ + subs r6, r1, #6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r2, #244 @ 0xf4 │ │ │ │ + cmp r3, #36 @ 0x24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r5, #1] │ │ │ │ + ldrb r6, [r3, #2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r1, r6, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r7, r7] │ │ │ │ lsls r0, r7, #1 │ │ │ │ @@ -231707,15 +231706,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #60] @ 3218d0 │ │ │ │ ldr r2, [pc, #76] @ (3218e4 ) │ │ │ │ mov r3, r0 │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r5, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r1, r0 │ │ │ │ @@ -231727,35 +231726,35 @@ │ │ │ │ ldr r2, [pc, #52] @ (3218e8 ) │ │ │ │ ldr r1, [pc, #56] @ (3218ec ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 336634 │ │ │ │ nop │ │ │ │ movs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r6, #3 │ │ │ │ + subs r0, r4, #4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - negs r6, r3 │ │ │ │ + cmp r6, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - tst r0, r7 │ │ │ │ + negs r0, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strb r6, [r1, r6] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - bhi.n 3219b8 │ │ │ │ + bhi.n 321818 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bhi.n 3219e4 │ │ │ │ + bhi.n 321844 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #956] @ 0x3bc │ │ │ │ lsls r2, r3, #31 │ │ │ │ @@ -231776,19 +231775,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (321940 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - subs r2, r0, #1 │ │ │ │ + subs r2, r6, #1 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - sbcs r4, r7 │ │ │ │ + rors r4, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - rors r0, r2 │ │ │ │ + tst r0, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (3219e4 ) │ │ │ │ @@ -231830,34 +231829,34 @@ │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #21 │ │ │ │ bpl.n 321990 │ │ │ │ ldr r0, [pc, #52] @ (3219f8 ) │ │ │ │ bic.w r2, r2, #3 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 321990 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, sp, #3 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ - bl 7e6ccc │ │ │ │ + bl 7e6cfc │ │ │ │ b.n 321990 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r0, #9] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r4, #8] │ │ │ │ lsls r2, r5, #3 │ │ │ │ strb r0, [r2, #8] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adcs r6, r1 │ │ │ │ + adcs r6, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ lsrs r1, r2, #2 │ │ │ │ mov r4, r2 │ │ │ │ @@ -231893,21 +231892,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #20] @ (321a7c ) │ │ │ │ bic.w r2, r4, #3 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 321a3c │ │ │ │ strb r0, [r1, #6] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r4 │ │ │ │ + asrs r0, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 321ac8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231915,31 +231914,31 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #52] @ (321ad0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #2 │ │ │ │ strd r2, r3, [r0, #952] @ 0x3b8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r2, r2, #3 │ │ │ │ + adds r2, r0, #4 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ands r4, r3 │ │ │ │ + eors r4, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ands r2, r7 │ │ │ │ + eors r2, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 321b38 │ │ │ │ sub sp, #20 │ │ │ │ @@ -231947,49 +231946,49 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #80] @ (321b40 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ strd r1, ip, [sp, #8] │ │ │ │ ldr r3, [pc, #52] @ (321b44 ) │ │ │ │ ldr r2, [pc, #56] @ (321b48 ) │ │ │ │ ldr r1, [pc, #56] @ (321b4c ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ add r1, pc │ │ │ │ - bl 7e7554 │ │ │ │ + bl 7e7584 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - adds r6, r7, #1 │ │ │ │ + adds r6, r5, #2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r7, #200 @ 0xc8 │ │ │ │ + subs r7, #248 @ 0xf8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r7, #226 @ 0xe2 │ │ │ │ + ands r2, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stc2l 15, cr15, [pc], {255} @ 0xff │ │ │ │ ldc2l 15, cr15, [r7, #1020] @ 0x3fc │ │ │ │ ldc2 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ ldr r0, [pc, #4] @ (321b58 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ strh r2, [r6, r5] │ │ │ │ lsls r0, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #256] @ (321c70 ) │ │ │ │ @@ -232026,33 +232025,33 @@ │ │ │ │ add.w r2, r2, #16 │ │ │ │ add r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r7, #1 │ │ │ │ movne r7, #2 │ │ │ │ adds r4, #6 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ strd r0, r7, [sp, #32] │ │ │ │ add r4, r7 │ │ │ │ mov.w r0, #51712 @ 0xca00 │ │ │ │ movt r0, #15258 @ 0x3b9a │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r1, [sp, #28] │ │ │ │ smull r0, r1, r4, r0 │ │ │ │ - bl 8a3e50 │ │ │ │ + bl 8a3e80 │ │ │ │ add r2, sp, #24 │ │ │ │ strd r0, r1, [r5, #1016] @ 0x3f8 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r5, #1024 @ 0x400 │ │ │ │ - bl 7e6e48 │ │ │ │ + bl 7e6e78 │ │ │ │ ldr r3, [pc, #112] @ (321c7c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 321c38 │ │ │ │ ldr r2, [pc, #108] @ (321c80 ) │ │ │ │ ldr r3, [pc, #92] @ (321c74 ) │ │ │ │ add r2, pc │ │ │ │ @@ -232085,15 +232084,15 @@ │ │ │ │ ldr.w r1, [r5, #1064] @ 0x428 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #48] @ (321c8c ) │ │ │ │ ldrd r4, r5, [r5, #1016] @ 0x3f8 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 321c12 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ strb r2, [r6, #0] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r5, #0] │ │ │ │ @@ -232102,15 +232101,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r1, #120] @ 0x78 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #54 @ 0x36 │ │ │ │ + subs r7, #102 @ 0x66 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #112] @ (321d10 ) │ │ │ │ add r3, pc │ │ │ │ @@ -232157,25 +232156,25 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 321ce2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (321d20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 321ce2 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ mov r8, fp │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #244 @ 0xf4 │ │ │ │ + subs r7, #36 @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r1, r3, [r0, #984] @ 0x3d8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -232193,27 +232192,27 @@ │ │ │ │ it eq │ │ │ │ cmpeq r2, #2 │ │ │ │ ite eq │ │ │ │ moveq r1, #1 │ │ │ │ movne r1, #0 │ │ │ │ cbz r1, 321d82 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r3, [pc, #112] @ (321ddc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 321db4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r3, [pc, #84] @ (321ddc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 321d70 │ │ │ │ ldr r3, [pc, #76] @ (321de0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -232225,87 +232224,87 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 321d70 │ │ │ │ ldr r0, [pc, #64] @ (321de8 ) │ │ │ │ ldr.w r1, [r4, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr r3, [pc, #52] @ (321dec ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 321d70 │ │ │ │ ldr r3, [pc, #36] @ (321de4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 321d70 │ │ │ │ ldr r0, [pc, #36] @ (321df0 ) │ │ │ │ ldr.w r1, [r4, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #198 @ 0xc6 │ │ │ │ + subs r6, #246 @ 0xf6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrsh r4, [r5, r7] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #106 @ 0x6a │ │ │ │ + subs r6, #154 @ 0x9a │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (321e50 ) │ │ │ │ ldr r2, [pc, #76] @ (321e54 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (321e58 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #64] @ (321e5c ) │ │ │ │ ldr r1, [pc, #68] @ (321e60 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r1, [pc, #56] @ (321e64 ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r3, [pc, #48] @ (321e68 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adds r4, r2, r6 │ │ │ │ + adds r4, r0, r7 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - movs r4, #246 @ 0xf6 │ │ │ │ + movs r5, #38 @ 0x26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r6, #9] │ │ │ │ + strb r2, [r4, #10] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r3, r3, #15 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #14 │ │ │ │ lsls r6, r4, #3 │ │ │ │ @@ -232341,24 +232340,24 @@ │ │ │ │ ubfx r2, r2, #12, #4 │ │ │ │ sub sp, #8 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ mul.w r2, r1, r2 │ │ │ │ ldr.w r4, [r3, #1012] @ 0x3f4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ adds r2, r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88a6b4 │ │ │ │ + b.w 88a6e4 │ │ │ │ ldr.w r0, [r0, #1012] @ 0x3f4 │ │ │ │ - b.w 88a3cc │ │ │ │ + b.w 88a3fc │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -232388,29 +232387,29 @@ │ │ │ │ ldr.w r1, [r4, #972] @ 0x3cc │ │ │ │ ldr.w r3, [r4, #976] @ 0x3d0 │ │ │ │ ldr.w r0, [r4, #1056] @ 0x420 │ │ │ │ bic.w r1, r1, r3 │ │ │ │ str.w r1, [r4, #968] @ 0x3c8 │ │ │ │ cbz r1, 321f78 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r3, [pc, #264] @ (322064 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 322034 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r3, [pc, #228] @ (322064 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 321f64 │ │ │ │ ldr r3, [pc, #224] @ (322068 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -232423,15 +232422,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 321f64 │ │ │ │ ldr r0, [pc, #212] @ (322070 ) │ │ │ │ ldr.w r1, [r4, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ bl 321d24 │ │ │ │ ldr.w r1, [r4, #972] @ 0x3cc │ │ │ │ orr.w r1, r1, #1 │ │ │ │ str.w r1, [r4, #972] @ 0x3cc │ │ │ │ b.n 321f42 │ │ │ │ ldrb.w r3, [r4, #946] @ 0x3b2 │ │ │ │ ubfx r1, r1, #8, #3 │ │ │ │ @@ -232456,15 +232455,15 @@ │ │ │ │ bmi.n 322018 │ │ │ │ mov r0, r4 │ │ │ │ bl 321d24 │ │ │ │ ldr.w r3, [r4, #972] @ 0x3cc │ │ │ │ ldr.w r0, [r4, #1012] @ 0x3f4 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [r4, #972] @ 0x3cc │ │ │ │ - bl 88a3cc │ │ │ │ + bl 88a3fc │ │ │ │ b.n 321f3e │ │ │ │ ldr.w r1, [r4, #928] @ 0x3a0 │ │ │ │ ldr.w r0, [r4, #1064] @ 0x428 │ │ │ │ str r3, [sp, #4] │ │ │ │ ubfx r1, r1, #4, #3 │ │ │ │ adds r1, #1 │ │ │ │ bl 321c90 │ │ │ │ @@ -232484,29 +232483,29 @@ │ │ │ │ bpl.n 321f64 │ │ │ │ ldr r0, [pc, #44] @ (322078 ) │ │ │ │ ldr.w r2, [r4, #968] @ 0x3c8 │ │ │ │ ldr.w r1, [r4, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ nop │ │ │ │ ldr r4, [r6, #68] @ 0x44 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #27 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #44 @ 0x2c │ │ │ │ + subs r5, #92 @ 0x5c │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [r2, #56] @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #70 @ 0x46 │ │ │ │ + subs r4, #118 @ 0x76 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cbz r1, 32208c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -232519,15 +232518,15 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldrd r0, r2, [r0, #980] @ 0x3d4 │ │ │ │ str r3, [sp, #4] │ │ │ │ strb r1, [r0, r2] │ │ │ │ ldr.w r0, [r3, #984] @ 0x3d8 │ │ │ │ ldr.w r1, [r3, #992] @ 0x3e0 │ │ │ │ adds r0, #1 │ │ │ │ - bl 8a35f4 │ │ │ │ + bl 8a3624 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ ldr.w r2, [r3, #940] @ 0x3ac │ │ │ │ str.w r1, [r3, #984] @ 0x3d8 │ │ │ │ orr.w r2, r2, #8 │ │ │ │ str.w r2, [r3, #940] @ 0x3ac │ │ │ │ add sp, #12 │ │ │ │ @@ -232562,15 +232561,15 @@ │ │ │ │ ble.n 32213c │ │ │ │ ldr.w r2, [r4, #980] @ 0x3d4 │ │ │ │ ldrb.w r1, [r5, #1]! │ │ │ │ strb r1, [r2, r3] │ │ │ │ ldr.w r0, [r4, #984] @ 0x3d8 │ │ │ │ ldr.w r1, [r4, #992] @ 0x3e0 │ │ │ │ adds r0, #1 │ │ │ │ - bl 8a35f4 │ │ │ │ + bl 8a3624 │ │ │ │ cmp r6, r5 │ │ │ │ mov r3, r1 │ │ │ │ str.w r1, [r4, #984] @ 0x3d8 │ │ │ │ bne.n 32211a │ │ │ │ mov r0, r4 │ │ │ │ bl 321e9c │ │ │ │ ldr.w r3, [r4, #936] @ 0x3a8 │ │ │ │ @@ -232626,27 +232625,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 322180 │ │ │ │ ldr r0, [pc, #36] @ (3221f8 ) │ │ │ │ ldr.w r3, [r4, #972] @ 0x3cc │ │ │ │ ldr.w r1, [r4, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r2, [r4, #936] @ 0x3a8 │ │ │ │ b.n 322180 │ │ │ │ nop │ │ │ │ ldr r0, [r6, #32] │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #960] @ (3225b4 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #34 @ 0x22 │ │ │ │ + subs r3, #82 @ 0x52 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #112] @ 32227c │ │ │ │ sub sp, #20 │ │ │ │ @@ -232654,54 +232653,54 @@ │ │ │ │ movs r3, #143 @ 0x8f │ │ │ │ ldr r1, [pc, #108] @ (322284 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ blx 2889f4 │ │ │ │ ldr r3, [pc, #88] @ (322288 ) │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88a338 │ │ │ │ + bl 88a368 │ │ │ │ str.w r5, [r4, #1012] @ 0x3f4 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #64] @ (32228c ) │ │ │ │ strd r4, r1, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #56] @ (322290 ) │ │ │ │ ldr r1, [pc, #56] @ (322294 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #1024 @ 0x400 │ │ │ │ add r1, pc │ │ │ │ - bl 7e7554 │ │ │ │ + bl 7e7584 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - asrs r2, r1, #22 │ │ │ │ + asrs r2, r7, #22 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r3, #32 │ │ │ │ + subs r3, #80 @ 0x50 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r3, #58 @ 0x3a │ │ │ │ + subs r3, #106 @ 0x6a │ │ │ │ lsls r1, r3, #1 │ │ │ │ vminnm.f32 , , │ │ │ │ mcr2 15, 1, pc, cr5, cr15, {7} @ │ │ │ │ mrc2 15, 3, pc, cr1, cr15, {7} │ │ │ │ stc2 15, cr15, [r7], {255} @ 0xff │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -232715,24 +232714,24 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #132] @ (322344 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #128] @ (322348 ) │ │ │ │ add r5, pc │ │ │ │ adds r4, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #143 @ 0x8f │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #76] @ 322328 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #108] @ (32234c ) │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ vstr d7, [r4, #1016] @ 0x3f8 │ │ │ │ @@ -232760,23 +232759,23 @@ │ │ │ │ movs r7, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #19 │ │ │ │ + asrs r0, r4, #20 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldmia r6, {r1, r2, r5, r6} │ │ │ │ + ldmia r6!, {r1, r2, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r6, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r6!, {r1, r3, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, #146 @ 0x92 │ │ │ │ + subs r2, #194 @ 0xc2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r2, #108 @ 0x6c │ │ │ │ + subs r2, #156 @ 0x9c │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r3, [pc, #864] @ (3226b0 ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -232786,15 +232785,15 @@ │ │ │ │ movs r3, #143 @ 0x8f │ │ │ │ ldr r1, [pc, #208] @ (322438 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w ip, [pc, #196] @ 32243c │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [pc, #192] @ (322440 ) │ │ │ │ add ip, pc │ │ │ │ add.w r2, ip, #152 @ 0x98 │ │ │ │ add.w ip, ip, #512 @ 0x200 │ │ │ │ add r5, pc │ │ │ │ @@ -232848,33 +232847,33 @@ │ │ │ │ bpl.n 3223f0 │ │ │ │ ldr r0, [pc, #52] @ (322450 ) │ │ │ │ ldr.w r2, [r4, #992] @ 0x3e0 │ │ │ │ ldr.w r1, [r4, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ nop │ │ │ │ - asrs r0, r7, #16 │ │ │ │ + asrs r0, r5, #17 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - subs r1, #210 @ 0xd2 │ │ │ │ + subs r2, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r1, #234 @ 0xea │ │ │ │ + subs r2, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r3, [pc, #280] @ (322558 ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r4, [r3, #0] │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #70 @ 0x46 │ │ │ │ + subs r1, #118 @ 0x76 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r4, [pc, #1104] @ 3228b8 │ │ │ │ subs.w r5, r2, #20 │ │ │ │ @@ -232920,15 +232919,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 3226e0 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #1004] @ (3228cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r5, [r7, #920] @ 0x398 │ │ │ │ b.n 3226e0 │ │ │ │ cmp r5, #16 │ │ │ │ bhi.n 32247e │ │ │ │ add r1, pc, #8 @ (adr r1, 3224fc ) │ │ │ │ ldr.w r5, [r1, r5, lsl #2] │ │ │ │ add r1, r5 │ │ │ │ @@ -232963,15 +232962,15 @@ │ │ │ │ ldr r3, [pc, #876] @ (3228c0 ) │ │ │ │ bic.w r1, r1, #1 │ │ │ │ str.w r1, [r0, #936] @ 0x3a8 │ │ │ │ ldr.w r5, [r0, #956] @ 0x3bc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r8, r3 │ │ │ │ add.w r0, r6, #1024 @ 0x400 │ │ │ │ - bl 7e706c │ │ │ │ + bl 7e709c │ │ │ │ mov r0, r6 │ │ │ │ bl 321d24 │ │ │ │ ldr r2, [pc, #860] @ (3228d0 ) │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ adds r2, #152 @ 0x98 │ │ │ │ ldrd r3, r0, [r2, #8] │ │ │ │ @@ -232997,15 +232996,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3226e0 │ │ │ │ ldr r0, [pc, #800] @ (3228d4 ) │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3226e0 │ │ │ │ ldr r5, [pc, #784] @ (3228d8 ) │ │ │ │ ldr.w lr, [r0, #1064] @ 0x428 │ │ │ │ movs r0, #0 │ │ │ │ add r5, pc │ │ │ │ adds r5, #152 @ 0x98 │ │ │ │ mov r2, r5 │ │ │ │ @@ -233088,15 +233087,15 @@ │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 3226e0 │ │ │ │ ldr r0, [pc, #584] @ (3228e0 ) │ │ │ │ movs r2, #24 │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r5, [r6, #944] @ 0x3b0 │ │ │ │ b.n 3226e0 │ │ │ │ ldr r2, [pc, #564] @ (3228e4 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ ldr.w r5, [r0, #940] @ 0x3ac │ │ │ │ add r2, pc │ │ │ │ @@ -233143,15 +233142,15 @@ │ │ │ │ beq.n 3227be │ │ │ │ ldr.w r3, [r6, #980] @ 0x3d4 │ │ │ │ ldr.w r1, [r6, #992] @ 0x3e0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldrb r3, [r3, r0] │ │ │ │ adds r0, #1 │ │ │ │ mov r9, r3 │ │ │ │ - bl 8a35f4 │ │ │ │ + bl 8a3624 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str.w r1, [r6, #988] @ 0x3dc │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3227e6 │ │ │ │ cmp r1, r5 │ │ │ │ iteee ls │ │ │ │ subls r1, r5, r1 │ │ │ │ @@ -233226,15 +233225,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32273a │ │ │ │ ldr r0, [pc, #264] @ (322904 ) │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrd r5, r1, [r6, #984] @ 0x3d8 │ │ │ │ b.n 32273a │ │ │ │ ldr r3, [pc, #248] @ (322908 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3227c0 │ │ │ │ @@ -233242,15 +233241,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3227c0 │ │ │ │ ldr r0, [pc, #232] @ (32290c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3227c0 │ │ │ │ ldr r2, [pc, #148] @ (3228c4 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3226e0 │ │ │ │ ldr r2, [pc, #140] @ (3228c8 ) │ │ │ │ @@ -233261,15 +233260,15 @@ │ │ │ │ ldr r0, [pc, #200] @ (322910 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ movs r2, #20 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3226e0 │ │ │ │ ldr r3, [pc, #184] @ (322914 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3225fc │ │ │ │ ldr r3, [pc, #96] @ (3228c8 ) │ │ │ │ @@ -233277,15 +233276,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3225fc │ │ │ │ ldr r0, [pc, #164] @ (322918 ) │ │ │ │ mov r1, lr │ │ │ │ movs r3, #32 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w lr, [r6, #1064] @ 0x428 │ │ │ │ ldr.w ip, [r7] │ │ │ │ b.n 3225fc │ │ │ │ ldr r2, [pc, #56] @ (3228c4 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -233298,38 +233297,38 @@ │ │ │ │ ldr r0, [pc, #120] @ (32291c ) │ │ │ │ movs r4, #0 │ │ │ │ movs r5, #0 │ │ │ │ movs r2, #32 │ │ │ │ add r0, pc │ │ │ │ mov r1, lr │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 32261c │ │ │ │ nop │ │ │ │ str r2, [r6, #112] @ 0x70 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r2, [pc, #256] @ (3229c0 ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, #16] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #184 @ 0xb8 │ │ │ │ + subs r0, #232 @ 0xe8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r1, [pc, #312] @ (322a0c ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ - adds r7, #222 @ 0xde │ │ │ │ + subs r0, #14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #984] @ (322cb4 ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r0, [pc, #480] @ (322ac0 ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ - adds r6, #250 @ 0xfa │ │ │ │ + adds r7, #42 @ 0x2a │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #48] @ (322918 ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ bx ip │ │ │ │ lsls r0, r7, #1 │ │ │ │ bx sl │ │ │ │ lsls r0, r7, #1 │ │ │ │ @@ -233339,27 +233338,27 @@ │ │ │ │ lsls r0, r7, #1 │ │ │ │ bx r4 │ │ │ │ lsls r0, r7, #1 │ │ │ │ bx r2 │ │ │ │ lsls r0, r7, #1 │ │ │ │ asrs r0, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #200 @ 0xc8 │ │ │ │ + adds r5, #248 @ 0xf8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r4, [r6, r0] │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #200 @ 0xc8 │ │ │ │ + adds r5, #248 @ 0xf8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r5, #74 @ 0x4a │ │ │ │ + adds r5, #122 @ 0x7a │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r4, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #156 @ 0x9c │ │ │ │ + adds r5, #204 @ 0xcc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r4, #240 @ 0xf0 │ │ │ │ + adds r5, #32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #872] @ (322c9c ) │ │ │ │ mov r4, r3 │ │ │ │ @@ -233467,15 +233466,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 322984 │ │ │ │ strd r8, lr, [sp] │ │ │ │ ldr r0, [pc, #632] @ (322cc0 ) │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 322984 │ │ │ │ sub.w r3, r2, #52 @ 0x34 │ │ │ │ orrs r3, r4 │ │ │ │ beq.w 322b6a │ │ │ │ sub.w r3, r2, #56 @ 0x38 │ │ │ │ orrs r3, r4 │ │ │ │ @@ -233524,32 +233523,32 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 3229b8 │ │ │ │ ldr r0, [pc, #460] @ (322cc8 ) │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3229b8 │ │ │ │ mov r0, r6 │ │ │ │ str.w r8, [r6, #976] @ 0x3d0 │ │ │ │ bl 321f18 │ │ │ │ b.n 3229b8 │ │ │ │ add.w r0, r6, #1024 @ 0x400 │ │ │ │ - bl 7e71e0 │ │ │ │ + bl 7e7210 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3229b8 │ │ │ │ ldr.w r3, [r6, #936] @ 0x3a8 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r6, #1024 @ 0x400 │ │ │ │ add.w r1, sp, #19 │ │ │ │ bic.w r3, r3, #6 │ │ │ │ str.w r3, [r6, #936] @ 0x3a8 │ │ │ │ strb.w r8, [sp, #19] │ │ │ │ - bl 7e6ccc │ │ │ │ + bl 7e6cfc │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 322c6e │ │ │ │ ldr.w r2, [r6, #936] @ 0x3a8 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r6, #972] @ 0x3cc │ │ │ │ orr.w r2, r2, #6 │ │ │ │ @@ -233596,15 +233595,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3229b8 │ │ │ │ ldr r0, [pc, #256] @ (322cd0 ) │ │ │ │ mov r3, r2 │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3229b8 │ │ │ │ ldr r1, [pc, #240] @ (322cd4 ) │ │ │ │ movs r0, #24 │ │ │ │ add r1, pc │ │ │ │ mla r3, r0, r3, r1 │ │ │ │ ldr.w r4, [r3, #152] @ 0x98 │ │ │ │ b.n 322bac │ │ │ │ @@ -233630,30 +233629,30 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 322aa8 │ │ │ │ ldr r0, [pc, #160] @ (322cdc ) │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 322aa8 │ │ │ │ ldr r3, [pc, #148] @ (322ce0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 322a92 │ │ │ │ ldr r3, [pc, #100] @ (322cbc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 322a92 │ │ │ │ ldr r0, [pc, #128] @ (322ce4 ) │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 322a92 │ │ │ │ ldr r3, [pc, #120] @ (322ce8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 322b4a │ │ │ │ ldr r3, [pc, #64] @ (322cbc ) │ │ │ │ @@ -233661,15 +233660,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 322b4a │ │ │ │ ldr r0, [pc, #100] @ (322cec ) │ │ │ │ ldrb.w r2, [sp, #19] │ │ │ │ ldr.w r1, [r6, #1064] @ 0x428 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 322b4a │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ str r4, [r5, #36] @ 0x24 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ cmp sl, r0 │ │ │ │ @@ -233682,37 +233681,37 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ add lr, r5 │ │ │ │ lsls r0, r7, #1 │ │ │ │ subs r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #22 │ │ │ │ + adds r4, #70 @ 0x46 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r6, #112] @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #200 @ 0xc8 │ │ │ │ + adds r3, #248 @ 0xf8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ str r0, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #128 @ 0x80 │ │ │ │ + adds r3, #176 @ 0xb0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmn r0, r4 │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r4, r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #84 @ 0x54 │ │ │ │ + adds r2, #132 @ 0x84 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r6, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #186 @ 0xba │ │ │ │ + adds r2, #234 @ 0xea │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #108 @ 0x6c │ │ │ │ + adds r2, #156 @ 0x9c │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00322cf0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -233720,47 +233719,47 @@ │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #156] @ (322da4 ) │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ ldr r5, [pc, #156] @ (322da8 ) │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 72c334 │ │ │ │ + bl 72c364 │ │ │ │ ldr r1, [pc, #148] @ (322dac ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ bl 335790 │ │ │ │ ldr r1, [pc, #140] @ (322db0 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b1f8 │ │ │ │ + bl 72b228 │ │ │ │ ldr r1, [pc, #132] @ (322db4 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b1f8 │ │ │ │ + bl 72b228 │ │ │ │ ldr r1, [pc, #124] @ (322db8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b1f8 │ │ │ │ + bl 72b228 │ │ │ │ ldr r3, [pc, #116] @ (322dbc ) │ │ │ │ ldr r2, [pc, #116] @ (322dc0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #116] @ (322dc4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #104] @ (322dc8 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 336980 │ │ │ │ cmp.w r7, #4294967295 @ 0xffffffff │ │ │ │ @@ -233780,83 +233779,83 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - adds r0, #76 @ 0x4c │ │ │ │ + adds r0, #124 @ 0x7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrsh r0, [r1, r2] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - asrs r6, r3, #32 │ │ │ │ + asrs r6, r1, #1 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - lsls r4, r2, #20 │ │ │ │ + lsls r4, r0, #21 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r2, #112 @ 0x70 │ │ │ │ + adds r2, #160 @ 0xa0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, #108 @ 0x6c │ │ │ │ + adds r2, #156 @ 0x9c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r2, #9 │ │ │ │ + lsrs r2, r0, #10 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stmia r3!, {r1, r3, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r3!, {r5, r6, r7} │ │ │ │ + stmia r4!, {r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r5, [pc, #720] @ (32309c ) │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (322dd8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ orrs r6, r4 │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr.w r3, [r0, #920] @ 0x398 │ │ │ │ ands.w r3, r3, #32768 @ 0x8000 │ │ │ │ bne.n 322df0 │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ add.w r0, r0, #968 @ 0x3c8 │ │ │ │ - b.w 879f1c │ │ │ │ + b.w 879f4c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #92] @ (322e68 ) │ │ │ │ ldr r2, [pc, #96] @ (322e6c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #96] @ (322e70 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #84] @ (322e74 ) │ │ │ │ ldr r1, [pc, #84] @ (322e78 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #68] @ (322e7c ) │ │ │ │ ldr r1, [pc, #72] @ (322e80 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r3, [pc, #60] @ (322e84 ) │ │ │ │ ldr r2, [pc, #60] @ (322e88 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -233864,23 +233863,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsrs r0, r0, #7 │ │ │ │ + lsrs r0, r6, #7 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r2, r6, #19 │ │ │ │ + asrs r2, r4, #20 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r5, #36] @ 0x24 │ │ │ │ + str r6, [r3, #40] @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - asrs r2, r7, #19 │ │ │ │ + asrs r2, r5, #20 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r4, r2, #20 │ │ │ │ + asrs r4, r0, #21 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r7, r6, #13 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r0, r5 │ │ │ │ lsls r6, r4, #3 │ │ │ │ cmp r6, r5 │ │ │ │ lsls r0, r7, #1 │ │ │ │ @@ -233903,15 +233902,15 @@ │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.w 322fe8 │ │ │ │ ldr r1, [pc, #452] @ (32307c ) │ │ │ │ ldr r0, [pc, #452] @ (323080 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 322fe8 │ │ │ │ cmp r2, #56 @ 0x38 │ │ │ │ bhi.n 322eaa │ │ │ │ addw ip, pc, #12 │ │ │ │ ldr.w lr, [ip, r2, lsl #2] │ │ │ │ add ip, lr │ │ │ │ bx ip │ │ │ │ @@ -233995,15 +233994,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r3, [r1, #956] @ 0x3bc │ │ │ │ b.n 322fc0 │ │ │ │ add.w r3, r1, #968 @ 0x3c8 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 879f00 │ │ │ │ + bl 879f30 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r0, 323050 │ │ │ │ movs r3, #0 │ │ │ │ b.n 322fc0 │ │ │ │ ldr.w r3, [r1, #948] @ 0x3b4 │ │ │ │ b.n 322fc0 │ │ │ │ ldr.w r3, [r1, #964] @ 0x3c4 │ │ │ │ @@ -234011,58 +234010,58 @@ │ │ │ │ ldr.w r3, [r1, #920] @ 0x398 │ │ │ │ b.n 322fc0 │ │ │ │ ldr.w r3, [r1, #928] @ 0x3a0 │ │ │ │ b.n 322fc0 │ │ │ │ add.w r1, r1, #968 @ 0x3c8 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r1 │ │ │ │ - bl 879f28 │ │ │ │ + bl 879f58 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 879f00 │ │ │ │ + bl 879f30 │ │ │ │ lsls r3, r0, #4 │ │ │ │ orr.w r3, r3, r4, lsl #8 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ b.n 322fc0 │ │ │ │ add.w r1, r1, #968 @ 0x3c8 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r1 │ │ │ │ - bl 879f00 │ │ │ │ + bl 879f30 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 322fe8 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 879d1c │ │ │ │ + bl 879d4c │ │ │ │ mov r3, r0 │ │ │ │ b.n 322fc0 │ │ │ │ ldr.w r3, [r1, #940] @ 0x3ac │ │ │ │ b.n 322fc0 │ │ │ │ ldr.w r3, [r1, #936] @ 0x3a8 │ │ │ │ b.n 322fc0 │ │ │ │ ldr.w r3, [r1, #932] @ 0x3a4 │ │ │ │ b.n 322fc0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 879cc0 │ │ │ │ + bl 879cf0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r3, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, ip, [r1, #928] @ 0x3a0 │ │ │ │ ldr.w r0, [r1, #1016] @ 0x3f8 │ │ │ │ and.w r1, ip, r2 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 322fc0 │ │ │ │ nop │ │ │ │ ldrb r2, [r0, r4] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #4 │ │ │ │ + lsrs r6, r0, #5 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bcs.n 323084 │ │ │ │ + bcs.n 3230e4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r8, [pc, #144] @ 323128 │ │ │ │ sub sp, #20 │ │ │ │ @@ -234075,27 +234074,27 @@ │ │ │ │ ldr r5, [pc, #144] @ (323138 ) │ │ │ │ add r2, pc │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r8 │ │ │ │ mov r9, r0 │ │ │ │ add r6, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ movs r1, #8 │ │ │ │ add.w r0, r0, #968 @ 0x3c8 │ │ │ │ - bl 879b74 │ │ │ │ + bl 879ba4 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r7, #1016 @ 0x3f8 │ │ │ │ bl 336584 │ │ │ │ vldr d7, [pc, #60] @ 323120 │ │ │ │ ldr r2, [pc, #84] @ (32313c ) │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r7, #752 @ 0x2f0 │ │ │ │ @@ -234105,34 +234104,34 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ bl 51fc6c │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r9 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r7, #752 @ 0x2f0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 336634 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #204 @ 0xcc │ │ │ │ + cmp r7, #252 @ 0xfc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r6, r5, #28 │ │ │ │ + lsls r6, r3, #29 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r7, #160 @ 0xa0 │ │ │ │ + cmp r7, #208 @ 0xd0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r0!, {r3, r5, r6} │ │ │ │ + stmia r0!, {r3, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r3, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ ands r2, r1 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -234142,40 +234141,40 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #76] @ (3231a8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #60] @ (3231ac ) │ │ │ │ ldr r1, [pc, #64] @ (3231b0 ) │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #984 @ 0x3d8 │ │ │ │ strd r3, ip, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7e7554 │ │ │ │ + bl 7e7584 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsls r6, r6, #25 │ │ │ │ + lsls r6, r4, #26 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r6, #232 @ 0xe8 │ │ │ │ + cmp r7, #24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r7, #6 │ │ │ │ + cmp r7, #54 @ 0x36 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r1, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ mrrc2 15, 15, pc, pc, cr15 @ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -234186,81 +234185,81 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #72] @ (323218 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #80 @ 0x50 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r0, #968 @ 0x3c8 │ │ │ │ strd r2, ip, [r3, #920] @ 0x398 │ │ │ │ strd r2, r2, [r3, #928] @ 0x3a0 │ │ │ │ strd r2, r2, [r3, #940] @ 0x3ac │ │ │ │ strd r1, r2, [r3, #948] @ 0x3b4 │ │ │ │ strd r2, r2, [r3, #956] @ 0x3bc │ │ │ │ str.w r2, [r3, #964] @ 0x3c4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 879b68 │ │ │ │ - lsls r2, r0, #24 │ │ │ │ + b.w 879b98 │ │ │ │ + lsls r2, r6, #24 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r6, #116 @ 0x74 │ │ │ │ + cmp r6, #164 @ 0xa4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r6, #146 @ 0x92 │ │ │ │ + cmp r6, #194 @ 0xc2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #968 @ 0x3c8 │ │ │ │ strd r2, r1, [sp] │ │ │ │ - bl 879f1c │ │ │ │ + bl 879f4c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r0, r2 │ │ │ │ bcc.n 323282 │ │ │ │ add.w r0, r4, #968 @ 0x3c8 │ │ │ │ - bl 879c14 │ │ │ │ + bl 879c44 │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ add.w r0, r4, #968 @ 0x3c8 │ │ │ │ and.w r5, r3, #15 │ │ │ │ - bl 879f28 │ │ │ │ + bl 879f58 │ │ │ │ ldr.w r3, [r4, #932] @ 0x3a4 │ │ │ │ cmp r0, r5 │ │ │ │ ldr.w r1, [r4, #928] @ 0x3a0 │ │ │ │ it cs │ │ │ │ orrcs.w r3, r3, #16 │ │ │ │ ldr.w r0, [r4, #1016] @ 0x3f8 │ │ │ │ and.w r1, r1, r3 │ │ │ │ it cs │ │ │ │ strcs.w r3, [r4, #932] @ 0x3a4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldr r3, [pc, #20] @ (323298 ) │ │ │ │ movs r2, #41 @ 0x29 │ │ │ │ ldr r1, [pc, #20] @ (32329c ) │ │ │ │ ldr r0, [pc, #20] @ (3232a0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsls r6, r0, #21 │ │ │ │ + lsls r6, r6, #21 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r5, #240 @ 0xf0 │ │ │ │ + cmp r6, #32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r6, #4 │ │ │ │ + cmp r6, #52 @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w lr, [pc, #512] @ 3234b4 │ │ │ │ mov ip, r3 │ │ │ │ @@ -234382,35 +234381,35 @@ │ │ │ │ str.w r4, [r3, #956] @ 0x3bc │ │ │ │ b.n 3232ee │ │ │ │ add.w r1, sp, #11 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r3, #984 @ 0x3d8 │ │ │ │ str r3, [sp, #4] │ │ │ │ strb.w r4, [sp, #11] │ │ │ │ - bl 7e6ccc │ │ │ │ + bl 7e6cfc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd r1, r2, [r3, #928] @ 0x3a0 │ │ │ │ ldr.w r0, [r3, #1016] @ 0x3f8 │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ str.w r2, [r3, #932] @ 0x3a4 │ │ │ │ ands r1, r2 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ b.n 3232ee │ │ │ │ str.w r4, [r3, #948] @ 0x3b4 │ │ │ │ b.n 3232ee │ │ │ │ str.w r4, [r3, #940] @ 0x3ac │ │ │ │ b.n 3232ee │ │ │ │ str.w r4, [r3, #936] @ 0x3a8 │ │ │ │ b.n 3232ee │ │ │ │ ldrd r1, r2, [r3, #928] @ 0x3a0 │ │ │ │ ldr.w r0, [r3, #1016] @ 0x3f8 │ │ │ │ bic.w r2, r2, r4 │ │ │ │ str.w r2, [r3, #932] @ 0x3a4 │ │ │ │ ands r1, r2 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ b.n 3232ee │ │ │ │ str.w r4, [r3, #928] @ 0x3a0 │ │ │ │ b.n 3232ee │ │ │ │ mov r5, r4 │ │ │ │ lsls r1, r4, #22 │ │ │ │ bmi.n 3234a2 │ │ │ │ lsls r2, r4, #16 │ │ │ │ @@ -234421,35 +234420,35 @@ │ │ │ │ b.n 3232ee │ │ │ │ ldr r1, [pc, #52] @ (3234c8 ) │ │ │ │ mov r3, ip │ │ │ │ ldr r0, [pc, #52] @ (3234cc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #112 @ 0x70 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3232ee │ │ │ │ add.w r0, r3, #968 @ 0x3c8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 879b68 │ │ │ │ + bl 879b98 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 32347e │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r5, r3] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r4, r3] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - lsls r2, r7, #12 │ │ │ │ + lsls r2, r5, #13 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldmia r4!, {r2, r5} │ │ │ │ + ldmia r4, {r2, r4, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003234d0 : │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #26943 @ 0x693f │ │ │ │ movs r2, #0 │ │ │ │ str.w r3, [r0, #188] @ 0xbc │ │ │ │ @@ -234507,27 +234506,27 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #16] @ (32357c ) │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ - bl 7ef494 │ │ │ │ + bl 7ef4c4 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ b.n 323534 │ │ │ │ nop │ │ │ │ - ldr r0, [r6, #16] │ │ │ │ + ldr r0, [r4, #20] │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldrb.w r0, [r0, #965] @ 0x3c5 │ │ │ │ rsb r0, r0, #8 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (323594 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ subs r4, #2 │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldrb.w r3, [r0, #966] @ 0x3c6 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r0, #967] @ 0x3c7 │ │ │ │ ands.w r2, r3, #1 │ │ │ │ beq.n 3235b4 │ │ │ │ @@ -234538,15 +234537,15 @@ │ │ │ │ lsls r3, r3, #30 │ │ │ │ itett mi │ │ │ │ orrmi.w r2, r2, #2 │ │ │ │ movpl r1, r2 │ │ │ │ strbmi.w r2, [r0, #967] @ 0x3c7 │ │ │ │ movmi r1, #1 │ │ │ │ ldr.w r0, [r0, #952] @ 0x3b8 │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ mov r2, r1 │ │ │ │ b.n 3235b4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -234554,15 +234553,15 @@ │ │ │ │ ldr r2, [pc, #64] @ (323628 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (32362c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #52] @ (323630 ) │ │ │ │ ldr.w ip, [pc, #56] @ 323634 │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #52] @ (323638 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -234570,21 +234569,21 @@ │ │ │ │ add ip, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b6cc │ │ │ │ + b.w 72b6fc │ │ │ │ nop │ │ │ │ - lsls r2, r5, #9 │ │ │ │ + lsls r2, r3, #10 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - lsrs r0, r3, #20 │ │ │ │ + lsrs r0, r1, #21 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r2, r2] │ │ │ │ + ldrh r2, [r0, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r3, #144 @ 0x90 │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r3, r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #14 │ │ │ │ lsls r6, r4, #3 │ │ │ │ @@ -234599,26 +234598,26 @@ │ │ │ │ ldr r1, [pc, #116] @ (3236c8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #100] @ (3236cc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #100] @ (3236d0 ) │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #17 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #56] @ 3236b8 │ │ │ │ ldr r2, [pc, #80] @ (3236d4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ @@ -234636,23 +234635,23 @@ │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 336584 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #8 │ │ │ │ + lsls r0, r6, #8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - revsh r2, r0 │ │ │ │ + revsh r2, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - revsh r6, r2 │ │ │ │ + cbnz r6, 32370c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r2, #162 @ 0xa2 │ │ │ │ + cmp r2, #210 @ 0xd2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r2, #126 @ 0x7e │ │ │ │ + cmp r2, #174 @ 0xae │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r3, #4 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -234769,63 +234768,63 @@ │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.n 323740 │ │ │ │ ldr r1, [pc, #268] @ (323940 ) │ │ │ │ ldr r0, [pc, #272] @ (323944 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 323740 │ │ │ │ ldr r3, [pc, #244] @ (323938 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #21 │ │ │ │ bpl.w 323740 │ │ │ │ ldr r1, [pc, #248] @ (323948 ) │ │ │ │ ldr r0, [pc, #248] @ (32394c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 323740 │ │ │ │ ldr r3, [pc, #216] @ (323938 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 323740 │ │ │ │ ldr r1, [pc, #224] @ (323950 ) │ │ │ │ ldr r0, [pc, #228] @ (323954 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 323740 │ │ │ │ ldr r3, [pc, #184] @ (323938 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 323740 │ │ │ │ ldr r1, [pc, #204] @ (323958 ) │ │ │ │ ldr r0, [pc, #204] @ (32395c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 323740 │ │ │ │ ldr r3, [pc, #156] @ (323938 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 323740 │ │ │ │ ldr r1, [pc, #180] @ (323960 ) │ │ │ │ ldr r0, [pc, #184] @ (323964 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 323740 │ │ │ │ movs r3, #0 │ │ │ │ tst.w lr, #2 │ │ │ │ it ne │ │ │ │ strbne.w r3, [r4, #965] @ 0x3c5 │ │ │ │ b.n 323740 │ │ │ │ and.w lr, lr, #3 │ │ │ │ @@ -234833,15 +234832,15 @@ │ │ │ │ strb.w lr, [r4, #966] @ 0x3c6 │ │ │ │ bl 323598 │ │ │ │ b.n 323740 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, sp, #3 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ strb.w lr, [sp, #3] │ │ │ │ - bl 7e6ccc │ │ │ │ + bl 7e6cfc │ │ │ │ b.n 323740 │ │ │ │ add.w r3, lr, #4294967295 @ 0xffffffff │ │ │ │ orrs r3, r5 │ │ │ │ beq.w 323740 │ │ │ │ ldr r3, [pc, #64] @ (323938 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -234850,57 +234849,58 @@ │ │ │ │ ldr r1, [pc, #100] @ (323968 ) │ │ │ │ mov r2, lr │ │ │ │ ldr r0, [pc, #100] @ (32396c ) │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 323740 │ │ │ │ ldr r1, [pc, #88] @ (323970 ) │ │ │ │ ldr r0, [pc, #88] @ (323974 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 323740 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r7, r2] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r5, r2] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r3, r1] │ │ │ │ lsls r2, r5, #3 │ │ │ │ - movs r0, r4 │ │ │ │ + lsls r0, r2, #1 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r1, #170 @ 0xaa │ │ │ │ + cmp r1, #218 @ 0xda │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r2, r0 │ │ │ │ + movs r2, r6 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - cmp r1, #104 @ 0x68 │ │ │ │ + cmp r1, #152 @ 0x98 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vmla.i32 q8, q2, d12[1] │ │ │ │ - cmp r1, #42 @ 0x2a │ │ │ │ + movs r4, r2 │ │ │ │ + lsls r5, r5, #1 │ │ │ │ + cmp r1, #90 @ 0x5a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vmla.i q8, q3, d0[7] │ │ │ │ - cmp r0, #236 @ 0xec │ │ │ │ + vmla.i q8, q3, d28[0] │ │ │ │ + cmp r1, #28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vmla.i32 q0, q4, d12[1] │ │ │ │ - cmp r0, #174 @ 0xae │ │ │ │ + vmla.i16 q8, q4, d4[3] │ │ │ │ + cmp r0, #222 @ 0xde │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vhadd.u8 q8, q5, q14 │ │ │ │ - cmp r0, #16 │ │ │ │ + vhadd.u q8, q5, q14 │ │ │ │ + cmp r0, #64 @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vhadd.u q0, q5, q14 │ │ │ │ - cmp r0, #232 @ 0xe8 │ │ │ │ + vhadd.u32 q8, q5, q14 │ │ │ │ + cmp r1, #24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #604] @ (323be4 ) │ │ │ │ cmp r2, #105 @ 0x69 │ │ │ │ @@ -234994,15 +234994,15 @@ │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.n 3239be │ │ │ │ ldr r1, [pc, #348] @ (323bec ) │ │ │ │ ldr r0, [pc, #348] @ (323bf0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3239be │ │ │ │ ldrb.w r3, [r4, #965] @ 0x3c5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 323bca │ │ │ │ cmp r3, #8 │ │ │ │ itt ls │ │ │ │ movwls r0, #783 @ 0x30f │ │ │ │ @@ -235023,27 +235023,27 @@ │ │ │ │ lsls r4, r3, #21 │ │ │ │ bpl.w 3239be │ │ │ │ ldr r1, [pc, #296] @ (323c00 ) │ │ │ │ ldr r0, [pc, #296] @ (323c04 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3239be │ │ │ │ ldr r3, [pc, #256] @ (323be8 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 3239be │ │ │ │ ldr r1, [pc, #276] @ (323c08 ) │ │ │ │ ldr r0, [pc, #276] @ (323c0c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3239be │ │ │ │ ldrb.w r3, [r4, #965] @ 0x3c5 │ │ │ │ cmp r3, #0 │ │ │ │ ite ne │ │ │ │ movne r0, #97 @ 0x61 │ │ │ │ moveq r0, #96 @ 0x60 │ │ │ │ b.n 3239c0 │ │ │ │ @@ -235053,27 +235053,27 @@ │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 3239be │ │ │ │ ldr r1, [pc, #240] @ (323c10 ) │ │ │ │ ldr r0, [pc, #244] @ (323c14 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3239be │ │ │ │ ldr r3, [pc, #184] @ (323be8 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 3239be │ │ │ │ ldr r1, [pc, #220] @ (323c18 ) │ │ │ │ ldr r0, [pc, #224] @ (323c1c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3239be │ │ │ │ ldrb.w r3, [r4, #967] @ 0x3c7 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.n 323bc0 │ │ │ │ ldrb.w r3, [r4, #965] @ 0x3c5 │ │ │ │ cmp r3, #0 │ │ │ │ ite ne │ │ │ │ @@ -235094,15 +235094,15 @@ │ │ │ │ uxtb r2, r2 │ │ │ │ cmp r2, #8 │ │ │ │ it eq │ │ │ │ moveq r2, #0 │ │ │ │ strb.w r2, [r4, #964] @ 0x3c4 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7e706c │ │ │ │ + bl 7e709c │ │ │ │ mov r0, r4 │ │ │ │ bl 323598 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 3239c0 │ │ │ │ orrs.w r0, r2, r3 │ │ │ │ beq.n 323bb4 │ │ │ │ subs r0, r2, #4 │ │ │ │ @@ -235126,42 +235126,42 @@ │ │ │ │ movs r0, #3 │ │ │ │ b.n 3239c0 │ │ │ │ ldr r1, [pc, #72] @ (323c20 ) │ │ │ │ ldr r0, [pc, #76] @ (323c24 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3239be │ │ │ │ strh r6, [r2, r0] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r2, #432] @ 0x1b0 │ │ │ │ - movs r7, #76 @ 0x4c │ │ │ │ - lsls r1, r3, #1 │ │ │ │ - ldc2 0, cr0, [r6, #432] @ 0x1b0 │ │ │ │ + ldc2l 0, cr0, [r2, #432]! @ 0x1b0 │ │ │ │ movs r7, #124 @ 0x7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r7, #144 @ 0x90 │ │ │ │ + stc2l 0, cr0, [r6, #432] @ 0x1b0 │ │ │ │ + movs r7, #172 @ 0xac │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldc2l 0, cr0, [sl, #-432]! @ 0xfffffe50 │ │ │ │ - movs r6, #192 @ 0xc0 │ │ │ │ + movs r7, #192 @ 0xc0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldc2l 0, cr0, [lr, #-432] @ 0xfffffe50 │ │ │ │ - movs r7, #36 @ 0x24 │ │ │ │ + stc2 0, cr0, [sl, #432]! @ 0x1b0 │ │ │ │ + movs r6, #240 @ 0xf0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldc2 0, cr0, [r4, #-432]! @ 0xfffffe50 │ │ │ │ - movs r6, #90 @ 0x5a │ │ │ │ + stc2 0, cr0, [lr, #432] @ 0x1b0 │ │ │ │ + movs r7, #84 @ 0x54 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldc2 0, cr0, [r8, #-432] @ 0xfffffe50 │ │ │ │ - movs r6, #30 │ │ │ │ + stc2l 0, cr0, [r4, #-432]! @ 0xfffffe50 │ │ │ │ + movs r6, #138 @ 0x8a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldc2l 0, cr0, [ip], #-432 @ 0xfffffe50 │ │ │ │ - movs r6, #42 @ 0x2a │ │ │ │ + stc2l 0, cr0, [r8, #-432] @ 0xfffffe50 │ │ │ │ + movs r6, #78 @ 0x4e │ │ │ │ + lsls r1, r3, #1 │ │ │ │ + stc2 0, cr0, [ip], #432 @ 0x1b0 │ │ │ │ + movs r6, #90 @ 0x5a │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 323c88 │ │ │ │ sub sp, #20 │ │ │ │ @@ -235169,39 +235169,39 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #76] @ (323c90 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #60] @ (323c94 ) │ │ │ │ ldr r1, [pc, #64] @ (323c98 ) │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ strd r3, ip, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7e7554 │ │ │ │ + bl 7e7584 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldc2 0, cr0, [r2], {108} @ 0x6c │ │ │ │ - movs r4, #168 @ 0xa8 │ │ │ │ + mcrr2 0, 6, r0, r2, cr12 │ │ │ │ + movs r4, #216 @ 0xd8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r4, #194 @ 0xc2 │ │ │ │ + movs r4, #242 @ 0xf2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ pli [fp, #255]! │ │ │ │ cmp r2, #0 │ │ │ │ ble.n 323d32 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -235217,15 +235217,15 @@ │ │ │ │ lsls r0, r0, #30 │ │ │ │ mov.w r1, #1 │ │ │ │ orr.w r2, r3, #2 │ │ │ │ ite pl │ │ │ │ movpl r1, r3 │ │ │ │ strbmi.w r2, [r4, #967] @ 0x3c7 │ │ │ │ ldr.w r0, [r4, #952] @ 0x3b8 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ cmp r8, r5 │ │ │ │ beq.n 323d1e │ │ │ │ ldrb.w r1, [r4, #965] @ 0x3c5 │ │ │ │ ldrb.w r3, [r4, #964] @ 0x3c4 │ │ │ │ ldrb.w r0, [r8, #1]! │ │ │ │ adds r2, r1, #1 │ │ │ │ add r3, r1 │ │ │ │ @@ -235263,15 +235263,15 @@ │ │ │ │ ldrb.w r0, [r0, #920] @ 0x398 │ │ │ │ ubfx r0, r0, #5, #1 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (323d58 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ adds r4, #214 @ 0xd6 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -235279,39 +235279,39 @@ │ │ │ │ ldr r2, [pc, #68] @ (323db8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (323dbc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #56] @ (323dc0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r1, [pc, #52] @ (323dc4 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r3, [pc, #44] @ (323dc8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xfb46006c │ │ │ │ - lsls r4, r1, #22 │ │ │ │ + @ instruction: 0xfb76006c │ │ │ │ + lsls r4, r7, #22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r0, r4] │ │ │ │ + strh r6, [r6, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r1, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r4, #22 │ │ │ │ lsls r6, r4, #3 │ │ │ │ lsls r1, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -235331,23 +235331,23 @@ │ │ │ │ add.w r1, r4, #16 │ │ │ │ add r6, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ movs r3, #59 @ 0x3b │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ adds r4, #32 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r9, #980 @ 0x3d4 │ │ │ │ bl 336584 │ │ │ │ vldr d7, [pc, #56] @ 323e58 │ │ │ │ ldr r2, [pc, #80] @ (323e74 ) │ │ │ │ mov r3, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r9, #752 @ 0x2f0 │ │ │ │ @@ -235358,32 +235358,32 @@ │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ bl 51fc6c │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 336634 │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #190 @ 0xbe │ │ │ │ + movs r4, #238 @ 0xee │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xfad2006c │ │ │ │ - movs r4, #134 @ 0x86 │ │ │ │ + @ instruction: 0xfb02006c │ │ │ │ + movs r4, #182 @ 0xb6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbz r2, 323eba │ │ │ │ + cbz r2, 323ec6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r6, 323ec2 │ │ │ │ + cbz r6, 323ece │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r3, #254 @ 0xfe │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -235393,39 +235393,39 @@ │ │ │ │ movs r3, #59 @ 0x3b │ │ │ │ ldr r1, [pc, #76] @ (323ee0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #60] @ (323ee4 ) │ │ │ │ ldr r1, [pc, #64] @ (323ee8 ) │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #948 @ 0x3b4 │ │ │ │ strd r3, ip, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7e7554 │ │ │ │ + bl 7e7584 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xfa2a006c │ │ │ │ - movs r3, #232 @ 0xe8 │ │ │ │ + @ instruction: 0xfa5a006c │ │ │ │ + movs r4, #24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r4, #6 │ │ │ │ + movs r4, #54 @ 0x36 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r1, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr11, cr15, {7} @ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -235436,34 +235436,34 @@ │ │ │ │ movs r3, #59 @ 0x3b │ │ │ │ ldr r1, [pc, #80] @ (323f58 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #44] @ 323f48 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ str.w r2, [r0, #920] @ 0x398 │ │ │ │ ldr.w r0, [r0, #980] @ 0x3d4 │ │ │ │ strd r1, r1, [r3, #924] @ 0x39c │ │ │ │ str.w r1, [r3, #932] @ 0x3a4 │ │ │ │ str.w r1, [r3, #944] @ 0x3b0 │ │ │ │ vstr d7, [r3, #936] @ 0x3a8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldrsh.w r0, [r6, #108] @ 0x6c │ │ │ │ - movs r3, #116 @ 0x74 │ │ │ │ + vld1.8 {d16[3]}, [r6], ip │ │ │ │ + movs r3, #164 @ 0xa4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r3, #150 @ 0x96 │ │ │ │ + movs r3, #198 @ 0xc6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #196] @ 324030 │ │ │ │ sub sp, #12 │ │ │ │ @@ -235473,15 +235473,15 @@ │ │ │ │ ldr r1, [pc, #192] @ (324038 ) │ │ │ │ add.w r4, ip, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r5, [pc, #176] @ (32403c ) │ │ │ │ ldr.w r1, [r4, #932] @ 0x3a4 │ │ │ │ movw r3, #8196 @ 0x2004 │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ bics r3, r1 │ │ │ │ beq.n 323fba │ │ │ │ @@ -235503,15 +235503,15 @@ │ │ │ │ orr.w r3, r3, #32 │ │ │ │ ldr.w r0, [r4, #980] @ 0x3d4 │ │ │ │ ands r1, r3 │ │ │ │ strd r3, r2, [r4, #920] @ 0x398 │ │ │ │ ands.w r1, r1, #224 @ 0xe0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r3, [pc, #100] @ (324040 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 323fa6 │ │ │ │ ldr r3, [pc, #92] @ (324044 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -235525,15 +235525,15 @@ │ │ │ │ bpl.n 323fa6 │ │ │ │ ldr r0, [pc, #80] @ (32404c ) │ │ │ │ ldrb r2, [r6, #0] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr r3, [pc, #68] @ (324050 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 323fa6 │ │ │ │ ldr r3, [pc, #48] @ (324048 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -235541,34 +235541,34 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 323fa6 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #48] @ (324054 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ nop │ │ │ │ - vst4.16 {d16-d19}, [r8 :128], ip │ │ │ │ - lsls r0, r0, #14 │ │ │ │ + ldr??.w r0, [r8, ip, lsl #2] │ │ │ │ + lsls r0, r6, #14 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r0, r4] │ │ │ │ + str r4, [r6, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [pc, #64] @ (324080 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #230 @ 0xe6 │ │ │ │ + movs r3, #22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [pc, #1008] @ (324444 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #146 @ 0x92 │ │ │ │ + movs r2, #194 @ 0xc2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ mov r7, r3 │ │ │ │ @@ -235580,15 +235580,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ ldr r4, [pc, #408] @ (324214 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cmp r6, #25 │ │ │ │ add r4, pc │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 3240a2 │ │ │ │ ldr r3, [pc, #388] @ (324218 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -235667,31 +235667,31 @@ │ │ │ │ add.w r0, r5, #948 @ 0x3b4 │ │ │ │ mov.w r9, #0 │ │ │ │ bic.w r3, r3, #32 │ │ │ │ str.w r3, [r5, #920] @ 0x398 │ │ │ │ ldr.w r3, [r5, #924] @ 0x39c │ │ │ │ ubfx r3, r3, #0, #10 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7e706c │ │ │ │ + bl 7e709c │ │ │ │ ldr.w r1, [r5, #932] @ 0x3a4 │ │ │ │ ldr.w r2, [r5, #920] @ 0x398 │ │ │ │ ldr.w r0, [r5, #980] @ 0x3d4 │ │ │ │ ands r2, r1 │ │ │ │ tst.w r2, #224 @ 0xe0 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, r9 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 324120 │ │ │ │ ldr.w r3, [r5, #920] @ 0x398 │ │ │ │ add.w r0, r5, #948 @ 0x3b4 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 7e706c │ │ │ │ + bl 7e709c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 324120 │ │ │ │ ldr r2, [pc, #92] @ (324220 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 32412a │ │ │ │ @@ -235704,44 +235704,44 @@ │ │ │ │ ldr.w r1, [r8, #20] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ str.w r9, [sp, #12] │ │ │ │ strd r6, r7, [sp] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 32412a │ │ │ │ ldr r1, [pc, #52] @ (324228 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #52] @ (32422c ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 32409e │ │ │ │ nop │ │ │ │ - str.w r0, [r6, ip, lsl #2] │ │ │ │ - str r2, [r0, r0] │ │ │ │ + ldr??.w r0, [r6, ip, lsl #2] │ │ │ │ + str r2, [r6, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r6, r0, #10 │ │ │ │ + lsls r6, r6, #10 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r3, [pc, #104] @ (324280 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ muls r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #52 @ 0x34 │ │ │ │ + movs r1, #100 @ 0x64 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movt r0, #10348 @ 0x286c │ │ │ │ - bkpt 0x00c0 │ │ │ │ + @ instruction: 0xf6f2006c │ │ │ │ + bkpt 0x00f0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #448] @ (324404 ) │ │ │ │ @@ -235762,15 +235762,15 @@ │ │ │ │ ldr r3, [pc, #436] @ (324418 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldrd r6, r9, [sp, #56] @ 0x38 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #420] @ (32441c ) │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [sp, #19] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3243bc │ │ │ │ @@ -235847,25 +235847,25 @@ │ │ │ │ ldr.w r1, [r5, #920] @ 0x398 │ │ │ │ ldr.w r0, [r5, #980] @ 0x3d4 │ │ │ │ ands r1, r6 │ │ │ │ str.w r6, [r5, #932] @ 0x3a4 │ │ │ │ ands.w r1, r1, #224 @ 0xe0 │ │ │ │ beq.n 324364 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ b.n 32429c │ │ │ │ str.w r6, [r5, #928] @ 0x3a0 │ │ │ │ b.n 32429c │ │ │ │ cmp.w r6, #61440 @ 0xf000 │ │ │ │ bcs.n 32429c │ │ │ │ add.w r1, sp, #19 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r5, #948 @ 0x3b4 │ │ │ │ strb.w r6, [sp, #19] │ │ │ │ - bl 7e6ccc │ │ │ │ + bl 7e6cfc │ │ │ │ ldr.w r1, [r5, #920] @ 0x398 │ │ │ │ ldr.w r3, [r5, #932] @ 0x3a4 │ │ │ │ orr.w r1, r1, #64 @ 0x40 │ │ │ │ b.n 3243aa │ │ │ │ cmp.w r6, #1024 @ 0x400 │ │ │ │ ldr.w r3, [r5, #932] @ 0x3a4 │ │ │ │ itee cc │ │ │ │ @@ -235890,60 +235890,60 @@ │ │ │ │ bpl.w 324288 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #84] @ (32442c ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ strd r6, r9, [sp, #8] │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 324288 │ │ │ │ ldr r1, [pc, #68] @ (324430 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #68] @ (324434 ) │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 32429c │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r1, [pc, #368] @ (324578 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #192] @ (3244d0 ) │ │ │ │ + ldr r6, [pc, #384] @ (324590 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r1, [pc, #304] @ (324544 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ - lsls r0, r4, #2 │ │ │ │ + lsls r0, r2, #3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf656006c │ │ │ │ + @ instruction: 0xf686006c │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #16] @ (324438 ) │ │ │ │ lsls r2, r5, #3 │ │ │ │ adds r2, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r6, #5 │ │ │ │ + subs r2, r4, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xf4ca006c │ │ │ │ - pop {r3, r6, r7} │ │ │ │ + @ instruction: 0xf4fa006c │ │ │ │ + pop {r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldrb.w r0, [r0, #944] @ 0x3b0 │ │ │ │ ubfx r0, r0, #5, #1 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #8] @ (324454 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 73010c │ │ │ │ + b.w 73013c │ │ │ │ nop │ │ │ │ cmp r6, #64 @ 0x40 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -235952,29 +235952,29 @@ │ │ │ │ ldr r2, [pc, #44] @ (32449c ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #44] @ (3244a0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xf4b2006c │ │ │ │ - subs r4, r2, #4 │ │ │ │ + @ instruction: 0xf4e2006c │ │ │ │ + subs r4, r0, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r2, r6, #4 │ │ │ │ + subs r2, r4, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #100] @ (324518 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -235983,33 +235983,33 @@ │ │ │ │ ldr r1, [pc, #100] @ (324520 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #84] @ (324524 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (324528 ) │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #68] @ (32452c ) │ │ │ │ ldr r1, [pc, #72] @ (324530 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r3, [pc, #60] @ (324534 ) │ │ │ │ ldr r2, [pc, #60] @ (324538 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -236017,20 +236017,20 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - orn r0, r8, #15466496 @ 0xec0000 │ │ │ │ - mcr2 0, 2, r0, cr2, cr7, {2} │ │ │ │ - ldr r3, [pc, #760] @ (32481c ) │ │ │ │ + eors.w r0, r8, #15466496 @ 0xec0000 │ │ │ │ + mrc2 0, 3, r0, cr2, cr7, {2} │ │ │ │ + ldr r3, [pc, #952] @ (3248dc ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - mcr2 0, 2, r0, cr10, cr7, {2} │ │ │ │ - mcr2 0, 3, r0, cr2, cr7, {2} │ │ │ │ + mrc2 0, 3, r0, cr10, cr7, {2} │ │ │ │ + mrc2 0, 4, r0, cr2, cr7, {2} │ │ │ │ lsrs r3, r5, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r6, #25 │ │ │ │ lsls r6, r4, #3 │ │ │ │ cmp r5, #146 @ 0x92 │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsrs r5, r4, #12 │ │ │ │ @@ -236097,24 +236097,24 @@ │ │ │ │ ldrd r2, r3, [r0, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ it eq │ │ │ │ moveq r7, #0 │ │ │ │ beq.n 324602 │ │ │ │ add r1, pc, #196 @ (adr r1, 3246b8 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ mov r1, r7 │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ mov r7, r0 │ │ │ │ add r2, sp, #8 │ │ │ │ add.w r0, r5, #960 @ 0x3c0 │ │ │ │ movs r1, #1 │ │ │ │ strd r7, r8, [sp, #8] │ │ │ │ strd sl, r9, [sp, #16] │ │ │ │ - bl 7e6e48 │ │ │ │ + bl 7e6e78 │ │ │ │ ldr r3, [pc, #184] @ (3246d0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 32464e │ │ │ │ ldr r3, [pc, #180] @ (3246d4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -236126,15 +236126,15 @@ │ │ │ │ bpl.n 32464e │ │ │ │ ldr r0, [pc, #168] @ (3246dc ) │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 32464e │ │ │ │ ldr r3, [pc, #144] @ (3246d8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bmi.n 3246a4 │ │ │ │ ldr r2, [pc, #144] @ (3246e0 ) │ │ │ │ @@ -236158,59 +236158,59 @@ │ │ │ │ ldr r3, [pc, #92] @ (3246d8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 32464e │ │ │ │ ldr r0, [pc, #92] @ (3246e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 32464e │ │ │ │ ldr r3, [pc, #72] @ (3246d8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 32464e │ │ │ │ ldr r0, [pc, #76] @ (3246e8 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 32464e │ │ │ │ ldr r0, [pc, #68] @ (3246ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 32464e │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ mov r0, sl │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ mov r0, r9 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - @ instruction: 0xf360006c │ │ │ │ + @ instruction: 0xf390006c │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r2, #0 │ │ │ │ + subs r4, r0, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r2, sl │ │ │ │ lsls r2, r5, #3 │ │ │ │ - adds r6, r6, #5 │ │ │ │ + adds r6, r4, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, r2, #6 │ │ │ │ + adds r0, r0, #7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r6, r3, #4 │ │ │ │ + adds r6, r1, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 32453c │ │ │ │ movs r0, #0 │ │ │ │ @@ -236229,15 +236229,15 @@ │ │ │ │ add r5, pc │ │ │ │ bpl.n 32475a │ │ │ │ ldr.w r2, [r0, #928] @ 0x3a0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ bpl.n 32475a │ │ │ │ ldr.w r0, [r4, #992] @ 0x3e0 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r3, [pc, #284] @ (32485c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 324822 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -236298,15 +236298,15 @@ │ │ │ │ lsls r0, r3, #31 │ │ │ │ bpl.n 3247da │ │ │ │ ldr.w r3, [r4, #920] @ 0x398 │ │ │ │ lsls r1, r3, #23 │ │ │ │ bmi.n 324734 │ │ │ │ ldr.w r0, [r4, #992] @ 0x3e0 │ │ │ │ movs r1, #0 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r3, [pc, #116] @ (32485c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 324748 │ │ │ │ ldr r3, [pc, #112] @ (324860 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -236317,15 +236317,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 324748 │ │ │ │ ldr r0, [pc, #100] @ (324868 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr.w r2, [r4, #920] @ 0x398 │ │ │ │ lsls r0, r2, #26 │ │ │ │ bmi.n 324734 │ │ │ │ b.n 32476a │ │ │ │ ldr.w r2, [r4, #928] @ 0x3a0 │ │ │ │ lsls r0, r2, #21 │ │ │ │ bmi.n 324734 │ │ │ │ @@ -236340,15 +236340,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 324748 │ │ │ │ ldr r0, [pc, #56] @ (324870 ) │ │ │ │ ldr.w r1, [r4, #944] @ 0x3b0 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr.w r2, [r4, #920] @ 0x398 │ │ │ │ lsls r1, r2, #27 │ │ │ │ bmi.w 324734 │ │ │ │ b.n 3247ba │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.n 3247ce │ │ │ │ b.n 3247c6 │ │ │ │ @@ -236356,19 +236356,19 @@ │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r3, #3 │ │ │ │ + adds r0, r1, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r0, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r5, #1 │ │ │ │ + adds r4, r3, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #404] @ (324a18 ) │ │ │ │ cmp r2, #41 @ 0x29 │ │ │ │ @@ -236498,38 +236498,38 @@ │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 3248ac │ │ │ │ ldr r0, [pc, #48] @ (324a28 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3248ac │ │ │ │ ldr r1, [pc, #40] @ (324a2c ) │ │ │ │ ldr r0, [pc, #44] @ (324a30 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ b.n 32489c │ │ │ │ orrs r0, r3 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, #4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r3, r4 │ │ │ │ + subs r0, r1, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vhadd.s32 q0, q0, q14 │ │ │ │ - @ instruction: 0xb6b2 │ │ │ │ + vhadd.s16 q8, q0, q14 │ │ │ │ + @ instruction: 0xb6e2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #288] @ 324b64 │ │ │ │ sub sp, #28 │ │ │ │ @@ -236547,15 +236547,15 @@ │ │ │ │ ldr r4, [pc, #272] @ (324b78 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r4, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r2, [r0, #920] @ 0x398 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #952] @ 0x3b8 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r0, [sp, #19] │ │ │ │ str.w r1, [r3, #996] @ 0x3e4 │ │ │ │ lsls r5, r2, #28 │ │ │ │ @@ -236581,15 +236581,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r5, r4 │ │ │ │ add.w r4, r3, #960 @ 0x3c0 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, sp, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7e6cb4 │ │ │ │ + bl 7e6ce4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 324afa │ │ │ │ ldr r2, [pc, #160] @ (324b80 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 324b38 │ │ │ │ @@ -236599,15 +236599,15 @@ │ │ │ │ str.w r2, [r3, #944] @ 0x3b0 │ │ │ │ bl 324710 │ │ │ │ b.n 324aa0 │ │ │ │ ldr r2, [pc, #136] @ (324b84 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 7e7654 │ │ │ │ + bl 7e7684 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r3, #996] @ 0x3e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 324ade │ │ │ │ ldr r3, [pc, #108] @ (324b80 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -236621,15 +236621,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (324b8c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 324aa0 │ │ │ │ ldr r0, [pc, #96] @ (324b90 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 324aa0 │ │ │ │ ldr r2, [pc, #88] @ (324b94 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 324ae6 │ │ │ │ ldr r2, [pc, #72] @ (324b8c ) │ │ │ │ @@ -236637,44 +236637,44 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 324ae6 │ │ │ │ ldr r0, [pc, #72] @ (324b98 ) │ │ │ │ ldrb.w r1, [sp, #19] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 324ae6 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - cdp 0, 13, cr0, cr6, cr12, {3} │ │ │ │ + vhadd.s8 q0, q3, q14 │ │ │ │ adcs r6, r0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - adds r2, r1, r5 │ │ │ │ + adds r2, r7, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r4, r4 │ │ │ │ + adds r0, r2, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r6, r6 │ │ │ │ lsls r2, r5, #3 │ │ │ │ asrs r0, r0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ adds r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r2, r0 │ │ │ │ + subs r4, r0, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r0, r1, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r7, r0 │ │ │ │ + subs r2, r5, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #520] @ (324db4 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -236797,15 +236797,15 @@ │ │ │ │ ldr r1, [pc, #212] @ (324dc8 ) │ │ │ │ ldr r0, [pc, #216] @ (324dcc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ lsls r0, r6, #28 │ │ │ │ mov r0, r4 │ │ │ │ ittt mi │ │ │ │ ldrmi.w r3, [r4, #944] @ 0x3b0 │ │ │ │ bicmi.w r3, r3, #32 │ │ │ │ strmi.w r3, [r4, #944] @ 0x3b0 │ │ │ │ b.n 324cdc │ │ │ │ @@ -236849,46 +236849,46 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 324bc4 │ │ │ │ ldr r0, [pc, #72] @ (324dd4 ) │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 324bc4 │ │ │ │ ldr r1, [pc, #60] @ (324dd8 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #60] @ (324ddc ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ nop │ │ │ │ subs r7, #242 @ 0xf2 │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - mrrc 0, 6, r0, ip, cr12 │ │ │ │ - adds r6, r1, r5 │ │ │ │ + stc 0, cr0, [ip], {108} @ 0x6c │ │ │ │ + adds r6, r7, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldc 0, cr0, [r0], #-432 @ 0xfffffe50 │ │ │ │ - adds r2, r1, r4 │ │ │ │ + stcl 0, cr0, [r0], #-432 @ 0xfffffe50 │ │ │ │ + adds r2, r7, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ asrs r4, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r7, r0 │ │ │ │ + adds r2, r5, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xeb82006c │ │ │ │ - cbz r0, 324e26 │ │ │ │ + subs.w r0, r2, ip, asr #1 │ │ │ │ + cbz r0, 324e32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #236] @ 324edc │ │ │ │ sub sp, #12 │ │ │ │ @@ -236940,15 +236940,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 324e2e │ │ │ │ ldr r0, [pc, #116] @ (324eec ) │ │ │ │ ldrb r2, [r1, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [r3, #948] @ 0x3b4 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 324e2e │ │ │ │ ldr r2, [pc, #100] @ (324ef0 ) │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 324e3e │ │ │ │ @@ -236959,106 +236959,106 @@ │ │ │ │ bpl.n 324e3e │ │ │ │ ldr r0, [pc, #80] @ (324ef4 ) │ │ │ │ ubfx r2, r3, #2, #1 │ │ │ │ and.w r1, r3, #1 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr r2, [pc, #64] @ (324ef8 ) │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 324e2e │ │ │ │ ldr r2, [pc, #36] @ (324ee8 ) │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 324e2e │ │ │ │ ldr r0, [pc, #44] @ (324efc ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 324e2e │ │ │ │ subs r5, #174 @ 0xae │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r1, r0 │ │ │ │ + adds r4, r7, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ cmp r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r0, #30 │ │ │ │ + asrs r6, r6, #30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r1, r0 │ │ │ │ + adds r2, r7, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 324f40 │ │ │ │ ldr r2, [pc, #44] @ (324f44 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #44] @ (324f48 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - and.w r0, sl, ip, asr #1 │ │ │ │ - asrs r4, r5, #17 │ │ │ │ + bics.w r0, sl, ip, asr #1 │ │ │ │ + asrs r4, r3, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r1, #18 │ │ │ │ + asrs r2, r7, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 324f8c │ │ │ │ ldr r2, [pc, #44] @ (324f90 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #44] @ (324f94 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xe9be006c │ │ │ │ - asrs r0, r4, #16 │ │ │ │ + strd r0, r0, [lr, #432]! @ 0x1b0 │ │ │ │ + asrs r0, r2, #17 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r7, #16 │ │ │ │ + asrs r6, r5, #17 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #112] @ 325018 │ │ │ │ sub sp, #20 │ │ │ │ @@ -237066,15 +237066,15 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #108] @ (325020 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #0 │ │ │ │ vldr d7, [pc, #68] @ 325010 │ │ │ │ movs r2, #0 │ │ │ │ strd r0, r1, [r3, #920] @ 0x398 │ │ │ │ strd r0, r1, [r3, #928] @ 0x3a0 │ │ │ │ @@ -237096,18 +237096,18 @@ │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 324710 │ │ │ │ lsls r0, r0, #3 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r2, #-432]! @ 0x1b0 │ │ │ │ - asrs r4, r2, #15 │ │ │ │ + @ instruction: 0xe9a2006c │ │ │ │ + asrs r4, r0, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r6, #15 │ │ │ │ + asrs r2, r4, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ movs r5, #0 │ │ │ │ @@ -237134,31 +237134,31 @@ │ │ │ │ it ne │ │ │ │ cmpne r4, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w r3, #29 │ │ │ │ add r2, pc │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [r0, #956] @ 0x3bc │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cbz r3, 3250ce │ │ │ │ ldr r2, [pc, #140] @ (325110 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #140] @ (325114 ) │ │ │ │ movs r4, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #960 @ 0x3c0 │ │ │ │ strd r3, r4, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 7e7554 │ │ │ │ + bl 7e7584 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ ldr r2, [pc, #112] @ (325118 ) │ │ │ │ ldr r3, [pc, #84] @ (325100 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -237176,39 +237176,39 @@ │ │ │ │ ldr r1, [pc, #72] @ (32511c ) │ │ │ │ ldr r4, [pc, #76] @ (325120 ) │ │ │ │ add.w r3, r5, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #588 @ 0x24c │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ b.n 3250a6 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ subs r3, #100 @ 0x64 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r5, [pc, #720] @ (3253cc ) │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #94 @ 0x5e │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8ce006c │ │ │ │ - asrs r0, r2, #13 │ │ │ │ + ldrd r0, r0, [lr], #432 @ 0x1b0 │ │ │ │ + asrs r0, r0, #14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r0, r3, #12 │ │ │ │ + asrs r0, r1, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldc2l 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ - bl 6cd116 │ │ │ │ + bl 6cd116 │ │ │ │ subs r2, #250 @ 0xfa │ │ │ │ lsls r2, r5, #3 │ │ │ │ - asrs r0, r0, #25 │ │ │ │ + asrs r0, r6, #25 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r2, #25 │ │ │ │ + asrs r6, r0, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r8, [pc, #192] @ 3251f8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -237222,23 +237222,23 @@ │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ add r7, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w sl, r4, #188 @ 0xbc │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r5, #992 @ 0x3e0 │ │ │ │ bl 336584 │ │ │ │ vldr d7, [pc, #116] @ 3251f0 │ │ │ │ ldr r2, [pc, #140] @ (32520c ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ @@ -237248,68 +237248,67 @@ │ │ │ │ str.w r8, [sp] │ │ │ │ bl 51fc6c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r9 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 336634 │ │ │ │ ldr r2, [pc, #92] @ (325210 ) │ │ │ │ ldr r1, [pc, #92] @ (325214 ) │ │ │ │ adds r4, #204 @ 0xcc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #80] @ (325218 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72e8dc │ │ │ │ + bl 72e90c │ │ │ │ str.w r0, [r5, #956] @ 0x3bc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5, #9 │ │ │ │ + asrs r4, r3, #10 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 3251c0 │ │ │ │ - lsls r4, r5, #1 │ │ │ │ - asrs r4, r6, #8 │ │ │ │ + @ instruction: 0xe810006c │ │ │ │ + asrs r4, r4, #9 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [sp, #832] @ 0x340 │ │ │ │ + add r0, pc, #0 @ (adr r0, 325208 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r7, [sp, #912] @ 0x390 │ │ │ │ + add r0, pc, #80 @ (adr r0, 32525c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r1, #4 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - adc.w r0, ip, #87 @ 0x57 │ │ │ │ - subs r6, #200 @ 0xc8 │ │ │ │ + sbcs.w r0, ip, #87 @ 0x57 │ │ │ │ + subs r6, #248 @ 0xf8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r0, r6, #8 │ │ │ │ + lsls r0, r4, #9 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (325228 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ movs r1, #158 @ 0x9e │ │ │ │ lsls r0, r7, #1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (325238 ) │ │ │ │ add r0, pc │ │ │ │ b.w 335bac │ │ │ │ nop │ │ │ │ @@ -237336,15 +237335,15 @@ │ │ │ │ ldr r1, [pc, #672] @ (32550c ) │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #620] @ 3254f0 │ │ │ │ strb.w r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r1, r3, [r0, #112] @ 0x70 │ │ │ │ vstr d7, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r0, #128] @ 0x80 │ │ │ │ @@ -237432,15 +237431,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #436] @ (325524 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 32531e │ │ │ │ ldrd r2, r3, [r4, #112] @ 0x70 │ │ │ │ rev r2, r2 │ │ │ │ rev r3, r3 │ │ │ │ strd r3, r2, [r4, #112] @ 0x70 │ │ │ │ b.n 32531e │ │ │ │ ldr r3, [pc, #408] @ (325528 ) │ │ │ │ @@ -237449,15 +237448,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #408] @ (325530 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 32531e │ │ │ │ ldr r3, [pc, #396] @ (325534 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ @@ -237473,15 +237472,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #372] @ (325540 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 32531e │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r9, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r5 │ │ │ │ @@ -237507,28 +237506,28 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #296] @ (32554c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 32531e │ │ │ │ ldr r3, [pc, #280] @ (325550 ) │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ ldr.w r5, [r4, #128] @ 0x80 │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #276] @ (325554 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #276] @ (325558 ) │ │ │ │ adds r3, #16 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 32531e │ │ │ │ ldrb.w r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 325356 │ │ │ │ ldrd r3, r2, [r0, #104] @ 0x68 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 3254d2 │ │ │ │ @@ -237539,28 +237538,28 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #232] @ (325560 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 32531e │ │ │ │ ldr r3, [pc, #220] @ (325564 ) │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #216] @ (325568 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #216] @ (32556c ) │ │ │ │ adds r3, #16 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 32531e │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -237579,82 +237578,82 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #152] @ (325574 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 32531e │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ subs r1, #78 @ 0x4e │ │ │ │ lsls r2, r5, #3 │ │ │ │ subs r1, #70 @ 0x46 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - b.n 325434 │ │ │ │ + b.n 325494 │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r0, #21 │ │ │ │ + asrs r4, r6, #21 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r4, #234 @ 0xea │ │ │ │ + subs r5, #26 │ │ │ │ lsls r1, r4, #1 │ │ │ │ lsls r1, r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #130 @ 0x82 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - b.n 325234 │ │ │ │ + b.n 325294 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r4, r0, #18 │ │ │ │ + asrs r4, r6, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r4, #17 │ │ │ │ + asrs r4, r2, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 3251f0 │ │ │ │ + b.n 325250 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r4, r3, #18 │ │ │ │ + asrs r4, r1, #19 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r7, #16 │ │ │ │ + asrs r4, r5, #17 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r4, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 325194 │ │ │ │ + b.n 3251f4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r2, r5, #18 │ │ │ │ + asrs r2, r3, #19 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r0, #16 │ │ │ │ + asrs r6, r6, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 3250f0 │ │ │ │ + b.n 325150 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r6, r7, #17 │ │ │ │ + asrs r6, r5, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r5, #14 │ │ │ │ + asrs r6, r3, #15 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 3250c4 │ │ │ │ + b.n 325124 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r2, r1, #20 │ │ │ │ + asrs r2, r7, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r1, #14 │ │ │ │ + asrs r4, r7, #14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r2, #17 │ │ │ │ + asrs r4, r0, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r3, #13 │ │ │ │ + asrs r4, r1, #14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 325038 │ │ │ │ + b.n 325098 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r2, r2, #18 │ │ │ │ + asrs r2, r0, #19 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r7, #12 │ │ │ │ + asrs r4, r5, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r5, #16 │ │ │ │ + asrs r4, r3, #17 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r0, r7, #11 │ │ │ │ + asrs r0, r5, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 3255e4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -237662,25 +237661,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (3255ec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr.w ip, [pc, #72] @ 3255f0 │ │ │ │ ldr r3, [pc, #72] @ (3255f4 ) │ │ │ │ movs r2, #7 │ │ │ │ ldr r1, [pc, #72] @ (3255f8 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ strd ip, r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #56] @ (3255fc ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -237689,38 +237688,38 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 324eb4 │ │ │ │ + b.n 324f14 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - stcl 0, cr0, [ip, #-348]! @ 0xfffffea4 │ │ │ │ - subs r2, #230 @ 0xe6 │ │ │ │ + ldc 0, cr0, [ip, #348] @ 0x15c │ │ │ │ + subs r3, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ stc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ ldc2l 15, cr15, [r9], #-1020 @ 0xfffffc04 │ │ │ │ rsbs r0, lr, #7503872 @ 0x728000 │ │ │ │ - asrs r4, r5, #14 │ │ │ │ + asrs r4, r3, #15 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr.w ip, [pc, #176] @ 3256c4 │ │ │ │ ldr r2, [pc, #176] @ (3256c8 ) │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #176] @ (3256cc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r2, [r0, #134] @ 0x86 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r2, 325696 │ │ │ │ ldrb.w r2, [r3, #120] @ 0x78 │ │ │ │ cbz r2, 325686 │ │ │ │ cmp r2, #8 │ │ │ │ bhi.n 3256ae │ │ │ │ @@ -237771,29 +237770,29 @@ │ │ │ │ ldr r0, [pc, #32] @ (3256d8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 325e84 │ │ │ │ + b.n 324ee4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r0, r3, #6 │ │ │ │ + asrs r0, r1, #7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r1, #58 @ 0x3a │ │ │ │ + subs r1, #106 @ 0x6a │ │ │ │ lsls r1, r4, #1 │ │ │ │ - b.n 325d58 │ │ │ │ + b.n 325db8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r0, r4, #4 │ │ │ │ + asrs r0, r2, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r0, #11 │ │ │ │ + asrs r4, r6, #11 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (3256e4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ adds r6, r2, #4 │ │ │ │ lsls r0, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #608] @ (32595c ) │ │ │ │ @@ -237810,15 +237809,15 @@ │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #600] @ (325970 ) │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ mov r4, r0 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 325846 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -237833,26 +237832,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ ldr r1, [r1, #76] @ 0x4c │ │ │ │ strd r1, r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ bl 329e88 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.w 3258be │ │ │ │ - bl 72ca84 │ │ │ │ + bl 72cab4 │ │ │ │ ldr r3, [pc, #532] @ (325978 ) │ │ │ │ ldr r2, [pc, #536] @ (32597c ) │ │ │ │ ldr r1, [pc, #536] @ (325980 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r9, r3 │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r7, [r0, #20] │ │ │ │ ldr r0, [pc, #520] @ (325984 ) │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 288a74 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r6, r0 │ │ │ │ @@ -237912,15 +237911,15 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #400] @ (32599c ) │ │ │ │ movs r2, #90 @ 0x5a │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldr r2, [pc, #388] @ (3259a0 ) │ │ │ │ ldr r3, [pc, #324] @ (325964 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -237948,15 +237947,15 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #320] @ (3259a8 ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ b.n 325740 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3257fc │ │ │ │ ldr r1, [pc, #296] @ (3259ac ) │ │ │ │ @@ -237977,153 +237976,153 @@ │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #268] @ (3259b8 ) │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3257fc │ │ │ │ ldr r3, [pc, #252] @ (3259bc ) │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ ldr r4, [pc, #252] @ (3259c0 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #252] @ (3259c4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 32581a │ │ │ │ ldr r3, [pc, #236] @ (3259c8 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #236] @ (3259cc ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #236] @ (3259d0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 32581a │ │ │ │ ldr r4, [pc, #220] @ (3259d4 ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #220] @ (3259d8 ) │ │ │ │ movs r2, #51 @ 0x33 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3257fc │ │ │ │ ldr r4, [pc, #204] @ (3259dc ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #204] @ (3259e0 ) │ │ │ │ movs r2, #63 @ 0x3f │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3257fc │ │ │ │ ldr r4, [pc, #188] @ (3259e4 ) │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #184] @ (3259e8 ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 32581a │ │ │ │ ldr r4, [pc, #172] @ (3259ec ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #168] @ (3259f0 ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3257fc │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ adds r4, #162 @ 0xa2 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - b.n 325fec │ │ │ │ + b.n 32604c │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r7, #10 │ │ │ │ + asrs r0, r5, #11 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r1, #11 │ │ │ │ + asrs r6, r7, #11 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ lsls r2, r5, #3 │ │ │ │ adds r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 325f40 │ │ │ │ + b.n 325fa0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - sbc.w r0, ip, r7, lsr #1 │ │ │ │ - orns r0, r0, r0, asr #1 │ │ │ │ - asrs r4, r7, #12 │ │ │ │ + @ instruction: 0xeb9c0057 │ │ │ │ + @ instruction: 0xeaa00060 │ │ │ │ + asrs r4, r5, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - mcr 0, 1, r0, cr4, cr10, {2} │ │ │ │ + mrc 0, 2, r0, cr4, cr10, {2} │ │ │ │ push {r3, r4, r6, lr} │ │ │ │ lsls r2, r5, #3 │ │ │ │ - asrs r0, r1, #13 │ │ │ │ + asrs r0, r7, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r0, #13 │ │ │ │ + asrs r4, r6, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r7, #7 │ │ │ │ + asrs r2, r5, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r3, #7 │ │ │ │ + asrs r6, r1, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r3, #134 @ 0x86 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - asrs r2, r5, #8 │ │ │ │ + asrs r2, r3, #9 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r0, #6 │ │ │ │ + asrs r2, r6, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r1, r3, r4, r7} │ │ │ │ lsls r2, r5, #3 │ │ │ │ - asrs r2, r1, #10 │ │ │ │ + asrs r2, r7, #10 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r3, #9 │ │ │ │ + asrs r2, r1, #10 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r7, #4 │ │ │ │ + asrs r6, r5, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 325cc0 │ │ │ │ + b.n 325d20 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r6, r0, #2 │ │ │ │ + asrs r6, r6, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r4, #4 │ │ │ │ + asrs r2, r2, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 325c94 │ │ │ │ + b.n 325cf4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r2, r0, #6 │ │ │ │ + asrs r2, r6, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r0, #4 │ │ │ │ + asrs r6, r6, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r2, #7 │ │ │ │ + asrs r6, r0, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r5, #3 │ │ │ │ + asrs r6, r3, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r6, #7 │ │ │ │ + asrs r2, r4, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r2, #3 │ │ │ │ + asrs r6, r0, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r1, #4 │ │ │ │ + asrs r4, r7, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r7, #2 │ │ │ │ + asrs r4, r5, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r3, #7 │ │ │ │ + asrs r4, r1, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r4, #2 │ │ │ │ + asrs r4, r2, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 325a58 │ │ │ │ sub sp, #20 │ │ │ │ @@ -238131,23 +238130,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (325a60 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #64] @ (325a64 ) │ │ │ │ ldr r1, [pc, #68] @ (325a68 ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #52] @ (325a6c ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -238156,26 +238155,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 325ad0 │ │ │ │ + b.n 325b30 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrd r0, r0, [r0], #348 @ 0x15c │ │ │ │ - adds r6, #106 @ 0x6a │ │ │ │ + stmdb r0!, {r0, r1, r2, r4, r6} │ │ │ │ + adds r6, #154 @ 0x9a │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldc2 15, cr15, [pc], #1020 @ 325e64 │ │ │ │ @ instruction: 0xf2ba00e5 │ │ │ │ - asrs r0, r1, #4 │ │ │ │ + asrs r0, r7, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (325a78 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ adds r6, r6, r6 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -238185,15 +238184,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (325ae8 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #80] @ (325aec ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ adds r3, r0, r5 │ │ │ │ subs r2, r4, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ strb.w r2, [r3, #100] @ 0x64 │ │ │ │ ldrh.w r2, [r0, #148] @ 0x94 │ │ │ │ cbz r2, 325ad6 │ │ │ │ @@ -238203,25 +238202,25 @@ │ │ │ │ ldrb.w r2, [r3, #1]! │ │ │ │ orrs r1, r2 │ │ │ │ cmp r3, ip │ │ │ │ bne.n 325ac0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ - b.n 325b04 │ │ │ │ + b.w 72dc94 │ │ │ │ + b.n 325b64 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r0, r2, #4 │ │ │ │ + asrs r0, r0, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r6, #3 │ │ │ │ + asrs r6, r4, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 325b58 │ │ │ │ sub sp, #8 │ │ │ │ @@ -238229,24 +238228,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (325b60 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #72] @ (325b64 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r1, [pc, #64] @ (325b68 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r3, [pc, #56] @ (325b6c ) │ │ │ │ ldr r2, [pc, #60] @ (325b70 ) │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r1, [r4, #66] @ 0x42 │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ @@ -238256,19 +238255,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - svc 154 @ 0x9a │ │ │ │ + svc 202 @ 0xca │ │ │ │ lsls r4, r5, #1 │ │ │ │ - b.n 325b48 │ │ │ │ - lsls r7, r2, #1 │ │ │ │ - adds r5, #112 @ 0x70 │ │ │ │ + @ instruction: 0xe8240057 │ │ │ │ + adds r5, #160 @ 0xa0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r7, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf27a00e5 │ │ │ │ adds r2, r6, r3 │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r5, r1, #3 │ │ │ │ @@ -238282,59 +238280,59 @@ │ │ │ │ ldr r2, [pc, #52] @ (325bc0 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #52] @ (325bc4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrh.w r0, [r0, #148] @ 0x94 │ │ │ │ cmp r0, #15 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - svc 22 │ │ │ │ + svc 70 @ 0x46 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r4, r0, #32 │ │ │ │ + asrs r4, r6, #32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r2, #32 │ │ │ │ + asrs r6, r0, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #36] @ 325c00 │ │ │ │ ldr r2, [pc, #36] @ (325c04 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #36] @ (325c08 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28a9f0 │ │ │ │ - udf #194 @ 0xc2 │ │ │ │ + udf #242 @ 0xf2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsrs r0, r6, #30 │ │ │ │ + lsrs r0, r4, #31 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r0, #31 │ │ │ │ + lsrs r2, r6, #31 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #60] @ (325c5c ) │ │ │ │ @@ -238342,15 +238340,15 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #64] @ (325c64 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrh.w r2, [r0, #148] @ 0x94 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ bhi.n 325c4a │ │ │ │ ldr r1, [pc, #44] @ (325c68 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ @@ -238359,24 +238357,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (325c6c ) │ │ │ │ add.w r3, r4, #24 │ │ │ │ ldr r0, [pc, #28] @ (325c70 ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - udf #128 @ 0x80 │ │ │ │ + udf #176 @ 0xb0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsrs r6, r5, #29 │ │ │ │ + lsrs r6, r3, #30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r0, #30 │ │ │ │ + lsrs r2, r6, #30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ - lsrs r0, r4, #29 │ │ │ │ + lsrs r0, r2, #30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r6, #29 │ │ │ │ + lsrs r2, r4, #30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #56] @ (325cc0 ) │ │ │ │ @@ -238384,43 +238382,43 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #60] @ (325cc8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #48] @ (325ccc ) │ │ │ │ ldr r1, [pc, #48] @ (325cd0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r5, #96 @ 0x60 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 328ae4 │ │ │ │ - udf #24 │ │ │ │ + udf #72 @ 0x48 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsrs r6, r0, #28 │ │ │ │ + lsrs r6, r6, #28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r2, r3, #28 │ │ │ │ + lsrs r2, r1, #29 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 325994 │ │ │ │ + b.n 3259f4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r3, #224 @ 0xe0 │ │ │ │ + adds r4, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (325cdc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ asrs r6, r6, #31 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movs r5, #0 │ │ │ │ @@ -238443,15 +238441,15 @@ │ │ │ │ cmp r1, r4 │ │ │ │ beq.n 325d2e │ │ │ │ ldr.w r2, [r3, #4]! │ │ │ │ cmp r2, r0 │ │ │ │ bne.n 325d16 │ │ │ │ ldr.w r0, [r6, #936] @ 0x3a8 │ │ │ │ movs r2, #1 │ │ │ │ - bl 879000 │ │ │ │ + bl 879030 │ │ │ │ adds r5, #1 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 3361d4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 325cfe │ │ │ │ movs r0, #0 │ │ │ │ @@ -238472,25 +238470,25 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #196] @ (325e2c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #184] @ (325e30 ) │ │ │ │ ldr r1, [pc, #184] @ (325e34 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #168] @ (325e38 ) │ │ │ │ add.w r0, r0, #760 @ 0x2f8 │ │ │ │ mov r1, r7 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r3, [r5, #752] @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ @@ -238539,25 +238537,25 @@ │ │ │ │ lsrs r3, r3, #5 │ │ │ │ lsls r2, r3, #2 │ │ │ │ blx 28a9f4 │ │ │ │ b.n 325dfe │ │ │ │ ldr.w r0, [r5, #936] @ 0x3a8 │ │ │ │ b.n 325dfa │ │ │ │ nop │ │ │ │ - ble.n 325f00 │ │ │ │ + ble.n 325d60 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r3, [sp, #712] @ 0x2c8 │ │ │ │ + str r3, [sp, #904] @ 0x388 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r3, [sp, #792] @ 0x318 │ │ │ │ + str r3, [sp, #984] @ 0x3d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r6, r0, #26 │ │ │ │ + lsrs r6, r6, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r4, #26 │ │ │ │ + lsrs r0, r2, #27 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r3, #26 │ │ │ │ + lsrs r0, r1, #27 │ │ │ │ lsls r1, r3, #1 │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 325e84 │ │ │ │ @@ -238566,30 +238564,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (325e8c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #32] @ (325e90 ) │ │ │ │ ldr r1, [pc, #36] @ (325e94 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b6cc │ │ │ │ + b.w 72b6fc │ │ │ │ nop │ │ │ │ - bgt.n 325f7c │ │ │ │ + bgt.n 325ddc │ │ │ │ lsls r4, r5, #1 │ │ │ │ - b.n 3257d4 │ │ │ │ + b.n 325834 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r2, #34 @ 0x22 │ │ │ │ + adds r2, #82 @ 0x52 │ │ │ │ lsls r2, r3, #1 │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ bics.w r0, lr, #229 @ 0xe5 │ │ │ │ │ │ │ │ 00325e98 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -238646,15 +238644,15 @@ │ │ │ │ ldr r3, [pc, #72] @ (325f68 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #72] @ (325f6c ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 73355c │ │ │ │ + bl 73358c │ │ │ │ add.w r3, r6, #760 @ 0x2f8 │ │ │ │ cmp r0, r3 │ │ │ │ beq.n 325f50 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ @@ -238664,23 +238662,23 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #28] @ (325f70 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7324fc │ │ │ │ + b.w 73252c │ │ │ │ nop │ │ │ │ cmp r4, #148 @ 0x94 │ │ │ │ lsls r2, r5, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r0, r3] │ │ │ │ + ldrsh r4, [r6, r3] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r2, [pc, #536] @ (32618c ) │ │ │ │ + ldr r2, [pc, #728] @ (32624c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00325f74 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -238702,15 +238700,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r8, [r7, #928] @ 0x3a0 │ │ │ │ bl 336228 │ │ │ │ mov r2, r0 │ │ │ │ cbnz r0, 325ff0 │ │ │ │ ldr.w r0, [r7, #936] @ 0x3a8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 8798dc │ │ │ │ + bl 87990c │ │ │ │ mov r3, r0 │ │ │ │ cmp r8, r0 │ │ │ │ ble.w 326104 │ │ │ │ mov.w r8, r0, lsr #5 │ │ │ │ ldr.w lr, [r7, #936] @ 0x3a8 │ │ │ │ and.w ip, r0, #31 │ │ │ │ mov r1, r4 │ │ │ │ @@ -238816,33 +238814,33 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #48] @ (326124 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ ldr r0, [pc, #32] @ (326128 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, #24 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #216 @ 0xd8 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - lsrs r0, r6, #13 │ │ │ │ + lsrs r0, r4, #14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r6, r7, #12 │ │ │ │ + lsrs r6, r5, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -238958,15 +238956,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ strd r5, r6, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 88a6b4 │ │ │ │ + b.w 88a6e4 │ │ │ │ umull r2, ip, r7, r2 │ │ │ │ mla r3, r7, r3, ip │ │ │ │ adds r2, r3, r1 │ │ │ │ adc.w r3, r0, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ b.n 326270 │ │ │ │ @@ -239023,15 +239021,15 @@ │ │ │ │ b.n 326246 │ │ │ │ ldr r3, [pc, #184] @ (3263dc ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3263a4 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 88a3cc │ │ │ │ + bl 88a3fc │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -239056,15 +239054,15 @@ │ │ │ │ ldr r1, [r1, r5] │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 32625a │ │ │ │ ldrd r5, r6, [r4, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movw r0, #10000 @ 0x2710 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ subs.w r2, r9, r2 │ │ │ │ sbc.w r3, r3, r3, lsl #1 │ │ │ │ adds r2, r2, r5 │ │ │ │ adc.w r3, r6, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ b.n 326270 │ │ │ │ @@ -239091,19 +239089,19 @@ │ │ │ │ b.n 3262be │ │ │ │ cmp r2, #92 @ 0x5c │ │ │ │ lsls r2, r5, #3 │ │ │ │ strh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #8 │ │ │ │ + lsrs r0, r7, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r2, #124] @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r1, #4 │ │ │ │ + lsrs r2, r7, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 003263f0 : │ │ │ │ ldr r3, [pc, #580] @ (326638 ) │ │ │ │ ldrb.w ip, [r0] │ │ │ │ add r3, pc │ │ │ │ ldrd r2, r1, [r0, #16] │ │ │ │ @@ -239124,15 +239122,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r2 │ │ │ │ subs r2, r0, r2 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ @@ -239190,15 +239188,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldrb r5, [r3, #0] │ │ │ │ cbnz r5, 3264dc │ │ │ │ mov r2, ip │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ movw r0, #10000 @ 0x2710 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ mov r2, r0 │ │ │ │ str r5, [sp, #20] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs.w r0, r6, r8 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ orrs.w ip, r0, r3 │ │ │ │ beq.n 3265c6 │ │ │ │ @@ -239239,15 +239237,15 @@ │ │ │ │ cmp.w lr, #0 │ │ │ │ it eq │ │ │ │ moveq r1, r5 │ │ │ │ lsls.w r2, r4, lr │ │ │ │ bne.n 326622 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, ip │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #2 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -239299,21 +239297,21 @@ │ │ │ │ rsb lr, r4, #32 │ │ │ │ lsl.w ip, r6, ip │ │ │ │ lsr.w lr, r6, lr │ │ │ │ orr.w ip, ip, lr │ │ │ │ lsl.w r2, r6, r4 │ │ │ │ orrs r2, r5 │ │ │ │ orr.w r3, ip, r3 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ mov r2, r0 │ │ │ │ b.n 32657c │ │ │ │ adds r2, r1, #1 │ │ │ │ mov r1, ip │ │ │ │ adc.w r3, r3, #0 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ mov r2, r0 │ │ │ │ b.n 32657c │ │ │ │ mov.w lr, #64 @ 0x40 │ │ │ │ b.n 326510 │ │ │ │ movs r7, #174 @ 0xae │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r4, [r2, #124] @ 0x7c │ │ │ │ @@ -239347,19 +239345,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (326698 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bmi.n 3265a0 │ │ │ │ + bmi.n 326600 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsls r0, r7, #25 │ │ │ │ + lsls r0, r5, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r3, #26 │ │ │ │ + lsls r4, r1, #27 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032669c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -239430,21 +239428,21 @@ │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ movs r4, #244 @ 0xf4 │ │ │ │ lsls r2, r5, #3 │ │ │ │ strh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #22 │ │ │ │ + lsls r6, r7, #22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcc.n 3266f4 │ │ │ │ + bcc.n 326754 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsls r6, r7, #22 │ │ │ │ + lsls r6, r5, #23 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r2, r4, #23 │ │ │ │ + lsls r2, r2, #24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00326764 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -239460,15 +239458,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 3263f0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ strd r2, r3, [r4, #16] │ │ │ │ - bl 88a3cc │ │ │ │ + bl 88a3fc │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ strb.w r3, [r4, #73] @ 0x49 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -239481,19 +239479,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3267d8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bcc.n 326860 │ │ │ │ + bcc.n 3268c0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsls r0, r7, #20 │ │ │ │ + lsls r0, r5, #21 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r3, #21 │ │ │ │ + lsls r4, r1, #22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 003267dc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -239525,19 +239523,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (326844 ) │ │ │ │ ldr r0, [pc, #20] @ (326848 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - bcs.n 3267ec │ │ │ │ + bcc.n 32684c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsls r6, r0, #19 │ │ │ │ + lsls r6, r6, #19 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r2, r5, #19 │ │ │ │ + lsls r2, r3, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032684c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -239574,19 +239572,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3268c0 ) │ │ │ │ ldr r0, [pc, #20] @ (3268c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - bcs.n 326970 │ │ │ │ + bcs.n 3267d0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsls r2, r1, #17 │ │ │ │ + lsls r2, r7, #17 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r6, r5, #17 │ │ │ │ + lsls r6, r3, #18 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 003268c8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -239596,21 +239594,21 @@ │ │ │ │ mov r5, r1 │ │ │ │ bl 3263f0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #16] │ │ │ │ add r1, pc, #80 @ (adr r1, 326940 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a3e50 │ │ │ │ + bl 8a3e80 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #32] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, #72 @ (adr r1, 326948 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a3e50 │ │ │ │ + bl 8a3e80 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ str r0, [r4, #24] │ │ │ │ cbz r3, 326914 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #73] @ 0x49 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -239630,19 +239628,19 @@ │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ ... │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ - bne.n 326904 │ │ │ │ + bcs.n 326964 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsls r2, r1, #15 │ │ │ │ + lsls r2, r7, #15 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r6, r5, #15 │ │ │ │ + lsls r6, r3, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032695c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -239668,19 +239666,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3269b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bne.n 326a84 │ │ │ │ + bne.n 3268e4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsls r4, r3, #13 │ │ │ │ + lsls r4, r1, #14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r0, #14 │ │ │ │ + lsls r0, r6, #14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 003269b8 : │ │ │ │ ldrd r0, r1, [r0, #8] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -239709,15 +239707,15 @@ │ │ │ │ ldrb.w r3, [r0, #73] @ 0x49 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 326a2e │ │ │ │ movs r5, #0 │ │ │ │ b.n 326a28 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r5, [r4, #73] @ 0x49 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ bl 326130 │ │ │ │ ldrb.w r3, [r4, #73] @ 0x49 │ │ │ │ @@ -239738,19 +239736,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (326a5c ) │ │ │ │ ldr r0, [pc, #20] @ (326a60 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - beq.n 3269d4 │ │ │ │ + beq.n 326a34 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsls r6, r5, #10 │ │ │ │ + lsls r6, r3, #11 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r2, r2, #11 │ │ │ │ + lsls r2, r0, #12 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #72] @ 0x48 │ │ │ │ cbnz r3, 326ae2 │ │ │ │ @@ -239813,15 +239811,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 88a338 │ │ │ │ + bl 88a368 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ and.w r3, r6, #36 @ 0x24 │ │ │ │ str r0, [r4, #60] @ 0x3c │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ strb.w r6, [r4, #56] @ 0x38 │ │ │ │ strd r5, r7, [r4, #64] @ 0x40 │ │ │ │ beq.n 326b62 │ │ │ │ @@ -239848,38 +239846,38 @@ │ │ │ │ ldr r0, [pc, #36] @ (326b90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ vmaxnm.f32 , , │ │ │ │ - ldmia r7, {r1, r4, r5, r7} │ │ │ │ + ldmia r7, {r1, r5, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsls r4, r4, #6 │ │ │ │ + lsls r4, r2, #7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r3, #7 │ │ │ │ + lsls r4, r1, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r7, {r2, r3, r4, r7} │ │ │ │ + ldmia r7, {r2, r3, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsls r6, r1, #6 │ │ │ │ + lsls r6, r7, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r2, r2, #7 │ │ │ │ + lsls r2, r0, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00326b94 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ cbz r0, 326bc6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ strd r0, r3, [sp] │ │ │ │ - bl 88a3cc │ │ │ │ + bl 88a3fc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 288d38 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 288d34 │ │ │ │ @@ -239891,15 +239889,15 @@ │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r8, r2 │ │ │ │ mov r4, r1 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldrb.w r5, [sp, #80] @ 0x50 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ movs r0, #184 @ 0xb8 │ │ │ │ blx 2889f4 │ │ │ │ mov r7, r0 │ │ │ │ movs r1, #4 │ │ │ │ mov r0, r8 │ │ │ │ @@ -239915,22 +239913,22 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ lsrs r6, r3, #3 │ │ │ │ ldrd r0, r1, [r4, #72] @ 0x48 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov fp, r0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ movs r1, #112 @ 0x70 │ │ │ │ mla r9, sl, fp, r3 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7311dc │ │ │ │ + bl 73120c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r6, r4, [r9, #100] @ 0x64 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ mla r3, r6, fp, r3 │ │ │ │ str.w r3, [r9, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str.w r3, [r9, #108] @ 0x6c │ │ │ │ @@ -239952,19 +239950,19 @@ │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - lsls r0, r2, #7 │ │ │ │ + lsls r0, r0, #8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (326ca0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ lsrs r2, r3, #2 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -239972,31 +239970,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (326cec ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (326cf0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r7!, {r1, r4} │ │ │ │ + ldmia r7!, {r1, r6} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bvs.n 326d78 │ │ │ │ + bvs.n 326dd8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r3, #190 @ 0xbe │ │ │ │ + movs r3, #238 @ 0xee │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #20] @ (326d18 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -240004,17 +240002,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 288a0c │ │ │ │ - ldmia r6, {r1, r2, r6, r7} │ │ │ │ + ldmia r6, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsls r6, r5, #3 │ │ │ │ + lsls r6, r3, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #28] @ (326d4c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -240024,19 +240022,19 @@ │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 288a0c │ │ │ │ - ldmia r6!, {r1, r2, r4, r7} │ │ │ │ + ldmia r6, {r1, r2, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsls r4, r2, #3 │ │ │ │ + lsls r4, r0, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r7, #2 │ │ │ │ + lsls r4, r5, #3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00326d58 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -240152,15 +240150,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #188] @ (326f40 ) │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ strd r7, r6, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 326e4a │ │ │ │ strd r7, r6, [r2] │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 326e70 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ @@ -240194,59 +240192,59 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ blx 288a0c │ │ │ │ bl 326cf4 │ │ │ │ ldr r0, [pc, #96] @ (326f4c ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 326dde │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ ldr r0, [pc, #80] @ (326f50 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ strd r7, r6, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 326dfa │ │ │ │ ldr r0, [pc, #68] @ (326f54 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ bl 326d20 │ │ │ │ ldr r3, [pc, #48] @ (326f58 ) │ │ │ │ movs r2, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (326f5c ) │ │ │ │ ldr r0, [pc, #52] @ (326f60 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ subs r2, r6, #0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, r7 │ │ │ │ + lsls r4, r5, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r4, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5, {r3, r5} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - vqadd.u32 q0, q0, q4 │ │ │ │ - vqadd.u64 q8, q0, q4 │ │ │ │ - vshr.u16 q0, q4, #16 │ │ │ │ - vqadd.u8 q0, q4, q4 │ │ │ │ - ldmia r4!, {r2, r5, r7} │ │ │ │ + vqadd.u16 q8, q0, q4 │ │ │ │ + vshr.u32 q0, q4, #32 │ │ │ │ + vmov.i32 q8, #136 @ 0x00000088 │ │ │ │ + vqadd.u64 q0, q4, q4 │ │ │ │ + ldmia r4, {r2, r4, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - mcr2 0, 6, r0, cr14, cr8, {2} │ │ │ │ - bvs.n 326eb0 │ │ │ │ + mrc2 0, 7, r0, cr14, cr8, {2} │ │ │ │ + bvs.n 326f10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00326f64 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -240308,15 +240306,15 @@ │ │ │ │ beq.n 326fb2 │ │ │ │ ldr r0, [pc, #148] @ (327090 ) │ │ │ │ ldr r2, [r5, #0] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ strd r4, r3, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r3 │ │ │ │ add sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -240343,35 +240341,35 @@ │ │ │ │ strb.w ip, [r1] │ │ │ │ mov.w ip, #0 │ │ │ │ b.n 326fe4 │ │ │ │ bl 326cf4 │ │ │ │ ldr r0, [pc, #40] @ (327094 ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 326fae │ │ │ │ ldr r3, [pc, #32] @ (327098 ) │ │ │ │ movs r2, #132 @ 0x84 │ │ │ │ ldr r1, [pc, #32] @ (32709c ) │ │ │ │ ldr r0, [pc, #36] @ (3270a0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ adds r6, r5, #0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u8 q0, q6, q4 │ │ │ │ - mrc2 0, 3, r0, cr8, cr8, {2} │ │ │ │ - ldmia r3!, {r2, r4, r6} │ │ │ │ + vqadd.u64 q0, q6, q4 │ │ │ │ + mcr2 0, 5, r0, cr8, cr8, {2} │ │ │ │ + ldmia r3!, {r2, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldc2l 0, cr0, [lr, #-352]! @ 0xfffffea0 │ │ │ │ - bpl.n 327150 │ │ │ │ + stc2 0, cr0, [lr, #352]! @ 0x160 │ │ │ │ + bpl.n 326fb0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 003270a4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -240431,22 +240429,22 @@ │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 288a0c │ │ │ │ nop │ │ │ │ - ldmia r2, {r2, r4, r5, r7} │ │ │ │ + ldmia r2, {r2, r5, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldc2l 0, cr0, [ip], {88} @ 0x58 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r7} │ │ │ │ + stc2 0, cr0, [ip, #-352] @ 0xfffffea0 │ │ │ │ + ldmia r2, {r1, r2, r3, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bmi.n 32709c │ │ │ │ + bmi.n 3270fc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stc2l 0, cr0, [r4], {88} @ 0x58 │ │ │ │ + ldc2l 0, cr0, [r4], #352 @ 0x160 │ │ │ │ │ │ │ │ 00327158 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -240514,21 +240512,21 @@ │ │ │ │ bpl.n 3271f4 │ │ │ │ ldr r0, [pc, #28] @ (327230 ) │ │ │ │ mov r3, lr │ │ │ │ ldr.w r1, [r4, #180] @ 0xb4 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ nop │ │ │ │ subs r0, r6, r0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r2, #-352] @ 0xfffffea0 │ │ │ │ + stc2l 0, cr0, [r2, #-352] @ 0xfffffea0 │ │ │ │ │ │ │ │ 00327234 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #248] @ (32733c ) │ │ │ │ @@ -240609,35 +240607,35 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #44] @ (327344 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr.w r1, [r5, #180] @ 0xb4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 327306 │ │ │ │ ldr r3, [pc, #32] @ (327348 ) │ │ │ │ movw r2, #574 @ 0x23e │ │ │ │ ldr r1, [pc, #28] @ (32734c ) │ │ │ │ ldr r0, [pc, #32] @ (327350 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ adds r0, r3, r5 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - mcrr2 0, 5, r0, r6, cr8 │ │ │ │ - ldmia r0!, {r5, r7} │ │ │ │ + ldc2l 0, cr0, [r6], #-352 @ 0xfffffea0 │ │ │ │ + ldmia r0!, {r4, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cbnz r2, 327352 │ │ │ │ + cbnz r2, 32735e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stc2l 0, cr0, [r6], #-352 @ 0xfffffea0 │ │ │ │ + ldc2 0, cr0, [r6], {88} @ 0x58 │ │ │ │ │ │ │ │ 00327354 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #32 │ │ │ │ @@ -240715,24 +240713,24 @@ │ │ │ │ │ │ │ │ 0032742c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730248 │ │ │ │ + bl 730278 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ blx 288d38 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 288d34 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (32745c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ lsls r2, r2, #4 │ │ │ │ lsls r0, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -240742,15 +240740,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (3274e0 ) │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrh.w ip, [r0, #160] @ 0xa0 │ │ │ │ add.w r3, ip, #4294967295 @ 0xffffffff │ │ │ │ cmp r3, #14 │ │ │ │ bhi.n 3274a6 │ │ │ │ add.w r1, r0, #96 @ 0x60 │ │ │ │ mov r2, ip │ │ │ │ mov r0, r5 │ │ │ │ @@ -240764,49 +240762,49 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ movs r2, #53 @ 0x35 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r7!, {r1, r3, r6, r7} │ │ │ │ + stmia r7!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xfb540058 │ │ │ │ - @ instruction: 0xfb720058 │ │ │ │ - @ instruction: 0xfb480058 │ │ │ │ - @ instruction: 0xfb580058 │ │ │ │ + @ instruction: 0xfb840058 │ │ │ │ + @ instruction: 0xfba20058 │ │ │ │ + @ instruction: 0xfb780058 │ │ │ │ + @ instruction: 0xfb880058 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 327548 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #72] @ (32754c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (327550 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #56] @ (327554 ) │ │ │ │ movs r2, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (327558 ) │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r2, [r0, #66] @ 0x42 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #20 │ │ │ │ @@ -240814,19 +240812,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldmia r5, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r3, r5} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r2, r6, r5 │ │ │ │ + subs r2, r4, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ blt.n 327534 │ │ │ │ lsls r5, r4, #3 │ │ │ │ vminnm.f16 , , │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -240837,26 +240835,26 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #40] @ (3275a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #24] @ (3275a4 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3289c0 │ │ │ │ - stmia r6!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldmia r5!, {r3, r7} │ │ │ │ + ldmia r5, {r3, r4, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r6, r0, r4 │ │ │ │ + subs r6, r6, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r1, r3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -240866,98 +240864,98 @@ │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #76] @ (32760c ) │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrh.w r3, [r0, #160] @ 0xa0 │ │ │ │ cbz r3, 3275f0 │ │ │ │ mov r6, r0 │ │ │ │ add.w r5, r0, #92 @ 0x5c │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrh.w r3, [r6, #160] @ 0xa0 │ │ │ │ adds r4, #1 │ │ │ │ cmp r3, r4 │ │ │ │ bgt.n 3275dc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - stmia r6!, {r1, r7} │ │ │ │ + stmia r6!, {r1, r4, r5, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xfa2c0058 │ │ │ │ - @ instruction: 0xfa0a0058 │ │ │ │ + @ instruction: 0xfa5c0058 │ │ │ │ + @ instruction: 0xfa3a0058 │ │ │ │ ldr r0, [pc, #4] @ (327618 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ vshr.u8 q0, , #6 │ │ │ │ │ │ │ │ 0032761c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r4, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #40] @ (327664 ) │ │ │ │ ldr r2, [pc, #44] @ (327668 ) │ │ │ │ ldr r1, [pc, #44] @ (32766c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w lr, [ip, #56] @ 0x38 │ │ │ │ mov ip, lr │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx ip │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r6!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xfa080058 │ │ │ │ - @ instruction: 0xfa1c0058 │ │ │ │ + @ instruction: 0xfa380058 │ │ │ │ + @ instruction: 0xfa4c0058 │ │ │ │ │ │ │ │ 00327670 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #56] @ (3276c4 ) │ │ │ │ ldr r2, [pc, #56] @ (3276c8 ) │ │ │ │ ldr r1, [pc, #60] @ (3276cc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 3276b0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -240966,18 +240964,18 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r5!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r6!, {r2, r3, r4} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrsh.w r0, [r6, #88] @ 0x58 │ │ │ │ - vst1.8 @ instruction: 0xf9ca0058 │ │ │ │ + vld1.8 @ instruction: 0xf9e60058 │ │ │ │ + ldr??.w r0, [sl, #88] @ 0x58 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #180] @ (327798 ) │ │ │ │ @@ -241053,19 +241051,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r7, #18 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - vld4.16 {d16-d19}, [r0 :64], r8 │ │ │ │ - vld4.16 {d16-d19}, [r8 :64], r8 │ │ │ │ - ldr??.w r0, [lr, r8, lsl #1] │ │ │ │ - @ instruction: 0xf3ea0058 │ │ │ │ - ldmia r6!, {r3, r4, r7} │ │ │ │ + ldrsb.w r0, [r0, #88] @ 0x58 │ │ │ │ + ldrsb.w r0, [r8, #88] @ 0x58 │ │ │ │ + vst1.8 @ instruction: 0xf98e0058 │ │ │ │ + ands.w r0, sl, #14155776 @ 0xd80000 │ │ │ │ + ldmia r6, {r3, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r4, r7, #16 │ │ │ │ lsls r2, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -241135,18 +241133,18 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ asrs r2, r2, #15 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb.w r0, [sl, #88] @ 0x58 │ │ │ │ - ldrb.w r0, [r4, #88] @ 0x58 │ │ │ │ - ssat r0, #25, r0, lsl #1 │ │ │ │ - ldmia r5, {r1, r2, r5, r7} │ │ │ │ + str.w r0, [sl, #88] @ 0x58 │ │ │ │ + str.w r0, [r4, #88] @ 0x58 │ │ │ │ + @ instruction: 0xf3300058 │ │ │ │ + ldmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r2, r4, #13 │ │ │ │ lsls r2, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -241190,15 +241188,15 @@ │ │ │ │ bne.n 3278ca │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cbz r3, 3278fe │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds r3, #1 │ │ │ │ beq.n 32793a │ │ │ │ - bl 87a1d4 │ │ │ │ + bl 87a204 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cbz r3, 327940 │ │ │ │ adds r4, #8 │ │ │ │ str.w r9, [sp, #24] │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 3278e0 │ │ │ │ ldr r2, [pc, #64] @ (327954 ) │ │ │ │ @@ -241214,15 +241212,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 87a78c │ │ │ │ + bl 87a7bc │ │ │ │ b.n 327902 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r2, r0, #12 │ │ │ │ lsls r2, r5, #3 │ │ │ │ @@ -241325,49 +241323,49 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #88] @ (327aa0 ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #72] @ (327aa4 ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ ldr r0, [pc, #60] @ (327aa8 ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ nop │ │ │ │ asrs r0, r6, #8 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #8 │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldr r5, [pc, #720] @ (327d5c ) │ │ │ │ movs r0, r0 │ │ │ │ - adc.w r0, lr, #88 @ 0x58 │ │ │ │ - @ instruction: 0xf74e0058 │ │ │ │ + sbcs.w r0, lr, #88 @ 0x58 │ │ │ │ + @ instruction: 0xf77e0058 │ │ │ │ str r3, [sp, #224] @ 0xe0 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - @ instruction: 0xf74e0058 │ │ │ │ + @ instruction: 0xf77e0058 │ │ │ │ asrs r4, r0, #6 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - @ instruction: 0xf6720058 │ │ │ │ - @ instruction: 0xf6d60058 │ │ │ │ - @ instruction: 0xf6860058 │ │ │ │ + subw r0, r2, #2136 @ 0x858 │ │ │ │ + @ instruction: 0xf7060058 │ │ │ │ + @ instruction: 0xf6b60058 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #816] @ (327df4 ) │ │ │ │ @@ -241385,15 +241383,15 @@ │ │ │ │ ldr r1, [pc, #800] @ (327e04 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #796] @ (327e08 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w r3, [r8] │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -241632,97 +241630,97 @@ │ │ │ │ blx 28b648 │ │ │ │ ldr r1, [pc, #176] @ (327e30 ) │ │ │ │ ldr r0, [pc, #180] @ (327e34 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r4, #788] @ 0x314 │ │ │ │ add r0, pc │ │ │ │ adds r1, #24 │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #156] @ (327e38 ) │ │ │ │ add.w r1, sl, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ ldr r0, [pc, #144] @ (327e3c ) │ │ │ │ add.w r1, sl, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ ldr r1, [pc, #128] @ (327e40 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #128] @ (327e44 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r4, #944] @ 0x3b0 │ │ │ │ add r0, pc │ │ │ │ adds r1, #24 │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ ldr r0, [pc, #112] @ (327e48 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r3, [r4, #944] @ 0x3b0 │ │ │ │ add.w r1, sl, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ movs r3, #0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ udf #255 @ 0xff │ │ │ │ asrs r0, r3, #3 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - stmia r1!, {r1, r2, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r0, #3 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - @ instruction: 0xf69c0058 │ │ │ │ - @ instruction: 0xf6760058 │ │ │ │ - add r3, pc, #144 @ (adr r3, 327ea0 ) │ │ │ │ + movt r0, #51288 @ 0xc858 │ │ │ │ + subw r0, r6, #2136 @ 0x858 │ │ │ │ + add r3, pc, #336 @ (adr r3, 327f60 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - @ instruction: 0xf6640058 │ │ │ │ + @ instruction: 0xf6940058 │ │ │ │ ldr r5, [pc, #720] @ (3280e8 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6b20058 │ │ │ │ - eor.w r0, r4, #14155776 @ 0xd80000 │ │ │ │ + @ instruction: 0xf6e20058 │ │ │ │ + @ instruction: 0xf4b40058 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldmia r1!, {r2, r6} │ │ │ │ + ldmia r1!, {r2, r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - revsh r4, r3 │ │ │ │ + cbnz r4, 327e6e │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsrs r2, r2, #25 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ite ne │ │ │ │ - lslne r4, r5, #1 │ │ │ │ - andseq.w r0, sl, #14155776 @ 0xd80000 │ │ │ │ - @ instruction: 0xf4ae0058 │ │ │ │ - orn r0, r8, #14155776 @ 0xd80000 │ │ │ │ - bkpt 0x00d2 │ │ │ │ - lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xf3fc0058 │ │ │ │ - and.w r0, lr, #14155776 @ 0xd80000 │ │ │ │ + itt mi │ │ │ │ + lslmi r4, r5, #1 │ │ │ │ + orrmi.w r0, sl, #14155776 @ 0xd80000 │ │ │ │ + @ instruction: 0xf4de0058 │ │ │ │ + eors.w r0, r8, #14155776 @ 0xd80000 │ │ │ │ + ittt eq │ │ │ │ + lsleq r4, r5, #1 │ │ │ │ + biceq.w r0, ip, #14155776 @ 0xd80000 │ │ │ │ + bicseq.w r0, lr, #14155776 @ 0xd80000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #148] @ (327ef0 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ blx 28a844 │ │ │ │ cbnz r0, 327e80 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 327eb4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -241738,20 +241736,20 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #104] @ (327efc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ bl 3336f0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (327f00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ ldr r3, [pc, #76] @ (327f04 ) │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r5, lsl #4 │ │ │ │ @@ -241772,26 +241770,26 @@ │ │ │ │ ldr r0, [pc, #44] @ (327f10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ @ instruction: 0xf76e0077 │ │ │ │ - bkpt 0x0002 │ │ │ │ + bkpt 0x0032 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - stmia r4!, {r4, r5, r6} │ │ │ │ + stmia r4!, {r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r4, r5, #7 │ │ │ │ + asrs r4, r3, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf3e80058 │ │ │ │ + ands.w r0, r8, #14155776 @ 0xd80000 │ │ │ │ @ instruction: 0xf7160077 │ │ │ │ - pop {r4, r5, r7, pc} │ │ │ │ + pop {r5, r6, r7, pc} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xf3920058 │ │ │ │ - add lr, r4 │ │ │ │ + ubfx r0, r2, #1, #25 │ │ │ │ + add lr, sl │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #100] @ (327f8c ) │ │ │ │ @@ -241799,15 +241797,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #104] @ (327f94 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r5, [r0, #948] @ 0x3b4 │ │ │ │ cbz r5, 327f78 │ │ │ │ ldr.w r4, [r0, #944] @ 0x3b0 │ │ │ │ ldr r6, [r6, #4] │ │ │ │ b.n 327f52 │ │ │ │ blx 28a18c │ │ │ │ adds r0, #1 │ │ │ │ @@ -241833,18 +241831,18 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - pop {r3, r5, r6, pc} │ │ │ │ + pop {r3, r4, r7, pc} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xf2360058 │ │ │ │ - @ instruction: 0xf2560058 │ │ │ │ + @ instruction: 0xf2660058 │ │ │ │ + @ instruction: 0xf2860058 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldr r5, [r1, #12] │ │ │ │ @@ -241856,15 +241854,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #360] @ (328124 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ ldr.w sl, [r7, #8] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 325ef8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #332] @ (328128 ) │ │ │ │ @@ -241978,26 +241976,26 @@ │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - sub.w r0, ip, #88 @ 0x58 │ │ │ │ - rsb r0, ip, #88 @ 0x58 │ │ │ │ - pop {r1, r2, r4, r6, r7} │ │ │ │ + rsbs r0, ip, #88 @ 0x58 │ │ │ │ + @ instruction: 0xf1fc0058 │ │ │ │ + pop {r1, r2, pc} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - eors.w r0, r4, #88 @ 0x58 │ │ │ │ - add.w r0, sl, r8, lsr #1 │ │ │ │ - sub sp, #80 @ 0x50 │ │ │ │ + @ instruction: 0xf0c40058 │ │ │ │ + @ instruction: 0xeb3a0058 │ │ │ │ + sub sp, #272 @ 0x110 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - @ instruction: 0xf29c0058 │ │ │ │ - stmia r5!, {r1, r2, r4, r6} │ │ │ │ + movt r0, #49240 @ 0xc058 │ │ │ │ + stmia r5!, {r1, r2, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb718 │ │ │ │ + @ instruction: 0xb748 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 00328140 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -242085,21 +242083,21 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 5381fc │ │ │ │ bl 336a1c │ │ │ │ mov r1, r7 │ │ │ │ - bl 72c7b4 │ │ │ │ + bl 72c7e4 │ │ │ │ ldr r2, [pc, #148] @ (3282c0 ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #30 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #136] @ (3282c4 ) │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ strd r4, r3, [sp, #24] │ │ │ │ @@ -242131,32 +242129,32 @@ │ │ │ │ movw r2, #566 @ 0x236 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r0, #9 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - cbnz r2, 3282ec │ │ │ │ + cbnz r2, 3282f8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adc.w r0, r0, #88 @ 0x58 │ │ │ │ - strd r0, r0, [r2, #-352]! @ 0x160 │ │ │ │ - @ instruction: 0xf1240058 │ │ │ │ - adds.w r0, r8, #88 @ 0x58 │ │ │ │ - strb r2, [r3, #9] │ │ │ │ + sbcs.w r0, r0, #88 @ 0x58 │ │ │ │ + @ instruction: 0xe9920058 │ │ │ │ + adcs.w r0, r4, #88 @ 0x58 │ │ │ │ + adc.w r0, r8, #88 @ 0x58 │ │ │ │ + strb r2, [r1, #10] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - and.w r0, sl, r8, lsr #1 │ │ │ │ - @ instruction: 0xf0ec0058 │ │ │ │ - ldrd r0, r0, [r4, #352] @ 0x160 │ │ │ │ + bics.w r0, sl, r8, lsr #1 │ │ │ │ + adds.w r0, ip, #88 @ 0x58 │ │ │ │ + and.w r0, r4, r8, lsr #1 │ │ │ │ stc2 15, cr15, [r9], {255} @ 0xff │ │ │ │ lsrs r4, r1, #5 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - vshr.s32 q8, q4, #22 │ │ │ │ - orr.w r0, r0, #88 @ 0x58 │ │ │ │ + ands.w r0, sl, #88 @ 0x58 │ │ │ │ + orns r0, r0, #88 @ 0x58 │ │ │ │ ldrb.w r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ strb.w r1, [r0, #124] @ 0x7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -242267,28 +242265,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (328404 ) │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #36] @ (328408 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf0ac0058 │ │ │ │ - cbnz r2, 32841a │ │ │ │ + @ instruction: 0xf0dc0058 │ │ │ │ + cbnz r2, 328426 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - eor.w r0, ip, #88 @ 0x58 │ │ │ │ + @ instruction: 0xf0bc0058 │ │ │ │ │ │ │ │ 0032840c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -242410,18 +242408,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (328558 ) │ │ │ │ ldr r0, [pc, #20] @ (32855c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xb7e4 │ │ │ │ + @ instruction: 0xb814 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - vqadd.s32 q0, q3, q4 │ │ │ │ - vqadd.s64 q8, q1, q4 │ │ │ │ + vqadd.s16 q8, q3, q4 │ │ │ │ + vshr.s32 q0, q4, #30 │ │ │ │ │ │ │ │ 00328560 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cbz r3, 32856c │ │ │ │ bx r3 │ │ │ │ @@ -242509,24 +242507,24 @@ │ │ │ │ ldr r3, [pc, #32] @ (328648 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #32] @ (32864c ) │ │ │ │ ldr r1, [pc, #32] @ (328650 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733af0 │ │ │ │ + bl 733b20 │ │ │ │ ldr r1, [pc, #24] @ (328654 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 72b6cc │ │ │ │ + b.w 72b6fc │ │ │ │ stc2 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ stc2 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ - mcr 0, 5, r0, cr14, cr8, {2} │ │ │ │ + mrc 0, 6, r0, cr14, cr8, {2} │ │ │ │ ldmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r4, #3 │ │ │ │ │ │ │ │ 00328658 : │ │ │ │ ldr.w r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 32866e │ │ │ │ @@ -242547,29 +242545,29 @@ │ │ │ │ ldr r1, [pc, #24] @ (3286a0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 288a0c │ │ │ │ - @ instruction: 0xb6a4 │ │ │ │ + @ instruction: 0xb6d4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - mcr 0, 3, r0, cr10, cr8, {2} │ │ │ │ - stcl 0, cr0, [r2, #352]! @ 0x160 │ │ │ │ + mrc 0, 4, r0, cr10, cr8, {2} │ │ │ │ + mrc 0, 0, r0, cr2, cr8, {2} │ │ │ │ │ │ │ │ 003286a4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 52be3c │ │ │ │ str.w r0, [r4, #612] @ 0x264 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730bd4 │ │ │ │ + b.w 730c04 │ │ │ │ │ │ │ │ 003286c4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #116] @ 328748 │ │ │ │ @@ -242579,16 +242577,16 @@ │ │ │ │ ldr r1, [pc, #112] @ (328750 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 730530 │ │ │ │ - bl 72c0d4 │ │ │ │ + bl 730560 │ │ │ │ + bl 72c104 │ │ │ │ cbz r0, 32872c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cbz r2, 328718 │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ movs r0, #0 │ │ │ │ @@ -242610,19 +242608,19 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #24] @ (328754 ) │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ bl 55bff0 │ │ │ │ b.n 3286f6 │ │ │ │ - @ instruction: 0xb64e │ │ │ │ + @ instruction: 0xb67e │ │ │ │ lsls r4, r5, #1 │ │ │ │ - pop {r5} │ │ │ │ + pop {r4, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r6, r3, #6 │ │ │ │ + lsrs r6, r1, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ vqadd.s8 q0, q0, │ │ │ │ │ │ │ │ 00328758 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -242642,16 +242640,16 @@ │ │ │ │ ldr r1, [pc, #68] @ (3287c8 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 730530 │ │ │ │ - bl 72c0d4 │ │ │ │ + bl 730560 │ │ │ │ + bl 72c104 │ │ │ │ cbz r0, 3287ae │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -242660,81 +242658,81 @@ │ │ │ │ ldr r1, [pc, #28] @ (3287cc ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 55c204 │ │ │ │ nop │ │ │ │ - push {r3, r5, r7, lr} │ │ │ │ + push {r3, r4, r6, r7, lr} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cbnz r4, 328826 │ │ │ │ + cbnz r4, 328832 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r2, r7, #3 │ │ │ │ + lsrs r2, r5, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ mcr 0, 4, r0, cr14, cr7, {3} │ │ │ │ ldr r0, [pc, #4] @ (3287d8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ vqadd.s16 q0, q3, │ │ │ │ │ │ │ │ 003287dc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #36] @ (32881c ) │ │ │ │ ldr r2, [pc, #36] @ (328820 ) │ │ │ │ ldr r1, [pc, #40] @ (328824 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - push {r2, r7, lr} │ │ │ │ + push {r2, r4, r5, r7, lr} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - stc 0, cr0, [r2, #352]! @ 0x160 │ │ │ │ - ldc 0, cr0, [lr, #352]! @ 0x160 │ │ │ │ + ldcl 0, cr0, [r2, #352] @ 0x160 │ │ │ │ + stcl 0, cr0, [lr, #352]! @ 0x160 │ │ │ │ │ │ │ │ 00328828 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (328884 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 328872 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #56] @ (328888 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #56] @ (32888c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -242742,18 +242740,18 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - stc 0, cr0, [r2, #352] @ 0x160 │ │ │ │ - push {r2, r3, r5, lr} │ │ │ │ + ldc 0, cr0, [r2, #352]! @ 0x160 │ │ │ │ + push {r2, r3, r4, r6, lr} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - stcl 0, cr0, [r8, #-352] @ 0xfffffea0 │ │ │ │ + ldcl 0, cr0, [r8, #-352]! @ 0xfffffea0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -242814,15 +242812,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne.n 328996 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r9 │ │ │ │ ldrd r0, r1, [r0, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 72dd28 │ │ │ │ + bl 72dd58 │ │ │ │ str r0, [r5, #4] │ │ │ │ cbz r6, 328990 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ adds r2, r7, r4 │ │ │ │ cmp r4, r2 │ │ │ │ bge.n 328978 │ │ │ │ ldr.w r9, [pc, #96] @ 3289ac │ │ │ │ @@ -242833,15 +242831,15 @@ │ │ │ │ blx 288a74 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 732ca8 │ │ │ │ + bl 732cd8 │ │ │ │ mov r0, sl │ │ │ │ blx 288d38 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r2, r7 │ │ │ │ cmp r2, r4 │ │ │ │ bgt.n 32894e │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -242862,20 +242860,20 @@ │ │ │ │ ldr r0, [pc, #28] @ (3289bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stcl 0, cr0, [ip], #352 @ 0x160 │ │ │ │ - ldcl 0, cr0, [r2], #-352 @ 0xfffffea0 │ │ │ │ - cbz r6, 328a36 │ │ │ │ + ldc 0, cr0, [ip, #-352] @ 0xfffffea0 │ │ │ │ + stc 0, cr0, [r2], #352 @ 0x160 │ │ │ │ + push {r1, r2, r3, r5} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldc 0, cr0, [r4], #-352 @ 0xfffffea0 │ │ │ │ - ldcl 0, cr0, [r0], #-352 @ 0xfffffea0 │ │ │ │ + stcl 0, cr0, [r4], #-352 @ 0xfffffea0 │ │ │ │ + stc 0, cr0, [r0], #352 @ 0x160 │ │ │ │ │ │ │ │ 003289c0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -242943,15 +242941,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r5, #4 │ │ │ │ - bl 732ccc │ │ │ │ + bl 732cfc │ │ │ │ mov r0, r7 │ │ │ │ blx 288d38 │ │ │ │ cmp r8, r4 │ │ │ │ bne.n 328a50 │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r3, r8 │ │ │ │ @@ -242977,24 +242975,24 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r2, #6 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - ldc 0, cr0, [lr], {88} @ 0x58 │ │ │ │ + mcrr 0, 5, r0, lr, cr8 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xebf60058 │ │ │ │ - @ instruction: 0xf3540060 │ │ │ │ - @ instruction: 0xeb9a0058 │ │ │ │ - uxtb r2, r5 │ │ │ │ + stc 0, cr0, [r6], #-352 @ 0xfffffea0 │ │ │ │ + @ instruction: 0xf3840060 │ │ │ │ + rsb r0, sl, r8, lsr #1 │ │ │ │ + cbz r2, 328b22 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xeb200058 │ │ │ │ - @ instruction: 0xeb9c0058 │ │ │ │ + adcs.w r0, r0, r8, lsr #1 │ │ │ │ + rsb r0, ip, r8, lsr #1 │ │ │ │ │ │ │ │ 00328ae4 : │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ b.w 3289f0 │ │ │ │ │ │ │ │ 00328aec : │ │ │ │ @@ -243065,38 +243063,38 @@ │ │ │ │ cbz r3, 328bb0 │ │ │ │ ldr r1, [pc, #60] @ (328bcc ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r6, r1] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 732f24 │ │ │ │ + bl 732f54 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 288d34 │ │ │ │ ldr r1, [pc, #36] @ (328bd0 ) │ │ │ │ add r1, pc │ │ │ │ b.n 328b7e │ │ │ │ ldr r0, [pc, #32] @ (328bd4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72cad8 │ │ │ │ + bl 72cb08 │ │ │ │ ldr r1, [pc, #28] @ (328bd8 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 732ca8 │ │ │ │ + bl 732cd8 │ │ │ │ b.n 328b8e │ │ │ │ movs r2, r5 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - @ instruction: 0xeaf40058 │ │ │ │ + @ instruction: 0xeb240058 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - eors.w r0, r4, r8, lsr #1 │ │ │ │ - @ instruction: 0xeaca0058 │ │ │ │ - @ instruction: 0xeacc0058 │ │ │ │ + @ instruction: 0xeac40058 │ │ │ │ + @ instruction: 0xeafa0058 │ │ │ │ + @ instruction: 0xeafc0058 │ │ │ │ │ │ │ │ 00328bdc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -243105,30 +243103,30 @@ │ │ │ │ ldr r0, [pc, #48] @ (328c24 ) │ │ │ │ add r0, pc │ │ │ │ blx 288a74 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 73355c │ │ │ │ + bl 73358c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 288d38 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #8] @ (328c28 ) │ │ │ │ add r1, pc │ │ │ │ b.n 328bf0 │ │ │ │ - eor.w r0, r2, r8, lsr #1 │ │ │ │ - bic.w r0, r0, r8, lsr #1 │ │ │ │ + @ instruction: 0xeab20058 │ │ │ │ + orrs.w r0, r0, r8, lsr #1 │ │ │ │ │ │ │ │ 00328c2c : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r9, r1 │ │ │ │ @@ -243141,22 +243139,22 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ blx 288a74 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73355c │ │ │ │ + bl 73358c │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 328c6e │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 732f24 │ │ │ │ + bl 732f54 │ │ │ │ mov r0, r6 │ │ │ │ blx 288d38 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ bl 328b64 │ │ │ │ @@ -243167,16 +243165,16 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #8] @ (328ca0 ) │ │ │ │ add r1, pc │ │ │ │ b.n 328c48 │ │ │ │ nop │ │ │ │ - bic.w r0, r8, r8, lsr #1 │ │ │ │ - @ instruction: 0xe9aa0058 │ │ │ │ + orrs.w r0, r8, r8, lsr #1 │ │ │ │ + ldrd r0, r0, [sl, #352] @ 0x160 │ │ │ │ │ │ │ │ 00328ca4 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 328b64 │ │ │ │ nop │ │ │ │ @@ -243208,15 +243206,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 288a74 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73407c │ │ │ │ + bl 7340ac │ │ │ │ mov r0, r6 │ │ │ │ blx 288d38 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 328ce0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -243235,15 +243233,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 288a74 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73407c │ │ │ │ + bl 7340ac │ │ │ │ mov r0, r6 │ │ │ │ blx 288d38 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 328d20 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 328d56 │ │ │ │ @@ -243265,42 +243263,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - stmdb r8!, {r3, r4, r6} │ │ │ │ - @ instruction: 0xe9960058 │ │ │ │ - stmdb r4!, {r3, r4, r6} │ │ │ │ - ldrd r0, r0, [r6, #-352] @ 0x160 │ │ │ │ + ldrd r0, r0, [r8, #-352] @ 0x160 │ │ │ │ + strd r0, r0, [r6, #352] @ 0x160 │ │ │ │ + ldrd r0, r0, [r4, #-352] @ 0x160 │ │ │ │ + @ instruction: 0xe9860058 │ │ │ │ ldr r0, [pc, #4] @ (328da0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ @ instruction: 0xe9820077 │ │ │ │ │ │ │ │ 00328da4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #56] @ (328df8 ) │ │ │ │ ldr r2, [pc, #56] @ (328dfc ) │ │ │ │ ldr r1, [pc, #60] @ (328e00 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 328de4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -243309,40 +243307,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add sp, #192 @ 0xc0 │ │ │ │ + add sp, #384 @ 0x180 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [r1, #68] @ 0x44 │ │ │ │ + str r2, [r7, #68] @ 0x44 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r3, #68] @ 0x44 │ │ │ │ + str r6, [r1, #72] @ 0x48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00328e04 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #56] @ (328e58 ) │ │ │ │ ldr r2, [pc, #56] @ (328e5c ) │ │ │ │ ldr r1, [pc, #60] @ (328e60 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 328e44 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -243351,40 +243349,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r7, sp, #832 @ 0x340 │ │ │ │ + add sp, #0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [r5, #60] @ 0x3c │ │ │ │ + str r2, [r3, #64] @ 0x40 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r7, #60] @ 0x3c │ │ │ │ + str r6, [r5, #64] @ 0x40 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00328e64 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #56] @ (328eb8 ) │ │ │ │ ldr r2, [pc, #56] @ (328ebc ) │ │ │ │ ldr r1, [pc, #60] @ (328ec0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cbz r3, 328ea4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -243393,40 +243391,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r7, sp, #448 @ 0x1c0 │ │ │ │ + add r7, sp, #640 @ 0x280 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [r1, #56] @ 0x38 │ │ │ │ + str r2, [r7, #56] @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r3, #56] @ 0x38 │ │ │ │ + str r6, [r1, #60] @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00328ec4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #56] @ (328f18 ) │ │ │ │ ldr r2, [pc, #56] @ (328f1c ) │ │ │ │ ldr r1, [pc, #60] @ (328f20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 328f04 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -243435,19 +243433,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r7, sp, #64 @ 0x40 │ │ │ │ + add r7, sp, #256 @ 0x100 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [r5, #48] @ 0x30 │ │ │ │ + str r2, [r3, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r7, #48] @ 0x30 │ │ │ │ + str r6, [r5, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ cbz r1, 328f8a │ │ │ │ @@ -243489,17 +243487,17 @@ │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r1, pc, #224 @ (adr r1, 329080 ) │ │ │ │ + add r1, pc, #416 @ (adr r1, 329140 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ - add r1, pc, #160 @ (adr r1, 329044 ) │ │ │ │ + add r1, pc, #352 @ (adr r1, 329104 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 328fba │ │ │ │ ite hi │ │ │ │ movhi r0, #1 │ │ │ │ @@ -243555,17 +243553,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #8] @ (329048 ) │ │ │ │ add r0, pc │ │ │ │ b.n 329018 │ │ │ │ - add r0, pc, #536 @ (adr r0, 329260 ) │ │ │ │ + add r0, pc, #728 @ (adr r0, 329320 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ - add r0, pc, #464 @ (adr r0, 32921c ) │ │ │ │ + add r0, pc, #656 @ (adr r0, 3292dc ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldr.w lr, [r1, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ @@ -243812,15 +243810,15 @@ │ │ │ │ vst1.8 {d0[7]}, [ip], r9 │ │ │ │ ldrb r6, [r1, #14] │ │ │ │ lsls r2, r5, #3 │ │ │ │ ldrb r0, [r0, #13] │ │ │ │ lsls r2, r5, #3 │ │ │ │ cmp r6, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 329ab8 │ │ │ │ + b.n 328b18 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ @@ -243997,15 +243995,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #220] @ (32955c ) │ │ │ │ ldr r5, [r4, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3293fc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -244077,15 +244075,15 @@ │ │ │ │ @ instruction: 0xf7b000e9 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3299e0 │ │ │ │ + b.n 329a40 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00329560 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -244183,27 +244181,27 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #28] @ (329668 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - b.n 329810 │ │ │ │ + b.n 329870 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 32981c │ │ │ │ + b.n 32987c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 329838 │ │ │ │ + b.n 329898 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 3298fc │ │ │ │ + b.n 32995c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 3298a8 │ │ │ │ + b.n 329908 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 329844 │ │ │ │ + b.n 3298a4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 329928 │ │ │ │ + b.n 329988 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032966c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -244247,15 +244245,15 @@ │ │ │ │ ldr r3, [pc, #300] @ (3297fc ) │ │ │ │ ldr r1, [pc, #300] @ (329800 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #379 @ 0x17b │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ mov r0, r7 │ │ │ │ blx 2897dc │ │ │ │ ldr r2, [pc, #280] @ (329804 ) │ │ │ │ ldr r3, [pc, #264] @ (3297f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -244280,15 +244278,15 @@ │ │ │ │ ldr r3, [pc, #228] @ (32980c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #224] @ (329810 ) │ │ │ │ add r1, pc │ │ │ │ - bl 87a50c │ │ │ │ + bl 87a53c │ │ │ │ b.n 3296e2 │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 3296ca │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne.n 3296ca │ │ │ │ @@ -244327,77 +244325,77 @@ │ │ │ │ strd r3, r8, [sp, #4] │ │ │ │ ldr r3, [pc, #132] @ (32981c ) │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r0, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a50c │ │ │ │ + bl 87a53c │ │ │ │ b.n 3296e8 │ │ │ │ ldr r2, [pc, #116] @ (329820 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #116] @ (329824 ) │ │ │ │ ldr r1, [pc, #120] @ (329828 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #394 @ 0x18a │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3296e2 │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #96] @ (32982c ) │ │ │ │ mov r1, r0 │ │ │ │ movw r2, #397 @ 0x18d │ │ │ │ add r3, pc │ │ │ │ strd r3, r8, [sp, #4] │ │ │ │ ldr r3, [pc, #88] @ (329830 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #80] @ (329834 ) │ │ │ │ add r1, pc │ │ │ │ - bl 87a50c │ │ │ │ + bl 87a53c │ │ │ │ b.n 3296e2 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf52000e9 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 329a50 │ │ │ │ + b.n 329ab0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, pc, #240 @ (adr r7, 3298f0 ) │ │ │ │ + add r7, pc, #432 @ (adr r7, 3299b0 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - b.n 3299c4 │ │ │ │ + b.n 329a24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ @ instruction: 0xf4b800e9 │ │ │ │ - b.n 329998 │ │ │ │ + b.n 3299f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r6, pc, #912 @ (adr r6, 329ba0 ) │ │ │ │ + add r7, pc, #80 @ (adr r7, 329860 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - b.n 329924 │ │ │ │ + b.n 329984 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 329890 │ │ │ │ + b.n 3298f0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 32985c │ │ │ │ + b.n 3298bc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r6, pc, #456 @ (adr r6, 3299e8 ) │ │ │ │ + add r6, pc, #648 @ (adr r6, 329aa8 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - b.n 3298dc │ │ │ │ + b.n 32993c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r6, pc, #376 @ (adr r6, 3299a0 ) │ │ │ │ + add r6, pc, #568 @ (adr r6, 329a60 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - b.n 32982c │ │ │ │ + b.n 32988c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 329858 │ │ │ │ + b.n 3298b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r6, pc, #200 @ (adr r6, 3298fc ) │ │ │ │ + add r6, pc, #392 @ (adr r6, 3299bc ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - svc 214 @ 0xd6 │ │ │ │ + b.n 329844 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00329838 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -244536,25 +244534,25 @@ │ │ │ │ b.n 32994c │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf35400e9 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ bl 31d98e │ │ │ │ - asrs r4, r1, #11 │ │ │ │ + asrs r4, r7, #11 │ │ │ │ lsls r0, r3, #1 │ │ │ │ str??.w pc, [r7, #255]! │ │ │ │ @ instruction: 0xf29c00e9 │ │ │ │ - svc 58 @ 0x3a │ │ │ │ + svc 106 @ 0x6a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - udf #204 @ 0xcc │ │ │ │ + udf #252 @ 0xfc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - udf #254 @ 0xfe │ │ │ │ + svc 46 @ 0x2e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - udf #198 @ 0xc6 │ │ │ │ + udf #246 @ 0xf6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003299ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -244654,15 +244652,15 @@ │ │ │ │ @ instruction: 0xf1e000e9 │ │ │ │ rsbs r0, r8, #233 @ 0xe9 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ adcs.w r0, sl, #233 @ 0xe9 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - udf #30 │ │ │ │ + udf #78 @ 0x4e │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00329ab8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -244789,23 +244787,23 @@ │ │ │ │ movs r1, #1 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 28ad6c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 329bce │ │ │ │ nop │ │ │ │ @ instruction: 0xf0d600e9 │ │ │ │ - ble.n 329b50 │ │ │ │ + ble.n 329bb0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 329cf0 │ │ │ │ + ble.n 329b50 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ble.n 329b1c │ │ │ │ + ble.n 329b7c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ble.n 329c20 │ │ │ │ + ble.n 329c80 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00329c20 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ @@ -244823,26 +244821,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [pc, #500] @ (329e4c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 72ca84 │ │ │ │ - bl 730794 │ │ │ │ + bl 72cab4 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #492] @ (329e50 ) │ │ │ │ ldr r2, [pc, #492] @ (329e54 ) │ │ │ │ ldr r1, [pc, #496] @ (329e58 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ blx 28a9f4 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -245028,39 +245026,39 @@ │ │ │ │ b.n 329e16 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vhadd.s32 q8, q12, │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ vhadd.s8 q8, q15, │ │ │ │ - add r1, pc, #672 @ (adr r1, 32a0f4 ) │ │ │ │ + add r1, pc, #864 @ (adr r1, 32a1b4 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r6, pc, #416 @ (adr r6, 329ff8 ) │ │ │ │ + add r6, pc, #608 @ (adr r6, 32a0b8 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r5, pc, #440 @ (adr r5, 32a014 ) │ │ │ │ + add r5, pc, #632 @ (adr r5, 32a0d4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrsb r0, [r6, r6] │ │ │ │ lsls r1, r7, #3 │ │ │ │ - @ instruction: 0xfb6a0062 │ │ │ │ - bgt.n 329dd4 │ │ │ │ + @ instruction: 0xfb9a0062 │ │ │ │ + bgt.n 329e34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldrsb r4, [r1, r5] │ │ │ │ lsls r1, r7, #3 │ │ │ │ - bgt.n 329f64 │ │ │ │ + bgt.n 329dc4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cdp 0, 0, cr0, cr8, cr9, {7} │ │ │ │ ldrsb r2, [r3, r3] │ │ │ │ lsls r1, r7, #3 │ │ │ │ - bgt.n 329e88 │ │ │ │ + bgt.n 329ee8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 329f70 │ │ │ │ + blt.n 329dd0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - blt.n 329de0 │ │ │ │ + blt.n 329e40 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00329e88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -245263,24 +245261,24 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldrd r6, r3, [sp, #184] @ 0xb8 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 72ca84 │ │ │ │ - bl 730794 │ │ │ │ + bl 72cab4 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r2, [pc, #288] @ (32a1c0 ) │ │ │ │ ldr r1, [pc, #288] @ (32a1c4 ) │ │ │ │ add.w r3, r9, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ str r0, [sp, #28] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 2889f4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ blx 28b1e4 │ │ │ │ ldrd r2, r3, [sp, #176] @ 0xb0 │ │ │ │ @@ -245380,32 +245378,32 @@ │ │ │ │ ldr r5, [r4, #20] │ │ │ │ b.n 32a12c │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xeb3800e9 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #584] @ 0x248 │ │ │ │ + ldr r5, [sp, #776] @ 0x308 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r2, pc, #184 @ (adr r2, 32a27c ) │ │ │ │ + add r2, pc, #376 @ (adr r2, 32a33c ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r1, pc, #200 @ (adr r1, 32a290 ) │ │ │ │ + add r1, pc, #392 @ (adr r1, 32a350 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ strh r0, [r7, r6] │ │ │ │ lsls r1, r7, #3 │ │ │ │ - bls.n 32a200 │ │ │ │ + bls.n 32a260 │ │ │ │ lsls r0, r3, #1 │ │ │ │ strh r2, [r5, r5] │ │ │ │ lsls r1, r7, #3 │ │ │ │ orrs.w r0, r6, r9, asr #3 │ │ │ │ - bhi.n 32a0e0 │ │ │ │ + bhi.n 32a140 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bvs.n 32a23c │ │ │ │ + bvs.n 32a29c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bhi.n 32a298 │ │ │ │ + bhi.n 32a0f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ strh r4, [r1, r4] │ │ │ │ lsls r1, r7, #3 │ │ │ │ │ │ │ │ 0032a1e8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -245443,15 +245441,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xeaa4005c │ │ │ │ + @ instruction: 0xead4005c │ │ │ │ │ │ │ │ 0032a254 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r9, r2 │ │ │ │ @@ -245929,23 +245927,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ b.n 32a538 │ │ │ │ lsls r1, r5, #3 │ │ │ │ b.n 32a4a8 │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 32a6bc │ │ │ │ + bpl.n 32a71c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bmi.n 32a688 │ │ │ │ + bmi.n 32a6e8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bmi.n 32a810 │ │ │ │ + bmi.n 32a670 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bmi.n 32a760 │ │ │ │ + bmi.n 32a7c0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bcc.n 32a7f8 │ │ │ │ + bcc.n 32a658 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032a724 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -246899,20 +246897,20 @@ │ │ │ │ add r8, r0 │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq.w 32af8c │ │ │ │ ldr.w r0, [r8] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r8, #4] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ add r0, r4 │ │ │ │ mul.w r0, sl, r0 │ │ │ │ adds r0, #12 │ │ │ │ cmp r9, r0 │ │ │ │ bcs.n 32b0e6 │ │ │ │ b.n 32af96 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ @@ -247052,23 +247050,23 @@ │ │ │ │ lsls r1, r5, #3 │ │ │ │ b.n 32aa8e │ │ │ │ @ instruction: 0xffffe349 │ │ │ │ vtbx.8 d21, {d31- │ │ │ │ ldr r2, [r6, #4] │ │ │ │ @@ -247839,23 +247837,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq.w 32b840 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov sl, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ adds r7, r7, r0 │ │ │ │ adc.w sl, sl, r1 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mul.w r3, r7, fp │ │ │ │ umull r7, r1, r7, r4 │ │ │ │ mla r3, r4, sl, r3 │ │ │ │ adds r7, #12 │ │ │ │ @@ -248164,33 +248162,33 @@ │ │ │ │ b.w 32a96a │ │ │ │ bgt.n 32bf82 │ │ │ │ vtbl.8 d29, {d31-: │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -248282,15 +248280,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cbnz r6, 32c03a │ │ │ │ + pop {r1, r2, r3, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032bfbc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -248310,15 +248308,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cbnz r0, 32c070 │ │ │ │ + cbnz r0, 32c07c │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032c000 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -248418,49 +248416,49 @@ │ │ │ │ beq.n 32c152 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 32c158 │ │ │ │ ldr r0, [pc, #140] @ (32c180 ) │ │ │ │ movs r7, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 87a8d0 │ │ │ │ + bl 87a900 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ adds r0, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ ldr r5, [pc, #124] @ (32c184 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ adc.w r0, r3, #0 │ │ │ │ add r5, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 87a8d0 │ │ │ │ + bl 87a900 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ adds r5, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r5, [sp, #0] │ │ │ │ adc.w r5, r3, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 87a8d0 │ │ │ │ + bl 87a900 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r5, r4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 32c048 │ │ │ │ movs r7, #1 │ │ │ │ b.n 32c0c4 │ │ │ │ ldr r0, [pc, #72] @ (32c188 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ ldr r0, [pc, #68] @ (32c18c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87a8d0 │ │ │ │ + bl 87a900 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 32c0ec │ │ │ │ ldr r1, [pc, #60] @ (32c190 ) │ │ │ │ add r1, pc │ │ │ │ b.n 32c0f2 │ │ │ │ ldr r1, [pc, #56] @ (32c194 ) │ │ │ │ @@ -248476,25 +248474,25 @@ │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 32c21e │ │ │ │ vsri.32 d19, d10, #1 │ │ │ │ lsls r1, r7, #3 │ │ │ │ ldmia r3, {r1, r3} │ │ │ │ lsls r1, r5, #3 │ │ │ │ - pop {r1, r3} │ │ │ │ + pop {r1, r3, r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r1, r4, r5} │ │ │ │ + pop {r1, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - rev16 r6, r5 │ │ │ │ + hlt 0x001e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - hlt 0x000a │ │ │ │ + hlt 0x003a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - rev16 r4, r1 │ │ │ │ + rev16 r4, r7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - rev16 r6, r0 │ │ │ │ + rev16 r6, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032c198 : │ │ │ │ ldr r3, [pc, #8] @ (32c1a4 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ movs r0, #0 │ │ │ │ @@ -249344,19 +249342,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (32ca00 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r6, [r4, #16] │ │ │ │ + strb r6, [r2, #17] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cbz r4, 32ca5e │ │ │ │ + cbz r4, 32ca6a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r0, 32ca68 │ │ │ │ + cbz r0, 32ca74 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032ca04 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -249401,15 +249399,15 @@ │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - bl 87efe8 │ │ │ │ + bl 87f018 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32cb14 │ │ │ │ ldr r5, [r7, #16] │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -249435,15 +249433,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 51f2cc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 87efe8 │ │ │ │ + bl 87f018 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cbz r2, 32cb28 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 32ca5a │ │ │ │ @@ -249456,15 +249454,15 @@ │ │ │ │ beq.n 32ca5a │ │ │ │ str r3, [sp, #28] │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #88] @ (32cb5c ) │ │ │ │ ldr.w r3, [sl, r2] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 87707c │ │ │ │ + bl 8770ac │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 32ca5a │ │ │ │ ldr r3, [pc, #72] @ (32cb60 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ @@ -249490,18 +249488,18 @@ │ │ │ │ stmia r1!, {r1, r2, r6} │ │ │ │ lsls r1, r5, #3 │ │ │ │ mrc2 15, 4, pc, cr11, cr15, {7} │ │ │ │ movs r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r4, #11] │ │ │ │ + strb r0, [r2, #12] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - @ instruction: 0xfa6a0057 │ │ │ │ - @ instruction: 0xfa7e0057 │ │ │ │ + @ instruction: 0xfa9a0057 │ │ │ │ + @ instruction: 0xfaae0057 │ │ │ │ │ │ │ │ 0032cb70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r0, [pc, #168] @ (32cc2c ) │ │ │ │ @@ -249540,15 +249538,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ strd ip, lr, [sp] │ │ │ │ blx 2894f4 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 32cbb8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 869d10 │ │ │ │ + bl 869d40 │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 32cbf0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 288890 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -249569,27 +249567,27 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #36] @ (32cc44 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ blx 2894f4 │ │ │ │ b.n 32cbb4 │ │ │ │ nop │ │ │ │ - str r0, [r6, #80] @ 0x50 │ │ │ │ + str r0, [r4, #84] @ 0x54 │ │ │ │ lsls r2, r4, #1 │ │ │ │ tst r6, r5 │ │ │ │ lsls r2, r5, #3 │ │ │ │ - sxth r6, r6 │ │ │ │ + sxtb r6, r4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r4, 32cc76 │ │ │ │ + sxth r4, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bge.n 32cc34 │ │ │ │ + blt.n 32cc94 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - pop {r4, r5, pc} │ │ │ │ + pop {r5, r6, pc} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cbz r2, 32cc68 │ │ │ │ + cbz r2, 32cc74 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032cc48 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -249665,46 +249663,46 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ bl 292f10 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd sl, fp, [r3] │ │ │ │ - bl 725cc8 │ │ │ │ + bl 725cf8 │ │ │ │ asrs r3, r0, #31 │ │ │ │ movs r2, #32 │ │ │ │ cmp fp, r3 │ │ │ │ it eq │ │ │ │ cmpeq sl, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ it eq │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ vldr d7, [r3] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ mov r0, r6 │ │ │ │ blx 288d38 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 32ccfe │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 82540c │ │ │ │ - sub sp, #488 @ 0x1e8 │ │ │ │ + b.w 82543c │ │ │ │ + cbz r2, 32cd6a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r0, 32cd66 │ │ │ │ + cbz r0, 32cd72 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032cd64 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -249742,15 +249740,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #384] @ (32cf4c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 32cf32 │ │ │ │ ldr.w r8, [pc, #368] @ 32cf50 │ │ │ │ mov r6, sl │ │ │ │ ldr r7, [pc, #368] @ (32cf54 ) │ │ │ │ ldr.w r9, [pc, #368] @ 32cf58 │ │ │ │ add r8, pc │ │ │ │ @@ -249784,145 +249782,145 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 32cf32 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cbz r2, 32ce5e │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #248] @ (32cf5c ) │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32cdf0 │ │ │ │ ldr r1, [pc, #236] @ (32cf60 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32cdf6 │ │ │ │ ldr r1, [pc, #220] @ (32cf64 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32cdfe │ │ │ │ ldr r1, [pc, #204] @ (32cf68 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32ce06 │ │ │ │ ldr r1, [pc, #184] @ (32cf6c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32ce0e │ │ │ │ ldr r1, [pc, #168] @ (32cf70 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32ce16 │ │ │ │ ldr r1, [pc, #148] @ (32cf74 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldrb.w r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32ce1e │ │ │ │ ldr r1, [pc, #132] @ (32cf78 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldrb.w r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32ce26 │ │ │ │ ldr r1, [pc, #112] @ (32cf7c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32ce2e │ │ │ │ ldr r1, [pc, #96] @ (32cf80 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 32ce34 │ │ │ │ mov r0, sl │ │ │ │ - bl 8259e8 │ │ │ │ + bl 825a18 │ │ │ │ b.n 32cd9e │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bkpt 0x0028 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x0002 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - add sp, #328 @ 0x148 │ │ │ │ + sub sp, #8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add sp, #304 @ 0x130 │ │ │ │ + add sp, #496 @ 0x1f0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add sp, #360 @ 0x168 │ │ │ │ + sub sp, #40 @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add sp, #448 @ 0x1c0 │ │ │ │ + sub sp, #128 @ 0x80 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add sp, #48 @ 0x30 │ │ │ │ + add sp, #240 @ 0xf0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add sp, #80 @ 0x50 │ │ │ │ + add sp, #272 @ 0x110 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add sp, #96 @ 0x60 │ │ │ │ + add sp, #288 @ 0x120 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add sp, #104 @ 0x68 │ │ │ │ + add sp, #296 @ 0x128 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add sp, #112 @ 0x70 │ │ │ │ + add sp, #304 @ 0x130 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add sp, #120 @ 0x78 │ │ │ │ + add sp, #312 @ 0x138 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add sp, #112 @ 0x70 │ │ │ │ + add sp, #304 @ 0x130 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add sp, #120 @ 0x78 │ │ │ │ + add sp, #312 @ 0x138 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add sp, #128 @ 0x80 │ │ │ │ + add sp, #320 @ 0x140 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add sp, #136 @ 0x88 │ │ │ │ + add sp, #328 @ 0x148 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032cf84 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -249958,99 +249956,99 @@ │ │ │ │ add r8, pc │ │ │ │ b.n 32d086 │ │ │ │ ldr r2, [pc, #348] @ (32d140 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #348] @ (32d144 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32d0c4 │ │ │ │ ldr r2, [pc, #332] @ (32d148 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #332] @ (32d14c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32d0d0 │ │ │ │ ldr r2, [pc, #320] @ (32d150 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #320] @ (32d154 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32d0ca │ │ │ │ ldr r2, [pc, #304] @ (32d158 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #304] @ (32d15c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cbz r2, 32d04e │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32d0d6 │ │ │ │ ldr r2, [pc, #288] @ (32d160 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #288] @ (32d164 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ ldr r1, [pc, #272] @ (32d168 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 865144 │ │ │ │ + bl 865174 │ │ │ │ ldr r1, [pc, #256] @ (32d16c ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 288d38 │ │ │ │ mov r0, r6 │ │ │ │ - bl 865200 │ │ │ │ + bl 865230 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 32d0dc │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #0 │ │ │ │ - bl 869c38 │ │ │ │ + bl 869c68 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r3, fp │ │ │ │ movs r1, #0 │ │ │ │ adds r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7f68ac │ │ │ │ + bl 7f68dc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32cfe2 │ │ │ │ ldr r2, [pc, #176] @ (32d170 ) │ │ │ │ add r2, pc │ │ │ │ b.n 32cfe6 │ │ │ │ @@ -250066,17 +250064,17 @@ │ │ │ │ ldr r2, [pc, #168] @ (32d180 ) │ │ │ │ add r2, pc │ │ │ │ b.n 32d042 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ ldr r1, [pc, #164] @ (32d184 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ mov r0, r6 │ │ │ │ - bl 825934 │ │ │ │ + bl 825964 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 5696c8 │ │ │ │ ldr r2, [pc, #144] @ (32d188 ) │ │ │ │ ldr r3, [pc, #44] @ (32d128 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -250098,55 +250096,55 @@ │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ cbnz r4, 32d1ae │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #592 @ 0x250 │ │ │ │ + add r7, sp, #784 @ 0x310 │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r2, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #600 @ 0x258 │ │ │ │ + add r7, sp, #792 @ 0x318 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r6, {r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r5} │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r7, sp, #616 @ 0x268 │ │ │ │ + add r7, sp, #808 @ 0x328 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r6, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r7!, {r1, r3} │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r7, sp, #592 @ 0x250 │ │ │ │ + add r7, sp, #784 @ 0x310 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r6, {r2, r6, r7} │ │ │ │ + ldmia r6, {r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r7, sp, #552 @ 0x228 │ │ │ │ + add r7, sp, #744 @ 0x2e8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r6!, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r7, sp, #528 @ 0x210 │ │ │ │ + add r7, sp, #720 @ 0x2d0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r6!, {r2, r4, r7} │ │ │ │ + ldmia r6, {r2, r6, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r7, sp, #488 @ 0x1e8 │ │ │ │ + add r7, sp, #680 @ 0x2a8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, sp, #464 @ 0x1d0 │ │ │ │ + add r7, sp, #656 @ 0x290 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r7, sp, #448 @ 0x1c0 │ │ │ │ + add r7, sp, #640 @ 0x280 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sxtb r4, r6 │ │ │ │ + uxth r4, r4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - sxtb r6, r5 │ │ │ │ + uxth r6, r3 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - sxtb r0, r5 │ │ │ │ + uxth r0, r3 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - sxtb r2, r4 │ │ │ │ + uxth r2, r2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - sxtb r4, r3 │ │ │ │ + uxth r4, r1 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bkpt 0x009e │ │ │ │ + bkpt 0x00ce │ │ │ │ lsls r7, r4, #1 │ │ │ │ hlt 0x002a │ │ │ │ lsls r1, r5, #3 │ │ │ │ │ │ │ │ 0032d18c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -250155,46 +250153,46 @@ │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ bl 32e458 │ │ │ │ ldr r1, [pc, #68] @ (32d1e8 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cbz r3, 32d1d4 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cbnz r3, 32d1ce │ │ │ │ ldr r2, [pc, #52] @ (32d1ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (32d1f0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 850688 │ │ │ │ + b.w 8506b8 │ │ │ │ ldr r2, [pc, #36] @ (32d1f4 ) │ │ │ │ add r2, pc │ │ │ │ b.n 32d1ba │ │ │ │ ldr r1, [pc, #32] @ (32d1f8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 850688 │ │ │ │ - add r6, sp, #304 @ 0x130 │ │ │ │ + b.w 8506b8 │ │ │ │ + add r6, sp, #496 @ 0x1f0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - beq.n 32d1b0 │ │ │ │ + bne.n 32d210 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r6, [r5, #18] │ │ │ │ + ldrh r6, [r3, #20] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cdp 0, 14, cr0, cr8, cr4, {3} │ │ │ │ - add r6, sp, #176 @ 0xb0 │ │ │ │ + vhadd.s16 q0, q4, q10 │ │ │ │ + add r6, sp, #368 @ 0x170 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032d1fc : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -250202,20 +250200,20 @@ │ │ │ │ movs r0, #0 │ │ │ │ bl 32e4a4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #20] @ (32d22c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 8255b0 │ │ │ │ + b.w 8255e0 │ │ │ │ nop │ │ │ │ - ldrh r2, [r2, #16] │ │ │ │ + ldrh r2, [r0, #18] │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 0032d230 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -250240,17 +250238,17 @@ │ │ │ │ ldrd r3, r1, [r5] │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r3, #20 │ │ │ │ asrs r3, r1, #20 │ │ │ │ orr.w r2, r2, r1, lsl #12 │ │ │ │ ldr r1, [pc, #64] @ (32d2b8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ mov r0, r5 │ │ │ │ - bl 825a24 │ │ │ │ + bl 825a54 │ │ │ │ ldr r2, [pc, #52] @ (32d2bc ) │ │ │ │ ldr r3, [pc, #44] @ (32d2b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -250265,15 +250263,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ cbnz r6, 32d2ca │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #624 @ 0x270 │ │ │ │ + add r5, sp, #816 @ 0x330 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cbnz r4, 32d2c6 │ │ │ │ lsls r1, r5, #3 │ │ │ │ │ │ │ │ 0032d2c0 : │ │ │ │ movs r0, #0 │ │ │ │ b.w 32e4e8 │ │ │ │ @@ -250298,31 +250296,31 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86b3e8 │ │ │ │ + bl 86b418 │ │ │ │ ldr r1, [pc, #152] @ (32d39c ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86b528 │ │ │ │ + bl 86b558 │ │ │ │ ldr r1, [pc, #144] @ (32d3a0 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 86b3e8 │ │ │ │ + bl 86b418 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r1 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 725cc8 │ │ │ │ + bl 725cf8 │ │ │ │ subs.w ip, r0, #0 │ │ │ │ blt.n 32d37e │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ mov.w r4, ip, asr #31 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -250353,31 +250351,31 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ (32d3a8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ b.n 32d354 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb8bc │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #20] │ │ │ │ + ldrh r4, [r1, #22] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - @ instruction: 0xb65a │ │ │ │ + @ instruction: 0xb68a │ │ │ │ lsls r6, r3, #1 │ │ │ │ - udf #46 @ 0x2e │ │ │ │ + udf #94 @ 0x5e │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xb84c │ │ │ │ lsls r1, r5, #3 │ │ │ │ - add r4, sp, #680 @ 0x2a8 │ │ │ │ + add r4, sp, #872 @ 0x368 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032d3ac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -250390,26 +250388,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86b3e8 │ │ │ │ + bl 86b418 │ │ │ │ ldr r1, [pc, #104] @ (32d444 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 86b528 │ │ │ │ + bl 86b558 │ │ │ │ ldr r1, [pc, #96] @ (32d448 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r4, sp, #16 │ │ │ │ - bl 86b3e8 │ │ │ │ + bl 86b418 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 518058 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -250434,19 +250432,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb7e2 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #14] │ │ │ │ + ldrh r2, [r6, #14] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - push {r7, lr} │ │ │ │ + push {r4, r5, r7, lr} │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ble.n 32d4f4 │ │ │ │ + ble.n 32d354 │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xb796 │ │ │ │ lsls r1, r5, #3 │ │ │ │ │ │ │ │ 0032d450 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -250552,15 +250550,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (32d59c ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 86b3e8 │ │ │ │ + bl 86b418 │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 516024 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 5696c8 │ │ │ │ @@ -250583,15 +250581,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cpsie ai │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r3, r5} │ │ │ │ + stmia r7!, {r3, r4, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ @ instruction: 0xb63a │ │ │ │ lsls r1, r5, #3 │ │ │ │ │ │ │ │ 0032d5a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -250634,71 +250632,71 @@ │ │ │ │ lsls r3, r1, #4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r2, [pc, #716] @ (32d8d8 ) │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ ldr r3, [r6, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32d89a │ │ │ │ ldr r1, [pc, #692] @ (32d8dc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r1, [pc, #688] @ (32d8e0 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r1, [pc, #676] @ (32d8e4 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r1, [pc, #668] @ (32d8e8 ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r1, [pc, #656] @ (32d8ec ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r1, [pc, #648] @ (32d8f0 ) │ │ │ │ ldr.w r2, [fp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldrb.w r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32d878 │ │ │ │ ldr r2, [pc, #628] @ (32d8f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #628] @ (32d8f8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldrb.w r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32d872 │ │ │ │ ldr r2, [pc, #612] @ (32d8fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #612] @ (32d900 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 32d5ea │ │ │ │ mov r0, r7 │ │ │ │ - bl 825e20 │ │ │ │ + bl 825e50 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 5696c8 │ │ │ │ ldr r2, [pc, #584] @ (32d904 ) │ │ │ │ ldr r3, [pc, #528] @ (32d8cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -250717,166 +250715,166 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #5 │ │ │ │ ldr r3, [pc, #492] @ (32d8d8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32d88e │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldrb.w r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32d87e │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 32d6a4 │ │ │ │ ldr r1, [pc, #476] @ (32d908 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ b.n 32d6a4 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #3 │ │ │ │ ldr r3, [pc, #412] @ (32d8d8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32d894 │ │ │ │ ldr r1, [pc, #440] @ (32d90c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r1, [pc, #432] @ (32d910 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r1, [pc, #424] @ (32d914 ) │ │ │ │ ldrd r2, r3, [fp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r1, [pc, #412] @ (32d918 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r1, [pc, #404] @ (32d91c ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r1, [pc, #392] @ (32d920 ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r1, [pc, #384] @ (32d924 ) │ │ │ │ ldrd r2, r3, [fp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r1, [pc, #372] @ (32d928 ) │ │ │ │ ldr.w r2, [fp, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ b.n 32d6a4 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #2 │ │ │ │ ldr r3, [pc, #272] @ (32d8d8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32d8a0 │ │ │ │ ldr r1, [pc, #332] @ (32d92c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r1, [pc, #328] @ (32d930 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r1, [pc, #316] @ (32d934 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r1, [pc, #308] @ (32d938 ) │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ b.n 32d6a4 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #4 │ │ │ │ ldr r3, [pc, #188] @ (32d8d8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32d8a6 │ │ │ │ ldr r1, [pc, #268] @ (32d93c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r1, [pc, #260] @ (32d940 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r1, [pc, #252] @ (32d944 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r1, [pc, #240] @ (32d948 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r1, [pc, #232] @ (32d94c ) │ │ │ │ ldr.w r2, [fp, #32] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ b.n 32d6a4 │ │ │ │ ldr r2, [pc, #220] @ (32d950 ) │ │ │ │ add r2, pc │ │ │ │ b.n 32d69a │ │ │ │ ldr r2, [pc, #216] @ (32d954 ) │ │ │ │ add r2, pc │ │ │ │ b.n 32d682 │ │ │ │ ldr r1, [pc, #216] @ (32d958 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ b.n 32d714 │ │ │ │ ldr r3, [pc, #204] @ (32d95c ) │ │ │ │ add r3, pc │ │ │ │ b.n 32d702 │ │ │ │ ldr r3, [pc, #200] @ (32d960 ) │ │ │ │ add r3, pc │ │ │ │ b.n 32d752 │ │ │ │ @@ -250900,97 +250898,97 @@ │ │ │ │ blx 288a0c │ │ │ │ push {r3, r5, r6, r7, lr} │ │ │ │ lsls r1, r5, #3 │ │ │ │ push {r1, r2, r3, r4, r6, r7, lr} │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #360 @ 0x168 │ │ │ │ + add r2, sp, #552 @ 0x228 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r3, sp, #96 @ 0x60 │ │ │ │ + add r3, sp, #288 @ 0x120 │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r4, [r5, r0] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #96 @ 0x60 │ │ │ │ + add r2, sp, #288 @ 0x120 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r2, sp, #160 @ 0xa0 │ │ │ │ + add r2, sp, #352 @ 0x160 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r2, sp, #168 @ 0xa8 │ │ │ │ + add r2, sp, #360 @ 0x168 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r2, sp, #176 @ 0xb0 │ │ │ │ + add r2, sp, #368 @ 0x170 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r2, sp, #184 @ 0xb8 │ │ │ │ + add r2, sp, #376 @ 0x178 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r2, sp, #184 @ 0xb8 │ │ │ │ + add r2, sp, #376 @ 0x178 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r0!, {r2, r4, r6} │ │ │ │ + ldmia r0!, {r2, r7} │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r2, sp, #152 @ 0x98 │ │ │ │ + add r2, sp, #344 @ 0x158 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r0!, {r2, r3, r4, r5} │ │ │ │ + ldmia r0!, {r2, r3, r5, r6} │ │ │ │ lsls r3, r4, #1 │ │ │ │ - add r2, sp, #136 @ 0x88 │ │ │ │ + add r2, sp, #328 @ 0x148 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r3, r5, r6, r7} │ │ │ │ lsls r1, r5, #3 │ │ │ │ - add r1, sp, #448 @ 0x1c0 │ │ │ │ + add r1, sp, #640 @ 0x280 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, sp, #936 @ 0x3a8 │ │ │ │ + add r1, sp, #104 @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r1, sp, #456 @ 0x1c8 │ │ │ │ + add r1, sp, #648 @ 0x288 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r1, sp, #48 @ 0x30 │ │ │ │ + add r1, sp, #240 @ 0xf0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r1, sp, #424 @ 0x1a8 │ │ │ │ + add r1, sp, #616 @ 0x268 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r1, sp, #0 │ │ │ │ + add r1, sp, #192 @ 0xc0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r1, sp, #408 @ 0x198 │ │ │ │ + add r1, sp, #600 @ 0x258 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r1, sp, #432 @ 0x1b0 │ │ │ │ + add r1, sp, #624 @ 0x270 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, sp, #912 @ 0x390 │ │ │ │ + add r1, sp, #80 @ 0x50 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, sp, #384 @ 0x180 │ │ │ │ + add r0, sp, #576 @ 0x240 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, sp, #928 @ 0x3a0 │ │ │ │ + add r1, sp, #96 @ 0x60 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, sp, #584 @ 0x248 │ │ │ │ + add r0, sp, #776 @ 0x308 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, sp, #584 @ 0x248 │ │ │ │ + add r0, sp, #776 @ 0x308 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, sp, #56 @ 0x38 │ │ │ │ + add r0, sp, #248 @ 0xf8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, sp, #600 @ 0x258 │ │ │ │ + add r0, sp, #792 @ 0x318 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, sp, #256 @ 0x100 │ │ │ │ + add r0, sp, #448 @ 0x1c0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, sp, #136 @ 0x88 │ │ │ │ + add r0, sp, #328 @ 0x148 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, sp, #200 @ 0xc8 │ │ │ │ + add r0, sp, #392 @ 0x188 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r2, sp, #768 @ 0x300 │ │ │ │ + add r2, sp, #960 @ 0x3c0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r2, sp, #744 @ 0x2e8 │ │ │ │ + add r2, sp, #936 @ 0x3a8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add r0, sp, #312 @ 0x138 │ │ │ │ + add r0, sp, #504 @ 0x1f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r4, r0] │ │ │ │ + ldr r4, [r2, r1] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r6, [r3, r0] │ │ │ │ + ldr r6, [r1, r1] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r0, [r3, r0] │ │ │ │ + ldr r0, [r1, r1] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r2, [r2, r0] │ │ │ │ + ldr r2, [r0, r1] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldr r4, [r1, r0] │ │ │ │ + ldr r4, [r7, r0] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - str r2, [r3, #92] @ 0x5c │ │ │ │ + str r2, [r1, #96] @ 0x60 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r0, sp, #424 @ 0x1a8 │ │ │ │ + add r0, sp, #616 @ 0x268 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032d978 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -251009,20 +251007,20 @@ │ │ │ │ bl 32e6cc │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 32d9b4 │ │ │ │ ldr r1, [pc, #76] @ (32d9f8 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 5696c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8255ec │ │ │ │ + bl 82561c │ │ │ │ ldr r2, [pc, #56] @ (32d9fc ) │ │ │ │ ldr r3, [pc, #44] @ (32d9f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -251038,15 +251036,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ sxth r6, r2 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #18] │ │ │ │ + strh r6, [r5, #20] │ │ │ │ lsls r5, r3, #1 │ │ │ │ cbz r6, 32da36 │ │ │ │ lsls r1, r5, #3 │ │ │ │ │ │ │ │ 0032da00 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -251067,19 +251065,19 @@ │ │ │ │ bl 32e55c │ │ │ │ cbz r0, 32da48 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #96] @ (32da94 ) │ │ │ │ ldrd r2, r3, [r0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cbnz r3, 32da78 │ │ │ │ mov r0, r4 │ │ │ │ - bl 825a9c │ │ │ │ + bl 825acc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 5696c8 │ │ │ │ ldr r2, [pc, #68] @ (32da98 ) │ │ │ │ ldr r3, [pc, #60] @ (32da90 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -251096,26 +251094,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (32da9c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ b.n 32da42 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ cbz r6, 32dab2 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #56 @ (adr r7, 32dad0 ) │ │ │ │ + add r7, pc, #248 @ (adr r7, 32db90 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ cbz r0, 32dab0 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - add r6, pc, #864 @ (adr r6, 32de00 ) │ │ │ │ + add r7, pc, #32 @ (adr r7, 32dac0 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #324] @ (32dbf8 ) │ │ │ │ @@ -251129,91 +251127,91 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #316] @ (32dc04 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32dbaa │ │ │ │ movs r0, #32 │ │ │ │ blx 2889f4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 732d98 │ │ │ │ + bl 732dc8 │ │ │ │ blx 28b1e4 │ │ │ │ ldr r3, [pc, #280] @ (32dc08 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #280] @ (32dc0c ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ - bl 7324fc │ │ │ │ + bl 73252c │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ ldr r1, [pc, #268] @ (32dc10 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 731f80 │ │ │ │ + bl 731fb0 │ │ │ │ ldr r1, [pc, #260] @ (32dc14 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 731f80 │ │ │ │ + bl 731fb0 │ │ │ │ ldr r1, [pc, #248] @ (32dc18 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #17] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 731f80 │ │ │ │ + bl 731fb0 │ │ │ │ ldr r1, [pc, #240] @ (32dc1c ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #18] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 731f80 │ │ │ │ + bl 731fb0 │ │ │ │ ldr r1, [pc, #228] @ (32dc20 ) │ │ │ │ add r2, sp, #8 │ │ │ │ strb r0, [r4, #19] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 731f80 │ │ │ │ + bl 731fb0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strb r0, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32dbd4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 87a7d0 │ │ │ │ + bl 87a800 │ │ │ │ ldr r2, [pc, #204] @ (32dc24 ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [pc, #204] @ (32dc28 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 7325ec │ │ │ │ + bl 73261c │ │ │ │ ldr r1, [pc, #196] @ (32dc2c ) │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ - bl 734db4 │ │ │ │ + bl 734de4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 867d1c │ │ │ │ + bl 867d4c │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r4, #24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 7f68ac │ │ │ │ + bl 7f68dc │ │ │ │ mov r0, r8 │ │ │ │ - bl 865200 │ │ │ │ + bl 865230 │ │ │ │ cbz r5, 32db9c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 32dbe6 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ cbz r3, 32dbda │ │ │ │ movs r0, #8 │ │ │ │ @@ -251238,60 +251236,60 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #20] │ │ │ │ b.n 32db56 │ │ │ │ mov r0, r5 │ │ │ │ - bl 86c7dc │ │ │ │ + bl 86c80c │ │ │ │ b.n 32db9c │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (32dc34 ) │ │ │ │ movs r2, #97 @ 0x61 │ │ │ │ ldr r1, [pc, #76] @ (32dc38 ) │ │ │ │ ldr r0, [pc, #76] @ (32dc3c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ sub sp, #432 @ 0x1b0 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - movs r4, #2 │ │ │ │ + movs r4, #50 @ 0x32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #376 @ 0x178 │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #20] │ │ │ │ + strh r6, [r0, #22] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r3, sp, #96 @ 0x60 │ │ │ │ + add r3, sp, #288 @ 0x120 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r1, #25] │ │ │ │ + ldrb r4, [r7, #25] │ │ │ │ lsls r7, r3, #1 │ │ │ │ - ldrb r6, [r7, r2] │ │ │ │ + ldrb r6, [r5, r3] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r3, sp, #144 @ 0x90 │ │ │ │ + add r3, sp, #336 @ 0x150 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r1, #16] │ │ │ │ + strb r6, [r7, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r6, pc, #72 @ (adr r6, 32dc70 ) │ │ │ │ + add r6, pc, #264 @ (adr r6, 32dd30 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, #112 @ 0x70 │ │ │ │ + adds r0, #160 @ 0xa0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r6, pc, #80 @ (adr r6, 32dc80 ) │ │ │ │ + add r6, pc, #272 @ (adr r6, 32dd40 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ add r7, sp, #984 @ 0x3d8 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - str r6, [r7, #40] @ 0x28 │ │ │ │ + str r6, [r5, #44] @ 0x2c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r0, [r2, #27] │ │ │ │ + strb r0, [r0, #28] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r2, [r5, #27] │ │ │ │ + strb r2, [r3, #28] │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #248] @ (32dd4c ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -251302,36 +251300,36 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 32dcbe │ │ │ │ ldr r6, [pc, #228] @ (32dd58 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #228] @ (32dd5c ) │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #331 @ 0x14b │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r2, [pc, #200] @ (32dd60 ) │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ cbz r4, 32dce8 │ │ │ │ mov r0, r7 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -251353,23 +251351,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ ldr r1, [pc, #120] @ (32dd68 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 2894f4 │ │ │ │ b.n 32dcbe │ │ │ │ mov r0, r5 │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ ldr r1, [pc, #104] @ (32dd6c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 2894f4 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ @@ -251397,93 +251395,93 @@ │ │ │ │ b.n 32dd1c │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r7, sp, #304 @ 0x130 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #184 @ (adr r5, 32de10 ) │ │ │ │ + add r5, pc, #376 @ (adr r5, 32ded0 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r6, #32] │ │ │ │ + str r2, [r4, #36] @ 0x24 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r5, pc, #96 @ (adr r5, 32ddc0 ) │ │ │ │ + add r5, pc, #288 @ (adr r5, 32de80 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r5, pc, #72 @ (adr r5, 32ddac ) │ │ │ │ + add r5, pc, #264 @ (adr r5, 32de6c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ add r6, sp, #904 @ 0x388 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - add r4, pc, #1008 @ (adr r4, 32e15c ) │ │ │ │ + add r5, pc, #176 @ (adr r5, 32de1c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r4, pc, #784 @ (adr r4, 32e080 ) │ │ │ │ + add r4, pc, #976 @ (adr r4, 32e140 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r4, pc, #816 @ (adr r4, 32e0a4 ) │ │ │ │ + add r4, pc, #1008 @ (adr r4, 32e164 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #120] @ (32de00 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 32ddd4 │ │ │ │ ldr r5, [pc, #108] @ (32de04 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #108] @ (32de08 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #374 @ 0x176 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r2, [pc, #80] @ (32de0c ) │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 32ddea │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ ldr r1, [pc, #28] @ (32de10 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 2894f4 │ │ │ │ b.n 32ddd4 │ │ │ │ nop │ │ │ │ - add r4, pc, #0 @ (adr r4, 32de04 ) │ │ │ │ + add r4, pc, #192 @ (adr r4, 32dec4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r1, #16] │ │ │ │ + str r6, [r7, #16] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r3, pc, #976 @ (adr r3, 32e1dc ) │ │ │ │ + add r4, pc, #144 @ (adr r4, 32de9c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r3, pc, #952 @ (adr r3, 32e1c8 ) │ │ │ │ + add r4, pc, #120 @ (adr r4, 32de88 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r4, pc, #136 @ (adr r4, 32de9c ) │ │ │ │ + add r4, pc, #328 @ (adr r4, 32df5c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032de14 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -251498,30 +251496,30 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ ldr r5, [pc, #280] @ (32df54 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72ca84 │ │ │ │ + bl 72cab4 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov sl, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ bl 2948f0 │ │ │ │ ldr r3, [pc, #220] @ (32df58 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ @@ -251533,22 +251531,22 @@ │ │ │ │ blx 2889f4 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [fp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #4] │ │ │ │ - bl 732e54 │ │ │ │ + bl 732e84 │ │ │ │ str.w r0, [fp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ str.w r3, [fp, #16] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #20] │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ blx 28b1e4 │ │ │ │ str.w r0, [fp, #8] │ │ │ │ ldr.w r3, [r6, #200] @ 0xc8 │ │ │ │ cbz r3, 32deea │ │ │ │ movs r0, #144 @ 0x90 │ │ │ │ blx 2889f4 │ │ │ │ ldr.w r3, [r6, #200] @ 0xc8 │ │ │ │ @@ -251596,19 +251594,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r5, sp, #488 @ 0x1e8 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #72] @ 0x48 │ │ │ │ + str r2, [r2, #76] @ 0x4c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r4, #56] @ 0x38 │ │ │ │ + str r6, [r2, #60] @ 0x3c │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [r6, #4] │ │ │ │ + str r4, [r4, #8] │ │ │ │ lsls r4, r5, #1 │ │ │ │ add r5, sp, #240 @ 0xf0 │ │ │ │ lsls r1, r5, #3 │ │ │ │ adds r4, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #576 @ 0x240 │ │ │ │ lsls r1, r5, #3 │ │ │ │ @@ -251619,15 +251617,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r0, [pc, #328] @ (32e0bc ) │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ - bl 730a88 │ │ │ │ + bl 730ab8 │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 32e09c │ │ │ │ ldr r3, [pc, #312] @ (32e0c0 ) │ │ │ │ mov r7, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -251673,15 +251671,15 @@ │ │ │ │ strb r1, [r4, #24] │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r6, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ strb.w ip, [r4, #25] │ │ │ │ strb r2, [r4, #26] │ │ │ │ - bl 731424 │ │ │ │ + bl 731454 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ strb.w r0, [r4, #36] @ 0x24 │ │ │ │ cbz r5, 32e024 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b1e4 │ │ │ │ @@ -251739,17 +251737,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - str r0, [r5, #36] @ 0x24 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r6, r6, #13 │ │ │ │ + lsls r6, r4, #14 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032e0c4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -251786,88 +251784,88 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (32e1a0 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 72ca84 │ │ │ │ + bl 72cab4 │ │ │ │ ldr r2, [pc, #108] @ (32e1a4 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #108] @ (32e1a8 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ add.w r3, r4, #116 @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldrb.w r5, [r0, #152] @ 0x98 │ │ │ │ cbz r5, 32e176 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 330ae4 │ │ │ │ add.w r3, r4, #136 @ 0x88 │ │ │ │ ldr r1, [pc, #48] @ (32e1ac ) │ │ │ │ ldr r4, [pc, #48] @ (32e1b0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r2, #154 @ 0x9a │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrb r6, [r6, r5] │ │ │ │ + ldrb r6, [r4, r6] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r3, #24] │ │ │ │ + str r0, [r1, #28] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [r3, #8] │ │ │ │ + str r2, [r1, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - add r0, pc, #80 @ (adr r0, 32e200 ) │ │ │ │ + add r0, pc, #272 @ (adr r0, 32e2c0 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, pc, #816 @ (adr r0, 32e4e4 ) │ │ │ │ + add r0, pc, #1008 @ (adr r0, 32e5a4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032e1b4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 72d044 │ │ │ │ + bl 72d074 │ │ │ │ cbnz r0, 32e1f8 │ │ │ │ - bl 72ca84 │ │ │ │ + bl 72cab4 │ │ │ │ ldr r1, [pc, #80] @ (32e228 ) │ │ │ │ ldr r2, [pc, #84] @ (32e22c ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (32e230 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 332aac │ │ │ │ ldr r3, [pc, #56] @ (32e234 ) │ │ │ │ movs r2, #164 @ 0xa4 │ │ │ │ @@ -251875,34 +251873,34 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #56] @ (32e23c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ add r3, r2 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r2, [r2, r3] │ │ │ │ + ldrb r2, [r0, r4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r2, [r6, #12] │ │ │ │ + str r2, [r4, #16] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r0, [r7, r7] │ │ │ │ + str r0, [r5, #0] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r0, [r5, r2] │ │ │ │ + ldrb r0, [r3, r3] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r0, pc, #472 @ (adr r0, 32e414 ) │ │ │ │ + add r0, pc, #664 @ (adr r0, 32e4d4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r7, [sp, #552] @ 0x228 │ │ │ │ + ldr r7, [sp, #744] @ 0x2e8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032e240 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -251910,21 +251908,21 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #80] @ (32e2a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 733360 │ │ │ │ + bl 733390 │ │ │ │ ldr r1, [pc, #64] @ (32e2a8 ) │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730a78 │ │ │ │ + bl 730aa8 │ │ │ │ ldr r2, [pc, #56] @ (32e2ac ) │ │ │ │ ldr r3, [pc, #44] @ (32e2a4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -251955,26 +251953,26 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r0, [pc, #352] @ (32e424 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #352] @ (32e428 ) │ │ │ │ add r0, pc │ │ │ │ blx 289200 │ │ │ │ mov r7, r0 │ │ │ │ - bl 72ca84 │ │ │ │ + bl 72cab4 │ │ │ │ ldr r1, [pc, #344] @ (32e42c ) │ │ │ │ ldr r2, [pc, #344] @ (32e430 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #336] @ (32e434 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32e418 │ │ │ │ ldr.w r9, [r2] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #316] @ (32e438 ) │ │ │ │ mov r0, r7 │ │ │ │ @@ -252063,19 +252061,19 @@ │ │ │ │ adc.w r6, r6, #0 │ │ │ │ cmp r6, fp │ │ │ │ it eq │ │ │ │ cmpeq sl, r9 │ │ │ │ bne.n 32e350 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 82540c │ │ │ │ + bl 82543c │ │ │ │ mov r0, r4 │ │ │ │ blx 288d38 │ │ │ │ mov r0, r7 │ │ │ │ - bl 869d10 │ │ │ │ + bl 869d40 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 32e3f4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ blx 288890 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ @@ -252091,39 +252089,39 @@ │ │ │ │ blx 2894f4 │ │ │ │ b.n 32e378 │ │ │ │ ldr r1, [pc, #56] @ (32e454 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 2894f4 │ │ │ │ b.n 32e3e2 │ │ │ │ - ldr r5, [pc, #952] @ (32e7e0 ) │ │ │ │ + ldr r6, [pc, #120] @ (32e4a0 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ add r0, sp, #808 @ 0x328 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldrh r4, [r2, r7] │ │ │ │ + ldrb r4, [r0, r0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrsh r2, [r6, r7] │ │ │ │ + str r2, [r4, #0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r0, [r7, r3] │ │ │ │ + ldrsh r0, [r5, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r7, [sp, #768] @ 0x300 │ │ │ │ + ldr r7, [sp, #960] @ 0x3c0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #576] @ 0x240 │ │ │ │ + ldr r7, [sp, #768] @ 0x300 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r7, [sp, #600] @ 0x258 │ │ │ │ + ldr r7, [sp, #792] @ 0x318 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r4, sp, #208 @ 0xd0 │ │ │ │ + add r4, sp, #400 @ 0x190 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r7, [sp, #312] @ 0x138 │ │ │ │ + ldr r7, [sp, #504] @ 0x1f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r7, [sp, #280] @ 0x118 │ │ │ │ + ldr r7, [sp, #472] @ 0x1d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [sp, #656] @ 0x290 │ │ │ │ + ldr r6, [sp, #848] @ 0x350 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032e458 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -252148,15 +252146,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ add r7, pc, #208 @ (adr r7, 32e56c ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ adds r0, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r0, #19] │ │ │ │ + strb r0, [r6, #19] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 0032e4a4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -252166,15 +252164,15 @@ │ │ │ │ blx 2889f4 │ │ │ │ ldr r3, [pc, #36] @ (32e4e4 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 87eaa8 │ │ │ │ + bl 87ead8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -252212,53 +252210,53 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (32e554 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r4, [r0, r6] │ │ │ │ + ldr r4, [r6, r6] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r5, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r6, [sp, #120] @ 0x78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [sp, #408] @ 0x198 │ │ │ │ + ldr r4, [sp, #600] @ 0x258 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032e558 : │ │ │ │ b.w 3b0250 │ │ │ │ │ │ │ │ 0032e55c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #24 │ │ │ │ sub sp, #8 │ │ │ │ blx 2889f4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72ca84 │ │ │ │ + bl 72cab4 │ │ │ │ ldr.w ip, [pc, #80] @ 32e5cc │ │ │ │ ldr r2, [pc, #80] @ (32e5d0 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (32e5d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ str r3, [r4, #0] │ │ │ │ bl 3b0350 │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ @@ -252274,30 +252272,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r5, r4] │ │ │ │ + ldr r2, [r3, r5] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r1, r5] │ │ │ │ + ldrb r4, [r7, r5] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r6, [r1, r1] │ │ │ │ + ldrb r6, [r7, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 0032e5d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 52a678 │ │ │ │ mov r4, r0 │ │ │ │ - bl 869d10 │ │ │ │ + bl 869d40 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 32e602 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 288890 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -252315,21 +252313,21 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (32e668 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 289200 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7327f0 │ │ │ │ + bl 732820 │ │ │ │ ldr r1, [pc, #56] @ (32e66c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 730a80 │ │ │ │ + bl 730ab0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 869d10 │ │ │ │ + bl 869d40 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 32e652 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 288890 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -252338,35 +252336,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #568] @ (32e8a4 ) │ │ │ │ + ldr r2, [pc, #760] @ (32e964 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ bl 13666e │ │ │ │ │ │ │ │ 0032e670 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (32e6c4 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 289200 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7327f0 │ │ │ │ + bl 732820 │ │ │ │ ldr r1, [pc, #56] @ (32e6c8 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 730a80 │ │ │ │ + bl 730ab0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 869d10 │ │ │ │ + bl 869d40 │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 32e6ae │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 288890 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -252375,15 +252373,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #200] @ (32e790 ) │ │ │ │ + ldr r2, [pc, #392] @ (32e850 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ bl 20e6ca │ │ │ │ │ │ │ │ 0032e6cc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -252392,31 +252390,31 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #108] @ (32e750 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7333f8 │ │ │ │ + bl 733428 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 32e72c │ │ │ │ ldr r4, [pc, #96] @ (32e754 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #96] @ (32e758 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #232 @ 0xe8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ blx 2889f4 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r5, #96 @ 0x60 │ │ │ │ - bl 87eaa8 │ │ │ │ + bl 87ead8 │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -252429,56 +252427,56 @@ │ │ │ │ ldr r1, [pc, #44] @ (32e764 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 32e718 │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r4, [sp, #616] @ 0x268 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [pc, #824] @ (32ea8c ) │ │ │ │ + ldr r1, [pc, #1016] @ (32eb4c ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrsb r4, [r6, r6] │ │ │ │ + ldrsb r4, [r4, r7] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r6, [r6, r5] │ │ │ │ + ldrsb r6, [r4, r6] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [sp, #112] @ 0x70 │ │ │ │ + ldr r4, [sp, #304] @ 0x130 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [sp, #344] @ 0x158 │ │ │ │ + ldr r2, [sp, #536] @ 0x218 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0032e768 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72ca84 │ │ │ │ - bl 730794 │ │ │ │ + bl 72cab4 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r1, [pc, #92] @ (32e7e4 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 730344 │ │ │ │ + bl 730374 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 32e7b6 │ │ │ │ ldr r3, [pc, #84] @ (32e7e8 ) │ │ │ │ ldr r2, [pc, #84] @ (32e7ec ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #256 @ 0x100 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #132 @ 0x84 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ @@ -252488,42 +252486,42 @@ │ │ │ │ ldr r1, [pc, #56] @ (32e7f8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #240 @ 0xf0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #419 @ 0x1a3 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r4, [sp, #56] @ 0x38 │ │ │ │ + ldr r4, [sp, #248] @ 0xf8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r6, [r2, r4] │ │ │ │ + ldrsb r6, [r0, r5] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [sp, #320] @ 0x140 │ │ │ │ + ldr r4, [sp, #512] @ 0x200 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r6, [r5, r3] │ │ │ │ + ldrsb r6, [r3, r4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r3, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r4, [sp, #112] @ 0x70 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [sp, #824] @ 0x338 │ │ │ │ + ldr r1, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (32e80c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ ldrh r2, [r1, #58] @ 0x3a │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -252532,15 +252530,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #800] @ (32eb48 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov.w r3, #134217728 @ 0x8000000 │ │ │ │ str.w r3, [r0, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #776] @ (32eb4c ) │ │ │ │ movs r7, #1 │ │ │ │ vldr d7, [pc, #752] @ 32eb38 │ │ │ │ add r3, pc │ │ │ │ @@ -252553,577 +252551,577 @@ │ │ │ │ ldr r3, [pc, #764] @ (32eb58 ) │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r0, #146] @ 0x92 │ │ │ │ mov r0, r4 │ │ │ │ vstr d7, [r5, #216] @ 0xd8 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 733a08 │ │ │ │ + bl 733a38 │ │ │ │ ldr r2, [pc, #744] @ (32eb5c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #740] @ (32eb60 ) │ │ │ │ - bl 734164 │ │ │ │ + bl 734194 │ │ │ │ ldr r3, [pc, #740] @ (32eb64 ) │ │ │ │ ldr r2, [pc, #740] @ (32eb68 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733a08 │ │ │ │ + bl 733a38 │ │ │ │ ldr r2, [pc, #728] @ (32eb6c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #724] @ (32eb70 ) │ │ │ │ - bl 734164 │ │ │ │ + bl 734194 │ │ │ │ ldr r3, [pc, #724] @ (32eb74 ) │ │ │ │ ldr r2, [pc, #724] @ (32eb78 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733a08 │ │ │ │ + bl 733a38 │ │ │ │ ldr r2, [pc, #712] @ (32eb7c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #708] @ (32eb80 ) │ │ │ │ - bl 734164 │ │ │ │ + bl 734194 │ │ │ │ ldr r3, [pc, #708] @ (32eb84 ) │ │ │ │ ldr r2, [pc, #708] @ (32eb88 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733a08 │ │ │ │ + bl 733a38 │ │ │ │ ldr r2, [pc, #696] @ (32eb8c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #692] @ (32eb90 ) │ │ │ │ - bl 734164 │ │ │ │ + bl 734194 │ │ │ │ ldr r3, [pc, #692] @ (32eb94 ) │ │ │ │ ldr r2, [pc, #692] @ (32eb98 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733a08 │ │ │ │ + bl 733a38 │ │ │ │ ldr r2, [pc, #680] @ (32eb9c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #676] @ (32eba0 ) │ │ │ │ - bl 734164 │ │ │ │ + bl 734194 │ │ │ │ ldr r3, [pc, #676] @ (32eba4 ) │ │ │ │ ldr r2, [pc, #676] @ (32eba8 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 733a08 │ │ │ │ + bl 733a38 │ │ │ │ ldr r2, [pc, #664] @ (32ebac ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 734164 │ │ │ │ + bl 734194 │ │ │ │ ldr r3, [pc, #656] @ (32ebb0 ) │ │ │ │ ldr r1, [pc, #656] @ (32ebb4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #656] @ (32ebb8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #652] @ (32ebbc ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 73147c │ │ │ │ + bl 7314ac │ │ │ │ ldr r2, [pc, #640] @ (32ebc0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #636] @ (32ebc4 ) │ │ │ │ - bl 734164 │ │ │ │ + bl 734194 │ │ │ │ ldr r3, [pc, #636] @ (32ebc8 ) │ │ │ │ ldr r1, [pc, #636] @ (32ebcc ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #636] @ (32ebd0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #632] @ (32ebd4 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r6, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 73147c │ │ │ │ + bl 7314ac │ │ │ │ ldr r2, [pc, #620] @ (32ebd8 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 734164 │ │ │ │ + bl 734194 │ │ │ │ ldr r3, [pc, #612] @ (32ebdc ) │ │ │ │ ldr r1, [pc, #612] @ (32ebe0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #612] @ (32ebe4 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #608] @ (32ebe8 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 73147c │ │ │ │ + bl 7314ac │ │ │ │ ldr r2, [pc, #596] @ (32ebec ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 734164 │ │ │ │ + bl 734194 │ │ │ │ ldr r3, [pc, #588] @ (32ebf0 ) │ │ │ │ ldr r1, [pc, #592] @ (32ebf4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #588] @ (32ebf8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #588] @ (32ebfc ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 73147c │ │ │ │ + bl 7314ac │ │ │ │ ldr r2, [pc, #576] @ (32ec00 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 734164 │ │ │ │ + bl 734194 │ │ │ │ ldr r1, [pc, #568] @ (32ec04 ) │ │ │ │ ldr r3, [pc, #568] @ (32ec08 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #568] @ (32ec0c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 733a08 │ │ │ │ + bl 733a38 │ │ │ │ ldr r2, [pc, #560] @ (32ec10 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 734164 │ │ │ │ + bl 734194 │ │ │ │ ldr r1, [pc, #552] @ (32ec14 ) │ │ │ │ ldr r3, [pc, #552] @ (32ec18 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #552] @ (32ec1c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 733af0 │ │ │ │ + bl 733b20 │ │ │ │ ldr r2, [pc, #544] @ (32ec20 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 734164 │ │ │ │ + bl 734194 │ │ │ │ ldr r1, [pc, #536] @ (32ec24 ) │ │ │ │ ldr r3, [pc, #536] @ (32ec28 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #536] @ (32ec2c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 733af0 │ │ │ │ + bl 733b20 │ │ │ │ ldr r2, [pc, #528] @ (32ec30 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 734164 │ │ │ │ + bl 734194 │ │ │ │ ldr r3, [pc, #520] @ (32ec34 ) │ │ │ │ ldr r2, [pc, #520] @ (32ec38 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #520] @ (32ec3c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733af0 │ │ │ │ + bl 733b20 │ │ │ │ ldr r1, [pc, #512] @ (32ec40 ) │ │ │ │ ldr r3, [pc, #516] @ (32ec44 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #516] @ (32ec48 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 733af0 │ │ │ │ + bl 733b20 │ │ │ │ ldr r2, [pc, #504] @ (32ec4c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 734164 │ │ │ │ + bl 734194 │ │ │ │ ldr r1, [pc, #496] @ (32ec50 ) │ │ │ │ ldr r3, [pc, #500] @ (32ec54 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #500] @ (32ec58 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 733af0 │ │ │ │ + bl 733b20 │ │ │ │ ldr r2, [pc, #488] @ (32ec5c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 734164 │ │ │ │ + bl 734194 │ │ │ │ ldr r1, [pc, #480] @ (32ec60 ) │ │ │ │ ldr r3, [pc, #484] @ (32ec64 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #484] @ (32ec68 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 733a08 │ │ │ │ + bl 733a38 │ │ │ │ ldr r2, [pc, #472] @ (32ec6c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 734164 │ │ │ │ + bl 734194 │ │ │ │ ldr r1, [pc, #464] @ (32ec70 ) │ │ │ │ ldr r3, [pc, #468] @ (32ec74 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #468] @ (32ec78 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 733af0 │ │ │ │ + bl 733b20 │ │ │ │ ldr r2, [pc, #456] @ (32ec7c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 734164 │ │ │ │ + bl 734194 │ │ │ │ ldr r1, [pc, #448] @ (32ec80 ) │ │ │ │ ldr r3, [pc, #452] @ (32ec84 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r2, r1 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 732cd0 │ │ │ │ + bl 732d00 │ │ │ │ ldr r2, [pc, #432] @ (32ec88 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 734164 │ │ │ │ + bl 734194 │ │ │ │ ldr r1, [pc, #424] @ (32ec8c ) │ │ │ │ ldr r3, [pc, #428] @ (32ec90 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #428] @ (32ec94 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 733a08 │ │ │ │ + bl 733a38 │ │ │ │ ldr r2, [pc, #416] @ (32ec98 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 734164 │ │ │ │ + bl 734194 │ │ │ │ ldr r2, [pc, #408] @ (32ec9c ) │ │ │ │ str r7, [sp, #4] │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #408] @ (32eca0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ mov r6, r1 │ │ │ │ - bl 732cd0 │ │ │ │ + bl 732d00 │ │ │ │ ldr r2, [pc, #392] @ (32eca4 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 734164 │ │ │ │ + bl 734194 │ │ │ │ ldr r2, [pc, #384] @ (32eca8 ) │ │ │ │ ldr r1, [pc, #388] @ (32ecac ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #384] @ (32ecb0 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #384] @ (32ecb4 ) │ │ │ │ add r3, pc │ │ │ │ b.n 32ecb8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ vhadd.u8 d0, d0, d7 │ │ │ │ - ldrsb r0, [r4, r6] │ │ │ │ + ldrsb r0, [r2, r7] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r2, [r5, r2] │ │ │ │ + ldrh r2, [r3, r3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [r5, r6] │ │ │ │ + ldr r6, [r3, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsls r1, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #132 @ 0x84 │ │ │ │ + subs r3, #180 @ 0xb4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ asrs r5, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #616] @ 0x268 │ │ │ │ + ldr r3, [sp, #808] @ 0x328 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #664] @ 0x298 │ │ │ │ + ldr r3, [sp, #856] @ 0x358 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #616] @ 0x268 │ │ │ │ + ldr r3, [sp, #808] @ 0x328 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r5, #22] │ │ │ │ + strh r2, [r3, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r1, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #552] @ 0x228 │ │ │ │ + ldr r3, [sp, #744] @ 0x2e8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r2, 32eb8c │ │ │ │ + cbz r2, 32eb98 │ │ │ │ lsls r3, r4, #1 │ │ │ │ asrs r1, r0, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #536] @ 0x218 │ │ │ │ + ldr r3, [sp, #728] @ 0x2d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r3, [sp, #936] @ 0x3a8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r5, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #520] @ 0x208 │ │ │ │ + ldr r3, [sp, #712] @ 0x2c8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #600] @ 0x258 │ │ │ │ + ldr r3, [sp, #792] @ 0x318 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r1, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #552] @ 0x228 │ │ │ │ + ldr r3, [sp, #744] @ 0x2e8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r5, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r3, [sp, #888] @ 0x378 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #600] @ 0x258 │ │ │ │ + ldr r3, [sp, #792] @ 0x318 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsrs r5, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #632] @ 0x278 │ │ │ │ + ldr r3, [sp, #824] @ 0x338 │ │ │ │ lsls r0, r3, #1 │ │ │ │ add r2, pc, #272 @ (adr r2, 32ecd8 ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ asrs r5, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r3, [sp, #904] @ 0x388 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #616] @ 0x268 │ │ │ │ + ldr r3, [sp, #808] @ 0x328 │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r7, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, r7] │ │ │ │ + ldrb r0, [r0, r0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ lsrs r1, r2, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #664] @ 0x298 │ │ │ │ + ldr r3, [sp, #856] @ 0x358 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #536] @ 0x218 │ │ │ │ + ldr r3, [sp, #728] @ 0x2d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r5, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #616] @ 0x268 │ │ │ │ + ldr r3, [sp, #808] @ 0x328 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsrs r7, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r3, [sp, #896] @ 0x380 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf6280058 │ │ │ │ + @ instruction: 0xf6580058 │ │ │ │ lsrs r3, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r3, [sp, #864] @ 0x360 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #824] @ 0x338 │ │ │ │ + ldr r3, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r5, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #816] @ 0x330 │ │ │ │ + ldr r3, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r4, [sp, #152] @ 0x98 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsrs r1, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r4, [sp, #144] @ 0x90 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [sp, #40] @ 0x28 │ │ │ │ + ldr r4, [sp, #232] @ 0xe8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r1, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #16] │ │ │ │ + ldr r4, [sp, #208] @ 0xd0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r7, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #88] @ 0x58 │ │ │ │ + ldr r4, [sp, #280] @ 0x118 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r7, #96] @ 0x60 │ │ │ │ + ldr r0, [r5, #100] @ 0x64 │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsrs r7, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #24] │ │ │ │ + ldr r4, [sp, #216] @ 0xd8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [sp, #112] @ 0x70 │ │ │ │ + ldr r4, [sp, #304] @ 0x130 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r7, r2, #26 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #27 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #88] @ 0x58 │ │ │ │ + ldr r4, [sp, #280] @ 0x118 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [sp, #224] @ 0xe0 │ │ │ │ + ldr r4, [sp, #416] @ 0x1a0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ asrs r7, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #200] @ 0xc8 │ │ │ │ + ldr r4, [sp, #392] @ 0x188 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [sp, #208] @ 0xd0 │ │ │ │ + ldr r4, [sp, #400] @ 0x190 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r3, r6, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #200] @ 0xc8 │ │ │ │ + ldr r4, [sp, #392] @ 0x188 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [sp, #328] @ 0x148 │ │ │ │ + ldr r4, [sp, #520] @ 0x208 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldc2 15, cr15, [r5, #-1020]! @ 0xfffffc04 │ │ │ │ - ldr r4, [sp, #344] @ 0x158 │ │ │ │ + ldr r4, [sp, #536] @ 0x218 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r4, [sp, #656] @ 0x290 │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r7, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r3, r1, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r4, [sp, #664] @ 0x298 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r7, #14 │ │ │ │ + asrs r0, r5, #15 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r4, [sp, #664] @ 0x298 │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r3, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ - adcs r0, r4 │ │ │ │ + sbcs r0, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r5, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #72] @ 0x48 │ │ │ │ + ldr r3, [sp, #264] @ 0x108 │ │ │ │ lsls r0, r3, #1 │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ - bl 73147c │ │ │ │ + bl 7314ac │ │ │ │ ldr r2, [pc, #16] @ (32ecd8 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 734164 │ │ │ │ + b.w 734194 │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [sp, #312] @ 0x138 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ - bl 733360 │ │ │ │ + bl 733390 │ │ │ │ mov r1, r4 │ │ │ │ - bl 733134 │ │ │ │ + bl 733164 │ │ │ │ cbz r0, 32ed12 │ │ │ │ ldr r1, [pc, #68] @ (32ed44 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 732f24 │ │ │ │ + b.w 732f54 │ │ │ │ ldr r3, [pc, #52] @ (32ed48 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #52] @ (32ed4c ) │ │ │ │ ldr r1, [pc, #52] @ (32ed50 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #550 @ 0x226 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #56] @ 0x38 │ │ │ │ + ldr r2, [sp, #248] @ 0xf8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r5, r2] │ │ │ │ + strh r6, [r3, r3] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r2, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r3, [sp, #176] @ 0xb0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [sp, #896] @ 0x380 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #200] @ (32ee30 ) │ │ │ │ @@ -253131,15 +253129,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #204] @ (32ee38 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -253148,26 +253146,26 @@ │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ - bl 730798 │ │ │ │ + bl 7307c8 │ │ │ │ cbz r0, 32edb6 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 7307a4 │ │ │ │ + bl 7307d4 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 32ee04 │ │ │ │ blx 28a18c │ │ │ │ cmp r0, #7 │ │ │ │ bls.n 32ee1a │ │ │ │ ldr r1, [pc, #112] @ (32ee3c ) │ │ │ │ sub.w r3, r0, #8 │ │ │ │ @@ -253205,48 +253203,48 @@ │ │ │ │ ldr r1, [pc, #36] @ (32ee48 ) │ │ │ │ ldr r0, [pc, #40] @ (32ee4c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - strh r4, [r3, r1] │ │ │ │ + strh r4, [r1, r2] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r6, [r4, r5] │ │ │ │ + strb r6, [r2, r6] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r2, [r5, r1] │ │ │ │ + strb r2, [r3, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - rev r6, r7 │ │ │ │ + rev16 r6, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - rev r2, r1 │ │ │ │ + rev r2, r7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r4, [r4, r6] │ │ │ │ + str r4, [r2, r7] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r1, [sp, #888] @ 0x378 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [sp, #88] @ 0x58 │ │ │ │ + ldr r2, [sp, #280] @ 0x118 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r1, [pc, #124] @ (32eee8 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #124] @ (32eeec ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #120] @ (32eef0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ blx 288d38 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 288d38 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 288d38 │ │ │ │ @@ -253276,135 +253274,135 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r2, [r3, r5] │ │ │ │ + str r2, [r1, r6] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r6, [r3, r1] │ │ │ │ + strb r6, [r1, r2] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r4, [r4, r5] │ │ │ │ + strh r4, [r2, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #196] @ (32efd8 ) │ │ │ │ ldr r2, [pc, #200] @ (32efdc ) │ │ │ │ ldr r1, [pc, #200] @ (32efe0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov r8, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 32efcc │ │ │ │ ldr r0, [pc, #180] @ (32efe4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7312f8 │ │ │ │ + bl 731328 │ │ │ │ ldr r1, [pc, #176] @ (32efe8 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 731dd4 │ │ │ │ + bl 731e04 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 32ef5a │ │ │ │ ldr r1, [pc, #164] @ (32efec ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 732058 │ │ │ │ + bl 732088 │ │ │ │ cbnz r0, 32ef76 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730cf4 │ │ │ │ + bl 730d24 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 733360 │ │ │ │ + bl 733390 │ │ │ │ ldr.w r1, [r8, #188] @ 0xbc │ │ │ │ mov r2, r4 │ │ │ │ - bl 732ca8 │ │ │ │ + bl 732cd8 │ │ │ │ ldr r1, [pc, #104] @ (32eff0 ) │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 731f04 │ │ │ │ + bl 731f34 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32ef58 │ │ │ │ ldr r1, [pc, #92] @ (32eff4 ) │ │ │ │ movw r3, #1094 @ 0x446 │ │ │ │ ldr r2, [pc, #88] @ (32eff8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (32effc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r6 │ │ │ │ - bl 734264 │ │ │ │ + bl 734294 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32ef5a │ │ │ │ ldr r1, [pc, #64] @ (32f000 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 732f24 │ │ │ │ + bl 732f54 │ │ │ │ b.n 32ef58 │ │ │ │ ldr r0, [pc, #52] @ (32f004 ) │ │ │ │ add r0, pc │ │ │ │ - bl 7312f8 │ │ │ │ + bl 731328 │ │ │ │ mov r4, r0 │ │ │ │ b.n 32ef46 │ │ │ │ - str r2, [r6, r2] │ │ │ │ + str r2, [r4, r3] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r2, [r7, r6] │ │ │ │ + strh r2, [r5, r7] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r6, [r7, r2] │ │ │ │ + strh r6, [r5, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r1, [sp, #264] @ 0x108 │ │ │ │ + ldr r1, [sp, #456] @ 0x1c8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [sp, #296] @ 0x128 │ │ │ │ + ldr r1, [sp, #488] @ 0x1e8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r7, #96] @ 0x60 │ │ │ │ + ldr r6, [r5, #100] @ 0x64 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r1, [sp, #104] @ 0x68 │ │ │ │ + ldr r1, [sp, #296] @ 0x128 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r5, r0] │ │ │ │ + str r0, [r3, r1] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [sp, #368] @ 0x170 │ │ │ │ + ldr r0, [sp, #560] @ 0x230 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r2, #56] @ 0x38 │ │ │ │ + str r6, [r0, #60] @ 0x3c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r0, r0, #28 │ │ │ │ + lsrs r0, r6, #28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [sp, #776] @ 0x308 │ │ │ │ + ldr r0, [sp, #968] @ 0x3c8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 32f050 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253413,30 +253411,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (32f058 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ strb.w r4, [r0, #41] @ 0x29 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #664] @ (32f2ec ) │ │ │ │ + ldr r7, [pc, #856] @ (32f3ac ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r4, [r5, r2] │ │ │ │ + strh r4, [r3, r3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [r6, r6] │ │ │ │ + str r2, [r4, r7] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 32f0a4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253445,30 +253443,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (32f0ac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ strb.w r4, [r0, #49] @ 0x31 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #328] @ (32f1f0 ) │ │ │ │ + ldr r7, [pc, #520] @ (32f2b0 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r0, [r3, r1] │ │ │ │ + strh r0, [r1, r2] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r3, r5] │ │ │ │ + str r6, [r1, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 32f0f4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -253476,29 +253474,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (32f0fc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r0, [r0, #49] @ 0x31 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #1016] @ (32f4f0 ) │ │ │ │ + ldr r7, [pc, #184] @ (32f1b0 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r4, [r0, r0] │ │ │ │ + strh r4, [r6, r0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [r1, r4] │ │ │ │ + str r2, [r7, r4] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 32f148 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253507,30 +253505,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (32f150 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ strb.w r4, [r0, #50] @ 0x32 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #696] @ (32f404 ) │ │ │ │ + ldr r6, [pc, #888] @ (32f4c4 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [r6, r6] │ │ │ │ + str r4, [r4, r7] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [r7, r2] │ │ │ │ + str r2, [r5, r3] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 32f198 │ │ │ │ sub sp, #12 │ │ │ │ @@ -253538,29 +253536,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (32f1a0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r0, [r0, #50] @ 0x32 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #360] @ (32f304 ) │ │ │ │ + ldr r6, [pc, #552] @ (32f3c4 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r4, r5] │ │ │ │ + str r0, [r2, r6] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r4, r1] │ │ │ │ + str r6, [r2, r2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 32f1e8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -253568,29 +253566,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (32f1f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #40] @ (32f214 ) │ │ │ │ + ldr r6, [pc, #232] @ (32f2d4 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r2, r4] │ │ │ │ + str r0, [r0, r5] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r2, r0] │ │ │ │ + str r6, [r0, r1] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 32f23c │ │ │ │ sub sp, #8 │ │ │ │ @@ -253599,30 +253597,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (32f244 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ strb.w r4, [r0, #60] @ 0x3c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #744] @ (32f528 ) │ │ │ │ + ldr r5, [pc, #936] @ (32f5e8 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r0, [r0, r3] │ │ │ │ + str r0, [r6, r3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r7, [pc, #792] @ (32f560 ) │ │ │ │ + ldr r7, [pc, #984] @ (32f620 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 32f28c │ │ │ │ sub sp, #12 │ │ │ │ @@ -253630,29 +253628,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (32f294 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r0, [r0, #60] @ 0x3c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #408] @ (32f428 ) │ │ │ │ + ldr r5, [pc, #600] @ (32f4e8 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [r5, r1] │ │ │ │ + str r4, [r3, r2] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r7, [pc, #456] @ (32f460 ) │ │ │ │ + ldr r7, [pc, #648] @ (32f520 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 32f2dc │ │ │ │ sub sp, #12 │ │ │ │ @@ -253660,29 +253658,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (32f2e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r0, [r0, #41] @ 0x29 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #88] @ (32f338 ) │ │ │ │ + ldr r5, [pc, #280] @ (32f3f8 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r4, [r3, r0] │ │ │ │ + str r4, [r1, r1] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r7, [pc, #136] @ (32f370 ) │ │ │ │ + ldr r7, [pc, #328] @ (32f430 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 32f330 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253691,30 +253689,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (32f338 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ strb.w r4, [r0, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #792] @ (32f64c ) │ │ │ │ + ldr r4, [pc, #984] @ (32f70c ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r7, [pc, #816] @ (32f668 ) │ │ │ │ + ldr r7, [pc, #1008] @ (32f728 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [pc, #840] @ (32f684 ) │ │ │ │ + ldr r7, [pc, #8] @ (32f344 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 32f380 │ │ │ │ sub sp, #12 │ │ │ │ @@ -253722,29 +253720,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (32f388 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #456] @ (32f54c ) │ │ │ │ + ldr r4, [pc, #648] @ (32f60c ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r7, [pc, #480] @ (32f568 ) │ │ │ │ + ldr r7, [pc, #672] @ (32f628 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [pc, #504] @ (32f584 ) │ │ │ │ + ldr r6, [pc, #696] @ (32f644 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 32f3d4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253753,30 +253751,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (32f3dc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ strb.w r4, [r0, #260] @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [pc, #136] @ (32f460 ) │ │ │ │ + ldr r4, [pc, #328] @ (32f520 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r7, [pc, #160] @ (32f47c ) │ │ │ │ + ldr r7, [pc, #352] @ (32f53c ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [pc, #184] @ (32f498 ) │ │ │ │ + ldr r6, [pc, #376] @ (32f558 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 32f424 │ │ │ │ sub sp, #12 │ │ │ │ @@ -253784,29 +253782,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (32f42c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r0, [r0, #260] @ 0x104 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r3, [pc, #824] @ (32f760 ) │ │ │ │ + ldr r3, [pc, #1016] @ (32f820 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r6, [pc, #848] @ (32f77c ) │ │ │ │ + ldr r7, [pc, #16] @ (32f43c ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r5, [pc, #872] @ (32f798 ) │ │ │ │ + ldr r6, [pc, #40] @ (32f458 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 32f478 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253815,30 +253813,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (32f480 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r3, [pc, #504] @ (32f674 ) │ │ │ │ + ldr r3, [pc, #696] @ (32f734 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r6, [pc, #528] @ (32f690 ) │ │ │ │ + ldr r6, [pc, #720] @ (32f750 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r5, [pc, #552] @ (32f6ac ) │ │ │ │ + ldr r5, [pc, #744] @ (32f76c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 32f4c8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -253846,29 +253844,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (32f4d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r3, [pc, #168] @ (32f574 ) │ │ │ │ + ldr r3, [pc, #360] @ (32f634 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r6, [pc, #192] @ (32f590 ) │ │ │ │ + ldr r6, [pc, #384] @ (32f650 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r5, [pc, #216] @ (32f5ac ) │ │ │ │ + ldr r5, [pc, #408] @ (32f66c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 32f51c │ │ │ │ sub sp, #8 │ │ │ │ @@ -253877,30 +253875,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (32f524 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r2, [pc, #872] @ (32f888 ) │ │ │ │ + ldr r3, [pc, #40] @ (32f548 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r5, [pc, #896] @ (32f8a4 ) │ │ │ │ + ldr r6, [pc, #64] @ (32f564 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [pc, #920] @ (32f8c0 ) │ │ │ │ + ldr r5, [pc, #88] @ (32f580 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 32f56c │ │ │ │ sub sp, #12 │ │ │ │ @@ -253908,29 +253906,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (32f574 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r2, [pc, #536] @ (32f788 ) │ │ │ │ + ldr r2, [pc, #728] @ (32f848 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r5, [pc, #560] @ (32f7a4 ) │ │ │ │ + ldr r5, [pc, #752] @ (32f864 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [pc, #584] @ (32f7c0 ) │ │ │ │ + ldr r4, [pc, #776] @ (32f880 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 32f5c8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -253939,32 +253937,32 @@ │ │ │ │ ldr r1, [pc, #60] @ (32f5d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ eor.w r3, r4, #1 │ │ │ │ strb.w r4, [r0, #42] @ 0x2a │ │ │ │ strb.w r3, [r0, #43] @ 0x2b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #216] @ (32f6a4 ) │ │ │ │ + ldr r2, [pc, #408] @ (32f764 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r5, [pc, #240] @ (32f6c0 ) │ │ │ │ + ldr r5, [pc, #432] @ (32f780 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [pc, #264] @ (32f6dc ) │ │ │ │ + ldr r4, [pc, #456] @ (32f79c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #120] @ 32f65c │ │ │ │ sub sp, #24 │ │ │ │ @@ -253982,25 +253980,25 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #96] @ (32f670 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #84] @ (32f674 ) │ │ │ │ add r4, pc │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 82a590 │ │ │ │ + bl 82a5c0 │ │ │ │ ldr r2, [pc, #64] @ (32f678 ) │ │ │ │ ldr r3, [pc, #44] @ (32f664 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -254010,23 +254008,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ - ldr r1, [pc, #872] @ (32f9c8 ) │ │ │ │ + ldr r2, [pc, #40] @ (32f688 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ str r5, [sp, #680] @ 0x2a8 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #848] @ (32f9bc ) │ │ │ │ + ldr r4, [pc, #16] @ (32f67c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [pc, #808] @ (32f998 ) │ │ │ │ + ldr r4, [pc, #1000] @ (32fa58 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r5, [sp, #528] @ 0x210 │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #432] @ 0x1b0 │ │ │ │ lsls r1, r5, #3 │ │ │ │ @@ -254050,25 +254048,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 865a94 │ │ │ │ + bl 865ac4 │ │ │ │ ldr r2, [pc, #60] @ (32f71c ) │ │ │ │ ldr r3, [pc, #44] @ (32f710 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -254079,23 +254077,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #200] @ (32f7d4 ) │ │ │ │ + ldr r1, [pc, #392] @ (32f894 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ str r4, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #184] @ (32f7d0 ) │ │ │ │ + ldr r3, [pc, #376] @ (32f890 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r4, [pc, #120] @ (32f794 ) │ │ │ │ + ldr r4, [pc, #312] @ (32f854 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r4, [sp, #776] @ 0x308 │ │ │ │ lsls r1, r5, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -254115,23 +254113,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #64] @ 32f7b0 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 865a94 │ │ │ │ + bl 865ac4 │ │ │ │ cbz r0, 32f788 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #32] │ │ │ │ ldr r2, [pc, #64] @ (32f7cc ) │ │ │ │ ldr r3, [pc, #52] @ (32f7c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -254145,23 +254143,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ - ldr r0, [pc, #568] @ (32f9f4 ) │ │ │ │ + ldr r0, [pc, #760] @ (32fab4 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ str r4, [sp, #360] @ 0x168 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #552] @ (32f9f0 ) │ │ │ │ + ldr r2, [pc, #744] @ (32fab0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r3, [pc, #488] @ (32f9b4 ) │ │ │ │ + ldr r3, [pc, #680] @ (32fa74 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ lsls r1, r5, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -254181,30 +254179,30 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 82522c │ │ │ │ + bl 82525c │ │ │ │ cbz r0, 32f83e │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 293974 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 824ec0 │ │ │ │ + bl 824ef0 │ │ │ │ ldr r2, [pc, #60] @ (32f87c ) │ │ │ │ ldr r3, [pc, #44] @ (32f870 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -254215,23 +254213,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0x47de │ │ │ │ + ldr r0, [pc, #56] @ (32f8a4 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ str r3, [sp, #696] @ 0x2b8 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #872] @ (32fbe0 ) │ │ │ │ + ldr r2, [pc, #40] @ (32f8a0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldr r2, [pc, #816] @ (32fbac ) │ │ │ │ + ldr r2, [pc, #1008] @ (32fc6c ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r3, [sp, #392] @ 0x188 │ │ │ │ lsls r1, r5, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -254241,24 +254239,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (32f8c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b1e0 │ │ │ │ - bx r5 │ │ │ │ + bx fp │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r2, [pc, #208] @ (32f990 ) │ │ │ │ + ldr r2, [pc, #400] @ (32fa50 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r1, [pc, #232] @ (32f9ac ) │ │ │ │ + ldr r1, [pc, #424] @ (32fa6c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 32f8fc │ │ │ │ sub sp, #12 │ │ │ │ @@ -254266,24 +254264,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (32f904 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b1e0 │ │ │ │ - mov sl, sp │ │ │ │ + bx r3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r1, [pc, #960] @ (32fcc4 ) │ │ │ │ + ldr r2, [pc, #128] @ (32f984 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [pc, #984] @ (32fce0 ) │ │ │ │ + ldr r1, [pc, #152] @ (32f9a0 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 32f940 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254291,24 +254289,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (32f948 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b1e0 │ │ │ │ - mov lr, r4 │ │ │ │ + mov lr, sl │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r1, [pc, #688] @ (32fbf8 ) │ │ │ │ + ldr r1, [pc, #880] @ (32fcb8 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [pc, #712] @ (32fc14 ) │ │ │ │ + ldr r0, [pc, #904] @ (32fcd4 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 32f984 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254316,24 +254314,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (32f98c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b1e0 │ │ │ │ - mov r2, ip │ │ │ │ + mov sl, r2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r1, [pc, #416] @ (32fb2c ) │ │ │ │ + ldr r1, [pc, #608] @ (32fbec ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [pc, #440] @ (32fb48 ) │ │ │ │ + ldr r0, [pc, #632] @ (32fc08 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 32f9c8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254341,24 +254339,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (32f9d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b1e0 │ │ │ │ - mov r6, r3 │ │ │ │ + mov r6, r9 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r1, [pc, #144] @ (32fa60 ) │ │ │ │ + ldr r1, [pc, #336] @ (32fb20 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [pc, #168] @ (32fa7c ) │ │ │ │ + ldr r0, [pc, #360] @ (32fb3c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 32fa10 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254366,25 +254364,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (32fa18 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b1e0 │ │ │ │ nop │ │ │ │ - cmp sl, fp │ │ │ │ + mov r2, r1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [pc, #896] @ (32fd98 ) │ │ │ │ + ldr r1, [pc, #64] @ (32fa58 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0x47e6 │ │ │ │ + ldr r0, [pc, #88] @ (32fa74 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 32fa58 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254392,25 +254390,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (32fa60 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b1e0 │ │ │ │ nop │ │ │ │ - cmp sl, r2 │ │ │ │ + cmp sl, r8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [pc, #608] @ (32fcc0 ) │ │ │ │ + ldr r0, [pc, #800] @ (32fd80 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0x479e │ │ │ │ + @ instruction: 0x47ce │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 32faa0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254418,25 +254416,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (32faa8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b1e0 │ │ │ │ nop │ │ │ │ - cmp r2, r9 │ │ │ │ + cmp r2, pc │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [pc, #320] @ (32fbe8 ) │ │ │ │ + ldr r0, [pc, #512] @ (32fca8 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bx sl │ │ │ │ + @ instruction: 0x4786 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 32fae8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254444,25 +254442,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (32faf0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b1e0 │ │ │ │ nop │ │ │ │ - cmp r2, r0 │ │ │ │ + cmp r2, r6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [pc, #32] @ (32fb10 ) │ │ │ │ + ldr r0, [pc, #224] @ (32fbd0 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bx r1 │ │ │ │ + bx r7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 32fb34 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254470,26 +254468,26 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (32fb3c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldr.w r0, [r3, #188] @ 0xbc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b1e0 │ │ │ │ nop │ │ │ │ - add sl, r7 │ │ │ │ + add sl, sp │ │ │ │ lsls r4, r5, #1 │ │ │ │ - blx r8 │ │ │ │ + blx lr │ │ │ │ lsls r7, r2, #1 │ │ │ │ - mov lr, r8 │ │ │ │ + mov lr, lr │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 32fbe4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -254507,28 +254505,28 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 82a824 │ │ │ │ + bl 82a854 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cbnz r0, 32fbcc │ │ │ │ cbz r1, 32fba8 │ │ │ │ mov r0, r1 │ │ │ │ - bl 825e98 │ │ │ │ + bl 825ec8 │ │ │ │ ldr r2, [pc, #76] @ (32fbf8 ) │ │ │ │ ldr r3, [pc, #64] @ (32fbec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -254543,26 +254541,26 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ bl 2932cc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32fba8 │ │ │ │ - bl 825e98 │ │ │ │ + bl 825ec8 │ │ │ │ b.n 32fba8 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ - add r6, sp │ │ │ │ + add lr, r3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ str r0, [sp, #248] @ 0xf8 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - mov r0, sp │ │ │ │ + mov r8, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bxns fp │ │ │ │ + blxns r1 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldrh r0, [r7, #62] @ 0x3e │ │ │ │ lsls r1, r5, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -254582,15 +254580,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #168] @ (32fce0 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #76] @ 0x4c │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r3, #76] @ 0x4c │ │ │ │ @@ -254617,15 +254615,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [sp, #40] @ 0x28 │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (32fce4 ) │ │ │ │ str.w ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 82aa1c │ │ │ │ + bl 82aa4c │ │ │ │ ldr r2, [pc, #68] @ (32fce8 ) │ │ │ │ ldr r3, [pc, #44] @ (32fcd4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -254636,23 +254634,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - bics r2, r6 │ │ │ │ + mvns r2, r4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldrh r2, [r0, #60] @ 0x3c │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cmp ip, r5 │ │ │ │ + cmp ip, fp │ │ │ │ lsls r0, r4, #1 │ │ │ │ - mov sl, r4 │ │ │ │ + mov sl, sl │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldrh r6, [r2, #58] @ 0x3a │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r7, #54] @ 0x36 │ │ │ │ lsls r1, r5, #3 │ │ │ │ @@ -254678,15 +254676,15 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r8, r7 │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r0, #32 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r0, #8 │ │ │ │ adds r4, #8 │ │ │ │ blx 28b444 │ │ │ │ @@ -254702,17 +254700,17 @@ │ │ │ │ cmp r4, r6 │ │ │ │ ldr.w r8, [r8] │ │ │ │ bne.n 32fd3a │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 82522c │ │ │ │ + bl 82525c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 824ec0 │ │ │ │ + bl 824ef0 │ │ │ │ ldr r2, [pc, #64] @ (32fdb8 ) │ │ │ │ ldr r3, [pc, #52] @ (32fdb0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -254723,23 +254721,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ - cmn r4, r0 │ │ │ │ + cmn r4, r6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldrh r6, [r2, #52] @ 0x34 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - add lr, r8 │ │ │ │ + add lr, lr │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cmp ip, r7 │ │ │ │ + cmp ip, sp │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldrh r2, [r5, #48] @ 0x30 │ │ │ │ lsls r1, r5, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -254749,33 +254747,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #60] @ (32fe14 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 32fdfa │ │ │ │ - bl 732d98 │ │ │ │ + bl 732dc8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28b1e0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - rors r2, r6 │ │ │ │ + tst r2, r4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r8, pc │ │ │ │ + cmp r0, r5 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - mvns r6, r7 │ │ │ │ + add r6, r5 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 32fe68 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254784,34 +254782,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (32fe70 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 288d38 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b1e4 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - sbcs r6, r2 │ │ │ │ + rors r6, r0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add ip, r3 │ │ │ │ + add ip, r9 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bics r2, r4 │ │ │ │ + mvns r2, r2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 32fec4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254820,34 +254818,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (32fecc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ blx 288d38 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b1e4 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - asrs r2, r7 │ │ │ │ + adcs r2, r5 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r0, r8 │ │ │ │ + add r0, lr │ │ │ │ lsls r7, r2, #1 │ │ │ │ - muls r6, r0 │ │ │ │ + muls r6, r6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 32ff20 │ │ │ │ sub sp, #12 │ │ │ │ @@ -254856,34 +254854,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (32ff28 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 288d38 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b1e4 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsrs r6, r3 │ │ │ │ + asrs r6, r1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - mvns r4, r4 │ │ │ │ + add r4, r2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmn r2, r5 │ │ │ │ + orrs r2, r3 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 32ff7c │ │ │ │ sub sp, #12 │ │ │ │ @@ -254892,34 +254890,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (32ff84 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ blx 288d38 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b1e4 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsls r2, r0 │ │ │ │ + lsls r2, r6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - bics r0, r1 │ │ │ │ + bics r0, r7 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r6, r1 │ │ │ │ + cmp r6, r7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 32ffdc │ │ │ │ sub sp, #12 │ │ │ │ @@ -254928,34 +254926,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (32ffe4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ blx 288d38 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b1e4 │ │ │ │ str.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ands r6, r4 │ │ │ │ + eors r6, r2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - orrs r4, r5 │ │ │ │ + muls r4, r3 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - tst r2, r6 │ │ │ │ + negs r2, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 33003c │ │ │ │ sub sp, #12 │ │ │ │ @@ -254964,34 +254962,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (330044 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ blx 288d38 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b1e4 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r7, #198 @ 0xc6 │ │ │ │ + subs r7, #246 @ 0xf6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cmn r4, r1 │ │ │ │ + cmn r4, r7 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - rors r2, r2 │ │ │ │ + tst r2, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 33009c │ │ │ │ sub sp, #12 │ │ │ │ @@ -255000,34 +254998,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (3300a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ blx 288d38 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b1e4 │ │ │ │ str.w r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r7, #102 @ 0x66 │ │ │ │ + subs r7, #150 @ 0x96 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - negs r4, r5 │ │ │ │ + cmp r4, r3 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adcs r2, r6 │ │ │ │ + sbcs r2, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 3300fc │ │ │ │ sub sp, #12 │ │ │ │ @@ -255036,34 +255034,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (330104 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ blx 288d38 │ │ │ │ mov r0, r5 │ │ │ │ blx 28b1e4 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r7, #6 │ │ │ │ + subs r7, #54 @ 0x36 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - tst r4, r1 │ │ │ │ + tst r4, r7 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r2, r2 │ │ │ │ + adcs r2, r0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 330164 │ │ │ │ sub sp, #8 │ │ │ │ @@ -255073,15 +255071,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (330168 ) │ │ │ │ add.w r2, ip, #116 @ 0x74 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #64] @ (33016c ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 504058 │ │ │ │ cbz r0, 330150 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ blx 288d38 │ │ │ │ @@ -255092,19 +255090,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r6, #168 @ 0xa8 │ │ │ │ + subs r6, #216 @ 0xd8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsls r0, r6 │ │ │ │ + lsrs r0, r4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - sbcs r4, r4 │ │ │ │ + rors r4, r2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (3301fc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -255112,15 +255110,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #124] @ (330204 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ blx 288d38 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 288d38 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 288d38 │ │ │ │ @@ -255144,19 +255142,19 @@ │ │ │ │ blx 288d38 │ │ │ │ ldr.w r0, [r4, #256] @ 0x100 │ │ │ │ blx 288d38 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 288d34 │ │ │ │ - subs r6, #64 @ 0x40 │ │ │ │ + subs r6, #112 @ 0x70 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - adcs r2, r1 │ │ │ │ + adcs r2, r7 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - eors r6, r1 │ │ │ │ + eors r6, r7 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ (3302b0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -255166,15 +255164,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #148] @ (3302b8 ) │ │ │ │ add.w r3, r5, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #132] @ (3302bc ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 28a844 │ │ │ │ cbz r0, 33027e │ │ │ │ ldr r1, [pc, #124] @ (3302c0 ) │ │ │ │ @@ -255205,36 +255203,36 @@ │ │ │ │ ldr r1, [pc, #56] @ (3302c4 ) │ │ │ │ mov.w r2, #708 @ 0x2c4 │ │ │ │ ldr r4, [pc, #56] @ (3302c8 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subs r5, #168 @ 0xa8 │ │ │ │ + subs r5, #216 @ 0xd8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - subs r7, #180 @ 0xb4 │ │ │ │ + subs r7, #228 @ 0xe4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r0, r5 │ │ │ │ + lsrs r0, r3 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [pc, #664] @ (330558 ) │ │ │ │ + ldr r6, [pc, #856] @ (330618 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - strh r6, [r5, #56] @ 0x38 │ │ │ │ + strh r6, [r3, #58] @ 0x3a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r6, #42] @ 0x2a │ │ │ │ + strh r2, [r4, #44] @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r7, #48] @ 0x30 │ │ │ │ + strh r0, [r5, #50] @ 0x32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w lr, [pc, #212] @ 3303b4 │ │ │ │ @@ -255264,35 +255262,35 @@ │ │ │ │ addeq r4, sp, #12 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 82a590 │ │ │ │ + bl 82a5c0 │ │ │ │ cbz r0, 33037e │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ cbz r0, 330360 │ │ │ │ mov r1, r4 │ │ │ │ bl 516220 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 33035e │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 825e5c │ │ │ │ + bl 825e8c │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ b.n 330386 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cbz r0, 330372 │ │ │ │ mov r1, r4 │ │ │ │ bl 516220 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -255300,15 +255298,15 @@ │ │ │ │ bne.n 33034e │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 32ee50 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 289790 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ ldr r2, [pc, #72] @ (3303d0 ) │ │ │ │ ldr r3, [pc, #44] @ (3303b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -255328,19 +255326,19 @@ │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r6, #4] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r5, [pc, #720] @ (330694 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #184 @ 0xb8 │ │ │ │ + subs r7, #232 @ 0xe8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r4, #174 @ 0xae │ │ │ │ + subs r4, #222 @ 0xde │ │ │ │ lsls r4, r5, #1 │ │ │ │ - subs r6, #188 @ 0xbc │ │ │ │ + subs r6, #236 @ 0xec │ │ │ │ lsls r0, r4, #1 │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ lsls r1, r5, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -255360,15 +255358,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #284] @ (33052c ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #188] @ 0xbc │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #1 │ │ │ │ strb.w ip, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ strb.w ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r3, [r2, #180] @ 0xb4 │ │ │ │ @@ -255433,15 +255431,15 @@ │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r3, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #76] @ (330530 ) │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 82a824 │ │ │ │ + bl 82a854 │ │ │ │ ldr r2, [pc, #64] @ (330534 ) │ │ │ │ ldr r3, [pc, #44] @ (330520 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3 │ │ │ │ @@ -255451,23 +255449,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ - subs r3, #218 @ 0xda │ │ │ │ + subs r4, #10 │ │ │ │ lsls r4, r5, #1 │ │ │ │ strh r2, [r5, #60] @ 0x3c │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #212 @ 0xd4 │ │ │ │ + subs r6, #4 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r6, #202 @ 0xca │ │ │ │ + subs r6, #250 @ 0xfa │ │ │ │ lsls r7, r2, #1 │ │ │ │ strh r4, [r7, #58] @ 0x3a │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r6, #52] @ 0x34 │ │ │ │ lsls r1, r5, #3 │ │ │ │ @@ -255491,24 +255489,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ mov r6, r0 │ │ │ │ strh r3, [r4, #40] @ 0x28 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r4, #50] @ 0x32 │ │ │ │ blx 28b444 │ │ │ │ movs r3, #0 │ │ │ │ @@ -255530,36 +255528,36 @@ │ │ │ │ ldr r2, [pc, #292] @ (3306f4 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #256] @ 0x100 │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 733a70 │ │ │ │ + bl 733aa0 │ │ │ │ ldr r2, [pc, #276] @ (3306f8 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 734028 │ │ │ │ + bl 734058 │ │ │ │ ldr r1, [pc, #268] @ (3306fc ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r3, [pc, #268] @ (330700 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #268] @ (330704 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ strb.w r5, [r4, #260] @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 733a70 │ │ │ │ + bl 733aa0 │ │ │ │ ldr r2, [pc, #252] @ (330708 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 734028 │ │ │ │ + bl 734058 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ str.w r3, [r4, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #8 │ │ │ │ add r0, sp, #16 │ │ │ │ ldr r2, [r6, #104] @ 0x68 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ @@ -255604,71 +255602,71 @@ │ │ │ │ ldr r2, [pc, #132] @ (330718 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #252] @ 0xfc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 733a70 │ │ │ │ + bl 733aa0 │ │ │ │ ldr r2, [pc, #116] @ (33071c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #112] @ (330720 ) │ │ │ │ - bl 734028 │ │ │ │ + bl 734058 │ │ │ │ ldr r3, [pc, #108] @ (330724 ) │ │ │ │ ldr r2, [pc, #112] @ (330728 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 733988 │ │ │ │ + bl 7339b8 │ │ │ │ ldr r2, [pc, #100] @ (33072c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 734028 │ │ │ │ + bl 734058 │ │ │ │ b.n 3305b6 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ strh r6, [r2, #50] @ 0x32 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #134 @ 0x86 │ │ │ │ + subs r4, #182 @ 0xb6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - subs r2, #110 @ 0x6e │ │ │ │ + subs r2, #158 @ 0x9e │ │ │ │ lsls r4, r5, #1 │ │ │ │ - subs r5, #120 @ 0x78 │ │ │ │ + subs r5, #168 @ 0xa8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r0, [r6, #28] │ │ │ │ + strh r0, [r4, #30] │ │ │ │ lsls r0, r3, #1 │ │ │ │ mrc 15, 2, APSR_nzcv, cr3, cr15, {7} │ │ │ │ mcr 15, 5, pc, cr9, cr15, {7} @ │ │ │ │ - strh r0, [r4, #28] │ │ │ │ + strh r0, [r2, #30] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r4, #30] │ │ │ │ + strh r0, [r2, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stc 15, cr15, [pc, #1020] @ 330b00 │ │ │ │ ldcl 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ - strh r2, [r2, #30] │ │ │ │ + strh r2, [r0, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ strh r0, [r0, #42] @ 0x2a │ │ │ │ lsls r1, r5, #3 │ │ │ │ - b.n 3300bc │ │ │ │ + b.n 33011c │ │ │ │ lsls r7, r2, #1 │ │ │ │ mrc 15, 1, APSR_nzcv, cr11, cr15, {7} │ │ │ │ mcr 15, 4, pc, cr7, cr15, {7} @ │ │ │ │ - strh r4, [r2, #18] │ │ │ │ + strh r4, [r0, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r7, #18] │ │ │ │ + strh r4, [r5, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ @ instruction: 0xfb49ffff │ │ │ │ bl fff6472a <__bss_end__@@Base+0xfec7de0a> │ │ │ │ - strh r4, [r7, #18] │ │ │ │ + strh r4, [r5, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r5, [pc, #560] @ (330974 ) │ │ │ │ @@ -255701,31 +255699,31 @@ │ │ │ │ mov.w r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ it eq │ │ │ │ addeq r6, sp, #36 @ 0x24 │ │ │ │ strd r1, r2, [sp, #24] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r7, #0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 82aa1c │ │ │ │ + bl 82aa4c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 330856 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 330888 │ │ │ │ ldrd r3, r2, [r0, #8] │ │ │ │ @@ -255777,17 +255775,17 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [r5, #76] @ 0x4c │ │ │ │ ldrb.w r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3308ce │ │ │ │ ldrd r2, r3, [r0, #40] @ 0x28 │ │ │ │ strd r2, r3, [r5, #88] @ 0x58 │ │ │ │ - bl 825ed4 │ │ │ │ + bl 825f04 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ ldr r2, [pc, #304] @ (330990 ) │ │ │ │ ldr r3, [pc, #276] @ (330978 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -255822,15 +255820,15 @@ │ │ │ │ ldr r4, [pc, #228] @ (33099c ) │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ movw r2, #649 @ 0x289 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 330852 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ b.n 33084e │ │ │ │ ldr r3, [pc, #200] @ (3309a0 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -255838,15 +255836,15 @@ │ │ │ │ ldr r1, [pc, #204] @ (3309a8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #679 @ 0x2a7 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 330852 │ │ │ │ ldr r3, [pc, #184] @ (3309ac ) │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [pc, #180] @ (3309b0 ) │ │ │ │ movs r5, #0 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ @@ -255856,15 +255854,15 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ movw r2, #657 @ 0x291 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 330852 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #144] @ (3309b8 ) │ │ │ │ ldr r1, [pc, #148] @ (3309bc ) │ │ │ │ add r3, pc │ │ │ │ @@ -255873,15 +255871,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #663 @ 0x297 │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #20] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str.w ip, [sp, #8] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 330852 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #116] @ (3309c4 ) │ │ │ │ ldr r1, [pc, #120] @ (3309c8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -255890,63 +255888,63 @@ │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #20] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str.w ip, [sp, #8] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 330852 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ strh r4, [r3, #34] @ 0x22 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r2, #34] @ 0x22 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r5, [pc, #720] @ (330c54 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #94 @ 0x5e │ │ │ │ + subs r0, #142 @ 0x8e │ │ │ │ lsls r4, r5, #1 │ │ │ │ - subs r3, #90 @ 0x5a │ │ │ │ + subs r3, #138 @ 0x8a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r2, #92 @ 0x5c │ │ │ │ + subs r2, #140 @ 0x8c │ │ │ │ lsls r0, r4, #1 │ │ │ │ strh r2, [r0, #26] │ │ │ │ lsls r1, r5, #3 │ │ │ │ - adds r7, #20 │ │ │ │ + adds r7, #68 @ 0x44 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r1, #29] │ │ │ │ + ldrb r0, [r7, #29] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r6, #10] │ │ │ │ + strh r2, [r4, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r6, #236 @ 0xec │ │ │ │ + adds r7, #28 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r6, [r5, #18] │ │ │ │ + strh r6, [r3, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r4, #28] │ │ │ │ + ldrb r0, [r2, #29] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r6, #200 @ 0xc8 │ │ │ │ + adds r6, #248 @ 0xf8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r7, #27] │ │ │ │ + ldrb r0, [r5, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r6, [r4, #8] │ │ │ │ + strh r6, [r2, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r7, #8] │ │ │ │ + strh r0, [r5, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r2, #27] │ │ │ │ + ldrb r6, [r0, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r6, #146 @ 0x92 │ │ │ │ + adds r6, #194 @ 0xc2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r0, [r7, #10] │ │ │ │ + strh r0, [r5, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r5, #26] │ │ │ │ + ldrb r6, [r3, #27] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r6, #106 @ 0x6a │ │ │ │ + adds r6, #154 @ 0x9a │ │ │ │ lsls r4, r5, #1 │ │ │ │ │ │ │ │ 003309d0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -255975,25 +255973,25 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #92] @ (330a80 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 330a70 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730788 │ │ │ │ - bl 7307ac │ │ │ │ + bl 7307b8 │ │ │ │ + bl 7307dc │ │ │ │ ldr.w r4, [r6, #164] @ 0xa4 │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 330a70 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 730344 │ │ │ │ + bl 730374 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -256008,31 +256006,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - b.n 3308a0 │ │ │ │ + b.n 330900 │ │ │ │ lsls r7, r2, #1 │ │ │ │ │ │ │ │ 00330a84 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 7307ac │ │ │ │ + bl 7307dc │ │ │ │ ldr.w r4, [r4, #164] @ 0xa4 │ │ │ │ cbz r4, 330ad2 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 730344 │ │ │ │ + bl 730374 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -256057,24 +256055,24 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #212] @ (330bcc ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r2, [pc, #208] @ (330bd0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #208] @ (330bd4 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #204] @ 0xcc │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -256100,15 +256098,15 @@ │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ strd r2, r3, [r4, #8] │ │ │ │ blx 28b218 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr.w r0, [r3, fp] │ │ │ │ cbz r0, 330b7c │ │ │ │ - bl 732e54 │ │ │ │ + bl 732e84 │ │ │ │ str r0, [r4, #20] │ │ │ │ movs r0, #8 │ │ │ │ mov r5, sl │ │ │ │ blx 28b444 │ │ │ │ ldr.w r2, [r6, #176] @ 0xb0 │ │ │ │ str.w r9, [r0] │ │ │ │ mov r3, r0 │ │ │ │ @@ -256132,41 +256130,41 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - adds r4, #200 @ 0xc8 │ │ │ │ + adds r4, #248 @ 0xf8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - adds r7, #206 @ 0xce │ │ │ │ + adds r7, #254 @ 0xfe │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r6, #210 @ 0xd2 │ │ │ │ + adds r7, #2 │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 00330bd8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r5, [pc, #972] @ (330fb8 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r4, r1 │ │ │ │ mov r9, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r2, [pc, #964] @ (330fbc ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #964] @ (330fc0 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r7, r5, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr.w r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 330f42 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ ldr.w r7, [r6, #256] @ 0x100 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -256343,15 +256341,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #869 @ 0x365 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -256362,27 +256360,27 @@ │ │ │ │ ldr r1, [pc, #408] @ (330fd8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #929 @ 0x3a1 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 330df4 │ │ │ │ ldr r3, [pc, #392] @ (330fdc ) │ │ │ │ mov.w r2, #844 @ 0x34c │ │ │ │ ldr r4, [pc, #388] @ (330fe0 ) │ │ │ │ ldr r1, [pc, #392] @ (330fe4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -256393,15 +256391,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #849 @ 0x351 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -256412,15 +256410,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -256431,15 +256429,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #859 @ 0x35b │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -256450,15 +256448,15 @@ │ │ │ │ ldr r1, [pc, #248] @ (331014 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -256467,120 +256465,120 @@ │ │ │ │ add.w r3, r5, #172 @ 0xac │ │ │ │ ldr r1, [pc, #208] @ (33101c ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #829 @ 0x33d │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 330df4 │ │ │ │ ldr r3, [pc, #192] @ (331020 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #192] @ (331024 ) │ │ │ │ ldr r1, [pc, #196] @ (331028 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ movw r2, #905 @ 0x389 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 330df4 │ │ │ │ ldr r3, [pc, #172] @ (33102c ) │ │ │ │ ldr r2, [pc, #172] @ (331030 ) │ │ │ │ ldr r1, [pc, #176] @ (331034 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #16] │ │ │ │ strd r5, r7, [sp, #8] │ │ │ │ movw r2, #918 @ 0x396 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 330df4 │ │ │ │ ldr r1, [pc, #148] @ (331038 ) │ │ │ │ add.w r3, r5, #200 @ 0xc8 │ │ │ │ ldr r0, [pc, #144] @ (33103c ) │ │ │ │ movw r2, #834 @ 0x342 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r3, #208 @ 0xd0 │ │ │ │ + adds r4, #0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - adds r6, #214 @ 0xd6 │ │ │ │ + adds r7, #6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r5, #216 @ 0xd8 │ │ │ │ + adds r6, #8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - adds r1, #188 @ 0xbc │ │ │ │ + adds r1, #236 @ 0xec │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r7, #24] │ │ │ │ + ldrb r4, [r5, #25] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r6, #7] │ │ │ │ + ldrb r2, [r4, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r1, #138 @ 0x8a │ │ │ │ + adds r1, #186 @ 0xba │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r6, #21] │ │ │ │ + ldrb r0, [r4, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r7, #6] │ │ │ │ + ldrb r6, [r5, #7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r1, #108 @ 0x6c │ │ │ │ + adds r1, #156 @ 0x9c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r4, #21] │ │ │ │ + ldrb r0, [r2, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r4, #6] │ │ │ │ + ldrb r2, [r2, #7] │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + adds r1, #112 @ 0x70 │ │ │ │ + lsls r4, r5, #1 │ │ │ │ + ldrb r0, [r0, #22] │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + ldrb r6, [r4, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r2, #21] │ │ │ │ + ldrb r4, [r5, #21] │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldrb r6, [r6, #5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r1, #16 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r7, #20] │ │ │ │ + ldrb r0, [r3, #21] │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldrb r6, [r0, #5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, #224 @ 0xe0 │ │ │ │ - lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r5, #20] │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r2, #4] │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - adds r0, #172 @ 0xac │ │ │ │ + adds r0, #220 @ 0xdc │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r2, #20] │ │ │ │ + ldrb r0, [r0, #21] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r4, #3] │ │ │ │ + ldrb r2, [r2, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r4, #16] │ │ │ │ + ldrb r0, [r2, #17] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r6, #2] │ │ │ │ + ldrb r4, [r4, #3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, #100 @ 0x64 │ │ │ │ + adds r0, #148 @ 0x94 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r6, [r7, #19] │ │ │ │ + ldrb r6, [r5, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r2, #2] │ │ │ │ + ldrb r6, [r0, #3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, #68 @ 0x44 │ │ │ │ + adds r0, #116 @ 0x74 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r1, #20] │ │ │ │ + ldrb r2, [r7, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r6, #1] │ │ │ │ + ldrb r6, [r4, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r2, #1] │ │ │ │ + ldrb r6, [r0, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r5, #15] │ │ │ │ + ldrb r4, [r3, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00331040 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -256589,28 +256587,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (33107c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #40] @ (331080 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 733a08 │ │ │ │ + bl 733a38 │ │ │ │ ldr r2, [pc, #28] @ (331084 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 734164 │ │ │ │ + b.w 734194 │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #656] @ 0x290 │ │ │ │ + ldr r2, [sp, #848] @ 0x350 │ │ │ │ lsls r7, r2, #1 │ │ │ │ bl 3dd07e │ │ │ │ @ instruction: 0xe81fffff │ │ │ │ - ldrb r6, [r4, #17] │ │ │ │ + ldrb r6, [r2, #18] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00331088 : │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -256654,22 +256652,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 732d98 │ │ │ │ + bl 732dc8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (331100 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ - ldrb r0, [r1, #16] │ │ │ │ + ldrb r0, [r7, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00331104 : │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ cbz r3, 33110e │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cbz r2, 331118 │ │ │ │ @@ -256708,23 +256706,23 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ cmp r5, r3 │ │ │ │ it ne │ │ │ │ cmpne r5, #0 │ │ │ │ mov sl, r3 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr.w r2, [pc, #1876] @ 3318cc │ │ │ │ add.w r3, r9, #72 @ 0x48 │ │ │ │ ldr.w r1, [pc, #1872] @ 3318d0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #7 │ │ │ │ bl 585814 │ │ │ │ ldr.w r3, [pc, #1852] @ 3318d4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 3311ae │ │ │ │ @@ -256737,15 +256735,15 @@ │ │ │ │ beq.w 33135c │ │ │ │ ldr.w r3, [pc, #1824] @ 3318d8 │ │ │ │ ldr.w r1, [pc, #1824] @ 3318dc │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r3 │ │ │ │ - bl 7324fc │ │ │ │ + bl 73252c │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne.w 3313dc │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ cbz r3, 3311ec │ │ │ │ mov r0, r4 │ │ │ │ bl 332e6c │ │ │ │ @@ -256757,41 +256755,41 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3313a4 │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 331298 │ │ │ │ ldr.w r6, [pc, #1760] @ 3318e0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr.w r2, [pc, #1756] @ 3318e4 │ │ │ │ ldr.w r1, [pc, #1756] @ 3318e8 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 7307ac │ │ │ │ + bl 7307dc │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ cbz r3, 33125e │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 331890 │ │ │ │ movs r6, #0 │ │ │ │ b.n 331248 │ │ │ │ adds r6, #4 │ │ │ │ ldr r1, [r3, r6] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 331734 │ │ │ │ mov r0, r9 │ │ │ │ - bl 730344 │ │ │ │ + bl 730374 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33123e │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 331734 │ │ │ │ ldr.w r5, [pc, #1676] @ 3318ec │ │ │ │ @@ -256800,74 +256798,74 @@ │ │ │ │ ldr.w r1, [pc, #1672] @ 3318f4 │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #332 @ 0x14c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3318a4 │ │ │ │ ldr.w r2, [r0, #156] @ 0x9c │ │ │ │ cbz r2, 331298 │ │ │ │ ldr.w r0, [pc, #1644] @ 3318f8 │ │ │ │ ldr.w r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 87ad24 │ │ │ │ + bl 87ad54 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cbz r3, 3312ee │ │ │ │ ldr.w r0, [pc, #1628] @ 3318fc │ │ │ │ movs r3, #24 │ │ │ │ ldr.w r2, [pc, #1628] @ 331900 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [pc, #1624] @ 331904 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1616] @ 331908 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r1, [pc, #1608] @ 33190c │ │ │ │ strb.w r6, [r0, #41] @ 0x29 │ │ │ │ add r5, pc │ │ │ │ ldr.w r0, [pc, #1604] @ 331910 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 730144 │ │ │ │ + bl 730174 │ │ │ │ ldr.w r1, [pc, #1592] @ 331914 │ │ │ │ ldr.w r0, [pc, #1592] @ 331918 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 730144 │ │ │ │ + bl 730174 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr.w r1, [pc, #1572] @ 33191c │ │ │ │ ldr.w r2, [pc, #1572] @ 331920 │ │ │ │ movw r3, #1693 @ 0x69d │ │ │ │ add r1, pc │ │ │ │ adds r1, #228 @ 0xe4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [pc, #1560] @ 331924 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ bl 2bf8e0 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #4 │ │ │ │ - bl 72d05c │ │ │ │ + bl 72d08c │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ ldr.w r2, [pc, #1528] @ 331928 │ │ │ │ ldr.w r3, [pc, #1420] @ 3318c0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3 │ │ │ │ @@ -256886,17 +256884,17 @@ │ │ │ │ beq.w 3311d4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3311d4 │ │ │ │ bl 332138 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3311d4 │ │ │ │ - bl 733360 │ │ │ │ + bl 733390 │ │ │ │ ldr.w r1, [r7, #188] @ 0xbc │ │ │ │ - bl 731568 │ │ │ │ + bl 731598 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3317cc │ │ │ │ ldr.w r3, [pc, #1440] @ 33192c │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -256916,45 +256914,45 @@ │ │ │ │ add.w r3, r9, #228 @ 0xe4 │ │ │ │ ldr.w r1, [pc, #1396] @ 331934 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1621 @ 0x655 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ b.n 33132c │ │ │ │ ldr.w r3, [pc, #1368] @ 331938 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r2, [pc, #1368] @ 33193c │ │ │ │ ldr.w r1, [pc, #1368] @ 331940 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1630 @ 0x65e │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3313d2 │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r6, [pc, #1344] @ 331944 │ │ │ │ blx 289200 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr.w r2, [pc, #1332] @ 331948 │ │ │ │ ldr.w r1, [pc, #1332] @ 33194c │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, #204] @ 0xcc │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -257110,25 +257108,25 @@ │ │ │ │ mov r0, fp │ │ │ │ movs r1, #1 │ │ │ │ blx 288890 │ │ │ │ ldrb.w r3, [r7, #175] @ 0xaf │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3311ec │ │ │ │ mov r0, r4 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #908] @ (331974 ) │ │ │ │ ldr r2, [pc, #912] @ (331978 ) │ │ │ │ ldr r1, [pc, #912] @ (33197c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr.w r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r6, [r4, #256] @ 0x100 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #872] @ (331970 ) │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -257186,18 +257184,18 @@ │ │ │ │ ldrd r2, r3, [r6, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ blx 2894f4 │ │ │ │ b.n 3314fe │ │ │ │ ldr r0, [pc, #744] @ (331984 ) │ │ │ │ ldr.w r1, [fp] │ │ │ │ add r0, pc │ │ │ │ - bl 87ad24 │ │ │ │ + bl 87ad54 │ │ │ │ ldr r0, [pc, #736] @ (331988 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ad24 │ │ │ │ + bl 87ad54 │ │ │ │ b.n 3315cc │ │ │ │ ldr.w ip, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ble.w 3315ba │ │ │ │ add.w lr, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r9, #152 @ 0x98 │ │ │ │ @@ -257214,15 +257212,15 @@ │ │ │ │ beq.n 3316d0 │ │ │ │ mla r0, r9, r1, lr │ │ │ │ ldrb r6, [r0, #12] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 3316c8 │ │ │ │ ldr r0, [pc, #672] @ (33198c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ ldr r1, [pc, #660] @ (331990 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 2894f4 │ │ │ │ b.n 331582 │ │ │ │ @@ -257255,23 +257253,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ strd r2, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1576 @ 0x628 │ │ │ │ mov r0, r5 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3317fc │ │ │ │ ldr r1, [pc, #584] @ (3319b0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 87a0a8 │ │ │ │ + bl 87a0d8 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 3317ba │ │ │ │ ldr.w r9, [pc, #568] @ 3319b4 │ │ │ │ movs r4, #4 │ │ │ │ ldr r7, [pc, #568] @ (3319b8 ) │ │ │ │ ldr.w sl, [pc, #568] @ 3319bc │ │ │ │ @@ -257285,26 +257283,26 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, r4] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r9 │ │ │ │ movne r3, r7 │ │ │ │ - bl 87a0a8 │ │ │ │ + bl 87a0d8 │ │ │ │ mov r0, r6 │ │ │ │ blx 288d38 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ adds r4, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33178a │ │ │ │ ldr r1, [pc, #516] @ (3319c0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 87a0a8 │ │ │ │ + bl 87a0d8 │ │ │ │ mov r0, fp │ │ │ │ blx 288d38 │ │ │ │ b.n 3313d2 │ │ │ │ ldr.w r1, [r7, #188] @ 0xbc │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #496] @ (3319c4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -257312,29 +257310,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #496] @ (3319cc ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1637 @ 0x665 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldr r1, [pc, #480] @ (3319d0 ) │ │ │ │ ldr.w r2, [r7, #188] @ 0xbc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 87a0a8 │ │ │ │ + bl 87a0d8 │ │ │ │ b.n 3313d2 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 292f10 │ │ │ │ ldr r1, [pc, #464] @ (3319d4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 87a0a8 │ │ │ │ + bl 87a0d8 │ │ │ │ mov r0, r4 │ │ │ │ blx 288d38 │ │ │ │ b.n 3317c4 │ │ │ │ ldrd lr, r3, [r6, #112] @ 0x70 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r3 │ │ │ │ ldrd r2, r3, [r5, #280] @ 0x118 │ │ │ │ @@ -257355,23 +257353,23 @@ │ │ │ │ add r0, pc │ │ │ │ strd r2, r7, [sp, #16] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd ip, sl, [sp] │ │ │ │ - bl 87ad24 │ │ │ │ + bl 87ad54 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 331676 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #364] @ (3319dc ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ ldr r1, [pc, #352] @ (3319e0 ) │ │ │ │ add.w r3, r6, #252 @ 0xfc │ │ │ │ ldr r0, [pc, #352] @ (3319e4 ) │ │ │ │ movw r2, #1443 @ 0x5a3 │ │ │ │ add r1, pc │ │ │ │ @@ -257395,180 +257393,180 @@ │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldrb r2, [r3, #9] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #720] @ (331b98 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #112 @ 0x70 │ │ │ │ + cmp r6, #160 @ 0xa0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - adds r1, #82 @ 0x52 │ │ │ │ + adds r1, #130 @ 0x82 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r0, #86 @ 0x56 │ │ │ │ + adds r0, #134 @ 0x86 │ │ │ │ lsls r0, r4, #1 │ │ │ │ adds r0, r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #824] @ (331c18 ) │ │ │ │ + ldr r3, [pc, #1016] @ (331cd8 ) │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r5, #186 @ 0xba │ │ │ │ + cmp r5, #234 @ 0xea │ │ │ │ lsls r4, r5, #1 │ │ │ │ - adds r0, #196 @ 0xc4 │ │ │ │ + adds r0, #244 @ 0xf4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r7, #198 @ 0xc6 │ │ │ │ + cmp r7, #246 @ 0xf6 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - cmp r5, #92 @ 0x5c │ │ │ │ + cmp r5, #140 @ 0x8c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - adds r0, #122 @ 0x7a │ │ │ │ + adds r0, #170 @ 0xaa │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r6, #106 @ 0x6a │ │ │ │ + subs r6, #154 @ 0x9a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r6, [r3, #27] │ │ │ │ + ldrb r6, [r1, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r5, #28 │ │ │ │ + cmp r5, #76 @ 0x4c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - adds r0, #38 @ 0x26 │ │ │ │ + adds r0, #86 @ 0x56 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r7, #42 @ 0x2a │ │ │ │ + cmp r7, #90 @ 0x5a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - bpl.n 3319b4 │ │ │ │ + bpl.n 331814 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrb r4, [r0, #27] │ │ │ │ + ldrb r4, [r6, #27] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r0, r4, #25 │ │ │ │ + asrs r0, r2, #26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r7, #26] │ │ │ │ + ldrb r6, [r5, #27] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r3, #31 │ │ │ │ + asrs r4, r1, #32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r4, #198 @ 0xc6 │ │ │ │ + cmp r4, #246 @ 0xf6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r0, [r7, #19] │ │ │ │ + strb r0, [r5, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add sp, #136 @ 0x88 │ │ │ │ + add sp, #328 @ 0x148 │ │ │ │ lsls r7, r3, #1 │ │ │ │ ldrb r0, [r6, #1] │ │ │ │ lsls r1, r5, #3 │ │ │ │ b.n 331b74 │ │ │ │ lsls r0, r7, #3 │ │ │ │ - ldrb r0, [r5, #5] │ │ │ │ + ldrb r0, [r3, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r7, #16] │ │ │ │ + strb r4, [r5, #17] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #222 @ 0xde │ │ │ │ + cmp r4, #14 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r5, #5] │ │ │ │ + ldrb r0, [r3, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r2, #16] │ │ │ │ + strb r2, [r0, #17] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #188 @ 0xbc │ │ │ │ + cmp r3, #236 @ 0xec │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cmp r6, #182 @ 0xb6 │ │ │ │ + cmp r6, #230 @ 0xe6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r5, #186 @ 0xba │ │ │ │ + cmp r5, #234 @ 0xea │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r4, #10] │ │ │ │ + ldrb r2, [r2, #11] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb8bc │ │ │ │ + @ instruction: 0xb8ec │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r6, [r5, #6] │ │ │ │ + ldrb r6, [r3, #7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r4, #6] │ │ │ │ + ldrb r0, [r2, #7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r2, #6] │ │ │ │ + ldrb r6, [r0, #7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r1, #6] │ │ │ │ + ldrb r2, [r7, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r7, #5] │ │ │ │ + ldrb r6, [r5, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r6, r1, r4 │ │ │ │ + subs r6, r7, r4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ strh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #222 @ 0xde │ │ │ │ + cmp r2, #14 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cmp r4, #230 @ 0xe6 │ │ │ │ + cmp r5, #22 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r3, #236 @ 0xec │ │ │ │ + cmp r4, #28 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r2, [r4, #0] │ │ │ │ + ldrb r2, [r2, #1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r7, #3] │ │ │ │ + ldrb r4, [r5, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r4, #4] │ │ │ │ + ldrb r0, [r2, #5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r7, #0] │ │ │ │ + ldrb r4, [r5, #1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xb648 │ │ │ │ + @ instruction: 0xb678 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xb63c │ │ │ │ + @ instruction: 0xb66c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xb630 │ │ │ │ + cpsie │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xb624 │ │ │ │ + @ instruction: 0xb654 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - setpan #1 │ │ │ │ + @ instruction: 0xb648 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r0, #132 @ 0x84 │ │ │ │ + cmp r0, #180 @ 0xb4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r2, #7] │ │ │ │ + ldrb r2, [r0, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r6, #2] │ │ │ │ + strb r4, [r4, #3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r4, #7] │ │ │ │ + ldrb r2, [r2, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, r6, r4 │ │ │ │ + adds r0, r4, r5 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - push {r1, r2, r3, r4, r5, r7, lr} │ │ │ │ + push {r1, r2, r3, r5, r6, r7, lr} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r4, [r2, #52] @ 0x34 │ │ │ │ + strh r4, [r0, #54] @ 0x36 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - strb r2, [r0, #31] │ │ │ │ + strb r2, [r6, #31] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r7, #240 @ 0xf0 │ │ │ │ + cmp r0, #32 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r2, [r7, #22] │ │ │ │ + strb r2, [r5, #23] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r4, #0] │ │ │ │ + strb r2, [r2, #1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r1, #24] │ │ │ │ + strb r0, [r7, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r5, #4] │ │ │ │ + ldrb r0, [r3, #5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r2, #0] │ │ │ │ + ldrb r6, [r0, #1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r0, #28] │ │ │ │ + strb r0, [r6, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r7, #116] @ 0x74 │ │ │ │ + ldr r4, [r5, #120] @ 0x78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r1, #24] │ │ │ │ + strb r2, [r7, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r5, #116] @ 0x74 │ │ │ │ + ldr r0, [r3, #120] @ 0x78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r3, #1] │ │ │ │ + ldrb r2, [r1, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r2, #116] @ 0x74 │ │ │ │ + ldr r4, [r0, #120] @ 0x78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r2, [r6, #2] │ │ │ │ + ldrb r2, [r4, #3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003319f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #48] @ (331a38 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ adds r0, r3, #4 │ │ │ │ - bl 87bd3c │ │ │ │ + bl 87bd6c │ │ │ │ movs r0, #5 │ │ │ │ - bl 72d044 │ │ │ │ + bl 72d074 │ │ │ │ cbz r0, 331a28 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ movs r0, #0 │ │ │ │ @@ -257577,15 +257575,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bge.n 33198c │ │ │ │ lsls r0, r7, #3 │ │ │ │ │ │ │ │ 00331a3c : │ │ │ │ - b.w 87bd54 │ │ │ │ + b.w 87bd84 │ │ │ │ │ │ │ │ 00331a40 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (331ae4 ) │ │ │ │ @@ -257609,22 +257607,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ bl 335a80 │ │ │ │ ldr r4, [pc, #108] @ (331af4 ) │ │ │ │ movs r0, #5 │ │ │ │ - bl 72d05c │ │ │ │ + bl 72d08c │ │ │ │ add r4, pc │ │ │ │ - bl 72c69c │ │ │ │ + bl 72c6cc │ │ │ │ bl 336a1c │ │ │ │ bl 335cf0 │ │ │ │ adds r0, r4, #4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 87bd74 │ │ │ │ + bl 87bda4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 331aba │ │ │ │ ldr r3, [pc, #64] @ (331aec ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ @@ -257661,61 +257659,61 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #100] @ (331b6c ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 331b46 │ │ │ │ mov r5, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #80] @ (331b70 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #80] @ (331b74 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ movs r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r4, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr.w r1, [r2], #4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbnz r3, 331b66 │ │ │ │ ldr r1, [pc, #48] @ (331b78 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 730a78 │ │ │ │ + bl 730aa8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 331b54 │ │ │ │ - subs r2, #194 @ 0xc2 │ │ │ │ + subs r2, #242 @ 0xf2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - movs r6, #108 @ 0x6c │ │ │ │ + movs r6, #156 @ 0x9c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strh r0, [r6, #4] │ │ │ │ + strh r0, [r4, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ @ instruction: 0xffa9ffff │ │ │ │ ldr r0, [pc, #4] @ (331b84 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ ldrb r6, [r0, r0] │ │ │ │ lsls r7, r6, #1 │ │ │ │ │ │ │ │ 00331b88 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -257728,24 +257726,24 @@ │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #116] @ (331c1c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7327f0 │ │ │ │ + bl 732820 │ │ │ │ ldr r1, [pc, #104] @ (331c20 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 730a78 │ │ │ │ + bl 730aa8 │ │ │ │ ldrb.w r3, [sp, #16] │ │ │ │ cbz r3, 331bf6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ ldr r2, [pc, #84] @ (331c24 ) │ │ │ │ ldr r3, [pc, #72] @ (331c1c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -257765,33 +257763,33 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (331c30 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 331bce │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ strb r6, [r0, #0] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ ldr r2, [r2, #124] @ 0x7c │ │ │ │ lsls r1, r5, #3 │ │ │ │ - movs r5, #142 @ 0x8e │ │ │ │ + movs r5, #190 @ 0xbe │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r7, #31] │ │ │ │ + strh r0, [r5, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r4, #31] │ │ │ │ + strh r4, [r2, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (331c3c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ ldrh r2, [r0, r6] │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -257799,15 +257797,15 @@ │ │ │ │ ldr r2, [pc, #84] @ (331cac ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #84] @ (331cb0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #72] @ (331cb4 ) │ │ │ │ ldr r2, [pc, #76] @ (331cb8 ) │ │ │ │ mov.w ip, #1 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (331cbc ) │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ @@ -257823,25 +257821,25 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r5, #90 @ 0x5a │ │ │ │ + movs r5, #138 @ 0x8a │ │ │ │ lsls r4, r5, #1 │ │ │ │ - movs r6, #120 @ 0x78 │ │ │ │ + movs r6, #168 @ 0xa8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r5, #122 @ 0x7a │ │ │ │ + movs r5, #170 @ 0xaa │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldrb r4, [r5, #30] │ │ │ │ + ldrb r4, [r3, #31] │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, #20] │ │ │ │ + ldrh r4, [r7, #20] │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #168] @ 0xa8 │ │ │ │ @@ -257864,25 +257862,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #24] @ (331d24 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ ldr r0, [pc, #16] @ (331d28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ - ldrb r6, [r7, #28] │ │ │ │ + ldrb r6, [r5, #29] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r2, #28] │ │ │ │ + ldrb r4, [r0, #29] │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3720] @ 0xe88 │ │ │ │ @@ -257898,24 +257896,24 @@ │ │ │ │ ldr r3, [pc, #704] @ (332014 ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #332] @ 0x14c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #688] @ (332018 ) │ │ │ │ ldr r2, [pc, #688] @ (33201c ) │ │ │ │ ldr r1, [pc, #692] @ (332020 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldrb.w r2, [sl] │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ mov r9, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 331e52 │ │ │ │ ldrh.w r7, [sl, #2] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ @@ -257977,45 +257975,45 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 331e72 │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 331fa8 │ │ │ │ ldrh.w r1, [sl, #30] │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ itt ls │ │ │ │ ldrls r3, [sp, #20] │ │ │ │ strhls r1, [r3, #16] │ │ │ │ bls.n 331db6 │ │ │ │ ldr r0, [pc, #488] @ (332030 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ b.n 331e72 │ │ │ │ ldrh r7, [r3, #0] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ bls.n 331d90 │ │ │ │ ldr r3, [pc, #472] @ (332034 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r4, [pc, #472] @ (332038 ) │ │ │ │ ldr r1, [pc, #476] @ (33203c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldr r2, [pc, #460] @ (332040 ) │ │ │ │ ldr r3, [pc, #412] @ (332014 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #332] @ 0x14c │ │ │ │ eors r2, r3 │ │ │ │ @@ -258049,36 +258047,36 @@ │ │ │ │ bne.n 331f72 │ │ │ │ ldr.w r0, [sl, #24] │ │ │ │ cbz r0, 331f0e │ │ │ │ ldr r6, [pc, #380] @ (33204c ) │ │ │ │ movs r2, #0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 7333f8 │ │ │ │ + bl 733428 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 331fc2 │ │ │ │ - bl 730bd4 │ │ │ │ + bl 730c04 │ │ │ │ ldr r1, [pc, #364] @ (332050 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 7324fc │ │ │ │ + bl 73252c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #352] @ (332054 ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #348] @ (332058 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [pc, #328] @ (33205c ) │ │ │ │ add r7, r3 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -258091,15 +258089,15 @@ │ │ │ │ movlt r7, r0 │ │ │ │ str r7, [r1, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.n 331e72 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ b.n 331e72 │ │ │ │ ldr r3, [pc, #292] @ (332060 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #292] @ (332064 ) │ │ │ │ ldr r1, [pc, #292] @ (332068 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -258117,15 +258115,15 @@ │ │ │ │ ldr r1, [pc, #276] @ (332074 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 331e72 │ │ │ │ movs r1, #1 │ │ │ │ str r1, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 331f58 │ │ │ │ ldr.w r3, [sl, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -258139,136 +258137,136 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 331ec6 │ │ │ │ ldr r0, [pc, #220] @ (33207c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ad24 │ │ │ │ + bl 87ad54 │ │ │ │ b.n 331ec6 │ │ │ │ ldr r3, [pc, #212] @ (332080 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #212] @ (332084 ) │ │ │ │ ldr r1, [pc, #216] @ (332088 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 331e72 │ │ │ │ ldr r3, [pc, #200] @ (33208c ) │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ ldr r4, [pc, #200] @ (332090 ) │ │ │ │ ldr r1, [pc, #200] @ (332094 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r5, [sl, #24] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 331e72 │ │ │ │ ldr r3, [pc, #180] @ (332098 ) │ │ │ │ movs r2, #141 @ 0x8d │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [pc, #176] @ (33209c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #176] @ (3320a0 ) │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldr r1, [pc, #164] @ (3320a4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 87a0a8 │ │ │ │ + bl 87a0d8 │ │ │ │ b.n 331e72 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r3, #100] @ 0x64 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r2, #100] @ 0x64 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #88 @ 0x58 │ │ │ │ + movs r4, #136 @ 0x88 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - movs r5, #102 @ 0x66 │ │ │ │ + movs r5, #150 @ 0x96 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r4, #106 @ 0x6a │ │ │ │ + movs r4, #154 @ 0x9a │ │ │ │ lsls r0, r4, #1 │ │ │ │ - movs r3, #178 @ 0xb2 │ │ │ │ + movs r3, #226 @ 0xe2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r5, #30] │ │ │ │ + ldrb r4, [r3, #31] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r2, #26] │ │ │ │ + ldrb r0, [r0, #27] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r7, #28] │ │ │ │ + ldrb r6, [r5, #29] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r3, #100 @ 0x64 │ │ │ │ + movs r3, #148 @ 0x94 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r3, #25] │ │ │ │ + ldrb r2, [r1, #26] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r1, #25] │ │ │ │ + ldrb r0, [r7, #25] │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r6, [r5, #80] @ 0x50 │ │ │ │ lsls r1, r5, #3 │ │ │ │ bvs.n 33207c │ │ │ │ lsls r0, r7, #3 │ │ │ │ bvs.n 332054 │ │ │ │ lsls r0, r7, #3 │ │ │ │ - svc 244 @ 0xf4 │ │ │ │ + b.n 332098 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r6, #164 @ 0xa4 │ │ │ │ + subs r6, #212 @ 0xd4 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strh r6, [r1, #0] │ │ │ │ + strh r6, [r7, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, #198 @ 0xc6 │ │ │ │ + movs r2, #246 @ 0xf6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ bpl.n 331fa8 │ │ │ │ lsls r0, r7, #3 │ │ │ │ - movs r2, #130 @ 0x82 │ │ │ │ + movs r2, #178 @ 0xb2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r4, #22] │ │ │ │ + ldrb r0, [r2, #23] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r4, #21] │ │ │ │ + ldrb r6, [r2, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, #100 @ 0x64 │ │ │ │ + movs r2, #148 @ 0x94 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r2, #26] │ │ │ │ + ldrb r2, [r0, #27] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r0, #21] │ │ │ │ + ldrb r6, [r6, #21] │ │ │ │ lsls r0, r3, #1 │ │ │ │ strh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, #28] │ │ │ │ + ldrb r4, [r6, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, #20 │ │ │ │ + movs r2, #68 @ 0x44 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r6, [r1, #21] │ │ │ │ + ldrb r6, [r7, #21] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r6, #19] │ │ │ │ + ldrb r6, [r4, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r1, #250 @ 0xfa │ │ │ │ + movs r2, #42 @ 0x2a │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r3, #28] │ │ │ │ + ldrb r4, [r1, #29] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r3, #19] │ │ │ │ + ldrb r0, [r1, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r1, #218 @ 0xda │ │ │ │ + movs r2, #10 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r2, #25] │ │ │ │ + ldrb r4, [r0, #26] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r7, #18] │ │ │ │ + ldrb r0, [r5, #19] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r0, #26] │ │ │ │ + ldrb r4, [r6, #26] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -258423,15 +258421,15 @@ │ │ │ │ ldr.w r1, [pc, #1204] @ 3326f8 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3322f2 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3325f8 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33263a │ │ │ │ @@ -258463,29 +258461,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1096] @ 332704 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3322f2 │ │ │ │ ldr.w r3, [pc, #1080] @ 332708 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r4, [pc, #1076] @ 33270c │ │ │ │ ldr.w r1, [pc, #1076] @ 332710 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #221 @ 0xdd │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldr.w r2, [pc, #1056] @ 332714 │ │ │ │ ldr r3, [pc, #1012] @ (3326ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -258505,41 +258503,41 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #1012] @ (332720 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3322f2 │ │ │ │ ldr r3, [pc, #996] @ (332724 ) │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ ldr r4, [pc, #996] @ (332728 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #996] @ (33272c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3322f2 │ │ │ │ ldr r3, [pc, #980] @ (332730 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #980] @ (332734 ) │ │ │ │ ldr r1, [pc, #984] @ (332738 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3322f2 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov sl, r3 │ │ │ │ orrs r3, r2 │ │ │ │ mov fp, r2 │ │ │ │ itt eq │ │ │ │ @@ -258617,15 +258615,15 @@ │ │ │ │ bcs.n 3323f4 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ ldrd r6, r4, [sp, #48] @ 0x30 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, fp │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ ldrd r2, lr, [r5, #8] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs.w ip, lr, r1 │ │ │ │ itt cc │ │ │ │ movcc r2, r0 │ │ │ │ movcc lr, r1 │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ @@ -258756,27 +258754,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #348] @ (332744 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3322f2 │ │ │ │ ldr r3, [pc, #332] @ (332748 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #332] @ (33274c ) │ │ │ │ ldr r1, [pc, #336] @ (332750 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #319 @ 0x13f │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3322f2 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r8, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b.n 33246a │ │ │ │ ldr r3, [pc, #308] @ (332754 ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ @@ -258784,27 +258782,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #304] @ (33275c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3322f2 │ │ │ │ ldr r3, [pc, #292] @ (332760 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #292] @ (332764 ) │ │ │ │ ldr r1, [pc, #292] @ (332768 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #323 @ 0x143 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3322f2 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #272] @ (33276c ) │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r4, [pc, #268] @ (332770 ) │ │ │ │ @@ -258812,15 +258810,15 @@ │ │ │ │ ldr r1, [pc, #268] @ (332774 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3322f2 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #236] @ (332778 ) │ │ │ │ @@ -258834,15 +258832,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #220] @ (33277c ) │ │ │ │ ldr r1, [pc, #224] @ (332780 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #365 @ 0x16d │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3322f2 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #196] @ (332784 ) │ │ │ │ @@ -258856,101 +258854,101 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #184] @ (332788 ) │ │ │ │ ldr r1, [pc, #184] @ (33278c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #299 @ 0x12b │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3322f2 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r7, #32] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r0, #6 │ │ │ │ + subs r4, r6, #6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r0, #24] │ │ │ │ + ldrb r0, [r6, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r3, #9] │ │ │ │ + ldrb r4, [r1, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r6, r1, #4 │ │ │ │ + subs r6, r7, #4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r6, [r5, #27] │ │ │ │ + ldrb r6, [r3, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r5, #7] │ │ │ │ + ldrb r0, [r3, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r0, r5, #3 │ │ │ │ + subs r0, r3, #4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r0, #17] │ │ │ │ + ldrb r2, [r6, #17] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r1, #7] │ │ │ │ + ldrb r0, [r7, #7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ lsls r1, r5, #3 │ │ │ │ - subs r2, r3, #2 │ │ │ │ + subs r2, r1, #3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r2, #18] │ │ │ │ + ldrb r4, [r0, #19] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r7, #5] │ │ │ │ + ldrb r4, [r5, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r6, r7, #1 │ │ │ │ + subs r6, r5, #2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r7, #16] │ │ │ │ + ldrb r0, [r5, #17] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r4, #5] │ │ │ │ + ldrb r0, [r2, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, r4, #1 │ │ │ │ + subs r4, r2, #2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r6, [r5, #15] │ │ │ │ + ldrb r6, [r3, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r0, #5] │ │ │ │ + ldrb r4, [r6, #5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, r3, r7 │ │ │ │ + adds r4, r1, #0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r6, [r0, #8] │ │ │ │ + ldrb r6, [r6, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r7, #26] │ │ │ │ + strb r6, [r5, #27] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, r0, r7 │ │ │ │ + subs r4, r6, r7 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r1, #12] │ │ │ │ + ldrb r2, [r7, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r4, #26] │ │ │ │ + strb r4, [r2, #27] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, r3, r6 │ │ │ │ + subs r2, r1, r7 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r4, #7] │ │ │ │ + ldrb r0, [r2, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r7, #25] │ │ │ │ + strb r4, [r5, #26] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, r0, r6 │ │ │ │ + subs r2, r6, r6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r4, #11] │ │ │ │ + ldrb r4, [r2, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r4, #25] │ │ │ │ + strb r2, [r2, #26] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r0, r4, r5 │ │ │ │ + subs r0, r2, r6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r7, #11] │ │ │ │ + ldrb r2, [r5, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r7, #24] │ │ │ │ + strb r4, [r5, #25] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, r6, r4 │ │ │ │ + subs r4, r4, r5 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r2, #13] │ │ │ │ + ldrb r4, [r0, #14] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r1, #24] │ │ │ │ + strb r0, [r7, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, r0, r4 │ │ │ │ + subs r2, r6, r4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r6, [r7, #6] │ │ │ │ + ldrb r6, [r5, #7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r2, #23] │ │ │ │ + strb r6, [r0, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00332790 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -259059,15 +259057,15 @@ │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ ldr r1, [pc, #376] @ (332a48 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -259080,15 +259078,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -259101,15 +259099,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -259122,15 +259120,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -259147,15 +259145,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #24] │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w r9, [sp, #8] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3328de │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #172] @ (332a7c ) │ │ │ │ ldr r4, [pc, #176] @ (332a80 ) │ │ │ │ ldr r1, [pc, #176] @ (332a84 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -259165,27 +259163,27 @@ │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3328de │ │ │ │ ldr r3, [pc, #144] @ (332a88 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #144] @ (332a8c ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #140] @ (332a90 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3328de │ │ │ │ ldr r3, [pc, #124] @ (332a94 ) │ │ │ │ movw r2, #417 @ 0x1a1 │ │ │ │ ldr r1, [pc, #124] @ (332a98 ) │ │ │ │ ldr r0, [pc, #124] @ (332a9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -259197,67 +259195,67 @@ │ │ │ │ ldr r1, [pc, #112] @ (332aa4 ) │ │ │ │ ldr r0, [pc, #116] @ (332aa8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - adds r6, r6, r3 │ │ │ │ + adds r6, r4, r4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r1, #7] │ │ │ │ + ldrb r0, [r7, #7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r3, #15] │ │ │ │ + strb r0, [r1, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r4, r0, r3 │ │ │ │ + adds r4, r6, r3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r6, [r4, #5] │ │ │ │ + ldrb r6, [r2, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r4, #14] │ │ │ │ + strb r6, [r2, #15] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r4, r1, r2 │ │ │ │ + adds r4, r7, r2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r1, #7] │ │ │ │ + ldrb r2, [r7, #7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r5, #13] │ │ │ │ + strb r6, [r3, #14] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r6, r2, r1 │ │ │ │ + adds r6, r0, r2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r0, #9] │ │ │ │ + ldrb r0, [r6, #9] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r7, #12] │ │ │ │ + strb r0, [r5, #13] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r4, [r7, #9] │ │ │ │ + ldrb r4, [r5, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r0, #12] │ │ │ │ + strb r2, [r6, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r4, r2, r0 │ │ │ │ + adds r4, r0, r1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r2, r6, #31 │ │ │ │ + adds r2, r4, r0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r0, [r5, #10] │ │ │ │ + ldrb r0, [r3, #11] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r2, #11] │ │ │ │ + strb r4, [r0, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r2, r0, #31 │ │ │ │ + asrs r2, r6, #31 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r6, #7] │ │ │ │ + ldrb r4, [r4, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r4, #10] │ │ │ │ + strb r4, [r2, #11] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r6, r4, #30 │ │ │ │ + asrs r6, r2, #31 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r4, [r1, #10] │ │ │ │ + strb r4, [r7, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r0, [r4, #5] │ │ │ │ + ldrb r0, [r2, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r0, r2, #30 │ │ │ │ + asrs r0, r0, #31 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r6, [r6, #9] │ │ │ │ + strb r6, [r4, #10] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrb r6, [r2, #4] │ │ │ │ + ldrb r6, [r0, #5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00332aac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -259352,15 +259350,15 @@ │ │ │ │ ldr r1, [pc, #292] @ (332cd4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #465 @ 0x1d1 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -259369,26 +259367,26 @@ │ │ │ │ ldr r4, [pc, #256] @ (332cdc ) │ │ │ │ ldr r1, [pc, #260] @ (332ce0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 332bc2 │ │ │ │ ldr r3, [pc, #244] @ (332ce4 ) │ │ │ │ mov.w r2, #494 @ 0x1ee │ │ │ │ ldr r4, [pc, #244] @ (332ce8 ) │ │ │ │ ldr r1, [pc, #244] @ (332cec ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 332bc2 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bhi.n 332c48 │ │ │ │ ldr.w ip, [pc, #224] @ 332cf0 │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #224] @ (332cf4 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ @@ -259397,26 +259395,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 332bc2 │ │ │ │ ldr r3, [pc, #204] @ (332d00 ) │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ ldr r4, [pc, #204] @ (332d04 ) │ │ │ │ ldr r1, [pc, #208] @ (332d08 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 332bc2 │ │ │ │ ldr.w ip, [pc, #192] @ 332d0c │ │ │ │ add ip, pc │ │ │ │ b.n 332c12 │ │ │ │ ldr r3, [pc, #188] @ (332d10 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #188] @ (332d14 ) │ │ │ │ @@ -259424,110 +259422,110 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 332bc2 │ │ │ │ ldr r3, [pc, #172] @ (332d1c ) │ │ │ │ ldr r4, [pc, #172] @ (332d20 ) │ │ │ │ ldr r1, [pc, #176] @ (332d24 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #482 @ 0x1e2 │ │ │ │ str.w ip, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 332bc2 │ │ │ │ ldr r3, [pc, #152] @ (332d28 ) │ │ │ │ mov.w r2, #478 @ 0x1de │ │ │ │ ldr r4, [pc, #148] @ (332d2c ) │ │ │ │ ldr r1, [pc, #152] @ (332d30 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 332bc2 │ │ │ │ ldr r3, [pc, #136] @ (332d34 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #136] @ (332d38 ) │ │ │ │ ldr r1, [pc, #140] @ (332d3c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 332bc2 │ │ │ │ blx 28ae20 │ │ │ │ nop │ │ │ │ - asrs r4, r2, #24 │ │ │ │ + asrs r4, r0, #25 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r4, #4] │ │ │ │ + ldrb r2, [r2, #5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r6, #3] │ │ │ │ + strb r4, [r4, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r0, r5, #23 │ │ │ │ + asrs r0, r3, #24 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r2, [r4, #4] │ │ │ │ + strb r2, [r2, #5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r1, #3] │ │ │ │ + strb r2, [r7, #3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r6, r1, #23 │ │ │ │ + asrs r6, r7, #23 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r0, [r1, #4] │ │ │ │ + strb r0, [r7, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r6, #2] │ │ │ │ + strb r0, [r4, #3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sbc.w r0, ip, r4, asr #1 │ │ │ │ - asrs r2, r5, #22 │ │ │ │ + @ instruction: 0xeb9c0064 │ │ │ │ + asrs r2, r3, #23 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r4, [r4, #3] │ │ │ │ + ldrb r4, [r2, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r1, #2] │ │ │ │ + strb r2, [r7, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r4, r1, #22 │ │ │ │ + asrs r4, r7, #22 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r7, #3] │ │ │ │ + ldrb r2, [r5, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r5, #1] │ │ │ │ + strb r6, [r3, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xeb3c0064 │ │ │ │ - asrs r4, r5, #21 │ │ │ │ + sbc.w r0, ip, r4, asr #1 │ │ │ │ + asrs r4, r3, #22 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r7, #4] │ │ │ │ + ldrb r2, [r5, #5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r1, #1] │ │ │ │ + strb r4, [r7, #1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r0, r2, #21 │ │ │ │ + asrs r0, r0, #22 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r5, #6] │ │ │ │ + ldrb r2, [r3, #7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r6, #0] │ │ │ │ + strb r0, [r4, #1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r4, r5, #20 │ │ │ │ + asrs r4, r3, #21 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r4, #5] │ │ │ │ + ldrb r2, [r2, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r1, #0] │ │ │ │ + strb r6, [r7, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r4, r2, #20 │ │ │ │ + asrs r4, r0, #21 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r2, [r4, #4] │ │ │ │ + ldrb r2, [r2, #5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r6, #124] @ 0x7c │ │ │ │ + strb r4, [r4, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #244] @ (332e48 ) │ │ │ │ @@ -259547,34 +259545,34 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 863b40 │ │ │ │ + bl 863b70 │ │ │ │ mov r3, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 8284c8 │ │ │ │ + bl 8284f8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 865200 │ │ │ │ + bl 865230 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 332e3e │ │ │ │ ldr r4, [r0, #0] │ │ │ │ cbz r4, 332de0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cbz r3, 332e08 │ │ │ │ - bl 825628 │ │ │ │ + bl 825658 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 332e36 │ │ │ │ ldr r2, [pc, #160] @ (332e5c ) │ │ │ │ ldr r3, [pc, #144] @ (332e4c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -259592,20 +259590,20 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 332daa │ │ │ │ ldr r1, [pc, #120] @ (332e60 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 87cb40 │ │ │ │ + bl 87cb70 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ adds r2, #24 │ │ │ │ - bl 870e50 │ │ │ │ + bl 870e80 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 332e16 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 332dae │ │ │ │ mov r1, r0 │ │ │ │ @@ -259621,39 +259619,39 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 87a50c │ │ │ │ + bl 87a53c │ │ │ │ b.n 332e00 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 332db8 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldrsh r4, [r1, r1] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r4, #17 │ │ │ │ + asrs r2, r2, #18 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r2, r6, #17 │ │ │ │ + asrs r2, r4, #18 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - asrs r4, r3, #21 │ │ │ │ + asrs r4, r1, #22 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldrb r0, [r5, r7] │ │ │ │ lsls r1, r5, #3 │ │ │ │ - strh r2, [r1, r5] │ │ │ │ + strh r2, [r7, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r7, #1] │ │ │ │ + ldrb r0, [r5, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r0, #104] @ 0x68 │ │ │ │ + ldr r6, [r6, #104] @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00332e6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -259664,24 +259662,24 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #804] @ (3331ac ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r1, [pc, #788] @ (3331b0 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #788] @ (3331b4 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #788] @ (3331b8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr.w r7, [r4, #256] @ 0x100 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 332eec │ │ │ │ ldrd r3, r2, [r4, #88] @ 0x58 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 3330f0 │ │ │ │ @@ -259921,38 +259919,38 @@ │ │ │ │ ble.n 3330ca │ │ │ │ add.w lr, lr, #2 │ │ │ │ cmp r1, lr │ │ │ │ bgt.n 333118 │ │ │ │ b.n 3330ca │ │ │ │ ldr r0, [pc, #160] @ (3331cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ ldr r0, [pc, #148] @ (3331d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ ldr r0, [pc, #140] @ (3331d4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ ldr r0, [pc, #128] @ (3331d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ (3331dc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ ldr r3, [pc, #100] @ (3331e0 ) │ │ │ │ movw r2, #675 @ 0x2a3 │ │ │ │ ldr r1, [pc, #100] @ (3331e4 ) │ │ │ │ ldr r0, [pc, #100] @ (3331e8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -259971,75 +259969,75 @@ │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ ldrb r0, [r4, r4] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r3, r4] │ │ │ │ lsls r1, r5, #3 │ │ │ │ - asrs r6, r4, #12 │ │ │ │ + asrs r6, r2, #13 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - asrs r0, r6, #16 │ │ │ │ + asrs r0, r4, #17 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r6, r6, #12 │ │ │ │ + asrs r6, r4, #13 │ │ │ │ lsls r0, r4, #1 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r0, r7, #3 │ │ │ │ stmia r5!, {r2, r5, r6} │ │ │ │ lsls r0, r7, #3 │ │ │ │ ldrh r6, [r2, r3] │ │ │ │ lsls r1, r5, #3 │ │ │ │ - strb r0, [r6, #22] │ │ │ │ + strb r0, [r4, #23] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r6, #27] │ │ │ │ + strb r6, [r4, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r6, #25] │ │ │ │ + strb r2, [r4, #26] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r2, #24] │ │ │ │ + strb r4, [r0, #25] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r7, #22] │ │ │ │ + strb r4, [r5, #23] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r2, r0, #1 │ │ │ │ + asrs r2, r6, #1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ + ldr r0, [r3, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r6, #20] │ │ │ │ + strb r4, [r4, #21] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r4, r5, #32 │ │ │ │ + asrs r4, r3, #1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r2, [r2, #48] @ 0x30 │ │ │ │ + ldr r2, [r0, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r3, #21] │ │ │ │ + strb r2, [r1, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003331f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #32] @ (33322c ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #32] @ (333230 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87b760 │ │ │ │ + bl 87b790 │ │ │ │ ldr r3, [pc, #28] @ (333234 ) │ │ │ │ ldr r1, [pc, #28] @ (333238 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 87db7c │ │ │ │ + b.w 87dbac │ │ │ │ ldr r2, [r3, r6] │ │ │ │ lsls r1, r5, #3 │ │ │ │ - orr.w r0, r4, #100 @ 0x64 │ │ │ │ + orns r0, r4, #100 @ 0x64 │ │ │ │ ldr r5, [pc, #720] @ (333508 ) │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb21ffff │ │ │ │ │ │ │ │ 0033323c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -260056,15 +260054,15 @@ │ │ │ │ ldr.w r3, [r3, ip] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #148] @ (3332f8 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r3 │ │ │ │ - bl 7320dc │ │ │ │ + bl 73210c │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 3332c8 │ │ │ │ ldrd r1, r2, [r4, #24] │ │ │ │ asrs r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ it eq │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -260085,15 +260083,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (333304 ) │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #753 @ 0x2f1 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -260101,34 +260099,34 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 333282 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 732058 │ │ │ │ + bl 732088 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r2, r5] │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r0, #25] │ │ │ │ + strb r2, [r6, #25] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r6, r4, #28 │ │ │ │ + lsrs r6, r2, #29 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r2, [r1, #24] │ │ │ │ + strb r2, [r7, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r0, #32] │ │ │ │ + ldr r4, [r6, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00333308 : │ │ │ │ ldr.w r2, [r1, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 333488 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -260178,15 +260176,15 @@ │ │ │ │ adc.w r5, r5, r6 │ │ │ │ str r5, [r1, #12] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 333340 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 825e20 │ │ │ │ + bl 825e50 │ │ │ │ ldr.w r2, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ itt gt │ │ │ │ movgt.w ip, #0 │ │ │ │ movgt r5, #152 @ 0x98 │ │ │ │ @@ -260275,17 +260273,17 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ blx 288a0c │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - lsrs r4, r4, #20 │ │ │ │ + lsrs r4, r2, #21 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r1, #0] │ │ │ │ + ldr r0, [r7, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003334c0 : │ │ │ │ ldr r3, [pc, #48] @ (3334f4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #48] @ (3334f8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -260495,81 +260493,81 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ b.n 333684 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #48] @ (3336e4 ) │ │ │ │ ldr r2, [pc, #48] @ (3336e8 ) │ │ │ │ ldr r1, [pc, #52] @ (3336ec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 333690 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 333662 │ │ │ │ b.n 333690 │ │ │ │ nop │ │ │ │ - ldr r4, [r0, #40] @ 0x28 │ │ │ │ + ldr r4, [r6, #40] @ 0x28 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - add r2, pc, #656 @ (adr r2, 333974 ) │ │ │ │ + add r2, pc, #848 @ (adr r2, 333a34 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - lsrs r4, r1, #16 │ │ │ │ + lsrs r4, r7, #16 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsrs r2, r1, #17 │ │ │ │ + lsrs r2, r7, #17 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r2, r0, #3 │ │ │ │ + adds r2, r6, #3 │ │ │ │ lsls r3, r3, #1 │ │ │ │ │ │ │ │ 003336f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr.w ip, [pc, #60] @ 333744 │ │ │ │ ldr r2, [pc, #60] @ (333748 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (33374c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 333738 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 730788 │ │ │ │ - lsrs r4, r6, #14 │ │ │ │ + b.w 7307b8 │ │ │ │ + lsrs r4, r4, #15 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsrs r6, r5, #15 │ │ │ │ + lsrs r6, r3, #16 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r5, r5] │ │ │ │ + ldr r4, [r3, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00333750 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b.w 328828 │ │ │ │ @@ -260629,38 +260627,38 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #100] @ (33384c ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 72ca84 │ │ │ │ + bl 72cab4 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 333838 │ │ │ │ ldr r2, [pc, #80] @ (333850 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r4, [pc, #80] @ (333854 ) │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ adds r4, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr.w r3, [r0, #192] @ 0xc0 │ │ │ │ cbz r3, 333838 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -260668,56 +260666,56 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - lsrs r4, r5, #7 │ │ │ │ + lsrs r4, r3, #8 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r0, r2, #11 │ │ │ │ + lsrs r0, r0, #12 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r0, r4, #11 │ │ │ │ + lsrs r0, r2, #12 │ │ │ │ lsls r4, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #212] @ (333940 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r2, [pc, #204] @ (333944 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #204] @ (333948 ) │ │ │ │ add.w r4, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldrb.w r4, [r0, #67] @ 0x43 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 33391e │ │ │ │ cbz r6, 3338f4 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cbz r3, 3338c0 │ │ │ │ mov r0, r3 │ │ │ │ mov r7, r3 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r2, [pc, #168] @ (33394c ) │ │ │ │ ldr r1, [pc, #168] @ (333950 ) │ │ │ │ movs r3, #20 │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 3338de │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ cbnz r0, 3338de │ │ │ │ ldr r3, [pc, #144] @ (333954 ) │ │ │ │ @@ -260727,15 +260725,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (33395c ) │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r6, #24] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -260743,74 +260741,74 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ bl 3337d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3338de │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #92] @ (333960 ) │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ ldr r1, [pc, #92] @ (333964 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3338dc │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #68] @ (333968 ) │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ ldr r1, [pc, #68] @ (33396c ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3338dc │ │ │ │ nop │ │ │ │ - lsrs r0, r6, #9 │ │ │ │ + lsrs r0, r4, #10 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsrs r4, r0, #10 │ │ │ │ + lsrs r4, r6, #10 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r0, r0] │ │ │ │ + ldr r0, [r6, r0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r6, 333968 │ │ │ │ + cbnz r6, 333974 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cbnz r4, 333972 │ │ │ │ + cbnz r4, 33397e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r6, r3, #8 │ │ │ │ + lsrs r6, r1, #9 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r6, [r0, #1] │ │ │ │ + strb r6, [r6, #1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r0, #0] │ │ │ │ + strb r0, [r6, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r6, #0] │ │ │ │ + strb r4, [r4, #1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r0, #124] @ 0x7c │ │ │ │ + ldr r4, [r6, #124] @ 0x7c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r0, #124] @ 0x7c │ │ │ │ + ldr r0, [r6, #124] @ 0x7c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r4, #120] @ 0x78 │ │ │ │ + ldr r4, [r2, #124] @ 0x7c │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00333970 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 72ca84 │ │ │ │ + bl 72cab4 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 333858 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 3339b2 │ │ │ │ @@ -260822,58 +260820,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #80] @ (333a04 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33399c │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #64] @ (333a08 ) │ │ │ │ ldr r5, [pc, #68] @ (333a0c ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r5, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r8, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ add.w r3, r5, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr.w r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33399c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ - lsrs r6, r4, #32 │ │ │ │ + lsrs r6, r2, #1 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsrs r2, r1, #4 │ │ │ │ + lsrs r2, r7, #4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r2, r3, #4 │ │ │ │ + lsrs r2, r1, #5 │ │ │ │ lsls r4, r5, #1 │ │ │ │ │ │ │ │ 00333a10 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 72c9c8 │ │ │ │ + bl 72c9f8 │ │ │ │ cbz r0, 333a3a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -260911,26 +260909,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ │ │ │ │ 00333a88 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 72c674 │ │ │ │ + b.w 72c6a4 │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r3 │ │ │ │ str r2, [sp, #28] │ │ │ │ ldrb.w r4, [sp, #48] @ 0x30 │ │ │ │ - bl 72b464 │ │ │ │ + bl 72b494 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 333b26 │ │ │ │ cmp r0, #0 │ │ │ │ ite ne │ │ │ │ movne r4, #0 │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ @@ -260946,15 +260944,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #104] @ (333b44 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -260965,15 +260963,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (333b50 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ strd r6, r5, [sp, #4] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -260983,25 +260981,25 @@ │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsrs r4, r1, #2 │ │ │ │ + lsrs r4, r7, #2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r2, [r3, #104] @ 0x68 │ │ │ │ + ldr r2, [r1, #108] @ 0x6c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r7, #104] @ 0x68 │ │ │ │ + ldr r2, [r5, #108] @ 0x6c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r7, #104] @ 0x68 │ │ │ │ + ldr r4, [r5, #108] @ 0x6c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r6, r2, #1 │ │ │ │ + lsrs r6, r0, #2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r2, [r5, #100] @ 0x64 │ │ │ │ + ldr r2, [r3, #104] @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #504] @ (333d60 ) │ │ │ │ @@ -261022,28 +261020,28 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldrb.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r9 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 72b054 │ │ │ │ + bl 72b084 │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 866304 │ │ │ │ + bl 866334 │ │ │ │ cbnz r0, 333be8 │ │ │ │ ldr r2, [pc, #436] @ (333d74 ) │ │ │ │ ldr r3, [pc, #420] @ (333d64 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -261070,117 +261068,117 @@ │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 333bbc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 333c44 │ │ │ │ - bl 7823f0 │ │ │ │ + bl 782420 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 76415c │ │ │ │ + bl 76418c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 333bbc │ │ │ │ - bl 7653cc │ │ │ │ + bl 7653fc │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 333c72 │ │ │ │ ldr r5, [pc, #328] @ (333d78 ) │ │ │ │ add.w r3, r7, #32 │ │ │ │ ldr r1, [pc, #328] @ (333d7c ) │ │ │ │ movs r2, #146 @ 0x92 │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 333bbc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r6, [r0, #0] │ │ │ │ cbz r6, 333c68 │ │ │ │ - bl 77f9a0 │ │ │ │ + bl 77f9d0 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 333c7e │ │ │ │ mov r1, sl │ │ │ │ - bl 780034 │ │ │ │ + bl 780064 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 333d02 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 288d38 │ │ │ │ b.n 333bbc │ │ │ │ blx 288d38 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ b.n 333bbc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 77ff24 │ │ │ │ + bl 77ff54 │ │ │ │ b.n 333bbc │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r0 │ │ │ │ - bl 76415c │ │ │ │ + bl 76418c │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 333cce │ │ │ │ - bl 7653cc │ │ │ │ + bl 7653fc │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 333d34 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 77f708 │ │ │ │ + bl 77f738 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 77fe24 │ │ │ │ + bl 77fe54 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 333cc6 │ │ │ │ cbz r6, 333cd0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 780034 │ │ │ │ + bl 780064 │ │ │ │ cmp r0, #0 │ │ │ │ itt ge │ │ │ │ ldrge r3, [sp, #20] │ │ │ │ strge r6, [r3, #0] │ │ │ │ blt.n 333d04 │ │ │ │ mov r0, r6 │ │ │ │ - bl 782e64 │ │ │ │ + bl 782e94 │ │ │ │ b.n 333c60 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, sl │ │ │ │ movs r6, #0 │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #160] @ (333d80 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #160] @ (333d84 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #156] @ (333d88 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 333cc6 │ │ │ │ b.n 333c60 │ │ │ │ mov r8, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 77fc90 │ │ │ │ + bl 77fcc0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cbz r0, 333d12 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 333d3a │ │ │ │ ldr r3, [pc, #120] @ (333d8c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (333d90 ) │ │ │ │ @@ -261188,69 +261186,69 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #116] @ (333d94 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #197 @ 0xc5 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 333cc6 │ │ │ │ b.n 333c60 │ │ │ │ - bl 8879bc │ │ │ │ + bl 8879ec │ │ │ │ b.n 333c94 │ │ │ │ ldr r3, [pc, #92] @ (333d98 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (333d9c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #88] @ (333da0 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 333cc6 │ │ │ │ b.n 333c60 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ str r0, [r7, r0] │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3, #31 │ │ │ │ + lsrs r6, r1, #32 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r6, [r0, r4] │ │ │ │ + strb r6, [r6, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r2, r7, #29 │ │ │ │ + lsls r2, r5, #30 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r7, [pc, #912] @ (334108 ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldr r2, [r7, #88] @ 0x58 │ │ │ │ + ldr r2, [r5, #92] @ 0x5c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r6, #80] @ 0x50 │ │ │ │ + ldr r6, [r4, #84] @ 0x54 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [r0, #84] @ 0x54 │ │ │ │ + ldr r0, [r6, #84] @ 0x54 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r4, r5, #25 │ │ │ │ + lsls r4, r3, #26 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r6, [r7, #68] @ 0x44 │ │ │ │ + ldr r6, [r5, #72] @ 0x48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r6, r7, #24 │ │ │ │ + lsls r6, r5, #25 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r2, #68] @ 0x44 │ │ │ │ + ldr r0, [r0, #72] @ 0x48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r6, #88] @ 0x58 │ │ │ │ + ldr r6, [r4, #92] @ 0x5c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r6, r2, #24 │ │ │ │ + lsls r6, r0, #25 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r5, #64] @ 0x40 │ │ │ │ + ldr r0, [r3, #68] @ 0x44 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r0, #80] @ 0x50 │ │ │ │ + ldr r2, [r6, #80] @ 0x50 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -261296,34 +261294,34 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #16 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72b054 │ │ │ │ + bl 72b084 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 333e92 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 77f990 │ │ │ │ + bl 77f9c0 │ │ │ │ ldrb r1, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cbz r1, 333e98 │ │ │ │ mov r0, r3 │ │ │ │ blx 28b1e4 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 866304 │ │ │ │ + bl 866334 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 288d38 │ │ │ │ ldr r2, [pc, #80] @ (333ebc ) │ │ │ │ ldr r3, [pc, #72] @ (333eb8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -261340,30 +261338,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [pc, #44] @ (333ec0 ) │ │ │ │ add r3, pc │ │ │ │ b.n 333e50 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 77fbb4 │ │ │ │ + bl 77fbe4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 333e50 │ │ │ │ - bl 764354 │ │ │ │ + bl 764384 │ │ │ │ mov r3, r0 │ │ │ │ b.n 333e50 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r5, [pc, #512] @ (3340b8 ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #216] @ (333f98 ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ - @ instruction: 0xf2200061 │ │ │ │ + @ instruction: 0xf2500061 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #116] @ (333f4c ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -261372,28 +261370,28 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72b054 │ │ │ │ + bl 72b084 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 333f42 │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cbz r0, 333f3c │ │ │ │ blx 28b1e4 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 866304 │ │ │ │ + bl 866334 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 288d38 │ │ │ │ ldr r2, [pc, #60] @ (333f54 ) │ │ │ │ ldr r3, [pc, #56] @ (333f50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -261418,16 +261416,16 @@ │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [pc, #800] @ (334270 ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #560] @ (334188 ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ - sbcs.w r0, r6, #97 @ 0x61 │ │ │ │ - sbcs.w r0, r0, #97 @ 0x61 │ │ │ │ + sub.w r0, r6, #97 @ 0x61 │ │ │ │ + sub.w r0, r0, #97 @ 0x61 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #104] @ (333fdc ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -261436,25 +261434,25 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72b054 │ │ │ │ + bl 72b084 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 333fd2 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ blx 28b1e4 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 866304 │ │ │ │ + bl 866334 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 288d38 │ │ │ │ ldr r2, [pc, #56] @ (333fe4 ) │ │ │ │ ldr r3, [pc, #48] @ (333fe0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -261476,24 +261474,24 @@ │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [pc, #176] @ (334090 ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #984] @ (3343c0 ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ - @ instruction: 0xf0e00061 │ │ │ │ + adds.w r0, r0, #97 @ 0x61 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 72b054 │ │ │ │ + bl 72b084 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 7e7598 │ │ │ │ + b.w 7e75c8 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #272] @ (334130 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -261517,26 +261515,26 @@ │ │ │ │ mov r0, r6 │ │ │ │ cmp r4, r1 │ │ │ │ it ne │ │ │ │ cmpne r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 72b054 │ │ │ │ + bl 72b084 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 866304 │ │ │ │ + bl 866334 │ │ │ │ cbnz r0, 33409c │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ ldr r2, [pc, #204] @ (334140 ) │ │ │ │ ldr r3, [pc, #188] @ (334134 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -261557,77 +261555,77 @@ │ │ │ │ strd r7, r4, [sp] │ │ │ │ bl 333a90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33406a │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0, #0] │ │ │ │ cbz r7, 334106 │ │ │ │ - bl 7eefbc │ │ │ │ + bl 7eefec │ │ │ │ cbz r0, 3340da │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7e71fc │ │ │ │ + bl 7e722c │ │ │ │ cbz r0, 334110 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 288d38 │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ b.n 334072 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [pc, #96] @ (334144 ) │ │ │ │ mov r2, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (334148 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #92] @ (33414c ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ strd r2, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #298 @ 0x12a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3340ca │ │ │ │ blx 288d38 │ │ │ │ str.w r7, [r8] │ │ │ │ b.n 33406a │ │ │ │ mov r0, r6 │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ ldr r1, [pc, #56] @ (334150 ) │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 87a040 │ │ │ │ + bl 87a070 │ │ │ │ b.n 3340ca │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [pc, #512] @ (334334 ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #416] @ (3342dc ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r5, [pc, #720] @ (334410 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #184] @ (3341fc ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ - lsls r4, r5, #9 │ │ │ │ + lsls r4, r3, #10 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r2, [r7, #4] │ │ │ │ + ldr r2, [r5, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r5, #16] │ │ │ │ + ldr r4, [r3, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r5, #28] │ │ │ │ + ldr r4, [r3, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -261639,23 +261637,23 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72b054 │ │ │ │ + bl 72b084 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r6, #0 │ │ │ │ strd r6, r6, [sp, #16] │ │ │ │ - bl 866304 │ │ │ │ + bl 866334 │ │ │ │ cbz r0, 3341fe │ │ │ │ mov fp, r5 │ │ │ │ blx 288c80 <__ctype_b_loc@plt> │ │ │ │ subs r5, r7, #1 │ │ │ │ mov sl, r0 │ │ │ │ rsb r7, r7, #1 │ │ │ │ mov r4, r6 │ │ │ │ @@ -261678,15 +261676,15 @@ │ │ │ │ cmp r1, #58 @ 0x3a │ │ │ │ it ne │ │ │ │ cmpne r1, #45 @ 0x2d │ │ │ │ bne.n 33422c │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 8703e0 │ │ │ │ + bl 870410 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 334246 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt.n 334246 │ │ │ │ adds r4, #3 │ │ │ │ strb.w r3, [r5, #1]! │ │ │ │ @@ -261714,15 +261712,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3341da │ │ │ │ mov ip, r2 │ │ │ │ mov r0, fp │ │ │ │ movs r1, #22 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 72b060 │ │ │ │ + bl 72b090 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 288d38 │ │ │ │ b.n 3341fe │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ b.n 33422e │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r3, r6] │ │ │ │ @@ -261743,15 +261741,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72b054 │ │ │ │ + bl 72b084 │ │ │ │ mov ip, r0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ @@ -261774,15 +261772,15 @@ │ │ │ │ ldrb.w r4, [ip] │ │ │ │ strd lr, r4, [sp] │ │ │ │ blx 28a95c <__snprintf_chk@plt> │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 866304 │ │ │ │ + bl 866334 │ │ │ │ ldr r2, [pc, #48] @ (334310 ) │ │ │ │ ldr r3, [pc, #40] @ (334308 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -261796,15 +261794,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #192] @ (3343c8 ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, #8] │ │ │ │ + ldr r4, [r7, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [pc, #784] @ (334624 ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -261826,27 +261824,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, sp, #4160 @ 0x1040 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, #8 │ │ │ │ ldr.w r8, [r3] │ │ │ │ - bl 72b054 │ │ │ │ + bl 72b084 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r0, r7, #4 │ │ │ │ blx 28a9f4 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r8 │ │ │ │ movs r5, #0 │ │ │ │ mov r1, sl │ │ │ │ str.w r5, [r2, #-8]! │ │ │ │ - bl 866304 │ │ │ │ + bl 866334 │ │ │ │ cbnz r0, 3343b6 │ │ │ │ ldr r2, [pc, #284] @ (3344a0 ) │ │ │ │ add.w r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [pc, #272] @ (33449c ) │ │ │ │ adds r1, #28 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -261914,15 +261912,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r4, [r7, #-8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72b060 │ │ │ │ + bl 72b090 │ │ │ │ ldr.w r0, [r7, #-8] │ │ │ │ blx 288d38 │ │ │ │ b.n 334382 │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -261945,28 +261943,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #40] @ (3344ac ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 334454 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #440] @ (334654 ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #96] @ (334504 ) │ │ │ │ lsls r1, r5, #3 │ │ │ │ - str r0, [r3, #108] @ 0x6c │ │ │ │ + str r0, [r1, #112] @ 0x70 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r5, #76] @ 0x4c │ │ │ │ + str r6, [r3, #80] @ 0x50 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cdp2 0, 12, cr0, cr14, cr11, {3} │ │ │ │ + cdp2 0, 15, cr0, cr14, cr11, {3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #116] @ 334534 │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ @@ -261975,23 +261973,23 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72b054 │ │ │ │ + bl 72b084 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 866304 │ │ │ │ + bl 866334 │ │ │ │ cbz r0, 334500 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ bl 504058 │ │ │ │ cbz r0, 334500 │ │ │ │ str r0, [r6, #4] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ @@ -262034,23 +262032,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ - bl 72b054 │ │ │ │ + bl 72b084 │ │ │ │ bl 504104 │ │ │ │ blx 28b1e4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 866304 │ │ │ │ + bl 866334 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 288d38 │ │ │ │ ldr r2, [pc, #52] @ (3345c4 ) │ │ │ │ ldr r3, [pc, #44] @ (3345c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -262086,15 +262084,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72b054 │ │ │ │ + bl 72b084 │ │ │ │ ldr r3, [pc, #160] @ (334698 ) │ │ │ │ add.w ip, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ mov lr, ip │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ @@ -262120,15 +262118,15 @@ │ │ │ │ blx 28a95c <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne.n 334678 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 866304 │ │ │ │ + bl 866334 │ │ │ │ ldr r2, [pc, #80] @ (3346a0 ) │ │ │ │ ldr r3, [pc, #68] @ (334694 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -262153,24 +262151,24 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmp ip, r8 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, #88] @ 0x58 │ │ │ │ + str r4, [r5, #92] @ 0x5c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r4, #84] @ 0x54 │ │ │ │ + str r2, [r2, #88] @ 0x58 │ │ │ │ lsls r0, r3, #1 │ │ │ │ cmp r4, sl │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldc2l 0, cr0, [r6], {107} @ 0x6b │ │ │ │ - str r4, [r5, #44] @ 0x2c │ │ │ │ + stc2 0, cr0, [r6, #-428] @ 0xfffffe54 │ │ │ │ + str r4, [r3, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r3, #80] @ 0x50 │ │ │ │ + str r0, [r1, #84] @ 0x54 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #184] @ 334778 │ │ │ │ sub sp, #24 │ │ │ │ @@ -262181,26 +262179,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 72b054 │ │ │ │ + bl 72b084 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str.w ip, [sp, #16] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 8665fc │ │ │ │ + bl 86662c │ │ │ │ cbz r0, 334708 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 334730 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r2, [pc, #116] @ (334780 ) │ │ │ │ ldr r3, [pc, #112] @ (33477c ) │ │ │ │ @@ -262215,57 +262213,57 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bl 72ca84 │ │ │ │ + bl 72cab4 │ │ │ │ ldr r3, [pc, #76] @ (334784 ) │ │ │ │ ldr r2, [pc, #80] @ (334788 ) │ │ │ │ ldr r1, [pc, #80] @ (33478c ) │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #64] @ (334790 ) │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 33475a │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 334706 │ │ │ │ ldr r2, [pc, #56] @ (334794 ) │ │ │ │ add.w r3, r5, #104 @ 0x68 │ │ │ │ ldr r1, [pc, #52] @ (334798 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #594 @ 0x252 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 334708 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ add ip, fp │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ add r8, r3 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldc2 0, cr0, [lr], {107} @ 0x6b │ │ │ │ - @ instruction: 0xfb960056 │ │ │ │ - @ instruction: 0xfa9a005f │ │ │ │ - str r6, [r7, #68] @ 0x44 │ │ │ │ + mcrr2 0, 6, r0, lr, cr11 │ │ │ │ + @ instruction: 0xfbc60056 │ │ │ │ + @ instruction: 0xfaca005f │ │ │ │ + str r6, [r5, #72] @ 0x48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r6, #68] @ 0x44 │ │ │ │ + str r4, [r4, #72] @ 0x48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r1, #32] │ │ │ │ + str r0, [r7, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #128] @ (334830 ) │ │ │ │ @@ -262275,23 +262273,23 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72b054 │ │ │ │ + bl 72b084 │ │ │ │ vldr d7, [pc, #92] @ 334828 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 8661d0 │ │ │ │ + bl 866200 │ │ │ │ cbnz r0, 334808 │ │ │ │ ldr r2, [pc, #84] @ (334838 ) │ │ │ │ ldr r3, [pc, #80] @ (334834 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -262305,15 +262303,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 891580 │ │ │ │ + bl 8915b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3347e0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #0] │ │ │ │ b.n 3347e0 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -262337,26 +262335,26 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72b054 │ │ │ │ + bl 72b084 │ │ │ │ vldr d7, [pc, #356] @ 3349d0 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ strd r3, r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 866304 │ │ │ │ + bl 866334 │ │ │ │ cbnz r0, 3348b8 │ │ │ │ ldr r2, [pc, #336] @ (3349e0 ) │ │ │ │ ldr r3, [pc, #332] @ (3349dc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -262372,15 +262370,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ mov r6, r1 │ │ │ │ - bl 87065c │ │ │ │ + bl 87068c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33494a │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq.n 3348f4 │ │ │ │ ldr r3, [pc, #272] @ (3349e4 ) │ │ │ │ @@ -262389,23 +262387,23 @@ │ │ │ │ ldr r1, [pc, #272] @ (3349ec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #794 @ 0x31a │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 288d38 │ │ │ │ b.n 33488c │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r6 │ │ │ │ - bl 87065c │ │ │ │ + bl 87068c │ │ │ │ cbnz r0, 334968 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne.n 3348d2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ @@ -262438,48 +262436,48 @@ │ │ │ │ ldr r1, [pc, #176] @ (334a04 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #766 @ 0x2fe │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3348ec │ │ │ │ ldr r3, [pc, #156] @ (334a08 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #156] @ (334a0c ) │ │ │ │ mov.w r2, #776 @ 0x308 │ │ │ │ ldr r4, [pc, #156] @ (334a10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r4, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3348ec │ │ │ │ add.w r3, r8, #16 │ │ │ │ mov r1, r6 │ │ │ │ adds r0, #1 │ │ │ │ movs r2, #10 │ │ │ │ - bl 8702b0 │ │ │ │ + bl 8702e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3348ec │ │ │ │ ldr r3, [pc, #120] @ (334a14 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (334a18 ) │ │ │ │ mov.w r2, #788 @ 0x314 │ │ │ │ ldr r4, [pc, #120] @ (334a1c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r4, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3348ec │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ (334a20 ) │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #100] @ (334a24 ) │ │ │ │ ldr r0, [pc, #100] @ (334a28 ) │ │ │ │ add r3, pc │ │ │ │ @@ -262491,43 +262489,43 @@ │ │ │ │ ... │ │ │ │ muls r6, r1 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ orrs r4, r2 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - @ instruction: 0xfa7e006b │ │ │ │ - str r4, [r7, #64] @ 0x40 │ │ │ │ + @ instruction: 0xfaae006b │ │ │ │ + str r4, [r5, #68] @ 0x44 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r1, #8] │ │ │ │ + str r6, [r7, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfa1a006b │ │ │ │ - str r0, [r7, #48] @ 0x30 │ │ │ │ + @ instruction: 0xfa4a006b │ │ │ │ + str r0, [r5, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r1, #56] @ 0x38 │ │ │ │ + str r0, [r7, #56] @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfa06006b │ │ │ │ - str r4, [r7, #40] @ 0x28 │ │ │ │ + @ instruction: 0xfa36006b │ │ │ │ + str r4, [r5, #44] @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r2, #0] │ │ │ │ + str r4, [r0, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - vld1.8 {d16[3]}, [r4], fp │ │ │ │ - ldrsh r2, [r7, r7] │ │ │ │ + @ instruction: 0xfa14006b │ │ │ │ + str r2, [r5, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r1, #44] @ 0x2c │ │ │ │ + str r2, [r7, #44] @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh.w r0, [r4, #107] @ 0x6b │ │ │ │ - ldrsh r2, [r1, r7] │ │ │ │ + vld1.8 {d16[3]}, [r4], fp │ │ │ │ + ldrsh r2, [r7, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [r7, #48] @ 0x30 │ │ │ │ + str r2, [r5, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb.w r0, [r6, #107] @ 0x6b │ │ │ │ - str r4, [r6, #40] @ 0x28 │ │ │ │ + vst1.8 {d16[3]}, [r6], fp │ │ │ │ + str r4, [r4, #44] @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r0, [r1, #44] @ 0x2c │ │ │ │ + str r0, [r7, #44] @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #364] @ (334bac ) │ │ │ │ @@ -262540,24 +262538,24 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r4, [sp, #28] │ │ │ │ - bl 72b054 │ │ │ │ + bl 72b084 │ │ │ │ movs r3, #4 │ │ │ │ mov sl, r0 │ │ │ │ add r2, sp, #28 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ strd r4, r4, [sp, #36] @ 0x24 │ │ │ │ strd r4, r4, [sp, #44] @ 0x2c │ │ │ │ - bl 8656f0 │ │ │ │ + bl 865720 │ │ │ │ cbz r0, 334ab0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 334b46 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 334ae6 │ │ │ │ @@ -262570,18 +262568,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ movw r2, #855 @ 0x357 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add r1, sp, #28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 865830 │ │ │ │ + bl 865860 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 288d38 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 288d38 │ │ │ │ ldr r2, [pc, #256] @ (334bc0 ) │ │ │ │ ldr r3, [pc, #240] @ (334bb0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -262599,15 +262597,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 866304 │ │ │ │ + bl 866334 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 334aa8 │ │ │ │ ldr r1, [pc, #204] @ (334bc4 ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -262641,15 +262639,15 @@ │ │ │ │ orr.w r2, r2, r1, lsl #3 │ │ │ │ str.w r2, [sl] │ │ │ │ b.n 334aa8 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 86604c │ │ │ │ + bl 86607c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 334aa8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r2, r3, #1 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ it ls │ │ │ │ strls.w r3, [sl] │ │ │ │ @@ -262665,55 +262663,55 @@ │ │ │ │ ldr r2, [pc, #96] @ (334bd8 ) │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #847 @ 0x34f │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 334aa8 │ │ │ │ ldr r5, [pc, #76] @ (334bdc ) │ │ │ │ add r5, pc │ │ │ │ b.n 334a8c │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #22 │ │ │ │ - bl 72b060 │ │ │ │ + bl 72b090 │ │ │ │ b.n 334aa8 │ │ │ │ ldr r5, [pc, #60] @ (334be0 ) │ │ │ │ add r5, pc │ │ │ │ b.n 334b68 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ adcs r6, r3 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str.w r0, [r4, #107] @ 0x6b │ │ │ │ - str r2, [r4, #44] @ 0x2c │ │ │ │ + ldr??.w r0, [r4, #107] @ 0x6b │ │ │ │ + str r2, [r2, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsh r4, [r2, r3] │ │ │ │ + ldrsh r4, [r0, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsrs r4, r4 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - str r2, [r1, #36] @ 0x24 │ │ │ │ + str r2, [r7, #36] @ 0x24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [r7, #32] │ │ │ │ + str r4, [r5, #36] @ 0x24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r5, #28] │ │ │ │ + str r6, [r3, #32] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf7e4006b │ │ │ │ - ldrb r6, [r6, r7] │ │ │ │ + ldrb.w r0, [r4, fp, lsl #2] │ │ │ │ + ldrsh r6, [r4, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r3, #198 @ 0xc6 │ │ │ │ + subs r3, #246 @ 0xf6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r2, [r2, r4] │ │ │ │ + strh r2, [r0, r5] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strh r4, [r7, r3] │ │ │ │ + strh r4, [r5, r4] │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #276] @ (334d0c ) │ │ │ │ @@ -262724,23 +262722,23 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72b054 │ │ │ │ + bl 72b084 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ movs r4, #0 │ │ │ │ strd r4, r4, [sp, #20] │ │ │ │ - bl 866304 │ │ │ │ + bl 866334 │ │ │ │ cbnz r0, 334c54 │ │ │ │ ldr r2, [pc, #232] @ (334d14 ) │ │ │ │ ldr r3, [pc, #224] @ (334d10 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -262769,15 +262767,15 @@ │ │ │ │ beq.n 334c86 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72b060 │ │ │ │ + bl 72b090 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 288d38 │ │ │ │ b.n 334c2a │ │ │ │ adds r3, #1 │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r3 │ │ │ │ add r1, sp, #24 │ │ │ │ @@ -262854,26 +262852,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 72b054 │ │ │ │ + bl 72b084 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 8665fc │ │ │ │ + bl 86662c │ │ │ │ cbz r0, 334d78 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 334dc2 │ │ │ │ tbb [pc, r3] │ │ │ │ subs r4, r3, #4 │ │ │ │ movs r5, #34 @ 0x22 │ │ │ │ @@ -262934,15 +262932,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 72b054 │ │ │ │ + bl 72b084 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #5 │ │ │ │ bhi.n 334e72 │ │ │ │ @@ -262954,15 +262952,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 8665fc │ │ │ │ + bl 86662c │ │ │ │ ldr r2, [pc, #76] @ (334e80 ) │ │ │ │ ldr r3, [pc, #68] @ (334e7c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -263008,26 +263006,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 72b054 │ │ │ │ + bl 72b084 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 8665fc │ │ │ │ + bl 86662c │ │ │ │ cbz r0, 334ee6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #6 │ │ │ │ bhi.n 334f36 │ │ │ │ tbb [pc, r3] │ │ │ │ movs r0, #29 │ │ │ │ movs r6, #35 @ 0x23 │ │ │ │ @@ -263092,15 +263090,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 72b054 │ │ │ │ + bl 72b084 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 335004 │ │ │ │ @@ -263125,15 +263123,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 8665fc │ │ │ │ + bl 86662c │ │ │ │ ldr r2, [pc, #76] @ (335010 ) │ │ │ │ ldr r3, [pc, #72] @ (33500c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -263180,34 +263178,34 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72b054 │ │ │ │ + bl 72b084 │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 866304 │ │ │ │ + bl 866334 │ │ │ │ cbz r0, 33507e │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #112] @ (3350d0 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 28a844 │ │ │ │ cbz r0, 3350a8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ - bl 87eb20 │ │ │ │ + bl 87eb50 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 3350b0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 288d38 │ │ │ │ ldr r2, [pc, #84] @ (3350d4 ) │ │ │ │ ldr r3, [pc, #72] @ (3350cc ) │ │ │ │ add r2, pc │ │ │ │ @@ -263222,31 +263220,31 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 87e910 │ │ │ │ + bl 87e940 │ │ │ │ b.n 335078 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 72b060 │ │ │ │ + bl 72b090 │ │ │ │ b.n 335078 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #116 @ 0x74 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, r5] │ │ │ │ + ldrb r4, [r7, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r3, #34 @ 0x22 │ │ │ │ lsls r1, r5, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -263258,29 +263256,29 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72b054 │ │ │ │ + bl 72b084 │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #4 │ │ │ │ blx 28a9f4 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 87ea08 │ │ │ │ + bl 87ea38 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 866304 │ │ │ │ + bl 866334 │ │ │ │ ldr r2, [pc, #52] @ (33515c ) │ │ │ │ ldr r3, [pc, #44] @ (335158 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -263300,26 +263298,26 @@ │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #122 @ 0x7a │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r1, [pc, #4] @ (335168 ) │ │ │ │ add r1, pc │ │ │ │ - b.w 732260 │ │ │ │ - ldrb r6, [r1, r1] │ │ │ │ + b.w 732290 │ │ │ │ + ldrb r6, [r7, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 72b054 │ │ │ │ + bl 72b084 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 84dba0 │ │ │ │ + bl 84dbd0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -263338,25 +263336,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 72b054 │ │ │ │ + bl 72b084 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 84f440 │ │ │ │ + bl 84f470 │ │ │ │ cbz r0, 3351f6 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 84dba0 │ │ │ │ + bl 84dbd0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (335228 ) │ │ │ │ ldr r3, [pc, #40] @ (335224 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -263385,31 +263383,31 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72b054 │ │ │ │ + bl 72b084 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 84f440 │ │ │ │ + b.w 84f470 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 72b054 │ │ │ │ + bl 72b084 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 84dbdc │ │ │ │ + bl 84dc0c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -263428,25 +263426,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 72b054 │ │ │ │ + bl 72b084 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 84f4d0 │ │ │ │ + bl 84f500 │ │ │ │ cbz r0, 3352e6 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 84dbdc │ │ │ │ + bl 84dc0c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (335318 ) │ │ │ │ ldr r3, [pc, #40] @ (335314 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -263475,30 +263473,30 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72b054 │ │ │ │ + bl 72b084 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 84f4d0 │ │ │ │ + b.w 84f500 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 72b054 │ │ │ │ + bl 72b084 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ adds r3, r2, #1 │ │ │ │ beq.n 33539a │ │ │ │ and.w r3, r2, #7 │ │ │ │ asrs r2, r2, #3 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ @@ -263520,17 +263518,17 @@ │ │ │ │ ldr r2, [pc, #20] @ (3353b0 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 28a6a4 │ │ │ │ - ldrh r2, [r0, r1] │ │ │ │ + ldrh r2, [r6, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r0, [r3, r0] │ │ │ │ + ldrh r0, [r1, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #92] @ 335420 │ │ │ │ sub sp, #16 │ │ │ │ @@ -263540,43 +263538,43 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72b054 │ │ │ │ + bl 72b084 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 33540a │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 759c40 │ │ │ │ + bl 759c70 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 783444 │ │ │ │ + b.w 783474 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - vmla.i d0, d10, d3[6] │ │ │ │ - subs r4, #174 @ 0xae │ │ │ │ + vext.8 q0, q5, , #0 │ │ │ │ + subs r4, #222 @ 0xde │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vqadd.s32 q0, q6, q3 │ │ │ │ + vqadd.s16 q8, q6, q3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #204] @ (33550c ) │ │ │ │ mov r7, r1 │ │ │ │ @@ -263586,15 +263584,15 @@ │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ add r5, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72b054 │ │ │ │ + bl 72b084 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ blx 28a9f4 │ │ │ │ str r5, [sp, #32] │ │ │ │ ldrd r1, r3, [r4, #4] │ │ │ │ @@ -263631,15 +263629,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r3 │ │ │ │ blx 28a95c <__snprintf_chk@plt> │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 866304 │ │ │ │ + bl 866334 │ │ │ │ ldr r2, [pc, #88] @ (335524 ) │ │ │ │ ldr r3, [pc, #64] @ (335510 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -263663,27 +263661,27 @@ │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ adds r7, #94 @ 0x5e │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 12, cr0, cr6, cr11, {3} │ │ │ │ - ldrsb r4, [r4, r7] │ │ │ │ + cdp 0, 15, cr0, cr6, cr11, {3} │ │ │ │ + ldr r4, [r2, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r6, r0] │ │ │ │ + ldr r4, [r4, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [r6, r4] │ │ │ │ + ldr r6, [r4, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r6, #214 @ 0xd6 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - cdp 0, 5, cr0, cr8, cr11, {3} │ │ │ │ - ldrsb r6, [r6, r5] │ │ │ │ + cdp 0, 8, cr0, cr8, cr11, {3} │ │ │ │ + ldrsb r6, [r4, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r2, [r1, r6] │ │ │ │ + ldrsb r2, [r7, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00335534 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -263732,15 +263730,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (3355f8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -263751,26 +263749,26 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #36] @ (335604 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3355c0 │ │ │ │ nop │ │ │ │ - stc 0, cr0, [sl, #428]! @ 0x1ac │ │ │ │ - ldr r4, [r6, r1] │ │ │ │ + ldcl 0, cr0, [sl, #428] @ 0x1ac │ │ │ │ + ldr r4, [r4, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r7, r6] │ │ │ │ + strh r4, [r5, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldcl 0, cr0, [sl, #-428]! @ 0xfffffe54 │ │ │ │ - ldr r4, [r2, r0] │ │ │ │ + stc 0, cr0, [sl, #428]! @ 0x1ac │ │ │ │ + ldr r4, [r0, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r1, r6] │ │ │ │ + strh r4, [r7, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00335608 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -263812,15 +263810,15 @@ │ │ │ │ blx 28a95c <__snprintf_chk@plt> │ │ │ │ ldr r3, [pc, #72] @ (3356b4 ) │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 731dd4 │ │ │ │ + bl 731e04 │ │ │ │ ldr r2, [pc, #60] @ (3356b8 ) │ │ │ │ ldr r3, [pc, #48] @ (3356ac ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -263837,15 +263835,15 @@ │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ adds r5, #126 @ 0x7e │ │ │ │ lsls r1, r5, #3 │ │ │ │ adds r5, #114 @ 0x72 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, r3] │ │ │ │ + strb r0, [r1, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ lsls r1, r5, #3 │ │ │ │ │ │ │ │ 003356bc : │ │ │ │ @@ -263856,43 +263854,43 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ cbz r2, 3356f2 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 77f990 │ │ │ │ + bl 77f9c0 │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 335704 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 731dd4 │ │ │ │ + b.w 731e04 │ │ │ │ ldr r2, [pc, #44] @ (335720 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 731dd4 │ │ │ │ + b.w 731e04 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 77fbb4 │ │ │ │ + bl 77fbe4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3356e4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 764354 │ │ │ │ + bl 764384 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 3356e4 │ │ │ │ - bls.n 33569c │ │ │ │ + bls.n 3356fc │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00335724 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -263900,46 +263898,46 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ cbz r2, 335760 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 77f990 │ │ │ │ + bl 77f9c0 │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r0, 335766 │ │ │ │ ldr r3, [pc, #56] @ (335788 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 731dd4 │ │ │ │ + b.w 731e04 │ │ │ │ ldr r2, [pc, #40] @ (33578c ) │ │ │ │ add r2, pc │ │ │ │ b.n 33574e │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 77fbb4 │ │ │ │ + bl 77fbe4 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33574e │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 764354 │ │ │ │ + bl 764384 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 33574e │ │ │ │ nop │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 335834 │ │ │ │ + bls.n 335694 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00335790 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -263950,15 +263948,15 @@ │ │ │ │ ldr r2, [r2, #52] @ 0x34 │ │ │ │ cbz r2, 3357c4 │ │ │ │ ldr r3, [pc, #48] @ (3357e0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 731dd4 │ │ │ │ + b.w 731e04 │ │ │ │ ldr r2, [pc, #36] @ (3357e4 ) │ │ │ │ add r2, pc │ │ │ │ b.n 3357ac │ │ │ │ ldr r3, [pc, #32] @ (3357e8 ) │ │ │ │ movw r2, #550 @ 0x226 │ │ │ │ ldr r1, [pc, #32] @ (3357ec ) │ │ │ │ ldr r0, [pc, #32] @ (3357f0 ) │ │ │ │ @@ -263967,20 +263965,20 @@ │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ adds r4, #0 │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 3357d0 │ │ │ │ + bls.n 335830 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - @ instruction: 0xeb8a006b │ │ │ │ - str r0, [r4, r6] │ │ │ │ + subs.w r0, sl, fp, asr #1 │ │ │ │ + str r0, [r2, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r6, [r0, r2] │ │ │ │ + ldrsb r6, [r6, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003357f4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -263991,24 +263989,24 @@ │ │ │ │ ldr r2, [r2, #28] │ │ │ │ cbz r2, 335828 │ │ │ │ ldr r3, [pc, #28] @ (335830 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 731dd4 │ │ │ │ + b.w 731e04 │ │ │ │ ldr r2, [pc, #16] @ (335834 ) │ │ │ │ add r2, pc │ │ │ │ b.n 335810 │ │ │ │ bl 28b9f8 │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 335758 │ │ │ │ + bhi.n 3357b8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 00335838 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -264027,15 +264025,15 @@ │ │ │ │ cbz r2, 3358c2 │ │ │ │ ldr r3, [pc, #108] @ (3358d0 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #108] @ (3358d4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 731dd4 │ │ │ │ + bl 731e04 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ adds r3, #1 │ │ │ │ bne.n 335890 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -264045,48 +264043,48 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r5, [pc, #68] @ (3358d8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 731568 │ │ │ │ + bl 731598 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 335878 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72b1f8 │ │ │ │ + bl 72b228 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 28b9f8 │ │ │ │ nop │ │ │ │ - adcs r2, r7 │ │ │ │ + sbcs r2, r5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r3, #74 @ 0x4a │ │ │ │ lsls r1, r5, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r1, r0] │ │ │ │ + ldrsb r4, [r7, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r4, r3, #20 │ │ │ │ + lsls r4, r1, #21 │ │ │ │ lsls r1, r4, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3358e8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ movs r0, #194 @ 0xc2 │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -264094,55 +264092,55 @@ │ │ │ │ ldr r2, [pc, #52] @ (335938 ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #52] @ (33593c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #40] @ (335940 ) │ │ │ │ ldr r3, [pc, #44] @ (335944 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xeb82006b │ │ │ │ - ands.w r0, r8, r6, lsr #1 │ │ │ │ - bic.w r0, lr, r6, lsr #1 │ │ │ │ + subs.w r0, r2, fp, asr #1 │ │ │ │ + orr.w r0, r8, r6, lsr #1 │ │ │ │ + orrs.w r0, lr, r6, lsr #1 │ │ │ │ lsls r1, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #96] @ (3359bc ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ ldr.w ip, [pc, #88] @ 3359c0 │ │ │ │ ldr r2, [pc, #88] @ (3359c4 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cbz r0, 335988 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 33599c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -264162,18 +264160,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r4, [r5, r3] │ │ │ │ + ldrh r4, [r3, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds.w r0, ip, fp, asr #1 │ │ │ │ - ldrh r4, [r4, r3] │ │ │ │ + adc.w r0, ip, fp, asr #1 │ │ │ │ + ldrh r4, [r2, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -264183,27 +264181,27 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r1, [pc, #44] @ (335a14 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ adds r0, #20 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xeaa2006b │ │ │ │ - ldrh r4, [r5, r1] │ │ │ │ + @ instruction: 0xead2006b │ │ │ │ + ldrh r4, [r3, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r3, r1] │ │ │ │ + ldrh r2, [r1, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 335a74 │ │ │ │ sub sp, #8 │ │ │ │ @@ -264212,15 +264210,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (335a7c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cmp r4, #1 │ │ │ │ beq.n 335a56 │ │ │ │ ldrd r3, r0, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldrb.w r3, [r0, #36] @ 0x24 │ │ │ │ @@ -264231,143 +264229,143 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - orrs.w r0, r6, fp, asr #1 │ │ │ │ - ldrh r0, [r4, r0] │ │ │ │ + eor.w r0, r6, fp, asr #1 │ │ │ │ + ldrh r0, [r2, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r1, r0] │ │ │ │ + ldrh r6, [r7, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00335a80 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (335afc ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7312f8 │ │ │ │ + bl 731328 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #92] @ (335b00 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #92] @ (335b04 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #76] @ (335b08 ) │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 335ad0 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72d24c │ │ │ │ + b.w 72d27c │ │ │ │ ldr r1, [pc, #56] @ (335b0c ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 7312f8 │ │ │ │ + bl 731328 │ │ │ │ ldr r2, [pc, #48] @ (335b10 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72d24c │ │ │ │ + b.w 72d27c │ │ │ │ nop │ │ │ │ - ldr r2, [r6, r6] │ │ │ │ + ldr r2, [r4, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strd r0, r0, [r0, #428]! @ 0x1ac │ │ │ │ - ldr r2, [r5, r6] │ │ │ │ + ands.w r0, r0, fp, asr #1 │ │ │ │ + ldr r2, [r3, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ lsls r0, r7, #3 │ │ │ │ - ldr r4, [r2, r6] │ │ │ │ + ldr r4, [r0, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [r3, r6] │ │ │ │ + ldr r4, [r1, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00335b14 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (335b94 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7312f8 │ │ │ │ + bl 731328 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #96] @ (335b98 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #96] @ (335b9c ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #80] @ (335ba0 ) │ │ │ │ movs r3, #1 │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ strb.w r3, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 335b6a │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72d24c │ │ │ │ + b.w 72d27c │ │ │ │ ldr r1, [pc, #56] @ (335ba4 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 7312f8 │ │ │ │ + bl 731328 │ │ │ │ ldr r2, [pc, #44] @ (335ba8 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72d24c │ │ │ │ - ldr r6, [r3, r4] │ │ │ │ + b.w 72d27c │ │ │ │ + ldr r6, [r1, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strd r0, r0, [ip, #-428] @ 0x1ac │ │ │ │ - ldr r6, [r2, r4] │ │ │ │ + ldrd r0, r0, [ip, #-428]! @ 0x1ac │ │ │ │ + ldr r6, [r0, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r1, [sp, #464] @ 0x1d0 │ │ │ │ lsls r0, r7, #3 │ │ │ │ - ldr r2, [r7, r3] │ │ │ │ + ldr r2, [r5, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r0, r4] │ │ │ │ + ldr r2, [r6, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00335bac : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -264384,24 +264382,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 335c8a │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [pc, #224] @ (335cc0 ) │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r2, [pc, #224] @ (335cc4 ) │ │ │ │ ldr r1, [pc, #224] @ (335cc8 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #208] @ (335ccc ) │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r4, [r2, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ @@ -264413,28 +264411,28 @@ │ │ │ │ cbz r4, 335c42 │ │ │ │ ldr r3, [pc, #188] @ (335cd0 ) │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 335c6a │ │ │ │ mov r1, r4 │ │ │ │ - bl 72d294 │ │ │ │ + bl 72d2c4 │ │ │ │ ldr r2, [pc, #176] @ (335cd4 ) │ │ │ │ ldr r3, [pc, #148] @ (335cbc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 335cae │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 730cf4 │ │ │ │ + b.w 730d24 │ │ │ │ ldr r2, [pc, #148] @ (335cd8 ) │ │ │ │ ldr r3, [pc, #116] @ (335cbc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -264449,68 +264447,67 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #112] @ (335cdc ) │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 7312f8 │ │ │ │ + bl 731328 │ │ │ │ ldr r2, [pc, #100] @ (335ce0 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ str r0, [r6, #0] │ │ │ │ b.n 335c1c │ │ │ │ ldr r4, [pc, #88] @ (335ce4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7312f8 │ │ │ │ + bl 731328 │ │ │ │ ldr r3, [pc, #80] @ (335ce8 ) │ │ │ │ ldr r2, [pc, #84] @ (335cec ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r5, #0] │ │ │ │ b.n 335bda │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r1, [sp, #24] │ │ │ │ lsls r0, r7, #3 │ │ │ │ cmp r7, #222 @ 0xde │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stmia.w r2!, {r0, r1, r3, r5, r6} │ │ │ │ - b.n 335b38 │ │ │ │ + @ instruction: 0xe8d2006b │ │ │ │ + b.n 335b98 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 335b68 │ │ │ │ + b.n 335bc8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ stc2l 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ ldr r0, [sp, #720] @ 0x2d0 │ │ │ │ lsls r0, r7, #3 │ │ │ │ cmp r7, #126 @ 0x7e │ │ │ │ lsls r1, r5, #3 │ │ │ │ cmp r7, #94 @ 0x5e │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldrsb r2, [r7, r7] │ │ │ │ + ldr r2, [r5, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [r0, r0] │ │ │ │ + ldr r2, [r6, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrsb r4, [r3, r7] │ │ │ │ + ldr r4, [r1, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 335cc8 │ │ │ │ - lsls r3, r5, #1 │ │ │ │ - ldrsb r2, [r4, r7] │ │ │ │ + @ instruction: 0xe81e006b │ │ │ │ + ldr r2, [r2, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00335cf0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -264519,41 +264516,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 335d16 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72d24c │ │ │ │ + b.w 72d27c │ │ │ │ ldr r1, [pc, #48] @ (335d48 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 7312f8 │ │ │ │ + bl 731328 │ │ │ │ ldr r3, [pc, #40] @ (335d4c ) │ │ │ │ ldr r2, [pc, #40] @ (335d50 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72d24c │ │ │ │ + b.w 72d27c │ │ │ │ str r7, [sp, #784] @ 0x310 │ │ │ │ lsls r0, r7, #3 │ │ │ │ - ldrsb r0, [r2, r5] │ │ │ │ + ldrsb r0, [r0, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 335c14 │ │ │ │ + b.n 335c74 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrsb r4, [r2, r5] │ │ │ │ + ldrsb r4, [r0, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00335d54 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -264562,41 +264559,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 335d7a │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72d294 │ │ │ │ + b.w 72d2c4 │ │ │ │ ldr r1, [pc, #48] @ (335dac ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 7312f8 │ │ │ │ + bl 731328 │ │ │ │ ldr r3, [pc, #40] @ (335db0 ) │ │ │ │ ldr r2, [pc, #40] @ (335db4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72d294 │ │ │ │ + b.w 72d2c4 │ │ │ │ str r7, [sp, #384] @ 0x180 │ │ │ │ lsls r0, r7, #3 │ │ │ │ - ldrsb r4, [r5, r3] │ │ │ │ + ldrsb r4, [r3, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 335bb0 │ │ │ │ + b.n 335c10 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrsb r0, [r6, r3] │ │ │ │ + ldrsb r0, [r4, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00335db8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -264605,41 +264602,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 335dde │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72d950 │ │ │ │ + b.w 72d980 │ │ │ │ ldr r1, [pc, #48] @ (335e10 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 7312f8 │ │ │ │ + bl 731328 │ │ │ │ ldr r3, [pc, #40] @ (335e14 ) │ │ │ │ ldr r2, [pc, #40] @ (335e18 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72d950 │ │ │ │ + b.w 72d980 │ │ │ │ str r6, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r0, r7, #3 │ │ │ │ - ldrsb r0, [r1, r2] │ │ │ │ + ldrsb r0, [r7, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 335b4c │ │ │ │ + b.n 335bac │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrsb r4, [r1, r2] │ │ │ │ + ldrsb r4, [r7, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -264650,15 +264647,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (335e78 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (335e7c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #48] @ (335e80 ) │ │ │ │ ldr r3, [pc, #52] @ (335e84 ) │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -264668,22 +264665,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 335bb4 │ │ │ │ + b.n 335c14 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 335804 │ │ │ │ + b.n 335864 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r2, #62 @ 0x3e │ │ │ │ + adds r2, #110 @ 0x6e │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xffcbffff │ │ │ │ - ldrsb r4, [r1, r1] │ │ │ │ + ldrsb r4, [r7, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 335ed8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -264691,15 +264688,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (335ee0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #44] @ (335ee4 ) │ │ │ │ ldr r3, [pc, #44] @ (335ee8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ @@ -264707,27 +264704,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 335b4c │ │ │ │ + b.n 335bac │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 335794 │ │ │ │ + b.n 3357f4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - @ instruction: 0xf4d4005a │ │ │ │ + add.w r0, r4, #14286848 @ 0xda0000 │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (335ef8 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 73010c │ │ │ │ + b.w 73013c │ │ │ │ nop │ │ │ │ subs r0, r6, r3 │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -264740,22 +264737,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ movs r3, #19 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 335f4a │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 335f64 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ @@ -264798,35 +264795,35 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ (335fd8 ) │ │ │ │ ldrd r2, r3, [r5, #104] @ 0x68 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 288a70 │ │ │ │ - b.n 335b58 │ │ │ │ + b.n 335bb8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - str r2, [sp, #24] │ │ │ │ + str r2, [sp, #216] @ 0xd8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ + str r2, [sp, #288] @ 0x120 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r0, r5, #8 │ │ │ │ + asrs r0, r3, #9 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r3, r4] │ │ │ │ + strb r2, [r1, r5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r4, [r6, r3] │ │ │ │ + strb r4, [r4, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (336020 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 336010 │ │ │ │ ldrd r1, r3, [r4] │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -264834,16 +264831,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r1, [pc, #16] @ (336024 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 730a78 │ │ │ │ - str r1, [sp, #272] @ 0x110 │ │ │ │ + b.w 730aa8 │ │ │ │ + str r1, [sp, #464] @ 0x1d0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ @ instruction: 0xffc3ffff │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -264851,31 +264848,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (336070 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (336074 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 3359a4 │ │ │ │ + b.n 335a04 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 3365f4 │ │ │ │ + b.n 336654 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r0, #58 @ 0x3a │ │ │ │ + adds r0, #106 @ 0x6a │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #112] @ (3360fc ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -264886,15 +264883,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (336104 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 3360e6 │ │ │ │ ldr.w sl, [pc, #88] @ 336108 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r9, [pc, #88] @ 33610c │ │ │ │ mov r4, r0 │ │ │ │ @@ -264908,35 +264905,35 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ vldr d7, [r4, #104] @ 0x68 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #16 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 7f2108 │ │ │ │ + bl 7f2138 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 3360be │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - b.n 33598c │ │ │ │ + b.n 3359ec │ │ │ │ lsls r3, r5, #1 │ │ │ │ - str r0, [sp, #512] @ 0x200 │ │ │ │ + str r0, [sp, #704] @ 0x2c0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [sp, #600] @ 0x258 │ │ │ │ + str r0, [sp, #792] @ 0x318 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r7, {r1, r3, r4, r5, r6, r7} │ │ │ │ + beq.n 336160 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - strb r0, [r1, r0] │ │ │ │ + strb r0, [r7, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00336110 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -264948,29 +264945,29 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [pc, #140] @ (3361b8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72cad8 │ │ │ │ + bl 72cb08 │ │ │ │ ldr r1, [pc, #124] @ (3361bc ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 336190 │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #112] @ (3361c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72cad8 │ │ │ │ + bl 72cb08 │ │ │ │ ldr r1, [pc, #108] @ (3361c4 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 33619e │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #92] @ (3361c8 ) │ │ │ │ ldr r3, [pc, #72] @ (3361b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -264987,34 +264984,34 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #56] @ (3361cc ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 730a78 │ │ │ │ + bl 730aa8 │ │ │ │ b.n 33614e │ │ │ │ ldr r1, [pc, #48] @ (3361d0 ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 730a78 │ │ │ │ + bl 730aa8 │ │ │ │ b.n 336168 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 336110 │ │ │ │ + bls.n 336170 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r4, [r6, #62] @ 0x3e │ │ │ │ + str r0, [sp, #144] @ 0x90 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r0, [r2, r6] │ │ │ │ + strh r0, [r0, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r3, #62] @ 0x3e │ │ │ │ + str r0, [sp, #40] @ 0x28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ cmp r2, #56 @ 0x38 │ │ │ │ lsls r1, r5, #3 │ │ │ │ mcr2 15, 2, pc, cr3, cr15, {7} @ │ │ │ │ mrc2 15, 1, pc, cr5, cr15, {7} │ │ │ │ │ │ │ │ 003361d4 : │ │ │ │ @@ -265029,32 +265026,32 @@ │ │ │ │ ldr r0, [pc, #56] @ (336224 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288a74 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 731568 │ │ │ │ + bl 731598 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 288d38 │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r4, [r0, r4] │ │ │ │ + strh r4, [r6, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r6, r0, #18 │ │ │ │ + asrs r6, r6, #18 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00336228 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -265065,36 +265062,36 @@ │ │ │ │ ldr r1, [pc, #60] @ (336280 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #44] @ (336284 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ bl 328bdc │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 3367b0 │ │ │ │ + b.n 336810 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 3363ec │ │ │ │ + b.n 33644c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r6, #52 @ 0x34 │ │ │ │ + cmp r6, #100 @ 0x64 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r2, r2] │ │ │ │ + strh r6, [r0, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00336288 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -265105,61 +265102,61 @@ │ │ │ │ ldr r1, [pc, #44] @ (3362d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #28] @ (3362d4 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 328bdc │ │ │ │ nop │ │ │ │ - b.n 336740 │ │ │ │ + b.n 3367a0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 336388 │ │ │ │ + b.n 3363e8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r5, #218 @ 0xda │ │ │ │ + cmp r6, #10 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r6, r0] │ │ │ │ + strh r6, [r4, r1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003362d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ (336358 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r2, [pc, #100] @ (33635c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #100] @ (336360 ) │ │ │ │ add.w ip, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #84] @ (336364 ) │ │ │ │ ldr r1, [pc, #84] @ (336368 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #68] @ (33636c ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 328b64 │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cbz r3, 336340 │ │ │ │ @@ -265173,25 +265170,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - b.n 336724 │ │ │ │ + b.n 336784 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrh r4, [r3, #48] @ 0x30 │ │ │ │ + ldrh r4, [r1, #50] @ 0x32 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r6, [r5, #48] @ 0x30 │ │ │ │ + ldrh r6, [r3, #50] @ 0x32 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - svc 238 @ 0xee │ │ │ │ + b.n 3363a4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r5, #108 @ 0x6c │ │ │ │ + cmp r5, #156 @ 0x9c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r0, r7] │ │ │ │ + str r6, [r6, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00336370 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ @@ -265259,19 +265256,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (33641c ) │ │ │ │ ldr r0, [pc, #20] @ (336420 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - b.n 3365bc │ │ │ │ + b.n 33661c │ │ │ │ lsls r3, r5, #1 │ │ │ │ - str r6, [r5, r3] │ │ │ │ + str r6, [r3, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r6, [r7, r3] │ │ │ │ + str r6, [r5, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00336424 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -265402,19 +265399,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (33657c ) │ │ │ │ ldr r0, [pc, #20] @ (336580 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - svc 112 @ 0x70 │ │ │ │ + svc 160 @ 0xa0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r7, [pc, #568] @ (3367b8 ) │ │ │ │ + ldr r7, [pc, #760] @ (336878 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r7, [pc, #632] @ (3367fc ) │ │ │ │ + ldr r7, [pc, #824] @ (3368bc ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00336584 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -265425,29 +265422,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (3365cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #28] @ (3365d0 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3289f0 │ │ │ │ - svc 62 @ 0x3e │ │ │ │ + svc 110 @ 0x6e │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ble.n 33668c │ │ │ │ + ble.n 3364ec │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r2, #222 @ 0xde │ │ │ │ + cmp r3, #14 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [pc, #224] @ (3366b4 ) │ │ │ │ + ldr r7, [pc, #416] @ (336774 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003365d4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -265461,35 +265458,35 @@ │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #28] @ (336630 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 328cb0 │ │ │ │ - udf #238 @ 0xee │ │ │ │ + svc 30 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ble.n 336654 │ │ │ │ + ble.n 3366b4 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r2, #144 @ 0x90 │ │ │ │ + cmp r2, #192 @ 0xc0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [pc, #864] @ (336994 ) │ │ │ │ + ldr r7, [pc, #32] @ (336654 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00336634 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -265515,19 +265512,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ - udf #104 @ 0x68 │ │ │ │ + udf #152 @ 0x98 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r6, [pc, #536] @ (3368a8 ) │ │ │ │ + ldr r6, [pc, #728] @ (336968 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [pc, #712] @ (33695c ) │ │ │ │ + ldr r6, [pc, #904] @ (336a1c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00336694 : │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 3366aa │ │ │ │ add.w r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ @@ -265545,19 +265542,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3366d0 ) │ │ │ │ ldr r0, [pc, #20] @ (3366d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - udf #28 │ │ │ │ + udf #76 @ 0x4c │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r6, [pc, #232] @ (3367bc ) │ │ │ │ + ldr r6, [pc, #424] @ (33687c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [pc, #536] @ (3368f0 ) │ │ │ │ + ldr r6, [pc, #728] @ (3369b0 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003366d8 : │ │ │ │ cbz r2, 33671c │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -265593,19 +265590,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (336748 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ble.n 336698 │ │ │ │ + ble.n 3366f8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r5, [pc, #800] @ (336a68 ) │ │ │ │ + ldr r5, [pc, #992] @ (336b28 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [pc, #192] @ (33680c ) │ │ │ │ + ldr r6, [pc, #384] @ (3368cc ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033674c : │ │ │ │ push {r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -265623,43 +265620,43 @@ │ │ │ │ ldrd r7, r5, [sp, #56] @ 0x38 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 72c334 │ │ │ │ + bl 72c364 │ │ │ │ ldr r2, [pc, #288] @ (3368b0 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #288] @ (3368b4 ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #276] @ (3368b8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #276] @ (3368bc ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #276] @ (3368c0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov sl, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 336860 │ │ │ │ ldr r3, [pc, #260] @ (3368c4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 72c644 │ │ │ │ + bl 72c674 │ │ │ │ cmp.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r7, #4294967295 @ 0xffffffff │ │ │ │ bne.n 336820 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -265722,15 +265719,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (3368d0 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 729de8 │ │ │ │ + bl 729e18 │ │ │ │ ldr r3, [pc, #84] @ (3368d4 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b.n 3367bc │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (3368d8 ) │ │ │ │ @@ -265740,45 +265737,45 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ movs r4, #62 @ 0x3e │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ble.n 336984 │ │ │ │ + ble.n 3367e4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ movs r4, #40 @ 0x28 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, #12] │ │ │ │ + ldrh r0, [r7, #12] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r4, [r3, #12] │ │ │ │ + ldrh r4, [r1, #14] │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldrh r2, [r4, #40] @ 0x28 │ │ │ │ lsls r0, r7, #3 │ │ │ │ - blt.n 336970 │ │ │ │ + blt.n 3367d0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r0, #214 @ 0xd6 │ │ │ │ + cmp r1, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [pc, #720] @ (336b98 ) │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #170 @ 0xaa │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldr r5, [pc, #88] @ (336928 ) │ │ │ │ + ldr r5, [pc, #280] @ (3369e8 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [pc, #184] @ (33698c ) │ │ │ │ + ldr r4, [pc, #376] @ (336a4c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r0, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 33696c │ │ │ │ + bgt.n 3369cc │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r4, [pc, #408] @ (336a78 ) │ │ │ │ + ldr r4, [pc, #600] @ (336b38 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [pc, #472] @ (336abc ) │ │ │ │ + ldr r4, [pc, #664] @ (336b7c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003368e4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -265791,60 +265788,60 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (33696c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (336970 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 33692e │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72c584 │ │ │ │ + b.w 72c5b4 │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 2889f4 │ │ │ │ ldr r2, [pc, #60] @ (336974 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (336978 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 729de8 │ │ │ │ + bl 729e18 │ │ │ │ ldr r3, [pc, #48] @ (33697c ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72c584 │ │ │ │ - blt.n 336924 │ │ │ │ + b.w 72c5b4 │ │ │ │ + bgt.n 336984 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bls.n 33695c │ │ │ │ + bge.n 3369bc │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r7, #124 @ 0x7c │ │ │ │ + movs r7, #172 @ 0xac │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldrh r2, [r6, #28] │ │ │ │ lsls r0, r7, #3 │ │ │ │ - ldr r4, [pc, #288] @ (336a98 ) │ │ │ │ + ldr r4, [pc, #480] @ (336b58 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r3, [pc, #384] @ (336afc ) │ │ │ │ + ldr r3, [pc, #576] @ (336bbc ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r0, r5, #5 │ │ │ │ ... │ │ │ │ │ │ │ │ 00336980 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -265859,60 +265856,60 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (336a08 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (336a0c ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 3369ca │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72c644 │ │ │ │ + b.w 72c674 │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 2889f4 │ │ │ │ ldr r2, [pc, #60] @ (336a10 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (336a14 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 729de8 │ │ │ │ + bl 729e18 │ │ │ │ ldr r3, [pc, #48] @ (336a18 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72c644 │ │ │ │ - blt.n 336a88 │ │ │ │ + b.w 72c674 │ │ │ │ + blt.n 336ae8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bls.n 336ac0 │ │ │ │ + bls.n 336920 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r6, #224 @ 0xe0 │ │ │ │ + movs r7, #16 │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r1, #250 @ 0xfa │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldrh r6, [r2, #24] │ │ │ │ lsls r0, r7, #3 │ │ │ │ - ldr r3, [pc, #688] @ (336cc4 ) │ │ │ │ + ldr r3, [pc, #880] @ (336d84 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [pc, #784] @ (336d28 ) │ │ │ │ + ldr r2, [pc, #976] @ (336de8 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r0, r5, #5 │ │ │ │ ... │ │ │ │ │ │ │ │ 00336a1c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -265940,15 +265937,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (336a90 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 729de8 │ │ │ │ + bl 729e18 │ │ │ │ ldr r2, [pc, #44] @ (336a94 ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ @@ -265958,17 +265955,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ ldrh r4, [r3, #20] │ │ │ │ lsls r0, r7, #3 │ │ │ │ movs r1, #114 @ 0x72 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldr r3, [pc, #176] @ (336b40 ) │ │ │ │ + ldr r3, [pc, #368] @ (336c00 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [pc, #272] @ (336ba4 ) │ │ │ │ + ldr r2, [pc, #464] @ (336c64 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r0, r5, #5 │ │ │ │ ... │ │ │ │ │ │ │ │ 00336a98 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -266006,19 +266003,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (336b00 ) │ │ │ │ ldr r0, [pc, #20] @ (336b04 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - bge.n 336a28 │ │ │ │ + bge.n 336a88 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r2, [pc, #744] @ (336dec ) │ │ │ │ + ldr r2, [pc, #936] @ (336eac ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [pc, #872] @ (336e70 ) │ │ │ │ + ldr r3, [pc, #40] @ (336b30 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00336b08 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -266068,15 +266065,15 @@ │ │ │ │ bx lr │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (336b90 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ lsrs r2, r4, #29 │ │ │ │ lsls r7, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ @@ -266094,23 +266091,23 @@ │ │ │ │ ldr r1, [pc, #148] @ (336c54 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #144] @ (336c58 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #108] @ 336c40 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 865a94 │ │ │ │ + bl 865ac4 │ │ │ │ cbz r0, 336bf6 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ it ge │ │ │ │ strge.w r1, [r8, #96] @ 0x60 │ │ │ │ blt.n 336c20 │ │ │ │ ldr r2, [pc, #100] @ (336c5c ) │ │ │ │ @@ -266135,33 +266132,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (336c60 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #52] @ (336c64 ) │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 336bf6 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ subs r2, r6, #7 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - bge.n 336c88 │ │ │ │ + bge.n 336ce8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #256] @ (336d58 ) │ │ │ │ + ldr r2, [pc, #448] @ (336e18 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r2, [pc, #152] @ (336cf4 ) │ │ │ │ + ldr r2, [pc, #344] @ (336db4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r2, r5, #6 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldr r1, [pc, #912] @ (336ff4 ) │ │ │ │ + ldr r2, [pc, #80] @ (336cb4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [pc, #968] @ (337030 ) │ │ │ │ + ldr r2, [pc, #136] @ (336cf0 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 336cec │ │ │ │ sub sp, #28 │ │ │ │ @@ -266170,15 +266167,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (336cf4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #96] @ (336cf8 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #92] @ (336cfc ) │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -266187,53 +266184,53 @@ │ │ │ │ ldr r3, [pc, #84] @ (336d00 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #84] @ (336d04 ) │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 73147c │ │ │ │ + bl 7314ac │ │ │ │ ldr r1, [pc, #72] @ (336d08 ) │ │ │ │ ldr r3, [pc, #76] @ (336d0c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (336d10 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ - bl 73147c │ │ │ │ + bl 7314ac │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - bls.n 336d8c │ │ │ │ + bls.n 336dec │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bvs.n 336dec │ │ │ │ + bvs.n 336c4c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r3, #248 @ 0xf8 │ │ │ │ + movs r4, #40 @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ mrc2 15, 7, pc, cr7, cr15, {7} │ │ │ │ - strb r2, [r6, #12] │ │ │ │ + strb r2, [r4, #13] │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r7, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #544] @ (336f28 ) │ │ │ │ + ldr r1, [pc, #736] @ (336fe8 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ lsls r3, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #480] @ (336ef4 ) │ │ │ │ + ldr r1, [pc, #672] @ (336fb4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #60] @ 336d64 │ │ │ │ @@ -266241,15 +266238,15 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #60] @ (336d6c ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [pc, #60] @ (336d70 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #52] @ (336d74 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 336d4e │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ @@ -266258,19 +266255,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bhi.n 336cac │ │ │ │ + bhi.n 336d0c │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r0, [pc, #760] @ (337064 ) │ │ │ │ + ldr r0, [pc, #952] @ (337124 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [pc, #848] @ (3370c0 ) │ │ │ │ + ldr r1, [pc, #16] @ (336d80 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r4, r4, #1 │ │ │ │ lsls r1, r5, #3 │ │ │ │ adds r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -266291,25 +266288,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 865a94 │ │ │ │ + bl 865ac4 │ │ │ │ ldr r2, [pc, #60] @ (336e14 ) │ │ │ │ ldr r3, [pc, #44] @ (336e08 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -266320,23 +266317,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - bhi.n 336e80 │ │ │ │ + bhi.n 336ee0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ subs r2, r1, #0 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #392] @ (336f98 ) │ │ │ │ + ldr r0, [pc, #584] @ (337058 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [pc, #264] @ (336f1c ) │ │ │ │ + ldr r0, [pc, #456] @ (336fdc ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r2, r1, #7 │ │ │ │ lsls r1, r5, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -266355,25 +266352,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 865a94 │ │ │ │ + bl 865ac4 │ │ │ │ ldr r2, [pc, #60] @ (336eb4 ) │ │ │ │ ldr r3, [pc, #44] @ (336ea8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -266384,23 +266381,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - bvc.n 336de0 │ │ │ │ + bvc.n 336e40 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adds r2, r5, #5 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x47c2 │ │ │ │ + @ instruction: 0x47f2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0x47a2 │ │ │ │ + @ instruction: 0x47d2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r2, r5, #4 │ │ │ │ lsls r1, r5, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -266419,23 +266416,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #68] @ 336f48 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 865a94 │ │ │ │ + bl 865ac4 │ │ │ │ cbz r0, 336f1c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #68] @ (336f64 ) │ │ │ │ ldr r3, [pc, #56] @ (336f58 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -266450,73 +266447,73 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - bvs.n 336f50 │ │ │ │ + bvc.n 336fb0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adds r2, r1, #3 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bx r4 │ │ │ │ + bx sl │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bx r0 │ │ │ │ + bx r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ adds r4, r0, #2 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [pc, #4] @ (336f70 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ lsrs r6, r6, #14 │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #36] @ (336fac ) │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 336f9c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ str.w r3, [r0, #712] @ 0x2c8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 337264 │ │ │ │ + b.n 3372c4 │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #68] @ 337008 │ │ │ │ ldr r2, [pc, #68] @ (33700c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (337010 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #56] @ (337014 ) │ │ │ │ movs r2, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (337018 ) │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r2, [r0, #66] @ 0x42 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #20 │ │ │ │ @@ -266524,19 +266521,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bvs.n 337080 │ │ │ │ + bvs.n 3370e0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bcc.n 337080 │ │ │ │ + bcc.n 3370e0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r0, #178 @ 0xb2 │ │ │ │ + movs r0, #226 @ 0xe2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 336d74 │ │ │ │ lsls r4, r4, #3 │ │ │ │ movs r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -266557,25 +266554,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r3, [sp, #12] │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #254 @ 0xfe │ │ │ │ bhi.n 33709e │ │ │ │ ldr r1, [pc, #124] @ (3370e8 ) │ │ │ │ add r2, sp, #12 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 730a80 │ │ │ │ + bl 730ab0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 3370c2 │ │ │ │ ldr r2, [pc, #112] @ (3370ec ) │ │ │ │ ldr r3, [pc, #96] @ (3370e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -266597,49 +266594,49 @@ │ │ │ │ mov.w lr, #255 @ 0xff │ │ │ │ add r1, pc │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 33707a │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #52] @ (3370f8 ) │ │ │ │ add.w r3, r4, #48 @ 0x30 │ │ │ │ ldr r0, [pc, #48] @ (3370fc ) │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - bpl.n 337078 │ │ │ │ + bvs.n 3370d8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ subs r4, r4, r5 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - ldr r4, [pc, #960] @ (3374a0 ) │ │ │ │ + ldr r5, [pc, #128] @ (337160 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #896] @ (337468 ) │ │ │ │ + ldr r5, [pc, #64] @ (337128 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ subs r6, r4, r4 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - cmp lr, r4 │ │ │ │ + cmp lr, sl │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp lr, r6 │ │ │ │ + cmp lr, ip │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp ip, r0 │ │ │ │ + cmp ip, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp lr, r6 │ │ │ │ + cmp lr, ip │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [pc, #8] @ (33710c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 73010c │ │ │ │ + b.w 73013c │ │ │ │ nop │ │ │ │ lsrs r0, r2, #9 │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -266648,30 +266645,30 @@ │ │ │ │ ldr r2, [pc, #44] @ (337154 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (337158 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #32] @ (33715c ) │ │ │ │ ldr r1, [pc, #36] @ (337160 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b6cc │ │ │ │ + b.w 72b6fc │ │ │ │ nop │ │ │ │ - bpl.n 337190 │ │ │ │ + bpl.n 3371f0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bne.n 337108 │ │ │ │ + bcs.n 337168 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r2, r2, #5 │ │ │ │ + subs r2, r0, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r7, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ b.n 336c58 │ │ │ │ lsls r4, r4, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -266686,27 +266683,27 @@ │ │ │ │ add.w r1, r3, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #40] @ (3371b0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r0, #1864 @ 0x748 │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r5 │ │ │ │ bl 328b2c │ │ │ │ mov r1, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ nop │ │ │ │ - bmi.n 337148 │ │ │ │ + bmi.n 3371a8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bne.n 3372ac │ │ │ │ + bne.n 33710c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r6, r6, #3 │ │ │ │ + subs r6, r4, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #240] @ (3372b8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -266715,26 +266712,26 @@ │ │ │ │ ldr r1, [pc, #240] @ (3372c0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #220] @ (3372c4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #220] @ (3372c8 ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #16 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #180] @ 3372b0 │ │ │ │ ldr r2, [pc, #204] @ (3372cc ) │ │ │ │ add.w r7, r0, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r0 │ │ │ │ vstr d7, [sp] │ │ │ │ add r2, pc │ │ │ │ @@ -266748,97 +266745,97 @@ │ │ │ │ ldr r1, [pc, #176] @ (3372d4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #928 @ 0x3a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r5, #936 @ 0x3a8 │ │ │ │ - bl 732ae0 │ │ │ │ + bl 732b10 │ │ │ │ ldr r3, [pc, #156] @ (3372d8 ) │ │ │ │ ldr r1, [pc, #160] @ (3372dc ) │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #16536 @ 0x4098 │ │ │ │ - bl 732ae0 │ │ │ │ + bl 732b10 │ │ │ │ ldr r2, [pc, #144] @ (3372e0 ) │ │ │ │ ldr r1, [pc, #144] @ (3372e4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #132] @ (3372e8 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r4, [pc, #132] @ (3372ec ) │ │ │ │ add r1, pc │ │ │ │ - bl 72b1f8 │ │ │ │ + bl 72b228 │ │ │ │ ldr r1, [pc, #128] @ (3372f0 ) │ │ │ │ add.w r2, r5, #18304 @ 0x4780 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #1664 @ 0x680 │ │ │ │ adds r2, #96 @ 0x60 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732ae0 │ │ │ │ + bl 732b10 │ │ │ │ ldr r1, [pc, #108] @ (3372f4 ) │ │ │ │ add.w r2, r5, #19968 @ 0x4e00 │ │ │ │ mov.w r3, #1664 @ 0x680 │ │ │ │ add r1, pc │ │ │ │ adds r2, #96 @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732ae0 │ │ │ │ + bl 732b10 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 3373b0 │ │ │ │ + bmi.n 337210 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r0, [r1, #29] │ │ │ │ + ldrb r0, [r7, #29] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r3, #29] │ │ │ │ + ldrb r4, [r1, #30] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add sl, r7 │ │ │ │ + add sl, sp │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add lr, sl │ │ │ │ + cmp r6, r0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r8, sl │ │ │ │ + cmp r0, r0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add sl, sl │ │ │ │ + cmp r2, r0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add lr, r8 │ │ │ │ + add lr, lr │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add ip, r8 │ │ │ │ + add ip, lr │ │ │ │ lsls r0, r3, #1 │ │ │ │ - svc 166 @ 0xa6 │ │ │ │ + svc 214 @ 0xd6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - beq.n 337240 │ │ │ │ + beq.n 3372a0 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r2, r5, #0 │ │ │ │ + subs r2, r3, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r7, #238 @ 0xee │ │ │ │ + subs r0, #30 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add sl, r3 │ │ │ │ + add sl, r9 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add sl, r3 │ │ │ │ + add sl, r9 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add sl, r1 │ │ │ │ + add sl, r7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr.w fp, [pc, #732] @ 3375e8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -266851,195 +266848,195 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r6, r4, #24 │ │ │ │ mov r1, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r7, [pc, #712] @ (3375f4 ) │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r8, [pc, #712] @ 3375f8 │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #708] @ (3375fc ) │ │ │ │ add r7, pc │ │ │ │ ldr r1, [pc, #708] @ (337600 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ adds r4, #16 │ │ │ │ str r5, [sp, #32] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r0, #936 @ 0x3a8 │ │ │ │ mov r1, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r0, r5, #1864 @ 0x748 │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ str r0, [sp, #28] │ │ │ │ add.w r0, r5, #18304 @ 0x4780 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add.w r0, r5, #19968 @ 0x4e00 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #608] @ (337604 ) │ │ │ │ ldr.w r2, [r5, #752] @ 0x2f0 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 72b1f8 │ │ │ │ + bl 72b228 │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 3368e4 │ │ │ │ cbnz r0, 3373e2 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w r2, [r5, #752] @ 0x2f0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 72b1f8 │ │ │ │ + bl 72b228 │ │ │ │ ldr r1, [pc, #536] @ (337608 ) │ │ │ │ ldr.w r2, [r5, #928] @ 0x3a0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 72b1f8 │ │ │ │ + bl 72b228 │ │ │ │ ldr r1, [pc, #524] @ (33760c ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b1f8 │ │ │ │ + bl 72b228 │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movs r3, #19 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 3368e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3373cc │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 3365d4 │ │ │ │ ldr.w r2, [r5, #928] @ 0x3a0 │ │ │ │ ldr r1, [pc, #468] @ (337610 ) │ │ │ │ ldr r0, [sp, #32] │ │ │ │ subs r2, #32 │ │ │ │ add r1, pc │ │ │ │ bl 3289c0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r5, #752] @ 0x2f0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 72b1f8 │ │ │ │ + bl 72b228 │ │ │ │ add.w r0, r5, #18304 @ 0x4780 │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movs r3, #19 │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 3368e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3373cc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r5, #752] @ 0x2f0 │ │ │ │ - bl 72b1f8 │ │ │ │ + bl 72b228 │ │ │ │ add.w r0, r5, #19968 @ 0x4e00 │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movs r3, #19 │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 3368e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3373cc │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movs r3, #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add.w r9, r5, #760 @ 0x2f8 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r8, [sp, #8] │ │ │ │ mov r1, fp │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r0, r5, #18304 @ 0x4780 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r7, r0 │ │ │ │ add.w r0, r5, #19968 @ 0x4e00 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r1, #0 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 336694 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ @@ -267120,39 +267117,39 @@ │ │ │ │ mov r0, fp │ │ │ │ bl 3362d8 │ │ │ │ ldr.w r3, [r5, #752] @ 0x2f0 │ │ │ │ adds r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 3375ac │ │ │ │ b.n 3373cc │ │ │ │ - ldrb r0, [r4, #24] │ │ │ │ + ldrb r0, [r2, #25] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bcc.n 337654 │ │ │ │ + bcc.n 3376b4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r2, [r0, #24] │ │ │ │ + ldrb r2, [r6, #24] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r7, {r2, r3, r6, r7} │ │ │ │ + ldmia r7, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r0, r1, #5 │ │ │ │ + adds r0, r7, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - muls r2, r5 │ │ │ │ + bics r2, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bics r6, r0 │ │ │ │ + bics r6, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - muls r0, r7 │ │ │ │ + bics r0, r5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - orrs r2, r6 │ │ │ │ + muls r2, r4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - orrs r6, r5 │ │ │ │ + muls r6, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stc2 15, cr15, [r1, #-1020]! @ 0xfffffc04 │ │ │ │ ldr r0, [pc, #8] @ (337620 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 73010c │ │ │ │ + b.w 73013c │ │ │ │ nop │ │ │ │ lsls r0, r6, #21 │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -267161,32 +267158,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (33766c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (337670 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #36] @ (337674 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - beq.n 3376f8 │ │ │ │ + beq.n 337758 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldmia r4!, {r2, r6, r7} │ │ │ │ + ldmia r4, {r2, r4, r5, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r6, r7, r0 │ │ │ │ + subs r6, r5, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r3, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -267196,15 +267193,15 @@ │ │ │ │ mov r8, r0 │ │ │ │ mov r6, r2 │ │ │ │ adds r4, r0, r7 │ │ │ │ add r5, r0 │ │ │ │ ldr.w r0, [r4, #880] @ 0x370 │ │ │ │ mov r1, r6 │ │ │ │ add.w r4, r4, #256 @ 0x100 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 337698 │ │ │ │ cmp.w r9, #31 │ │ │ │ bgt.n 3376bc │ │ │ │ ldr r3, [pc, #44] @ (3376e0 ) │ │ │ │ add r3, pc │ │ │ │ add r3, r7 │ │ │ │ @@ -267218,16 +267215,16 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [r8, r3, lsl #2] │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ - ldmia r7, {r1, r4, r6, r7} │ │ │ │ + b.w 72dc94 │ │ │ │ + beq.n 3376e8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r8, [pc, #204] @ 3377c4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -267238,97 +267235,97 @@ │ │ │ │ add r7, pc │ │ │ │ mov r2, r8 │ │ │ │ add r4, pc │ │ │ │ mov r1, r7 │ │ │ │ add.w r9, r4, #144 @ 0x90 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #180] @ (3377d0 ) │ │ │ │ mov sl, r0 │ │ │ │ ldr r1, [pc, #180] @ (3377d4 ) │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #168] @ (3377d8 ) │ │ │ │ ldr r1, [pc, #168] @ (3377dc ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r2, r0, #1912 @ 0x778 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #21728 @ 0x54e0 │ │ │ │ - bl 732ae0 │ │ │ │ + bl 732b10 │ │ │ │ ldr r3, [pc, #148] @ (3377e0 ) │ │ │ │ add.w r2, r5, #1912 @ 0x778 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ add.w r4, r5, #23552 @ 0x5c00 │ │ │ │ mov r1, r3 │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ - bl 73407c │ │ │ │ + bl 7340ac │ │ │ │ mov r2, r8 │ │ │ │ str.w r9, [sp] │ │ │ │ add.w r0, r5, #1912 @ 0x778 │ │ │ │ ldr.w r9, [pc, #120] @ 3377e4 │ │ │ │ add.w r5, r5, #93184 @ 0x16c00 │ │ │ │ ldr.w r8, [pc, #116] @ 3377e8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ add r9, pc │ │ │ │ add.w r5, r5, #280 @ 0x118 │ │ │ │ add r8, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movw r7, #17456 @ 0x4430 │ │ │ │ movs r1, #0 │ │ │ │ bl 336694 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 336634 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ movw r3, #17456 @ 0x4430 │ │ │ │ - bl 732ae0 │ │ │ │ + bl 732b10 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 337796 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrb r4, [r3, #8] │ │ │ │ + ldrb r4, [r1, #9] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r2, [r6, #8] │ │ │ │ + ldrb r2, [r4, #9] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r7, {r1, r2, r3, r5, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ands r4, r4 │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - ands r4, r7 │ │ │ │ + eors r4, r2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r7, #144 @ 0x90 │ │ │ │ + eors r4, r5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ands r6, r6 │ │ │ │ + subs r7, #192 @ 0xc0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r7, #208 @ 0xd0 │ │ │ │ + eors r6, r4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ands r0, r0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ands r2, r0 │ │ │ │ + ands r0, r6 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + ands r2, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r8, [pc, #408] @ 337998 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -267342,42 +267339,42 @@ │ │ │ │ mov r2, r8 │ │ │ │ add.w r9, r4, #144 @ 0x90 │ │ │ │ str r1, [sp, #16] │ │ │ │ str.w r9, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #380] @ (3379a4 ) │ │ │ │ ldr r1, [pc, #380] @ (3379a8 ) │ │ │ │ add.w r3, r4, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #364] @ (3379ac ) │ │ │ │ ldr r1, [pc, #364] @ (3379b0 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r0, r0, #1912 @ 0x778 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ add.w r0, r6, #1912 @ 0x778 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, fp │ │ │ │ bl 3368e4 │ │ │ │ cbnz r0, 337888 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -267388,15 +267385,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ movs r5, #0 │ │ │ │ add.w r7, r6, #748 @ 0x2ec │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #19 │ │ │ │ add.w r0, r6, #1912 @ 0x778 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 3365d4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ adds r5, #1 │ │ │ │ bl 328b2c │ │ │ │ @@ -267423,37 +267420,37 @@ │ │ │ │ ldr.w sl, [sp, #20] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r8, pc │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ movs r3, #19 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ bl 3368e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 337872 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #176] @ (3379c0 ) │ │ │ │ add.w r3, r1, #184 @ 0xb8 │ │ │ │ ldr r1, [pc, #176] @ (3379c4 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r2, fp │ │ │ │ mov r8, r0 │ │ │ │ mov r3, r6 │ │ │ │ movs r1, #0 │ │ │ │ mov sl, r7 │ │ │ │ bl 336380 │ │ │ │ mov r0, r8 │ │ │ │ @@ -267482,43 +267479,43 @@ │ │ │ │ ldr r1, [pc, #64] @ (3379c8 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3289c0 │ │ │ │ - ldrb r4, [r2, #4] │ │ │ │ + ldrb r4, [r0, #5] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r2, [r5, #4] │ │ │ │ + ldrb r2, [r3, #5] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r6, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r6!, {r1, r2, r5, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - subs r7, #22 │ │ │ │ + subs r7, #70 @ 0x46 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r7, #46 @ 0x2e │ │ │ │ + subs r7, #94 @ 0x5e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r4, r7, r0 │ │ │ │ + adds r4, r5, r1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r5, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r4, [r0, #1] │ │ │ │ + ldrb r4, [r6, #1] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r0, #1] │ │ │ │ + ldrb r4, [r6, #1] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r1!, {r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r5} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r4, r5, #29 │ │ │ │ + asrs r4, r3, #30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stc2l 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ ldr r0, [pc, #8] @ (3379d8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 73010c │ │ │ │ + b.w 73013c │ │ │ │ nop │ │ │ │ lsls r4, r5, #7 │ │ │ │ lsls r7, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -267527,30 +267524,30 @@ │ │ │ │ ldr r2, [pc, #44] @ (337a20 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (337a24 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #32] @ (337a28 ) │ │ │ │ ldr r1, [pc, #36] @ (337a2c ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b6cc │ │ │ │ + b.w 72b6fc │ │ │ │ nop │ │ │ │ - ldmia r5!, {r1, r2, r3, r6} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldmia r1!, {r2, r3} │ │ │ │ + ldmia r1!, {r2, r3, r4, r5} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r6, r0, #26 │ │ │ │ + asrs r6, r6, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r3, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 337a4c │ │ │ │ lsls r4, r4, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -267565,27 +267562,27 @@ │ │ │ │ add.w r1, r3, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #40] @ (337a7c ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r0, #1872 @ 0x750 │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r5 │ │ │ │ bl 328b2c │ │ │ │ mov r1, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ nop │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r3, r5} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldmia r0!, {r1, r4, r5, r7} │ │ │ │ + ldmia r0!, {r1, r5, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r2, r5, #24 │ │ │ │ + asrs r2, r3, #25 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #220] @ (337b6c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -267594,15 +267591,15 @@ │ │ │ │ ldr r1, [pc, #220] @ (337b74 ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #8192 @ 0x2000 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add.w r7, r0, #760 @ 0x2f8 │ │ │ │ ldr r2, [pc, #188] @ (337b78 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -267613,100 +267610,100 @@ │ │ │ │ ldr r2, [pc, #176] @ (337b7c ) │ │ │ │ ldr r1, [pc, #180] @ (337b80 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r7 │ │ │ │ bl 336634 │ │ │ │ ldr r2, [pc, #160] @ (337b84 ) │ │ │ │ ldr r1, [pc, #164] @ (337b88 ) │ │ │ │ mov.w r3, #936 @ 0x3a8 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r2, r5, r3 │ │ │ │ ldr r6, [pc, #152] @ (337b8c ) │ │ │ │ - bl 732ae0 │ │ │ │ + bl 732b10 │ │ │ │ ldr r3, [pc, #148] @ (337b90 ) │ │ │ │ ldr r1, [pc, #152] @ (337b94 ) │ │ │ │ add.w r2, r5, #1872 @ 0x750 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #16536 @ 0x4098 │ │ │ │ add r6, pc │ │ │ │ - bl 732ae0 │ │ │ │ + bl 732b10 │ │ │ │ ldr r0, [pc, #132] @ (337b98 ) │ │ │ │ ldr r1, [pc, #132] @ (337b9c ) │ │ │ │ add.w r2, r5, #18304 @ 0x4780 │ │ │ │ add r0, pc │ │ │ │ mov.w r3, #1760 @ 0x6e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ - bl 732ae0 │ │ │ │ + bl 732b10 │ │ │ │ ldr r1, [pc, #112] @ (337ba0 ) │ │ │ │ add.w r2, r5, #20096 @ 0x4e80 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #1664 @ 0x680 │ │ │ │ adds r2, #72 @ 0x48 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 732ae0 │ │ │ │ + bl 732b10 │ │ │ │ ldr r1, [pc, #96] @ (337ba4 ) │ │ │ │ add.w r2, r5, #21760 @ 0x5500 │ │ │ │ mov.w r3, #1664 @ 0x680 │ │ │ │ add r1, pc │ │ │ │ adds r2, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 732ae0 │ │ │ │ + bl 732b10 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldmia r4!, {r2, r3, r5, r7} │ │ │ │ + ldmia r4, {r2, r3, r4, r6, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - subs r4, #242 @ 0xf2 │ │ │ │ + subs r5, #34 @ 0x22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r5, #10 │ │ │ │ + subs r5, #58 @ 0x3a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, #252 @ 0xfc │ │ │ │ + subs r5, #44 @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r1, #25] │ │ │ │ + strb r6, [r7, #25] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r2, [r4, #25] │ │ │ │ + strb r2, [r2, #26] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r4, #230 @ 0xe6 │ │ │ │ + subs r5, #22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, #8 │ │ │ │ + subs r4, #56 @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, #0 │ │ │ │ + subs r4, #48 @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, #2 │ │ │ │ + subs r4, #50 @ 0x32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bvs.n 337b60 │ │ │ │ + bvc.n 337bc0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, #198 @ 0xc6 │ │ │ │ + subs r4, #246 @ 0xf6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, #182 @ 0xb6 │ │ │ │ + subs r4, #230 @ 0xe6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r3, #220 @ 0xdc │ │ │ │ + subs r4, #12 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, #176 @ 0xb0 │ │ │ │ + subs r4, #224 @ 0xe0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #968] @ (337f84 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -267722,34 +267719,34 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ add.w r7, r8, #40 @ 0x28 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #940] @ (337f94 ) │ │ │ │ ldr r1, [pc, #944] @ (337f98 ) │ │ │ │ add.w r3, r8, #24 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [r0, #928] @ 0x3a0 │ │ │ │ subs r3, #32 │ │ │ │ cmp r3, #224 @ 0xe0 │ │ │ │ bhi.w 337f56 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #0 │ │ │ │ bl 294000 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ ldr r1, [pc, #900] @ (337f9c ) │ │ │ │ add r1, pc │ │ │ │ blx 28a844 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 337f2a │ │ │ │ ldr r2, [pc, #888] @ (337fa0 ) │ │ │ │ @@ -267758,104 +267755,104 @@ │ │ │ │ add.w r0, r4, #936 @ 0x3a8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ strd r2, r1, [sp, #20] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #864] @ (337fa8 ) │ │ │ │ ldr.w r2, [r4, #752] @ 0x2f0 │ │ │ │ add r1, pc │ │ │ │ mov fp, r1 │ │ │ │ - bl 72b1f8 │ │ │ │ + bl 72b228 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r4, #936 @ 0x3a8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r9 │ │ │ │ bl 3368e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 337f40 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r0, r4, #936 @ 0x3a8 │ │ │ │ add.w r5, r4, #1872 @ 0x750 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrd r2, r1, [sp, #20] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r7, [pc, #792] @ (337fac ) │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r2, [r4, #752] @ 0x2f0 │ │ │ │ mov r1, fp │ │ │ │ mov r6, r0 │ │ │ │ - bl 72b1f8 │ │ │ │ + bl 72b228 │ │ │ │ ldr r1, [pc, #780] @ (337fb0 ) │ │ │ │ ldr.w r2, [r4, #928] @ 0x3a0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 72b1f8 │ │ │ │ + bl 72b228 │ │ │ │ ldr r1, [pc, #768] @ (337fb4 ) │ │ │ │ movs r2, #5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 72b1f8 │ │ │ │ + bl 72b228 │ │ │ │ ldr.w r8, [sp, #32] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 731568 │ │ │ │ + bl 731598 │ │ │ │ mov r2, sl │ │ │ │ cbz r0, 337ce2 │ │ │ │ ldr r3, [pc, #744] @ (337fb8 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 731f80 │ │ │ │ + bl 731fb0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #728] @ (337fbc ) │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [pc, #728] @ 337fc0 │ │ │ │ ldr r7, [pc, #728] @ (337fc4 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w fp, [pc, #728] @ 337fc8 │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ - bl 72b158 │ │ │ │ + bl 72b188 │ │ │ │ add fp, pc │ │ │ │ add.w r1, r7, #40 @ 0x28 │ │ │ │ movs r3, #19 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r9 │ │ │ │ bl 3368e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 337f40 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ add.w r5, r4, #18304 @ 0x4780 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ adds r5, #104 @ 0x68 │ │ │ │ bl 3365d4 │ │ │ │ ldr.w r2, [r4, #928] @ 0x3a0 │ │ │ │ @@ -267870,97 +267867,97 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r1, r0 │ │ │ │ strd r2, r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #624] @ (337fd8 ) │ │ │ │ ldr.w r2, [r4, #752] @ 0x2f0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r3 │ │ │ │ - bl 72b1f8 │ │ │ │ + bl 72b228 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r9 │ │ │ │ bl 3368e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 337f40 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ add.w r5, r4, #20096 @ 0x4e80 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldrd r2, r1, [sp, #12] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r2, [r4, #752] @ 0x2f0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 72b1f8 │ │ │ │ + bl 72b228 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r9 │ │ │ │ bl 3368e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 337f40 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r4, #21760 @ 0x5500 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r7, #72 @ 0x48 │ │ │ │ mov r5, r0 │ │ │ │ ldrd r2, r1, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr.w r2, [r4, #752] @ 0x2f0 │ │ │ │ - bl 72b1f8 │ │ │ │ + bl 72b228 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r9 │ │ │ │ bl 3368e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 337f40 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 336694 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -268042,15 +268039,15 @@ │ │ │ │ add.w r3, r8, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #172] @ (337fe0 ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -268059,74 +268056,74 @@ │ │ │ │ add.w r3, r8, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #136] @ (337fe8 ) │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r3, #21] │ │ │ │ + strb r0, [r1, #22] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r5, #21] │ │ │ │ + strb r4, [r3, #22] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r3, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r3, {r1, r3, r5, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsrs r6, r2, #31 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - subs r3, #162 @ 0xa2 │ │ │ │ + subs r3, #210 @ 0xd2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r3, #186 @ 0xba │ │ │ │ + subs r3, #234 @ 0xea │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, #44 @ 0x2c │ │ │ │ + subs r4, #92 @ 0x5c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r1, r4, r6, r7} │ │ │ │ + stmia r7!, {r1} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - asrs r6, r1, #17 │ │ │ │ + asrs r6, r7, #17 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r2, #214 @ 0xd6 │ │ │ │ + subs r3, #6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r3, #228 @ 0xe4 │ │ │ │ + subs r4, #20 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, #126 @ 0x7e │ │ │ │ + subs r2, #174 @ 0xae │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, #120 @ 0x78 │ │ │ │ + subs r2, #168 @ 0xa8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #172 @ 0xac │ │ │ │ + subs r3, #220 @ 0xdc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r2, [r5, #16] │ │ │ │ + strb r2, [r3, #17] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r2!, {r4, r6} │ │ │ │ + ldmia r2!, {r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strb r2, [r7, #16] │ │ │ │ + strb r2, [r5, #17] │ │ │ │ lsls r7, r2, #1 │ │ │ │ stc2l 15, cr15, [r5], #1020 @ 0x3fc │ │ │ │ - asrs r0, r6, #12 │ │ │ │ + asrs r0, r4, #13 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r5!, {r2, r3, r5, r7} │ │ │ │ + stmia r5!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r1, #180 @ 0xb4 │ │ │ │ + subs r1, #228 @ 0xe4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r1, #36 @ 0x24 │ │ │ │ + subs r1, #84 @ 0x54 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r0, #200 @ 0xc8 │ │ │ │ + subs r0, #248 @ 0xf8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r0, #180 @ 0xb4 │ │ │ │ + subs r0, #228 @ 0xe4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r0, #156 @ 0x9c │ │ │ │ + subs r0, #204 @ 0xcc │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #128] @ 338080 │ │ │ │ @@ -268175,26 +268172,26 @@ │ │ │ │ movs r2, #87 @ 0x57 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 288a0c │ │ │ │ ldr r0, [pc, #24] @ (338090 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 338018 │ │ │ │ nop │ │ │ │ lsrs r4, r4, #14 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r5} │ │ │ │ + stmia r7!, {r1, r2, r4, r6} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - subs r0, #114 @ 0x72 │ │ │ │ + subs r0, #162 @ 0xa2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r0, #58 @ 0x3a │ │ │ │ + subs r0, #106 @ 0x6a │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #268] @ 3381b4 │ │ │ │ @@ -268289,25 +268286,25 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ blx 288a0c │ │ │ │ ldr r0, [pc, #28] @ (3381c4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ nop │ │ │ │ lsrs r2, r7, #11 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r3, r5} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - adds r7, #68 @ 0x44 │ │ │ │ + adds r7, #116 @ 0x74 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r7, #10 │ │ │ │ + adds r7, #58 @ 0x3a │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 003381c8 : │ │ │ │ subs r0, #2 │ │ │ │ cmp r0, #30 │ │ │ │ bhi.n 3381dc │ │ │ │ ldr r3, [pc, #20] @ (3381e4 ) │ │ │ │ @@ -268316,15 +268313,15 @@ │ │ │ │ ldr r0, [r3, #48] @ 0x30 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - stmia r5!, {r6, r7} │ │ │ │ + stmia r5!, {r4, r5, r6, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ │ │ │ │ 003381e8 : │ │ │ │ cmp r0, #12 │ │ │ │ bhi.n 3381fc │ │ │ │ ldr r3, [pc, #20] @ (338204 ) │ │ │ │ add r3, pc │ │ │ │ @@ -268332,15 +268329,15 @@ │ │ │ │ ldr.w r0, [r3, #172] @ 0xac │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - stmia r5!, {r1, r5, r7} │ │ │ │ + stmia r5!, {r1, r4, r6, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ │ │ │ │ 00338208 : │ │ │ │ movs r2, #1 │ │ │ │ sub.w r1, r0, #24 │ │ │ │ rsb r3, r0, #24 │ │ │ │ adds r0, #8 │ │ │ │ @@ -268405,17 +268402,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r8, r9, pc} │ │ │ │ - adds r6, #160 @ 0xa0 │ │ │ │ + adds r6, #208 @ 0xd0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r6, #130 @ 0x82 │ │ │ │ + adds r6, #178 @ 0xb2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ vld4.16 {d16-d19}, [ip :256], r6 │ │ │ │ │ │ │ │ 003382cc : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -268715,31 +268712,31 @@ │ │ │ │ ldr r0, [pc, #44] @ (338658 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r1!, {r1, r4, r7} │ │ │ │ + stmia r1!, {r1, r6, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movs r6, #120 @ 0x78 │ │ │ │ + movs r6, #168 @ 0xa8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r6, #140 @ 0x8c │ │ │ │ + movs r6, #188 @ 0xbc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r1!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r1!, {r2, r3, r5, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - adds r2, #202 @ 0xca │ │ │ │ + adds r2, #250 @ 0xfa │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r3, #70 @ 0x46 │ │ │ │ + adds r3, #118 @ 0x76 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r1!, {r1, r2, r5, r6} │ │ │ │ + stmia r1!, {r1, r2, r4, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - adds r2, #180 @ 0xb4 │ │ │ │ + adds r2, #228 @ 0xe4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r2, #224 @ 0xe0 │ │ │ │ + adds r3, #16 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033865c : │ │ │ │ subs r3, r0, #1 │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 338676 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -268763,15 +268760,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #156] @ (338734 ) │ │ │ │ add ip, pc │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -268820,19 +268817,19 @@ │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - stmia r1!, {} │ │ │ │ + stmia r1!, {r4, r5} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - adds r2, #220 @ 0xdc │ │ │ │ + adds r3, #12 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r2, #62 @ 0x3e │ │ │ │ + adds r2, #110 @ 0x6e │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00338738 : │ │ │ │ cmp r0, #10 │ │ │ │ bhi.n 33874c │ │ │ │ tbb [pc, r0] │ │ │ │ str r0, [r3, r5] │ │ │ │ @@ -268853,15 +268850,15 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #160] @ (338808 ) │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #519 @ 0x207 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -268911,19 +268908,19 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - stmia r0!, {r4, r5} │ │ │ │ + stmia r0!, {r5, r6} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - adds r2, #44 @ 0x2c │ │ │ │ + adds r2, #92 @ 0x5c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r1, #112 @ 0x70 │ │ │ │ + adds r1, #160 @ 0xa0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0033880c : │ │ │ │ sub.w r3, r0, #2048 @ 0x800 │ │ │ │ orrs r3, r1 │ │ │ │ beq.n 338896 │ │ │ │ movw r3, #2049 @ 0x801 │ │ │ │ @@ -269003,27 +269000,27 @@ │ │ │ │ add.w r3, lr, #316 @ 0x13c │ │ │ │ ldr r1, [pc, #36] @ (3388f8 ) │ │ │ │ ldr r2, [pc, #36] @ (3388fc ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #535 @ 0x217 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - bkpt 0x00ca │ │ │ │ + bkpt 0x00fa │ │ │ │ lsls r3, r5, #1 │ │ │ │ - adds r0, #10 │ │ │ │ + adds r0, #58 @ 0x3a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, #236 @ 0xec │ │ │ │ + adds r1, #28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ add.w r0, r0, #3024 @ 0xbd0 │ │ │ │ ldrd r0, r1, [r0] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -269046,27 +269043,27 @@ │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 338a06 │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [pc, #488] @ (338b40 ) │ │ │ │ ldr r3, [pc, #488] @ (338b44 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cmp r5, #32 │ │ │ │ add.w r4, r0, #15424 @ 0x3c40 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ add.w r4, r4, #56 @ 0x38 │ │ │ │ bcs.n 338a3e │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -269116,33 +269113,33 @@ │ │ │ │ ldr r1, [pc, #348] @ (338b50 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #348] @ (338b54 ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3389a8 │ │ │ │ ldr r1, [pc, #336] @ (338b58 ) │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3389b0 │ │ │ │ ldr r3, [pc, #324] @ (338b5c ) │ │ │ │ ldr r2, [pc, #324] @ (338b60 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ adds r3, #12 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #675 @ 0x2a3 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cmp r5, #32 │ │ │ │ add.w r4, r0, #15232 @ 0x3b80 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ add.w r4, r4, #56 @ 0x38 │ │ │ │ bcc.n 33897a │ │ │ │ add.w r0, r4, #944 @ 0x3b0 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ @@ -269214,15 +269211,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (338b64 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #92] @ (338b68 ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3389a8 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (338b6c ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #76] @ (338b70 ) │ │ │ │ movs r2, #183 @ 0xb7 │ │ │ │ add r3, pc │ │ │ │ @@ -269232,41 +269229,41 @@ │ │ │ │ blx 288a0c │ │ │ │ lsls r4, r7, #9 │ │ │ │ lsls r1, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r5, #9 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - adds r0, #178 @ 0xb2 │ │ │ │ + adds r0, #226 @ 0xe2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, #156 @ 0x9c │ │ │ │ + adds r0, #204 @ 0xcc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - itee hi │ │ │ │ - lslhi r3, r5, #1 │ │ │ │ - ldrls r0, [r4, r4] │ │ │ │ - movls r0, r0 │ │ │ │ + ittt lt │ │ │ │ + lsllt r3, r5, #1 │ │ │ │ + ldrlt r0, [r4, r4] │ │ │ │ + movlt r0, r0 │ │ │ │ lsls r0, r6, #7 │ │ │ │ lsls r1, r5, #3 │ │ │ │ - bkpt 0x00f2 │ │ │ │ - lsls r3, r5, #1 │ │ │ │ - adds r0, #50 @ 0x32 │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - adds r0, #14 │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - bkpt 0x00d2 │ │ │ │ - lsls r3, r5, #1 │ │ │ │ - cmp r7, #212 @ 0xd4 │ │ │ │ + ittt cs │ │ │ │ + lslcs r3, r5, #1 │ │ │ │ + addcs r0, #98 @ 0x62 │ │ │ │ + lslcs r0, r3, #1 │ │ │ │ + adds r0, #62 @ 0x3e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r5, r6, r7, pc} │ │ │ │ + ittt eq │ │ │ │ + lsleq r3, r5, #1 │ │ │ │ + addeq r0, #4 │ │ │ │ + lsleq r0, r3, #1 │ │ │ │ + bkpt 0x0010 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r7, #76 @ 0x4c │ │ │ │ + cmp r7, #124 @ 0x7c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r3, r6, r7, pc} │ │ │ │ + pop {r3, r4, r5, r6, r7, pc} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r7, #96 @ 0x60 │ │ │ │ + cmp r7, #144 @ 0x90 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -269323,17 +269320,17 @@ │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ blx 288a0c │ │ │ │ nop │ │ │ │ - pop {r1, r2, r5, r6, r7} │ │ │ │ + pop {r1, r2, r4, pc} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r6, #126 @ 0x7e │ │ │ │ + cmp r6, #174 @ 0xae │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -269368,17 +269365,17 @@ │ │ │ │ movs r2, #41 @ 0x29 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ blx 288a0c │ │ │ │ nop │ │ │ │ - pop {r1, r2, r4, r5, r6} │ │ │ │ + pop {r1, r2, r5, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r6, #14 │ │ │ │ + cmp r6, #62 @ 0x3e │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r5, r0, #1310720 @ 0x140000 │ │ │ │ ldr r0, [pc, #396] @ (338e30 ) │ │ │ │ @@ -269387,27 +269384,27 @@ │ │ │ │ add r0, pc │ │ │ │ mov r7, r3 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ mov r4, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 338d7e │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [pc, #372] @ (338e38 ) │ │ │ │ ldr r3, [pc, #376] @ (338e3c ) │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r3, r0, #15424 @ 0x3c40 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 338dc8 │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -269464,26 +269461,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #192] @ (338e40 ) │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 338dc4 │ │ │ │ ldr r3, [pc, #180] @ (338e44 ) │ │ │ │ ldr r2, [pc, #184] @ (338e48 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ adds r3, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #675 @ 0x2a3 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r3, r0, #15232 @ 0x3b80 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ b.n 338cda │ │ │ │ ldrh r1, [r5, #10] │ │ │ │ ldrh r2, [r5, #8] │ │ │ │ and.w r1, r1, #127 @ 0x7f │ │ │ │ ldrh r0, [r5, #12] │ │ │ │ @@ -269528,40 +269525,40 @@ │ │ │ │ itt ne │ │ │ │ eorne.w r2, r2, #1 │ │ │ │ eorne r2, r6 │ │ │ │ and.w r2, r2, #1 │ │ │ │ eors r2, r6 │ │ │ │ str.w r2, [r3, #960] @ 0x3c0 │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 338cfe │ │ │ │ nop │ │ │ │ cdp2 0, 15, cr0, cr14, cr8, {7} │ │ │ │ - cmp r5, #66 @ 0x42 │ │ │ │ + cmp r5, #114 @ 0x72 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r5, #50 @ 0x32 │ │ │ │ + cmp r5, #98 @ 0x62 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - pop {r2, r5} │ │ │ │ + pop {r2, r4, r6} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r4, #150 @ 0x96 │ │ │ │ + cmp r4, #198 @ 0xc6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbnz r4, 338e9e │ │ │ │ + cbnz r4, 338eaa │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r4, #96 @ 0x60 │ │ │ │ + cmp r4, #144 @ 0x90 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbnz r4, 338e96 │ │ │ │ + cbnz r4, 338ea2 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cmp r4, #180 @ 0xb4 │ │ │ │ + cmp r4, #228 @ 0xe4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #148 @ 0x94 │ │ │ │ + cmp r4, #196 @ 0xc4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r4, #124 @ 0x7c │ │ │ │ + cmp r4, #172 @ 0xac │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00338e60 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -269652,24 +269649,24 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ lsrs r0, r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #22 │ │ │ │ + cmp r4, #70 @ 0x46 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stc 0, cr0, [r6, #472] @ 0x1d8 │ │ │ │ - cmp r4, #22 │ │ │ │ + cmp r4, #70 @ 0x46 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #250 @ 0xfa │ │ │ │ + cmp r4, #42 @ 0x2a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #232 @ 0xe8 │ │ │ │ + cmp r4, #24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #214 @ 0xd6 │ │ │ │ + cmp r4, #6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 00338f80 : │ │ │ │ mov.w ip, #1 │ │ │ │ push {lr} │ │ │ │ lsl.w r1, ip, r1 │ │ │ │ ldrd r3, lr, [r0, #344] @ 0x158 │ │ │ │ @@ -269779,27 +269776,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r5, #-8] │ │ │ │ ldr r2, [pc, #40] @ (339104 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #18816 @ 0x4980 │ │ │ │ mov r2, r6 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 33db68 │ │ │ │ nop │ │ │ │ - @ instruction: 0xb88a │ │ │ │ + @ instruction: 0xb8ba │ │ │ │ lsls r3, r5, #1 │ │ │ │ - vshr.u8 q8, q4, #2 │ │ │ │ - sxth r4, r4 │ │ │ │ + vshr.u32 q8, q4, #2 │ │ │ │ + sxtb r4, r2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ │ │ │ │ 00339108 : │ │ │ │ add.w r3, r0, #15936 @ 0x3e40 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov r5, r1 │ │ │ │ add.w lr, r0, #15296 @ 0x3bc0 │ │ │ │ @@ -269886,15 +269883,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr.w r3, [r2, #3048] @ 0xbe8 │ │ │ │ ldr.w r4, [r2, #3040] @ 0xbe0 │ │ │ │ ldr.w ip, [r2, #3052] @ 0xbec │ │ │ │ ldr.w r2, [r2, #3044] @ 0xbe4 │ │ │ │ subs r3, r3, r4 │ │ │ │ sbc.w r2, ip, r2 │ │ │ │ @@ -270019,15 +270016,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r6, [r3, #0] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xb644 │ │ │ │ + cpsid a │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #4 │ │ │ │ str r0, [r3, #0] │ │ │ │ str r1, [r2, #0] │ │ │ │ movs r1, #0 │ │ │ │ @@ -270247,15 +270244,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ bhi.n 339610 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #108] @ (339630 ) │ │ │ │ mov r0, r4 │ │ │ │ mov r5, r3 │ │ │ │ add r1, pc │ │ │ │ - bl 87e9dc │ │ │ │ + bl 87ea0c │ │ │ │ cbz r0, 33961e │ │ │ │ ldrd r1, r2, [r4, #16] │ │ │ │ movs r3, #0 │ │ │ │ adds.w ip, r1, r2 │ │ │ │ adc.w r1, r3, r3 │ │ │ │ cmp.w ip, #262144 @ 0x40000 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ @@ -270284,29 +270281,29 @@ │ │ │ │ movs r0, #23 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - cbz r0, 3396a4 │ │ │ │ + cbz r0, 3396b0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #372] @ (3397c0 ) │ │ │ │ mov r6, r3 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add.w r2, r2, #1310720 @ 0x140000 │ │ │ │ ldr r0, [r2, #100] @ 0x64 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3397a8 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, #7 │ │ │ │ bls.n 339766 │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cmp r3, #1 │ │ │ │ @@ -270425,19 +270422,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - movs r3, #158 @ 0x9e │ │ │ │ + movs r3, #206 @ 0xce │ │ │ │ lsls r0, r3, #1 │ │ │ │ - uxtb r2, r5 │ │ │ │ + cbz r2, 33980e │ │ │ │ lsls r3, r5, #1 │ │ │ │ - uxtb r6, r3 │ │ │ │ + cbz r6, 33980e │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ @@ -270491,38 +270488,38 @@ │ │ │ │ ldrh r2, [r4, #10] │ │ │ │ cmp r2, #84 @ 0x54 │ │ │ │ bls.n 339880 │ │ │ │ ldr r1, [pc, #68] @ (3398a8 ) │ │ │ │ add.w r0, r4, #36 @ 0x24 │ │ │ │ movw r2, #737 @ 0x2e1 │ │ │ │ add r1, pc │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 88a3cc │ │ │ │ + bl 88a3fc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #18 │ │ │ │ strd r0, r1, [r4, #16] │ │ │ │ strh r2, [r4, #12] │ │ │ │ movs r2, #1 │ │ │ │ strd r0, r1, [r4, #24] │ │ │ │ strb r2, [r4, #14] │ │ │ │ b.n 339862 │ │ │ │ @ instruction: 0xf37600e8 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #160 @ 0xa0 │ │ │ │ + movs r2, #208 @ 0xd0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r2, #132 @ 0x84 │ │ │ │ + movs r2, #180 @ 0xb4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr.w lr, [r1, #4] │ │ │ │ @@ -270759,27 +270756,27 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #88] @ (339bb8 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov r5, r2 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 339ba2 │ │ │ │ ldr.w ip, [pc, #76] @ 339bbc │ │ │ │ movs r3, #30 │ │ │ │ ldr r2, [pc, #76] @ (339bc0 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #76] @ (339bc4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ movs r2, #1 │ │ │ │ ldrb.w r3, [r0, #384] @ 0x180 │ │ │ │ and.w r1, r3, #7 │ │ │ │ lsrs r3, r3, #3 │ │ │ │ lsls r2, r1 │ │ │ │ ldrb r1, [r5, r3] │ │ │ │ @@ -270790,21 +270787,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - subs r2, r5, #6 │ │ │ │ + subs r2, r3, #7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r6, sp, #64 @ 0x40 │ │ │ │ + add r6, sp, #256 @ 0x100 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r6, [r6, r7] │ │ │ │ + ldrsh r6, [r4, r0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r4, r3, #6 │ │ │ │ + subs r4, r1, #7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r6, [pc, #228] @ (339cc0 ) │ │ │ │ @@ -270819,24 +270816,24 @@ │ │ │ │ add.w r5, r5, #1310720 @ 0x140000 │ │ │ │ add r9, pc │ │ │ │ movs r3, #30 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ adds r6, #76 @ 0x4c │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ str r6, [sp, #0] │ │ │ │ ldr r2, [pc, #192] @ (339ccc ) │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #192] @ (339cd0 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r6, r0, #1768 @ 0x6e8 │ │ │ │ mov r0, r6 │ │ │ │ bl 43a544 │ │ │ │ adds r7, r0, #1 │ │ │ │ movs r2, #73 @ 0x49 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -270850,23 +270847,23 @@ │ │ │ │ str r3, [r4, #68] @ 0x44 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #3] │ │ │ │ strb.w r3, [r4, #36] @ 0x24 │ │ │ │ movs r3, #4 │ │ │ │ strb.w r3, [r4, #72] @ 0x48 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ mov r3, r0 │ │ │ │ cbz r0, 339c76 │ │ │ │ str.w sl, [sp] │ │ │ │ movs r3, #30 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r3, [r0, #384] @ 0x180 │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [pc, #88] @ (339cd4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r2], #4 │ │ │ │ @@ -270889,23 +270886,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - add r5, sp, #664 @ 0x298 │ │ │ │ + add r5, sp, #856 @ 0x358 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r0, [r7, r5] │ │ │ │ + ldrb r0, [r5, r6] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r2, r5, #4 │ │ │ │ + subs r2, r3, #5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r5, r3] │ │ │ │ + strb r0, [r3, r4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r4, [r0, r3] │ │ │ │ + ldrh r4, [r6, r3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ mcr2 15, 6, pc, cr13, cr15, {7} @ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -270921,24 +270918,24 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [pc, #476] @ (339ee0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #464] @ (339ee4 ) │ │ │ │ ldr r1, [pc, #464] @ (339ee8 ) │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 339ebc │ │ │ │ ldrb.w r1, [r9] │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ lsls r3, r1, #4 │ │ │ │ adds r3, #4 │ │ │ │ @@ -270967,24 +270964,24 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 339e30 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #388] @ (339efc ) │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ bl 44230c │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #380] @ (339f00 ) │ │ │ │ movs r2, #3 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r4, #5] │ │ │ │ add r1, pc │ │ │ │ cbz r0, 339d9a │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cmp r0, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #5 │ │ │ │ movs r2, #3 │ │ │ │ strb r3, [r4, #8] │ │ │ │ strb r2, [r4, #19] │ │ │ │ @@ -271054,15 +271051,15 @@ │ │ │ │ ldrb.w r5, [r8] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r6, r5 │ │ │ │ bne.n 339e72 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #4 │ │ │ │ mov r5, r0 │ │ │ │ strb r3, [r4, #5] │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #8] │ │ │ │ b.n 339da0 │ │ │ │ movs r0, #2 │ │ │ │ @@ -271100,36 +271097,36 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r3, #4 │ │ │ │ b.n 339ea2 │ │ │ │ nop │ │ │ │ - add r4, sp, #608 @ 0x260 │ │ │ │ + add r4, sp, #800 @ 0x320 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strh r4, [r6, r7] │ │ │ │ + strb r4, [r4, r0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [r1, r7] │ │ │ │ + ldr r6, [r7, r7] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r6, [r2, r1] │ │ │ │ + ldrb r6, [r0, r2] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r0, r0, #0 │ │ │ │ + subs r0, r6, #0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r4, sp, #208 @ 0xd0 │ │ │ │ + add r4, sp, #400 @ 0x190 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - add r4, sp, #176 @ 0xb0 │ │ │ │ + add r4, sp, #368 @ 0x170 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrh r0, [r4, r1] │ │ │ │ + ldrh r0, [r2, r2] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xeb8e0056 │ │ │ │ - ldr r2, [r4, r5] │ │ │ │ + subs.w r0, lr, r6, lsr #1 │ │ │ │ + ldr r2, [r2, r6] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r2, r4, #1 │ │ │ │ + adds r2, r2, #2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r4, [r6, r2] │ │ │ │ + strh r4, [r4, r3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r1, #0] │ │ │ │ cbz r4, 339f6a │ │ │ │ @@ -271444,15 +271441,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (33a2bc ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r0, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr.w r2, [r0, #2888] @ 0xb48 │ │ │ │ ldr.w r3, [r0, #2880] @ 0xb40 │ │ │ │ ldr.w r1, [r0, #2884] @ 0xb44 │ │ │ │ ldr.w r0, [r0, #2892] @ 0xb4c │ │ │ │ str r2, [r4, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -271466,19 +271463,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r7, pc, #168 @ (adr r7, 33a360 ) │ │ │ │ + add r7, pc, #360 @ (adr r7, 33a420 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r0, r2, #30 │ │ │ │ + asrs r0, r0, #31 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r4, r7, #29 │ │ │ │ + asrs r4, r5, #30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #72] @ (33a31c ) │ │ │ │ @@ -271490,15 +271487,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (33a324 ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r0, r0, #15424 @ 0x3c40 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ bl 339204 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r3, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -271507,19 +271504,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r6, pc, #712 @ (adr r6, 33a5e8 ) │ │ │ │ + add r6, pc, #904 @ (adr r6, 33a6a8 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r0, r3, #28 │ │ │ │ + asrs r0, r1, #29 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r4, r0, #28 │ │ │ │ + asrs r4, r6, #28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #88] @ (33a394 ) │ │ │ │ @@ -271531,20 +271528,20 @@ │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r3, r0, #16384 @ 0x4000 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r3, #2128] @ 0x850 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ add.w r3, r4, #18432 @ 0x4800 │ │ │ │ strd r0, r1, [r3, #88] @ 0x58 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r4, r5, [r5] │ │ │ │ strd r4, r5, [r3, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r0, [r3, #0] │ │ │ │ @@ -271552,19 +271549,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - add r6, pc, #296 @ (adr r6, 33a4c0 ) │ │ │ │ + add r6, pc, #488 @ (adr r6, 33a580 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r0, r6, #26 │ │ │ │ + asrs r0, r4, #27 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r6, r3, #26 │ │ │ │ + asrs r6, r1, #27 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [pc, #92] @ (33a410 ) │ │ │ │ @@ -271578,15 +271575,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cmp r4, #5 │ │ │ │ bls.n 33a3fa │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ adds r3, #3 │ │ │ │ cmp.w r4, r3, lsl #1 │ │ │ │ bcc.n 33a3fa │ │ │ │ add.w r0, r0, #15424 @ 0x3c40 │ │ │ │ @@ -271602,19 +271599,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r5, pc, #840 @ (adr r5, 33a75c ) │ │ │ │ + add r6, pc, #8 @ (adr r6, 33a41c ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r0, r7, #24 │ │ │ │ + asrs r0, r5, #25 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r4, r4, #24 │ │ │ │ + asrs r4, r2, #25 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #104] @ (33a498 ) │ │ │ │ @@ -271629,15 +271626,15 @@ │ │ │ │ add.w r1, r1, #1310720 @ 0x140000 │ │ │ │ ldr r2, [pc, #84] @ (33a49c ) │ │ │ │ ldr r4, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r1, #100] @ 0x64 │ │ │ │ ldr r1, [pc, #80] @ (33a4a0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cbz r3, 33a482 │ │ │ │ add.w r3, r0, #16384 @ 0x4000 │ │ │ │ movw ip, #65535 @ 0xffff │ │ │ │ add.w r0, r0, #15424 @ 0x3c40 │ │ │ │ ldrb r2, [r7, #0] │ │ │ │ mov r1, r6 │ │ │ │ @@ -271657,19 +271654,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - add r5, pc, #344 @ (adr r5, 33a5f4 ) │ │ │ │ + add r5, pc, #536 @ (adr r5, 33a6b4 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r0, r6, #22 │ │ │ │ + asrs r0, r4, #23 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r6, r3, #22 │ │ │ │ + asrs r6, r1, #23 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #168] @ (33a560 ) │ │ │ │ @@ -271682,15 +271679,15 @@ │ │ │ │ ldr r2, [pc, #160] @ (33a568 ) │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w ip, [r4, #4] │ │ │ │ ands.w r5, r3, #63 @ 0x3f │ │ │ │ it ne │ │ │ │ movne r0, #2 │ │ │ │ bne.n 33a544 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ @@ -271703,15 +271700,15 @@ │ │ │ │ adds r3, r3, r0 │ │ │ │ adc.w ip, r1, ip │ │ │ │ cmp r4, r3 │ │ │ │ sbcs.w r2, r2, ip │ │ │ │ it cc │ │ │ │ movcc r0, #15 │ │ │ │ bcc.n 33a544 │ │ │ │ - bl 8a3bc8 │ │ │ │ + bl 8a3bf8 │ │ │ │ vldr d5, [pc, #64] @ 33a558 │ │ │ │ vmov d6, r0, r1 │ │ │ │ vmov.f64 d7, #112 @ 0x3f800000 1.0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ vmul.f64 d6, d6, d5 │ │ │ │ movs r3, #4 │ │ │ │ @@ -271731,19 +271728,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ add r1, sp, #1008 @ 0x3f0 │ │ │ │ bcs.n 33a540 │ │ │ │ str r5, [r1, #36] @ 0x24 │ │ │ │ subs r6, #224 @ 0xe0 │ │ │ │ - add r4, pc, #824 @ (adr r4, 33a89c ) │ │ │ │ + add r4, pc, #1016 @ (adr r4, 33a95c ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r6, r4, #20 │ │ │ │ + asrs r6, r2, #21 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r2, r5, #20 │ │ │ │ + asrs r2, r3, #21 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #152] @ (33a618 ) │ │ │ │ @@ -271755,15 +271752,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (33a620 ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r0, r0, #3948544 @ 0x3c4000 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #0] │ │ │ │ mov.w r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ ldrb.w r3, [r0, #3180] @ 0xc6c │ │ │ │ strb r3, [r4, #1] │ │ │ │ @@ -271800,19 +271797,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r4, pc, #24 @ (adr r4, 33a634 ) │ │ │ │ + add r4, pc, #216 @ (adr r4, 33a6f4 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r4, r5, #17 │ │ │ │ + asrs r4, r3, #18 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r0, r3, #17 │ │ │ │ + asrs r0, r1, #18 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #184] @ (33a6f0 ) │ │ │ │ @@ -271825,15 +271822,15 @@ │ │ │ │ ldr r1, [pc, #180] @ (33a6f8 ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cmp r5, #3 │ │ │ │ it ls │ │ │ │ movls r0, #22 │ │ │ │ bls.n 33a6dc │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ add.w r0, r0, #16384 @ 0x4000 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -271875,19 +271872,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - add r3, pc, #312 @ (adr r3, 33a82c ) │ │ │ │ + add r3, pc, #504 @ (adr r3, 33a8ec ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r4, r6, #14 │ │ │ │ + asrs r4, r4, #15 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r0, r4, #14 │ │ │ │ + asrs r0, r2, #15 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #164] @ (33a7b4 ) │ │ │ │ @@ -271899,15 +271896,15 @@ │ │ │ │ ldr r1, [pc, #160] @ (33a7bc ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r2, r0, #18560 @ 0x4880 │ │ │ │ ldrd r3, r1, [r2, #-8] │ │ │ │ bics.w lr, r3, #4026531840 @ 0xf0000000 │ │ │ │ bne.n 33a7a4 │ │ │ │ add.w ip, r0, #15488 @ 0x3c80 │ │ │ │ ldr.w r2, [ip, #3056] @ 0xbf0 │ │ │ │ bic.w r2, r2, #4026531840 @ 0xf0000000 │ │ │ │ @@ -271948,19 +271945,19 @@ │ │ │ │ movs r0, #4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r2, pc, #472 @ (adr r2, 33a990 ) │ │ │ │ + add r2, pc, #664 @ (adr r2, 33aa50 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r4, r3, #11 │ │ │ │ + asrs r4, r1, #12 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r0, r1, #11 │ │ │ │ + asrs r0, r7, #11 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #144] @ (33a864 ) │ │ │ │ @@ -271972,15 +271969,15 @@ │ │ │ │ ldr r1, [pc, #140] @ (33a86c ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r0, r0, #16384 @ 0x4000 │ │ │ │ ldrb.w r3, [r0, #2208] @ 0x8a0 │ │ │ │ cbz r3, 33a80a │ │ │ │ ldr.w r3, [r0, #2212] @ 0x8a4 │ │ │ │ lsls r3, r3, #4 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ strb r3, [r4, #0] │ │ │ │ @@ -272013,19 +272010,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r1, pc, #712 @ (adr r1, 33ab30 ) │ │ │ │ + add r1, pc, #904 @ (adr r1, 33abf0 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r0, r3, #8 │ │ │ │ + asrs r0, r1, #9 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r4, r0, #8 │ │ │ │ + asrs r4, r6, #8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #172] @ (33a930 ) │ │ │ │ @@ -272042,22 +272039,22 @@ │ │ │ │ add.w r3, r4, #100 @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ mov.w sl, #0 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [r5, #0] │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ ldr.w r3, [r7, #128] @ 0x80 │ │ │ │ adds.w r9, r4, r5 │ │ │ │ adc.w r8, sl, sl │ │ │ │ @@ -272091,19 +272088,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - add r0, pc, #1016 @ (adr r0, 33ad2c ) │ │ │ │ + add r1, pc, #184 @ (adr r1, 33a9ec ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r6, r3, #5 │ │ │ │ + asrs r6, r1, #6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r0, r5, #5 │ │ │ │ + asrs r0, r3, #6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r7, [pc, #164] @ (33a9f4 ) │ │ │ │ @@ -272119,23 +272116,23 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r8, r7 │ │ │ │ ldr r0, [r3, #100] @ 0x64 │ │ │ │ add.w r3, r4, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ mov r7, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmp r6, #7 │ │ │ │ mov.w r4, #0 │ │ │ │ it ls │ │ │ │ movls r0, #22 │ │ │ │ str r4, [r3, #0] │ │ │ │ bls.n 33a9de │ │ │ │ @@ -272168,19 +272165,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - asrs r6, r2, #2 │ │ │ │ + asrs r6, r0, #3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r0, pc, #184 @ (adr r0, 33aab4 ) │ │ │ │ + add r0, pc, #376 @ (adr r0, 33ab74 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r4, r3, #2 │ │ │ │ + asrs r4, r1, #3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [pc, #444] @ (33abd0 ) │ │ │ │ @@ -272191,15 +272188,15 @@ │ │ │ │ ldr r4, [sp, #20] │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #1310720 @ 0x140000 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r3, r0, #18560 @ 0x4880 │ │ │ │ movw r2, #18544 @ 0x4870 │ │ │ │ add.w ip, r0, r2 │ │ │ │ ldr r1, [r0, r2] │ │ │ │ ldr.w r2, [r3, #-8] │ │ │ │ ldr.w ip, [ip, #4] │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -272348,19 +272345,19 @@ │ │ │ │ mcr 0, 4, r0, cr0, cr6, {1} │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ rev r0, r0 │ │ │ │ lsls r3, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r7, [sp, #640] @ 0x280 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r6, r2, #31 │ │ │ │ + asrs r6, r0, #32 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r0, #31 │ │ │ │ + lsrs r4, r6, #31 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [pc, #204] @ (33acbc ) │ │ │ │ @@ -272372,15 +272369,15 @@ │ │ │ │ ldr r1, [pc, #200] @ (33acc4 ) │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r3, r0, #18560 @ 0x4880 │ │ │ │ ldr.w r3, [r3, #-8] │ │ │ │ bics.w r3, r3, #4026531840 @ 0xf0000000 │ │ │ │ bne.n 33ac82 │ │ │ │ add.w r2, r0, #15488 @ 0x3c80 │ │ │ │ ldr.w r2, [r2, #3056] @ 0xbf0 │ │ │ │ bic.w r2, r2, #4026531840 @ 0xf0000000 │ │ │ │ @@ -272425,34 +272422,34 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r2, [pc, #48] @ (33acc8 ) │ │ │ │ movs r1, #16 │ │ │ │ adds r0, r5, r1 │ │ │ │ add r2, pc │ │ │ │ - bl 86ff68 │ │ │ │ + bl 86ff98 │ │ │ │ ldrb.w r3, [r4, #67] @ 0x43 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33ac68 │ │ │ │ ldr r2, [pc, #32] @ (33accc ) │ │ │ │ movs r1, #16 │ │ │ │ add.w r0, r5, #32 │ │ │ │ add r2, pc │ │ │ │ - bl 86ff68 │ │ │ │ + bl 86ff98 │ │ │ │ b.n 33ac68 │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #600] @ 0x258 │ │ │ │ + ldr r5, [sp, #792] @ 0x318 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r4, r7, #23 │ │ │ │ + lsrs r4, r5, #24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r0, r5, #23 │ │ │ │ + lsrs r0, r3, #24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r1, #26 │ │ │ │ + lsrs r4, r7, #26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r6, r0, #26 │ │ │ │ + lsrs r6, r6, #26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [pc, #208] @ (33adb4 ) │ │ │ │ @@ -272464,15 +272461,15 @@ │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add.w r8, r6, #1310720 @ 0x140000 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [r8, #100] @ 0x64 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r7, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr r4, [r5, #0] │ │ │ │ ldr r5, [r5, #4] │ │ │ │ ldr.w r3, [r7, #2964] @ 0xb94 │ │ │ │ cbz r3, 33ad3e │ │ │ │ ldrd r2, r1, [r3] │ │ │ │ cmp r4, r2 │ │ │ │ @@ -272529,19 +272526,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldr r4, [sp, #640] @ 0x280 │ │ │ │ + ldr r4, [sp, #832] @ 0x340 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r6, r0, #20 │ │ │ │ + lsrs r6, r6, #20 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r0, r6, #19 │ │ │ │ + lsrs r0, r4, #20 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #232] @ (33aebc ) │ │ │ │ @@ -272554,15 +272551,15 @@ │ │ │ │ ldr r2, [pc, #224] @ (33aec4 ) │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r0, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr.w ip, [r5, #4] │ │ │ │ ldr.w r3, [r0, #3172] @ 0xc64 │ │ │ │ cmp r3, ip │ │ │ │ it cc │ │ │ │ movcc r0, #2 │ │ │ │ bcc.n 33aeaa │ │ │ │ @@ -272627,19 +272624,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r3, [sp, #896] @ 0x380 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r0, r1, #16 │ │ │ │ + lsrs r0, r7, #16 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r1, #16 │ │ │ │ + lsrs r4, r7, #16 │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [pc, #240] @ (33afcc ) │ │ │ │ @@ -272651,15 +272648,15 @@ │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ lsls r1, r3, #31 │ │ │ │ bpl.n 33af20 │ │ │ │ add.w r3, r0, #3948544 @ 0x3c4000 │ │ │ │ ldrb r1, [r4, #2] │ │ │ │ ldrb.w r2, [r3, #2882] @ 0xb42 │ │ │ │ cmp r2, r1 │ │ │ │ @@ -272725,19 +272722,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r2, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r2, [sp, #872] @ 0x368 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r6, r0, #12 │ │ │ │ + lsrs r6, r6, #12 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r0, #12 │ │ │ │ + lsrs r4, r6, #12 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #280] @ (33b104 ) │ │ │ │ @@ -272750,15 +272747,15 @@ │ │ │ │ ldr r2, [pc, #272] @ (33b10c ) │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrh r6, [r5, #0] │ │ │ │ uxth r2, r6 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 33b0ec │ │ │ │ add.w r0, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr.w r3, [r0, #3172] @ 0xc64 │ │ │ │ @@ -272841,19 +272838,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #608] @ 0x260 │ │ │ │ + ldr r1, [sp, #800] @ 0x320 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r0, r6, #7 │ │ │ │ + lsrs r0, r4, #8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r6, #7 │ │ │ │ + lsrs r4, r4, #8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r1, [pc, #324] @ (33b268 ) │ │ │ │ @@ -272865,15 +272862,15 @@ │ │ │ │ ldr r1, [pc, #316] @ (33b270 ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r8, r0, #3948544 @ 0x3c4000 │ │ │ │ ldrb.w r3, [r8, #2992] @ 0xbb0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33b21c │ │ │ │ ldr.w r1, [r8, #2988] @ 0xbac │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 33b232 │ │ │ │ @@ -272977,25 +272974,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (33b278 ) │ │ │ │ ldr r0, [pc, #32] @ (33b27c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - ldr r0, [sp, #384] @ 0x180 │ │ │ │ + ldr r0, [sp, #576] @ 0x240 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r6, r0, #3 │ │ │ │ + lsrs r6, r6, #3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r2, r6, #2 │ │ │ │ + lsrs r2, r4, #3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r7, [sp, #176] @ 0xb0 │ │ │ │ + str r7, [sp, #368] @ 0x170 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r2, r2, #2 │ │ │ │ + lsrs r2, r0, #3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r6, r4, #3 │ │ │ │ + lsrs r6, r2, #4 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w r8, [pc, #320] @ 33b3d4 │ │ │ │ @@ -273008,15 +273005,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r2, #1310720 @ 0x140000 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r2, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #296] @ (33b3dc ) │ │ │ │ add r2, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r7, r0, #3948544 @ 0x3c4000 │ │ │ │ ldrb r1, [r5, #1] │ │ │ │ ldrb.w r2, [r7, #3180] @ 0xc6c │ │ │ │ cmp r2, r1 │ │ │ │ bls.n 33b3a8 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ sub.w ip, r2, r1 │ │ │ │ @@ -273102,23 +273099,23 @@ │ │ │ │ add.w r3, r8, #168 @ 0xa8 │ │ │ │ ldr r0, [pc, #28] @ (33b3e4 ) │ │ │ │ movw r2, #2700 @ 0xa8c │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r6, [sp, #952] @ 0x3b8 │ │ │ │ + str r7, [sp, #120] @ 0x78 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsls r6, r0, #29 │ │ │ │ + lsls r6, r6, #29 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r4, r0, #29 │ │ │ │ + lsls r4, r6, #29 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r6, r4, #28 │ │ │ │ + lsls r6, r2, #29 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r4, r7, #29 │ │ │ │ + lsls r4, r5, #30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #272] @ (33b50c ) │ │ │ │ @@ -273133,15 +273130,15 @@ │ │ │ │ add.w r3, r7, #1310720 @ 0x140000 │ │ │ │ ldr.w r8, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #100] @ 0x64 │ │ │ │ add.w r3, r4, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cmp r6, #7 │ │ │ │ bls.n 33b4ea │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ cbz r3, 33b468 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 33b44a │ │ │ │ @@ -273227,19 +273224,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r4, #15 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ b.n 33b45c │ │ │ │ - str r5, [sp, #520] @ 0x208 │ │ │ │ + str r5, [sp, #712] @ 0x2c8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsls r6, r5, #23 │ │ │ │ + lsls r6, r3, #24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r0, r3, #23 │ │ │ │ + lsls r0, r1, #24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r0, [pc, #308] @ (33b660 ) │ │ │ │ @@ -273262,24 +273259,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ add.w r3, r4, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ mov r1, r7 │ │ │ │ add.w r7, r6, #18560 @ 0x4880 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr.w r3, [r7, #-8] │ │ │ │ bics.w r3, r3, #4026531840 @ 0xf0000000 │ │ │ │ bne.n 33b630 │ │ │ │ add.w r4, r6, #15488 @ 0x3c80 │ │ │ │ ldr.w r2, [r4, #3056] @ 0xbf0 │ │ │ │ bic.w r2, r2, #4026531840 @ 0xf0000000 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -273354,23 +273351,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bvs.n 33b74c │ │ │ │ lsls r0, r5, #3 │ │ │ │ - lsls r6, r6, #18 │ │ │ │ + lsls r6, r4, #19 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r4, [sp, #312] @ 0x138 │ │ │ │ + str r4, [sp, #504] @ 0x1f8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #18 │ │ │ │ + lsls r0, r4, #19 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r4, r7, #22 │ │ │ │ + lsls r4, r5, #23 │ │ │ │ lsls r0, r3, #1 │ │ │ │ bpl.n 33b758 │ │ │ │ lsls r0, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -273379,44 +273376,44 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r3 │ │ │ │ add r5, pc │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ add.w r4, r4, #1310720 @ 0x140000 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33b72e │ │ │ │ ldr r7, [pc, #232] @ (33b794 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #232] @ (33b798 ) │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ add.w r3, r7, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r5, r0, #3948544 @ 0x3c4000 │ │ │ │ addw r1, r5, #2996 @ 0xbb4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 87e9dc │ │ │ │ + bl 87ea0c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33b75a │ │ │ │ ldrb r3, [r6, #20] │ │ │ │ cbnz r3, 33b72e │ │ │ │ ldrh r3, [r6, #16] │ │ │ │ ldrh r1, [r6, #18] │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ add r3, r1 │ │ │ │ cmp r3, r2 │ │ │ │ bhi.n 33b744 │ │ │ │ add.w r1, r7, #16 │ │ │ │ mov r0, r6 │ │ │ │ - bl 87e9dc │ │ │ │ + bl 87ea0c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33b770 │ │ │ │ ldrh r3, [r6, #16] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 33b744 │ │ │ │ ldrh r2, [r6, #18] │ │ │ │ rsb r4, r3, #4 │ │ │ │ @@ -273461,29 +273458,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r1, r7, #32 │ │ │ │ mov r0, r6 │ │ │ │ - bl 87e9dc │ │ │ │ + bl 87ea0c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33b72e │ │ │ │ ldrh r3, [r6, #16] │ │ │ │ cmp r3, #12 │ │ │ │ bhi.n 33b744 │ │ │ │ ldrh r2, [r6, #18] │ │ │ │ rsb r4, r3, #13 │ │ │ │ addw r1, r5, #3026 @ 0xbd2 │ │ │ │ b.n 33b702 │ │ │ │ - lsls r0, r3, #13 │ │ │ │ + lsls r0, r1, #14 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str r2, [sp, #872] @ 0x368 │ │ │ │ + str r3, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsls r2, r0, #13 │ │ │ │ + lsls r2, r6, #13 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #520] @ (33b9b8 ) │ │ │ │ @@ -273497,15 +273494,15 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r0, [sp, #16] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r6, [r9] │ │ │ │ ldr.w r7, [r9, #4] │ │ │ │ ands.w r3, r6, #63 @ 0x3f │ │ │ │ bne.w 33b984 │ │ │ │ add.w r1, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr.w r4, [r1, #2964] @ 0xb94 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -273665,25 +273662,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (33b9cc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r1, [sp, #848] @ 0x350 │ │ │ │ + str r2, [sp, #16] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsls r4, r5, #8 │ │ │ │ + lsls r4, r3, #9 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r2, r5, #8 │ │ │ │ + lsls r2, r3, #9 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r3, #62] @ 0x3e │ │ │ │ + str r0, [sp, #56] @ 0x38 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsls r4, r0, #5 │ │ │ │ + lsls r4, r6, #5 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r0, r3, #6 │ │ │ │ + lsls r0, r1, #7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w r8, [pc, #532] @ 33bbf8 │ │ │ │ @@ -273696,15 +273693,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r2, #1310720 @ 0x140000 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r2, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #508] @ (33bc00 ) │ │ │ │ add r2, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r6, r0, #3948544 @ 0x3c4000 │ │ │ │ ldrb r2, [r4, #3] │ │ │ │ ldrb.w r3, [r6, #3180] @ 0xc6c │ │ │ │ cmp r2, r3 │ │ │ │ bcs.w 33bbcc │ │ │ │ subs r2, r3, r2 │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ @@ -273850,20 +273847,22 @@ │ │ │ │ add.w r3, r8, #232 @ 0xe8 │ │ │ │ ldr r0, [pc, #28] @ (33bc08 ) │ │ │ │ movw r2, #3364 @ 0xd24 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r6, [r3, #60] @ 0x3c │ │ │ │ + ldrh r6, [r1, #62] @ 0x3e │ │ │ │ lsls r3, r5, #1 │ │ │ │ - vshr.u32 q8, , #10 │ │ │ │ - vshr.u32 q8, , #12 │ │ │ │ - vqadd.u8 q0, q1, │ │ │ │ - vqadd.u16 q8, q4, │ │ │ │ + movs r6, r4 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + movs r4, r4 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + vqadd.u64 q0, q1, │ │ │ │ + vshr.u8 q0, , #8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r5, [pc, #464] @ (33bdf0 ) │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ ldr r3, [pc, #464] @ (33bdf4 ) │ │ │ │ @@ -273885,15 +273884,15 @@ │ │ │ │ ldr r5, [r6, r5] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ mov r6, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ blx 28a9f4 │ │ │ │ ldrb r5, [r4, #0] │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ @@ -273910,15 +273909,15 @@ │ │ │ │ bne.w 33bdb8 │ │ │ │ add.w r1, r2, #3200 @ 0xc80 │ │ │ │ addw r3, r2, #3208 @ 0xc88 │ │ │ │ ldr.w r2, [r2, #3224] @ 0xc98 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ cmp r0, #32 │ │ │ │ bhi.w 33bdac │ │ │ │ ldr r2, [sp, #12] │ │ │ │ negs r0, r0 │ │ │ │ and.w r0, r0, #31 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -273965,24 +273964,24 @@ │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r5, #3224] @ 0xc98 │ │ │ │ blx 288d38 │ │ │ │ add.w r1, r5, #3200 @ 0xc80 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ adds r0, #31 │ │ │ │ movs r1, #4 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ blx 288bc8 │ │ │ │ mov r1, r8 │ │ │ │ str.w r0, [r5, #3224] @ 0xc98 │ │ │ │ movw r2, #3453 @ 0xd7d │ │ │ │ mov r0, r9 │ │ │ │ - bl 874b94 │ │ │ │ + bl 874bc4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add.w r0, r6, #15424 @ 0x3c40 │ │ │ │ str.w r2, [r5, #3212] @ 0xc8c │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ str.w r3, [r5, #3208] @ 0xc88 │ │ │ │ bl 339204 │ │ │ │ @@ -274004,15 +274003,15 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 33f048 │ │ │ │ cbnz r0, 33bde2 │ │ │ │ movs r0, #0 │ │ │ │ b.n 33bdba │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 878d70 │ │ │ │ + bl 878da0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33bcbe │ │ │ │ movs r0, #3 │ │ │ │ ldr r2, [pc, #88] @ (33be14 ) │ │ │ │ ldr r3, [pc, #60] @ (33bdfc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -274032,26 +274031,26 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 33f2d8 │ │ │ │ b.n 33bda8 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r7, {r7} │ │ │ │ lsls r0, r5, #3 │ │ │ │ - ldrh r0, [r3, #42] @ 0x2a │ │ │ │ + ldrh r0, [r1, #44] @ 0x2c │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r2, #348]! @ 0x15c │ │ │ │ - stc2 0, cr0, [r4, #348]! @ 0x15c │ │ │ │ + stc2l 0, cr0, [r2, #348]! @ 0x15c │ │ │ │ + ldc2l 0, cr0, [r4, #348] @ 0x15c │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [sl, #348] @ 0x15c │ │ │ │ - ldrh r6, [r0, #32] │ │ │ │ + ldc2l 0, cr0, [sl, #348]! @ 0x15c │ │ │ │ + ldrh r6, [r6, #32] │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldmia r5, {r1, r2, r5, r6, r7} │ │ │ │ lsls r0, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -274068,23 +274067,23 @@ │ │ │ │ add.w r4, r4, #1310720 @ 0x140000 │ │ │ │ add r2, pc │ │ │ │ mov r1, r8 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r7, #112 @ 0x70 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ mov r1, r8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r6, #18432 @ 0x4800 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ add.w r1, r6, #3948544 @ 0x3c4000 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r9, r0 │ │ │ │ ldrd ip, lr, [r7, #104] @ 0x68 │ │ │ │ adds.w r8, r2, #64 @ 0x40 │ │ │ │ ldr.w r0, [r1, #3144] @ 0xc48 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -274236,18 +274235,18 @@ │ │ │ │ str r3, [r0, #24] │ │ │ │ ldr.w r3, [r1, #2968] @ 0xb98 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r1, #2968] @ 0xb98 │ │ │ │ ldrd r0, r4, [r5] │ │ │ │ b.n 33bf40 │ │ │ │ nop │ │ │ │ - ldrh r6, [r2, #26] │ │ │ │ + ldrh r6, [r0, #28] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xfbae0057 │ │ │ │ - @ instruction: 0xfbb40057 │ │ │ │ + @ instruction: 0xfbde0057 │ │ │ │ + @ instruction: 0xfbe40057 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [pc, #640] @ (33c2c8 ) │ │ │ │ mov r8, r1 │ │ │ │ @@ -274260,15 +274259,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr.w fp, [pc, #620] @ 33c2d4 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r4, [r8] │ │ │ │ add fp, pc │ │ │ │ ldr.w r9, [r8, #4] │ │ │ │ lsls r2, r4, #26 │ │ │ │ it ne │ │ │ │ movne r0, #2 │ │ │ │ bne.w 33c24e │ │ │ │ @@ -274408,25 +274407,25 @@ │ │ │ │ strd r8, r8, [r4, #20] │ │ │ │ blx 288d38 │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 33c19a │ │ │ │ ldr r7, [sp, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ - bl 8a3bc8 │ │ │ │ + bl 8a3bf8 │ │ │ │ vldr d5, [pc, #164] @ 33c2c0 │ │ │ │ vmov d7, r0, r1 │ │ │ │ vmov.f64 d6, #112 @ 0x3f800000 1.0 │ │ │ │ vmul.f64 d7, d7, d5 │ │ │ │ vcmpe.f64 d7, d6 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ ite pl │ │ │ │ vmovpl r0, r1, d7 │ │ │ │ vmovmi r0, r1, d6 │ │ │ │ - bl 8a4068 │ │ │ │ + bl 8a4098 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r2, #24] │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [r2, #0] │ │ │ │ add sp, #28 │ │ │ │ @@ -274462,29 +274461,29 @@ │ │ │ │ str r1, [r0, #24] │ │ │ │ ldr.w r1, [fp, #2968] @ 0xb98 │ │ │ │ adds r1, #1 │ │ │ │ str.w r1, [fp, #2968] @ 0xb98 │ │ │ │ b.n 33c1c4 │ │ │ │ ldr r0, [pc, #36] @ (33c2dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 33c0e2 │ │ │ │ add r1, sp, #1008 @ 0x3f0 │ │ │ │ bcs.n 33c2a8 │ │ │ │ str r5, [r1, #36] @ 0x24 │ │ │ │ subs r6, #224 @ 0xe0 │ │ │ │ - ldrh r4, [r7, #8] │ │ │ │ + ldrh r4, [r5, #10] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - vld1.8 @ instruction: 0xf9a20057 │ │ │ │ - ldrsb.w r0, [r0, #87] @ 0x57 │ │ │ │ + ldr??.w r0, [r2, #87] @ 0x57 │ │ │ │ + vst1.8 @ instruction: 0xf9c00057 │ │ │ │ ldmia r3!, {r1, r4, r5} │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr.w r0, [r0, #87] @ 0x57 │ │ │ │ + vst4.16 {d0-d3}, [r0 :64], r7 │ │ │ │ cmp r2, #31 │ │ │ │ bls.w 33c416 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -274492,31 +274491,31 @@ │ │ │ │ ldr r1, [pc, #532] @ (33c510 ) │ │ │ │ mov r7, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ add.w r4, r3, #1310720 @ 0x140000 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33c3ce │ │ │ │ ldr r3, [pc, #508] @ (33c514 ) │ │ │ │ ldr r2, [pc, #512] @ (33c518 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r4, r0, #3948544 @ 0x3c4000 │ │ │ │ addw r0, r4, #2996 @ 0xbb4 │ │ │ │ addw r8, r4, #2996 @ 0xbb4 │ │ │ │ - bl 87e9a8 │ │ │ │ + bl 87e9d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33c424 │ │ │ │ ldrb r3, [r5, #16] │ │ │ │ ubfx r3, r3, #3, #1 │ │ │ │ strb.w r3, [r4, #3013] @ 0xbc5 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ and.w r3, r3, #7 │ │ │ │ @@ -274536,15 +274535,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 33c404 │ │ │ │ ldr r3, [pc, #412] @ (33c51c ) │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add.w r1, r3, #16 │ │ │ │ - bl 87e9dc │ │ │ │ + bl 87ea0c │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ cbz r0, 33c3e4 │ │ │ │ ldrb r3, [r5, #22] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 33c3ce │ │ │ │ ldrh r3, [r5, #20] │ │ │ │ adds r1, r3, r2 │ │ │ │ @@ -274574,15 +274573,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r1, r3, #32 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 87e9dc │ │ │ │ + bl 87ea0c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33c3ce │ │ │ │ ldrb r3, [r5, #22] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 33c3ce │ │ │ │ ldrh r3, [r5, #20] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -274600,15 +274599,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 87e9dc │ │ │ │ + bl 87ea0c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33c33e │ │ │ │ movs r0, #27 │ │ │ │ b.n 33c3d0 │ │ │ │ ldrh.w r3, [r4, #3021] @ 0xbcd │ │ │ │ ldrb.w r2, [r4, #3024] @ 0xbd0 │ │ │ │ bic.w r3, r3, #255 @ 0xff │ │ │ │ @@ -274626,21 +274625,21 @@ │ │ │ │ str.w r3, [r4, #2996] @ 0xbb4 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r8, #4] │ │ │ │ add.w r1, r2, #16 │ │ │ │ str.w r3, [r8, #8] │ │ │ │ str.w r3, [r8, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 87e9dc │ │ │ │ + bl 87ea0c │ │ │ │ mov r6, r0 │ │ │ │ cbnz r0, 33c49c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ add.w r1, r2, #32 │ │ │ │ - bl 87e9dc │ │ │ │ + bl 87ea0c │ │ │ │ cbnz r0, 33c4fe │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3012] @ 0xbc4 │ │ │ │ str.w r3, [r4, #3016] @ 0xbc8 │ │ │ │ b.n 33c3ca │ │ │ │ ldr.w r2, [r4, #3016] @ 0xbc8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -274673,21 +274672,21 @@ │ │ │ │ b.n 33c45c │ │ │ │ ldr.w r2, [r4, #3016] @ 0xbc8 │ │ │ │ mov r1, r6 │ │ │ │ addw r0, r4, #3039 @ 0xbdf │ │ │ │ blx 28a9f4 │ │ │ │ b.n 33c490 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf6ec0057 │ │ │ │ - strh r0, [r6, #50] @ 0x32 │ │ │ │ + @ instruction: 0xf71c0057 │ │ │ │ + strh r0, [r4, #52] @ 0x34 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xf6da0057 │ │ │ │ - strh r0, [r1, #48] @ 0x30 │ │ │ │ + @ instruction: 0xf70a0057 │ │ │ │ + strh r0, [r7, #48] @ 0x30 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strh r2, [r4, #40] @ 0x28 │ │ │ │ + strh r2, [r2, #42] @ 0x2a │ │ │ │ lsls r3, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w r8, [pc, #252] @ 33c634 │ │ │ │ @@ -274696,40 +274695,40 @@ │ │ │ │ ldr r6, [pc, #252] @ (33c63c ) │ │ │ │ add r8, pc │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ add.w r5, r5, #1310720 @ 0x140000 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r6, #284 @ 0x11c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldrh.w r3, [r0, #108] @ 0x6c │ │ │ │ strh r3, [r4, #0] │ │ │ │ ldr r1, [pc, #212] @ (33c640 ) │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ strh r3, [r4, #2] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ cbz r0, 33c5da │ │ │ │ ldr r2, [pc, #196] @ (33c644 ) │ │ │ │ mov r0, r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r2, pc │ │ │ │ add.w r6, r6, #308 @ 0x134 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r0, r0, #1327104 @ 0x144000 │ │ │ │ ldr.w r3, [r0, #1792] @ 0x700 │ │ │ │ ldr.w r2, [r0, #1796] @ 0x704 │ │ │ │ str r2, [r4, #12] │ │ │ │ str r3, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ @@ -274751,58 +274750,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr.w r9, [pc, #108] @ 33c648 │ │ │ │ mov r0, r3 │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33c5a8 │ │ │ │ add.w r3, r6, #88 @ 0x58 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #10 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ adds r6, #100 @ 0x64 │ │ │ │ ldr r2, [pc, #72] @ (33c64c ) │ │ │ │ mov r7, r0 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [r0, #1784] @ 0x6f8 │ │ │ │ ldr.w r1, [r0, #1788] @ 0x6fc │ │ │ │ movs r2, #3 │ │ │ │ str r1, [r4, #12] │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r3, [r7, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #44] @ 0x2c │ │ │ │ strh r3, [r4, #4] │ │ │ │ ldr r3, [r7, #100] @ 0x64 │ │ │ │ ldrh r3, [r3, #46] @ 0x2e │ │ │ │ strh r3, [r4, #6] │ │ │ │ strb r2, [r4, #17] │ │ │ │ b.n 33c5a8 │ │ │ │ nop │ │ │ │ - adds r2, #132 @ 0x84 │ │ │ │ + adds r2, #180 @ 0xb4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r3!, {r2, r4, r5, r7} │ │ │ │ + stmia r3!, {r2, r5, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strh r2, [r0, #34] @ 0x22 │ │ │ │ + strh r2, [r6, #34] @ 0x22 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movw r0, #2135 @ 0x857 │ │ │ │ - cmp r3, #238 @ 0xee │ │ │ │ + @ instruction: 0xf6700057 │ │ │ │ + cmp r4, #30 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - and.w r0, ip, #14090240 @ 0xd70000 │ │ │ │ - @ instruction: 0xf3f00057 │ │ │ │ + bics.w r0, ip, #14090240 @ 0xd70000 │ │ │ │ + bic.w r0, r0, #14090240 @ 0xd70000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r3, [pc, #924] @ (33ca00 ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr r2, [pc, #924] @ (33ca04 ) │ │ │ │ @@ -274814,19 +274813,19 @@ │ │ │ │ add.w r4, r0, #1310720 @ 0x140000 │ │ │ │ add.w r8, r4, #36 @ 0x24 │ │ │ │ movw r2, #3960 @ 0xf78 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a3e50 │ │ │ │ + bl 8a3e80 │ │ │ │ mov r7, r1 │ │ │ │ ldrd ip, r2, [r4, #20] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r3, [r4, #28] │ │ │ │ adds.w lr, r1, r2 │ │ │ │ adc.w r0, ip, r3 │ │ │ │ @@ -274848,15 +274847,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #824] @ (33ca14 ) │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r5, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr.w r3, [r5, #2988] @ 0xbac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33c9f6 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ adds r2, #1 │ │ │ │ @@ -274879,24 +274878,24 @@ │ │ │ │ ldr r1, [pc, #756] @ (33ca20 ) │ │ │ │ add.w r0, r5, #100 @ 0x64 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r2, [pc, #740] @ (33ca24 ) │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #740] @ (33ca28 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4, #16] │ │ │ │ strd r2, r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ bl 43b7ec │ │ │ │ cmp r0, #0 │ │ │ │ @@ -274915,30 +274914,30 @@ │ │ │ │ mov.w r0, ip, lsl #5 │ │ │ │ mov.w r9, r1, lsl #5 │ │ │ │ adds.w r0, ip, r0 │ │ │ │ orr.w r9, r9, ip, lsr #27 │ │ │ │ adc.w r1, r1, r9 │ │ │ │ adds r0, r0, r5 │ │ │ │ adc.w r1, lr, r1 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ adds.w r2, r6, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r7, #0 │ │ │ │ strh r0, [r4, #10] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 88a6b4 │ │ │ │ + bl 88a6e4 │ │ │ │ ldrh r3, [r4, #10] │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ beq.n 33c71e │ │ │ │ ldr r1, [pc, #616] @ (33ca2c ) │ │ │ │ mov r0, r8 │ │ │ │ movw r2, #4023 @ 0xfb7 │ │ │ │ add r1, pc │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 874b94 │ │ │ │ + b.w 874bc4 │ │ │ │ ldrb.w r3, [r4, #70] @ 0x46 │ │ │ │ cmp r3, #2 │ │ │ │ bhi.w 33c9ee │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 33c9e2 │ │ │ │ ldrb.w r2, [r4, #71] @ 0x47 │ │ │ │ movs r3, #1 │ │ │ │ @@ -274954,15 +274953,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #556] @ (33ca38 ) │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r3, r0, #3948544 @ 0x3c4000 │ │ │ │ mov fp, r0 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr.w sl, [r3, #3952] @ 0xf70 │ │ │ │ ldr.w lr, [sl] │ │ │ │ cmp.w lr, #0 │ │ │ │ ble.n 33c92a │ │ │ │ @@ -275066,15 +275065,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #252] @ (33ca44 ) │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r0, #1772] @ 0x6ec │ │ │ │ cbz r0, 33c97c │ │ │ │ bl 53ba14 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 33c97c │ │ │ │ bl 523f7c │ │ │ │ @@ -275132,46 +275131,46 @@ │ │ │ │ b.n 33c702 │ │ │ │ bl 3b499c │ │ │ │ b.n 33c712 │ │ │ │ stmia r5!, {r2, r3, r4, r5} │ │ │ │ lsls r0, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - orns r0, r4, #14090240 @ 0xd70000 │ │ │ │ - strh r0, [r6, #20] │ │ │ │ + @ instruction: 0xf4a40057 │ │ │ │ + strh r0, [r4, #22] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xf3180057 │ │ │ │ - ssat r0, #24, sl, lsl #1 │ │ │ │ - strh r2, [r4, #18] │ │ │ │ + sbfx r0, r8, #1, #24 │ │ │ │ + @ instruction: 0xf33a0057 │ │ │ │ + strh r2, [r2, #20] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - movt r0, #32855 @ 0x8057 │ │ │ │ - @ instruction: 0xf2ba0057 │ │ │ │ - adds r0, #126 @ 0x7e │ │ │ │ + @ instruction: 0xf2f80057 │ │ │ │ + @ instruction: 0xf2ea0057 │ │ │ │ + adds r0, #174 @ 0xae │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ssat r0, #24, r6, asr #1 │ │ │ │ - strh r2, [r0, #12] │ │ │ │ + @ instruction: 0xf3560057 │ │ │ │ + strh r2, [r6, #12] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xf1ea0057 │ │ │ │ - rsbs r0, ip, #87 @ 0x57 │ │ │ │ - strh r4, [r0, #2] │ │ │ │ + @ instruction: 0xf21a0057 │ │ │ │ + addw r0, ip, #87 @ 0x57 │ │ │ │ + strh r4, [r6, #2] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - @ instruction: 0xf0ac0057 │ │ │ │ - eors.w r0, lr, #87 @ 0x57 │ │ │ │ + @ instruction: 0xf0dc0057 │ │ │ │ + @ instruction: 0xf0ce0057 │ │ │ │ │ │ │ │ 0033ca48 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r4, r2, r1 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 879824 │ │ │ │ + bl 879854 │ │ │ │ cmp r4, r0 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -275283,15 +275282,15 @@ │ │ │ │ ldr.w r4, [r7, #3184] @ 0xc70 │ │ │ │ ldr.w r1, [r7, #3188] @ 0xc74 │ │ │ │ adds r4, r4, r0 │ │ │ │ ldr.w r0, [r7, #3204] @ 0xc84 │ │ │ │ adc.w r1, r1, r0 │ │ │ │ subs r0, r4, r5 │ │ │ │ sbc.w r1, r1, r6 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ adds r0, #31 │ │ │ │ movs r1, #4 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ blx 288bc8 │ │ │ │ ldr.w r1, [r8] │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -275306,47 +275305,47 @@ │ │ │ │ subs r4, r4, r3 │ │ │ │ ldr.w r3, [fp, #3188] @ 0xc74 │ │ │ │ sbc.w r5, r5, r3 │ │ │ │ mov r1, r5 │ │ │ │ ldrd r2, r3, [r0, #24] │ │ │ │ mov r0, r4 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ mov r0, r7 │ │ │ │ orrs r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ bne.n 33cc78 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ mov r0, r4 │ │ │ │ orrs.w ip, r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ bne.n 33cc78 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ adds r5, r0, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 879824 │ │ │ │ + bl 879854 │ │ │ │ mov r2, r6 │ │ │ │ cmp r5, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bhi.n 33cc78 │ │ │ │ - bl 879000 │ │ │ │ + bl 879030 │ │ │ │ ldr.w r3, [r9] │ │ │ │ add.w sl, sl, #1 │ │ │ │ cmp r3, sl │ │ │ │ bls.n 33cc96 │ │ │ │ movs r3, #24 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mla r3, r3, sl, r9 │ │ │ │ @@ -275400,15 +275399,15 @@ │ │ │ │ ldr r6, [r7, r6] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ ldr r5, [pc, #296] @ (33ce14 ) │ │ │ │ and.w r3, r3, #15 │ │ │ │ add r5, pc │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 33cd2c │ │ │ │ ldr r3, [pc, #288] @ (33ce18 ) │ │ │ │ @@ -275508,32 +275507,32 @@ │ │ │ │ add.w r2, r4, #32 │ │ │ │ mov r0, r8 │ │ │ │ movs r1, #1 │ │ │ │ bl 33f334 │ │ │ │ b.n 33cdc8 │ │ │ │ ldr r0, [pc, #44] @ (33ce20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 33cd00 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ bkpt 0x00e6 │ │ │ │ lsls r0, r5, #3 │ │ │ │ - ldrb r6, [r0, #19] │ │ │ │ + ldrb r6, [r6, #19] │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r2, #-348]! @ 0xfffffea4 │ │ │ │ - ldc 0, cr0, [r2, #-348] @ 0xfffffea4 │ │ │ │ + ldcl 0, cr0, [r2, #-348] @ 0xfffffea4 │ │ │ │ + stcl 0, cr0, [r2, #-348] @ 0xfffffea4 │ │ │ │ bkpt 0x00b4 │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x009e │ │ │ │ lsls r0, r5, #3 │ │ │ │ - stcl 0, cr0, [ip, #348] @ 0x15c │ │ │ │ + ldcl 0, cr0, [ip, #348]! @ 0x15c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #336] @ (33cf88 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r6, [pc, #336] @ (33cf8c ) │ │ │ │ @@ -275553,15 +275552,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #308] @ (33cf98 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #0 │ │ │ │ cmp r4, #7 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [r7, #4] │ │ │ │ bls.n 33cec0 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov.w r8, #2 │ │ │ │ @@ -275662,22 +275661,22 @@ │ │ │ │ str.w r3, [r9, #3172] @ 0xc64 │ │ │ │ add r3, r1 │ │ │ │ subs r3, r3, r2 │ │ │ │ str.w r3, [r9, #3168] @ 0xc60 │ │ │ │ b.n 33ce96 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r1, #13] │ │ │ │ + ldrb r2, [r7, #13] │ │ │ │ lsls r3, r5, #1 │ │ │ │ pop {r2, r5, r6, pc} │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb960057 │ │ │ │ - @ instruction: 0xeb860057 │ │ │ │ + rsb r0, r6, r7, lsr #1 │ │ │ │ + subs.w r0, r6, r7, lsr #1 │ │ │ │ pop {r1, r3, pc} │ │ │ │ lsls r0, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -275692,15 +275691,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #520] @ (33d1d8 ) │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ add r5, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 33cff0 │ │ │ │ ldr r3, [pc, #504] @ (33d1dc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -275784,15 +275783,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #276] @ (33d1e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 33cfea │ │ │ │ mov.w fp, #29 │ │ │ │ mov r0, fp │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -275879,23 +275878,23 @@ │ │ │ │ b.n 33d0ac │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 33d0ac │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r3, #8] │ │ │ │ udf #255 @ 0xff │ │ │ │ nop │ │ │ │ - ldrb r0, [r2, #7] │ │ │ │ + ldrb r0, [r0, #8] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bics.w r0, r6, r7, lsr #1 │ │ │ │ - bic.w r0, r0, r7, lsr #1 │ │ │ │ + orn r0, r6, r7, lsr #1 │ │ │ │ + orrs.w r0, r0, r7, lsr #1 │ │ │ │ cbnz r2, 33d250 │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb220057 │ │ │ │ + adcs.w r0, r2, r7, lsr #1 │ │ │ │ │ │ │ │ 0033d1e4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -276095,15 +276094,15 @@ │ │ │ │ ldr r1, [pc, #556] @ (33d60c ) │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1310720 @ 0x140000 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cmp r4, #7 │ │ │ │ str r0, [sp, #8] │ │ │ │ bls.n 33d444 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33d538 │ │ │ │ mov.w sl, #24 │ │ │ │ @@ -276290,19 +276289,19 @@ │ │ │ │ bl 3b4228 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, r5 │ │ │ │ bhi.n 33d59e │ │ │ │ b.n 33d53c │ │ │ │ bl 28ba54 │ │ │ │ nop │ │ │ │ - strb r4, [r6, #22] │ │ │ │ + strb r4, [r4, #23] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 33d240 │ │ │ │ + b.n 33d2a0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 33d21c │ │ │ │ + b.n 33d27c │ │ │ │ lsls r7, r2, #1 │ │ │ │ │ │ │ │ 0033d610 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -276337,26 +276336,26 @@ │ │ │ │ it ne │ │ │ │ movne r5, #6 │ │ │ │ bne.n 33d6d4 │ │ │ │ ldr r1, [pc, #360] @ (33d7d8 ) │ │ │ │ ldr r0, [r6, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 33d6a2 │ │ │ │ ldr r3, [pc, #348] @ (33d7dc ) │ │ │ │ ldr r2, [pc, #352] @ (33d7e0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldr r0, [r6, #100] @ 0x64 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r0, r0, #15488 @ 0x3c80 │ │ │ │ ldr.w r3, [r0, #936] @ 0x3a8 │ │ │ │ and.w r3, r3, #12 │ │ │ │ cmp r3, #12 │ │ │ │ beq.n 33d72e │ │ │ │ mov r2, r8 │ │ │ │ add.w r8, r4, r7 │ │ │ │ @@ -276388,24 +276387,24 @@ │ │ │ │ movs r3, #0 │ │ │ │ orrs r4, r7 │ │ │ │ strh r3, [r6, #10] │ │ │ │ movs r0, #1 │ │ │ │ strb r3, [r6, #14] │ │ │ │ strh r3, [r6, #12] │ │ │ │ strh r4, [r6, #8] │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a3e50 │ │ │ │ + bl 8a3e80 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ strd r0, r1, [r6, #16] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ - bl 88a6b4 │ │ │ │ + bl 88a6e4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -276475,38 +276474,38 @@ │ │ │ │ lsls r2, r3, #21 │ │ │ │ bmi.n 33d7c6 │ │ │ │ movs r5, #3 │ │ │ │ b.n 33d6d4 │ │ │ │ ldr r0, [pc, #76] @ (33d814 ) │ │ │ │ orr.w r1, r4, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 33d7c2 │ │ │ │ push {r1, r3, r5, r6, lr} │ │ │ │ lsls r0, r5, #3 │ │ │ │ - b.n 33ded4 │ │ │ │ + b.n 33df34 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r0, [r1, #12] │ │ │ │ + strb r0, [r7, #12] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 33dec8 │ │ │ │ + b.n 33df28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldmia r7, {r0, r1, r2, r6, r7} │ │ │ │ vqdmulh.s q14, , d21[0] │ │ │ │ vsra.u64 , , #1 │ │ │ │ vsra.u32 d29, d13, #1 │ │ │ │ vqrdmlah.s , , d5[0] │ │ │ │ vshr.u32 d30, d17, #1 │ │ │ │ vsli.32 , , #31 │ │ │ │ vqshlu.s64 d30, d5, #63 @ 0x3f │ │ │ │ vrshr.u32 , , #1 │ │ │ │ @ instruction: 0xffffbcb1 │ │ │ │ @ instruction: 0xffffbb31 │ │ │ │ vtbl.8 d21, {d15-d16}, d16 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 33d0b0 │ │ │ │ + b.n 33d110 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w ip, [pc, #464] @ 33d9fc │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -276543,29 +276542,29 @@ │ │ │ │ bne.n 33d942 │ │ │ │ add.w r3, r0, #1310720 @ 0x140000 │ │ │ │ ldr r1, [pc, #400] @ (33da08 ) │ │ │ │ str r3, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r0, [r3, #100] @ 0x64 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [r3, #100] @ 0x64 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33d95a │ │ │ │ ldr r3, [pc, #384] @ (33da0c ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #384] @ (33da10 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 33d94c │ │ │ │ add.w r0, r0, #2637824 @ 0x284000 │ │ │ │ add.w r0, r0, #2768 @ 0xad0 │ │ │ │ ldrb r3, [r4, #10] │ │ │ │ ldrb r2, [r4, #11] │ │ │ │ @@ -276627,113 +276626,113 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 33d950 │ │ │ │ movs r0, #2 │ │ │ │ b.n 33d91e │ │ │ │ ldr r0, [pc, #200] @ (33da1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 33d94c │ │ │ │ ldr r1, [pc, #196] @ (33da20 ) │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33d94c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r5, [pc, #180] @ (33da24 ) │ │ │ │ ldr r2, [pc, #180] @ (33da28 ) │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r3, #100] @ 0x64 │ │ │ │ add.w ip, r5, #308 @ 0x134 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ str.w ip, [sp] │ │ │ │ adds r5, #76 @ 0x4c │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #160] @ (33da2c ) │ │ │ │ ldr r1, [pc, #160] @ (33da30 ) │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r6, r1 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ bl 43a430 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33d94c │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ bl 44230c │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33d94c │ │ │ │ ldr r1, [pc, #112] @ (33da34 ) │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc │ │ │ │ strd r1, r3, [sp, #16] │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33d94c │ │ │ │ ldr r3, [pc, #96] @ (33da38 ) │ │ │ │ ldr r2, [pc, #100] @ (33da3c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ ldrd r1, r0, [sp, #16] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r0, r0, #1327104 @ 0x144000 │ │ │ │ add.w r0, r0, #2656 @ 0xa60 │ │ │ │ b.n 33d8b0 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbz r2, 33da5c │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ cbz r4, 33da62 │ │ │ │ lsls r0, r5, #3 │ │ │ │ - b.n 33dcf4 │ │ │ │ + b.n 33dd54 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r0, [r7, #3] │ │ │ │ + strb r0, [r5, #4] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 33dcd8 │ │ │ │ + b.n 33dd38 │ │ │ │ lsls r7, r2, #1 │ │ │ │ uxth r2, r0 │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 33dfec │ │ │ │ + b.n 33e04c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 33dec4 │ │ │ │ + b.n 33df24 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r6, [r2, #0] │ │ │ │ + strb r6, [r0, #1] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r0, r7, #31 │ │ │ │ + adds r0, r5, r0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r0, r5, #29 │ │ │ │ + asrs r0, r3, #30 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r4, r0, #5 │ │ │ │ + adds r4, r6, #5 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 33da84 │ │ │ │ + b.n 33dae4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r6, #120] @ 0x78 │ │ │ │ + ldr r0, [r4, #124] @ 0x7c │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 33da78 │ │ │ │ + b.n 33dad8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ │ │ │ │ 0033da40 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -276756,18 +276755,18 @@ │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r5, r3, [sp] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r7, r0 │ │ │ │ - bl 88a338 │ │ │ │ + bl 88a368 │ │ │ │ add.w r0, r4, #36 @ 0x24 │ │ │ │ str r7, [r4, #32] │ │ │ │ - bl 87499c │ │ │ │ + bl 8749cc │ │ │ │ movs r2, #31 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #65 @ 0x41 │ │ │ │ blx 28a9f4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #64] @ 0x40 │ │ │ │ strb.w r3, [r4, #66] @ 0x42 │ │ │ │ @@ -276785,15 +276784,15 @@ │ │ │ │ 0033dacc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r4, r0, #1310720 @ 0x140000 │ │ │ │ add.w r0, r4, #36 @ 0x24 │ │ │ │ - bl 8749d8 │ │ │ │ + bl 874a08 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #108] @ 0x6c │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -276855,15 +276854,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #64] @ (33dbdc ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 339400 │ │ │ │ add.w r3, r6, #3948544 @ 0x3c4000 │ │ │ │ ldrb.w r3, [r3, #3180] @ 0xc6c │ │ │ │ @@ -276876,19 +276875,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 33da40 │ │ │ │ ldr r1, [pc, #24] @ (33dbe0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 339400 │ │ │ │ b.n 33dbae │ │ │ │ - ldr r0, [r1, #96] @ 0x60 │ │ │ │ + ldr r0, [r7, #96] @ 0x60 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - udf #100 @ 0x64 │ │ │ │ + udf #148 @ 0x94 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - udf #110 @ 0x6e │ │ │ │ + udf #158 @ 0x9e │ │ │ │ lsls r7, r2, #1 │ │ │ │ add r1, pc, #264 @ (adr r1, 33dce8 ) │ │ │ │ lsls r6, r0, #3 │ │ │ │ add r1, pc, #96 @ (adr r1, 33dc44 ) │ │ │ │ lsls r6, r6, #2 │ │ │ │ │ │ │ │ 0033dbe4 : │ │ │ │ @@ -276931,15 +276930,15 @@ │ │ │ │ add r1, pc │ │ │ │ mov r8, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, ip, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #649 @ 0x289 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #64] @ (33dca0 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 339400 │ │ │ │ add.w r3, r6, #3948544 @ 0x3c4000 │ │ │ │ ldrb.w r3, [r3, #3180] @ 0xc6c │ │ │ │ @@ -276952,19 +276951,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 33da40 │ │ │ │ ldr r1, [pc, #24] @ (33dca4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 339400 │ │ │ │ b.n 33dc72 │ │ │ │ - ldr r0, [r1, #84] @ 0x54 │ │ │ │ + ldr r0, [r7, #84] @ 0x54 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ble.n 33dbe8 │ │ │ │ + ble.n 33dc48 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ble.n 33dbfc │ │ │ │ + ble.n 33dc5c │ │ │ │ lsls r7, r2, #1 │ │ │ │ add r0, pc, #504 @ (adr r0, 33de9c ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ add r0, pc, #336 @ (adr r0, 33ddf8 ) │ │ │ │ lsls r6, r2, #2 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ ldr.w r3, [r1, #752] @ 0x2f0 │ │ │ │ @@ -276976,15 +276975,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ add.w r2, r3, #180 @ 0xb4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ - b.w 8272d0 │ │ │ │ + b.w 827300 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -277000,15 +276999,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r8 │ │ │ │ str r5, [sp, #24] │ │ │ │ - bl 8272d0 │ │ │ │ + bl 827300 │ │ │ │ ldr.w sl, [sp, #24] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 33ddae │ │ │ │ ldr r3, [pc, #368] @ (33de88 ) │ │ │ │ mov r7, sl │ │ │ │ ldr.w sl, [pc, #368] @ 33de8c │ │ │ │ add sl, pc │ │ │ │ @@ -277028,24 +277027,24 @@ │ │ │ │ str r4, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r5, [r7, #4] │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r2, [sp, #28] │ │ │ │ - bl 72c334 │ │ │ │ + bl 72c364 │ │ │ │ ldr r1, [pc, #320] @ (33de94 ) │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #320] @ (33de98 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ str.w r6, [r0, #752] @ 0x2f0 │ │ │ │ mov fp, r0 │ │ │ │ ldrb.w r0, [r0, #836] @ 0x344 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ cbz r1, 33dd86 │ │ │ │ adds r0, #1 │ │ │ │ uxtb r2, r0 │ │ │ │ @@ -277058,15 +277057,15 @@ │ │ │ │ bne.n 33dd76 │ │ │ │ mov r1, r9 │ │ │ │ bl 33865c │ │ │ │ strb.w r0, [fp, #837] @ 0x345 │ │ │ │ ldr.w r2, [r9] │ │ │ │ cbz r2, 33ddd8 │ │ │ │ ldrd r1, r0, [sp, #28] │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ ldr r7, [r7, #0] │ │ │ │ adds r6, #1 │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 33dd40 │ │ │ │ ldrd r4, r3, [sp, #20] │ │ │ │ str.w r3, [r4, #180] @ 0xb4 │ │ │ │ ldr r2, [pc, #236] @ (33de9c ) │ │ │ │ @@ -277114,19 +277113,19 @@ │ │ │ │ movs r3, #19 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r1, [pc, #120] @ (33dea0 ) │ │ │ │ ldr r2, [pc, #120] @ (33dea4 ) │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r9 │ │ │ │ bl 336980 │ │ │ │ ldrd r1, r0, [sp, #28] │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ b.n 33dd9e │ │ │ │ mov r2, r9 │ │ │ │ ldrd r0, r1, [r5, #16] │ │ │ │ bl 33880c │ │ │ │ strb.w r0, [fp, #838] @ 0x346 │ │ │ │ ldr.w r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -277138,45 +277137,45 @@ │ │ │ │ ldr r1, [pc, #76] @ (33deb0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #46 @ 0x2e │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 33dd96 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r6, sp, #736 @ 0x2e0 │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #696 @ 0x2b8 │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r5, [pc, #720] @ (33e15c ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #17 │ │ │ │ + asrs r6, r3, #18 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [r1, #88] @ 0x58 │ │ │ │ + ldr r6, [r7, #88] @ 0x58 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r6, [r5, #84] @ 0x54 │ │ │ │ + ldr r6, [r3, #88] @ 0x58 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r2, r3, #16 │ │ │ │ + asrs r2, r1, #17 │ │ │ │ lsls r7, r2, #1 │ │ │ │ add r5, sp, #968 @ 0x3c8 │ │ │ │ lsls r0, r5, #3 │ │ │ │ - asrs r0, r1, #12 │ │ │ │ + asrs r0, r7, #12 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r6, r5, #11 │ │ │ │ + asrs r6, r3, #12 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r4, #68] @ 0x44 │ │ │ │ + ldr r0, [r2, #72] @ 0x48 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 33e434 │ │ │ │ + b.n 33e494 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - b.n 33e404 │ │ │ │ + b.n 33e464 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w lr, [pc, #96] @ 33df28 │ │ │ │ @@ -277189,15 +277188,15 @@ │ │ │ │ ldr.w ip, [pc, #80] @ 33df2c │ │ │ │ add.w r2, sp, #3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 866270 │ │ │ │ + bl 8662a0 │ │ │ │ cbz r0, 33defe │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ strb r3, [r4, #0] │ │ │ │ ldr r2, [pc, #48] @ (33df30 ) │ │ │ │ ldr r3, [pc, #40] @ (33df2c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -277236,15 +277235,15 @@ │ │ │ │ strb.w ip, [sp, #3] │ │ │ │ ldr.w ip, [pc, #68] @ 33dfa4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 866270 │ │ │ │ + bl 8662a0 │ │ │ │ ldr r2, [pc, #48] @ (33dfa8 ) │ │ │ │ ldr r3, [pc, #40] @ (33dfa4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -277263,15 +277262,15 @@ │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ add r4, sp, #168 @ 0xa8 │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [pc, #4] @ (33dfb4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ ldr r5, [sp, #200] @ 0xc8 │ │ │ │ lsls r6, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 33e00c │ │ │ │ @@ -277280,15 +277279,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (33e014 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #48] @ (33e018 ) │ │ │ │ ldr r3, [pc, #52] @ (33e01c ) │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -277298,46 +277297,46 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r6, #44] @ 0x2c │ │ │ │ + ldr r2, [r4, #48] @ 0x30 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - str r4, [r5, #48] @ 0x30 │ │ │ │ + str r4, [r3, #52] @ 0x34 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - sub sp, #168 @ 0xa8 │ │ │ │ + sub sp, #360 @ 0x168 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 33e318 │ │ │ │ + b.n 33e378 │ │ │ │ lsls r7, r2, #1 │ │ │ │ lsls r5, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #36] @ (33e058 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 33e046 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r5 │ │ │ │ blx 28b134 │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ - asrs r0, r3, #5 │ │ │ │ + asrs r0, r1, #6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #296] @ 0x128 │ │ │ │ @@ -277381,19 +277380,19 @@ │ │ │ │ and.w r0, r8, #15 │ │ │ │ ubfx r8, r8, #4, #4 │ │ │ │ bl 338208 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ movs r2, #1 │ │ │ │ lsl.w r2, r2, r8 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ cmp r2, #3 │ │ │ │ bhi.n 33e128 │ │ │ │ add.w r7, r6, r7, lsl #2 │ │ │ │ lsls r2, r2, #3 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ lsrs r3, r2 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -277424,15 +277423,15 @@ │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #88] @ (33e1b0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #76] @ (33e1b4 ) │ │ │ │ vldr d7, [r0, #760] @ 0x2f8 │ │ │ │ add.w r5, r0, #840 @ 0x348 │ │ │ │ ldr r1, [pc, #68] @ (33e1b8 ) │ │ │ │ add r2, pc │ │ │ │ mov r3, r0 │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ @@ -277446,82 +277445,82 @@ │ │ │ │ ldr r2, [pc, #48] @ (33e1bc ) │ │ │ │ ldr r1, [pc, #48] @ (33e1c0 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 336634 │ │ │ │ - ldr r4, [r5, #20] │ │ │ │ + ldr r4, [r3, #24] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r2, r3, #32 │ │ │ │ + asrs r2, r1, #1 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r6, r5, #32 │ │ │ │ + asrs r6, r3, #1 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r3, [sp, #440] @ 0x1b8 │ │ │ │ lsls r6, r2, #3 │ │ │ │ - b.n 33e1c0 │ │ │ │ + b.n 33e220 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r4, r1, #30 │ │ │ │ + lsrs r4, r7, #30 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r0, r4, #30 │ │ │ │ + lsrs r0, r2, #31 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #84] @ (33e228 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 33e214 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #68] @ (33e22c ) │ │ │ │ ldr r4, [pc, #72] @ (33e230 ) │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #60] @ (33e234 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #60] @ (33e238 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [r5, #1008] @ 0x3f0 │ │ │ │ bl 336380 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsrs r4, r6, #30 │ │ │ │ + lsrs r4, r4, #31 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r2, r1, #30 │ │ │ │ + lsrs r2, r7, #30 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r6, [r2, #12] │ │ │ │ + ldr r6, [r0, #16] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r0, r4, #28 │ │ │ │ + lsrs r0, r2, #29 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r4, r6, #28 │ │ │ │ + lsrs r4, r4, #29 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #240] @ (33e340 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -277534,26 +277533,26 @@ │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33e312 │ │ │ │ ldr r4, [pc, #216] @ (33e350 ) │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #216] @ (33e354 ) │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r3, [r0, #836] @ 0x344 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33e312 │ │ │ │ ldr.w r8, [pc, #196] @ 33e358 │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r6, [pc, #192] @ (33e35c ) │ │ │ │ @@ -277565,25 +277564,25 @@ │ │ │ │ b.n 33e2ca │ │ │ │ ldr r2, [pc, #176] @ (33e360 ) │ │ │ │ movs r3, #121 @ 0x79 │ │ │ │ mov r1, r6 │ │ │ │ str.w r8, [sp] │ │ │ │ add r2, pc │ │ │ │ adds r4, #1 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ str.w r0, [r7, #4]! │ │ │ │ ldrb.w r3, [r5, #836] @ 0x344 │ │ │ │ cmp r3, r4 │ │ │ │ ble.n 33e312 │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ add.w r2, sp, #19 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r9, [sp, #19] │ │ │ │ ldr.w r0, [r3, r4, lsl #2] │ │ │ │ - bl 7333f8 │ │ │ │ + bl 733428 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33e2ac │ │ │ │ ldr.w r1, [r5, #768] @ 0x300 │ │ │ │ ldr r2, [pc, #120] @ (33e364 ) │ │ │ │ ldr r3, [pc, #124] @ (33e368 ) │ │ │ │ ldr.w r1, [r1, r4, lsl #2] │ │ │ │ ldr r4, [pc, #120] @ (33e36c ) │ │ │ │ @@ -277594,15 +277593,15 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #112] @ (33e370 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ movs r2, #90 @ 0x5a │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ movs r0, #1 │ │ │ │ b.n 33e314 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #92] @ (33e374 ) │ │ │ │ ldr r3, [pc, #52] @ (33e34c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -277619,35 +277618,35 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ add r1, sp, #320 @ 0x140 │ │ │ │ lsls r0, r5, #3 │ │ │ │ add r1, sp, #288 @ 0x120 │ │ │ │ lsls r0, r5, #3 │ │ │ │ - lsrs r6, r5, #28 │ │ │ │ + lsrs r6, r3, #29 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ + ldr r0, [r7, #4] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r4, r6, #27 │ │ │ │ + lsrs r4, r4, #28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r4, #0] │ │ │ │ + ldr r4, [r2, #4] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r0, r1, #25 │ │ │ │ + lsrs r0, r7, #25 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r2, r0, #25 │ │ │ │ + lsrs r2, r6, #25 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r5, [pc, #720] @ (33e638 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #124] @ 0x7c │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - udf #156 @ 0x9c │ │ │ │ + udf #204 @ 0xcc │ │ │ │ lsls r7, r2, #1 │ │ │ │ - udf #14 │ │ │ │ + udf #62 @ 0x3e │ │ │ │ lsls r7, r2, #1 │ │ │ │ add r0, sp, #560 @ 0x230 │ │ │ │ lsls r0, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -277670,30 +277669,30 @@ │ │ │ │ adds r5, r2, r1 │ │ │ │ adc.w r6, r6, r3 │ │ │ │ bl 338208 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ ldrb.w r2, [r4, #836] @ 0x344 │ │ │ │ mov r3, r9 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ add.w r4, r4, r2, lsl #2 │ │ │ │ ldr r2, [pc, #360] @ (33e544 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r3, [r4, #772] @ 0x304 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r3, #1780] @ 0x6f4 │ │ │ │ ldr r3, [pc, #352] @ (33e548 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33e4d2 │ │ │ │ ldr.w r3, [r0, #1264] @ 0x4f0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33e4d2 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ @@ -277713,41 +277712,41 @@ │ │ │ │ add r9, pc │ │ │ │ add r7, pc │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ add.w r8, r7, #128 @ 0x80 │ │ │ │ str.w r8, [sp] │ │ │ │ mov sl, r2 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ bl 44230c │ │ │ │ ldr r4, [r0, #104] @ 0x68 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 33e4d2 │ │ │ │ ldr r3, [pc, #272] @ (33e558 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ mov r1, r3 │ │ │ │ mov fp, r3 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 33e4d4 │ │ │ │ ldr r1, [pc, #256] @ (33e55c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 33e4d2 │ │ │ │ ldr r2, [pc, #244] @ (33e560 ) │ │ │ │ adds r7, #140 @ 0x8c │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ bl 44ca14 │ │ │ │ cbz r0, 33e4d2 │ │ │ │ add.w r0, r0, #4416 @ 0x1140 │ │ │ │ add.w r1, sp, #19 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ adds r0, #16 │ │ │ │ @@ -277755,30 +277754,30 @@ │ │ │ │ bl 33e05c │ │ │ │ cbz r0, 33e4d2 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ mov r2, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r1, [sp, #19] │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ bl 43a430 │ │ │ │ cbz r0, 33e4d2 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ bl 44230c │ │ │ │ ldr r4, [r0, #104] @ 0x68 │ │ │ │ cbz r4, 33e4d2 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbnz r0, 33e4d4 │ │ │ │ movs r4, #0 │ │ │ │ ldr r2, [pc, #140] @ (33e564 ) │ │ │ │ ldr r3, [pc, #100] @ (33e53c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -277814,31 +277813,31 @@ │ │ │ │ bne.w 33e41c │ │ │ │ b.n 33e4d2 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #29 │ │ │ │ + asrs r6, r5, #30 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r0, r2, #29 │ │ │ │ + asrs r0, r0, #30 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r3, #108] @ 0x6c │ │ │ │ + str r4, [r1, #112] @ 0x70 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - asrs r2, r6, #10 │ │ │ │ + asrs r2, r4, #11 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r3, #104] @ 0x68 │ │ │ │ + str r4, [r1, #108] @ 0x6c │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsrs r4, r1, #19 │ │ │ │ + lsrs r4, r7, #19 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bpl.n 33e4a0 │ │ │ │ + bpl.n 33e500 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvc.n 33e608 │ │ │ │ + bvc.n 33e468 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r4, r0, #20 │ │ │ │ + lsrs r4, r6, #20 │ │ │ │ lsls r7, r2, #1 │ │ │ │ add r6, pc, #816 @ (adr r6, 33e898 ) │ │ │ │ lsls r0, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -277897,20 +277896,20 @@ │ │ │ │ nop │ │ │ │ │ │ │ │ 0033e618 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 7327f0 │ │ │ │ + bl 732820 │ │ │ │ ldr r1, [pc, #12] @ (33e638 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ - b.w 730a80 │ │ │ │ + b.w 730ab0 │ │ │ │ stc2 15, cr15, [r9], {255} @ 0xff │ │ │ │ │ │ │ │ 0033e63c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -277925,56 +277924,56 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #80] @ (33e6b4 ) │ │ │ │ ldr r1, [pc, #84] @ (33e6b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7317b8 │ │ │ │ + bl 7317e8 │ │ │ │ ldr r2, [pc, #76] @ (33e6bc ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 734028 │ │ │ │ + bl 734058 │ │ │ │ ldr r1, [pc, #68] @ (33e6c0 ) │ │ │ │ ldr r0, [pc, #68] @ (33e6c4 ) │ │ │ │ ldr r3, [pc, #72] @ (33e6c8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #72] @ (33e6cc ) │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ mov r5, r1 │ │ │ │ - bl 7317b8 │ │ │ │ + bl 7317e8 │ │ │ │ ldr r2, [pc, #52] @ (33e6d0 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 734028 │ │ │ │ + b.w 734058 │ │ │ │ nop │ │ │ │ ldr.w pc, [pc, #-4095] @ 33d6b1 │ │ │ │ - blt.n 33e770 │ │ │ │ + blt.n 33e5d0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ str.w pc, [sp, #4095] @ 0xfff │ │ │ │ - mov sl, r8 │ │ │ │ + mov sl, lr │ │ │ │ lsls r2, r3, #1 │ │ │ │ - blt.n 33e760 │ │ │ │ + blt.n 33e5c0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r4, r1, #12 │ │ │ │ + lsrs r4, r7, #12 │ │ │ │ lsls r7, r2, #1 │ │ │ │ bl 1886c6 │ │ │ │ bl 1726ca │ │ │ │ - blt.n 33e79c │ │ │ │ + blt.n 33e5fc │ │ │ │ lsls r7, r2, #1 │ │ │ │ - blt.n 33e7b0 │ │ │ │ + blt.n 33e610 │ │ │ │ lsls r7, r2, #1 │ │ │ │ │ │ │ │ 0033e6d4 : │ │ │ │ cbz r0, 33e720 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -278017,28 +278016,28 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #40] @ (33e764 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r2, [r1, #56] @ 0x38 │ │ │ │ + str r2, [r7, #56] @ 0x38 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bge.n 33e74c │ │ │ │ + blt.n 33e7ac │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bls.n 33e710 │ │ │ │ + bge.n 33e770 │ │ │ │ lsls r7, r2, #1 │ │ │ │ │ │ │ │ 0033e768 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -278048,19 +278047,19 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7327f0 │ │ │ │ + bl 732820 │ │ │ │ ldr r1, [pc, #56] @ (33e7cc ) │ │ │ │ mov r2, sp │ │ │ │ add r1, pc │ │ │ │ - bl 730a80 │ │ │ │ + bl 730ab0 │ │ │ │ ldr r2, [pc, #52] @ (33e7d0 ) │ │ │ │ ldr r3, [pc, #40] @ (33e7c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -278084,20 +278083,20 @@ │ │ │ │ bl 307d6 │ │ │ │ │ │ │ │ 0033e7d8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 7327f0 │ │ │ │ + bl 732820 │ │ │ │ ldr r1, [pc, #12] @ (33e7f8 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ - b.w 730a80 │ │ │ │ + b.w 730ab0 │ │ │ │ ldr??.w pc, [r1, #4095] @ 0xfff │ │ │ │ │ │ │ │ 0033e7fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -278111,19 +278110,19 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r6, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 7327f0 │ │ │ │ + bl 732820 │ │ │ │ ldr r1, [pc, #152] @ (33e8c8 ) │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, pc │ │ │ │ - bl 730a80 │ │ │ │ + bl 730ab0 │ │ │ │ ldr r1, [pc, #144] @ (33e8cc ) │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ blx 289f58 │ │ │ │ cbz r0, 33e88c │ │ │ │ ldr.w fp, [pc, #136] @ 33e8d0 │ │ │ │ @@ -278136,15 +278135,15 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrd r3, r2, [r0, #760] @ 0x2f8 │ │ │ │ adds r3, r4, r3 │ │ │ │ adc.w r2, r6, r2 │ │ │ │ cmp r9, r3 │ │ │ │ sbcs.w r1, r8, r2 │ │ │ │ ittt cs │ │ │ │ strdcs r4, r6, [r0, #1008] @ 0x3f0 │ │ │ │ @@ -278176,19 +278175,19 @@ │ │ │ │ nop │ │ │ │ add r3, pc, #560 @ (adr r3, 33eaf4 ) │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ bl 32a8ca │ │ │ │ bl fffa68ce <__bss_end__@@Base+0xfecbffae> │ │ │ │ - lsrs r0, r4, #4 │ │ │ │ + lsrs r0, r2, #5 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r6, r6, #4 │ │ │ │ + lsrs r6, r4, #5 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [r5, #36] @ 0x24 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ lsls r3, r5, #1 │ │ │ │ add r3, pc, #64 @ (adr r3, 33e920 ) │ │ │ │ lsls r0, r5, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -278293,55 +278292,55 @@ │ │ │ │ ldr r1, [pc, #72] @ (33ea2c ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r7, r4 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 33e9b6 │ │ │ │ ldr r3, [pc, #56] @ (33ea30 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #56] @ (33ea34 ) │ │ │ │ mov r7, r5 │ │ │ │ ldr r1, [pc, #56] @ (33ea38 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 33e9b6 │ │ │ │ ldr r3, [pc, #40] @ (33ea3c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #40] @ (33ea40 ) │ │ │ │ ldr r0, [pc, #44] @ (33ea44 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [r2, #24] │ │ │ │ + str r2, [r0, #28] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bhi.n 33e96c │ │ │ │ + bhi.n 33e9cc │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bhi.n 33eb10 │ │ │ │ + bhi.n 33e970 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r6, #20] │ │ │ │ + str r6, [r4, #24] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bhi.n 33e980 │ │ │ │ + bhi.n 33e9e0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bhi.n 33eae0 │ │ │ │ + bhi.n 33e940 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r3, #20] │ │ │ │ + str r4, [r1, #24] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bhi.n 33eac0 │ │ │ │ + bhi.n 33eb20 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bhi.n 33eae8 │ │ │ │ + bhi.n 33e948 │ │ │ │ lsls r7, r2, #1 │ │ │ │ │ │ │ │ 0033ea48 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -278536,15 +278535,15 @@ │ │ │ │ movs r2, #134 @ 0x86 │ │ │ │ ldr r1, [pc, #388] @ (33edb0 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #32 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r5, r4 │ │ │ │ blx 288d38 │ │ │ │ movs r0, #0 │ │ │ │ blx 288d38 │ │ │ │ ldr r2, [pc, #364] @ (33edb4 ) │ │ │ │ ldr r3, [pc, #280] @ (33ed64 ) │ │ │ │ @@ -278570,15 +278569,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ adds r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r5, #0 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b.n 33ec3c │ │ │ │ ldr r3, [pc, #308] @ (33edc4 ) │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ ldr r4, [pc, #308] @ (33edc8 ) │ │ │ │ ldr r1, [pc, #308] @ (33edcc ) │ │ │ │ add r3, pc │ │ │ │ @@ -278594,38 +278593,38 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #296] @ (33edd8 ) │ │ │ │ adds r3, #32 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #129 @ 0x81 │ │ │ │ add r1, pc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 289390 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b.n 33ec3c │ │ │ │ ldr r0, [pc, #276] @ (33eddc ) │ │ │ │ ldr.w r1, [r6, #1208] @ 0x4b8 │ │ │ │ add r0, pc │ │ │ │ - bl 87ad24 │ │ │ │ + bl 87ad54 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ b.n 33eb6e │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #260] @ (33ede0 ) │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #256] @ (33ede4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #256] @ (33ede8 ) │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldrh r3, [r7, #2] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 33eae6 │ │ │ │ ldr r3, [pc, #240] @ (33edec ) │ │ │ │ movs r2, #19 │ │ │ │ ldr r1, [pc, #240] @ (33edf0 ) │ │ │ │ ldr r0, [pc, #240] @ (33edf4 ) │ │ │ │ @@ -278671,109 +278670,109 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ add r1, pc, #264 @ (adr r1, 33ee6c ) │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r4, r7] │ │ │ │ + str r4, [r2, #0] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bvs.n 33ecfc │ │ │ │ + bvs.n 33ed5c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bhi.n 33edc8 │ │ │ │ + bhi.n 33ee28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r4, [r1, r7] │ │ │ │ + ldrsh r4, [r7, r7] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bvs.n 33ecd8 │ │ │ │ + bvs.n 33ed38 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvc.n 33ed64 │ │ │ │ + bhi.n 33edc4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r4, [r6, r6] │ │ │ │ + ldrsh r4, [r4, r7] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bvs.n 33ecb4 │ │ │ │ + bvs.n 33ed14 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvc.n 33ecf8 │ │ │ │ + bvc.n 33ed58 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r4, [r3, r6] │ │ │ │ + ldrsh r4, [r1, r7] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bvs.n 33ee90 │ │ │ │ + bvs.n 33ecf0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvc.n 33ee8c │ │ │ │ + bvc.n 33ecec │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r2, [r0, r6] │ │ │ │ + ldrsh r2, [r6, r6] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bvs.n 33ee68 │ │ │ │ + bvs.n 33ecc8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvc.n 33ee1c │ │ │ │ + bvc.n 33ee7c │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r7, [sp, #648] @ 0x288 │ │ │ │ lsls r0, r5, #3 │ │ │ │ - ldrsh r2, [r1, r5] │ │ │ │ + ldrsh r2, [r7, r5] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bvs.n 33ed20 │ │ │ │ + bvs.n 33ed80 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvs.n 33ee00 │ │ │ │ + bvs.n 33ee60 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r7, [sp, #360] @ 0x168 │ │ │ │ lsls r0, r5, #3 │ │ │ │ - ldrsh r4, [r7, r3] │ │ │ │ + ldrsh r4, [r5, r4] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bvs.n 33ecc4 │ │ │ │ + bvs.n 33ed24 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bpl.n 33ed7c │ │ │ │ + bvs.n 33eddc │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r6, [r3, r3] │ │ │ │ + ldrsh r6, [r1, r4] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bvs.n 33ee94 │ │ │ │ + bvs.n 33ecf4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bpl.n 33ed4c │ │ │ │ + bpl.n 33edac │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r4, [r1, r3] │ │ │ │ + ldrsh r4, [r7, r3] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bvs.n 33ee10 │ │ │ │ + bvs.n 33ee70 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bpl.n 33ed20 │ │ │ │ + bpl.n 33ed80 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvc.n 33ed30 │ │ │ │ + bvc.n 33ed90 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r2, [r2, r2] │ │ │ │ + ldrsh r2, [r0, r3] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bpl.n 33eec8 │ │ │ │ + bpl.n 33ed28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvc.n 33eeb8 │ │ │ │ + bvc.n 33ed18 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r2, [r6, r1] │ │ │ │ + ldrsh r2, [r4, r2] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bpl.n 33ee9c │ │ │ │ + bpl.n 33ecfc │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvs.n 33ee28 │ │ │ │ + bvs.n 33ee88 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r6, [r3, r1] │ │ │ │ + ldrsh r6, [r1, r2] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bpl.n 33ee80 │ │ │ │ + bpl.n 33eee0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvc.n 33ee94 │ │ │ │ + bvc.n 33eef4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r2, [r1, r1] │ │ │ │ + ldrsh r2, [r7, r1] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bpl.n 33ee64 │ │ │ │ + bpl.n 33eec4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvs.n 33ed78 │ │ │ │ + bvs.n 33edd8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r6, [r6, r0] │ │ │ │ + ldrsh r6, [r4, r1] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bpl.n 33ee48 │ │ │ │ + bpl.n 33eea8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bvs.n 33edac │ │ │ │ + bvs.n 33ee0c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r2, [r4, r0] │ │ │ │ + ldrsh r2, [r2, r1] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bpl.n 33ee2c │ │ │ │ + bpl.n 33ee8c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bpl.n 33eda0 │ │ │ │ + bpl.n 33ee00 │ │ │ │ lsls r7, r2, #1 │ │ │ │ │ │ │ │ 0033ee28 : │ │ │ │ add.w r3, r0, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r3, #1200] @ 0x4b0 │ │ │ │ cbnz r3, 33ee3e │ │ │ │ movs r0, #0 │ │ │ │ @@ -278805,17 +278804,17 @@ │ │ │ │ b.w 288d34 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #8] @ (33ee94 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 874b94 │ │ │ │ + b.w 874bc4 │ │ │ │ nop │ │ │ │ - ldrh r0, [r3, r2] │ │ │ │ + ldrh r0, [r1, r3] │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r3, [pc, #16] @ (33eeac ) │ │ │ │ ldr r2, [pc, #20] @ (33eeb0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (33eeb4 ) │ │ │ │ @@ -278823,15 +278822,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ ldr r5, [sp, #32] │ │ │ │ lsls r0, r5, #3 │ │ │ │ subs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, r1] │ │ │ │ + ldrh r6, [r5, r2] │ │ │ │ lsls r6, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -278946,15 +278945,15 @@ │ │ │ │ str.w r5, [r4, #-4] │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [r4, #-32] │ │ │ │ adds r5, #1 │ │ │ │ strd r6, r7, [r4, #-24] │ │ │ │ strd r6, r7, [r4, #-16] │ │ │ │ strb.w fp, [r4, #-8] │ │ │ │ - bl 87499c │ │ │ │ + bl 8749cc │ │ │ │ mov r3, r4 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ cmp r5, sl │ │ │ │ str.w fp, [r3, #28]! │ │ │ │ str.w r3, [r4, #-40] │ │ │ │ bne.n 33f000 │ │ │ │ ldr.w r3, [r9, #3116] @ 0xc2c │ │ │ │ @@ -279350,23 +279349,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [sp, #336] @ 0x150 │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r1, r1] │ │ │ │ + ldr r6, [r7, r1] │ │ │ │ lsls r3, r5, #1 │ │ │ │ str r7, [sp, #544] @ 0x220 │ │ │ │ lsls r0, r5, #3 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (33f464 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ ldrh r6, [r4, #6] │ │ │ │ lsls r6, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -279375,25 +279374,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #116] @ (33f4f4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #104] @ (33f4f8 ) │ │ │ │ ldr r1, [pc, #104] @ (33f4fc ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #88] @ (33f500 ) │ │ │ │ ldr r2, [pc, #92] @ (33f504 ) │ │ │ │ movs r4, #0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #88] @ (33f508 ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ @@ -279404,37 +279403,37 @@ │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ movw r2, #6629 @ 0x19e5 │ │ │ │ movt r2, #41251 @ 0xa123 │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r1, [pc, #52] @ (33f510 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72b6cc │ │ │ │ + b.w 72b6fc │ │ │ │ nop │ │ │ │ - ldrsb r4, [r4, r5] │ │ │ │ + ldrsb r4, [r2, r6] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r6, [pc, #520] @ (33f6fc ) │ │ │ │ + ldr r6, [pc, #712] @ (33f7bc ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r3, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r4, [sp, #184] @ 0xb8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r6, r5, #12 │ │ │ │ + lsls r6, r3, #13 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [sp, #376] @ 0x178 │ │ │ │ + str r4, [sp, #568] @ 0x238 │ │ │ │ lsls r6, r2, #1 │ │ │ │ lsls r7, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffa7ffff │ │ │ │ - ldmia r7, {r1, r3, r4, r6, r7} │ │ │ │ + beq.n 33f520 │ │ │ │ lsls r7, r2, #1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r3, #40] @ 0x28 │ │ │ │ lsls r4, r4, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -279446,25 +279445,25 @@ │ │ │ │ movw r3, #675 @ 0x2a3 │ │ │ │ ldr r1, [pc, #40] @ (33f558 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r1, #3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 339108 │ │ │ │ nop │ │ │ │ - ldrsb r4, [r6, r2] │ │ │ │ + ldrsb r4, [r4, r3] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - stmia r4!, {r1, r6, r7} │ │ │ │ + stmia r4!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r4!, {r5, r6, r7} │ │ │ │ + stmia r5!, {r4} │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #312] @ (33f6a8 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -279481,28 +279480,28 @@ │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ movw r3, #675 @ 0x2a3 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33f68c │ │ │ │ ldr r2, [pc, #276] @ (33f6bc ) │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ ldr r1, [pc, #272] @ (33f6c0 ) │ │ │ │ add.w r7, r5, #15232 @ 0x3b80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 4462d0 │ │ │ │ add.w r3, r5, #12288 @ 0x3000 │ │ │ │ add.w r2, r8, #17920 @ 0x4600 │ │ │ │ add.w r8, r5, #16384 @ 0x4000 │ │ │ │ @@ -279541,22 +279540,22 @@ │ │ │ │ add r2, pc │ │ │ │ ldr.w r7, [r8, #2352] @ 0x930 │ │ │ │ add r6, pc │ │ │ │ add.w r8, r4, #84 @ 0x54 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r2 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r2, r4 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov.w r3, #2048 @ 0x800 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ bl 33db2c │ │ │ │ ldr r2, [pc, #104] @ (33f6cc ) │ │ │ │ ldr r3, [pc, #76] @ (33f6b4 ) │ │ │ │ @@ -279579,43 +279578,43 @@ │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #64] @ (33f6d4 ) │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ add r5, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 33f662 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ - ldrsb r0, [r6, r1] │ │ │ │ + ldrsb r0, [r4, r2] │ │ │ │ lsls r3, r5, #1 │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ lsls r0, r5, #3 │ │ │ │ - stmia r4!, {r2, r4, r5, r6} │ │ │ │ + stmia r4!, {r2, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r4, r7} │ │ │ │ + stmia r4!, {r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xfbc20056 │ │ │ │ - stmia r5!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + @ instruction: 0xfbf20056 │ │ │ │ + stmia r6!, {r1, r3, r5} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [pc, #880] @ (33fa38 ) │ │ │ │ + ldr r5, [pc, #48] @ (33f6f8 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r2, [sp, #344] @ 0x158 │ │ │ │ + ldr r2, [sp, #536] @ 0x218 │ │ │ │ lsls r0, r3, #1 │ │ │ │ str r5, [sp, #248] @ 0xf8 │ │ │ │ lsls r0, r5, #3 │ │ │ │ - ldmia r6!, {r1, r2, r4, r5} │ │ │ │ + ldmia r6, {r1, r2, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r6!, {r1, r2, r4} │ │ │ │ + ldmia r6, {r1, r2, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (33f6e0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ strh r6, [r4, #52] @ 0x34 │ │ │ │ lsls r6, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -279624,15 +279623,15 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #88] @ (33f758 ) │ │ │ │ add ip, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r3, [r0, #104] @ 0x68 │ │ │ │ cbnz r3, 33f732 │ │ │ │ ldrb.w r4, [r0, #105] @ 0x69 │ │ │ │ adds r4, #1 │ │ │ │ strb.w r4, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ @@ -279649,19 +279648,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strb r2, [r0, r5] │ │ │ │ + strb r2, [r6, r5] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r3, r4} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r6!, {r2, r3} │ │ │ │ + ldmia r6!, {r2, r3, r4, r5} │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (33f7e4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -279670,39 +279669,39 @@ │ │ │ │ ldr r1, [pc, #120] @ (33f7ec ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #104] @ (33f7f0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (33f7f4 ) │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #88] @ (33f7f8 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r3, [pc, #80] @ (33f7fc ) │ │ │ │ ldr r1, [pc, #84] @ (33f800 ) │ │ │ │ movs r2, #5 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r1, [pc, #68] @ (33f804 ) │ │ │ │ ldr r2, [pc, #72] @ (33f808 ) │ │ │ │ ldr r3, [pc, #72] @ (33f80c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [r4, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ @@ -279712,23 +279711,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r1, r3] │ │ │ │ + strb r4, [r7, r3] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r3, [pc, #552] @ (33fa14 ) │ │ │ │ + ldr r3, [pc, #744] @ (33fad4 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldr r1, [sp, #24] │ │ │ │ + ldr r1, [sp, #216] @ 0xd8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r7, #198 @ 0xc6 │ │ │ │ + movs r7, #246 @ 0xf6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r7, #218 @ 0xda │ │ │ │ + cmp r0, #10 │ │ │ │ lsls r7, r2, #1 │ │ │ │ lsls r3, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r2, #46] @ 0x2e │ │ │ │ lsls r6, r2, #3 │ │ │ │ ldrsh r0, [r7, r7] │ │ │ │ lsls r4, r4, #3 │ │ │ │ @@ -279746,31 +279745,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (33f858 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #48] @ (33f85c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #0 │ │ │ │ strh.w r3, [r0, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strb r6, [r2, r0] │ │ │ │ + strb r6, [r0, r1] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldmia r4!, {r2, r6, r7} │ │ │ │ + ldmia r4, {r2, r4, r5, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r5!, {r1, r2, r3} │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -279778,93 +279777,93 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #48] @ (33f8ac ) │ │ │ │ ldr r1, [pc, #52] @ (33f8b0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r4, [r0, #104] @ 0x68 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r4, [r0, r7] │ │ │ │ + strh r4, [r6, r7] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldmia r4, {r1, r4, r5, r6} │ │ │ │ + ldmia r4!, {r1, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r4!, {r2, r3, r7} │ │ │ │ + ldmia r4, {r2, r3, r4, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #40] @ 33f8f0 │ │ │ │ ldr r2, [pc, #40] @ (33f8f4 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #40] @ (33f8f8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ add.w r2, r0, #108 @ 0x6c │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 33f9f8 │ │ │ │ nop │ │ │ │ - strh r2, [r6, r5] │ │ │ │ + strh r2, [r4, r6] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldmia r4!, {r5} │ │ │ │ + ldmia r4, {r4, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r4, {r1, r3, r4, r5} │ │ │ │ + ldmia r4!, {r1, r3, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #60] @ 33f94c │ │ │ │ ldr r2, [pc, #60] @ (33f950 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #60] @ (33f954 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r3, [r0, #105] @ 0x69 │ │ │ │ mov r2, r0 │ │ │ │ and.w r1, r3, #127 @ 0x7f │ │ │ │ adds r3, #1 │ │ │ │ add r1, r0 │ │ │ │ ldrb.w r0, [r1, #144] @ 0x90 │ │ │ │ strb.w r3, [r2, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strh r2, [r5, r4] │ │ │ │ + strh r2, [r3, r5] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldmia r3, {r3, r4, r6, r7} │ │ │ │ + ldmia r4!, {r3} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r3!, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r1, r5} │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -279909,15 +279908,15 @@ │ │ │ │ mov.w ip, #254 @ 0xfe │ │ │ │ movw r2, #52429 @ 0xcccd │ │ │ │ movt r2, #52428 @ 0xcccc │ │ │ │ mul.w r3, ip, r1 │ │ │ │ mov r1, r0 │ │ │ │ umull r2, r0, r2, r3 │ │ │ │ lsrs r0, r0, #3 │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -279998,15 +279997,15 @@ │ │ │ │ mla r6, sl, r1, r6 │ │ │ │ umull sl, r2, r2, sl │ │ │ │ add r6, r2 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #38528 @ 0x9680 │ │ │ │ movt r2, #152 @ 0x98 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ cmn.w sl, #1769996288 @ 0x69800000 │ │ │ │ sbcs.w r6, r6, #152 @ 0x98 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ite cs │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp.w r4, #4096 @ 0x1000 │ │ │ │ @@ -280558,19 +280557,19 @@ │ │ │ │ b.n 33fc82 │ │ │ │ adds r3, #24 │ │ │ │ cmp ip, r3 │ │ │ │ beq.w 33fce6 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33fcaa │ │ │ │ b.n 33fe1e │ │ │ │ - ldmia r3!, {r2, r5} │ │ │ │ + ldmia r3!, {r2, r4, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r7, [pc, #880] @ (3404b0 ) │ │ │ │ + str r4, [r1, r0] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - stmia r4!, {r5, r6} │ │ │ │ + stmia r4!, {r4, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ │ │ │ │ 00340144 : │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cbnz r3, 34014e │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ @@ -280613,15 +280612,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r3, [sp, #216] @ 0xd8 │ │ │ │ + str r3, [sp, #408] @ 0x198 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldrb r4, [r2, #17] │ │ │ │ lsls r6, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -280856,38 +280855,38 @@ │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ ldr r4, [pc, #56] @ (34045c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ stc2l 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ - stmia r1!, {r1, r2, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r1!, {r2, r4, r7} │ │ │ │ + stmia r1!, {r2, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r2, [pc, #336] @ (3405a8 ) │ │ │ │ + ldr r2, [pc, #528] @ (340668 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - stmia r1!, {r1, r6} │ │ │ │ + stmia r1!, {r1, r4, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r1!, {r2, r4, r6} │ │ │ │ + stmia r1!, {r2, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (340468 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ ldrb r2, [r5, #7] │ │ │ │ lsls r6, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -280897,15 +280896,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (3404d4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (3404d8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #68] @ (3404dc ) │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ @@ -280921,19 +280920,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #1008] @ (3408c4 ) │ │ │ │ + ldr r2, [pc, #176] @ (340584 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - stmia r1!, {r1, r3, r4, r5} │ │ │ │ + stmia r1!, {r1, r3, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r5} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ lsls r6, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -280943,15 +280942,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (340544 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #56] @ (340548 ) │ │ │ │ orr.w r1, r1, #32 │ │ │ │ ldr.w ip, [pc, #52] @ 34054c │ │ │ │ str r1, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #48] @ (340550 ) │ │ │ │ @@ -280962,25 +280961,25 @@ │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b6cc │ │ │ │ - ldr r1, [pc, #552] @ (340768 ) │ │ │ │ + b.w 72b6fc │ │ │ │ + ldr r1, [pc, #744] @ (340828 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - subs r6, #4 │ │ │ │ + subs r6, #52 @ 0x34 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh r6, [r7, #26] │ │ │ │ + ldrh r6, [r5, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldrb r2, [r6, #4] │ │ │ │ lsls r6, r2, #3 │ │ │ │ vmaxnm.f32 , , │ │ │ │ - stmia r0!, {r6, r7} │ │ │ │ + stmia r0!, {r4, r5, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ strb r0, [r1, r2] │ │ │ │ lsls r4, r4, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -280989,58 +280988,57 @@ │ │ │ │ ldr r2, [pc, #44] @ (34059c ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #44] @ (3405a0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r0, [r0, #760] @ 0x2f8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r1, [pc, #72] @ (3405e4 ) │ │ │ │ + ldr r1, [pc, #264] @ (3406a4 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - stmia r0!, {r4, r6} │ │ │ │ + stmia r0!, {r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - stmia r0!, {r1, r6} │ │ │ │ + stmia r0!, {r1, r4, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #36] @ 3405dc │ │ │ │ ldr r2, [pc, #36] @ (3405e0 ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #36] @ (3405e4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrd r0, r1, [r0, #752] @ 0x2f0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 340360 │ │ │ │ nop │ │ │ │ - ldr r0, [pc, #792] @ (3408f8 ) │ │ │ │ + ldr r0, [pc, #984] @ (3409b8 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - stmia r0!, {r2} │ │ │ │ + stmia r0!, {r2, r4, r5} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - itet │ │ │ │ - lsl r7, r2, #1 │ │ │ │ - bxal lr @ unpredictable branch in IT block │ │ │ │ - │ │ │ │ - nop │ │ │ │ + stmia r0!, {r1, r2, r5} │ │ │ │ + lsls r7, r2, #1 │ │ │ │ + bx lr │ │ │ │ + nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ ldrd r5, r8, [sp, #28] │ │ │ │ subs r7, r3, r5 │ │ │ │ cmp.w r8, #1 │ │ │ │ ble.n 340642 │ │ │ │ @@ -289117,27 +289115,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #32] @ (345cf0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ cmp r6, #238 @ 0xee │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #20] │ │ │ │ + ldr r4, [r6, #20] │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ subs.w sl, r2, #0 │ │ │ │ @@ -289295,15 +289293,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (345ecc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ movs r0, #10 │ │ │ │ lsls r6, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -289312,25 +289310,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (345f70 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #124] @ (345f74 ) │ │ │ │ ldr r1, [pc, #124] @ (345f78 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #108] @ (345f7c ) │ │ │ │ ldr r3, [pc, #112] @ (345f80 ) │ │ │ │ mov.w r5, #768 @ 0x300 │ │ │ │ add r2, pc │ │ │ │ strh.w r5, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ @@ -289348,42 +289346,42 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ orr.w r3, r2, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #67] @ 0x43 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - vext.8 q0, q2, q13, #0 │ │ │ │ - b.n 3457a4 │ │ │ │ + vmla.i32 d16, d4, d10[1] │ │ │ │ + b.n 345804 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r1, #150 @ 0x96 │ │ │ │ + adds r1, #198 @ 0xc6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r0, [sp, #792] @ 0x318 │ │ │ │ + ldr r0, [sp, #984] @ 0x3d8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r1, #246 @ 0xf6 │ │ │ │ + cmp r2, #38 @ 0x26 │ │ │ │ lsls r6, r2, #1 │ │ │ │ strb r5, [r2, #10] │ │ │ │ movs r1, r0 │ │ │ │ - str r4, [r4, #112] @ 0x70 │ │ │ │ + str r4, [r2, #116] @ 0x74 │ │ │ │ lsls r7, r2, #1 │ │ │ │ subs r0, r4, #6 │ │ │ │ lsls r6, r2, #3 │ │ │ │ - str r6, [r3, #112] @ 0x70 │ │ │ │ + str r6, [r1, #116] @ 0x74 │ │ │ │ lsls r7, r2, #1 │ │ │ │ @ instruction: 0xfb4400e3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r5, [pc, #1028] @ 3463a4 │ │ │ │ @@ -289495,15 +289493,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 345fc8 │ │ │ │ ldr r0, [pc, #764] @ (3463b4 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 345fc8 │ │ │ │ add.w r3, r6, #65536 @ 0x10000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #2192] @ 0x890 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -289678,15 +289676,15 @@ │ │ │ │ ldr r3, [pc, #308] @ (3463b0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 345fb8 │ │ │ │ ldr r0, [pc, #304] @ (3463b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 345fb8 │ │ │ │ add.w r1, r6, #65536 @ 0x10000 │ │ │ │ ldrb.w r3, [r1, #3778] @ 0xec2 │ │ │ │ adds r3, #1 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #5 │ │ │ │ it ne │ │ │ │ @@ -289729,15 +289727,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (3463b0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 345fb8 │ │ │ │ ldr r0, [pc, #172] @ (3463bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 345fb8 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq.n 346336 │ │ │ │ bhi.n 34626c │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq.n 346336 │ │ │ │ bhi.n 34639c │ │ │ │ @@ -289777,15 +289775,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (3463b0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 345fb8 │ │ │ │ ldr r0, [pc, #56] @ (3463c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 345fb8 │ │ │ │ ldrb.w r2, [r6, #1138] @ 0x472 │ │ │ │ mov r6, r3 │ │ │ │ and.w r2, r2, #63 @ 0x3f │ │ │ │ mov r3, r2 │ │ │ │ b.n 345fbe │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ @@ -289796,21 +289794,21 @@ │ │ │ │ lsls r0, r5, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #96] @ 0x60 │ │ │ │ + str r2, [r0, #100] @ 0x64 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r4, #60] @ 0x3c │ │ │ │ + str r6, [r2, #64] @ 0x40 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r7, #52] @ 0x34 │ │ │ │ + str r4, [r5, #56] @ 0x38 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r4, #48] @ 0x30 │ │ │ │ + str r6, [r2, #52] @ 0x34 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldrb.w r3, [r0, #387] @ 0x183 │ │ │ │ tst.w r3, #1 │ │ │ │ beq.w 346556 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ands.w r3, r3, #4 │ │ │ │ it eq │ │ │ │ @@ -290401,35 +290399,35 @@ │ │ │ │ ldr r0, [pc, #44] @ (346a54 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34690a │ │ │ │ ldr r0, [pc, #44] @ (346a60 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 34690a │ │ │ │ ldr r0, [pc, #36] @ (346a64 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 3468fa │ │ │ │ nop │ │ │ │ movs r3, #2 │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r3, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, r3] │ │ │ │ + ldrb r4, [r2, r4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r6, r2] │ │ │ │ + ldrb r4, [r4, r3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w ip, [r0, #392] @ 0x188 │ │ │ │ @@ -290549,24 +290547,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (346bec ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 346ba8 │ │ │ │ ldr r0, [pc, #24] @ (346bf0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 346ba8 │ │ │ │ uxtb r1, r2 │ │ │ │ bl 346890 │ │ │ │ b.n 346baa │ │ │ │ movs r0, #124 @ 0x7c │ │ │ │ lsls r0, r5, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r5, r5] │ │ │ │ + ldrh r4, [r3, r6] │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldrd lr, sl, [sp, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ ble.n 346c46 │ │ │ │ ldrb.w r7, [r0, #929] @ 0x3a1 │ │ │ │ movs r6, #0 │ │ │ │ @@ -291021,25 +291019,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (34711c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ble.n 347078 │ │ │ │ + ble.n 3470d8 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldrsb r4, [r7, r1] │ │ │ │ + ldrsb r4, [r5, r2] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsb r0, [r2, r2] │ │ │ │ + ldrsb r0, [r0, r3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ble.n 34705c │ │ │ │ + ble.n 3470bc │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldrsb r0, [r5, r1] │ │ │ │ + ldrsb r0, [r3, r2] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsb r4, [r2, r2] │ │ │ │ + ldrsb r4, [r0, r3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r3, r0, #73728 @ 0x12000 │ │ │ │ sub sp, #24 │ │ │ │ @@ -296997,15 +296995,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (34b35c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 34b306 │ │ │ │ ldr r0, [pc, #96] @ (34b360 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ movs r0, #15 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ add.w r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -297017,15 +297015,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (34b35c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 34b306 │ │ │ │ ldr r0, [pc, #48] @ (34b364 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 34b306 │ │ │ │ movs r0, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -297035,17 +297033,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bhi.n 34b358 │ │ │ │ lsls r7, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #18 │ │ │ │ + asrs r0, r4, #19 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - asrs r4, r7, #17 │ │ │ │ + asrs r4, r5, #18 │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #252] @ (34b478 ) │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ @@ -321063,15 +321061,15 @@ │ │ │ │ ldr.w r3, [pc, #2420] @ 35c218 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 35b728 │ │ │ │ ldr.w r0, [pc, #2412] @ 35c21c │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 35b728 │ │ │ │ ldr.w r2, [r1, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 35b74a │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #3900] @ 0xf3c │ │ │ │ ldr.w r2, [pc, #2388] @ 35c220 │ │ │ │ @@ -321133,15 +321131,15 @@ │ │ │ │ add.w r6, r4, #69120 @ 0x10e00 │ │ │ │ bic.w r2, r2, #52 @ 0x34 │ │ │ │ add.w r6, r6, #308 @ 0x134 │ │ │ │ strb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ strd r6, r6, [r3, #308] @ 0x134 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl 8a3610 │ │ │ │ + bl 8a3640 │ │ │ │ tst.w r9, #1 │ │ │ │ itt ne │ │ │ │ addne.w r3, r0, #31 │ │ │ │ asrne r3, r3, #5 │ │ │ │ bne.w 35bc4a │ │ │ │ adds r3, r0, #7 │ │ │ │ asrs r3, r3, #3 │ │ │ │ @@ -321153,15 +321151,15 @@ │ │ │ │ ldr.w r3, [pc, #2144] @ 35c218 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 35b728 │ │ │ │ ldr.w r0, [pc, #2152] @ 35c22c │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 35b728 │ │ │ │ movs r3, #3 │ │ │ │ b.n 35b82c │ │ │ │ lsls r7, r2, #28 │ │ │ │ bmi.w 35bbca │ │ │ │ ldr.w r3, [pc, #2132] @ 35c230 │ │ │ │ and.w r0, r2, #4 │ │ │ │ @@ -321225,47 +321223,47 @@ │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs r0, r3, r6 │ │ │ │ ldr.w r3, [r5, #3864] @ 0xf18 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ - bl 8a38a4 │ │ │ │ + bl 8a38d4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 8a3610 │ │ │ │ + bl 8a3640 │ │ │ │ ldr.w r3, [r5, #3860] @ 0xf14 │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r0 │ │ │ │ subs r0, r7, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ - bl 8a38a4 │ │ │ │ + bl 8a38d4 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 8a3610 │ │ │ │ + bl 8a3640 │ │ │ │ ldr.w r1, [r5, #3852] @ 0xf0c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r7, r8 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r0 │ │ │ │ str.w r9, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ ldr.w r2, [r5, #3856] @ 0xf10 │ │ │ │ mov r9, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 35bb1e │ │ │ │ mov r1, fp │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 8a3610 │ │ │ │ + bl 8a3640 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r8, #1 │ │ │ │ subs r1, r1, r0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ rsb r1, r2, #1 │ │ │ │ add.w ip, r6, #1 │ │ │ │ @@ -321324,15 +321322,15 @@ │ │ │ │ ldr.w r3, [pc, #1636] @ 35c218 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 35b728 │ │ │ │ ldr.w r0, [pc, #1668] @ 35c244 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 35b728 │ │ │ │ cmp r3, #2 │ │ │ │ bgt.w 35bf24 │ │ │ │ ldr.w r1, [pc, #1652] @ 35c248 │ │ │ │ subs r3, #1 │ │ │ │ add r1, pc │ │ │ │ ldrb.w r0, [r1, r8] │ │ │ │ @@ -321547,15 +321545,15 @@ │ │ │ │ mov r3, lr │ │ │ │ strd sl, fp, [sp, #8] │ │ │ │ ldr r0, [pc, #1004] @ (35c268 ) │ │ │ │ ldrb.w r1, [r4, #929] @ 0x3a1 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ mov r1, r8 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ b.n 35b816 │ │ │ │ ldrb.w r1, [r5, #3776] @ 0xec0 │ │ │ │ cmp r3, #2 │ │ │ │ ldrb.w ip, [r5, #3777] @ 0xec1 │ │ │ │ beq.w 35c0b8 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -321603,15 +321601,15 @@ │ │ │ │ ldr r3, [pc, #752] @ (35c218 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 35b728 │ │ │ │ ldr r0, [pc, #836] @ (35c278 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 35b728 │ │ │ │ ldr r0, [pc, #828] @ (35c27c ) │ │ │ │ add r0, pc │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #1768] @ 0x6e8 │ │ │ │ str.w r3, [r5, #3888] @ 0xf30 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -321740,15 +321738,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 35bd6e │ │ │ │ b.w 35b8c4 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 8a3610 │ │ │ │ + bl 8a3640 │ │ │ │ ldr.w ip, [sp, #68] @ 0x44 │ │ │ │ adds r1, r6, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r1, ip │ │ │ │ bgt.w 35bb32 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ @@ -321774,15 +321772,15 @@ │ │ │ │ ldr.w r2, [r5, #3880] @ 0xf28 │ │ │ │ blx r6 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ blt.w 35bb4a │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, fp │ │ │ │ - bl 8a3610 │ │ │ │ + bl 8a3640 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r5, #3856] @ 0xf10 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [r4, #2328] @ 0x918 │ │ │ │ bl 2c5ac0 │ │ │ │ @@ -321851,33 +321849,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #98 @ 0x62 │ │ │ │ lsls r6, r6, #3 │ │ │ │ stmia r6!, {r2, r3, r6} │ │ │ │ lsls r4, r2, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #2 │ │ │ │ + asrs r2, r6, #2 │ │ │ │ lsls r6, r2, #1 │ │ │ │ bcs.n 35c1c8 │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r3, #144 @ 0x90 │ │ │ │ lsls r6, r6, #3 │ │ │ │ stmia r5!, {r1, r7} │ │ │ │ lsls r4, r2, #3 │ │ │ │ - lsrs r6, r3, #26 │ │ │ │ + lsrs r6, r1, #27 │ │ │ │ lsls r6, r2, #1 │ │ │ │ subs r2, #238 @ 0xee │ │ │ │ lsls r6, r6, #3 │ │ │ │ stmia r4!, {r5, r6, r7} │ │ │ │ lsls r4, r2, #3 │ │ │ │ bpl.n 35c14e │ │ │ │ vqshl.u64 d27, d19, #62 @ 0x3e │ │ │ │ vaddl.u , d14, d14 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - lsrs r6, r1, #19 │ │ │ │ + lsrs r6, r7, #19 │ │ │ │ lsls r6, r2, #1 │ │ │ │ subs r0, #250 @ 0xfa │ │ │ │ lsls r6, r6, #3 │ │ │ │ stmia r2!, {r1, r5, r6, r7} │ │ │ │ lsls r4, r2, #3 │ │ │ │ ldmia r7!, {r4, r5} │ │ │ │ lsls r6, r4, #3 │ │ │ │ @@ -321887,33 +321885,33 @@ │ │ │ │ lsls r4, r2, #3 │ │ │ │ ldmia r6!, {r2, r5} │ │ │ │ lsls r6, r4, #3 │ │ │ │ stmia r0!, {r5, r6, r7} │ │ │ │ lsls r4, r2, #3 │ │ │ │ asrs r4, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3, #5 │ │ │ │ + lsrs r2, r1, #6 │ │ │ │ lsls r6, r2, #1 │ │ │ │ adds r5, #230 @ 0xe6 │ │ │ │ lsls r6, r6, #3 │ │ │ │ itte le │ │ │ │ lslle r4, r2, #3 │ │ │ │ ittt gt @ unpredictable │ │ │ │ lslgt r4, r2, #3 │ │ │ │ - lsrgt r2, r2, #6 │ │ │ │ + lsrgt r2, r0, #7 │ │ │ │ lslgt r6, r2, #1 │ │ │ │ itee ls │ │ │ │ lslls r4, r2, #3 │ │ │ │ bkpt 0x00e2 │ │ │ │ lslhi r4, r2, #3 │ │ │ │ - ldrh r4, [r5, #36] @ 0x24 │ │ │ │ + ldrh r4, [r3, #38] @ 0x26 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsls r2, r6, #21 │ │ │ │ + lsls r2, r4, #22 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r2, r2, #28 │ │ │ │ + lsls r2, r0, #29 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #480] @ (35c480 ) │ │ │ │ mov ip, r2 │ │ │ │ @@ -321984,15 +321982,15 @@ │ │ │ │ bpl.n 35c364 │ │ │ │ ldr r0, [pc, #324] @ (35c48c ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr r1, [pc, #312] @ (35c490 ) │ │ │ │ add r5, r3 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ ands r3, r2 │ │ │ │ strb.w r3, [r5, #882] @ 0x372 │ │ │ │ add sp, #8 │ │ │ │ @@ -322043,15 +322041,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 35c2bc │ │ │ │ ldr r0, [pc, #180] @ (35c498 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 35c2bc │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ strb.w r2, [r5, #931] @ 0x3a3 │ │ │ │ lsls r4, r3, #29 │ │ │ │ bpl.n 35c438 │ │ │ │ ands.w r0, r6, #4 │ │ │ │ @@ -322100,21 +322098,21 @@ │ │ │ │ nop │ │ │ │ ldmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #25 │ │ │ │ + lsls r6, r7, #25 │ │ │ │ lsls r6, r2, #1 │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #848] @ (35c7e8 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r0, #22 │ │ │ │ + lsls r2, r6, #22 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #364] @ (35c618 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -322178,29 +322176,29 @@ │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 35c4be │ │ │ │ ldr r0, [pc, #248] @ (35c628 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 35c4be │ │ │ │ ldr r2, [pc, #232] @ (35c624 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 35c508 │ │ │ │ ldr r0, [pc, #228] @ (35c62c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #39 @ 0x27 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 35c290 │ │ │ │ mov r2, r5 │ │ │ │ @@ -322297,17 +322295,17 @@ │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r3, r3] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5, #7 │ │ │ │ + lsls r0, r3, #8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - lsls r2, r0, #18 │ │ │ │ + lsls r2, r6, #18 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ add.w r2, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r1, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ @@ -322441,15 +322439,15 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 35c79a │ │ │ │ ldr r0, [pc, #180] @ (35c870 ) │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ lsrs r3, r1, #15 │ │ │ │ ubfx r1, r1, #0, #15 │ │ │ │ orr.w r3, r3, ip, lsl #17 │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ add.w r3, r3, #65536 @ 0x10000 │ │ │ │ ldr.w r2, [r3, #3788] @ 0xecc │ │ │ │ cmp r2, r1 │ │ │ │ @@ -322500,15 +322498,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmia r4!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r0, #9 │ │ │ │ + lsls r4, r6, #9 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w r4, [pc, #1492] @ 35ce5c │ │ │ │ @@ -322930,15 +322928,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 35c89e │ │ │ │ ldr r0, [pc, #520] @ (35ce68 ) │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ ldrb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ cmp r2, #4 │ │ │ │ mov.w r2, #0 │ │ │ │ it eq │ │ │ │ strbeq.w r7, [r3, #3779] @ 0xec3 │ │ │ │ strb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ @@ -323046,15 +323044,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35c8c2 │ │ │ │ ldr r0, [pc, #188] @ (35ce78 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 35c8c2 │ │ │ │ ldrb.w r2, [r5, #1138] @ 0x472 │ │ │ │ and.w r2, r2, #31 │ │ │ │ cmp r2, #20 │ │ │ │ bhi.w 35caaa │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -323105,21 +323103,21 @@ │ │ │ │ b.n 35c89e │ │ │ │ stmia r3!, {r1, r2, r4} │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 0, r0, cr2, cr5, {2} │ │ │ │ - ldc2l 0, cr0, [r4, #-340]! @ 0xfffffeac │ │ │ │ + mrc2 0, 1, r0, cr2, cr5, {2} │ │ │ │ + stc2 0, cr0, [r4, #340]! @ 0x154 │ │ │ │ str r0, [r5, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r6], #-340 @ 0xfffffeac │ │ │ │ + stc2 0, cr0, [r6], #340 @ 0x154 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs.w ip, r3, #0 │ │ │ │ bcc.n 35ce94 │ │ │ │ ldrb.w r2, [sp] │ │ │ │ sub.w r1, r1, #256 @ 0x100 │ │ │ │ b.w 35c49c │ │ │ │ @@ -323367,22 +323365,22 @@ │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #22 │ │ │ │ lsls r6, r6, #3 │ │ │ │ add r7, sp, #472 @ 0x1d8 │ │ │ │ lsls r4, r2, #3 │ │ │ │ - @ instruction: 0xfb660055 │ │ │ │ - @ instruction: 0xfb3c0055 │ │ │ │ - @ instruction: 0xfb400055 │ │ │ │ + @ instruction: 0xfb960055 │ │ │ │ + @ instruction: 0xfb6c0055 │ │ │ │ + @ instruction: 0xfb700055 │ │ │ │ add r6, sp, #584 @ 0x248 │ │ │ │ lsls r4, r2, #3 │ │ │ │ - @ instruction: 0xfab60055 │ │ │ │ - @ instruction: 0xfa960055 │ │ │ │ - @ instruction: 0xfa8c0055 │ │ │ │ + @ instruction: 0xfae60055 │ │ │ │ + @ instruction: 0xfac60055 │ │ │ │ + @ instruction: 0xfabc0055 │ │ │ │ b.n 35d4ba │ │ │ │ vqrshrn.u64 d24, , #2 │ │ │ │ vtbx.8 d24, {d30}, d13 │ │ │ │ vsri.32 , , #2 │ │ │ │ vqshrun.s64 d28, , #2 │ │ │ │ vqmovn.s d25, │ │ │ │ vtbl.8 d30, {d14-d15}, d29 │ │ │ │ @@ -323399,26 +323397,26 @@ │ │ │ │ add r6, pc │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #190 @ 0xbe │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r2, [pc, #340] @ (35d33c ) │ │ │ │ ldr r1, [pc, #344] @ (35d340 ) │ │ │ │ add.w r3, r6, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr.w r2, [r7, #1948] @ 0x79c │ │ │ │ subs r1, r2, #4 │ │ │ │ bic.w r1, r1, #4 │ │ │ │ cmp r2, #16 │ │ │ │ it ne │ │ │ │ cmpne r1, #0 │ │ │ │ ite ne │ │ │ │ @@ -323461,15 +323459,15 @@ │ │ │ │ add.w r6, r7, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #212] @ (35d348 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r7, #69632 @ 0x11000 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [r6, #92] @ 0x5c │ │ │ │ add.w r3, r7, #1768 @ 0x6e8 │ │ │ │ mov r1, sl │ │ │ │ bl 2c5bc8 │ │ │ │ vldr d7, [pc, #152] @ 35d328 │ │ │ │ str r0, [r6, #0] │ │ │ │ add.w r6, r7, #69632 @ 0x11000 │ │ │ │ @@ -323509,43 +323507,43 @@ │ │ │ │ ldr r4, [pc, #84] @ (35d350 ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ movw r2, #2955 @ 0xb8b │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf59e0055 │ │ │ │ - ldrb r4, [r2, #19] │ │ │ │ + rsb r0, lr, #13959168 @ 0xd50000 │ │ │ │ + ldrb r4, [r0, #20] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - stmia r1!, {r3, r4, r5} │ │ │ │ + stmia r1!, {r3, r5, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r5, #216 @ 0xd8 │ │ │ │ + movs r6, #8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xb708 │ │ │ │ + @ instruction: 0xb738 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r2, #2] │ │ │ │ + strb r0, [r0, #3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bkpt 0x000c │ │ │ │ + bkpt 0x003c │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrh.w r0, [r6, #85] @ 0x55 │ │ │ │ - ldrh.w r0, [r2, r5, lsl #1] │ │ │ │ + str??.w r0, [r6, #85] @ 0x55 │ │ │ │ + str??.w r0, [r2, r5, lsl #1] │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #0 │ │ │ │ ble.w 35d512 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ subs r3, #1 │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ @@ -324715,20 +324713,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (35e2ac ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ add r5, pc, #368 @ (adr r5, 35e420 ) │ │ │ │ lsls r4, r2, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #444] @ (35e47c ) │ │ │ │ @@ -325181,15 +325179,15 @@ │ │ │ │ ldr r2, [pc, #64] @ (35e7f0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (35e7f4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #52] @ (35e7f8 ) │ │ │ │ ldr.w ip, [pc, #56] @ 35e7fc │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #52] @ (35e800 ) │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -325197,20 +325195,20 @@ │ │ │ │ add ip, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b6cc │ │ │ │ - str r2, [r0, #120] @ 0x78 │ │ │ │ + b.w 72b6fc │ │ │ │ + str r2, [r6, #120] @ 0x78 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrh r0, [r2, r5] │ │ │ │ + ldrh r0, [r0, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, sp, #808 @ 0x328 │ │ │ │ + add r0, sp, #1000 @ 0x3e8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ add r0, pc, #144 @ (adr r0, 35e88c ) │ │ │ │ lsls r4, r2, #3 │ │ │ │ lsls r1, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r0, #8] │ │ │ │ lsls r2, r4, #3 │ │ │ │ @@ -325314,24 +325312,24 @@ │ │ │ │ lsls r3, r3, #20 │ │ │ │ bmi.n 35e922 │ │ │ │ movs r0, #0 │ │ │ │ b.n 35e896 │ │ │ │ ldr r0, [pc, #24] @ (35e93c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 35e91e │ │ │ │ nop │ │ │ │ add r3, pc, #352 @ (adr r3, 35ea94 ) │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r7, [sp, #248] @ 0xf8 │ │ │ │ lsls r4, r2, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 35e154 │ │ │ │ + b.n 35e1b4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r9, [pc, #260] @ 35ea58 │ │ │ │ sub sp, #16 │ │ │ │ @@ -325343,25 +325341,25 @@ │ │ │ │ mov sl, r1 │ │ │ │ add r5, pc │ │ │ │ mov r1, r7 │ │ │ │ add.w r2, r5, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #236] @ (35ea64 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #236] @ (35ea68 ) │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [r4, #2576] @ 0xa10 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35ea1e │ │ │ │ vldr d7, [pc, #184] @ 35ea50 │ │ │ │ mov r3, r4 │ │ │ │ ldr r5, [pc, #208] @ (35ea6c ) │ │ │ │ mov r8, r0 │ │ │ │ @@ -325387,15 +325385,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r8, r0 │ │ │ │ - bl 88a338 │ │ │ │ + bl 88a368 │ │ │ │ ldr r1, [pc, #140] @ (35ea74 ) │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [r4, #972] @ 0x3cc │ │ │ │ bl 3289c0 │ │ │ │ mov r3, r4 │ │ │ │ @@ -325415,45 +325413,45 @@ │ │ │ │ ldr r2, [pc, #88] @ (35ea78 ) │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 35f23c │ │ │ │ + b.n 35e29c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 35e264 │ │ │ │ + b.n 35e2c4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [r2, #92] @ 0x5c │ │ │ │ + str r2, [r0, #96] @ 0x60 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsls r6, r3, #30 │ │ │ │ + lsls r6, r1, #31 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r2, r6, #30 │ │ │ │ + lsls r2, r4, #31 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r6, [sp, #288] @ 0x120 │ │ │ │ lsls r4, r2, #3 │ │ │ │ lsls r3, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ strb.w pc, [r5, #4095] @ 0xfff │ │ │ │ - b.n 35f0fc │ │ │ │ + b.n 35f15c │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 35ea92 │ │ │ │ subs r2, #4 │ │ │ │ ldr.w r0, [r2, #4]! │ │ │ │ subs r3, #1 │ │ │ │ bic.w r0, r0, #4278190080 @ 0xff000000 │ │ │ │ @@ -325474,31 +325472,31 @@ │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ ldr r1, [pc, #52] @ (35eaec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [r0, #976] @ 0x3d0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r6, [r7, #68] @ 0x44 │ │ │ │ + str r6, [r5, #72] @ 0x48 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - b.n 35f00c │ │ │ │ + b.n 35f06c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 35f034 │ │ │ │ + b.n 35f094 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 35eb38 │ │ │ │ sub sp, #12 │ │ │ │ @@ -325506,31 +325504,31 @@ │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ ldr r1, [pc, #52] @ (35eb40 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #976] @ 0x3d0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r2, [r5, #64] @ 0x40 │ │ │ │ + str r2, [r3, #68] @ 0x44 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - b.n 35efb8 │ │ │ │ + b.n 35f018 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 35efe0 │ │ │ │ + b.n 35f040 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 35eb8c │ │ │ │ sub sp, #12 │ │ │ │ @@ -325538,31 +325536,31 @@ │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ ldr r1, [pc, #52] @ (35eb94 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #976] @ 0x3d0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r6, [r2, #60] @ 0x3c │ │ │ │ + str r6, [r0, #64] @ 0x40 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - b.n 35ef64 │ │ │ │ + b.n 35efc4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 35ef8c │ │ │ │ + b.n 35efec │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 35ebd2 │ │ │ │ subs r2, #4 │ │ │ │ push {lr} │ │ │ │ ldr.w r0, [r2, #4]! │ │ │ │ subs r3, #1 │ │ │ │ @@ -325618,30 +325616,30 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ ldr.w r5, [r4, #972] @ 0x3cc │ │ │ │ orr.w r3, r3, #12 │ │ │ │ str.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ movw ip, #20522 @ 0x502a │ │ │ │ movt ip, #254 @ 0xfe │ │ │ │ adds.w r2, r0, ip │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 88a6b4 │ │ │ │ + bl 88a6e4 │ │ │ │ ldr.w r0, [r4, #2572] @ 0xa0c │ │ │ │ ldrd r1, r3, [r4, #1008] @ 0x3f0 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 35ec7e │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ movs r1, #1 │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -325745,26 +325743,26 @@ │ │ │ │ bic.w r1, r3, r1 │ │ │ │ str.w r1, [r4, #1008] @ 0x3f0 │ │ │ │ ands r1, r2 │ │ │ │ beq.n 35edb0 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldr r3, [pc, #320] @ (35eefc ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 35ed88 │ │ │ │ ldr r0, [pc, #312] @ (35ef00 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ and.w r3, r1, #252 @ 0xfc │ │ │ │ ldr.w r0, [r4, #1016] @ 0x3f8 │ │ │ │ adds r3, #4 │ │ │ │ str.w r1, [r4, #980] @ 0x3d4 │ │ │ │ ldr.w r2, [r4, #1020] @ 0x3fc │ │ │ │ lsls r1, r3, #2 │ │ │ │ cmp r1, r0 │ │ │ │ @@ -325813,15 +325811,15 @@ │ │ │ │ bics r3, r1 │ │ │ │ str.w r1, [r4, #996] @ 0x3e4 │ │ │ │ str.w r2, [r4, #1024] @ 0x400 │ │ │ │ beq.n 35eec6 │ │ │ │ ldr.w r0, [r4, #972] @ 0x3cc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88a3cc │ │ │ │ + b.w 88a3fc │ │ │ │ orr.w r1, sl, r7, lsl #16 │ │ │ │ orr.w r1, r1, r8, lsl #8 │ │ │ │ str r1, [r2, #0] │ │ │ │ b.n 35ed82 │ │ │ │ and.w r1, r1, #224 @ 0xe0 │ │ │ │ mov.w r0, r8, lsr #5 │ │ │ │ orr.w r1, r1, sl, lsr #6 │ │ │ │ @@ -325840,63 +325838,63 @@ │ │ │ │ ldrd r1, r2, [sp, #4] │ │ │ │ b.n 35edfa │ │ │ │ ldrd r1, r2, [r4, #1016] @ 0x3f8 │ │ │ │ ldr.w r0, [r4, #968] @ 0x3c8 │ │ │ │ bl 2c5eb0 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r4, [r4, #972] @ 0x3cc │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ movw r2, #20522 @ 0x502a │ │ │ │ movt r2, #254 @ 0xfe │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 88a6b4 │ │ │ │ + b.w 88a6e4 │ │ │ │ nop │ │ │ │ ldr r6, [sp, #968] @ 0x3c8 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - svc 202 @ 0xca │ │ │ │ + svc 250 @ 0xfa │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (35ef0c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ ldr r2, [sp, #824] @ 0x338 │ │ │ │ lsls r4, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 72c6d4 │ │ │ │ + bl 72c704 │ │ │ │ ldr.w ip, [pc, #36] @ 35ef4c │ │ │ │ ldr r2, [pc, #36] @ (35ef50 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #36] @ (35ef54 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #24] @ (35ef58 ) │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3806d4 │ │ │ │ - str r6, [r1, #4] │ │ │ │ + str r6, [r7, #4] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - adds r0, #36 @ 0x24 │ │ │ │ + adds r0, #84 @ 0x54 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - udf #234 @ 0xea │ │ │ │ + svc 26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bpl.n 35eefc │ │ │ │ + bvs.n 35ef5c │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (35efdc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -325905,38 +325903,38 @@ │ │ │ │ ldr r1, [pc, #112] @ (35efe4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #96] @ (35efe8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #96] @ (35efec ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #80] @ (35eff0 ) │ │ │ │ ldr r0, [pc, #80] @ (35eff4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #80] @ (35eff8 ) │ │ │ │ add r0, pc │ │ │ │ strd r1, r0, [r3, #100] @ 0x64 │ │ │ │ ldr r1, [pc, #76] @ (35effc ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r3, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r3, [pc, #68] @ (35f000 ) │ │ │ │ ldr r2, [pc, #68] @ (35f004 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -325944,23 +325942,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r0, [r1, #0] │ │ │ │ + str r0, [r7, #0] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - strh r2, [r1, r6] │ │ │ │ + strh r2, [r7, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, pc, #24 @ (adr r1, 35f000 ) │ │ │ │ + add r1, pc, #216 @ (adr r1, 35f0c0 ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - cmp r7, #198 @ 0xc6 │ │ │ │ + cmp r7, #246 @ 0xf6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r7, #218 @ 0xda │ │ │ │ + adds r0, #10 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r3, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -325979,32 +325977,32 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #56] @ (35f05c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #104] @ 0x68 │ │ │ │ str.w r3, [r0, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsh r2, [r3, r5] │ │ │ │ + ldrsh r2, [r1, r6] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - udf #0 │ │ │ │ + udf #48 @ 0x30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - udf #22 │ │ │ │ + udf #70 @ 0x46 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #92] @ 35f0cc │ │ │ │ sub sp, #8 │ │ │ │ @@ -326013,15 +326011,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (35f0d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cmp r4, #1 │ │ │ │ beq.n 35f0b2 │ │ │ │ bls.n 35f0b6 │ │ │ │ subs r0, r4, #3 │ │ │ │ cmp r0, #1 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ it ls │ │ │ │ @@ -326039,19 +326037,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrsh r2, [r0, r4] │ │ │ │ + ldrsh r2, [r6, r4] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ble.n 35f024 │ │ │ │ + ble.n 35f084 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ble.n 35f054 │ │ │ │ + ble.n 35f0b4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #148] @ 35f17c │ │ │ │ sub sp, #16 │ │ │ │ @@ -326059,15 +326057,15 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #144] @ (35f184 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r1, [r0, #104] @ 0x68 │ │ │ │ ldr r4, [pc, #128] @ (35f188 ) │ │ │ │ mov r3, r0 │ │ │ │ cmp r1, #27 │ │ │ │ add r4, pc │ │ │ │ it eq │ │ │ │ moveq r2, #176 @ 0xb0 │ │ │ │ @@ -326109,34 +326107,34 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 35f138 │ │ │ │ ldr r0, [pc, #48] @ (35f198 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldrb.w r1, [r3, #104] @ 0x68 │ │ │ │ b.n 35f138 │ │ │ │ - ldrsh r2, [r1, r2] │ │ │ │ + ldrsh r2, [r7, r2] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ble.n 35f1e4 │ │ │ │ + ble.n 35f244 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ble.n 35f214 │ │ │ │ + ble.n 35f274 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r2, [sp, #608] @ 0x260 │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 35f158 │ │ │ │ + ble.n 35f1b8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #300] @ 35f2d8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -326145,15 +326143,15 @@ │ │ │ │ ldr r1, [pc, #296] @ (35f2e0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r2, [r0, #105] @ 0x69 │ │ │ │ ldr r4, [pc, #276] @ (35f2e4 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 35f258 │ │ │ │ ldrb.w r1, [r0, #104] @ 0x68 │ │ │ │ @@ -326199,15 +326197,15 @@ │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 35f2ae │ │ │ │ ldr r1, [pc, #176] @ (35f2f4 ) │ │ │ │ ldr r0, [pc, #180] @ (35f2f8 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrb.w r1, [r3, #104] @ 0x68 │ │ │ │ mov r2, r1 │ │ │ │ b.n 35f1ea │ │ │ │ movs r2, #0 │ │ │ │ strb.w r6, [r0, #104] @ 0x68 │ │ │ │ strb.w r2, [r0, #105] @ 0x69 │ │ │ │ @@ -326233,15 +326231,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 35f2ae │ │ │ │ ldr r1, [pc, #100] @ (35f2fc ) │ │ │ │ ldr r0, [pc, #100] @ (35f300 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrb.w r1, [r3, #104] @ 0x68 │ │ │ │ mov r2, r1 │ │ │ │ b.n 35f1ea │ │ │ │ ldr r2, [pc, #84] @ (35f304 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -326251,54 +326249,54 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 35f2d4 │ │ │ │ ldr r0, [pc, #68] @ (35f308 ) │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrb.w r2, [r3, #104] @ 0x68 │ │ │ │ b.n 35f1f0 │ │ │ │ mov r2, r1 │ │ │ │ b.n 35f1f0 │ │ │ │ - ldrb r6, [r0, r7] │ │ │ │ + ldrb r6, [r6, r7] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - bgt.n 35f3c0 │ │ │ │ + bgt.n 35f220 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bgt.n 35f1e4 │ │ │ │ + bgt.n 35f244 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r1, [sp, #840] @ 0x348 │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 35f358 │ │ │ │ + bgt.n 35f3b8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bgt.n 35f35c │ │ │ │ + bgt.n 35f3bc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - blt.n 35f2fc │ │ │ │ + bgt.n 35f35c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - blt.n 35f2b8 │ │ │ │ + bgt.n 35f318 │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r0, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 35f2c0 │ │ │ │ + bgt.n 35f320 │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #136] @ 0x88 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (35f320 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ str r7, [sp, #136] @ 0x88 │ │ │ │ lsls r4, r2, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -326307,15 +326305,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #992] @ (35f720 ) │ │ │ │ add ip, pc │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r4, [pc, #980] @ (35f724 ) │ │ │ │ ldr.w r3, [r0, #140] @ 0x8c │ │ │ │ add r4, pc │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 35f664 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 35f3a0 │ │ │ │ @@ -326752,27 +326750,27 @@ │ │ │ │ lsls r2, r5, #4 │ │ │ │ and.w r3, r3, #15 │ │ │ │ uxtb r2, r2 │ │ │ │ orrs r3, r2 │ │ │ │ str r3, [r0, #112] @ 0x70 │ │ │ │ b.n 35f38c │ │ │ │ nop │ │ │ │ - ldrb r6, [r5, r1] │ │ │ │ + ldrb r6, [r3, r2] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - blt.n 35f67c │ │ │ │ + blt.n 35f6dc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - blt.n 35f6ac │ │ │ │ + blt.n 35f70c │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [sp, #320] @ 0x140 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - blt.n 35f650 │ │ │ │ + blt.n 35f6b0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 35f660 │ │ │ │ + bhi.n 35f6c0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #44] @ (35f770 ) │ │ │ │ movs r2, #38 @ 0x26 │ │ │ │ @@ -326792,15 +326790,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ str r4, [sp, #352] @ 0x160 │ │ │ │ lsls r6, r4, #3 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 35f79c │ │ │ │ + bhi.n 35f7fc │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #100] @ (35f7f0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -326809,25 +326807,25 @@ │ │ │ │ ldr r1, [pc, #100] @ (35f7f8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #84] @ (35f7fc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (35f800 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #68] @ (35f804 ) │ │ │ │ ldr r2, [pc, #72] @ (35f808 ) │ │ │ │ ldr r3, [pc, #72] @ (35f80c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ str r2, [r0, #104] @ 0x68 │ │ │ │ @@ -326844,23 +326842,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r0, [r3, r0] │ │ │ │ + ldr r0, [r1, r1] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldr r3, [pc, #424] @ (35f9a0 ) │ │ │ │ + ldr r3, [pc, #616] @ (35fa60 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [sp, #920] @ 0x398 │ │ │ │ + ldr r1, [sp, #88] @ 0x58 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - movs r7, #166 @ 0xa6 │ │ │ │ + movs r7, #214 @ 0xd6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r7, #186 @ 0xba │ │ │ │ + movs r7, #234 @ 0xea │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r3, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #456] @ 0x1c8 │ │ │ │ lsls r4, r2, #3 │ │ │ │ @@ -327110,15 +327108,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #424] @ 0x1a8 │ │ │ │ lsls r6, r4, #3 │ │ │ │ str r3, [sp, #264] @ 0x108 │ │ │ │ lsls r6, r4, #3 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 35fb24 │ │ │ │ + bvs.n 35fb84 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -327126,15 +327124,15 @@ │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ ldr r2, [pc, #104] @ (35fb10 ) │ │ │ │ ldr r1, [pc, #108] @ (35fb14 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cmp r4, #3 │ │ │ │ beq.n 35faf2 │ │ │ │ bls.n 35fad6 │ │ │ │ subs r0, r4, #4 │ │ │ │ it ne │ │ │ │ movne.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #8 │ │ │ │ @@ -327161,19 +327159,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strb r4, [r0, r4] │ │ │ │ + strb r4, [r6, r4] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - bmi.n 35fba0 │ │ │ │ + bmi.n 35fc00 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bmi.n 35fbc8 │ │ │ │ + bmi.n 35fa28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #60] @ 35fb68 │ │ │ │ @@ -327181,15 +327179,15 @@ │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ ldr r1, [pc, #60] @ (35fb70 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #48] @ (35fb74 ) │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ @@ -327197,19 +327195,19 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov.w r1, #384 @ 0x180 │ │ │ │ str r0, [r3, #104] @ 0x68 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c5eb0 │ │ │ │ - strb r2, [r7, r1] │ │ │ │ + strb r2, [r5, r2] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - bcc.n 35fae8 │ │ │ │ + bcc.n 35fb48 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bcc.n 35fb10 │ │ │ │ + bcc.n 35fb70 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrh r4, [r6, #54] @ 0x36 │ │ │ │ lsls r4, r2, #3 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r0, #172] @ 0xac │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -327250,15 +327248,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (35fbec ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ ldrh r2, [r3, #54] @ 0x36 │ │ │ │ lsls r4, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -327267,15 +327265,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr.w r1, [pc, #1156] @ 360090 │ │ │ │ add r4, pc │ │ │ │ movs r3, #71 @ 0x47 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [r0, #180] @ 0xb4 │ │ │ │ ldr.w r4, [pc, #1136] @ 360094 │ │ │ │ add r4, pc │ │ │ │ mov r6, r4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 35fc90 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -327758,25 +327756,25 @@ │ │ │ │ and.w r1, r1, #63 @ 0x3f │ │ │ │ and.w r2, r2, #63 @ 0x3f │ │ │ │ strd r3, r3, [r0, #160] @ 0xa0 │ │ │ │ it pl │ │ │ │ negpl r2, r1 │ │ │ │ str.w r2, [r0, #168] @ 0xa8 │ │ │ │ b.n 35ffd8 │ │ │ │ - strh r6, [r0, r7] │ │ │ │ + strh r6, [r6, r7] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - bcc.n 360038 │ │ │ │ + bmi.n 360098 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bcc.n 360068 │ │ │ │ + bmi.n 3600c8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrh r0, [r0, #60] @ 0x3c │ │ │ │ lsls r6, r4, #3 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 3600b8 │ │ │ │ + beq.n 360118 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #100] @ (360114 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -327785,25 +327783,25 @@ │ │ │ │ ldr r1, [pc, #100] @ (36011c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #84] @ (360120 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (360124 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #68] @ (360128 ) │ │ │ │ ldr r3, [pc, #72] @ (36012c ) │ │ │ │ movs r1, #2 │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ @@ -327818,23 +327816,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r7, [pc, #112] @ (360188 ) │ │ │ │ + ldr r7, [pc, #304] @ (360248 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - negs r6, r0 │ │ │ │ + negs r6, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r0, #62] @ 0x3e │ │ │ │ + ldrh r2, [r6, #62] @ 0x3e │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r1, #234 @ 0xea │ │ │ │ + subs r2, #26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r1, #254 @ 0xfe │ │ │ │ + subs r2, #46 @ 0x2e │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb03ffff │ │ │ │ ldrh r4, [r1, #14] │ │ │ │ lsls r4, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -327848,24 +327846,24 @@ │ │ │ │ ldr r1, [pc, #108] @ (3601b8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #92] @ (3601bc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (3601c0 ) │ │ │ │ movs r3, #71 @ 0x47 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #80] @ (3601c4 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #79 @ 0x4f │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ movs r0, #63 @ 0x3f │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ @@ -327881,23 +327879,23 @@ │ │ │ │ ldr r1, [pc, #40] @ (3601c8 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 3289c0 │ │ │ │ - ldr r6, [pc, #544] @ (3603d4 ) │ │ │ │ + ldr r6, [pc, #736] @ (360494 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - sbcs r2, r6 │ │ │ │ + rors r2, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r5, #56] @ 0x38 │ │ │ │ + ldrh r6, [r3, #58] @ 0x3a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r6!, {r7} │ │ │ │ + ldmia r6!, {r4, r5, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r6!, {r1, r2, r4, r7} │ │ │ │ + ldmia r6, {r1, r2, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrh r0, [r1, #10] │ │ │ │ lsls r4, r2, #3 │ │ │ │ ldr??.w pc, [sp, #4095] @ 0xfff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -328193,21 +328191,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r6, #12] │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldrh r2, [r0, #12] │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldrh r0, [r5, #4] │ │ │ │ lsls r6, r4, #3 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4} │ │ │ │ + ldmia r5!, {r1, r2, r3, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r6, #0] │ │ │ │ lsls r6, r4, #3 │ │ │ │ - ldmia r4!, {r1, r3, r5, r7} │ │ │ │ + ldmia r4, {r1, r3, r4, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 360510 │ │ │ │ subs r2, #4 │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 3604fe │ │ │ │ movs r0, #0 │ │ │ │ @@ -328273,20 +328271,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (3605bc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ strh r4, [r4, #44] @ 0x2c │ │ │ │ lsls r4, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -328295,35 +328293,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (36065c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #116] @ (360660 ) │ │ │ │ ldr r1, [pc, #120] @ (360664 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r7 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #100] @ (360668 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #100] @ (36066c ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ movw r3, #4660 @ 0x1234 │ │ │ │ movt r3, #4369 @ 0x1111 │ │ │ │ str.w r3, [r8, #108] @ 0x6c │ │ │ │ ldr r3, [pc, #76] @ (360670 ) │ │ │ │ ldr r5, [pc, #76] @ (360674 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ @@ -328340,45 +328338,45 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #200] @ (360720 ) │ │ │ │ + ldr r2, [pc, #392] @ (3607e0 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs r5, #40 @ 0x28 │ │ │ │ + subs r5, #88 @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r4, #20] │ │ │ │ + ldrh r4, [r2, #22] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - rsbs r0, r2, #84 @ 0x54 │ │ │ │ - strh r2, [r0, #24] │ │ │ │ + addw r0, r2, #84 @ 0x54 │ │ │ │ + strh r2, [r6, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bmi.n 360714 │ │ │ │ + bmi.n 360574 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bmi.n 3606e4 │ │ │ │ + bmi.n 360744 │ │ │ │ lsls r4, r2, #1 │ │ │ │ strh r6, [r3, #40] @ 0x28 │ │ │ │ lsls r4, r2, #3 │ │ │ │ strh r4, [r6, #42] @ 0x2a │ │ │ │ lsls r6, r4, #3 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #12] @ (36068c ) │ │ │ │ ldr r2, [pc, #16] @ (360690 ) │ │ │ │ ldr r1, [pc, #16] @ (360694 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 733a70 │ │ │ │ + b.w 733aa0 │ │ │ │ lsls r3, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r4} │ │ │ │ + ldmia r2, {r1, r2, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 3606b0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -328493,51 +328491,51 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (360828 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #80] @ (36082c ) │ │ │ │ ldr r1, [pc, #80] @ (360830 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #64] @ (360834 ) │ │ │ │ ldr r3, [pc, #68] @ (360838 ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r1, [pc, #64] @ (36083c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strh.w r4, [r0, #114] @ 0x72 │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #8 │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r1, [pc, #44] @ (360840 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72ca00 │ │ │ │ - ldr r0, [pc, #256] @ (360924 ) │ │ │ │ + b.w 72ca30 │ │ │ │ + ldr r0, [pc, #448] @ (3609e4 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs r3, #54 @ 0x36 │ │ │ │ + subs r3, #102 @ 0x66 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r6, #4] │ │ │ │ + ldrh r2, [r4, #6] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - vshr.s32 q8, q2, #30 │ │ │ │ - strh r2, [r2, #8] │ │ │ │ + ands.w r0, r2, #84 @ 0x54 │ │ │ │ + strh r2, [r0, #10] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r3, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r6, #76] @ 0x4c │ │ │ │ lsls r2, r4, #3 │ │ │ │ @@ -328553,72 +328551,72 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (3608cc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #100] @ (3608d0 ) │ │ │ │ ldr r1, [pc, #100] @ (3608d4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #84] @ (3608d8 ) │ │ │ │ ldr r1, [pc, #88] @ (3608dc ) │ │ │ │ movs r2, #10 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #84] @ (3608e0 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #384 @ 0x180 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov.w r3, #768 @ 0x300 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #60] @ (3608e4 ) │ │ │ │ mov r0, r6 │ │ │ │ strb.w r1, [r5, #67] @ 0x43 │ │ │ │ ldr r2, [pc, #56] @ (3608e8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #56] @ (3608ec ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 733af0 │ │ │ │ + b.w 733b20 │ │ │ │ nop │ │ │ │ - blx r6 │ │ │ │ + blx ip │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs r2, #166 @ 0xa6 │ │ │ │ + subs r2, #214 @ 0xd6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r4, #0] │ │ │ │ + ldrh r2, [r2, #2] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - vqadd.s16 q8, q1, q2 │ │ │ │ - strh r4, [r0, #4] │ │ │ │ + vmov.i32 q0, #36 @ 0x00000024 │ │ │ │ + strh r4, [r6, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, #68] @ 0x44 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - ldmia r0!, {r1, r5} │ │ │ │ + ldmia r0!, {r1, r4, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4} │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #72] @ (360948 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -328628,40 +328626,40 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #52] @ (360954 ) │ │ │ │ ldr r1, [pc, #56] @ (360958 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ strb.w r5, [r0, #98] @ 0x62 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bxns r0 │ │ │ │ + bxns r6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - mrc 0, 5, r0, cr6, cr4, {2} │ │ │ │ - ldrb r6, [r4, #31] │ │ │ │ + mcr 0, 7, r0, cr6, cr4, {2} │ │ │ │ + strh r6, [r2, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r7!, {r1, r2, r5, r7} │ │ │ │ + stmia r7!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r7!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #72] @ (3609b4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -328669,41 +328667,41 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #72] @ (3609bc ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #56] @ (3609c0 ) │ │ │ │ ldr r1, [pc, #56] @ (3609c4 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #98] @ 0x62 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - mov r8, r3 │ │ │ │ + mov r8, r9 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - mcr 0, 2, r0, cr10, cr4, {2} │ │ │ │ - ldrb r0, [r7, #29] │ │ │ │ + mrc 0, 3, r0, cr10, cr4, {2} │ │ │ │ + ldrb r0, [r5, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r7!, {r2, r3, r4, r5} │ │ │ │ + stmia r7!, {r2, r3, r5, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r7!, {r4, r6} │ │ │ │ + stmia r7!, {r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #60] @ (360a14 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -328711,36 +328709,36 @@ │ │ │ │ movs r3, #10 │ │ │ │ ldr r1, [pc, #60] @ (360a1c ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #44] @ (360a20 ) │ │ │ │ ldr r1, [pc, #44] @ (360a24 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 369074 │ │ │ │ nop │ │ │ │ - mov r4, r5 │ │ │ │ + mov r4, fp │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldcl 0, cr0, [lr, #336] @ 0x150 │ │ │ │ - ldrb r4, [r1, #28] │ │ │ │ + mcr 0, 0, r0, cr14, cr4, {2} │ │ │ │ + ldrb r4, [r7, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r6!, {r4, r6, r7} │ │ │ │ + stmia r7!, {} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r6!, {r2, r5, r6, r7} │ │ │ │ + stmia r7!, {r2, r4} │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #148] @ 360acc │ │ │ │ sub sp, #16 │ │ │ │ @@ -328748,15 +328746,15 @@ │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #144] @ (360ad4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r5, #69120 @ 0x10e00 │ │ │ │ add.w r6, r5, #69632 @ 0x11000 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add.w r4, r4, #472 @ 0x1d8 │ │ │ │ bl 2c5d7c │ │ │ │ @@ -328791,19 +328789,19 @@ │ │ │ │ add.w r1, r5, #70144 @ 0x11200 │ │ │ │ mov r0, r4 │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 524574 │ │ │ │ nop │ │ │ │ - cmp sl, r9 │ │ │ │ + cmp sl, pc │ │ │ │ lsls r1, r5, #1 │ │ │ │ - stmia r6!, {r7} │ │ │ │ + stmia r6!, {r4, r5, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r6!, {r1, r2, r4, r7} │ │ │ │ + stmia r6!, {r1, r2, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 00360ad8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -328911,19 +328909,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r1, #2] │ │ │ │ lsls r4, r2, #3 │ │ │ │ - stmia r5!, {r2, r5, r6, r7} │ │ │ │ + stmia r6!, {r2, r4} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r5!, {r1, r2, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r5!, {r1, r3, r7} │ │ │ │ + stmia r5!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #252] @ (360d28 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -328934,15 +328932,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr.w r9, [pc, #240] @ 360d34 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add r9, pc │ │ │ │ bl 3691ec │ │ │ │ cbnz r0, 360c72 │ │ │ │ @@ -328960,15 +328958,15 @@ │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #188] @ (360d3c ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 2c5bc8 │ │ │ │ ldr r3, [pc, #164] @ (360d40 ) │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #69120 @ 0x10e00 │ │ │ │ @@ -329018,29 +329016,29 @@ │ │ │ │ b.w 43f314 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - mvns r2, r3 │ │ │ │ + add r2, r1 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - stmia r4!, {r2, r4, r7} │ │ │ │ + stmia r4!, {r2, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r4!, {r1, r2, r5, r7} │ │ │ │ + stmia r4!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrb r0, [r2, #29] │ │ │ │ lsls r6, r4, #3 │ │ │ │ - adds r6, #132 @ 0x84 │ │ │ │ + adds r6, #180 @ 0xb4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r0, #32] │ │ │ │ + strh r0, [r6, #32] │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r0, [pc, #944] @ (3610f4 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r5, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #292] @ (360e80 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -329053,15 +329051,15 @@ │ │ │ │ ldr r3, [pc, #288] @ (360e8c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ mov r9, r3 │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r2, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ bl 3691ec │ │ │ │ cbnz r0, 360da2 │ │ │ │ add sp, #28 │ │ │ │ @@ -329090,15 +329088,15 @@ │ │ │ │ ldr r2, [pc, #196] @ (360e90 ) │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #196] @ (360e94 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 2c5bc8 │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #65536 @ 0x10000 │ │ │ │ add.w r3, r4, #1776 @ 0x6f0 │ │ │ │ @@ -329151,29 +329149,29 @@ │ │ │ │ b.w 43f314 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, r5 │ │ │ │ + cmn r4, r3 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - stmia r3!, {r2, r3, r4, r6} │ │ │ │ + stmia r3!, {r2, r3, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r3!, {r1, r4, r5, r6} │ │ │ │ + stmia r3!, {r1, r5, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrb r2, [r6, #24] │ │ │ │ lsls r6, r4, #3 │ │ │ │ - adds r5, #50 @ 0x32 │ │ │ │ + adds r5, #98 @ 0x62 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r5, #20] │ │ │ │ + strh r6, [r3, #22] │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r0, [pc, #944] @ (36124c ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r3} │ │ │ │ + stmia r3!, {r3, r4, r5} │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsrs r1, r2, #1 │ │ │ │ orrs.w r1, r1, r3, lsl #31 │ │ │ │ beq.n 360ed4 │ │ │ │ cmp r1, #10 │ │ │ │ beq.n 360ec0 │ │ │ │ cmp r1, #9 │ │ │ │ @@ -329240,15 +329238,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (360f54 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ ldrb r2, [r4, #21] │ │ │ │ lsls r4, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #548] @ (361190 ) │ │ │ │ @@ -329472,25 +329470,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (36123c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #116] @ (361240 ) │ │ │ │ ldr r1, [pc, #116] @ (361244 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #100] @ (361248 ) │ │ │ │ ldr r2, [pc, #104] @ (36124c ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r3, [pc, #100] @ (361250 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -329505,39 +329503,39 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ movw r4, #4660 @ 0x1234 │ │ │ │ movt r4, #4369 @ 0x1111 │ │ │ │ movs r2, #7 │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r6, #168 @ 0xa8 │ │ │ │ + subs r6, #216 @ 0xd8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - adds r1, #70 @ 0x46 │ │ │ │ + adds r1, #118 @ 0x76 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r0, #27] │ │ │ │ + ldrb r2, [r6, #27] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - b.n 360e28 │ │ │ │ + b.n 360e88 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r4, #28] │ │ │ │ + strb r2, [r2, #29] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r3, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - nop {6} │ │ │ │ + nop {9} │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrb r6, [r7, #10] │ │ │ │ lsls r4, r2, #3 │ │ │ │ lsls r7, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r0, r4] │ │ │ │ lsls r2, r4, #3 │ │ │ │ @@ -329552,46 +329550,46 @@ │ │ │ │ ldr r1, [pc, #76] @ (3612c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #60] @ (3612c8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (3612cc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #60] @ (3612d0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 733a70 │ │ │ │ + bl 733aa0 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subs r5, #238 @ 0xee │ │ │ │ + subs r6, #30 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - b.n 360d54 │ │ │ │ + b.n 360db4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r7, #25] │ │ │ │ + strb r0, [r5, #26] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r7, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0006 │ │ │ │ + bkpt 0x0036 │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 3612ec │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -329635,15 +329633,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r6, r0, #2624 @ 0xa40 │ │ │ │ ldr r7, [pc, #636] @ (3615dc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r7, pc │ │ │ │ ldrd r3, r1, [r6, #-8] │ │ │ │ cmp.w r3, #4194304 @ 0x400000 │ │ │ │ @@ -329678,15 +329676,15 @@ │ │ │ │ add r8, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r2, r8, #104 @ 0x68 │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 2c5bc8 │ │ │ │ ldr r3, [pc, #520] @ (3615f0 ) │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ mov r1, r5 │ │ │ │ @@ -329765,24 +329763,24 @@ │ │ │ │ ldr r1, [pc, #348] @ (361610 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 730530 │ │ │ │ - bl 72c6d4 │ │ │ │ + bl 730560 │ │ │ │ + bl 72c704 │ │ │ │ ldr r2, [pc, #328] @ (361614 ) │ │ │ │ ldr r1, [pc, #332] @ (361618 ) │ │ │ │ add.w r3, r4, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ bl 43dc08 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 361560 │ │ │ │ ldr.w r3, [r5, #880] @ 0x370 │ │ │ │ bic.w r3, r3, #4 │ │ │ │ str.w r3, [r5, #880] @ 0x370 │ │ │ │ movs r2, #0 │ │ │ │ @@ -329796,15 +329794,15 @@ │ │ │ │ ldr r4, [pc, #272] @ (36161c ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -329812,15 +329810,15 @@ │ │ │ │ ldr r4, [pc, #232] @ (361620 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -329864,59 +329862,59 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #32 │ │ │ │ + subs r5, #80 @ 0x50 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - bkpt 0x0022 │ │ │ │ + bkpt 0x0052 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r0, [r2, #12] │ │ │ │ + strh r0, [r0, #14] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrb r0, [r0, #1] │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldrb r2, [r5, #3] │ │ │ │ lsls r4, r2, #3 │ │ │ │ - subs r4, #162 @ 0xa2 │ │ │ │ + subs r4, #210 @ 0xd2 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - cmp r7, #58 @ 0x3a │ │ │ │ + cmp r7, #106 @ 0x6a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r7, #18] │ │ │ │ + ldrb r0, [r5, #19] │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r5, [pc, #720] @ (3618c4 ) │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r4, r6, r7, pc} │ │ │ │ + bkpt 0x000e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r1, r3, r5, r6, r7} │ │ │ │ + pop {r1, r3, r4, pc} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r5, r6, r7} │ │ │ │ + pop {r4, pc} │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [pc, #944] @ (3619b4 ) │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r7, pc} │ │ │ │ + pop {r1, r3, r4, r5, r7, pc} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r3, #178 @ 0xb2 │ │ │ │ + subs r3, #226 @ 0xe2 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - cmp r6, #80 @ 0x50 │ │ │ │ + cmp r6, #128 @ 0x80 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r1, #15] │ │ │ │ + ldrb r2, [r7, #15] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - strb r4, [r0, #16] │ │ │ │ + strb r4, [r6, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r2, r5, lr} │ │ │ │ + push {r2, r4, r6, lr} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - pop {r1, r3, r4, r7} │ │ │ │ + pop {r1, r3, r6, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r1, r2, r6} │ │ │ │ + pop {r1, r2, r4, r5, r6} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cbnz r0, 3616a4 │ │ │ │ + pop {r5} │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r1, r2, r3, r4, r5, r6} │ │ │ │ + pop {r1, r2, r3, r5, r7} │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 361674 │ │ │ │ sub sp, #8 │ │ │ │ @@ -329925,30 +329923,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (36167c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ strb.w r4, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r2, #30 │ │ │ │ + subs r2, #78 @ 0x4e │ │ │ │ lsls r1, r5, #1 │ │ │ │ - cbnz r4, 3616c2 │ │ │ │ + cbnz r4, 3616ce │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r1, #26] │ │ │ │ + ldrb r6, [r7, #26] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 3616c4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -329956,29 +329954,29 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #48] @ (3616cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r0, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - subs r1, #202 @ 0xca │ │ │ │ + subs r1, #250 @ 0xfa │ │ │ │ lsls r1, r5, #1 │ │ │ │ - revsh r0, r1 │ │ │ │ + revsh r0, r7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r2, [r7, #24] │ │ │ │ + ldrb r2, [r5, #25] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 36170c │ │ │ │ sub sp, #12 │ │ │ │ @@ -329986,25 +329984,25 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #40] @ (361714 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2c5d7c │ │ │ │ nop │ │ │ │ - subs r1, #122 @ 0x7a │ │ │ │ + subs r1, #170 @ 0xaa │ │ │ │ lsls r1, r5, #1 │ │ │ │ - rev16 r0, r7 │ │ │ │ + hlt 0x0028 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r2, [r5, #23] │ │ │ │ + ldrb r2, [r3, #24] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ubfx ip, r0, #4, #4 │ │ │ │ bic.w r3, r0, #15 │ │ │ │ orr.w r3, r3, ip │ │ │ │ mov.w ip, r0, lsr #8 │ │ │ │ and.w r2, r0, #15 │ │ │ │ strb r3, [r1, #1] │ │ │ │ @@ -330246,15 +330244,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - adds r7, #58 @ 0x3a │ │ │ │ + adds r7, #106 @ 0x6a │ │ │ │ lsls r1, r5, #1 │ │ │ │ mov.w ip, r0, lsl #1 │ │ │ │ push {lr} │ │ │ │ ubfx r3, r0, #15, #1 │ │ │ │ lsrs r2, r0, #4 │ │ │ │ mov.w lr, r0, lsr #9 │ │ │ │ and.w ip, ip, #62 @ 0x3e │ │ │ │ @@ -330473,15 +330471,15 @@ │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #3004] @ 0xbbc │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (361c74 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ strb r2, [r6, #4] │ │ │ │ lsls r4, r2, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -331356,15 +331354,15 @@ │ │ │ │ ldr.w r0, [lr, #2244] @ 0x8c4 │ │ │ │ b.n 36242c │ │ │ │ cbnz r4, 36264c │ │ │ │ ldr.w r0, [r0, #2244] @ 0x8c4 │ │ │ │ b.n 36242c │ │ │ │ ldr r0, [pc, #84] @ (362698 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 36211e │ │ │ │ mov.w r3, #1192 @ 0x4a8 │ │ │ │ mla lr, r3, r4, r0 │ │ │ │ ldr.w r1, [lr, #2248] @ 0x8c8 │ │ │ │ ldr.w r2, [lr, #2252] @ 0x8cc │ │ │ │ lsrs r3, r1, #12 │ │ │ │ mov.w ip, r1, lsr #8 │ │ │ │ @@ -331383,15 +331381,15 @@ │ │ │ │ orr.w r0, r0, r3, lsl #12 │ │ │ │ b.n 36242c │ │ │ │ nop │ │ │ │ ldr r0, [r5, #80] @ 0x50 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #896 @ 0x380 │ │ │ │ + add r4, sp, #64 @ 0x40 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #980] @ 0x3d4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -331401,52 +331399,52 @@ │ │ │ │ beq.n 36270c │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.n 3626c8 │ │ │ │ ldr.w r3, [r4, #984] @ 0x3d8 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 362734 │ │ │ │ movs r1, #0 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr.w r3, [r4, #980] @ 0x3d4 │ │ │ │ ldr.w r0, [r4, #928] @ 0x3a0 │ │ │ │ lsls r3, r3, #19 │ │ │ │ bpl.n 3626e2 │ │ │ │ ldr.w r3, [r4, #984] @ 0x3d8 │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 36272c │ │ │ │ movs r1, #0 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr.w r3, [r4, #980] @ 0x3d4 │ │ │ │ ldr.w r0, [r4, #932] @ 0x3a4 │ │ │ │ lsls r2, r3, #14 │ │ │ │ bpl.n 362700 │ │ │ │ ldr.w r3, [r4, #984] @ 0x3d8 │ │ │ │ lsls r3, r3, #29 │ │ │ │ it mi │ │ │ │ movmi r1, #1 │ │ │ │ bmi.n 362702 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr.w r0, [r4, #928] @ 0x3a0 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr.w r0, [r4, #932] @ 0x3a4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ b.n 3626e8 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ b.n 3626ce │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #72] @ 362794 │ │ │ │ sub sp, #20 │ │ │ │ @@ -331454,39 +331452,39 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (36279c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #52] @ (3627a0 ) │ │ │ │ ldr r1, [pc, #56] @ (3627a4 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (3627a8 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #40] @ (3627ac ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b6cc │ │ │ │ + b.w 72b6fc │ │ │ │ nop │ │ │ │ - cmp r1, #142 @ 0x8e │ │ │ │ + cmp r1, #190 @ 0xbe │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs r0, r5, r6 │ │ │ │ + subs r0, r3, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r4, #16] │ │ │ │ + ldr r2, [r2, #20] │ │ │ │ lsls r6, r2, #1 │ │ │ │ str r4, [r6, #96] @ 0x60 │ │ │ │ lsls r4, r2, #3 │ │ │ │ lsls r3, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r5, #11 │ │ │ │ movs r0, r0 │ │ │ │ @@ -331758,15 +331756,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #299 @ 0x12b │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r1, [r0, #936] @ 0x3a8 │ │ │ │ cbz r1, 362ad6 │ │ │ │ ldr r2, [pc, #96] @ (362b0c ) │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ @@ -331786,32 +331784,32 @@ │ │ │ │ ldr r2, [pc, #56] @ (362b10 ) │ │ │ │ add.w r3, r4, #44 @ 0x2c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1954 @ 0x7a2 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - movs r6, #88 @ 0x58 │ │ │ │ + movs r6, #136 @ 0x88 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r7, pc, #728 @ (adr r7, 362de0 ) │ │ │ │ + add r7, pc, #920 @ (adr r7, 362ea0 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r7, pc, #832 @ (adr r7, 362e4c ) │ │ │ │ + add r0, sp, #0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ str r6, [r5, #44] @ 0x2c │ │ │ │ lsls r4, r2, #3 │ │ │ │ - add r2, pc, #544 @ (adr r2, 362d34 ) │ │ │ │ + add r2, pc, #736 @ (adr r2, 362df4 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #148] @ (362bb8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -331821,25 +331819,25 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #128] @ (362bc4 ) │ │ │ │ ldr r1, [pc, #128] @ (362bc8 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r1, r4, #924 @ 0x39c │ │ │ │ str.w r2, [r3, #3000] @ 0xbb8 │ │ │ │ bl 336584 │ │ │ │ add.w r1, r4, #928 @ 0x3a0 │ │ │ │ @@ -331864,23 +331862,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 336634 │ │ │ │ nop.w │ │ │ │ asrs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #216 @ (adr r7, 362c94 ) │ │ │ │ + add r7, pc, #408 @ (adr r7, 362d54 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r5, #180 @ 0xb4 │ │ │ │ + movs r5, #228 @ 0xe4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r7, pc, #48 @ (adr r7, 362bf4 ) │ │ │ │ + add r7, pc, #240 @ (adr r7, 362cb4 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmia r5!, {r1, r4, r6, r7} │ │ │ │ + stmia r6!, {r1} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r5!, {r2, r5, r6, r7} │ │ │ │ + stmia r6!, {r2, r4} │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r2, [r2, #32] │ │ │ │ lsls r4, r2, #3 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 362cb8 │ │ │ │ ldr.w r3, [r0, #920] @ 0x398 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -332146,15 +332144,15 @@ │ │ │ │ ldr r3, [pc, #32] @ (362eb8 ) │ │ │ │ add r3, pc │ │ │ │ b.n 362dda │ │ │ │ ldr r3, [pc, #28] @ (362ebc ) │ │ │ │ add r3, pc │ │ │ │ b.n 362dda │ │ │ │ nop │ │ │ │ - add r4, pc, #656 @ (adr r4, 363138 ) │ │ │ │ + add r4, pc, #848 @ (adr r4, 3631f8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ mrc 15, 2, APSR_nzcv, cr5, cr15, {7} │ │ │ │ stmia r7!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r5, r6, #3 │ │ │ │ stcl 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ ldc 15, cr15, [r3, #-1020]! @ 0xfffffc04 │ │ │ │ ldcl 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ @@ -332196,15 +332194,15 @@ │ │ │ │ movw r3, #299 @ 0x12b │ │ │ │ ldr r1, [pc, #180] @ (362fe8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r6, r0 │ │ │ │ movs r4, #0 │ │ │ │ add.w r5, r6, #1136 @ 0x470 │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #940 @ 0x3ac │ │ │ │ blx 28a9f4 │ │ │ │ @@ -332249,19 +332247,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - movs r1, #178 @ 0xb2 │ │ │ │ + movs r1, #226 @ 0xe2 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r3, pc, #64 @ (adr r3, 363028 ) │ │ │ │ + add r3, pc, #256 @ (adr r3, 3630e8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r3, pc, #176 @ (adr r3, 36309c ) │ │ │ │ + add r3, pc, #368 @ (adr r3, 36315c ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #812] @ (36332c ) │ │ │ │ @@ -332539,15 +332537,15 @@ │ │ │ │ nop │ │ │ │ ldrh r6, [r3, r6] │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r0, r6] │ │ │ │ lsls r6, r4, #3 │ │ │ │ - ldr r7, [sp, #496] @ 0x1f0 │ │ │ │ + ldr r7, [sp, #688] @ 0x2b0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov ip, r1 │ │ │ │ @@ -334049,15 +334047,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.n 364396 │ │ │ │ ldr r0, [pc, #200] @ (3644c4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ mov.w r3, #1192 @ 0x4a8 │ │ │ │ mla r3, r3, r5, r4 │ │ │ │ ldr.w r0, [r3, #2280] @ 0x8e8 │ │ │ │ b.n 364396 │ │ │ │ ldr.w r0, [r8, #2280] @ 0x8e8 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #1 │ │ │ │ @@ -334070,27 +334068,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bmi.n 364456 │ │ │ │ ldr.w r0, [r8, #2280] @ 0x8e8 │ │ │ │ b.n 364396 │ │ │ │ ldr r0, [pc, #140] @ (3644c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 36426a │ │ │ │ ldr r0, [pc, #136] @ (3644cc ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r0, [r8, #2312] @ 0x908 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ b.n 36437a │ │ │ │ ldr r0, [pc, #120] @ (3644d0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 364432 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ (3644d4 ) │ │ │ │ movw r2, #265 @ 0x109 │ │ │ │ ldr r1, [pc, #104] @ (3644d8 ) │ │ │ │ ldr r0, [pc, #108] @ (3644dc ) │ │ │ │ add r3, pc │ │ │ │ @@ -334123,39 +334121,39 @@ │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ blx fp │ │ │ │ lsls r6, r4, #3 │ │ │ │ - ldrh r6, [r0, #58] @ 0x3a │ │ │ │ + ldrh r6, [r6, #58] @ 0x3a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r2, #52] @ 0x34 │ │ │ │ + ldrh r6, [r0, #54] @ 0x36 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r3, #58] @ 0x3a │ │ │ │ + ldrh r6, [r1, #60] @ 0x3c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r3, #56] @ 0x38 │ │ │ │ + ldrh r6, [r1, #58] @ 0x3a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r4, r6, #17 │ │ │ │ + lsrs r4, r4, #18 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs r0, #246 @ 0xf6 │ │ │ │ + subs r1, #38 @ 0x26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r1, #10 │ │ │ │ + subs r1, #58 @ 0x3a │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r3, #17 │ │ │ │ + lsrs r6, r1, #18 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrh r4, [r7, #44] @ 0x2c │ │ │ │ + ldrh r4, [r5, #46] @ 0x2e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r0, [r5, #50] @ 0x32 │ │ │ │ + ldrh r0, [r3, #52] @ 0x34 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r0, r1, #17 │ │ │ │ + lsrs r0, r7, #17 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrh r6, [r4, #44] @ 0x2c │ │ │ │ + ldrh r6, [r2, #46] @ 0x2e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r4, #50] @ 0x32 │ │ │ │ + ldrh r6, [r2, #52] @ 0x34 │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 364594 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -335035,15 +335033,15 @@ │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #2228] @ 0x8b4 │ │ │ │ b.n 364b00 │ │ │ │ ldr r0, [pc, #384] @ (365090 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ movs r3, #1 │ │ │ │ b.n 364e48 │ │ │ │ ldrh.w r0, [r2, #2242] @ 0x8c2 │ │ │ │ ubfx r3, r5, #0, #11 │ │ │ │ ubfx r5, r5, #11, #11 │ │ │ │ strh.w r3, [r2, #2242] @ 0x8c2 │ │ │ │ cmp r0, r3 │ │ │ │ @@ -335138,54 +335136,54 @@ │ │ │ │ bpl.w 364982 │ │ │ │ ldr r0, [pc, #92] @ (365098 ) │ │ │ │ add r0, pc │ │ │ │ b.n 364f12 │ │ │ │ ldr r0, [pc, #92] @ (36509c ) │ │ │ │ strd r2, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ b.n 364a94 │ │ │ │ ldr r0, [pc, #76] @ (3650a0 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 364e46 │ │ │ │ ldr r0, [pc, #64] @ (3650a4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 364b3c │ │ │ │ ldr r0, [pc, #52] @ (3650a8 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 36493c │ │ │ │ nop │ │ │ │ cmp ip, ip │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe82fffff │ │ │ │ b.n 364cc6 │ │ │ │ - vsri.64 q12, q14, #1 │ │ │ │ + vabal.u q12, d15, d28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ b.n 364ace │ │ │ │ - vsubw.u q12, , d30 │ │ │ │ + vrsra.u64 q12, q7, #1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r4, [r1, #20] │ │ │ │ + strh r4, [r7, #20] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r2, [r7, #18] │ │ │ │ + strh r2, [r5, #20] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r2, [r5, #18] │ │ │ │ + strh r2, [r3, #20] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r4, [r3, #18] │ │ │ │ + strh r4, [r1, #20] │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 003650ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -335287,18 +335285,18 @@ │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #90 @ 0x5a │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r2, #52 @ 0x34 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - vmla.i q8, q4, d0[6] │ │ │ │ - cmp r3, #202 @ 0xca │ │ │ │ + vrev64.32 q8, q12 │ │ │ │ + cmp r3, #250 @ 0xfa │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r3, #224 @ 0xe0 │ │ │ │ + cmp r4, #16 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 003651c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -335411,15 +335409,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 288d34 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (365300 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ subs r3, #174 @ 0xae │ │ │ │ lsls r4, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #400] @ (3654a8 ) │ │ │ │ @@ -335578,57 +335576,57 @@ │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #116 @ 0x74 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - strh r0, [r2, #10] │ │ │ │ + strh r0, [r0, #12] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (365518 ) │ │ │ │ ldr r2, [pc, #76] @ (36551c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (365520 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #64] @ (365524 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #7 │ │ │ │ add r1, pc │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r3, [pc, #56] @ (365528 ) │ │ │ │ ldr r1, [pc, #60] @ (36552c ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r3, [pc, #48] @ (365530 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - stc2 0, cr0, [r0], #416 @ 0x1a0 │ │ │ │ - mcr 0, 1, r0, cr14, cr3, {2} │ │ │ │ - subs r3, #170 @ 0xaa │ │ │ │ + ldc2l 0, cr0, [r0], {104} @ 0x68 │ │ │ │ + mrc 0, 2, r0, cr14, cr3, {2} │ │ │ │ + subs r3, #218 @ 0xda │ │ │ │ lsls r6, r2, #1 │ │ │ │ movs r7, #62 @ 0x3e │ │ │ │ lsls r2, r4, #3 │ │ │ │ lsls r3, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ @@ -335658,36 +335656,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [lr, #1076] @ 0x434 │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [lr, #1082] @ 0x43a │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #24] @ (3655ac ) │ │ │ │ ldr r0, [pc, #24] @ (3655b0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 365564 │ │ │ │ nop │ │ │ │ adds r6, #90 @ 0x5a │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbde0068 │ │ │ │ - lsrs r4, r5, #17 │ │ │ │ + stc2 0, cr0, [lr], {104} @ 0x68 │ │ │ │ + lsrs r4, r3, #18 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 3655fc │ │ │ │ sub sp, #12 │ │ │ │ @@ -335695,30 +335693,30 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #52] @ (365604 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #1081] @ 0x439 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xfba60068 │ │ │ │ - strh r0, [r7, #0] │ │ │ │ + @ instruction: 0xfbd60068 │ │ │ │ + strh r0, [r5, #2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r2, [r3, #2] │ │ │ │ + strh r2, [r1, #4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 365674 │ │ │ │ sub sp, #12 │ │ │ │ @@ -335726,15 +335724,15 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #88] @ (36567c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ addw lr, r0, #1124 @ 0x464 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #1082] @ 0x43a │ │ │ │ mov r4, r0 │ │ │ │ addw ip, r0, #1084 @ 0x43c │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ mov.w r5, #256 @ 0x100 │ │ │ │ @@ -335748,18 +335746,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xfb520068 │ │ │ │ - ldrb r4, [r4, #31] │ │ │ │ + @ instruction: 0xfb820068 │ │ │ │ + strh r4, [r2, #0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r4, [r0, #0] │ │ │ │ + strh r4, [r6, #0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #224] @ (365774 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -335769,15 +335767,15 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [r0, #752] @ 0x2f0 │ │ │ │ ldr r7, [pc, #204] @ (365780 ) │ │ │ │ add r7, pc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 365744 │ │ │ │ ldr r3, [pc, #200] @ (365784 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -335785,15 +335783,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ movs r7, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 73355c │ │ │ │ + bl 73358c │ │ │ │ ldr.w r3, [r4, #1128] @ 0x468 │ │ │ │ str.w r3, [r4, #1136] @ 0x470 │ │ │ │ ldr.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r2, [pc, #172] @ (36578c ) │ │ │ │ ldr r1, [pc, #172] @ (365790 ) │ │ │ │ add.w r3, r3, #1048576 @ 0x100000 │ │ │ │ str.w r3, [r4, #1152] @ 0x480 │ │ │ │ @@ -335801,15 +335799,15 @@ │ │ │ │ ldr.w r3, [r4, #1124] @ 0x464 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r4, #1132] @ 0x46c │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ str.w r7, [r4, #1140] @ 0x474 │ │ │ │ str.w r7, [r4, #1144] @ 0x478 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #140] @ (365794 ) │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #760] @ 0x2f8 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #764 @ 0x2fc │ │ │ │ bl 525300 │ │ │ │ mov r0, r6 │ │ │ │ @@ -335832,45 +335830,45 @@ │ │ │ │ ldr r1, [pc, #84] @ (3657a0 ) │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #410 @ 0x19a │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0xfada0068 │ │ │ │ - ldrb r4, [r5, #29] │ │ │ │ + @ instruction: 0xfb0a0068 │ │ │ │ + ldrb r4, [r3, #30] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r4, [r1, #30] │ │ │ │ + ldrb r4, [r7, #30] │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r4, #240 @ 0xf0 │ │ │ │ lsls r6, r4, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #30] │ │ │ │ + ldrb r4, [r5, #31] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r3, #30] │ │ │ │ + ldrb r6, [r1, #31] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r0, r4, #2 │ │ │ │ + subs r0, r2, #3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r6, [r2, #30] │ │ │ │ + ldrb r6, [r0, #31] │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r7, #132 @ 0x84 │ │ │ │ lsls r4, r2, #3 │ │ │ │ - ldrb r6, [r0, #28] │ │ │ │ + ldrb r6, [r6, #28] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r5, #27] │ │ │ │ + ldrb r0, [r3, #28] │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #128] @ (365838 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -335880,15 +335878,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r1, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #92] @ 365830 │ │ │ │ ldr r2, [pc, #108] @ (365844 ) │ │ │ │ add.w r7, r0, #856 @ 0x358 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -335903,42 +335901,42 @@ │ │ │ │ add r6, pc │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r7 │ │ │ │ bl 336634 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ addw r1, r5, #1076 @ 0x434 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 336584 │ │ │ │ nop.w │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, #25] │ │ │ │ + ldrb r2, [r4, #26] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsh.w r0, [r4, #104] @ 0x68 │ │ │ │ - ldrb r4, [r0, #25] │ │ │ │ + vld1.8 {d16[3]}, [r4], r8 │ │ │ │ + ldrb r4, [r6, #25] │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r6, #200 @ 0xc8 │ │ │ │ lsls r4, r2, #3 │ │ │ │ - ldr r1, [sp, #240] @ 0xf0 │ │ │ │ + ldr r1, [sp, #432] @ 0x1b0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [sp, #128] @ 0x80 │ │ │ │ + ldr r1, [sp, #320] @ 0x140 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ mov r7, r0 │ │ │ │ @@ -336371,15 +336369,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 365da4 │ │ │ │ ldr.w r0, [r5, #1076] @ 0x434 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldr r1, [pc, #128] @ (365dd0 ) │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bmi.n 365d7c │ │ │ │ ldr r2, [pc, #124] @ (365dd4 ) │ │ │ │ ldr r3, [pc, #104] @ (365dc4 ) │ │ │ │ @@ -336409,15 +336407,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (365ddc ) │ │ │ │ ldr r0, [pc, #76] @ (365de0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #116 @ 0x74 │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #56] @ (365de4 ) │ │ │ │ movw r2, #333 @ 0x14d │ │ │ │ ldr r1, [pc, #56] @ (365de8 ) │ │ │ │ ldr r0, [pc, #56] @ (365dec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -336435,21 +336433,21 @@ │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #74 @ 0x4a │ │ │ │ lsls r6, r4, #3 │ │ │ │ cmp r6, #36 @ 0x24 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - @ instruction: 0xf3e00068 │ │ │ │ - lsls r6, r5, #17 │ │ │ │ + ands.w r0, r0, #15204352 @ 0xe80000 │ │ │ │ + lsls r6, r3, #18 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xf3c20068 │ │ │ │ - ldrb r0, [r1, #2] │ │ │ │ + @ instruction: 0xf3f20068 │ │ │ │ + ldrb r0, [r7, #2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r0, #4] │ │ │ │ + ldrb r0, [r6, #4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 00365df0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -336538,15 +336536,15 @@ │ │ │ │ asrs r0, r3, #31 │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ str.w r0, [r4, #2212] @ 0x8a4 │ │ │ │ cbz r2, 365f7c │ │ │ │ smull r2, r3, r2, r3 │ │ │ │ add r1, pc, #124 @ (adr r1, 365fa0 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a3e50 │ │ │ │ + bl 8a3e80 │ │ │ │ add.w r3, r8, sl │ │ │ │ ldr r2, [pc, #132] @ (365fb4 ) │ │ │ │ adds r5, #1 │ │ │ │ str.w r3, [r4, #2220] @ 0x8ac │ │ │ │ add r5, r3 │ │ │ │ ldr r3, [pc, #112] @ (365fac ) │ │ │ │ add r2, pc │ │ │ │ @@ -336571,32 +336569,32 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and.w r1, r1, #1 │ │ │ │ mov r0, ip │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl 8a3610 │ │ │ │ + bl 8a3640 │ │ │ │ mov r2, r0 │ │ │ │ asrs r3, r0, #31 │ │ │ │ add r1, pc, #16 @ (adr r1, 365fa0 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a3e50 │ │ │ │ + bl 8a3e80 │ │ │ │ b.n 365f2a │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #56 @ 0x38 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3220068 │ │ │ │ + @ instruction: 0xf3520068 │ │ │ │ cmp r4, #106 @ 0x6a │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldrb.w r0, [r0, #1424] @ 0x590 │ │ │ │ eor.w r0, r0, #9 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrh.w r0, [r0, #2292] @ 0x8f4 │ │ │ │ @@ -336757,15 +336755,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - adcs.w r0, ip, #104 @ 0x68 │ │ │ │ + @ instruction: 0xf18c0068 │ │ │ │ str r5, [sp, #176] @ 0xb0 │ │ │ │ lsls r5, r6, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ ands.w fp, r6, #7 │ │ │ │ bne.n 366292 │ │ │ │ asrs r4, r3, #3 │ │ │ │ @@ -336846,15 +336844,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - bics.w r0, lr, #104 @ 0x68 │ │ │ │ + orn r0, lr, #104 @ 0x68 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ lsls r5, r6, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -336945,15 +336943,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - vhadd.s8 q0, q7, q12 │ │ │ │ + vhadd.s q0, q7, q12 │ │ │ │ str r2, [sp, #912] @ 0x390 │ │ │ │ lsls r5, r6, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -337043,15 +337041,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - stcl 0, cr0, [r6, #416] @ 0x1a0 │ │ │ │ + ldcl 0, cr0, [r6, #416]! @ 0x1a0 │ │ │ │ str r1, [sp, #608] @ 0x260 │ │ │ │ lsls r5, r6, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ubfx r9, r4, #1, #2 │ │ │ │ asrs r4, r3, #3 │ │ │ │ add.w r6, r2, r4, lsl #2 │ │ │ │ @@ -337607,15 +337605,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 366b7c │ │ │ │ ldr r0, [pc, #224] @ (366c90 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 366b7c │ │ │ │ add.w r2, r4, #65536 @ 0x10000 │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [sp] │ │ │ │ ldr.w r2, [r2, #2192] @ 0x890 │ │ │ │ blx r2 │ │ │ │ @@ -337684,15 +337682,15 @@ │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bxns r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #60] @ 0x3c │ │ │ │ + ldr r0, [r0, #64] @ 0x40 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 00366c94 : │ │ │ │ ldr r3, [pc, #152] @ (366d30 ) │ │ │ │ ldrh.w r1, [r0, #2292] @ 0x8f4 │ │ │ │ add r3, pc │ │ │ │ cmp r1, #9 │ │ │ │ @@ -337725,15 +337723,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #96] @ (366d44 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -337755,23 +337753,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ add.w r0, r0, r1, lsl #1 │ │ │ │ ldrh.w r2, [r0, #2294] @ 0x8f6 │ │ │ │ b.n 366d0e │ │ │ │ subs r2, r1, #4 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - b.n 3667cc │ │ │ │ + b.n 36682c │ │ │ │ lsls r0, r5, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, #44] @ 0x2c │ │ │ │ + ldr r2, [r6, #44] @ 0x2c │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 366e5c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -337861,15 +337859,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add.w r1, r0, #200 @ 0xc8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #16] │ │ │ │ bl 524574 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 730248 │ │ │ │ + bl 730278 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #15 │ │ │ │ strb.w r2, [r4, #196] @ 0xc4 │ │ │ │ str.w r3, [r4, #2368] @ 0x940 │ │ │ │ b.n 366d6c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -337925,21 +337923,21 @@ │ │ │ │ ldr r0, [pc, #24] @ (366efc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [r6, #28] │ │ │ │ + ldr r6, [r4, #32] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 36752c │ │ │ │ + b.n 36758c │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r0, [r5, #12] │ │ │ │ + ldr r0, [r3, #16] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [r7, #12] │ │ │ │ + ldr r0, [r5, #16] │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r4, [r0, #1424] @ 0x590 │ │ │ │ @@ -337952,22 +337950,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r6, r5, #2208 @ 0x8a0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ ldrd r2, r3, [r6, #-8] │ │ │ │ - bl 8a3e50 │ │ │ │ + bl 8a3e80 │ │ │ │ ldrd r2, r3, [r6] │ │ │ │ - bl 8a3e50 │ │ │ │ + bl 8a3e80 │ │ │ │ ldr.w r1, [r5, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl 8a38a4 │ │ │ │ + bl 8a38d4 │ │ │ │ ldr.w r3, [r5, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt.n 366f6e │ │ │ │ ldr.w r3, [r5, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ it ge │ │ │ │ orrge.w r0, r4, #9 │ │ │ │ @@ -338135,15 +338133,15 @@ │ │ │ │ bls.n 3671ee │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r6, [r4, #184] @ 0xb8 │ │ │ │ strh.w r3, [r4, #2306] @ 0x902 │ │ │ │ mov r0, r6 │ │ │ │ lsrs r1, r1, #3 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ ldrh.w r2, [r4, #2298] @ 0x8fa │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3671f8 │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r4, #2298] @ 0x8fa │ │ │ │ ldrh.w r2, [r4, #2310] @ 0x906 │ │ │ │ @@ -338399,26 +338397,26 @@ │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 367358 │ │ │ │ ldr r0, [pc, #28] @ (36745c ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrh.w r3, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 367358 │ │ │ │ adds r6, r7, r1 │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #60] @ 0x3c │ │ │ │ + str r4, [r7, #60] @ 0x3c │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrh.w r3, [r0, #2302] @ 0x8fe │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 367490 │ │ │ │ ldr.w r3, [r0, #2320] @ 0x910 │ │ │ │ movs r2, #8 │ │ │ │ str r3, [r1, #0] │ │ │ │ @@ -338633,15 +338631,15 @@ │ │ │ │ lsls r6, r6, #3 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ and.w r6, r6, #512 @ 0x200 │ │ │ │ orrs r0, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ orr.w r0, r0, ip │ │ │ │ adds r0, #1 │ │ │ │ - bl 8a3610 │ │ │ │ + bl 8a3640 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ smulbb r6, r2, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ cmp.w r6, #16000 @ 0x3e80 │ │ │ │ bgt.w 367808 │ │ │ │ ldr.w r1, [r5, #2380] @ 0x94c │ │ │ │ cmp r1, r2 │ │ │ │ @@ -338819,32 +338817,32 @@ │ │ │ │ add.w ip, ip, #1 │ │ │ │ cmp r6, ip │ │ │ │ bne.n 3678ba │ │ │ │ cmp r9, r0 │ │ │ │ blt.w 36762c │ │ │ │ ldr r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ - bl 8a3610 │ │ │ │ + bl 8a3640 │ │ │ │ ldr.w r4, [r5, #2328] @ 0x918 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8a3610 │ │ │ │ + bl 8a3640 │ │ │ │ adds r1, r0, #1 │ │ │ │ subs r1, r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 2c4fa0 │ │ │ │ b.n 36762c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ - bl 8a38a4 │ │ │ │ + bl 8a38d4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2c4f50 │ │ │ │ b.n 36779e │ │ │ │ ldrb.w r1, [r5, #2376] @ 0x948 │ │ │ │ cmp r1, r9 │ │ │ │ bne.w 3676f6 │ │ │ │ @@ -338856,21 +338854,21 @@ │ │ │ │ b.n 367738 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r2, r4, #26 │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ + str r2, [r1, #52] @ 0x34 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [r0, #44] @ 0x2c │ │ │ │ + str r4, [r6, #44] @ 0x2c │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r4, r6, #21 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - str r2, [r3, #0] │ │ │ │ + str r2, [r1, #4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 00367964 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -339044,15 +339042,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 36799a │ │ │ │ ldr r0, [pc, #188] @ (367c10 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 36799a │ │ │ │ ldrb.w r1, [r4, #1138] @ 0x472 │ │ │ │ and.w r1, r1, #31 │ │ │ │ cmp r1, #20 │ │ │ │ bhi.n 367a88 │ │ │ │ tbb [pc, r1] │ │ │ │ @@ -339101,23 +339099,23 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 367210 │ │ │ │ nop │ │ │ │ asrs r6, r4, #8 │ │ │ │ lsls r6, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 367b5c │ │ │ │ + bvc.n 367bbc │ │ │ │ lsls r0, r5, #1 │ │ │ │ - bvc.n 367cb0 │ │ │ │ + bvc.n 367b10 │ │ │ │ lsls r0, r5, #1 │ │ │ │ asrs r0, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, r4] │ │ │ │ + ldrb r4, [r0, r5] │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ ldr r5, [pc, #252] @ (367d18 ) │ │ │ │ ldr.w lr, [sp, #32] │ │ │ │ mov r7, r2 │ │ │ │ ldr.w ip, [sp, #36] @ 0x24 │ │ │ │ @@ -339261,19 +339259,19 @@ │ │ │ │ add sp, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2c5f58 │ │ │ │ add.w r4, r6, #2416 @ 0x970 │ │ │ │ movs r3, #2 │ │ │ │ movs r0, #1 │ │ │ │ str.w r3, [r6, #2344] @ 0x928 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a3e50 │ │ │ │ + bl 8a3e80 │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2c5f58 │ │ │ │ ldr.w r9, [r6, #2388] @ 0x954 │ │ │ │ mov r7, r0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 367de0 │ │ │ │ @@ -339374,28 +339372,28 @@ │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r3, r0, #19 │ │ │ │ add.w r5, r6, #2416 @ 0x970 │ │ │ │ movs r0, #1 │ │ │ │ str.w r4, [r6, #2344] @ 0x928 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a3e50 │ │ │ │ + bl 8a3e80 │ │ │ │ strd r0, r1, [r5, #-8] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 367e1e │ │ │ │ movs r7, #1 │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2c5f58 │ │ │ │ mov r9, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ ldrh.w r3, [r6, #2302] @ 0x8fe │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ ldrbmi.w r3, [r6, #628] @ 0x274 │ │ │ │ ldrbpl.w r3, [r6, #372] @ 0x174 │ │ │ │ @@ -339463,28 +339461,28 @@ │ │ │ │ lsls r0, r3, #7 │ │ │ │ lsls r3, r3, #3 │ │ │ │ and.w r3, r3, #512 @ 0x200 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ orrs r0, r3 │ │ │ │ orrs r0, r2 │ │ │ │ adds r0, #1 │ │ │ │ - bl 8a3610 │ │ │ │ + bl 8a3640 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ smulbb r3, r3, r0 │ │ │ │ cmp r3, #1 │ │ │ │ ble.w 367de0 │ │ │ │ cmp.w r3, #16000 @ 0x3e80 │ │ │ │ bgt.w 367de0 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a3e50 │ │ │ │ + bl 8a3e80 │ │ │ │ ldr.w r2, [r6, #2352] @ 0x930 │ │ │ │ ldr.w r3, [r6, #2380] @ 0x94c │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ mov sl, r1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -340368,23 +340366,23 @@ │ │ │ │ lsls r6, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r4, #24 │ │ │ │ lsls r6, r4, #3 │ │ │ │ lsrs r4, r7, #22 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - ldmia r5, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r5} │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsrs r4, r7, #5 │ │ │ │ lsls r4, r2, #3 │ │ │ │ lsls r6, r3, #17 │ │ │ │ lsls r6, r4, #3 │ │ │ │ lsls r4, r3, #15 │ │ │ │ lsls r6, r4, #3 │ │ │ │ - ldmia r1!, {r3, r4, r6, r7} │ │ │ │ + ldmia r2!, {r3} │ │ │ │ lsls r0, r5, #1 │ │ │ │ sub.w r3, sl, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -340553,21 +340551,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #272 @ 0x110 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r0, #20 │ │ │ │ lsls r4, r2, #3 │ │ │ │ - stmia r6!, {r6, r7} │ │ │ │ + stmia r6!, {r4, r5, r6, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stmia r6!, {r5, r7} │ │ │ │ + stmia r6!, {r4, r6, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r4, [pc, #440] @ (368d34 ) │ │ │ │ + ldr r4, [pc, #632] @ (368df4 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r5, [pc, #192] @ (368c40 ) │ │ │ │ + ldr r5, [pc, #384] @ (368d00 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 00368b80 : │ │ │ │ ldrb.w r3, [r0, #1421] @ 0x58d │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ submi.w r1, r1, #944 @ 0x3b0 │ │ │ │ @@ -340705,15 +340703,15 @@ │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - stmia r5!, {r3, r4} │ │ │ │ + stmia r5!, {r3, r6} │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 368ba0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -340942,21 +340940,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r5} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stmia r2!, {r3, r4, r5} │ │ │ │ + stmia r2!, {r3, r5, r6} │ │ │ │ lsls r0, r5, #1 │ │ │ │ b.w 368d38 │ │ │ │ │ │ │ │ 00369004 : │ │ │ │ cmp.w r1, #2048 @ 0x800 │ │ │ │ bge.n 36904c │ │ │ │ cmp.w r2, #2048 @ 0x800 │ │ │ │ @@ -341241,15 +341239,15 @@ │ │ │ │ bne.n 3693fc │ │ │ │ ldrb.w r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 369448 │ │ │ │ mov r0, r9 │ │ │ │ bl 55feac │ │ │ │ mov r0, r9 │ │ │ │ - bl 899924 │ │ │ │ + bl 899954 │ │ │ │ mov r0, r9 │ │ │ │ bl 523f7c │ │ │ │ ldr r3, [pc, #272] @ (369488 ) │ │ │ │ str r0, [r4, #4] │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r3, [pc, #268] @ (36948c ) │ │ │ │ @@ -341297,15 +341295,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ clz r3, r2 │ │ │ │ b.n 3692ee │ │ │ │ mov.w r2, #1048576 @ 0x100000 │ │ │ │ movs r3, #1 │ │ │ │ b.n 369304 │ │ │ │ mov r0, r7 │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ movs r0, #0 │ │ │ │ b.n 3693c6 │ │ │ │ ldr r2, [pc, #152] @ (3694a0 ) │ │ │ │ ldr r3, [pc, #152] @ (3694a4 ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r8, #2192] @ 0x890 │ │ │ │ add r3, pc │ │ │ │ @@ -341324,91 +341322,91 @@ │ │ │ │ ldr r1, [pc, #132] @ (3694b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2233 @ 0x8b9 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 369402 │ │ │ │ ldr r3, [pc, #112] @ (3694bc ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #112] @ (3694c0 ) │ │ │ │ ldr r1, [pc, #116] @ (3694c4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r0 │ │ │ │ b.n 369362 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb.w r0, [r8, #229] @ 0xe5 │ │ │ │ str r0, [r1, #60] @ 0x3c │ │ │ │ lsls r5, r6, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ vst1.8 {d0[7]}, [r2], r5 │ │ │ │ str r4, [r2, #52] @ 0x34 │ │ │ │ lsls r5, r6, #3 │ │ │ │ - cmp r0, pc │ │ │ │ + cmp r8, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r4, fp │ │ │ │ + cmp ip, r1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ bvs.n 369476 │ │ │ │ vshr.u64 q15, , #1 │ │ │ │ vqshlu.s64 , , #63 @ 0x3f │ │ │ │ vtbx.8 d31, {d31- instruction: 0xf7da00e5 │ │ │ │ bge.n 36948a │ │ │ │ vtbx.8 d28, {d15-d17}, d1 │ │ │ │ @ instruction: 0xffffcb99 │ │ │ │ vtbl.8 d28, {d15-d17}, d27 │ │ │ │ - vqrdmulh.s , , d10[0] │ │ │ │ + @ instruction: 0xffffbdfa │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r4, pc │ │ │ │ + add ip, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bics r0, r2 │ │ │ │ + mvns r0, r0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - pop {r2, r3, r5, r7, pc} │ │ │ │ + pop {r2, r3, r4, r6, r7, pc} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r6, sp, #696 @ 0x2b8 │ │ │ │ + add r6, sp, #888 @ 0x378 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stc2 0, cr0, [ip], #-340 @ 0xfffffeac │ │ │ │ + mrrc2 0, 5, r0, ip, cr5 │ │ │ │ │ │ │ │ 003694c8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72ca84 │ │ │ │ + bl 72cab4 │ │ │ │ ldr r3, [pc, #128] @ (369568 ) │ │ │ │ ldr r2, [pc, #132] @ (36956c ) │ │ │ │ ldr r1, [pc, #132] @ (369570 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #116] @ (369574 ) │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cbz r0, 369554 │ │ │ │ ldr r3, [pc, #112] @ (369578 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r0, #168 @ 0xa8 │ │ │ │ ldr r5, [pc, #104] @ (36957c ) │ │ │ │ @@ -341441,25 +341439,25 @@ │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ b.n 36950c │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r4, pc} │ │ │ │ + pop {r1, r6, pc} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r5, sp, #912 @ 0x390 │ │ │ │ + add r6, sp, #80 @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, sp, #936 @ 0x3a8 │ │ │ │ + add r5, sp, #104 @ 0x68 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r1, #27 │ │ │ │ + asrs r6, r7, #27 │ │ │ │ lsls r5, r2, #1 │ │ │ │ @ instruction: 0xfa5400d3 │ │ │ │ @ instruction: 0xfa4a00d3 │ │ │ │ - bics r2, r6 │ │ │ │ + mvns r2, r4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ @ instruction: 0xfa0600d3 │ │ │ │ │ │ │ │ 00369588 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -341561,19 +341559,19 @@ │ │ │ │ b.n 3695f6 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ addw r0, r0, #2277 @ 0x8e5 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r1], #-1020 @ 0xfffffc04 │ │ │ │ - cmn r0, r6 │ │ │ │ + orrs r0, r4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ @ instruction: 0xf59400e5 │ │ │ │ sbc.w r0, ip, #7503872 @ 0x728000 │ │ │ │ - str r5, [sp, #400] @ 0x190 │ │ │ │ + str r5, [sp, #592] @ 0x250 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #120] @ (369734 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -341637,15 +341635,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #336] @ (369898 ) │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, #76] @ 0x4c │ │ │ │ lsls r5, r6, #3 │ │ │ │ - b.w 87e9dc │ │ │ │ + b.w 87ea0c │ │ │ │ │ │ │ │ 00369754 : │ │ │ │ subs r3, r1, #0 │ │ │ │ blt.n 3697b2 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -341811,19 +341809,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3698fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ lsls r5, r6, #3 │ │ │ │ - rev16 r2, r3 │ │ │ │ + hlt 0x000a │ │ │ │ lsls r0, r5, #1 │ │ │ │ - eors r4, r4 │ │ │ │ + lsls r4, r2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - eors r6, r7 │ │ │ │ + lsls r6, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 00369900 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -341871,19 +341869,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ str r4, [r2, #44] @ 0x2c │ │ │ │ lsls r5, r6, #3 │ │ │ │ - cbnz r0, 3699b8 │ │ │ │ + rev r0, r0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - subs r7, #218 @ 0xda │ │ │ │ + ands r2, r1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ands r6, r1 │ │ │ │ + ands r6, r7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 0036998c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -341938,15 +341936,15 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 288b20 │ │ │ │ str r4, [r5, #28] │ │ │ │ lsls r5, r6, #3 │ │ │ │ ldr r0, [pc, #8] @ (369a28 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 73010c │ │ │ │ + b.w 73013c │ │ │ │ nop │ │ │ │ @ instruction: 0xf73400d3 │ │ │ │ ldr.w ip, [pc, #64] @ 369a70 │ │ │ │ ldr r3, [pc, #64] @ (369a74 ) │ │ │ │ add ip, pc │ │ │ │ strb.w r2, [r0, #248] @ 0xf8 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ @@ -341967,23 +341965,23 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 369a40 │ │ │ │ ldr r0, [pc, #24] @ (369a80 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ sbcs.w r0, r2, #229 @ 0xe5 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #120] @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #54 @ 0x36 │ │ │ │ + subs r7, #102 @ 0x66 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr.w ip, [pc, #64] @ 369ac8 │ │ │ │ ldr r3, [pc, #64] @ (369acc ) │ │ │ │ add ip, pc │ │ │ │ strb.w r2, [r0, #244] @ 0xf4 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -342003,23 +342001,23 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 369a98 │ │ │ │ ldr r0, [pc, #24] @ (369ad8 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ adds.w r0, sl, #229 @ 0xe5 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #246 @ 0xf6 │ │ │ │ + subs r7, #38 @ 0x26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (369b98 ) │ │ │ │ movs r3, #1 │ │ │ │ @@ -342077,36 +342075,36 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 369b12 │ │ │ │ ldr r0, [pc, #56] @ (369bac ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #40] @ (369bb0 ) │ │ │ │ uxtb r1, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrb.w ip, [r5, #250] @ 0xfa │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 369b0e │ │ │ │ @ instruction: 0xf0b000e5 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #320] @ (369cec ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #110 @ 0x6e │ │ │ │ + subs r6, #158 @ 0x9e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r6, #66 @ 0x42 │ │ │ │ + subs r6, #114 @ 0x72 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #156] @ (369c64 ) │ │ │ │ @@ -342114,15 +342112,15 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #160] @ (369c6c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #148] @ (369c70 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 3289c0 │ │ │ │ ldr r1, [pc, #136] @ (369c74 ) │ │ │ │ @@ -342170,32 +342168,32 @@ │ │ │ │ bl 2c5bc8 │ │ │ │ mov.w r2, #800 @ 0x320 │ │ │ │ mov r1, r2 │ │ │ │ str.w r0, [r5, #252] @ 0xfc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2c5eb0 │ │ │ │ - @ instruction: 0xb7a8 │ │ │ │ + @ instruction: 0xb7d8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - subs r6, #66 @ 0x42 │ │ │ │ + subs r6, #114 @ 0x72 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r6, #94 @ 0x5e │ │ │ │ + subs r6, #142 @ 0x8e │ │ │ │ lsls r5, r2, #1 │ │ │ │ mrc2 15, 7, pc, cr7, cr15, {7} │ │ │ │ mrc2 15, 4, pc, cr3, cr15, {7} │ │ │ │ lsls r7, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r5, #31 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 0, pc, cr11, cr15, {7} @ │ │ │ │ lsls r7, r7, #21 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #0 │ │ │ │ + subs r6, #48 @ 0x30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ add.w r0, lr, #6914048 @ 0x698000 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #192] @ (369d64 ) │ │ │ │ @@ -342223,15 +342221,15 @@ │ │ │ │ cbnz r3, 369d34 │ │ │ │ ldrb.w r1, [r0, #113] @ 0x71 │ │ │ │ add.w r3, r0, #96 @ 0x60 │ │ │ │ lsrs r1, r1, #7 │ │ │ │ ldr.w r0, [r2, #240] @ 0xf0 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr.w ip, [r3, #12] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ adds r0, r0, r0 │ │ │ │ ldr.w lr, [r3, #20] │ │ │ │ @@ -342268,23 +342266,23 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 369cc2 │ │ │ │ ldr r0, [pc, #28] @ (369d74 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ cdp 0, 15, cr0, cr10, cr5, {7} │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #232 @ 0xe8 │ │ │ │ + subs r5, #24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (369df0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -342293,25 +342291,25 @@ │ │ │ │ ldr r1, [pc, #104] @ (369df8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #88] @ (369dfc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (369e00 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #72] @ (369e04 ) │ │ │ │ ldr r3, [pc, #76] @ (369e08 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #76] @ (369e0c ) │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #72] @ (369e10 ) │ │ │ │ @@ -342329,26 +342327,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - push {r2, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb614 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r5, pc, #440 @ (adr r5, 369fb0 ) │ │ │ │ + add r5, pc, #632 @ (adr r5, 36a070 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf2ea0055 │ │ │ │ - add r5, pc, #472 @ (adr r5, 369fd8 ) │ │ │ │ + @ instruction: 0xf31a0055 │ │ │ │ + add r5, pc, #664 @ (adr r5, 36a098 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, pc, #568 @ (adr r5, 36a03c ) │ │ │ │ + add r5, pc, #760 @ (adr r5, 36a0fc ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldc2l 15, cr15, [r5, #1020]! @ 0x3fc │ │ │ │ @ instruction: 0xf39200d3 │ │ │ │ - subs r4, #142 @ 0x8e │ │ │ │ + subs r4, #190 @ 0xbe │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r3, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #56] @ (369e50 ) │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ ldr r3, [pc, #56] @ (369e54 ) │ │ │ │ add r2, pc │ │ │ │ @@ -342370,23 +342368,23 @@ │ │ │ │ ldr r3, [pc, #28] @ (369e5c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 369e26 │ │ │ │ ldr r0, [pc, #20] @ (369e60 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ stc 0, cr0, [sl, #916] @ 0x394 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #130 @ 0x82 │ │ │ │ + subs r3, #178 @ 0xb2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ @@ -342461,15 +342459,15 @@ │ │ │ │ ldr r3, [pc, #112] @ (369fb4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 369eaa │ │ │ │ ldr r0, [pc, #104] @ (369fb8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 369eaa │ │ │ │ lsl.w r3, r9, r6 │ │ │ │ strb.w fp, [r8, #-8] │ │ │ │ orrs r3, r1 │ │ │ │ uxtb r1, r3 │ │ │ │ ldr r3, [pc, #72] @ (369fac ) │ │ │ │ strb.w r1, [r5, #256] @ 0x100 │ │ │ │ @@ -342485,15 +342483,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (369fb4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 369eca │ │ │ │ ldr r0, [pc, #52] @ (369fbc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrb.w r1, [r5, #256] @ 0x100 │ │ │ │ b.n 369eca │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -342503,17 +342501,17 @@ │ │ │ │ stc 0, cr0, [sl, #-916] @ 0xfffffc6c │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #126 @ 0x7e │ │ │ │ + subs r2, #174 @ 0xae │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r2, #70 @ 0x46 │ │ │ │ + subs r2, #118 @ 0x76 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb.w r2, [r0, #246] @ 0xf6 │ │ │ │ sub sp, #20 │ │ │ │ @@ -342594,15 +342592,15 @@ │ │ │ │ ldr r3, [pc, #228] @ (36a19c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36a078 │ │ │ │ ldr r0, [pc, #220] @ (36a1a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 36a078 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -342621,15 +342619,15 @@ │ │ │ │ bpl.n 36a036 │ │ │ │ ldr r0, [pc, #176] @ (36a1a8 ) │ │ │ │ mov r2, r7 │ │ │ │ adds r1, r4, #2 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 36a036 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -342637,15 +342635,15 @@ │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ tst.w r2, #32768 @ 0x8000 │ │ │ │ beq.n 36a036 │ │ │ │ mov r2, r6 │ │ │ │ adds r1, r4, #1 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r2, [fp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 36a036 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -342654,15 +342652,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 36a036 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 36a036 │ │ │ │ add.w r1, r0, #192 @ 0xc0 │ │ │ │ add.w r3, r0, #144 @ 0x90 │ │ │ │ mov r2, r1 │ │ │ │ ldr r6, [r3, #0] │ │ │ │ adds r3, #16 │ │ │ │ @@ -342681,19 +342679,19 @@ │ │ │ │ rsb r0, r2, r5, asr #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #8 │ │ │ │ + subs r1, #56 @ 0x38 │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r4, r6, r5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #134 @ 0x86 │ │ │ │ + subs r1, #182 @ 0xb6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #76] @ (36a20c ) │ │ │ │ @@ -342724,24 +342722,24 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36a1d2 │ │ │ │ ldr r0, [pc, #32] @ (36a21c ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ nop │ │ │ │ strd r0, r0, [r2, #916]! @ 0x394 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #170 @ 0xaa │ │ │ │ + subs r0, #218 @ 0xda │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb.w r3, [r0, #247] @ 0xf7 │ │ │ │ sub sp, #12 │ │ │ │ @@ -342883,24 +342881,24 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 36a25c │ │ │ │ ldr r0, [pc, #32] @ (36a3f4 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ bl 28bb14 │ │ │ │ strd r0, r0, [r0, #-916]! @ 0x394 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #44] @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #236 @ 0xec │ │ │ │ + adds r7, #28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #76] @ (36a458 ) │ │ │ │ @@ -342931,25 +342929,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36a41e │ │ │ │ ldr r0, [pc, #32] @ (36a468 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ nop │ │ │ │ b.n 36a388 │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #142 @ 0x8e │ │ │ │ + adds r6, #190 @ 0xbe │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #168] @ (36a528 ) │ │ │ │ @@ -342957,15 +342955,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ ldr r1, [pc, #172] @ (36a530 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r6, [pc, #160] @ (36a534 ) │ │ │ │ mov r4, r0 │ │ │ │ mov.w r3, #16777216 @ 0x1000000 │ │ │ │ strh.w r5, [r0, #248] @ 0xf8 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ str.w r3, [r0, #244] @ 0xf4 │ │ │ │ mov r1, r5 │ │ │ │ @@ -343011,43 +343009,43 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36a4be │ │ │ │ ldr r0, [pc, #40] @ (36a544 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 36a4be │ │ │ │ nop │ │ │ │ - add r6, sp, #960 @ 0x3c0 │ │ │ │ + add r7, sp, #128 @ 0x80 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - adds r5, #138 @ 0x8a │ │ │ │ + adds r5, #186 @ 0xba │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r5, #166 @ 0xa6 │ │ │ │ + adds r5, #214 @ 0xd6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ b.n 36a330 │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #174 @ 0xae │ │ │ │ + adds r4, #222 @ 0xde │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 0036a548 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #156] @ (36a5f8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 7304ec │ │ │ │ + bl 73051c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 36a5ee │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, #140] @ (36a5fc ) │ │ │ │ @@ -343100,20 +343098,20 @@ │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2f6548 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b.n 36a56c │ │ │ │ - mrc 0, 5, r0, cr2, cr4, {2} │ │ │ │ - adds r6, #50 @ 0x32 │ │ │ │ + mcr 0, 7, r0, cr2, cr4, {2} │ │ │ │ + adds r6, #98 @ 0x62 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r6, #16 │ │ │ │ + adds r6, #64 @ 0x40 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r5, #238 @ 0xee │ │ │ │ + adds r6, #30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ sub.w r3, r0, #1768 @ 0x6e8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ add.w r1, r3, #69632 @ 0x11000 │ │ │ │ ldr.w r4, [r1, #388] @ 0x184 │ │ │ │ lsls r4, r4, #15 │ │ │ │ @@ -343189,15 +343187,15 @@ │ │ │ │ add.w r9, r9, #1 │ │ │ │ adds r5, #8 │ │ │ │ cmp sl, r6 │ │ │ │ bne.n 36a65a │ │ │ │ b.n 36a6d2 │ │ │ │ ldr r0, [pc, #4] @ (36a6f8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ @ instruction: 0xeae600d3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #508] @ (36a90c ) │ │ │ │ @@ -343281,15 +343279,15 @@ │ │ │ │ bl 365fcc │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 367320 │ │ │ │ mul.w r1, r4, r5 │ │ │ │ bic.w r0, sl, #4160749568 @ 0xf8000000 │ │ │ │ - bl 8a35f4 │ │ │ │ + bl 8a3624 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 36a8ea │ │ │ │ movs r2, #9 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 365fcc │ │ │ │ @@ -343339,15 +343337,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.n 36a834 │ │ │ │ ldr r0, [pc, #92] @ (36a914 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ mov.w r9, #15 │ │ │ │ mov.w fp, #15 │ │ │ │ b.n 36a790 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #8 │ │ │ │ b.n 36a790 │ │ │ │ mov.w r9, #16 │ │ │ │ @@ -343359,26 +343357,26 @@ │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ bl 365fcc │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 367320 │ │ │ │ b.n 36a822 │ │ │ │ nop │ │ │ │ b.n 36a22c │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #6 │ │ │ │ + adds r3, #54 @ 0x36 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ ldr r5, [pc, #248] @ (36aa24 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -343545,35 +343543,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #140] @ (36aba4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #128] @ (36aba8 ) │ │ │ │ ldr r1, [pc, #128] @ (36abac ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #112] @ (36abb0 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r1, [pc, #104] @ (36abb4 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #5 │ │ │ │ add r1, pc │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ (36abb8 ) │ │ │ │ movs r0, #0 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ ldr r2, [pc, #92] @ (36abbc ) │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ @@ -343594,42 +343592,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r0, sp, #688 @ 0x2b0 │ │ │ │ + add r0, sp, #880 @ 0x370 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r7, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 36a674 │ │ │ │ + b.n 36a6d4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [pc, #600] @ (36ae04 ) │ │ │ │ + ldr r4, [pc, #792] @ (36aec4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 36ab3c │ │ │ │ + ble.n 36ab9c │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r7, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ svc 126 @ 0x7e │ │ │ │ lsls r1, r4, #3 │ │ │ │ - adds r0, #114 @ 0x72 │ │ │ │ + adds r0, #162 @ 0xa2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r3, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #8] @ (36abd0 ) │ │ │ │ ldr r1, [pc, #12] @ (36abd4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 734028 │ │ │ │ - adds r0, #28 │ │ │ │ + b.w 734058 │ │ │ │ + adds r0, #76 @ 0x4c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r0, #62 @ 0x3e │ │ │ │ + adds r0, #110 @ 0x6e │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 36ac20 │ │ │ │ sub sp, #8 │ │ │ │ @@ -343637,29 +343635,29 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #52] @ (36ac28 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ add.w r4, r4, #4096 @ 0x1000 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 88a3cc │ │ │ │ + bl 88a3fc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c5d7c │ │ │ │ - add r7, pc, #840 @ (adr r7, 36af6c ) │ │ │ │ + add r0, sp, #8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - adds r0, #28 │ │ │ │ + adds r0, #76 @ 0x4c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r0, #50 @ 0x32 │ │ │ │ + adds r0, #98 @ 0x62 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #688] @ (36aef0 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -343669,15 +343667,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r6, r0, #65536 @ 0x10000 │ │ │ │ ldr r4, [pc, #668] @ (36aefc ) │ │ │ │ ldr.w r7, [r6, #4016] @ 0xfb0 │ │ │ │ add r4, pc │ │ │ │ mov sl, r4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 36ac96 │ │ │ │ @@ -343692,15 +343690,15 @@ │ │ │ │ add r1, pc │ │ │ │ blx 28a844 │ │ │ │ movw r3, #20825 @ 0x5159 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 36aed2 │ │ │ │ ldr r0, [pc, #632] @ (36af08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ad24 │ │ │ │ + bl 87ad54 │ │ │ │ ldrh.w r3, [r6, #4020] @ 0xfb4 │ │ │ │ movw r2, #20550 @ 0x5046 │ │ │ │ movw r1, #20825 @ 0x5159 │ │ │ │ cmp r3, r2 │ │ │ │ it ne │ │ │ │ cmpne r3, r1 │ │ │ │ ite ne │ │ │ │ @@ -343746,15 +343744,15 @@ │ │ │ │ ldr r1, [pc, #512] @ (36af14 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r3, r7 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ bl 2c5bc8 │ │ │ │ str r0, [r7, #0] │ │ │ │ ldrb.w r3, [r6, #4024] @ 0xfb8 │ │ │ │ @@ -343774,63 +343772,63 @@ │ │ │ │ add.w r0, r6, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r1 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #448] @ (36af2c ) │ │ │ │ add r1, pc │ │ │ │ bl 37fe7c │ │ │ │ add.w r2, r4, #69120 @ 0x10e00 │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ add.w r0, r2, #488 @ 0x1e8 │ │ │ │ str r2, [sp, #24] │ │ │ │ bl 3845c0 │ │ │ │ ldr r0, [pc, #428] @ (36af30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 72c334 │ │ │ │ + bl 72c364 │ │ │ │ ldr r2, [pc, #424] @ (36af34 ) │ │ │ │ ldr r1, [pc, #424] @ (36af38 ) │ │ │ │ add.w r3, r6, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 37fefc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #388] @ (36af3c ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add.w r6, r4, #69632 @ 0x11000 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #364] @ (36af40 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ add.w r7, r6, #176 @ 0xb0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 72c644 │ │ │ │ + bl 72c674 │ │ │ │ vldr d7, [pc, #236] @ 36aed8 │ │ │ │ ldr r2, [pc, #340] @ (36af44 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #340] @ (36af48 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -343871,43 +343869,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ strb.w r3, [r2, #61] @ 0x3d │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ add r5, pc │ │ │ │ mov r2, r3 │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r1, r5, [sp] │ │ │ │ - bl 88a338 │ │ │ │ + bl 88a368 │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #1948] @ 0x79c │ │ │ │ cmp r3, #15 │ │ │ │ bhi.w 36acca │ │ │ │ ldr r0, [pc, #196] @ (36af54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87ad24 │ │ │ │ + bl 87ad54 │ │ │ │ movs r3, #16 │ │ │ │ str.w r3, [r4, #1948] @ 0x79c │ │ │ │ b.n 36acca │ │ │ │ ldr r3, [pc, #184] @ (36af58 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #184] @ (36af5c ) │ │ │ │ ldr r1, [pc, #184] @ (36af60 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #977 @ 0x3d1 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -343918,69 +343916,69 @@ │ │ │ │ ands r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #504 @ (adr r7, 36b0ec ) │ │ │ │ + add r7, pc, #696 @ (adr r7, 36b1ac ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r7, #202 @ 0xca │ │ │ │ + cmp r7, #250 @ 0xfa │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r7, #222 @ 0xde │ │ │ │ + adds r0, #14 │ │ │ │ lsls r5, r2, #1 │ │ │ │ svc 66 @ 0x42 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - cmp r7, #198 @ 0xc6 │ │ │ │ + cmp r7, #246 @ 0xf6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r7, #194 @ 0xc2 │ │ │ │ + cmp r7, #242 @ 0xf2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r7, #184 @ 0xb8 │ │ │ │ + cmp r7, #232 @ 0xe8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r6, pc, #712 @ (adr r6, 36b1d8 ) │ │ │ │ + add r6, pc, #904 @ (adr r6, 36b298 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r5, [sp, #952] @ 0x3b8 │ │ │ │ + str r6, [sp, #120] @ 0x78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 36b5f0 │ │ │ │ + b.n 36b650 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldc2l 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ - add r6, pc, #464 @ (adr r6, 36b0f4 ) │ │ │ │ + add r6, pc, #656 @ (adr r6, 36b1b4 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r5, [sp, #712] @ 0x2c8 │ │ │ │ + str r5, [sp, #904] @ 0x388 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 36b584 │ │ │ │ + b.n 36b5e4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r7, #142 @ 0x8e │ │ │ │ + cmp r7, #190 @ 0xbe │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r4, r1, #30 │ │ │ │ + asrs r4, r7, #30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r2, [r0, #7] │ │ │ │ + strb r2, [r6, #7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r6, [r2, #7] │ │ │ │ + strb r6, [r0, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, pc, #752 @ (adr r5, 36b230 ) │ │ │ │ + add r5, pc, #944 @ (adr r5, 36b2f0 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ b.n 36b710 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - cmp r7, #8 │ │ │ │ + cmp r7, #56 @ 0x38 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r6, #248 @ 0xf8 │ │ │ │ + cmp r7, #40 @ 0x28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r5, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #64 @ 0x40 │ │ │ │ + cmp r6, #112 @ 0x70 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r5, pc, #120 @ (adr r5, 36afd4 ) │ │ │ │ + add r5, pc, #312 @ (adr r5, 36b094 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r5, #232 @ 0xe8 │ │ │ │ + cmp r6, #24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r5, #206 @ 0xce │ │ │ │ + cmp r5, #254 @ 0xfe │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ (36afd4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -343988,19 +343986,19 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #96] @ (36afdc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 88a3cc │ │ │ │ + bl 88a3fc │ │ │ │ add.w r3, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r3, r2, [r3, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -344014,34 +344012,34 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r4, pc, #288 @ (adr r4, 36b0f8 ) │ │ │ │ + add r4, pc, #480 @ (adr r4, 36b1b8 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r4, #150 @ 0x96 │ │ │ │ + cmp r4, #198 @ 0xc6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r4, #170 @ 0xaa │ │ │ │ + cmp r4, #218 @ 0xda │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ movw ip, #20522 @ 0x502a │ │ │ │ movt ip, #254 @ 0xfe │ │ │ │ adds.w r2, r0, ip │ │ │ │ add.w r0, r4, #69120 @ 0x10e00 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 88a6b4 │ │ │ │ + bl 88a6e4 │ │ │ │ add.w r2, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [r2, #380] @ 0x17c │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [r2, #384] @ 0x180 │ │ │ │ tst r3, r1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -344163,15 +344161,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [pc, #3268] @ 36be28 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 36b1cc │ │ │ │ sub.w r3, r2, #5216 @ 0x1460 │ │ │ │ subs r3, #28 │ │ │ │ orrs r3, r5 │ │ │ │ beq.w 36bc76 │ │ │ │ movw r3, #5245 @ 0x147d │ │ │ │ cmp r2, r3 │ │ │ │ @@ -344716,15 +344714,15 @@ │ │ │ │ ldr.w r3, [pc, #1652] @ 36be24 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 36b126 │ │ │ │ ldr.w r0, [pc, #1644] @ 36be2c │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 36b126 │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #100 @ 0x64 │ │ │ │ ldr.w r6, [r6, #404] @ 0x194 │ │ │ │ b.n 36b74c │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #96 @ 0x60 │ │ │ │ @@ -345244,27 +345242,27 @@ │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r0, #80] @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #216 @ 0xd8 │ │ │ │ + cmp r4, #8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r5, #88 @ 0x58 │ │ │ │ + movs r5, #136 @ 0x88 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r6, [sp, #496] @ 0x1f0 │ │ │ │ + str r6, [sp, #688] @ 0x2b0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r4, [r3, #124] @ 0x7c │ │ │ │ + strb r4, [r1, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r5, [sp, #856] @ 0x358 │ │ │ │ + str r6, [sp, #24] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r4, [r1, #100] @ 0x64 │ │ │ │ + ldr r4, [r7, #100] @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r4, #100] @ 0x64 │ │ │ │ + ldr r0, [r2, #104] @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ mov r5, r0 │ │ │ │ @@ -346587,15 +346585,15 @@ │ │ │ │ bpl.w 36bec0 │ │ │ │ ldr.w r0, [pc, #1248] @ 36d3dc │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r4, r8, [sp, #8] │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.w 36bec0 │ │ │ │ sub.w r2, r2, #5888 @ 0x1700 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 36be88 │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ @@ -346623,15 +346621,15 @@ │ │ │ │ bl 367964 │ │ │ │ lsrs r2, r4, #24 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #969 @ 0x3c9 │ │ │ │ b.w 36c4c6 │ │ │ │ add.w r0, r5, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 88a3cc │ │ │ │ + bl 88a3fc │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r2, [r6, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ b.n 36ca96 │ │ │ │ ubfx r2, r4, #16, #8 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #967 @ 0x3c7 │ │ │ │ @@ -346925,15 +346923,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 36be88 │ │ │ │ ldr r0, [pc, #164] @ (36d3e0 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr.w r3, [r5, #1944] @ 0x798 │ │ │ │ bic.w r6, r6, #2147483648 @ 0x80000000 │ │ │ │ subs r3, r3, r1 │ │ │ │ cmp r3, r6 │ │ │ │ bcc.w 36be88 │ │ │ │ ldr.w r3, [r5, #1772] @ 0x6ec │ │ │ │ subs r1, #1 │ │ │ │ @@ -346979,27 +346977,27 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmp r1, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r4, #25 │ │ │ │ + lsrs r2, r2, #26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r1, #9 │ │ │ │ + lsrs r6, r7, #9 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r4, [r2, #0] │ │ │ │ + strh r4, [r0, #2] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r4, [r6, r5] │ │ │ │ + ldr r4, [r4, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r7, #31] │ │ │ │ + strh r6, [r5, #0] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r4, [r6, r1] │ │ │ │ + ldr r4, [r4, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r1, r2] │ │ │ │ + ldr r0, [r7, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 0036d3f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -347072,15 +347070,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.n 36d4fe │ │ │ │ ldr.w r0, [pc, #1368] @ 36da30 │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr.w r3, [pc, #1348] @ 36da2c │ │ │ │ ldr.w r4, [r8, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bmi.n 36d53a │ │ │ │ ldr.w r0, [pc, #1340] @ 36da34 │ │ │ │ lsls r5, r3, #20 │ │ │ │ @@ -347105,15 +347103,15 @@ │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.n 36d4fe │ │ │ │ ldr.w r0, [pc, #1284] @ 36da38 │ │ │ │ add r0, pc │ │ │ │ b.n 36d4dc │ │ │ │ ldr.w r0, [pc, #1280] @ 36da3c │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 36d4f4 │ │ │ │ ldr.w r2, [r4, #1504] @ 0x5e0 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ add r2, r7 │ │ │ │ mla r2, r9, r2, r5 │ │ │ │ add r2, fp │ │ │ │ @@ -347136,15 +347134,15 @@ │ │ │ │ bpl.n 36d4fe │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r0, [pc, #1200] @ 36da40 │ │ │ │ ubfx r1, r3, #16, #8 │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr.w r3, [pc, #1160] @ 36da2c │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.n 36d4f4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 36d57e │ │ │ │ ldrb.w r8, [r6, #3205] @ 0xc85 │ │ │ │ @@ -347546,41 +347544,41 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r4, #1504] @ 0x5e0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b.n 36d746 │ │ │ │ nop │ │ │ │ @ instruction: 0xb77e │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ldrb r0, [r5, #31] │ │ │ │ + strh r0, [r3, #0] │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6, #4 │ │ │ │ + lsrs r6, r4, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r6, #3 │ │ │ │ + lsrs r2, r4, #4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r0, #3 │ │ │ │ + lsrs r6, r6, #3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r2, #2 │ │ │ │ + lsrs r2, r0, #3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r6, #2 │ │ │ │ + lsrs r2, r4, #3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r0, r2, #23 │ │ │ │ + lsls r0, r0, #24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r0, [r5, #10] │ │ │ │ + ldrb r0, [r3, #11] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r4, [r0, r6] │ │ │ │ + strh r4, [r6, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 0036da50 : │ │ │ │ ldr r0, [pc, #4] @ (36da58 ) │ │ │ │ add r0, pc │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldrsb r2, [r4, r1] │ │ │ │ + ldrsb r2, [r2, r2] │ │ │ │ lsls r6, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ adds r1, #16 │ │ │ │ add.w lr, r2, #4294967295 @ 0xffffffff │ │ │ │ ldrb.w r4, [lr, #1]! │ │ │ │ @@ -347743,21 +347741,21 @@ │ │ │ │ lsls r1, r3, #31 │ │ │ │ bmi.n 36dc7c │ │ │ │ ldr.w r3, [r0, #796] @ 0x31c │ │ │ │ cbnz r3, 36dc74 │ │ │ │ ldr.w r1, [r0, #808] @ 0x328 │ │ │ │ cbnz r1, 36dc7c │ │ │ │ mov r0, r2 │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 36dc68 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r2 │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #652] @ 36df24 │ │ │ │ cmp r2, #21 │ │ │ │ @@ -347964,37 +347962,37 @@ │ │ │ │ b.n 36dec6 │ │ │ │ ldr r1, [pc, #64] @ (36df2c ) │ │ │ │ ldr r0, [pc, #64] @ (36df30 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr.w r2, [r4, #280] @ 0x118 │ │ │ │ ldr r3, [r2, #88] @ 0x58 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r2, #88] @ 0x58 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ lsls r0, r2, #30 │ │ │ │ bmi.n 36df1a │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #244] @ 0xf4 │ │ │ │ b.n 36dcb6 │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ b.n 36df12 │ │ │ │ add r7, sp, #32 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #21] │ │ │ │ + strb r2, [r5, #22] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - vqadd.u64 q8, q4, q2 │ │ │ │ + vshr.u32 q0, q2, #24 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #364] @ (36e0b0 ) │ │ │ │ cmp r2, #21 │ │ │ │ sbcs.w ip, r3, #0 │ │ │ │ @@ -348114,23 +348112,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #20] @ (36e0b8 ) │ │ │ │ ldr r0, [pc, #24] @ (36e0bc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 36df5a │ │ │ │ add r4, sp, #360 @ 0x168 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, #15] │ │ │ │ + strb r4, [r6, #15] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - stc2l 0, cr0, [r2, #336] @ 0x150 │ │ │ │ + ldc2l 0, cr0, [r2, #336]! @ 0x150 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #680] @ (36e37c ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ ldr r3, [pc, #680] @ (36e380 ) │ │ │ │ @@ -348345,15 +348343,15 @@ │ │ │ │ str r3, [sp, #32] │ │ │ │ blx 28b6d0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r0, r3 │ │ │ │ bne.w 36e1ce │ │ │ │ b.n 36e1ea │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ b.n 36e23e │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #808] @ 0x328 │ │ │ │ bl 36dc50 │ │ │ │ movs r3, #0 │ │ │ │ @@ -348485,26 +348483,26 @@ │ │ │ │ ... │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #960 @ 0x3c0 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - @ instruction: 0xfa2c0054 │ │ │ │ + @ instruction: 0xfa5c0054 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (36e4ec ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ add r5, sp, #736 @ 0x2e0 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -348512,39 +348510,39 @@ │ │ │ │ ldr r2, [pc, #68] @ (36e54c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (36e550 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #56] @ (36e554 ) │ │ │ │ ldr.w ip, [pc, #60] @ 36e558 │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #56] @ (36e55c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r1, [pc, #40] @ (36e560 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72ca00 │ │ │ │ + b.w 72ca30 │ │ │ │ nop │ │ │ │ - ldr r6, [r7, #116] @ 0x74 │ │ │ │ + ldr r6, [r5, #120] @ 0x78 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r0, [r7, r7] │ │ │ │ + ldrsh r0, [r5, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r3, sp, #456 @ 0x1c8 │ │ │ │ + add r3, sp, #648 @ 0x288 │ │ │ │ lsls r5, r2, #1 │ │ │ │ add r5, sp, #440 @ 0x1b8 │ │ │ │ lsls r3, r2, #3 │ │ │ │ lsrs r5, r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #576 @ (adr r6, 36e7a0 ) │ │ │ │ lsls r1, r4, #3 │ │ │ │ @@ -348561,26 +348559,26 @@ │ │ │ │ ldr r1, [pc, #156] @ (36e618 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #140] @ (36e61c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #140] @ (36e620 ) │ │ │ │ adds r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #96] @ 36e608 │ │ │ │ ldr r2, [pc, #120] @ (36e624 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -348612,22 +348610,22 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, #112] @ 0x70 │ │ │ │ + ldr r4, [r7, #112] @ 0x70 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsrs r2, r3, #14 │ │ │ │ + lsrs r2, r1, #15 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r5, #14 │ │ │ │ + lsrs r6, r3, #15 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsb.w r0, [r6, r4, lsl #1] │ │ │ │ - ldr??.w r0, [r6, #84] @ 0x54 │ │ │ │ + vst4.16 {d16-d19}, [r6 :64], r4 │ │ │ │ + vld4.16 {d0-d3}, [r6 :64], r4 │ │ │ │ add r4, sp, #888 @ 0x378 │ │ │ │ lsls r3, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ mov r1, r0 │ │ │ │ @@ -348921,15 +348919,15 @@ │ │ │ │ nop │ │ │ │ add r5, pc, #400 @ (adr r5, 36eb00 ) │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #352 @ (adr r3, 36ead8 ) │ │ │ │ lsls r5, r4, #3 │ │ │ │ - adcs.w r0, r4, #13893632 @ 0xd40000 │ │ │ │ + @ instruction: 0xf5840054 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ subs.w lr, r2, #256 @ 0x100 │ │ │ │ ldr r5, [pc, #440] @ (36eb4c ) │ │ │ │ @@ -348956,29 +348954,29 @@ │ │ │ │ ands r3, r2 │ │ │ │ ldr.w r0, [r4, #1112] @ 0x458 │ │ │ │ and.w r5, r5, r1 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ subs r1, r5, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r4, #1116] @ 0x45c │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r0, [r4, #1108] @ 0x454 │ │ │ │ orrs r5, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ lsrs r1, r2, #2 │ │ │ │ orr.w r1, r1, r3, lsl #30 │ │ │ │ lsrs r3, r3, #2 │ │ │ │ subs r1, #2 │ │ │ │ adc.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ cmp r1, #12 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ @@ -349031,15 +349029,15 @@ │ │ │ │ ldr r3, [pc, #188] @ (36eb50 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.n 36e9c0 │ │ │ │ ldr r0, [pc, #184] @ (36eb54 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrb.w r5, [r4, #920] @ 0x398 │ │ │ │ ldrb.w r3, [r4, #922] @ 0x39a │ │ │ │ b.n 36e9c8 │ │ │ │ ldrb.w r3, [r0, #922] @ 0x39a │ │ │ │ ldrb.w r5, [r0, #920] @ 0x398 │ │ │ │ bic.w r3, r3, ip │ │ │ │ strb.w r3, [r0, #922] @ 0x39a │ │ │ │ @@ -349059,15 +349057,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (36eb50 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.n 36eafa │ │ │ │ ldr r0, [pc, #100] @ (36eb58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ mov r0, r4 │ │ │ │ bl 36e628 │ │ │ │ ldrb.w r5, [r4, #920] @ 0x398 │ │ │ │ ldrb.w r3, [r4, #922] @ 0x39a │ │ │ │ b.n 36e9c8 │ │ │ │ movs r2, #20 │ │ │ │ mla r3, r2, r3, r0 │ │ │ │ @@ -349086,23 +349084,23 @@ │ │ │ │ movs r2, #20 │ │ │ │ mla r3, r2, r3, r0 │ │ │ │ str.w ip, [r3, #952] @ 0x3b8 │ │ │ │ b.n 36ea80 │ │ │ │ ldr r0, [pc, #24] @ (36eb5c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 36e9c0 │ │ │ │ add r2, pc, #32 @ (adr r2, 36eb70 ) │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ + orns r0, ip, #13893632 @ 0xd40000 │ │ │ │ orr.w r0, ip, #13893632 @ 0xd40000 │ │ │ │ - ands.w r0, ip, #13893632 @ 0xd40000 │ │ │ │ - @ instruction: 0xf3fc0054 │ │ │ │ + bic.w r0, ip, #13893632 @ 0xd40000 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #388] @ 36ecf4 │ │ │ │ subs.w r1, r2, #4064 @ 0xfe0 │ │ │ │ sbc.w ip, r3, #0 │ │ │ │ @@ -349235,56 +349233,56 @@ │ │ │ │ ands r2, r1 │ │ │ │ and.w r0, r3, ip │ │ │ │ orrs r0, r2 │ │ │ │ b.n 36eb9c │ │ │ │ ldr r0, [pc, #28] @ (36ed04 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 36ec24 │ │ │ │ nop │ │ │ │ add r0, pc, #160 @ (adr r0, 36ed98 ) │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ldr r4, [r6, #12] │ │ │ │ + ldr r4, [r4, #16] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r4, [r0, #8] │ │ │ │ + ldr r4, [r6, #8] │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2720054 │ │ │ │ + subw r0, r2, #84 @ 0x54 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 36ed50 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #52] @ (36ed54 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #52] @ (36ed58 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [r0, #1100] @ 0x44c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r6, [r4, #116] @ 0x74 │ │ │ │ + str r6, [r2, #120] @ 0x78 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - sbc.w r0, r8, #84 @ 0x54 │ │ │ │ - @ instruction: 0xf1820054 │ │ │ │ + @ instruction: 0xf1980054 │ │ │ │ + subs.w r0, r2, #84 @ 0x54 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (36edcc ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #96] @ (36edd0 ) │ │ │ │ @@ -349292,15 +349290,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (36edd4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r1, [r0, #1120] @ 0x460 │ │ │ │ cbz r1, 36ed9e │ │ │ │ ldr r2, [pc, #72] @ (36edd8 ) │ │ │ │ addw r0, r0, #1124 @ 0x464 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ @@ -349309,46 +349307,46 @@ │ │ │ │ add.w r3, r4, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #56] @ (36ede0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #397 @ 0x18d │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - str r4, [r2, #112] @ 0x70 │ │ │ │ + str r4, [r0, #116] @ 0x74 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - adds.w r0, r6, #84 @ 0x54 │ │ │ │ - @ instruction: 0xf1300054 │ │ │ │ - @ instruction: 0xf2160054 │ │ │ │ - @ instruction: 0xf1e00054 │ │ │ │ - rsb r0, ip, #84 @ 0x54 │ │ │ │ + adc.w r0, r6, #84 @ 0x54 │ │ │ │ + sbc.w r0, r0, #84 @ 0x54 │ │ │ │ + movw r0, #24660 @ 0x6054 │ │ │ │ + @ instruction: 0xf2100054 │ │ │ │ + @ instruction: 0xf1fc0054 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #100] @ 36ee58 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #96] @ (36ee5c ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #96] @ (36ee60 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r2, [r0, #1100] @ 0x44c │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [r0, #920] @ 0x398 │ │ │ │ cmp r2, r3 │ │ │ │ strd r3, r3, [r0, #928] @ 0x3a0 │ │ │ │ str.w r3, [r0, #936] @ 0x3a8 │ │ │ │ str.w r3, [r0, #1104] @ 0x450 │ │ │ │ @@ -349366,18 +349364,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r2, [r1, #104] @ 0x68 │ │ │ │ + str r2, [r7, #104] @ 0x68 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - eors.w r0, r0, #84 @ 0x54 │ │ │ │ - @ instruction: 0xf0a60054 │ │ │ │ + @ instruction: 0xf0c00054 │ │ │ │ + @ instruction: 0xf0d60054 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #12] │ │ │ │ @@ -349392,21 +349390,21 @@ │ │ │ │ ldrb r2, [r3, r4] │ │ │ │ strb.w r2, [r3, r8] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldrb r2, [r3, r4] │ │ │ │ strb.w r2, [r3, r8] │ │ │ │ ldr r6, [r7, #16] │ │ │ │ mov r1, r6 │ │ │ │ - bl 8a35f4 │ │ │ │ + bl 8a3624 │ │ │ │ ldr r5, [r7, #12] │ │ │ │ mov r8, r1 │ │ │ │ adds r0, r4, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r9, r9, #1 │ │ │ │ - bl 8a35f4 │ │ │ │ + bl 8a3624 │ │ │ │ cmp r9, r5 │ │ │ │ mov r4, r1 │ │ │ │ bcs.n 36eece │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add.w r0, r8, #1 │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ cmp r3, sl │ │ │ │ @@ -349518,15 +349516,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (36eff8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ add r3, pc, #632 @ (adr r3, 36f274 ) │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r4, [pc, #1076] @ 36f440 │ │ │ │ @@ -349561,15 +349559,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 36f176 │ │ │ │ ldr r0, [pc, #984] @ (36f448 ) │ │ │ │ mov r3, ip │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 36f176 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ movs r6, #0 │ │ │ │ orr.w r2, r2, ip, lsl #30 │ │ │ │ adds r2, #232 @ 0xe8 │ │ │ │ ldr.w r2, [r0, r2, lsl #2] │ │ │ │ @@ -349605,15 +349603,15 @@ │ │ │ │ ldr r3, [pc, #884] @ (36f444 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36f096 │ │ │ │ ldr r0, [pc, #896] @ (36f458 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 36f096 │ │ │ │ subs.w r2, r1, #256 @ 0x100 │ │ │ │ sbc.w ip, r3, #0 │ │ │ │ cmp.w r2, #768 @ 0x300 │ │ │ │ sbcs.w r5, ip, #0 │ │ │ │ bcs.n 36f132 │ │ │ │ ldr.w r5, [r0, #952] @ 0x3b8 │ │ │ │ @@ -349652,15 +349650,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.n 36f176 │ │ │ │ ldr r0, [pc, #768] @ (36f45c ) │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 36f176 │ │ │ │ ldr r3, [pc, #728] @ (36f444 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bmi.w 36f2a2 │ │ │ │ @@ -349679,15 +349677,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #20 │ │ │ │ bpl.n 36f176 │ │ │ │ ldr r0, [pc, #708] @ (36f460 ) │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 36f176 │ │ │ │ ldr.w r2, [r0, #1020] @ 0x3fc │ │ │ │ movs r0, #52 @ 0x34 │ │ │ │ movs r6, #0 │ │ │ │ mla r3, r0, r3, r2 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ @@ -349772,22 +349770,22 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 36f176 │ │ │ │ ldr r0, [pc, #464] @ (36f464 ) │ │ │ │ mov r3, ip │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 36f176 │ │ │ │ ldr r0, [pc, #452] @ (36f468 ) │ │ │ │ mov r3, ip │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 36f176 │ │ │ │ cmp r1, #56 @ 0x38 │ │ │ │ bhi.w 36f190 │ │ │ │ add r2, pc, #8 @ (adr r2, 36f2c4 ) │ │ │ │ ldr.w r5, [r2, r1, lsl #2] │ │ │ │ add r2, r5 │ │ │ │ @@ -349917,71 +349915,71 @@ │ │ │ │ mov r5, r2 │ │ │ │ b.n 36f08e │ │ │ │ nop │ │ │ │ ldr r3, [sp, #544] @ 0x220 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s32 q0, q2, #28 │ │ │ │ + vshr.s16 q8, q2, #12 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #64] @ 0x40 │ │ │ │ + str r0, [r2, #68] @ 0x44 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r1, [pc, #752] @ (36f748 ) │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.s32 q8, q0, q2 │ │ │ │ - mrc 0, 5, r0, cr8, cr4, {2} │ │ │ │ - mrc 0, 3, r0, cr8, cr4, {2} │ │ │ │ - stc 0, cr0, [r0, #336] @ 0x150 │ │ │ │ - ldcl 0, cr0, [r0, #-336]! @ 0xfffffeb0 │ │ │ │ + vshr.s16 q0, q2, #16 │ │ │ │ + mcr 0, 7, r0, cr8, cr4, {2} │ │ │ │ + mcr 0, 5, r0, cr8, cr4, {2} │ │ │ │ + ldc 0, cr0, [r0, #336]! @ 0x150 │ │ │ │ + stc 0, cr0, [r0, #336]! @ 0x150 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 36f4d0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #80] @ (36f4d4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (36f4d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #68] @ (36f4dc ) │ │ │ │ ldr r1, [pc, #68] @ (36f4e0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r1, [pc, #60] @ (36f4e4 ) │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r3, [pc, #52] @ (36f4e8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r2, [r1, #4] │ │ │ │ + str r2, [r7, #4] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r6, [pc, #480] @ (36f6b8 ) │ │ │ │ + ldr r6, [pc, #672] @ (36f778 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r4, [sp, #144] @ 0x90 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r5, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #640] @ 0x280 │ │ │ │ lsls r1, r4, #3 │ │ │ │ @@ -350002,20 +350000,20 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, r0 │ │ │ │ strb.w r2, [r1, #1102] @ 0x44e │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r3, [r3, #1076] @ 0x434 │ │ │ │ mov r4, r3 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88a6b4 │ │ │ │ + b.w 88a6e4 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r5, [pc, #160] @ (36f5e8 ) │ │ │ │ @@ -350041,15 +350039,15 @@ │ │ │ │ movcs r5, #16 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r8, [r1] │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r9, r4 │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 88fb64 │ │ │ │ + bl 88fb94 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cbnz r3, 36f5a8 │ │ │ │ add r4, r5 │ │ │ │ cmp r7, r4 │ │ │ │ bhi.n 36f56a │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ @@ -350067,15 +350065,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36f594 │ │ │ │ ldr r0, [pc, #56] @ (36f5f8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 36f594 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 36f59a │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -350088,30 +350086,30 @@ │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeaa00054 │ │ │ │ + @ instruction: 0xead00054 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #204] @ (36f6d8 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #204] @ (36f6dc ) │ │ │ │ mov.w r3, #278 @ 0x116 │ │ │ │ ldr r1, [pc, #200] @ (36f6e0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r1, [r0, #1052] @ 0x41c │ │ │ │ ldrb.w r2, [r0, #958] @ 0x3be │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ str.w r3, [r0, #1080] @ 0x438 │ │ │ │ subs r2, r2, r3 │ │ │ │ str.w r3, [r0, #1084] @ 0x43c │ │ │ │ @@ -350165,19 +350163,19 @@ │ │ │ │ cbz r2, 36f6ca │ │ │ │ movs r1, #0 │ │ │ │ addw r0, r4, #1102 @ 0x44e │ │ │ │ blx 28a9f4 │ │ │ │ ldr.w r0, [r4, #1076] @ 0x434 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88a3cc │ │ │ │ - ldrsh r2, [r7, r2] │ │ │ │ + b.w 88a3fc │ │ │ │ + ldrsh r2, [r5, r3] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - orn r0, r8, r4, lsr #1 │ │ │ │ - orns r0, r4, r4, lsr #1 │ │ │ │ + eors.w r0, r8, r4, lsr #1 │ │ │ │ + @ instruction: 0xeaa40054 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #40] @ 0x28 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #220] @ (36f7d8 ) │ │ │ │ @@ -350244,41 +350242,41 @@ │ │ │ │ bne.n 36f704 │ │ │ │ ldr r3, [pc, #56] @ (36f7dc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 36f7b8 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ movs r1, #0 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ b.n 36f704 │ │ │ │ ldr r3, [pc, #36] @ (36f7e0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36f7aa │ │ │ │ ldr r3, [pc, #32] @ (36f7e4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36f7aa │ │ │ │ ldr r0, [pc, #24] @ (36f7e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ b.n 36f7aa │ │ │ │ str r4, [sp, #664] @ 0x298 │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8ca0054 │ │ │ │ + ldrd r0, r0, [sl], #336 @ 0x150 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w fp, [pc, #744] @ 36fae8 │ │ │ │ ldr.w r8, [pc, #744] @ 36faec │ │ │ │ @@ -350295,23 +350293,23 @@ │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ add r6, pc │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #278 @ 0x116 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w sl, r8, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r4, #920 @ 0x398 │ │ │ │ bl 336584 │ │ │ │ vldr d7, [pc, #656] @ 36fae0 │ │ │ │ ldr r2, [pc, #684] @ (36fb00 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #684] @ (36fb04 ) │ │ │ │ add.w r0, r4, #752 @ 0x2f0 │ │ │ │ @@ -350323,15 +350321,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ bl 51fc6c │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r4, #752 @ 0x2f0 │ │ │ │ bl 336634 │ │ │ │ ldr.w r6, [r4, #1136] @ 0x470 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 36fab4 │ │ │ │ bl 52be3c │ │ │ │ cmp r6, r0 │ │ │ │ @@ -350354,15 +350352,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 88a338 │ │ │ │ + bl 88a368 │ │ │ │ ldrb.w r3, [r4, #956] @ 0x3bc │ │ │ │ str.w r6, [r4, #1076] @ 0x434 │ │ │ │ ldrb.w r6, [r4, #958] @ 0x3be │ │ │ │ subs r1, r3, #1 │ │ │ │ ldr.w r0, [r4, #952] @ 0x3b8 │ │ │ │ subs r6, #0 │ │ │ │ mov.w r1, r1, lsl #12 │ │ │ │ @@ -350415,15 +350413,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movw r2, #1598 @ 0x63e │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -350480,15 +350478,15 @@ │ │ │ │ adds r7, #56 @ 0x38 │ │ │ │ add r8, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r1, [r4, #924] @ 0x39c │ │ │ │ add.w r1, r1, r6, lsl #2 │ │ │ │ adds r6, #1 │ │ │ │ bl 336584 │ │ │ │ ldrb.w r3, [r4, #957] @ 0x3bd │ │ │ │ cmp r3, r6 │ │ │ │ bgt.n 36fa20 │ │ │ │ @@ -350510,15 +350508,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movw r2, #1633 @ 0x661 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -350535,60 +350533,60 @@ │ │ │ │ ldr r2, [pc, #128] @ (36fb38 ) │ │ │ │ add.w r3, r8, #72 @ 0x48 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r1, fp │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1565 @ 0x61d │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r6], #-336 @ 0x150 │ │ │ │ - ldrb r2, [r0, r3] │ │ │ │ + stmia.w r6!, {r2, r4, r6} │ │ │ │ + ldrb r2, [r6, r3] │ │ │ │ lsls r0, r5, #1 │ │ │ │ str r3, [sp, #584] @ 0x248 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ldrd r0, r0, [r6], #-336 @ 0x150 │ │ │ │ - vst4.16 {d0-d3}, [r0 :64], r3 │ │ │ │ - ldrsb.w r0, [r4, r3, lsl #1] │ │ │ │ + stmia.w r6!, {r2, r4, r6} │ │ │ │ + ldrsh.w r0, [r0, r3, lsl #1] │ │ │ │ + vst4.16 {d16-d19}, [r4 :64], r3 │ │ │ │ ldr r3, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - @ instruction: 0xf3300054 │ │ │ │ + bfi r0, r0, #1, #20 │ │ │ │ adds r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, r5] │ │ │ │ + ldrh r6, [r4, r6] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - b.n 36fa14 │ │ │ │ + b.n 36fa74 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 36f95c │ │ │ │ + b.n 36f9bc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r7, r2] │ │ │ │ + ldrh r0, [r5, r3] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - @ instruction: 0xf7020053 │ │ │ │ - @ instruction: 0xf7160053 │ │ │ │ + @ instruction: 0xf7320053 │ │ │ │ + @ instruction: 0xf7460053 │ │ │ │ @ instruction: 0xfa9fffff │ │ │ │ - ldrh r6, [r4, r1] │ │ │ │ + ldrh r6, [r2, r2] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - b.n 36f860 │ │ │ │ + b.n 36f8c0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 36f758 │ │ │ │ + b.n 36f7b8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 36f740 │ │ │ │ + b.n 36f7a0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr.w r0, [r4, #948] @ 0x3b4 │ │ │ │ orr.w r0, r0, #2 │ │ │ │ ldrb.w r3, [r4, #962] @ 0x3c2 │ │ │ │ ldrb.w r1, [r4, #963] @ 0x3c3 │ │ │ │ ldrb.w r2, [r4, #964] @ 0x3c4 │ │ │ │ subs r3, #1 │ │ │ │ @@ -350813,15 +350811,15 @@ │ │ │ │ cbz r3, 36fe0c │ │ │ │ ldr.w r3, [r4, #1028] @ 0x404 │ │ │ │ ldr.w r1, [r4, #1032] @ 0x408 │ │ │ │ mov r9, r3 │ │ │ │ b.n 36fdca │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ adds r6, #1 │ │ │ │ - bl 8a35f4 │ │ │ │ + bl 8a3624 │ │ │ │ cmp r6, sl │ │ │ │ beq.n 36fe0c │ │ │ │ ldrb.w r3, [r9, r1] │ │ │ │ adds r0, r1, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne.n 36fdbc │ │ │ │ movs r3, #1 │ │ │ │ @@ -350840,15 +350838,15 @@ │ │ │ │ ldr r3, [pc, #164] @ (36fe9c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36fd2e │ │ │ │ ldr r0, [pc, #156] @ (36fea0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 36fd2e │ │ │ │ ldr.w r6, [r4, #1052] @ 0x41c │ │ │ │ cbz r6, 36fe4a │ │ │ │ sub.w ip, r7, #255 @ 0xff │ │ │ │ ldr.w r3, [r4, #1048] @ 0x418 │ │ │ │ clz ip, ip │ │ │ │ movs r2, #0 │ │ │ │ @@ -350902,15 +350900,15 @@ │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3704f4 │ │ │ │ + b.n 370554 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r3, [pc, #228] @ (36ff8c ) │ │ │ │ ldrb.w ip, [r0, #42] @ 0x2a │ │ │ │ add r3, pc │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 36fed4 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ @@ -350974,54 +350972,54 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 36fef0 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ ldr r0, [pc, #84] @ (36ff9c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 36fef0 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbnz r0, 36ff68 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldr r0, [pc, #52] @ (36ffa0 ) │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 36ff58 │ │ │ │ ldr r0, [pc, #36] @ (36ff98 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 36ff58 │ │ │ │ ldr r0, [pc, #36] @ (36ffa4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 36ff58 │ │ │ │ ldrh r2, [r7, #38] @ 0x26 │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #544] @ (3701b8 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3703a0 │ │ │ │ + b.n 370400 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 370380 │ │ │ │ + b.n 3703e0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r3, [pc, #240] @ (37009c ) │ │ │ │ ldrb.w ip, [r0, #42] @ 0x2a │ │ │ │ add r3, pc │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 36ffe2 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ @@ -351088,55 +351086,55 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 36fffe │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ ldr r0, [pc, #88] @ (3700ac ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 36fffe │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbnz r0, 370076 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldr r0, [pc, #56] @ (3700b0 ) │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 370066 │ │ │ │ ldr r0, [pc, #36] @ (3700a8 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 370066 │ │ │ │ ldr r0, [pc, #40] @ (3700b4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 370066 │ │ │ │ nop │ │ │ │ ldrh r6, [r6, #30] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #544] @ (3702c8 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 370294 │ │ │ │ + b.n 3702f4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 370274 │ │ │ │ + b.n 3702d4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #396] @ (370254 ) │ │ │ │ mov r1, r0 │ │ │ │ @@ -351205,15 +351203,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37022e │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ str r2, [r1, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -351246,15 +351244,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37016a │ │ │ │ ldr r0, [pc, #152] @ (370264 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 37016a │ │ │ │ ldr r2, [pc, #140] @ (370268 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -351265,15 +351263,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 370138 │ │ │ │ ldr r0, [pc, #124] @ (37026c ) │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 370138 │ │ │ │ ldr r2, [pc, #100] @ (370268 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3700f2 │ │ │ │ @@ -351283,15 +351281,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3700f2 │ │ │ │ ldr r0, [pc, #84] @ (370270 ) │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 3700f2 │ │ │ │ ldr r3, [pc, #44] @ (37025c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37016a │ │ │ │ @@ -351299,36 +351297,36 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 37016a │ │ │ │ ldr r0, [pc, #48] @ (370274 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 37016a │ │ │ │ nop │ │ │ │ ldrh r0, [r3, #22] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - svc 158 @ 0x9e │ │ │ │ + svc 206 @ 0xce │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #544] @ (37048c ) │ │ │ │ movs r0, r0 │ │ │ │ - svc 84 @ 0x54 │ │ │ │ + svc 132 @ 0x84 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - svc 40 @ 0x28 │ │ │ │ + svc 88 @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - svc 38 @ 0x26 │ │ │ │ + svc 86 @ 0x56 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #412] @ (370428 ) │ │ │ │ and.w r1, r1, #3 │ │ │ │ @@ -351425,15 +351423,15 @@ │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 370406 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldr r3, [pc, #164] @ (370430 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3702f4 │ │ │ │ ldr r3, [pc, #160] @ (370434 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -351443,15 +351441,15 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ str.w r8, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #144] @ (370438 ) │ │ │ │ ldrb.w r1, [r4, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ b.n 3702f4 │ │ │ │ ldr r3, [pc, #120] @ (370430 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 370322 │ │ │ │ @@ -351463,15 +351461,15 @@ │ │ │ │ movs r1, #78 @ 0x4e │ │ │ │ ldr r0, [pc, #108] @ (37043c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [r4, #48] @ 0x30 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ b.n 370322 │ │ │ │ ldr r3, [pc, #88] @ (370440 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 370346 │ │ │ │ @@ -351480,51 +351478,51 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 370346 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (370444 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 370346 │ │ │ │ ldr r2, [pc, #64] @ (370448 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 370378 │ │ │ │ ldr r2, [pc, #32] @ (370434 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 370378 │ │ │ │ ldr r0, [pc, #48] @ (37044c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ b.n 370378 │ │ │ │ nop │ │ │ │ ldrh r2, [r2, #8] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 370414 │ │ │ │ + udf #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 3703cc │ │ │ │ + ble.n 37042c │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #544] @ (370664 ) │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 3704dc │ │ │ │ + ble.n 37053c │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 3704f0 │ │ │ │ + ble.n 370350 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #420] @ (370608 ) │ │ │ │ and.w r1, r1, #3 │ │ │ │ @@ -351626,15 +351624,15 @@ │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3705e6 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldr r3, [pc, #164] @ (370610 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3704c0 │ │ │ │ ldr r3, [pc, #160] @ (370614 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -351644,15 +351642,15 @@ │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ str.w r8, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #144] @ (370618 ) │ │ │ │ ldrb.w r1, [r4, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ b.n 3704c0 │ │ │ │ ldr r3, [pc, #120] @ (370610 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 370502 │ │ │ │ @@ -351664,15 +351662,15 @@ │ │ │ │ movs r1, #78 @ 0x4e │ │ │ │ ldr r0, [pc, #108] @ (37061c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [r4, #48] @ 0x30 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ b.n 370502 │ │ │ │ ldr r3, [pc, #88] @ (370620 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 370526 │ │ │ │ @@ -351681,51 +351679,51 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 370526 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (370624 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 370526 │ │ │ │ ldr r2, [pc, #64] @ (370628 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 370558 │ │ │ │ ldr r2, [pc, #32] @ (370614 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 370558 │ │ │ │ ldr r0, [pc, #48] @ (37062c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ b.n 370558 │ │ │ │ nop │ │ │ │ strh r2, [r7, #56] @ 0x38 │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r6, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 3706ac │ │ │ │ + bgt.n 37070c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bgt.n 370664 │ │ │ │ + bgt.n 3706c4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #544] @ (370844 ) │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 3706fc │ │ │ │ + blt.n 37055c │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 370710 │ │ │ │ + blt.n 370570 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #404] @ (3707d8 ) │ │ │ │ mov r9, r3 │ │ │ │ @@ -351797,15 +351795,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 370696 │ │ │ │ ldr r0, [pc, #260] @ (3707e8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr r3, [pc, #252] @ (3707ec ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37078e │ │ │ │ ldr r3, [pc, #232] @ (3707e4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -351817,15 +351815,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w ip, r5, r3, lsl #2 │ │ │ │ ldr r0, [pc, #220] @ (3707f0 ) │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldrb.w ip, [ip, #20] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r2, #2 │ │ │ │ bne.n 370666 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbz r3, 37074e │ │ │ │ ldr r3, [pc, #192] @ (3707f4 ) │ │ │ │ @@ -351837,15 +351835,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 37074e │ │ │ │ ldr r0, [pc, #180] @ (3707f8 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldrb.w r2, [r5, #40] @ 0x28 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str r3, [r5, #28] │ │ │ │ cmp r2, #15 │ │ │ │ beq.n 370696 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ @@ -351860,15 +351858,15 @@ │ │ │ │ bne.n 370696 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cbnz r2, 3707b8 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ cmp r2, #2 │ │ │ │ bne.w 370666 │ │ │ │ b.n 370730 │ │ │ │ ldr r3, [pc, #100] @ (3707fc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -351876,56 +351874,56 @@ │ │ │ │ ldr r3, [pc, #64] @ (3707e4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 370686 │ │ │ │ ldr r0, [pc, #80] @ (370800 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 370686 │ │ │ │ ldr r2, [pc, #72] @ (370804 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 37077e │ │ │ │ ldr r2, [pc, #32] @ (3707e4 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 37077e │ │ │ │ ldr r0, [pc, #56] @ (370808 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ b.n 37077e │ │ │ │ strh r4, [r3, #42] @ 0x2a │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 370718 │ │ │ │ + blt.n 370778 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 3707e8 │ │ │ │ + blt.n 370848 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #544] @ (370a18 ) │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 3707fc │ │ │ │ + bge.n 37085c │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r3, #92] @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 37074c │ │ │ │ + bge.n 3707ac │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 370748 │ │ │ │ + bls.n 3707a8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #496] @ (370a0c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -352011,15 +352009,15 @@ │ │ │ │ ldr r3, [pc, #296] @ (370a18 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 370962 │ │ │ │ ldr r0, [pc, #288] @ (370a1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ b.n 370962 │ │ │ │ ldr r3, [pc, #264] @ (370a10 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 37099c │ │ │ │ @@ -352048,25 +352046,25 @@ │ │ │ │ ldr r3, [pc, #208] @ (370a18 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 370962 │ │ │ │ ldr r0, [pc, #204] @ (370a20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ b.n 370962 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3709ec │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldr r2, [pc, #176] @ (370a24 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37086a │ │ │ │ ldr r2, [pc, #152] @ (370a18 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -352074,15 +352072,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 37086a │ │ │ │ ldr r0, [pc, #156] @ (370a28 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 37086a │ │ │ │ ldr r2, [pc, #132] @ (370a24 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 37090e │ │ │ │ @@ -352092,15 +352090,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 37090e │ │ │ │ ldr r0, [pc, #120] @ (370a2c ) │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 37090e │ │ │ │ ldr r2, [pc, #96] @ (370a24 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3708b2 │ │ │ │ @@ -352110,53 +352108,53 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3708b2 │ │ │ │ ldr r0, [pc, #84] @ (370a30 ) │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3708b2 │ │ │ │ ldr r3, [pc, #36] @ (370a14 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 370962 │ │ │ │ ldr r3, [pc, #32] @ (370a18 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 370962 │ │ │ │ ldr r0, [pc, #48] @ (370a34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ b.n 370962 │ │ │ │ strh r2, [r0, #28] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 370b04 │ │ │ │ + bhi.n 370964 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bhi.n 370a58 │ │ │ │ + bhi.n 370ab8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #544] @ (370c48 ) │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 370998 │ │ │ │ + bvc.n 3709f8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvc.n 370950 │ │ │ │ + bvc.n 3709b0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvc.n 370b00 │ │ │ │ + bvc.n 370960 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvc.n 370b0c │ │ │ │ + bvc.n 37096c │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #496] @ (370c38 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -352242,15 +352240,15 @@ │ │ │ │ ldr r3, [pc, #296] @ (370c44 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 370b8e │ │ │ │ ldr r0, [pc, #288] @ (370c48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ b.n 370b8e │ │ │ │ ldr r3, [pc, #264] @ (370c3c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 370bc8 │ │ │ │ @@ -352279,25 +352277,25 @@ │ │ │ │ ldr r3, [pc, #208] @ (370c44 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 370b8e │ │ │ │ ldr r0, [pc, #204] @ (370c4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ b.n 370b8e │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 370c18 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldr r2, [pc, #176] @ (370c50 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 370a96 │ │ │ │ ldr r2, [pc, #152] @ (370c44 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -352305,15 +352303,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 370a96 │ │ │ │ ldr r0, [pc, #156] @ (370c54 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 370a96 │ │ │ │ ldr r2, [pc, #132] @ (370c50 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 370b3a │ │ │ │ @@ -352323,15 +352321,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 370b3a │ │ │ │ ldr r0, [pc, #120] @ (370c58 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 370b3a │ │ │ │ ldr r2, [pc, #96] @ (370c50 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 370ade │ │ │ │ @@ -352341,53 +352339,53 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 370ade │ │ │ │ ldr r0, [pc, #84] @ (370c5c ) │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 370ade │ │ │ │ ldr r3, [pc, #36] @ (370c40 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 370b8e │ │ │ │ ldr r3, [pc, #32] @ (370c44 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 370b8e │ │ │ │ ldr r0, [pc, #48] @ (370c60 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ b.n 370b8e │ │ │ │ strh r6, [r2, #10] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 370cd8 │ │ │ │ + bvs.n 370d38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bpl.n 370c2c │ │ │ │ + bvs.n 370c8c │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #544] @ (370e74 ) │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 370b6c │ │ │ │ + bpl.n 370bcc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bpl.n 370d24 │ │ │ │ + bpl.n 370b84 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bpl.n 370cd4 │ │ │ │ + bpl.n 370d34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bpl.n 370ce0 │ │ │ │ + bpl.n 370d40 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #924] @ (371010 ) │ │ │ │ mov r3, r0 │ │ │ │ @@ -352446,15 +352444,15 @@ │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.n 370d24 │ │ │ │ ldr r0, [pc, #776] @ (371020 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #28] │ │ │ │ ldrb.w r1, [r3, #40] @ 0x28 │ │ │ │ orr.w r2, r2, #1 │ │ │ │ str r2, [r3, #28] │ │ │ │ cmp r1, #15 │ │ │ │ beq.n 370cee │ │ │ │ @@ -352471,15 +352469,15 @@ │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 370fe6 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 370f96 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ ldrb.w r1, [r3, #40] @ 0x28 │ │ │ │ orr.w r2, r2, #2 │ │ │ │ str r2, [r3, #28] │ │ │ │ @@ -352507,15 +352505,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 370d58 │ │ │ │ ldr r0, [pc, #624] @ (371028 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 370d58 │ │ │ │ ldr r0, [pc, #612] @ (37102c ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -352525,15 +352523,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 370ef2 │ │ │ │ ldr r0, [pc, #592] @ (371030 ) │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ ldrb.w r0, [r3, #42] @ 0x2a │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 370cfe │ │ │ │ ldrb.w ip, [r2] │ │ │ │ movs.w r0, ip, lsr #3 │ │ │ │ @@ -352550,15 +352548,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 370e2c │ │ │ │ ldr r0, [pc, #532] @ (371034 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #28] │ │ │ │ ldrb.w r1, [r3, #40] @ 0x28 │ │ │ │ orr.w r2, r2, #2 │ │ │ │ str r2, [r3, #28] │ │ │ │ cmp r1, #15 │ │ │ │ beq.w 370cee │ │ │ │ @@ -352584,15 +352582,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 370d58 │ │ │ │ ldr r0, [pc, #440] @ (371038 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 370d58 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 370f70 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ @@ -352623,15 +352621,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.w 370d58 │ │ │ │ ldr r0, [pc, #344] @ (37103c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 370d58 │ │ │ │ ldrb.w r0, [r3, #42] @ 0x2a │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 370d02 │ │ │ │ ldrb.w ip, [r2] │ │ │ │ @@ -352669,15 +352667,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 370d58 │ │ │ │ ldr r0, [pc, #220] @ (371040 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 370d58 │ │ │ │ ldr r2, [pc, #164] @ (371018 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -352688,15 +352686,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 370e92 │ │ │ │ ldr r0, [pc, #188] @ (371044 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 370e92 │ │ │ │ ldr r2, [pc, #128] @ (371018 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 370d70 │ │ │ │ @@ -352706,15 +352704,15 @@ │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 370d70 │ │ │ │ ldr r0, [pc, #152] @ (371048 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 370d70 │ │ │ │ ldr r2, [pc, #84] @ (371018 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 370f10 │ │ │ │ @@ -352724,15 +352722,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 370f10 │ │ │ │ ldr r0, [pc, #116] @ (37104c ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 370f10 │ │ │ │ ldr r1, [pc, #60] @ (371024 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 370d58 │ │ │ │ @@ -352740,52 +352738,52 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.w 370d58 │ │ │ │ ldr r0, [pc, #80] @ (371050 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 370d58 │ │ │ │ nop │ │ │ │ ldrb r0, [r5, #28] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #544] @ (37123c ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 37107c │ │ │ │ + bmi.n 3710dc │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 370f90 │ │ │ │ + bcc.n 370ff0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r0, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 370fb4 │ │ │ │ + bmi.n 371014 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcc.n 371080 │ │ │ │ + bcc.n 3710e0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcs.n 371014 │ │ │ │ + bcc.n 371074 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcs.n 370f4c │ │ │ │ + bcs.n 370fac │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcs.n 371054 │ │ │ │ + bcs.n 3710b4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bne.n 370fc0 │ │ │ │ + bne.n 371020 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bne.n 370f70 │ │ │ │ + bne.n 370fd0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bne.n 371128 │ │ │ │ + bne.n 370f88 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bne.n 371128 │ │ │ │ + bne.n 370f88 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #504] @ (37125c ) │ │ │ │ mov r1, r0 │ │ │ │ @@ -352838,15 +352836,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 371234 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldr r3, [pc, #364] @ (371260 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 371208 │ │ │ │ ldr r2, [r1, #28] │ │ │ │ ldrb.w r0, [r1, #40] @ 0x28 │ │ │ │ @@ -352876,15 +352874,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3710e2 │ │ │ │ ldr r0, [pc, #292] @ (37126c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 3710e2 │ │ │ │ ldr r3, [pc, #264] @ (371260 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -352917,15 +352915,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3710e2 │ │ │ │ ldr r0, [pc, #200] @ (371270 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 3710e2 │ │ │ │ ldr r2, [pc, #188] @ (371274 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -352936,15 +352934,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3710ae │ │ │ │ ldr r0, [pc, #168] @ (371278 ) │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 3710ae │ │ │ │ ldr r2, [pc, #144] @ (371274 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 37115e │ │ │ │ @@ -352954,15 +352952,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 37115e │ │ │ │ ldr r0, [pc, #132] @ (37127c ) │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 37115e │ │ │ │ ldr r2, [pc, #104] @ (371274 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3710fe │ │ │ │ @@ -352972,15 +352970,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3710fe │ │ │ │ ldr r0, [pc, #92] @ (371280 ) │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 3710fe │ │ │ │ ldr r3, [pc, #44] @ (371264 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3710e2 │ │ │ │ @@ -352988,39 +352986,39 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3710e2 │ │ │ │ ldr r0, [pc, #52] @ (371284 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r2, [r1, #44] @ 0x2c │ │ │ │ b.n 3710e2 │ │ │ │ ldrb r4, [r7, #12] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 3712b8 │ │ │ │ + beq.n 371318 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r7, {r2, r6, r7} │ │ │ │ + ldmia r7, {r2, r4, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #544] @ (371498 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r7, {r1, r2, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3, r6} │ │ │ │ + ldmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r7!, {r1, r5} │ │ │ │ + ldmia r7!, {r1, r4, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r7!, {r2, r3, r4} │ │ │ │ + ldmia r7!, {r2, r3, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #640] @ (371518 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -353086,15 +353084,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37135a │ │ │ │ ldr r0, [pc, #480] @ (371528 ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ strb.w r3, [r1, #41] @ 0x29 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -353123,15 +353121,15 @@ │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 3714f0 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldr r3, [pc, #352] @ (37151c ) │ │ │ │ ldr r5, [r4, r3] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3714c8 │ │ │ │ ldr r3, [r1, #28] │ │ │ │ ldrb.w r2, [r1, #40] @ 0x28 │ │ │ │ @@ -353161,15 +353159,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3713aa │ │ │ │ ldr r0, [pc, #288] @ (371530 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [r1, #44] @ 0x2c │ │ │ │ b.n 3713aa │ │ │ │ ldr r3, [pc, #252] @ (37151c ) │ │ │ │ ldr r5, [r4, r3] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -353202,15 +353200,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 3713aa │ │ │ │ ldr r0, [pc, #196] @ (371534 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [r1, #44] @ 0x2c │ │ │ │ b.n 3713aa │ │ │ │ ldr r3, [pc, #184] @ (371538 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -353220,15 +353218,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 371376 │ │ │ │ ldr r0, [pc, #164] @ (37153c ) │ │ │ │ movs r2, #2 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 371376 │ │ │ │ ldr r3, [pc, #144] @ (371538 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 371426 │ │ │ │ @@ -353237,15 +353235,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 371426 │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r2, #2 │ │ │ │ ldr r0, [pc, #128] @ (371540 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 371426 │ │ │ │ ldr r3, [pc, #108] @ (371538 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3713c6 │ │ │ │ @@ -353254,15 +353252,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3713c6 │ │ │ │ ldr r0, [pc, #96] @ (371544 ) │ │ │ │ movs r2, #32 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3713c6 │ │ │ │ ldr r2, [pc, #56] @ (37152c ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3713aa │ │ │ │ @@ -353270,43 +353268,43 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3713aa │ │ │ │ ldr r0, [pc, #60] @ (371548 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [r1, #44] @ 0x2c │ │ │ │ b.n 3713aa │ │ │ │ ldrb r4, [r0, #4] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r4, r5, r6} │ │ │ │ + ldmia r7, {r1, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r2, r3, r4, r6} │ │ │ │ + ldmia r5!, {r2, r3, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r4, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5, {r2, r3, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #544] @ (37175c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r4!, {r1, r3, r7} │ │ │ │ + ldmia r4, {r1, r3, r4, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r4!, {r1, r5, r6} │ │ │ │ + ldmia r4, {r1, r4, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r4!, {r5, r6} │ │ │ │ + ldmia r4, {r4, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #652] @ (3717e8 ) │ │ │ │ mov r3, r0 │ │ │ │ @@ -353370,27 +353368,27 @@ │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 3717c0 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldr.w r6, [r1, #1084] @ 0x43c │ │ │ │ orr.w ip, r6, r2 │ │ │ │ str.w ip, [r1, #1084] @ 0x43c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 371744 │ │ │ │ ldr r1, [r3, #44] @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r1, [r1, #924] @ 0x39c │ │ │ │ ldr.w r0, [r1, r4, lsl #2] │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 37159c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 371796 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ ldrb.w r1, [r3, #40] @ 0x28 │ │ │ │ orr.w r2, r2, #32 │ │ │ │ @@ -353419,15 +353417,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 3715fa │ │ │ │ ldr r0, [pc, #372] @ (3717f8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 3715fa │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 371770 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ ldrb.w r1, [r3, #40] @ 0x28 │ │ │ │ @@ -353457,15 +353455,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r7, r1, #16 │ │ │ │ bpl.n 3715fa │ │ │ │ ldr r0, [pc, #284] @ (3717fc ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 3715fa │ │ │ │ ldr r1, [pc, #272] @ (371800 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -353475,15 +353473,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 3715a4 │ │ │ │ ldr r0, [pc, #252] @ (371804 ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 3715a4 │ │ │ │ ldr r2, [pc, #236] @ (371808 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3715c6 │ │ │ │ @@ -353493,15 +353491,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 3715c6 │ │ │ │ ldr r0, [pc, #216] @ (37180c ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 3715c6 │ │ │ │ ldr r1, [pc, #200] @ (371810 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 37161c │ │ │ │ @@ -353510,15 +353508,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 37161c │ │ │ │ ldr r0, [pc, #180] @ (371814 ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 37161c │ │ │ │ ldr r2, [pc, #148] @ (371808 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 371696 │ │ │ │ @@ -353528,15 +353526,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 371696 │ │ │ │ ldr r0, [pc, #144] @ (371818 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 371696 │ │ │ │ ldr r2, [pc, #112] @ (371808 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37163c │ │ │ │ @@ -353546,15 +353544,15 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 37163c │ │ │ │ ldr r0, [pc, #108] @ (37181c ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #32 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 37163c │ │ │ │ ldr r1, [pc, #44] @ (3717f0 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3715fa │ │ │ │ @@ -353562,47 +353560,47 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 3715fa │ │ │ │ ldr r0, [pc, #68] @ (371820 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 3715fa │ │ │ │ strb r2, [r0, #25] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2, r4} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r2!, {r1, r3, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [r1, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1} │ │ │ │ + ldmia r4, {r1, r4, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #544] @ (371a2c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r3} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r7, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r3, {r2, r3, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r1, {r1, r4, r7} │ │ │ │ + ldmia r1, {r1, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r1!, {r4, r7} │ │ │ │ + ldmia r1!, {r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #792] @ (371b4c ) │ │ │ │ mov r3, r0 │ │ │ │ @@ -353686,15 +353684,15 @@ │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 371b24 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ mov.w ip, #2 │ │ │ │ add r0, r2 │ │ │ │ strb.w r1, [r3, #37] @ 0x25 │ │ │ │ strb.w ip, [r3, #39] @ 0x27 │ │ │ │ ldrb.w r2, [r0, #1102] @ 0x44e │ │ │ │ cbz r2, 37195c │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ @@ -353759,15 +353757,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 37190e │ │ │ │ ldr r0, [pc, #396] @ (371b5c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 37190e │ │ │ │ ldr r2, [pc, #368] @ (371b50 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -353801,15 +353799,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 37190e │ │ │ │ ldr r0, [pc, #292] @ (371b60 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 37190e │ │ │ │ movs r1, #1 │ │ │ │ mov ip, r1 │ │ │ │ b.n 371922 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ @@ -353824,15 +353822,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 37190e │ │ │ │ ldr r0, [pc, #240] @ (371b64 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 37190e │ │ │ │ ldr r2, [pc, #228] @ (371b68 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -353843,15 +353841,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3718da │ │ │ │ ldr r0, [pc, #208] @ (371b6c ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3718da │ │ │ │ ldr r2, [pc, #188] @ (371b68 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3719ea │ │ │ │ @@ -353861,15 +353859,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 3719ea │ │ │ │ ldr r0, [pc, #176] @ (371b70 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3719ea │ │ │ │ ldr r2, [pc, #148] @ (371b68 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37188e │ │ │ │ @@ -353879,15 +353877,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 37188e │ │ │ │ ldr r0, [pc, #136] @ (371b74 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 37188e │ │ │ │ ldr r2, [pc, #108] @ (371b68 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 371988 │ │ │ │ @@ -353897,15 +353895,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 371988 │ │ │ │ ldr r0, [pc, #100] @ (371b78 ) │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 371988 │ │ │ │ ldr r1, [pc, #44] @ (371b54 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 37190e │ │ │ │ @@ -353913,43 +353911,43 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.w 37190e │ │ │ │ ldr r0, [pc, #60] @ (371b7c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #44] @ 0x2c │ │ │ │ b.n 37190e │ │ │ │ strb r2, [r5, #13] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r3, r4, r7} │ │ │ │ + stmia r7!, {r1, r3, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r5} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r6!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r3, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #544] @ (371d8c ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r3, r5, r7} │ │ │ │ + stmia r6!, {r3, r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r6!, {r1, r7} │ │ │ │ + stmia r6!, {r1, r4, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r6!, {r3, r4, r6} │ │ │ │ + stmia r6!, {r3, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r5} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r6!, {r2, r3, r5} │ │ │ │ + stmia r6!, {r2, r3, r4, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3832] @ 0xef8 │ │ │ │ sub sp, #228 @ 0xe4 │ │ │ │ ldr.w r4, [pc, #1888] @ 3722f4 │ │ │ │ @@ -354166,15 +354164,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.w 372016 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 3722b4 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ b.n 372016 │ │ │ │ ldr.w r8, [r4, #1036] @ 0x40c │ │ │ │ ldr.w r3, [r4, #1040] @ 0x410 │ │ │ │ ldr r7, [r6, #4] │ │ │ │ sub.w r3, r3, r8 │ │ │ │ cmp r7, r3 │ │ │ │ it hi │ │ │ │ @@ -354222,15 +354220,15 @@ │ │ │ │ bhi.w 371d24 │ │ │ │ cmp r7, #0 │ │ │ │ ble.n 371f24 │ │ │ │ ldr.w r0, [r4, #1032] @ 0x408 │ │ │ │ ldrb r2, [r6, #11] │ │ │ │ add r0, r8 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ - bl 8a35f4 │ │ │ │ + bl 8a3624 │ │ │ │ ldr.w r3, [r4, #1024] @ 0x400 │ │ │ │ ldrb.w r2, [sp, #92] @ 0x5c │ │ │ │ cmp r7, #1 │ │ │ │ strb r2, [r3, r1] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r4, #1028] @ 0x404 │ │ │ │ strb r2, [r3, r1] │ │ │ │ @@ -354241,15 +354239,15 @@ │ │ │ │ mov.w fp, #1 │ │ │ │ mov sl, r2 │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ add r3, fp │ │ │ │ add.w fp, fp, #1 │ │ │ │ add r0, r3 │ │ │ │ - bl 8a35f4 │ │ │ │ + bl 8a3624 │ │ │ │ ldr.w r3, [r4, #1024] @ 0x400 │ │ │ │ ldrb.w r2, [r8, #1]! │ │ │ │ cmp r7, fp │ │ │ │ strb r2, [r3, r1] │ │ │ │ ldr.w r3, [r4, #1028] @ 0x404 │ │ │ │ strb.w sl, [r3, r1] │ │ │ │ ldr.w r0, [r4, #1036] @ 0x40c │ │ │ │ @@ -354286,15 +354284,15 @@ │ │ │ │ ble.w 372128 │ │ │ │ mov r5, r1 │ │ │ │ add.w r7, sp, #91 @ 0x5b │ │ │ │ mov r8, r3 │ │ │ │ b.n 371f96 │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ add r0, r5 │ │ │ │ - bl 8a35f4 │ │ │ │ + bl 8a3624 │ │ │ │ ldr.w r3, [r4, #1024] @ 0x400 │ │ │ │ adds r5, #1 │ │ │ │ cmp sl, r5 │ │ │ │ ldrb r3, [r3, r1] │ │ │ │ strb.w r3, [r7, #1]! │ │ │ │ beq.w 372122 │ │ │ │ ldr.w r0, [r4, #1032] @ 0x408 │ │ │ │ @@ -354408,15 +354406,15 @@ │ │ │ │ ldr r2, [pc, #604] @ (372314 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 372116 │ │ │ │ ldr r0, [pc, #596] @ (372318 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ b.n 372116 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r5, #32] │ │ │ │ cmp.w r3, #1024 @ 0x400 │ │ │ │ bcc.w 371cea │ │ │ │ @@ -354440,23 +354438,23 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.w 371cea │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 37228e │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ b.n 371cea │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r8, [r4, #1036] @ 0x40c │ │ │ │ ldr.w r0, [r4, #1032] @ 0x408 │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ add r0, sl │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 8a35f4 │ │ │ │ + bl 8a3624 │ │ │ │ str.w r1, [r4, #1032] @ 0x408 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ sub.w fp, r2, r3 │ │ │ │ add.w r3, fp, r8 │ │ │ │ str.w r3, [r4, #1036] @ 0x40c │ │ │ │ ldr r2, [r6, #0] │ │ │ │ b.n 371fac │ │ │ │ @@ -354511,15 +354509,15 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 372074 │ │ │ │ ldr r0, [pc, #352] @ (372328 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 372074 │ │ │ │ ldr r3, [pc, #340] @ (37232c ) │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -354531,31 +354529,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 372074 │ │ │ │ ldr r0, [pc, #316] @ (372330 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 372074 │ │ │ │ ldr r0, [pc, #304] @ (372334 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [r6, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 372164 │ │ │ │ b.n 372008 │ │ │ │ ldr r0, [pc, #288] @ (372338 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 372198 │ │ │ │ b.n 371ea6 │ │ │ │ ldr r3, [pc, #252] @ (37232c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -354567,15 +354565,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3720e8 │ │ │ │ ldr r0, [pc, #244] @ (37233c ) │ │ │ │ mov.w r2, #2147483648 @ 0x80000000 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ orr.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ str r3, [r5, #28] │ │ │ │ ldrb.w r3, [r5, #40] @ 0x28 │ │ │ │ cmp r3, #15 │ │ │ │ bne.w 3720f0 │ │ │ │ b.n 371cea │ │ │ │ @@ -354589,30 +354587,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 371de6 │ │ │ │ ldr r0, [pc, #192] @ (372340 ) │ │ │ │ mov.w r2, #8192 @ 0x2000 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 371de6 │ │ │ │ ldr r2, [pc, #128] @ (372310 ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 372116 │ │ │ │ ldr r2, [pc, #116] @ (372314 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 372116 │ │ │ │ ldr r0, [pc, #152] @ (372344 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ b.n 372116 │ │ │ │ ldr r2, [pc, #88] @ (372310 ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -354620,15 +354618,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (372314 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 371e1e │ │ │ │ ldr r0, [pc, #120] @ (372348 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ b.n 371e1e │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ (37234c ) │ │ │ │ mov.w r2, #1120 @ 0x460 │ │ │ │ ldr r1, [pc, #104] @ (372350 ) │ │ │ │ ldr r0, [pc, #108] @ (372354 ) │ │ │ │ @@ -354651,45 +354649,45 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r5, #52] @ 0x34 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r4, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r3, r5, r7} │ │ │ │ + stmia r0!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r5, #12] │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r2, r3, r5, r6} │ │ │ │ + stmia r1!, {r2, r3, r4, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #544] @ (372550 ) │ │ │ │ movs r0, r0 │ │ │ │ - sevl │ │ │ │ - lsls r4, r2, #1 │ │ │ │ - stmia r1!, {r1, r7} │ │ │ │ + nop {8} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r1!, {r1, r4, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bkpt 0x00fc │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bkpt 0x00c2 │ │ │ │ + ite cs │ │ │ │ + lslcs r4, r2, #1 │ │ │ │ + bkpt 0x00f2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bkpt 0x00c2 │ │ │ │ + bkpt 0x00f2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bkpt 0x009c │ │ │ │ + bkpt 0x00cc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r1, #232 @ 0xe8 │ │ │ │ + adds r2, #24 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - pop {r1, r2, r4, r7, pc} │ │ │ │ + pop {r1, r2, r6, r7, pc} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r0!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r2, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r5, [pc, #1508] @ 372950 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -354765,15 +354763,15 @@ │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37279c │ │ │ │ ldr.w r3, [r6, #924] @ 0x39c │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrb.w ip, [r6, #957] @ 0x3bd │ │ │ │ ldr.w r1, [r6, #1080] @ 0x438 │ │ │ │ ldr.w r0, [r6, #1084] @ 0x43c │ │ │ │ cmp ip, r4 │ │ │ │ bgt.n 372422 │ │ │ │ ldr.w r3, [r6, #1088] @ 0x440 │ │ │ │ ands r1, r5 │ │ │ │ @@ -354797,15 +354795,15 @@ │ │ │ │ mov.w r2, #0 │ │ │ │ bne.w 372858 │ │ │ │ ldr.w r0, [pc, #1232] @ 37296c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ str.w r5, [r6, #1080] @ 0x438 │ │ │ │ b.n 3723c8 │ │ │ │ str.w r5, [r6, #1092] @ 0x444 │ │ │ │ b.n 3723c8 │ │ │ │ ands.w r3, r5, #3 │ │ │ │ beq.n 372534 │ │ │ │ ldr.w r3, [pc, #1188] @ 372964 │ │ │ │ @@ -354825,15 +354823,15 @@ │ │ │ │ ldr.w r0, [pc, #1160] @ 372974 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ movw r2, #3332 @ 0xd04 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr.w r2, [pc, #1140] @ 372978 │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 37239c │ │ │ │ ldr.w r2, [pc, #1104] @ 372964 │ │ │ │ ldr.w r7, [r8, r2] │ │ │ │ @@ -354841,15 +354839,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 37239c │ │ │ │ ldr.w r0, [pc, #1112] @ 37297c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 37239c │ │ │ │ ldr.w r4, [r6, #1092] @ 0x444 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r6, #1100] @ 0x44c │ │ │ │ ldr.w r2, [r6, #1096] @ 0x448 │ │ │ │ lsrs r1, r4, #24 │ │ │ │ @@ -354979,30 +354977,30 @@ │ │ │ │ ldr r3, [pc, #708] @ (372964 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 3725e0 │ │ │ │ ldr r0, [pc, #740] @ (372990 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3725e0 │ │ │ │ ldr r3, [pc, #736] @ (372994 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 372572 │ │ │ │ ldr r3, [pc, #672] @ (372964 ) │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 372572 │ │ │ │ ldr r0, [pc, #712] @ (372998 ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r4, [r6, #1092] @ 0x444 │ │ │ │ b.n 372572 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 372768 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ orr.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ @@ -355017,15 +355015,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 37263c │ │ │ │ ldr.w r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3727ce │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ b.n 37263c │ │ │ │ ldr.w r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 372812 │ │ │ │ ldr.w r2, [r8, #996] @ 0x3e4 │ │ │ │ orr.w r2, r2, #2147483648 @ 0x80000000 │ │ │ │ str.w r2, [r8, #996] @ 0x3e4 │ │ │ │ @@ -355040,15 +355038,15 @@ │ │ │ │ cmp r1, #1 │ │ │ │ bne.w 37260a │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 372902 │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ b.n 37260a │ │ │ │ ldr r3, [pc, #560] @ (37299c ) │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3726e6 │ │ │ │ @@ -355056,15 +355054,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3726e6 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov.w r2, #2147483648 @ 0x80000000 │ │ │ │ mov r1, r4 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ orr.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #15 │ │ │ │ bne.n 3726ee │ │ │ │ b.n 37263c │ │ │ │ @@ -355077,15 +355075,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37243a │ │ │ │ ldr r0, [pc, #488] @ (3729a4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37243a │ │ │ │ ldr r7, [pc, #480] @ (3729a8 ) │ │ │ │ add r7, pc │ │ │ │ add.w r7, r7, #328 @ 0x148 │ │ │ │ b.n 37265a │ │ │ │ ldr r2, [pc, #476] @ (3729ac ) │ │ │ │ ldr r1, [sp, #8] │ │ │ │ @@ -355096,28 +355094,28 @@ │ │ │ │ ldr r2, [pc, #392] @ (372964 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 372710 │ │ │ │ ldr r0, [pc, #456] @ (3729b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ b.n 372710 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37292a │ │ │ │ ldr r3, [pc, #360] @ (372964 ) │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r7, r3, #21 │ │ │ │ bpl.w 372682 │ │ │ │ ldr r0, [pc, #424] @ (3729b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 372682 │ │ │ │ ldr r2, [pc, #392] @ (37299c ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 372724 │ │ │ │ @@ -355125,15 +355123,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 372724 │ │ │ │ mov.w r2, #2147483648 @ 0x80000000 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r2, [r8, #996] @ 0x3e4 │ │ │ │ orr.w r2, r2, #2147483648 @ 0x80000000 │ │ │ │ str.w r2, [r8, #996] @ 0x3e4 │ │ │ │ ldrb.w r2, [r8, #1008] @ 0x3f0 │ │ │ │ cmp r2, #15 │ │ │ │ bne.w 372730 │ │ │ │ b.n 37260a │ │ │ │ @@ -355167,24 +355165,24 @@ │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ ldrb.w r1, [r2, #1101] @ 0x44d │ │ │ │ cmp r1, #1 │ │ │ │ bne.w 37268c │ │ │ │ cbnz r3, 3728de │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 37268c │ │ │ │ ldr r0, [pc, #256] @ (3729bc ) │ │ │ │ movs r7, #1 │ │ │ │ movt r7, #16384 @ 0x4000 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldrb.w r2, [r5, #40] @ 0x28 │ │ │ │ orrs r3, r7 │ │ │ │ str r3, [r5, #28] │ │ │ │ cmp r2, #15 │ │ │ │ ldr.w r3, [r9] │ │ │ │ bne.n 372888 │ │ │ │ @@ -355197,15 +355195,15 @@ │ │ │ │ ldr r3, [pc, #120] @ (372964 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3728a8 │ │ │ │ ldr r0, [pc, #200] @ (3729c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ b.n 3728a8 │ │ │ │ ldr r1, [pc, #168] @ (3729ac ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -355213,30 +355211,30 @@ │ │ │ │ ldr r1, [pc, #80] @ (372964 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 37275c │ │ │ │ ldr r0, [pc, #164] @ (3729c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r2, [r8, #1012] @ 0x3f4 │ │ │ │ b.n 37275c │ │ │ │ ldr r3, [pc, #156] @ (3729c8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3727fa │ │ │ │ ldr r3, [pc, #40] @ (372964 ) │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 372800 │ │ │ │ ldr r0, [pc, #132] @ (3729cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 372800 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ lsls r5, r4, #3 │ │ │ │ @@ -355244,63 +355242,63 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #124] @ 0x7c │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #112] @ 0x70 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - stmia r0!, {r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r3, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r6, [r1, #108] @ 0x6c │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ite al │ │ │ │ - lslal r4, r2, #1 │ │ │ │ - sub r0, r2, #3 │ │ │ │ + stmia r0!, {r2, r3, r4} │ │ │ │ + lsls r4, r2, #1 │ │ │ │ + subs r0, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00a2 │ │ │ │ + bkpt 0x00d2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r6, 3729dc │ │ │ │ + cbnz r6, 3729e8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r0, 3729e0 │ │ │ │ + cbnz r0, 3729ec │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [r7, #80] @ 0x50 │ │ │ │ lsls r3, r2, #3 │ │ │ │ ldr r1, [pc, #176] @ (372a40 ) │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x001e │ │ │ │ + bkpt 0x004e │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrsb r0, [r7, r4] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r4, r6, pc} │ │ │ │ + pop {r1, r2, r3, r7, pc} │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #544] @ (372bc0 ) │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r6} │ │ │ │ + pop {r4, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r2, [r1, #60] @ 0x3c │ │ │ │ lsls r3, r2, #3 │ │ │ │ ldr r4, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 3729d4 │ │ │ │ + cbnz r6, 3729e0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r1, r3, r7} │ │ │ │ + pop {r1, r3, r4, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - @ instruction: 0xb884 │ │ │ │ + @ instruction: 0xb8b4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb874 │ │ │ │ + @ instruction: 0xb8a4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb84e │ │ │ │ + @ instruction: 0xb87e │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [r2, #12] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 372a12 │ │ │ │ + cbnz r0, 372a1e │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #524] @ (372bf0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -355382,15 +355380,15 @@ │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 372a5a │ │ │ │ ldr.w r0, [r9] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 372b4e │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ b.n 372a5a │ │ │ │ ldr.w r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 372b72 │ │ │ │ ldr.w r2, [r4, #996] @ 0x3e4 │ │ │ │ orr.w r2, r2, #2147483648 @ 0x80000000 │ │ │ │ str.w r2, [r4, #996] @ 0x3e4 │ │ │ │ @@ -355405,15 +355403,15 @@ │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 372a24 │ │ │ │ ldr.w r1, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 372bcc │ │ │ │ ldr.w r0, [r2, #920] @ 0x398 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ b.n 372a24 │ │ │ │ ldr r2, [pc, #232] @ (372c00 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 372a90 │ │ │ │ @@ -355421,15 +355419,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 372a90 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov.w r2, #2147483648 @ 0x80000000 │ │ │ │ mov r1, fp │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r2, [fp, #28] │ │ │ │ ldrb.w r0, [fp, #40] @ 0x28 │ │ │ │ orr.w r2, r2, #2147483648 @ 0x80000000 │ │ │ │ str.w r2, [fp, #28] │ │ │ │ cmp r0, #15 │ │ │ │ bne.n 372a9c │ │ │ │ b.n 372a5a │ │ │ │ @@ -355442,15 +355440,15 @@ │ │ │ │ ldr r0, [pc, #168] @ (372c04 ) │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r3, r0, #16 │ │ │ │ bpl.n 372ac2 │ │ │ │ ldr r0, [pc, #164] @ (372c0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r2, [fp, #44] @ 0x2c │ │ │ │ b.n 372ac2 │ │ │ │ ldr r2, [pc, #140] @ (372c00 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -355459,15 +355457,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 372ad6 │ │ │ │ mov.w r2, #2147483648 @ 0x80000000 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, fp │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r2, [r4, #996] @ 0x3e4 │ │ │ │ ldrb.w r1, [r4, #1008] @ 0x3f0 │ │ │ │ orr.w r2, r2, #2147483648 @ 0x80000000 │ │ │ │ str.w r2, [r4, #996] @ 0x3e4 │ │ │ │ cmp r1, #15 │ │ │ │ bne.n 372ae2 │ │ │ │ b.n 372a24 │ │ │ │ @@ -355479,69 +355477,69 @@ │ │ │ │ ldr r2, [pc, #76] @ (372c04 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.w 3729fa │ │ │ │ ldr r0, [pc, #80] @ (372c14 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3729fa │ │ │ │ ldr r1, [pc, #56] @ (372c08 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 372b0a │ │ │ │ ldr r1, [pc, #40] @ (372c04 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 372b0a │ │ │ │ ldr r0, [pc, #52] @ (372c18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r2, [r4, #1012] @ 0x3f4 │ │ │ │ b.n 372b0a │ │ │ │ str r4, [r7, #24] │ │ │ │ lsls r5, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb742 │ │ │ │ + @ instruction: 0xb772 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb740 │ │ │ │ + @ instruction: 0xb770 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #544] @ (372e24 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, #8] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb606 │ │ │ │ + @ instruction: 0xb636 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r1, [pc, #176] @ (372cc4 ) │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 372c18 │ │ │ │ + cbnz r4, 372c24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r3, r7, lr} │ │ │ │ + push {r3, r4, r5, r7, lr} │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (372c4c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -355550,33 +355548,33 @@ │ │ │ │ movs r3, #9 │ │ │ │ ldr r2, [pc, #48] @ (372c9c ) │ │ │ │ ldr r1, [pc, #52] @ (372ca0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cmp r0, #204 @ 0xcc │ │ │ │ + cmp r0, #252 @ 0xfc │ │ │ │ lsls r0, r5, #1 │ │ │ │ - mvns r2, r3 │ │ │ │ + add r2, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mvns r4, r5 │ │ │ │ + add r4, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -355618,35 +355616,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (372d58 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #44] @ (372d5c ) │ │ │ │ ldr r1, [pc, #48] @ (372d60 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r1, [pc, #36] @ (372d64 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b6cc │ │ │ │ + b.w 72b6fc │ │ │ │ nop │ │ │ │ - cmp r0, #30 │ │ │ │ + cmp r0, #78 @ 0x4e │ │ │ │ lsls r0, r5, #1 │ │ │ │ - asrs r4, r4, #23 │ │ │ │ + asrs r4, r2, #24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r3, #52] @ 0x34 │ │ │ │ + str r6, [r1, #56] @ 0x38 │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r4, #124] @ 0x7c │ │ │ │ lsls r1, r4, #3 │ │ │ │ @@ -355664,72 +355662,72 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ ldr.w r8, [pc, #260] @ 372e90 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ add r8, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #244] @ (372e94 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r0, r0, #1024 @ 0x400 │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #224] @ (372e98 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r0, r5, #1048 @ 0x418 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #208] @ (372e9c ) │ │ │ │ mov.w sl, #1 │ │ │ │ ldr r4, [pc, #204] @ (372ea0 ) │ │ │ │ str.w sl, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r9, #20 │ │ │ │ - bl 732ccc │ │ │ │ + bl 732cfc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add.w r3, r6, #20 │ │ │ │ - bl 732ccc │ │ │ │ + bl 732cfc │ │ │ │ ldr r3, [pc, #156] @ (372ea4 ) │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ ldr.w r8, [pc, #148] @ 372ea8 │ │ │ │ mov r3, r7 │ │ │ │ - bl 732f24 │ │ │ │ + bl 732f54 │ │ │ │ add r8, pc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add.w r4, r5, #1072 @ 0x430 │ │ │ │ movs r6, #0 │ │ │ │ mov r3, r7 │ │ │ │ movw r7, #16536 @ 0x4098 │ │ │ │ mov r2, r5 │ │ │ │ - bl 732f24 │ │ │ │ + bl 732f54 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [r4, #12] │ │ │ │ mov r0, r8 │ │ │ │ str r5, [r4, #0] │ │ │ │ bl 326ae8 │ │ │ │ str r0, [r4, #4] │ │ │ │ @@ -355752,35 +355750,35 @@ │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 525300 │ │ │ │ bl 52be3c │ │ │ │ mov r1, r0 │ │ │ │ b.n 372e6c │ │ │ │ - cbnz r6, 372e96 │ │ │ │ + cbnz r6, 372ea2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r4, 372ea0 │ │ │ │ + cbnz r4, 372eac │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r7, #176 @ 0xb0 │ │ │ │ + movs r7, #224 @ 0xe0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldrsh r6, [r1, r0] │ │ │ │ lsls r5, r4, #3 │ │ │ │ - cbnz r2, 372ea8 │ │ │ │ + cbnz r2, 372eb4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r0, 372eae │ │ │ │ + cbnz r0, 372eba │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r3, r4, r5, r7, pc} │ │ │ │ + pop {r2, r3, r5, r6, r7, pc} │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #15 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r5, pc} │ │ │ │ + pop {r2, r4, r6, pc} │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r1, r2, r3 │ │ │ │ movw r3, #43691 @ 0xaaab │ │ │ │ @@ -355856,15 +355854,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (373008 ) │ │ │ │ add.w r2, ip, #80 @ 0x50 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (37300c ) │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cmp r5, #20 │ │ │ │ bne.n 372ff8 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add.w r3, r3, #17536 @ 0x4480 │ │ │ │ ldr.w ip, [r4, #4] │ │ │ │ @@ -355884,21 +355882,21 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (373010 ) │ │ │ │ movs r1, #20 │ │ │ │ add r0, pc │ │ │ │ bl 516d68 │ │ │ │ nop │ │ │ │ - movs r5, #148 @ 0x94 │ │ │ │ + movs r5, #196 @ 0xc4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - @ instruction: 0xb752 │ │ │ │ + @ instruction: 0xb782 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb70c │ │ │ │ + @ instruction: 0xb73c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb728 │ │ │ │ + @ instruction: 0xb758 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 373078 │ │ │ │ sub sp, #12 │ │ │ │ @@ -355906,15 +355904,15 @@ │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #80] @ (373080 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movw r2, #17696 @ 0x4520 │ │ │ │ add.w ip, r0, #16384 @ 0x4000 │ │ │ │ add.w lr, r0, r2 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r1, #65536 @ 0x10000 │ │ │ │ str.w r3, [r0, #1160] @ 0x488 │ │ │ │ str.w r1, [r0, #1156] @ 0x484 │ │ │ │ @@ -355925,19 +355923,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r5, #10 │ │ │ │ + movs r5, #58 @ 0x3a │ │ │ │ lsls r0, r5, #1 │ │ │ │ - @ instruction: 0xb68c │ │ │ │ + @ instruction: 0xb6bc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb69e │ │ │ │ + @ instruction: 0xb6ce │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #96] @ 3730f4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -355947,15 +355945,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (3730f8 ) │ │ │ │ add.w r2, ip, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #84] @ (3730fc ) │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ mov r2, r0 │ │ │ │ add.w r1, r3, #16384 @ 0x4000 │ │ │ │ ldr.w r0, [r1, #1308] @ 0x51c │ │ │ │ lsls r0, r0, #31 │ │ │ │ bpl.n 3730ce │ │ │ │ ldr.w r1, [r1, #1312] @ 0x520 │ │ │ │ @@ -355972,19 +355970,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - movs r4, #156 @ 0x9c │ │ │ │ + movs r4, #204 @ 0xcc │ │ │ │ lsls r0, r5, #1 │ │ │ │ - @ instruction: 0xb63e │ │ │ │ + @ instruction: 0xb66e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb614 │ │ │ │ + @ instruction: 0xb644 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #176] @ (3731c0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -355994,44 +355992,44 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r5, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #156] @ (3731cc ) │ │ │ │ ldr r1, [pc, #160] @ (3731d0 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #144] @ (3731d4 ) │ │ │ │ ldr r1, [pc, #144] @ (3731d8 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r2, r4, #1024 @ 0x400 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 732ae0 │ │ │ │ + bl 732b10 │ │ │ │ ldr r3, [pc, #128] @ (3731dc ) │ │ │ │ ldr r1, [pc, #128] @ (3731e0 ) │ │ │ │ add.w r2, r4, #1048 @ 0x418 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 732ae0 │ │ │ │ + bl 732b10 │ │ │ │ add.w r1, r4, #1080 @ 0x438 │ │ │ │ mov r0, r5 │ │ │ │ bl 336584 │ │ │ │ add.w r1, r4, #17536 @ 0x4480 │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ bl 336584 │ │ │ │ @@ -356052,31 +356050,31 @@ │ │ │ │ b.w 336634 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - push {r6, r7, lr} │ │ │ │ + push {r4, r5, r6, r7, lr} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r4, #30 │ │ │ │ + movs r4, #78 @ 0x4e │ │ │ │ lsls r0, r5, #1 │ │ │ │ - push {r1, r2, r3, r4, r7, lr} │ │ │ │ + push {r1, r2, r3, r6, r7, lr} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - it al │ │ │ │ - lslal r3, r2, #1 │ │ │ │ - itte │ │ │ │ - lsl r3, r2, #1 │ │ │ │ - push {r1, r3, r4, r7, lr} │ │ │ │ - lslal r4, r2, #1 │ │ │ │ - @ instruction: 0xb608 │ │ │ │ + stmia r0!, {r3, r4} │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + stmia r0!, {r1, r3, r5} │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + push {r1, r3, r6, r7, lr} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r5, r7, lr} │ │ │ │ + @ instruction: 0xb638 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb60e │ │ │ │ + push {r4, r6, r7, lr} │ │ │ │ + lsls r4, r2, #1 │ │ │ │ + @ instruction: 0xb63e │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [r3, #72] @ 0x48 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov r3, r0 │ │ │ │ ldrd ip, r2, [r0, #84] @ 0x54 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ @@ -356088,15 +356086,15 @@ │ │ │ │ str.w lr, [r3, #80] @ 0x50 │ │ │ │ str r2, [r3, #88] @ 0x58 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ it eq │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #576] @ (373470 ) │ │ │ │ mov r7, r3 │ │ │ │ @@ -356119,15 +356117,15 @@ │ │ │ │ strb.w r2, [sp, #80] @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r0, r1, [sp, #76] @ 0x4c │ │ │ │ strd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ stmia.w r4, {r0, r1} │ │ │ │ - bl 87efe8 │ │ │ │ + bl 87f018 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 37328c │ │ │ │ ldr r3, [pc, #508] @ (37347c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -356164,15 +356162,15 @@ │ │ │ │ strd r4, r5, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ movs r4, #56 @ 0x38 │ │ │ │ movs r5, #0 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ bl 52bf6c │ │ │ │ mov r4, r0 │ │ │ │ - bl 87efe8 │ │ │ │ + bl 87f018 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37344e │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 373332 │ │ │ │ cbnz r4, 373358 │ │ │ │ @@ -356202,15 +356200,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 373302 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #316] @ (373484 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87707c │ │ │ │ + bl 8770ac │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 373304 │ │ │ │ ldr r3, [pc, #300] @ (373488 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 373426 │ │ │ │ @@ -356248,15 +356246,15 @@ │ │ │ │ str.w r1, [r5, #-12] │ │ │ │ str.w r2, [r5, #-8] │ │ │ │ bne.n 3733a6 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 87efe8 │ │ │ │ + bl 87f018 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37344e │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 373304 │ │ │ │ @@ -356268,15 +356266,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 373304 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #136] @ (373484 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87707c │ │ │ │ + bl 8770ac │ │ │ │ b.n 373304 │ │ │ │ ldrb r3, [r2, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3732c4 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bl 5219e0 │ │ │ │ @@ -356294,15 +356292,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 373364 │ │ │ │ ldr r0, [pc, #84] @ (373494 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 373364 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (373498 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #72] @ (37349c ) │ │ │ │ ldr r0, [pc, #72] @ (3734a0 ) │ │ │ │ add r3, pc │ │ │ │ @@ -356330,21 +356328,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 3734ec │ │ │ │ + cbz r6, 3734f8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r0, #226 @ 0xe2 │ │ │ │ + movs r1, #18 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r1, [sp, #272] @ 0x110 │ │ │ │ + str r1, [sp, #464] @ 0x1d0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r1, [sp, #352] @ 0x160 │ │ │ │ + str r1, [sp, #544] @ 0x220 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -356356,15 +356354,15 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #412] @ (373668 ) │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ add.w r4, r1, #16384 @ 0x4000 │ │ │ │ ldr.w r2, [r4, #1308] @ 0x51c │ │ │ │ ldr.w r3, [r4, #1312] @ 0x520 │ │ │ │ ands.w sl, r2, #1 │ │ │ │ beq.n 3734f6 │ │ │ │ ands.w sl, r3, #3 │ │ │ │ @@ -356373,15 +356371,15 @@ │ │ │ │ beq.n 373524 │ │ │ │ ands r3, r2 │ │ │ │ ldr.w r0, [r4, #1232] @ 0x4d0 │ │ │ │ tst.w r3, #28672 @ 0x7000 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ mov r0, sl │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ vpop {d8} │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -356483,19 +356481,19 @@ │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str.w r3, [r4, #1312] @ 0x520 │ │ │ │ b.n 373636 │ │ │ │ movs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #120 @ 0x78 │ │ │ │ + movs r0, #168 @ 0xa8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cbz r4, 3736a4 │ │ │ │ + sxth r4, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sxth r0, r3 │ │ │ │ + sxtb r0, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ adds r3, r2, r3 │ │ │ │ movw r6, #43691 @ 0xaaab │ │ │ │ @@ -356578,15 +356576,15 @@ │ │ │ │ ands r3, r2 │ │ │ │ tst.w r3, #28672 @ 0x7000 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ movw r3, #16536 @ 0x4098 │ │ │ │ bic.w r4, r4, #28672 @ 0x7000 │ │ │ │ mla r3, r3, sl, fp │ │ │ │ str.w r4, [r3, #1160] @ 0x488 │ │ │ │ b.n 373722 │ │ │ │ movw r2, #4134 @ 0x1026 │ │ │ │ mla r3, r2, sl, r3 │ │ │ │ @@ -356722,15 +356720,15 @@ │ │ │ │ str.w r3, [fp, #1160] @ 0x488 │ │ │ │ b.n 37376a │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (373950 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ ldrb r2, [r0, r7] │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -356738,37 +356736,37 @@ │ │ │ │ ldr r2, [pc, #60] @ (3739a8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3739ac ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #48] @ (3739b0 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (3739b4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - adds r2, r3, #1 │ │ │ │ + adds r2, r1, #2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - lsrs r4, r2, #6 │ │ │ │ + lsrs r4, r0, #7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb r6, [r1, r4] │ │ │ │ + ldrsb r6, [r7, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r1, r5, #14 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r0, r6] │ │ │ │ lsls r3, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -356781,26 +356779,26 @@ │ │ │ │ ldr r1, [pc, #180] @ (373a88 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r4, #32 │ │ │ │ ldr r2, [pc, #160] @ (373a8c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #160] @ (373a90 ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r5, r0 │ │ │ │ add.w r1, r0, #920 @ 0x398 │ │ │ │ mov r0, r8 │ │ │ │ bl 336584 │ │ │ │ vldr d7, [pc, #108] @ 373a78 │ │ │ │ ldr r2, [pc, #132] @ (373a94 ) │ │ │ │ add.w r6, r5, #752 @ 0x2f0 │ │ │ │ @@ -356812,15 +356810,15 @@ │ │ │ │ ldr r2, [pc, #116] @ (373a98 ) │ │ │ │ ldr r1, [pc, #116] @ (373a9c ) │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #104] @ (373aa0 ) │ │ │ │ ldr r3, [pc, #108] @ (373aa4 ) │ │ │ │ movs r2, #14 │ │ │ │ add r1, pc │ │ │ │ movs r4, #64 @ 0x40 │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r3, pc │ │ │ │ @@ -356844,43 +356842,43 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 336634 │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r6, r7 │ │ │ │ + adds r6, r4, #0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - @ instruction: 0xb744 │ │ │ │ + @ instruction: 0xb774 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb758 │ │ │ │ + @ instruction: 0xb788 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r6, sp, #40 @ 0x28 │ │ │ │ + add r6, sp, #232 @ 0xe8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, sp, #168 @ 0xa8 │ │ │ │ + add r6, sp, #360 @ 0x168 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, sp, #96 @ 0x60 │ │ │ │ + add r6, sp, #288 @ 0x120 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r0, r3, #3 │ │ │ │ + lsrs r0, r1, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb r6, [r2, r1] │ │ │ │ + ldrsb r6, [r0, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrb r2, [r2, r3] │ │ │ │ lsls r3, r2, #3 │ │ │ │ str r4, [r4, #56] @ 0x38 │ │ │ │ lsls r1, r4, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ ldr r4, [pc, #68] @ (373b00 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movs r3, #129 @ 0x81 │ │ │ │ add r4, pc │ │ │ │ ubfx r2, r2, #9, #3 │ │ │ │ lsrs r3, r2 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 373adc │ │ │ │ @@ -356898,20 +356896,20 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #20] @ (373b08 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ str r6, [r3, r3] │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #288 @ 0x120 │ │ │ │ + add r5, sp, #480 @ 0x1e0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2936] @ 0xb78 │ │ │ │ ldr r1, [pc, #424] @ (373cc8 ) │ │ │ │ subw sp, sp, #1124 @ 0x464 │ │ │ │ @@ -356947,15 +356945,15 @@ │ │ │ │ add.w r0, r4, #924 @ 0x39c │ │ │ │ str.w r5, [r4, #1100] @ 0x44c │ │ │ │ strb.w r3, [r4, #1084] @ 0x43c │ │ │ │ blx 2898cc │ │ │ │ ldr.w r1, [r4, #1104] @ 0x450 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ bic.w r1, r5, r1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrb.w r3, [r4, #1084] @ 0x43c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 373c94 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #1024 @ 0x400 │ │ │ │ movs r1, #0 │ │ │ │ blx 28a9f4 │ │ │ │ @@ -357075,29 +357073,29 @@ │ │ │ │ adds r1, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (373d28 ) │ │ │ │ mov r4, r3 │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r0, [r0, #1092] @ 0x444 │ │ │ │ mov r1, r4 │ │ │ │ orrs r0, r5 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adds r6, r2, r3 │ │ │ │ + adds r6, r0, r4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r2, sp, #1016 @ 0x3f8 │ │ │ │ + add r3, sp, #184 @ 0xb8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, sp, #120 @ 0x78 │ │ │ │ + add r3, sp, #312 @ 0x138 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #64] @ (373d7c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -357105,15 +357103,15 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #64] @ (373d84 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r4, r0, #1344 @ 0x540 │ │ │ │ add.w r5, r0, #8512 @ 0x2140 │ │ │ │ mov r0, r4 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ bl 3270a4 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 373d5a │ │ │ │ @@ -357122,19 +357120,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - adds r4, r0, r2 │ │ │ │ + adds r4, r6, r2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r2, sp, #720 @ 0x2d0 │ │ │ │ + add r2, sp, #912 @ 0x390 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #848 @ 0x350 │ │ │ │ + add r3, sp, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 373dd0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -357143,27 +357141,27 @@ │ │ │ │ ldr r1, [pc, #52] @ (373dd8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r1, [r0, #1104] @ 0x450 │ │ │ │ ldr.w r3, [r0, #1100] @ 0x44c │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ bic.w r1, r3, r1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dc64 │ │ │ │ - adds r6, r4, r0 │ │ │ │ + b.w 72dc94 │ │ │ │ + adds r6, r2, r1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r2, sp, #328 @ 0x148 │ │ │ │ + add r2, sp, #520 @ 0x208 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #464 @ 0x1d0 │ │ │ │ + add r2, sp, #656 @ 0x290 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #100] @ (373e50 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -357174,15 +357172,15 @@ │ │ │ │ adds r1, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (373e58 ) │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w lr, [pc, #80] @ 373e5c │ │ │ │ ldr.w r3, [r0, #1092] @ 0x444 │ │ │ │ mov.w ip, #0 │ │ │ │ add lr, pc │ │ │ │ movs r1, #1 │ │ │ │ add.w lr, lr, #60 @ 0x3c │ │ │ │ lsl.w r2, r1, ip │ │ │ │ @@ -357200,21 +357198,21 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r6, r2, #31 │ │ │ │ + adds r6, r0, r0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r1, sp, #1016 @ 0x3f8 │ │ │ │ + add r2, sp, #184 @ 0xb8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #120 @ 0x78 │ │ │ │ + add r2, sp, #312 @ 0x138 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r6, #30 │ │ │ │ + asrs r4, r4, #31 │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #96] @ 373ed0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -357223,15 +357221,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (373ed8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #32 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r2, [r0, #1084] @ 0x43c │ │ │ │ ldr.w r3, [r0, #1124] @ 0x464 │ │ │ │ ldr.w r1, [r0, #1120] @ 0x460 │ │ │ │ ldr.w r4, [r0, #1112] @ 0x458 │ │ │ │ mov.w ip, r3, lsl #2 │ │ │ │ lsls r3, r2, #4 │ │ │ │ mov.w lr, r1, lsl #2 │ │ │ │ @@ -357245,19 +357243,19 @@ │ │ │ │ bic.w r4, r4, #3 │ │ │ │ str r4, [r1, #8] │ │ │ │ strd lr, ip, [r3, #932] @ 0x3a4 │ │ │ │ strb.w r2, [r0, #1084] @ 0x43c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 373b0c │ │ │ │ - asrs r6, r1, #29 │ │ │ │ + asrs r6, r7, #29 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r1, sp, #488 @ 0x1e8 │ │ │ │ + add r1, sp, #680 @ 0x2a8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, sp, #616 @ 0x268 │ │ │ │ + add r1, sp, #808 @ 0x328 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #140] @ (373f78 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -357269,17 +357267,17 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #132] @ (373f80 ) │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #124] @ (373f84 ) │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ movw r3, #57101 @ 0xdf0d │ │ │ │ movt r3, #30075 @ 0x757b │ │ │ │ add r5, pc │ │ │ │ cmp r6, #0 │ │ │ │ it eq │ │ │ │ cmpeq r7, r3 │ │ │ │ beq.n 373f4c │ │ │ │ @@ -357305,27 +357303,27 @@ │ │ │ │ str.w r3, [r4, #1088] @ 0x440 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 5246f8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #28] @ (373f8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 373f2c │ │ │ │ - asrs r6, r2, #27 │ │ │ │ + asrs r6, r0, #28 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r0, sp, #1016 @ 0x3f8 │ │ │ │ + add r1, sp, #184 @ 0xb8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, sp, #120 @ 0x78 │ │ │ │ + add r1, sp, #312 @ 0x138 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #560] @ (3741b8 ) │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #128 @ 0x80 │ │ │ │ + add r1, sp, #320 @ 0x140 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #416] @ 0x1a0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -357350,48 +357348,48 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r0, #468] @ 0x1d4 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r2, [r4, #2432] @ 0x980 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 373fb8 │ │ │ │ ldr.w r0, [r4, #756] @ 0x2f4 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr.w r3, [r4, #992] @ 0x3e0 │ │ │ │ ldr.w r2, [r4, #2720] @ 0xaa0 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 373fc4 │ │ │ │ ldr.w r0, [r4, #1044] @ 0x414 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr.w r3, [r4, #1280] @ 0x500 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 373fca │ │ │ │ ldr.w r0, [r4, #1332] @ 0x534 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr.w r3, [r4, #1568] @ 0x620 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 373fd0 │ │ │ │ ldr.w r0, [r4, #1620] @ 0x654 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr.w r3, [r4, #1856] @ 0x740 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 373fd6 │ │ │ │ ldr.w r0, [r4, #1908] @ 0x774 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r5, [r0, #272] @ 0x110 │ │ │ │ cbz r5, 374090 │ │ │ │ add.w r4, r0, #280 @ 0x118 │ │ │ │ @@ -357400,15 +357398,15 @@ │ │ │ │ subs r5, #1 │ │ │ │ beq.n 374090 │ │ │ │ ldr.w r3, [r4, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37406e │ │ │ │ ldr.w r0, [r4, #188] @ 0xbc │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ add.w r4, r4, #288 @ 0x120 │ │ │ │ subs r5, #1 │ │ │ │ bne.n 374076 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -357562,17 +357560,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ ldr r1, [pc, #16] @ (374250 ) │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ b.w 28ac90 <__printf_chk@plt> │ │ │ │ nop │ │ │ │ - asrs r6, r2, #15 │ │ │ │ + asrs r6, r0, #16 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - add r7, pc, #336 @ (adr r7, 3743a4 ) │ │ │ │ + add r7, pc, #528 @ (adr r7, 374464 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr.w r2, [r1, #160] @ 0xa0 │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r1, [r1, #208] @ 0xd0 │ │ │ │ strh.w r1, [r3, #168] @ 0xa8 │ │ │ │ cbz r2, 374284 │ │ │ │ ldr.w r2, [r3, #164] @ 0xa4 │ │ │ │ @@ -357953,15 +357951,15 @@ │ │ │ │ b.n 374448 │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr.w r4, [r2, #1392] @ 0x570 │ │ │ │ ldr.w r0, [r2, #1424] @ 0x590 │ │ │ │ str.w r1, [r2, #1392] @ 0x570 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ lsls r0, r4, #3 │ │ │ │ ldr.w r3, [r2, #1304] @ 0x518 │ │ │ │ ldr.w r1, [r2, #1388] @ 0x56c │ │ │ │ sub.w r3, r3, #2 │ │ │ │ ldr.w r2, [r2, #1396] @ 0x574 │ │ │ │ clz r3, r3 │ │ │ │ @@ -357998,15 +357996,15 @@ │ │ │ │ and.w r2, r2, #4032 @ 0xfc0 │ │ │ │ orrs r3, r2 │ │ │ │ mov.w r2, #288 @ 0x120 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mla r2, r2, lr, r0 │ │ │ │ ldr.w r0, [r2, #468] @ 0x1d4 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ b.n 374448 │ │ │ │ mov.w r3, #288 @ 0x120 │ │ │ │ mla r3, r3, lr, r0 │ │ │ │ ldrh.w r3, [r3, #412] @ 0x19c │ │ │ │ mov r0, r3 │ │ │ │ @@ -358175,15 +358173,15 @@ │ │ │ │ ldrh.w r0, [r0, #228] @ 0xe4 │ │ │ │ b.n 374448 │ │ │ │ ldr r1, [pc, #648] @ (374c04 ) │ │ │ │ ldr r0, [pc, #652] @ (374c08 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3743c0 │ │ │ │ ldr.w r1, [r0, #208] @ 0xd0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3743b0 │ │ │ │ sub.w r1, r2, #3008 @ 0xbc0 │ │ │ │ cmp r1, #54 @ 0x36 │ │ │ │ bhi.w 3743b0 │ │ │ │ @@ -358293,15 +358291,15 @@ │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ldrh.w r0, [r0, #1360] @ 0x550 │ │ │ │ b.n 374448 │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r0, [r3, #1424] @ 0x590 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrh.w r0, [r3, #1392] @ 0x570 │ │ │ │ ldrb.w lr, [r3, #1358] @ 0x54e │ │ │ │ ldrh.w r2, [r3, #1304] @ 0x518 │ │ │ │ ldrh.w ip, [r3, #1396] @ 0x574 │ │ │ │ lsls r0, r0, #3 │ │ │ │ ldrh.w r1, [r3, #1388] @ 0x56c │ │ │ │ @@ -358368,28 +358366,28 @@ │ │ │ │ mov r0, r3 │ │ │ │ b.n 374448 │ │ │ │ ldr r1, [pc, #32] @ (374c0c ) │ │ │ │ ldr r0, [pc, #32] @ (374c10 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #24 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 374956 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #240] @ (374cf0 ) │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #18 │ │ │ │ + lsrs r4, r1, #19 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r4, [sp, #936] @ 0x3a8 │ │ │ │ + str r5, [sp, #104] @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r5, #8 │ │ │ │ + lsrs r2, r3, #9 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r5, [sp, #768] @ 0x300 │ │ │ │ + ldr r5, [sp, #960] @ 0x3c0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #288] @ (374d48 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -358778,23 +358776,23 @@ │ │ │ │ ldr.w r3, [r4, #176] @ 0xb0 │ │ │ │ cbz r3, 3750a8 │ │ │ │ ldr.w r3, [r4, #180] @ 0xb4 │ │ │ │ cbz r3, 3750a8 │ │ │ │ ldr.w r0, [r4, #224] @ 0xe0 │ │ │ │ ldr.w r1, [r4, #252] @ 0xfc │ │ │ │ add r0, fp │ │ │ │ - bl 8a38a4 │ │ │ │ + bl 8a38d4 │ │ │ │ str.w r1, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37512e │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ ldr.w r1, [r4, #248] @ 0xf8 │ │ │ │ add r0, fp │ │ │ │ - bl 8a38a4 │ │ │ │ + bl 8a38d4 │ │ │ │ ldr.w r3, [r4, #216] @ 0xd8 │ │ │ │ ldr.w r2, [r4, #228] @ 0xe4 │ │ │ │ add r3, r0 │ │ │ │ str.w r3, [r4, #216] @ 0xd8 │ │ │ │ ldr.w r3, [r4, #236] @ 0xec │ │ │ │ str.w r1, [r4, #220] @ 0xdc │ │ │ │ mul.w r2, r0, r2 │ │ │ │ @@ -359166,17 +359164,17 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ b.n 37516a │ │ │ │ movs r2, #1 │ │ │ │ mvn.w sl, #2147483648 @ 0x80000000 │ │ │ │ str r2, [sp, #4] │ │ │ │ b.n 37518c │ │ │ │ nop │ │ │ │ - lsls r6, r7, #25 │ │ │ │ + lsls r6, r5, #26 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r2, [sp, #288] @ 0x120 │ │ │ │ + ldr r2, [sp, #480] @ 0x1e0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 003754fc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -359659,15 +359657,15 @@ │ │ │ │ ldr.w r0, [pc, #1244] @ 375fc4 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ mov.w r3, #288 @ 0x120 │ │ │ │ and.w r2, r5, #63 @ 0x3f │ │ │ │ mla r3, r3, r7, r6 │ │ │ │ str.w r2, [r3, #412] @ 0x19c │ │ │ │ b.n 3756a0 │ │ │ │ mov.w r3, #288 @ 0x120 │ │ │ │ movs r2, #0 │ │ │ │ @@ -359951,15 +359949,15 @@ │ │ │ │ b.w 3756a0 │ │ │ │ ldr r1, [pc, #288] @ (375fdc ) │ │ │ │ mov r2, lr │ │ │ │ ldr r0, [pc, #288] @ (375fe0 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ mov.w r3, #288 @ 0x120 │ │ │ │ mla r3, r3, r7, r6 │ │ │ │ ldr.w r2, [r3, #324] @ 0x144 │ │ │ │ cmp r2, #5 │ │ │ │ bls.w 375a76 │ │ │ │ ldr r3, [pc, #216] @ (375fb8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -359967,15 +359965,15 @@ │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 375a76 │ │ │ │ ldr r1, [pc, #248] @ (375fe4 ) │ │ │ │ ldr r0, [pc, #252] @ (375fe8 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 375a76 │ │ │ │ ldr.w r2, [r3, #428] @ 0x1ac │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3759a6 │ │ │ │ ldr.w r2, [r3, #424] @ 0x1a8 │ │ │ │ ldr.w r0, [r3, #488] @ 0x1e8 │ │ │ │ str.w r1, [r3, #428] @ 0x1ac │ │ │ │ @@ -360016,49 +360014,49 @@ │ │ │ │ b.n 3759a6 │ │ │ │ ldr r1, [pc, #96] @ (375fec ) │ │ │ │ ldr r0, [pc, #100] @ (375ff0 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w r3, [r3, #372] @ 0x174 │ │ │ │ b.n 375aa4 │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r2, [sp] │ │ │ │ bl 37409c │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ str.w r2, [r3, #452] @ 0x1c4 │ │ │ │ b.n 3759fa │ │ │ │ adds r5, #94 @ 0x5e │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ b.n 375f7e │ │ │ │ - vtbl.8 d31, {d15-d18}, d30 │ │ │ │ + @ instruction: 0xfffffb5e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r4, [r4, #58] @ 0x3a │ │ │ │ + ldrh r4, [r2, #60] @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xfa780067 │ │ │ │ - ldrh r6, [r5, #52] @ 0x34 │ │ │ │ + @ instruction: 0xfaa80067 │ │ │ │ + ldrh r6, [r3, #54] @ 0x36 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vst1.8 {d16[3]}, [sl], r7 │ │ │ │ - strh r0, [r3, #16] │ │ │ │ + ldr??.w r0, [sl, #103] @ 0x67 │ │ │ │ + strh r0, [r1, #18] │ │ │ │ lsls r4, r2, #1 │ │ │ │ b.n 37619e │ │ │ │ - vqshl.u32 , q4, #31 │ │ │ │ + vabdl.u , d31, d8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r4, [r1, #26] │ │ │ │ + ldrh r4, [r7, #26] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf72c0067 │ │ │ │ - ldrh r0, [r4, #24] │ │ │ │ + @ instruction: 0xf75c0067 │ │ │ │ + ldrh r0, [r2, #26] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf68c0067 │ │ │ │ - ldrh r4, [r3, #20] │ │ │ │ + @ instruction: 0xf6bc0067 │ │ │ │ + ldrh r4, [r1, #22] │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 00375ff4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -360111,15 +360109,15 @@ │ │ │ │ str r3, [r2, #24] │ │ │ │ add r0, pc │ │ │ │ movs r2, #32 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w ip, [r3, #28] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 72ddc0 │ │ │ │ + bl 72ddf0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ mov.w r3, #288 @ 0x120 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mla r3, r3, r5, r4 │ │ │ │ add.w r5, r6, r5, lsl #2 │ │ │ │ subs r6, #4 │ │ │ │ @@ -360173,15 +360171,15 @@ │ │ │ │ movw r3, #511 @ 0x1ff │ │ │ │ str.w r3, [r4, #228] @ 0xe4 │ │ │ │ ldr r0, [pc, #116] @ (3761b8 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r5, [r4, #180] @ 0xb4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 72ddf0 │ │ │ │ + bl 72de20 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add.w r5, r4, #8 │ │ │ │ bl 3ca8e4 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 3754fc │ │ │ │ mov r0, r4 │ │ │ │ @@ -360214,15 +360212,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ mrc 15, 6, APSR_nzcv, cr7, cr15, {7} │ │ │ │ @ instruction: 0xeb97ffff │ │ │ │ stcl 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ b.n 3764f2 │ │ │ │ - @ instruction: 0xffff88fc │ │ │ │ + vtbl.8 d24, {d15-d16}, d28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r2, #146 @ 0x92 │ │ │ │ lsls r3, r2, #3 │ │ │ │ │ │ │ │ 003761c4 : │ │ │ │ ldr r0, [r0, #12] │ │ │ │ add.w r0, r0, #9472 @ 0x2500 │ │ │ │ @@ -360358,26 +360356,26 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r3 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r6 │ │ │ │ asrs r1, r6, #31 │ │ │ │ ldrd r2, r3, [r3, #56] @ 0x38 │ │ │ │ - bl 8a3e50 │ │ │ │ + bl 8a3e80 │ │ │ │ adds r2, r0, r5 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ adc.w r3, r1, r7 │ │ │ │ - bl 88a6b4 │ │ │ │ + bl 88a6e4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -360597,29 +360595,29 @@ │ │ │ │ bic.w r7, r7, r1 │ │ │ │ strd r7, r3, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbz r3, 376598 │ │ │ │ cbz r2, 37658a │ │ │ │ ldrd r0, r1, [r4, #16] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 8a3e50 │ │ │ │ + bl 8a3e80 │ │ │ │ strd r0, r1, [r4, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88a3cc │ │ │ │ + b.w 88a3fc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ ldr r4, [r5, #0] │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ adds r6, r2, #1 │ │ │ │ adc.w r4, r3, #0 │ │ │ │ cmp r6, #3 │ │ │ │ sbcs.w r4, r4, #0 │ │ │ │ bcc.n 3765ca │ │ │ │ @@ -360627,18 +360625,18 @@ │ │ │ │ movcc r2, #1 │ │ │ │ movcs r2, #0 │ │ │ │ mov r3, r2 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ adc.w r3, r3, r1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 88a6b4 │ │ │ │ + b.w 88a6e4 │ │ │ │ ldrd r0, r1, [r4, #16] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 8a3e50 │ │ │ │ + bl 8a3e80 │ │ │ │ strd r0, r1, [r4, #56] @ 0x38 │ │ │ │ b.n 37655c │ │ │ │ nop │ │ │ │ │ │ │ │ 003765ec : │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -360681,15 +360679,15 @@ │ │ │ │ strd sl, r4, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r3 │ │ │ │ adds r5, #1 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ - bl 88a338 │ │ │ │ + bl 88a368 │ │ │ │ str.w r6, [r4, #-80] │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 376644 │ │ │ │ ldr r3, [pc, #48] @ (3766a0 ) │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -360767,15 +360765,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #192] @ (3767ec ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ blx 28aff8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3767e2 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ movs r3, #1 │ │ │ │ @@ -360815,15 +360813,15 @@ │ │ │ │ ldr r0, [pc, #76] @ (3767f4 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ mov r3, r6 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ strd lr, r7, [sp] │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ blx 28aff8 │ │ │ │ mov r1, ip │ │ │ │ adds r0, #1 │ │ │ │ subs r2, r2, r1 │ │ │ │ str r0, [r5, #72] @ 0x48 │ │ │ │ add.w r0, r1, #32 │ │ │ │ @@ -360833,19 +360831,19 @@ │ │ │ │ b.n 37674a │ │ │ │ add.w r2, r1, r0, lsl #5 │ │ │ │ mov r1, ip │ │ │ │ b.n 3767c6 │ │ │ │ mov ip, r1 │ │ │ │ b.n 3766ee │ │ │ │ nop │ │ │ │ - vhadd.s32 q8, q3, │ │ │ │ - strh r2, [r0, #28] │ │ │ │ + vmla.i16 d0, d6, d7[2] │ │ │ │ + strh r2, [r6, #28] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cdp 0, 14, cr0, cr10, cr7, {3} │ │ │ │ - strh r0, [r2, #22] │ │ │ │ + vhadd.s16 q0, q5, │ │ │ │ + strh r0, [r0, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 003767f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -360953,15 +360951,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r2, r4 │ │ │ │ adds r1, #24 │ │ │ │ str.w lr, [sp, #12] │ │ │ │ strd r9, r7, [sp] │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ blx 28aff8 │ │ │ │ ldr.w r9, [ip, #20] │ │ │ │ adds.w r7, r9, r2 │ │ │ │ adc.w r3, lr, #0 │ │ │ │ cmp r4, r7 │ │ │ │ sbcs.w r3, r6, r3 │ │ │ │ @@ -360988,30 +360986,30 @@ │ │ │ │ ldr r1, [pc, #36] @ (376994 ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #36] @ (376998 ) │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ adds r1, #24 │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ blx 28aff8 │ │ │ │ mov ip, r1 │ │ │ │ b.n 376844 │ │ │ │ - ldc 0, cr0, [r2, #412] @ 0x19c │ │ │ │ - strh r2, [r2, #16] │ │ │ │ + stcl 0, cr0, [r2, #412] @ 0x19c │ │ │ │ + strh r2, [r0, #18] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stc 0, cr0, [r0, #-412]! @ 0xfffffe64 │ │ │ │ - strh r4, [r4, #10] │ │ │ │ + ldcl 0, cr0, [r0, #-412] @ 0xfffffe64 │ │ │ │ + strh r4, [r2, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3769a8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ adds r2, #150 @ 0x96 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -361019,40 +361017,40 @@ │ │ │ │ ldr r2, [pc, #68] @ (376a08 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (376a0c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #56] @ (376a10 ) │ │ │ │ ldr r1, [pc, #60] @ (376a14 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (376a18 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldcl 0, cr0, [lr], #412 @ 0x19c │ │ │ │ - bls.n 376a84 │ │ │ │ + stc 0, cr0, [lr, #-412]! @ 0xfffffe64 │ │ │ │ + bls.n 376ae4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r6, #182 @ 0xb6 │ │ │ │ + movs r6, #230 @ 0xe6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsrs r5, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #80 @ 0x50 │ │ │ │ lsls r3, r2, #3 │ │ │ │ @@ -361214,36 +361212,36 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #40] @ (376c08 ) │ │ │ │ ldr r0, [pc, #44] @ (376c0c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 376a4a │ │ │ │ ldr r3, [pc, #32] @ (376c10 ) │ │ │ │ movs r2, #153 @ 0x99 │ │ │ │ ldr r1, [pc, #32] @ (376c14 ) │ │ │ │ ldr r0, [pc, #36] @ (376c18 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ movs r1, #118 @ 0x76 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeae40067 │ │ │ │ - str r4, [sp, #872] @ 0x368 │ │ │ │ + adds.w r0, r4, r7, asr #1 │ │ │ │ + str r5, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xead00067 │ │ │ │ - ldrb r2, [r2, #29] │ │ │ │ + add.w r0, r0, r7, asr #1 │ │ │ │ + ldrb r2, [r0, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r4, #29] │ │ │ │ + ldrb r6, [r2, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ movs r1, #15 │ │ │ │ @@ -361315,23 +361313,23 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #24] @ (376cf8 ) │ │ │ │ ldr r0, [pc, #24] @ (376cfc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 376c86 │ │ │ │ nop │ │ │ │ subs r6, r7, #4 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r2, #412]! @ 0x19c │ │ │ │ - str r3, [sp, #864] @ 0x360 │ │ │ │ + ands.w r0, r2, r7, asr #1 │ │ │ │ + str r4, [sp, #32] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 376d60 │ │ │ │ sub sp, #12 │ │ │ │ @@ -361339,15 +361337,15 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #76] @ (376d68 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ addw r3, r0, #1180 @ 0x49c │ │ │ │ addw r1, r0, #1820 @ 0x71c │ │ │ │ movs r2, #0 │ │ │ │ movw ip, #65535 @ 0xffff │ │ │ │ str.w r2, [r0, #1820] @ 0x71c │ │ │ │ str.w ip, [r0, #1824] @ 0x720 │ │ │ │ strd r2, r2, [r3] │ │ │ │ @@ -361358,18 +361356,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xe9aa0067 │ │ │ │ - ldrb r4, [r1, #25] │ │ │ │ + ldrd r0, r0, [sl, #412] @ 0x19c │ │ │ │ + ldrb r4, [r7, #25] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r5, #25] │ │ │ │ + ldrb r2, [r3, #26] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #208] @ (376e50 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -361379,15 +361377,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r6, pc │ │ │ │ ldr.w r9, [pc, #208] @ 376e5c │ │ │ │ add.w r1, r6, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #192] @ (376e60 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [pc, #192] @ (376e64 ) │ │ │ │ mov r1, r0 │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ @@ -361401,15 +361399,15 @@ │ │ │ │ adds r6, #88 @ 0x58 │ │ │ │ bl 51fc6c │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 336634 │ │ │ │ vldr d7, [pc, #104] @ 376e48 │ │ │ │ ldr r3, [pc, #132] @ (376e68 ) │ │ │ │ add.w r2, r4, #152 @ 0x98 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ @@ -361421,23 +361419,23 @@ │ │ │ │ mov r3, r5 │ │ │ │ bl 51fc6c │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r5, #920 @ 0x398 │ │ │ │ bl 336634 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r4 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ bl 336584 │ │ │ │ cmp r4, r8 │ │ │ │ bne.n 376e18 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ @@ -361447,26 +361445,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, #24] │ │ │ │ + ldrb r6, [r6, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmdb ip!, {r0, r1, r2, r5, r6} │ │ │ │ - ldrb r2, [r3, #23] │ │ │ │ + strd r0, r0, [ip, #-412]! @ 0x19c │ │ │ │ + ldrb r2, [r1, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r5, #26] │ │ │ │ + strh r6, [r3, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r6, #146 @ 0x92 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - strh r0, [r0, #28] │ │ │ │ + strh r0, [r6, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r5, #22] │ │ │ │ + ldrb r0, [r3, #23] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr.w ip, [pc, #916] @ 377214 │ │ │ │ @@ -361679,15 +361677,15 @@ │ │ │ │ ldr r1, [pc, #300] @ (37721c ) │ │ │ │ ldr r0, [pc, #300] @ (377220 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #124 @ 0x7c │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mla r3, r3, r6, r0 │ │ │ │ str.w r7, [r3, #1184] @ 0x4a0 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -361701,15 +361699,15 @@ │ │ │ │ lsls r2, r6 │ │ │ │ str.w r1, [r4, #1180] @ 0x49c │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r3, [r5, #1820] @ 0x71c │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r5, #1820] @ 0x71c │ │ │ │ ldr.w r0, [r4, #1216] @ 0x4c0 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr.w r1, [r4, #1180] @ 0x49c │ │ │ │ b.n 376eea │ │ │ │ strd r3, r3, [r7] │ │ │ │ ldr.w r2, [r4, #1196] @ 0x4ac │ │ │ │ strb.w r8, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldmia.w r7, {r0, r1} │ │ │ │ @@ -361759,15 +361757,15 @@ │ │ │ │ str.w r3, [r4, #1180] @ 0x49c │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr.w r3, [r2, #1820] @ 0x71c │ │ │ │ orrs r3, r0 │ │ │ │ str.w r3, [r2, #1820] @ 0x71c │ │ │ │ ldr.w r0, [r4, #1216] @ 0x4c0 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ b.n 3771a0 │ │ │ │ ldr r3, [pc, #36] @ (377224 ) │ │ │ │ movs r2, #200 @ 0xc8 │ │ │ │ ldr r1, [pc, #36] @ (377228 ) │ │ │ │ ldr r0, [pc, #36] @ (37722c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -361775,23 +361773,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r2, r4, #4 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 376dc4 │ │ │ │ + b.n 376e24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r0, [r1, #62] @ 0x3e │ │ │ │ + ldrh r0, [r7, #62] @ 0x3e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 376ba4 │ │ │ │ + b.n 376c04 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r0, [r0, #5] │ │ │ │ + ldrb r0, [r6, #5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r2, #5] │ │ │ │ + ldrb r4, [r0, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ movs r1, #15 │ │ │ │ @@ -361866,23 +361864,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (377318 ) │ │ │ │ ldr r0, [pc, #28] @ (37731c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #144 @ 0x90 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ nop │ │ │ │ adds r4, r3, r4 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 377aa8 │ │ │ │ + b.n 377b08 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r4, [r7, #44] @ 0x2c │ │ │ │ + ldrh r4, [r5, #46] @ 0x2e │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #160] @ (3773d4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -361894,46 +361892,46 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w r8, r4, #76 @ 0x4c │ │ │ │ ldr r7, [pc, #148] @ (3773e0 ) │ │ │ │ str.w r8, [sp] │ │ │ │ mov r9, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #140] @ (3773e4 ) │ │ │ │ add r7, pc │ │ │ │ ldr r1, [pc, #140] @ (3773e8 ) │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ adds r4, #164 @ 0xa4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 73355c │ │ │ │ + bl 73358c │ │ │ │ ldr r2, [pc, #124] @ (3773ec ) │ │ │ │ ldr r1, [pc, #128] @ (3773f0 ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r4, #65535 @ 0xffff │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #112] @ (3773f4 ) │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [sl, #1088] @ 0x440 │ │ │ │ add r2, pc │ │ │ │ addw r0, sl, #1092 @ 0x444 │ │ │ │ bl 525300 │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ addw r3, r0, #1180 @ 0x49c │ │ │ │ addw r1, r0, #1820 @ 0x71c │ │ │ │ movs r2, #0 │ │ │ │ str.w r4, [r0, #1824] @ 0x720 │ │ │ │ str.w r2, [r0, #1820] @ 0x71c │ │ │ │ strd r2, r2, [r3] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ @@ -361943,100 +361941,100 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrb r2, [r6, #0] │ │ │ │ + ldrb r2, [r4, #1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r2, #1] │ │ │ │ + ldrb r0, [r0, #2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 377ae8 │ │ │ │ + b.n 377b48 │ │ │ │ lsls r7, r4, #1 │ │ │ │ adds r6, r1, r1 │ │ │ │ lsls r5, r4, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #48] @ 0x30 │ │ │ │ + str r2, [r2, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [r2, #48] @ 0x30 │ │ │ │ + str r6, [r0, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r3, #8 │ │ │ │ + lsls r2, r1, #9 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r4, #0] │ │ │ │ + ldrb r4, [r2, #1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (377400 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ cmp r1, #58 @ 0x3a │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #756] @ 0x2f4 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88a3cc │ │ │ │ + b.w 88a3fc │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r0, #756] @ 0x2f4 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r4, [r4, #752] @ 0x2f0 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 8a3e50 │ │ │ │ + bl 8a3e80 │ │ │ │ adds.w r2, r0, #100 @ 0x64 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 88a6b4 │ │ │ │ + b.w 88a6e4 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #48] @ 3774b4 │ │ │ │ ldr r2, [pc, #48] @ (3774b8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (3774bc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #36] @ (3774c0 ) │ │ │ │ ldr r2, [pc, #40] @ (3774c4 ) │ │ │ │ ldr r1, [pc, #40] @ (3774c8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72ca00 │ │ │ │ - b.n 377a94 │ │ │ │ + b.w 72ca30 │ │ │ │ + b.n 377af4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r6, {r3, r4, r5, r6} │ │ │ │ + ldmia r6!, {r3, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r2, r6, r7 │ │ │ │ + adds r2, r4, #0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r0, #150 @ 0x96 │ │ │ │ lsls r3, r2, #3 │ │ │ │ movs r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -362051,25 +362049,25 @@ │ │ │ │ ldr r1, [pc, #128] @ (377564 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #112] @ (377568 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (37756c ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r5, #756 @ 0x2f4 │ │ │ │ bl 336584 │ │ │ │ ldr r1, [pc, #88] @ (377570 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 3289c0 │ │ │ │ @@ -362080,34 +362078,34 @@ │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r4, r0 │ │ │ │ - bl 88a338 │ │ │ │ + bl 88a368 │ │ │ │ str.w r4, [r5, #752] @ 0x2f0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - b.n 377a88 │ │ │ │ + b.n 377ae8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r2, [r4, #28] │ │ │ │ + strb r2, [r2, #29] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r6, #28] │ │ │ │ + strb r2, [r4, #29] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r3, #16] │ │ │ │ + ldrb r6, [r1, #17] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r6, #16] │ │ │ │ + ldrb r2, [r4, #17] │ │ │ │ lsls r3, r2, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ mrc2 15, 6, pc, cr5, cr15, {7} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -362117,29 +362115,29 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #40] @ (3775bc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 88a3cc │ │ │ │ + b.w 88a3fc │ │ │ │ nop │ │ │ │ - b.n 377984 │ │ │ │ + b.n 3779e4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r4, [r6, #25] │ │ │ │ + strb r4, [r4, #26] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r6, [r0, #26] │ │ │ │ + strb r6, [r6, #26] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3775c8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ movs r7, #218 @ 0xda │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -362148,15 +362146,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (377638 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r4, #1 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #68] @ (37763c ) │ │ │ │ ldr r1, [pc, #68] @ (377640 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -362174,25 +362172,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - b.n 3779a8 │ │ │ │ + b.n 377a08 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r5!, {r2, r3, r4} │ │ │ │ + ldmia r5!, {r2, r3, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, r2, r2 │ │ │ │ + subs r6, r0, r3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [sp, #816] @ 0x330 │ │ │ │ + str r4, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r0, r4, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #3 │ │ │ │ + lsrs r0, r4, #4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r2, 377658 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -362211,18 +362209,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (377698 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ movs r7, #76 @ 0x4c │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -362231,25 +362229,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (37770c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #76] @ (377710 ) │ │ │ │ ldr r1, [pc, #76] @ (377714 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #60] @ (377718 ) │ │ │ │ ldr r3, [pc, #64] @ (37771c ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #64] @ (377720 ) │ │ │ │ add r3, pc │ │ │ │ strd r3, r1, [r0, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #60] @ (377724 ) │ │ │ │ @@ -362259,25 +362257,25 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72b6cc │ │ │ │ + b.w 72b6fc │ │ │ │ nop │ │ │ │ - b.n 3778f0 │ │ │ │ + b.n 377950 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r6} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, r1, r7 │ │ │ │ + adds r2, r7, r7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r0, sp, #552 @ 0x228 │ │ │ │ + add r0, sp, #744 @ 0x2e8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r0, sp, #640 @ 0x280 │ │ │ │ + add r0, sp, #832 @ 0x340 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r1, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ @@ -362295,53 +362293,53 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (3777a0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #80] @ (3777a4 ) │ │ │ │ ldr r1, [pc, #80] @ (3777a8 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #64] @ (3777ac ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r3, [pc, #56] @ (3777b0 ) │ │ │ │ mov.w r2, #2320 @ 0x910 │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ strh.w r2, [r4, #112] @ 0x70 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - b.n 377864 │ │ │ │ + b.n 3778c4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, r7, r4 │ │ │ │ + adds r2, r5, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r0, [r4, #19] │ │ │ │ + strb r0, [r2, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r6, [r5, #19] │ │ │ │ + strb r6, [r3, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r3, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #86 @ 0x56 │ │ │ │ lsls r3, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -362356,25 +362354,25 @@ │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [pc, #320] @ (377914 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #304] @ (377918 ) │ │ │ │ ldr r2, [pc, #308] @ (37791c ) │ │ │ │ ldr r1, [pc, #308] @ (377920 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldrh.w r5, [r5, #106] @ 0x6a │ │ │ │ cmp r6, r5 │ │ │ │ beq.n 37780c │ │ │ │ ldr r3, [pc, #288] @ (377924 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -362425,15 +362423,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 377898 │ │ │ │ ldr r0, [pc, #176] @ (377934 ) │ │ │ │ add r2, sp, #16 │ │ │ │ ldr.w r1, [r8, #196] @ 0xc4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37780c │ │ │ │ ldr r3, [pc, #156] @ (377938 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -362469,46 +362467,46 @@ │ │ │ │ ldr r0, [pc, #88] @ (37793c ) │ │ │ │ and.w r3, r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ eor.w r3, r3, #1 │ │ │ │ ldr.w r1, [r8, #196] @ 0xc4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrb.w r1, [r7, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 3778b2 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ bl 28bb44 │ │ │ │ nop │ │ │ │ asrs r0, r3, #15 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r1, #15 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - svc 190 @ 0xbe │ │ │ │ + svc 238 @ 0xee │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r2, [r1, #17] │ │ │ │ + strb r2, [r7, #17] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r3, #17] │ │ │ │ + strb r2, [r1, #18] │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #14 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r4, [r1, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #15] │ │ │ │ + strb r2, [r7, #15] │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r4, r6, #13 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #14] │ │ │ │ + strb r2, [r0, #15] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 377988 │ │ │ │ sub sp, #12 │ │ │ │ @@ -362516,50 +362514,50 @@ │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #52] @ (377990 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strb.w r0, [r3, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - udf #78 @ 0x4e │ │ │ │ + udf #126 @ 0x7e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r0, [r2, #13] │ │ │ │ + strb r0, [r0, #14] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r5, #11] │ │ │ │ + strb r2, [r3, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #152] @ (377a40 ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r7, [pc, #152] @ (377a44 ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r1, [pc, #148] @ (377a48 ) │ │ │ │ add r4, pc │ │ │ │ add r7, pc │ │ │ │ add.w r3, r7, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldrb.w r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, #16 │ │ │ │ bhi.n 377a2e │ │ │ │ cbz r3, 377a1c │ │ │ │ ldr.w r9, [pc, #120] @ 377a4c │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r8, [pc, #120] @ 377a50 │ │ │ │ @@ -362578,15 +362576,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r7 │ │ │ │ strd lr, lr, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #1 │ │ │ │ - bl 7317b8 │ │ │ │ + bl 7317e8 │ │ │ │ mov r0, sl │ │ │ │ blx 288d38 │ │ │ │ ldrb.w r3, [r5, #112] @ 0x70 │ │ │ │ cmp r3, r4 │ │ │ │ bgt.n 3779e4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -362597,57 +362595,57 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #44] @ (377a5c ) │ │ │ │ add.w r3, r7, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ movw r2, #387 @ 0x183 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - strb r6, [r0, #10] │ │ │ │ + strb r6, [r6, #10] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ble.n 377a30 │ │ │ │ + udf #36 @ 0x24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r2, [r2, #10] │ │ │ │ + strb r2, [r0, #11] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r6, [r2, #12] │ │ │ │ + strb r6, [r0, #13] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r5, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x47da │ │ │ │ + ldr r0, [pc, #40] @ (377a80 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r3, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #10] │ │ │ │ + strb r2, [r0, #11] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (377af8 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r1, [pc, #128] @ (377afc ) │ │ │ │ add r4, pc │ │ │ │ ldr r2, [pc, #128] @ (377b00 ) │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #112] @ (377b04 ) │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ movs r3, #18 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [r0, #196] @ 0xc4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 377ace │ │ │ │ ldrb.w r2, [r6, #112] @ 0x70 │ │ │ │ add.w r1, r4, #116 @ 0x74 │ │ │ │ mov r0, r5 │ │ │ │ bl 328ae4 │ │ │ │ @@ -362667,25 +362665,25 @@ │ │ │ │ str.w r0, [lr] │ │ │ │ str.w r1, [lr, #4] │ │ │ │ str.w r2, [lr, #8] │ │ │ │ str.w r3, [lr, #12] │ │ │ │ str.w lr, [r4, #196] @ 0xc4 │ │ │ │ b.n 377aac │ │ │ │ nop │ │ │ │ - ble.n 377b58 │ │ │ │ + ble.n 377bb8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r2, [r1, #7] │ │ │ │ + strb r2, [r7, #7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r6, #6] │ │ │ │ + strb r2, [r4, #7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r4, [r2, #8] │ │ │ │ + strb r4, [r0, #9] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r3, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #8] │ │ │ │ + strb r2, [r2, #9] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #196] @ (377be4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -362693,48 +362691,48 @@ │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #196] @ (377bec ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r6, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r3, [r0, #105] @ 0x69 │ │ │ │ ldr r5, [pc, #176] @ (377bf0 ) │ │ │ │ mov r4, r0 │ │ │ │ and.w r2, r3, #15 │ │ │ │ add r5, pc │ │ │ │ cmp r2, #9 │ │ │ │ bhi.n 377bc2 │ │ │ │ add r2, r0 │ │ │ │ ldrb.w r6, [r2, #106] @ 0x6a │ │ │ │ cmp r3, #16 │ │ │ │ beq.n 377ba8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r1, [pc, #152] @ (377bf4 ) │ │ │ │ ldr r2, [pc, #152] @ (377bf8 ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #148] @ (377bfc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ beq.n 377b94 │ │ │ │ lsls r2, r3, #27 │ │ │ │ bpl.n 377b94 │ │ │ │ ldrb.w r1, [r0, #113] @ 0x71 │ │ │ │ and.w r0, r3, #15 │ │ │ │ adds r0, #1 │ │ │ │ adds r1, #1 │ │ │ │ - bl 8a38a4 │ │ │ │ + bl 8a38d4 │ │ │ │ orr.w r1, r1, #16 │ │ │ │ strb.w r1, [r4, #105] @ 0x69 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -362747,69 +362745,69 @@ │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 377b54 │ │ │ │ ldr r1, [pc, #80] @ (377c04 ) │ │ │ │ ldr r0, [pc, #80] @ (377c08 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 377b54 │ │ │ │ ldr r3, [pc, #60] @ (377c00 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ it pl │ │ │ │ movpl r6, #255 @ 0xff │ │ │ │ bpl.n 377b54 │ │ │ │ ldr r0, [pc, #56] @ (377c0c ) │ │ │ │ add.w r1, r6, #104 @ 0x68 │ │ │ │ movs r6, #255 @ 0xff │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ b.n 377b50 │ │ │ │ - bgt.n 377ae8 │ │ │ │ + bgt.n 377b48 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r6, [r0, #6] │ │ │ │ + strb r6, [r6, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r4, [r3, #4] │ │ │ │ + strb r4, [r1, #5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r0, r4, #1 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - bgt.n 377c88 │ │ │ │ + bgt.n 377ce8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r0, [r2, #3] │ │ │ │ + strb r0, [r0, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r4, #3] │ │ │ │ + strb r2, [r2, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 377bec │ │ │ │ + bgt.n 377c4c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r0, [r7, #5] │ │ │ │ + strb r0, [r5, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r4, [r6, #4] │ │ │ │ + strb r4, [r4, #5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #236] @ (377d10 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r2, [pc, #232] @ (377d14 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #232] @ (377d18 ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r2, pc │ │ │ │ adds r5, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov r6, r0 │ │ │ │ ldrb.w r0, [r0, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 377cfa │ │ │ │ sub.w r5, r4, r4, lsl #2 │ │ │ │ mov r7, r4 │ │ │ │ adds r5, #116 @ 0x74 │ │ │ │ @@ -362827,15 +362825,15 @@ │ │ │ │ and.w r1, r1, lr │ │ │ │ cmp r1, r3 │ │ │ │ beq.n 377c84 │ │ │ │ subs r1, r3, #0 │ │ │ │ ldr.w r0, [r5, r7, lsl #2] │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrb.w r0, [r6, #112] @ 0x70 │ │ │ │ adds r7, #1 │ │ │ │ subs r3, r7, r4 │ │ │ │ cmp r0, r3 │ │ │ │ ble.n 377cfa │ │ │ │ cmp r3, #0 │ │ │ │ add.w ip, r3, #7 │ │ │ │ @@ -362874,19 +362872,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 28bb44 │ │ │ │ - blt.n 377e0c │ │ │ │ + blt.n 377c6c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r6, [r0, #0] │ │ │ │ + strb r6, [r6, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r6, [r2, #0] │ │ │ │ + strb r6, [r0, #1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #96] @ 377d8c │ │ │ │ sub sp, #20 │ │ │ │ @@ -362894,15 +362892,15 @@ │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #92] @ (377d94 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov.w r3, #16843009 @ 0x1010101 │ │ │ │ mvn.w r1, #2130738944 @ 0x7f007f00 │ │ │ │ mov.w r2, #1431655765 @ 0x55555555 │ │ │ │ str.w r3, [r0, #180] @ 0xb4 │ │ │ │ strd r1, r2, [r0, #108] @ 0x6c │ │ │ │ str.w r3, [r0, #184] @ 0xb8 │ │ │ │ str.w r3, [r0, #188] @ 0xbc │ │ │ │ @@ -362916,19 +362914,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bge.n 377e74 │ │ │ │ + bge.n 377cd4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r4, [r6, #116] @ 0x74 │ │ │ │ + ldr r4, [r4, #120] @ 0x78 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r1, #112] @ 0x70 │ │ │ │ + ldr r2, [r7, #112] @ 0x70 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #144] @ (377e38 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -362939,24 +362937,24 @@ │ │ │ │ ldr r2, [pc, #140] @ (377e40 ) │ │ │ │ add.w r3, r4, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #18 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r7, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r2, [pc, #116] @ (377e44 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ cmp r5, #0 │ │ │ │ blt.n 377e20 │ │ │ │ ldrb.w r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, r5 │ │ │ │ ble.n 377e20 │ │ │ │ add r5, r7 │ │ │ │ ldrb.w r3, [r5, #180] @ 0xb4 │ │ │ │ @@ -362985,27 +362983,27 @@ │ │ │ │ ldr r0, [pc, #36] @ (377e50 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bls.n 377e2c │ │ │ │ + bge.n 377e8c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r4, [r2, #104] @ 0x68 │ │ │ │ + ldr r4, [r0, #108] @ 0x6c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r6, #108] @ 0x6c │ │ │ │ + ldr r4, [r4, #112] @ 0x70 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r4, #100] @ 0x64 │ │ │ │ + ldr r4, [r2, #104] @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bls.n 377f48 │ │ │ │ + bls.n 377da8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r4, [r1, #96] @ 0x60 │ │ │ │ + ldr r4, [r7, #96] @ 0x60 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r6, #112] @ 0x70 │ │ │ │ + ldr r4, [r4, #116] @ 0x74 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #116] @ 377ed8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -363046,22 +363044,22 @@ │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [pc, #28] @ (377ee4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #160 @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ lsrs r0, r7, #20 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 377ea8 │ │ │ │ + bls.n 377f08 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [r0, #108] @ 0x6c │ │ │ │ + ldr r0, [r6, #108] @ 0x6c │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #160] @ (377f98 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -363071,15 +363069,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 377f3a │ │ │ │ movs r3, #1 │ │ │ │ strb.w r7, [r0, #105] @ 0x69 │ │ │ │ strb.w r3, [r0, #104] @ 0x68 │ │ │ │ movs r0, #0 │ │ │ │ @@ -363092,49 +363090,49 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrb.w r1, [r0, #105] @ 0x69 │ │ │ │ mov r2, r7 │ │ │ │ adds r5, #60 @ 0x3c │ │ │ │ and.w r1, r1, #15 │ │ │ │ bl 377e54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r2, [pc, #80] @ (377fa4 ) │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ beq.n 377f26 │ │ │ │ lsls r2, r3, #27 │ │ │ │ bpl.n 377f26 │ │ │ │ ldrb.w r1, [r0, #113] @ 0x71 │ │ │ │ and.w r0, r3, #15 │ │ │ │ adds r0, #1 │ │ │ │ adds r1, #1 │ │ │ │ - bl 8a38a4 │ │ │ │ + bl 8a38d4 │ │ │ │ movs r0, #0 │ │ │ │ orr.w r1, r1, #16 │ │ │ │ strb.w r1, [r4, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r1, #84] @ 0x54 │ │ │ │ + ldr r4, [r7, #84] @ 0x54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bhi.n 377eec │ │ │ │ + bhi.n 377f4c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r6, [r4, #88] @ 0x58 │ │ │ │ + ldr r6, [r2, #92] @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r4, #76] @ 0x4c │ │ │ │ + ldr r2, [r2, #80] @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [pc, #320] @ (3780fc ) │ │ │ │ mov r5, r2 │ │ │ │ @@ -363151,32 +363149,32 @@ │ │ │ │ ldr.w r8, [sp, #72] @ 0x48 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r1, [pc, #296] @ (378110 ) │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #276] @ (378114 ) │ │ │ │ add.w r3, r4, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #260] @ (378118 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, sp, #24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -363205,15 +363203,15 @@ │ │ │ │ mov r0, sl │ │ │ │ lsls r2, r2, #1 │ │ │ │ asr.w r2, r4, r2 │ │ │ │ ldr r4, [pc, #188] @ (37811c ) │ │ │ │ and.w r2, r2, #3 │ │ │ │ add r4, pc │ │ │ │ add.w r2, r4, r2, lsl #2 │ │ │ │ - bl 866304 │ │ │ │ + bl 866334 │ │ │ │ ldr r2, [pc, #176] @ (378120 ) │ │ │ │ ldr r3, [pc, #148] @ (378108 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -363235,73 +363233,73 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #176 @ 0xb0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #287 @ 0x11f │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 37806e │ │ │ │ ldr r2, [pc, #116] @ (378130 ) │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #283 @ 0x11b │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 37806e │ │ │ │ ldr r1, [pc, #92] @ (378134 ) │ │ │ │ ldr.w r1, [fp, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ it pl │ │ │ │ movpl r4, #255 @ 0xff │ │ │ │ bpl.n 378044 │ │ │ │ ldr r0, [pc, #80] @ (378138 ) │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ movs r4, #255 @ 0xff │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ b.n 378044 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r4, #15 │ │ │ │ lsls r5, r4, #3 │ │ │ │ lsrs r4, r3, #15 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ldr r0, [r4, #68] @ 0x44 │ │ │ │ + ldr r0, [r2, #72] @ 0x48 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 3780b8 │ │ │ │ + bhi.n 378118 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r2, [r3, #68] @ 0x44 │ │ │ │ + ldr r2, [r1, #72] @ 0x48 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r2, [r3, #76] @ 0x4c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r3, #88] @ 0x58 │ │ │ │ + ldr r0, [r1, #92] @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r6, [sp, #704] @ 0x2c0 │ │ │ │ lsls r5, r4, #3 │ │ │ │ lsrs r2, r6, #12 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - bvc.n 378138 │ │ │ │ + bvc.n 378198 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r6, [r5, #80] @ 0x50 │ │ │ │ + ldr r6, [r3, #84] @ 0x54 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r2, #56] @ 0x38 │ │ │ │ + ldr r0, [r0, #60] @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [r6, #76] @ 0x4c │ │ │ │ + ldr r6, [r4, #80] @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, #64] @ 0x40 │ │ │ │ + ldr r6, [r1, #68] @ 0x44 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #404] @ (3782e4 ) │ │ │ │ mov r6, r2 │ │ │ │ @@ -363318,40 +363316,40 @@ │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r1, [pc, #380] @ (3782f8 ) │ │ │ │ add.w ip, r5, #60 @ 0x3c │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #360] @ (3782fc ) │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ movs r4, #0 │ │ │ │ strd r4, r4, [sp, #28] │ │ │ │ - bl 866304 │ │ │ │ + bl 866334 │ │ │ │ cbnz r0, 3781e8 │ │ │ │ ldr r2, [pc, #320] @ (378300 ) │ │ │ │ ldr r3, [pc, #304] @ (3782f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -363397,28 +363395,28 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #228] @ (378314 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ strd r3, r8, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3781bc │ │ │ │ ldr r1, [pc, #212] @ (378318 ) │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ ldr r3, [pc, #212] @ (37831c ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #208] @ (378320 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3781bc │ │ │ │ asrs r2, r5, #2 │ │ │ │ adds r2, #6 │ │ │ │ cmp r2, #9 │ │ │ │ uxtb r6, r2 │ │ │ │ itt le │ │ │ │ addle r2, r9 │ │ │ │ @@ -363444,77 +363442,77 @@ │ │ │ │ add.w r3, r5, #192 @ 0xc0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #324 @ 0x144 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3781bc │ │ │ │ ldr r3, [pc, #112] @ (378328 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ it pl │ │ │ │ movpl.w r2, #4294967295 @ 0xffffffff │ │ │ │ bpl.n 378272 │ │ │ │ ldr r1, [pc, #96] @ (37832c ) │ │ │ │ ldr r0, [pc, #100] @ (378330 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ b.n 378272 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r2, #9 │ │ │ │ lsls r5, r4, #3 │ │ │ │ lsrs r6, r0, #9 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ldr r4, [r1, #44] @ 0x2c │ │ │ │ + ldr r4, [r7, #44] @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 378378 │ │ │ │ + bvs.n 3783d8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [r1, #44] @ 0x2c │ │ │ │ + ldr r0, [r7, #44] @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [r2, #48] @ 0x30 │ │ │ │ + ldr r6, [r0, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r4, r4, #7 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ldr r2, [r0, #60] @ 0x3c │ │ │ │ + ldr r2, [r6, #60] @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r5, [sp, #32] │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ldr r2, [r7, #56] @ 0x38 │ │ │ │ + ldr r2, [r5, #60] @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bpl.n 378404 │ │ │ │ + bpl.n 378264 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [r0, #32] │ │ │ │ + ldr r0, [r6, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [r0, #56] @ 0x38 │ │ │ │ + ldr r6, [r6, #56] @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bpl.n 3783d0 │ │ │ │ + bpl.n 378230 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [r4, #28] │ │ │ │ + ldr r0, [r2, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r2, #48] @ 0x30 │ │ │ │ + ldr r4, [r0, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 3782e8 │ │ │ │ + bpl.n 378348 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r4, [r7, #32] │ │ │ │ + ldr r4, [r5, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (37833c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ subs r6, r6, r4 │ │ │ │ lsls r3, r2, #3 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb.w r5, [r0, #109] @ 0x6d │ │ │ │ @@ -363527,15 +363525,15 @@ │ │ │ │ adds r6, #112 @ 0x70 │ │ │ │ orrs r5, r3 │ │ │ │ b.n 378382 │ │ │ │ strb.w lr, [r9, #106] @ 0x6a │ │ │ │ cbz r0, 37837c │ │ │ │ ldr.w r0, [r6, r4, lsl #2] │ │ │ │ movs r1, #0 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ adds r4, #1 │ │ │ │ cmp r8, r4 │ │ │ │ beq.n 3783be │ │ │ │ sub.w r3, r4, r9 │ │ │ │ ldrb.w r1, [r9, #106] @ 0x6a │ │ │ │ lsl.w r2, r7, r3 │ │ │ │ asr.w r3, r5, r3 │ │ │ │ @@ -363561,15 +363559,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ strb.w r1, [r9, #106] @ 0x6a │ │ │ │ cmp ip, r0 │ │ │ │ mov.w r1, #1 │ │ │ │ beq.n 37837c │ │ │ │ ldr.w r0, [r6, r4, lsl #2] │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ b.n 37837c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #100] @ (37845c ) │ │ │ │ @@ -363577,60 +363575,60 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #104] @ (378464 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #92] @ (378468 ) │ │ │ │ ldr r1, [pc, #92] @ (37846c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #76] @ (378470 ) │ │ │ │ ldr r3, [pc, #80] @ (378474 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #80] @ (378478 ) │ │ │ │ add r3, pc │ │ │ │ strd r3, r1, [r0, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #76] @ (37847c ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #76] @ (378480 ) │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r3, [pc, #64] @ (378484 ) │ │ │ │ ldr r1, [pc, #64] @ (378488 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72b6cc │ │ │ │ - bmi.n 378558 │ │ │ │ + b.w 72b6fc │ │ │ │ + bmi.n 3783b8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - itte eq │ │ │ │ - lsleq r2, r2, #1 │ │ │ │ - lsreq r2, r0, #18 │ │ │ │ - lslne r5, r2, #1 │ │ │ │ - ldr r3, [sp, #264] @ 0x108 │ │ │ │ + itet cc │ │ │ │ + lslcc r2, r2, #1 │ │ │ │ + lsrcs r2, r6, #18 │ │ │ │ + lslcc r5, r2, #1 │ │ │ │ + ldr r3, [sp, #456] @ 0x1c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [sp, #352] @ 0x160 │ │ │ │ + ldr r3, [sp, #544] @ 0x220 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r1, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ @@ -363665,31 +363663,31 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ strd lr, lr, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #1 │ │ │ │ - bl 7317b8 │ │ │ │ + bl 7317e8 │ │ │ │ mov r0, r5 │ │ │ │ blx 288d38 │ │ │ │ cmp r4, #8 │ │ │ │ bne.n 3784b2 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldr r6, [r0, #24] │ │ │ │ + ldr r6, [r6, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r1, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #12 │ │ │ │ + subs r5, #60 @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -363709,23 +363707,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #16 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r3, r7 │ │ │ │ mov r5, r0 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov.w ip, #0 │ │ │ │ strd ip, ip, [sp, #28] │ │ │ │ - bl 866304 │ │ │ │ + bl 866334 │ │ │ │ cbnz r0, 37858a │ │ │ │ ldr r2, [pc, #264] @ (37866c ) │ │ │ │ ldr r3, [pc, #248] @ (37865c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -363772,15 +363770,15 @@ │ │ │ │ ldr r4, [pc, #172] @ (37867c ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r2, #198 @ 0xc6 │ │ │ │ add r4, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 378560 │ │ │ │ ldrb.w r2, [r5, #107] @ 0x6b │ │ │ │ lsl.w r3, r3, r8 │ │ │ │ mvns r4, r3 │ │ │ │ bic.w r3, r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ strb.w r3, [r5, #107] @ 0x6b │ │ │ │ @@ -363796,15 +363794,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (378684 ) │ │ │ │ mov r0, r7 │ │ │ │ add r5, pc │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 378560 │ │ │ │ ldrb.w r2, [r5, #107] @ 0x6b │ │ │ │ lsl.w r3, r3, r8 │ │ │ │ mvns r4, r3 │ │ │ │ orrs r3, r2 │ │ │ │ b.n 3785f2 │ │ │ │ ldr r5, [pc, #76] @ (378688 ) │ │ │ │ @@ -363812,44 +363810,44 @@ │ │ │ │ ldr r1, [pc, #76] @ (37868c ) │ │ │ │ mov r0, r7 │ │ │ │ add r5, pc │ │ │ │ movs r2, #188 @ 0xbc │ │ │ │ add r1, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 378560 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r0, #26 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 378700 │ │ │ │ + bcc.n 378760 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r6, [r4, #16] │ │ │ │ + ldr r6, [r2, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r7, #12] │ │ │ │ + ldr r2, [r5, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r0, r0, #25 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ldr r4, [r1, #12] │ │ │ │ + ldr r4, [r7, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r2, [sp, #816] @ 0x330 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - ldr r2, [r2, #8] │ │ │ │ + ldr r2, [r0, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [r6, #8] │ │ │ │ + ldr r6, [r4, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r4, #120] @ 0x78 │ │ │ │ + str r0, [r2, #124] @ 0x7c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r1, #4] │ │ │ │ + ldr r0, [r7, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [r6, #0] │ │ │ │ + ldr r6, [r4, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [r3, #0] │ │ │ │ + ldr r6, [r1, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 3786d8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -363857,31 +363855,31 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #52] @ (3786e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ strb.w r0, [r3, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bne.n 378678 │ │ │ │ + bne.n 3786d8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r0, [r1, #120] @ 0x78 │ │ │ │ + str r0, [r7, #120] @ 0x78 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r4, #120] @ 0x78 │ │ │ │ + str r2, [r2, #124] @ 0x7c │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #96] @ (378754 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -363891,15 +363889,15 @@ │ │ │ │ add r6, pc │ │ │ │ ldr r2, [pc, #92] @ (37875c ) │ │ │ │ add.w r3, r6, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cmp r4, #7 │ │ │ │ bhi.n 37873e │ │ │ │ adds r1, r0, r4 │ │ │ │ ldrb.w r3, [r1, #144] @ 0x90 │ │ │ │ cmp r5, r3 │ │ │ │ bne.n 378732 │ │ │ │ add sp, #8 │ │ │ │ @@ -363918,23 +363916,23 @@ │ │ │ │ add.w r3, r6, #56 @ 0x38 │ │ │ │ ldr r0, [pc, #28] @ (378764 ) │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bne.n 378850 │ │ │ │ + bne.n 3786b0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r0, [r2, #116] @ 0x74 │ │ │ │ + str r0, [r0, #120] @ 0x78 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r6, #112] @ 0x70 │ │ │ │ + str r0, [r4, #116] @ 0x74 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r3, #112] @ 0x70 │ │ │ │ + str r2, [r1, #116] @ 0x74 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r3, #116] @ 0x74 │ │ │ │ + str r0, [r1, #120] @ 0x78 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 3787c8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -363942,15 +363940,15 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #76] @ (3787d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r3, [r0, #105] @ 0x69 │ │ │ │ and.w r3, r3, #3 │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #2 │ │ │ │ iteet ls │ │ │ │ addls r0, r0, r3 │ │ │ │ ldrbhi.w r3, [r0, #106] @ 0x6a │ │ │ │ @@ -363961,19 +363959,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - beq.n 3787b8 │ │ │ │ + bne.n 378818 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r0, [r6, #104] @ 0x68 │ │ │ │ + str r0, [r4, #108] @ 0x6c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r1, #108] @ 0x6c │ │ │ │ + str r2, [r7, #108] @ 0x6c │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 378838 │ │ │ │ sub sp, #20 │ │ │ │ @@ -363981,15 +363979,15 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #80] @ (378840 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov.w r3, #16843009 @ 0x1010101 │ │ │ │ mvn.w r2, #16711680 @ 0xff0000 │ │ │ │ str.w r3, [r0, #144] @ 0x90 │ │ │ │ str.w r2, [r0, #106] @ 0x6a │ │ │ │ str.w r3, [r0, #148] @ 0x94 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 378340 │ │ │ │ @@ -364001,19 +363999,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - beq.n 378750 │ │ │ │ + beq.n 3787b0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r4, [r0, #100] @ 0x64 │ │ │ │ + str r4, [r6, #100] @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [r3, #100] @ 0x64 │ │ │ │ + str r6, [r1, #104] @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #88] @ (3788ac ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -364023,15 +364021,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ adds r1, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r2, [r0, #152] @ 0x98 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 378894 │ │ │ │ add.w r1, r3, #112 @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #8 │ │ │ │ bl 328ae4 │ │ │ │ @@ -364048,19 +364046,19 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ ldmia r4!, {r0, r1} │ │ │ │ str r0, [r2, #0] │ │ │ │ str r1, [r2, #4] │ │ │ │ str.w r2, [r3, #152] @ 0x98 │ │ │ │ b.n 378876 │ │ │ │ - str r0, [r7, #92] @ 0x5c │ │ │ │ + str r0, [r5, #96] @ 0x60 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - beq.n 3788e8 │ │ │ │ + beq.n 378948 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r6, [r2, #92] @ 0x5c │ │ │ │ + str r6, [r0, #96] @ 0x60 │ │ │ │ lsls r4, r2, #1 │ │ │ │ mrc2 15, 2, pc, cr9, cr15, {7} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (378960 ) │ │ │ │ @@ -364073,15 +364071,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #140] @ (37896c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #16 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r2, [r0, #104] @ 0x68 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r2, 378912 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r5, [r0, #105] @ 0x69 │ │ │ │ strb.w r2, [r0, #104] @ 0x68 │ │ │ │ movs r0, #0 │ │ │ │ @@ -364104,38 +364102,38 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 3788fe │ │ │ │ ldr r0, [pc, #60] @ (378974 ) │ │ │ │ add.w r1, r4, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3788fe │ │ │ │ add r3, r1 │ │ │ │ strb.w r5, [r3, #106] @ 0x6a │ │ │ │ bl 378340 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r7, {r1, r2, r5, r7} │ │ │ │ + ldmia r7, {r1, r2, r4, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r2, [r3, #84] @ 0x54 │ │ │ │ + str r2, [r1, #88] @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r6, #84] @ 0x54 │ │ │ │ + str r4, [r4, #88] @ 0x58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r2, r0, #11 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #68] @ 0x44 │ │ │ │ + str r6, [r7, #68] @ 0x44 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #208] @ (378a5c ) │ │ │ │ @@ -364153,15 +364151,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #16 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #180] @ (378a70 ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -364178,15 +364176,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ orrs r4, r5 │ │ │ │ asrs r4, r2 │ │ │ │ ldr r2, [pc, #140] @ (378a74 ) │ │ │ │ and.w r4, r4, #1 │ │ │ │ add r2, pc │ │ │ │ add.w r2, r2, r4, lsl #2 │ │ │ │ - bl 866304 │ │ │ │ + bl 866334 │ │ │ │ ldr r2, [pc, #128] @ (378a78 ) │ │ │ │ ldr r3, [pc, #100] @ (378a60 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -364205,63 +364203,63 @@ │ │ │ │ ldr r4, [pc, #88] @ (378a80 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ movs r2, #161 @ 0xa1 │ │ │ │ add r4, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3789f6 │ │ │ │ add.w r3, r4, #96 @ 0x60 │ │ │ │ ldr r1, [pc, #64] @ (378a84 ) │ │ │ │ ldr r4, [pc, #68] @ (378a88 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ add r4, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3789f6 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ lsls r4, r2, #8 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r5, r6, r7} │ │ │ │ + ldmia r7!, {r4} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r6, [r6, #72] @ 0x48 │ │ │ │ + str r6, [r4, #76] @ 0x4c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r1, #72] @ 0x48 │ │ │ │ + str r2, [r7, #72] @ 0x48 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [r3, #72] @ 0x48 │ │ │ │ + str r6, [r1, #76] @ 0x4c │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrh r0, [r1, #52] @ 0x34 │ │ │ │ lsls r5, r4, #3 │ │ │ │ lsls r2, r5, #6 │ │ │ │ lsls r5, r4, #3 │ │ │ │ - str r2, [r7, #64] @ 0x40 │ │ │ │ + str r2, [r5, #68] @ 0x44 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r1, #68] @ 0x44 │ │ │ │ + str r2, [r7, #68] @ 0x44 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [r3, #64] @ 0x40 │ │ │ │ + str r6, [r1, #68] @ 0x44 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [r5, #52] @ 0x34 │ │ │ │ + str r6, [r3, #56] @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (378ab0 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ asrs r0, r7, #16 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -364270,60 +364268,60 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #104] @ (378b34 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #92] @ (378b38 ) │ │ │ │ ldr r1, [pc, #92] @ (378b3c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #76] @ (378b40 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #76] @ (378b44 ) │ │ │ │ ldr r0, [pc, #80] @ (378b48 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ movs r2, #2 │ │ │ │ str r0, [r5, #72] @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r2, [pc, #60] @ (378b4c ) │ │ │ │ ldr r3, [pc, #64] @ (378b50 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r4, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r6!, {r2, r3, r4} │ │ │ │ + ldmia r6, {r2, r3, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xb836 │ │ │ │ + @ instruction: 0xb866 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r2, r6, #22 │ │ │ │ + lsls r2, r4, #23 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xb83e │ │ │ │ + @ instruction: 0xb86e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb856 │ │ │ │ + @ instruction: 0xb886 │ │ │ │ lsls r2, r2, #1 │ │ │ │ asrs r4, r3, #15 │ │ │ │ lsls r3, r2, #3 │ │ │ │ subs r0, r0, r1 │ │ │ │ lsls r1, r4, #3 │ │ │ │ lsls r1, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -364342,29 +364340,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (378ba0 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ str.w r4, [r0, #1040] @ 0x410 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldmia r5, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r5, {r2, r3, r5, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r2, [r4, #52] @ 0x34 │ │ │ │ + str r2, [r2, #56] @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r6, #52] @ 0x34 │ │ │ │ + str r0, [r4, #56] @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #196] @ (378c78 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -364374,15 +364372,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #49 @ 0x31 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [r0, #1044] @ 0x414 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bhi.n 378bfa │ │ │ │ ldr.w r1, [r0, #1048] @ 0x418 │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ bhi.n 378c24 │ │ │ │ @@ -364399,15 +364397,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #132] @ (378c84 ) │ │ │ │ add.w r3, r4, #68 @ 0x44 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #551 @ 0x227 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -364415,15 +364413,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #96] @ (378c88 ) │ │ │ │ add.w r3, r4, #68 @ 0x44 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #555 @ 0x22b │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -364431,34 +364429,34 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #56] @ (378c8c ) │ │ │ │ add.w r3, r4, #68 @ 0x44 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #559 @ 0x22f │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldmia r5, {r2, r3, r5} │ │ │ │ + ldmia r5!, {r2, r3, r4, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r6, [r2, #48] @ 0x30 │ │ │ │ + str r6, [r0, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r4, #48] @ 0x30 │ │ │ │ + str r0, [r2, #52] @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r5, #44] @ 0x2c │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r5, #44] @ 0x2c │ │ │ │ + str r2, [r3, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r4, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #240] @ (378d94 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -364466,15 +364464,15 @@ │ │ │ │ movs r3, #49 @ 0x31 │ │ │ │ ldr r1, [pc, #240] @ (378d9c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r2, [r0, #1040] @ 0x410 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ ldrb.w r3, [r0, #936] @ 0x3a8 │ │ │ │ cmp r2, r4 │ │ │ │ ldr.w r9, [pc, #216] @ 378da0 │ │ │ │ ldr.w r8, [pc, #216] @ 378da4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -364505,23 +364503,23 @@ │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ tst.w ip, #1 │ │ │ │ bne.n 378d4a │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #124] @ (378db0 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 378d6a │ │ │ │ add.w r3, r5, #1008 @ 0x3f0 │ │ │ │ mov r1, fp │ │ │ │ ldr.w r0, [r3, r4, lsl #2] │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ bne.n 378d0e │ │ │ │ str.w r6, [r5, #928] @ 0x3a0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -364541,37 +364539,37 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 378d3c │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [pc, #52] @ (378dbc ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 378d3c │ │ │ │ nop │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r4, [r4, #32] │ │ │ │ + str r4, [r2, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r6, #32] │ │ │ │ + str r0, [r4, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r4, {r3, r4} │ │ │ │ + ldmia r4!, {r3, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xb61e │ │ │ │ + @ instruction: 0xb64e │ │ │ │ lsls r2, r2, #1 │ │ │ │ cdp2 0, 9, cr0, cr14, cr4, {7} │ │ │ │ - lsls r0, r5, #13 │ │ │ │ + lsls r0, r3, #14 │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #28] │ │ │ │ + str r6, [r3, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #164] @ (378e78 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -364581,35 +364579,35 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #148] @ (378e84 ) │ │ │ │ ldr r1, [pc, #148] @ (378e88 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #132] @ (378e8c ) │ │ │ │ ldr r1, [pc, #132] @ (378e90 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #116] @ (378e94 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ mov r1, r7 │ │ │ │ adds r2, #156 @ 0x9c │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ @@ -364634,27 +364632,27 @@ │ │ │ │ movs r2, #8 │ │ │ │ add.w r1, r5, #1008 @ 0x3f0 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 328ae4 │ │ │ │ nop │ │ │ │ - str r2, [r1, #16] │ │ │ │ + str r2, [r7, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r3, {r2, r3} │ │ │ │ + ldmia r3, {r2, r3, r4, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r0, [r6, #12] │ │ │ │ + str r0, [r4, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r2, r3, lr} │ │ │ │ + push {r2, r3, r4, r5, lr} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r0, r1, #10 │ │ │ │ + lsls r0, r7, #10 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r4, [r1, #48] @ 0x30 │ │ │ │ + str r4, [r7, #48] @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r4, #48] @ 0x30 │ │ │ │ + str r0, [r2, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ asrs r0, r6, #2 │ │ │ │ lsls r3, r2, #3 │ │ │ │ lsrs r7, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -364666,25 +364664,25 @@ │ │ │ │ movs r3, #49 @ 0x31 │ │ │ │ ldr r1, [pc, #156] @ (378f50 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #140] @ (378f54 ) │ │ │ │ ldr r1, [pc, #144] @ (378f58 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #144] @ (378f5c ) │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #132] @ (378f60 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 378f28 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ @@ -364717,34 +364715,34 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 378ee4 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #44] @ (378f6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 378ee4 │ │ │ │ - ldmia r2, {r2, r4, r5} │ │ │ │ + ldmia r2, {r2, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r2, [r3, #0] │ │ │ │ + str r2, [r1, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r5, #0] │ │ │ │ + str r0, [r3, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r1, r2, r4, r5} │ │ │ │ + push {r1, r2, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r4, r6, #6 │ │ │ │ + lsls r4, r4, #7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stc2l 0, cr0, [r8], {228} @ 0xe4 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #26 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r6, [pc, #1028] @ 379388 │ │ │ │ mov r4, r2 │ │ │ │ @@ -364777,15 +364775,15 @@ │ │ │ │ ldr r1, [pc, #964] @ (379398 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #952] @ (37939c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 379178 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #0 │ │ │ │ @@ -364926,15 +364924,15 @@ │ │ │ │ bpl.w 378fee │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #524] @ (3793a4 ) │ │ │ │ mov r3, r5 │ │ │ │ strd r7, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 378fee │ │ │ │ subs.w r1, r4, #4048 @ 0xfd0 │ │ │ │ sbc.w r2, r5, #0 │ │ │ │ cmp r1, #48 @ 0x30 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ bcs.w 378fb8 │ │ │ │ lsrs r2, r4, #2 │ │ │ │ @@ -365093,55 +365091,55 @@ │ │ │ │ mov.w r8, #0 │ │ │ │ and.w r7, r1, r2 │ │ │ │ b.n 378fca │ │ │ │ ldr r0, [pc, #88] @ (3793d4 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 378fc4 │ │ │ │ ldc2 0, cr0, [r6], {228} @ 0xe4 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r4} │ │ │ │ + ldmia r1, {r1, r2, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cbz r6, 3793e2 │ │ │ │ + cbz r6, 3793ee │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r2, r5, #2 │ │ │ │ + lsls r2, r3, #3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r0, r1] │ │ │ │ + ldrsh r0, [r6, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r7!, {r2, r4} │ │ │ │ + stmia r7!, {r2, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r6!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r3, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r6!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r7!, {r2, r3} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r6!, {r6, r7} │ │ │ │ + stmia r6!, {r4, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r6!, {r2, r5, r7} │ │ │ │ + stmia r6!, {r2, r4, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r6!, {r3, r7} │ │ │ │ + stmia r6!, {r3, r4, r5, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r6!, {r2, r3, r5, r6} │ │ │ │ + stmia r6!, {r2, r3, r4, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r6!, {r4, r6} │ │ │ │ + stmia r6!, {r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r6!, {r2, r4, r5} │ │ │ │ + stmia r6!, {r2, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r6!, {r3, r4} │ │ │ │ + stmia r6!, {r3, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r5!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r2, r3, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r2, [r0, r1] │ │ │ │ + ldrb r2, [r6, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #684] @ (379698 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -365173,15 +365171,15 @@ │ │ │ │ eor.w r9, r3, #255 @ 0xff │ │ │ │ ldr r3, [pc, #624] @ (3796a8 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #612] @ (3796ac ) │ │ │ │ ldr.w r2, [r4, #936] @ 0x3a8 │ │ │ │ ldr.w r1, [r4, #924] @ 0x39c │ │ │ │ ldr.w r7, [r8, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37965e │ │ │ │ @@ -365217,23 +365215,23 @@ │ │ │ │ mov.w r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ ite ne │ │ │ │ movne.w fp, #1 │ │ │ │ moveq.w fp, #0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3795cc │ │ │ │ add.w r3, r4, #1008 @ 0x3f0 │ │ │ │ mov r1, fp │ │ │ │ ldr.w r0, [r3, r5, lsl #2] │ │ │ │ adds r5, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ cmp r5, #8 │ │ │ │ bne.n 379498 │ │ │ │ ldr.w r1, [r4, #924] @ 0x39c │ │ │ │ ldrb.w r0, [r4, #936] @ 0x3a8 │ │ │ │ mov r9, r1 │ │ │ │ ldr.w r3, [r4, #932] @ 0x3a4 │ │ │ │ eor.w r9, r9, r3 │ │ │ │ @@ -365260,15 +365258,15 @@ │ │ │ │ beq.n 37951a │ │ │ │ ldr r1, [pc, #408] @ (3796c4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3795f8 │ │ │ │ ldr.w r3, [r4, #940] @ 0x3ac │ │ │ │ tst r5, r3 │ │ │ │ bne.n 37951a │ │ │ │ ldr.w r2, [r4, #944] @ 0x3b0 │ │ │ │ @@ -365301,27 +365299,27 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #304] @ (3796d0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r5, [r7, #0] │ │ │ │ ldrd r3, r2, [r4, #952] @ 0x3b8 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 37962a │ │ │ │ ldr.w r0, [r4, #1004] @ 0x3ec │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldr r3, [pc, #260] @ (3796d4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3794ca │ │ │ │ ldr r3, [pc, #252] @ (3796d8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -365329,15 +365327,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3794ca │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [pc, #236] @ (3796dc ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3794ca │ │ │ │ ldr r3, [pc, #228] @ (3796e0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 379542 │ │ │ │ ldr r3, [pc, #208] @ (3796d8 ) │ │ │ │ @@ -365350,15 +365348,15 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #200] @ (3796e4 ) │ │ │ │ tst r5, r3 │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 379542 │ │ │ │ ldr r5, [pc, #188] @ (3796e8 ) │ │ │ │ ldr.w r5, [r8, r5] │ │ │ │ ldrh r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 3795be │ │ │ │ ldr r5, [pc, #160] @ (3796d8 ) │ │ │ │ @@ -365367,15 +365365,15 @@ │ │ │ │ lsls r5, r5, #16 │ │ │ │ bpl.n 3795be │ │ │ │ ldr r5, [r0, #24] │ │ │ │ ldr r0, [pc, #164] @ (3796ec ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrd r3, r2, [r4, #952] @ 0x3b8 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ b.n 3795be │ │ │ │ ldr r3, [pc, #144] @ (3796f0 ) │ │ │ │ @@ -365391,60 +365389,60 @@ │ │ │ │ ldr r0, [r0, #24] │ │ │ │ mov r3, r1 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ (3796f4 ) │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r1, [r4, #924] @ 0x39c │ │ │ │ ldr.w r2, [r4, #936] @ 0x3a8 │ │ │ │ b.n 37945c │ │ │ │ - stmia r4!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ @ instruction: 0xf7a400e4 │ │ │ │ - mrrc2 0, 5, r0, r8, cr4 │ │ │ │ - add r6, sp, #816 @ 0x330 │ │ │ │ + stc2 0, cr0, [r8], {84} @ 0x54 │ │ │ │ + add r6, sp, #1008 @ 0x3f0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r4, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r6, sp, #496 @ 0x1f0 │ │ │ │ + add r6, sp, #688 @ 0x2b0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfbd80054 │ │ │ │ - stmia r3!, {r1, r5, r6, r7} │ │ │ │ + stc2 0, cr0, [r8], {84} @ 0x54 │ │ │ │ + stmia r4!, {r1, r4} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r5, sp, #968 @ 0x3c8 │ │ │ │ + add r6, sp, #136 @ 0x88 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfb520054 │ │ │ │ - @ instruction: 0xfaea0054 │ │ │ │ - stmia r3!, {r1, r3, r6} │ │ │ │ + @ instruction: 0xfb820054 │ │ │ │ + @ instruction: 0xfb1a0054 │ │ │ │ + stmia r3!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r5, sp, #384 @ 0x180 │ │ │ │ + add r5, sp, #576 @ 0x240 │ │ │ │ lsls r2, r2, #1 │ │ │ │ asrs r0, r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, r6] │ │ │ │ + ldr r0, [r7, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r3, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, r0] │ │ │ │ + ldrh r6, [r3, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r5, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, r0] │ │ │ │ + ldrh r6, [r4, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r4, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, r6] │ │ │ │ + ldr r0, [r6, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r3, #1 │ │ │ │ lsl.w r1, r3, r1 │ │ │ │ ldr.w r3, [r0, #936] @ 0x3a8 │ │ │ │ uxtb r1, r1 │ │ │ │ tst r1, r3 │ │ │ │ bne.n 379718 │ │ │ │ @@ -365478,15 +365476,15 @@ │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ ldr r6, [pc, #1000] @ (379b3c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ ldrd r8, r9, [sp, #40] @ 0x28 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #984] @ (379b40 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37992c │ │ │ │ movw r3, #1321 @ 0x529 │ │ │ │ @@ -365644,15 +365642,15 @@ │ │ │ │ bpl.w 379772 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #512] @ (379b4c ) │ │ │ │ mov r3, r4 │ │ │ │ strd r8, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 379772 │ │ │ │ ldr r3, [pc, #500] @ (379b50 ) │ │ │ │ ldr.w r2, [r7, #1040] @ 0x410 │ │ │ │ add r3, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ itt eq │ │ │ │ @@ -365806,53 +365804,53 @@ │ │ │ │ str.w r2, [r7, #924] @ 0x39c │ │ │ │ b.n 379974 │ │ │ │ ldr r0, [pc, #92] @ (379b7c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ nop │ │ │ │ - stmia r1!, {r1, r3, r4, r7} │ │ │ │ + stmia r1!, {r1, r3, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - vld4.16 {d0-d3}, [sl :64], r4 │ │ │ │ - add r3, sp, #696 @ 0x2b8 │ │ │ │ + ldr??.w r0, [sl, r4, lsl #1] │ │ │ │ + add r3, sp, #888 @ 0x378 │ │ │ │ lsls r2, r2, #1 │ │ │ │ bics.w r0, lr, #7471104 @ 0x720000 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r6, r5] │ │ │ │ + ldrsb r4, [r4, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - itet hi │ │ │ │ - lslhi r7, r4, #1 │ │ │ │ - itte vs @ unpredictable │ │ │ │ - lslvs r7, r4, #1 │ │ │ │ - itt mi @ unpredictable │ │ │ │ + itte lt │ │ │ │ + lsllt r7, r4, #1 │ │ │ │ + itet ls @ unpredictable │ │ │ │ + lslls r7, r4, #1 │ │ │ │ + ite vc @ unpredictable │ │ │ │ + lslvc r7, r4, #1 │ │ │ │ + itet mi @ unpredictable │ │ │ │ lslmi r7, r4, #1 │ │ │ │ - itte ne @ unpredictable │ │ │ │ + itee cs @ unpredictable │ │ │ │ + lslcs r7, r4, #1 │ │ │ │ + itee ne @ unpredictable │ │ │ │ lslne r7, r4, #1 │ │ │ │ - bkpt 0x00fe │ │ │ │ + bkpt 0x00f6 │ │ │ │ lsleq r7, r4, #1 │ │ │ │ - bkpt 0x00e2 │ │ │ │ - lsls r7, r4, #1 │ │ │ │ - bkpt 0x00c6 │ │ │ │ - lsls r7, r4, #1 │ │ │ │ - bkpt 0x00aa │ │ │ │ + bkpt 0x00da │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bkpt 0x008e │ │ │ │ + bkpt 0x00be │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bkpt 0x0072 │ │ │ │ + bkpt 0x00a2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bkpt 0x0056 │ │ │ │ + bkpt 0x0086 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r6, [r1, r7] │ │ │ │ + strb r6, [r7, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ clz r0, r1 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r3, [r0, #996] @ 0x3e4 │ │ │ │ @@ -365869,15 +365867,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (379bc0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ lsls r6, r4, #15 │ │ │ │ lsls r3, r2, #3 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrd r6, r3, [r0, #988] @ 0x3dc │ │ │ │ @@ -365885,15 +365883,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ add.w r5, r0, #748 @ 0x2ec │ │ │ │ ands r6, r3 │ │ │ │ lsr.w r1, r6, r4 │ │ │ │ ldr.w r0, [r5, #4]! │ │ │ │ and.w r1, r1, #1 │ │ │ │ adds r4, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ cmp r4, #16 │ │ │ │ bne.n 379be0 │ │ │ │ str.w r6, [r7, #996] @ 0x3e4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -365909,15 +365907,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (379c5c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (379c60 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #44] @ (379c64 ) │ │ │ │ ldr r2, [pc, #48] @ (379c68 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -365926,22 +365924,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - pop {r1, r3, r4, r5, pc} │ │ │ │ + pop {r1, r3, r5, r6, pc} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r6, pc, #880 @ (adr r6, 379fd0 ) │ │ │ │ + add r7, pc, #48 @ (adr r7, 379c90 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - orrs.w r0, r6, #13893632 @ 0xd40000 │ │ │ │ + eor.w r0, r6, #13893632 @ 0xd40000 │ │ │ │ lsls r0, r5, #13 │ │ │ │ lsls r3, r2, #3 │ │ │ │ - strb r6, [r4, r5] │ │ │ │ + strb r6, [r2, r6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w ip, [pc, #288] @ 379d9c │ │ │ │ and.w r1, r2, #63 @ 0x3f │ │ │ │ @@ -366035,20 +366033,20 @@ │ │ │ │ b.n 379d50 │ │ │ │ ldrh.w r0, [r0, #1002] @ 0x3ea │ │ │ │ b.n 379d50 │ │ │ │ ldrh.w r0, [r0, #1000] @ 0x3e8 │ │ │ │ b.n 379d50 │ │ │ │ ldr r0, [pc, #16] @ (379da4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 379c94 │ │ │ │ vhadd.s32 q0, q8, q10 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, r0] │ │ │ │ + strb r0, [r3, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #152] @ (379e54 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -366058,35 +366056,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #144] @ (379e60 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #140] @ (379e64 ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #24 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #31 │ │ │ │ mov r0, r7 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #120] @ (379e68 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (379e6c ) │ │ │ │ adds r4, #32 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #2 │ │ │ │ mov r9, r0 │ │ │ │ strh.w r3, [r5, #984] @ 0x3d8 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #16 │ │ │ │ bl 328ae4 │ │ │ │ @@ -366108,26 +366106,26 @@ │ │ │ │ bl 51fc6c │ │ │ │ add.w r1, r5, #816 @ 0x330 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 336634 │ │ │ │ nop │ │ │ │ - cbnz r6, 379ebe │ │ │ │ + cbnz r6, 379eca │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r5, pc, #240 @ (adr r5, 379f4c ) │ │ │ │ + add r5, pc, #432 @ (adr r5, 37a00c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf2b80054 │ │ │ │ - strb r4, [r4, r0] │ │ │ │ + @ instruction: 0xf2e80054 │ │ │ │ + strb r4, [r2, r1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r4, [r0, r0] │ │ │ │ + strb r4, [r6, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r4, r4] │ │ │ │ + strh r4, [r2, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r7, r4] │ │ │ │ + strh r2, [r5, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r6, #5 │ │ │ │ lsls r3, r2, #3 │ │ │ │ mov.w ip, #1 │ │ │ │ ldr.w r3, [r0, #988] @ 0x3dc │ │ │ │ @@ -366244,15 +366242,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ clz r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r3, #188 @ 0xbc │ │ │ │ ldr.w r0, [r4, r1, lsl #2] │ │ │ │ lsr.w r1, r5, r3 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ lsl.w r3, r2, r3 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r2, r3 │ │ │ │ eor.w r2, r2, r3 │ │ │ │ bne.n 379fc0 │ │ │ │ @@ -366276,15 +366274,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ clz r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r3, #188 @ 0xbc │ │ │ │ ldr.w r0, [r4, r1, lsl #2] │ │ │ │ lsr.w r1, r5, r3 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ lsl.w r3, r2, r3 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r2, r3 │ │ │ │ eor.w r2, r2, r3 │ │ │ │ bne.n 37a01e │ │ │ │ @@ -366349,19 +366347,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (37a100 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldcl 0, cr0, [sl], {228} @ 0xe4 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, r4] │ │ │ │ + str r0, [r1, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 0037a104 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -366439,62 +366437,62 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #40] @ (37a1dc ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - str r0, [r6, r4] │ │ │ │ + str r0, [r4, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r0, r4] │ │ │ │ + str r0, [r6, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r7, r3] │ │ │ │ + str r4, [r5, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r7, r3] │ │ │ │ + str r4, [r5, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r7, r3] │ │ │ │ + str r4, [r5, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r7, r3] │ │ │ │ + str r0, [r5, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r6, r3] │ │ │ │ + str r4, [r4, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r1, r3] │ │ │ │ + str r0, [r7, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #36 @ 0x24 │ │ │ │ + movs r2, #84 @ 0x54 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (37a1e8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ mrc2 0, 2, r0, cr6, cr2, {6} │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #80] @ (37a250 ) │ │ │ │ ldr r2, [pc, #84] @ (37a254 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (37a258 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #72] @ (37a25c ) │ │ │ │ ldr r1, [pc, #76] @ (37a260 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r1, [pc, #64] @ (37a264 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r3, [pc, #56] @ (37a268 ) │ │ │ │ ldr r2, [pc, #60] @ (37a26c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -366503,27 +366501,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb78c │ │ │ │ + @ instruction: 0xb7bc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r0, pc, #1016 @ (adr r0, 37a650 ) │ │ │ │ + add r1, pc, #184 @ (adr r1, 37a310 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mrc 0, 3, r0, cr10, cr4, {2} │ │ │ │ + mcr 0, 5, r0, cr10, cr4, {2} │ │ │ │ lsls r7, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #15 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r2, #13 │ │ │ │ lsls r1, r4, #3 │ │ │ │ mcr2 0, 0, r0, cr8, cr2, {6} │ │ │ │ - str r6, [r6, r1] │ │ │ │ + str r6, [r4, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #960] @ 0x3c0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -366534,33 +366532,33 @@ │ │ │ │ cbz r3, 37a2c4 │ │ │ │ uxth r1, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ subs r1, #0 │ │ │ │ mov r0, r2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd r2, r1, [r3, #944] @ 0x3b0 │ │ │ │ ldr.w r0, [r3, #968] @ 0x3c8 │ │ │ │ ands r1, r2 │ │ │ │ cmp.w r1, #65536 @ 0x10000 │ │ │ │ ite cc │ │ │ │ movcc r1, #0 │ │ │ │ movcs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ subs r1, r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #204] @ (37a3b8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -366570,15 +366568,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r1, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #188] @ (37a3c4 ) │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r7, #0 │ │ │ │ movs r6, #32 │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ ldr r7, [pc, #180] @ (37a3c8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -366594,74 +366592,74 @@ │ │ │ │ add.w sl, r4, #64 @ 0x40 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w sl, [sp] │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #140] @ (37a3d0 ) │ │ │ │ movs r2, #32 │ │ │ │ add r1, pc │ │ │ │ bl 3289c0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ ldr r7, [pc, #128] @ (37a3d4 ) │ │ │ │ ldr r6, [pc, #132] @ (37a3d8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ add.w r1, r5, #972 @ 0x3cc │ │ │ │ movs r2, #32 │ │ │ │ bl 328ae4 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r5, #964 @ 0x3c4 │ │ │ │ bl 336584 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r5, #968 @ 0x3c8 │ │ │ │ bl 336584 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 336634 │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #952] @ (37a774 ) │ │ │ │ + str r6, [r3, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb69c │ │ │ │ + @ instruction: 0xb6cc │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r7, [pc, #784] @ (37a6d4 ) │ │ │ │ + ldr r7, [pc, #976] @ (37a794 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ stc2 0, cr0, [r4, #-840]! @ 0xfffffcb8 │ │ │ │ - ldr r7, [sp, #920] @ 0x398 │ │ │ │ + add r0, pc, #88 @ (adr r0, 37a424 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stcl 0, cr0, [r4, #-336]! @ 0xfffffeb0 │ │ │ │ + ldc 0, cr0, [r4, #336] @ 0x150 │ │ │ │ lsls r7, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #752] @ (37a6c8 ) │ │ │ │ + ldr r5, [pc, #944] @ (37a788 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [pc, #840] @ (37a724 ) │ │ │ │ + ldr r6, [pc, #8] @ (37a3e4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #460] @ (37a5b8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -366672,15 +366670,15 @@ │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #452] @ (37a5c0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #27 │ │ │ │ ldr r4, [pc, #448] @ (37a5c4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cmp r5, #29 │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ sbcs.w r2, r6, #0 │ │ │ │ bcc.n 37a45e │ │ │ │ ldr r2, [pc, #432] @ (37a5c8 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -366695,15 +366693,15 @@ │ │ │ │ ldr r1, [pc, #424] @ (37a5d4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #408] @ (37a5d8 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37a54a │ │ │ │ mov r0, r6 │ │ │ │ @@ -366808,76 +366806,76 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r2, #24] │ │ │ │ bl 37a14c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #112] @ (37a5e0 ) │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37a44a │ │ │ │ ldr r2, [pc, #76] @ (37a5c8 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #20 │ │ │ │ bpl.w 37a420 │ │ │ │ ldr r2, [pc, #92] @ (37a5e4 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r1, [pc, #92] @ (37a5e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #92] @ (37a5ec ) │ │ │ │ adds r2, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 37a420 │ │ │ │ ldr r2, [pc, #80] @ (37a5f0 ) │ │ │ │ ldr r1, [pc, #84] @ (37a5f4 ) │ │ │ │ ldr r0, [pc, #84] @ (37a5f8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 37a420 │ │ │ │ - push {r1, r2, r3, r4, r7, lr} │ │ │ │ + push {r1, r2, r3, r6, r7, lr} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r6, [pc, #784] @ (37a8d0 ) │ │ │ │ + ldr r6, [pc, #976] @ (37a990 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [pc, #888] @ (37a93c ) │ │ │ │ + ldr r7, [pc, #56] @ (37a5fc ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ b.n 37a4fc │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r5, r6, lr} │ │ │ │ + push {r2, r4, r7, lr} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r6, [sp, #848] @ 0x350 │ │ │ │ + ldr r7, [sp, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mrrc 0, 5, r0, r0, cr4 @ │ │ │ │ + stc 0, cr0, [r0], {84} @ 0x54 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #784] @ (37a8f4 ) │ │ │ │ + ldr r5, [pc, #976] @ (37a9b4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r1, r2} │ │ │ │ + push {r1, r2, r4, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r5, [pc, #320] @ (37a72c ) │ │ │ │ + ldr r5, [pc, #512] @ (37a7ec ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r5, [pc, #360] @ (37a758 ) │ │ │ │ + ldr r5, [pc, #552] @ (37a818 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r6, 37a66e │ │ │ │ + push {r1, r2, r3, r4} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r5, [pc, #240] @ (37a6e8 ) │ │ │ │ + ldr r5, [pc, #432] @ (37a7a8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, sp, #176 @ 0xb0 │ │ │ │ + add r0, sp, #368 @ 0x170 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 37a64c │ │ │ │ sub sp, #12 │ │ │ │ @@ -366885,32 +366883,32 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #60] @ (37a654 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [r0, #920] @ 0x398 │ │ │ │ str.w r1, [r0, #928] @ 0x3a0 │ │ │ │ strd r2, r3, [r0, #936] @ 0x3a8 │ │ │ │ strd r2, r3, [r0, #944] @ 0x3b0 │ │ │ │ str.w r1, [r0, #956] @ 0x3bc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 37a270 │ │ │ │ nop │ │ │ │ - cbz r2, 37a6ae │ │ │ │ + cbz r2, 37a6ba │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r4, [pc, #656] @ (37a8e4 ) │ │ │ │ + ldr r4, [pc, #848] @ (37a9a4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [pc, #776] @ (37a960 ) │ │ │ │ + ldr r4, [pc, #968] @ (37aa20 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #956] @ 0x3bc │ │ │ │ cmp r1, #0 │ │ │ │ @@ -367006,28 +367004,28 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #164] @ (37a81c ) │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #152] @ (37a820 ) │ │ │ │ ldr r1, [pc, #152] @ (37a824 ) │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r7, [pc, #148] @ (37a828 ) │ │ │ │ subs.w r4, r8, #0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ it ne │ │ │ │ movne r4, #1 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #132] @ (37a82c ) │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37a7ec │ │ │ │ ldr.w r3, [r5, #924] @ 0x39c │ │ │ │ cmp r6, #0 │ │ │ │ @@ -367065,35 +367063,35 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 37a7ae │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #48] @ (37a838 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37a7ae │ │ │ │ bl 28bba4 │ │ │ │ - sxth r6, r3 │ │ │ │ + sxtb r6, r1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r3, [pc, #280] @ (37a934 ) │ │ │ │ + ldr r3, [pc, #472] @ (37a9f4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r3, [pc, #392] @ (37a9a8 ) │ │ │ │ + ldr r3, [pc, #584] @ (37aa68 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r3, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r3, [sp, #632] @ 0x278 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strd r0, r0, [ip], #336 @ 0x150 │ │ │ │ + ldmdb ip, {r2, r4, r6} │ │ │ │ b.n 37b028 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, #16] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #304] @ (37a96c ) │ │ │ │ + ldr r3, [pc, #496] @ (37aa2c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrd r7, r6, [r0, #924] @ 0x39c │ │ │ │ mov r5, r0 │ │ │ │ @@ -367125,25 +367123,25 @@ │ │ │ │ add r1, pc │ │ │ │ mov sl, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ ldr.w r8, [sp, #40] @ 0x28 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #544] @ (37aacc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #544] @ (37aad0 ) │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ ldr r7, [pc, #544] @ (37aad4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #532] @ (37aad8 ) │ │ │ │ add r7, pc │ │ │ │ mov r5, r8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37aa6a │ │ │ │ @@ -367218,15 +367216,15 @@ │ │ │ │ ldr r0, [pc, #332] @ (37aae8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr.w r3, [r6, #948] @ 0x3b4 │ │ │ │ mov r0, r6 │ │ │ │ bic.w r3, r3, r8 │ │ │ │ str.w r3, [r6, #948] @ 0x3b4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.n 37a83c │ │ │ │ @@ -367254,15 +367252,15 @@ │ │ │ │ lsls r1, r5, #31 │ │ │ │ bpl.n 37aa16 │ │ │ │ ldr.w r0, [r7, r4, lsl #2] │ │ │ │ cbz r0, 37aa16 │ │ │ │ ldr.w r1, [r6, #920] @ 0x398 │ │ │ │ lsrs r1, r4 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ bne.n 37a9f8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.n 37a83c │ │ │ │ @@ -367274,15 +367272,15 @@ │ │ │ │ lsls r0, r3, #31 │ │ │ │ bpl.n 37aa4e │ │ │ │ ldr.w r0, [r5, r4, lsl #2] │ │ │ │ cbz r0, 37aa4e │ │ │ │ ldr.w r1, [r6, #920] @ 0x398 │ │ │ │ lsrs r1, r4 │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ bne.n 37aa30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -367303,67 +367301,67 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r0, r9 │ │ │ │ bl 37a14c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #96] @ (37aaf0 ) │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37a8d0 │ │ │ │ ldr r2, [pc, #88] @ (37aaf4 ) │ │ │ │ ldr r1, [pc, #92] @ (37aaf8 ) │ │ │ │ ldr r0, [pc, #92] @ (37aafc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp, #40] @ 0x28 │ │ │ │ str.w sl, [sp, #44] @ 0x2c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ mov r0, r6 │ │ │ │ str.w r8, [r6, #956] @ 0x3bc │ │ │ │ b.n 37a9ba │ │ │ │ - sub sp, #504 @ 0x1f8 │ │ │ │ + cbz r6, 37aace │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r2, [pc, #304] @ (37abf8 ) │ │ │ │ + ldr r2, [pc, #496] @ (37acb8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [pc, #160] @ (37ab6c ) │ │ │ │ + ldr r2, [pc, #352] @ (37ac2c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [sp, #320] @ 0x140 │ │ │ │ + ldr r2, [sp, #512] @ 0x200 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 37aa70 │ │ │ │ + b.n 37aad0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ b.n 37b09c │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #984 @ 0x3d8 │ │ │ │ + add sp, #152 @ 0x98 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r1, [pc, #272] @ (37abf8 ) │ │ │ │ + ldr r1, [pc, #464] @ (37acb8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [pc, #304] @ (37ac1c ) │ │ │ │ + ldr r1, [pc, #496] @ (37acdc ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb r4, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #896] @ (37ae74 ) │ │ │ │ + ldr r1, [pc, #64] @ (37ab34 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, sp, #968 @ 0x3c8 │ │ │ │ + add r7, sp, #136 @ 0x88 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [pc, #256] @ (37abfc ) │ │ │ │ + ldr r0, [pc, #448] @ (37acbc ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, pc, #192 @ (adr r3, 37abc0 ) │ │ │ │ + add r3, pc, #384 @ (adr r3, 37ac80 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (37ab0c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 73010c │ │ │ │ + b.w 73013c │ │ │ │ nop │ │ │ │ rsb r0, ip, #6881280 @ 0x690000 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -367371,15 +367369,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (37ab74 ) │ │ │ │ mov.w r3, #344 @ 0x158 │ │ │ │ ldr r1, [pc, #76] @ (37ab78 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #1080 @ 0x438 │ │ │ │ blx 28a9f4 │ │ │ │ ldrd r0, r1, [r4, #752] @ 0x2f0 │ │ │ │ str.w r0, [r4, #1108] @ 0x454 │ │ │ │ @@ -367391,19 +367389,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r6, sp, #888 @ 0x378 │ │ │ │ + add r7, sp, #56 @ 0x38 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [pc, #656] @ (37ae08 ) │ │ │ │ + ldr r0, [pc, #848] @ (37aec8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [pc, #736] @ (37ae5c ) │ │ │ │ + ldr r0, [pc, #928] @ (37af1c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (37abe8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -367412,26 +367410,26 @@ │ │ │ │ ldr r1, [pc, #92] @ (37abf0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #76] @ (37abf4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #76] @ (37abf8 ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #64] @ (37abfc ) │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #64] @ (37ac00 ) │ │ │ │ ldr r2, [pc, #64] @ (37ac04 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #64] @ (37ac08 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -367440,29 +367438,29 @@ │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ movs r2, #4 │ │ │ │ strd r4, r3, [r5, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72b6cc │ │ │ │ + b.w 72b6fc │ │ │ │ nop │ │ │ │ - add r6, sp, #464 @ 0x1d0 │ │ │ │ + add r6, sp, #656 @ 0x290 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r7, [sp, #536] @ 0x218 │ │ │ │ + str r7, [sp, #728] @ 0x2d8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r7, [sp, #632] @ 0x278 │ │ │ │ + str r7, [sp, #824] @ 0x338 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r7, [sp, #344] @ 0x158 │ │ │ │ + str r7, [sp, #536] @ 0x218 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 37a5a0 │ │ │ │ + b.n 37a600 │ │ │ │ lsls r4, r2, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ add.w r0, ip, #6881280 @ 0x690000 │ │ │ │ - ldr r0, [pc, #168] @ (37acb0 ) │ │ │ │ + ldr r0, [pc, #360] @ (37ad70 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r4, r0, #16 │ │ │ │ lsls r1, r4, #3 │ │ │ │ lsls r5, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -367490,61 +367488,61 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #104] @ (37acc0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #92] @ (37acc4 ) │ │ │ │ ldr.w r2, [r4, #1156] @ 0x484 │ │ │ │ ldr.w r3, [r4, #1144] @ 0x478 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 37ac8c │ │ │ │ tst r2, r3 │ │ │ │ ldr.w r0, [r4, #936] @ 0x3a8 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldr r1, [pc, #56] @ (37acc8 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 37ac76 │ │ │ │ ldr r1, [pc, #52] @ (37accc ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.n 37ac76 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #44] @ (37acd0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r2, [r4, #1156] @ 0x484 │ │ │ │ ldr.w r3, [r4, #1144] @ 0x478 │ │ │ │ b.n 37ac76 │ │ │ │ svc 94 @ 0x5e │ │ │ │ lsls r4, r4, #3 │ │ │ │ - b.n 37a51c │ │ │ │ + b.n 37a57c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, sp, #704 @ 0x2c0 │ │ │ │ + add r5, sp, #896 @ 0x380 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r6, [sp, #672] @ 0x2a0 │ │ │ │ + str r6, [sp, #864] @ 0x360 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bxns sp │ │ │ │ + blxns r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #176] @ (37ad98 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -367553,26 +367551,26 @@ │ │ │ │ ldr r1, [pc, #176] @ (37ada0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r4, #76 @ 0x4c │ │ │ │ ldr r2, [pc, #156] @ (37ada4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #152] @ (37ada8 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #148] @ (37adac ) │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #112] @ 37ad90 │ │ │ │ ldr r2, [pc, #140] @ (37adb0 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [pc, #140] @ (37adb4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -367587,23 +367585,23 @@ │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r5, #768 @ 0x300 │ │ │ │ bl 336634 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r5, #936 @ 0x3a8 │ │ │ │ bl 336584 │ │ │ │ ldr r1, [pc, #72] @ (37adbc ) │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #32 │ │ │ │ add r1, pc │ │ │ │ bl 3289c0 │ │ │ │ @@ -367613,30 +367611,30 @@ │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 328ae4 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #96 @ 0x60 │ │ │ │ + add r5, sp, #288 @ 0x120 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - mov sl, fp │ │ │ │ + bx r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mov lr, sp │ │ │ │ + bx r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r5, [sp, #984] @ 0x3d8 │ │ │ │ + str r6, [sp, #152] @ 0x98 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 37b48c │ │ │ │ + b.n 37b4ec │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mvns r2, r7 │ │ │ │ + add r2, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ usat r0, #18, r8, asr #3 │ │ │ │ - add r4, sp, #880 @ 0x370 │ │ │ │ + add r5, sp, #48 @ 0x30 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - mvns r6, r2 │ │ │ │ + add r6, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r1, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -367686,15 +367684,15 @@ │ │ │ │ add sl, pc │ │ │ │ add.w sl, sl, #76 @ 0x4c │ │ │ │ add fp, pc │ │ │ │ b.n 37ae70 │ │ │ │ add.w r3, r5, #940 @ 0x3ac │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r0, [r3, r4, lsl #2] │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ beq.n 37aed4 │ │ │ │ movs r3, #1 │ │ │ │ lsls r3, r4 │ │ │ │ tst r6, r3 │ │ │ │ beq.n 37ae6a │ │ │ │ @@ -367708,15 +367706,15 @@ │ │ │ │ moveq r7, #0 │ │ │ │ ldr r1, [pc, #164] @ (37af34 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #148] @ (37af38 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37ae5c │ │ │ │ ldr r3, [pc, #140] @ (37af3c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -367729,15 +367727,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37ae5c │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #116] @ (37af40 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37ae5c │ │ │ │ ldr.w r3, [r5, #1068] @ 0x42c │ │ │ │ ldr.w r0, [r5, #1168] @ 0x490 │ │ │ │ ldr.w r2, [r5, #1088] @ 0x440 │ │ │ │ ldr.w r1, [r5, #1084] @ 0x43c │ │ │ │ ands r3, r0 │ │ │ │ eors r3, r2 │ │ │ │ @@ -367752,46 +367750,46 @@ │ │ │ │ ldr r1, [pc, #76] @ (37af4c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #60] @ (37af50 ) │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r2, [r5, #1076] @ 0x434 │ │ │ │ ldr.w r3, [r5, #1072] @ 0x430 │ │ │ │ b.n 37ae18 │ │ │ │ ble.n 37ae70 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #728 @ 0x2d8 │ │ │ │ + add r3, sp, #920 @ 0x398 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r4, [sp, #688] @ 0x2b0 │ │ │ │ + str r4, [sp, #880] @ 0x370 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 37b314 │ │ │ │ + b.n 37b374 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #22 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r8, r5 │ │ │ │ + cmp r8, fp │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, sp, #40 @ 0x28 │ │ │ │ + add r3, sp, #232 @ 0xe8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r4, [sp, #8] │ │ │ │ + str r4, [sp, #200] @ 0xc8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 37b250 │ │ │ │ + b.n 37b2b0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r0, r7 │ │ │ │ + cmp r0, sp │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 37af90 │ │ │ │ sub sp, #12 │ │ │ │ @@ -367799,25 +367797,25 @@ │ │ │ │ mov.w r3, #356 @ 0x164 │ │ │ │ ldr r1, [pc, #40] @ (37af98 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 37adc0 │ │ │ │ nop │ │ │ │ - add r2, sp, #608 @ 0x260 │ │ │ │ + add r2, sp, #800 @ 0x320 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r2, fp │ │ │ │ + add sl, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, lr │ │ │ │ + add r8, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #168] @ (37b054 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -367829,15 +367827,15 @@ │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ ldr r7, [pc, #164] @ (37b060 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #152] @ (37b064 ) │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37b016 │ │ │ │ cmp r6, #31 │ │ │ │ bhi.n 37b03a │ │ │ │ @@ -367876,48 +367874,48 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 37afd4 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #64] @ (37b070 ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37afd4 │ │ │ │ ldr r3, [pc, #56] @ (37b074 ) │ │ │ │ mov.w r2, #334 @ 0x14e │ │ │ │ ldr r4, [pc, #52] @ (37b078 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #52] @ (37b07c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 288a0c │ │ │ │ - add r2, sp, #336 @ 0x150 │ │ │ │ + add r2, sp, #528 @ 0x210 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 37b1ec │ │ │ │ + b.n 37b24c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r3, [sp, #272] @ 0x110 │ │ │ │ + str r3, [sp, #464] @ 0x1d0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ blt.n 37b014 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, lr │ │ │ │ + add sl, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, sp, #776 @ 0x308 │ │ │ │ + add r1, sp, #968 @ 0x3c8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add ip, r1 │ │ │ │ + add ip, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bics r4, r0 │ │ │ │ + bics r4, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r3 │ │ │ │ lsrs r3, r2, #2 │ │ │ │ @@ -367959,15 +367957,15 @@ │ │ │ │ ldr r1, [pc, #204] @ (37b1b4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #188] @ (37b1b8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37b158 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -367995,21 +367993,21 @@ │ │ │ │ ldr r1, [pc, #144] @ (37b1c8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #128] @ (37b1cc ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37b120 │ │ │ │ ldr r3, [pc, #116] @ (37b1d0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37b100 │ │ │ │ ldr r3, [pc, #88] @ (37b1bc ) │ │ │ │ @@ -368019,65 +368017,65 @@ │ │ │ │ bpl.n 37b100 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #96] @ (37b1d4 ) │ │ │ │ mov r3, r5 │ │ │ │ strd r7, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37b100 │ │ │ │ ldr r3, [pc, #84] @ (37b1d8 ) │ │ │ │ ldr r2, [pc, #88] @ (37b1dc ) │ │ │ │ ldr r1, [pc, #88] @ (37b1e0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #72] @ (37b1e4 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37b120 │ │ │ │ nop │ │ │ │ blt.n 37b1b4 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - add r1, sp, #128 @ 0x80 │ │ │ │ + add r1, sp, #320 @ 0x140 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ + str r2, [sp, #288] @ 0x120 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - svc 148 @ 0x94 │ │ │ │ + svc 196 @ 0xc4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #832 @ 0x340 │ │ │ │ + add r1, sp, #0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r1, [sp, #800] @ 0x320 │ │ │ │ + str r1, [sp, #992] @ 0x3e0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - svc 68 @ 0x44 │ │ │ │ + svc 116 @ 0x74 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mvns r4, r3 │ │ │ │ + add r4, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - mvns r4, r3 │ │ │ │ + add r4, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, sp, #520 @ 0x208 │ │ │ │ + add r0, sp, #712 @ 0x2c8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r1, [sp, #488] @ 0x1e8 │ │ │ │ + str r1, [sp, #680] @ 0x2a8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - udf #246 @ 0xf6 │ │ │ │ + svc 38 @ 0x26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - muls r2, r4 │ │ │ │ + bics r2, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r3 │ │ │ │ @@ -368091,15 +368089,15 @@ │ │ │ │ ldr.w r8, [pc, #692] @ 37b4c0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ ldrd r7, fp, [sp, #48] @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #672] @ (37b4c4 ) │ │ │ │ add r8, pc │ │ │ │ orr.w r4, r4, r6, lsl #30 │ │ │ │ mov.w r9, r6, lsr #2 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -368219,15 +368217,15 @@ │ │ │ │ ldr r1, [pc, #372] @ (37b4d4 ) │ │ │ │ ldr r0, [pc, #372] @ (37b4d8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr.w r3, [r5, #1092] @ 0x444 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bic.w r3, r3, r7 │ │ │ │ str.w r3, [r5, #1092] @ 0x444 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -368249,15 +368247,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #300] @ (37b4e4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ (37b4e8 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ b.n 37b40a │ │ │ │ ldr.w r3, [r5, #1144] @ 0x478 │ │ │ │ @@ -368277,24 +368275,24 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #252] @ (37b4f4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ (37b4f8 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r1, #24] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr.w r3, [r5, #1096] @ 0x448 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bic.w r3, r3, r7 │ │ │ │ str.w r3, [r5, #1096] @ 0x448 │ │ │ │ b.n 37b2d8 │ │ │ │ ldr.w r3, [r5, #1144] @ 0x478 │ │ │ │ @@ -368326,135 +368324,135 @@ │ │ │ │ bpl.w 37b238 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #132] @ (37b500 ) │ │ │ │ mov r3, r6 │ │ │ │ strd r7, fp, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37b238 │ │ │ │ str.w r7, [r5, #1204] @ 0x4b4 │ │ │ │ b.n 37b2b2 │ │ │ │ ldr r1, [pc, #116] @ (37b504 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #116] @ (37b508 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #108] @ (37b50c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (37b510 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ b.n 37b40a │ │ │ │ nop │ │ │ │ - add r0, sp, #8 │ │ │ │ + add r0, sp, #200 @ 0xc8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - udf #112 @ 0x70 │ │ │ │ + udf #160 @ 0xa0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [sp, #976] @ 0x3d0 │ │ │ │ + str r1, [sp, #144] @ 0x90 │ │ │ │ lsls r2, r2, #1 │ │ │ │ bls.n 37b3c8 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #24 @ (adr r7, 37b4e8 ) │ │ │ │ + add r7, pc, #216 @ (adr r7, 37b5a8 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - orrs r4, r2 │ │ │ │ + muls r4, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, pc, #664 @ (adr r6, 37b770 ) │ │ │ │ + add r6, pc, #856 @ (adr r6, 37b830 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmn r0, r3 │ │ │ │ + orrs r0, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, pc, #360 @ (adr r6, 37b648 ) │ │ │ │ + add r6, pc, #552 @ (adr r6, 37b708 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r6, [r1, #58] @ 0x3a │ │ │ │ + ldrh r6, [r7, #58] @ 0x3a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bgt.n 37b480 │ │ │ │ + bgt.n 37b4e0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - tst r6, r4 │ │ │ │ + negs r6, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, pc, #96 @ (adr r6, 37b550 ) │ │ │ │ + add r6, pc, #288 @ (adr r6, 37b610 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r4, [r1, #56] @ 0x38 │ │ │ │ + ldrh r4, [r7, #56] @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bgt.n 37b40c │ │ │ │ + bgt.n 37b46c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - negs r4, r3 │ │ │ │ + cmp r4, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb r4, [r5, r7] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1 │ │ │ │ + asrs r4, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, pc, #456 @ (adr r5, 37b6d0 ) │ │ │ │ + add r5, pc, #648 @ (adr r5, 37b790 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r6, [r4, #50] @ 0x32 │ │ │ │ + ldrh r6, [r2, #52] @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - blt.n 37b4d8 │ │ │ │ + bgt.n 37b538 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r2 │ │ │ │ + adcs r6, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (37b520 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ mcrr 0, 13, r0, lr, cr2 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #68] @ 37b57c │ │ │ │ ldr r2, [pc, #68] @ (37b580 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (37b584 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #56] @ (37b588 ) │ │ │ │ ldr r1, [pc, #60] @ (37b58c ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (37b590 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r5, pc, #552 @ (adr r5, 37b7a8 ) │ │ │ │ + add r5, pc, #744 @ (adr r5, 37b868 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r4, [r0, #46] @ 0x2e │ │ │ │ + ldrh r4, [r6, #46] @ 0x2e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - blt.n 37b604 │ │ │ │ + blt.n 37b664 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldc 0, cr0, [r8], {210} @ 0xd2 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r2, r0 │ │ │ │ + sbcs r2, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #92] @ 37b600 │ │ │ │ sub sp, #12 │ │ │ │ @@ -368462,15 +368460,15 @@ │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #88] @ (37b608 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r2, #2 │ │ │ │ add.w r3, r0, #936 @ 0x3a8 │ │ │ │ add.w r1, r0, #1064 @ 0x428 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [r0, #924] @ 0x39c │ │ │ │ str.w ip, [r0, #1068] @ 0x42c │ │ │ │ str.w ip, [r0, #1072] @ 0x430 │ │ │ │ @@ -368484,19 +368482,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r5, pc, #104 @ (adr r5, 37b66c ) │ │ │ │ + add r5, pc, #296 @ (adr r5, 37b72c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r4, r7 │ │ │ │ + adcs r4, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adcs r2, r3 │ │ │ │ + sbcs r2, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #268] @ (37b728 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -368507,15 +368505,15 @@ │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #260] @ (37b730 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r6, [pc, #260] @ (37b734 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movw r3, #1309 @ 0x51d │ │ │ │ cmp r4, r3 │ │ │ │ add r6, pc │ │ │ │ sbcs.w r3, r5, #0 │ │ │ │ bcs.n 37b6f0 │ │ │ │ movw r3, #1300 @ 0x514 │ │ │ │ cmp r4, r3 │ │ │ │ @@ -368564,15 +368562,15 @@ │ │ │ │ ldr r0, [pc, #140] @ (37b744 ) │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 37b67c │ │ │ │ sub.w r3, r4, #1296 @ 0x510 │ │ │ │ orrs r3, r5 │ │ │ │ itt eq │ │ │ │ moveq.w ip, #0 │ │ │ │ ldreq.w r1, [r0, #928] @ 0x3a0 │ │ │ │ @@ -368599,36 +368597,36 @@ │ │ │ │ ldr r1, [pc, #52] @ (37b748 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #52] @ (37b74c ) │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37b6ea │ │ │ │ nop │ │ │ │ - add r4, pc, #664 @ (adr r4, 37b9c4 ) │ │ │ │ + add r4, pc, #856 @ (adr r4, 37ba84 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r0, r0 │ │ │ │ + lsrs r0, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r3 │ │ │ │ + asrs r6, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ bpl.n 37b804 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #56] @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - eors r6, r7 │ │ │ │ + lsls r6, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, pc, #696 @ (adr r3, 37ba04 ) │ │ │ │ + add r3, pc, #888 @ (adr r3, 37bac4 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ands r2, r0 │ │ │ │ + ands r2, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #192] @ (37b820 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -368638,15 +368636,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #152] @ 37b818 │ │ │ │ ldr r2, [pc, #168] @ (37b82c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -368660,75 +368658,75 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r7, [pc, #152] @ (37b83c ) │ │ │ │ add.w r3, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 336634 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #108] @ (37b840 ) │ │ │ │ movs r2, #32 │ │ │ │ add r1, pc │ │ │ │ bl 3289c0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ addw r1, r5, #1076 @ 0x434 │ │ │ │ movs r2, #32 │ │ │ │ bl 328ae4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #64] @ (37b844 ) │ │ │ │ movs r3, #1 │ │ │ │ addw r1, r5, #1204 @ 0x4b4 │ │ │ │ add r2, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 3289f0 │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #168 @ 0xa8 │ │ │ │ + subs r7, #216 @ 0xd8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, pc, #376 @ (adr r3, 37b9a0 ) │ │ │ │ + add r3, pc, #568 @ (adr r3, 37ba60 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r7, #126 @ 0x7e │ │ │ │ + subs r7, #174 @ 0xae │ │ │ │ lsls r4, r2, #1 │ │ │ │ strd r0, r0, [r0, #840]! @ 0x348 │ │ │ │ - bhi.n 37b7d0 │ │ │ │ + bhi.n 37b830 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r1, #116 @ 0x74 │ │ │ │ + subs r1, #164 @ 0xa4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r1, #136 @ 0x88 │ │ │ │ + subs r1, #184 @ 0xb8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r2, #26] │ │ │ │ + ldrh r0, [r0, #28] │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r5, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #96 @ 0x60 │ │ │ │ + subs r7, #144 @ 0x90 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ add.w r3, r0, #1064 @ 0x428 │ │ │ │ @@ -368816,15 +368814,15 @@ │ │ │ │ str.w r5, [r6, #1068] @ 0x42c │ │ │ │ str.w r7, [r6, #1072] @ 0x430 │ │ │ │ bne.n 37b872 │ │ │ │ ldr.w r0, [r6, #1204] @ 0x4b4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ mov.w r8, #1 │ │ │ │ ands.w r7, r1, #2 │ │ │ │ lsl.w r8, r8, r4 │ │ │ │ bne.n 37b9a2 │ │ │ │ tst.w ip, #1 │ │ │ │ bne.n 37ba46 │ │ │ │ adds r2, r0, #1 │ │ │ │ @@ -368855,15 +368853,15 @@ │ │ │ │ mov.w fp, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r7 │ │ │ │ mov r2, fp │ │ │ │ b.n 37b902 │ │ │ │ mov r1, fp │ │ │ │ ldr.w r0, [r9, #136] @ 0x88 │ │ │ │ strd r2, r3, [sp, #12] │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r1, [pc, #280] @ (37baf0 ) │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 37b920 │ │ │ │ @@ -368879,15 +368877,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 37b920 │ │ │ │ ldr r0, [pc, #252] @ (37bafc ) │ │ │ │ strd fp, r2, [sp] │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r1, [r6, #1068] @ 0x42c │ │ │ │ ldr.w r2, [r6, #1072] @ 0x430 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 37b928 │ │ │ │ ands.w r0, ip, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ beq.n 37b984 │ │ │ │ @@ -368949,15 +368947,15 @@ │ │ │ │ str r0, [sp, #24] │ │ │ │ b.n 37b8fa │ │ │ │ ldr r0, [pc, #80] @ (37bb00 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrh.w r1, [r9, #2] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ and.w r1, r1, #3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r1, #2 │ │ │ │ ite ne │ │ │ │ movne r0, #0 │ │ │ │ @@ -368976,17 +368974,17 @@ │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #31 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #140 @ 0x8c │ │ │ │ + subs r5, #188 @ 0xbc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r4, #188 @ 0xbc │ │ │ │ + subs r4, #236 @ 0xec │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #184] @ 37bbcc │ │ │ │ sub sp, #16 │ │ │ │ @@ -368997,15 +368995,15 @@ │ │ │ │ ldr r2, [pc, #176] @ (37bbd4 ) │ │ │ │ add.w r6, ip, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #168] @ (37bbd8 ) │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #164] @ (37bbdc ) │ │ │ │ mov r1, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 37bb8c │ │ │ │ cmp r4, #31 │ │ │ │ @@ -369048,47 +369046,47 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ asrs r3, r5, #31 │ │ │ │ ldr r0, [pc, #64] @ (37bbe8 ) │ │ │ │ mov r2, r4 │ │ │ │ strd r5, r3, [sp] │ │ │ │ asrs r3, r4, #31 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 37bb40 │ │ │ │ ldr r3, [pc, #48] @ (37bbec ) │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ ldr r1, [pc, #48] @ (37bbf0 ) │ │ │ │ ldr r0, [pc, #52] @ (37bbf4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - ldr r7, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r7, [sp, #872] @ 0x368 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r3, #234 @ 0xea │ │ │ │ + subs r4, #26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r3, #196 @ 0xc4 │ │ │ │ + subs r3, #244 @ 0xf4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ beq.n 37bcb4 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #22 │ │ │ │ + subs r4, #70 @ 0x46 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r7, [sp, #32] │ │ │ │ + ldr r7, [sp, #224] @ 0xe0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r4, #42 @ 0x2a │ │ │ │ + subs r4, #90 @ 0x5a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r4, #62 @ 0x3e │ │ │ │ + subs r4, #110 @ 0x6e │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r3 │ │ │ │ @@ -369100,15 +369098,15 @@ │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ ldr.w r8, [pc, #556] @ 37be48 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ add r1, pc │ │ │ │ ldrd r5, r9, [sp, #40] @ 0x28 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #540] @ (37be4c ) │ │ │ │ add r8, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37bdfa │ │ │ │ @@ -369272,48 +369270,48 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 37bc3e │ │ │ │ ldr r0, [pc, #64] @ (37be58 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ strd r5, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37bc3e │ │ │ │ ldr r1, [pc, #48] @ (37be5c ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #48] @ (37be60 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37bc7a │ │ │ │ - ldr r6, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r6, [sp, #912] @ 0x390 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r2, #238 @ 0xee │ │ │ │ + subs r3, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, #210 @ 0xd2 │ │ │ │ + subs r3, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #8 │ │ │ │ + subs r2, #56 @ 0x38 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [sp, #608] @ 0x260 │ │ │ │ + ldr r4, [sp, #800] @ 0x320 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r2, #38 @ 0x26 │ │ │ │ + subs r2, #86 @ 0x56 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (37be6c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ b.n 37c5a4 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -369321,43 +369319,43 @@ │ │ │ │ ldr r2, [pc, #76] @ (37bed0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (37bed4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #64] @ (37bed8 ) │ │ │ │ ldr r1, [pc, #68] @ (37bedc ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r1, [pc, #56] @ (37bee0 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #66] @ 0x42 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #768] @ 0x300 │ │ │ │ + ldr r4, [sp, #960] @ 0x3c0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r2, [r7, #34] @ 0x22 │ │ │ │ + strh r2, [r5, #36] @ 0x24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bne.n 37bec4 │ │ │ │ + bcs.n 37bf24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r3, r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf4c200e0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -369371,35 +369369,35 @@ │ │ │ │ ldr r1, [pc, #160] @ (37bf9c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r4, #24 │ │ │ │ ldr r2, [pc, #140] @ (37bfa0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #136] @ (37bfa4 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #124] @ (37bfa8 ) │ │ │ │ ldr r1, [pc, #128] @ (37bfac ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #112] @ (37bfb0 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ bl 3289c0 │ │ │ │ movs r2, #16 │ │ │ │ @@ -369424,33 +369422,33 @@ │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ bl 51fc6c │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 336634 │ │ │ │ - ldr r4, [sp, #304] @ 0x130 │ │ │ │ + ldr r4, [sp, #496] @ 0x1f0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r2, [r0, #32] │ │ │ │ + strh r2, [r6, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bne.n 37c09c │ │ │ │ + bne.n 37befc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r1, #134 @ 0x86 │ │ │ │ + subs r1, #182 @ 0xb6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r1, #152 @ 0x98 │ │ │ │ + subs r1, #200 @ 0xc8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r1, #234 @ 0xea │ │ │ │ + adds r2, #26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, #0 │ │ │ │ + adds r2, #48 @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ b.n 37c4e8 │ │ │ │ lsls r2, r2, #3 │ │ │ │ - subs r1, #86 @ 0x56 │ │ │ │ + subs r1, #134 @ 0x86 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w lr, #1 │ │ │ │ mov ip, r0 │ │ │ │ ldrh.w r3, [r0, #996] @ 0x3e4 │ │ │ │ lsl.w lr, lr, r1 │ │ │ │ orr.w r4, r3, lr │ │ │ │ @@ -369477,15 +369475,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldrh.w r3, [ip, #1006] @ 0x3ee │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [ip, #928] @ 0x3a0 │ │ │ │ orr.w lr, lr, r3 │ │ │ │ strh.w lr, [ip, #1006] @ 0x3ee │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #380] @ 37c1b8 │ │ │ │ add ip, pc │ │ │ │ @@ -369534,15 +369532,15 @@ │ │ │ │ ldr r1, [pc, #280] @ (37c1c0 ) │ │ │ │ ldr r0, [pc, #284] @ (37c1c4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldrh.w r3, [r4, #70] @ 0x46 │ │ │ │ ldrh.w r2, [r4, #72] @ 0x48 │ │ │ │ eors r3, r5 │ │ │ │ strh.w r5, [r4, #70] @ 0x46 │ │ │ │ bic.w r3, r3, r2 │ │ │ │ uxth r3, r3 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -369558,15 +369556,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ lsl.w lr, r6, lr │ │ │ │ str r2, [sp, #0] │ │ │ │ lsr.w ip, r6, ip │ │ │ │ orr.w r1, r1, lr │ │ │ │ orr.w r1, r1, ip │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ movs r1, #1 │ │ │ │ lsl.w r2, r1, r2 │ │ │ │ bics r3, r2 │ │ │ │ bne.n 37c0d0 │ │ │ │ b.n 37c088 │ │ │ │ ldrh.w r3, [r4, #72] @ 0x48 │ │ │ │ @@ -369582,15 +369580,15 @@ │ │ │ │ clz r2, r2 │ │ │ │ add.w r0, r4, r2, lsl #2 │ │ │ │ lsr.w r1, r5, r2 │ │ │ │ and.w r1, r1, #1 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ cbz r0, 37c156 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ movs r1, #1 │ │ │ │ lsl.w r2, r1, r2 │ │ │ │ bics r3, r2 │ │ │ │ bne.n 37c132 │ │ │ │ b.n 37c088 │ │ │ │ strh.w r5, [r4, #74] @ 0x4a │ │ │ │ @@ -369601,15 +369599,15 @@ │ │ │ │ bic.w r1, r1, r5 │ │ │ │ strh.w r1, [r4, #78] @ 0x4e │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 37c088 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldr r1, [pc, #48] @ (37c1bc ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #20 │ │ │ │ bmi.n 37c1a6 │ │ │ │ strh.w r5, [r4, #80] @ 0x50 │ │ │ │ b.n 37c088 │ │ │ │ @@ -369619,32 +369617,32 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 37c0ac │ │ │ │ ldr r1, [pc, #40] @ (37c1d0 ) │ │ │ │ ldr r0, [pc, #40] @ (37c1d4 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37c196 │ │ │ │ nop │ │ │ │ ldmia r3, {r3, r5, r6} │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #640] @ 0x280 │ │ │ │ + ldr r2, [sp, #832] @ 0x340 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r1, #166 @ 0xa6 │ │ │ │ + cmp r1, #214 @ 0xd6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r1, [sp, #864] @ 0x360 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r6, r0, #3 │ │ │ │ + adds r6, r6, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [sp, #632] @ 0x278 │ │ │ │ + ldr r1, [sp, #824] @ 0x338 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r2, r7, #2 │ │ │ │ + adds r2, r5, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w ip, [pc, #176] @ 37c298 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ @@ -369704,35 +369702,35 @@ │ │ │ │ ldrh.w r0, [r4, #80] @ 0x50 │ │ │ │ b.n 37c21e │ │ │ │ ldr r1, [pc, #40] @ (37c2a0 ) │ │ │ │ ldr r0, [pc, #40] @ (37c2a4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #68 @ 0x44 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37c236 │ │ │ │ ldr r1, [pc, #32] @ (37c2a8 ) │ │ │ │ ldr r0, [pc, #32] @ (37c2ac ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #68 @ 0x44 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37c270 │ │ │ │ nop │ │ │ │ ldmia r1!, {r3, r4, r5, r7} │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #824] @ 0x338 │ │ │ │ + ldr r0, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r4, r5, r7 │ │ │ │ + adds r4, r3, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r0, [sp, #952] @ 0x3b8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r4, r3, r7 │ │ │ │ + adds r4, r1, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (37c320 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -369741,15 +369739,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (37c328 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ cbz r3, 37c2f4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -369760,33 +369758,33 @@ │ │ │ │ ldr r1, [pc, #48] @ (37c32c ) │ │ │ │ ldr r4, [pc, #52] @ (37c330 ) │ │ │ │ movs r2, #219 @ 0xdb │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #512] @ 0x200 │ │ │ │ + ldr r0, [sp, #704] @ 0x2c0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r5, #210 @ 0xd2 │ │ │ │ + adds r6, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r5, #230 @ 0xe6 │ │ │ │ + adds r6, #22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r5, #210 @ 0xd2 │ │ │ │ + adds r6, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r5, #226 @ 0xe2 │ │ │ │ + adds r6, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 37c390 │ │ │ │ sub sp, #12 │ │ │ │ @@ -369794,15 +369792,15 @@ │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ ldr r1, [pc, #72] @ (37c398 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ movs r2, #0 │ │ │ │ movt r2, #65535 @ 0xffff │ │ │ │ str.w r1, [r0, #1004] @ 0x3ec │ │ │ │ strd r2, r3, [r0, #996] @ 0x3e4 │ │ │ │ strh.w r3, [r0, #1008] @ 0x3f0 │ │ │ │ @@ -369811,30 +369809,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r7, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r0, [sp, #168] @ 0xa8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r5, #76 @ 0x4c │ │ │ │ + adds r5, #124 @ 0x7c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r5, #98 @ 0x62 │ │ │ │ + adds r5, #146 @ 0x92 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 0037c39c : │ │ │ │ str.w r1, [r0, #924] @ 0x39c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (37c3b0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ udf #186 @ 0xba │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -369916,32 +369914,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (37c4d0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (37c4d4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #36] @ (37c4d8 ) │ │ │ │ ldr r2, [pc, #40] @ (37c4dc ) │ │ │ │ ldr r1, [pc, #40] @ (37c4e0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72ca00 │ │ │ │ - str r7, [sp, #56] @ 0x38 │ │ │ │ + b.w 72ca30 │ │ │ │ + str r7, [sp, #248] @ 0xf8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r0, [r4, #25] │ │ │ │ + ldrb r0, [r2, #26] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r3, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r4!, {r1, r3} │ │ │ │ lsls r4, r2, #1 │ │ │ │ ble.n 37c438 │ │ │ │ lsls r2, r2, #3 │ │ │ │ lsls r1, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #9 │ │ │ │ movs r0, r0 │ │ │ │ @@ -370063,23 +370061,23 @@ │ │ │ │ bpl.w 37c52c │ │ │ │ b.n 37c536 │ │ │ │ ldr r1, [pc, #20] @ (37c648 ) │ │ │ │ ldr r0, [pc, #24] @ (37c64c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #16 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37c536 │ │ │ │ stmia r6!, {r1, r3, r5, r7} │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #496] @ 0x1f0 │ │ │ │ + str r5, [sp, #688] @ 0x2b0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r3, [sp, #824] @ 0x338 │ │ │ │ + ldr r3, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #176] @ (37c714 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -370093,48 +370091,48 @@ │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ add r8, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r7, pc │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w sl, r4, #52 @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r9 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #136] @ (37c728 ) │ │ │ │ ldr r1, [pc, #136] @ (37c72c ) │ │ │ │ mov fp, r0 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r9 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r2, r8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w sl, [sp] │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #100] @ (37c730 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 729de8 │ │ │ │ + bl 729e18 │ │ │ │ ldr r2, [pc, #84] @ (37c734 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ mov.w r9, #0 │ │ │ │ @@ -370146,29 +370144,29 @@ │ │ │ │ bl 336634 │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add.w r1, r5, #1064 @ 0x428 │ │ │ │ mov r0, fp │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 328ae4 │ │ │ │ - adds r2, #202 @ 0xca │ │ │ │ + adds r2, #250 @ 0xfa │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r5, [sp, #256] @ 0x100 │ │ │ │ + str r5, [sp, #448] @ 0x1c0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r2, #144 @ 0x90 │ │ │ │ + adds r2, #192 @ 0xc0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r1, #18] │ │ │ │ + ldrb r4, [r7, #18] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r2!, {r3} │ │ │ │ + ldmia r2!, {r3, r4, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r2, #118 @ 0x76 │ │ │ │ + cmp r2, #166 @ 0xa6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r2, #138 @ 0x8a │ │ │ │ + cmp r2, #186 @ 0xba │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, #116 @ 0x74 │ │ │ │ + adds r2, #164 @ 0xa4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ blt.n 37c63c │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -370178,15 +370176,15 @@ │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #88] @ (37c7a8 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ uxtb r1, r4 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #1 │ │ │ │ bl 37c3b4 │ │ │ │ @@ -370203,19 +370201,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r4, [sp, #384] @ 0x180 │ │ │ │ + str r4, [sp, #576] @ 0x240 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r1, #188 @ 0xbc │ │ │ │ + adds r1, #236 @ 0xec │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r1, #220 @ 0xdc │ │ │ │ + adds r2, #12 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #124] @ (37c83c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -370225,72 +370223,72 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #116] @ (37c848 ) │ │ │ │ mov r8, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #112] @ (37c84c ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #112] @ (37c850 ) │ │ │ │ ldr r6, [pc, #112] @ (37c854 ) │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r5, [pc, #104] @ (37c858 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ mov r2, r3 │ │ │ │ mov r9, r3 │ │ │ │ add r5, pc │ │ │ │ - bl 73355c │ │ │ │ + bl 73358c │ │ │ │ movs r3, #141 @ 0x8d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #84] @ (37c85c ) │ │ │ │ mov r2, r9 │ │ │ │ str.w r0, [r7, #988] @ 0x3dc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 73355c │ │ │ │ + bl 73358c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #141 @ 0x8d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ str.w r0, [r7, #992] @ 0x3e0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - str r3, [sp, #936] @ 0x3a8 │ │ │ │ + str r4, [sp, #104] @ 0x68 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r1, #68 @ 0x44 │ │ │ │ + adds r1, #116 @ 0x74 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r1, #100 @ 0x64 │ │ │ │ + adds r1, #148 @ 0x94 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmia r3!, {r3, r6, r7} │ │ │ │ lsls r4, r4, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #104 @ 0x68 │ │ │ │ + adds r1, #152 @ 0x98 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r1, #110 @ 0x6e │ │ │ │ + adds r1, #158 @ 0x9e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r1, #80 @ 0x50 │ │ │ │ + adds r1, #128 @ 0x80 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r1, #98 @ 0x62 │ │ │ │ + adds r1, #146 @ 0x92 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r2 │ │ │ │ @@ -370360,15 +370358,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #532] @ (37cb34 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ addw r5, r4, #1028 @ 0x404 │ │ │ │ mov r3, ip │ │ │ │ addw r6, r4, #1050 @ 0x41a │ │ │ │ bic.w r7, r2, r1 │ │ │ │ tst r7, r3 │ │ │ │ beq.n 37c94e │ │ │ │ @@ -370502,52 +370500,52 @@ │ │ │ │ lsls r0, r2, #31 │ │ │ │ bpl.w 37c90e │ │ │ │ b.n 37c8f0 │ │ │ │ sub.w r0, r4, r4, lsl #2 │ │ │ │ strd r3, r2, [sp] │ │ │ │ subw r0, r0, #2920 @ 0xb68 │ │ │ │ ldr.w r0, [r0, r5, lsl #2] │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 37c8de │ │ │ │ sub.w r1, r4, r4, lsl #2 │ │ │ │ strd r3, r2, [sp] │ │ │ │ subw r1, r1, #2920 @ 0xb68 │ │ │ │ ldr.w r0, [r1, r5, lsl #2] │ │ │ │ movs r1, #0 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 37ca5e │ │ │ │ sub.w r0, r4, r4, lsl #2 │ │ │ │ strd r3, r2, [sp] │ │ │ │ subw r0, r0, #2920 @ 0xb68 │ │ │ │ ldr.w r0, [r0, r5, lsl #2] │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 37c94e │ │ │ │ sub.w r1, r4, r4, lsl #2 │ │ │ │ str r2, [sp, #4] │ │ │ │ subw r1, r1, #2920 @ 0xb68 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r0, [r1, r3, lsl #2] │ │ │ │ movs r1, #0 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 37ca20 │ │ │ │ stmia r3!, {r3, r5} │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #576] @ 0x240 │ │ │ │ + str r2, [sp, #768] @ 0x300 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r0, [sp, #904] @ 0x388 │ │ │ │ + ldr r1, [sp, #72] @ 0x48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (37cb40 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ bvc.n 37cac8 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -370555,32 +370553,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (37cb8c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (37cb90 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #36] @ (37cb94 ) │ │ │ │ ldr r2, [pc, #40] @ (37cb98 ) │ │ │ │ ldr r1, [pc, #40] @ (37cb9c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72ca00 │ │ │ │ - str r0, [sp, #744] @ 0x2e8 │ │ │ │ + b.w 72ca30 │ │ │ │ + str r0, [sp, #936] @ 0x3a8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r4, [r4, #30] │ │ │ │ + strb r4, [r2, #31] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r4} │ │ │ │ + stmia r5!, {r1, r2, r3, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ bvc.n 37caac │ │ │ │ lsls r2, r2, #3 │ │ │ │ lsls r5, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ @@ -370638,15 +370636,15 @@ │ │ │ │ ldr r0, [pc, #480] @ (37ce18 ) │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r2, ip, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37cc02 │ │ │ │ cmp r2, #241 @ 0xf1 │ │ │ │ sbcs.w ip, r3, #0 │ │ │ │ bcs.n 37cc26 │ │ │ │ cmp r2, #228 @ 0xe4 │ │ │ │ sbcs.w ip, r3, #0 │ │ │ │ bcs.n 37cca6 │ │ │ │ @@ -370672,15 +370670,15 @@ │ │ │ │ ldr r0, [pc, #400] @ (37ce24 ) │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r2, ip, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37cc02 │ │ │ │ subs.w lr, r2, #228 @ 0xe4 │ │ │ │ movw ip, #4369 @ 0x1111 │ │ │ │ lsr.w ip, ip, lr │ │ │ │ tst.w ip, #1 │ │ │ │ beq.n 37cc26 │ │ │ │ bic.w r2, r2, #3 │ │ │ │ @@ -370785,40 +370783,40 @@ │ │ │ │ add.w r2, r0, #16 │ │ │ │ ldr r1, [pc, #68] @ (37ce2c ) │ │ │ │ ldr r0, [pc, #68] @ (37ce30 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37cc02 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ ite al │ │ │ │ lslal r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #62] @ 0x3e │ │ │ │ + str r0, [sp, #64] @ 0x40 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r5, #100 @ 0x64 │ │ │ │ + cmp r5, #148 @ 0x94 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r5, #250 @ 0xfa │ │ │ │ + cmp r6, #42 @ 0x2a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r0, #60] @ 0x3c │ │ │ │ + ldrh r6, [r6, #60] @ 0x3c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r5, #10 │ │ │ │ + cmp r5, #58 @ 0x3a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r5, #124 @ 0x7c │ │ │ │ + cmp r5, #172 @ 0xac │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r0, #50] @ 0x32 │ │ │ │ + ldrh r0, [r6, #50] @ 0x32 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r3, #182 @ 0xb6 │ │ │ │ + cmp r3, #230 @ 0xe6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r3, #194 @ 0xc2 │ │ │ │ + cmp r3, #242 @ 0xf2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #176] @ (37cef8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -370832,48 +370830,48 @@ │ │ │ │ add r2, pc │ │ │ │ add r7, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ add.w r9, r4, #52 @ 0x34 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r2, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ str.w r9, [sp] │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #136] @ (37cf0c ) │ │ │ │ ldr r1, [pc, #140] @ (37cf10 ) │ │ │ │ mov fp, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ mov.w r6, #4096 @ 0x1000 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #104] @ (37cf14 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r7, #0 │ │ │ │ - bl 729de8 │ │ │ │ + bl 729e18 │ │ │ │ ldr r2, [pc, #88] @ (37cf18 ) │ │ │ │ ldr r3, [pc, #88] @ (37cf1c ) │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ add r3, pc │ │ │ │ @@ -370887,33 +370885,33 @@ │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ addw r1, r5, #1068 @ 0x42c │ │ │ │ mov r0, fp │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 328ae4 │ │ │ │ nop │ │ │ │ - ldrh r2, [r1, #46] @ 0x2e │ │ │ │ + ldrh r2, [r7, #46] @ 0x2e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r3, #252 @ 0xfc │ │ │ │ + cmp r4, #44 @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r3, #64 @ 0x40 │ │ │ │ + cmp r3, #112 @ 0x70 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r5, #18] │ │ │ │ + strb r2, [r3, #19] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r2!, {r1, r2, r5} │ │ │ │ + stmia r2!, {r1, r2, r4, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #150 @ 0x96 │ │ │ │ + movs r2, #198 @ 0xc6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r2, #170 @ 0xaa │ │ │ │ + movs r2, #218 @ 0xda │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r2, #148 @ 0x94 │ │ │ │ + cmp r2, #196 @ 0xc4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ bmi.n 37cf8c │ │ │ │ lsls r2, r2, #3 │ │ │ │ - cmp r3, #172 @ 0xac │ │ │ │ + cmp r3, #220 @ 0xdc │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #160] @ (37cfd0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -370921,15 +370919,15 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #160] @ (37cfd8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #996 @ 0x3e4 │ │ │ │ movs r6, #0 │ │ │ │ blx 28a9f4 │ │ │ │ ldr.w r1, [r4, #988] @ 0x3dc │ │ │ │ @@ -370962,19 +370960,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldrh r0, [r4, #38] @ 0x26 │ │ │ │ + ldrh r0, [r2, #40] @ 0x28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r3, #26 │ │ │ │ + cmp r3, #74 @ 0x4a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r2, #98 @ 0x62 │ │ │ │ + cmp r2, #146 @ 0x92 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #124] @ (37d06c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -370984,72 +370982,72 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #116] @ (37d078 ) │ │ │ │ mov r8, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #112] @ (37d07c ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #112] @ (37d080 ) │ │ │ │ ldr r6, [pc, #112] @ (37d084 ) │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r5, [pc, #104] @ (37d088 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ mov r2, r3 │ │ │ │ mov r9, r3 │ │ │ │ add r5, pc │ │ │ │ - bl 73355c │ │ │ │ + bl 73358c │ │ │ │ movs r3, #141 @ 0x8d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #84] @ (37d08c ) │ │ │ │ mov r2, r9 │ │ │ │ str.w r0, [r7, #988] @ 0x3dc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 73355c │ │ │ │ + bl 73358c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #141 @ 0x8d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ str.w r0, [r7, #992] @ 0x3e0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldrh r2, [r4, #32] │ │ │ │ + ldrh r2, [r2, #34] @ 0x22 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r2, #88 @ 0x58 │ │ │ │ + cmp r2, #136 @ 0x88 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r1, #160 @ 0xa0 │ │ │ │ + cmp r1, #208 @ 0xd0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cbnz r0, 37d0e2 │ │ │ │ lsls r4, r4, #3 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #56 @ 0x38 │ │ │ │ + cmp r1, #104 @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r1, #62 @ 0x3e │ │ │ │ + cmp r1, #110 @ 0x6e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r1, #32 │ │ │ │ + cmp r1, #80 @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r1, #50 @ 0x32 │ │ │ │ + cmp r1, #98 @ 0x62 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w r1, [pc, #1108] @ 37d4f8 │ │ │ │ @@ -371110,15 +371108,15 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ add.w r2, r3, #84 @ 0x54 │ │ │ │ str.w ip, [sp, #68] @ 0x44 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ subs.w r5, r2, #228 @ 0xe4 │ │ │ │ movw r3, #4369 @ 0x1111 │ │ │ │ lsrs r3, r5 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 37d0d2 │ │ │ │ bic.w r2, r2, #3 │ │ │ │ add r0, r2 │ │ │ │ @@ -371195,15 +371193,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r2, #84 @ 0x54 │ │ │ │ str r3, [sp, #16] │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37d0e0 │ │ │ │ ldr.w r1, [r3, #1060] @ 0x424 │ │ │ │ addw r2, r3, #1028 @ 0x404 │ │ │ │ addw r7, r3, #1050 @ 0x41a │ │ │ │ movs r5, #1 │ │ │ │ and.w r6, r4, r1 │ │ │ │ tst r5, r6 │ │ │ │ @@ -371385,78 +371383,78 @@ │ │ │ │ bcc.w 37d118 │ │ │ │ b.n 37d0d2 │ │ │ │ sub.w r0, r3, r3, lsl #2 │ │ │ │ str r3, [sp, #28] │ │ │ │ subw r0, r0, #2916 @ 0xb64 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr.w r0, [r0, r2, lsl #2] │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ b.n 37d306 │ │ │ │ sub.w r1, r3, r3, lsl #2 │ │ │ │ str r3, [sp, #28] │ │ │ │ subw r1, r1, #2916 @ 0xb64 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr.w r0, [r1, r2, lsl #2] │ │ │ │ movs r1, #0 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ b.n 37d276 │ │ │ │ sub.w r0, r3, r3, lsl #2 │ │ │ │ str r3, [sp, #28] │ │ │ │ subw r0, r0, #2916 @ 0xb64 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr.w r0, [r0, r2, lsl #2] │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ b.n 37d34c │ │ │ │ sub.w r1, r3, r3, lsl #2 │ │ │ │ str r3, [sp, #28] │ │ │ │ subw r1, r1, #2916 @ 0xb64 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr.w r0, [r1, r2, lsl #2] │ │ │ │ movs r1, #0 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ b.n 37d2be │ │ │ │ ldr r3, [pc, #44] @ (37d518 ) │ │ │ │ ldr r1, [pc, #44] @ (37d51c ) │ │ │ │ ldr r0, [pc, #48] @ (37d520 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.n 37d13c │ │ │ │ revsh r2, r7 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, #22] │ │ │ │ + ldrh r2, [r2, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r0, #104 @ 0x68 │ │ │ │ + cmp r0, #152 @ 0x98 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r0, #218 @ 0xda │ │ │ │ + cmp r1, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r2, #14] │ │ │ │ + ldrh r6, [r0, #16] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r7, #90 @ 0x5a │ │ │ │ + movs r7, #138 @ 0x8a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r0, #64 @ 0x40 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r5, #56] @ 0x38 │ │ │ │ + strh r0, [r3, #58] @ 0x3a │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r4, #174 @ 0xae │ │ │ │ + movs r4, #222 @ 0xde │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r5, #68 @ 0x44 │ │ │ │ + movs r5, #116 @ 0x74 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (37d534 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 73010c │ │ │ │ + b.w 73013c │ │ │ │ nop │ │ │ │ ldmia r6, {r3, r5, r6} │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -371574,37 +371572,37 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 37d55c │ │ │ │ ldr.w r1, [r0, #976] @ 0x3d0 │ │ │ │ ldr r0, [pc, #40] @ (37d6c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37d55c │ │ │ │ ldr r1, [pc, #36] @ (37d6c8 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #36] @ (37d6cc ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37d570 │ │ │ │ @ instruction: 0xb656 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r3, r7] │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #86 @ 0x56 │ │ │ │ + movs r4, #134 @ 0x86 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r2, #46] @ 0x2e │ │ │ │ + strh r6, [r0, #48] @ 0x30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r2, #16 │ │ │ │ + cmp r2, #64 @ 0x40 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (37d748 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -371613,31 +371611,31 @@ │ │ │ │ ldr r1, [pc, #104] @ (37d750 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #88] @ (37d754 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (37d758 ) │ │ │ │ movs r3, #21 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #72] @ (37d75c ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r3, [pc, #64] @ (37d760 ) │ │ │ │ ldr r1, [pc, #64] @ (37d764 ) │ │ │ │ ldr r2, [pc, #68] @ (37d768 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ @@ -371649,37 +371647,37 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r3, #44] @ 0x2c │ │ │ │ + strh r0, [r1, #46] @ 0x2e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r6, [r2, #64] @ 0x40 │ │ │ │ + ldr r6, [r0, #68] @ 0x44 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbnz r2, 37d778 │ │ │ │ + cbnz r2, 37d784 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r3, #64] @ 0x40 │ │ │ │ + ldr r4, [r1, #68] @ 0x44 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r6, #64] @ 0x40 │ │ │ │ + ldr r4, [r4, #68] @ 0x44 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ble.n 37d69c │ │ │ │ lsls r0, r4, #3 │ │ │ │ ldmia r4, {r4, r5, r6} │ │ │ │ lsls r2, r2, #3 │ │ │ │ lsls r3, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ - b.w 865c0c │ │ │ │ + b.w 865c3c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #268] @ (37d898 ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r5, [pc, #268] @ (37d89c ) │ │ │ │ @@ -371688,15 +371686,15 @@ │ │ │ │ add r7, pc │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #232] @ 37d890 │ │ │ │ ldr r2, [pc, #248] @ (37d8a4 ) │ │ │ │ mov r4, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -371710,122 +371708,122 @@ │ │ │ │ add.w r3, r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [pc, #212] @ 37d8b0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [pc, #208] @ (37d8b4 ) │ │ │ │ add r8, pc │ │ │ │ bl 336634 │ │ │ │ adds r5, #100 @ 0x64 │ │ │ │ add r7, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r4, #984 @ 0x3d8 │ │ │ │ movs r2, #16 │ │ │ │ bl 328ae4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #160] @ (37d8b8 ) │ │ │ │ movs r2, #16 │ │ │ │ add r1, pc │ │ │ │ bl 3289c0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #140] @ (37d8bc ) │ │ │ │ movs r5, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r4, r4, #972 @ 0x3cc │ │ │ │ - bl 72e8dc │ │ │ │ + bl 72e90c │ │ │ │ ldr r1, [pc, #124] @ (37d8c0 ) │ │ │ │ str r0, [r4, #8] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #120] @ (37d8c4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r2, [pc, #120] @ (37d8c8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #120] @ (37d8cc ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 7317b8 │ │ │ │ + bl 7317e8 │ │ │ │ ldr r3, [pc, #112] @ (37d8d0 ) │ │ │ │ ldr r2, [pc, #112] @ (37d8d4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (37d8d8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 7317b8 │ │ │ │ + bl 7317e8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #174 @ 0xae │ │ │ │ + movs r3, #222 @ 0xde │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r5, #38] @ 0x26 │ │ │ │ + strh r4, [r3, #40] @ 0x28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r3, #128 @ 0x80 │ │ │ │ + movs r3, #176 @ 0xb0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldmia r3!, {r5, r6, r7} │ │ │ │ lsls r2, r2, #3 │ │ │ │ - adds r6, r1, r5 │ │ │ │ + adds r6, r7, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, r4, r5 │ │ │ │ + adds r2, r2, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r4, #48] @ 0x30 │ │ │ │ + ldr r0, [r2, #52] @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb898 │ │ │ │ + @ instruction: 0xb8c8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsrs r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #15] │ │ │ │ + ldrb r0, [r7, #15] │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r3, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - movs r2, #254 @ 0xfe │ │ │ │ + movs r3, #46 @ 0x2e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r3, #0 │ │ │ │ + movs r3, #48 @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, #23] │ │ │ │ + ldrb r0, [r2, #24] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r2, #254 @ 0xfe │ │ │ │ + movs r3, #46 @ 0x2e │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #80] @ (37d93c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -371834,15 +371832,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (37d944 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [r0, #980] @ 0x3d4 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cbz r3, 37d922 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -371854,25 +371852,25 @@ │ │ │ │ add.w r3, r4, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #32] @ (37d94c ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #423 @ 0x1a7 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 37d90e │ │ │ │ - strh r4, [r1, #28] │ │ │ │ + strh r4, [r7, #28] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r2, #34 @ 0x22 │ │ │ │ + movs r2, #82 @ 0x52 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #66 @ 0x42 │ │ │ │ + movs r2, #114 @ 0x72 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #108 @ 0x6c │ │ │ │ + movs r2, #156 @ 0x9c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #76 @ 0x4c │ │ │ │ + movs r2, #124 @ 0x7c │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #160] @ 37da00 │ │ │ │ sub sp, #16 │ │ │ │ @@ -371890,31 +371888,31 @@ │ │ │ │ movs r3, #26 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [r0, #980] @ 0x3d4 │ │ │ │ ldrd r2, r3, [r3, #24] │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ it eq │ │ │ │ moveq.w ip, #0 │ │ │ │ beq.n 37d9bc │ │ │ │ add r1, pc, #68 @ (adr r1, 37d9f8 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w ip, [sp, #8] │ │ │ │ - bl 865cec │ │ │ │ + bl 865d1c │ │ │ │ ldr r2, [pc, #68] @ (37da14 ) │ │ │ │ ldr r3, [pc, #60] @ (37da0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -371929,23 +371927,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ - strh r6, [r2, #24] │ │ │ │ + strh r6, [r0, #26] │ │ │ │ lsls r7, r4, #1 │ │ │ │ sxth r2, r5 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - movs r1, #192 @ 0xc0 │ │ │ │ + movs r1, #240 @ 0xf0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #152 @ 0x98 │ │ │ │ + movs r1, #200 @ 0xc8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cbz r4, 37da4c │ │ │ │ lsls r4, r4, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -371984,15 +371982,15 @@ │ │ │ │ orrs r4, r0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 37da36 │ │ │ │ ldr r0, [pc, #44] @ (37daac ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ adds r1, #1 │ │ │ │ cmp r1, #16 │ │ │ │ bne.n 37da3c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -372000,15 +371998,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cbz r2, 37dac4 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #56 @ 0x38 │ │ │ │ + movs r1, #104 @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrd r7, r8, [r0, #936] @ 0x3a8 │ │ │ │ movs r3, #0 │ │ │ │ @@ -372098,15 +372096,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ ble.n 37db78 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r1, #1 │ │ │ │ add.w r8, r8, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ adds r4, #4 │ │ │ │ cmp.w r8, #16 │ │ │ │ bne.n 37db86 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -372126,15 +372124,15 @@ │ │ │ │ bic.w r2, r6, r2 │ │ │ │ itt eq │ │ │ │ moveq r5, r1 │ │ │ │ moveq r6, r2 │ │ │ │ b.n 37dafc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r1, #0 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ b.n 37db7a │ │ │ │ cmp r2, #2 │ │ │ │ orr.w r2, r5, r1 │ │ │ │ bic.w r1, r6, r1 │ │ │ │ itt eq │ │ │ │ moveq r5, r2 │ │ │ │ moveq r6, r1 │ │ │ │ @@ -372149,25 +372147,25 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 37db6a │ │ │ │ ldr r0, [pc, #28] @ (37dc44 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r1, [r4, #976] @ 0x3d0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37db6a │ │ │ │ sub sp, #328 @ 0x148 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r6, #6 │ │ │ │ + subs r4, r4, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #84] @ 37dcac │ │ │ │ sub sp, #12 │ │ │ │ @@ -372175,15 +372173,15 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #80] @ (37dcb4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r1, [r0, #960] @ 0x3c0 │ │ │ │ movs r3, #0 │ │ │ │ strd r1, r3, [r0, #920] @ 0x398 │ │ │ │ ldr.w r1, [r0, #964] @ 0x3c4 │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ str.w r1, [r0, #928] @ 0x3a0 │ │ │ │ ldr.w r1, [r0, #968] @ 0x3c8 │ │ │ │ @@ -372192,19 +372190,19 @@ │ │ │ │ strd r3, r3, [r0, #948] @ 0x3b4 │ │ │ │ str.w r3, [r0, #956] @ 0x3bc │ │ │ │ str.w r2, [r0, #972] @ 0x3cc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 37dab0 │ │ │ │ nop │ │ │ │ - strh r6, [r3, #0] │ │ │ │ + strh r6, [r1, #2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r4, r6, #2 │ │ │ │ + subs r4, r4, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r6, r2, #3 │ │ │ │ + subs r6, r0, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #68] @ (37dd10 ) │ │ │ │ @@ -372230,25 +372228,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37dce0 │ │ │ │ ldr r0, [pc, #32] @ (37dd20 ) │ │ │ │ mov r2, ip │ │ │ │ ldrh.w r3, [r4, #974] @ 0x3ce │ │ │ │ ldr.w r1, [r4, #976] @ 0x3d0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37dce0 │ │ │ │ add r6, sp, #864 @ 0x360 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ rors r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r2, #4 │ │ │ │ + subs r0, r0, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #136] @ 37ddbc │ │ │ │ sub sp, #20 │ │ │ │ @@ -372266,23 +372264,23 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r2, #0 │ │ │ │ mov r7, r0 │ │ │ │ strh.w r2, [sp, #10] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add.w r2, sp, #10 │ │ │ │ - bl 865c0c │ │ │ │ + bl 865c3c │ │ │ │ cbz r0, 37dd92 │ │ │ │ ldrh.w r1, [sp, #10] │ │ │ │ mov r0, r7 │ │ │ │ bl 37dcb8 │ │ │ │ ldr r2, [pc, #60] @ (37ddd0 ) │ │ │ │ ldr r3, [pc, #44] @ (37ddc4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -372297,23 +372295,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r0, #29] │ │ │ │ + ldrb r2, [r6, #29] │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r6, sp, #344 @ 0x158 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r5, #7 │ │ │ │ + subs r0, r3, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, r7, #6 │ │ │ │ + adds r6, r5, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r6, sp, #56 @ 0x38 │ │ │ │ lsls r4, r4, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -372499,118 +372497,118 @@ │ │ │ │ ldr r1, [pc, #184] @ (37e088 ) │ │ │ │ ldr r0, [pc, #188] @ (37e08c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr r1, [pc, #172] @ (37e090 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 37de00 │ │ │ │ ldr r1, [pc, #140] @ (37e07c ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 37de00 │ │ │ │ strd r5, r0, [sp] │ │ │ │ ldr r0, [pc, #148] @ (37e094 ) │ │ │ │ ldr.w r1, [r6, #976] @ 0x3d0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37de00 │ │ │ │ ldr r1, [pc, #140] @ (37e098 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #140] @ (37e09c ) │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr r1, [pc, #124] @ (37e0a0 ) │ │ │ │ ldr r0, [pc, #124] @ (37e0a4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37df90 │ │ │ │ ldr r1, [pc, #116] @ (37e0a8 ) │ │ │ │ ldr r0, [pc, #116] @ (37e0ac ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37df42 │ │ │ │ ldr r1, [pc, #108] @ (37e0b0 ) │ │ │ │ ldr r0, [pc, #108] @ (37e0b4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37df32 │ │ │ │ ldr r1, [pc, #100] @ (37e0b8 ) │ │ │ │ ldr r0, [pc, #100] @ (37e0bc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37df20 │ │ │ │ ldr r1, [pc, #92] @ (37e0c0 ) │ │ │ │ ldr r0, [pc, #92] @ (37e0c4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37def4 │ │ │ │ nop │ │ │ │ add r5, sp, #736 @ 0x2e0 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #20] │ │ │ │ + ldrb r0, [r7, #20] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r2, r5, #7 │ │ │ │ + subs r2, r3, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r6, #18] │ │ │ │ + ldrb r0, [r4, #19] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r2, r0, #3 │ │ │ │ + adds r2, r6, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r5, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r3, #1 │ │ │ │ + adds r2, r1, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r5, #17] │ │ │ │ + ldrb r6, [r3, #18] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r0, #168 @ 0xa8 │ │ │ │ + movs r0, #216 @ 0xd8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r3, #17] │ │ │ │ + ldrb r2, [r1, #18] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r0, r3, #3 │ │ │ │ + adds r0, r1, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r1, #17] │ │ │ │ + ldrb r2, [r7, #17] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r0, r1, #5 │ │ │ │ + adds r0, r7, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r7, #16] │ │ │ │ + ldrb r2, [r5, #17] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r0, r6, #5 │ │ │ │ + adds r0, r4, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r5, #16] │ │ │ │ + ldrb r2, [r3, #17] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r0, r4, #5 │ │ │ │ + adds r0, r2, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r3, #16] │ │ │ │ + ldrb r2, [r1, #17] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r4, r7, #5 │ │ │ │ + adds r4, r5, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #236] @ 37e1c4 │ │ │ │ mov r4, r0 │ │ │ │ @@ -372686,57 +372684,57 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 37e126 │ │ │ │ ldr r0, [pc, #48] @ (37e1d4 ) │ │ │ │ mov r2, ip │ │ │ │ ldr.w r1, [r4, #976] @ 0x3d0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37e126 │ │ │ │ ldr r0, [pc, #36] @ (37e1d8 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ bl 28bcc4 │ │ │ │ nop │ │ │ │ add r2, sp, #768 @ 0x300 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ rors r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r5, r1 │ │ │ │ + subs r6, r3, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r4, r0, r0 │ │ │ │ + subs r4, r6, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (37e22c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ stmia r2!, {r2, r3, r4, r5} │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -372744,15 +372742,15 @@ │ │ │ │ ldr r2, [pc, #104] @ (37e2ac ) │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #104] @ (37e2b0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ vldr d7, [pc, #64] @ 37e298 │ │ │ │ ldr r3, [pc, #88] @ (37e2b4 ) │ │ │ │ add.w r2, r4, #20 │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ vstr d7, [r0, #104] @ 0x68 │ │ │ │ add r3, pc │ │ │ │ @@ -372777,19 +372775,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #11] │ │ │ │ + ldrb r4, [r0, #12] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r2, r2, #1 │ │ │ │ + adds r2, r0, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, r5, #1 │ │ │ │ + adds r6, r3, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmia r1!, {r1, r2, r6, r7} │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -372799,22 +372797,22 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (37e324 ) │ │ │ │ add ip, pc │ │ │ │ addw ip, ip, #1204 @ 0x4b4 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #64] @ (37e328 ) │ │ │ │ ldr r1, [pc, #68] @ (37e32c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #56] @ (37e330 ) │ │ │ │ ldr r2, [pc, #56] @ (37e334 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #412 @ 0x19c │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -372824,42 +372822,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r1, #9] │ │ │ │ + ldrb r2, [r7, #9] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r4, [r5, #0] │ │ │ │ + str r4, [r3, #4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, sp, #664 @ 0x298 │ │ │ │ + add r5, sp, #856 @ 0x358 │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r5, r2, #26 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #11 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r1, r4, r5} │ │ │ │ lsls r2, r2, #3 │ │ │ │ - subs r4, r1, r7 │ │ │ │ + subs r4, r7, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #92] @ 37e3a8 │ │ │ │ ldr r2, [pc, #92] @ (37e3ac ) │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #92] @ (37e3b0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ vldr d7, [pc, #60] @ 37e3a0 │ │ │ │ ldr r3, [pc, #76] @ (37e3b4 ) │ │ │ │ mov.w r1, #312 @ 0x138 │ │ │ │ ldr r2, [pc, #76] @ (37e3b8 ) │ │ │ │ add r3, pc │ │ │ │ str r1, [r0, #116] @ 0x74 │ │ │ │ add r2, pc │ │ │ │ @@ -372879,19 +372877,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ lsls r0, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #7] │ │ │ │ + ldrb r2, [r7, #7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r0, r1, r5 │ │ │ │ + subs r0, r7, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, r4, r5 │ │ │ │ + subs r2, r2, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmia r0!, {r6, r7} │ │ │ │ lsls r2, r2, #3 │ │ │ │ subs r1, #172 @ 0xac │ │ │ │ lsls r5, r4, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -372903,15 +372901,15 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #100] @ (37e438 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ vldr d7, [pc, #68] @ 37e428 │ │ │ │ ldr r3, [pc, #84] @ (37e43c ) │ │ │ │ movs r1, #124 @ 0x7c │ │ │ │ ldr r2, [pc, #84] @ (37e440 ) │ │ │ │ add r3, pc │ │ │ │ str r4, [r0, #112] @ 0x70 │ │ │ │ add r2, pc │ │ │ │ @@ -372934,19 +372932,19 @@ │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r7, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #5] │ │ │ │ + ldrb r0, [r7, #5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r6, r0, r3 │ │ │ │ + subs r6, r6, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, r4, r3 │ │ │ │ + subs r2, r2, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r1, #48 @ 0x30 │ │ │ │ lsls r5, r4, #3 │ │ │ │ stmia r0!, {r2, r3, r4, r5} │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -372958,15 +372956,15 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #100] @ (37e4c0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ addw r4, r4, #1244 @ 0x4dc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ vldr d7, [pc, #64] @ 37e4b0 │ │ │ │ ldr r3, [pc, #80] @ (37e4c4 ) │ │ │ │ movs r1, #118 @ 0x76 │ │ │ │ ldr r2, [pc, #80] @ (37e4c8 ) │ │ │ │ add r3, pc │ │ │ │ str r4, [r0, #112] @ 0x70 │ │ │ │ add r2, pc │ │ │ │ @@ -372988,19 +372986,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ movs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #3] │ │ │ │ + ldrb r0, [r6, #3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r6, r7, r0 │ │ │ │ + subs r6, r5, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, r3, r1 │ │ │ │ + subs r2, r1, r2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r0, #166 @ 0xa6 │ │ │ │ lsls r5, r4, #3 │ │ │ │ itee lt │ │ │ │ lsllt r2, r2, #3 │ │ │ │ pushge {r4, lr} │ │ │ │ movge.w ip, #4096 @ 0x1000 │ │ │ │ @@ -373012,15 +373010,15 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #100] @ (37e548 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ vldr d7, [pc, #68] @ 37e538 │ │ │ │ ldr r3, [pc, #84] @ (37e54c ) │ │ │ │ movs r1, #124 @ 0x7c │ │ │ │ ldr r2, [pc, #84] @ (37e550 ) │ │ │ │ add r3, pc │ │ │ │ str r4, [r0, #112] @ 0x70 │ │ │ │ add r2, pc │ │ │ │ @@ -373042,19 +373040,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop.w │ │ │ │ lsls r0, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #0] │ │ │ │ + ldrb r0, [r5, #1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r6, r6, r6 │ │ │ │ + adds r6, r4, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, r2, r7 │ │ │ │ + subs r2, r0, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r0, #32 │ │ │ │ lsls r5, r4, #3 │ │ │ │ ite cs │ │ │ │ lslcs r2, r2, #3 │ │ │ │ pushcc {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -373065,15 +373063,15 @@ │ │ │ │ ldr r2, [pc, #100] @ (37e5cc ) │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #100] @ (37e5d0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ vldr d7, [pc, #60] @ 37e5b8 │ │ │ │ ldr r3, [pc, #84] @ (37e5d4 ) │ │ │ │ addw r2, r4, #2188 @ 0x88c │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ vstr d7, [r0, #104] @ 0x68 │ │ │ │ add r3, pc │ │ │ │ @@ -373097,19 +373095,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #30] │ │ │ │ + strb r0, [r4, #31] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r6, r5, r4 │ │ │ │ + adds r6, r3, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, r1, r5 │ │ │ │ + adds r2, r7, r5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ bkpt 0x00a2 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -373119,26 +373117,26 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #44] @ (37e620 ) │ │ │ │ add ip, pc │ │ │ │ addw ip, ip, #2380 @ 0x94c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ movs r1, #0 │ │ │ │ addw r0, r0, #1964 @ 0x7ac │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28a9f0 │ │ │ │ - strb r2, [r5, #28] │ │ │ │ + strb r2, [r3, #29] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r4, r4, r2 │ │ │ │ + adds r4, r2, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, r0, r3 │ │ │ │ + adds r2, r6, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ ldrd r5, r4, [r0, #36] @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ @@ -373166,25 +373164,25 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov fp, r2 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r1, [pc, #140] @ (37e720 ) │ │ │ │ movs r3, #17 │ │ │ │ ldr r2, [pc, #140] @ (37e724 ) │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2392 @ 0x958 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #132] @ (37e728 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr.w sl, [r0, #108] @ 0x6c │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 37e6ec │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 28a18c │ │ │ │ mov.w r9, #0 │ │ │ │ @@ -373220,19 +373218,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strb r4, [r0, #26] │ │ │ │ + strb r4, [r6, #26] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r2, r7, #31 │ │ │ │ + adds r2, r5, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, r3, r0 │ │ │ │ + adds r0, r1, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r6, r2 │ │ │ │ @@ -373257,15 +373255,15 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ addw r3, r8, #2380 @ 0x94c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #240] @ (37e874 ) │ │ │ │ str r7, [sp, #28] │ │ │ │ add r7, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ @@ -373301,15 +373299,15 @@ │ │ │ │ str r4, [sp, #24] │ │ │ │ lsl.w r4, r5, r4 │ │ │ │ tst r4, r6 │ │ │ │ ite ne │ │ │ │ movne r4, r5 │ │ │ │ moveq r4, #0 │ │ │ │ strb.w r4, [sp, #23] │ │ │ │ - bl 866270 │ │ │ │ + bl 8662a0 │ │ │ │ ldr r2, [pc, #136] @ (37e87c ) │ │ │ │ ldr r3, [pc, #116] @ (37e868 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -373328,57 +373326,57 @@ │ │ │ │ ldr r1, [pc, #96] @ (37e884 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #961 @ 0x3c1 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 37e7f0 │ │ │ │ ldr r3, [pc, #76] @ (37e888 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #76] @ (37e88c ) │ │ │ │ ldr r1, [pc, #80] @ (37e890 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #2416 @ 0x970 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #967 @ 0x3c7 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 37e7f0 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strb r2, [r1, #23] │ │ │ │ + strb r2, [r7, #23] │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r4, pc, #288 @ (adr r4, 37e988 ) │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #29 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ - asrs r6, r4, #28 │ │ │ │ + asrs r0, r1, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ asrs r6, r2, #29 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r1, #29 │ │ │ │ + asrs r6, r0, #30 │ │ │ │ + lsls r4, r2, #1 │ │ │ │ + asrs r6, r7, #29 │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r3, pc, #704 @ (adr r3, 37eb40 ) │ │ │ │ lsls r4, r4, #3 │ │ │ │ - lsls r4, r2, #22 │ │ │ │ + lsls r4, r0, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r3, #27 │ │ │ │ + asrs r0, r1, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r4, [r3, #19] │ │ │ │ + strb r4, [r1, #20] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r2, r3, #27 │ │ │ │ + asrs r2, r1, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r7, #26 │ │ │ │ + asrs r2, r5, #27 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #188] @ (37e964 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -373390,25 +373388,25 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ addw r1, r4, #2380 @ 0x94c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r8, [pc, #172] @ 37e970 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w fp, [pc, #168] @ 37e974 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr.w sl, [pc, #164] @ 37e978 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #17 │ │ │ │ addw r4, r4, #2392 @ 0x958 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r8, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #148] @ (37e97c ) │ │ │ │ add fp, pc │ │ │ │ add sl, pc │ │ │ │ movs r3, #0 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ @@ -373432,15 +373430,15 @@ │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7317b8 │ │ │ │ + bl 7317e8 │ │ │ │ mov r0, r9 │ │ │ │ blx 288d38 │ │ │ │ adds r5, #1 │ │ │ │ cmp r5, #32 │ │ │ │ bne.n 37e904 │ │ │ │ ldrd r3, r0, [sp, #24] │ │ │ │ adds r3, #24 │ │ │ │ @@ -373451,24 +373449,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - asrs r6, r5, #23 │ │ │ │ + asrs r6, r3, #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r1, #24 │ │ │ │ + asrs r4, r7, #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r0, [r5, #17] │ │ │ │ + strb r0, [r3, #18] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r4, r2, #25 │ │ │ │ + asrs r4, r0, #26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ mcr2 15, 2, pc, cr1, cr15, {7} @ │ │ │ │ - bhi.n 37e920 │ │ │ │ + bls.n 37e980 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r3, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -373481,36 +373479,36 @@ │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ addw r1, r4, #2380 @ 0x94c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #176] @ (37ea64 ) │ │ │ │ ldr r1, [pc, #180] @ (37ea68 ) │ │ │ │ mov r9, r0 │ │ │ │ addw r3, r4, #2436 @ 0x984 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ addw r4, r4, #2392 @ 0x958 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r7, r9, #928 @ 0x3a0 │ │ │ │ movs r6, #0 │ │ │ │ movs r3, #17 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ add.w r1, r9, #924 @ 0x39c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 336584 │ │ │ │ ldr.w r3, [r8, #100] @ 0x64 │ │ │ │ mov sl, r7 │ │ │ │ movs r4, #0 │ │ │ │ @@ -373544,25 +373542,25 @@ │ │ │ │ mov r3, r9 │ │ │ │ bl 51fc6c │ │ │ │ add.w r1, r9, #752 @ 0x2f0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 336634 │ │ │ │ - asrs r2, r0, #20 │ │ │ │ + asrs r2, r6, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r4, #20 │ │ │ │ + asrs r0, r2, #21 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r4, [r7, #13] │ │ │ │ + strb r4, [r5, #14] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r2, r4, #29 │ │ │ │ + lsls r2, r2, #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r7, #29 │ │ │ │ + lsls r0, r5, #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r1, #18 │ │ │ │ + asrs r4, r7, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #484] @ (37ec68 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -373574,22 +373572,22 @@ │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r3 │ │ │ │ movs r3, #17 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r8, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ addw r3, r6, #2392 @ 0x958 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ lsrs r2, r7, #2 │ │ │ │ orr.w r2, r2, r5, lsl #30 │ │ │ │ ldr r4, [pc, #432] @ (37ec74 ) │ │ │ │ subs.w ip, r2, #20 │ │ │ │ mov.w r3, r5, lsr #2 │ │ │ │ adc.w r1, r3, #4294967295 @ 0xffffffff │ │ │ │ cmp.w ip, #3 │ │ │ │ @@ -373660,15 +373658,15 @@ │ │ │ │ ldr r1, [pc, #284] @ (37ec88 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #284] @ (37ec8c ) │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #2452 @ 0x994 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37eb1a │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ mla r3, r3, r1, r8 │ │ │ │ ldr.w r6, [r3, #2016] @ 0x7e0 │ │ │ │ ldr r3, [pc, #240] @ (37ec7c ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -373686,15 +373684,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37eb1c │ │ │ │ ldr r0, [pc, #228] @ (37ec90 ) │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ strd r6, r1, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37eb1c │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ mla r3, r3, r1, r8 │ │ │ │ ldr.w r6, [r3, #1964] @ 0x7ac │ │ │ │ b.n 37eb8a │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ mla r3, r3, r1, r8 │ │ │ │ @@ -373743,40 +373741,40 @@ │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ mla r3, r3, r1, r8 │ │ │ │ ldr.w r6, [r3, #1968] @ 0x7b0 │ │ │ │ b.n 37eb8a │ │ │ │ ldr r0, [pc, #56] @ (37ec94 ) │ │ │ │ addw r1, r6, #2452 @ 0x994 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37eb1a │ │ │ │ nop │ │ │ │ - strb r2, [r2, #10] │ │ │ │ + strb r2, [r0, #11] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r4, r5, #16 │ │ │ │ + asrs r4, r3, #17 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r1, #16 │ │ │ │ + asrs r2, r7, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r0, pc, #840 @ (adr r0, 37efc0 ) │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r4, #15 │ │ │ │ + asrs r4, r2, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r5, #6] │ │ │ │ + strb r2, [r3, #7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r4, r3, #16 │ │ │ │ + asrs r4, r1, #17 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r2, #14 │ │ │ │ + asrs r4, r0, #15 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r2, #12 │ │ │ │ + asrs r2, r0, #13 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov sl, r2 │ │ │ │ sub sp, #20 │ │ │ │ @@ -373809,15 +373807,15 @@ │ │ │ │ bic.w r2, r2, r3 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ subs r1, #0 │ │ │ │ str r2, [r5, #0] │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r3, r4, lsl #2] │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ beq.n 37edcc │ │ │ │ lsl.w r3, r7, r4 │ │ │ │ tst r6, r3 │ │ │ │ beq.n 37ed0c │ │ │ │ tst.w r8, r3 │ │ │ │ @@ -373891,15 +373889,15 @@ │ │ │ │ bne.n 37ed12 │ │ │ │ ldrd r1, r0, [r9, #920] @ 0x398 │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 37edb2 │ │ │ │ cmp r2, #3 │ │ │ │ beq.n 37edb2 │ │ │ │ bhi.n 37edb2 │ │ │ │ b.n 37ed0c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -373928,22 +373926,22 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ addw r3, r7, #2380 @ 0x94c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ add.w r2, sp, #31 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ - bl 866270 │ │ │ │ + bl 8662a0 │ │ │ │ cbnz r0, 37ee7a │ │ │ │ ldr r2, [pc, #248] @ (37ef4c ) │ │ │ │ ldr r3, [pc, #236] @ (37ef40 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -374009,54 +374007,54 @@ │ │ │ │ ldr r1, [pc, #96] @ (37ef5c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movw r2, #990 @ 0x3de │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 37ee50 │ │ │ │ ldr r1, [pc, #76] @ (37ef60 ) │ │ │ │ mov.w r2, #996 @ 0x3e4 │ │ │ │ ldr r3, [pc, #72] @ (37ef64 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (37ef68 ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #2472 @ 0x9a8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ strd r3, r8, [sp, #4] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 37ee50 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ - ldr r6, [r1, #112] @ 0x70 │ │ │ │ + ldr r6, [r7, #112] @ 0x70 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r5, [sp, #568] @ 0x238 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #2 │ │ │ │ + asrs r0, r1, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r5, #1 │ │ │ │ + asrs r2, r3, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r5, [sp, #320] @ 0x140 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - asrs r4, r3, #1 │ │ │ │ + asrs r4, r1, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r3, #1 │ │ │ │ + asrs r0, r1, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mrc2 0, 5, r0, cr12, cr3, {2} │ │ │ │ - asrs r2, r0, #32 │ │ │ │ + mcr2 0, 7, r0, cr12, cr3, {2} │ │ │ │ + asrs r2, r6, #32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r0, #32 │ │ │ │ + asrs r2, r6, #32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r7, #92] @ 0x5c │ │ │ │ + ldr r4, [r5, #96] @ 0x60 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r4, r3, #31 │ │ │ │ + asrs r4, r1, #32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #608] @ (37f1e0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -374070,25 +374068,25 @@ │ │ │ │ mov r4, r2 │ │ │ │ addw r1, r9, #2380 @ 0x94c │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ lsrs r4, r4, #2 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov sl, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ addw r1, r9, #2392 @ 0x958 │ │ │ │ movs r3, #17 │ │ │ │ mov r2, r7 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov fp, r1 │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [pc, #560] @ (37f1ec ) │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ orr.w r4, r4, r8, lsl #30 │ │ │ │ mov.w r3, r8, lsr #2 │ │ │ │ cmp r4, r2 │ │ │ │ add r5, pc │ │ │ │ sbcs.w r2, r3, #0 │ │ │ │ bcs.n 37f054 │ │ │ │ @@ -374119,15 +374117,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37f062 │ │ │ │ ldr r0, [pc, #488] @ (37f1fc ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37f062 │ │ │ │ subs.w r2, r4, #96 @ 0x60 │ │ │ │ str r2, [sp, #12] │ │ │ │ adc.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ cmp r2, #216 @ 0xd8 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcs.n 37f078 │ │ │ │ @@ -374139,15 +374137,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.n 37f060 │ │ │ │ ldr r0, [pc, #440] @ (37f200 ) │ │ │ │ addw r1, r9, #2492 @ 0x9bc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37f060 │ │ │ │ ldr r3, [pc, #416] @ (37f1f8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bmi.w 37f1be │ │ │ │ movs r4, #0 │ │ │ │ @@ -374167,32 +374165,32 @@ │ │ │ │ ldr r1, [pc, #384] @ (37f204 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #384] @ (37f208 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #2492 @ 0x9bc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37f060 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ subs r4, #64 @ 0x40 │ │ │ │ cmp r3, r4 │ │ │ │ bls.n 37f0dc │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ movs r6, #0 │ │ │ │ mla r4, r3, r4, sl │ │ │ │ ldr.w r4, [r4, #1992] @ 0x7c8 │ │ │ │ b.n 37eff4 │ │ │ │ mov r0, sl │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #17 │ │ │ │ mov r1, r6 │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ lsrs r2, r4, #5 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ subs r2, #3 │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 37f0f6 │ │ │ │ ldr r3, [pc, #296] @ (37f1f8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -374207,15 +374205,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.n 37f060 │ │ │ │ ldr r0, [pc, #292] @ (37f20c ) │ │ │ │ mov r2, r4 │ │ │ │ addw r1, r9, #2492 @ 0x9bc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37f060 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r6, #0 │ │ │ │ and.w r1, r3, #31 │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ mla r3, r3, r2, sl │ │ │ │ ldr.w r2, [r3, #1972] @ 0x7b4 │ │ │ │ @@ -374278,49 +374276,49 @@ │ │ │ │ eors r4, r3 │ │ │ │ b.n 37eff4 │ │ │ │ ldr r0, [pc, #80] @ (37f210 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ addw r1, r9, #2492 @ 0x9bc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37f060 │ │ │ │ ldr r0, [pc, #64] @ (37f214 ) │ │ │ │ addw r1, r9, #2516 @ 0x9d4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37f0d6 │ │ │ │ nop │ │ │ │ - lsrs r4, r2, #28 │ │ │ │ + lsrs r4, r0, #29 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r6, #28 │ │ │ │ + lsrs r2, r4, #29 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [r1, #88] @ 0x58 │ │ │ │ + ldr r6, [r7, #88] @ 0x58 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r3, [sp, #872] @ 0x368 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r5, #28 │ │ │ │ + lsrs r2, r3, #29 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r7, #30 │ │ │ │ + lsrs r4, r5, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r2, #72] @ 0x48 │ │ │ │ + ldr r4, [r0, #76] @ 0x4c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r4, r0, #28 │ │ │ │ + lsrs r4, r6, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r5, #27 │ │ │ │ + lsrs r2, r3, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r5, #23 │ │ │ │ + lsrs r4, r3, #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r1, #25 │ │ │ │ + lsrs r6, r7, #25 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #808] @ (37f554 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -374333,23 +374331,23 @@ │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #17 │ │ │ │ strd r1, r2, [sp, #12] │ │ │ │ addw r4, r4, #2392 @ 0x958 │ │ │ │ ldrd r8, r9, [sp, #72] @ 0x48 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r5, [pc, #780] @ (37f560 ) │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldrd r1, r2, [sp, #12] │ │ │ │ movs r3, #17 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #760] @ (37f564 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37f334 │ │ │ │ ldr r2, [r1, #116] @ 0x74 │ │ │ │ @@ -374406,15 +374404,15 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ addw r1, r1, #2552 @ 0x9f8 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr r3, [pc, #604] @ (37f568 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 37f2ce │ │ │ │ ldr r1, [pc, #616] @ (37f57c ) │ │ │ │ ldr r0, [pc, #616] @ (37f580 ) │ │ │ │ @@ -374444,31 +374442,31 @@ │ │ │ │ bpl.n 37f274 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #576] @ (37f590 ) │ │ │ │ mov r3, r6 │ │ │ │ strd r8, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 37f274 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ lsrs r4, r4, #5 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #556] @ (37f594 ) │ │ │ │ ldr r2, [pc, #556] @ (37f598 ) │ │ │ │ ldr r1, [pc, #560] @ (37f59c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov fp, r3 │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #2392 @ 0x958 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ subs r2, r4, #3 │ │ │ │ mov r9, r2 │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 37f3a6 │ │ │ │ ldr r3, [pc, #476] @ (37f568 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -374476,15 +374474,15 @@ │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 37f2ce │ │ │ │ ldr r0, [pc, #520] @ (37f5a0 ) │ │ │ │ add.w r1, fp, #2576 @ 0xa10 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #24 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ and.w r5, sl, #31 │ │ │ │ ubfx ip, r8, #1, #1 │ │ │ │ mul.w r2, r9, r2 │ │ │ │ @@ -374625,57 +374623,57 @@ │ │ │ │ addw r3, fp, #2612 @ 0xa34 │ │ │ │ ldr r0, [pc, #96] @ (37f5a8 ) │ │ │ │ movw r2, #1170 @ 0x492 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ + ldr r2, [r3, #48] @ 0x30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r0, r1, #18 │ │ │ │ + lsrs r0, r7, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r4, #17 │ │ │ │ + lsrs r2, r2, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r1, [sp, #264] @ 0x108 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r3, #36] @ 0x24 │ │ │ │ + ldr r6, [r1, #40] @ 0x28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r0, r7, #22 │ │ │ │ + lsrs r0, r5, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r5, #32] │ │ │ │ + ldr r2, [r3, #36] @ 0x24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r0, r0, #19 │ │ │ │ + lsrs r0, r6, #19 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [r0, #32] │ │ │ │ + ldr r6, [r6, #32] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r4, r3, #22 │ │ │ │ + lsrs r4, r1, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r6, #28] │ │ │ │ + ldr r2, [r4, #32] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r4, r3, #19 │ │ │ │ + lsrs r4, r1, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [r6, #76] @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #19 │ │ │ │ + lsrs r4, r4, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r6, #24] │ │ │ │ + ldr r0, [r4, #28] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r6, r5, #12 │ │ │ │ + lsrs r6, r3, #13 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r1, #13 │ │ │ │ + lsrs r2, r7, #13 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r1, #18 │ │ │ │ + lsrs r2, r7, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r7, #6 │ │ │ │ + lsrs r2, r5, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r0, r2, #13 │ │ │ │ + lsrs r0, r0, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r7, [pc, #1576] @ 37fbe8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -374690,23 +374688,23 @@ │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #17 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ addw r7, r7, #2392 @ 0x958 │ │ │ │ ldrd r5, fp, [sp, #80] @ 0x50 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r4, [pc, #1540] @ 37fbf4 │ │ │ │ mov r8, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ movs r3, #17 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r4, pc │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr.w r3, [pc, #1520] @ 37fbf8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37f76e │ │ │ │ mov.w r2, r9, lsr #2 │ │ │ │ @@ -374792,26 +374790,26 @@ │ │ │ │ add r7, pc │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [sp, #16] │ │ │ │ addw r1, r1, #2380 @ 0x94c │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r8, r0 │ │ │ │ mov sl, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ubfx r7, r5, #5, #3 │ │ │ │ addw r3, r3, #2392 @ 0x958 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ and.w r1, r5, #31 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mla r3, r3, r7, r8 │ │ │ │ str r1, [sp, #20] │ │ │ │ ubfx r8, r5, #16, #4 │ │ │ │ @@ -374850,26 +374848,26 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 37f616 │ │ │ │ ldr.w r0, [pc, #1164] @ 37fc18 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r6 │ │ │ │ strd r5, fp, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 37f616 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r9 │ │ │ │ ldr.w r0, [pc, #1144] @ 37fc1c │ │ │ │ addw r1, r3, #2648 @ 0xa58 │ │ │ │ strd r5, fp, [sp] │ │ │ │ movs r3, #1 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r6 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ cmp.w r8, #6 │ │ │ │ bhi.w 37fbba │ │ │ │ tbh [pc, r8, lsl #1] │ │ │ │ lsls r6, r1, #4 │ │ │ │ lsls r1, r1, #7 │ │ │ │ lsls r6, r4, #5 │ │ │ │ lsls r1, r0, #5 │ │ │ │ @@ -374879,15 +374877,15 @@ │ │ │ │ ldr.w r1, [pc, #1096] @ 37fc20 │ │ │ │ ldr.w r0, [pc, #1096] @ 37fc24 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #2712 @ 0xa98 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ movs r4, #56 @ 0x38 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ mov r0, r7 │ │ │ │ ands r2, r5 │ │ │ │ mla r4, r4, sl, r8 │ │ │ │ ldr.w r1, [r4, #1964] @ 0x7ac │ │ │ │ bl 37e624 │ │ │ │ @@ -375201,15 +375199,15 @@ │ │ │ │ ands r3, r5 │ │ │ │ eors r3, r1 │ │ │ │ orn r3, r3, r6 │ │ │ │ ands r2, r3 │ │ │ │ bl 37e624 │ │ │ │ str.w r0, [r4, #1972] @ 0x7b4 │ │ │ │ b.n 37f98c │ │ │ │ - bl 8a3f40 │ │ │ │ + bl 8a3f70 │ │ │ │ cmp r6, r0 │ │ │ │ itt cs │ │ │ │ subcs r6, r6, r0 │ │ │ │ strcs.w r6, [r8, #920] @ 0x398 │ │ │ │ bcs.w 37f8dc │ │ │ │ ldr r3, [pc, #144] @ (37fc34 ) │ │ │ │ movw r2, #890 @ 0x37a │ │ │ │ @@ -375232,62 +375230,62 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #2648 @ 0xa58 │ │ │ │ strd r5, fp, [sp, #80] @ 0x50 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ - str r0, [r2, #116] @ 0x74 │ │ │ │ + b.w 87fe54 │ │ │ │ + str r0, [r0, #120] @ 0x78 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r6, r5, #3 │ │ │ │ + lsrs r6, r3, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r0, r1, #3 │ │ │ │ + lsrs r0, r7, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r5, [sp, #672] @ 0x2a0 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, #100] @ 0x64 │ │ │ │ + str r6, [r6, #100] @ 0x64 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r4, r3, #7 │ │ │ │ + lsrs r4, r1, #8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r0, r2, #31 │ │ │ │ + lsrs r0, r0, #32 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [r5, #96] @ 0x60 │ │ │ │ + str r6, [r3, #100] @ 0x64 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r4, r5, #30 │ │ │ │ + lsls r4, r3, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [r6, #76] @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #2 │ │ │ │ + lsrs r2, r4, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r0, r5, #4 │ │ │ │ + lsrs r0, r3, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r0, #84] @ 0x54 │ │ │ │ + str r0, [r6, #84] @ 0x54 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r2, r2, #30 │ │ │ │ + lsls r2, r0, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r2, #28] │ │ │ │ + str r2, [r0, #32] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r0, r7, #14 │ │ │ │ + lsls r0, r5, #15 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r1, #21 │ │ │ │ + lsls r2, r7, #21 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r6, #20] │ │ │ │ + str r0, [r4, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r6, r2, #13 │ │ │ │ + lsls r6, r0, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r0, r3, #22 │ │ │ │ + lsls r0, r1, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [r1, #20] │ │ │ │ + str r6, [r7, #20] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r0, r0, #21 │ │ │ │ + lsls r0, r6, #21 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 0037fc48 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -375296,28 +375294,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (37fc88 ) │ │ │ │ movs r2, #17 │ │ │ │ ldr r1, [pc, #40] @ (37fc8c ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsls r6, r1, #25 │ │ │ │ + lsls r6, r7, #25 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r7, #52] @ 0x34 │ │ │ │ + ldr r0, [r5, #56] @ 0x38 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r2, r5, #24 │ │ │ │ + lsls r2, r3, #25 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ strb.w r2, [r0, #80] @ 0x50 │ │ │ │ cbz r3, 37fcaa │ │ │ │ ldrb.w r2, [r0, #81] @ 0x51 │ │ │ │ cbnz r2, 37fcb2 │ │ │ │ @@ -375344,24 +375342,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (37fd44 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ adds r4, #8 │ │ │ │ - bl 72c6d4 │ │ │ │ + bl 72c704 │ │ │ │ ldr r2, [pc, #88] @ (37fd48 ) │ │ │ │ ldr r1, [pc, #92] @ (37fd4c ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldrb.w r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne r2, r3 │ │ │ │ bne.n 37fd26 │ │ │ │ mov r4, r0 │ │ │ │ @@ -375380,35 +375378,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r5, #48] @ 0x30 │ │ │ │ + ldr r0, [r3, #52] @ 0x34 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - mov r2, r5 │ │ │ │ + mov r2, fp │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r3, [sp, #664] @ 0x298 │ │ │ │ + str r3, [sp, #856] @ 0x358 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r2, #98 @ 0x62 │ │ │ │ + movs r2, #146 @ 0x92 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bne.n 37fda4 │ │ │ │ + bne.n 37fe04 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (37fd74 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ add r1, sp, #0 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (37fdf0 ) │ │ │ │ @@ -375418,62 +375416,62 @@ │ │ │ │ ldr r1, [pc, #104] @ (37fdf8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #88] @ (37fdfc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (37fe00 ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #68] @ (37fe04 ) │ │ │ │ ldr r0, [pc, #72] @ (37fe08 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ movs r2, #1 │ │ │ │ str r0, [r5, #88] @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r3, [pc, #52] @ (37fe0c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #108] @ 0x6c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r6, #36] @ 0x24 │ │ │ │ + ldr r0, [r4, #40] @ 0x28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r6, sp │ │ │ │ + cmp lr, r3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [sp, #936] @ 0x3a8 │ │ │ │ + str r3, [sp, #104] @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r1, #170 @ 0xaa │ │ │ │ + movs r1, #218 @ 0xda │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r1, #190 @ 0xbe │ │ │ │ + movs r1, #238 @ 0xee │ │ │ │ lsls r3, r2, #1 │ │ │ │ cbnz r0, 37fe70 │ │ │ │ lsls r0, r4, #3 │ │ │ │ - beq.n 37febc │ │ │ │ + beq.n 37fd1c │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w ip, [r0, #96] @ 0x60 │ │ │ │ cmp ip, r1 │ │ │ │ it eq │ │ │ │ orreq.w r2, r2, #1 │ │ │ │ @@ -375521,24 +375519,24 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #96] @ (37feec ) │ │ │ │ sub sp, #24 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 729e10 │ │ │ │ + bl 729e40 │ │ │ │ ldr.w ip, [pc, #84] @ 37fef0 │ │ │ │ ldr r2, [pc, #84] @ (37fef4 ) │ │ │ │ mov r1, r4 │ │ │ │ add ip, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (37fef8 ) │ │ │ │ movs r0, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r3, #68] @ 0x44 │ │ │ │ add r2, pc │ │ │ │ @@ -375553,19 +375551,19 @@ │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldmia r7, {r1, r2, r3, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r3, #20] │ │ │ │ + ldr r6, [r1, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r0, #170 @ 0xaa │ │ │ │ + movs r0, #218 @ 0xda │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r7, pc, #632 @ (adr r7, 380174 ) │ │ │ │ lsls r2, r2, #3 │ │ │ │ │ │ │ │ 0037fefc : │ │ │ │ strb.w r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ @@ -375606,23 +375604,23 @@ │ │ │ │ ldr r1, [pc, #120] @ (37ffc4 ) │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ mov r8, r1 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov fp, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ add.w ip, r7, #60 @ 0x3c │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ ldr.w fp, [ip, #108] @ 0x6c │ │ │ │ blx fp │ │ │ │ @@ -375644,19 +375642,19 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r0, [r0, #12] │ │ │ │ + ldr r0, [r6, #12] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movs r0, #18 │ │ │ │ + movs r0, #66 @ 0x42 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r0, #28 │ │ │ │ + movs r0, #76 @ 0x4c │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0037ffc8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -375713,15 +375711,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 288d38 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 886fe4 │ │ │ │ + b.w 887014 │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 380040 │ │ │ │ nop │ │ │ │ │ │ │ │ 00380064 : │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -375752,15 +375750,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 288d38 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 886fe4 │ │ │ │ + b.w 887014 │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 38009a │ │ │ │ │ │ │ │ 003800bc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -375779,20 +375777,20 @@ │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ mov r4, r5 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ ldr.w fp, [r4] │ │ │ │ mov r0, fp │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #132] @ (38018c ) │ │ │ │ cbz r2, 380118 │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 38014c │ │ │ │ movs r1, #3 │ │ │ │ @@ -375831,35 +375829,35 @@ │ │ │ │ bpl.n 380112 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r1, [pc, #48] @ (380198 ) │ │ │ │ ldr r0, [pc, #48] @ (38019c ) │ │ │ │ ldrb.w r2, [fp, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 380112 │ │ │ │ ldrh r6, [r1, #22] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - str r6, [r3, #112] @ 0x70 │ │ │ │ + str r6, [r1, #116] @ 0x74 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r0, r6, #1 │ │ │ │ + subs r0, r4, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, r0, #2 │ │ │ │ + subs r4, r6, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 37fda8 │ │ │ │ + b.n 37fe08 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - lsls r4, r5, #5 │ │ │ │ + lsls r4, r3, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #236] @ 3802a0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -375897,20 +375895,20 @@ │ │ │ │ ldrb.w r3, [fp, #81] @ 0x51 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 380274 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 38025c │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #152] @ (3802b8 ) │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 380204 │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -375926,15 +375924,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.n 3801f4 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [pc, #120] @ (3802c4 ) │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 3801f4 │ │ │ │ mov r5, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ @@ -375958,31 +375956,31 @@ │ │ │ │ movs r3, #1 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 3801ce │ │ │ │ movs r5, #1 │ │ │ │ b.n 38025e │ │ │ │ ldrh r2, [r5, #14] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - add r2, sp, #576 @ 0x240 │ │ │ │ + add r2, sp, #768 @ 0x300 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - lsls r6, r3, #4 │ │ │ │ + lsls r6, r1, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r4, #96] @ 0x60 │ │ │ │ + str r2, [r2, #100] @ 0x64 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r2, r5, #5 │ │ │ │ + adds r2, r3, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, r0, #6 │ │ │ │ + adds r0, r6, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #2 │ │ │ │ + lsls r4, r7, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 003802c8 : │ │ │ │ eor.w r2, r2, #1 │ │ │ │ b.n 3801a0 │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -376030,20 +376028,20 @@ │ │ │ │ subs r6, r0, r6 │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 380356 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [r0, #92] @ 0x5c │ │ │ │ ldr r1, [pc, #124] @ (3803c4 ) │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 380312 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ @@ -376072,63 +376070,63 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 38031a │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #60] @ (3803d0 ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 38031a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldrh r0, [r6, #4] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - str r0, [r7, #76] @ 0x4c │ │ │ │ + str r0, [r5, #80] @ 0x50 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r2, r1, #1 │ │ │ │ + adds r2, r7, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, r3, #1 │ │ │ │ + adds r6, r1, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r7, #6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u32 q8, q6, │ │ │ │ + vshr.u16 q0, , #4 │ │ │ │ │ │ │ │ 003803d4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #116] @ (380460 ) │ │ │ │ ldr r5, [r3, #0] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #108] @ (380464 ) │ │ │ │ ldr r2, [pc, #112] @ (380468 ) │ │ │ │ ldr r1, [pc, #112] @ (38046c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 380458 │ │ │ │ ldr r2, [pc, #96] @ (380470 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 380430 │ │ │ │ mov r0, r5 │ │ │ │ @@ -376153,35 +376151,35 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 380416 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #52] @ (38047c ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ b.n 380416 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 38041e │ │ │ │ nop │ │ │ │ strh r0, [r7, #60] @ 0x3c │ │ │ │ lsls r4, r4, #3 │ │ │ │ - str r6, [r0, #64] @ 0x40 │ │ │ │ + str r6, [r6, #64] @ 0x40 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r6, r2, r5 │ │ │ │ + subs r6, r0, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, r5, r5 │ │ │ │ + subs r2, r3, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 6, r0, cr14, cr3, {2} │ │ │ │ + vqadd.u8 q0, q7, │ │ │ │ │ │ │ │ 00380480 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #132] @ (380514 ) │ │ │ │ @@ -376198,25 +376196,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r1, [pc, #92] @ (380518 ) │ │ │ │ ldr r2, [pc, #92] @ (38051c ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (380520 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3804a0 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ @@ -376237,33 +376235,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3804a2 │ │ │ │ ldr r0, [pc, #44] @ (380530 ) │ │ │ │ ldrb.w r1, [r4, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 3804a2 │ │ │ │ nop │ │ │ │ strh r2, [r2, #56] @ 0x38 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - str r0, [r0, #52] @ 0x34 │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r4, r1, r2 │ │ │ │ + subs r4, r7, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, r4, r2 │ │ │ │ + subs r2, r2, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - mrc2 0, 2, r0, cr10, cr3, {2} │ │ │ │ + mcr2 0, 4, r0, cr10, cr3, {2} │ │ │ │ │ │ │ │ 00380534 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r0, #68] @ 0x44 │ │ │ │ @@ -376275,20 +376273,20 @@ │ │ │ │ ldr.w r8, [pc, #132] @ 3805d8 │ │ │ │ ldr r7, [pc, #132] @ (3805dc ) │ │ │ │ add r6, pc │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #104] @ (3805e0 ) │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 380588 │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -376316,48 +376314,48 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 380584 │ │ │ │ ldrb.w r2, [r0, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (3805ec ) │ │ │ │ ldr r0, [pc, #48] @ (3805f0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ b.n 380584 │ │ │ │ nop │ │ │ │ strh r0, [r3, #50] @ 0x32 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ + str r0, [r3, #44] @ 0x2c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r2, r7, r7 │ │ │ │ + subs r2, r5, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r6, r1, r0 │ │ │ │ + subs r6, r7, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #11 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #1] │ │ │ │ + ldrb r0, [r5, #2] │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldc2 0, cr0, [sl, #-332] @ 0xfffffeb4 │ │ │ │ + stc2l 0, cr0, [sl, #-332] @ 0xfffffeb4 │ │ │ │ │ │ │ │ 003805f4 : │ │ │ │ ldr r2, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #96] @ (380658 ) │ │ │ │ add r3, pc │ │ │ │ cbz r2, 38060a │ │ │ │ ldr r1, [pc, #92] @ (38065c ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 380618 │ │ │ │ mov r0, r2 │ │ │ │ - b.w 886fe4 │ │ │ │ + b.w 887014 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #68] @ (380660 ) │ │ │ │ @@ -376374,135 +376372,135 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (380668 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 886fe4 │ │ │ │ + b.w 887014 │ │ │ │ nop │ │ │ │ strh r4, [r5, #44] @ 0x2c │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #768] @ (380964 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r8, #-332] @ 0xfffffeb4 │ │ │ │ + ldc2l 0, cr0, [r8, #-332]! @ 0xfffffeb4 │ │ │ │ │ │ │ │ 0038066c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 72c334 │ │ │ │ + bl 72c364 │ │ │ │ ldr r1, [pc, #60] @ (3806c0 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 72b178 │ │ │ │ + bl 72b1a8 │ │ │ │ ldr.w ip, [pc, #52] @ 3806c4 │ │ │ │ ldr r2, [pc, #52] @ (3806c8 ) │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #52] @ (3806cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strb r6, [r4, #16] │ │ │ │ + strb r6, [r2, #17] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [r5, #20] │ │ │ │ + str r0, [r3, #24] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r4, r6, r2 │ │ │ │ + adds r4, r4, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, r1, r3 │ │ │ │ + adds r2, r7, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 003806d0 : │ │ │ │ - b.w 72c644 │ │ │ │ + b.w 72c674 │ │ │ │ │ │ │ │ 003806d4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r4, [pc, #80] @ (38073c ) │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 72c334 │ │ │ │ + bl 72c364 │ │ │ │ ldr r1, [pc, #76] @ (380740 ) │ │ │ │ add r4, pc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 72b178 │ │ │ │ + bl 72b1a8 │ │ │ │ ldr r1, [pc, #68] @ (380744 ) │ │ │ │ ldr r2, [pc, #68] @ (380748 ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #60] @ (38074c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #56] @ (380750 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 72c644 │ │ │ │ + bl 72c674 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ strh r2, [r6, #36] @ 0x24 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - strb r6, [r6, #14] │ │ │ │ + strb r6, [r4, #15] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r4, [r7, #12] │ │ │ │ + str r4, [r5, #16] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r6, r0, r1 │ │ │ │ + adds r6, r6, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, r3, r1 │ │ │ │ + adds r4, r1, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (38075c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ ldr r7, [sp, #872] @ 0x368 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -376510,15 +376508,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (3807b4 ) │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #60] @ (3807b8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #48] @ (3807bc ) │ │ │ │ ldr r2, [pc, #52] @ (3807c0 ) │ │ │ │ ldr r3, [pc, #52] @ (3807c4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ @@ -376528,19 +376526,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r6, [r2, #12] │ │ │ │ + str r6, [r0, #16] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r0, r3, #31 │ │ │ │ + adds r0, r1, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r5, #31 │ │ │ │ + adds r2, r3, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r3, r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -376560,32 +376558,32 @@ │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #32 │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #32 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r5, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ movs r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 380822 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cbz r3, 38084c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 732e54 │ │ │ │ + bl 732e84 │ │ │ │ ldr r2, [pc, #68] @ (380870 ) │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #60] @ (380874 ) │ │ │ │ @@ -376601,23 +376599,23 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r2, [r6, #4] │ │ │ │ + str r2, [r4, #8] │ │ │ │ lsls r7, r4, #1 │ │ │ │ strh r2, [r0, #30] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - @ instruction: 0xfbd40053 │ │ │ │ - @ instruction: 0xfbee0053 │ │ │ │ + stc2 0, cr0, [r4], {83} @ 0x53 │ │ │ │ + ldc2 0, cr0, [lr], {83} @ 0x53 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbae0053 │ │ │ │ + @ instruction: 0xfbde0053 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #184] @ 380940 │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #180] @ (380944 ) │ │ │ │ @@ -376626,15 +376624,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #32 │ │ │ │ ldr r4, [pc, #168] @ (38094c ) │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [r0, #104] @ 0x68 │ │ │ │ add r4, pc │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 3808d2 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ bhi.n 38090c │ │ │ │ @@ -376647,15 +376645,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 732e54 │ │ │ │ + bl 732e84 │ │ │ │ ldr r1, [pc, #116] @ (380950 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ ldr r4, [r4, r1] │ │ │ │ movs r1, #1 │ │ │ │ @@ -376671,15 +376669,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 732e54 │ │ │ │ + bl 732e84 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #56] @ (380950 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [pc, #60] @ (380958 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r4, r0] │ │ │ │ add r2, pc │ │ │ │ @@ -376691,41 +376689,41 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsh r6, [r7, r6] │ │ │ │ + ldrsh r6, [r5, r7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xfb200053 │ │ │ │ - @ instruction: 0xfb3e0053 │ │ │ │ + @ instruction: 0xfb500053 │ │ │ │ + @ instruction: 0xfb6e0053 │ │ │ │ strh r4, [r7, #22] │ │ │ │ lsls r4, r4, #3 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb540053 │ │ │ │ - @ instruction: 0xfafa0053 │ │ │ │ + @ instruction: 0xfb840053 │ │ │ │ + @ instruction: 0xfb2a0053 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr.w ip, [pc, #68] @ 3809b8 │ │ │ │ ldr r2, [pc, #68] @ (3809bc ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #68] @ (3809c0 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cbz r3, 3809a2 │ │ │ │ ldrb.w r2, [r4, #108] @ 0x6c │ │ │ │ add.w r1, r4, #112 @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -376735,18 +376733,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrsh r4, [r2, r3] │ │ │ │ + ldrsh r4, [r0, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xfa380053 │ │ │ │ - @ instruction: 0xfa560053 │ │ │ │ + @ instruction: 0xfa680053 │ │ │ │ + @ instruction: 0xfa860053 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #388] @ 380b58 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #384] @ (380b5c ) │ │ │ │ @@ -376756,29 +376754,29 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #380] @ (380b64 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ add r4, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r6, r4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #4 │ │ │ │ bhi.n 380aaa │ │ │ │ tbb [pc, r5] │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ adds r5, r2, #5 │ │ │ │ movs r3, r0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 380af2 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 380a5e │ │ │ │ - bl 732e54 │ │ │ │ + bl 732e84 │ │ │ │ ldr r2, [pc, #336] @ (380b68 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #332] @ (380b6c ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -376820,15 +376818,15 @@ │ │ │ │ beq.n 380aec │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 380b0c │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 380ae8 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 732e54 │ │ │ │ + bl 732e84 │ │ │ │ ldr r2, [pc, #220] @ (380b68 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ ldr r2, [pc, #216] @ (380b70 ) │ │ │ │ @@ -376847,15 +376845,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 380b20 │ │ │ │ cmp r2, #2 │ │ │ │ bne.n 380a4a │ │ │ │ - bl 732e54 │ │ │ │ + bl 732e84 │ │ │ │ ldr r1, [pc, #152] @ (380b68 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #160] @ (380b74 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r1, #0] │ │ │ │ @@ -376867,72 +376865,72 @@ │ │ │ │ bl 38095c │ │ │ │ movs r3, #2 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ b.n 380a5e │ │ │ │ movs r3, #3 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ b.n 380a5e │ │ │ │ - bl 732e54 │ │ │ │ + bl 732e84 │ │ │ │ ldr r2, [pc, #104] @ (380b68 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #112] @ (380b78 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ b.n 380a22 │ │ │ │ - bl 732e54 │ │ │ │ + bl 732e84 │ │ │ │ ldr r2, [pc, #84] @ (380b68 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #96] @ (380b7c ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ b.n 380a22 │ │ │ │ bl 38095c │ │ │ │ b.n 380a4a │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r1, [pc, #84] @ (380b80 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r2, [pc, #84] @ (380b84 ) │ │ │ │ add r1, pc │ │ │ │ add r1, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (380b88 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 380a4a │ │ │ │ sub.w r1, r5, #2 │ │ │ │ mov r0, r4 │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ blx r3 │ │ │ │ b.n 380a4a │ │ │ │ nop │ │ │ │ - ldrsh r4, [r6, r1] │ │ │ │ + ldrsh r4, [r4, r2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr??.w r0, [r0, #83] @ 0x53 │ │ │ │ - vld1.8 @ instruction: 0xf9ee0053 │ │ │ │ + @ instruction: 0xfa000053 │ │ │ │ + @ instruction: 0xfa1e0053 │ │ │ │ strh r6, [r6, #12] │ │ │ │ lsls r4, r4, #3 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb380053 │ │ │ │ - @ instruction: 0xfa1a0053 │ │ │ │ - @ instruction: 0xfa4e0053 │ │ │ │ - vld4.16 {d16-d19}, [r8 :64], r3 │ │ │ │ - vst1.8 @ instruction: 0xf9c80053 │ │ │ │ - ldrb r0, [r4, r4] │ │ │ │ + @ instruction: 0xfb680053 │ │ │ │ + @ instruction: 0xfa4a0053 │ │ │ │ + @ instruction: 0xfa7e0053 │ │ │ │ + ldrsb.w r0, [r8, #83] @ 0x53 │ │ │ │ + ldr??.w r0, [r8, #83] @ 0x53 │ │ │ │ + ldrb r0, [r2, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb.w r0, [r0, #83] @ 0x53 │ │ │ │ - ldrb.w r0, [lr, #83] @ 0x53 │ │ │ │ + ldrh.w r0, [r0, #83] @ 0x53 │ │ │ │ + str.w r0, [lr, #83] @ 0x53 │ │ │ │ │ │ │ │ 00380b8c : │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -377427,30 +377425,30 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #68] @ (3810ec ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #364 @ 0x16c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ str r6, [sp, #960] @ 0x3c0 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -377459,25 +377457,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #168] @ (3811b0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #156] @ (3811b4 ) │ │ │ │ ldr r1, [pc, #156] @ (3811b8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ vldr d7, [pc, #96] @ 381190 │ │ │ │ ldr r2, [pc, #136] @ (3811bc ) │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ ldr r3, [pc, #136] @ (3811c0 ) │ │ │ │ mov.w ip, #224 @ 0xe0 │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ @@ -377516,23 +377514,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r0, r6] │ │ │ │ + ldrsb r0, [r6, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r1, #250 @ 0xfa │ │ │ │ + adds r2, #42 @ 0x2a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r6, #29] │ │ │ │ + ldrb r6, [r4, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - eor.w r0, r2, #13828096 @ 0xd30000 │ │ │ │ - eors.w r0, lr, #13828096 @ 0xd30000 │ │ │ │ - eors.w r0, r2, #13828096 @ 0xd30000 │ │ │ │ + @ instruction: 0xf4b20053 │ │ │ │ + @ instruction: 0xf4ce0053 │ │ │ │ + @ instruction: 0xf4c20053 │ │ │ │ vmaxnm.f32 , , │ │ │ │ vminnm.f32 , , │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #156] @ (381274 ) │ │ │ │ @@ -377562,15 +377560,15 @@ │ │ │ │ ldr r1, [pc, #100] @ (38127c ) │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [pc, #100] @ (381280 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 381234 │ │ │ │ ldr r1, [pc, #76] @ (381278 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bmi.n 381264 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -377592,26 +377590,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ (381284 ) │ │ │ │ ldr r0, [pc, #32] @ (381288 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 381234 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r5, r1] │ │ │ │ + ldrsb r2, [r3, r2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - mrc 0, 4, r0, cr12, cr2, {2} │ │ │ │ - ldrsb r0, [r4, r0] │ │ │ │ + mcr 0, 6, r0, cr12, cr2, {2} │ │ │ │ + ldrsb r0, [r2, r1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - mrc 0, 2, r0, cr2, cr2, {2} │ │ │ │ + mcr 0, 4, r0, cr2, cr2, {2} │ │ │ │ push {r4, r5, lr} │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #128] @ (381314 ) │ │ │ │ sub.w ip, r2, #12 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ orrs.w ip, ip, r3 │ │ │ │ @@ -377644,40 +377642,40 @@ │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [pc, #64] @ (381320 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ str.w r5, [r4, #928] @ 0x3a0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (381324 ) │ │ │ │ ldr r0, [pc, #36] @ (381328 ) │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ nop │ │ │ │ ldrb r4, [r1, #4] │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, r6] │ │ │ │ + strb r0, [r3, r7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldcl 0, cr0, [r6, #328] @ 0x148 │ │ │ │ - strb r4, [r0, r6] │ │ │ │ + mcr 0, 0, r0, cr6, cr2, {2} │ │ │ │ + strb r4, [r6, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldc 0, cr0, [r2, #328]! @ 0x148 │ │ │ │ + stcl 0, cr0, [r2, #328]! @ 0x148 │ │ │ │ ldr.w r3, [r0, #752] @ 0x2f0 │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -377688,97 +377686,97 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #52] @ (381388 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #924] @ 0x39c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strb r6, [r6, r4] │ │ │ │ + strb r6, [r4, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - movw r0, #32851 @ 0x8053 │ │ │ │ - @ instruction: 0xf2660053 │ │ │ │ + @ instruction: 0xf2780053 │ │ │ │ + @ instruction: 0xf2960053 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 3813d4 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #52] @ (3813d8 ) │ │ │ │ movs r3, #242 @ 0xf2 │ │ │ │ ldr r1, [pc, #52] @ (3813dc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ movs r1, #0 │ │ │ │ addw r0, r0, #1108 @ 0x454 │ │ │ │ blx 28a9f4 │ │ │ │ ldr.w r0, [r4, #1096] @ 0x448 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3800bc │ │ │ │ nop │ │ │ │ - strb r2, [r4, r3] │ │ │ │ + strb r2, [r2, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf1f40053 │ │ │ │ - @ instruction: 0xf2380053 │ │ │ │ + @ instruction: 0xf2240053 │ │ │ │ + @ instruction: 0xf2680053 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #60] @ 381430 │ │ │ │ ldr r2, [pc, #60] @ (381434 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (381438 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #48] @ (38143c ) │ │ │ │ ldr r3, [pc, #52] @ (381440 ) │ │ │ │ ldr r1, [pc, #52] @ (381444 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r1, [pc, #40] @ (381448 ) │ │ │ │ movs r2, #2 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b6cc │ │ │ │ - strb r6, [r1, r2] │ │ │ │ + b.w 72b6fc │ │ │ │ + strb r6, [r7, r2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r7, #8 │ │ │ │ + cmp r7, #56 @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r0, #18] │ │ │ │ + ldrb r2, [r6, #18] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf1ea0053 │ │ │ │ + @ instruction: 0xf21a0053 │ │ │ │ lsrs r1, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ add r7, pc, #416 @ (adr r7, 3815ec ) │ │ │ │ lsls r0, r4, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -377790,25 +377788,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (3814b8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #72] @ (3814bc ) │ │ │ │ ldr r1, [pc, #72] @ (3814c0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #56] @ (3814c4 ) │ │ │ │ ldr r2, [pc, #60] @ (3814c8 ) │ │ │ │ ldr r3, [pc, #60] @ (3814cc ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ @@ -377819,25 +377817,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r4, [r4, r0] │ │ │ │ + strb r4, [r2, r1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r6, #158 @ 0x9e │ │ │ │ + cmp r6, #206 @ 0xce │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r3, #16] │ │ │ │ + ldrb r2, [r1, #17] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r3, #11 │ │ │ │ + lsrs r2, r1, #12 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r6, #11 │ │ │ │ + lsrs r0, r4, #12 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sbcs.w r0, sl, #83 @ 0x53 │ │ │ │ + sub.w r0, sl, #83 @ 0x53 │ │ │ │ asrs r5, r6, #23 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -377847,29 +377845,29 @@ │ │ │ │ ldr r2, [pc, #88] @ (38153c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (381540 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #76] @ (381544 ) │ │ │ │ ldr r1, [pc, #80] @ (381548 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #416 @ 0x1a0 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r1, [pc, #64] @ (38154c ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r2, [pc, #56] @ (381550 ) │ │ │ │ ldr r3, [pc, #56] @ (381554 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ @@ -377877,53 +377875,53 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r4, r6] │ │ │ │ + strh r0, [r2, r7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r6, #26 │ │ │ │ + cmp r6, #74 @ 0x4a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r2, #14] │ │ │ │ + ldrb r6, [r0, #15] │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r2, [sp, #632] @ 0x278 │ │ │ │ lsls r2, r2, #3 │ │ │ │ mrc2 15, 1, pc, cr5, cr15, {7} │ │ │ │ add r6, pc, #504 @ (adr r6, 381748 ) │ │ │ │ lsls r0, r4, #3 │ │ │ │ lsrs r7, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - add.w r0, r2, #83 @ 0x53 │ │ │ │ + @ instruction: 0xf1320053 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #148] @ (381600 ) │ │ │ │ ldr r2, [pc, #152] @ (381604 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #152] @ (381608 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #140] @ (38160c ) │ │ │ │ ldr r1, [pc, #140] @ (381610 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ vldr d7, [pc, #88] @ 3815f0 │ │ │ │ ldr r2, [pc, #120] @ (381614 ) │ │ │ │ movw r1, #32782 @ 0x800e │ │ │ │ ldr r3, [pc, #120] @ (381618 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ vstr d7, [r0, #120] @ 0x78 │ │ │ │ @@ -377956,23 +377954,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, r4] │ │ │ │ + strh r0, [r1, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r5, #146 @ 0x92 │ │ │ │ + cmp r5, #194 @ 0xc2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r1, #12] │ │ │ │ + ldrb r6, [r7, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ands.w r0, sl, #83 @ 0x53 │ │ │ │ - bics.w r0, r8, #83 @ 0x53 │ │ │ │ - eors.w r0, r8, #83 @ 0x53 │ │ │ │ + orr.w r0, sl, #83 @ 0x53 │ │ │ │ + orn r0, r8, #83 @ 0x53 │ │ │ │ + @ instruction: 0xf0c80053 │ │ │ │ @ instruction: 0xfadfffff │ │ │ │ @ instruction: 0xfac9ffff │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -377981,25 +377979,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #152] @ (3816d0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #140] @ (3816d4 ) │ │ │ │ ldr r1, [pc, #140] @ (3816d8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ vldr d7, [pc, #88] @ 3816b8 │ │ │ │ ldr r2, [pc, #120] @ (3816dc ) │ │ │ │ movw r1, #32784 @ 0x8010 │ │ │ │ ldr r3, [pc, #120] @ (3816e0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ vstr d7, [r0, #120] @ 0x78 │ │ │ │ @@ -378032,23 +378030,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, r1] │ │ │ │ + strh r0, [r0, r2] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r4, #202 @ 0xca │ │ │ │ + cmp r4, #250 @ 0xfa │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r0, #9] │ │ │ │ + ldrb r6, [r6, #9] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vqadd.s16 q8, q1, │ │ │ │ - vqadd.s64 q8, q0, │ │ │ │ - vshr.s32 q8, , #20 │ │ │ │ + vmov.i32 q0, #35 @ 0x00000023 │ │ │ │ + vshr.s32 q0, , #32 │ │ │ │ + ands.w r0, ip, #83 @ 0x53 │ │ │ │ @ instruction: 0xfa17ffff │ │ │ │ @ instruction: 0xfa01ffff │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -378057,25 +378055,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (381790 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #132] @ (381794 ) │ │ │ │ ldr r1, [pc, #132] @ (381798 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ vldr d7, [pc, #80] @ 381778 │ │ │ │ ldr r3, [pc, #112] @ (38179c ) │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #112] @ (3817a0 ) │ │ │ │ movw r4, #16398 @ 0x400e │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -378105,23 +378103,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, r6] │ │ │ │ + str r0, [r7, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r4, #2 │ │ │ │ + cmp r4, #50 @ 0x32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r7, #5] │ │ │ │ + ldrb r6, [r5, #6] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mcr 0, 4, r0, cr10, cr3, {2} │ │ │ │ - mcr 0, 5, r0, cr6, cr3, {2} │ │ │ │ - vqadd.s64 q0, q7, │ │ │ │ + mrc 0, 5, r0, cr10, cr3, {2} │ │ │ │ + mrc 0, 6, r0, cr6, cr3, {2} │ │ │ │ + vqadd.s32 q8, q7, │ │ │ │ pli [r5, #255]! │ │ │ │ pli [r1, #255]! │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -378130,25 +378128,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #160] @ (381860 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #148] @ (381864 ) │ │ │ │ ldr r1, [pc, #148] @ (381868 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ vldr d7, [pc, #88] @ 381840 │ │ │ │ ldr r2, [pc, #128] @ (38186c ) │ │ │ │ movw r1, #16398 @ 0x400e │ │ │ │ ldr r3, [pc, #128] @ (381870 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ vstr d7, [r0, #120] @ 0x78 │ │ │ │ @@ -378184,23 +378182,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, r3] │ │ │ │ + str r0, [r7, r3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cmp r3, #66 @ 0x42 │ │ │ │ + cmp r3, #114 @ 0x72 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r7, #2] │ │ │ │ + ldrb r6, [r5, #3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stcl 0, cr0, [sl, #332] @ 0x14c │ │ │ │ - stcl 0, cr0, [r8, #332]! @ 0x14c │ │ │ │ - mrc 0, 4, r0, cr12, cr3, {2} │ │ │ │ + ldcl 0, cr0, [sl, #332]! @ 0x14c │ │ │ │ + mrc 0, 0, r0, cr8, cr3, {2} │ │ │ │ + mcr 0, 6, r0, cr12, cr3, {2} │ │ │ │ @ instruction: 0xfb2bffff │ │ │ │ ldr??.w pc, [r7, #255]! │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r8, [pc, #132] @ 381910 │ │ │ │ @@ -378213,22 +378211,22 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r5, #84 @ 0x54 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #128 @ 0x80 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ cbz r3, 3818f8 │ │ │ │ ldr.w r9, [pc, #84] @ 38191c │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r8, [pc, #84] @ 381920 │ │ │ │ add.w r4, r4, #3152 @ 0xc50 │ │ │ │ add r9, pc │ │ │ │ @@ -378236,34 +378234,34 @@ │ │ │ │ add r8, pc │ │ │ │ mov.w r3, #1264 @ 0x4f0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ adds r5, #1 │ │ │ │ - bl 732ae0 │ │ │ │ + bl 732b10 │ │ │ │ ldrb.w r3, [r6, #100] @ 0x64 │ │ │ │ add.w r4, r4, #1264 @ 0x4f0 │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 3818d8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - stc 0, cr0, [ip, #-332] @ 0xfffffeb4 │ │ │ │ - stc 0, cr0, [sl, #-332]! @ 0xfffffeb4 │ │ │ │ - ldr r7, [pc, #952] @ (381cd4 ) │ │ │ │ + ldc 0, cr0, [ip, #-332]! @ 0xfffffeb4 │ │ │ │ + ldcl 0, cr0, [sl, #-332] @ 0xfffffeb4 │ │ │ │ + str r6, [r3, r0] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldcl 0, cr0, [r6, #332] @ 0x14c │ │ │ │ - ldc 0, cr0, [r2, #-332] @ 0xfffffeb4 │ │ │ │ + mcr 0, 0, r0, cr6, cr3, {2} │ │ │ │ + stcl 0, cr0, [r2, #-332] @ 0xfffffeb4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ ldr.w r8, [pc, #752] @ 381c2c │ │ │ │ @@ -378273,26 +378271,26 @@ │ │ │ │ ldr.w r4, [r0, #928] @ 0x3a0 │ │ │ │ add r8, pc │ │ │ │ mov r7, r3 │ │ │ │ orr.w r6, r6, r3, lsl #30 │ │ │ │ ubfx r4, r4, #2, #1 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 3819fe │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #720] @ (381c30 ) │ │ │ │ ldr r2, [pc, #724] @ (381c34 ) │ │ │ │ add.w r6, r9, r6, lsl #2 │ │ │ │ ldr r1, [pc, #720] @ (381c38 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ cmp r5, #21 │ │ │ │ ldr.w r6, [r6, #1108] @ 0x454 │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 3819dc │ │ │ │ subs.w r3, r5, #24 │ │ │ │ sbc.w r2, r7, #0 │ │ │ │ cmp r3, #17 │ │ │ │ @@ -378331,27 +378329,27 @@ │ │ │ │ bne.n 3819b8 │ │ │ │ cmp r5, #20 │ │ │ │ bne.n 3819a4 │ │ │ │ ldr.w r0, [r9, #1096] @ 0x448 │ │ │ │ bl 37ff08 │ │ │ │ bfi r6, r0, #16, #1 │ │ │ │ b.n 3819b8 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #576] @ (381c44 ) │ │ │ │ ldr r2, [pc, #576] @ (381c48 ) │ │ │ │ add.w r6, r9, r6, lsl #2 │ │ │ │ ldr r1, [pc, #576] @ (381c4c ) │ │ │ │ add r3, pc │ │ │ │ mov sl, r3 │ │ │ │ add r2, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ cmp r5, #109 @ 0x6d │ │ │ │ ldr.w r6, [r6, #1108] @ 0x454 │ │ │ │ mov.w r4, #0 │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcs.n 381ac4 │ │ │ │ cmp r5, #80 @ 0x50 │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ @@ -378392,15 +378390,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldrb.w r1, [r9, #1100] @ 0x44c │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #436] @ (381c54 ) │ │ │ │ strd r6, r4, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3819c6 │ │ │ │ subs.w r1, r5, #80 @ 0x50 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ movt r2, #4369 @ 0x1111 │ │ │ │ lsls r3, r1 │ │ │ │ tst r3, r2 │ │ │ │ @@ -378452,15 +378450,15 @@ │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 3819b2 │ │ │ │ ldr r1, [pc, #268] @ (381c58 ) │ │ │ │ ldr r0, [pc, #272] @ (381c5c ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3819b2 │ │ │ │ ldrb.w r3, [r0, #145] @ 0x91 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 381b3a │ │ │ │ ldr.w r6, [r9, #1256] @ 0x4e8 │ │ │ │ movs r4, #0 │ │ │ │ b.n 3819b8 │ │ │ │ @@ -378473,15 +378471,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.n 381ad2 │ │ │ │ ldr r0, [pc, #216] @ (381c60 ) │ │ │ │ add.w r1, sl, #152 @ 0x98 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 381ad2 │ │ │ │ ldr r3, [pc, #188] @ (381c50 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3819c6 │ │ │ │ ldr r3, [pc, #152] @ (381c3c ) │ │ │ │ @@ -378493,24 +378491,24 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldrb.w r1, [r9, #1100] @ 0x44c │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #168] @ (381c64 ) │ │ │ │ strd r6, r4, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3819c6 │ │ │ │ ldr r1, [pc, #156] @ (381c68 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #156] @ (381c6c ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3819b2 │ │ │ │ subs.w r2, r5, #48 @ 0x30 │ │ │ │ sbc.w r3, r7, #0 │ │ │ │ cmp r2, #29 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcs.w 381ac4 │ │ │ │ movw r3, #4113 @ 0x1011 │ │ │ │ @@ -378530,66 +378528,66 @@ │ │ │ │ ldr r1, [pc, #84] @ (381c70 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #84] @ (381c74 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ adds r1, #152 @ 0x98 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 381ad2 │ │ │ │ strb r4, [r3, #9] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - ldr r7, [pc, #136] @ (381cbc ) │ │ │ │ + ldr r7, [pc, #328] @ (381d7c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldc 0, cr0, [r6], #-332 @ 0xfffffeb4 │ │ │ │ - mrrc 0, 5, r0, r2, cr3 │ │ │ │ + stcl 0, cr0, [r6], #-332 @ 0xfffffeb4 │ │ │ │ + stc 0, cr0, [r2], {83} @ 0x53 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #496] @ (381e38 ) │ │ │ │ + ldr r6, [pc, #688] @ (381ef8 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xeb900053 │ │ │ │ - sub.w r0, ip, r3, lsr #1 │ │ │ │ + rsb r0, r0, r3, lsr #1 │ │ │ │ + rsbs r0, ip, r3, lsr #1 │ │ │ │ adds r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [sl], #-332 @ 0xfffffeb4 │ │ │ │ - ldr r5, [pc, #240] @ (381d4c ) │ │ │ │ + mrrc 0, 5, r0, sl, cr3 │ │ │ │ + ldr r5, [pc, #432] @ (381e0c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs.w r0, r8, r3, lsr #1 │ │ │ │ - @ instruction: 0xeb260053 │ │ │ │ - add.w r0, ip, r3, lsr #1 │ │ │ │ - ldr r4, [pc, #736] @ (381f4c ) │ │ │ │ + @ instruction: 0xebe80053 │ │ │ │ + adcs.w r0, r6, r3, lsr #1 │ │ │ │ + @ instruction: 0xeb3c0053 │ │ │ │ + ldr r4, [pc, #928] @ (38200c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 381640 │ │ │ │ + b.n 3816a0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [pc, #416] @ (381e14 ) │ │ │ │ + ldr r4, [pc, #608] @ (381ed4 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 3815a8 │ │ │ │ + b.n 381608 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r1, [pc, #452] @ (381e5c ) │ │ │ │ ldr r2, [pc, #456] @ (381e60 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #452] @ (381e64 ) │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #452] @ (381e68 ) │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #444] @ (381e6c ) │ │ │ │ ldr.w r2, [r4, #752] @ 0x2f0 │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r1, [r4, #1124] @ 0x464 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr.w r0, [r2, #928] @ 0x3a0 │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -378612,15 +378610,15 @@ │ │ │ │ orrs r3, r4 │ │ │ │ str.w r3, [r2, #924] @ 0x39c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -378740,60 +378738,60 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 381db0 │ │ │ │ ldr r0, [pc, #120] @ (381eb8 ) │ │ │ │ ldr.w r1, [fp, #1108] @ 0x454 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ b.n 381db0 │ │ │ │ ldr.w sl, [pc, #104] @ 381ebc │ │ │ │ mov.w r8, #5 │ │ │ │ add sl, pc │ │ │ │ b.n 381d52 │ │ │ │ - ldr r3, [pc, #952] @ (382218 ) │ │ │ │ + ldr r4, [pc, #120] @ (381ed8 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrd r0, r0, [ip], #332 @ 0x14c │ │ │ │ + stmdb ip!, {r0, r1, r4, r6} │ │ │ │ ldr r6, [r7, #108] @ 0x6c │ │ │ │ lsls r4, r4, #3 │ │ │ │ - ldmdb r8, {r0, r1, r4, r6} │ │ │ │ + strd r0, r0, [r8, #-332] @ 0x14c │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #25 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r4, #13 │ │ │ │ + asrs r4, r2, #14 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - strd r0, r0, [r6, #332] @ 0x14c │ │ │ │ - strd r0, r0, [r6, #332] @ 0x14c │ │ │ │ - strd r0, r0, [r2, #332] @ 0x14c │ │ │ │ - strd r0, r0, [r2, #332] @ 0x14c │ │ │ │ - strd r0, r0, [r6, #332] @ 0x14c │ │ │ │ - strd r0, r0, [r6, #332] @ 0x14c │ │ │ │ - mcrr 0, 5, r0, r4, cr3 │ │ │ │ - asrs r0, r0, #11 │ │ │ │ + ldrd r0, r0, [r6, #332]! @ 0x14c │ │ │ │ + ldrd r0, r0, [r6, #332]! @ 0x14c │ │ │ │ + ldrd r0, r0, [r2, #332]! @ 0x14c │ │ │ │ + ldrd r0, r0, [r2, #332]! @ 0x14c │ │ │ │ + ldrd r0, r0, [r6, #332]! @ 0x14c │ │ │ │ + ldrd r0, r0, [r6, #332]! @ 0x14c │ │ │ │ + ldcl 0, cr0, [r4], #-332 @ 0xfffffeb4 │ │ │ │ + asrs r0, r6, #11 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r7, #10 │ │ │ │ + asrs r2, r5, #11 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r2, r6, #10 │ │ │ │ + asrs r2, r4, #11 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r4, r5, #10 │ │ │ │ + asrs r4, r3, #11 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r4, r4, #10 │ │ │ │ + asrs r4, r2, #11 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r6, r3, #10 │ │ │ │ + asrs r6, r1, #11 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r0, r3, #10 │ │ │ │ + asrs r0, r1, #11 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r4, r1, #10 │ │ │ │ + asrs r4, r7, #10 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmdb r0!, {r0, r1, r4, r6} │ │ │ │ - @ instruction: 0xe8c40053 │ │ │ │ + ldrd r0, r0, [r0, #-332] @ 0x14c │ │ │ │ + ldrd r0, r0, [r4], #332 @ 0x14c │ │ │ │ stmdb sp!, {r4, r5, r6, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [pc, #332] @ (382020 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr r4, [pc, #332] @ (382024 ) │ │ │ │ @@ -378808,25 +378806,25 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ - bl 72c6d4 │ │ │ │ + bl 730560 │ │ │ │ + bl 72c704 │ │ │ │ add.w r1, r5, #96 @ 0x60 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r3, #242 @ 0xf2 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r2, [pc, #296] @ (382034 ) │ │ │ │ ldr r1, [pc, #296] @ (382038 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [r0, #752] @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r2, [r3, #928] @ 0x3a0 │ │ │ │ lsls r2, r2, #29 │ │ │ │ bmi.n 381f5e │ │ │ │ ldr.w r2, [r0, #1140] @ 0x474 │ │ │ │ ldr.w r3, [r0, #1124] @ 0x464 │ │ │ │ @@ -378908,35 +378906,35 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #704] @ (3822e4 ) │ │ │ │ + ldr r1, [pc, #896] @ (3823a4 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ lsls r4, r4, #3 │ │ │ │ - movs r4, #28 │ │ │ │ + movs r4, #76 @ 0x4c │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #6] │ │ │ │ + strb r2, [r1, #7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 381d5c │ │ │ │ + b.n 381dbc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 381dec │ │ │ │ + b.n 381e4c │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r6, [r3, #68] @ 0x44 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r6, [r1, #60] @ 0x3c │ │ │ │ lsls r4, r4, #3 │ │ │ │ - b.n 381f68 │ │ │ │ + b.n 381fc8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 381f90 │ │ │ │ + b.n 381ff0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #552] @ (382288 ) │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -378965,15 +378963,15 @@ │ │ │ │ ldrd r0, r1, [sp, #84] @ 0x54 │ │ │ │ strd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ ite ne │ │ │ │ movne.w fp, #21 │ │ │ │ moveq.w fp, #10 │ │ │ │ stmia.w r5, {r0, r1} │ │ │ │ - bl 87efe8 │ │ │ │ + bl 87f018 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 3820d4 │ │ │ │ ldr r3, [pc, #460] @ (382294 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -379012,15 +379010,15 @@ │ │ │ │ strd r8, r9, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ mov.w r8, #1 │ │ │ │ mov.w r9, #0 │ │ │ │ strd r8, r9, [sp, #16] │ │ │ │ bl 52bf6c │ │ │ │ mov r5, r0 │ │ │ │ - bl 87efe8 │ │ │ │ + bl 87f018 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38226a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 3821a0 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -379059,27 +379057,27 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 382152 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #228] @ (38229c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87707c │ │ │ │ + bl 8770ac │ │ │ │ b.n 382152 │ │ │ │ ldrb r3, [r2, #25] │ │ │ │ cbz r3, 382210 │ │ │ │ ldrb r3, [r2, #20] │ │ │ │ cbz r3, 382210 │ │ │ │ ldr r0, [r2, #32] │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ bl 52b9f8 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ strb r3, [r2, #0] │ │ │ │ - bl 87efe8 │ │ │ │ + bl 87f018 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38226a │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 382156 │ │ │ │ @@ -379091,15 +379089,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 382156 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #152] @ (38229c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87707c │ │ │ │ + bl 8770ac │ │ │ │ b.n 382156 │ │ │ │ ldrb r3, [r2, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38210e │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bl 5219e0 │ │ │ │ @@ -379126,15 +379124,15 @@ │ │ │ │ ldr r0, [pc, #92] @ (3822ac ) │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r6, #-8] │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #260 @ 0x104 │ │ │ │ add sp, #100 @ 0x64 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (3822b0 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #68] @ (3822b4 ) │ │ │ │ ldr r0, [pc, #68] @ (3822b8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -379158,23 +379156,23 @@ │ │ │ │ lsls r4, r4, #3 │ │ │ │ movs r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - mov r0, r7 │ │ │ │ + mov r0, sp │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 381e4c │ │ │ │ + b.n 381eac │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mov r6, r2 │ │ │ │ + mov r6, r8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r3, pc, #160 @ (adr r3, 382358 ) │ │ │ │ + add r3, pc, #352 @ (adr r3, 382418 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, pc, #240 @ (adr r3, 3823ac ) │ │ │ │ + add r3, pc, #432 @ (adr r3, 38246c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #300] @ (3823fc ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -379185,49 +379183,49 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r5, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #242 @ 0xf2 │ │ │ │ mov r9, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #280] @ (382408 ) │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [r4, #1100] @ 0x44c │ │ │ │ blx 288a74 │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #268] @ (38240c ) │ │ │ │ add r0, pc │ │ │ │ blx 288a74 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3823e2 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r7, [pc, #248] @ (382410 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [pc, #248] @ (382414 ) │ │ │ │ ldr r6, [pc, #252] @ (382418 ) │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r7, pc │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add.w r5, r5, #304 @ 0x130 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r4, #1104 @ 0x450 │ │ │ │ bl 336584 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w sl, [pc, #204] @ 38241c │ │ │ │ bl 37fe7c │ │ │ │ ldr r1, [pc, #200] @ (382420 ) │ │ │ │ @@ -379248,15 +379246,15 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ bl 51fc6c │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 336634 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldrd r0, r1, [fp, #120] @ 0x78 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ add.w r2, sl, #516 @ 0x204 │ │ │ │ mov r1, r4 │ │ │ │ @@ -379265,15 +379263,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ bl 51fc6c │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r9 │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r4, #928 @ 0x3a0 │ │ │ │ bl 336634 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 288d38 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -379282,39 +379280,39 @@ │ │ │ │ add.w r3, r5, #280 @ 0x118 │ │ │ │ ldr r1, [pc, #60] @ (382428 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1428 @ 0x594 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3823d0 │ │ │ │ - b.n 382994 │ │ │ │ + b.n 3829f4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r8, r6 │ │ │ │ + cmp r8, ip │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 382a18 │ │ │ │ + b.n 382a78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 381eac │ │ │ │ + b.n 381f0c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 381eb8 │ │ │ │ + b.n 381f18 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r5, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r2, r3, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 382954 │ │ │ │ + b.n 3829b4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r6!, {r4} │ │ │ │ + ldmia r6, {r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ strh r0, [r7, #32] │ │ │ │ lsls r2, r2, #3 │ │ │ │ - b.n 381e78 │ │ │ │ + b.n 381ed8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 381d08 │ │ │ │ + b.n 381d68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 382b84 │ │ │ │ + b.n 382be4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #536] @ (382658 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -379324,35 +379322,35 @@ │ │ │ │ add r6, pc │ │ │ │ add.w r3, r6, #304 @ 0x130 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r7, [pc, #520] @ (382664 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #516] @ (382668 ) │ │ │ │ add r7, pc │ │ │ │ mov r2, r7 │ │ │ │ add.w r3, r6, #84 @ 0x54 │ │ │ │ add r4, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ adds r6, #128 @ 0x80 │ │ │ │ mov sl, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, sl, #920 @ 0x398 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r7, #120] @ 0x78 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr.w r3, [r7, #136] @ 0x88 │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -379392,27 +379390,27 @@ │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ b.n 382558 │ │ │ │ mov r3, r9 │ │ │ │ sub.w r0, r6, #760 @ 0x2f8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 732478 │ │ │ │ + bl 7324a8 │ │ │ │ ldr r2, [pc, #360] @ (382678 ) │ │ │ │ mov r1, r0 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ sub.w r0, r6, #760 @ 0x2f8 │ │ │ │ cbz r1, 38257c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r4, fp │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #344] @ (38267c ) │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r7 │ │ │ │ bl 3368e4 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cbz r1, 38257c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -379426,15 +379424,15 @@ │ │ │ │ cmp r2, fp │ │ │ │ ble.n 382592 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ sub.w r0, r6, #760 @ 0x2f8 │ │ │ │ ldrb.w r4, [r8, #108] @ 0x6c │ │ │ │ - bl 732f24 │ │ │ │ + bl 732f54 │ │ │ │ ldr r1, [pc, #276] @ (382680 ) │ │ │ │ mov r2, fp │ │ │ │ cmp r4, fp │ │ │ │ ite le │ │ │ │ movle r4, #5 │ │ │ │ movgt r4, #1 │ │ │ │ add r1, pc │ │ │ │ @@ -379512,50 +379510,50 @@ │ │ │ │ ldr r1, [pc, #88] @ (382698 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #320 @ 0x140 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1252 @ 0x4e4 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 38257c │ │ │ │ nop │ │ │ │ - add r2, r8 │ │ │ │ + add r2, lr │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r4!, {r2, r5, r6, r7} │ │ │ │ + ldmia r5!, {r2, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 3828e4 │ │ │ │ + b.n 382944 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 382918 │ │ │ │ + b.n 382978 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r2, [r4, #22] │ │ │ │ lsls r2, r2, #3 │ │ │ │ - bics r4, r3 │ │ │ │ + mvns r4, r1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r6, r6, #17 │ │ │ │ + asrs r6, r4, #18 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldmia r4!, {r3} │ │ │ │ + ldmia r4, {r3, r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r4, {r4} │ │ │ │ + ldmia r4!, {r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 382cd0 │ │ │ │ + b.n 382d30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 382c5c │ │ │ │ + b.n 382cbc │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r2, [r0, #12] │ │ │ │ lsls r2, r2, #3 │ │ │ │ - b.n 382b9c │ │ │ │ + b.n 382bfc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - negs r0, r1 │ │ │ │ + negs r0, r7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 382b8c │ │ │ │ + b.n 382bec │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 382940 │ │ │ │ + b.n 3829a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #908] @ (382a40 ) │ │ │ │ @@ -379578,25 +379576,25 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ bic.w r3, r3, #7864320 @ 0x780000 │ │ │ │ orr.w r3, r3, #7340032 @ 0x700000 │ │ │ │ str.w r3, [r0, #1128] @ 0x468 │ │ │ │ movs r3, #4 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #852] @ (382a4c ) │ │ │ │ ldr r2, [pc, #852] @ (382a50 ) │ │ │ │ ldr r1, [pc, #856] @ (382a54 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr.w r3, [r4, #752] @ 0x2f0 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [sp, #51] @ 0x33 │ │ │ │ ldr.w r3, [r3, #928] @ 0x3a0 │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ itete eq │ │ │ │ @@ -379779,15 +379777,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [pc, #272] @ (382a68 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #272] @ (382a6c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38278c │ │ │ │ ldr.w r0, [r4, #1096] @ 0x448 │ │ │ │ bl 380534 │ │ │ │ ldr.w r3, [r5, #1108] @ 0x454 │ │ │ │ b.n 3827d0 │ │ │ │ ldr r3, [pc, #236] @ (382a60 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -379803,15 +379801,15 @@ │ │ │ │ ldr.w r3, [sl, #1108] @ 0x454 │ │ │ │ ldr r1, [pc, #224] @ (382a70 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [pc, #224] @ (382a74 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38288e │ │ │ │ ldr.w r3, [r4, #1180] @ 0x49c │ │ │ │ bfc r3, #16, #13 │ │ │ │ str.w r3, [r4, #1180] @ 0x49c │ │ │ │ b.n 382842 │ │ │ │ ldr.w r0, [r4, #1096] @ 0x448 │ │ │ │ add.w r6, r4, r6, lsl #2 │ │ │ │ @@ -379833,15 +379831,15 @@ │ │ │ │ bpl.w 3827ae │ │ │ │ ldr r1, [pc, #144] @ (382a78 ) │ │ │ │ ldr r0, [pc, #144] @ (382a7c ) │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r5, #-8] │ │ │ │ add.w r1, r1, #340 @ 0x154 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3827ae │ │ │ │ ldr r2, [pc, #96] @ (382a60 ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3829ca │ │ │ │ ldr r2, [pc, #88] @ (382a64 ) │ │ │ │ @@ -379853,15 +379851,15 @@ │ │ │ │ uxtb r3, r3 │ │ │ │ ldr r0, [pc, #104] @ (382a84 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ add r0, pc │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrb.w r0, [sp, #51] @ 0x33 │ │ │ │ ldr.w r3, [r6, #1108] @ 0x454 │ │ │ │ b.n 3829ca │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -379869,43 +379867,43 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r5, #76] @ 0x4c │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, #76] @ 0x4c │ │ │ │ lsls r4, r4, #3 │ │ │ │ - sbcs r4, r1 │ │ │ │ + sbcs r4, r7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - udf #160 @ 0xa0 │ │ │ │ + udf #208 @ 0xd0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - udf #190 @ 0xbe │ │ │ │ + udf #238 @ 0xee │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r0, #60] @ 0x3c │ │ │ │ lsls r4, r4, #3 │ │ │ │ movs r7, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #162 @ 0xa2 │ │ │ │ + movs r5, #210 @ 0xd2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - svc 148 @ 0x94 │ │ │ │ + svc 196 @ 0xc4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, r5, #4 │ │ │ │ + subs r0, r3, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - svc 90 @ 0x5a │ │ │ │ + svc 138 @ 0x8a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r6, #158 @ 0x9e │ │ │ │ + subs r6, #206 @ 0xce │ │ │ │ lsls r7, r4, #1 │ │ │ │ - svc 40 @ 0x28 │ │ │ │ + svc 88 @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - svc 26 │ │ │ │ + svc 74 @ 0x4a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - udf #210 @ 0xd2 │ │ │ │ + svc 2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #440] @ (382c54 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -379917,26 +379915,26 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #436] @ (382c60 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ mov r7, r3 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ - bl 72c6d4 │ │ │ │ + bl 730560 │ │ │ │ + bl 72c704 │ │ │ │ ldr r2, [pc, #420] @ (382c64 ) │ │ │ │ ldr r1, [pc, #420] @ (382c68 ) │ │ │ │ add.w r3, r5, #96 @ 0x60 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #242 @ 0xf2 │ │ │ │ mov r8, r2 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ ldr.w r3, [r0, #928] @ 0x3a0 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bmi.n 382b36 │ │ │ │ cmp r6, #2 │ │ │ │ beq.n 382b4e │ │ │ │ @@ -380000,21 +379998,21 @@ │ │ │ │ strpl.w r3, [r4, #1128] @ 0x468 │ │ │ │ b.n 382b1a │ │ │ │ ldr.w r3, [r4, #1144] @ 0x478 │ │ │ │ adds r5, #128 @ 0x80 │ │ │ │ orr.w r3, r3, #65536 @ 0x10000 │ │ │ │ orr.w r3, r3, #148 @ 0x94 │ │ │ │ str.w r3, [r4, #1144] @ 0x478 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r1, [pc, #184] @ (382c70 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr.w r3, [r4, #1144] @ 0x478 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 382b20 │ │ │ │ ldr.w r1, [r4, #752] @ 0x2f0 │ │ │ │ movs r5, #1 │ │ │ │ ldrb.w r2, [r4, #1100] @ 0x44c │ │ │ │ @@ -380022,15 +380020,15 @@ │ │ │ │ ldr.w r3, [r1, #924] @ 0x39c │ │ │ │ lsl.w r2, r5, r2 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r1, #924] @ 0x39c │ │ │ │ ldr r3, [r6, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ b.n 382b20 │ │ │ │ ldr.w r3, [r4, #1148] @ 0x47c │ │ │ │ lsls r6, r3, #22 │ │ │ │ bpl.n 382c3c │ │ │ │ ldrh.w r3, [r4, #1154] @ 0x482 │ │ │ │ ldr.w r1, [r4, #1184] @ 0x4a0 │ │ │ │ ldr.w r2, [r4, #1168] @ 0x490 │ │ │ │ @@ -380044,45 +380042,45 @@ │ │ │ │ str.w r3, [r4, #1192] @ 0x4a8 │ │ │ │ bl 3805f4 │ │ │ │ b.n 382b20 │ │ │ │ ldr r0, [pc, #68] @ (382c74 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r1, r5, #360 @ 0x168 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 382b48 │ │ │ │ ldr r3, [pc, #44] @ (382c6c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.n 382b48 │ │ │ │ ldr r0, [pc, #48] @ (382c78 ) │ │ │ │ add.w r1, r5, #360 @ 0x168 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 382b48 │ │ │ │ - subs r5, #232 @ 0xe8 │ │ │ │ + subs r6, #24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r0, r3, r1 │ │ │ │ + adds r0, r1, r2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r2, #92] @ 0x5c │ │ │ │ + str r6, [r0, #96] @ 0x60 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [r6, #12] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - bge.n 382c18 │ │ │ │ + blt.n 382c78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - blt.n 382ca4 │ │ │ │ + blt.n 382d04 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 382c7c │ │ │ │ + bge.n 382cdc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ble.n 382ce8 │ │ │ │ + ble.n 382d48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bgt.n 382c6c │ │ │ │ + ble.n 382ccc │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r2, [pc, #2256] @ 383560 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -380106,23 +380104,23 @@ │ │ │ │ movne.w fp, #5 │ │ │ │ moveq.w fp, #4 │ │ │ │ movne r5, #6 │ │ │ │ moveq r5, #5 │ │ │ │ ite ne │ │ │ │ movne r7, #21 │ │ │ │ moveq r7, #10 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr.w r2, [pc, #2196] @ 383570 │ │ │ │ ldr.w r1, [pc, #2196] @ 383574 │ │ │ │ add.w r3, sl, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr.w r3, [r3, #928] @ 0x3a0 │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ add.w r2, r4, r3, lsl #2 │ │ │ │ ldr.w r2, [r2, #1128] @ 0x468 │ │ │ │ tst.w r2, #960 @ 0x3c0 │ │ │ │ beq.n 382d1a │ │ │ │ @@ -380213,25 +380211,25 @@ │ │ │ │ tst.w r3, #4194304 @ 0x400000 │ │ │ │ bic.w r3, r3, #7864320 @ 0x780000 │ │ │ │ ite ne │ │ │ │ movne.w r2, #5242880 @ 0x500000 │ │ │ │ moveq.w r2, #4718592 @ 0x480000 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r4, #1128] @ 0x468 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr.w r3, [pc, #1864] @ 383584 │ │ │ │ ldr.w r2, [pc, #1864] @ 383588 │ │ │ │ ldr.w r1, [pc, #1864] @ 38358c │ │ │ │ add r3, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr.w r3, [r3, #928] @ 0x3a0 │ │ │ │ lsls r1, r3, #29 │ │ │ │ itt pl │ │ │ │ movpl r2, #8 │ │ │ │ ldrpl.w r3, [r4, #1128] @ 0x468 │ │ │ │ bmi.w 383106 │ │ │ │ @@ -380296,15 +380294,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 38355a │ │ │ │ ldr.w r0, [pc, #1632] @ 383594 │ │ │ │ add.w r1, sl, #392 @ 0x188 │ │ │ │ add r0, pc │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr.w r3, [r0, #140] @ 0x8c │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldrb r1, [r0, #0] │ │ │ │ b.n 382e7e │ │ │ │ ldr.w r2, [r4, #1116] @ 0x45c │ │ │ │ lsls r0, r2, #9 │ │ │ │ @@ -380347,25 +380345,25 @@ │ │ │ │ bicmi.w r3, r3, #7864320 @ 0x780000 │ │ │ │ bicpl.w r3, r3, #7864320 @ 0x780000 │ │ │ │ itete mi │ │ │ │ orrmi.w r3, r3, #6291456 @ 0x600000 │ │ │ │ orrpl.w r3, r3, #6291456 @ 0x600000 │ │ │ │ strmi.w r3, [r4, #1116] @ 0x45c │ │ │ │ strpl.w r3, [r4, #1128] @ 0x468 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr.w r3, [pc, #1444] @ 383598 │ │ │ │ ldr.w r2, [pc, #1444] @ 38359c │ │ │ │ ldr.w r1, [pc, #1444] @ 3835a0 │ │ │ │ add r3, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr.w r3, [r4, #752] @ 0x2f0 │ │ │ │ mov sl, r0 │ │ │ │ ldr.w r3, [r3, #928] @ 0x3a0 │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ itete eq │ │ │ │ moveq.w ip, #5 │ │ │ │ @@ -380418,15 +380416,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ ldr.w r1, [pc, #1276] @ 3835a8 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r0, [pc, #1272] @ 3835ac │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrb.w r1, [r9, r5] │ │ │ │ b.n 383062 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3831c6 │ │ │ │ ldr.w r3, [r4, #1116] @ 0x45c │ │ │ │ bic.w r3, r3, #7864320 @ 0x780000 │ │ │ │ orr.w r3, r3, #4194304 @ 0x400000 │ │ │ │ @@ -380503,15 +380501,15 @@ │ │ │ │ ldr.w r3, [r7, #1108] @ 0x454 │ │ │ │ ldr r0, [pc, #1020] @ (3835b0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ ldr r1, [pc, #1020] @ (3835b4 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrb.w r1, [sp, #51] @ 0x33 │ │ │ │ b.n 38314a │ │ │ │ ldr.w r3, [r4, #1128] @ 0x468 │ │ │ │ bic.w r3, r3, #7864320 @ 0x780000 │ │ │ │ orr.w r3, r3, #4194304 @ 0x400000 │ │ │ │ str.w r3, [r4, #1128] @ 0x468 │ │ │ │ ldr.w r3, [r5, #1108] @ 0x454 │ │ │ │ @@ -380693,15 +380691,15 @@ │ │ │ │ str.w r2, [ip, #1108] @ 0x454 │ │ │ │ b.n 383330 │ │ │ │ ldr r1, [pc, #476] @ (3835e4 ) │ │ │ │ ldr r0, [pc, #480] @ (3835e8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #416 @ 0x1a0 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r3, [r4, #752] @ 0x2f0 │ │ │ │ b.n 382d7c │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 383478 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3834a6 │ │ │ │ lsls r3, r0, #23 │ │ │ │ @@ -380783,15 +380781,15 @@ │ │ │ │ uxtb r1, r1 │ │ │ │ ldr r0, [pc, #340] @ (383628 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [pc, #336] @ (38362c ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r1, [r7, #1108] @ 0x454 │ │ │ │ b.n 3833cc │ │ │ │ ldr r3, [pc, #324] @ (383630 ) │ │ │ │ ldr r2, [pc, #328] @ (383634 ) │ │ │ │ ldr.w r9, [pc, #328] @ 383638 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -380816,15 +380814,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r2, #1108] @ 0x454 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [r2, #1108] @ 0x454 │ │ │ │ mov r2, sl │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3832b2 │ │ │ │ ldr r1, [pc, #268] @ (383644 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [pc, #268] @ (383648 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ @@ -380842,118 +380840,118 @@ │ │ │ │ b.n 383258 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r4, [r1, r4] │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #222 @ 0xde │ │ │ │ + subs r4, #14 │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldrsh r0, [r7, r3] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - bhi.n 3834ec │ │ │ │ + bhi.n 38354c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 383528 │ │ │ │ + bls.n 383588 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r0, r7] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - subs r2, #68 @ 0x44 │ │ │ │ + subs r2, #116 @ 0x74 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bvc.n 38363c │ │ │ │ + bvc.n 38349c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvc.n 38367c │ │ │ │ + bvc.n 3834dc │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r4, [r0, r2] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - bge.n 3834ac │ │ │ │ + bge.n 38350c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #138 @ 0x8a │ │ │ │ + subs r0, #186 @ 0xba │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bpl.n 3834dc │ │ │ │ + bpl.n 38353c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bpl.n 38351c │ │ │ │ + bpl.n 38357c │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r1, #1 │ │ │ │ + subs r0, r7, #1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bls.n 3836a4 │ │ │ │ + bls.n 383504 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 3836a4 │ │ │ │ + bhi.n 383504 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r0, #28 │ │ │ │ + asrs r2, r6, #28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 383668 │ │ │ │ + bvc.n 3834c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mrc2 0, 3, r0, cr0, cr12, {2} │ │ │ │ - bvc.n 383648 │ │ │ │ + mcr2 0, 5, r0, cr0, cr12, {2} │ │ │ │ + bvc.n 3836a8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvc.n 383658 │ │ │ │ + bvc.n 3836b8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvc.n 383664 │ │ │ │ + bvc.n 3836c4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvc.n 383660 │ │ │ │ + bvc.n 3836c0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvc.n 383654 │ │ │ │ + bvc.n 3836b4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvc.n 38364c │ │ │ │ + bvc.n 3836ac │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bmi.n 383564 │ │ │ │ + bmi.n 3835c4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvc.n 38366c │ │ │ │ + bvc.n 3836cc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, #128 @ 0x80 │ │ │ │ + adds r4, #176 @ 0xb0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bvs.n 383690 │ │ │ │ + bvs.n 3834f0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stc2 0, cr0, [r4], {92} @ 0x5c │ │ │ │ - ldc2l 0, cr0, [r8], #-368 @ 0xfffffe90 │ │ │ │ - ldc2l 0, cr0, [r2], #-368 @ 0xfffffe90 │ │ │ │ - stc2l 0, cr0, [sl], #-368 @ 0xfffffe90 │ │ │ │ - stc2l 0, cr0, [r2], #-368 @ 0xfffffe90 │ │ │ │ - mrrc2 0, 5, r0, sl, cr12 │ │ │ │ - mrrc2 0, 5, r0, r0, cr12 @ │ │ │ │ - bpl.n 383678 │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - bpl.n 383680 │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - mcrr2 0, 5, r0, r0, cr12 │ │ │ │ - stc2 0, cr0, [ip], #-368 @ 0xfffffe90 │ │ │ │ - stc2 0, cr0, [r2], #-368 @ 0xfffffe90 │ │ │ │ - bpl.n 383640 │ │ │ │ + ldc2 0, cr0, [r4], #368 @ 0x170 │ │ │ │ + stc2 0, cr0, [r8], #368 @ 0x170 │ │ │ │ + stc2 0, cr0, [r2], #368 @ 0x170 │ │ │ │ + ldc2 0, cr0, [sl], {92} @ 0x5c │ │ │ │ + ldc2 0, cr0, [r2], {92} @ 0x5c │ │ │ │ + stc2 0, cr0, [sl], {92} @ 0x5c │ │ │ │ + stc2 0, cr0, [r0], {92} @ 0x5c │ │ │ │ + bpl.n 3836d8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stc2 0, cr0, [r4], {92} @ 0x5c │ │ │ │ - bmi.n 3835d8 │ │ │ │ + bpl.n 3836e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bpl.n 3836d8 │ │ │ │ + ldc2l 0, cr0, [r0], #-368 @ 0xfffffe90 │ │ │ │ + mrrc2 0, 5, r0, ip, cr12 │ │ │ │ + mrrc2 0, 5, r0, r2, cr12 │ │ │ │ + bpl.n 3836a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bmi.n 3836f0 │ │ │ │ + ldc2 0, cr0, [r4], #-368 @ 0xfffffe90 │ │ │ │ + bpl.n 383638 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bmi.n 38357c │ │ │ │ + bpl.n 383538 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bmi.n 38359c │ │ │ │ + bmi.n 383550 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xfbbe005c │ │ │ │ - bmi.n 383560 │ │ │ │ + bmi.n 3835dc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bmi.n 3835f0 │ │ │ │ + bmi.n 3835fc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xfb78005c │ │ │ │ - bmi.n 3836f4 │ │ │ │ + @ instruction: 0xfbee005c │ │ │ │ + bmi.n 3835c0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xfb66005c │ │ │ │ - bmi.n 3836cc │ │ │ │ + bpl.n 383650 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bmi.n 3836d8 │ │ │ │ + @ instruction: 0xfba8005c │ │ │ │ + bmi.n 383554 │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + @ instruction: 0xfb96005c │ │ │ │ + bmi.n 38372c │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + bmi.n 383738 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ @@ -380963,25 +380961,25 @@ │ │ │ │ mov r7, r2 │ │ │ │ ldr.w r3, [r0, #928] @ 0x3a0 │ │ │ │ add r5, pc │ │ │ │ ldr.w r9, [sp, #64] @ 0x40 │ │ │ │ ldrd r6, sl, [sp, #56] @ 0x38 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bpl.n 3836f0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr.w r3, [pc, #2360] @ 383fc8 │ │ │ │ ldr.w r2, [pc, #2360] @ 383fcc │ │ │ │ ldr.w r1, [pc, #2360] @ 383fd0 │ │ │ │ add r3, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr.w r3, [pc, #2344] @ 383fd4 │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3839fe │ │ │ │ cmp r7, #109 @ 0x6d │ │ │ │ @@ -380997,26 +380995,26 @@ │ │ │ │ ldr.w r0, [pc, #2308] @ 383fe0 │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #444 @ 0x1bc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ - bl 730794 │ │ │ │ + b.w 87fe54 │ │ │ │ + bl 7307c4 │ │ │ │ ldr.w r3, [pc, #2284] @ 383fe4 │ │ │ │ ldr.w r2, [pc, #2284] @ 383fe8 │ │ │ │ ldr.w r1, [pc, #2284] @ 383fec │ │ │ │ add r3, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr.w r3, [pc, #2240] @ 383fd4 │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3839c4 │ │ │ │ cmp r7, #41 @ 0x29 │ │ │ │ @@ -381248,15 +381246,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r8 │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1548] @ 383ffc │ │ │ │ ldrb.w r1, [r4, #1100] @ 0x44c │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 383720 │ │ │ │ ldr.w r3, [pc, #1528] @ 383ff8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3836ba │ │ │ │ ldr.w r3, [pc, #1480] @ 383fd8 │ │ │ │ @@ -381268,15 +381266,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r8 │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1492] @ 384000 │ │ │ │ ldrb.w r1, [r4, #1100] @ 0x44c │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3836ba │ │ │ │ lsls r5, r6, #30 │ │ │ │ bmi.w 383e56 │ │ │ │ movw r3, #50175 @ 0xc3ff │ │ │ │ movt r3, #113 @ 0x71 │ │ │ │ ands r3, r6 │ │ │ │ str.w r3, [r4, #1108] @ 0x454 │ │ │ │ @@ -381305,15 +381303,15 @@ │ │ │ │ ldr.w r1, [pc, #1400] @ 384004 │ │ │ │ ldr.w r0, [pc, #1400] @ 384008 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #500 @ 0x1f4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldrb.w r3, [fp, #145] @ 0x91 │ │ │ │ cbz r3, 383ada │ │ │ │ bic.w r6, r6, #3221225472 @ 0xc0000000 │ │ │ │ bic.w r6, r6, #3 │ │ │ │ str.w r6, [r4, #1256] @ 0x4e8 │ │ │ │ b.n 383a4c │ │ │ │ str.w r6, [r4, #1132] @ 0x46c │ │ │ │ @@ -381353,15 +381351,15 @@ │ │ │ │ lsls r2, r3 │ │ │ │ ldr.w r3, [r1, #924] @ 0x39c │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r1, #924] @ 0x39c │ │ │ │ ldr.w r3, [fp, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr.w r3, [r4, #1128] @ 0x468 │ │ │ │ tst.w r3, #24 │ │ │ │ beq.w 383eb4 │ │ │ │ mov r0, r4 │ │ │ │ bl 38269c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -381506,15 +381504,15 @@ │ │ │ │ lsls r2, r3 │ │ │ │ ldr.w r3, [r1, #924] @ 0x39c │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r1, #924] @ 0x39c │ │ │ │ ldr.w r3, [fp, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ b.n 383b4e │ │ │ │ str.w r6, [r4, #1140] @ 0x474 │ │ │ │ b.n 383a4c │ │ │ │ and.w r2, r6, #32768 @ 0x8000 │ │ │ │ cmp r6, #0 │ │ │ │ blt.w 383e64 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -381561,15 +381559,15 @@ │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r0, #924] @ 0x39c │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [fp, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 383a4c │ │ │ │ ldr.w r3, [r4, #1132] @ 0x46c │ │ │ │ tst.w r3, #24 │ │ │ │ bne.w 383b48 │ │ │ │ b.n 383a4c │ │ │ │ movw r3, #61567 @ 0xf07f │ │ │ │ @@ -381588,15 +381586,15 @@ │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r1, #924] @ 0x39c │ │ │ │ ldr.w r3, [fp, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldr r3, [pc, #436] @ (383fd8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 383a4c │ │ │ │ ldr r1, [pc, #508] @ (38402c ) │ │ │ │ ldr r0, [pc, #512] @ (384030 ) │ │ │ │ @@ -381677,27 +381675,27 @@ │ │ │ │ ldr.w r3, [r0, #924] @ 0x39c │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r0, #924] @ 0x39c │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [fp, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ ldr r5, [pc, #288] @ (384044 ) │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r2, [pc, #284] @ (384048 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #284] @ (38404c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr.w r3, [r4, #1144] @ 0x478 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 383a4c │ │ │ │ ldr.w r1, [r4, #752] @ 0x2f0 │ │ │ │ movs r5, #1 │ │ │ │ ldrb.w r2, [r4, #1100] @ 0x44c │ │ │ │ @@ -381741,112 +381739,112 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #472 @ 0x1d8 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r5, r4] │ │ │ │ lsls r4, r4, #3 │ │ │ │ - adds r1, #238 @ 0xee │ │ │ │ + adds r2, #30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r7!, {r1} │ │ │ │ + ldmia r7!, {r1, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3, r4} │ │ │ │ + ldmia r7!, {r1, r2, r3, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #170 @ 0xaa │ │ │ │ + adds r1, #218 @ 0xda │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r1!, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r2, {r2, r3} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r1, #136 @ 0x88 │ │ │ │ + adds r1, #184 @ 0xb8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r6!, {r2, r3, r4, r7} │ │ │ │ + ldmia r6, {r2, r3, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r6!, {r3, r4, r5, r7} │ │ │ │ + ldmia r6, {r3, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r1, #70 @ 0x46 │ │ │ │ + adds r1, #118 @ 0x76 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r1!, {r3, r4, r5, r6} │ │ │ │ + ldmia r1!, {r3, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r4, lr │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 3840f4 │ │ │ │ + beq.n 383f54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - beq.n 384084 │ │ │ │ + beq.n 3840e4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r5, #246 @ 0xf6 │ │ │ │ + cmp r6, #38 @ 0x26 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - beq.n 383fec │ │ │ │ + bne.n 38404c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r5, #154 @ 0x9a │ │ │ │ + cmp r5, #202 @ 0xca │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r4, {r3, r4} │ │ │ │ + ldmia r4!, {r3, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r4, #168 @ 0xa8 │ │ │ │ + cmp r4, #216 @ 0xd8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r7, {r1, r2, r3, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r4, #58 @ 0x3a │ │ │ │ + cmp r4, #106 @ 0x6a │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r6, {r2, r4, r6, r7} │ │ │ │ + ldmia r7!, {r2} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r3, #22 │ │ │ │ + cmp r3, #70 @ 0x46 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r1!, {r2, r4, r7} │ │ │ │ + ldmia r1!, {r2, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r2, #88 @ 0x58 │ │ │ │ + cmp r2, #136 @ 0x88 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r2, #60 @ 0x3c │ │ │ │ + cmp r2, #108 @ 0x6c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r4!, {r1, r2, r3, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r1, #240 @ 0xf0 │ │ │ │ + cmp r2, #32 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r4, {r1, r4} │ │ │ │ + ldmia r4!, {r1, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r1, #90 @ 0x5a │ │ │ │ + cmp r1, #138 @ 0x8a │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r6!, {r4, r5, r6} │ │ │ │ + stmia r6!, {r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r6!, {r2, r3, r7} │ │ │ │ + stmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r1, #2 │ │ │ │ + cmp r1, #50 @ 0x32 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r3!, {r2, r6} │ │ │ │ + ldmia r3!, {r2, r4, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r0, #212 @ 0xd4 │ │ │ │ + cmp r1, #4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r7!, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r3!, {r2, r4, r5} │ │ │ │ + ldmia r3!, {r2, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00384064 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r1, [pc, #84] @ (3840d4 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r2, [pc, #84] @ (3840d8 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (3840dc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ cmp r4, #0 │ │ │ │ blt.n 3840be │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, r4 │ │ │ │ ble.n 3840be │ │ │ │ mov.w r3, #1264 @ 0x4f0 │ │ │ │ movw r2, #4248 @ 0x1098 │ │ │ │ @@ -381864,19 +381862,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - cmp r0, #6 │ │ │ │ + cmp r0, #54 @ 0x36 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r5!, {r1, r2, r4} │ │ │ │ + stmia r5!, {r1, r2, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r5!, {r2, r4, r5} │ │ │ │ + stmia r5!, {r2, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #76] @ (38413c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -381906,28 +381904,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (38414c ) │ │ │ │ ldr r1, [r0, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #36] @ (384150 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3840fe │ │ │ │ nop │ │ │ │ ldr r2, [pc, #696] @ (3843f8 ) │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r7, #16] │ │ │ │ lsls r2, r2, #3 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 3841b8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -381958,31 +381956,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38417a │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #32] @ (3841c8 ) │ │ │ │ ldrd r1, r3, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b.n 38417a │ │ │ │ ldr r2, [pc, #224] @ (38429c ) │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r5, r7} │ │ │ │ + ldmia r2!, {r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (3841d8 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ nop │ │ │ │ ldr r2, [r2, #8] │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -381991,15 +381989,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (38422c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (384230 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #44] @ (384234 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ @@ -382007,21 +382005,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r0, #162 @ 0xa2 │ │ │ │ + cmp r0, #210 @ 0xd2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r4, r1, #4 │ │ │ │ + lsls r4, r7, #4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [pc, #536] @ (38444c ) │ │ │ │ + ldr r6, [pc, #728] @ (38450c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r2, {r2, r4, r5, r6} │ │ │ │ + ldmia r2, {r2, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (3842b0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -382030,26 +382028,26 @@ │ │ │ │ ldr r1, [pc, #104] @ (3842b8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #88] @ (3842bc ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #88] @ (3842c0 ) │ │ │ │ movs r3, #189 @ 0xbd │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #1 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #72] @ (3842c4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 37fe7c │ │ │ │ ldr r1, [pc, #64] @ (3842c8 ) │ │ │ │ str.w r0, [r4, #752] @ 0x2f0 │ │ │ │ @@ -382061,25 +382059,25 @@ │ │ │ │ bl 3289c0 │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 328ae4 │ │ │ │ - cmp r0, #72 @ 0x48 │ │ │ │ + cmp r0, #120 @ 0x78 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r6, r5, #2 │ │ │ │ + lsls r6, r3, #3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [pc, #168] @ (384364 ) │ │ │ │ + ldr r6, [pc, #360] @ (384424 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r5} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r2!, {r1, r6} │ │ │ │ + ldmia r2!, {r1, r4, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bls.n 3842f0 │ │ │ │ + bls.n 384350 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r1, r5, #11 │ │ │ │ ... │ │ │ │ │ │ │ │ 003842cc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -382313,15 +382311,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 384418 │ │ │ │ ldr r0, [pc, #116] @ (384568 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ mov r4, r2 │ │ │ │ b.n 384418 │ │ │ │ ldr r2, [pc, #100] @ (38456c ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -382332,15 +382330,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 384430 │ │ │ │ ldr r0, [pc, #84] @ (384570 ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w ip, [r3, #20] │ │ │ │ b.n 384430 │ │ │ │ ldr r2, [pc, #68] @ (384574 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -382350,36 +382348,36 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 384498 │ │ │ │ ldr r0, [pc, #52] @ (384578 ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w ip, [r3, #24] │ │ │ │ b.n 384498 │ │ │ │ blx 28ae20 │ │ │ │ ldr r0, [pc, #776] @ (384864 ) │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #992] @ (384944 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r3} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r4, [r1, r0] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r6, r7} │ │ │ │ + stmia r7!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ mov r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -382394,15 +382392,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r4, #780] @ 0x30c │ │ │ │ ldr.w r0, [r4, #784] @ 0x310 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ │ │ │ │ 003845c0 : │ │ │ │ movs r3, #1 │ │ │ │ str r1, [r0, #0] │ │ │ │ str r3, [r0, #8] │ │ │ │ strd r3, r3, [r0, #12] │ │ │ │ movs r0, #0 │ │ │ │ @@ -382410,15 +382408,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3845e0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ str r2, [r1, #80] @ 0x50 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -382426,29 +382424,29 @@ │ │ │ │ ldr r2, [pc, #44] @ (384628 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (38462c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #32] @ (384630 ) │ │ │ │ ldr r1, [pc, #36] @ (384634 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72ca00 │ │ │ │ + b.w 72ca30 │ │ │ │ nop │ │ │ │ - movs r4, #190 @ 0xbe │ │ │ │ + movs r4, #238 @ 0xee │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stc2 0, cr0, [r4, #-324] @ 0xfffffebc │ │ │ │ - ldr r2, [pc, #504] @ (384828 ) │ │ │ │ + ldc2 0, cr0, [r4, #-324]! @ 0xfffffebc │ │ │ │ + ldr r2, [pc, #696] @ (3848e8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [r2, #76] @ 0x4c │ │ │ │ lsls r2, r2, #3 │ │ │ │ lsls r5, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -382462,35 +382460,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #164] @ (384704 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #160] @ (384708 ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #24 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r0, r7 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #140] @ (38470c ) │ │ │ │ ldr r1, [pc, #140] @ (384710 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #88] @ 3846f0 │ │ │ │ ldr r2, [pc, #120] @ (384714 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -382519,30 +382517,30 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #106 @ 0x6a │ │ │ │ + movs r4, #154 @ 0x9a │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stc2 0, cr0, [ip], #324 @ 0x144 │ │ │ │ - ldr r2, [pc, #160] @ (3847a4 ) │ │ │ │ + ldc2l 0, cr0, [ip], {81} @ 0x51 │ │ │ │ + ldr r2, [pc, #352] @ (384864 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r0!, {r4} │ │ │ │ + ldmia r0!, {r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r7!, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r0!, {r2, r3, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, sp, #584 @ 0x248 │ │ │ │ + add r2, sp, #776 @ 0x308 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, sp, #672 @ 0x2a0 │ │ │ │ + add r2, sp, #864 @ 0x360 │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r4, [r0, #68] @ 0x44 │ │ │ │ lsls r2, r2, #3 │ │ │ │ - bmi.n 3846b0 │ │ │ │ + bmi.n 384710 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 384770 │ │ │ │ sub sp, #12 │ │ │ │ @@ -382550,34 +382548,34 @@ │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ ldr r1, [pc, #64] @ (384778 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r3, #0 │ │ │ │ movt r3, #65535 @ 0xffff │ │ │ │ strh.w r2, [r0, #932] @ 0x3a4 │ │ │ │ str.w r3, [r0, #928] @ 0x3a0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r3, #134 @ 0x86 │ │ │ │ + movs r3, #182 @ 0xb6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r7!, {r2, r5} │ │ │ │ + stmia r7!, {r2, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r7!, {r1, r3, r4, r5} │ │ │ │ + stmia r7!, {r1, r3, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r3, [r0, #929] @ 0x3a1 │ │ │ │ @@ -382606,15 +382604,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ orr.w r3, r3, #16 │ │ │ │ strb.w r3, [r4, #928] @ 0x3a0 │ │ │ │ ldr.w r0, [r4, #924] @ 0x39c │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ nop │ │ │ │ cmp r2, #17 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcc.n 384808 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r3 │ │ │ │ @@ -382716,15 +382714,15 @@ │ │ │ │ ldrb.w r0, [r2, #928] @ 0x3a0 │ │ │ │ tst.w r0, #32 │ │ │ │ beq.n 384894 │ │ │ │ orr.w ip, r0, #16 │ │ │ │ ldr.w r0, [r2, #924] @ 0x39c │ │ │ │ strb.w ip, [r2, #928] @ 0x3a0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 384894 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -382857,15 +382855,15 @@ │ │ │ │ ands.w r1, r1, #16 │ │ │ │ bne.w 384942 │ │ │ │ ldr.w r0, [r3, #924] @ 0x39c │ │ │ │ bic.w r2, r2, #16 │ │ │ │ strb.w r2, [r3, #928] @ 0x3a0 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r0, [r3, #928] @ 0x3a0 │ │ │ │ ldrb.w r2, [r3, #929] @ 0x3a1 │ │ │ │ lsls r1, r0, #26 │ │ │ │ bpl.n 384b5c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ tst.w r2, #32 │ │ │ │ @@ -382894,15 +382892,15 @@ │ │ │ │ mov r1, ip │ │ │ │ bic.w r2, r2, #32 │ │ │ │ mov.w lr, #1 │ │ │ │ strb.w r2, [r3, #929] @ 0x3a1 │ │ │ │ strb.w lr, [r3, #933] @ 0x3a5 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 3800bc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r2, [r3, #928] @ 0x3a0 │ │ │ │ lsls r1, r2, #27 │ │ │ │ ittt pl │ │ │ │ ldrbpl.w r2, [r3, #929] @ 0x3a1 │ │ │ │ @@ -382926,25 +382924,25 @@ │ │ │ │ strb.w r0, [r3, #931] @ 0x3a3 │ │ │ │ lsls r1, r2, #26 │ │ │ │ bpl.w 384942 │ │ │ │ ldr.w r0, [r3, #924] @ 0x39c │ │ │ │ orr.w r2, r2, #16 │ │ │ │ movs r1, #1 │ │ │ │ strb.w r2, [r3, #928] @ 0x3a0 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 384a72 │ │ │ │ orr.w r2, r0, #16 │ │ │ │ b.n 384a80 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (384bb8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ ldrsh r2, [r1, r7] │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -382952,23 +382950,23 @@ │ │ │ │ ldr r2, [pc, #72] @ (384c1c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (384c20 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #60] @ (384c24 ) │ │ │ │ ldr r1, [pc, #64] @ (384c28 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #48] @ (384c2c ) │ │ │ │ ldr r3, [pc, #52] @ (384c30 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ @@ -382976,26 +382974,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r2, r3, #4 │ │ │ │ + subs r2, r1, #5 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf72c0051 │ │ │ │ - add lr, r4 │ │ │ │ + @ instruction: 0xf75c0051 │ │ │ │ + add lr, sl │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrsh r4, [r2, r6] │ │ │ │ lsls r2, r2, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r2!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 384ca0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -383003,15 +383001,15 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #88] @ (384ca8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrh.w r2, [r0, #928] @ 0x3a0 │ │ │ │ mov r3, r0 │ │ │ │ cmp.w r2, #65280 @ 0xff00 │ │ │ │ beq.n 384c78 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 3800bc │ │ │ │ @@ -383026,19 +383024,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - subs r2, r4, #2 │ │ │ │ + subs r2, r2, #3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r2!, {r7} │ │ │ │ + stmia r2!, {r4, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r2!, {r1, r2, r4, r7} │ │ │ │ + stmia r2!, {r1, r2, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #152] @ (384d58 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -383048,15 +383046,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #116] @ 384d50 │ │ │ │ ldr r2, [pc, #132] @ (384d64 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -383070,23 +383068,23 @@ │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 336634 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r5, #924 @ 0x39c │ │ │ │ bl 336584 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ bl 37fe7c │ │ │ │ str.w r0, [r5, #920] @ 0x398 │ │ │ │ add sp, #24 │ │ │ │ @@ -383097,25 +383095,25 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r2, r5} │ │ │ │ + stmia r2!, {r1, r2, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, r5, #0 │ │ │ │ + subs r0, r3, #1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r2!, {} │ │ │ │ + stmia r2!, {r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrsh r6, [r2, r2] │ │ │ │ lsls r2, r2, #3 │ │ │ │ - add r4, pc, #224 @ (adr r4, 384e4c ) │ │ │ │ + add r4, pc, #416 @ (adr r4, 384f0c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, pc, #112 @ (adr r4, 384de0 ) │ │ │ │ + add r4, pc, #304 @ (adr r4, 384ea0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #756] @ (385074 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -383127,15 +383125,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #748] @ (38507c ) │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #748] @ (385080 ) │ │ │ │ mov r7, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cmp r5, #17 │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ sbcs.w r2, r6, #0 │ │ │ │ bcc.n 384dfa │ │ │ │ ldr r2, [pc, #728] @ (385084 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -383148,15 +383146,15 @@ │ │ │ │ ldr r1, [pc, #720] @ (385090 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ cmp r5, #16 │ │ │ │ bhi.n 384e4c │ │ │ │ tbh [pc, r5, lsl #1] │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r2, r7 │ │ │ │ movs r2, r7 │ │ │ │ @@ -383244,15 +383242,15 @@ │ │ │ │ ldr r2, [pc, #496] @ (3850a4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #464] @ (385098 ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [pc, #476] @ (3850a8 ) │ │ │ │ mov.w ip, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, r0] │ │ │ │ @@ -383271,29 +383269,29 @@ │ │ │ │ bpl.n 384e5e │ │ │ │ ldr r0, [pc, #448] @ (3850b0 ) │ │ │ │ strd r3, ip, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 384e5e │ │ │ │ ldrh.w r2, [r0, #934] @ 0x3a6 │ │ │ │ ldr r3, [pc, #428] @ (3850b4 ) │ │ │ │ ldr r1, [pc, #428] @ (3850b8 ) │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #428] @ (3850bc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #412] @ (3850c0 ) │ │ │ │ mov r3, r6 │ │ │ │ mov.w ip, #0 │ │ │ │ add r2, pc │ │ │ │ b.n 384e54 │ │ │ │ ldrh.w r2, [r0, #932] @ 0x3a4 │ │ │ │ @@ -383303,15 +383301,15 @@ │ │ │ │ ldr r2, [pc, #404] @ (3850cc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #388] @ (3850d0 ) │ │ │ │ mov r3, r6 │ │ │ │ mov.w ip, #0 │ │ │ │ add r2, pc │ │ │ │ b.n 384e54 │ │ │ │ ldr r3, [pc, #380] @ (3850d4 ) │ │ │ │ @@ -383320,15 +383318,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldrh.w r6, [r0, #930] @ 0x3a2 │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #364] @ (3850e0 ) │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ mov.w ip, #0 │ │ │ │ b.n 384e54 │ │ │ │ ldr r2, [pc, #260] @ (385084 ) │ │ │ │ @@ -383342,15 +383340,15 @@ │ │ │ │ ldr r1, [pc, #348] @ (3850ec ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #332] @ (3850f0 ) │ │ │ │ mov r3, r6 │ │ │ │ mov.w ip, #0 │ │ │ │ add r2, pc │ │ │ │ b.n 384e54 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ @@ -383365,27 +383363,27 @@ │ │ │ │ lsls r1, r1, #25 │ │ │ │ orr.w r0, r0, #2 │ │ │ │ strh.w r0, [r3, #936] @ 0x3a8 │ │ │ │ bpl.w 384ea0 │ │ │ │ ldr.w r0, [r3, #924] @ 0x39c │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 384ea0 │ │ │ │ ldr r2, [pc, #264] @ (3850f4 ) │ │ │ │ ldr r1, [pc, #264] @ (3850f8 ) │ │ │ │ ldr r0, [pc, #268] @ (3850fc ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 384db6 │ │ │ │ movs r6, #0 │ │ │ │ b.n 384fa2 │ │ │ │ movs r6, #0 │ │ │ │ b.n 384ec4 │ │ │ │ movs r6, #0 │ │ │ │ @@ -383406,125 +383404,125 @@ │ │ │ │ ldr r1, [pc, #216] @ (385108 ) │ │ │ │ ldr r0, [pc, #216] @ (38510c ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 384e9e │ │ │ │ ldr r2, [pc, #200] @ (385110 ) │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r1, [pc, #200] @ (385114 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #200] @ (385118 ) │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 384f88 │ │ │ │ ldr r2, [pc, #188] @ (38511c ) │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r1, [pc, #188] @ (385120 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #188] @ (385124 ) │ │ │ │ adds r2, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 384e9e │ │ │ │ - adds r2, r5, #5 │ │ │ │ + adds r2, r3, #6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r1!, {r6} │ │ │ │ + stmia r1!, {r4, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r1!, {r1, r2, r4, r6} │ │ │ │ + stmia r1!, {r1, r2, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r6, #4 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r6, #4 │ │ │ │ + adds r2, r4, #5 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adc.w r0, r2, #13697024 @ 0xd10000 │ │ │ │ - cmn r0, r0 │ │ │ │ + sbcs.w r0, r2, #13697024 @ 0xd10000 │ │ │ │ + cmn r0, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, pc, #328 @ (adr r4, 3851e0 ) │ │ │ │ + add r4, pc, #520 @ (adr r4, 3852a0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r7, #0 │ │ │ │ + adds r6, r5, #1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - rors r6, r1 │ │ │ │ + rors r6, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - orr.w r0, sl, #13697024 @ 0xd10000 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ + orns r0, sl, #13697024 @ 0xd10000 │ │ │ │ + stmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r5, [pc, #736] @ (385390 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r3} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, r4, r7 │ │ │ │ + adds r2, r2, #0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adcs r2, r6 │ │ │ │ + sbcs r2, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf3ee0051 │ │ │ │ - itt le │ │ │ │ - lslle r3, r2, #1 │ │ │ │ - suble r0, r7, r6 │ │ │ │ + ands.w r0, lr, #13697024 @ 0xd10000 │ │ │ │ + stmia r0!, {r2, r3} │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + subs r0, r5, r7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adcs r0, r1 │ │ │ │ + adcs r0, r7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ubfx r0, r4, #1, #18 │ │ │ │ - itet ge │ │ │ │ + @ instruction: 0xf3f40051 │ │ │ │ + itte le │ │ │ │ + lslle r3, r2, #1 │ │ │ │ + suble r4, r0, r7 │ │ │ │ + lslgt r7, r4, #1 │ │ │ │ + @ instruction: 0xf3d00051 │ │ │ │ + adcs r6, r1 │ │ │ │ + lsls r4, r2, #1 │ │ │ │ + itee ge │ │ │ │ lslge r3, r2, #1 │ │ │ │ - sublt r4, r2, r6 │ │ │ │ - lslge r7, r4, #1 │ │ │ │ + sublt r0, r2, r6 │ │ │ │ + lsllt r7, r4, #1 │ │ │ │ usat r0, #17, r0, asr #1 │ │ │ │ asrs r6, r3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ittt vc │ │ │ │ - lslvc r3, r2, #1 │ │ │ │ - subvc r0, r4, r5 │ │ │ │ - lslvc r7, r4, #1 │ │ │ │ - @ instruction: 0xf3700051 │ │ │ │ - lsrs r6, r5 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ - itet vs │ │ │ │ - lslvs r3, r2, #1 │ │ │ │ - subvc r0, r0, r4 │ │ │ │ - lslvs r7, r4, #1 │ │ │ │ - bkpt 0x00f8 │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - itee lt │ │ │ │ - lsllt r3, r2, #1 │ │ │ │ - bkpt 0x00d8 │ │ │ │ - lslge r3, r2, #1 │ │ │ │ - subs r6, r7, r2 │ │ │ │ + itte ls │ │ │ │ + lslls r3, r2, #1 │ │ │ │ + subls r0, r6, r4 │ │ │ │ + lslhi r7, r4, #1 │ │ │ │ + it cs │ │ │ │ + lslcs r3, r2, #1 │ │ │ │ + ittt al │ │ │ │ + lslal r3, r2, #1 │ │ │ │ + it eq @ unpredictable │ │ │ │ + lsleq r3, r2, #1 │ │ │ │ + subs r6, r5, r3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bkpt 0x00b6 │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - bkpt 0x00e4 │ │ │ │ + bkpt 0x00e6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r6, r4, r2 │ │ │ │ + ite ne │ │ │ │ + lslne r3, r2, #1 │ │ │ │ + subeq r6, r2, r3 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bkpt 0x009c │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - itee cc │ │ │ │ - lslcc r3, r2, #1 │ │ │ │ - subcs r6, r1, r2 │ │ │ │ - lslcs r7, r4, #1 │ │ │ │ - bkpt 0x0084 │ │ │ │ + bkpt 0x00cc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bkpt 0x00f2 │ │ │ │ + ittt vs │ │ │ │ + lslvs r3, r2, #1 │ │ │ │ + subvs r6, r7, r2 │ │ │ │ + lslvs r7, r4, #1 │ │ │ │ + bkpt 0x00b4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - mov.w ip, #4096 @ 0x1000 │ │ │ │ + ittt cs │ │ │ │ + lslcs r3, r2, #1 │ │ │ │ + stmdbcs sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ + movcs.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #828] @ (385478 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #828] @ (38547c ) │ │ │ │ ldr r2, [pc, #828] @ (385480 ) │ │ │ │ @@ -383532,26 +383530,26 @@ │ │ │ │ add.w r6, r4, #16 │ │ │ │ mov r9, r3 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ ldrd r7, sl, [sp, #48] @ 0x30 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #808] @ (385484 ) │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #808] @ (385488 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #808] @ (38548c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cmp r5, #16 │ │ │ │ bhi.n 38518c │ │ │ │ tbb [pc, r5] │ │ │ │ lsrs r2, r1, #5 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ lsrs r7, r0, #5 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ @@ -383601,15 +383599,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 385198 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #696] @ (3854a4 ) │ │ │ │ strd r7, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 385198 │ │ │ │ ldr r2, [pc, #680] @ (3854a8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 385190 │ │ │ │ ldr r2, [pc, #680] @ (3854ac ) │ │ │ │ add r2, pc │ │ │ │ b.n 385190 │ │ │ │ @@ -383749,48 +383747,48 @@ │ │ │ │ ldr r0, [pc, #280] @ (3854c0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr r0, [pc, #264] @ (3854c4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #264] @ (3854c8 ) │ │ │ │ ldr r1, [pc, #268] @ (3854cc ) │ │ │ │ add r0, pc │ │ │ │ ldrh.w r4, [r8, #930] @ 0x3a2 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ bl 384c34 │ │ │ │ strh.w r4, [r8, #930] @ 0x3a2 │ │ │ │ b.n 3851b0 │ │ │ │ bic.w r3, r3, #2 │ │ │ │ ldr.w r0, [r8, #924] @ 0x39c │ │ │ │ strh.w r3, [r8, #936] @ 0x3a8 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrh.w r3, [r8, #936] @ 0x3a8 │ │ │ │ b.n 3852ca │ │ │ │ ldr r2, [pc, #216] @ (3854d0 ) │ │ │ │ ldr r1, [pc, #220] @ (3854d4 ) │ │ │ │ ldr r0, [pc, #220] @ (3854d8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str.w r9, [sp, #52] @ 0x34 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ and.w r2, r1, #1 │ │ │ │ lsrs r1, r1, #1 │ │ │ │ bl 3802c8 │ │ │ │ ldrh.w r3, [r8, #936] @ 0x3a8 │ │ │ │ cbz r0, 38545c │ │ │ │ orr.w r3, r3, #1 │ │ │ │ strh.w r3, [r8, #936] @ 0x3a8 │ │ │ │ @@ -383804,70 +383802,70 @@ │ │ │ │ lsls r1, r2, #25 │ │ │ │ strh.w r3, [r8, #936] @ 0x3a8 │ │ │ │ bpl.w 3851b0 │ │ │ │ ldr.w r0, [r8, #924] @ 0x39c │ │ │ │ movs r1, #1 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldrh.w r2, [r8, #934] @ 0x3a6 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ ldrh.w r1, [r8, #940] @ 0x3ac │ │ │ │ strh.w r1, [r8, #928] @ 0x3a0 │ │ │ │ strh.w r3, [r8, #936] @ 0x3a8 │ │ │ │ lsls r4, r2, #24 │ │ │ │ bpl.w 3851b0 │ │ │ │ b.n 38543e │ │ │ │ - adds r6, r5, r6 │ │ │ │ + adds r6, r3, r7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - pop {r1, r2, r3, r4, r7, pc} │ │ │ │ + pop {r1, r2, r3, r6, r7, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r2, r7, pc} │ │ │ │ + pop {r2, r4, r5, r7, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sub.w r0, r0, #81 @ 0x51 │ │ │ │ - subs r7, #30 │ │ │ │ + rsbs r0, r0, #81 @ 0x51 │ │ │ │ + subs r7, #78 @ 0x4e │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r2, #58 @ 0x3a │ │ │ │ lsls r4, r4, #3 │ │ │ │ - add r1, pc, #88 @ (adr r1, 3854ec ) │ │ │ │ + add r1, pc, #280 @ (adr r1, 3855ac ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r4, r5, pc} │ │ │ │ + pop {r1, r3, r5, r6, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r5, [pc, #736] @ (385784 ) │ │ │ │ movs r0, r0 │ │ │ │ - pop {r5, r6, r7, pc} │ │ │ │ + bkpt 0x0010 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r1, r2, r3, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r4, pc} │ │ │ │ + pop {r6, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r1, r4, r5, r6, r7} │ │ │ │ + pop {r1, r5, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r2, r5, r6, r7} │ │ │ │ + pop {r2, r4, pc} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r1, #29 │ │ │ │ + asrs r2, r7, #29 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cbnz r4, 385510 │ │ │ │ + cbnz r4, 38551c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r0, 38553a │ │ │ │ + pop {r3} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r6, #28 │ │ │ │ + asrs r0, r4, #29 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - vqadd.s64 q0, q7, │ │ │ │ - subs r4, #188 @ 0xbc │ │ │ │ + vqadd.s32 q8, q7, │ │ │ │ + subs r4, #236 @ 0xec │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r6, #27 │ │ │ │ + asrs r6, r4, #28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - revsh r0, r6 │ │ │ │ + cbnz r0, 385520 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r0, 385546 │ │ │ │ + cbnz r0, 385552 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #32 │ │ │ │ bhi.n 38550a │ │ │ │ tbb [pc, r0] │ │ │ │ asrs r5, r6, #4 │ │ │ │ @@ -383924,45 +383922,45 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #44] @ (385580 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #608] @ 0x260 │ │ │ │ + ldr r5, [sp, #800] @ 0x320 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r0, 3855ae │ │ │ │ + cbnz r0, 3855ba │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r0, 3855b2 │ │ │ │ + cbnz r0, 3855be │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r6, r4] │ │ │ │ + ldrb r4, [r4, r5] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbnz r0, 3855b8 │ │ │ │ + cbnz r0, 3855c4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r4, 3855ba │ │ │ │ + cbnz r4, 3855c6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r4, 3855be │ │ │ │ + cbnz r4, 3855ca │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r0, 3855c2 │ │ │ │ + cbnz r0, 3855ce │ │ │ │ lsls r3, r2, #1 │ │ │ │ - revsh r0, r5 │ │ │ │ + cbnz r0, 3855c6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r7, #2 │ │ │ │ + lsls r4, r5, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (3855a8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ ldrsb r0, [r0, r2] │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -383971,25 +383969,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (385620 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #80] @ (385624 ) │ │ │ │ ldr r1, [pc, #80] @ (385628 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #64] @ (38562c ) │ │ │ │ ldr r3, [pc, #68] @ (385630 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #68] @ (385634 ) │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #64] @ (385638 ) │ │ │ │ @@ -384004,28 +384002,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - asrs r4, r7, #21 │ │ │ │ + asrs r4, r5, #22 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldc 0, cr0, [lr, #-324]! @ 0xfffffebc │ │ │ │ - subs r2, #186 @ 0xba │ │ │ │ + stcl 0, cr0, [lr, #-324]! @ 0xfffffebc │ │ │ │ + subs r2, #234 @ 0xea │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stcl 0, cr0, [r6, #-324] @ 0xfffffebc │ │ │ │ - stcl 0, cr0, [r0, #-324]! @ 0xfffffebc │ │ │ │ + ldcl 0, cr0, [r6, #-324]! @ 0xfffffebc │ │ │ │ + ldc 0, cr0, [r0, #324] @ 0x144 │ │ │ │ lsls r1, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r2, [r4, r0] │ │ │ │ lsls r2, r2, #3 │ │ │ │ lsls r3, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - rev16 r4, r4 │ │ │ │ + hlt 0x0014 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 385684 │ │ │ │ sub sp, #12 │ │ │ │ @@ -384033,31 +384031,31 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (38568c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #937] @ 0x3a9 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - asrs r2, r5, #19 │ │ │ │ + asrs r2, r3, #20 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - rev r0, r4 │ │ │ │ + rev16 r0, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - rev16 r2, r0 │ │ │ │ + rev16 r2, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 3856f8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -384065,15 +384063,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #84] @ (385700 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r2, [r0, #932] @ 0x3a4 │ │ │ │ mov r3, r0 │ │ │ │ lsrs r2, r2, #3 │ │ │ │ cmp r2, #31 │ │ │ │ beq.n 3856d4 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -384089,19 +384087,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - asrs r6, r2, #18 │ │ │ │ + asrs r6, r0, #19 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cbnz r0, 385734 │ │ │ │ + rev r0, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r6, 38573e │ │ │ │ + rev r6, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #160] @ (3857b8 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -384111,15 +384109,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #124] @ 3857b0 │ │ │ │ ldr r2, [pc, #140] @ (3857c4 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -384133,23 +384131,23 @@ │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 336634 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r5, #924 @ 0x39c │ │ │ │ bl 336584 │ │ │ │ ldr r1, [pc, #72] @ (3857d0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ bl 37fe7c │ │ │ │ str.w r0, [r5, #920] @ 0x398 │ │ │ │ @@ -384163,27 +384161,27 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 3857dc │ │ │ │ + cbnz r2, 3857e8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r4, #16 │ │ │ │ + asrs r0, r2, #17 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cbnz r4, 3857d8 │ │ │ │ + cbnz r4, 3857e4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r6, [r2, r3] │ │ │ │ lsls r2, r2, #3 │ │ │ │ - ldr r1, [sp, #896] @ 0x380 │ │ │ │ + ldr r2, [sp, #64] @ 0x40 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [sp, #784] @ 0x310 │ │ │ │ + ldr r1, [sp, #976] @ 0x3d0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r4!, {r1, r3} │ │ │ │ + stmia r4!, {r1, r3, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #572] @ (385a24 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -384194,15 +384192,15 @@ │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #564] @ (385a2c ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r4, [pc, #564] @ (385a30 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cmp r5, #33 @ 0x21 │ │ │ │ add r4, pc │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 38581e │ │ │ │ ldr r3, [pc, #548] @ (385a34 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -384296,15 +384294,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ bl 3854e0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ (385a40 ) │ │ │ │ mov r3, r7 │ │ │ │ strd r6, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3858c4 │ │ │ │ ldrb.w r6, [r0, #934] @ 0x3a6 │ │ │ │ mov.w r8, #0 │ │ │ │ b.n 3858bc │ │ │ │ ldrb.w r6, [r0, #933] @ 0x3a5 │ │ │ │ mov.w r8, #0 │ │ │ │ b.n 3858bc │ │ │ │ @@ -384340,15 +384338,15 @@ │ │ │ │ bpl.n 38599e │ │ │ │ orr.w r3, r3, #8 │ │ │ │ strb.w r3, [r6, #931] @ 0x3a3 │ │ │ │ lsls r3, r3, #24 │ │ │ │ bpl.n 38599e │ │ │ │ ldr.w r0, [r6, #924] @ 0x39c │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrb.w r0, [r6, #930] @ 0x3a2 │ │ │ │ mov r6, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ b.n 3858bc │ │ │ │ ldrb.w r6, [r0, #929] @ 0x3a1 │ │ │ │ mov.w r8, #0 │ │ │ │ b.n 3858bc │ │ │ │ @@ -384359,15 +384357,15 @@ │ │ │ │ ldr r1, [pc, #136] @ (385a48 ) │ │ │ │ ldr r0, [pc, #140] @ (385a4c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 385818 │ │ │ │ ldrb.w r1, [r0, #931] @ 0x3a3 │ │ │ │ ldrb.w r2, [r0, #934] @ 0x3a6 │ │ │ │ tst.w r1, #4 │ │ │ │ ite eq │ │ │ │ moveq r0, #88 @ 0x58 │ │ │ │ movne r0, #80 @ 0x50 │ │ │ │ @@ -384385,39 +384383,39 @@ │ │ │ │ bmi.n 385a0e │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ b.n 3858bc │ │ │ │ ldr.w r0, [r6, #924] @ 0x39c │ │ │ │ movs r1, #1 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrd r6, r8, [sp, #8] │ │ │ │ b.n 3858bc │ │ │ │ nop │ │ │ │ - asrs r4, r2, #13 │ │ │ │ + asrs r4, r0, #14 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xb882 │ │ │ │ + @ instruction: 0xb8b2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb8a4 │ │ │ │ + @ instruction: 0xb8d4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb79e │ │ │ │ + @ instruction: 0xb7ce │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r0, #6 │ │ │ │ + asrs r0, r6, #6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xb6de │ │ │ │ + @ instruction: 0xb70e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r1, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb612 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r3 │ │ │ │ @@ -384429,15 +384427,15 @@ │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #948] @ (385e28 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [sp, #32] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #936] @ (385e2c ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 385cf6 │ │ │ │ @@ -384594,15 +384592,15 @@ │ │ │ │ strb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ lsls r1, r3, #24 │ │ │ │ bpl.w 385aa6 │ │ │ │ ldr.w r0, [r5, #924] @ 0x39c │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldrb.w r3, [r5, #934] @ 0x3a6 │ │ │ │ lsls r6, r3, #31 │ │ │ │ bmi.w 385aa6 │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ lsls r4, r3, #25 │ │ │ │ bpl.w 385aa6 │ │ │ │ ldrb.w r3, [r5, #932] @ 0x3a4 │ │ │ │ @@ -384659,37 +384657,37 @@ │ │ │ │ ldr r0, [pc, #284] @ (385e38 ) │ │ │ │ and.w r3, r8, #255 @ 0xff │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 385a92 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 385c20 │ │ │ │ bic.w r3, r3, #8 │ │ │ │ ldr.w r0, [r5, #924] @ 0x39c │ │ │ │ strb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ movs r1, #0 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ b.n 385c20 │ │ │ │ ldr r0, [pc, #236] @ (385e3c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #236] @ (385e40 ) │ │ │ │ ldr r1, [pc, #240] @ (385e44 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 730530 │ │ │ │ - bl 72c578 │ │ │ │ + bl 730560 │ │ │ │ + bl 72c5a8 │ │ │ │ b.n 385b9c │ │ │ │ ldr.w r0, [r5, #920] @ 0x398 │ │ │ │ bl 3800bc │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ strb.w r2, [r5, #932] @ 0x3a4 │ │ │ │ and.w r3, r3, #239 @ 0xef │ │ │ │ @@ -384702,15 +384700,15 @@ │ │ │ │ add r1, pc │ │ │ │ adds r2, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ cmp r2, #11 │ │ │ │ itt eq │ │ │ │ moveq r2, #80 @ 0x50 │ │ │ │ strbeq.w r2, [r5, #932] @ 0x3a4 │ │ │ │ b.n 385c38 │ │ │ │ cmp r3, #5 │ │ │ │ bne.w 385aa6 │ │ │ │ @@ -384720,15 +384718,15 @@ │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ ldr.w r0, [r5, #920] @ 0x398 │ │ │ │ strb.w r3, [r5, #932] @ 0x3a4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 3800bc │ │ │ │ ldr.w r0, [r5, #924] @ 0x39c │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ b.n 385c20 │ │ │ │ ldrb.w r2, [r5, #930] @ 0x3a2 │ │ │ │ ldrb.w r3, [r5, #934] @ 0x3a6 │ │ │ │ tst.w r2, #1 │ │ │ │ ite eq │ │ │ │ moveq r2, #24 │ │ │ │ @@ -384743,47 +384741,47 @@ │ │ │ │ ldrb.w r3, [r5, #934] @ 0x3a6 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ strb.w r2, [r5, #932] @ 0x3a4 │ │ │ │ lsls r1, r3, #31 │ │ │ │ bmi.w 385aa6 │ │ │ │ b.n 385dfc │ │ │ │ nop │ │ │ │ - asrs r4, r2, #3 │ │ │ │ + asrs r4, r0, #4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xb628 │ │ │ │ + setend be │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb608 │ │ │ │ + @ instruction: 0xb638 │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r1, #32 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #20] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 385eaa │ │ │ │ + cbz r6, 385eb6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r5, #23 │ │ │ │ + lsrs r4, r3, #24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 3859a0 │ │ │ │ + b.n 385a00 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r3, #42 @ 0x2a │ │ │ │ + adds r3, #90 @ 0x5a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r6, #22 │ │ │ │ + lsrs r4, r4, #23 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cbz r2, 385e94 │ │ │ │ + cbz r2, 385ea0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sxth r6, r2 │ │ │ │ + sxtb r6, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (385e60 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ ldr r6, [pc, #536] @ (38607c ) │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #76] @ (385ec0 ) │ │ │ │ @@ -384813,24 +384811,24 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r0, [pc, #24] @ (385ec8 ) │ │ │ │ ldr r1, [pc, #24] @ (385ecc ) │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 385e8c │ │ │ │ nop │ │ │ │ cmp r5, #42 @ 0x2a │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - uxth r2, r2 │ │ │ │ + uxtb r2, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r6, #19 │ │ │ │ + lsrs r6, r4, #20 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #188] @ (385f9c ) │ │ │ │ movw ip, #285 @ 0x11d │ │ │ │ @@ -384887,32 +384885,32 @@ │ │ │ │ ldr r0, [pc, #52] @ (385fac ) │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #32 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ cmp r4, #188 @ 0xbc │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #17 │ │ │ │ + lsrs r0, r1, #18 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsrs r2, r6, #16 │ │ │ │ + lsrs r2, r4, #17 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - cbz r4, 385fe8 │ │ │ │ + sxth r4, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #112] @ (386030 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -384921,25 +384919,25 @@ │ │ │ │ ldr r1, [pc, #112] @ (386038 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #92] @ (38603c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (386040 ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #52] @ 386028 │ │ │ │ ldr r2, [pc, #76] @ (386044 ) │ │ │ │ add.w r4, r0, #752 @ 0x2f0 │ │ │ │ ldr r1, [pc, #72] @ (386048 ) │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -384956,27 +384954,27 @@ │ │ │ │ b.w 336634 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #15 │ │ │ │ + lsrs r4, r2, #16 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r1, [sp, #312] @ 0x138 │ │ │ │ + str r1, [sp, #504] @ 0x1f8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #384] @ 0x180 │ │ │ │ + str r1, [sp, #576] @ 0x240 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r4, 386064 │ │ │ │ + cbz r4, 386070 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbz r0, 386070 │ │ │ │ + cbz r0, 38607c │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r4, [pc, #896] @ (3863c8 ) │ │ │ │ lsls r2, r2, #3 │ │ │ │ - cbz r0, 386074 │ │ │ │ + cbz r0, 386080 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 3860ac │ │ │ │ sub sp, #20 │ │ │ │ @@ -384984,23 +384982,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (3860b4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #60] @ (3860b8 ) │ │ │ │ ldr r1, [pc, #64] @ (3860bc ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #48] @ (3860c0 ) │ │ │ │ ldr r3, [pc, #52] @ (3860c4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ @@ -385008,26 +385006,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsrs r6, r0, #13 │ │ │ │ + lsrs r6, r6, #13 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 3865e4 │ │ │ │ + b.n 386644 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r0, #18 │ │ │ │ + adds r0, #66 @ 0x42 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #400] @ (38624c ) │ │ │ │ lsls r2, r2, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - cbz r4, 3860d0 │ │ │ │ + cbz r4, 3860dc │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 386120 │ │ │ │ sub sp, #8 │ │ │ │ @@ -385035,15 +385033,15 @@ │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #68] @ (386128 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ add.w r4, r4, #4096 @ 0x1000 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ blx 28a9f4 │ │ │ │ movs r3, #0 │ │ │ │ @@ -385052,26 +385050,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsrs r2, r1, #11 │ │ │ │ + lsrs r2, r7, #11 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - sub sp, #64 @ 0x40 │ │ │ │ + sub sp, #256 @ 0x100 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sub sp, #176 @ 0xb0 │ │ │ │ + sub sp, #368 @ 0x170 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (38613c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 73010c │ │ │ │ + b.w 73013c │ │ │ │ nop │ │ │ │ ldr r4, [pc, #272] @ (386250 ) │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -385080,28 +385078,28 @@ │ │ │ │ ldr r2, [pc, #40] @ (386180 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #40] @ (386184 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsrs r6, r6, #10 │ │ │ │ + lsrs r6, r4, #11 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 3864d4 │ │ │ │ + b.n 386534 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r7, #34 @ 0x22 │ │ │ │ + cmp r7, #82 @ 0x52 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb.w r2, [r0, #933] @ 0x3a5 │ │ │ │ mov r3, r0 │ │ │ │ lsls r1, r2, #29 │ │ │ │ bpl.n 3861b6 │ │ │ │ ldrb.w r1, [r0, #929] @ 0x3a1 │ │ │ │ lsls r0, r2, #25 │ │ │ │ @@ -385109,15 +385107,15 @@ │ │ │ │ tst.w r1, #112 @ 0x70 │ │ │ │ beq.n 3861ca │ │ │ │ ldrb.w r2, [r3, #931] @ 0x3a3 │ │ │ │ movs r1, #1 │ │ │ │ orn r2, r2, #127 @ 0x7f │ │ │ │ ldr.w r0, [r3, #924] @ 0x39c │ │ │ │ strb.w r2, [r3, #931] @ 0x3a3 │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ lsls r0, r1, #29 │ │ │ │ @@ -385160,25 +385158,25 @@ │ │ │ │ ldr r1, [pc, #96] @ (386288 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #80] @ (38628c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (386290 ) │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #64] @ (386294 ) │ │ │ │ ldr r1, [pc, #68] @ (386298 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #68] @ (38629c ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #64] @ (3862a0 ) │ │ │ │ @@ -385192,27 +385190,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsrs r0, r5, #7 │ │ │ │ + lsrs r0, r3, #8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 38646c │ │ │ │ + b.n 3864cc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3864a0 │ │ │ │ + b.n 386500 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 386414 │ │ │ │ + b.n 386474 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r6, #62 @ 0x3e │ │ │ │ + cmp r6, #110 @ 0x6e │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r3, [pc, #144] @ (386328 ) │ │ │ │ lsls r2, r2, #3 │ │ │ │ - add r7, sp, #504 @ 0x1f8 │ │ │ │ + add r7, sp, #696 @ 0x2b8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r1, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -385224,25 +385222,25 @@ │ │ │ │ movs r3, #110 @ 0x6e │ │ │ │ ldr r1, [pc, #40] @ (3862e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dc64 │ │ │ │ - lsrs r2, r2, #5 │ │ │ │ + b.w 72dc94 │ │ │ │ + lsrs r2, r0, #6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r7, sp, #224 @ 0xe0 │ │ │ │ + add r7, sp, #416 @ 0x1a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, sp, #360 @ 0x168 │ │ │ │ + add r7, sp, #552 @ 0x228 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #108] @ 386368 │ │ │ │ sub sp, #12 │ │ │ │ @@ -385250,15 +385248,15 @@ │ │ │ │ movs r3, #110 @ 0x6e │ │ │ │ ldr r1, [pc, #104] @ (386370 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ mov.w r2, #130023424 @ 0x7c00000 │ │ │ │ mov.w r1, #4128768 @ 0x3f0000 │ │ │ │ str.w r2, [r0, #933] @ 0x3a5 │ │ │ │ str.w ip, [r0, #929] @ 0x3a1 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ @@ -385275,19 +385273,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsrs r2, r1, #4 │ │ │ │ + lsrs r2, r7, #4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r6, sp, #960 @ 0x3c0 │ │ │ │ + add r7, sp, #128 @ 0x80 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, sp, #56 @ 0x38 │ │ │ │ + add r7, sp, #248 @ 0xf8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -385305,15 +385303,15 @@ │ │ │ │ strb.w r3, [r4, #932] @ 0x3a4 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r5, [pc, #72] @ (3863fc ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #64] @ (386400 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3863d0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ @@ -385328,31 +385326,31 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3863c6 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #36] @ (38640c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3863c6 │ │ │ │ - lsrs r2, r5, #1 │ │ │ │ + lsrs r2, r3, #2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - svc 88 @ 0x58 │ │ │ │ + svc 136 @ 0x88 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r4, #208 @ 0xd0 │ │ │ │ + cmp r5, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r7, #230 @ 0xe6 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #288 @ 0x120 │ │ │ │ + add r6, sp, #480 @ 0x1e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #160] @ (3864c0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -385361,25 +385359,25 @@ │ │ │ │ ldr r1, [pc, #160] @ (3864c8 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r5, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #140] @ (3864cc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #136] @ (3864d0 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r4, #924 @ 0x39c │ │ │ │ mov r7, r0 │ │ │ │ bl 336584 │ │ │ │ vldr d7, [pc, #88] @ 3864b8 │ │ │ │ add.w r0, r4, #752 @ 0x2f0 │ │ │ │ ldr r2, [pc, #108] @ (3864d4 ) │ │ │ │ mov r1, r6 │ │ │ │ @@ -385398,15 +385396,15 @@ │ │ │ │ ldr r2, [pc, #84] @ (3864dc ) │ │ │ │ ldr r1, [pc, #84] @ (3864e0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #72] @ (3864e4 ) │ │ │ │ add r1, pc │ │ │ │ bl 37fe7c │ │ │ │ str.w r0, [r4, #920] @ 0x398 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -385415,32 +385413,32 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5, #31 │ │ │ │ + lsrs r0, r3, #32 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r5, sp, #824 @ 0x338 │ │ │ │ + add r5, sp, #1016 @ 0x3f8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, sp, #952 @ 0x3b8 │ │ │ │ + add r6, sp, #120 @ 0x78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r2, #38] @ 0x26 │ │ │ │ + ldrh r6, [r0, #40] @ 0x28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r5, #38] @ 0x26 │ │ │ │ + ldrh r0, [r3, #40] @ 0x28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r1, [pc, #56] @ (386510 ) │ │ │ │ lsls r2, r2, #3 │ │ │ │ - @ instruction: 0xf59e0055 │ │ │ │ - udf #120 @ 0x78 │ │ │ │ + rsb r0, lr, #13959168 @ 0xd50000 │ │ │ │ + udf #168 @ 0xa8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r3, #244 @ 0xf4 │ │ │ │ + cmp r4, #36 @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [r0, #24] │ │ │ │ + ldr r6, [r6, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -385461,15 +385459,15 @@ │ │ │ │ ldr r2, [pc, #164] @ (3865c8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #160] @ (3865cc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cbnz r3, 386576 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 386188 │ │ │ │ ldr r0, [pc, #140] @ (3865d0 ) │ │ │ │ @@ -385477,15 +385475,15 @@ │ │ │ │ ldr r2, [pc, #140] @ (3865d4 ) │ │ │ │ ldr r1, [pc, #140] @ (3865d8 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #100] @ (3865c0 ) │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cbnz r3, 38659a │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ bl 380534 │ │ │ │ ldrb.w r3, [r4, #929] @ 0x3a1 │ │ │ │ @@ -385502,57 +385500,57 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 386538 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #84] @ (3865e4 ) │ │ │ │ ldrb.w r2, [r4, #928] @ 0x3a0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 386538 │ │ │ │ ldr r3, [pc, #76] @ (3865e8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 386560 │ │ │ │ ldr r3, [pc, #56] @ (3865e0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 386560 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #56] @ (3865ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 386560 │ │ │ │ nop │ │ │ │ movs r6, #156 @ 0x9c │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #27 │ │ │ │ + lsls r2, r3, #28 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ble.n 38657c │ │ │ │ + udf #8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r3, #86 @ 0x56 │ │ │ │ + cmp r3, #134 @ 0x86 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r0, #27 │ │ │ │ + lsls r6, r6, #27 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ble.n 386548 │ │ │ │ + ble.n 3865a8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r3, #52 @ 0x34 │ │ │ │ + cmp r3, #100 @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrsb r4, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #888 @ 0x378 │ │ │ │ + add r5, sp, #56 @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #632 @ 0x278 │ │ │ │ + add r4, sp, #824 @ 0x338 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r3, [pc, #508] @ (386800 ) │ │ │ │ @@ -385589,15 +385587,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, r6 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ strb.w r0, [r4, #958] @ 0x3be │ │ │ │ mov r0, r6 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 3866e6 │ │ │ │ adds r5, #1 │ │ │ │ uxtb r5, r5 │ │ │ │ cmp r5, #16 │ │ │ │ it ne │ │ │ │ cmpne r5, r7 │ │ │ │ @@ -385607,15 +385605,15 @@ │ │ │ │ ldr r2, [pc, #392] @ (386818 ) │ │ │ │ ldr r1, [pc, #392] @ (38681c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 38678e │ │ │ │ cmp r5, r7 │ │ │ │ strb.w r5, [r6, #956] @ 0x3bc │ │ │ │ bcc.n 386766 │ │ │ │ orr.w r3, r5, #64 @ 0x40 │ │ │ │ @@ -385647,15 +385645,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 38667e │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #296] @ (386828 ) │ │ │ │ ldrb.w r2, [r4, #958] @ 0x3be │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38667e │ │ │ │ ldrb.w r2, [r6, #951] @ 0x3b7 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r6 │ │ │ │ strb.w r3, [r6, #929] @ 0x3a1 │ │ │ │ orr.w r3, r2, #2 │ │ │ │ strb.w r3, [r6, #951] @ 0x3b7 │ │ │ │ @@ -385667,15 +385665,15 @@ │ │ │ │ ldr r2, [pc, #256] @ (386830 ) │ │ │ │ ldr r1, [pc, #256] @ (386834 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3867de │ │ │ │ ldr.w r0, [r6, #920] @ 0x398 │ │ │ │ bl 380534 │ │ │ │ ldrb.w r3, [r6, #957] @ 0x3bd │ │ │ │ cmp r5, #16 │ │ │ │ @@ -385713,93 +385711,93 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3866a8 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #144] @ (38683c ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3866a8 │ │ │ │ ldr r4, [pc, #136] @ (386840 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #136] @ (386844 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #136] @ (386848 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #124] @ (38684c ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [r3, #24] │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr r3, [pc, #112] @ (386850 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 386748 │ │ │ │ ldr r3, [pc, #56] @ (386824 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 386748 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #92] @ (386854 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 386748 │ │ │ │ movs r5, #156 @ 0x9c │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 386788 │ │ │ │ + bgt.n 3867e8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r2, #56 @ 0x38 │ │ │ │ + cmp r2, #104 @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r0, #23 │ │ │ │ + lsls r2, r6, #23 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - lsls r6, r7, #21 │ │ │ │ + lsls r6, r5, #22 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bgt.n 3868fc │ │ │ │ + bgt.n 38675c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r1, #236 @ 0xec │ │ │ │ + cmp r2, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrsb r4, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #432 @ 0x1b0 │ │ │ │ + add r3, sp, #624 @ 0x270 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r6, r3, #19 │ │ │ │ + lsls r6, r1, #20 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - blt.n 3867d4 │ │ │ │ + bgt.n 386834 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r1, #76 @ 0x4c │ │ │ │ + cmp r1, #124 @ 0x7c │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r2, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #976 @ 0x3d0 │ │ │ │ + add r3, sp, #144 @ 0x90 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r2, #17 │ │ │ │ + lsls r2, r0, #18 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - blt.n 3868d0 │ │ │ │ + blt.n 386930 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r0, #192 @ 0xc0 │ │ │ │ + cmp r0, #240 @ 0xf0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, sp, #56 @ 0x38 │ │ │ │ + add r3, sp, #248 @ 0xf8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #352 @ 0x160 │ │ │ │ + add r2, sp, #544 @ 0x220 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb.w r1, [r0, #956] @ 0x3bc │ │ │ │ lsls r3, r1, #27 │ │ │ │ beq.n 386882 │ │ │ │ ldrb.w r2, [r0, #974] @ 0x3ce │ │ │ │ subs r1, #1 │ │ │ │ add.w ip, r0, r2 │ │ │ │ @@ -385898,15 +385896,15 @@ │ │ │ │ ldr r2, [pc, #772] @ (386c7c ) │ │ │ │ ldr r1, [pc, #772] @ (386c80 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #760] @ (386c84 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 386a5c │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #0 │ │ │ │ @@ -385946,15 +385944,15 @@ │ │ │ │ bpl.n 386a0e │ │ │ │ mov r0, r4 │ │ │ │ bl 386140 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #644] @ (386c88 ) │ │ │ │ ldrb.w r2, [r4, #928] @ 0x3a0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ mov.w r9, #0 │ │ │ │ b.n 386972 │ │ │ │ ldrb.w r3, [r0, #931] @ 0x3a3 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r7, r3 │ │ │ │ b.n 386972 │ │ │ │ ldrb.w r3, [r0, #932] @ 0x3a4 │ │ │ │ @@ -385991,15 +385989,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r3, r8 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #532] @ (386c90 ) │ │ │ │ strd r7, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 386992 │ │ │ │ subs.w r3, r6, #16 │ │ │ │ sbc.w r2, r8, #0 │ │ │ │ cmp r3, #15 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ bcs.w 3868c6 │ │ │ │ cmp r3, #14 │ │ │ │ @@ -386166,36 +386164,36 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 386140 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #48] @ (386c94 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3868d2 │ │ │ │ nop │ │ │ │ movs r3, #8 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #10 │ │ │ │ + lsls r6, r0, #11 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bls.n 386b90 │ │ │ │ + bls.n 386bf0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r7, #4 │ │ │ │ + movs r7, #52 @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #1008 @ 0x3f0 │ │ │ │ + add r1, sp, #176 @ 0xb0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #800 @ 0x320 │ │ │ │ + add r0, sp, #992 @ 0x3e0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r0, #6] │ │ │ │ + ldrh r6, [r6, #6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r9, r3 │ │ │ │ @@ -386212,15 +386210,15 @@ │ │ │ │ ldr.w r5, [pc, #2156] @ 387534 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ add r5, pc │ │ │ │ ldr.w fp, [sp, #72] @ 0x48 │ │ │ │ ldrb.w r6, [r0, #935] @ 0x3a7 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [pc, #2136] @ 387538 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 386fb2 │ │ │ │ cmp.w r8, #32 │ │ │ │ @@ -386244,15 +386242,15 @@ │ │ │ │ ldr.w r0, [pc, #2072] @ 387540 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r1, #24] │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ cmp.w r8, #31 │ │ │ │ bhi.n 386cf8 │ │ │ │ add r3, pc, #8 @ (adr r3, 386d4c ) │ │ │ │ ldr.w r2, [r3, r8, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ @@ -386332,15 +386330,15 @@ │ │ │ │ ldr.w r2, [pc, #1828] @ 387548 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [pc, #1824] @ 38754c │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [pc, #1812] @ 387550 │ │ │ │ movs r2, #24 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.n 386d2e │ │ │ │ ldrb.w r3, [r4, #935] @ 0x3a7 │ │ │ │ @@ -386369,24 +386367,24 @@ │ │ │ │ ldr.w r2, [pc, #1740] @ 387558 │ │ │ │ ldr.w r1, [pc, #1740] @ 38755c │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [pc, #1724] @ 387560 │ │ │ │ mov r3, r6 │ │ │ │ ldr.w r2, [r4, #976] @ 0x3d0 │ │ │ │ ldr r1, [r1, #24] │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldrb.w r3, [r4, #930] @ 0x3a2 │ │ │ │ tst.w r7, #2 │ │ │ │ mov r0, r4 │ │ │ │ and.w r2, r3, #253 @ 0xfd │ │ │ │ it ne │ │ │ │ movne r3, r2 │ │ │ │ strb.w r3, [r4, #930] @ 0x3a2 │ │ │ │ @@ -386476,15 +386474,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r0, [pc, #1428] @ 387568 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ strd r7, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ mov r3, r9 │ │ │ │ str.w fp, [sp, #8] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 386cee │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 387150 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 38715a │ │ │ │ ldr.w r2, [r4, #976] @ 0x3d0 │ │ │ │ bic.w r3, r3, #16 │ │ │ │ @@ -386585,15 +386583,15 @@ │ │ │ │ ldr.w r2, [pc, #1128] @ 387570 │ │ │ │ ldr.w r1, [pc, #1128] @ 387574 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3874d4 │ │ │ │ ldrb.w r3, [r4, #930] @ 0x3a2 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r2, [r4, #976] @ 0x3d0 │ │ │ │ @@ -386731,15 +386729,15 @@ │ │ │ │ ldr r2, [pc, #692] @ (38757c ) │ │ │ │ ldr r1, [pc, #696] @ (387580 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 386f26 │ │ │ │ ldr r3, [pc, #672] @ (387584 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -386751,15 +386749,15 @@ │ │ │ │ bpl.w 386f26 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ clz r3, r7 │ │ │ │ ldr r0, [pc, #648] @ (387588 ) │ │ │ │ mov r2, r6 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ mov r0, r4 │ │ │ │ b.n 386f28 │ │ │ │ and.w r2, r7, #1 │ │ │ │ lsrs r1, r6, #1 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ mov.w r9, r6, lsr #1 │ │ │ │ bl 3802c8 │ │ │ │ @@ -386770,15 +386768,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ and.w r7, r6, #1 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbnz r3, 387392 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 387458 │ │ │ │ ldrb.w r3, [r4, #929] @ 0x3a1 │ │ │ │ ldrsb.w r2, [r4, #933] @ 0x3a5 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -386815,15 +386813,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #484] @ (38759c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 387342 │ │ │ │ ldr.w r2, [r4, #976] @ 0x3d0 │ │ │ │ bic.w r3, r3, #20 │ │ │ │ strb.w r3, [r4, #929] @ 0x3a1 │ │ │ │ cmp r2, #5 │ │ │ │ beq.w 387006 │ │ │ │ mov r0, r4 │ │ │ │ @@ -386846,15 +386844,15 @@ │ │ │ │ ldr r2, [pc, #416] @ (3875a4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #416] @ (3875a8 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ (3875ac ) │ │ │ │ movs r2, #31 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ b.n 386d2e │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ @@ -386925,132 +386923,132 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 387126 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #192] @ (3875b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 387126 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 38746e │ │ │ │ ldr r3, [pc, #180] @ (3875b8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #180] @ (3875bc ) │ │ │ │ ldr r1, [pc, #184] @ (3875c0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #168] @ (3875c4 ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 387462 │ │ │ │ nop │ │ │ │ - vhadd.u16 q8, q2, q11 │ │ │ │ - movs r3, #196 @ 0xc4 │ │ │ │ + vmla.i q0, q2, d2[5] │ │ │ │ + movs r3, #244 @ 0xf4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bvs.n 3875a8 │ │ │ │ + bvs.n 387608 │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r4, r2, #3 │ │ │ │ lsls r4, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #8] │ │ │ │ + ldrh r0, [r5, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stc2l 0, cr0, [r4, #408]! @ 0x198 │ │ │ │ - bmi.n 3874f8 │ │ │ │ + cdp2 0, 1, cr0, cr4, cr6, {3} │ │ │ │ + bpl.n 387558 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r2, #82 @ 0x52 │ │ │ │ + movs r2, #130 @ 0x82 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, pc, #664 @ (adr r6, 3877ec ) │ │ │ │ + add r6, pc, #856 @ (adr r6, 3878ac ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldc2l 0, cr0, [lr, #-408]! @ 0xfffffe68 │ │ │ │ - bmi.n 38763c │ │ │ │ + stc2 0, cr0, [lr, #408]! @ 0x198 │ │ │ │ + bmi.n 38749c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r1, #236 @ 0xec │ │ │ │ + movs r2, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, pc, #888 @ (adr r5, 3878dc ) │ │ │ │ + add r6, pc, #56 @ (adr r6, 38759c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r0, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #704 @ (adr r3, 38782c ) │ │ │ │ + add r3, pc, #896 @ (adr r3, 3878ec ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xfb020066 │ │ │ │ - bne.n 38755c │ │ │ │ + @ instruction: 0xfb320066 │ │ │ │ + bcs.n 3875bc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r0, r6, #5 │ │ │ │ + subs r0, r4, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vst4.16 {d16-d19}, [r8 :128], r6 │ │ │ │ - beq.n 3875f4 │ │ │ │ + ldr??.w r0, [r8, r6, lsl #2] │ │ │ │ + beq.n 387654 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r6, r6, #6 │ │ │ │ + adds r6, r4, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #304 @ (adr r1, 3876bc ) │ │ │ │ + add r1, pc, #496 @ (adr r1, 38777c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str??.w r0, [r8, #102] @ 0x66 │ │ │ │ - ldmia r7, {r1, r3, r4, r6, r7} │ │ │ │ + ldrsb.w r0, [r8, r6, lsl #2] │ │ │ │ + beq.n 3875a8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r6, r2, #5 │ │ │ │ + adds r6, r0, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #104 @ (adr r0, 387608 ) │ │ │ │ + add r0, pc, #296 @ (adr r0, 3876c8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb.w r0, [r8, r6, lsl #2] │ │ │ │ - ldmia r6, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldrh.w r0, [r8, r6, lsl #2] │ │ │ │ + ldmia r7!, {r1, r3, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r6, r6, #1 │ │ │ │ + adds r6, r4, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, pc, #816 @ (adr r0, 3878e0 ) │ │ │ │ + add r0, pc, #1008 @ (adr r0, 3879a0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #792] @ 0x318 │ │ │ │ + ldr r7, [sp, #984] @ 0x3d8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf7080066 │ │ │ │ - ldmia r5, {r1, r3, r4, r5, r6, r7} │ │ │ │ + @ instruction: 0xf7380066 │ │ │ │ + ldmia r6!, {r1, r3, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r6, r6, r5 │ │ │ │ + subs r6, r4, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ + ldr r7, [sp, #200] @ 0xc8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (3875d4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 73010c │ │ │ │ + b.w 73013c │ │ │ │ nop │ │ │ │ subs r0, #68 @ 0x44 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72ca84 │ │ │ │ - bl 730794 │ │ │ │ + bl 72cab4 │ │ │ │ + bl 7307c4 │ │ │ │ ldr.w ip, [pc, #88] @ 38764c │ │ │ │ ldr r2, [pc, #88] @ (387650 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #88] @ (387654 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldrb.w r3, [r4, #413] @ 0x19d │ │ │ │ mov r2, r0 │ │ │ │ cbz r3, 38762c │ │ │ │ ldrb.w r0, [r2, #171] @ 0xab │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ @@ -387068,18 +387066,18 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xf6600066 │ │ │ │ - ldmia r4, {r1, r2, r4, r6, r7} │ │ │ │ + @ instruction: 0xf6900066 │ │ │ │ + ldmia r5!, {r1, r2} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r3, {r3, r4, r6, r7} │ │ │ │ + ldmia r4!, {r3} │ │ │ │ lsls r2, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (3876d8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -387088,33 +387086,33 @@ │ │ │ │ ldr r1, [pc, #112] @ (3876e0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #96] @ (3876e4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #96] @ (3876e8 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #80] @ (3876ec ) │ │ │ │ ldr r1, [pc, #84] @ (3876f0 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r3, [pc, #72] @ (3876f4 ) │ │ │ │ ldr r1, [pc, #72] @ (3876f8 ) │ │ │ │ ldr r2, [pc, #76] @ (3876fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ @@ -387126,22 +387124,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xf5ec0066 │ │ │ │ - ldmia r4!, {r1, r2, r3, r7} │ │ │ │ + @ instruction: 0xf61c0066 │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r2, r1, r0 │ │ │ │ + subs r2, r7, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r5, #40] @ 0x28 │ │ │ │ + ldrh r6, [r3, #42] @ 0x2a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r1, #42] @ 0x2a │ │ │ │ + ldrh r2, [r7, #42] @ 0x2a │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r7, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #96 @ 0x60 │ │ │ │ lsls r2, r2, #3 │ │ │ │ @@ -387161,15 +387159,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (38777c ) │ │ │ │ add.w r2, ip, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (387780 ) │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #413] @ 0x19d │ │ │ │ cmp r5, #1 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ strb.w r3, [r0, #412] @ 0x19c │ │ │ │ beq.n 387764 │ │ │ │ subs r2, r5, #2 │ │ │ │ @@ -387190,18 +387188,18 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adc.w r0, r4, #15073280 @ 0xe60000 │ │ │ │ - ldr r6, [sp, #584] @ 0x248 │ │ │ │ + sbcs.w r0, r4, #15073280 @ 0xe60000 │ │ │ │ + ldr r6, [sp, #776] @ 0x308 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [sp, #480] @ 0x1e0 │ │ │ │ + ldr r6, [sp, #672] @ 0x2a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 3877dc │ │ │ │ sub sp, #12 │ │ │ │ @@ -387209,15 +387207,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #68] @ (3877e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r2, [r0, #412] @ 0x19c │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ add r0, r2 │ │ │ │ add r2, r1 │ │ │ │ strb.w r2, [r3, #412] @ 0x19c │ │ │ │ ldrb.w r0, [r0, #152] @ 0x98 │ │ │ │ @@ -387226,18 +387224,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf4be0066 │ │ │ │ - ldr r5, [sp, #1008] @ 0x3f0 │ │ │ │ + @ instruction: 0xf4ee0066 │ │ │ │ + ldr r6, [sp, #176] @ 0xb0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [sp, #72] @ 0x48 │ │ │ │ + ldr r6, [sp, #264] @ 0x108 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 38783c │ │ │ │ sub sp, #8 │ │ │ │ @@ -387245,15 +387243,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #64] @ (387844 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ ldr.w r1, [r4, #408] @ 0x198 │ │ │ │ blx 289898 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #412] @ 0x19c │ │ │ │ @@ -387261,18 +387259,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - orrs.w r0, sl, #15073280 @ 0xe60000 │ │ │ │ - ldr r5, [sp, #608] @ 0x260 │ │ │ │ + eor.w r0, sl, #15073280 @ 0xe60000 │ │ │ │ + ldr r5, [sp, #800] @ 0x320 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [sp, #688] @ 0x2b0 │ │ │ │ + ldr r5, [sp, #880] @ 0x370 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #140] @ (3878e8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -387284,22 +387282,22 @@ │ │ │ │ mov r8, r0 │ │ │ │ add.w r4, r6, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ ldr.w r1, [r4, #408] @ 0x198 │ │ │ │ blx 289898 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #412] @ 0x19c │ │ │ │ @@ -387316,30 +387314,30 @@ │ │ │ │ ldr r4, [pc, #52] @ (3878f4 ) │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #248] @ 0xf8 │ │ │ │ + ldr r5, [sp, #440] @ 0x1b8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf3f80066 │ │ │ │ - ldr r5, [sp, #304] @ 0x130 │ │ │ │ + bic.w r0, r8, #15073280 @ 0xe60000 │ │ │ │ + ldr r5, [sp, #496] @ 0x1f0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ + ldr r5, [sp, #200] @ 0xc8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 003878f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -387347,50 +387345,50 @@ │ │ │ │ sub sp, #16 │ │ │ │ mov r8, r0 │ │ │ │ mov r7, r2 │ │ │ │ add r5, pc │ │ │ │ ldr r4, [pc, #76] @ (387960 ) │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 72c334 │ │ │ │ + bl 72c364 │ │ │ │ ldr r1, [pc, #68] @ (387964 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ - bl 72b178 │ │ │ │ + bl 72b1a8 │ │ │ │ ldr r3, [pc, #60] @ (387968 ) │ │ │ │ ldr r2, [pc, #60] @ (38796c ) │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str.w r7, [r3, #408] @ 0x198 │ │ │ │ ldr r3, [pc, #36] @ (387970 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 72c644 │ │ │ │ - ldr r4, [sp, #672] @ 0x2a0 │ │ │ │ + b.w 72c674 │ │ │ │ + ldr r4, [sp, #864] @ 0x360 │ │ │ │ lsls r3, r2, #1 │ │ │ │ asrs r0, r0, #10 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - lsls r2, r1, #6 │ │ │ │ + lsls r2, r7, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf32c0066 │ │ │ │ - ldr r4, [sp, #424] @ 0x1a8 │ │ │ │ + @ instruction: 0xf35c0066 │ │ │ │ + ldr r4, [sp, #616] @ 0x268 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r5, [pc, #720] @ (387c44 ) │ │ │ │ ... │ │ │ │ │ │ │ │ 00387974 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -387438,18 +387436,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (3879fc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf2760066 │ │ │ │ - ldr r3, [sp, #736] @ 0x2e0 │ │ │ │ + subw r0, r6, #102 @ 0x66 │ │ │ │ + ldr r3, [sp, #928] @ 0x3a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r4, [sp, #160] @ 0xa0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00387a00 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -387639,37 +387637,37 @@ │ │ │ │ ldr r0, [pc, #52] @ (387c28 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf22a0066 │ │ │ │ - ldr r3, [sp, #424] @ 0x1a8 │ │ │ │ + @ instruction: 0xf25a0066 │ │ │ │ + ldr r3, [sp, #616] @ 0x268 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - eors.w r0, r2, #102 @ 0x66 │ │ │ │ - ldr r1, [sp, #848] @ 0x350 │ │ │ │ + @ instruction: 0xf0c20066 │ │ │ │ + ldr r2, [sp, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ + ldr r2, [sp, #336] @ 0x150 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - orns r0, lr, #102 @ 0x66 │ │ │ │ - ldr r1, [sp, #768] @ 0x300 │ │ │ │ + @ instruction: 0xf0ae0066 │ │ │ │ + ldr r1, [sp, #960] @ 0x3c0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [sp, #160] @ 0xa0 │ │ │ │ + ldr r2, [sp, #352] @ 0x160 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - orn r0, sl, #102 @ 0x66 │ │ │ │ - ldr r1, [sp, #688] @ 0x2b0 │ │ │ │ + eors.w r0, sl, #102 @ 0x66 │ │ │ │ + ldr r1, [sp, #880] @ 0x370 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [sp, #160] @ 0xa0 │ │ │ │ + ldr r2, [sp, #352] @ 0x160 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (387c38 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ adds r2, #70 @ 0x46 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -387713,23 +387711,23 @@ │ │ │ │ orrs r2, r5 │ │ │ │ str.w r2, [r4, #948] @ 0x3b4 │ │ │ │ b.n 387c7a │ │ │ │ ldr r1, [pc, #20] @ (387cd8 ) │ │ │ │ ldr r0, [pc, #24] @ (387cdc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 387c68 │ │ │ │ nop │ │ │ │ lsrs r0, r2, #29 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bics.w r0, r4, #102 @ 0x66 │ │ │ │ - ldr r1, [sp, #552] @ 0x228 │ │ │ │ + orn r0, r4, #102 @ 0x66 │ │ │ │ + ldr r1, [sp, #744] @ 0x2e8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #148] @ (387d88 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -387738,35 +387736,35 @@ │ │ │ │ ldr r1, [pc, #148] @ (387d90 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r4, #28 │ │ │ │ ldr r2, [pc, #128] @ (387d94 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #128] @ (387d98 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #116] @ (387d9c ) │ │ │ │ ldr r1, [pc, #116] @ (387da0 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #104] @ (387da4 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ bl 37fe7c │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r6, #920 @ 0x398 │ │ │ │ @@ -387788,32 +387786,32 @@ │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 336634 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - vext.8 q8, q7, q11, #0 │ │ │ │ - stmia r6!, {r2} │ │ │ │ + bic.w r0, lr, #102 @ 0x66 │ │ │ │ + stmia r6!, {r2, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r0, r0, #14 │ │ │ │ + asrs r0, r6, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r1, [sp, #320] @ 0x140 │ │ │ │ + ldr r1, [sp, #512] @ 0x200 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r1, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r1, [sp, #632] @ 0x278 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r6, #15] │ │ │ │ + strb r0, [r4, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r4, [r0, #16] │ │ │ │ + strb r4, [r6, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [sp, #336] @ 0x150 │ │ │ │ + ldr r6, [sp, #528] @ 0x210 │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r1, #28 │ │ │ │ lsls r2, r2, #3 │ │ │ │ - ldr r1, [sp, #224] @ 0xe0 │ │ │ │ + ldr r1, [sp, #416] @ 0x1a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #72] @ (387e08 ) │ │ │ │ orrs r3, r2 │ │ │ │ @@ -387839,26 +387837,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r1, [pc, #20] @ (387e10 ) │ │ │ │ ldr r0, [pc, #24] @ (387e14 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 387de8 │ │ │ │ lsrs r2, r4, #23 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 15, cr0, cr12, cr6, {3} │ │ │ │ - ldr r0, [sp, #328] @ 0x148 │ │ │ │ + vhadd.s32 q0, q6, q11 │ │ │ │ + ldr r0, [sp, #520] @ 0x208 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (387e20 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ adds r0, #194 @ 0xc2 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -387868,15 +387866,15 @@ │ │ │ │ ldr r1, [pc, #192] @ (387f00 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldrb.w r2, [r3, #936] @ 0x3a8 │ │ │ │ cmp r2, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #160] @ (387f04 ) │ │ │ │ @@ -387912,66 +387910,66 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #92] @ (387f14 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 387e94 │ │ │ │ ldr r3, [pc, #76] @ (387f18 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #76] @ (387f1c ) │ │ │ │ ldr r1, [pc, #80] @ (387f20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #12 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #499 @ 0x1f3 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 387e94 │ │ │ │ nop.w │ │ │ │ lsrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s8 q0, q5, q11 │ │ │ │ - ldrb r0, [r4, #9] │ │ │ │ + vhadd.s q0, q5, q11 │ │ │ │ + ldrb r0, [r2, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r0, [sp, #608] @ 0x260 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [sp, #344] @ 0x158 │ │ │ │ + ldr r0, [sp, #536] @ 0x218 │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r0, #106 @ 0x6a │ │ │ │ lsls r2, r2, #3 │ │ │ │ - cdp 0, 9, cr0, cr2, cr6, {3} │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ + cdp 0, 12, cr0, cr2, cr6, {3} │ │ │ │ + ldr r0, [sp, #320] @ 0x140 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ + ldr r0, [sp, #224] @ 0xe0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cdp 0, 7, cr0, cr8, cr6, {3} │ │ │ │ - ldr r0, [sp, #152] @ 0x98 │ │ │ │ + cdp 0, 10, cr0, cr8, cr6, {3} │ │ │ │ + ldr r0, [sp, #344] @ 0x158 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r7, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r0, [sp, #112] @ 0x70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #948] @ 0x3b4 │ │ │ │ mov r4, r0 │ │ │ │ ldrh.w r1, [r0, #950] @ 0x3b6 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ ands r1, r3 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrh.w r3, [r4, #952] @ 0x3b8 │ │ │ │ lsrs r2, r3, #15 │ │ │ │ bne.n 387f64 │ │ │ │ lsls r3, r3, #24 │ │ │ │ bmi.n 387f7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -387979,64 +387977,64 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrh.w r1, [r4, #950] @ 0x3b6 │ │ │ │ ldr.w r0, [r4, #924] @ 0x39c │ │ │ │ ubfx r1, r1, #3, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrh.w r3, [r4, #952] @ 0x3b8 │ │ │ │ lsls r3, r3, #24 │ │ │ │ bpl.n 387f52 │ │ │ │ ldrh.w r1, [r4, #950] @ 0x3b6 │ │ │ │ ldr.w r0, [r4, #928] @ 0x3a0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ ubfx r1, r1, #4, #1 │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 387ff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #76] @ (387ff4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (387ff8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #64] @ (387ffc ) │ │ │ │ movs r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r1, [pc, #56] @ (388000 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r3, [pc, #48] @ (388004 ) │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r4, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldc 0, cr0, [lr, #408] @ 0x198 │ │ │ │ - stmia r3!, {r2, r4, r6} │ │ │ │ + stcl 0, cr0, [lr, #408] @ 0x198 │ │ │ │ + stmia r3!, {r2, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - asrs r0, r2, #3 │ │ │ │ + asrs r0, r0, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r2, [pc, #368] @ (388170 ) │ │ │ │ lsls r0, r4, #3 │ │ │ │ lsls r7, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 2, pc, cr9, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ @@ -388261,15 +388259,15 @@ │ │ │ │ ldr r2, [pc, #76] @ (388308 ) │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ ldr r1, [pc, #76] @ (38830c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #948] @ 0x3b4 │ │ │ │ str.w r3, [r0, #950] @ 0x3b6 │ │ │ │ strh.w r3, [r0, #954] @ 0x3ba │ │ │ │ strd r3, r3, [r0, #956] @ 0x3bc │ │ │ │ strd r3, r3, [r0, #964] @ 0x3c4 │ │ │ │ strd r3, r3, [r0, #972] @ 0x3cc │ │ │ │ @@ -388280,18 +388278,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - eor.w r0, sl, r6, asr #1 │ │ │ │ - strb r0, [r4, #23] │ │ │ │ + @ instruction: 0xeaba0066 │ │ │ │ + strb r0, [r2, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r3, [sp, #920] @ 0x398 │ │ │ │ + str r4, [sp, #88] @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (3883ac ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -388300,34 +388298,34 @@ │ │ │ │ ldr r1, [pc, #140] @ (3883b4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #124] @ (3883b8 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #124] @ (3883bc ) │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #112] @ (3883c0 ) │ │ │ │ ldr r1, [pc, #112] @ (3883c4 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r5, #920 @ 0x398 │ │ │ │ mov r4, r0 │ │ │ │ bl 336584 │ │ │ │ add.w r1, r5, #924 @ 0x39c │ │ │ │ mov r0, r4 │ │ │ │ bl 336584 │ │ │ │ add.w r1, r5, #928 @ 0x3a0 │ │ │ │ @@ -388344,26 +388342,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bic.w r0, r0, r6, asr #1 │ │ │ │ - itet le │ │ │ │ - lslle r1, r2, #1 │ │ │ │ - lsrgt r2, r2, #21 │ │ │ │ - lslle r4, r2, #1 │ │ │ │ - strb r4, [r3, #21] │ │ │ │ + orrs.w r0, r0, r6, asr #1 │ │ │ │ + stmia r0!, {r1, r2} │ │ │ │ + lsls r1, r2, #1 │ │ │ │ + lsrs r2, r0, #22 │ │ │ │ + lsls r4, r2, #1 │ │ │ │ + strb r4, [r1, #22] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r3, [sp, #408] @ 0x198 │ │ │ │ + str r3, [sp, #600] @ 0x258 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r1, #92] @ 0x5c │ │ │ │ + ldr r0, [r7, #92] @ 0x5c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [r2, #92] @ 0x5c │ │ │ │ + ldr r6, [r0, #96] @ 0x60 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w lr, [pc, #464] @ 3885ac │ │ │ │ @@ -388532,23 +388530,23 @@ │ │ │ │ bne.n 388502 │ │ │ │ b.n 38857a │ │ │ │ ldr r1, [pc, #20] @ (3885b4 ) │ │ │ │ ldr r0, [pc, #24] @ (3885b8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 388454 │ │ │ │ lsls r0, r1, #31 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 388508 │ │ │ │ + b.n 388568 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r6, [r0, r3] │ │ │ │ + ldr r6, [r6, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr r5, [pc, #856] @ (388928 ) │ │ │ │ @@ -388678,15 +388676,15 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ mov r2, ip │ │ │ │ mov r3, lr │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr r3, [pc, #556] @ (38892c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 388686 │ │ │ │ ldr r1, [pc, #556] @ (388938 ) │ │ │ │ ldr r0, [pc, #560] @ (38893c ) │ │ │ │ @@ -388736,15 +388734,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 3882a4 │ │ │ │ bic.w r3, r6, #12352 @ 0x3040 │ │ │ │ lsls r2, r6, #16 │ │ │ │ bic.w r3, r3, #56 @ 0x38 │ │ │ │ strh.w r3, [r0, #972] @ 0x3cc │ │ │ │ @@ -388788,15 +388786,15 @@ │ │ │ │ ldr r1, [pc, #332] @ (388960 ) │ │ │ │ ldr r0, [pc, #332] @ (388964 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldrb.w r3, [r0, #936] @ 0x3a8 │ │ │ │ cmp r3, #51 @ 0x33 │ │ │ │ ite hi │ │ │ │ movhi r3, #63 @ 0x3f │ │ │ │ movls r3, #31 │ │ │ │ ands r3, r6 │ │ │ │ strb.w r3, [r0, #948] @ 0x3b4 │ │ │ │ @@ -388881,49 +388879,49 @@ │ │ │ │ bne.w 3886cc │ │ │ │ b.n 3886d2 │ │ │ │ nop │ │ │ │ lsls r2, r2, #23 │ │ │ │ lsls r4, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3885f0 │ │ │ │ + b.n 388650 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrsb r4, [r7, r5] │ │ │ │ + ldrsb r4, [r5, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 3885b4 │ │ │ │ + b.n 388614 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r2, [r0, #52] @ 0x34 │ │ │ │ + str r2, [r6, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 3885a8 │ │ │ │ + b.n 388608 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrsb r0, [r2, r5] │ │ │ │ + ldrsb r0, [r0, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 3884e0 │ │ │ │ + b.n 388540 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cbnz r4, 3889b0 │ │ │ │ + cbnz r4, 3889bc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r2, r0, #4 │ │ │ │ + lsrs r2, r6, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 38846c │ │ │ │ + b.n 3884cc │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cbnz r4, 3889ac │ │ │ │ + cbnz r4, 3889b8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsrs r2, r0, #3 │ │ │ │ + lsrs r2, r6, #3 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3883c8 │ │ │ │ + b.n 388428 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r0, [r2, #58] @ 0x3a │ │ │ │ + ldrh r0, [r0, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 3882e0 │ │ │ │ + b.n 388340 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r0, [r1, #52] @ 0x34 │ │ │ │ + ldrh r0, [r7, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 3882b0 │ │ │ │ + b.n 388310 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r0, [r2, #52] @ 0x34 │ │ │ │ + ldrh r0, [r0, #54] @ 0x36 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00388978 : │ │ │ │ str.w r1, [r0, #940] @ 0x3ac │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -388946,65 +388944,65 @@ │ │ │ │ ldr r2, [pc, #44] @ (3889d4 ) │ │ │ │ movs r3, #86 @ 0x56 │ │ │ │ ldr r1, [pc, #44] @ (3889d8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r0, [r0, #932] @ 0x3a4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 389110 │ │ │ │ + b.n 389170 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [r6, #108] @ 0x6c │ │ │ │ + ldr r4, [r4, #112] @ 0x70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r7, #38] @ 0x26 │ │ │ │ + ldrh r2, [r5, #40] @ 0x28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #48] @ 388a20 │ │ │ │ ldr r2, [pc, #48] @ (388a24 ) │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r1, [pc, #48] @ (388a28 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ movs r3, #4 │ │ │ │ strb.w r3, [r0, #124] @ 0x7c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 3891b8 │ │ │ │ + b.n 389218 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r0, [r2, #44] @ 0x2c │ │ │ │ + ldrh r0, [r0, #46] @ 0x2e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r4, #44] @ 0x2c │ │ │ │ + ldrh r6, [r2, #46] @ 0x2e │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (388a38 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 73010c │ │ │ │ + b.w 73013c │ │ │ │ nop │ │ │ │ movs r5, #16 │ │ │ │ lsls r2, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -389015,45 +389013,45 @@ │ │ │ │ ldr r1, [pc, #152] @ (388af0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ add.w r1, r4, #32 │ │ │ │ ldr r2, [pc, #132] @ (388af4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #132] @ (388af8 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #120] @ (388afc ) │ │ │ │ ldr r1, [pc, #124] @ (388b00 ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #104] @ (388b04 ) │ │ │ │ ldr r1, [pc, #108] @ (388b08 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #92] @ (388b0c ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r2, [pc, #92] @ (388b10 ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r8, #108] @ 0x6c │ │ │ │ ldr r3, [pc, #88] @ (388b14 ) │ │ │ │ add r2, pc │ │ │ │ @@ -389070,36 +389068,36 @@ │ │ │ │ add r1, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strd r4, r3, [ip, #116] @ 0x74 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 72b6cc │ │ │ │ - b.n 3891c0 │ │ │ │ + b.w 72b6fc │ │ │ │ + b.n 389220 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r4, [sp, #992] @ 0x3e0 │ │ │ │ + str r5, [sp, #160] @ 0xa0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r5, [sp, #48] @ 0x30 │ │ │ │ + str r5, [sp, #240] @ 0xf0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb8ac │ │ │ │ + @ instruction: 0xb8dc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb8c2 │ │ │ │ + @ instruction: 0xb8f2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb87a │ │ │ │ + @ instruction: 0xb8aa │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsls r6, r6, #23 │ │ │ │ + lsls r6, r4, #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r2, #4] │ │ │ │ + ldrb r2, [r0, #5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r6, #4] │ │ │ │ + ldrb r0, [r4, #5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r1, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #38] @ 0x26 │ │ │ │ + ldrh r0, [r4, #40] @ 0x28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r3, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #15 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ @@ -389123,23 +389121,23 @@ │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ add.w r7, r4, #88 @ 0x58 │ │ │ │ mov sl, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r3 │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ mov r2, fp │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldrb.w r2, [sl, #96] @ 0x60 │ │ │ │ mov fp, r0 │ │ │ │ cmp r2, r9 │ │ │ │ ite ne │ │ │ │ movne r3, r6 │ │ │ │ orreq.w r3, r6, #1 │ │ │ │ cbz r3, 388ba6 │ │ │ │ @@ -389189,50 +389187,50 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrh r4, [r0, #34] @ 0x22 │ │ │ │ + ldrh r4, [r6, #34] @ 0x22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r3, #34] @ 0x22 │ │ │ │ + ldrh r6, [r1, #36] @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 38910c │ │ │ │ + b.n 38916c │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #48] @ 388c64 │ │ │ │ ldr r2, [pc, #48] @ (388c68 ) │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r1, [pc, #48] @ (388c6c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ movs r3, #8 │ │ │ │ strb.w r3, [r0, #124] @ 0x7c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 388f74 │ │ │ │ + b.n 388fd4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r4, [r1, #26] │ │ │ │ + ldrh r4, [r7, #26] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r4, #26] │ │ │ │ + ldrh r2, [r2, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #96] @ 388ce0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -389241,15 +389239,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (388ce8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #84] @ (388cec ) │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #80] @ (388cf0 ) │ │ │ │ add r4, pc │ │ │ │ ldrb.w r1, [r0, #152] @ 0x98 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 388cbe │ │ │ │ mov r0, r1 │ │ │ │ @@ -389269,31 +389267,31 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 388caa │ │ │ │ ldr r0, [pc, #40] @ (388cfc ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 388caa │ │ │ │ - b.n 388f50 │ │ │ │ + b.n 388fb0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r0, [r7, #22] │ │ │ │ + ldrh r0, [r5, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r2, #24] │ │ │ │ + ldrh r2, [r0, #26] │ │ │ │ lsls r3, r2, #1 │ │ │ │ vhadd.u8 q0, q11, │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, #22] │ │ │ │ + ldrh r6, [r2, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (388d80 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -389301,24 +389299,24 @@ │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r1, [pc, #112] @ (388d88 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #96] @ (388d8c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #96] @ (388d90 ) │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r5, #196] @ 0xc4 │ │ │ │ cbz r0, 388d5e │ │ │ │ blx 28b1e4 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -389337,46 +389335,46 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - b.n 388ed4 │ │ │ │ + b.n 388f34 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r2, [r5, #18] │ │ │ │ + ldrh r2, [r3, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r0, #20] │ │ │ │ + ldrh r4, [r6, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r2, r4, r6, r7, lr} │ │ │ │ + @ instruction: 0xb604 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsls r0, r2, #13 │ │ │ │ + lsls r0, r0, #14 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r1, #20] │ │ │ │ + ldrh r0, [r7, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ strb.w r1, [r0, #152] @ 0x98 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #120] @ (388e30 ) │ │ │ │ ldr r2, [pc, #124] @ (388e34 ) │ │ │ │ ldr r1, [pc, #124] @ (388e38 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r6, [pc, #116] @ (388e3c ) │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldrb.w r3, [r0, #124] @ 0x7c │ │ │ │ add r6, pc │ │ │ │ cbz r3, 388df0 │ │ │ │ add.w r1, r4, #152 @ 0x98 │ │ │ │ movs r3, #0 │ │ │ │ asr.w r2, r5, r3 │ │ │ │ adds r3, #1 │ │ │ │ @@ -389408,29 +389406,29 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 388df8 │ │ │ │ ldr r0, [pc, #40] @ (388e4c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ - b.n 388e40 │ │ │ │ + b.w 87fe54 │ │ │ │ + b.n 388ea0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r2, [r1, #14] │ │ │ │ + ldrh r2, [r7, #14] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r4, #14] │ │ │ │ + ldrh r2, [r2, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldc2l 0, cr0, [r4, #908] @ 0x38c │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #432] @ (388ff8 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, #14] │ │ │ │ + ldrh r4, [r0, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 388e88 │ │ │ │ sub sp, #12 │ │ │ │ @@ -389438,25 +389436,25 @@ │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r1, [pc, #36] @ (388e90 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 388d98 │ │ │ │ nop │ │ │ │ - svc 86 @ 0x56 │ │ │ │ + svc 134 @ 0x86 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r0, [r3, #8] │ │ │ │ + ldrh r0, [r1, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r6, #8] │ │ │ │ + ldrh r2, [r4, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #120] @ (388f1c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -389469,15 +389467,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cbz r4, 388ef6 │ │ │ │ cmp r4, #1 │ │ │ │ bne.n 388ee6 │ │ │ │ ldrb r1, [r6, #0] │ │ │ │ bl 388d98 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -389498,33 +389496,33 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 388ef0 │ │ │ │ ldr r0, [pc, #44] @ (388f30 ) │ │ │ │ add.w r1, r5, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 388ef0 │ │ │ │ ldr r0, [pc, #36] @ (388f34 ) │ │ │ │ add.w r1, r5, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 388ef0 │ │ │ │ - svc 14 │ │ │ │ + svc 62 @ 0x3e │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldc2l 0, cr0, [r4], #908 @ 0x38c │ │ │ │ - ldrh r2, [r2, #6] │ │ │ │ + ldrh r2, [r0, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r5, #6] │ │ │ │ + ldrh r0, [r3, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, #8] │ │ │ │ + ldrh r2, [r2, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r5, #8] │ │ │ │ + ldrh r4, [r3, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #172] @ (388ff8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -389535,24 +389533,24 @@ │ │ │ │ add r4, pc │ │ │ │ mov r2, r5 │ │ │ │ add r8, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r8, #88 @ 0x58 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ add.w r3, r8, #96 @ 0x60 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldrb.w r3, [r0, #124] @ 0x7c │ │ │ │ cbz r3, 388fe2 │ │ │ │ ldr.w fp, [pc, #120] @ 389004 │ │ │ │ mov sl, r0 │ │ │ │ ldr r3, [pc, #120] @ (389008 ) │ │ │ │ add.w r7, r9, #152 @ 0x98 │ │ │ │ add.w r6, r9, #160 @ 0xa0 │ │ │ │ @@ -389569,15 +389567,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r7, #1]! │ │ │ │ mov r0, r9 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r5 │ │ │ │ bl 37fe7c │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ str.w r3, [r6, #4]! │ │ │ │ blx 288d38 │ │ │ │ ldrb.w r3, [sl, #124] @ 0x7c │ │ │ │ @@ -389588,56 +389586,56 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrh r4, [r6, #0] │ │ │ │ + ldrh r4, [r4, #2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r1, #2] │ │ │ │ + ldrh r6, [r7, #2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - udf #102 @ 0x66 │ │ │ │ + udf #150 @ 0x96 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r4, [r2, #6] │ │ │ │ + ldrh r4, [r0, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbz r4, 389064 │ │ │ │ + cbz r4, 389070 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsls r0, r2, #3 │ │ │ │ + lsls r0, r0, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 00389010 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (389094 ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r5, [pc, #112] @ (389098 ) │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r1, [pc, #108] @ (38909c ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ add r1, pc │ │ │ │ add.w ip, r5, #96 @ 0x60 │ │ │ │ mov r2, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r5, #88 @ 0x58 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r3, [r7, #124] @ 0x7c │ │ │ │ cmp r3, r6 │ │ │ │ bls.n 389080 │ │ │ │ add.w r0, r0, r6, lsl #2 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ @@ -389650,21 +389648,21 @@ │ │ │ │ add.w r3, r5, #144 @ 0x90 │ │ │ │ movs r2, #171 @ 0xab │ │ │ │ mov r1, r4 │ │ │ │ add r6, pc │ │ │ │ movs r0, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ blx 288a0c │ │ │ │ - strh r0, [r3, #58] @ 0x3a │ │ │ │ + strh r0, [r1, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ble.n 388fb8 │ │ │ │ + ble.n 389018 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strh r6, [r5, #58] @ 0x3a │ │ │ │ + strh r6, [r3, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r5, #62] @ 0x3e │ │ │ │ + ldrh r6, [r3, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb.w r3, [r0, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38913e │ │ │ │ movs r3, #0 │ │ │ │ push {r4, lr} │ │ │ │ mov ip, r3 │ │ │ │ @@ -389727,15 +389725,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (3891a0 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #60] @ (3891a4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #48] @ (3891a8 ) │ │ │ │ ldr r2, [pc, #52] @ (3891ac ) │ │ │ │ ldr r3, [pc, #52] @ (3891b0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ @@ -389745,29 +389743,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bgt.n 38919c │ │ │ │ + ble.n 3891fc │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strb r0, [r2, #9] │ │ │ │ + strb r0, [r0, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r5, #9] │ │ │ │ + strb r2, [r3, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r7, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #25 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3891bc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ subs r6, r4, #0 │ │ │ │ lsls r2, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 3891fc │ │ │ │ @@ -389776,43 +389774,43 @@ │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ ldr r1, [pc, #40] @ (389204 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 288d34 │ │ │ │ nop │ │ │ │ - bgt.n 389114 │ │ │ │ + bgt.n 389174 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strh r0, [r0, #54] @ 0x36 │ │ │ │ + strh r0, [r6, #54] @ 0x36 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r3, #54] @ 0x36 │ │ │ │ + strh r6, [r1, #56] @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr.w ip, [pc, #72] @ 389268 │ │ │ │ ldr r2, [pc, #72] @ (38926c ) │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ ldr r1, [pc, #72] @ (389270 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldrb.w r0, [r0, #124] @ 0x7c │ │ │ │ mov.w r1, #296 @ 0x128 │ │ │ │ cmp r0, #1 │ │ │ │ it cc │ │ │ │ movcc r0, #1 │ │ │ │ strb.w r0, [r4, #152] @ 0x98 │ │ │ │ blx 288bc8 │ │ │ │ @@ -389821,19 +389819,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bgt.n 3892e4 │ │ │ │ + bgt.n 389344 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strh r2, [r6, #50] @ 0x32 │ │ │ │ + strh r2, [r4, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r1, #52] @ 0x34 │ │ │ │ + strh r4, [r7, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #88] @ (3892dc ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -389845,21 +389843,21 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (3892e4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r5, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr.w r3, [r0, #128] @ 0x80 │ │ │ │ cbz r3, 3892c8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ @@ -389867,19 +389865,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - blt.n 389294 │ │ │ │ + bgt.n 3892f4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strh r2, [r1, #48] @ 0x30 │ │ │ │ + strh r2, [r7, #48] @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r4, #48] @ 0x30 │ │ │ │ + strh r4, [r2, #50] @ 0x32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 003892e8 : │ │ │ │ sub sp, #16 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r3, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -389889,15 +389887,15 @@ │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mul.w r0, r2, r0 │ │ │ │ adds r0, r0, r3 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 8a3bd8 │ │ │ │ + bl 8a3c08 │ │ │ │ vldr s15, [sp, #32] │ │ │ │ vmov d8, r0, r1 │ │ │ │ vmov.f64 d0, #36 @ 0x41200000 10.0 │ │ │ │ vcvt.f64.s32 d1, s15 │ │ │ │ blx 2891a0 │ │ │ │ vmul.f64 d0, d8, d0 │ │ │ │ vpop {d8} │ │ │ │ @@ -389926,15 +389924,15 @@ │ │ │ │ add.w ip, sp, #16 │ │ │ │ vcvt.f64.s32 d1, s15 │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ blx 2891a0 │ │ │ │ vcvt.f64.s32 d7, s16 │ │ │ │ ldrd r0, r1, [sp, #24] │ │ │ │ vdiv.f64 d8, d7, d0 │ │ │ │ - bl 8a3bd8 │ │ │ │ + bl 8a3c08 │ │ │ │ vmov d7, r0, r1 │ │ │ │ vsub.f64 d8, d8, d7 │ │ │ │ vldr s15, [sp, #16] │ │ │ │ vcvt.f64.s32 d7, s15 │ │ │ │ vdiv.f64 d6, d8, d7 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ @@ -390003,21 +390001,21 @@ │ │ │ │ strb.w r2, [r3, #-1]! │ │ │ │ cmp r3, r0 │ │ │ │ bne.n 389436 │ │ │ │ mov ip, lr │ │ │ │ b.n 389414 │ │ │ │ ldr r0, [pc, #20] @ (38945c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w ip, [r4, #172] @ 0xac │ │ │ │ b.n 389414 │ │ │ │ @ instruction: 0xf7a200e3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #36] @ 0x24 │ │ │ │ + strh r0, [r7, #36] @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00389460 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -390244,50 +390242,50 @@ │ │ │ │ ldr r2, [pc, #80] @ (3896fc ) │ │ │ │ ldr r1, [pc, #84] @ (389700 ) │ │ │ │ add r5, pc │ │ │ │ add.w ip, r5, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #64] @ (389704 ) │ │ │ │ add.w r1, r5, #68 @ 0x44 │ │ │ │ ldrb.w r3, [r4, #153] @ 0x99 │ │ │ │ ldr r2, [r2, #24] │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr r3, [pc, #44] @ (389708 ) │ │ │ │ movs r2, #105 @ 0x69 │ │ │ │ ldr r4, [pc, #44] @ (38970c ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #44] @ (389710 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 288a0c │ │ │ │ sbc.w r0, r0, #7438336 @ 0x718000 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 38966c │ │ │ │ + bvc.n 3896cc │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add r4, sp, #328 @ 0x148 │ │ │ │ + add r4, sp, #520 @ 0x208 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr??.w r0, [r0, #83] @ 0x53 │ │ │ │ - strh r0, [r6, #16] │ │ │ │ + @ instruction: 0xfa000053 │ │ │ │ + strh r0, [r4, #18] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvc.n 389610 │ │ │ │ + bvc.n 389670 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strh r0, [r3, #18] │ │ │ │ + strh r0, [r1, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r7, #16] │ │ │ │ + strh r4, [r5, #18] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r4, [pc, #2856] @ 38a24c │ │ │ │ sub sp, #32 │ │ │ │ @@ -390303,22 +390301,22 @@ │ │ │ │ add.w r4, r5, #20 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ str r4, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ add.w r3, r5, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr.w r3, [r4, #172] @ 0xac │ │ │ │ ldr.w r6, [pc, #2792] @ 38a260 │ │ │ │ add r6, pc │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3899e6 │ │ │ │ ldrb.w ip, [r4, #154] @ 0x9a │ │ │ │ cmp.w ip, #255 @ 0xff │ │ │ │ @@ -390647,15 +390645,15 @@ │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 389a38 │ │ │ │ ldr.w r3, [pc, #2080] @ 38a26c │ │ │ │ ldr.w r0, [pc, #2080] @ 38a270 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #88 @ 0x58 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ b.n 3899b4 │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ ldr.w r1, [r4, #156] @ 0x9c │ │ │ │ movs r5, #0 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ adds r2, r1, r3 │ │ │ │ @@ -390904,15 +390902,15 @@ │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 389a5c │ │ │ │ ldr.w r1, [pc, #1360] @ 38a274 │ │ │ │ ldr.w r0, [pc, #1360] @ 38a278 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #88 @ 0x58 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 389a5c │ │ │ │ ldr.w r2, [r4, #156] @ 0x9c │ │ │ │ mov.w r1, #296 @ 0x128 │ │ │ │ movs r0, #0 │ │ │ │ mla r3, r1, r3, r2 │ │ │ │ add r1, sp, #20 │ │ │ │ movs r2, #1 │ │ │ │ @@ -391372,31 +391370,31 @@ │ │ │ │ str r5, [r1, #4] │ │ │ │ strh.w r3, [sp, #20] │ │ │ │ bl 3893e8 │ │ │ │ b.n 389a5c │ │ │ │ orns r0, r8, #7438336 @ 0x718000 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 38a2ac │ │ │ │ + bvc.n 38a30c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strh r2, [r4, #10] │ │ │ │ + strh r2, [r2, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r0, #12] │ │ │ │ + strh r0, [r6, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ bic.w r0, ip, #7438336 @ 0x718000 │ │ │ │ @ instruction: 0xf1e200e3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 38a298 │ │ │ │ + bmi.n 38a2f8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb r6, [r4, #29] │ │ │ │ + ldrb r6, [r2, #30] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bne.n 38a2f0 │ │ │ │ + bne.n 38a350 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb r2, [r4, #17] │ │ │ │ + ldrb r2, [r2, #18] │ │ │ │ lsls r3, r2, #1 │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ ldr.w r1, [r4, #156] @ 0x9c │ │ │ │ movs r5, #0 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ adds r2, r1, r3 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -392364,21 +392362,21 @@ │ │ │ │ bl 3893e8 │ │ │ │ b.w 389a5c │ │ │ │ ldr r0, [pc, #28] @ (38adc8 ) │ │ │ │ mov r2, ip │ │ │ │ add.w r1, r5, #88 @ 0x58 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrb.w r2, [r4, #152] @ 0x98 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.w 389a02 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r7, #56] @ 0x38 │ │ │ │ + ldr r2, [r5, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038adcc : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -392421,25 +392419,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #28] @ (38ae54 ) │ │ │ │ ldr r0, [pc, #28] @ (38ae58 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrd r3, r1, [r4, #164] @ 0xa4 │ │ │ │ subs r3, #1 │ │ │ │ b.n 38ae0e │ │ │ │ ble.n 38ada0 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r3, r5} │ │ │ │ + stmia r0!, {r1, r3, r4, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r2, [r5, #56] @ 0x38 │ │ │ │ + ldr r2, [r3, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038ae5c : │ │ │ │ ldr r1, [pc, #172] @ (38af0c ) │ │ │ │ ldr.w r2, [r0, #164] @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ cmp r2, #2 │ │ │ │ @@ -392497,27 +392495,27 @@ │ │ │ │ ldr r1, [pc, #32] @ (38af14 ) │ │ │ │ subs r2, #1 │ │ │ │ ldr r0, [pc, #32] @ (38af18 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r2, [r3, #164] @ 0xa4 │ │ │ │ b.n 38ae84 │ │ │ │ nop │ │ │ │ ble.n 38af94 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - itee vs │ │ │ │ - lslvs r6, r4, #1 │ │ │ │ - ldrvc r6, [r4, #48] @ 0x30 │ │ │ │ - lslvc r3, r2, #1 │ │ │ │ + ittt ls │ │ │ │ + lslls r6, r4, #1 │ │ │ │ + ldrls r6, [r2, #52] @ 0x34 │ │ │ │ + lslls r3, r2, #1 │ │ │ │ │ │ │ │ 0038af1c : │ │ │ │ ldr r1, [pc, #172] @ (38afcc ) │ │ │ │ ldr.w r2, [r0, #164] @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ cmp r2, #3 │ │ │ │ beq.n 38af80 │ │ │ │ @@ -392574,26 +392572,26 @@ │ │ │ │ ldr r1, [pc, #32] @ (38afd4 ) │ │ │ │ subs r2, #1 │ │ │ │ ldr r0, [pc, #32] @ (38afd8 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #144 @ 0x90 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r2, [r3, #164] @ 0xa4 │ │ │ │ b.n 38af44 │ │ │ │ nop │ │ │ │ bgt.n 38aed4 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00ae │ │ │ │ + bkpt 0x00de │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r2, [r3, #40] @ 0x28 │ │ │ │ + ldr r2, [r1, #44] @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038afdc : │ │ │ │ ldr r1, [pc, #168] @ (38b088 ) │ │ │ │ ldr.w r2, [r0, #164] @ 0xa4 │ │ │ │ add r1, pc │ │ │ │ cmp r2, #5 │ │ │ │ @@ -392649,26 +392647,26 @@ │ │ │ │ ldr r1, [pc, #32] @ (38b090 ) │ │ │ │ subs r2, #1 │ │ │ │ ldr r0, [pc, #32] @ (38b094 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #160 @ 0xa0 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r2, [r3, #164] @ 0xa4 │ │ │ │ b.n 38b004 │ │ │ │ nop │ │ │ │ blt.n 38b010 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0022 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r6, [r2, #32] │ │ │ │ + ldr r6, [r0, #36] @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038b098 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -392721,25 +392719,25 @@ │ │ │ │ ldr r1, [pc, #32] @ (38b140 ) │ │ │ │ subs r2, #1 │ │ │ │ ldr r0, [pc, #32] @ (38b144 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r2, [r3, #164] @ 0xa4 │ │ │ │ b.n 38b0c0 │ │ │ │ bge.n 38b128 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r6, pc} │ │ │ │ + pop {r4, r5, r6, pc} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r4, [r3, #24] │ │ │ │ + ldr r4, [r1, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038b148 : │ │ │ │ push {r4, lr} │ │ │ │ ldrb.w lr, [r0, #152] @ 0x98 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.w 38b388 │ │ │ │ @@ -392942,22 +392940,22 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ add.w r3, r6, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #235 @ 0xeb │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 38b5f4 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ mov r1, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38b6b8 │ │ │ │ strd r5, r7, [r4, #164] @ 0xa4 │ │ │ │ @@ -393273,20 +393271,20 @@ │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 38b6a8 │ │ │ │ ldr.w r3, [pc, #2248] @ 38bfc4 │ │ │ │ ldr.w r0, [pc, #2248] @ 38bfc8 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #192 @ 0xc0 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38b6a8 │ │ │ │ ldr.w r0, [pc, #2232] @ 38bfcc │ │ │ │ add.w r1, r6, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38b604 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ mov r0, r4 │ │ │ │ mla r6, r2, r6, r3 │ │ │ │ bl 38ae5c │ │ │ │ strb r0, [r6, #11] │ │ │ │ @@ -393988,31 +393986,31 @@ │ │ │ │ bl 38af1c │ │ │ │ strh.w r0, [r6, #100] @ 0x64 │ │ │ │ b.w 38b6a8 │ │ │ │ bvc.n 38bf88 │ │ │ │ lsls r3, r4, #3 │ │ │ │ bvc.n 38bf74 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - hlt 0x001c │ │ │ │ + revsh r4, r1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #76] @ 0x4c │ │ │ │ + str r6, [r7, #76] @ 0x4c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r3, #76] @ 0x4c │ │ │ │ + str r6, [r1, #80] @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ bpl.n 38bf70 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb762 │ │ │ │ + @ instruction: 0xb792 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - str r0, [r3, #64] @ 0x40 │ │ │ │ + str r0, [r1, #68] @ 0x44 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r2, #16] │ │ │ │ + str r0, [r0, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ mla r6, r2, r6, r3 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ lsls r2, r3, #23 │ │ │ │ bpl.w 38b624 │ │ │ │ @@ -394021,31 +394019,31 @@ │ │ │ │ strh.w r0, [r6, #102] @ 0x66 │ │ │ │ b.w 38b6a8 │ │ │ │ ldr r1, [pc, #56] @ (38c02c ) │ │ │ │ ldr r0, [pc, #56] @ (38c030 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrb.w r3, [r4, #152] @ 0x98 │ │ │ │ b.w 38b654 │ │ │ │ movs r1, #0 │ │ │ │ strh.w r1, [r3, #178] @ 0xb2 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ add r3, r2 │ │ │ │ strh.w r1, [r3, #180] @ 0xb4 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ add r3, r2 │ │ │ │ strh.w r1, [r3, #200] @ 0xc8 │ │ │ │ b.w 38b6a8 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r6, sp, #440 @ 0x1b8 │ │ │ │ + add r6, sp, #632 @ 0x278 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r4, [r0, r4] │ │ │ │ + ldrh r4, [r6, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038c034 : │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ strb.w r3, [r0, #153] @ 0x99 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -394107,30 +394105,30 @@ │ │ │ │ b.n 38c080 │ │ │ │ ldr r3, [pc, #28] @ (38c0ec ) │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [pc, #28] @ (38c0f0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #212 @ 0xd4 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38c0c8 │ │ │ │ nop │ │ │ │ ldmia r3, {r3, r6} │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #576 @ 0x240 │ │ │ │ + add r5, sp, #768 @ 0x300 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrh r2, [r6, r1] │ │ │ │ + ldrh r2, [r4, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (38c100 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ vqadd.s8 q8, q13, │ │ │ │ ldr.w r3, [r0, #928] @ 0x3a0 │ │ │ │ ands.w r1, r3, #1024 @ 0x400 │ │ │ │ itt ne │ │ │ │ ldrbne.w r1, [r0, #932] @ 0x3a4 │ │ │ │ ubfxne r1, r1, #3, #1 │ │ │ │ lsls r2, r3, #22 │ │ │ │ @@ -394141,33 +394139,33 @@ │ │ │ │ lsls r3, r3, #23 │ │ │ │ it mi │ │ │ │ ldrbmi.w r3, [r0, #932] @ 0x3a4 │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ itt mi │ │ │ │ ubfxmi r3, r3, #1, #1 │ │ │ │ orrmi r1, r3 │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #68] @ 38c194 │ │ │ │ ldr r2, [pc, #68] @ (38c198 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (38c19c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #56] @ (38c1a0 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (38c1a4 ) │ │ │ │ ldr r2, [pc, #52] @ (38c1a8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -394177,19 +394175,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r5, sp, #984 @ 0x3d8 │ │ │ │ + add r6, sp, #152 @ 0x98 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strh r4, [r5, #12] │ │ │ │ + strh r4, [r3, #14] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r7!, {r1, r2, r5} │ │ │ │ + ldmia r7!, {r1, r2, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ mrc 0, 6, r0, cr0, cr1, {6} │ │ │ │ lsls r3, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ push {lr} │ │ │ │ @@ -394202,15 +394200,15 @@ │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #80] @ (38c218 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #44] @ 38c208 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strd r3, r3, [r0, #936] @ 0x3a8 │ │ │ │ strd r3, r2, [r0, #928] @ 0x3a0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ vstr d7, [r0, #944] @ 0x3b0 │ │ │ │ @@ -394224,19 +394222,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ lsls r4, r3, #23 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r6 │ │ │ │ movs r0, r6 │ │ │ │ - add r5, sp, #536 @ 0x218 │ │ │ │ + add r5, sp, #728 @ 0x2d8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [r4, r6] │ │ │ │ + ldr r0, [r2, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r7, r6] │ │ │ │ + ldr r6, [r5, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #136] @ (38c2b8 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -394246,15 +394244,15 @@ │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ movs r3, #32 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r4, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 37fe7c │ │ │ │ vldr d7, [pc, #88] @ 38c2b0 │ │ │ │ ldr r2, [pc, #104] @ (38c2c4 ) │ │ │ │ mov r3, r5 │ │ │ │ @@ -394272,41 +394270,41 @@ │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ bl 336634 │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r5, #924 @ 0x39c │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 336584 │ │ │ │ movs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, r5] │ │ │ │ + ldr r6, [r0, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, sp, #80 @ 0x50 │ │ │ │ + add r5, sp, #272 @ 0x110 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [r6, r4] │ │ │ │ + ldr r0, [r4, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ stcl 0, cr0, [r2, #836]! @ 0x344 │ │ │ │ - cmp r6, #188 @ 0xbc │ │ │ │ + cmp r6, #236 @ 0xec │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r6, #160 @ 0xa0 │ │ │ │ + cmp r6, #208 @ 0xd0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ (38c4bc ) │ │ │ │ @@ -394454,15 +394452,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r1, [pc, #80] @ (38c4c4 ) │ │ │ │ ldr r0, [pc, #84] @ (38c4c8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38c2fa │ │ │ │ ldr.w r0, [r1, #920] @ 0x398 │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 380480 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r2, [r1, #936] @ 0x3a8 │ │ │ │ @@ -394480,17 +394478,17 @@ │ │ │ │ orr.w r2, r2, #2 │ │ │ │ str.w r2, [r1, #932] @ 0x3a4 │ │ │ │ b.n 38c3f2 │ │ │ │ ldmia r0!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #864 @ 0x360 │ │ │ │ + add r3, sp, #32 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r4, #70 @ 0x46 │ │ │ │ + subs r4, #118 @ 0x76 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #552] @ (38c708 ) │ │ │ │ @@ -394660,15 +394658,15 @@ │ │ │ │ mov r3, lr │ │ │ │ ldr r0, [pc, #100] @ (38c714 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ and.w r2, ip, #1 │ │ │ │ ldrb.w r1, [r3, #940] @ 0x3ac │ │ │ │ ldr.w r0, [r3, #920] @ 0x398 │ │ │ │ mov r4, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 3802c8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -394688,17 +394686,17 @@ │ │ │ │ orr.w r1, r1, #256 @ 0x100 │ │ │ │ str.w r1, [r3, #932] @ 0x3a4 │ │ │ │ b.n 38c5ec │ │ │ │ stmia r6!, {r1, r6, r7} │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #624 @ 0x270 │ │ │ │ + add r0, sp, #816 @ 0x330 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r2, #10 │ │ │ │ + subs r2, #58 @ 0x3a │ │ │ │ lsls r2, r2, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r2, [r0, #2160] @ 0x870 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add r3, r1 │ │ │ │ str r3, [r2, #4] │ │ │ │ @@ -394746,26 +394744,26 @@ │ │ │ │ uxtb.w lr, lr │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #32] @ (38c7c0 ) │ │ │ │ strd lr, r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38c768 │ │ │ │ nop │ │ │ │ stmia r4!, {r2, r3, r4, r6} │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, r0] │ │ │ │ + strb r0, [r0, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 38c824 │ │ │ │ mov r4, r1 │ │ │ │ @@ -394793,25 +394791,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38c7e6 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #24] @ (38c834 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38c7e6 │ │ │ │ stmia r3!, {r3, r6, r7} │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #480] @ (38ca10 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, r0] │ │ │ │ + strb r4, [r0, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r4, [r0, #368] @ 0x170 │ │ │ │ movs r2, #0 │ │ │ │ @@ -394845,15 +394843,15 @@ │ │ │ │ cbz r2, 38c898 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 38c8f4 │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldr r3, [pc, #188] @ (38c964 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38c93e │ │ │ │ ldr r3, [pc, #180] @ (38c968 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -394861,15 +394859,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38c93e │ │ │ │ ldr r0, [pc, #176] @ (38c96c ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38c94a │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.n 38c94a │ │ │ │ @@ -394882,19 +394880,19 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 38c8f4 │ │ │ │ ldr r0, [pc, #136] @ (38c974 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldr r3, [pc, #92] @ (38c960 ) │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38c898 │ │ │ │ ldr r3, [pc, #84] @ (38c964 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -394914,45 +394912,45 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 38c898 │ │ │ │ ldr r0, [pc, #72] @ (38c97c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38c898 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 38c91e │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 38c91e │ │ │ │ b.n 38c8d8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 38c91e │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ stmia r3!, {r2, r3, r6} │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, #48] @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, r6] │ │ │ │ + strh r6, [r0, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r4, [r1, r6] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, r6] │ │ │ │ + strh r2, [r2, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r0, [r4, #112] @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, r5] │ │ │ │ + strh r6, [r5, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r0, #1 │ │ │ │ rsb r6, r0, #1 │ │ │ │ @@ -395005,19 +395003,19 @@ │ │ │ │ strb r2, [r0, r3] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r5] │ │ │ │ strb r1, [r2, r3] │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 28888c │ │ │ │ - strh r4, [r6, r4] │ │ │ │ + strh r4, [r4, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r6, r4] │ │ │ │ + strh r6, [r4, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r7, r4] │ │ │ │ + strh r6, [r5, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #468] @ 38cc10 │ │ │ │ mov r4, r0 │ │ │ │ @@ -395148,15 +395146,15 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #152] @ (38cc34 ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38cadc │ │ │ │ ldr r3, [pc, #136] @ (38cc38 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38ca8a │ │ │ │ ldr r3, [pc, #116] @ (38cc30 ) │ │ │ │ @@ -395165,15 +395163,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 38ca8a │ │ │ │ ldr.w r1, [r1, #2132] @ 0x854 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #104] @ (38cc3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 38ca8a │ │ │ │ ldr r3, [pc, #96] @ (38cc40 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38cb2e │ │ │ │ @@ -395185,44 +395183,44 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #68] @ (38cc44 ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38cb2e │ │ │ │ nop │ │ │ │ stmia r1!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r3, r4, #3 │ │ │ │ - strh r4, [r5, r2] │ │ │ │ + strh r4, [r3, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, pc, #280 @ (adr r5, 38cd34 ) │ │ │ │ + add r5, pc, #472 @ (adr r5, 38cdf4 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strh r6, [r2, r2] │ │ │ │ + strh r6, [r0, r3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r3, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, r5] │ │ │ │ + str r4, [r5, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrb r4, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, r7] │ │ │ │ + strh r4, [r4, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r6, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, r5] │ │ │ │ + str r2, [r4, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #5216 @ 0x1460 │ │ │ │ addw r4, r0, #2168 @ 0x878 │ │ │ │ @@ -395255,20 +395253,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #12] @ (38ccb4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ it ne │ │ │ │ lslne r3, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, r6] │ │ │ │ + str r6, [r6, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r3, #1 │ │ │ │ ldr.w ip, [pc, #108] @ 38cd38 │ │ │ │ @@ -395307,28 +395305,28 @@ │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ands r0, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #36] @ (38cd4c ) │ │ │ │ ldr.w r3, [r3, lr, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 38ccea │ │ │ │ bkpt 0x00d0 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ b.n 38d4cc │ │ │ │ lsls r1, r2, #3 │ │ │ │ - str r0, [r3, r4] │ │ │ │ + str r0, [r1, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -395475,15 +395473,15 @@ │ │ │ │ ldr.w r3, [r4, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38cfae │ │ │ │ movs r6, #96 @ 0x60 │ │ │ │ mov r8, r5 │ │ │ │ movw r9, #2184 @ 0x888 │ │ │ │ b.n 38cf48 │ │ │ │ - bl 780aa0 │ │ │ │ + bl 780ad0 │ │ │ │ ldrb.w r1, [fp, #2259] @ 0x8d3 │ │ │ │ str.w r8, [fp, #2172] @ 0x87c │ │ │ │ cbnz r1, 38cf60 │ │ │ │ ldr.w r4, [sl] │ │ │ │ adds r5, #1 │ │ │ │ add.w r9, r9, #96 @ 0x60 │ │ │ │ cmp r5, #32 │ │ │ │ @@ -395541,25 +395539,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 38ced8 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (38cff8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38ced8 │ │ │ │ pop {r2, r3, r4, r6, r7} │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #192] @ (38d0b4 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #816] @ (38d32c ) │ │ │ │ + ldr r6, [pc, #1008] @ (38d3ec ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #452] @ (38d1d4 ) │ │ │ │ cmp r1, #0 │ │ │ │ @@ -395626,17 +395624,17 @@ │ │ │ │ ldr.w r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #268] @ (38d1d8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 38d1a8 │ │ │ │ ldr.w r0, [r1, #784] @ 0x310 │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ - bl 77a964 │ │ │ │ + bl 77a994 │ │ │ │ add.w r0, r4, #16 │ │ │ │ bl 51a794 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #91] @ 0x5b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -395650,24 +395648,24 @@ │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ sub.w r1, r1, #96 @ 0x60 │ │ │ │ str r3, [sp, #0] │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ mov r8, r1 │ │ │ │ - bl 7812e8 │ │ │ │ + bl 781318 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 38d154 │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 38d180 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ mov r2, r8 │ │ │ │ - bl 781350 │ │ │ │ + bl 781380 │ │ │ │ b.n 38d02a │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ lsls r2, r3 │ │ │ │ ldr.w r3, [r1, #2064] @ 0x810 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -395711,27 +395709,27 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38d0d4 │ │ │ │ ldr r0, [pc, #36] @ (38d1e4 ) │ │ │ │ ldr.w r2, [r1, #2056] @ 0x808 │ │ │ │ mov r1, r5 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 38d0d4 │ │ │ │ nop │ │ │ │ cbnz r0, 38d23c │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #64] @ (38d228 ) │ │ │ │ + ldr r5, [pc, #256] @ (38d2e8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #184] @ (38d2b4 ) │ │ │ │ @@ -395915,29 +395913,29 @@ │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ b.n 38d322 │ │ │ │ ldr r0, [pc, #172] @ (38d4b8 ) │ │ │ │ bic.w r3, r3, #32768 @ 0x8000 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #132] @ (38d4bc ) │ │ │ │ bic.w r3, r3, #16384 @ 0x4000 │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ b.n 38d41e │ │ │ │ ldr r2, [pc, #116] @ (38d4c0 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 38d2f8 │ │ │ │ ldr r2, [pc, #108] @ (38d4c4 ) │ │ │ │ @@ -395950,15 +395948,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 38d2f8 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [pc, #84] @ (38d4cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38d2f8 │ │ │ │ ldr r3, [pc, #64] @ (38d4c0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38d322 │ │ │ │ ldr r3, [pc, #68] @ (38d4d0 ) │ │ │ │ @@ -395971,34 +395969,34 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 38d322 │ │ │ │ ldr r0, [pc, #48] @ (38d4d4 ) │ │ │ │ mov r1, ip │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38d322 │ │ │ │ nop │ │ │ │ @ instruction: 0xb8cc │ │ │ │ lsls r3, r4, #3 │ │ │ │ - ldr r2, [pc, #992] @ (38d89c ) │ │ │ │ + ldr r3, [pc, #160] @ (38d55c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [pc, #392] @ (38d648 ) │ │ │ │ + ldr r3, [pc, #584] @ (38d708 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ mov r8, lr │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #888] @ (38d848 ) │ │ │ │ + ldr r3, [pc, #56] @ (38d508 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r4, [r6, #88] @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #280] @ (38d5f0 ) │ │ │ │ + ldr r3, [pc, #472] @ (38d6b0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [pc, #824] @ (38d824 ) │ │ │ │ @@ -396027,15 +396025,15 @@ │ │ │ │ ldrh.w r5, [ip] │ │ │ │ str r5, [sp, #28] │ │ │ │ ldrd sl, fp, [sp, #120] @ 0x78 │ │ │ │ ldrd r7, r8, [sp, #128] @ 0x80 │ │ │ │ ldrh.w r5, [ip, #2] │ │ │ │ ldr.w r4, [ip, #8] │ │ │ │ ldr.w r9, [ip, #12] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #768] @ (38d83c ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ @@ -396223,15 +396221,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 38d600 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #272] @ (38d84c ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 38d604 │ │ │ │ ldr r3, [pc, #256] @ (38d850 ) │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr.w r2, [r2, #2056] @ 0x808 │ │ │ │ @@ -396243,15 +396241,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 38d76e │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 38d558 │ │ │ │ b.n 38d78e │ │ │ │ ldr r0, [pc, #228] @ (38d854 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 38d558 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -396283,15 +396281,15 @@ │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ strd r2, r0, [sp] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #144] @ (38d860 ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 38d604 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38d7a2 │ │ │ │ ldr r3, [pc, #120] @ (38d864 ) │ │ │ │ @@ -396306,60 +396304,60 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 38d7a2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [pc, #100] @ (38d868 ) │ │ │ │ ldr.w r2, [r3, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38d7a2 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ (38d86c ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38d7a2 │ │ │ │ nop │ │ │ │ @ instruction: 0xb6b4 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb6ac │ │ │ │ lsls r3, r4, #3 │ │ │ │ - ldrb r4, [r0, #26] │ │ │ │ + ldrb r4, [r6, #26] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r0, [r7, #92] @ 0x5c │ │ │ │ + ldr r0, [r5, #96] @ 0x60 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [sp, #584] @ 0x248 │ │ │ │ + ldr r2, [sp, #776] @ 0x308 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ push {r2, r7, lr} │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r4, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #720] @ (38db20 ) │ │ │ │ + ldr r1, [pc, #912] @ (38dbe0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r2, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #832] @ (38db98 ) │ │ │ │ + ldr r1, [pc, #0] @ (38d858 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r0, [r4, #0] │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #416] @ (38da04 ) │ │ │ │ + ldr r1, [pc, #608] @ (38dac4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r5, [pc, #832] @ (38dba8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #696] @ (38db24 ) │ │ │ │ + ldr r0, [pc, #888] @ (38dbe4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [pc, #296] @ (38d998 ) │ │ │ │ + ldr r0, [pc, #488] @ (38da58 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ asrs r3, r1, #31 │ │ │ │ @@ -396402,15 +396400,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38d8be │ │ │ │ ldr r0, [pc, #68] @ (38d92c ) │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r5, [r4, #896] @ 0x380 │ │ │ │ b.n 38d8be │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38d8be │ │ │ │ ldr r3, [pc, #48] @ (38d930 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -396420,29 +396418,29 @@ │ │ │ │ ldr r3, [pc, #28] @ (38d928 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 38d8be │ │ │ │ ldr r0, [pc, #32] @ (38d934 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38d8be │ │ │ │ cbz r4, 38d964 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r4, #2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #960] @ (38dcf0 ) │ │ │ │ + ldr r1, [pc, #128] @ (38d9b0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r7, [pc, #432] @ (38dae4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #528] @ (38db48 ) │ │ │ │ + ldr r0, [pc, #720] @ (38dc08 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r3, [r0, #2160] @ 0x870 │ │ │ │ sub sp, #32 │ │ │ │ @@ -396600,15 +396598,15 @@ │ │ │ │ add r1, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [pc, #204] @ (38dbe8 ) │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38da72 │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 38ccb8 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -396670,57 +396668,57 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 38da72 │ │ │ │ ldr r1, [pc, #92] @ (38dc1c ) │ │ │ │ add r1, pc │ │ │ │ b.n 38db12 │ │ │ │ sxtb r0, r1 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - blxns r9 │ │ │ │ + blxns pc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sxtb r2, r5 │ │ │ │ + uxth r2, r3 │ │ │ │ lsls r6, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, #48] @ 0x30 │ │ │ │ + ldrh r0, [r7, #48] @ 0x30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbz r2, 38dc12 │ │ │ │ + sxth r2, r1 │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r4, r5} │ │ │ │ + ldmia r2!, {r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bx r2 │ │ │ │ + bx r8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r5, #44] @ 0x2c │ │ │ │ + ldrh r4, [r3, #46] @ 0x2e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - mov lr, ip │ │ │ │ + bx r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r3, #44] @ 0x2c │ │ │ │ + ldrh r4, [r1, #46] @ 0x2e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - mov lr, sl │ │ │ │ + bx r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mov sl, r4 │ │ │ │ + mov sl, sl │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mov r8, r5 │ │ │ │ + mov r8, fp │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r4, #42] @ 0x2a │ │ │ │ + ldrh r4, [r2, #44] @ 0x2c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cbz r6, 38dc18 │ │ │ │ + cbz r6, 38dc24 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - mov lr, r1 │ │ │ │ + mov lr, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbz r4, 38dc1e │ │ │ │ + cbz r4, 38dc2a │ │ │ │ lsls r6, r2, #1 │ │ │ │ - mov ip, r0 │ │ │ │ + mov ip, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mov sl, r1 │ │ │ │ + mov sl, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r6, r3] │ │ │ │ + strb r4, [r4, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ ldr.w r6, [r0, #812] @ 0x32c │ │ │ │ @@ -396806,25 +396804,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38dcb2 │ │ │ │ ldr r0, [pc, #32] @ (38dd38 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38dcb2 │ │ │ │ add r7, sp, #288 @ 0x120 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, fp │ │ │ │ + cmp r8, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #180] @ (38de00 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -396876,39 +396874,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 38dd58 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #56] @ (38de10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38dd58 │ │ │ │ ldr r2, [pc, #52] @ (38de14 ) │ │ │ │ add.w r3, r4, #5216 @ 0x1460 │ │ │ │ ldr r0, [pc, #48] @ (38de18 ) │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ str.w r0, [r4, #2136] @ 0x858 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 886fe4 │ │ │ │ + b.w 887014 │ │ │ │ nop │ │ │ │ add r6, sp, #336 @ 0x150 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add sl, r9 │ │ │ │ + add sl, pc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r8, ip │ │ │ │ + cmp r0, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsrs r1, r2, #17 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -397084,15 +397082,15 @@ │ │ │ │ bpl.n 38df76 │ │ │ │ ldr.w r1, [pc, #1932] @ 38e798 │ │ │ │ ldr.w r0, [pc, #1932] @ 38e79c │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adds r1, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38df76 │ │ │ │ ldr.w r3, [pc, #1900] @ 38e790 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38deba │ │ │ │ ldr.w r3, [pc, #1900] @ 38e7a0 │ │ │ │ @@ -397105,15 +397103,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 38deba │ │ │ │ ldr.w r0, [pc, #1872] @ 38e7a4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38deba │ │ │ │ ldr r1, [r6, #0] │ │ │ │ movs r2, #29 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r8 │ │ │ │ bl 38ccb8 │ │ │ │ ldr.w r3, [pc, #1824] @ 38e790 │ │ │ │ @@ -397134,15 +397132,15 @@ │ │ │ │ ldr.w r0, [pc, #1804] @ 38e7ac │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38df76 │ │ │ │ ldr.w r3, [pc, #1756] @ 38e790 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38deba │ │ │ │ ldr.w r3, [pc, #1772] @ 38e7b0 │ │ │ │ @@ -397155,15 +397153,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 38deba │ │ │ │ ldr.w r0, [pc, #1744] @ 38e7b4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38deba │ │ │ │ ldr.w r3, [pc, #1692] @ 38e790 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38deba │ │ │ │ ldr.w r3, [pc, #1716] @ 38e7b8 │ │ │ │ @@ -397176,15 +397174,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 38deba │ │ │ │ ldr.w r0, [pc, #1688] @ 38e7bc │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38deba │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38e32c │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 38df76 │ │ │ │ @@ -397210,15 +397208,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 38deba │ │ │ │ ldr.w r0, [pc, #1592] @ 38e7c4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38deba │ │ │ │ ldr.w r3, [pc, #1580] @ 38e7c8 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38e2fe │ │ │ │ @@ -397238,15 +397236,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 38df76 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [pc, #1516] @ 38e7d0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38df76 │ │ │ │ subs r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls.w 38dfde │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsls r0, r1, #26 │ │ │ │ ldrb.w r3, [fp, #3] │ │ │ │ @@ -397306,15 +397304,15 @@ │ │ │ │ ldrb.w r2, [fp, #3] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38df76 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 38df76 │ │ │ │ ldr.w r2, [pc, #1288] @ 38e7dc │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -397518,15 +397516,15 @@ │ │ │ │ b.n 38df76 │ │ │ │ ldr r0, [pc, #708] @ (38e7e8 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrb.w r3, [fp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38e450 │ │ │ │ b.n 38e462 │ │ │ │ mov.w r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r3 │ │ │ │ @@ -397537,15 +397535,15 @@ │ │ │ │ ldr r0, [pc, #668] @ (38e7ec ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38e51a │ │ │ │ ldrd r3, r1, [sp, #48] @ 0x30 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ @@ -397571,15 +397569,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #576] @ (38e7f4 ) │ │ │ │ strd lr, r2, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38e51a │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r5 │ │ │ │ ldr.w r3, [r0, #2124] @ 0x84c │ │ │ │ bic.w r3, r3, r1 │ │ │ │ str.w r3, [r0, #2124] @ 0x84c │ │ │ │ @@ -397599,15 +397597,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 38e496 │ │ │ │ ldr r0, [pc, #504] @ (38e7fc ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38e496 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38e496 │ │ │ │ ldr r3, [pc, #480] @ (38e800 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ @@ -397632,23 +397630,23 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 38e310 │ │ │ │ ldr r0, [pc, #424] @ (38e804 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b.n 38e310 │ │ │ │ ldr r0, [pc, #412] @ (38e808 ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, ip │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r3, [r3, #2168] @ 0x878 │ │ │ │ strb.w r2, [r3, #761] @ 0x2f9 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ strb.w r2, [r3, #777] @ 0x309 │ │ │ │ @@ -397723,112 +397721,112 @@ │ │ │ │ b.n 38e594 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #192] @ (38e81c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38e48c │ │ │ │ ldr r0, [pc, #180] @ (38e820 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38e482 │ │ │ │ ... │ │ │ │ add r5, sp, #424 @ 0x1a8 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ add r5, sp, #368 @ 0x170 │ │ │ │ lsls r3, r4, #3 │ │ │ │ add r5, sp, #216 @ 0xd8 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #60] @ 0x3c │ │ │ │ + ldrh r6, [r7, #60] @ 0x3c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - add ip, lr │ │ │ │ + cmp r4, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r6, [pc, #704] @ (38ea64 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, r0 │ │ │ │ + cmp r4, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r4, [r7, r2] │ │ │ │ movs r0, r0 │ │ │ │ - orrs r2, r6 │ │ │ │ + muls r2, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r0, [r0, r6] │ │ │ │ movs r0, r0 │ │ │ │ - negs r2, r5 │ │ │ │ + cmp r2, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - rors r6, r3 │ │ │ │ + tst r6, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r0, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - tst r4, r0 │ │ │ │ + tst r4, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrsh r4, [r2, r1] │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ - mov r6, sp │ │ │ │ + mov lr, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r4, r3 │ │ │ │ + rors r4, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrsb r4, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ - sbcs r0, r6 │ │ │ │ + rors r0, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r4, [r1, #4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #254 @ 0xfe │ │ │ │ + ands r6, r5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - tst r4, r2 │ │ │ │ + negs r4, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - tst r6, r3 │ │ │ │ + negs r6, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r4, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5 │ │ │ │ + lsrs r2, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strb r4, [r4, #14] │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #198 @ 0xc6 │ │ │ │ + subs r5, #246 @ 0xf6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r4 │ │ │ │ + lsrs r4, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmn r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r6, #80] @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #240 @ 0xf0 │ │ │ │ + subs r7, #32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r6, #124 @ 0x7c │ │ │ │ + subs r6, #172 @ 0xac │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #60] @ (38e864 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38e46c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 38e3b4 │ │ │ │ ldr r2, [pc, #40] @ (38e868 ) │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -397836,25 +397834,25 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 38e3b4 │ │ │ │ ldr r0, [pc, #28] @ (38e86c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ b.n 38e3b4 │ │ │ │ movs r3, #0 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ udf #255 @ 0xff │ │ │ │ - subs r5, #100 @ 0x64 │ │ │ │ + subs r5, #148 @ 0x94 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #214 @ 0xd6 │ │ │ │ + ands r6, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr.w r3, [r0, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38ea20 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -397992,39 +397990,39 @@ │ │ │ │ b.n 38e9c6 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ bl 38de1c │ │ │ │ b.n 38e9ac │ │ │ │ ldr r0, [pc, #40] @ (38ea38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ b.n 38e9c6 │ │ │ │ ldr r0, [pc, #36] @ (38ea3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ b.n 38e9c6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ... │ │ │ │ - subs r6, #238 @ 0xee │ │ │ │ + subs r7, #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r6, #148 @ 0x94 │ │ │ │ + subs r6, #196 @ 0xc4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #2136] @ 0x858 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #2136] @ 0x858 │ │ │ │ ldr.w r1, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 38de1c │ │ │ │ nop │ │ │ │ @@ -398126,15 +398124,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38eae6 │ │ │ │ ldr r0, [pc, #484] @ (38ed5c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38eae6 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ mov r9, r3 │ │ │ │ mov r7, r3 │ │ │ │ b.n 38eb44 │ │ │ │ ldr r3, [r1, #20] │ │ │ │ mov r9, r3 │ │ │ │ @@ -398176,15 +398174,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 38eb60 │ │ │ │ ldr r0, [pc, #384] @ (38ed68 ) │ │ │ │ strd sl, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 38eb60 │ │ │ │ b.n 38eae6 │ │ │ │ ldr.w r0, [r0, #2068] @ 0x814 │ │ │ │ mov r9, r0 │ │ │ │ @@ -398256,38 +398254,38 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 38eb60 │ │ │ │ ldr r0, [pc, #188] @ (38ed70 ) │ │ │ │ stmia.w sp, {r4, r5, r9} │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 38ebf6 │ │ │ │ ldr r0, [pc, #172] @ (38ed74 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 38ebf6 │ │ │ │ mov r7, r0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 38ebd2 │ │ │ │ ldr r0, [pc, #144] @ (38ed78 ) │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 38ec60 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 38eae4 │ │ │ │ ldr r3, [pc, #112] @ (38ed7c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -398300,15 +398298,15 @@ │ │ │ │ beq.w 38ebbc │ │ │ │ ldr r0, [pc, #96] @ (38ed80 ) │ │ │ │ movs r7, #0 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ add r0, pc │ │ │ │ strd r1, r2, [sp, #20] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ b.n 38eb44 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b.n 38eb4c │ │ │ │ add r1, pc, #104 @ (adr r1, 38edac ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ @@ -398320,33 +398318,33 @@ │ │ │ │ lsls r1, r2, #3 │ │ │ │ movs r5, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r6, #28] │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #58 @ 0x3a │ │ │ │ + subs r7, #106 @ 0x6a │ │ │ │ lsls r3, r2, #1 │ │ │ │ asrs r4, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #76 @ 0x4c │ │ │ │ + subs r6, #124 @ 0x7c │ │ │ │ lsls r3, r2, #1 │ │ │ │ asrs r4, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #236 @ 0xec │ │ │ │ + subs r5, #28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r5, #172 @ 0xac │ │ │ │ + subs r5, #220 @ 0xdc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, #252 @ 0xfc │ │ │ │ + subs r5, #44 @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r0, [r4, r1] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #38 @ 0x26 │ │ │ │ + subs r4, #86 @ 0x56 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -398419,15 +398417,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 38ede0 │ │ │ │ ldr r3, [pc, #44] @ (38ee8c ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #44] @ (38ee90 ) │ │ │ │ ldr r1, [pc, #44] @ (38ee94 ) │ │ │ │ add r3, pc │ │ │ │ @@ -398441,21 +398439,21 @@ │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #178 @ 0xb2 │ │ │ │ + subs r4, #226 @ 0xe2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r7, #8] │ │ │ │ + strh r2, [r5, #10] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r4, #136 @ 0x88 │ │ │ │ + subs r4, #184 @ 0xb8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r6, #134 @ 0x86 │ │ │ │ + cmp r6, #182 @ 0xb6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4} │ │ │ │ movs r4, #0 │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ @@ -398526,17 +398524,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r3, r5, r6, r7} │ │ │ │ lsls r1, r2, #3 │ │ │ │ - subs r4, #54 @ 0x36 │ │ │ │ + subs r4, #102 @ 0x66 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, #28 │ │ │ │ + subs r4, #76 @ 0x4c │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038ef5c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -398575,15 +398573,15 @@ │ │ │ │ str.w r5, [r3, #2060] @ 0x80c │ │ │ │ ldr.w r2, [r4, #368] @ 0x170 │ │ │ │ cmp r2, r1 │ │ │ │ bhi.n 38efba │ │ │ │ ldr r0, [pc, #152] @ (38f06c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 72ddc0 │ │ │ │ + bl 72ddf0 │ │ │ │ ldr.w r3, [r4, #368] @ 0x170 │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 38f04a │ │ │ │ ldr.w r9, [pc, #140] @ 38f070 │ │ │ │ sub.w r8, r0, #4 │ │ │ │ mov.w fp, #5248 @ 0x1480 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -398628,19 +398626,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ bgt.n 38efd2 │ │ │ │ vmla.i q14, , d28[0] │ │ │ │ lsls r1, r2, #3 │ │ │ │ - ldrb r0, [r0, #29] │ │ │ │ + ldrb r0, [r6, #29] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cmp r4, #146 @ 0x92 │ │ │ │ + cmp r4, #194 @ 0xc2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, #222 @ 0xde │ │ │ │ + subs r3, #14 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0038f080 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -398654,15 +398652,15 @@ │ │ │ │ add r4, r5 │ │ │ │ add.w r5, r5, #5248 @ 0x1480 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ bl 3948b0 │ │ │ │ add.w r0, r4, #1024 @ 0x400 │ │ │ │ bl 3948b0 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 730248 │ │ │ │ + bl 730278 │ │ │ │ ldr.w r3, [r7, #368] @ 0x170 │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 38f09a │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 288d34 │ │ │ │ nop │ │ │ │ @@ -398717,26 +398715,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38f0ee │ │ │ │ ldr r0, [pc, #28] @ (38f174 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38f0ee │ │ │ │ nop │ │ │ │ ldr r2, [sp, #760] @ 0x2f8 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #250 @ 0xfa │ │ │ │ + subs r2, #42 @ 0x2a │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r4, [pc, #1180] @ 38f628 │ │ │ │ mov r6, r3 │ │ │ │ @@ -398792,15 +398790,15 @@ │ │ │ │ bpl.n 38f1f2 │ │ │ │ ldr.w r0, [pc, #1056] @ 38f634 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr.w r2, [pc, #1040] @ 38f638 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -398819,15 +398817,15 @@ │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38f1f2 │ │ │ │ ldr.w r3, [r8, #368] @ 0x170 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r5, r3, lsl #7 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.n 38f1da │ │ │ │ lsrs r3, r5, #7 │ │ │ │ @@ -398915,15 +398913,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 38f1ae │ │ │ │ ldr r0, [pc, #768] @ (38f654 ) │ │ │ │ mov r1, r8 │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38f1ae │ │ │ │ mov r0, r8 │ │ │ │ bl 38f0d0 │ │ │ │ b.n 38f332 │ │ │ │ ldr r3, [pc, #744] @ (38f658 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -399052,15 +399050,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp, #72] @ 0x48 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr r3, [pc, #332] @ (38f630 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #376] @ (38f660 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -399071,22 +399069,22 @@ │ │ │ │ bpl.n 38f4be │ │ │ │ ldr r0, [pc, #360] @ (38f664 ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38f4be │ │ │ │ ldr r0, [pc, #344] @ (38f668 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ strd r9, sl, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38f1ea │ │ │ │ ldr r3, [pc, #332] @ (38f66c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38f1f2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -399096,29 +399094,29 @@ │ │ │ │ ldr r0, [pc, #312] @ (38f670 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #12] │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38f1f2 │ │ │ │ tst.w r9, #15 │ │ │ │ bne.n 38f470 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ bl 38cea8 │ │ │ │ b.n 38f470 │ │ │ │ ldr r0, [pc, #276] @ (38f674 ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ cmp.w sl, #14 │ │ │ │ bhi.n 38f5c2 │ │ │ │ add r3, pc, #8 @ (adr r3, 38f580 ) │ │ │ │ ldr.w r2, [r3, sl, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ vminnm.f32 , , │ │ │ │ @@ -399156,15 +399154,15 @@ │ │ │ │ bpl.n 38f5f6 │ │ │ │ ldr r0, [pc, #148] @ (38f67c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38f1f2 │ │ │ │ ldr r3, [pc, #128] @ (38f680 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -399175,63 +399173,63 @@ │ │ │ │ bpl.w 38f1f2 │ │ │ │ ldr r0, [pc, #108] @ (38f684 ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38f234 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #152 @ 0x98 │ │ │ │ + subs r1, #200 @ 0xc8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ bkpt 0x00b4 │ │ │ │ lsls r1, r2, #3 │ │ │ │ subs r4, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #44 @ 0x2c │ │ │ │ + subs r2, #92 @ 0x5c │ │ │ │ lsls r3, r2, #1 │ │ │ │ bkpt 0x0046 │ │ │ │ lsls r1, r2, #3 │ │ │ │ - cmp r1, #52 @ 0x34 │ │ │ │ + cmp r1, #100 @ 0x64 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subs r0, #64 @ 0x40 │ │ │ │ + subs r0, #112 @ 0x70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #30 │ │ │ │ + subs r0, #78 @ 0x4e │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r4, [pc, #896] @ (38f9dc ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #148 @ 0x94 │ │ │ │ + subs r0, #196 @ 0xc4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r2, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #12 │ │ │ │ + subs r0, #60 @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #166 @ 0xa6 │ │ │ │ + subs r0, #214 @ 0xd6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrsb r4, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #218 @ 0xda │ │ │ │ + subs r1, #10 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r7, #98 @ 0x62 │ │ │ │ + adds r7, #146 @ 0x92 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cbnz r2, 38f6be │ │ │ │ lsls r1, r2, #3 │ │ │ │ - adds r5, #240 @ 0xf0 │ │ │ │ + adds r6, #32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r4, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #24 │ │ │ │ + adds r6, #72 @ 0x48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ movs r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ cmpeq r1, r2 │ │ │ │ @@ -399286,15 +399284,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (38f724 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ pop {r1, r2, r3} │ │ │ │ lsls r1, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -399305,27 +399303,27 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #240] @ (38f838 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #224] @ (38f83c ) │ │ │ │ ldr r1, [pc, #228] @ (38f840 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #6 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r0, #2136] @ 0x858 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r8, #12 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 38ef5c │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #0 │ │ │ │ @@ -399386,27 +399384,27 @@ │ │ │ │ add.w r3, r8, #20 │ │ │ │ ldr r0, [pc, #36] @ (38f848 ) │ │ │ │ movs r2, #166 @ 0xa6 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r4, [r4, #2] │ │ │ │ + ldrb r4, [r2, #3] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r2, #114 @ 0x72 │ │ │ │ + subs r2, #162 @ 0xa2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, #136 @ 0x88 │ │ │ │ + subs r2, #184 @ 0xb8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [pc, #656] @ (38fad0 ) │ │ │ │ + ldr r3, [pc, #848] @ (38fb90 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r1, [sp, #120] @ 0x78 │ │ │ │ + ldr r1, [sp, #312] @ 0x138 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r1, #190 @ 0xbe │ │ │ │ + subs r1, #238 @ 0xee │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r2, #21 │ │ │ │ + asrs r4, r0, #22 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ (38f8e0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -399415,27 +399413,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (38f8e8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #116] @ (38f8ec ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (38f8f0 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ movt r4, #10530 @ 0x2922 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #92] @ (38f8f4 ) │ │ │ │ ldr r0, [pc, #92] @ (38f8f8 ) │ │ │ │ ldr r3, [pc, #96] @ (38f8fc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r0, r1, [r2, #92] @ 0x5c │ │ │ │ @@ -399446,34 +399444,34 @@ │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r4, [r2, #108] @ 0x6c │ │ │ │ movs r0, #2 │ │ │ │ add r1, pc │ │ │ │ strb.w r0, [r2, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r0, [r1, #30] │ │ │ │ + strb r0, [r7, #30] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r2, [pc, #616] @ (38fb50 ) │ │ │ │ + ldr r2, [pc, #808] @ (38fc10 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r0, [sp, #88] @ 0x58 │ │ │ │ + ldr r0, [sp, #280] @ 0x118 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vqadd.u8 q8, q3, │ │ │ │ - str r0, [sp, #472] @ 0x1d8 │ │ │ │ + vqadd.u64 q8, q3, │ │ │ │ + str r0, [sp, #664] @ 0x298 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr7, cr15, {7} @ │ │ │ │ rev16 r6, r7 │ │ │ │ lsls r1, r2, #3 │ │ │ │ lsls r7, r2, #2 │ │ │ │ @@ -399515,25 +399513,25 @@ │ │ │ │ ldr r2, [pc, #36] @ (38f98c ) │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (38f990 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 38f0d0 │ │ │ │ nop │ │ │ │ - strb r2, [r0, #26] │ │ │ │ + strb r2, [r6, #26] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r0, #80 @ 0x50 │ │ │ │ + subs r0, #128 @ 0x80 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #102 @ 0x66 │ │ │ │ + subs r0, #150 @ 0x96 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 38f9d4 │ │ │ │ @@ -399541,27 +399539,27 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #44] @ (38f9dc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 43abe4 │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38f080 │ │ │ │ - strb r6, [r7, #24] │ │ │ │ + strb r6, [r5, #25] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r0, #12 │ │ │ │ + subs r0, #60 @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #36 @ 0x24 │ │ │ │ + subs r0, #84 @ 0x54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #92] @ (38fa50 ) │ │ │ │ @@ -399569,59 +399567,59 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #96] @ (38fa58 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #84] @ (38fa5c ) │ │ │ │ addw r6, r0, #2152 @ 0x868 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 72dc80 │ │ │ │ + bl 72dcb0 │ │ │ │ ldr r2, [pc, #68] @ (38fa60 ) │ │ │ │ ldr r1, [pc, #68] @ (38fa64 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ adds r4, #12 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 38eed8 │ │ │ │ str.w r6, [r5, #2140] @ 0x85c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strb r4, [r6, #23] │ │ │ │ + strb r4, [r4, #24] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r7, #194 @ 0xc2 │ │ │ │ + adds r7, #242 @ 0xf2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r7, #218 @ 0xda │ │ │ │ + subs r0, #10 │ │ │ │ lsls r3, r2, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ - ldr r0, [pc, #912] @ (38fdf4 ) │ │ │ │ + ldr r1, [pc, #80] @ (38fab4 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [sp, #376] @ 0x178 │ │ │ │ + str r6, [sp, #568] @ 0x238 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (38fa74 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 73010c │ │ │ │ + b.w 73013c │ │ │ │ nop │ │ │ │ cbnz r0, 38fa84 │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -399630,47 +399628,47 @@ │ │ │ │ ldr r2, [pc, #88] @ (38fae4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (38fae8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #76] @ (38faec ) │ │ │ │ ldr.w ip, [pc, #80] @ 38faf0 │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #76] @ (38faf4 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r1, [pc, #60] @ (38faf8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strb r4, [r5, #22] │ │ │ │ + strb r4, [r3, #23] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [pc, #456] @ (38fcb0 ) │ │ │ │ + ldr r0, [pc, #648] @ (38fd70 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r5, [sp, #952] @ 0x3b8 │ │ │ │ + str r6, [sp, #120] @ 0x78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xb8f6 │ │ │ │ lsls r1, r2, #3 │ │ │ │ lsls r1, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 38fbf0 │ │ │ │ lsls r7, r3, #3 │ │ │ │ @@ -399687,57 +399685,57 @@ │ │ │ │ ldr r1, [pc, #108] @ (38fb80 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r4, #28 │ │ │ │ ldr r2, [pc, #88] @ (38fb84 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (38fb88 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #72] @ (38fb8c ) │ │ │ │ ldr r1, [pc, #76] @ (38fb90 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ bl 38eed8 │ │ │ │ add.w r1, r5, #776 @ 0x308 │ │ │ │ mov r0, r6 │ │ │ │ bl 336634 │ │ │ │ addw r1, r5, #1124 @ 0x464 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 336584 │ │ │ │ - strb r0, [r5, #20] │ │ │ │ + strb r0, [r3, #21] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r6, #230 @ 0xe6 │ │ │ │ + adds r7, #22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r7, #2 │ │ │ │ + adds r7, #50 @ 0x32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf5ea0051 │ │ │ │ - @ instruction: 0xf5fc0051 │ │ │ │ - @ instruction: 0x47be │ │ │ │ + @ instruction: 0xf61a0051 │ │ │ │ + @ instruction: 0xf62c0051 │ │ │ │ + @ instruction: 0x47ee │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r5, [sp, #224] @ 0xe0 │ │ │ │ + str r5, [sp, #416] @ 0x1a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 38fbd0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -399745,25 +399743,25 @@ │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #40] @ (38fbd8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 38f0d0 │ │ │ │ nop │ │ │ │ - strb r6, [r1, #18] │ │ │ │ + strb r6, [r7, #18] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r6, #76 @ 0x4c │ │ │ │ + adds r6, #124 @ 0x7c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, #106 @ 0x6a │ │ │ │ + adds r6, #154 @ 0x9a │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #56] @ 38fc24 │ │ │ │ sub sp, #20 │ │ │ │ @@ -399773,38 +399771,38 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #44] @ (38fc30 ) │ │ │ │ mov r5, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #40] @ (38fc34 ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 38ef5c │ │ │ │ - strb r6, [r0, #17] │ │ │ │ + strb r6, [r6, #17] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r6, #4 │ │ │ │ + adds r6, #52 @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, #32 │ │ │ │ + adds r6, #80 @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r0, [r3, #60] @ 0x3c │ │ │ │ lsls r3, r4, #3 │ │ │ │ cmp r6, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (38fc40 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ @ instruction: 0xb7ca │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -399812,32 +399810,32 @@ │ │ │ │ ldr r2, [pc, #48] @ (38fc8c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (38fc90 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #36] @ (38fc94 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strb r2, [r2, #16] │ │ │ │ + strb r2, [r0, #17] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - mov ip, r4 │ │ │ │ + mov ip, sl │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r4, [sp, #120] @ 0x78 │ │ │ │ + str r4, [sp, #312] @ 0x138 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xb796 │ │ │ │ lsls r1, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -399851,15 +399849,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ mov r8, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ lsrs r3, r7, #2 │ │ │ │ orr.w r3, r3, r5, lsl #30 │ │ │ │ ldr r4, [pc, #144] @ (38fd60 ) │ │ │ │ add.w r2, r3, #326 @ 0x146 │ │ │ │ mov.w ip, r5, lsr #2 │ │ │ │ add r4, pc │ │ │ │ ldr.w r6, [r6, r2, lsl #2] │ │ │ │ @@ -399906,31 +399904,31 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38fcfe │ │ │ │ - strb r2, [r7, #14] │ │ │ │ + strb r2, [r5, #15] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r5, #102 @ 0x66 │ │ │ │ + adds r5, #150 @ 0x96 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #68 @ 0x44 │ │ │ │ + adds r5, #116 @ 0x74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r4, [r1, #54] @ 0x36 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r1, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #246 @ 0xf6 │ │ │ │ + adds r5, #38 @ 0x26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (38fdf8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -399941,24 +399939,24 @@ │ │ │ │ add.w r1, r4, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #104] @ (38fe00 ) │ │ │ │ add r2, pc │ │ │ │ mov r6, r2 │ │ │ │ adds r4, #28 │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #96] @ (38fe04 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r1 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #80] @ (38fe08 ) │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r4, r0, #1136 @ 0x470 │ │ │ │ add r2, pc │ │ │ │ mov r3, r0 │ │ │ │ movs r5, #128 @ 0x80 │ │ │ │ @@ -399977,21 +399975,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - strb r6, [r4, #11] │ │ │ │ + strb r6, [r2, #12] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r4, #106 @ 0x6a │ │ │ │ + adds r4, #154 @ 0x9a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, #132 @ 0x84 │ │ │ │ + adds r4, #180 @ 0xb4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, #224 @ 0xe0 │ │ │ │ + adds r5, #16 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xb644 │ │ │ │ lsls r1, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -400006,15 +400004,15 @@ │ │ │ │ adds r3, #16 │ │ │ │ ldr r4, [pc, #124] @ (38feac ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ ldrd r5, r9, [sp, #56] @ 0x38 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #108] @ (38feb0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 38fe6e │ │ │ │ lsrs r2, r7, #2 │ │ │ │ orr.w r2, r2, r8, lsl #30 │ │ │ │ @@ -400043,35 +400041,35 @@ │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r7, r8, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 38fe4a │ │ │ │ - strb r6, [r0, #9] │ │ │ │ + strb r6, [r6, #9] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r3, #234 @ 0xea │ │ │ │ + adds r4, #26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r3, #206 @ 0xce │ │ │ │ + adds r3, #254 @ 0xfe │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r2, [r4, #42] @ 0x2a │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #12 │ │ │ │ + adds r4, #60 @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (38fec8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ push {r1, r3, r4, r6, r7, lr} │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -400079,33 +400077,33 @@ │ │ │ │ ldr r2, [pc, #56] @ (38ff1c ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #56] @ (38ff20 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r0, [r0, #2020] @ 0x7e4 │ │ │ │ cbz r0, 38ff04 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 535cec │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strb r6, [r6, #6] │ │ │ │ + strb r6, [r4, #7] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r4, #0 │ │ │ │ + adds r4, #48 @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, #22 │ │ │ │ + adds r4, #70 @ 0x46 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #116] @ 38ffa8 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -400153,15 +400151,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r5, #34] @ 0x22 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #164 @ 0xa4 │ │ │ │ + adds r3, #212 @ 0xd4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldrh r4, [r4, #32] │ │ │ │ lsls r3, r4, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -400171,15 +400169,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (390010 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #44] @ (390014 ) │ │ │ │ ldr r3, [pc, #44] @ (390018 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, #12 │ │ │ │ @@ -400187,19 +400185,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strb r0, [r1, #3] │ │ │ │ + strb r0, [r7, #3] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - orrs r2, r5 │ │ │ │ + muls r2, r3 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r4, [r4, r6] │ │ │ │ + strh r4, [r2, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ │ │ │ │ 0039001c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -400209,29 +400207,29 @@ │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #40] @ (390060 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 729de8 │ │ │ │ + bl 729e18 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w r4, [r0, #1908] @ 0x774 │ │ │ │ str.w r3, [r0, #1912] @ 0x778 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r2, #204 @ 0xcc │ │ │ │ + adds r2, #252 @ 0xfc │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00390064 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -400242,56 +400240,56 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cbz r3, 3900ce │ │ │ │ ldr r0, [pc, #84] @ (3900d8 ) │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 72c334 │ │ │ │ + bl 72c364 │ │ │ │ ldr r1, [pc, #76] @ (3900dc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 72b1f8 │ │ │ │ + bl 72b228 │ │ │ │ mov r0, r6 │ │ │ │ - bl 77fd5c │ │ │ │ + bl 77fd8c │ │ │ │ ldr r3, [pc, #64] @ (3900e0 ) │ │ │ │ ldr r1, [pc, #64] @ (3900e4 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ mov r3, r5 │ │ │ │ bl 3356bc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72c644 │ │ │ │ + bl 72c674 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #24] @ (3900e8 ) │ │ │ │ add r0, pc │ │ │ │ b.n 390086 │ │ │ │ ldrh r2, [r5, #24] │ │ │ │ lsls r3, r4, #3 │ │ │ │ - adds r2, #140 @ 0x8c │ │ │ │ + adds r2, #188 @ 0xbc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb r2, [r6, r4] │ │ │ │ + ldrsb r2, [r4, r5] │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r5, [pc, #720] @ (3903b4 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r2, #26 │ │ │ │ + lsrs r2, r0, #27 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r2, #72 @ 0x48 │ │ │ │ + adds r2, #120 @ 0x78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 003900ec : │ │ │ │ mov.w ip, #912 @ 0x390 │ │ │ │ mla r1, ip, r1, r0 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cbnz r0, 39011c │ │ │ │ @@ -400326,15 +400324,15 @@ │ │ │ │ mla r0, r3, r1, r0 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (39014c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ cbz r2, 3901b2 │ │ │ │ lsls r1, r2, #3 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.w 396750 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -400346,25 +400344,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (3901c0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #68] @ (3901c4 ) │ │ │ │ ldr r1, [pc, #68] @ (3901c8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #52] @ (3901cc ) │ │ │ │ ldr r2, [pc, #56] @ (3901d0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (3901d4 ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (3901d8 ) │ │ │ │ @@ -400372,29 +400370,29 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #24 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72b6cc │ │ │ │ - ldr r0, [r0, #116] @ 0x74 │ │ │ │ + b.w 72b6fc │ │ │ │ + ldr r0, [r6, #116] @ 0x74 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - sbcs r2, r2 │ │ │ │ + rors r2, r0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r6, [r1, #56] @ 0x38 │ │ │ │ + ldrh r6, [r7, #56] @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r1, #154 @ 0x9a │ │ │ │ + adds r1, #202 @ 0xca │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r1, #180 @ 0xb4 │ │ │ │ + adds r1, #228 @ 0xe4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xffb5ffff │ │ │ │ - lsrs r2, r3, #22 │ │ │ │ + lsrs r2, r1, #23 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r1, #166 @ 0xa6 │ │ │ │ + adds r1, #214 @ 0xd6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ bvs.n 390104 │ │ │ │ lsls r7, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -400520,22 +400518,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr.w r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl 886838 │ │ │ │ + bl 886868 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 780800 │ │ │ │ + b.w 780830 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mvn.w r1, #124 @ 0x7c │ │ │ │ ldr r3, [r2, #4] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ @@ -400549,15 +400547,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 780ae4 │ │ │ │ + bl 780b14 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -400596,25 +400594,25 @@ │ │ │ │ adds r3, #1 │ │ │ │ bne.n 39041c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add.w r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 39041c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 884cd4 │ │ │ │ + bl 884d04 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 288d34 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 390408 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl 891034 │ │ │ │ + bl 891064 │ │ │ │ b.n 3903ba │ │ │ │ ldr r3, [pc, #36] @ (390430 ) │ │ │ │ movw r2, #679 @ 0x2a7 │ │ │ │ ldr r1, [pc, #36] @ (390434 ) │ │ │ │ ldr r0, [pc, #36] @ (390438 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -400625,25 +400623,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (390440 ) │ │ │ │ ldr r0, [pc, #32] @ (390444 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - ldr r2, [r0, #76] @ 0x4c │ │ │ │ + ldr r2, [r6, #76] @ 0x4c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r0, #60 @ 0x3c │ │ │ │ + adds r0, #108 @ 0x6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, #74 @ 0x4a │ │ │ │ + adds r0, #122 @ 0x7a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r6, #72] @ 0x48 │ │ │ │ + ldr r0, [r4, #76] @ 0x4c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r0, #102 @ 0x66 │ │ │ │ + adds r0, #150 @ 0x96 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r0, #122 @ 0x7a │ │ │ │ + adds r0, #170 @ 0xaa │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00390448 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -400691,15 +400689,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39048e │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (39050c ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 39048e │ │ │ │ ldr.w lr, [r0, #1664] @ 0x680 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 390476 │ │ │ │ mov r2, lr │ │ │ │ b.n 39047c │ │ │ │ @@ -400708,15 +400706,15 @@ │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #248 @ 0xf8 │ │ │ │ + adds r0, #40 @ 0x28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr.w r2, [r0, #672] @ 0x2a0 │ │ │ │ cbz r2, 390556 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -400727,15 +400725,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrb.w r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r2 │ │ │ │ ubfx r1, r1, #5, #1 │ │ │ │ - bl 7814c4 │ │ │ │ + bl 7814f4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -400768,15 +400766,15 @@ │ │ │ │ ldrb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ ldrb.w r2, [r3, #1657] @ 0x679 │ │ │ │ orn r1, r1, #127 @ 0x7f │ │ │ │ strb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ orn r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r3, #1657] @ 0x679 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8879bc │ │ │ │ + bl 8879ec │ │ │ │ ldr r1, [pc, #76] @ (390604 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ bl 587128 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb.w r4, [r3, #1921] @ 0x781 │ │ │ │ add sp, #8 │ │ │ │ @@ -400795,29 +400793,29 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 39058a │ │ │ │ ldr r0, [pc, #32] @ (390610 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 39058a │ │ │ │ nop │ │ │ │ strh r6, [r4, #48] @ 0x30 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #77 @ 0x4d │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #60 @ 0x3c │ │ │ │ + cmp r7, #108 @ 0x6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ cbz r1, 39061c │ │ │ │ ldr.w r3, [r0, #1904] @ 0x770 │ │ │ │ cbz r3, 39062a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -400831,22 +400829,22 @@ │ │ │ │ ldr r2, [pc, #32] @ (39065c ) │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (390660 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str.w r0, [r1, #1904] @ 0x770 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 886fe4 │ │ │ │ + b.w 887014 │ │ │ │ nop │ │ │ │ - cmp r7, #52 @ 0x34 │ │ │ │ + cmp r7, #100 @ 0x64 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r0, #171 @ 0xab │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -400927,17 +400925,17 @@ │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb53ffff │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r1, #32] │ │ │ │ + ldr r2, [r7, #32] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cmp r6, #180 @ 0xb4 │ │ │ │ + cmp r6, #228 @ 0xe4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00390730 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -401031,15 +401029,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 390760 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #52] @ (390850 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 390760 │ │ │ │ nop │ │ │ │ strh r2, [r3, #34] @ 0x22 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #4 │ │ │ │ @@ -401053,15 +401051,15 @@ │ │ │ │ lsls r1, r7, #21 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa6bffff │ │ │ │ movs r7, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #146 @ 0x92 │ │ │ │ + cmp r5, #194 @ 0xc2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -401094,15 +401092,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr.w r0, [r3, #672] @ 0x2a0 │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7809b8 │ │ │ │ + bl 7809e8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd r2, r1, [sp, #8] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ strd r2, r1, [r3, #40] @ 0x28 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 3908f4 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -401138,19 +401136,19 @@ │ │ │ │ nop │ │ │ │ strh r4, [r6, #24] │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r2, #24] │ │ │ │ lsls r3, r4, #3 │ │ │ │ - str r2, [r7, #120] @ 0x78 │ │ │ │ + str r2, [r5, #124] @ 0x7c │ │ │ │ lsls r6, r4, #1 │ │ │ │ - cmp r3, #52 @ 0x34 │ │ │ │ + cmp r3, #100 @ 0x64 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r4, #228 @ 0xe4 │ │ │ │ + cmp r5, #20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ (390a58 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -401160,15 +401158,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 390a34 │ │ │ │ ldr.w r0, [r1, #744] @ 0x2e8 │ │ │ │ cbz r0, 390974 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 780aa0 │ │ │ │ + bl 780ad0 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #744] @ 0x2e8 │ │ │ │ ldrb.w r3, [r1, #667] @ 0x29b │ │ │ │ cbz r3, 390988 │ │ │ │ ldrd r0, r3, [r1, #12] │ │ │ │ movs r2, #0 │ │ │ │ @@ -401240,28 +401238,28 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 390960 │ │ │ │ ldr r0, [pc, #32] @ (390a6c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 390960 │ │ │ │ nop │ │ │ │ strh r6, [r1, #18] │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ pld [r7, #255]! │ │ │ │ subs r4, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #208 @ 0xd0 │ │ │ │ + cmp r4, #0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ ite eq │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ strb.w r2, [r0, #668] @ 0x29c │ │ │ │ @@ -401309,17 +401307,17 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 390c0e │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 390bd8 │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 77a964 │ │ │ │ + bl 77a994 │ │ │ │ ldr.w ip, [r4, #32] │ │ │ │ ldr.w lr, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [ip, #4] │ │ │ │ cmp r3, lr │ │ │ │ it gt │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble.n 390be6 │ │ │ │ @@ -401340,49 +401338,49 @@ │ │ │ │ beq.n 390b20 │ │ │ │ vldr d7, [pc, #260] @ 390c48 │ │ │ │ uxth r7, r1 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 7809b8 │ │ │ │ + bl 7809e8 │ │ │ │ ldrd r1, r3, [sp, #24] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, r6 │ │ │ │ sbcs.w ip, r3, r7 │ │ │ │ bcc.n 390c16 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r1, r1, r6 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ cmp r1, r2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcc.n 390c16 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #5 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 77a7dc │ │ │ │ + bl 77a80c │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #188] @ (390c58 ) │ │ │ │ lsls r3, r7, #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ lsls r2, r6, #9 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 780b3c │ │ │ │ + bl 780b6c │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #164] @ (390c5c ) │ │ │ │ ldr r3, [pc, #156] @ (390c54 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -401392,17 +401390,17 @@ │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 77a968 │ │ │ │ + bl 77a998 │ │ │ │ str r6, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 390bb4 │ │ │ │ ldr r2, [pc, #108] @ (390c60 ) │ │ │ │ @@ -401416,17 +401414,17 @@ │ │ │ │ bne.n 390c40 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 5870e0 │ │ │ │ cmp r1, #0 │ │ │ │ bge.w 390b06 │ │ │ │ b.n 390be4 │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ movs r1, #5 │ │ │ │ - bl 77a96c │ │ │ │ + bl 77a99c │ │ │ │ mvn.w r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b.n 390be6 │ │ │ │ add.w lr, lr, #1 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r3, lr, [r4, #40] @ 0x28 │ │ │ │ ldr.w r2, [ip, #4] │ │ │ │ @@ -401458,41 +401456,41 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ ldrd r6, r3, [r3, #68] @ 0x44 │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ movne r6, r3 │ │ │ │ - bl 7807dc │ │ │ │ + bl 78080c │ │ │ │ ldr r0, [pc, #100] @ (390cf8 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r1, [r5, #672] @ 0x2a0 │ │ │ │ add r0, pc │ │ │ │ - bl 782630 │ │ │ │ + bl 782660 │ │ │ │ ldr r3, [pc, #88] @ (390cfc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #88] @ (390d00 ) │ │ │ │ ldr r1, [pc, #92] @ (390d04 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #72] @ (390d08 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #72] @ (390d0c ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 887db4 │ │ │ │ + bl 887de4 │ │ │ │ movs r1, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r0, r1, [r4, #24] │ │ │ │ str r7, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [r4, #40] @ 0x28 │ │ │ │ bl 390ac4 │ │ │ │ @@ -401502,21 +401500,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, sp, #424 @ 0x1a8 │ │ │ │ lsls r1, r2, #3 │ │ │ │ - str r4, [r5, #64] @ 0x40 │ │ │ │ + str r4, [r3, #68] @ 0x44 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - adds r6, #84 @ 0x54 │ │ │ │ + adds r6, #132 @ 0x84 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r0, [r2, #30] │ │ │ │ + strh r0, [r0, #32] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r1, #112 @ 0x70 │ │ │ │ + cmp r1, #160 @ 0xa0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ bl 1ced0e │ │ │ │ │ │ │ │ 00390d10 : │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #52] @ (390d4c ) │ │ │ │ ldr.w r1, [r0, #840] @ 0x348 │ │ │ │ @@ -401547,15 +401545,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ @@ -401569,15 +401567,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -401595,15 +401593,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ │ │ │ │ 00390df4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb.w r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -401693,15 +401691,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 390e2e │ │ │ │ ldr r0, [pc, #60] @ (390f18 ) │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ b.n 390e2e │ │ │ │ blx 28ae20 │ │ │ │ ldrb r0, [r2, #22] │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ @@ -401710,20 +401708,20 @@ │ │ │ │ lsrs r7, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 5, pc, cr9, cr15, {7} @ │ │ │ │ adds r7, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - bl 71ef0e │ │ │ │ + bl 71ef0e │ │ │ │ subs r0, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #100 @ 0x64 │ │ │ │ + movs r7, #148 @ 0x94 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00390f1c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -401809,15 +401807,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 390f4c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (391028 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 390f4c │ │ │ │ ldrb r6, [r5, #17] │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ @@ -401829,15 +401827,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ bl 61101e │ │ │ │ ldrb r0, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #156 @ 0x9c │ │ │ │ + movs r6, #204 @ 0xcc │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #136] @ (3910c8 ) │ │ │ │ @@ -401850,15 +401848,15 @@ │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ strb.w r3, [r4, #689] @ 0x2b1 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 7809b8 │ │ │ │ + bl 7809e8 │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ strd r0, r1, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #1 │ │ │ │ strh.w r2, [r4, #685] @ 0x2ad │ │ │ │ strb.w r1, [r4, #691] @ 0x2b3 │ │ │ │ @@ -401879,15 +401877,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ b.n 391088 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ ldrb r2, [r4, #13] │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ @@ -401987,15 +401985,15 @@ │ │ │ │ bpl.n 391104 │ │ │ │ ldr r0, [pc, #96] @ (391218 ) │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 391104 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -402023,15 +402021,15 @@ │ │ │ │ bl 45120a │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #160] @ (3912b4 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #44 @ 0x2c │ │ │ │ + movs r5, #92 @ 0x5c │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 0039121c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -402095,15 +402093,15 @@ │ │ │ │ ldr r0, [pc, #268] @ (3913c4 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r2, r5, lsl #2] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 391274 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 39133e │ │ │ │ cbz r3, 3912de │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ @@ -402173,15 +402171,15 @@ │ │ │ │ cbz r3, 39138a │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ cbz r3, 39138e │ │ │ │ ldrb.w r3, [r7, #665] @ 0x299 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ movs r1, #0 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 39126c │ │ │ │ ldr.w r1, [r4, #1664] @ 0x680 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 391382 │ │ │ │ mov r3, r1 │ │ │ │ b.n 39138e │ │ │ │ @@ -402192,15 +402190,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r5, #21 │ │ │ │ lsls r4, r4, #3 │ │ │ │ - movs r4, #126 @ 0x7e │ │ │ │ + movs r4, #174 @ 0xae │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -402281,15 +402279,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [ip, #1924] @ 0x784 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -402332,15 +402330,15 @@ │ │ │ │ str r1, [r0, #28] │ │ │ │ str r3, [r0, #24] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 391520 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -402503,15 +402501,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 39183c │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 7809b8 │ │ │ │ + bl 7809e8 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r5 │ │ │ │ bcc.n 3917d8 │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r8, r6, asr #31 │ │ │ │ @@ -402525,35 +402523,35 @@ │ │ │ │ str.w r3, [r4, #748] @ 0x2ec │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, r3, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r6, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ mov.w r3, r8, lsl #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ movs r1, #2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77a7dc │ │ │ │ + bl 77a80c │ │ │ │ ldr r1, [pc, #240] @ (39187c ) │ │ │ │ add.w r0, r4, #748 @ 0x2ec │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r3, r5, #9 │ │ │ │ orr.w r3, r3, r7, lsr #23 │ │ │ │ lsls r2, r7, #9 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 780a54 │ │ │ │ + bl 780a84 │ │ │ │ ldr r2, [pc, #212] @ (391880 ) │ │ │ │ ldr r3, [pc, #192] @ (391870 ) │ │ │ │ add r2, pc │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -402583,31 +402581,31 @@ │ │ │ │ cbz r3, 391800 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 391830 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ ldr r2, [pc, #116] @ (391888 ) │ │ │ │ ldr r3, [pc, #92] @ (391870 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 391868 │ │ │ │ movs r1, #2 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 77a96c │ │ │ │ + b.w 77a99c │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ b.n 391808 │ │ │ │ ldr r3, [pc, #76] @ (39188c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 391718 │ │ │ │ ldr r3, [pc, #68] @ (391890 ) │ │ │ │ @@ -402616,15 +402614,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 391718 │ │ │ │ ldr r0, [pc, #56] @ (391894 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 391718 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r1, #19] │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r0, #19] │ │ │ │ @@ -402638,15 +402636,15 @@ │ │ │ │ bl bd886 │ │ │ │ strb r0, [r2, #14] │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r6, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r4, #4 │ │ │ │ + subs r0, r2, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ │ │ │ │ 00391898 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -402779,15 +402777,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stc2 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ - bl 6b7a1a │ │ │ │ + bl 6b7a1a │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ @@ -402863,15 +402861,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -403096,15 +403094,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ movw r3, #8255 @ 0x203f │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ strh.w r3, [r4, #232] @ 0xe8 │ │ │ │ b.n 391c1c │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -403335,15 +403333,15 @@ │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ mov r1, r5 │ │ │ │ blx 289898 │ │ │ │ b.n 391ee4 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ b.n 391f36 │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #512 @ 0x200 │ │ │ │ add.w ip, r4, #676 @ 0x2a4 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ movs r3, #4 │ │ │ │ strh.w r3, [r4, #100] @ 0x64 │ │ │ │ @@ -403426,15 +403424,15 @@ │ │ │ │ ite ne │ │ │ │ movne.w r3, #16640 @ 0x4100 │ │ │ │ moveq.w r3, #16384 @ 0x4000 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movt r2, #29696 @ 0x7400 │ │ │ │ strh.w r3, [r4, #224] @ 0xe0 │ │ │ │ str.w r2, [r4, #220] @ 0xdc │ │ │ │ - bl 7814bc │ │ │ │ + bl 7814ec │ │ │ │ mov.w r3, #13312 @ 0x3400 │ │ │ │ ldrd ip, r1, [r4, #640] @ 0x280 │ │ │ │ strh.w r3, [r4, #228] @ 0xe4 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movw r3, #16385 @ 0x4001 │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ @@ -403684,15 +403682,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ b.n 3923c0 │ │ │ │ adds r1, r3, #2 │ │ │ │ ldr.w r3, [r4, #876] @ 0x36c │ │ │ │ subs r2, r2, r0 │ │ │ │ mov.w ip, #0 │ │ │ │ add r0, r3 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ @@ -404067,15 +404065,15 @@ │ │ │ │ strh.w r3, [r0, #657] @ 0x291 │ │ │ │ b.n 3925c8 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #888] @ 0x378 │ │ │ │ b.n 3925c8 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ b.n 3927d8 │ │ │ │ movs r2, #5 │ │ │ │ movs r0, #4 │ │ │ │ mov.w ip, #3 │ │ │ │ mov.w lr, #2 │ │ │ │ movs r3, #1 │ │ │ │ b.n 3926dc │ │ │ │ @@ -404115,18 +404113,18 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #506 @ 0x1fa │ │ │ │ bne.n 39296e │ │ │ │ b.n 392662 │ │ │ │ b.n 39284a │ │ │ │ vqshlu.s32 q15, , #31 │ │ │ │ - vtbl.8 d20, {d31- instruction: 0xffff49d0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ b.n 3924b2 │ │ │ │ - @ instruction: 0xffff48de │ │ │ │ + vtbl.8 d20, {d15-d16}, d14 │ │ │ │ lsls r6, r4, #1 │ │ │ │ b.n 392206 │ │ │ │ Address 0x39299a is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 0039299c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -404159,22 +404157,22 @@ │ │ │ │ ldr r6, [r0, #28] │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ bic.w r5, r5, #15 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ mul.w r2, r6, r2 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 8a3e50 │ │ │ │ + bl 8a3e80 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #657] @ 0x291 │ │ │ │ mov r0, r2 │ │ │ │ lsrs r3, r3, #8 │ │ │ │ strb.w r3, [r4, #658] @ 0x292 │ │ │ │ - bl 8a35f4 │ │ │ │ + bl 8a3624 │ │ │ │ and.w r0, r0, #15 │ │ │ │ adds r1, #1 │ │ │ │ orrs r5, r0 │ │ │ │ strb.w r1, [r4, #656] @ 0x290 │ │ │ │ strb.w r5, [r4, #664] @ 0x298 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -404296,15 +404294,15 @@ │ │ │ │ blx 2889f4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ strd r7, r8, [r0, #32] │ │ │ │ movs r7, #1 │ │ │ │ str r6, [r0, #28] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 7823e4 │ │ │ │ + bl 782414 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ str r1, [r4, #24] │ │ │ │ add.w r6, r4, #20 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #108] @ (392bf8 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -404318,15 +404316,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ orr.w r3, r3, r2, lsr #23 │ │ │ │ movs r1, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 780a08 │ │ │ │ + bl 780a38 │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #0] │ │ │ │ cbz r3, 392bc2 │ │ │ │ str r4, [r3, #4] │ │ │ │ add.w r3, r5, #768 @ 0x300 │ │ │ │ str.w r4, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #4] │ │ │ │ @@ -404339,15 +404337,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mvn.w r3, #4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 780820 │ │ │ │ + b.w 780850 │ │ │ │ nop │ │ │ │ bhi.n 392c1a │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ mvns r0, r6 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -404386,15 +404384,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 392db4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 7809b8 │ │ │ │ + bl 7809e8 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r6 │ │ │ │ bcc.n 392d16 │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r1, r5, asr #31 │ │ │ │ @@ -404409,23 +404407,23 @@ │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r3, r2, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r5, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ lsls r3, r1, #9 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ orr.w r3, r3, r5, lsr #23 │ │ │ │ - bl 77a7dc │ │ │ │ + bl 77a80c │ │ │ │ add.w r1, r4, #748 @ 0x2ec │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [pc, #276] @ (392df0 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -404465,28 +404463,28 @@ │ │ │ │ cbz r3, 392d3e │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 392da8 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ ldr r2, [pc, #172] @ (392dfc ) │ │ │ │ ldr r3, [pc, #144] @ (392de4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 392ddc │ │ │ │ movs r1, #1 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 77a96c │ │ │ │ + b.w 77a99c │ │ │ │ ldr r3, [pc, #144] @ (392e00 ) │ │ │ │ ldr.w r2, [r0, #840] @ 0x348 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r0, #836] @ 0x344 │ │ │ │ strd r3, r2, [r0, #828] @ 0x33c │ │ │ │ ldr.w r0, [r1, #1916] @ 0x77c │ │ │ │ @@ -404504,15 +404502,15 @@ │ │ │ │ mov.w r2, #0 │ │ │ │ bne.n 392ddc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ bx r3 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ b.n 392d46 │ │ │ │ ldr r2, [pc, #80] @ (392e08 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 392c62 │ │ │ │ ldr r2, [pc, #72] @ (392e0c ) │ │ │ │ @@ -404521,15 +404519,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 392c62 │ │ │ │ ldr r0, [pc, #64] @ (392e10 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 392c62 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldrsh r0, [r2, r6] │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r0, [r1, r6] │ │ │ │ @@ -404546,15 +404544,15 @@ │ │ │ │ svc 151 @ 0x97 │ │ │ │ vcvt.f32.u32 d21, d4, #1 │ │ │ │ lsls r3, r4, #3 │ │ │ │ str r4, [r0, #92] @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #7 │ │ │ │ + lsrs r0, r1, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #672] @ 0x2a0 │ │ │ │ cbz r3, 392e2c │ │ │ │ @@ -404734,15 +404732,15 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 393026 │ │ │ │ ldr r3, [pc, #132] @ (393094 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 393058 │ │ │ │ ldr.w r0, [r7, #672] @ 0x2a0 │ │ │ │ - bl 781050 │ │ │ │ + bl 781080 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr.w r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbnz r3, 393076 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -404759,30 +404757,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 392ff0 │ │ │ │ ldr r0, [pc, #84] @ (3930a0 ) │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ b.n 392ff0 │ │ │ │ ldr r3, [pc, #72] @ (3930a4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 393014 │ │ │ │ ldr r3, [pc, #56] @ (39309c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 393014 │ │ │ │ ldr r0, [pc, #56] @ (3930a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 393014 │ │ │ │ ldr r3, [pc, #52] @ (3930ac ) │ │ │ │ movw r2, #758 @ 0x2f6 │ │ │ │ ldr r1, [pc, #48] @ (3930b0 ) │ │ │ │ ldr r0, [pc, #52] @ (3930b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -404794,25 +404792,25 @@ │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #30 │ │ │ │ + lsls r2, r7, #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r0, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r7, #30 │ │ │ │ + lsls r6, r5, #31 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - eors r4, r2 │ │ │ │ + lsls r4, r0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r6, r1, #15 │ │ │ │ + lsls r6, r7, #15 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r4, #31 │ │ │ │ + lsrs r4, r2, #32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #60] @ (393104 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -404898,15 +404896,15 @@ │ │ │ │ strb.w r3, [r4, #649] @ 0x289 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ movw r3, #60180 @ 0xeb14 │ │ │ │ strh.w r3, [r4, #657] @ 0x291 │ │ │ │ b.n 39319c │ │ │ │ ldr.w r0, [r1, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ b.n 39319c │ │ │ │ blt.n 3931ba │ │ │ │ Address 0x3931e6 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 003931e8 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -405024,15 +405022,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ bge.n 39339a │ │ │ │ Address 0x39332e is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 00393330 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -405041,25 +405039,25 @@ │ │ │ │ ubfx r7, r2, #5, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7812e8 │ │ │ │ + bl 781318 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 393386 │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 3933b0 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 781350 │ │ │ │ + bl 781380 │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -405078,17 +405076,17 @@ │ │ │ │ ldr r0, [pc, #136] @ (39342c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #444 @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 77a968 │ │ │ │ + bl 77a998 │ │ │ │ tst.w r8, #8 │ │ │ │ bne.n 393410 │ │ │ │ and.w r8, r8, #248 @ 0xf8 │ │ │ │ cmp.w r8, #32 │ │ │ │ beq.n 393418 │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ strb.w r3, [r5, #665] @ 0x299 │ │ │ │ @@ -405107,45 +405105,45 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 393360 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ b.n 393360 │ │ │ │ mov r0, r5 │ │ │ │ bl 3932a8 │ │ │ │ b.n 393360 │ │ │ │ negs r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 395fc0 │ │ │ │ b.n 393360 │ │ │ │ nop │ │ │ │ - subs r5, #50 @ 0x32 │ │ │ │ + subs r5, #98 @ 0x62 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsls r4, r5, #2 │ │ │ │ + lsls r4, r3, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r6, r3, #19 │ │ │ │ + lsls r6, r1, #20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ bls.n 393492 │ │ │ │ vsli.32 d27, d0, #31 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ str.w r3, [r0, #744] @ 0x2e8 │ │ │ │ blt.n 39349a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cbz r0, 393460 │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77a964 │ │ │ │ + bl 77a994 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ ldr.w r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cbz r2, 393476 │ │ │ │ @@ -405159,15 +405157,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ negs r1, r1 │ │ │ │ bl 393330 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 39344e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -405197,26 +405195,26 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r3, r3, #1936 @ 0x790 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r4, #652] @ 0x28c │ │ │ │ str.w r2, [r3, #1944] @ 0x798 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77a7dc │ │ │ │ + bl 77a80c │ │ │ │ ldr r1, [pc, #40] @ (393544 ) │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 780b84 │ │ │ │ + bl 780bb4 │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -405341,29 +405339,29 @@ │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ lsls r7, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7814c4 │ │ │ │ + bl 7814f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ b.n 3935f2 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #2 │ │ │ │ bne.n 3935c8 │ │ │ │ eor.w r2, r2, #255 @ 0xff │ │ │ │ lsrs r2, r2, #7 │ │ │ │ strb.w r2, [r3, #666] @ 0x29a │ │ │ │ b.n 3935f2 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7814c4 │ │ │ │ + bl 7814f4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16385 @ 0x4001 │ │ │ │ mov r0, r3 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ bl 3934b8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -405442,17 +405440,17 @@ │ │ │ │ cbz r1, 393792 │ │ │ │ movs r2, #16 │ │ │ │ negs r1, r1 │ │ │ │ bl 393330 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 39381e │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77a964 │ │ │ │ + bl 77a994 │ │ │ │ ldr.w r5, [r4, #652] @ 0x28c │ │ │ │ ldr.w r6, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r5 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r3, r6 │ │ │ │ @@ -405490,15 +405488,15 @@ │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 39381e │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -405518,21 +405516,21 @@ │ │ │ │ beq.n 3937f0 │ │ │ │ blx r3 │ │ │ │ b.n 3937f0 │ │ │ │ ldr.w r5, [r4, #860] @ 0x35c │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #16960 @ 0x4240 │ │ │ │ movt r4, #15 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ adds r2, r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 88a6b4 │ │ │ │ + b.w 88a6e4 │ │ │ │ udf #225 @ 0xe1 │ │ │ │ vmls.i , , d11[0] │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ blx lr │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -405670,15 +405668,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 393bb6 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 7809b8 │ │ │ │ + bl 7809e8 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ cmp r2, r6 │ │ │ │ sbcs.w r1, r3, r8 │ │ │ │ bcc.w 393b50 │ │ │ │ subs r2, r2, r6 │ │ │ │ mov.w r1, r7, asr #31 │ │ │ │ sbc.w r3, r3, r8 │ │ │ │ @@ -405781,38 +405779,38 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 393c28 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 3932a8 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77a964 │ │ │ │ + bl 77a994 │ │ │ │ b.n 393ab8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3932a8 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ ldr r2, [pc, #300] @ (393c8c ) │ │ │ │ ldr r3, [pc, #252] @ (393c60 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 393c28 │ │ │ │ ldr.w r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 77a96c │ │ │ │ + b.w 77a99c │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ b.n 393ab0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 393986 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r1, [pc, #248] @ (393c90 ) │ │ │ │ ldr.w r5, [r0, #1916] @ 0x77c │ │ │ │ add r1, pc │ │ │ │ @@ -405845,15 +405843,15 @@ │ │ │ │ ldr r0, [pc, #180] @ (393ca0 ) │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r3, [r4, #884] @ 0x374 │ │ │ │ b.n 3939fc │ │ │ │ ldr r2, [pc, #144] @ (393c94 ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3939fc │ │ │ │ @@ -405892,15 +405890,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r7, r3] │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r4, r7] │ │ │ │ lsls r3, r4, #3 │ │ │ │ - adds r6, #242 @ 0xf2 │ │ │ │ + adds r7, #34 @ 0x22 │ │ │ │ lsls r6, r4, #1 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ bne.n 393c72 │ │ │ │ vaddw.u , , d26 │ │ │ │ lsls r3, r4, #3 │ │ │ │ str r0, [r5, r3] │ │ │ │ lsls r3, r4, #3 │ │ │ │ @@ -405910,26 +405908,26 @@ │ │ │ │ str r2, [r0, r1] │ │ │ │ lsls r3, r4, #3 │ │ │ │ stc2l 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ ldr r5, [pc, #528] @ (393ea8 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [r2], {82} @ 0x52 │ │ │ │ - stc2 0, cr0, [r6, #-328] @ 0xfffffeb8 │ │ │ │ + ldc2l 0, cr0, [r2], #328 @ 0x148 │ │ │ │ + ldc2 0, cr0, [r6, #-328]! @ 0xfffffeb8 │ │ │ │ b.n 3934ac │ │ │ │ lsls r3, r4, #3 │ │ │ │ - adds r4, #158 @ 0x9e │ │ │ │ + adds r4, #206 @ 0xce │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb.w r0, [r8, r2, lsl #1] │ │ │ │ - ldc2 0, cr0, [r2], {82} @ 0x52 │ │ │ │ - adds r4, #134 @ 0x86 │ │ │ │ + str.w r0, [r8, r2, lsl #1] │ │ │ │ + stc2l 0, cr0, [r2], {82} @ 0x52 │ │ │ │ + adds r4, #182 @ 0xb6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strb.w r0, [r0, r2, lsl #1] │ │ │ │ - stc2l 0, cr0, [r2], #-328 @ 0xfffffeb8 │ │ │ │ + ldrh.w r0, [r0, r2, lsl #1] │ │ │ │ + ldc2 0, cr0, [r2], {82} @ 0x52 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -405938,17 +405936,17 @@ │ │ │ │ strb.w r3, [r0, #665] @ 0x299 │ │ │ │ cbz r1, 393cee │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ negs r1, r1 │ │ │ │ bl 393330 │ │ │ │ cbnz r0, 393d46 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77a964 │ │ │ │ + bl 77a994 │ │ │ │ ldr.w r5, [r4, #824] @ 0x338 │ │ │ │ ldr.w r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r5, r6 │ │ │ │ bl 39163c │ │ │ │ @@ -405977,15 +405975,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ nop │ │ │ │ mrc 15, 6, APSR_nzcv, cr1, cr15, {7} │ │ │ │ │ │ │ │ 00393d6c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -406041,22 +406039,22 @@ │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ movs r5, #0 │ │ │ │ movs r6, #1 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ str.w r6, [r4, #884] @ 0x374 │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 77a7dc │ │ │ │ + bl 77a80c │ │ │ │ ldr r1, [pc, #100] @ (393e94 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 393d6c │ │ │ │ mov r0, r5 │ │ │ │ str.w r6, [r4, #880] @ 0x370 │ │ │ │ add sp, #8 │ │ │ │ @@ -406125,15 +406123,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #212] @ (393fd4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1904] @ 0x770 │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ - bl 886fe8 │ │ │ │ + bl 887018 │ │ │ │ ldr.w r3, [r4, #1928] @ 0x788 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #1904] @ 0x770 │ │ │ │ cbz r3, 393f5c │ │ │ │ str.w r2, [r4, #1928] @ 0x788 │ │ │ │ mov.w r0, #912 @ 0x390 │ │ │ │ ldrb.w r2, [r4, #1920] @ 0x780 │ │ │ │ @@ -406199,18 +406197,18 @@ │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ blx 28ae20 │ │ │ │ ldr r4, [pc, #632] @ (394250 ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ asrs r4, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #18 │ │ │ │ + adds r1, #66 @ 0x42 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - eor.w r0, ip, #13762560 @ 0xd20000 │ │ │ │ - vld4.16 {d16-d19}, [r6 :64], r2 │ │ │ │ + @ instruction: 0xf4bc0052 │ │ │ │ + ldrsb.w r0, [r6, #82] @ 0x52 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #1 │ │ │ │ @@ -406276,22 +406274,22 @@ │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r5, #0 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #884] @ 0x374 │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 77a7dc │ │ │ │ + bl 77a80c │ │ │ │ ldr r1, [pc, #100] @ (394138 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 393d6c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -406425,30 +406423,30 @@ │ │ │ │ orrne.w r1, r1, #16 │ │ │ │ strbne.w r1, [r2, #665] @ 0x299 │ │ │ │ b.n 3941a8 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldr r1, [pc, #92] @ (3942b0 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 394176 │ │ │ │ ldr r1, [pc, #84] @ (3942b4 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.n 394176 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (3942b8 ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 394176 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ b.n 3941da │ │ │ │ ldr r3, [pc, #56] @ (3942bc ) │ │ │ │ movw r2, #2186 @ 0x88a │ │ │ │ ldr r1, [pc, #56] @ (3942c0 ) │ │ │ │ @@ -406466,19 +406464,19 @@ │ │ │ │ ldmia r3, {r0, r1, r3, r4, r5, r6} │ │ │ │ vsubw.u , , d24 │ │ │ │ lsls r1, r2, #3 │ │ │ │ asrs r4, r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6e80052 │ │ │ │ - cmp r6, #74 @ 0x4a │ │ │ │ + @ instruction: 0xf7180052 │ │ │ │ + cmp r6, #122 @ 0x7a │ │ │ │ lsls r6, r4, #1 │ │ │ │ - rsb r0, r4, #82 @ 0x52 │ │ │ │ - @ instruction: 0xf7060052 │ │ │ │ + @ instruction: 0xf1f40052 │ │ │ │ + @ instruction: 0xf7360052 │ │ │ │ │ │ │ │ 003942c8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w lr, [pc, #408] @ 394470 │ │ │ │ @@ -406526,15 +406524,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r4, #1921] @ 0x781 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 394140 │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ orn r1, r3, #95 @ 0x5f │ │ │ │ @@ -406599,29 +406597,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (394484 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w r2, r2, r5, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 394304 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #784] @ (394784 ) │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ blt.n 394418 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - sbc.w r0, r2, #13762560 @ 0xd20000 │ │ │ │ + @ instruction: 0xf5920052 │ │ │ │ │ │ │ │ 00394488 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r2, [r0, #1916] @ 0x77c │ │ │ │ @@ -406630,15 +406628,15 @@ │ │ │ │ ldr r0, [r2, #24] │ │ │ │ add r3, pc │ │ │ │ cbz r0, 3944b8 │ │ │ │ ldr r2, [pc, #124] @ (394524 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 3944fa │ │ │ │ - bl 780aa0 │ │ │ │ + bl 780ad0 │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #80 @ 0x50 │ │ │ │ strh.w r3, [r4, #1920] @ 0x780 │ │ │ │ bl 390940 │ │ │ │ @@ -406667,28 +406665,28 @@ │ │ │ │ ldr r2, [pc, #36] @ (39452c ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3944ac │ │ │ │ ldr r0, [pc, #32] @ (394530 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b.n 3944ac │ │ │ │ nop │ │ │ │ bxns r0 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #944] @ (3948dc ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4fc0052 │ │ │ │ + @ instruction: 0xf52c0052 │ │ │ │ │ │ │ │ 00394534 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -406706,15 +406704,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 7809b8 │ │ │ │ + bl 7809e8 │ │ │ │ ldrb.w r3, [r5, #210] @ 0xd2 │ │ │ │ cmp r6, #1 │ │ │ │ strb.w r3, [r4, #634] @ 0x27a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr.w r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ @@ -406731,47 +406729,47 @@ │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ vldr d7, [r5, #200] @ 0xc8 │ │ │ │ strh.w r2, [r4, #888] @ 0x378 │ │ │ │ str.w r3, [r4, #892] @ 0x37c │ │ │ │ strb.w r3, [r4, #896] @ 0x380 │ │ │ │ vstr d7, [r4, #640] @ 0x280 │ │ │ │ beq.n 394684 │ │ │ │ - bl 7e49ec │ │ │ │ + bl 7e4a1c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3946e8 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 781444 │ │ │ │ + bl 781474 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 39470a │ │ │ │ ldr r1, [pc, #344] @ (394734 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2088 @ 0x828 │ │ │ │ - bl 7801dc │ │ │ │ + bl 78020c │ │ │ │ ldr.w r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 39469a │ │ │ │ movs r1, #21 │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ - bl 86ff68 │ │ │ │ + bl 86ff98 │ │ │ │ ldr.w r2, [r5, #192] @ 0xc0 │ │ │ │ cbz r2, 394654 │ │ │ │ movs r1, #41 @ 0x29 │ │ │ │ addw r0, r4, #593 @ 0x251 │ │ │ │ - bl 86ff68 │ │ │ │ + bl 86ff98 │ │ │ │ ldr.w r2, [r5, #184] @ 0xb8 │ │ │ │ cbz r2, 39467c │ │ │ │ movs r1, #9 │ │ │ │ add.w r0, r4, #676 @ 0x2a4 │ │ │ │ - bl 86ff68 │ │ │ │ + bl 86ff98 │ │ │ │ mov r0, r4 │ │ │ │ bl 390940 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 7804d8 │ │ │ │ + bl 780508 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #264] @ (394738 ) │ │ │ │ ldr r3, [pc, #252] @ (394730 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -406796,22 +406794,22 @@ │ │ │ │ str.w r1, [r4, #597] @ 0x255 │ │ │ │ str.w r2, [r4, #601] @ 0x259 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ strh.w r3, [r4, #605] @ 0x25d │ │ │ │ ldr.w r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 394614 │ │ │ │ - bl 86fd1c │ │ │ │ + bl 86fd4c │ │ │ │ mov r2, r0 │ │ │ │ b.n 394614 │ │ │ │ ldr r1, [pc, #184] @ (394740 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2056 @ 0x808 │ │ │ │ - bl 7801dc │ │ │ │ + bl 78020c │ │ │ │ ldr.w r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3945f4 │ │ │ │ ldr r3, [pc, #168] @ (394744 ) │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ ldr.w r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc │ │ │ │ @@ -406844,52 +406842,52 @@ │ │ │ │ ldr r1, [pc, #104] @ (394758 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2629 @ 0xa45 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 39462e │ │ │ │ ldr r3, [pc, #80] @ (39475c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #80] @ (394760 ) │ │ │ │ ldr r1, [pc, #80] @ (394764 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2633 @ 0xa49 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 394704 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ mov r2, fp │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r4, #112] @ 0x70 │ │ │ │ lsls r1, r2, #3 │ │ │ │ cmp r2, lr │ │ │ │ lsls r3, r4, #3 │ │ │ │ - bics.w r0, sl, #13762560 @ 0xd20000 │ │ │ │ + orn r0, sl, #13762560 @ 0xd20000 │ │ │ │ ldr r4, [r7, #100] @ 0x64 │ │ │ │ lsls r1, r2, #3 │ │ │ │ - ubfx r0, ip, #1, #19 │ │ │ │ - @ instruction: 0xf3d00052 │ │ │ │ - usat r0, #18, r8, asr #1 │ │ │ │ - cmp r1, #228 @ 0xe4 │ │ │ │ + @ instruction: 0xf3fc0052 │ │ │ │ + and.w r0, r0, #13762560 @ 0xd20000 │ │ │ │ + @ instruction: 0xf3d80052 │ │ │ │ + cmp r2, #20 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - @ instruction: 0xf33a0052 │ │ │ │ - ldcl 0, cr0, [r6, #-328] @ 0xfffffeb8 │ │ │ │ - cmp r1, #194 @ 0xc2 │ │ │ │ + bfi r0, sl, #1, #18 │ │ │ │ + stc 0, cr0, [r6, #328] @ 0x148 │ │ │ │ + cmp r1, #242 @ 0xf2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - sbfx r0, r0, #1, #19 │ │ │ │ - ldc 0, cr0, [r4, #-328]! @ 0xfffffeb8 │ │ │ │ + @ instruction: 0xf3700052 │ │ │ │ + stcl 0, cr0, [r4, #-328]! @ 0xfffffeb8 │ │ │ │ │ │ │ │ 00394768 : │ │ │ │ ldr.w r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 3947a6 │ │ │ │ push {lr} │ │ │ │ @@ -406942,37 +406940,37 @@ │ │ │ │ strb r5, [r4, #4] │ │ │ │ str.w r3, [r4, #568] @ 0x238 │ │ │ │ mov.w r0, #2048 @ 0x800 │ │ │ │ str r6, [r4, #0] │ │ │ │ adds r3, #1 │ │ │ │ str.w r8, [r4, #844] @ 0x34c │ │ │ │ str r3, [r7, #0] │ │ │ │ - bl 884c70 │ │ │ │ + bl 884ca0 │ │ │ │ ldr.w r2, [r4, #844] @ 0x34c │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #840] @ 0x348 │ │ │ │ blx 28a9f4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ - bl 7823e4 │ │ │ │ + bl 782414 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #900] @ 0x384 │ │ │ │ blx 28a9f4 │ │ │ │ movs r0, #32 │ │ │ │ blx 2889f4 │ │ │ │ ldr r3, [pc, #84] @ (394888 ) │ │ │ │ movs r1, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 88a338 │ │ │ │ + bl 88a368 │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [r4, #860] @ 0x35c │ │ │ │ add.w r4, r4, #912 @ 0x390 │ │ │ │ bl 390940 │ │ │ │ adds r3, r5, #1 │ │ │ │ cmp r3, #2 │ │ │ │ mov.w r5, #1 │ │ │ │ @@ -407003,51 +407001,51 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ nop │ │ │ │ │ │ │ │ 003948b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #860] @ 0x35c │ │ │ │ sub sp, #8 │ │ │ │ cbz r0, 3948d4 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 88a3cc │ │ │ │ + bl 88a3fc │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 288d38 │ │ │ │ ldr.w r0, [r4, #900] @ 0x384 │ │ │ │ - bl 884cd4 │ │ │ │ + bl 884d04 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 884cd4 │ │ │ │ + b.w 884d04 │ │ │ │ nop │ │ │ │ │ │ │ │ 003948ec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ ble.n 394914 │ │ │ │ subs r5, r0, #4 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #1 │ │ │ │ adds r4, #1 │ │ │ │ - bl 759f2c │ │ │ │ + bl 759f5c │ │ │ │ cmp r6, r4 │ │ │ │ str.w r0, [r5, #4]! │ │ │ │ bne.n 394902 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -407197,17 +407195,17 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ bl 394890 │ │ │ │ cmp r5, #0 │ │ │ │ blt.n 394b38 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77a964 │ │ │ │ + bl 77a994 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 393230 │ │ │ │ negs r1, r2 │ │ │ │ ldrb.w r2, [r0, #884] @ 0x374 │ │ │ │ @@ -407240,17 +407238,17 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r7, #4 │ │ │ │ mov.w r6, #2048 @ 0x800 │ │ │ │ movs r5, #16 │ │ │ │ movs r1, #1 │ │ │ │ b.n 394a30 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77a968 │ │ │ │ + bl 77a998 │ │ │ │ b.n 394ad6 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 394920 │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r2, [r4, #784] @ 0x310 │ │ │ │ @@ -407267,28 +407265,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 394a40 │ │ │ │ ldr r0, [pc, #40] @ (394ba4 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 394a40 │ │ │ │ rors r6, r5 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - movs r7, #244 @ 0xf4 │ │ │ │ + cmp r0, #36 @ 0x24 │ │ │ │ lsls r6, r4, #1 │ │ │ │ strb r4, [r3, #1] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, r8, #82 @ 0x52 │ │ │ │ + addw r0, r8, #82 @ 0x52 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ sub sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -407332,15 +407330,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ and.w r3, r3, #1 │ │ │ │ strb.w r3, [r4, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 7e4cdc │ │ │ │ + bl 7e4d0c │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ strb.w r1, [r4, #649] @ 0x289 │ │ │ │ @@ -407415,26 +407413,26 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 394ce4 │ │ │ │ ldr r0, [pc, #32] @ (394d54 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 394ce4 │ │ │ │ subs r6, #206 @ 0xce │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #208] @ (394e20 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - orn r0, r6, #82 @ 0x52 │ │ │ │ + eors.w r0, r6, #82 @ 0x52 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ mov.w lr, #0 │ │ │ │ ldr.w ip, [r1, #2] │ │ │ │ @@ -407496,15 +407494,15 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 394890 │ │ │ │ movs r1, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 394dea │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7e4e58 │ │ │ │ + bl 7e4e88 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ strb.w r1, [r4, #689] @ 0x2b1 │ │ │ │ b.n 394dea │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r1, [r0, #649] @ 0x289 │ │ │ │ @@ -407513,15 +407511,15 @@ │ │ │ │ orr.w r3, r3, #3 │ │ │ │ b.n 394e04 │ │ │ │ ldrb.w r3, [r0, #690] @ 0x2b2 │ │ │ │ movs r1, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 394e1e │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 7e49ec │ │ │ │ + bl 7e4a1c │ │ │ │ cmp r0, #0 │ │ │ │ mov.w r2, #83 @ 0x53 │ │ │ │ ite eq │ │ │ │ moveq r1, #5 │ │ │ │ movne r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ @@ -407555,45 +407553,45 @@ │ │ │ │ ldr.w r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt.n 394f50 │ │ │ │ ldr.w r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 395192 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 77a7dc │ │ │ │ + bl 77a80c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3950d2 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ beq.w 395076 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.w 39502e │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ movs r1, #1 │ │ │ │ - bl 77a96c │ │ │ │ + bl 77a99c │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 394cbc │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ bl 394920 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77a964 │ │ │ │ + bl 77a994 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #700] @ 0x2bc │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -407678,21 +407676,21 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 7e5148 │ │ │ │ + bl 7e5178 │ │ │ │ subs r5, r0, #0 │ │ │ │ bge.w 394f24 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77a968 │ │ │ │ + bl 77a998 │ │ │ │ adds r5, #123 @ 0x7b │ │ │ │ bne.w 394f14 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ b.n 394f18 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r3, [r4, #840] @ 0x348 │ │ │ │ @@ -407701,15 +407699,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ asrs r3, r2, #31 │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 7e5148 │ │ │ │ + bl 7e5178 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 39505a │ │ │ │ b.n 394f30 │ │ │ │ ldr r3, [pc, #568] @ (3952dc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -407721,30 +407719,30 @@ │ │ │ │ bpl.w 394eb2 │ │ │ │ ldr.w r3, [r4, #700] @ 0x2bc │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #540] @ (3952e4 ) │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 394eb2 │ │ │ │ ldr r3, [pc, #532] @ (3952e8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 394ef2 │ │ │ │ ldr r3, [pc, #508] @ (3952e0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 394ef2 │ │ │ │ ldr r0, [pc, #508] @ (3952ec ) │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 394ef2 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 395248 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ @@ -407770,15 +407768,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 395028 │ │ │ │ ldr r0, [pc, #416] @ (3952f4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrd r2, r3, [r4, #692] @ 0x2b4 │ │ │ │ b.n 395028 │ │ │ │ ldr r3, [pc, #400] @ (3952f8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 394fe8 │ │ │ │ @@ -407787,15 +407785,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 394fe8 │ │ │ │ ldr r0, [pc, #376] @ (3952fc ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ b.n 394fe8 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ it ne │ │ │ │ cmpne.w r3, #2352 @ 0x930 │ │ │ │ bne.n 395234 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ @@ -407810,21 +407808,21 @@ │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ add.w r2, r4, #760 @ 0x2f8 │ │ │ │ str.w r2, [r4, #748] @ 0x2ec │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 395274 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ movs r1, #1 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77a7dc │ │ │ │ + bl 77a80c │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #272] @ (395300 ) │ │ │ │ movs r0, #4 │ │ │ │ adds r2, r3, r3 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r3, r3, asr #31 │ │ │ │ add r1, pc │ │ │ │ @@ -407844,17 +407842,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ movs r1, #1 │ │ │ │ - bl 77a96c │ │ │ │ + bl 77a99c │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ b.n 394f18 │ │ │ │ ldr r3, [pc, #184] @ (395304 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -407864,29 +407862,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 395102 │ │ │ │ ldr r0, [pc, #160] @ (395308 ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 395102 │ │ │ │ ldr r3, [pc, #148] @ (39530c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3951d0 │ │ │ │ ldr r3, [pc, #92] @ (3952e0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3951d0 │ │ │ │ ldr r0, [pc, #128] @ (395310 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3951d0 │ │ │ │ ldr r3, [pc, #124] @ (395314 ) │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ ldr r1, [pc, #120] @ (395318 ) │ │ │ │ ldr r0, [pc, #124] @ (39531c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -407913,40 +407911,40 @@ │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffd7ffff │ │ │ │ add ip, fp │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [lr, #-328] @ 0xfffffeb8 │ │ │ │ + ldc 0, cr0, [lr, #-328]! @ 0xfffffeb8 │ │ │ │ lsrs r0, r4, #31 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r0, #-328] @ 0xfffffeb8 │ │ │ │ + stc 0, cr0, [r0, #328] @ 0x148 │ │ │ │ rors r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r6, #-328] @ 0xfffffeb8 │ │ │ │ + ldcl 0, cr0, [r6, #-328]! @ 0xfffffeb8 │ │ │ │ cmp r7, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r8], {82} @ 0x52 │ │ │ │ + stc 0, cr0, [r8, #-328] @ 0xfffffeb8 │ │ │ │ lsrs r7, r0, #15 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, #7] │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r4], #328 @ 0x148 │ │ │ │ + ldc 0, cr0, [r4, #-328] @ 0xfffffeb8 │ │ │ │ cmp r6, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb9e0052 │ │ │ │ - movs r0, #72 @ 0x48 │ │ │ │ + rsb r0, lr, r2, lsr #1 │ │ │ │ + movs r0, #120 @ 0x78 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - mcrr 0, 5, r0, lr, cr2 │ │ │ │ - mrrc 0, 5, r0, sl, cr2 │ │ │ │ - movs r0, #50 @ 0x32 │ │ │ │ + ldcl 0, cr0, [lr], #-328 @ 0xfffffeb8 │ │ │ │ + stc 0, cr0, [sl], {82} @ 0x52 │ │ │ │ + movs r0, #98 @ 0x62 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldc 0, cr0, [r8], #-328 @ 0xfffffeb8 │ │ │ │ - stcl 0, cr0, [r4], #-328 @ 0xfffffeb8 │ │ │ │ + stcl 0, cr0, [r8], #-328 @ 0xfffffeb8 │ │ │ │ + ldc 0, cr0, [r4], {82} @ 0x52 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #316] @ 395478 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [pc, #312] @ (39547c ) │ │ │ │ @@ -407975,21 +407973,21 @@ │ │ │ │ mul.w r2, r6, r7 │ │ │ │ movs r3, #0 │ │ │ │ str.w r2, [r4, #692] @ 0x2b4 │ │ │ │ str.w r3, [r4, #784] @ 0x310 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str.w r5, [r4, #704] @ 0x2c0 │ │ │ │ str.w r6, [r4, #708] @ 0x2c4 │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ ldr.w r2, [r4, #692] @ 0x2b4 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 77a7dc │ │ │ │ + bl 77a80c │ │ │ │ ldr r1, [pc, #216] @ (395480 ) │ │ │ │ movs r3, #216 @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -408042,15 +408040,15 @@ │ │ │ │ ldr r2, [pc, #92] @ (395490 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #92] @ (395494 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3953be │ │ │ │ b.n 39535c │ │ │ │ ldr r3, [pc, #72] @ (395498 ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #72] @ (39549c ) │ │ │ │ @@ -408074,27 +408072,27 @@ │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ bl 187482 │ │ │ │ subs r6, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #52] @ 0x34 │ │ │ │ + strh r0, [r2, #54] @ 0x36 │ │ │ │ lsls r0, r4, #1 │ │ │ │ - str r7, [sp, #392] @ 0x188 │ │ │ │ + str r7, [sp, #584] @ 0x248 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adcs.w r0, ip, r2, lsr #1 │ │ │ │ - subs r2, r2, #2 │ │ │ │ + @ instruction: 0xeb8c0052 │ │ │ │ + subs r2, r0, #3 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - eors.w r0, r8, r2, lsr #1 │ │ │ │ - sbcs.w r0, ip, r2, lsr #1 │ │ │ │ - subs r4, r7, #1 │ │ │ │ + @ instruction: 0xeac80052 │ │ │ │ + sub.w r0, ip, r2, lsr #1 │ │ │ │ + subs r4, r5, #2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - eor.w r0, r2, r2, lsr #1 │ │ │ │ - sbc.w r0, r6, r2, lsr #1 │ │ │ │ + @ instruction: 0xeab20052 │ │ │ │ + @ instruction: 0xeb960052 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r4, r0 │ │ │ │ ldrb r2, [r1, #6] │ │ │ │ @@ -408243,36 +408241,36 @@ │ │ │ │ movs r4, #0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r4, [r0, #696] @ 0x2b8 │ │ │ │ cbz r1, 3956ac │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 77a7dc │ │ │ │ + bl 77a80c │ │ │ │ ldr r1, [pc, #40] @ (3956c0 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 393d6c │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ str.w r1, [r0, #700] @ 0x2bc │ │ │ │ strb.w r2, [r0, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 394e74 │ │ │ │ - bl 6976c2 │ │ │ │ + bl 6976c2 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrh r2, [r1, #8] │ │ │ │ mov r3, r1 │ │ │ │ ldrb r5, [r1, #7] │ │ │ │ @@ -408535,15 +408533,15 @@ │ │ │ │ b.n 39598a │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r1, #5 │ │ │ │ b.w 394cbc │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 7e49ec │ │ │ │ + bl 7e4a1c │ │ │ │ ldrb.w ip, [r4, #686] @ 0x2ae │ │ │ │ ldrd r2, r3, [sp, #4] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 3959ea │ │ │ │ ldrb.w r1, [r4, #685] @ 0x2ad │ │ │ │ cbz r1, 3959f6 │ │ │ │ mov r1, r5 │ │ │ │ @@ -408882,19 +408880,19 @@ │ │ │ │ rev r2, r3 │ │ │ │ str r0, [r1, #108] @ 0x6c │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ str r2, [r1, #104] @ 0x68 │ │ │ │ movs r0, #108 @ 0x6c │ │ │ │ movs r2, #3 │ │ │ │ b.n 395bc0 │ │ │ │ - b.n 395ba4 │ │ │ │ + b.n 395c04 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - udf #96 @ 0x60 │ │ │ │ + udf #144 @ 0x90 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, #136 @ 0x88 │ │ │ │ + subs r4, #184 @ 0xb8 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {lr} │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str.w r3, [r1, #5] │ │ │ │ mov.w lr, #10 │ │ │ │ str.w r3, [r1, #9] │ │ │ │ @@ -408929,17 +408927,17 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 395e62 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 395e2c │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77a964 │ │ │ │ + bl 77a994 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.n 395e54 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ movs r1, #0 │ │ │ │ ldrb.w r3, [r4, #665] @ 0x299 │ │ │ │ mov r0, r4 │ │ │ │ @@ -408947,17 +408945,17 @@ │ │ │ │ strd r1, r2, [r4, #700] @ 0x2bc │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 394e74 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77a968 │ │ │ │ + bl 77a998 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ adds r2, #123 @ 0x7b │ │ │ │ ittee eq │ │ │ │ moveq r2, #58 @ 0x3a │ │ │ │ moveq r1, #2 │ │ │ │ movne r2, #33 @ 0x21 │ │ │ │ @@ -408979,26 +408977,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 395dea │ │ │ │ ldr.w r1, [r0, #704] @ 0x2c0 │ │ │ │ ldr r0, [pc, #28] @ (395e9c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 395dea │ │ │ │ cmp r5, #200 @ 0xc8 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ blxns r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 39619c │ │ │ │ + b.n 3961fc │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r2, r4, [r0, #40] @ 0x28 │ │ │ │ sub sp, #8 │ │ │ │ @@ -409016,21 +409014,21 @@ │ │ │ │ str.w ip, [r0, #696] @ 0x2b8 │ │ │ │ str.w r4, [r0, #704] @ 0x2c0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ cbz r1, 395f16 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ movs r1, #1 │ │ │ │ movs r2, #8 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77a7dc │ │ │ │ + bl 77a80c │ │ │ │ ldr r1, [pc, #40] @ (395f2c ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -409065,21 +409063,21 @@ │ │ │ │ movge r2, #8 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ cbz r1, 395fa6 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 78262c │ │ │ │ + bl 78265c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 77a7dc │ │ │ │ + bl 77a80c │ │ │ │ ldr r1, [pc, #40] @ (395fbc ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -409140,26 +409138,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 395fe2 │ │ │ │ ldr r0, [pc, #32] @ (39605c ) │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ movs r2, #5 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 395fe2 │ │ │ │ cmp r3, #224 @ 0xe0 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #208] @ (396128 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 39611c │ │ │ │ + ble.n 395f7c │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 00396060 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -409203,15 +409201,15 @@ │ │ │ │ bne.n 3960b0 │ │ │ │ ldrd r1, r2, [r4, #40] @ 0x28 │ │ │ │ cmp r1, #1 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.n 3960b0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7e49ec │ │ │ │ + bl 7e4a1c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3960b0 │ │ │ │ ldr r2, [pc, #356] @ (396250 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r2, [r2, r6, lsl #3] │ │ │ │ cbz r2, 396106 │ │ │ │ @@ -409239,15 +409237,15 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 394890 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7e49ec │ │ │ │ + bl 7e4a1c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3960c2 │ │ │ │ ldrb.w r2, [r4, #691] @ 0x2b3 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3960c2 │ │ │ │ cmp r2, #1 │ │ │ │ @@ -409291,27 +409289,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 39608c │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 88fb64 │ │ │ │ + bl 88fb94 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r9, r0 │ │ │ │ cbnz r3, 396220 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ blx 288890 │ │ │ │ b.n 39608c │ │ │ │ ldr r0, [pc, #132] @ (396260 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3961aa │ │ │ │ b.n 39608c │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -409328,15 +409326,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 39611e │ │ │ │ ldr r0, [pc, #80] @ (396268 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 39611e │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3961ce │ │ │ │ ldr r3, [pc, #44] @ (396258 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -409344,15 +409342,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3961ce │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #52] @ (39626c ) │ │ │ │ ldrh.w r2, [r4, #657] @ 0x291 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3961ce │ │ │ │ cmp r3, #44 @ 0x2c │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r2, [r5, r2] │ │ │ │ lsls r1, r2, #3 │ │ │ │ @@ -409360,21 +409358,21 @@ │ │ │ │ lsls r1, r2, #3 │ │ │ │ asrs r4, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - udf #70 @ 0x46 │ │ │ │ + udf #118 @ 0x76 │ │ │ │ lsls r2, r2, #1 │ │ │ │ adds r4, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - udf #116 @ 0x74 │ │ │ │ + udf #164 @ 0xa4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - udf #20 │ │ │ │ + udf #68 @ 0x44 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 00396270 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -409392,20 +409390,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (3962c8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ str r0, [r2, #72] @ 0x48 │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -409417,22 +409415,22 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r5, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ add.w r3, r4, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr.w ip, [r5, #96] @ 0x60 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ beq.n 39635a │ │ │ │ ldr.w r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs.n 396392 │ │ │ │ @@ -409444,15 +409442,15 @@ │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #216] @ (396410 ) │ │ │ │ movs r2, #69 @ 0x45 │ │ │ │ add r5, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ strd r5, ip, [sp] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -409488,15 +409486,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -409508,56 +409506,56 @@ │ │ │ │ ldr r1, [pc, #88] @ (396428 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 396346 │ │ │ │ ldr r3, [pc, #72] @ (39642c ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r4, [pc, #72] @ (396430 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #72] @ (396434 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 396346 │ │ │ │ - beq.n 39647c │ │ │ │ + beq.n 3964dc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r1, #1 │ │ │ │ + asrs r4, r7, #1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - beq.n 3964b0 │ │ │ │ + beq.n 396310 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ble.n 3963d8 │ │ │ │ + udf #20 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ble.n 39650c │ │ │ │ + ble.n 39636c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r2, r3, #30 │ │ │ │ + lsrs r2, r1, #31 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ble.n 396478 │ │ │ │ + ble.n 3964d8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ble.n 39644c │ │ │ │ + ble.n 3964ac │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r6, r4, #29 │ │ │ │ + lsrs r6, r2, #30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ble.n 396490 │ │ │ │ + ble.n 3964f0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bgt.n 3963f4 │ │ │ │ + ble.n 396454 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r1, #29 │ │ │ │ + lsrs r0, r7, #29 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ble.n 396460 │ │ │ │ + ble.n 3964c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bgt.n 3963c4 │ │ │ │ + bgt.n 396424 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #68] @ (396490 ) │ │ │ │ @@ -409569,37 +409567,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #68] @ (39649c ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 7317b8 │ │ │ │ + bl 7317e8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 732058 │ │ │ │ + bl 732088 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ lsls r3, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 396450 │ │ │ │ + ble.n 3964b0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r3, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #68] @ 0x44 │ │ │ │ + str r4, [r3, #72] @ 0x48 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #84] @ (396504 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -409608,25 +409606,25 @@ │ │ │ │ ldr r1, [pc, #84] @ (39650c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #68] @ (396510 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #68] @ (396514 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #52] @ (396518 ) │ │ │ │ ldr r2, [pc, #56] @ (39651c ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (396520 ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (396524 ) │ │ │ │ @@ -409634,30 +409632,30 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #17 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72b6cc │ │ │ │ - lsrs r4, r7, #25 │ │ │ │ + b.w 72b6fc │ │ │ │ + lsrs r4, r5, #26 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - udf #70 @ 0x46 │ │ │ │ + udf #118 @ 0x76 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r3, #194 @ 0xc2 │ │ │ │ + cmp r3, #242 @ 0xf2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r6} │ │ │ │ + ldmia r6, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r6, {r1, r2, r5, r6} │ │ │ │ + ldmia r6!, {r1, r2, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r1, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #312 @ 0x138 │ │ │ │ + add r2, sp, #504 @ 0x1f8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bgt.n 3965c0 │ │ │ │ + bgt.n 396620 │ │ │ │ lsls r2, r2, #1 │ │ │ │ strh r0, [r1, #10] │ │ │ │ lsls r7, r3, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -409669,28 +409667,28 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #44] @ (396574 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #124 @ 0x7c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 86604c │ │ │ │ + b.w 86607c │ │ │ │ nop │ │ │ │ - lsrs r6, r5, #23 │ │ │ │ + lsrs r6, r3, #24 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r5, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r5!, {r2, r4, r6, r7} │ │ │ │ + ldmia r6!, {r2} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 3965d0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -409698,15 +409696,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3965d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #52] @ (3965dc ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #52] @ (3965e0 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #52] @ 3965e4 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add r2, pc │ │ │ │ @@ -409714,25 +409712,25 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b6cc │ │ │ │ - lsrs r2, r4, #22 │ │ │ │ + b.w 72b6fc │ │ │ │ + lsrs r2, r2, #23 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ble.n 3966b0 │ │ │ │ + ble.n 396510 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r2, #230 @ 0xe6 │ │ │ │ + cmp r3, #22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ strh r2, [r2, #4] │ │ │ │ lsls r7, r3, #3 │ │ │ │ ldc2 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ - ldmia r5!, {r1, r3, r6} │ │ │ │ + ldmia r5, {r1, r3, r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (396650 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -409741,58 +409739,58 @@ │ │ │ │ ldr r1, [pc, #88] @ (396658 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #72] @ (39665c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (396660 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #60] @ (396664 ) │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #60] @ (396668 ) │ │ │ │ ldr r1, [pc, #60] @ (39666c ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #56] @ (396670 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #25 │ │ │ │ add.w r1, r1, #912 @ 0x390 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r3, [r5, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72b6cc │ │ │ │ - lsrs r4, r6, #20 │ │ │ │ + b.w 72b6fc │ │ │ │ + lsrs r4, r4, #21 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bgt.n 396654 │ │ │ │ + ble.n 3966b4 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r2, #122 @ 0x7a │ │ │ │ + cmp r2, #170 @ 0xaa │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r5!, {r1, r2} │ │ │ │ + ldmia r5, {r1, r2, r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4} │ │ │ │ + ldmia r5!, {r1, r2, r3, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r1, sp, #40 @ 0x28 │ │ │ │ + add r1, sp, #232 @ 0xe8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r5, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r0, #0] │ │ │ │ lsls r7, r3, #3 │ │ │ │ - blt.n 396698 │ │ │ │ + blt.n 3966f8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w ip, [pc, #168] @ 396730 │ │ │ │ @@ -409809,23 +409807,23 @@ │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 86604c │ │ │ │ + bl 86607c │ │ │ │ cbnz r0, 3966f6 │ │ │ │ ldr r2, [pc, #112] @ (396744 ) │ │ │ │ ldr r3, [pc, #96] @ (396738 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -409841,15 +409839,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 5163ec │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 39670a │ │ │ │ mov r0, r4 │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ b.n 3966d2 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r0, [r5, #124] @ 0x7c │ │ │ │ beq.n 396702 │ │ │ │ cbz r3, 396724 │ │ │ │ @@ -409860,29 +409858,29 @@ │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 396702 │ │ │ │ ldr r2, [pc, #36] @ (39674c ) │ │ │ │ add r2, pc │ │ │ │ b.n 39671a │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r6, r4, #18 │ │ │ │ + lsrs r6, r2, #19 │ │ │ │ lsls r6, r4, #1 │ │ │ │ movs r5, #14 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r3, r4, r7} │ │ │ │ + ldmia r4!, {r3, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r4!, {r1, r2, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r4, #206 @ 0xce │ │ │ │ lsls r3, r4, #3 │ │ │ │ - bge.n 3967e4 │ │ │ │ + bge.n 396844 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bge.n 3967dc │ │ │ │ + bge.n 39683c │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 00396750 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -409951,33 +409949,33 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #316] @ (396940 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 8879bc │ │ │ │ + bl 8879ec │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 77f708 │ │ │ │ + bl 77f738 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 780034 │ │ │ │ + bl 780064 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 396776 │ │ │ │ ldr r3, [pc, #252] @ (396944 ) │ │ │ │ movs r2, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #252] @ (396948 ) │ │ │ │ ldr r0, [pc, #252] @ (39694c ) │ │ │ │ add r3, pc │ │ │ │ @@ -410026,15 +410024,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #160] @ (396960 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -410045,15 +410043,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #128] @ (39696c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -410068,45 +410066,45 @@ │ │ │ │ blx 28b1e4 │ │ │ │ str.w r0, [r4, #188] @ 0xbc │ │ │ │ b.n 396886 │ │ │ │ add.w r0, r5, #676 @ 0x2a4 │ │ │ │ blx 28b1e4 │ │ │ │ str.w r0, [r4, #184] @ 0xb8 │ │ │ │ b.n 39687e │ │ │ │ - lsrs r2, r6, #12 │ │ │ │ + lsrs r2, r4, #13 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bls.n 396a20 │ │ │ │ + bls.n 396880 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bhi.n 3968a4 │ │ │ │ + bhi.n 396904 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r6, r4, #11 │ │ │ │ + lsrs r6, r2, #12 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bhi.n 396a1c │ │ │ │ + bhi.n 39687c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r7, r1] │ │ │ │ + ldrb r0, [r5, r2] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bhi.n 39690c │ │ │ │ + bls.n 39696c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bhi.n 3968e0 │ │ │ │ + bhi.n 396940 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r6, r6, #9 │ │ │ │ + lsrs r6, r4, #10 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bhi.n 3968f0 │ │ │ │ + bhi.n 396950 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvc.n 39694c │ │ │ │ + bhi.n 3969ac │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r1, #9 │ │ │ │ + lsrs r0, r7, #9 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bhi.n 3968f0 │ │ │ │ + bhi.n 396950 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvc.n 3968fc │ │ │ │ + bvc.n 39695c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bhi.n 396a18 │ │ │ │ + bhi.n 396878 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bhi.n 396a20 │ │ │ │ + bhi.n 396880 │ │ │ │ lsls r2, r2, #1 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #1 │ │ │ │ b.w 396750 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 396750 │ │ │ │ @@ -410322,23 +410320,23 @@ │ │ │ │ movs r2, #125 @ 0x7d │ │ │ │ ldr r1, [pc, #24] @ (396bb8 ) │ │ │ │ ldr r0, [pc, #24] @ (396bbc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - lsrs r2, r6, #3 │ │ │ │ + lsrs r2, r4, #4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r2, r3, #1 │ │ │ │ + lsrs r2, r1, #2 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - lsrs r6, r1, #32 │ │ │ │ + lsrs r6, r7, #32 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bvs.n 396c6c │ │ │ │ + bvs.n 396acc │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvs.n 396c8c │ │ │ │ + bvs.n 396aec │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ mov r1, r2 │ │ │ │ @@ -410410,15 +410408,15 @@ │ │ │ │ ldr r3, [pc, #44] @ (396ca0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 396c38 │ │ │ │ ldr r0, [pc, #40] @ (396ca4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 396c38 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ subs r6, r0, #7 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r6, r7, #6 │ │ │ │ lsls r3, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ @@ -410427,15 +410425,15 @@ │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 396bf8 │ │ │ │ + bpl.n 396c58 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 00396ca8 : │ │ │ │ ldr.w r3, [r0, #264] @ 0x108 │ │ │ │ cbnz r3, 396cb6 │ │ │ │ ldrb.w r0, [r0, #277] @ 0x115 │ │ │ │ movs r3, #0 │ │ │ │ @@ -410452,55 +410450,55 @@ │ │ │ │ ldrb.w r3, [r0, #276] @ 0x114 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 396cfe │ │ │ │ ldr.w r0, [r0, #280] @ 0x118 │ │ │ │ cbz r0, 396cee │ │ │ │ strd r0, r3, [sp, #16] │ │ │ │ - bl 88a3cc │ │ │ │ + bl 88a3fc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 288d38 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ ldrb.w r2, [r4, #276] @ 0x114 │ │ │ │ mov.w r3, #2304 @ 0x900 │ │ │ │ movt r3, #61 @ 0x3d │ │ │ │ smlal r0, r1, r2, r3 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r3 │ │ │ │ cbz r3, 396d30 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 88a454 │ │ │ │ + b.w 88a484 │ │ │ │ movs r0, #32 │ │ │ │ blx 2889f4 │ │ │ │ ldr r3, [pc, #28] @ (396d54 ) │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 88a338 │ │ │ │ + bl 88a368 │ │ │ │ str.w r5, [r4, #280] @ 0x118 │ │ │ │ b.n 396d20 │ │ │ │ nop │ │ │ │ mcrr2 15, 15, pc, r9, cr15 @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -410884,15 +410882,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 397070 │ │ │ │ ldr r0, [pc, #200] @ (39721c ) │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrd r3, r1, [sp] │ │ │ │ b.n 397070 │ │ │ │ ldr r5, [r3, #84] @ 0x54 │ │ │ │ lsls r6, r6, #24 │ │ │ │ mov r7, r5 │ │ │ │ add.w r0, r5, #4294967295 @ 0xffffffff │ │ │ │ bpl.n 3971a2 │ │ │ │ @@ -410951,29 +410949,29 @@ │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ eor.w ip, ip, #768 @ 0x300 │ │ │ │ strh.w ip, [r3, #64] @ 0x40 │ │ │ │ b.n 3970c2 │ │ │ │ nop │ │ │ │ subs r4, r5, r5 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - lsls r0, r5, #12 │ │ │ │ + lsls r0, r3, #13 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 3971f8 │ │ │ │ + bne.n 397258 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r2, r0, #7 │ │ │ │ + lsls r2, r6, #7 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - beq.n 397240 │ │ │ │ + beq.n 3972a0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - beq.n 397310 │ │ │ │ + beq.n 397170 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0039722c : │ │ │ │ cmp r2, #0 │ │ │ │ ble.n 39726e │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -411028,15 +411026,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r4, #260] @ 0x104 │ │ │ │ str.w r2, [r4, #272] @ 0x110 │ │ │ │ strh.w r3, [r4, #276] @ 0x114 │ │ │ │ cbz r0, 3972e2 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 88a3cc │ │ │ │ + bl 88a3fc │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 288d38 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -411060,15 +411058,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w r0, [r0, #288] @ 0x120 │ │ │ │ bl 2c895c │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ cbz r0, 397336 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 88a3cc │ │ │ │ + bl 88a3fc │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 288d38 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -411147,20 +411145,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (39741c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ strb r4, [r4, r2] │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -411169,41 +411167,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (397478 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #52] @ (39747c ) │ │ │ │ ldr r1, [pc, #52] @ (397480 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #25 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #36] @ (397484 ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72ca64 │ │ │ │ - lsls r4, r2, #3 │ │ │ │ + b.w 72ca94 │ │ │ │ + lsls r4, r0, #4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r6, {r1, r3, r6, r7} │ │ │ │ + ldmia r6, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - adds r6, r0, #1 │ │ │ │ + adds r6, r6, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r7!, {r1} │ │ │ │ + ldmia r7!, {r1, r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r7!, {r2, r3, r4} │ │ │ │ + ldmia r7!, {r2, r3, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r5, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -411226,15 +411224,15 @@ │ │ │ │ str.w r4, [r0, #924] @ 0x39c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 397540 │ │ │ │ ubfx r1, r4, #3, #1 │ │ │ │ ldr.w r0, [r0, #940] @ 0x3ac │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ str.w r4, [r0, #928] @ 0x3a0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -411247,66 +411245,66 @@ │ │ │ │ ldr r2, [pc, #116] @ (39757c ) │ │ │ │ ldr r1, [pc, #120] @ (397580 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3995ec │ │ │ │ ldr r3, [pc, #92] @ (397584 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 3974e4 │ │ │ │ ldr r0, [pc, #84] @ (397588 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ lsls r2, r4, #27 │ │ │ │ it mi │ │ │ │ movmi r1, #1 │ │ │ │ bmi.n 3974d2 │ │ │ │ b.n 3974ce │ │ │ │ ldr.w ip, [pc, #64] @ 39758c │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ ldr r2, [pc, #60] @ (397590 ) │ │ │ │ ldr r1, [pc, #64] @ (397594 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3991d4 │ │ │ │ nop │ │ │ │ asrs r4, r7, #27 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - movs r4, r0 │ │ │ │ + movs r4, r6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r6, {r1, r2, r5, r6} │ │ │ │ + ldmia r6!, {r1, r2, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r6!, {r7} │ │ │ │ + ldmia r6!, {r4, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r4, r5, r6} │ │ │ │ + ldmia r6!, {r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vrev64.32 q0, │ │ │ │ - ldmia r6!, {r1, r3, r4} │ │ │ │ + vmla.i32 q8, q4, d5[1] │ │ │ │ + ldmia r6, {r1, r3, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r6, {r6} │ │ │ │ + ldmia r6, {r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #236] @ 397694 │ │ │ │ subs.w r1, r2, #4064 @ 0xfe0 │ │ │ │ @@ -411388,71 +411386,71 @@ │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ bl 3990ec │ │ │ │ str.w r0, [r4, #932] @ 0x3a4 │ │ │ │ b.n 39763e │ │ │ │ ldr r0, [pc, #24] @ (3976a0 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 397668 │ │ │ │ nop │ │ │ │ asrs r0, r6, #23 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - vhadd.u32 q0, q4, │ │ │ │ + vhadd.u16 q8, q4, │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r2, r4, r5} │ │ │ │ + ldmia r5, {r1, r2, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #176] @ (397768 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r6, [pc, #176] @ (39776c ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [pc, #176] @ (397770 ) │ │ │ │ add r5, pc │ │ │ │ add r6, pc │ │ │ │ mov r8, r1 │ │ │ │ add r4, pc │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ movs r3, #25 │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #152] @ (397774 ) │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #41 @ 0x29 │ │ │ │ mov r0, r7 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r4, #108 @ 0x6c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #25 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #112] @ (397778 ) │ │ │ │ ldr r1, [pc, #116] @ (39777c ) │ │ │ │ add.w r3, r4, #116 @ 0x74 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add.w r0, r9, #952 @ 0x3b8 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r8 │ │ │ │ bl 3368e4 │ │ │ │ cbnz r0, 39773c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -411464,52 +411462,52 @@ │ │ │ │ adds r4, #132 @ 0x84 │ │ │ │ ldr r1, [pc, #64] @ (397784 ) │ │ │ │ add.w r0, r9, #952 @ 0x3b8 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ str.w r0, [r6, #920] @ 0x398 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r3, [sl, #100] @ 0x64 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - ldmia r4, {r1, r4, r7} │ │ │ │ + ldmia r4!, {r1, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r4!, {r2, r3, r5, r7} │ │ │ │ + ldmia r4, {r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cdp2 0, 4, cr0, cr8, cr5, {3} │ │ │ │ - ldmia r4, {r1, r3, r4, r5, r6, r7} │ │ │ │ + cdp2 0, 7, cr0, cr8, cr5, {3} │ │ │ │ + ldmia r5, {r1, r3, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r1, #8] │ │ │ │ + ldrb r2, [r7, #8] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r4, [r4, #8] │ │ │ │ + ldrb r4, [r2, #9] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r5} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r4!, {r1, r5, r7} │ │ │ │ + ldmia r4, {r1, r4, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #56] @ 3977d4 │ │ │ │ ldr r2, [pc, #56] @ (3977d8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (3977dc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #44] @ (3977e0 ) │ │ │ │ ldr r2, [pc, #48] @ (3977e4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -411518,18 +411516,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stc2l 0, cr0, [sl, #-404]! @ 0xfffffe6c │ │ │ │ - ldmia r3!, {r5, r6} │ │ │ │ + ldc2 0, cr0, [sl, #404] @ 0x194 │ │ │ │ + ldmia r3!, {r4, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - adds r2, r3, r3 │ │ │ │ + adds r2, r1, r4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ str r0, [r6, r3] │ │ │ │ lsls r1, r2, #3 │ │ │ │ lsls r7, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -411541,40 +411539,40 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (397840 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #52] @ (397844 ) │ │ │ │ ldr r1, [pc, #52] @ (397848 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #25 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #36] @ (39784c ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72ca64 │ │ │ │ - stc2 0, cr0, [ip, #-404] @ 0xfffffe6c │ │ │ │ - ldmia r3!, {r1} │ │ │ │ + b.w 72ca94 │ │ │ │ + ldc2 0, cr0, [ip, #-404]! @ 0xfffffe6c │ │ │ │ + ldmia r3!, {r1, r4, r5} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - adds r6, r7, r1 │ │ │ │ + adds r6, r5, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r3, {r1, r3, r4, r5} │ │ │ │ + ldmia r3, {r1, r3, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r3!, {r2, r4, r6} │ │ │ │ + ldmia r3!, {r2, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r1, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -411587,53 +411585,53 @@ │ │ │ │ add.w r1, r4, #144 @ 0x90 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (3978cc ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #80] @ (3978d0 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #25 │ │ │ │ mov r0, r5 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r4, [pc, #60] @ (3978d4 ) │ │ │ │ add.w r2, r6, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ strb.w r1, [r3, #944] @ 0x3b0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #52] @ (3978d8 ) │ │ │ │ mov.w r3, #1064 @ 0x428 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732ae0 │ │ │ │ + bl 732b10 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stc2 0, cr0, [r6], #404 @ 0x194 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldc2l 0, cr0, [r6], {101} @ 0x65 │ │ │ │ + ldmia r3, {r1, r2, r3} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r3!, {r7} │ │ │ │ + ldmia r3!, {r4, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r2, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r2!, {r4, r5, r6, r7} │ │ │ │ + ldmia r3!, {r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r7, #20 │ │ │ │ + asrs r2, r5, #21 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #100] @ (397950 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -411644,53 +411642,53 @@ │ │ │ │ add.w r1, r4, #88 @ 0x58 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (397958 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #80] @ (39795c ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #25 │ │ │ │ mov r0, r5 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r4, [pc, #60] @ (397960 ) │ │ │ │ add.w r2, r6, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ strb.w r1, [r3, #944] @ 0x3b0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #52] @ (397964 ) │ │ │ │ mov.w r3, #1056 @ 0x420 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 732ae0 │ │ │ │ + bl 732b10 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldc2 0, cr0, [sl], {101} @ 0x65 │ │ │ │ - ldmia r2!, {r1, r4, r6} │ │ │ │ + mcrr2 0, 6, r0, sl, cr5 │ │ │ │ + ldmia r2!, {r1, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r2!, {r3, r4, r6, r7} │ │ │ │ + ldmia r3, {r3} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4, r6} │ │ │ │ + ldmia r2!, {r1, r3, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r2!, {r4, r5, r6} │ │ │ │ + ldmia r2!, {r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r2!, {r1, r3, r5, r6} │ │ │ │ + ldmia r2!, {r1, r3, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #80] @ (3979c8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -411699,59 +411697,59 @@ │ │ │ │ ldr r1, [pc, #80] @ (3979d0 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #60] @ (3979d4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3979d8 ) │ │ │ │ adds r4, #164 @ 0xa4 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #48] @ (3979dc ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 328aec │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 328ca4 │ │ │ │ - @ instruction: 0xfb8c0065 │ │ │ │ - ldmia r1, {r1, r3, r6, r7} │ │ │ │ + @ instruction: 0xfbbc0065 │ │ │ │ + ldmia r1, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r1!, {r5, r6, r7} │ │ │ │ + ldmia r2!, {r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r1!, {r2, r5, r6} │ │ │ │ + ldmia r1!, {r2, r4, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r0, r4, #27 │ │ │ │ + asrs r0, r2, #28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r2, {r2, r4, r6} │ │ │ │ + ldmia r2, {r2, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr.w r1, [r0, #924] @ 0x39c │ │ │ │ str.w r2, [r0, #936] @ 0x3a8 │ │ │ │ cbz r2, 3979fa │ │ │ │ lsls r3, r1, #27 │ │ │ │ it mi │ │ │ │ movmi r1, #1 │ │ │ │ bpl.n 3979fa │ │ │ │ ldr.w r0, [r0, #940] @ 0x3ac │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldr.w r0, [r0, #940] @ 0x3ac │ │ │ │ ubfx r1, r1, #3, #1 │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #172] @ (397ac8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -411761,25 +411759,25 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #156] @ (397ad4 ) │ │ │ │ ldr r1, [pc, #156] @ (397ad8 ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r4, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #112] @ 397ac0 │ │ │ │ ldr r2, [pc, #136] @ (397adc ) │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -411797,15 +411795,15 @@ │ │ │ │ ldr r2, [pc, #92] @ (397ae0 ) │ │ │ │ ldr r1, [pc, #92] @ (397ae4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #80] @ (397ae8 ) │ │ │ │ ldr r1, [pc, #84] @ (397aec ) │ │ │ │ mov r2, r0 │ │ │ │ movs r4, #1 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -411819,30 +411817,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r3, r6} │ │ │ │ + ldmia r1, {r1, r3, r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfae80065 │ │ │ │ - ldmia r1!, {r2, r5} │ │ │ │ + @ instruction: 0xfb180065 │ │ │ │ + ldmia r1!, {r2, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r4, [r3, #27] │ │ │ │ + strb r4, [r1, #28] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r0, [r6, #27] │ │ │ │ + strb r0, [r4, #28] │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r6, [pc, #296] @ (397c08 ) │ │ │ │ lsls r1, r2, #3 │ │ │ │ - ldmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r0!, {r1, r3, r5, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r0, r7, #23 │ │ │ │ + asrs r0, r5, #24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r1!, {r3, r5, r6} │ │ │ │ + ldmia r1!, {r3, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #176] @ (397bb4 ) │ │ │ │ @@ -411850,48 +411848,48 @@ │ │ │ │ ldr r6, [pc, #176] @ (397bb8 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [pc, #176] @ (397bbc ) │ │ │ │ add r5, pc │ │ │ │ add r6, pc │ │ │ │ mov r8, r1 │ │ │ │ add r4, pc │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ movs r3, #25 │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #152] @ (397bc0 ) │ │ │ │ add.w r3, r4, #144 @ 0x90 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #50 @ 0x32 │ │ │ │ mov r0, r7 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r4, #108 @ 0x6c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #25 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #112] @ (397bc4 ) │ │ │ │ ldr r1, [pc, #116] @ (397bc8 ) │ │ │ │ add.w r3, r4, #116 @ 0x74 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add.w r0, r9, #952 @ 0x3b8 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r8 │ │ │ │ bl 3368e4 │ │ │ │ cbnz r0, 397b88 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -411903,37 +411901,37 @@ │ │ │ │ adds r4, #132 @ 0x84 │ │ │ │ ldr r1, [pc, #64] @ (397bd0 ) │ │ │ │ add.w r0, r9, #952 @ 0x3b8 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ str.w r0, [r6, #920] @ 0x398 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r3, [sl, #100] @ 0x64 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - ldmia r0!, {r1, r2, r6} │ │ │ │ + ldmia r0!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r0!, {r5, r6} │ │ │ │ + ldmia r0!, {r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr??.w r0, [ip, #101] @ 0x65 │ │ │ │ - ldmia r0!, {r1, r3, r6, r7} │ │ │ │ + @ instruction: 0xfa2c0065 │ │ │ │ + ldmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r6, [r7, #22] │ │ │ │ + strb r6, [r5, #23] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r0, [r3, #23] │ │ │ │ + strb r0, [r1, #24] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r7!, {r1, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r0!, {r1, r2, r4, r6} │ │ │ │ + ldmia r0!, {r1, r2, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #1044] @ 0x414 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -411955,50 +411953,50 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (397c3c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ ldr r5, [pc, #528] @ (397e50 ) │ │ │ │ lsls r1, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r4, [pc, #152] @ (397cf0 ) │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r2, [pc, #148] @ (397cf4 ) │ │ │ │ ldr r1, [pc, #152] @ (397cf8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #136] @ (397cfc ) │ │ │ │ adds r4, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #128] @ (397d00 ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #124] @ (397d04 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 397cd0 │ │ │ │ ldr r2, [r7, #104] @ 0x68 │ │ │ │ @@ -412031,32 +412029,32 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 397c92 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (397d10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 397c92 │ │ │ │ - ldr??.w r0, [r8, r5, lsl #2] │ │ │ │ - stmia r7!, {r1, r4} │ │ │ │ + vst1.8 {d0[3]}, [r8], r5 │ │ │ │ + stmia r7!, {r1, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r7!, {r1, r2, r7} │ │ │ │ + stmia r7!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r7!, {r1, r2, r4} │ │ │ │ + stmia r7!, {r1, r2, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsrs r4, r3, #28 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r4, #8] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r2, r3, r5} │ │ │ │ + stmia r7!, {r2, r3, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ (397da4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -412065,71 +412063,71 @@ │ │ │ │ ldr r1, [pc, #128] @ (397dac ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #108] @ (397db0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (397db4 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #92] @ (397db8 ) │ │ │ │ ldr r1, [pc, #96] @ (397dbc ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #80] @ (397dc0 ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [pc, #68] @ (397dc4 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 72dc04 │ │ │ │ + bl 72dc34 │ │ │ │ ldr r3, [pc, #64] @ (397dc8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - strb.w r0, [ip, #101] @ 0x65 │ │ │ │ - stmia r5!, {r1, r4, r6, r7} │ │ │ │ + ldrh.w r0, [ip, #101] @ 0x65 │ │ │ │ + stmia r6!, {r1} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r6, r1, #13 │ │ │ │ + asrs r6, r7, #13 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r6!, {r1, r2} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - stmia r5!, {r2, r3, r5, r6, r7} │ │ │ │ + stmia r6!, {r2, r3, r4} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - stmia r6!, {r1, r2, r4} │ │ │ │ + stmia r6!, {r1, r2, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r6!, {r3, r7} │ │ │ │ + stmia r6!, {r3, r4, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #112] @ (397e3c ) │ │ │ │ lsls r1, r2, #3 │ │ │ │ @@ -412236,16 +412234,16 @@ │ │ │ │ b.n 397e64 │ │ │ │ ldr.w r3, [r0, #1048] @ 0x418 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r0, #1048] @ 0x418 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ b.n 397e5c │ │ │ │ nop │ │ │ │ - @ instruction: 0xf7800065 │ │ │ │ - @ instruction: 0xf7440065 │ │ │ │ + @ instruction: 0xf7b00065 │ │ │ │ + @ instruction: 0xf7740065 │ │ │ │ ldr.w r3, [r0, #1008] @ 0x3f0 │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #250 @ 0xfa │ │ │ │ subs r3, #2 │ │ │ │ uxtb r3, r3 │ │ │ │ str.w r3, [r0, #1008] @ 0x3f0 │ │ │ │ add r0, r3 │ │ │ │ @@ -412263,45 +412261,45 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r1, [ip, #752] @ 0x2f0 │ │ │ │ add.w ip, r0, #2 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r2, #1028] @ 0x404 │ │ │ │ strd r3, ip, [r2, #1016] @ 0x3f8 │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r4, [pc, #148] @ (397fd0 ) │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r2, [pc, #144] @ (397fd4 ) │ │ │ │ ldr r1, [pc, #148] @ (397fd8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #132] @ (397fdc ) │ │ │ │ adds r4, #140 @ 0x8c │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #128] @ (397fe0 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #116] @ (397fe4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 397fae │ │ │ │ ldr r3, [r7, #104] @ 0x68 │ │ │ │ cbz r3, 397f80 │ │ │ │ @@ -412333,33 +412331,33 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 397f76 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (397ff0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 397f76 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf6740065 │ │ │ │ - stmia r4!, {r1, r2, r3, r5} │ │ │ │ + subw r0, r4, #2149 @ 0x865 │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r4!, {r1, r5, r7} │ │ │ │ + stmia r4!, {r1, r4, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r4!, {r1, r3, r4, r5} │ │ │ │ + stmia r4!, {r1, r3, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsrs r6, r7, #16 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r5, r6} │ │ │ │ + stmia r4!, {r1, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (39805c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -412368,25 +412366,25 @@ │ │ │ │ ldr r1, [pc, #88] @ (398064 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #72] @ (398068 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (39806c ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #56] @ (398070 ) │ │ │ │ ldr r3, [pc, #60] @ (398074 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ @@ -412395,22 +412393,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - sub.w r0, ip, #15007744 @ 0xe50000 │ │ │ │ - stmia r2!, {r1, r4, r5, r6, r7} │ │ │ │ + rsbs r0, ip, #15007744 @ 0xe50000 │ │ │ │ + stmia r3!, {r1, r5} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r6, r5, #1 │ │ │ │ + asrs r6, r3, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r3, r5} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - stmia r3!, {r1, r4} │ │ │ │ + stmia r3!, {r1, r6} │ │ │ │ lsls r0, r2, #1 │ │ │ │ lsls r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -412423,71 +412421,71 @@ │ │ │ │ ldr r1, [pc, #128] @ (398110 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #108] @ (398114 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (398118 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #92] @ (39811c ) │ │ │ │ ldr r1, [pc, #96] @ (398120 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #80] @ (398124 ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [pc, #68] @ (398128 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 72dc04 │ │ │ │ + bl 72dc34 │ │ │ │ ldr r3, [pc, #64] @ (39812c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #240 @ 0xf0 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf5280065 │ │ │ │ - stmia r2!, {r1, r2, r3, r5, r6} │ │ │ │ + adcs.w r0, r8, #15007744 @ 0xe50000 │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsrs r2, r5, #31 │ │ │ │ + asrs r2, r3, #32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r2!, {r1, r4, r5, r6} │ │ │ │ + stmia r2!, {r1, r5, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - stmia r2!, {r3, r7} │ │ │ │ + stmia r2!, {r3, r4, r5, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - stmia r2!, {r1, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r3!, {r2, r5} │ │ │ │ + stmia r3!, {r2, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldc2l 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ @ instruction: 0xfb59ffff │ │ │ │ ldr r0, [pc, #736] @ (398410 ) │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -412499,30 +412497,30 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #52] @ (398180 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r0, [r0, #1016] @ 0x3f8 │ │ │ │ adds r0, #1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - orn r0, lr, #15007744 @ 0xe50000 │ │ │ │ - stmia r2!, {r2, r5} │ │ │ │ + eors.w r0, lr, #15007744 @ 0xe50000 │ │ │ │ + stmia r2!, {r2, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r2!, {r1, r3, r4, r7} │ │ │ │ + stmia r2!, {r1, r3, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 3981c0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -412530,24 +412528,24 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #40] @ (3981c8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dc64 │ │ │ │ - ands.w r0, sl, #15007744 @ 0xe50000 │ │ │ │ - stmia r1!, {r4, r6, r7} │ │ │ │ + b.w 72dc94 │ │ │ │ + orr.w r0, sl, #15007744 @ 0xe50000 │ │ │ │ + stmia r2!, {} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r2!, {r1, r2, r6} │ │ │ │ + stmia r2!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #168] @ 398284 │ │ │ │ sub sp, #12 │ │ │ │ @@ -412557,15 +412555,15 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #160] @ (39828c ) │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ streq.w r4, [r5, #1040] @ 0x410 │ │ │ │ ldr.w r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr.w r1, [r0, #1008] @ 0x3f0 │ │ │ │ adds r2, r3, #1 │ │ │ │ it eq │ │ │ │ @@ -412610,18 +412608,18 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0xf3d20065 │ │ │ │ - stmia r1!, {r1, r2, r7} │ │ │ │ + and.w r0, r2, #15007744 @ 0xe50000 │ │ │ │ + stmia r1!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r1!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 3982f8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -412629,15 +412627,15 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #84] @ (398300 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #48] @ 3982f0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r0, #1024] @ 0x400 │ │ │ │ movs r3, #0 │ │ │ │ vstr d7, [r0, #1008] @ 0x3f0 │ │ │ │ strd r2, r3, [r0, #1016] @ 0x3f8 │ │ │ │ @@ -412648,18 +412646,18 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - @ instruction: 0xf30e0065 │ │ │ │ - stmia r0!, {r2, r6, r7} │ │ │ │ + @ instruction: 0xf33e0065 │ │ │ │ + stmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r1!, {r1, r3, r4, r5} │ │ │ │ + stmia r1!, {r1, r3, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #68] @ (398358 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -412668,39 +412666,39 @@ │ │ │ │ ldr r1, [pc, #68] @ (398360 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #48] @ (398364 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #48] @ (398368 ) │ │ │ │ adds r4, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r2, #1 │ │ │ │ addw r1, r5, #1028 @ 0x404 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 328ae4 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf29c0065 │ │ │ │ - stmia r0!, {r1, r4, r6} │ │ │ │ + movt r0, #49253 @ 0xc065 │ │ │ │ + stmia r0!, {r1, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r0!, {r2, r6, r7} │ │ │ │ + stmia r0!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ite gt │ │ │ │ - lslgt r0, r2, #1 │ │ │ │ - lsrle r0, r1, #21 │ │ │ │ + itt │ │ │ │ + lsl r0, r2, #1 │ │ │ │ + lsr r0, r7, #21 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #216] @ 398454 │ │ │ │ sub sp, #16 │ │ │ │ @@ -412710,15 +412708,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #204] @ (398460 ) │ │ │ │ mov r4, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #200] @ (398464 ) │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 3983d0 │ │ │ │ @@ -412761,21 +412759,21 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3983c0 │ │ │ │ ldr r0, [pc, #96] @ (398474 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3983c0 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #84] @ (398478 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r4, #1032] @ 0x408 │ │ │ │ movs r2, #2 │ │ │ │ str.w r2, [r4, #1040] @ 0x410 │ │ │ │ movs r2, #0 │ │ │ │ @@ -412783,32 +412781,32 @@ │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r2, [r3, #1016] @ 0x3f8 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 3983fc │ │ │ │ b.n 3983c0 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf2320065 │ │ │ │ - it al │ │ │ │ - lslal r2, r2, #1 │ │ │ │ - stmia r0!, {r2, r3, r4, r6} │ │ │ │ + @ instruction: 0xf2620065 │ │ │ │ + stmia r0!, {r3, r4} │ │ │ │ + lsls r2, r2, #1 │ │ │ │ + stmia r0!, {r2, r3, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsrs r0, r1, #32 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, #11] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r4, r6] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r0!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r0!, {r3, r4} │ │ │ │ + stmia r0!, {r3, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #156] @ 398528 │ │ │ │ sub sp, #12 │ │ │ │ @@ -412816,15 +412814,15 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #152] @ (398530 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr.w r1, [r0, #1008] @ 0x3f0 │ │ │ │ adds r2, r3, #1 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ beq.n 3984c2 │ │ │ │ subs r3, r3, r1 │ │ │ │ @@ -412866,21 +412864,21 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xf1220065 │ │ │ │ - bkpt 0x00dc │ │ │ │ - lsls r2, r2, #1 │ │ │ │ - itee mi │ │ │ │ - lslmi r2, r2, #1 │ │ │ │ - pushpl {r4, r5, r6, r7, lr} │ │ │ │ - movpl.w ip, #4096 @ 0x1000 │ │ │ │ + adcs.w r0, r2, #101 @ 0x65 │ │ │ │ + ite eq │ │ │ │ + lsleq r2, r2, #1 │ │ │ │ + ittt vc @ unpredictable │ │ │ │ + lslvc r2, r2, #1 │ │ │ │ + pushvc {r4, r5, r6, r7, lr} │ │ │ │ + movvc.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #288] @ 398664 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #284] @ (398668 ) │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #284] @ (39866c ) │ │ │ │ @@ -412888,15 +412886,15 @@ │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #276] @ (398670 ) │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #268] @ (398674 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 398642 │ │ │ │ @@ -412944,15 +412942,15 @@ │ │ │ │ moveq r2, #0 │ │ │ │ ldr.w r0, [r6, #1028] @ 0x404 │ │ │ │ movs r1, #1 │ │ │ │ str.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ str.w r3, [r6, #1020] @ 0x3fc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ adds r2, #1 │ │ │ │ bge.n 3985ae │ │ │ │ ldr.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ adds r3, #1 │ │ │ │ adds r1, r6, r2 │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ add.w r2, r2, #1 │ │ │ │ @@ -412967,15 +412965,15 @@ │ │ │ │ it eq │ │ │ │ moveq r2, #0 │ │ │ │ strb.w r0, [r1, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r3, [r6, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r6, #1028] @ 0x404 │ │ │ │ str.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ b.n 3985a8 │ │ │ │ ldr r3, [pc, #56] @ (39867c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 398572 │ │ │ │ ldr r3, [pc, #48] @ (398680 ) │ │ │ │ @@ -412983,31 +412981,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 398572 │ │ │ │ ldr r0, [pc, #44] @ (398684 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 398572 │ │ │ │ - orn r0, sl, #101 @ 0x65 │ │ │ │ - bkpt 0x001c │ │ │ │ + eors.w r0, sl, #101 @ 0x65 │ │ │ │ + bkpt 0x004c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bkpt 0x0090 │ │ │ │ + bkpt 0x00c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r6, r7, #24 │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - bic.w r0, r6, #101 @ 0x65 │ │ │ │ + orrs.w r0, r6, #101 @ 0x65 │ │ │ │ ldr r5, [pc, #544] @ (3988a0 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x001c │ │ │ │ + bkpt 0x004c │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r3, [r0, #1032] @ 0x408 │ │ │ │ sub sp, #28 │ │ │ │ @@ -413179,15 +413177,15 @@ │ │ │ │ str r7, [sp, #0] │ │ │ │ ldr r0, [pc, #868] @ (398bac ) │ │ │ │ ldr.w r1, [r4, #1036] @ 0x40c │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrb.w ip, [r6, #4] │ │ │ │ ldr.w r3, [r4, #1052] @ 0x41c │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ b.n 398708 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -413199,15 +413197,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bpl.w 3986a4 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3986a4 │ │ │ │ movs r1, #225 @ 0xe1 │ │ │ │ mov r0, r4 │ │ │ │ bl 398534 │ │ │ │ movs r1, #29 │ │ │ │ mov r0, r4 │ │ │ │ @@ -413502,45 +413500,45 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r4, r0, #20 │ │ │ │ lsls r3, r4, #3 │ │ │ │ - cdp 0, 13, cr0, cr6, cr5, {3} │ │ │ │ + vhadd.s8 q0, q3, │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r5, #88] @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r1, #100] @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r4, r5, r6, pc} │ │ │ │ + pop {r2, r5, r7, pc} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrsh r0, [r6, r5] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r7} │ │ │ │ - lsls r2, r2, #1 │ │ │ │ pop {r1, r4, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbnz r0, 398c2c │ │ │ │ + pop {r1, r5, r6, r7} │ │ │ │ + lsls r2, r2, #1 │ │ │ │ + pop {} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - orr.w r0, ip, r5, asr #1 │ │ │ │ - cbnz r6, 398bca │ │ │ │ + orns r0, ip, r5, asr #1 │ │ │ │ + cbnz r6, 398bd6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbnz r0, 398bd2 │ │ │ │ + cbnz r0, 398bde │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #600] @ (398e30 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -413550,15 +413548,15 @@ │ │ │ │ ldr r1, [pc, #600] @ (398e38 ) │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #592] @ (398e3c ) │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w ip, [r0, #1020] @ 0x3fc │ │ │ │ ldrb.w r3, [r4, #1036] @ 0x40c │ │ │ │ add r6, pc │ │ │ │ rsb r2, ip, #16 │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #3 │ │ │ │ @@ -413656,15 +413654,15 @@ │ │ │ │ moveq r1, #0 │ │ │ │ strb.w r9, [lr, #752] @ 0x2f0 │ │ │ │ str.w ip, [r0, #1020] @ 0x3fc │ │ │ │ str.w r1, [r0, #1012] @ 0x3f4 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r1, [pc, #280] @ (398e40 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 398dfc │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ @@ -413748,31 +413746,31 @@ │ │ │ │ bpl.n 398d30 │ │ │ │ ldr r0, [pc, #56] @ (398e4c ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 398d30 │ │ │ │ ... │ │ │ │ - ldrd r0, r0, [ip, #404] @ 0x194 │ │ │ │ - @ instruction: 0xb78e │ │ │ │ + and.w r0, ip, r5, asr #1 │ │ │ │ + @ instruction: 0xb7be │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb804 │ │ │ │ + @ instruction: 0xb834 │ │ │ │ lsls r2, r2, #1 │ │ │ │ vmla.i32 q0, q14, d2[1] │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb732 │ │ │ │ + @ instruction: 0xb762 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrb.w r3, [r0, #1032] @ 0x408 │ │ │ │ lsls r2, r3, #26 │ │ │ │ bpl.n 398eba │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -413865,15 +413863,15 @@ │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ strb.w r1, [ip, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r0, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ nop │ │ │ │ │ │ │ │ 00398f54 : │ │ │ │ push {lr} │ │ │ │ mov r3, r0 │ │ │ │ ldr.w lr, [r0, #1020] @ 0x3fc │ │ │ │ sub.w r0, lr, #17 │ │ │ │ @@ -413902,15 +413900,15 @@ │ │ │ │ strb.w r2, [r1, #752] @ 0x2f0 │ │ │ │ add.w r2, lr, #2 │ │ │ │ str.w ip, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ │ │ │ │ 00398fbc : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r3 │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r3, [r0, #1020] @ 0x3fc │ │ │ │ sub.w r0, r3, #17 │ │ │ │ @@ -413949,15 +413947,15 @@ │ │ │ │ strb.w r4, [r2, #752] @ 0x2f0 │ │ │ │ adds r3, #3 │ │ │ │ str.w lr, [ip, #1012] @ 0x3f4 │ │ │ │ str.w r3, [ip, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [ip, #1028] @ 0x404 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ nop │ │ │ │ │ │ │ │ 00399044 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ ldr.w r0, [r0, #1020] @ 0x3fc │ │ │ │ @@ -413990,15 +413988,15 @@ │ │ │ │ strb.w r5, [ip, #752] @ 0x2f0 │ │ │ │ adds r3, r0, #4 │ │ │ │ str.w r2, [ip, #1012] @ 0x3f4 │ │ │ │ str.w r3, [ip, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [ip, #1028] @ 0x404 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ movs r2, #2 │ │ │ │ strb.w r3, [ip, #752] @ 0x2f0 │ │ │ │ strb.w r5, [ip, #753] @ 0x2f1 │ │ │ │ b.n 3990a2 │ │ │ │ strb.w r2, [ip, #752] @ 0x2f0 │ │ │ │ movs r2, #3 │ │ │ │ strb.w r3, [ip, #753] @ 0x2f1 │ │ │ │ @@ -414056,24 +414054,24 @@ │ │ │ │ cmp r1, r0 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ itt eq │ │ │ │ moveq.w r1, #4294967295 @ 0xffffffff │ │ │ │ streq.w r1, [r3, #1016] @ 0x3f8 │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr.w r1, [r3, #1020] @ 0x3fc │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 399122 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -414089,26 +414087,26 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 39910c │ │ │ │ ldr r0, [pc, #32] @ (3991d0 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 39910c │ │ │ │ nop │ │ │ │ @ instruction: 0xfaa200e2 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 399246 │ │ │ │ + cbz r4, 399252 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003991d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -414121,15 +414119,15 @@ │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #720] @ (3994cc ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #716] @ (3994d0 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -414178,15 +414176,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r0, [r2, #752] @ 0x2f0 │ │ │ │ str.w r3, [r4, #1016] @ 0x3f8 │ │ │ │ ldr.w r3, [r4, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r4, #1028] @ 0x404 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r4, #1020] @ 0x3fc │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r4, #1024] @ 0x400 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -414249,15 +414247,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 399214 │ │ │ │ ldr r0, [pc, #400] @ (3994e0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 399214 │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #254 @ 0xfe │ │ │ │ b.n 399272 │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #254 @ 0xfe │ │ │ │ movs r1, #1 │ │ │ │ @@ -414273,15 +414271,15 @@ │ │ │ │ str.w r3, [r4, #1016] @ 0x3f8 │ │ │ │ ldr.w r0, [r4, #1028] @ 0x404 │ │ │ │ ldr.w r3, [r4, #1020] @ 0x3fc │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r4, #1020] @ 0x3fc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #250 @ 0xfa │ │ │ │ str.w r6, [r4, #1024] @ 0x400 │ │ │ │ b.n 39936a │ │ │ │ ldr r3, [pc, #312] @ (3994e4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -414292,15 +414290,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 399262 │ │ │ │ ldr r0, [pc, #292] @ (3994e8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 399262 │ │ │ │ mov r0, r7 │ │ │ │ bl 39836c │ │ │ │ movs r1, #1 │ │ │ │ str.w r1, [r7, #1032] @ 0x408 │ │ │ │ movs r0, #250 @ 0xfa │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ @@ -414381,34 +414379,34 @@ │ │ │ │ cmp r3, #253 @ 0xfd │ │ │ │ add.w r3, r3, #3 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r0, [r2, #752] @ 0x2f0 │ │ │ │ b.n 399446 │ │ │ │ nop │ │ │ │ - b.n 399c58 │ │ │ │ + b.n 399cb8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cbz r6, 3994e6 │ │ │ │ + cbz r6, 3994f2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r2, 399508 │ │ │ │ + sxth r2, r4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ vld1.8 {d0[7]}, [r0], r2 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 399a5c │ │ │ │ + b.n 399abc │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r3, [pc, #416] @ (39967c ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r0, r0 │ │ │ │ + sxtb r0, r6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrsb r0, [r4, r6] │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #48 @ 0x30 │ │ │ │ + sub sp, #240 @ 0xf0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003994ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -414439,25 +414437,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 399510 │ │ │ │ ldr r0, [pc, #28] @ (39955c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 399510 │ │ │ │ subw r0, r0, #2274 @ 0x8e2 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #32 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #456 @ 0x1c8 │ │ │ │ + sub sp, #136 @ 0x88 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 00399560 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -414478,15 +414476,15 @@ │ │ │ │ add r2, pc │ │ │ │ str.w ip, [r4, #1040] @ 0x410 │ │ │ │ add r1, pc │ │ │ │ adds r0, #168 @ 0xa8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 398e50 │ │ │ │ ldr r3, [pc, #52] @ (3995e0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -414495,30 +414493,30 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39957e │ │ │ │ ldr r0, [pc, #40] @ (3995e8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 39957e │ │ │ │ nop │ │ │ │ @ instruction: 0xf62e00e2 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 39963c │ │ │ │ + b.n 39969c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r5, sp, #472 @ 0x1d8 │ │ │ │ + add r5, sp, #664 @ 0x298 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - @ instruction: 0xfaf00052 │ │ │ │ + @ instruction: 0xfb200052 │ │ │ │ subs r0, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #120 @ 0x78 │ │ │ │ + add sp, #312 @ 0x138 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003995ec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -414531,15 +414529,15 @@ │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1104] @ 399a68 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r2, [pc, #1096] @ 399a6c │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 3997c0 │ │ │ │ @@ -414586,15 +414584,15 @@ │ │ │ │ ldrb.w r4, [r4, #1036] @ 0x40c │ │ │ │ strb.w r4, [r3, #754] @ 0x2f2 │ │ │ │ strh.w r5, [r3, #752] @ 0x2f0 │ │ │ │ str.w r2, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ strb.w r6, [r4, #1033] @ 0x409 │ │ │ │ ldr.w r2, [r3, #1020] @ 0x3fc │ │ │ │ sub.w r1, r2, #17 │ │ │ │ adds r1, #1 │ │ │ │ blt.n 399790 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r2, [r3, #1024] @ 0x400 │ │ │ │ @@ -414673,15 +414671,15 @@ │ │ │ │ add.w r4, r0, r1 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ str.w r4, [r3, #1012] @ 0x3f4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 3996dc │ │ │ │ ldr r2, [pc, #684] @ (399a70 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 399634 │ │ │ │ @@ -414691,15 +414689,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 399634 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #664] @ (399a78 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 399634 │ │ │ │ cmp r6, #80 @ 0x50 │ │ │ │ itt eq │ │ │ │ moveq r2, #3 │ │ │ │ strbeq.w r2, [r4, #1036] @ 0x40c │ │ │ │ b.n 39977e │ │ │ │ @@ -414887,48 +414885,48 @@ │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ strb.w r5, [r1, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r0, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ b.n 399942 │ │ │ │ movs r4, #3 │ │ │ │ strb.w r6, [r3, #752] @ 0x2f0 │ │ │ │ strb.w ip, [r3, #753] @ 0x2f1 │ │ │ │ strb.w r5, [r3, #754] @ 0x2f2 │ │ │ │ b.n 3999b8 │ │ │ │ add r0, r3 │ │ │ │ cmp r1, #252 @ 0xfc │ │ │ │ add.w r4, r1, #4 │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ strb.w r5, [r0, #752] @ 0x2f0 │ │ │ │ b.n 3999b8 │ │ │ │ nop │ │ │ │ - svc 174 @ 0xae │ │ │ │ + svc 222 @ 0xde │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r5, sp, #400 @ 0x190 │ │ │ │ + add r5, sp, #592 @ 0x250 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, sp, #840 @ 0x348 │ │ │ │ + add r6, sp, #8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ sbcs.w r0, lr, #7405568 @ 0x710000 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #112 @ 0x70 │ │ │ │ + add r6, sp, #304 @ 0x130 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (399a88 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 73010c │ │ │ │ + b.w 73013c │ │ │ │ nop │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -414939,15 +414937,15 @@ │ │ │ │ ldr r1, [pc, #128] @ (399b24 ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ cbz r0, 399af0 │ │ │ │ movs r1, #4 │ │ │ │ blx 288bc8 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ @@ -414968,35 +414966,35 @@ │ │ │ │ add.w r3, r6, #20 │ │ │ │ ldr r1, [pc, #56] @ (399b30 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - bgt.n 399b00 │ │ │ │ + ble.n 399b60 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r5, sp, #168 @ 0xa8 │ │ │ │ + add r5, sp, #360 @ 0x168 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, sp, #312 @ 0x138 │ │ │ │ + add r5, sp, #504 @ 0x1f8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ adds r0, #198 @ 0xc6 │ │ │ │ lsls r1, r2, #3 │ │ │ │ - add r5, sp, #200 @ 0xc8 │ │ │ │ + add r5, sp, #392 @ 0x188 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, sp, #56 @ 0x38 │ │ │ │ + add r5, sp, #248 @ 0xf8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (399b9c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -415005,26 +415003,26 @@ │ │ │ │ ldr r1, [pc, #88] @ (399ba4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #72] @ (399ba8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (399bac ) │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #60] @ (399bb0 ) │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #60] @ (399bb4 ) │ │ │ │ ldr r2, [pc, #60] @ (399bb8 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #60] @ (399bbc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ @@ -415032,24 +415030,24 @@ │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72b6cc │ │ │ │ + b.w 72b6fc │ │ │ │ nop │ │ │ │ - bgt.n 399c30 │ │ │ │ + bgt.n 399c90 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r7, pc, #712 @ (adr r7, 399e6c ) │ │ │ │ + add r7, pc, #904 @ (adr r7, 399f2c ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - @ instruction: 0xf52e0052 │ │ │ │ - add r7, pc, #744 @ (adr r7, 399e94 ) │ │ │ │ + adcs.w r0, lr, #13762560 @ 0xd20000 │ │ │ │ + add r7, pc, #936 @ (adr r7, 399f54 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r7, pc, #840 @ (adr r7, 399ef8 ) │ │ │ │ + add r0, sp, #8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ adds r0, #42 @ 0x2a │ │ │ │ lsls r1, r2, #3 │ │ │ │ lsls r1, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r6, [r7, r3] │ │ │ │ @@ -415063,51 +415061,51 @@ │ │ │ │ ldr r2, [pc, #36] @ (399bfc ) │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #36] @ (399c00 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r0, [r0, #760] @ 0x2f8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 288d34 │ │ │ │ nop │ │ │ │ - blt.n 399b70 │ │ │ │ + blt.n 399bd0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r3, sp, #976 @ 0x3d0 │ │ │ │ + add r4, sp, #144 @ 0x90 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, sp, #88 @ 0x58 │ │ │ │ + add r4, sp, #280 @ 0x118 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #40] @ 399c40 │ │ │ │ ldr r2, [pc, #40] @ (399c44 ) │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #40] @ (399c48 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r2, [r0, #752] @ 0x2f0 │ │ │ │ ldr.w r0, [r0, #764] @ 0x2fc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28a9f0 │ │ │ │ - blt.n 399d30 │ │ │ │ + blt.n 399b90 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r3, sp, #704 @ 0x2c0 │ │ │ │ + add r3, sp, #896 @ 0x380 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, sp, #840 @ 0x348 │ │ │ │ + add r4, sp, #8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r2 │ │ │ │ @@ -415115,15 +415113,15 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #116] @ (399cd8 ) │ │ │ │ ldr r2, [pc, #116] @ (399cdc ) │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r7, [r6, #4] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ bl 2c7258 │ │ │ │ ldr.w r2, [r5, #752] @ 0x2f0 │ │ │ │ cbz r2, 399cc0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -415142,43 +415140,43 @@ │ │ │ │ cmp r0, r1 │ │ │ │ beq.n 399c88 │ │ │ │ strb r1, [r3, r4] │ │ │ │ ldr.w r3, [r5, #756] @ 0x2f4 │ │ │ │ ldrb r1, [r7, #4] │ │ │ │ ldr.w r0, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr.w r2, [r5, #752] @ 0x2f0 │ │ │ │ cmp r2, r4 │ │ │ │ bhi.n 399c8e │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - blt.n 399d34 │ │ │ │ + blt.n 399d94 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r3, sp, #576 @ 0x240 │ │ │ │ + add r3, sp, #768 @ 0x300 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, sp, #400 @ 0x190 │ │ │ │ + add r3, sp, #592 @ 0x250 │ │ │ │ lsls r2, r2, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (399cf8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ cmp r7, #46 @ 0x2e │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -415187,31 +415185,31 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (399d9c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #124] @ (399da0 ) │ │ │ │ ldr r1, [pc, #124] @ (399da4 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #108] @ (399da8 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r3, [pc, #100] @ (399dac ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #96] @ (399db0 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -415237,22 +415235,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bge.n 399d40 │ │ │ │ + blt.n 399da0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r5, pc, #952 @ (adr r5, 39a154 ) │ │ │ │ + add r6, pc, #120 @ (adr r6, 399e14 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - bfi r0, sl, #1, #18 │ │ │ │ - strh r0, [r7, #42] @ 0x2a │ │ │ │ + @ instruction: 0xf39a0052 │ │ │ │ + strh r0, [r5, #44] @ 0x2c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r4, [r2, #44] @ 0x2c │ │ │ │ + strh r4, [r0, #46] @ 0x2e │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldrb r4, [r4, r7] │ │ │ │ lsls r7, r3, #3 │ │ │ │ cmp r6, #214 @ 0xd6 │ │ │ │ lsls r1, r2, #3 │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ @@ -415279,30 +415277,30 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ strb.w r2, [r3, #304] @ 0x130 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ strb.w r2, [r3, #305] @ 0x131 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 70ee0c │ │ │ │ + b.w 70ee3c │ │ │ │ nop │ │ │ │ - bge.n 399e20 │ │ │ │ + bge.n 399e80 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r2, sp, #560 @ 0x230 │ │ │ │ + add r2, sp, #752 @ 0x2f0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, sp, #696 @ 0x2b8 │ │ │ │ + add r2, sp, #888 @ 0x378 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (399ea0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -415310,15 +415308,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #108] @ (399ea8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #312] @ 0x138 │ │ │ │ cbz r0, 399e90 │ │ │ │ ldrd r4, r3, [r0, #136] @ 0x88 │ │ │ │ movs r5, #0 │ │ │ │ cbz r4, 399e78 │ │ │ │ str.w r3, [r4, #140] @ 0x8c │ │ │ │ @@ -415340,19 +415338,19 @@ │ │ │ │ strd r2, r2, [r4, #136] @ 0x88 │ │ │ │ blx 288d38 │ │ │ │ ldr.w r0, [r6, #332] @ 0x14c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 288d34 │ │ │ │ nop │ │ │ │ - bls.n 399dfc │ │ │ │ + bls.n 399e5c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r2, sp, #232 @ 0xe8 │ │ │ │ + add r2, sp, #424 @ 0x1a8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, sp, #360 @ 0x168 │ │ │ │ + add r2, sp, #552 @ 0x228 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #96] @ 399f1c │ │ │ │ sub sp, #8 │ │ │ │ @@ -415361,15 +415359,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (399f24 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r1, [r0, #312] @ 0x138 │ │ │ │ cbz r1, 399f0c │ │ │ │ ldrb.w r2, [r0, #304] @ 0x130 │ │ │ │ ldrb.w ip, [r0, #305] @ 0x131 │ │ │ │ b.n 399ef0 │ │ │ │ ldr.w r1, [r1, #136] @ 0x88 │ │ │ │ cbz r1, 399f0c │ │ │ │ @@ -415385,45 +415383,45 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 289894 │ │ │ │ ldr.w r2, [r0, #308] @ 0x134 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28a9f0 │ │ │ │ - bls.n 399f64 │ │ │ │ + bls.n 399fc4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r1, sp, #688 @ 0x2b0 │ │ │ │ + add r1, sp, #880 @ 0x370 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r1, sp, #824 @ 0x338 │ │ │ │ + add r1, sp, #1016 @ 0x3f8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #100] @ (399f9c ) │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r2, [pc, #92] @ (399fa0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #92] @ (399fa4 ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r2, [r0, #344] @ 0x158 │ │ │ │ cbz r2, 399f88 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r0, #344] @ 0x158 │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ cbz r3, 399f88 │ │ │ │ add sp, #16 │ │ │ │ @@ -415433,47 +415431,47 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bhi.n 399eec │ │ │ │ + bhi.n 399f4c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r1, sp, #184 @ 0xb8 │ │ │ │ + add r1, sp, #376 @ 0x178 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r1, sp, #312 @ 0x138 │ │ │ │ + add r1, sp, #504 @ 0x1f8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (39a018 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r2, [pc, #88] @ (39a01c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #88] @ (39a020 ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #72] @ (39a024 ) │ │ │ │ ldr r1, [pc, #76] @ (39a028 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ strb.w r3, [r5, #344] @ 0x158 │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ cbz r3, 39a004 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -415481,51 +415479,51 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bhi.n 39a068 │ │ │ │ + bhi.n 39a0c8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r0, sp, #696 @ 0x2b8 │ │ │ │ + add r0, sp, #888 @ 0x378 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, sp, #824 @ 0x338 │ │ │ │ + add r0, sp, #1016 @ 0x3f8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r2, [r0, #22] │ │ │ │ + strh r2, [r6, #22] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r0, [r4, #22] │ │ │ │ + strh r0, [r2, #24] │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #100] @ (39a0a0 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r2, [pc, #92] @ (39a0a4 ) │ │ │ │ ldr r1, [pc, #92] @ (39a0a8 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ movs r3, #24 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ lsls r3, r5, #29 │ │ │ │ bpl.n 39a08c │ │ │ │ ldrb.w r2, [r0, #344] @ 0x158 │ │ │ │ cbnz r2, 39a08c │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #344] @ 0x158 │ │ │ │ ldr.w r3, [r7, #208] @ 0xd0 │ │ │ │ @@ -415535,79 +415533,79 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bvc.n 399fe0 │ │ │ │ + bvc.n 39a040 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r0, sp, #160 @ 0xa0 │ │ │ │ + add r0, sp, #352 @ 0x160 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, sp, #296 @ 0x128 │ │ │ │ + add r0, sp, #488 @ 0x1e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #116] @ (39a134 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #116] @ (39a138 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [pc, #116] @ (39a13c ) │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ add r4, pc │ │ │ │ movs r3, #24 │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #92] @ (39a140 ) │ │ │ │ ldr r1, [pc, #92] @ (39a144 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [r8, #204] @ 0xcc │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 39a118 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #320] @ 0x140 │ │ │ │ - bl 70ea68 │ │ │ │ + bl 70ea98 │ │ │ │ ldr.w r0, [r4, #324] @ 0x144 │ │ │ │ - bl 70ea68 │ │ │ │ + bl 70ea98 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 70f1c8 │ │ │ │ - add r7, pc, #712 @ (adr r7, 39a400 ) │ │ │ │ + b.w 70f1f8 │ │ │ │ + add r7, pc, #904 @ (adr r7, 39a4c0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r7, pc, #848 @ (adr r7, 39a48c ) │ │ │ │ + add r0, sp, #16 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvc.n 39a174 │ │ │ │ + bvc.n 39a1d4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strh r0, [r7, #12] │ │ │ │ + strh r0, [r5, #14] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r6, [r2, #14] │ │ │ │ + strh r6, [r0, #16] │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #236] @ (39a248 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -415622,53 +415620,53 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov.w sl, #8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ add.w r1, r4, #52 @ 0x34 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov r1, r5 │ │ │ │ add r5, sp, #12 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ str.w r8, [r5, #4] │ │ │ │ b.n 39a1e0 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 890634 │ │ │ │ + bl 890664 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [r9, #212] @ 0xd4 │ │ │ │ cbz r3, 39a1ce │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r7, #324] @ 0x144 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 70df9c │ │ │ │ + bl 70dfcc │ │ │ │ mov r0, r4 │ │ │ │ blx 288d38 │ │ │ │ ldr.w r0, [r7, #324] @ 0x144 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 711520 │ │ │ │ + bl 711550 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 39a20e │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r8, r8, [r5] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 39a1b4 │ │ │ │ @@ -415680,15 +415678,15 @@ │ │ │ │ movs r6, #8 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ b.n 39a1c2 │ │ │ │ ldr.w r1, [r7, #324] @ 0x144 │ │ │ │ mov r0, fp │ │ │ │ - bl 70ec90 │ │ │ │ + bl 70ecc0 │ │ │ │ ldr r2, [pc, #64] @ (39a25c ) │ │ │ │ ldr r3, [pc, #48] @ (39a24c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -415703,19 +415701,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ orr.w r0, r4, r2, asr #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #48 @ (adr r7, 39a284 ) │ │ │ │ + add r7, pc, #240 @ (adr r7, 39a344 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r7, pc, #176 @ (adr r7, 39a308 ) │ │ │ │ + add r7, pc, #368 @ (adr r7, 39a3c8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvs.n 39a348 │ │ │ │ + bvs.n 39a1a8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ @ instruction: 0xe98800e2 │ │ │ │ │ │ │ │ 0039a260 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -415752,26 +415750,26 @@ │ │ │ │ adds r6, #12 │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr.w r3, [r4, #336] @ 0x150 │ │ │ │ cmp r3, r5 │ │ │ │ bls.n 39a36c │ │ │ │ ldr.w r0, [r4, #320] @ 0x140 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 711520 │ │ │ │ + bl 711550 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 39a2b4 │ │ │ │ subs r5, #1 │ │ │ │ bmi.n 39a2f4 │ │ │ │ movs r6, #12 │ │ │ │ ldr.w r3, [r4, #332] @ 0x14c │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r0, [r4, #320] @ 0x140 │ │ │ │ mla r3, r6, r5, r3 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ - bl 70d72c │ │ │ │ + bl 70d75c │ │ │ │ subs r5, #1 │ │ │ │ bcs.n 39a2dc │ │ │ │ ldr r3, [pc, #252] @ (39a3f4 ) │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #336] @ 0x150 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -415790,17 +415788,17 @@ │ │ │ │ ldr r1, [pc, #224] @ (39a400 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r1, [r4, #320] @ 0x140 │ │ │ │ - bl 70ec90 │ │ │ │ + bl 70ecc0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #336] @ 0x150 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -415818,19 +415816,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 39a316 │ │ │ │ movs r6, #0 │ │ │ │ mov r8, r6 │ │ │ │ b.n 39a39e │ │ │ │ movs r7, #8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 8905a4 │ │ │ │ + bl 8905d4 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, r5 │ │ │ │ - bl 70df9c │ │ │ │ + bl 70dfcc │ │ │ │ mov r0, r5 │ │ │ │ blx 288d38 │ │ │ │ ldr.w r3, [r4, #336] @ 0x150 │ │ │ │ add.w r8, r8, #1 │ │ │ │ adds r6, #12 │ │ │ │ cmp r3, r8 │ │ │ │ bls.n 39a316 │ │ │ │ @@ -415863,29 +415861,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39a304 │ │ │ │ ldr r0, [pc, #40] @ (39a40c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ stmdb ip!, {r1, r5, r6, r7} │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 39a390 │ │ │ │ + bmi.n 39a3f0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r4, [r0, #30] │ │ │ │ + ldrb r4, [r6, #30] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r0, [r4, #30] │ │ │ │ + ldrb r0, [r2, #31] │ │ │ │ lsls r1, r2, #1 │ │ │ │ str r0, [r2, #40] @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #816 @ (adr r4, 39a740 ) │ │ │ │ + add r4, pc, #1008 @ (adr r4, 39a800 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0039a410 : │ │ │ │ ldr.w r0, [r0, #312] @ 0x138 │ │ │ │ cbnz r0, 39a41e │ │ │ │ b.n 39a42a │ │ │ │ ldr.w r0, [r0, #136] @ 0x88 │ │ │ │ @@ -415958,17 +415956,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ b.n 39a378 │ │ │ │ lsls r2, r4, #3 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 39a5c0 │ │ │ │ + bcc.n 39a420 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r4, pc, #328 @ (adr r4, 39a620 ) │ │ │ │ + add r4, pc, #520 @ (adr r4, 39a6e0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #320] @ (39a62c ) │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ @@ -415983,38 +415981,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #284] @ (39a640 ) │ │ │ │ ldr r1, [pc, #288] @ (39a644 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [r9, #200] @ 0xc8 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ cbz r3, 39a562 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r7 │ │ │ │ @@ -416052,27 +416050,27 @@ │ │ │ │ bne.n 39a598 │ │ │ │ adds r2, #8 │ │ │ │ str.w r2, [r4, #308] @ 0x134 │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ bhi.n 39a616 │ │ │ │ movs r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70f220 │ │ │ │ + bl 70f250 │ │ │ │ ldr r2, [pc, #140] @ (39a64c ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ - bl 70e9f0 │ │ │ │ + bl 70ea20 │ │ │ │ ldr r2, [pc, #132] @ (39a650 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ str.w r3, [r4, #320] @ 0x140 │ │ │ │ - bl 70e9f0 │ │ │ │ + bl 70ea20 │ │ │ │ str.w r0, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #112] @ (39a654 ) │ │ │ │ ldr r3, [pc, #76] @ (39a630 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -416084,15 +416082,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, sl │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ b.n 39a5e0 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ (39a658 ) │ │ │ │ movw r2, #259 @ 0x103 │ │ │ │ ldr r1, [pc, #60] @ (39a65c ) │ │ │ │ ldr r0, [pc, #64] @ (39a660 ) │ │ │ │ add r3, pc │ │ │ │ @@ -416100,34 +416098,34 @@ │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ b.n 39a398 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #496 @ (adr r3, 39a828 ) │ │ │ │ + add r3, pc, #688 @ (adr r3, 39a8e8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, pc, #624 @ (adr r3, 39a8ac ) │ │ │ │ + add r3, pc, #816 @ (adr r3, 39a96c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcs.n 39a60c │ │ │ │ + bcc.n 39a66c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r2, [r7, #21] │ │ │ │ + ldrb r2, [r5, #22] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r0, [r3, #22] │ │ │ │ + ldrb r0, [r1, #23] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xfb70005a │ │ │ │ + @ instruction: 0xfba0005a │ │ │ │ bl 2b464e │ │ │ │ @ instruction: 0xfb75ffff │ │ │ │ b.n 39a1d8 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - bne.n 39a5ec │ │ │ │ + bne.n 39a64c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r2, pc, #840 @ (adr r2, 39a9a8 ) │ │ │ │ + add r3, pc, #8 @ (adr r3, 39a668 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, pc, #920 @ (adr r2, 39a9fc ) │ │ │ │ + add r3, pc, #88 @ (adr r3, 39a6bc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0039a664 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -416203,34 +416201,34 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ b.n 39a0f8 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa10005a │ │ │ │ + @ instruction: 0xfa40005a │ │ │ │ b.n 39a080 │ │ │ │ lsls r2, r4, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (39a76c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ movs r5, #72 @ 0x48 │ │ │ │ lsls r1, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -416252,24 +416250,24 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #560] @ (39a9dc ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #552] @ (39a9e0 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, sp, #20 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ cmp r3, #4 │ │ │ │ bhi.n 39a804 │ │ │ │ @@ -416348,15 +416346,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #360] @ (39a9f8 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ ldr r3, [pc, #348] @ (39a9fc ) │ │ │ │ ldr r2, [pc, #348] @ (39aa00 ) │ │ │ │ movs r1, #1 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -416385,15 +416383,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r7, r2] │ │ │ │ ldr r4, [r7, r1] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ - bl 864c38 │ │ │ │ + bl 864c68 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #272] @ (39aa0c ) │ │ │ │ str r0, [sp, #4] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -416468,53 +416466,53 @@ │ │ │ │ b.n 39a804 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 39a204 │ │ │ │ lsls r2, r4, #3 │ │ │ │ b.n 39a1f8 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - beq.n 39a9a0 │ │ │ │ + bne.n 39aa00 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #648 @ (adr r1, 39ac64 ) │ │ │ │ + add r1, pc, #840 @ (adr r1, 39ad24 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, pc, #816 @ (adr r0, 39ad10 ) │ │ │ │ + add r0, pc, #1008 @ (adr r0, 39add0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, pc, #888 @ (adr r0, 39ad5c ) │ │ │ │ + add r1, pc, #56 @ (adr r1, 39aa1c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - beq.n 39a8fc │ │ │ │ + beq.n 39a95c │ │ │ │ lsls r5, r4, #1 │ │ │ │ b.n 39b124 │ │ │ │ lsls r2, r4, #3 │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #512] @ (39abf4 ) │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ bxns r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r2, r4, r6, r7} │ │ │ │ + beq.n 39aa08 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r0, pc, #752 @ (adr r0, 39acf4 ) │ │ │ │ + add r0, pc, #944 @ (adr r0, 39adb4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r7, {r2, r3, r5, r7} │ │ │ │ + ldmia r7, {r2, r3, r4, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldrh r4, [r0, r7] │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #512 @ (adr r0, 39ac10 ) │ │ │ │ + add r0, pc, #704 @ (adr r0, 39acd0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r7, {r1, r4, r5, r7} │ │ │ │ + ldmia r7, {r1, r5, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldmia r7!, {r6} │ │ │ │ + ldmia r7!, {r4, r5, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldmia r6, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r7!, {r2, r3, r4} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (39aa9c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -416523,31 +416521,31 @@ │ │ │ │ ldr r1, [pc, #108] @ (39aaa4 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #88] @ (39aaa8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (39aaac ) │ │ │ │ movs r3, #24 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #76] @ (39aab0 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r0, [pc, #64] @ (39aab4 ) │ │ │ │ ldr r1, [pc, #68] @ (39aab8 ) │ │ │ │ ldr r2, [pc, #68] @ (39aabc ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #68] @ (39aac0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -416558,23 +416556,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r6, {r6} │ │ │ │ + ldmia r6, {r4, r5, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r0, [sp, #792] @ 0x318 │ │ │ │ + ldr r0, [sp, #984] @ 0x3d8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - b.n 39a728 │ │ │ │ + b.n 39a788 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [sp, #136] @ 0x88 │ │ │ │ + ldr r6, [sp, #328] @ 0x148 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [sp, #264] @ 0x108 │ │ │ │ + ldr r6, [sp, #456] @ 0x1c8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r2, [r3, r5] │ │ │ │ lsls r7, r3, #3 │ │ │ │ lsls r7, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -416592,28 +416590,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (39ab0c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #28] @ (39ab10 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b6cc │ │ │ │ + b.w 72b6fc │ │ │ │ nop │ │ │ │ - ldmia r5!, {r1, r3, r4, r7} │ │ │ │ + ldmia r5!, {r1, r3, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ + ldr r0, [sp, #320] @ 0x140 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - b.n 39a64c │ │ │ │ + b.n 39a6ac │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r0, [r2, r3] │ │ │ │ lsls r7, r3, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -416623,28 +416621,28 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (39ab5c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #28] @ (39ab60 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b6cc │ │ │ │ + b.w 72b6fc │ │ │ │ nop │ │ │ │ - ldmia r5!, {r1, r3, r6} │ │ │ │ + ldmia r5, {r1, r3, r4, r5, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r7, [sp, #832] @ 0x340 │ │ │ │ + ldr r0, [sp, #0] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - b.n 39a5fc │ │ │ │ + b.n 39a65c │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r0, [r0, r2] │ │ │ │ lsls r7, r3, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -416661,15 +416659,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (39abf0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add r1, sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ bl 39a260 │ │ │ │ ldr r2, [pc, #60] @ (39abf4 ) │ │ │ │ ldr r3, [pc, #48] @ (39abec ) │ │ │ │ add r2, pc │ │ │ │ @@ -416684,23 +416682,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r4, {r1, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r5, {r1, r3, r5} │ │ │ │ lsls r5, r4, #1 │ │ │ │ b.n 39ac14 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - ldr r4, [sp, #920] @ 0x398 │ │ │ │ + ldr r5, [sp, #88] @ 0x58 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #32] │ │ │ │ + ldr r5, [sp, #224] @ 0xe0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ svc 234 @ 0xea │ │ │ │ lsls r2, r4, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -416709,25 +416707,25 @@ │ │ │ │ ldr r2, [pc, #36] @ (39ac34 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #36] @ (39ac38 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r0, [r0, #364] @ 0x16c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2c895c │ │ │ │ nop │ │ │ │ - ldmia r4!, {r1, r2, r5, r6} │ │ │ │ + ldmia r4, {r1, r2, r4, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r4, [sp, #400] @ 0x190 │ │ │ │ + ldr r4, [sp, #592] @ 0x250 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r5, [sp, #200] @ 0xc8 │ │ │ │ + ldr r5, [sp, #392] @ 0x188 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -416735,29 +416733,29 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r2, [pc, #48] @ (39ac88 ) │ │ │ │ ldr r1, [pc, #52] @ (39ac8c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r3, [r4, #344] @ 0x158 │ │ │ │ ldr.w r0, [r0, #364] @ 0x16c │ │ │ │ cbz r3, 39ac7a │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c88c8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2c891c │ │ │ │ - ldmia r4!, {r5} │ │ │ │ + ldmia r4, {r4, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r4, [sp, #120] @ 0x78 │ │ │ │ + ldr r4, [sp, #312] @ 0x138 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r5, [sp, #112] @ 0x70 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #84] @ (39acf8 ) │ │ │ │ @@ -416765,15 +416763,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #88] @ (39ad00 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #360] @ 0x168 │ │ │ │ bl 2c885c │ │ │ │ ldr.w r1, [r4, #352] @ 0x160 │ │ │ │ str.w r0, [r4, #364] @ 0x16c │ │ │ │ cmp r1, #0 │ │ │ │ @@ -416790,19 +416788,19 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r2, [r4, #356] @ 0x164 │ │ │ │ movs r3, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2c89a0 │ │ │ │ nop │ │ │ │ - ldmia r3!, {r4, r6, r7} │ │ │ │ + ldmia r4!, {} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r3, [sp, #824] @ 0x338 │ │ │ │ + ldr r3, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [sp, #632] @ 0x278 │ │ │ │ + ldr r4, [sp, #824] @ 0x338 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr.w ip, [pc, #232] @ 39ae00 │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ @@ -416821,23 +416819,23 @@ │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #208] @ (39ae14 ) │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #204] @ (39ae18 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #192] @ (39ae1c ) │ │ │ │ ldr r1, [pc, #192] @ (39ae20 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r7, #360] @ 0x168 │ │ │ │ @@ -416896,25 +416894,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, r5 │ │ │ │ b.n 39adba │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ udf #132 @ 0x84 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - ldmia r3!, {r1, r2, r4, r6} │ │ │ │ + ldmia r3!, {r1, r2, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #280] @ 0x118 │ │ │ │ + ldr r3, [sp, #472] @ 0x1d8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ udf #110 @ 0x6e │ │ │ │ lsls r2, r4, #3 │ │ │ │ - ldr r4, [sp, #40] @ 0x28 │ │ │ │ + ldr r4, [sp, #232] @ 0xe8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r3, [sp, #296] @ 0x128 │ │ │ │ + ldr r3, [sp, #488] @ 0x1e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r0, r5, #4 │ │ │ │ lsls r1, r2, #3 │ │ │ │ strb r6, [r4, #12] │ │ │ │ lsls r3, r4, #3 │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ @@ -416933,15 +416931,15 @@ │ │ │ │ ldr r2, [pc, #148] @ (39aedc ) │ │ │ │ ldr r1, [pc, #148] @ (39aee0 ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #144] @ (39aee4 ) │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrh r1, [r4, #0] │ │ │ │ add r5, pc │ │ │ │ cmp r1, #17 │ │ │ │ bne.n 39aeae │ │ │ │ ldrh r3, [r4, #2] │ │ │ │ mov r2, r0 │ │ │ │ cbnz r3, 39ae80 │ │ │ │ @@ -416983,25 +416981,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r2, {r1, r2, r3, r5} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r2, [sp, #176] @ 0xb0 │ │ │ │ + ldr r2, [sp, #368] @ 0x170 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r3, [sp, #176] @ 0xb0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ble.n 39af7c │ │ │ │ lsls r2, r4, #3 │ │ │ │ str r4, [r7, #32] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r3, [sp, #104] @ 0x68 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r6, [pc, #240] @ (39aff0 ) │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ @@ -417018,23 +417016,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (39b000 ) │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #216] @ (39b004 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r2, [r6, #372] @ 0x174 │ │ │ │ ldr r3, [pc, #196] @ (39b008 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ str.w r3, [r6, #360] @ 0x168 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -417096,29 +417094,29 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #1224 @ 0x4c8 │ │ │ │ b.n 39af5a │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bgt.n 39af2c │ │ │ │ lsls r2, r4, #3 │ │ │ │ - ldmia r1, {r1, r2, r3, r5, r6} │ │ │ │ + ldmia r1, {r1, r2, r3, r4, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #392] @ 0x188 │ │ │ │ + ldr r1, [sp, #584] @ 0x248 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [sp, #160] @ 0xa0 │ │ │ │ + ldr r2, [sp, #352] @ 0x160 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r1, [sp, #608] @ 0x260 │ │ │ │ lsls r2, r2, #1 │ │ │ │ adds r4, r0, #5 │ │ │ │ lsls r1, r2, #3 │ │ │ │ strb r0, [r7, #4] │ │ │ │ lsls r3, r4, #3 │ │ │ │ - ldmia r1!, {r2} │ │ │ │ + ldmia r1!, {r2, r4, r5} │ │ │ │ lsls r5, r4, #1 │ │ │ │ blt.n 39afe8 │ │ │ │ lsls r2, r4, #3 │ │ │ │ strb r2, [r5, #2] │ │ │ │ lsls r3, r4, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -417139,23 +417137,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (39b12c ) │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #216] @ (39b130 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r2, [r6, #372] @ 0x174 │ │ │ │ ldr r3, [pc, #196] @ (39b134 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str.w r3, [r6, #360] @ 0x168 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -417217,29 +417215,29 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #2720 @ 0xaa0 │ │ │ │ b.n 39b086 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ blt.n 39b200 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - ldmia r0!, {r1, r6} │ │ │ │ + ldmia r0!, {r1, r4, r5, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #216] @ 0xd8 │ │ │ │ + ldr r0, [sp, #408] @ 0x198 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r1, [sp, #176] @ 0xb0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [sp, #240] @ 0xf0 │ │ │ │ + ldr r0, [sp, #432] @ 0x1b0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ adds r0, r3, #0 │ │ │ │ lsls r1, r2, #3 │ │ │ │ strb r4, [r1, #0] │ │ │ │ lsls r3, r4, #3 │ │ │ │ - stmia r7!, {r3, r4, r6, r7} │ │ │ │ + ldmia r0!, {r3} │ │ │ │ lsls r5, r4, #1 │ │ │ │ bge.n 39b0bc │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r6, [r7, #116] @ 0x74 │ │ │ │ lsls r3, r4, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -417259,24 +417257,24 @@ │ │ │ │ add r4, pc │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #324] @ (39b2c0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #320] @ (39b2c4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r6, #20 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #24 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #304] @ (39b2c8 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ movt r3, #57 @ 0x39 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -417375,33 +417373,33 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bge.n 39b33c │ │ │ │ lsls r2, r4, #3 │ │ │ │ - stmia r7!, {r1, r2, r4} │ │ │ │ + stmia r7!, {r1, r2, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r7, [sp, #48] @ 0x30 │ │ │ │ + str r7, [sp, #240] @ 0xf0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r7, [sp, #840] @ 0x348 │ │ │ │ + ldr r0, [sp, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [sp, #264] @ 0x108 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ lsls r3, r4, #3 │ │ │ │ subs r6, r2, r3 │ │ │ │ lsls r1, r2, #3 │ │ │ │ bls.n 39b310 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [pc, #4] @ (39b2dc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ subs r6, r6, r3 │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -417410,33 +417408,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #104] @ (39b360 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #92] @ (39b364 ) │ │ │ │ ldr r1, [pc, #92] @ (39b368 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #76] @ (39b36c ) │ │ │ │ ldr r1, [pc, #80] @ (39b370 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r1, [pc, #68] @ (39b374 ) │ │ │ │ ldr r2, [pc, #68] @ (39b378 ) │ │ │ │ ldr r3, [pc, #72] @ (39b37c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r5, #200] @ 0xc8 │ │ │ │ add r3, pc │ │ │ │ @@ -417446,23 +417444,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - stmia r6!, {r5} │ │ │ │ + stmia r6!, {r4, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r5, [sp, #504] @ 0x1f8 │ │ │ │ + str r5, [sp, #696] @ 0x2b8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r5, [sp, #632] @ 0x278 │ │ │ │ + str r5, [sp, #824] @ 0x338 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r6, #62] @ 0x3e │ │ │ │ + str r0, [sp, #152] @ 0x98 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ble.n 39b454 │ │ │ │ + ble.n 39b2b4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r2, r5, r2 │ │ │ │ lsls r1, r2, #3 │ │ │ │ ldr r1, [pc, #376] @ (39b4ec ) │ │ │ │ lsls r7, r3, #3 │ │ │ │ lsls r1, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ @@ -417480,15 +417478,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #76] @ (39b3e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #356] @ 0x164 │ │ │ │ cmp r0, #0 │ │ │ │ bgt.n 39b3c8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -417496,24 +417494,24 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 887e90 │ │ │ │ + bl 887ec0 │ │ │ │ ldr.w r0, [r4, #356] @ 0x164 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2897d8 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r4, [sp, #864] @ 0x360 │ │ │ │ + str r5, [sp, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [sp, #640] @ 0x280 │ │ │ │ + str r6, [sp, #832] @ 0x340 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w ip, [pc, #172] @ 39b4a8 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -417529,15 +417527,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #28] │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ @@ -417578,29 +417576,29 @@ │ │ │ │ add r0, pc │ │ │ │ blx 28a740 │ │ │ │ b.n 39b468 │ │ │ │ ldr r0, [pc, #36] @ (39b4c4 ) │ │ │ │ add r0, pc │ │ │ │ blx 28a740 │ │ │ │ b.n 39b468 │ │ │ │ - stmia r5!, {r2, r4} │ │ │ │ + stmia r5!, {r2, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r4, [sp, #384] @ 0x180 │ │ │ │ + str r4, [sp, #576] @ 0x240 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [sp, #200] @ 0xc8 │ │ │ │ + str r6, [sp, #392] @ 0x188 │ │ │ │ lsls r2, r2, #1 │ │ │ │ bvc.n 39b3d4 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 39b530 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - str r5, [sp, #1000] @ 0x3e8 │ │ │ │ + str r6, [sp, #168] @ 0xa8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r5, [sp, #768] @ 0x300 │ │ │ │ + str r5, [sp, #960] @ 0x3c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 39b504 │ │ │ │ sub sp, #12 │ │ │ │ @@ -417608,26 +417606,26 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (39b50c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #24] @ (39b510 ) │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 39a664 │ │ │ │ nop │ │ │ │ - stmia r4!, {r1, r2, r4, r5} │ │ │ │ + stmia r4!, {r1, r2, r5, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r3, [sp, #576] @ 0x240 │ │ │ │ + str r3, [sp, #768] @ 0x300 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r3, [sp, #712] @ 0x2c8 │ │ │ │ + str r3, [sp, #904] @ 0x388 │ │ │ │ lsls r2, r2, #1 │ │ │ │ bx r1 │ │ │ │ lsls r2, r6, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -417645,15 +417643,15 @@ │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #16] │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 39b56e │ │ │ │ @@ -417683,23 +417681,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r3!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r4} │ │ │ │ lsls r5, r4, #1 │ │ │ │ bvs.n 39b694 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - str r3, [sp, #256] @ 0x100 │ │ │ │ + str r3, [sp, #448] @ 0x1c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #384] @ 0x180 │ │ │ │ + str r3, [sp, #576] @ 0x240 │ │ │ │ lsls r2, r2, #1 │ │ │ │ bvs.n 39b608 │ │ │ │ lsls r2, r4, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -417765,30 +417763,30 @@ │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ strb.w r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ strb.w r6, [sp, #9] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add r1, sp, #8 │ │ │ │ bl 39a434 │ │ │ │ b.n 39b62e │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ bpl.n 39b620 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 39b778 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - stmia r2!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r2, [sp, #48] @ 0x30 │ │ │ │ + str r2, [sp, #240] @ 0xf0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [sp, #184] @ 0xb8 │ │ │ │ + str r2, [sp, #376] @ 0x178 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #852] @ (39ba08 ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ @@ -417806,25 +417804,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #824] @ (39ba1c ) │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #24 │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov fp, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ movs r4, #0 │ │ │ │ blx 28a9f4 │ │ │ │ ldr.w r0, [r8, #352] @ 0x160 │ │ │ │ @@ -417910,15 +417908,15 @@ │ │ │ │ ldr r1, [pc, #564] @ (39ba28 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r2, #3 │ │ │ │ movs r1, #17 │ │ │ │ bl 39a410 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 39b94c │ │ │ │ ldrb r1, [r0, #2] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -417986,15 +417984,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #212] @ 0xd4 │ │ │ │ movs r3, #24 │ │ │ │ strb.w ip, [sp, #204] @ 0xcc │ │ │ │ mov.w ip, #20 │ │ │ │ strb.w r7, [sp, #205] @ 0xcd │ │ │ │ strb.w ip, [sp, #206] @ 0xce │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add r1, sp, #204 @ 0xcc │ │ │ │ bl 39a434 │ │ │ │ lsrs r4, r4, #1 │ │ │ │ beq.n 39b938 │ │ │ │ adds r7, #1 │ │ │ │ b.n 39b856 │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ @@ -418005,15 +418003,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ movs r2, #118 @ 0x76 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a50c │ │ │ │ + bl 87a53c │ │ │ │ ldr.w r0, [r8, #356] @ 0x164 │ │ │ │ blx 2897dc │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r8, #356] @ 0x164 │ │ │ │ ldr r2, [pc, #304] @ (39ba40 ) │ │ │ │ ldr r3, [pc, #248] @ (39ba0c ) │ │ │ │ add r2, pc │ │ │ │ @@ -418039,28 +418037,28 @@ │ │ │ │ cmp r1, fp │ │ │ │ bgt.w 39b82e │ │ │ │ ldr r1, [pc, #244] @ (39ba44 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r0, [r8, #356] @ 0x164 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 887e90 │ │ │ │ + bl 887ec0 │ │ │ │ b.n 39b90e │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr.w r3, [r8, #352] @ 0x160 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [pc, #220] @ (39ba48 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ movs r2, #114 @ 0x72 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a5a8 │ │ │ │ + bl 87a5d8 │ │ │ │ b.n 39b90e │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov r0, r7 │ │ │ │ blx 28a9f4 │ │ │ │ movs r3, #3 │ │ │ │ strb r3, [r7, #0] │ │ │ │ @@ -418078,26 +418076,26 @@ │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #164] @ (39ba50 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 39b90e │ │ │ │ ldr r2, [pc, #148] @ (39ba54 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr.w r1, [r8, #352] @ 0x160 │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #136] @ (39ba58 ) │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ add r1, pc │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 39b8fe │ │ │ │ blx 2893a8 <__errno_location@plt> │ │ │ │ ldr.w r2, [r8, #352] @ 0x160 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #116] @ (39ba5c ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ @@ -418105,66 +418103,66 @@ │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #130 @ 0x82 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a50c │ │ │ │ + bl 87a53c │ │ │ │ b.n 39b8fe │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bmi.n 39b9e4 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #728] @ 0x2d8 │ │ │ │ + str r1, [sp, #920] @ 0x398 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r2!, {r1, r4, r6} │ │ │ │ + stmia r2!, {r1, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r3, [sp, #488] @ 0x1e8 │ │ │ │ + str r3, [sp, #680] @ 0x2a8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #712] @ 0x2c8 │ │ │ │ + str r1, [sp, #904] @ 0x388 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r1!, {r1, r2, r5} │ │ │ │ + stmia r1!, {r1, r2, r4, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r0, [sp, #528] @ 0x210 │ │ │ │ + str r0, [sp, #720] @ 0x2d0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [sp, #656] @ 0x290 │ │ │ │ + str r0, [sp, #848] @ 0x350 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r0!, {r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r5} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r0, [r1, #62] @ 0x3e │ │ │ │ + ldrh r0, [r7, #62] @ 0x3e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r4, #62] @ 0x3e │ │ │ │ + str r0, [sp, #88] @ 0x58 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvc.n 39bb34 │ │ │ │ + bvc.n 39b994 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r1, [sp, #800] @ 0x320 │ │ │ │ + str r1, [sp, #992] @ 0x3e0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ bcs.n 39b968 │ │ │ │ lsls r2, r4, #3 │ │ │ │ udiv pc, fp, pc │ │ │ │ - str r1, [sp, #264] @ 0x108 │ │ │ │ + str r1, [sp, #456] @ 0x1c8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #168] @ 0xa8 │ │ │ │ + str r1, [sp, #360] @ 0x168 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #24] │ │ │ │ + str r1, [sp, #216] @ 0xd8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvs.n 39b9d0 │ │ │ │ + bvs.n 39ba30 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r0, [sp, #920] @ 0x398 │ │ │ │ + str r1, [sp, #88] @ 0x58 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #16] │ │ │ │ + str r1, [sp, #208] @ 0xd0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [sp, #784] @ 0x310 │ │ │ │ + str r0, [sp, #976] @ 0x3d0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (39ba6c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ asrs r6, r1, #15 │ │ │ │ lsls r1, r2, #3 │ │ │ │ sub sp, #8 │ │ │ │ cmp r1, #7 │ │ │ │ str r3, [sp, #4] │ │ │ │ ble.n 39ba98 │ │ │ │ add.w r1, r1, #5280 @ 0x14a0 │ │ │ │ @@ -418254,15 +418252,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ movw r3, #1567 @ 0x61f │ │ │ │ it ne │ │ │ │ movne r3, #31 │ │ │ │ b.n 39bb28 │ │ │ │ ldr r0, [pc, #4] @ (39bb78 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ asrs r6, r6, #11 │ │ │ │ lsls r1, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -418271,41 +418269,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (39bbd4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #52] @ (39bbd8 ) │ │ │ │ ldr r1, [pc, #52] @ (39bbdc ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #36] @ (39bbe0 ) │ │ │ │ add.w r2, r0, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72ca64 │ │ │ │ - pop {r3, r5, r6, r7, pc} │ │ │ │ + b.w 72ca94 │ │ │ │ + bkpt 0x0018 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strh r6, [r5, #58] @ 0x3a │ │ │ │ + strh r6, [r3, #60] @ 0x3c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - bmi.n 39bbac │ │ │ │ + bpl.n 39bc0c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r0, #60] @ 0x3c │ │ │ │ + ldrh r2, [r6, #60] @ 0x3c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfb580051 │ │ │ │ + @ instruction: 0xfb880051 │ │ │ │ lsls r5, r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #7 │ │ │ │ ble.n 39bc06 │ │ │ │ addw r1, r1, #3260 @ 0xcbc │ │ │ │ add.w r0, r0, r1, lsl #2 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ @@ -418359,15 +418357,15 @@ │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ ldr r6, [pc, #800] @ (39bf90 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ cmp r4, #53 @ 0x35 │ │ │ │ add r6, pc │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcs.n 39bcae │ │ │ │ cmp r4, #53 @ 0x35 │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 39bd30 │ │ │ │ @@ -418421,15 +418419,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39bc9c │ │ │ │ ldr r0, [pc, #652] @ (39bfa0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ addw r3, r8, #3268 @ 0xcc4 │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r2 │ │ │ │ b.n 39bcee │ │ │ │ cmp r4, #52 @ 0x34 │ │ │ │ @@ -418621,31 +418619,31 @@ │ │ │ │ b.n 39bcee │ │ │ │ ldr r0, [pc, #48] @ (39bfa4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ - pop {r1, r4, pc} │ │ │ │ + b.w 87fe54 │ │ │ │ + pop {r1, r6, pc} │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r2, [r7, #52] @ 0x34 │ │ │ │ + ldrh r2, [r5, #54] @ 0x36 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfa8e0051 │ │ │ │ + @ instruction: 0xfabe0051 │ │ │ │ ldmia r7!, {r2, r5} │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, #50] @ 0x32 │ │ │ │ + ldrh r4, [r0, #52] @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r2, #30] │ │ │ │ + ldrh r0, [r0, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r0 │ │ │ │ @@ -418689,35 +418687,35 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r3, r7, #44 @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ ldr.w fp, [pc, #480] @ 39c20c │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #476] @ (39c210 ) │ │ │ │ ldr r1, [pc, #476] @ (39c214 ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ movs r3, #19 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add fp, pc │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add.w r3, r7, #68 @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ @@ -418805,26 +418803,26 @@ │ │ │ │ mov r0, r8 │ │ │ │ adds r5, #168 @ 0xa8 │ │ │ │ bl 336634 │ │ │ │ ldr.w r3, [r9, #824] @ 0x338 │ │ │ │ cmp r3, sl │ │ │ │ bhi.n 39c138 │ │ │ │ b.n 39c1ac │ │ │ │ - bl 729614 │ │ │ │ + bl 729644 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 39c086 │ │ │ │ ldr r2, [pc, #188] @ (39c22c ) │ │ │ │ add.w r3, r7, #88 @ 0x58 │ │ │ │ ldr r1, [pc, #188] @ (39c230 ) │ │ │ │ mov r0, sl │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2115 @ 0x843 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 39c1ac │ │ │ │ cmp r3, #4 │ │ │ │ bhi.n 39c0a4 │ │ │ │ ldr r3, [pc, #168] @ (39c234 ) │ │ │ │ adds r2, #4 │ │ │ │ ldr r4, [pc, #168] @ (39c238 ) │ │ │ │ movs r5, #8 │ │ │ │ @@ -418833,15 +418831,15 @@ │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ movw r2, #2123 @ 0x84b │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ ldr r2, [pc, #144] @ (39c240 ) │ │ │ │ ldr r3, [pc, #76] @ (39c1fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -418853,15 +418851,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, sl │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ b.n 39c1ac │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -418869,44 +418867,44 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3!, {r5, r7} │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #24] │ │ │ │ + ldrh r6, [r1, #26] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf6f20051 │ │ │ │ - cbnz r0, 39c226 │ │ │ │ + @ instruction: 0xf7220051 │ │ │ │ + cbnz r0, 39c232 │ │ │ │ lsls r5, r4, #1 │ │ │ │ ldmia r3!, {r1, r2, r4, r6} │ │ │ │ lsls r2, r4, #3 │ │ │ │ - adds r0, #228 @ 0xe4 │ │ │ │ + adds r1, #20 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r0, #246 @ 0xf6 │ │ │ │ + adds r1, #38 @ 0x26 │ │ │ │ lsls r1, r2, #1 │ │ │ │ adds r0, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r7, #22 │ │ │ │ lsls r1, r2, #3 │ │ │ │ lsls r5, r7, #22 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, #26] │ │ │ │ + ldrh r6, [r2, #28] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r3, #24] │ │ │ │ + ldrh r2, [r1, #26] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r6, #16] │ │ │ │ + ldrh r2, [r4, #18] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r3, #16] │ │ │ │ + ldrh r2, [r1, #18] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb7e8 │ │ │ │ + @ instruction: 0xb818 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r6, [r5, #18] │ │ │ │ + ldrh r6, [r3, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r6, #14] │ │ │ │ + ldrh r6, [r4, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r2, r4, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -419111,19 +419109,19 @@ │ │ │ │ ldrh r3, [r6, #0] │ │ │ │ cmp r3, r9 │ │ │ │ bgt.n 39c4fe │ │ │ │ movs r5, #0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adds r7, #1 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ adds r6, #2 │ │ │ │ add.w r8, r8, #4 │ │ │ │ adds r4, #4 │ │ │ │ adds r2, #4 │ │ │ │ @@ -419150,19 +419148,19 @@ │ │ │ │ bge.w 39c2fe │ │ │ │ mov r9, r3 │ │ │ │ mov r5, r1 │ │ │ │ b.n 39c35a │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ b.n 39c48a │ │ │ │ movw r3, #1023 @ 0x3ff │ │ │ │ cmp r5, r3 │ │ │ │ beq.n 39c598 │ │ │ │ ldr r1, [pc, #332] @ (39c648 ) │ │ │ │ add r1, pc │ │ │ │ b.n 39c3fe │ │ │ │ @@ -419207,15 +419205,15 @@ │ │ │ │ ldr r0, [pc, #256] @ (39c658 ) │ │ │ │ ldrh r2, [r6, #32] │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrh r3, [r6, #0] │ │ │ │ b.n 39c40e │ │ │ │ ldrh r2, [r6, #0] │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ bls.w 39c474 │ │ │ │ ldrh r2, [r6, #32] │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ @@ -419268,15 +419266,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39c536 │ │ │ │ ldr r0, [pc, #112] @ (39c668 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 39c536 │ │ │ │ ldr r2, [pc, #104] @ (39c66c ) │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ b.n 39c52a │ │ │ │ ldr r3, [pc, #84] @ (39c664 ) │ │ │ │ @@ -419290,47 +419288,47 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 39c464 │ │ │ │ ldr r0, [pc, #72] @ (39c670 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 39c464 │ │ │ │ ldmia r1!, {r2, r6} │ │ │ │ lsls r2, r4, #3 │ │ │ │ - ldrh r4, [r7, #56] @ 0x38 │ │ │ │ + ldrh r4, [r5, #58] @ 0x3a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r4, #42] @ 0x2a │ │ │ │ + ldrh r6, [r2, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 39c6b8 │ │ │ │ + cbnz r0, 39c6c4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r4, #30] │ │ │ │ + ldrh r6, [r2, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r6, #56] @ 0x38 │ │ │ │ + strh r4, [r4, #58] @ 0x3a │ │ │ │ lsls r2, r2, #1 │ │ │ │ mov r8, sp │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #56] @ 0x38 │ │ │ │ + strh r6, [r6, #56] @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb812 │ │ │ │ + @ instruction: 0xb842 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r0, #54] @ 0x36 │ │ │ │ + strh r0, [r6, #54] @ 0x36 │ │ │ │ lsls r2, r2, #1 │ │ │ │ asrs r4, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #54] @ 0x36 │ │ │ │ + strh r6, [r6, #54] @ 0x36 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xb79a │ │ │ │ + @ instruction: 0xb7ca │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r2, #52] @ 0x34 │ │ │ │ + strh r4, [r0, #54] @ 0x36 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ add.w r5, r0, #16384 @ 0x4000 │ │ │ │ ldr.w lr, [pc, #296] @ 39c7b4 │ │ │ │ @@ -419430,15 +419428,15 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 39c6e8 │ │ │ │ ldr r0, [pc, #48] @ (39c7c4 ) │ │ │ │ str.w r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 39c6e8 │ │ │ │ ldr r3, [pc, #40] @ (39c7c8 ) │ │ │ │ mov.w r2, #406 @ 0x196 │ │ │ │ ldr r1, [pc, #36] @ (39c7cc ) │ │ │ │ ldr r0, [pc, #40] @ (39c7d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -419449,21 +419447,21 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, #42] @ 0x2a │ │ │ │ + strh r6, [r2, #44] @ 0x2c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r4, 39c800 │ │ │ │ + sxth r4, r0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strh r2, [r5, #30] │ │ │ │ + strh r2, [r3, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r2, [r7, #40] @ 0x28 │ │ │ │ + strh r2, [r5, #42] @ 0x2a │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #1 │ │ │ │ @@ -419553,15 +419551,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ and.w fp, r2, fp │ │ │ │ str.w r3, [r4, #-32] │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbnz r3, 39c93c │ │ │ │ ldr.w r0, [r5, #4]! │ │ │ │ mov r1, fp │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr.w r3, [r7, #824] @ 0x338 │ │ │ │ adds r6, #1 │ │ │ │ adds r4, #4 │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 39c814 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -419599,28 +419597,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 39c8e6 │ │ │ │ ldr r0, [pc, #32] @ (39c978 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 39c8e6 │ │ │ │ movs r2, #1 │ │ │ │ mov r3, r2 │ │ │ │ b.n 39c872 │ │ │ │ stmia r3!, {r2, r3, r5, r7} │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #30] │ │ │ │ + strh r2, [r1, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r3 │ │ │ │ ldr r3, [pc, #96] @ (39c9f0 ) │ │ │ │ @@ -419748,17 +419746,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (39caec ) │ │ │ │ movs r2, #243 @ 0xf3 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ blx 288a0c │ │ │ │ - add r6, sp, #640 @ 0x280 │ │ │ │ + add r6, sp, #832 @ 0x340 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strh r4, [r1, #20] │ │ │ │ + strh r4, [r7, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r4, [pc, #1272] @ 39cff8 │ │ │ │ mov lr, r0 │ │ │ │ @@ -420102,15 +420100,15 @@ │ │ │ │ b.n 39cd5e │ │ │ │ ands.w r0, r1, #1 │ │ │ │ bne.w 39ccc8 │ │ │ │ b.n 39cb5e │ │ │ │ ldr r0, [pc, #276] @ (39d004 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 39ce08 │ │ │ │ add.w lr, lr, #16384 @ 0x4000 │ │ │ │ ldrb.w r0, [lr, #136] @ 0x88 │ │ │ │ lsls r0, r0, #2 │ │ │ │ uxtb r0, r0 │ │ │ │ b.n 39cb5e │ │ │ │ movs r0, #59 @ 0x3b │ │ │ │ @@ -420201,15 +420199,15 @@ │ │ │ │ lsls r3, r4, #3 │ │ │ │ stmia r0!, {r1, r3, r4, r7} │ │ │ │ lsls r2, r4, #3 │ │ │ │ strh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #26] │ │ │ │ + ldrb r4, [r0, #27] │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp.w r2, #4048 @ 0xfd0 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.w 39cdfe │ │ │ │ cmp.w r2, #4096 @ 0x1000 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 39d09a │ │ │ │ @@ -420262,23 +420260,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (39d0c0 ) │ │ │ │ movw r2, #1157 @ 0x485 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ blx 288a0c │ │ │ │ - add r1, sp, #208 @ 0xd0 │ │ │ │ + add r1, sp, #400 @ 0x190 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r1, sp, #8 │ │ │ │ + add r1, sp, #200 @ 0xc8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r0, sp, #944 @ 0x3b0 │ │ │ │ + add r1, sp, #112 @ 0x70 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - add r0, sp, #864 @ 0x360 │ │ │ │ + add r1, sp, #32 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r4, [r5, #11] │ │ │ │ + ldrb r4, [r3, #12] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r5, [pc, #312] @ (39d210 ) │ │ │ │ @@ -420398,26 +420396,26 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 39d112 │ │ │ │ ldr r0, [pc, #28] @ (39d220 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 39d112 │ │ │ │ nop │ │ │ │ revsh r4, r1 │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, lr │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #14] │ │ │ │ + ldrb r6, [r1, #15] │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r3 │ │ │ │ @@ -420430,15 +420428,15 @@ │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ ldr r7, [pc, #472] @ (39d420 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #81 @ 0x51 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #460] @ (39d424 ) │ │ │ │ add r7, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -420520,15 +420518,15 @@ │ │ │ │ bpl.n 39d312 │ │ │ │ ldr r0, [pc, #252] @ (39d430 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ addw r3, r9, #2740 @ 0xab4 │ │ │ │ bfc r6, #8, #19 │ │ │ │ add.w r3, r8, r3, lsl #2 │ │ │ │ str r6, [r3, #4] │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -420578,15 +420576,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 39d352 │ │ │ │ ldr r0, [pc, #92] @ (39d438 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 39d352 │ │ │ │ ldr r3, [pc, #80] @ (39d43c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 39d268 │ │ │ │ ldr r3, [pc, #52] @ (39d42c ) │ │ │ │ @@ -420594,40 +420592,40 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 39d268 │ │ │ │ ldr r0, [pc, #60] @ (39d440 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 39d268 │ │ │ │ cdp2 0, 12, cr0, cr0, cr2, {7} │ │ │ │ - add r7, pc, #232 @ (adr r7, 39d500 ) │ │ │ │ + add r7, pc, #424 @ (adr r7, 39d5c0 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 39cd88 │ │ │ │ + b.n 39cde8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrb r2, [r4, #3] │ │ │ │ + ldrb r2, [r2, #4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ cbnz r4, 39d436 │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r7, #11] │ │ │ │ + ldrb r4, [r5, #12] │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r0, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #8] │ │ │ │ + ldrb r2, [r2, #9] │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, #7] │ │ │ │ + ldrb r0, [r0, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [pc, #112] @ (39d4c8 ) │ │ │ │ @@ -420777,15 +420775,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 39d55c │ │ │ │ ldr.w r0, [pc, #1904] @ 39dd48 │ │ │ │ mov r3, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 39d55c │ │ │ │ cmp r5, #236 @ 0xec │ │ │ │ bgt.w 39d864 │ │ │ │ cmp r5, #207 @ 0xcf │ │ │ │ ble.n 39d668 │ │ │ │ sub.w r1, r5, #208 @ 0xd0 │ │ │ │ movs r3, #1 │ │ │ │ @@ -421175,15 +421173,15 @@ │ │ │ │ ldr r3, [pc, #700] @ (39dd44 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 39d6fe │ │ │ │ ldr r0, [pc, #696] @ (39dd4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 39d702 │ │ │ │ add r4, r7 │ │ │ │ movw r3, #10676 @ 0x29b4 │ │ │ │ and.w r2, r8, #7 │ │ │ │ strb r2, [r4, r3] │ │ │ │ b.n 39d65a │ │ │ │ cmp r4, #7 │ │ │ │ @@ -421316,36 +421314,36 @@ │ │ │ │ ldr r3, [pc, #300] @ (39dd44 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 39d6fe │ │ │ │ ldr r0, [pc, #300] @ (39dd50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 39d6fe │ │ │ │ ldr r0, [pc, #296] @ (39dd54 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ adds r3, #1 │ │ │ │ adds r2, #32 │ │ │ │ cmp r3, #4 │ │ │ │ bne.w 39d6c2 │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ b.n 39d6e0 │ │ │ │ ldr r3, [pc, #248] @ (39dd44 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 39d6fe │ │ │ │ ldr r0, [pc, #256] @ (39dd58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 39d65a │ │ │ │ add.w lr, lr, #1 │ │ │ │ adds r2, #32 │ │ │ │ cmp.w lr, #4 │ │ │ │ bne.w 39da10 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ b.n 39da2e │ │ │ │ @@ -421413,35 +421411,35 @@ │ │ │ │ lsls r1, r1, #31 │ │ │ │ bpl.w 39d702 │ │ │ │ b.n 39d7fa │ │ │ │ @ instruction: 0xb66a │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, #18] │ │ │ │ + ldrb r4, [r6, #18] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r5, #12] │ │ │ │ + ldrb r6, [r3, #13] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r4, [r7, #24] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, #1] │ │ │ │ + ldrb r6, [r4, #2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r4, [r6, #15] │ │ │ │ + strb r4, [r4, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r6, [r4, #9] │ │ │ │ + strb r6, [r2, #10] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r2, [r2, #10] │ │ │ │ + strb r2, [r0, #11] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r0, [r6, #8] │ │ │ │ + strb r0, [r4, #9] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r4, [sp, #632] @ 0x278 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strb r2, [r3, #1] │ │ │ │ + strb r2, [r1, #2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #108] @ (39dde0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -421895,15 +421893,15 @@ │ │ │ │ bpl.w 39def4 │ │ │ │ ldr r1, [pc, #400] @ (39e418 ) │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #396] @ (39e41c ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp.w r3, #1020 @ 0x3fc │ │ │ │ bge.w 39e0c0 │ │ │ │ cmp r5, #7 │ │ │ │ ble.w 39defc │ │ │ │ b.n 39e052 │ │ │ │ add.w r3, sl, ip, lsl #3 │ │ │ │ @@ -422038,35 +422036,35 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #88] @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #120] @ 0x78 │ │ │ │ + ldr r4, [r3, #124] @ 0x7c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [r2, #100] @ 0x64 │ │ │ │ + ldr r6, [r0, #104] @ 0x68 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r2, #68] @ 0x44 │ │ │ │ + ldr r0, [r0, #72] @ 0x48 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r5, [sp, #712] @ 0x2c8 │ │ │ │ + str r5, [sp, #904] @ 0x388 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r6, [r3, #24] │ │ │ │ + ldr r6, [r1, #28] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r5, [sp, #624] @ 0x270 │ │ │ │ + str r5, [sp, #816] @ 0x330 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r2, [r6, #120] @ 0x78 │ │ │ │ + str r2, [r4, #124] @ 0x7c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [r5, #48] @ 0x30 │ │ │ │ + ldr r2, [r3, #52] @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r5, [sp, #536] @ 0x218 │ │ │ │ + str r5, [sp, #728] @ 0x2d8 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r4, [r3, #120] @ 0x78 │ │ │ │ + str r4, [r1, #124] @ 0x7c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r4, #48] @ 0x30 │ │ │ │ + ldr r0, [r2, #52] @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r6, [pc, #1116] @ 39e8b0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -422267,15 +422265,15 @@ │ │ │ │ bpl.w 39e50c │ │ │ │ ldr r0, [pc, #640] @ (39e8d4 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ cmp r4, #7 │ │ │ │ bgt.n 39e70c │ │ │ │ add.w r3, r0, #16384 @ 0x4000 │ │ │ │ ldrb.w r3, [r3, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 39e76c │ │ │ │ lsls r2, r2, #31 │ │ │ │ @@ -422430,15 +422428,15 @@ │ │ │ │ str.w ip, [r7] │ │ │ │ add r1, pc │ │ │ │ str r3, [r7, #4] │ │ │ │ b.n 39e500 │ │ │ │ ldr r0, [pc, #244] @ (39e900 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 39e4ec │ │ │ │ add.w r3, r0, #16384 @ 0x4000 │ │ │ │ ldr.w r3, [r3, #132] @ 0x84 │ │ │ │ cmp r3, #2 │ │ │ │ bne.w 39e540 │ │ │ │ subs r4, #8 │ │ │ │ addw r3, r4, #3268 @ 0xcc4 │ │ │ │ @@ -422490,59 +422488,59 @@ │ │ │ │ str.w ip, [r7] │ │ │ │ b.n 39e500 │ │ │ │ nop │ │ │ │ add r7, pc, #288 @ (adr r7, 39e9d4 ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #60] @ 0x3c │ │ │ │ + ldr r2, [r2, #64] @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, #52] @ 0x34 │ │ │ │ + ldr r6, [r6, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r0, #48] @ 0x30 │ │ │ │ + ldr r2, [r6, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r2, #44] @ 0x2c │ │ │ │ + ldr r2, [r0, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r5, #56] @ 0x38 │ │ │ │ + ldr r4, [r3, #60] @ 0x3c │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, #16] │ │ │ │ + ldr r2, [r6, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r1, #36] @ 0x24 │ │ │ │ + ldr r4, [r7, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r0, #32] │ │ │ │ + ldr r2, [r6, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r3, #28] │ │ │ │ + ldr r0, [r1, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ + ldr r0, [r3, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r0, #24] │ │ │ │ + ldr r2, [r6, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r5, #20] │ │ │ │ + ldr r2, [r3, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r0, #20] │ │ │ │ + ldr r4, [r6, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r1, #16] │ │ │ │ + ldr r0, [r7, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r6, #12] │ │ │ │ + ldr r6, [r4, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r3, #12] │ │ │ │ + ldr r6, [r1, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [r6, #112] @ 0x70 │ │ │ │ + str r0, [r4, #116] @ 0x74 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r1, #8] │ │ │ │ + ldr r4, [r7, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r5, #4] │ │ │ │ + ldr r6, [r3, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r2, #4] │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r7, #0] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #104] @ (39e98c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -422831,15 +422829,15 @@ │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r0, [pc, #1132] @ 39f0c0 │ │ │ │ subs r1, r7, r3 │ │ │ │ sub.w r1, r1, #8160 @ 0x1fe0 │ │ │ │ add r0, pc │ │ │ │ subs r1, #24 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrb.w r1, [r2, #1044] @ 0x414 │ │ │ │ b.n 39ebbc │ │ │ │ cmp.w r2, #512 @ 0x200 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.w 39edc2 │ │ │ │ @@ -422906,15 +422904,15 @@ │ │ │ │ bpl.n 39ecc0 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r0, [pc, #936] @ (39f0c8 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ adds r1, r3, r2 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrb.w r1, [r2, #1044] @ 0x414 │ │ │ │ b.n 39ecc0 │ │ │ │ cmp r2, #4 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.w 39eb50 │ │ │ │ @@ -423118,15 +423116,15 @@ │ │ │ │ bne.n 39ef66 │ │ │ │ b.n 39eb50 │ │ │ │ ldr r0, [pc, #336] @ (39f0cc ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 39ee82 │ │ │ │ ldrb.w r1, [r2, #1050] @ 0x41a │ │ │ │ tst.w r1, lr │ │ │ │ bne.w 39ee82 │ │ │ │ adds r3, #1 │ │ │ │ adds r2, #7 │ │ │ │ @@ -423226,21 +423224,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r4, #52] @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r4, [r4, #120] @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #40] @ 0x28 │ │ │ │ + str r6, [r7, #40] @ 0x28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r2, #4] │ │ │ │ + str r6, [r0, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp.w r2, #3840 @ 0xf00 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 39f16a │ │ │ │ add.w r6, r5, #16384 @ 0x4000 │ │ │ │ subs.w r3, r2, #3072 @ 0xc00 │ │ │ │ sxth r0, r3 │ │ │ │ @@ -423539,15 +423537,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 39f2b6 │ │ │ │ ldr r0, [pc, #152] @ (39f4d4 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 39f2b6 │ │ │ │ add.w r3, r6, #12288 @ 0x3000 │ │ │ │ ldr.w r2, [r3, #824] @ 0x338 │ │ │ │ cmp r2, #1 │ │ │ │ bls.n 39f3c4 │ │ │ │ ldr r2, [pc, #100] @ (39f4bc ) │ │ │ │ mrc 15, 0, r1, cr13, cr0, {3} │ │ │ │ @@ -423596,59 +423594,59 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r4, r2] │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, #20] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, r6] │ │ │ │ + ldrh r4, [r4, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ add.w r0, r0, #16384 @ 0x4000 │ │ │ │ ldrb.w r0, [r0, #137] @ 0x89 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (39f4ec ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ bge.n 39f49c │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr.w ip, [pc, #52] @ 39f53c │ │ │ │ ldr r2, [pc, #52] @ (39f540 ) │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ ldr r1, [pc, #52] @ (39f544 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cbz r3, 39f526 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r3, #42] @ 0x2a │ │ │ │ + strh r0, [r1, #44] @ 0x2c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r2, [r5, r4] │ │ │ │ + ldrh r2, [r3, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r2, r4] │ │ │ │ + ldrh r4, [r0, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #132] @ (39f5dc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -423657,47 +423655,47 @@ │ │ │ │ ldr r1, [pc, #132] @ (39f5e4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ add.w r1, r4, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #112] @ (39f5e8 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #108] @ (39f5ec ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #96] @ (39f5f0 ) │ │ │ │ ldr r1, [pc, #100] @ (39f5f4 ) │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #84] @ (39f5f8 ) │ │ │ │ ldr r3, [pc, #88] @ (39f5fc ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #88] @ (39f600 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r7, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ movs r2, #7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r3, [pc, #72] @ (39f604 ) │ │ │ │ ldr r2, [pc, #72] @ (39f608 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ @@ -423705,27 +423703,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strh r0, [r1, #40] @ 0x28 │ │ │ │ + strh r0, [r7, #40] @ 0x28 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r5, [pc, #632] @ (39f85c ) │ │ │ │ + ldr r5, [pc, #824] @ (39f91c ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r3, [sp, #104] @ 0x68 │ │ │ │ + ldr r3, [sp, #296] @ 0x128 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r5, [pc, #648] @ (39f874 ) │ │ │ │ + ldr r5, [pc, #840] @ (39f934 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r5, [pc, #736] @ (39f8d0 ) │ │ │ │ + ldr r5, [pc, #928] @ (39f990 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrh r4, [r1, r3] │ │ │ │ + ldrh r4, [r7, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r5, r3] │ │ │ │ + ldrh r2, [r3, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r1, r3, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r0, #28 │ │ │ │ lsls r7, r3, #3 │ │ │ │ @@ -423735,42 +423733,42 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr.w ip, [pc, #52] @ 39f658 │ │ │ │ ldr r2, [pc, #52] @ (39f65c ) │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ ldr r1, [pc, #52] @ (39f660 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cbz r3, 39f642 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r4, [r7, #32] │ │ │ │ + strh r4, [r5, #34] @ 0x22 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r6, [r1, r0] │ │ │ │ + ldrh r6, [r7, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r7, r7] │ │ │ │ + ldrh r0, [r5, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 39f6c0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -423779,15 +423777,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (39f6c8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r0, r0, #16384 @ 0x4000 │ │ │ │ ldrb.w r3, [r0, #136] @ 0x88 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ orrs.w r2, r4, r3 │ │ │ │ itt eq │ │ │ │ moveq r3, #1 │ │ │ │ strbeq.w r3, [r0, #138] @ 0x8a │ │ │ │ @@ -423796,19 +423794,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r2, [r5, #30] │ │ │ │ + strh r2, [r3, #32] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r4, [r7, r6] │ │ │ │ + ldr r4, [r5, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [r4, r6] │ │ │ │ + ldr r6, [r2, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #300] @ (39f808 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -423817,15 +423815,15 @@ │ │ │ │ ldr r1, [pc, #300] @ (39f810 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r3, r0, #12288 @ 0x3000 │ │ │ │ ldr.w ip, [r3, #824] @ 0x338 │ │ │ │ cmp.w ip, #8 │ │ │ │ bhi.n 39f78a │ │ │ │ add.w r0, r0, #16384 @ 0x4000 │ │ │ │ ldr.w ip, [r0, #128] @ 0x80 │ │ │ │ cmp.w ip, #1020 @ 0x3fc │ │ │ │ @@ -423853,27 +423851,27 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #208] @ (39f81c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 39f776 │ │ │ │ ldr r3, [pc, #192] @ (39f820 ) │ │ │ │ movs r2, #210 @ 0xd2 │ │ │ │ ldr r4, [pc, #192] @ (39f824 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #192] @ (39f828 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -423885,15 +423883,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ movs r2, #195 @ 0xc3 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -423905,15 +423903,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ movs r2, #200 @ 0xc8 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -423922,45 +423920,45 @@ │ │ │ │ ldr r1, [pc, #68] @ (39f83c ) │ │ │ │ ldr r4, [pc, #72] @ (39f840 ) │ │ │ │ movs r2, #218 @ 0xda │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 39f776 │ │ │ │ - strh r4, [r0, #28] │ │ │ │ + strh r4, [r6, #28] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r2, [r2, r5] │ │ │ │ + ldr r2, [r0, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [r7, r4] │ │ │ │ + ldr r6, [r5, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r4, [r3, #24] │ │ │ │ + strh r4, [r1, #26] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r2, [r7, r0] │ │ │ │ + ldrh r2, [r5, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [r0, r5] │ │ │ │ + ldr r6, [r6, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r2, [r0, #24] │ │ │ │ + strh r2, [r6, #24] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r4, [r5, r6] │ │ │ │ + ldr r4, [r3, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r5, r4] │ │ │ │ + ldr r4, [r3, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r0, r4] │ │ │ │ + ldr r0, [r6, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r3, r4] │ │ │ │ + ldr r0, [r1, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r1, r3] │ │ │ │ + ldr r4, [r7, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r2, r4] │ │ │ │ + ldr r0, [r0, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [r3, r2] │ │ │ │ + ldr r6, [r1, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [r1, r5] │ │ │ │ + ldr r2, [r7, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #584] @ (39faa0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -423968,15 +423966,15 @@ │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ ldr r1, [pc, #584] @ (39faa8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r3, r0, #16384 @ 0x4000 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldrb.w r2, [r3, #136] @ 0x88 │ │ │ │ str r2, [sp, #12] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 39fa24 │ │ │ │ @@ -424169,19 +424167,19 @@ │ │ │ │ add.w r0, r5, #1012 @ 0x3f4 │ │ │ │ blx 28a9f4 │ │ │ │ b.n 39f962 │ │ │ │ ldrb.w r8, [r3, #137] @ 0x89 │ │ │ │ mov r7, r6 │ │ │ │ b.n 39f962 │ │ │ │ nop │ │ │ │ - strh r2, [r1, #16] │ │ │ │ + strh r2, [r7, #16] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrsb r4, [r3, r7] │ │ │ │ + ldr r4, [r1, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsb r0, [r1, r7] │ │ │ │ + ldrsb r0, [r7, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0039faac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -424196,29 +424194,29 @@ │ │ │ │ ldr r2, [pc, #500] @ (39fcc4 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r3 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add.w r8, r6, #16384 @ 0x4000 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ adds r5, #144 @ 0x90 │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r5, r6, #12288 @ 0x3000 │ │ │ │ ldr r2, [pc, #476] @ (39fcc8 ) │ │ │ │ ldr.w r7, [r8, #128] @ 0x80 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #472] @ (39fccc ) │ │ │ │ add r2, pc │ │ │ │ sub.w sl, r7, #32 │ │ │ │ ldr.w r7, [r5, #824] @ 0x338 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r2, sl, r7, lsl #5 │ │ │ │ mov r1, fp │ │ │ │ bl 3289c0 │ │ │ │ ldr.w r3, [r5, #824] @ 0x338 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 39fba8 │ │ │ │ add.w fp, r6, #752 @ 0x2f0 │ │ │ │ @@ -424361,29 +424359,29 @@ │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ bl 51fc6c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 336634 │ │ │ │ - ldrb r2, [r4, #30] │ │ │ │ + ldrb r2, [r2, #31] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xf6640050 │ │ │ │ - movw r0, #26704 @ 0x6850 │ │ │ │ - ldr r0, [pc, #64] @ (39fd0c ) │ │ │ │ + @ instruction: 0xf6940050 │ │ │ │ + @ instruction: 0xf6760050 │ │ │ │ + ldr r0, [pc, #256] @ (39fdcc ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r5, [sp, #536] @ 0x218 │ │ │ │ + str r5, [sp, #728] @ 0x2d8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsb r0, [r2, r0] │ │ │ │ + ldrsb r0, [r0, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r7, r0] │ │ │ │ + str r6, [r5, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [pc, #904] @ (3a0064 ) │ │ │ │ + str r2, [r2, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r2, [r7, r4] │ │ │ │ + strb r2, [r5, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0039fce0 : │ │ │ │ ldr r3, [pc, #28] @ (39fd00 ) │ │ │ │ ldr r2, [pc, #32] @ (39fd04 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -424399,21 +424397,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldrh r0, [r0, #54] @ 0x36 │ │ │ │ lsls r2, r4, #3 │ │ │ │ cmp r2, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, r3] │ │ │ │ + strb r2, [r4, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - rev r4, r1 │ │ │ │ + rev r4, r7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (39fd18 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ bcc.n 39fc30 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -424421,37 +424419,37 @@ │ │ │ │ ldr r2, [pc, #60] @ (39fd70 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (39fd74 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #48] @ (39fd78 ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (39fd7c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrb r2, [r1, #23] │ │ │ │ + ldrb r2, [r7, #23] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp ip, r9 │ │ │ │ + cmp ip, pc │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r3, [sp, #280] @ 0x118 │ │ │ │ + str r3, [sp, #472] @ 0x1d8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsrs r2, r5, #32 │ │ │ │ lsls r7, r3, #3 │ │ │ │ lsls r5, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -424503,28 +424501,28 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 39fda6 │ │ │ │ ldr r0, [pc, #28] @ (39fe2c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 39fda6 │ │ │ │ ldr r0, [pc, #20] @ (39fe30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 39fda6 │ │ │ │ nop │ │ │ │ ldrh r0, [r2, #48] @ 0x30 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, r4] │ │ │ │ + strb r0, [r7, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r2, [r4, r3] │ │ │ │ + strb r2, [r2, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr.w lr, [pc, #140] @ 39fed4 │ │ │ │ @@ -424555,42 +424553,42 @@ │ │ │ │ ldr.w r3, [r0, #1436] @ 0x59c │ │ │ │ cmp r1, r3 │ │ │ │ bcs.n 39fe6a │ │ │ │ add.w r3, r1, #230 @ 0xe6 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r4, [r0, r3, lsl #2] │ │ │ │ mov r0, r4 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldr r3, [pc, #44] @ (39fed8 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 39fe6a │ │ │ │ ldr r0, [pc, #36] @ (39fedc ) │ │ │ │ mov r1, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr r0, [pc, #24] @ (39fee0 ) │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ nop │ │ │ │ ldrh r6, [r2, #42] @ 0x2a │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, r1] │ │ │ │ + strb r6, [r4, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r4, [r0, r2] │ │ │ │ + strb r4, [r6, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w sl, [pc, #264] @ 3a0000 │ │ │ │ sub sp, #20 │ │ │ │ @@ -424602,15 +424600,15 @@ │ │ │ │ mov r2, sl │ │ │ │ add.w r3, r6, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr.w fp, [pc, #248] @ 3a000c │ │ │ │ mov r8, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r4, [r0, #1436] @ 0x59c │ │ │ │ add fp, pc │ │ │ │ cmp r4, #128 @ 0x80 │ │ │ │ bhi.n 39ffa2 │ │ │ │ ldr.w r5, [r0, #1432] @ 0x598 │ │ │ │ rsb r3, r4, #1020 @ 0x3fc │ │ │ │ mov r7, r0 │ │ │ │ @@ -424627,15 +424625,15 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ adds r4, #1 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r5 │ │ │ │ bl 336584 │ │ │ │ ldr.w r3, [r7, #1436] @ 0x59c │ │ │ │ adds r5, #4 │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 39ff4a │ │ │ │ ldr r0, [pc, #172] @ (3a0018 ) │ │ │ │ @@ -424664,15 +424662,15 @@ │ │ │ │ ldr r2, [pc, #128] @ (3a0028 ) │ │ │ │ add.w r3, r6, #28 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ movs r2, #141 @ 0x8d │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -424681,44 +424679,44 @@ │ │ │ │ add.w r3, r6, #28 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r2, r5, [sp] │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strb r0, [r6, r1] │ │ │ │ + strb r0, [r4, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r7, #15] │ │ │ │ + ldrb r6, [r5, #16] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - strb r6, [r7, r1] │ │ │ │ + strb r6, [r5, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrh r6, [r0, #36] @ 0x24 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - rsbs r0, r8, #80 @ 0x50 │ │ │ │ - @ instruction: 0xf1ec0050 │ │ │ │ + addw r0, r8, #80 @ 0x50 │ │ │ │ + @ instruction: 0xf21c0050 │ │ │ │ subs r6, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #1008] @ (3a0410 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #256] @ (3a0128 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, r7] │ │ │ │ + strb r4, [r2, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r4, [r5, r7] │ │ │ │ + strb r4, [r3, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #112] @ (3a00b0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -424727,25 +424725,25 @@ │ │ │ │ ldr r1, [pc, #112] @ (3a00b8 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #92] @ (3a00bc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (3a00c0 ) │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #52] @ 3a00a8 │ │ │ │ ldr r2, [pc, #76] @ (3a00c4 ) │ │ │ │ add.w r4, r0, #752 @ 0x2f0 │ │ │ │ ldr r1, [pc, #72] @ (3a00c8 ) │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -424762,25 +424760,25 @@ │ │ │ │ b.w 336634 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #10] │ │ │ │ + ldrb r0, [r5, #11] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xf0ce0050 │ │ │ │ - @ instruction: 0xf0e00050 │ │ │ │ - strh r4, [r1, r4] │ │ │ │ + @ instruction: 0xf0fe0050 │ │ │ │ + adds.w r0, r0, #80 @ 0x50 │ │ │ │ + strh r4, [r7, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r4, r4] │ │ │ │ + strh r0, [r2, r5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ beq.n 3a0100 │ │ │ │ lsls r0, r2, #3 │ │ │ │ - strh r4, [r0, r4] │ │ │ │ + strh r4, [r6, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #584] @ 0x248 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -424839,15 +424837,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ ldrb.w r0, [r0, #949] @ 0x3b5 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3a0164 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ ldmia r7, {r1, r5, r7} │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -424856,47 +424854,47 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (3a0200 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #112] @ (3a0204 ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #108] @ (3a0208 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #96] @ (3a020c ) │ │ │ │ ldr r1, [pc, #100] @ (3a0210 ) │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #84] @ (3a0214 ) │ │ │ │ ldr r3, [pc, #88] @ (3a0218 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #88] @ (3a021c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r7, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ movs r2, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r3, [pc, #72] @ (3a0220 ) │ │ │ │ ldr r2, [pc, #72] @ (3a0224 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ @@ -424904,27 +424902,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrb r4, [r7, #6] │ │ │ │ + ldrb r4, [r5, #7] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - sbcs r2, r0 │ │ │ │ + sbcs r2, r6 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrh r6, [r7, #54] @ 0x36 │ │ │ │ + ldrh r6, [r5, #56] @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - sbcs r4, r0 │ │ │ │ + sbcs r4, r6 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - sbcs r2, r3 │ │ │ │ + rors r2, r1 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r6, [pc, #704] @ (3a04d0 ) │ │ │ │ + ldr r6, [pc, #896] @ (3a0590 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [pc, #824] @ (3a054c ) │ │ │ │ + ldr r6, [pc, #1016] @ (3a060c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r5, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r1, #16 │ │ │ │ lsls r7, r3, #3 │ │ │ │ @@ -424934,25 +424932,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr.w ip, [pc, #160] @ 3a02e0 │ │ │ │ ldr r2, [pc, #160] @ (3a02e4 ) │ │ │ │ mov.w r3, #306 @ 0x132 │ │ │ │ ldr r1, [pc, #156] @ (3a02e8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldrb.w r2, [r4, #953] @ 0x3b9 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r2, 3a02c2 │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ add.w r1, r4, #1072 @ 0x430 │ │ │ │ str r0, [sp, #12] │ │ │ │ addw r0, r4, #1068 @ 0x42c │ │ │ │ @@ -424989,19 +424987,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r6, #3] │ │ │ │ + ldrb r2, [r4, #4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r4, [r0, r7] │ │ │ │ + str r4, [r6, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r5, [sp, #1000] @ 0x3e8 │ │ │ │ + str r6, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #676] @ (3a05a4 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -425010,15 +425008,15 @@ │ │ │ │ ldr r1, [pc, #676] @ (3a05ac ) │ │ │ │ add r7, pc │ │ │ │ add.w r3, r7, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #306 @ 0x132 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r5, [r0, #940] @ 0x3ac │ │ │ │ subs r3, r5, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 3a048e │ │ │ │ ldr.w r2, [r0, #936] @ 0x3a8 │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r2, #1020 @ 0x3fc │ │ │ │ @@ -425073,19 +425071,19 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ add r3, r5 │ │ │ │ str r0, [r3, #4] │ │ │ │ ldr.w r3, [r6, #3320] @ 0xcf8 │ │ │ │ str r4, [r3, r5] │ │ │ │ ldr.w r1, [r6, #3320] @ 0xcf8 │ │ │ │ add r1, r5 │ │ │ │ - bl 6ea860 │ │ │ │ + bl 6ea890 │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, r8 │ │ │ │ - bl 7324fc │ │ │ │ + bl 73252c │ │ │ │ ldr.w r3, [r6, #3320] @ 0xcf8 │ │ │ │ lsls r2, r7, #8 │ │ │ │ bic.w r0, r0, #4278190080 @ 0xff000000 │ │ │ │ add r3, r5 │ │ │ │ orr.w r0, r0, r1, lsl #24 │ │ │ │ orr.w r0, r0, r2, asr #31 │ │ │ │ orr.w r2, r2, #16777216 @ 0x1000000 │ │ │ │ @@ -425143,15 +425141,15 @@ │ │ │ │ add.w r3, r7, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #292] @ (3a05bc ) │ │ │ │ mov.w r2, #382 @ 0x17e │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -425163,27 +425161,27 @@ │ │ │ │ add.w r3, r7, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #244] @ (3a05c4 ) │ │ │ │ mov.w r2, #416 @ 0x1a0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3a04a8 │ │ │ │ movs r1, #32 │ │ │ │ ldr r4, [pc, #224] @ (3a05c8 ) │ │ │ │ str r1, [sp, #8] │ │ │ │ add.w r3, r7, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #220] @ (3a05cc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -425196,27 +425194,27 @@ │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ movw r2, #425 @ 0x1a9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3a04a8 │ │ │ │ mov.w r1, #1020 @ 0x3fc │ │ │ │ ldr r4, [pc, #156] @ (3a05dc ) │ │ │ │ str r1, [sp, #8] │ │ │ │ add.w r3, r7, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #152] @ (3a05e0 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #387 @ 0x183 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -425225,100 +425223,100 @@ │ │ │ │ add.w r3, r7, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #112] @ (3a05e8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #399 @ 0x18f │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3a04a8 │ │ │ │ ldr r4, [pc, #96] @ (3a05ec ) │ │ │ │ add.w r3, r7, #108 @ 0x6c │ │ │ │ ldr r1, [pc, #96] @ (3a05f0 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #409 @ 0x199 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ b.n 3a04a8 │ │ │ │ - ldrb r6, [r6, #0] │ │ │ │ + ldrb r6, [r4, #1] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r4, [r0, r4] │ │ │ │ + str r4, [r6, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r5, [sp, #240] @ 0xf0 │ │ │ │ + str r5, [sp, #432] @ 0x1b0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r2, [r6, r6] │ │ │ │ + str r2, [r4, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [r3, r6] │ │ │ │ + str r4, [r1, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [pc, #744] @ (3a08a4 ) │ │ │ │ + ldr r7, [pc, #936] @ (3a0964 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [pc, #616] @ (3a0828 ) │ │ │ │ + ldr r7, [pc, #808] @ (3a08e8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [pc, #960] @ (3a0984 ) │ │ │ │ + str r0, [r4, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [pc, #384] @ (3a0748 ) │ │ │ │ + ldr r7, [pc, #576] @ (3a0808 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [pc, #520] @ (3a07d4 ) │ │ │ │ + ldr r7, [pc, #712] @ (3a0894 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [pc, #264] @ (3a06d8 ) │ │ │ │ + ldr r7, [pc, #456] @ (3a0798 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r6, [r3, #24] │ │ │ │ + strb r6, [r1, #25] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r7, [pc, #864] @ (3a0938 ) │ │ │ │ + str r0, [r1, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [pc, #72] @ (3a0624 ) │ │ │ │ + ldr r7, [pc, #264] @ (3a06e4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r3, [pc, #616] @ (3a0848 ) │ │ │ │ + ldr r3, [pc, #808] @ (3a0908 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [pc, #936] @ (3a098c ) │ │ │ │ + ldr r7, [pc, #104] @ (3a064c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [pc, #192] @ (3a06a8 ) │ │ │ │ + ldr r7, [pc, #384] @ (3a0768 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [pc, #752] @ (3a08dc ) │ │ │ │ + ldr r6, [pc, #944] @ (3a099c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r3, [pc, #520] @ (3a07f8 ) │ │ │ │ + ldr r3, [pc, #712] @ (3a08b8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [pc, #640] @ (3a0874 ) │ │ │ │ + ldr r6, [pc, #832] @ (3a0934 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr.w ip, [pc, #56] @ 3a0644 │ │ │ │ ldr r2, [pc, #56] @ (3a0648 ) │ │ │ │ mov.w r3, #306 @ 0x132 │ │ │ │ ldr r1, [pc, #52] @ (3a064c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cbz r3, 3a0630 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strb r6, [r4, #20] │ │ │ │ + strb r6, [r2, #21] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r5, [pc, #976] @ (3a0a1c ) │ │ │ │ + ldr r6, [pc, #144] @ (3a06dc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [sp, #184] @ 0xb8 │ │ │ │ + str r2, [sp, #376] @ 0x178 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 3a068c │ │ │ │ sub sp, #12 │ │ │ │ @@ -425326,24 +425324,24 @@ │ │ │ │ mov.w r3, #306 @ 0x132 │ │ │ │ ldr r1, [pc, #40] @ (3a0694 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 288d34 │ │ │ │ - strb r0, [r2, #19] │ │ │ │ + strb r0, [r0, #20] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r5, [pc, #632] @ (3a090c ) │ │ │ │ + ldr r5, [pc, #824] @ (3a09cc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #864] @ 0x360 │ │ │ │ + str r2, [sp, #32] │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 3a06f0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -425352,34 +425350,34 @@ │ │ │ │ ldr r1, [pc, #68] @ (3a06f8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #306 @ 0x132 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r3, [r0, #950] @ 0x3b6 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ orrs.w r2, r4, r3 │ │ │ │ itt eq │ │ │ │ moveq r3, #1 │ │ │ │ strbeq.w r3, [r0, #952] @ 0x3b8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strb r2, [r1, #18] │ │ │ │ + strb r2, [r7, #18] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r5, [pc, #368] @ (3a0868 ) │ │ │ │ + ldr r5, [pc, #560] @ (3a0928 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #584] @ 0x248 │ │ │ │ + str r1, [sp, #776] @ 0x308 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #516] @ (3a0918 ) │ │ │ │ @@ -425388,15 +425386,15 @@ │ │ │ │ mov.w r3, #306 @ 0x132 │ │ │ │ ldr r1, [pc, #516] @ (3a0920 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r4, [r0, #932] @ 0x3a4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 3a07c2 │ │ │ │ mov.w r8, #0 │ │ │ │ add.w r6, r0, #12288 @ 0x3000 │ │ │ │ mov sl, r8 │ │ │ │ @@ -425550,19 +425548,19 @@ │ │ │ │ bne.n 3a08f0 │ │ │ │ b.n 3a0898 │ │ │ │ str.w r8, [ip, #4]! │ │ │ │ cmp ip, lr │ │ │ │ bne.n 3a0878 │ │ │ │ b.n 3a0898 │ │ │ │ ... │ │ │ │ - strb r0, [r4, #16] │ │ │ │ + strb r0, [r2, #17] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r4, [pc, #960] @ (3a0ce0 ) │ │ │ │ + ldr r5, [pc, #128] @ (3a09a0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #160] @ 0xa0 │ │ │ │ + str r1, [sp, #352] @ 0x160 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 003a0924 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -425576,27 +425574,27 @@ │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r6, #136 @ 0x88 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ adds r6, #152 @ 0x98 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ ldrd r2, r1, [r4, #932] @ 0x3a4 │ │ │ │ mov r0, r4 │ │ │ │ subs r1, #32 │ │ │ │ add.w r6, r1, r2, lsl #5 │ │ │ │ ldr r2, [pc, #492] @ (3a0b58 ) │ │ │ │ ldr r1, [pc, #496] @ (3a0b5c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ bl 3289c0 │ │ │ │ ldr.w r3, [r4, #932] @ 0x3a4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a0a6e │ │ │ │ mov.w r8, #0 │ │ │ │ @@ -425754,27 +425752,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strb r6, [r7, #7] │ │ │ │ + strb r6, [r5, #8] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3a0b2c │ │ │ │ - lsls r0, r2, #1 │ │ │ │ - b.n 3a0afc │ │ │ │ - lsls r0, r2, #1 │ │ │ │ - subs r1, #152 @ 0x98 │ │ │ │ + @ instruction: 0xe81c0050 │ │ │ │ + @ instruction: 0xe8020050 │ │ │ │ + subs r1, #200 @ 0xc8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strh r6, [r2, #56] @ 0x38 │ │ │ │ + strh r6, [r0, #58] @ 0x3a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r3, [pc, #16] @ (3a0b74 ) │ │ │ │ + ldr r3, [pc, #208] @ (3a0c34 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [pc, #616] @ (3a0dd0 ) │ │ │ │ + ldr r2, [pc, #808] @ (3a0e90 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003a0b68 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -425798,28 +425794,28 @@ │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #32] @ (3a0bc8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87acb8 │ │ │ │ + bl 87ace8 │ │ │ │ movs r0, #1 │ │ │ │ blx 28aff8 │ │ │ │ strh r2, [r5, #0] │ │ │ │ lsls r2, r4, #3 │ │ │ │ cmp r2, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #24] @ (3a0bdc ) │ │ │ │ + ldr r2, [pc, #216] @ (3a0c9c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [pc, #952] @ (3a0f80 ) │ │ │ │ + ldr r2, [pc, #120] @ (3a0c40 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [pc, #960] @ (3a0f8c ) │ │ │ │ + ldr r2, [pc, #128] @ (3a0c4c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -425838,22 +425834,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #16] @ (3a0c18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a0bec │ │ │ │ nop │ │ │ │ ldrb r2, [r0, #31] │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #520] @ (3a0e24 ) │ │ │ │ + ldr r4, [pc, #712] @ (3a0ee4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #152] @ (3a0cc8 ) │ │ │ │ @@ -425883,22 +425879,22 @@ │ │ │ │ ldr r1, [pc, #112] @ (3a0cd4 ) │ │ │ │ ldr r5, [pc, #112] @ (3a0cd8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ add r5, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ add.w r3, r5, #24 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ ubfx r2, r2, #6, #16 │ │ │ │ ldr r3, [r3, #100] @ 0x64 │ │ │ │ blx r3 │ │ │ │ @@ -425910,34 +425906,34 @@ │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.n 3a0c44 │ │ │ │ negs r0, r0 │ │ │ │ blx 2890e4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (3a0cdc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a0c44 │ │ │ │ ldr r0, [pc, #32] @ (3a0ce0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a0c44 │ │ │ │ nop │ │ │ │ ldrb r2, [r6, #29] │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #248] @ (3a0dcc ) │ │ │ │ + ldr r4, [pc, #440] @ (3a0e8c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [pc, #416] @ (3a0e78 ) │ │ │ │ + ldr r4, [pc, #608] @ (3a0f38 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r6, [r5, #116] @ 0x74 │ │ │ │ + ldr r6, [r3, #120] @ 0x78 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r4, [pc, #208] @ (3a0db0 ) │ │ │ │ + ldr r4, [pc, #400] @ (3a0e70 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [pc, #280] @ (3a0dfc ) │ │ │ │ + ldr r4, [pc, #472] @ (3a0ebc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #84] @ (3a0d48 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -425946,25 +425942,25 @@ │ │ │ │ ldr r1, [pc, #84] @ (3a0d50 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #64] @ (3a0d54 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #64] @ (3a0d58 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #52] @ (3a0d5c ) │ │ │ │ ldr r3, [pc, #52] @ (3a0d60 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ @@ -425972,32 +425968,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r4, #108] @ 0x6c │ │ │ │ + ldr r0, [r2, #112] @ 0x70 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r6, #2 │ │ │ │ + adds r6, #50 @ 0x32 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strh r4, [r7, #26] │ │ │ │ + strh r4, [r5, #28] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r6, #8 │ │ │ │ + adds r6, #56 @ 0x38 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - adds r6, #32 │ │ │ │ + adds r6, #80 @ 0x50 │ │ │ │ lsls r0, r2, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r0, r2, #3 │ │ │ │ ldr r0, [pc, #8] @ (3a0d70 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ nop │ │ │ │ stmia r5!, {r1, r2, r4, r7} │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -426006,15 +426002,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (3a0ddc ) │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ ldr r1, [pc, #80] @ (3a0de0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #48] @ 3a0dd0 │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, r0, #1312 @ 0x520 │ │ │ │ add.w r1, r0, #1296 @ 0x510 │ │ │ │ add.w r0, r0, #1320 @ 0x528 │ │ │ │ vstr d7, [r1] │ │ │ │ movs r1, #0 │ │ │ │ @@ -426023,91 +426019,91 @@ │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ str.w r1, [r3, #1276] @ 0x4fc │ │ │ │ str.w r1, [r3, #1280] @ 0x500 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28a9f0 │ │ │ │ ... │ │ │ │ - ldr r6, [r1, #100] @ 0x64 │ │ │ │ + ldr r6, [r7, #100] @ 0x64 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r3, [pc, #80] @ (3a0e30 ) │ │ │ │ + ldr r3, [pc, #272] @ (3a0ef0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r3, [pc, #232] @ (3a0ecc ) │ │ │ │ + ldr r3, [pc, #424] @ (3a0f8c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr.w ip, [pc, #56] @ 3a0e34 │ │ │ │ ldr r2, [pc, #56] @ (3a0e38 ) │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ ldr r1, [pc, #56] @ (3a0e3c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cbz r3, 3a0e1e │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r3, #92] @ 0x5c │ │ │ │ + ldr r0, [r1, #96] @ 0x60 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r2, [pc, #616] @ (3a10a4 ) │ │ │ │ + ldr r2, [pc, #808] @ (3a1164 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [pc, #784] @ (3a1150 ) │ │ │ │ + ldr r2, [pc, #976] @ (3a1210 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr.w ip, [pc, #56] @ 3a0e90 │ │ │ │ ldr r2, [pc, #56] @ (3a0e94 ) │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ ldr r1, [pc, #56] @ (3a0e98 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cbz r3, 3a0e7a │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r7, #84] @ 0x54 │ │ │ │ + ldr r4, [r5, #88] @ 0x58 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r2, [pc, #248] @ (3a0f90 ) │ │ │ │ + ldr r2, [pc, #440] @ (3a1050 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [pc, #416] @ (3a103c ) │ │ │ │ + ldr r2, [pc, #608] @ (3a10fc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003a0e9c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -426120,15 +426116,15 @@ │ │ │ │ ldr r2, [pc, #212] @ (3a0f90 ) │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #200] @ (3a0f94 ) │ │ │ │ add.w sl, r4, #920 @ 0x398 │ │ │ │ ldr r6, [pc, #196] @ (3a0f98 ) │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ mov fp, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -426191,27 +426187,27 @@ │ │ │ │ adds r5, #104 @ 0x68 │ │ │ │ b.n 3a0efa │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #80] @ 0x50 │ │ │ │ + ldr r6, [r2, #84] @ 0x54 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3a1480 │ │ │ │ + b.n 3a14e0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - b.n 3a144c │ │ │ │ + b.n 3a14ac │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strb r0, [r1, #4] │ │ │ │ + strb r0, [r7, #4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrb r0, [r7, #18] │ │ │ │ lsls r2, r4, #3 │ │ │ │ - ldr r2, [pc, #104] @ (3a1008 ) │ │ │ │ + ldr r2, [pc, #296] @ (3a10c8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [pc, #160] @ (3a1044 ) │ │ │ │ + ldr r2, [pc, #352] @ (3a1104 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r6, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r1, r2, r7} │ │ │ │ lsls r0, r2, #3 │ │ │ │ │ │ │ │ 003a0fac : │ │ │ │ @@ -426231,21 +426227,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb r4, [r6, #15] │ │ │ │ lsls r2, r4, #3 │ │ │ │ cmp r2, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #472] @ (3a11b0 ) │ │ │ │ + ldr r1, [pc, #664] @ (3a1270 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [pc, #480] @ (3a11bc ) │ │ │ │ + ldr r1, [pc, #672] @ (3a127c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3a0fe4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ stmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r0, r2, #3 │ │ │ │ ldr.w r3, [r0, #936] @ 0x3a8 │ │ │ │ sub.w ip, r3, #32 │ │ │ │ cmp ip, r1 │ │ │ │ bhi.n 3a104c │ │ │ │ push {r4, lr} │ │ │ │ @@ -426290,25 +426286,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (3a108c ) │ │ │ │ ldr r0, [pc, #32] @ (3a1090 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r5, #60] @ 0x3c │ │ │ │ + ldr r4, [r3, #64] @ 0x40 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r1, [pc, #152] @ (3a111c ) │ │ │ │ + ldr r1, [pc, #344] @ (3a11dc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, #136 @ 0x88 │ │ │ │ + subs r4, #184 @ 0xb8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [r3, #60] @ 0x3c │ │ │ │ + ldr r0, [r1, #64] @ 0x40 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r1, [pc, #72] @ (3a10d8 ) │ │ │ │ + ldr r1, [pc, #264] @ (3a1198 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [pc, #144] @ (3a1124 ) │ │ │ │ + ldr r1, [pc, #336] @ (3a11e4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #156] @ (3a1144 ) │ │ │ │ @@ -426327,33 +426323,33 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ adds r4, #28 │ │ │ │ mov r7, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ movs r3, #21 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 3a1128 │ │ │ │ mov r0, r6 │ │ │ │ - bl 87a834 │ │ │ │ + bl 87a864 │ │ │ │ ldr r2, [pc, #84] @ (3a1158 ) │ │ │ │ ldr r3, [pc, #68] @ (3a1148 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -426370,27 +426366,27 @@ │ │ │ │ ldr r2, [pc, #48] @ (3a115c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #48] @ (3a1160 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ bl 3a0924 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6eeda4 │ │ │ │ + bl 6eedd4 │ │ │ │ b.n 3a1100 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r7, #11] │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r2, #56] @ 0x38 │ │ │ │ + ldr r6, [r0, #60] @ 0x3c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldr r0, [pc, #984] @ (3a152c ) │ │ │ │ + ldr r1, [pc, #152] @ (3a11ec ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add lr, r8 │ │ │ │ + add lr, lr │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrb r0, [r4, #10] │ │ │ │ lsls r2, r4, #3 │ │ │ │ lsls r6, r6, #12 │ │ │ │ lsls r7, r3, #3 │ │ │ │ mrc2 15, 5, pc, cr5, cr15, {7} │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -426404,58 +426400,58 @@ │ │ │ │ ldr r1, [pc, #100] @ (3a11e0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ ldr r2, [pc, #80] @ (3a11e4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #76] @ (3a11e8 ) │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #306 @ 0x132 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r4, #88 @ 0x58 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #64] @ (3a11ec ) │ │ │ │ ldr r1, [pc, #64] @ (3a11f0 ) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #52] @ (3a11f4 ) │ │ │ │ ldr r1, [pc, #52] @ (3a11f8 ) │ │ │ │ add.w r2, r0, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r3, [r6, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72ca64 │ │ │ │ - ldr r4, [r1, #44] @ 0x2c │ │ │ │ + b.w 72ca94 │ │ │ │ + ldr r4, [r7, #44] @ 0x2c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r1, #130 @ 0x82 │ │ │ │ + adds r1, #178 @ 0xb2 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrb r6, [r7, #27] │ │ │ │ + ldrb r6, [r5, #28] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - negs r6, r6 │ │ │ │ + cmp r6, r4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r2, [r5, #52] @ 0x34 │ │ │ │ + strh r2, [r3, #54] @ 0x36 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - blxns pc │ │ │ │ + ldr r0, [pc, #176] @ (3a12a0 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mvns r6, r2 │ │ │ │ + add r6, r0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r7, r4, #26 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 6, pc, cr7, cr15, {7} @ │ │ │ │ │ │ │ │ 003a11fc : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ @@ -426751,15 +426747,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ bl 3a1288 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6eddf4 │ │ │ │ + b.w 6ede24 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ cmp r1, #31 │ │ │ │ @@ -426996,25 +426992,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (3a181c ) │ │ │ │ ldr r0, [pc, #32] @ (3a1820 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - str r6, [r3, #68] @ 0x44 │ │ │ │ + str r6, [r1, #72] @ 0x48 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - sbcs r0, r3 │ │ │ │ + rors r0, r1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r1, sp, #176 @ 0xb0 │ │ │ │ + add r1, sp, #368 @ 0x170 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [r1, #68] @ 0x44 │ │ │ │ + str r0, [r7, #68] @ 0x44 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - sbcs r2, r0 │ │ │ │ + sbcs r2, r6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - rors r6, r0 │ │ │ │ + rors r6, r6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003a1824 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -427025,15 +427021,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ add.w r7, r6, #12288 @ 0x3000 │ │ │ │ mov r5, r4 │ │ │ │ ldr.w r0, [r7, #3320] @ 0xcf8 │ │ │ │ adds r5, #1 │ │ │ │ add r0, r4 │ │ │ │ add.w r4, r4, #656 @ 0x290 │ │ │ │ - bl 6eddf4 │ │ │ │ + bl 6ede24 │ │ │ │ ldr.w r3, [r6, #932] @ 0x3a4 │ │ │ │ cmp r3, r5 │ │ │ │ bhi.n 3a1846 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -427126,15 +427122,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ add.w r7, r6, #12288 @ 0x3000 │ │ │ │ mov r5, r4 │ │ │ │ ldr.w r0, [r7, #3320] @ 0xcf8 │ │ │ │ adds r5, #1 │ │ │ │ add r0, r4 │ │ │ │ add.w r4, r4, #656 @ 0x290 │ │ │ │ - bl 6eddf4 │ │ │ │ + bl 6ede24 │ │ │ │ ldr.w r3, [r6, #932] @ 0x3a4 │ │ │ │ cmp r3, r5 │ │ │ │ bhi.n 3a1962 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -427540,15 +427536,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r3, r6 │ │ │ │ ldr.w r0, [pc, #1536] @ 3a23f8 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ strd r7, r1, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a1e4c │ │ │ │ subs.w r7, r2, #24576 @ 0x6000 │ │ │ │ ldrd r0, r1, [sp, #80] @ 0x50 │ │ │ │ sbc.w r3, r6, #0 │ │ │ │ cmp.w r7, #8160 @ 0x1fe0 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ @@ -427694,26 +427690,26 @@ │ │ │ │ ldr.w r0, [pc, #1076] @ 3a2400 │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a1e42 │ │ │ │ ldr.w r1, [pc, #1056] @ 3a2404 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [pc, #1056] @ 3a2408 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r1, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a1e34 │ │ │ │ cmp.w r4, #3584 @ 0xe00 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcc.w 3a228a │ │ │ │ subs.w r3, r4, #3584 @ 0xe00 │ │ │ │ sxth r3, r3 │ │ │ │ lsls r3, r3, #2 │ │ │ │ @@ -427937,15 +427933,15 @@ │ │ │ │ ldr r1, [pc, #408] @ (3a2410 ) │ │ │ │ mov.w r2, #3840 @ 0xf00 │ │ │ │ ldr r0, [pc, #408] @ (3a2414 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ adds r1, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a20b0 │ │ │ │ ldr.w r3, [ip, #1056] @ 0x420 │ │ │ │ lsls r0, r3, #25 │ │ │ │ bmi.w 3a20b0 │ │ │ │ lsls r1, r7, #31 │ │ │ │ bpl.w 3a20b0 │ │ │ │ subs.w r3, r4, #3328 @ 0xd00 │ │ │ │ @@ -428076,29 +428072,29 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r3, r7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #170 @ 0xaa │ │ │ │ + subs r4, #218 @ 0xda │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r0, [r6, #16] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #130 @ 0x82 │ │ │ │ + subs r2, #178 @ 0xb2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r5, r3] │ │ │ │ + ldrb r0, [r3, r4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r2, #46 @ 0x2e │ │ │ │ + subs r2, #94 @ 0x5e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r4, r2] │ │ │ │ + ldrh r4, [r2, r3] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrh r6, [r2, r1] │ │ │ │ + ldrh r6, [r0, r2] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r7, #98 @ 0x62 │ │ │ │ + adds r7, #146 @ 0x92 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003a2418 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -428329,15 +428325,15 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ strd r1, fp, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a24f0 │ │ │ │ ldr.w r3, [pc, #1244] @ 3a2bc0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a24f0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ @@ -428349,26 +428345,26 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ strd r1, fp, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a24f0 │ │ │ │ ldr.w r1, [pc, #1200] @ 3a2bc8 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [pc, #1200] @ 3a2bcc │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a24e2 │ │ │ │ sub.w r1, r4, #256 @ 0x100 │ │ │ │ sxth r1, r1 │ │ │ │ lsls r1, r1, #3 │ │ │ │ cmp r1, #31 │ │ │ │ ble.n 3a2698 │ │ │ │ ldr.w r3, [r9, #936] @ 0x3a8 │ │ │ │ @@ -428430,15 +428426,15 @@ │ │ │ │ ldr r1, [pc, #1012] @ (3a2bd0 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #1012] @ (3a2bd4 ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a2698 │ │ │ │ ldr.w r3, [r9, #1056] @ 0x420 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ eors r2, r3 │ │ │ │ lsls r7, r3, #25 │ │ │ │ itt mi │ │ │ │ andmi.w r2, r2, #3 │ │ │ │ @@ -428761,27 +428757,27 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #6 │ │ │ │ + adds r5, #54 @ 0x36 │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r5, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #110 @ 0x6e │ │ │ │ + adds r4, #158 @ 0x9e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r4, [r6, r6] │ │ │ │ + strb r4, [r4, r7] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r4, #22 │ │ │ │ + adds r4, #70 @ 0x46 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r4, [r6, r3] │ │ │ │ + strb r4, [r4, r4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r3, #28 │ │ │ │ + adds r3, #76 @ 0x4c │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 003a2bd8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -428846,56 +428842,56 @@ │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3a2c22 │ │ │ │ ldr r0, [pc, #32] @ (3a2cb0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w lr, [r6, r3, lsl #2] │ │ │ │ b.n 3a2c22 │ │ │ │ nop │ │ │ │ ldrsh r2, [r4, r6] │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #156 @ 0x9c │ │ │ │ + cmp r7, #204 @ 0xcc │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ movs r0, #0 │ │ │ │ vldr d7, [pc, #8] @ 3a2cc8 │ │ │ │ vstr d7, [r3] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ... │ │ │ │ ldr r0, [pc, #4] @ (3a2cd8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ add r6, pc, #984 @ (adr r6, 3a30b4 ) │ │ │ │ lsls r0, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ movs r6, #0 │ │ │ │ sub sp, #12 │ │ │ │ mov r8, r0 │ │ │ │ add.w r7, r0, #1312 @ 0x520 │ │ │ │ add.w sl, r0, #1376 @ 0x560 │ │ │ │ mov.w r9, #1 │ │ │ │ b.n 3a2d2e │ │ │ │ mov r0, r3 │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ sub.w r3, r5, #32 │ │ │ │ rsb r2, r5, #32 │ │ │ │ lsl.w r5, r9, r5 │ │ │ │ lsl.w r3, r9, r3 │ │ │ │ cmp r0, r5 │ │ │ │ lsr.w r2, r9, r2 │ │ │ │ orr.w r3, r3, r2 │ │ │ │ @@ -428955,15 +428951,15 @@ │ │ │ │ bic.w fp, fp, #15 │ │ │ │ mul.w r3, ip, r3 │ │ │ │ strd fp, r0, [r4, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ bpl.n 3a2d00 │ │ │ │ mov.w fp, r3, lsr #3 │ │ │ │ mov r0, ip │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ mul.w r0, r0, fp │ │ │ │ b.n 3a2d06 │ │ │ │ ldr.w r5, [r8, #1292] @ 0x50c │ │ │ │ add.w r4, r8, #1408 @ 0x580 │ │ │ │ lsls r1, r5, #27 │ │ │ │ itt mi │ │ │ │ andmi.w r5, r5, #15 │ │ │ │ @@ -428993,17 +428989,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (3a2e34 ) │ │ │ │ movw r2, #1486 @ 0x5ce │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 288a0c │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #16] @ (3a2e44 ) │ │ │ │ + ldr r7, [pc, #208] @ (3a2f04 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r6, #76 @ 0x4c │ │ │ │ + cmp r6, #124 @ 0x7c │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #224] @ (3a2f28 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -429013,25 +429009,25 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ mov r6, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r2, [pc, #200] @ (3a2f34 ) │ │ │ │ ldr r1, [pc, #200] @ (3a2f38 ) │ │ │ │ movs r3, #25 │ │ │ │ adds r5, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cbz r3, 3a2e86 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr.w r2, [r4, #1324] @ 0x52c │ │ │ │ ldr.w r3, [r4, #1332] @ 0x534 │ │ │ │ @@ -429074,23 +429070,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #864] @ (3a328c ) │ │ │ │ + ldr r7, [pc, #32] @ (3a2f4c ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r2, #82 @ 0x52 │ │ │ │ + cmp r2, #130 @ 0x82 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r2, #120 @ 0x78 │ │ │ │ + cmp r2, #168 @ 0xa8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r6, #2 │ │ │ │ + cmp r6, #50 @ 0x32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r2, #200 @ 0xc8 │ │ │ │ + cmp r2, #248 @ 0xf8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #164] @ (3a2ff4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -429099,91 +429095,91 @@ │ │ │ │ ldr r1, [pc, #164] @ (3a2ffc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ add.w r1, r4, #88 @ 0x58 │ │ │ │ ldr r2, [pc, #144] @ (3a3000 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #144] @ (3a3004 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #132] @ (3a3008 ) │ │ │ │ ldr r1, [pc, #136] @ (3a300c ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #25 │ │ │ │ mov r0, r5 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #116] @ (3a3010 ) │ │ │ │ ldr r1, [pc, #120] @ (3a3014 ) │ │ │ │ mov r7, r0 │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #104] @ (3a3018 ) │ │ │ │ ldr r1, [pc, #104] @ (3a301c ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #72] @ 0x48 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r2, [pc, #92] @ (3a3020 ) │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r7, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r3 │ │ │ │ - bl 72dc04 │ │ │ │ + bl 72dc34 │ │ │ │ ldr r3, [pc, #76] @ (3a3024 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #108] @ 0x6c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #840] @ (3a3340 ) │ │ │ │ + ldr r6, [pc, #8] @ (3a3000 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r0, r5, #14 │ │ │ │ + asrs r0, r3, #15 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r4, [r4, #16] │ │ │ │ + str r4, [r2, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r5, #14 │ │ │ │ + asrs r4, r3, #15 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r2, r0, #15 │ │ │ │ + asrs r2, r6, #15 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r4, #234 @ 0xea │ │ │ │ + cmp r5, #26 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r1, #174 @ 0xae │ │ │ │ + cmp r1, #222 @ 0xde │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r0, #254 @ 0xfe │ │ │ │ + cmp r1, #46 @ 0x2e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r1, #40 @ 0x28 │ │ │ │ + cmp r1, #88 @ 0x58 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsrs r1, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ b.n 3a2a30 │ │ │ │ lsls r6, r3, #3 │ │ │ │ mcr2 15, 3, pc, cr11, cr15, {7} @ │ │ │ │ adds r1, #29 │ │ │ │ @@ -429260,15 +429256,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3a306a │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #612] @ (3a334c ) │ │ │ │ strd r1, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a306a │ │ │ │ cmp r2, #149 @ 0x95 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.w 3a322e │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 3a3198 │ │ │ │ @@ -429353,30 +429349,30 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #344] @ (3a3350 ) │ │ │ │ ldr r0, [pc, #348] @ (3a3354 ) │ │ │ │ add r1, pc │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 3a3054 │ │ │ │ ldr r1, [pc, #328] @ (3a3358 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3a3060 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.w 3a3060 │ │ │ │ ldr r0, [pc, #312] @ (3a335c ) │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a3060 │ │ │ │ cmp.w r2, #320 @ 0x140 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 3a32a0 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ movt r1, #65535 @ 0xffff │ │ │ │ adds r1, r2, r1 │ │ │ │ @@ -429462,25 +429458,25 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #226 @ 0xe2 │ │ │ │ + cmp r4, #18 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r3, [pc, #192] @ (3a3414 ) │ │ │ │ + ldr r3, [pc, #384] @ (3a34d4 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r0, #32 │ │ │ │ + cmp r0, #80 @ 0x50 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #104 @ 0x68 │ │ │ │ + cmp r2, #152 @ 0x98 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [pc, #784] @ (3a3674 ) │ │ │ │ + ldr r2, [pc, #976] @ (3a3734 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r5, [pc, #300] @ (3a34a4 ) │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -429585,15 +429581,15 @@ │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrb r6, [r5, #0] │ │ │ │ b.n 3a33b0 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [r4, r0] │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ @@ -429604,15 +429600,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r6, [r4, r5] │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r6, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #140 @ 0x8c │ │ │ │ + cmp r0, #188 @ 0xbc │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ movs r5, #0 │ │ │ │ sub sp, #32 │ │ │ │ @@ -429635,15 +429631,15 @@ │ │ │ │ ldr r1, [r1, #4] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, lr │ │ │ │ mov r6, ip │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ lsrs r1, r1, #3 │ │ │ │ mov r7, lr │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ lsls r1, r0, #3 │ │ │ │ strd r5, r5, [sp, #24] │ │ │ │ adds r2, r1, r2 │ │ │ │ mov.w r1, #1 │ │ │ │ strb.w r1, [sp, #28] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -429666,18 +429662,18 @@ │ │ │ │ mov r1, r0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3a34f2 │ │ │ │ ldrh r2, [r4, #2] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ mov r1, r2 │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ - bl 8a3398 │ │ │ │ + bl 8a33c8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8a35f4 │ │ │ │ + bl 8a3624 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mul.w r0, r2, r1 │ │ │ │ ubfx r3, r3, #0, #19 │ │ │ │ adds r0, r0, r5 │ │ │ │ adc.w r1, r3, #0 │ │ │ │ add sp, #32 │ │ │ │ @@ -429786,15 +429782,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [pc, #56] @ (3a36d8 ) │ │ │ │ vldr d7, [r4, #16] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrb r7, [r4, #0] │ │ │ │ ldr.w r0, [r5, #1256] @ 0x4e8 │ │ │ │ b.n 3a35de │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ strb r4, [r6, r7] │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ @@ -429805,15 +429801,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r1, r5] │ │ │ │ lsls r2, r4, #3 │ │ │ │ strb r0, [r5, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #6 │ │ │ │ + movs r7, #54 @ 0x36 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #376] @ (3a3868 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -429906,25 +429902,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3a3842 │ │ │ │ movs r0, #0 │ │ │ │ b.n 3a371a │ │ │ │ ldr r0, [pc, #172] @ (3a3880 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a3718 │ │ │ │ ldr r3, [pc, #148] @ (3a3874 ) │ │ │ │ ldr r1, [r5, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 3a3718 │ │ │ │ ldr r0, [pc, #156] @ (3a3884 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a3718 │ │ │ │ ldr r2, [pc, #136] @ (3a387c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3a37dc │ │ │ │ ldr r2, [pc, #136] @ (3a3888 ) │ │ │ │ @@ -429940,15 +429936,15 @@ │ │ │ │ movmi r2, r3 │ │ │ │ ldrmi r0, [r7, #4] │ │ │ │ bpl.n 3a37e0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #112] @ (3a388c ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3a37ce │ │ │ │ ldrb r2, [r7, #0] │ │ │ │ b.n 3a37a6 │ │ │ │ ldr r3, [pc, #88] @ (3a3888 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -429970,15 +429966,15 @@ │ │ │ │ ldr r1, [r5, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 3a37ce │ │ │ │ ldr r0, [pc, #60] @ (3a3894 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a3822 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r6, r2] │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ @@ -429986,25 +429982,25 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r0, r2] │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #76 @ 0x4c │ │ │ │ + movs r6, #124 @ 0x7c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r6, #254 @ 0xfe │ │ │ │ + movs r7, #46 @ 0x2e │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldrh r4, [r6, r2] │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #112 @ 0x70 │ │ │ │ + movs r6, #160 @ 0xa0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ adds r6, #16 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #222 @ 0xde │ │ │ │ + movs r6, #14 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ mov r5, r2 │ │ │ │ @@ -430096,15 +430092,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3a393e │ │ │ │ ldr r0, [pc, #100] @ (3a39f0 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b.n 3a393e │ │ │ │ ldrd r7, r4, [r5, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr.w ip, [r5, #12] │ │ │ │ b.n 3a3934 │ │ │ │ ldr r3, [pc, #76] @ (3a39f4 ) │ │ │ │ @@ -430119,15 +430115,15 @@ │ │ │ │ bpl.n 3a393e │ │ │ │ ldr r0, [pc, #60] @ (3a39f8 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b.n 3a393e │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r6, r3] │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ @@ -430138,19 +430134,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r4, r1] │ │ │ │ lsls r2, r4, #3 │ │ │ │ strb r0, [r2, #13] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #110 @ 0x6e │ │ │ │ + movs r5, #158 @ 0x9e │ │ │ │ lsls r2, r2, #1 │ │ │ │ strb r4, [r6, r0] │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #144 @ 0x90 │ │ │ │ + movs r5, #192 @ 0xc0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r4, [pc, #476] @ (3a3bec ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -430222,15 +430218,15 @@ │ │ │ │ bpl.n 3a3a56 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #344] @ (3a3c08 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a3a56 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 3a3898 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3a3b7a │ │ │ │ @@ -430261,36 +430257,36 @@ │ │ │ │ bpl.n 3a3a68 │ │ │ │ ldr r1, [pc, #248] @ (3a3c0c ) │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [pc, #248] @ (3a3c10 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #184 @ 0xb8 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a3a68 │ │ │ │ ldr r3, [pc, #216] @ (3a3bfc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 3a3a68 │ │ │ │ ldr r1, [pc, #228] @ (3a3c14 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #228] @ (3a3c18 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #184 @ 0xb8 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a3a68 │ │ │ │ ldr r1, [pc, #220] @ (3a3c1c ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #220] @ (3a3c20 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #184 @ 0xb8 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a3a68 │ │ │ │ ldr r3, [pc, #208] @ (3a3c24 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a3a54 │ │ │ │ ldr r3, [pc, #156] @ (3a3bfc ) │ │ │ │ @@ -430300,30 +430296,30 @@ │ │ │ │ bpl.w 3a3a54 │ │ │ │ ldr r0, [pc, #188] @ (3a3c28 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ mov fp, r9 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a3a56 │ │ │ │ movs r0, #0 │ │ │ │ b.n 3a3a6a │ │ │ │ ldr r2, [pc, #124] @ (3a3bfc ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #20 │ │ │ │ bpl.w 3a3a68 │ │ │ │ ldr r1, [pc, #160] @ (3a3c2c ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #160] @ (3a3c30 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #184 @ 0xb8 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a3a68 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ ldr.w r0, [r7, #1256] @ 0x4e8 │ │ │ │ movw r4, #1023 @ 0x3ff │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ @@ -430343,15 +430339,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #96] @ (3a3c38 ) │ │ │ │ add r4, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ add.w r1, r4, #184 @ 0xb8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a3a68 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ str r0, [r2, r6] │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, r6] │ │ │ │ @@ -430360,39 +430356,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r6, r4] │ │ │ │ lsls r2, r4, #3 │ │ │ │ str r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #88 @ 0x58 │ │ │ │ + movs r5, #136 @ 0x88 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - tst r2, r2 │ │ │ │ + negs r2, r0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r5, #240 @ 0xf0 │ │ │ │ + movs r6, #32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - rors r6, r6 │ │ │ │ + tst r6, r4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r5, #136 @ 0x88 │ │ │ │ + movs r5, #184 @ 0xb8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - rors r4, r4 │ │ │ │ + tst r4, r2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r5, #38 @ 0x26 │ │ │ │ + movs r5, #86 @ 0x56 │ │ │ │ lsls r2, r2, #1 │ │ │ │ negs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #72 @ 0x48 │ │ │ │ + movs r4, #120 @ 0x78 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - sbcs r0, r3 │ │ │ │ + rors r0, r1 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r5, #10 │ │ │ │ + movs r5, #58 @ 0x3a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adcs r2, r2 │ │ │ │ + sbcs r2, r0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r5, #6 │ │ │ │ + movs r5, #54 @ 0x36 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w ip, [pc, #544] @ 3a3e70 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -430491,38 +430487,38 @@ │ │ │ │ bpl.n 3a3cba │ │ │ │ ldr r1, [pc, #332] @ (3a3e88 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #332] @ (3a3e8c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a3cba │ │ │ │ ldr r3, [pc, #304] @ (3a3e80 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.n 3a3cba │ │ │ │ ldr r3, [pc, #312] @ (3a3e90 ) │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [pc, #312] @ (3a3e94 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r3, #200 @ 0xc8 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a3cba │ │ │ │ movs r0, #0 │ │ │ │ b.n 3a3cbc │ │ │ │ ldr r4, [pc, #296] @ (3a3e98 ) │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [pc, #296] @ (3a3e9c ) │ │ │ │ add r4, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r4, #200 @ 0xc8 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a3cba │ │ │ │ ldr r3, [pc, #284] @ (3a3ea0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a3ce6 │ │ │ │ ldr r3, [pc, #240] @ (3a3e80 ) │ │ │ │ @@ -430533,15 +430529,15 @@ │ │ │ │ ldr r0, [pc, #268] @ (3a3ea4 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r7, r8 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3a3ce8 │ │ │ │ ldr.w r3, [r6, #1440] @ 0x5a0 │ │ │ │ cmp r3, fp │ │ │ │ bhi.n 3a3e44 │ │ │ │ ldr r2, [pc, #200] @ (3a3e80 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -430550,30 +430546,30 @@ │ │ │ │ bpl.w 3a3cba │ │ │ │ ldr r1, [pc, #228] @ (3a3ea8 ) │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [pc, #228] @ (3a3eac ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a3cba │ │ │ │ ldr r3, [pc, #168] @ (3a3e80 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 3a3cba │ │ │ │ ldr r5, [pc, #204] @ (3a3eb0 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #204] @ (3a3eb4 ) │ │ │ │ mov r2, r8 │ │ │ │ add r5, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ add.w r1, r5, #200 @ 0xc8 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a3cba │ │ │ │ ldr r3, [pc, #188] @ (3a3eb8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a3ca8 │ │ │ │ ldr r3, [pc, #120] @ (3a3e80 ) │ │ │ │ @@ -430583,29 +430579,29 @@ │ │ │ │ bpl.w 3a3ca8 │ │ │ │ ldr r0, [pc, #168] @ (3a3ebc ) │ │ │ │ mov r3, fp │ │ │ │ mov r2, r8 │ │ │ │ strd ip, sl, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3a3ca8 │ │ │ │ ldr r3, [pc, #88] @ (3a3e80 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 3a3cba │ │ │ │ ldr r1, [pc, #140] @ (3a3ec0 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #140] @ (3a3ec4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #200 @ 0xc8 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a3cba │ │ │ │ add r3, sp, #32 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r4, #1 │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r0, [r6, #1256] @ 0x4e8 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ @@ -430626,45 +430622,45 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #912] @ (3a4218 ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ - subs r7, #232 @ 0xe8 │ │ │ │ + ands r0, r3 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r5, #146 @ 0x92 │ │ │ │ + movs r5, #194 @ 0xc2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r7, #204 @ 0xcc │ │ │ │ + subs r7, #252 @ 0xfc │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r4, #218 @ 0xda │ │ │ │ + movs r5, #10 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r7, #180 @ 0xb4 │ │ │ │ + subs r7, #228 @ 0xe4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r4, #142 @ 0x8e │ │ │ │ + movs r4, #190 @ 0xbe │ │ │ │ lsls r2, r2, #1 │ │ │ │ adds r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #136 @ 0x88 │ │ │ │ + movs r3, #184 @ 0xb8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r7, #96 @ 0x60 │ │ │ │ + subs r7, #144 @ 0x90 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r5, #58 @ 0x3a │ │ │ │ + movs r5, #106 @ 0x6a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r7, #64 @ 0x40 │ │ │ │ + subs r7, #112 @ 0x70 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r4, #124 @ 0x7c │ │ │ │ + movs r4, #172 @ 0xac │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r5, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #118 @ 0x76 │ │ │ │ + movs r3, #166 @ 0xa6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, #240 @ 0xf0 │ │ │ │ + subs r7, #32 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r4, #118 @ 0x76 │ │ │ │ + movs r4, #166 @ 0xa6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #232] @ 3a3fc0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -430674,15 +430670,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [r0, #1256] @ 0x4e8 │ │ │ │ mov r4, r0 │ │ │ │ add.w ip, r3, #12288 @ 0x3000 │ │ │ │ ldr.w r0, [r3, #932] @ 0x3a4 │ │ │ │ cbz r0, 3a3f4e │ │ │ │ ldr.w r3, [ip, #3320] @ 0xcf8 │ │ │ │ movs r2, #0 │ │ │ │ @@ -430700,15 +430696,15 @@ │ │ │ │ ldr r1, [pc, #172] @ (3a3fd4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1929 @ 0x789 │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -430745,25 +430741,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r6, #70 @ 0x46 │ │ │ │ + subs r6, #118 @ 0x76 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r0, r7, r6 │ │ │ │ + adds r0, r5, r7 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, r4, r7 │ │ │ │ + subs r2, r2, r0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, #2 │ │ │ │ + subs r6, #50 @ 0x32 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r4, #20 │ │ │ │ + movs r4, #68 @ 0x44 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r4, r0, #5 │ │ │ │ + adds r4, r6, #5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r4, [sp, #432] @ 0x1b0 │ │ │ │ lsls r0, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -430833,15 +430829,15 @@ │ │ │ │ lsls r7, r2, #20 │ │ │ │ bpl.n 3a401c │ │ │ │ ldr r0, [pc, #460] @ (3a4260 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, sl │ │ │ │ strd ip, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a401c │ │ │ │ movs r0, #0 │ │ │ │ b.n 3a401e │ │ │ │ ldr.w r3, [r6, #1256] @ 0x4e8 │ │ │ │ mov.w r2, #1 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ add.w r7, r3, #968 @ 0x3c8 │ │ │ │ @@ -430906,31 +430902,31 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 3a401c │ │ │ │ ldr r0, [pc, #256] @ (3a4268 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a401c │ │ │ │ ldr r0, [pc, #248] @ (3a426c ) │ │ │ │ mov r3, ip │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a401c │ │ │ │ ldr r2, [pc, #216] @ (3a4258 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #20 │ │ │ │ bpl.w 3a401c │ │ │ │ ldr r0, [pc, #228] @ (3a4270 ) │ │ │ │ mov r2, r3 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a401c │ │ │ │ ldr r3, [pc, #200] @ (3a4264 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a40a4 │ │ │ │ ldr r3, [pc, #208] @ (3a4274 ) │ │ │ │ @@ -430943,15 +430939,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3a40a4 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #184] @ (3a4278 ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3a40a4 │ │ │ │ ldrb.w r3, [r9] │ │ │ │ b.n 3a4152 │ │ │ │ ldr r3, [pc, #136] @ (3a4264 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -430968,15 +430964,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 3a40a4 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #120] @ (3a427c ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b.n 3a41cc │ │ │ │ ldr r1, [pc, #108] @ (3a4280 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3a4152 │ │ │ │ @@ -430988,48 +430984,48 @@ │ │ │ │ strd r6, r0, [sp, #20] │ │ │ │ strd ip, lr, [sp, #12] │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #76] @ (3a4284 ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrb.w r3, [r9] │ │ │ │ b.n 3a4152 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [pc, #712] @ (3a4518 ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #608] @ (3a44b8 ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #520] @ (3a4468 ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ - movs r2, #252 @ 0xfc │ │ │ │ + movs r3, #44 @ 0x2c │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #94 @ 0x5e │ │ │ │ + movs r3, #142 @ 0x8e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, r6, #3 │ │ │ │ + subs r6, r4, #4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r1, #212 @ 0xd4 │ │ │ │ + movs r2, #4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ mov r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #8 │ │ │ │ + movs r2, #56 @ 0x38 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r1, #198 @ 0xc6 │ │ │ │ + movs r1, #246 @ 0xf6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r7, [pc, #224] @ (3a4364 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #246 @ 0xf6 │ │ │ │ + movs r2, #38 @ 0x26 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #440] @ (3a4454 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -431119,15 +431115,15 @@ │ │ │ │ ldr.w r3, [r3, #932] @ 0x3a4 │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 3a42c4 │ │ │ │ movs r0, #2 │ │ │ │ b.n 3a42c6 │ │ │ │ ldr r0, [pc, #228] @ (3a446c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a42c4 │ │ │ │ ldr r3, [pc, #212] @ (3a4468 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3a4406 │ │ │ │ movs r0, #0 │ │ │ │ @@ -431144,15 +431140,15 @@ │ │ │ │ bne.n 3a442c │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 3a42c4 │ │ │ │ ldr r0, [pc, #180] @ (3a4470 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a42c4 │ │ │ │ ldr.w lr, [pc, #172] @ 3a4474 │ │ │ │ ldr.w r7, [r5, lr] │ │ │ │ ldrh.w lr, [r7] │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 3a436e │ │ │ │ ldr.w lr, [pc, #132] @ 3a4460 │ │ │ │ @@ -431162,15 +431158,15 @@ │ │ │ │ beq.n 3a436e │ │ │ │ strd r2, ip, [sp] │ │ │ │ and.w r2, r0, #1 │ │ │ │ ldr r0, [pc, #132] @ (3a4478 ) │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3a439a │ │ │ │ b.n 3a436e │ │ │ │ ldr r3, [pc, #116] @ (3a447c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -431180,30 +431176,30 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3a439a │ │ │ │ ldr r0, [pc, #100] @ (3a4480 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3a439a │ │ │ │ b.n 3a436e │ │ │ │ ldr r2, [pc, #76] @ (3a447c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3a43b4 │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3a43b4 │ │ │ │ ldr r0, [pc, #72] @ (3a4484 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a436e │ │ │ │ ldr r3, [pc, #24] @ (3a4460 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.n 3a43b4 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -431215,27 +431211,27 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #872] @ (3a47d0 ) │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #112 @ 0x70 │ │ │ │ + movs r1, #160 @ 0xa0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r2, #14 │ │ │ │ + movs r2, #62 @ 0x3e │ │ │ │ lsls r2, r2, #1 │ │ │ │ strb r4, [r1, #9] │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #100 @ 0x64 │ │ │ │ + movs r1, #148 @ 0x94 │ │ │ │ lsls r2, r2, #1 │ │ │ │ strb r4, [r2, #15] │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #242 @ 0xf2 │ │ │ │ + movs r1, #34 @ 0x22 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r0, #210 @ 0xd2 │ │ │ │ + movs r1, #2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ mov r4, r2 │ │ │ │ mov sl, r2 │ │ │ │ @@ -431349,15 +431345,15 @@ │ │ │ │ bpl.n 3a452e │ │ │ │ ldr r1, [pc, #192] @ (3a467c ) │ │ │ │ ldr r0, [pc, #196] @ (3a4680 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #284 @ 0x11c │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a452e │ │ │ │ ldr.w r3, [r7, #1256] @ 0x4e8 │ │ │ │ mov.w r6, #656 @ 0x290 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ add.w r3, r3, #12288 @ 0x3000 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ ldr.w r3, [r3, #3320] @ 0xcf8 │ │ │ │ @@ -431392,43 +431388,43 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ mla r0, ip, r6, r0 │ │ │ │ bl 3a8154 │ │ │ │ b.n 3a45ea │ │ │ │ ldr r0, [pc, #64] @ (3a4684 ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a4570 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #52] @ (3a4688 ) │ │ │ │ mov r3, fp │ │ │ │ mov.w r2, #544 @ 0x220 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 288a0c │ │ │ │ bx r0 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #116 @ 0x74 │ │ │ │ + subs r0, #164 @ 0xa4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ mov lr, sl │ │ │ │ lsls r2, r4, #3 │ │ │ │ mov r2, lr │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #108 @ 0x6c │ │ │ │ + adds r7, #156 @ 0x9c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - movs r0, #92 @ 0x5c │ │ │ │ + movs r0, #140 @ 0x8c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, r4, #6 │ │ │ │ + subs r6, r2, #7 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r0, r3, #24 │ │ │ │ + asrs r0, r1, #25 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #172] @ (3a474c ) │ │ │ │ @@ -431486,26 +431482,26 @@ │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r7, [sp, #12] │ │ │ │ str.w r8, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 3a46c4 │ │ │ │ add lr, pc │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r0, #4 │ │ │ │ + subs r6, r6, #4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr.w ip, [pc, #128] @ 3a47f4 │ │ │ │ @@ -431562,15 +431558,15 @@ │ │ │ │ beq.n 3a47c0 │ │ │ │ b.n 3a47be │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ add r4, r5 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #148 @ 0x94 │ │ │ │ + adds r5, #196 @ 0xc4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ mvns r0, r4 │ │ │ │ lsls r2, r4, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -431788,21 +431784,21 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 3a4a4e │ │ │ │ ldr r0, [pc, #108] @ (3a4ab4 ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3a511e │ │ │ │ add.w r0, r8, #1 │ │ │ │ ldr.w r1, [r7, #1456] @ 0x5b0 │ │ │ │ - bl 8a35f4 │ │ │ │ + bl 8a3624 │ │ │ │ ldr.w r2, [r7, #1312] @ 0x520 │ │ │ │ ubfx r3, r1, #0, #15 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ eor.w r3, r2, r3, lsl #5 │ │ │ │ ands r3, r1 │ │ │ │ eors r3, r2 │ │ │ │ @@ -431823,17 +431819,17 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ rors r6, r7 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - adds r3, #16 │ │ │ │ + adds r3, #64 @ 0x40 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r0, r0, r2 │ │ │ │ + subs r0, r6, r2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr.w r3, [pc, #3108] @ 3a56e0 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 3a4ad4 │ │ │ │ ldr.w r3, [pc, #3100] @ 3a56e4 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -431993,15 +431989,15 @@ │ │ │ │ bpl.w 3a4a56 │ │ │ │ ldr.w r1, [pc, #2720] @ 3a56e8 │ │ │ │ ldr.w r0, [pc, #2720] @ 3a56ec │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add.w r1, r1, #384 @ 0x180 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a4a56 │ │ │ │ ldr.w r3, [r7, #1288] @ 0x508 │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.w 3a4a56 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -432014,15 +432010,15 @@ │ │ │ │ ldr.w r3, [pc, #2656] @ 3a56e4 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3a4a56 │ │ │ │ ldr.w r0, [pc, #2656] @ 3a56f4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a4a56 │ │ │ │ ldr.w r2, [r7, #1288] @ 0x508 │ │ │ │ movs r3, #0 │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ strd r3, r3, [sp, #184] @ 0xb8 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ @@ -432125,15 +432121,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 3a4a4e │ │ │ │ ldr.w r0, [pc, #2356] @ 3a5700 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a4a4e │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r1, [sp, #220] @ 0xdc │ │ │ │ ldr r4, [sp, #228] @ 0xe4 │ │ │ │ ldrh.w r5, [sp, #218] @ 0xda │ │ │ │ ldrh.w r6, [sp, #226] @ 0xe2 │ │ │ │ @@ -432292,15 +432288,15 @@ │ │ │ │ ldr.w r3, [pc, #1864] @ 3a56e4 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 3a4a56 │ │ │ │ ldr.w r0, [pc, #1884] @ 3a5708 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a4a56 │ │ │ │ ldr.w r2, [r7, #1288] @ 0x508 │ │ │ │ movs r3, #0 │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ strd r3, r3, [sp, #176] @ 0xb0 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ strd r3, r3, [sp, #184] @ 0xb8 │ │ │ │ @@ -432439,15 +432435,15 @@ │ │ │ │ bpl.w 3a49a2 │ │ │ │ ldr.w r1, [pc, #1492] @ 3a5710 │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r0, [pc, #1488] @ 3a5714 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #324 @ 0x144 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a49a2 │ │ │ │ mov r1, r0 │ │ │ │ mov.w sl, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ str r5, [sp, #0] │ │ │ │ strd sl, fp, [sp, #8] │ │ │ │ @@ -432465,15 +432461,15 @@ │ │ │ │ ldr.w r3, [r7, #1468] @ 0x5bc │ │ │ │ adds r2, r4, r2 │ │ │ │ ldr.w r0, [pc, #1416] @ 3a571c │ │ │ │ add r1, pc │ │ │ │ adc.w r3, r3, #0 │ │ │ │ add.w r1, r1, #324 @ 0x144 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 3a49a2 │ │ │ │ ldr.w r3, [pc, #1336] @ 3a56e4 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 3a49a2 │ │ │ │ ldr.w r2, [pc, #1380] @ 3a5720 │ │ │ │ @@ -432504,21 +432500,21 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3a4a56 │ │ │ │ ldr.w r0, [pc, #1316] @ 3a5734 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a4a56 │ │ │ │ ldr.w r0, [pc, #1304] @ 3a5738 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ subs r3, r6, #1 │ │ │ │ cmp r3, #44 @ 0x2c │ │ │ │ bhi.n 3a51e4 │ │ │ │ add r2, pc, #8 @ (adr r2, 3a523c ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r2, r3 │ │ │ │ bx r2 │ │ │ │ @@ -432630,29 +432626,29 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #956] @ (3a5740 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r1, #368 @ 0x170 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 3a4a56 │ │ │ │ ldr.w r2, [r7, #1288] @ 0x508 │ │ │ │ and.w r2, r2, #2 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 3a5802 │ │ │ │ ldr r3, [pc, #828] @ (3a56e4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 3a4a4e │ │ │ │ ldr r0, [pc, #908] @ (3a5744 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 3a4a4e │ │ │ │ sub.w r3, r4, #8192 @ 0x2000 │ │ │ │ cmp.w r3, #57344 @ 0xe000 │ │ │ │ bcc.w 3a4d8e │ │ │ │ ldr r3, [pc, #788] @ (3a56e4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -432660,26 +432656,26 @@ │ │ │ │ bpl.w 3a4a4e │ │ │ │ ldr r1, [pc, #872] @ (3a5748 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #872] @ (3a574c ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #400 @ 0x190 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 3a4a4e │ │ │ │ ldr r3, [pc, #752] @ (3a56e4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 3a4a56 │ │ │ │ ldr r0, [pc, #840] @ (3a5750 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 3a4a56 │ │ │ │ ldr r2, [pc, #832] @ (3a5754 ) │ │ │ │ ldr r3, [pc, #784] @ (3a5724 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ @@ -432691,27 +432687,27 @@ │ │ │ │ ldr r0, [pc, #816] @ (3a575c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #324 @ 0x144 │ │ │ │ add sp, #244 @ 0xf4 │ │ │ │ vpop {d8-d9} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr r3, [pc, #672] @ (3a56e4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 3a4a56 │ │ │ │ ldr r1, [pc, #780] @ (3a5760 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #780] @ (3a5764 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #384 @ 0x180 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 3a4a56 │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #192] @ 0xc0 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ @@ -432757,15 +432753,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 3a4a56 │ │ │ │ ldr r0, [pc, #632] @ (3a5768 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 3a4a56 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a4a56 │ │ │ │ ldr r3, [pc, #612] @ (3a576c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -432775,29 +432771,29 @@ │ │ │ │ ldr r3, [pc, #460] @ (3a56e4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3a4a56 │ │ │ │ ldr r0, [pc, #588] @ (3a5770 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 3a4a56 │ │ │ │ ldr r3, [pc, #580] @ (3a5774 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a4e48 │ │ │ │ ldr r3, [pc, #420] @ (3a56e4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3a4e48 │ │ │ │ ldr r0, [pc, #556] @ (3a5778 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a4e48 │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [pc, #548] @ (3a577c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a5022 │ │ │ │ @@ -432806,15 +432802,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 3a5022 │ │ │ │ ldr r0, [pc, #524] @ (3a5780 ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b.n 3a5022 │ │ │ │ ldrd r5, r4, [sp, #216] @ 0xd8 │ │ │ │ cmp r4, #0 │ │ │ │ uxth r1, r5 │ │ │ │ it lt │ │ │ │ lsrlt r5, r5, #16 │ │ │ │ @@ -432849,15 +432845,15 @@ │ │ │ │ ands.w r3, r3, #32768 @ 0x8000 │ │ │ │ beq.w 3a5082 │ │ │ │ ldr r0, [pc, #420] @ (3a578c ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r0, [r7, #1256] @ 0x4e8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #28] │ │ │ │ b.n 3a5086 │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [pc, #400] @ (3a5790 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -432869,15 +432865,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3a5036 │ │ │ │ ldr r0, [pc, #376] @ (3a5794 ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b.n 3a5036 │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [pc, #360] @ (3a5798 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -432887,15 +432883,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3a504a │ │ │ │ ldr r0, [pc, #336] @ (3a579c ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b.n 3a504a │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a5022 │ │ │ │ @@ -432930,127 +432926,127 @@ │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #240] @ (3a57a0 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #240] @ (3a57a4 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #368 @ 0x170 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 3a4a56 │ │ │ │ ldr r3, [pc, #32] @ (3a56e4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 3a4a56 │ │ │ │ ldr r0, [pc, #212] @ (3a57a8 ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 3a4a56 │ │ │ │ nop │ │ │ │ ldr r0, [r0, #16] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #218 @ 0xda │ │ │ │ + adds r1, #10 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r6, r5, #26 │ │ │ │ + asrs r6, r3, #27 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r2, #12] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r1, r6 │ │ │ │ + subs r2, r7, r6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ @ instruction: 0xfa65ffff │ │ │ │ - cmp r7, #138 @ 0x8a │ │ │ │ + cmp r7, #186 @ 0xba │ │ │ │ lsls r5, r4, #1 │ │ │ │ - subs r0, r1, #7 │ │ │ │ + subs r0, r7, #7 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r6, #98 @ 0x62 │ │ │ │ + cmp r6, #146 @ 0x92 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r6, r5, r4 │ │ │ │ + adds r6, r3, r5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r5, #64 @ 0x40 │ │ │ │ + cmp r5, #112 @ 0x70 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - cmp r3, #228 @ 0xe4 │ │ │ │ + cmp r4, #20 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r6, r2, #4 │ │ │ │ + adds r6, r0, #5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r3, #146 @ 0x92 │ │ │ │ + cmp r3, #194 @ 0xc2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r0, r1, #21 │ │ │ │ + asrs r0, r7, #21 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r1, #226 @ 0xe2 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #74 @ 0x4a │ │ │ │ + cmp r3, #122 @ 0x7a │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r4, r5, #19 │ │ │ │ + asrs r4, r3, #20 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r5, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r2, #0 │ │ │ │ + adds r0, r0, #1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r5, #19 │ │ │ │ + asrs r4, r3, #20 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r1, #164 @ 0xa4 │ │ │ │ + cmp r1, #212 @ 0xd4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r6, r3, r1 │ │ │ │ + adds r6, r1, r2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r6, #8 │ │ │ │ + asrs r4, r4, #9 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r1, #70 @ 0x46 │ │ │ │ + cmp r1, #118 @ 0x76 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r4, r2, r6 │ │ │ │ + adds r4, r0, r7 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r4, #22 │ │ │ │ + asrs r6, r2, #23 │ │ │ │ lsls r2, r2, #1 │ │ │ │ adds r7, #144 @ 0x90 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - cmp r0, #252 @ 0xfc │ │ │ │ + cmp r1, #44 @ 0x2c │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r6, r7, #9 │ │ │ │ + asrs r6, r5, #10 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r0, #210 @ 0xd2 │ │ │ │ + cmp r1, #2 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - adds r4, r6, r0 │ │ │ │ + adds r4, r4, r1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r3, #19 │ │ │ │ + asrs r2, r1, #20 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r4, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r2, #11 │ │ │ │ + asrs r0, r0, #12 │ │ │ │ lsls r2, r2, #1 │ │ │ │ str r4, [r7, r5] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #22 │ │ │ │ + asrs r4, r0, #23 │ │ │ │ lsls r2, r2, #1 │ │ │ │ asrs r0, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #8 │ │ │ │ + asrs r2, r4, #9 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r1, #116] @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #80] @ (3a57dc ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #16 │ │ │ │ + asrs r2, r6, #16 │ │ │ │ lsls r2, r2, #1 │ │ │ │ strb r4, [r5, #11] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #5 │ │ │ │ + asrs r2, r6, #5 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #15 │ │ │ │ + asrs r4, r5, #16 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r6, #118 @ 0x76 │ │ │ │ + movs r6, #166 @ 0xa6 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r4, r7, #19 │ │ │ │ + asrs r4, r5, #20 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r0, r3, #7 │ │ │ │ + asrs r0, r1, #8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsrs r5, r5, #16 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3a50e0 │ │ │ │ ldr.w r3, [pc, #1080] @ 3a5bf0 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -433100,15 +433096,15 @@ │ │ │ │ bpl.w 3a4a4e │ │ │ │ ldr r1, [pc, #956] @ (3a5bf8 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #956] @ (3a5bfc ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #340 @ 0x154 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 3a4a4e │ │ │ │ ldr r3, [pc, #944] @ (3a5c00 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a4dfe │ │ │ │ ldr r3, [pc, #916] @ (3a5bf4 ) │ │ │ │ @@ -433118,15 +433114,15 @@ │ │ │ │ bpl.w 3a4dfe │ │ │ │ ldr r0, [pc, #920] @ (3a5c04 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, r4, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.w 3a4dfe │ │ │ │ ldr r2, [pc, #900] @ (3a5c08 ) │ │ │ │ ldr.w r1, [r9, r2] │ │ │ │ ldrh r2, [r1, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3a4ebe │ │ │ │ @@ -433136,15 +433132,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 3a4ebe │ │ │ │ ldr r0, [pc, #876] @ (3a5c0c ) │ │ │ │ mov r2, r3 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.w 3a4ebe │ │ │ │ ldr r3, [pc, #860] @ (3a5c10 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a4f7c │ │ │ │ @@ -433159,15 +433155,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r4, #8, #12 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 3a4f7c │ │ │ │ ldr r3, [pc, #808] @ (3a5c18 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a4a10 │ │ │ │ ldr r3, [pc, #760] @ (3a5bf4 ) │ │ │ │ @@ -433175,15 +433171,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3a4a10 │ │ │ │ ldr r0, [pc, #784] @ (3a5c1c ) │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 3a4a10 │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ ldr r5, [sp, #188] @ 0xbc │ │ │ │ str r5, [sp, #92] @ 0x5c │ │ │ │ @@ -433274,15 +433270,15 @@ │ │ │ │ bpl.w 3a4a56 │ │ │ │ ldr r1, [pc, #524] @ (3a5c20 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #524] @ (3a5c24 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #384 @ 0x180 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 3a4a56 │ │ │ │ ldr.w lr, [pc, #512] @ 3a5c28 │ │ │ │ ldr.w r2, [r9, lr] │ │ │ │ ldrh.w lr, [r2] │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.w 3a4c0e │ │ │ │ ldr.w lr, [pc, #440] @ 3a5bf4 │ │ │ │ @@ -433295,15 +433291,15 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r1, [r7, #1288] @ 0x508 │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ b.w 3a4c0e │ │ │ │ ldr r0, [pc, #444] @ (3a5c30 ) │ │ │ │ ldr.w r0, [r9, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -433311,15 +433307,15 @@ │ │ │ │ ldr r0, [pc, #372] @ (3a5bf4 ) │ │ │ │ ldr.w r0, [r9, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r5, r0, #16 │ │ │ │ bpl.w 3a4cd8 │ │ │ │ ldr r0, [pc, #420] @ (3a5c34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrd r2, r3, [sp, #176] @ 0xb0 │ │ │ │ b.w 3a4cd8 │ │ │ │ ldr r3, [pc, #408] @ (3a5c38 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a4d76 │ │ │ │ @@ -433332,15 +433328,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 3a4d76 │ │ │ │ ldr r3, [pc, #364] @ (3a5c40 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a4fe0 │ │ │ │ ldr r3, [pc, #276] @ (3a5bf4 ) │ │ │ │ @@ -433348,15 +433344,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3a4fe0 │ │ │ │ ldr r0, [pc, #340] @ (3a5c44 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ b.w 3a4fe0 │ │ │ │ ldr r3, [pc, #328] @ (3a5c48 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a5302 │ │ │ │ @@ -433370,15 +433366,15 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ubfx r3, r4, #8, #12 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r0, [r7, #1256] @ 0x4e8 │ │ │ │ b.w 3a5304 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ b.n 3a57ca │ │ │ │ ldr r3, [pc, #268] @ (3a5c50 ) │ │ │ │ @@ -433392,25 +433388,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3a5112 │ │ │ │ ldr r0, [pc, #244] @ (3a5c54 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r0, [r7, #1256] @ 0x4e8 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.w 3a5112 │ │ │ │ ldr r0, [pc, #224] @ (3a5c58 ) │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ b.n 3a57dc │ │ │ │ ldr.w r3, [r7, #1256] @ 0x4e8 │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [sp, #160] @ 0xa0 │ │ │ │ mov.w r5, #656 @ 0x290 │ │ │ │ add.w r3, r3, #12288 @ 0x3000 │ │ │ │ @@ -433430,83 +433426,83 @@ │ │ │ │ bpl.w 3a4a4e │ │ │ │ ldr r1, [pc, #148] @ (3a5c5c ) │ │ │ │ ldr r0, [pc, #152] @ (3a5c60 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add.w r1, r1, #400 @ 0x190 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.w 3a4a4e │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #132] @ (3a5c64 ) │ │ │ │ movs r0, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1236 @ 0x4d4 │ │ │ │ blx 288a0c │ │ │ │ ldr r0, [r1, #116] @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #234 @ 0xea │ │ │ │ + movs r5, #26 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsrs r0, r3, #23 │ │ │ │ + lsrs r0, r1, #24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #11 │ │ │ │ + asrs r0, r4, #12 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsrs r0, r5, #31 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r6, #7 │ │ │ │ + asrs r4, r4, #8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r4, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #29 │ │ │ │ + lsrs r0, r5, #30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r0, #8 │ │ │ │ + asrs r0, r6, #8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r3, #18 │ │ │ │ + movs r3, #66 @ 0x42 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r0, r2, #10 │ │ │ │ + asrs r0, r0, #11 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r7, [pc, #960] @ (3a5fec ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #7 │ │ │ │ + asrs r4, r7, #7 │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r2, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #8 │ │ │ │ + asrs r2, r5, #9 │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r4, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #9 │ │ │ │ + asrs r2, r0, #10 │ │ │ │ lsls r2, r2, #1 │ │ │ │ asrs r0, r5, #26 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #11 │ │ │ │ + asrs r2, r4, #12 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r4, [r3, #56] @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #23 │ │ │ │ + lsrs r0, r1, #24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r5, [pc, #80] @ (3a5ca4 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #26 │ │ │ │ + lsrs r0, r7, #26 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r4, r4, #23 │ │ │ │ + lsrs r4, r2, #24 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r1, #96 @ 0x60 │ │ │ │ + movs r1, #144 @ 0x90 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - asrs r0, r6, #7 │ │ │ │ + asrs r0, r4, #8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r6, r1, #2 │ │ │ │ + lsls r6, r7, #2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w r4, [pc, #1072] @ 3a60ac │ │ │ │ @@ -433587,15 +433583,15 @@ │ │ │ │ ldr r0, [pc, #884] @ (3a60bc ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a5cb2 │ │ │ │ cmp r2, #149 @ 0x95 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.w 3a5e84 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcc.n 3a5e0e │ │ │ │ @@ -433666,26 +433662,26 @@ │ │ │ │ ldr r1, [pc, #660] @ (3a60c0 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #660] @ (3a60c4 ) │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a5d26 │ │ │ │ ldr r1, [pc, #644] @ (3a60c8 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #644] @ (3a60cc ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r1, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ mov r3, r6 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a5ca4 │ │ │ │ ldr r3, [pc, #628] @ (3a60d0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a5cb2 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ @@ -433694,15 +433690,15 @@ │ │ │ │ ldr r0, [pc, #612] @ (3a60d4 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a5cb2 │ │ │ │ cmp.w r2, #320 @ 0x140 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.w 3a5fd0 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcc.w 3a5c94 │ │ │ │ @@ -433738,15 +433734,15 @@ │ │ │ │ ldr r1, [pc, #480] @ (3a60d8 ) │ │ │ │ movs r2, #8 │ │ │ │ ldr r0, [pc, #480] @ (3a60dc ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #444 @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a5d26 │ │ │ │ str.w r9, [r1, #1308] @ 0x51c │ │ │ │ bic.w r3, r8, #1 │ │ │ │ ldr.w r2, [r1, #1316] @ 0x524 │ │ │ │ mov r7, r9 │ │ │ │ ldr.w r0, [r0, #1312] @ 0x520 │ │ │ │ str.w r3, [r1, #1304] @ 0x518 │ │ │ │ @@ -433802,15 +433798,15 @@ │ │ │ │ ldr r1, [pc, #292] @ (3a60e0 ) │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ ldr r0, [pc, #292] @ (3a60e4 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #444 @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a5d26 │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ movt r3, #65535 @ 0xffff │ │ │ │ adds r3, r2, r3 │ │ │ │ sbc.w r2, r6, #0 │ │ │ │ cmp r3, #48 @ 0x30 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ @@ -433830,15 +433826,15 @@ │ │ │ │ ldr r1, [pc, #220] @ (3a60e8 ) │ │ │ │ movs r2, #148 @ 0x94 │ │ │ │ ldr r0, [pc, #220] @ (3a60ec ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a5d26 │ │ │ │ ldr.w r3, [r0, #1256] @ 0x4e8 │ │ │ │ ldr.w r3, [r3, #1056] @ 0x420 │ │ │ │ lsls r0, r3, #25 │ │ │ │ bmi.n 3a5f42 │ │ │ │ ldr r3, [pc, #132] @ (3a60b0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -433848,15 +433844,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (3a60f0 ) │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ ldr r0, [pc, #184] @ (3a60f4 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a5d26 │ │ │ │ str.w r8, [r0, #1308] @ 0x51c │ │ │ │ b.n 3a5d26 │ │ │ │ ldr.w r2, [r0, #1308] @ 0x51c │ │ │ │ bic.w r3, r8, #1 │ │ │ │ ldr.w r0, [r0, #1312] @ 0x520 │ │ │ │ ldr.w r7, [r1, #1316] @ 0x524 │ │ │ │ @@ -433889,38 +433885,38 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #6 │ │ │ │ + asrs r4, r7, #6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, r6, #3 │ │ │ │ + subs r6, r4, #4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - stc2l 0, cr0, [r8], {81} @ 0x51 │ │ │ │ - subs r0, r4, #3 │ │ │ │ + ldc2l 0, cr0, [r8], #324 @ 0x144 │ │ │ │ + subs r0, r2, #4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - stc2l 0, cr0, [ip], #324 @ 0x144 │ │ │ │ + ldc2 0, cr0, [ip, #-324] @ 0xfffffebc │ │ │ │ strh r4, [r7, r1] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #32 │ │ │ │ + asrs r2, r0, #1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, r5, #0 │ │ │ │ + subs r4, r3, #1 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xfbfe0051 │ │ │ │ - adds r6, r4, #5 │ │ │ │ + stc2 0, cr0, [lr], #-324 @ 0xfffffebc │ │ │ │ + adds r6, r2, #6 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xfb380051 │ │ │ │ - adds r0, r3, #4 │ │ │ │ + @ instruction: 0xfb680051 │ │ │ │ + adds r0, r1, #5 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xfaea0051 │ │ │ │ - adds r2, r5, #3 │ │ │ │ + @ instruction: 0xfb1a0051 │ │ │ │ + adds r2, r3, #4 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xfabc0051 │ │ │ │ + @ instruction: 0xfaec0051 │ │ │ │ ldr.w r2, [r0, #1276] @ 0x4fc │ │ │ │ lsls r3, r2, #31 │ │ │ │ bmi.n 3a610e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -433989,15 +433985,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [sp, #96] @ 0x60 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ ldrd r0, r1, [sp, #92] @ 0x5c │ │ │ │ strd r2, r3, [sp, #72] @ 0x48 │ │ │ │ ldr r6, [sp, #148] @ 0x94 │ │ │ │ stmia.w r5, {r0, r1} │ │ │ │ - bl 87efe8 │ │ │ │ + bl 87f018 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r7, [pc, #376] @ (3a6358 ) │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ add r7, pc │ │ │ │ cbnz r3, 3a61f4 │ │ │ │ ldr r3, [pc, #368] @ (3a635c ) │ │ │ │ @@ -434036,15 +434032,15 @@ │ │ │ │ add.w r1, sp, #63 @ 0x3f │ │ │ │ movs r4, #1 │ │ │ │ movs r5, #0 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ bl 52bf6c │ │ │ │ - bl 87efe8 │ │ │ │ + bl 87f018 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a6330 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 3a62d0 │ │ │ │ ldrb.w r3, [sp, #63] @ 0x3f │ │ │ │ @@ -434095,15 +434091,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3a626c │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #124] @ (3a6364 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87707c │ │ │ │ + bl 8770ac │ │ │ │ b.n 3a626c │ │ │ │ ldrb r3, [r2, #25] │ │ │ │ cbz r3, 3a630a │ │ │ │ ldrb r3, [r2, #20] │ │ │ │ cbz r3, 3a630a │ │ │ │ ldr r0, [r2, #32] │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ @@ -434149,19 +434145,19 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldrsb r0, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #20 │ │ │ │ lsls r2, r4, #3 │ │ │ │ movs r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r1, r7 │ │ │ │ + subs r0, r7, r7 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r2, [r4, #36] @ 0x24 │ │ │ │ + str r2, [r2, #40] @ 0x28 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r6, [r6, #36] @ 0x24 │ │ │ │ + str r6, [r4, #40] @ 0x28 │ │ │ │ lsls r0, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r4, [pc, #540] @ (3a65a8 ) │ │ │ │ @@ -434217,15 +434213,15 @@ │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ strd r2, r2, [r3] │ │ │ │ strb.w r6, [sp, #120] @ 0x78 │ │ │ │ ldmia.w r3, {r0, r1} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmia.w r3, {r0, r1} │ │ │ │ - bl 87efe8 │ │ │ │ + bl 87f018 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 3a6440 │ │ │ │ ldr r3, [pc, #384] @ (3a65b4 ) │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -434264,15 +434260,15 @@ │ │ │ │ vldr d7, [sp, #104] @ 0x68 │ │ │ │ vstr d9, [sp, #16] │ │ │ │ ldmia r1, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ vstr d7, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ bl 52bf6c │ │ │ │ - bl 87efe8 │ │ │ │ + bl 87f018 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a657e │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 3a64c0 │ │ │ │ dmb ish │ │ │ │ @@ -434345,15 +434341,15 @@ │ │ │ │ b.n 3a6474 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #80] @ (3a65bc ) │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87707c │ │ │ │ + bl 8770ac │ │ │ │ b.n 3a64c0 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ (3a65c0 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #64] @ (3a65c4 ) │ │ │ │ ldr r0, [pc, #64] @ (3a65c8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -434376,19 +434372,19 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldrsb r0, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #148 @ 0x94 │ │ │ │ lsls r2, r4, #3 │ │ │ │ movs r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r7, r5 │ │ │ │ + adds r2, r5, r6 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - str r4, [r2, #0] │ │ │ │ + str r4, [r0, #4] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r0, [r5, #0] │ │ │ │ + str r0, [r3, #4] │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldrd r2, r3, [r0, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 3a65f0 │ │ │ │ mov.w ip, r3, lsr #31 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ strb.w ip, [r0, #648] @ 0x288 │ │ │ │ @@ -434463,15 +434459,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ orrs r1, r3 │ │ │ │ str.w r1, [r0, #156] @ 0x9c │ │ │ │ bl 3a65cc │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6ececc │ │ │ │ + b.w 6ecefc │ │ │ │ cmp lr, r1 │ │ │ │ it eq │ │ │ │ cmpeq r4, r2 │ │ │ │ beq.n 3a66d4 │ │ │ │ ldr r3, [pc, #56] @ (3a6704 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -434489,23 +434485,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (3a6708 ) │ │ │ │ ldr r0, [pc, #28] @ (3a670c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ nop │ │ │ │ movs r5, #66 @ 0x42 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r2, r0 │ │ │ │ + adds r2, r0, r1 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsrs r4, r7, #32 │ │ │ │ + lsrs r4, r5, #1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, #108 @ 0x6c │ │ │ │ mov r7, r0 │ │ │ │ @@ -434535,15 +434531,15 @@ │ │ │ │ adc.w r9, r3, r0, asr #31 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r0, r1, [sp, #92] @ 0x5c │ │ │ │ stmia.w r5, {r0, r1} │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 87efe8 │ │ │ │ + bl 87f018 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 3a6796 │ │ │ │ ldr r3, [pc, #416] @ (3a692c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -434579,15 +434575,15 @@ │ │ │ │ ldmia.w r5, {r0, r1} │ │ │ │ vstr d7, [sp, #24] │ │ │ │ vldr d7, [pc, #296] @ 3a6918 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ mov r0, fp │ │ │ │ vstr d7, [sp, #16] │ │ │ │ bl 52bf6c │ │ │ │ - bl 87efe8 │ │ │ │ + bl 87f018 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a68fe │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a689e │ │ │ │ @@ -434651,15 +434647,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3a6810 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #128] @ (3a6934 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87707c │ │ │ │ + bl 8770ac │ │ │ │ b.n 3a6810 │ │ │ │ movs r0, #0 │ │ │ │ b.n 3a6876 │ │ │ │ ldrb r3, [r2, #25] │ │ │ │ cbz r3, 3a68de │ │ │ │ ldrb r3, [r2, #20] │ │ │ │ cbz r3, 3a68de │ │ │ │ @@ -434704,19 +434700,19 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldrsb r0, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ lsls r2, r4, #3 │ │ │ │ movs r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #23 │ │ │ │ + asrs r2, r5, #24 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldrb r4, [r2, r2] │ │ │ │ + ldrb r4, [r0, r3] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrb r0, [r5, r2] │ │ │ │ + ldrb r0, [r3, r3] │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 003a6944 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -434741,15 +434737,15 @@ │ │ │ │ ldr r3, [r7, #40] @ 0x28 │ │ │ │ and.w r3, r3, #2 │ │ │ │ orrs r3, r4 │ │ │ │ mov.w r3, #0 │ │ │ │ ite ne │ │ │ │ movne.w r2, #262144 @ 0x40000 │ │ │ │ moveq.w r2, #131072 @ 0x20000 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ mov r1, r3 │ │ │ │ add.w ip, sl, r0 │ │ │ │ mov.w r3, #656 @ 0x290 │ │ │ │ mov lr, r2 │ │ │ │ mov fp, r1 │ │ │ │ mov r2, lr │ │ │ │ cmp r5, #4 │ │ │ │ @@ -434899,15 +434895,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r1, [sl, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ strd r5, r3, [sp, #8] │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a6a08 │ │ │ │ sub.w r3, lr, #69120 @ 0x10e00 │ │ │ │ orrs r3, r1 │ │ │ │ beq.w 3a6fb4 │ │ │ │ movw r3, #3585 @ 0xe01 │ │ │ │ movt r3, #1 │ │ │ │ cmp lr, r3 │ │ │ │ @@ -434978,25 +434974,25 @@ │ │ │ │ ldr.w r0, [pc, #1164] @ 3a70f0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r1, [sl, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, fp │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a69fe │ │ │ │ ldr.w r1, [pc, #1144] @ 3a70f4 │ │ │ │ mov r3, fp │ │ │ │ ldr.w r0, [pc, #1144] @ 3a70f8 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ b.n 3a69f0 │ │ │ │ mov.w r3, #3968 @ 0xf80 │ │ │ │ movt r3, #1 │ │ │ │ cmp r1, r0 │ │ │ │ it eq │ │ │ │ cmpeq lr, r3 │ │ │ │ @@ -435359,29 +435355,29 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, r4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #18 │ │ │ │ + lsls r2, r0, #19 │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r0, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r6, #12 │ │ │ │ + lsls r6, r4, #13 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r7, #9 │ │ │ │ + asrs r6, r5, #10 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldc 0, cr0, [r8, #324] @ 0x144 │ │ │ │ - lsrs r2, r1, #31 │ │ │ │ + stcl 0, cr0, [r8, #324] @ 0x144 │ │ │ │ + lsrs r2, r7, #31 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsrs r4, r6, #24 │ │ │ │ + lsrs r4, r4, #25 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - mrc2 0, 4, r0, cr10, cr1, {2} │ │ │ │ - mrc2 0, 5, r0, cr2, cr1, {2} │ │ │ │ + mcr2 0, 6, r0, cr10, cr1, {2} │ │ │ │ + mcr2 0, 7, r0, cr2, cr1, {2} │ │ │ │ │ │ │ │ 003a710c : │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 3a7120 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -435452,15 +435448,15 @@ │ │ │ │ ldr r3, [r6, #40] @ 0x28 │ │ │ │ and.w r3, r3, #2 │ │ │ │ orrs r3, r2 │ │ │ │ mov.w r3, #0 │ │ │ │ ite ne │ │ │ │ movne.w r2, #262144 @ 0x40000 │ │ │ │ moveq.w r2, #131072 @ 0x20000 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ mov.w r1, #656 @ 0x290 │ │ │ │ add.w ip, r7, r0 │ │ │ │ mov sl, r2 │ │ │ │ cmp r4, #4 │ │ │ │ str r3, [sp, #16] │ │ │ │ mul.w ip, r1, ip │ │ │ │ add.w r7, r6, ip │ │ │ │ @@ -435654,25 +435650,25 @@ │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #20] │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str.w r9, [sp] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a723c │ │ │ │ ldr.w r1, [pc, #1400] @ 3a79b4 │ │ │ │ mov r2, sl │ │ │ │ ldr.w r0, [pc, #1400] @ 3a79b8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r1, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a722e │ │ │ │ ldr.w r3, [pc, #1384] @ 3a79bc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a723c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -435683,15 +435679,15 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r7, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ strd r4, r3, [sp, #8] │ │ │ │ str.w r9, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a723c │ │ │ │ mov.w r0, #3968 @ 0xf80 │ │ │ │ movt r0, #1 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ cmpeq r2, r0 │ │ │ │ beq.w 3a75c4 │ │ │ │ @@ -435838,15 +435834,15 @@ │ │ │ │ ldr r1, [pc, #900] @ (3a79c4 ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #900] @ (3a79c8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [r7, #44] @ 0x2c │ │ │ │ b.n 3a73f0 │ │ │ │ ldrd r3, r1, [r7, #40] @ 0x28 │ │ │ │ lsls r6, r3, #31 │ │ │ │ bpl.w 3a73f0 │ │ │ │ ldr r3, [r7, #36] @ 0x24 │ │ │ │ tst.w r9, #1 │ │ │ │ @@ -435914,15 +435910,15 @@ │ │ │ │ ldr r1, [pc, #708] @ (3a79cc ) │ │ │ │ movs r2, #8 │ │ │ │ ldr r0, [pc, #708] @ (3a79d0 ) │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ adds r1, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [r7, #44] @ 0x2c │ │ │ │ b.n 3a73f0 │ │ │ │ cmp.w r2, #65536 @ 0x10000 │ │ │ │ sbcs.w r0, r3, #0 │ │ │ │ bcc.w 3a7626 │ │ │ │ movs r0, #128 @ 0x80 │ │ │ │ movt r0, #1 │ │ │ │ @@ -436154,34 +436150,34 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r2], #324 @ 0x144 │ │ │ │ - lsrs r6, r7, #10 │ │ │ │ + ldc2l 0, cr0, [r2], {81} @ 0x51 │ │ │ │ + lsrs r6, r5, #11 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3a77a4 │ │ │ │ + b.n 3a7804 │ │ │ │ lsls r1, r2, #1 │ │ │ │ str r0, [r2, r0] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbea0051 │ │ │ │ - lsrs r4, r7, #2 │ │ │ │ + ldc2 0, cr0, [sl], {81} @ 0x51 │ │ │ │ + lsrs r4, r5, #3 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3a7338 │ │ │ │ + b.n 3a7398 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsls r2, r6, #31 │ │ │ │ + lsrs r2, r4, #32 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - b.n 3a81b0 │ │ │ │ + b.n 3a7210 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsls r6, r5, #21 │ │ │ │ + lsls r6, r3, #22 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - rsbs r0, r4, #13697024 @ 0xd10000 │ │ │ │ - @ instruction: 0xf5ec0051 │ │ │ │ + addw r0, r4, #2129 @ 0x851 │ │ │ │ + @ instruction: 0xf61c0051 │ │ │ │ │ │ │ │ 003a79e0 : │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 3a79ea │ │ │ │ b.w 3a150c │ │ │ │ push {r4, lr} │ │ │ │ @@ -436523,15 +436519,15 @@ │ │ │ │ vstr d8, [sp, #16] │ │ │ │ ldmia r1, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ mov r0, r8 │ │ │ │ ldrd r8, r9, [sp, #136] @ 0x88 │ │ │ │ strd r8, r9, [sp, #24] │ │ │ │ bl 52bf6c │ │ │ │ - bl 87efe8 │ │ │ │ + bl 87f018 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a80a2 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 3a7dbe │ │ │ │ dmb ish │ │ │ │ @@ -436556,15 +436552,15 @@ │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stmia.w r8, {r0, r1} │ │ │ │ sbc.w sl, r3, r2 │ │ │ │ adds.w r9, r9, r4 │ │ │ │ adc.w sl, r7, sl │ │ │ │ vstr d9, [sp, #144] @ 0x90 │ │ │ │ vstr d9, [sp, #152] @ 0x98 │ │ │ │ - bl 87efe8 │ │ │ │ + bl 87f018 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 3a7e1a │ │ │ │ ldr r3, [pc, #500] @ (3a8004 ) │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -436601,15 +436597,15 @@ │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ vstr d8, [sp, #16] │ │ │ │ ldmia.w r8, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ vstr d7, [sp, #24] │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ bl 52bf6c │ │ │ │ - bl 87efe8 │ │ │ │ + bl 87f018 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3a80a2 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 3a7ea0 │ │ │ │ dmb ish │ │ │ │ @@ -436662,15 +436658,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldrd r0, r1, [sp, #164] @ 0xa4 │ │ │ │ strb.w r5, [sp, #126] @ 0x7e │ │ │ │ stmia.w r3, {r0, r1} │ │ │ │ strb.w r5, [sp, #127] @ 0x7f │ │ │ │ vstr d9, [sp, #128] @ 0x80 │ │ │ │ vstr d9, [sp, #136] @ 0x88 │ │ │ │ - bl 87efe8 │ │ │ │ + bl 87f018 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 3a7f54 │ │ │ │ ldr r3, [pc, #188] @ (3a8004 ) │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -436791,23 +436787,23 @@ │ │ │ │ b.w 3a150c │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #72] @ (3a80c0 ) │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87707c │ │ │ │ + bl 8770ac │ │ │ │ b.n 3a7dbe │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #52] @ (3a80c0 ) │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r3 │ │ │ │ - bl 87707c │ │ │ │ + bl 8770ac │ │ │ │ b.n 3a7ea0 │ │ │ │ ldrd r0, r1, [sp, #144] @ 0x90 │ │ │ │ b.n 3a7e50 │ │ │ │ blx 288fc4 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #32] @ (3a80c4 ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #32] @ (3a80c8 ) │ │ │ │ @@ -436820,18 +436816,18 @@ │ │ │ │ nop │ │ │ │ lsrs r0, r2, #13 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 5, cr0, cr6, cr4, {3} │ │ │ │ - add r8, lr │ │ │ │ + cdp2 0, 8, cr0, cr6, cr4, {3} │ │ │ │ + cmp r0, r4 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r4, r0 │ │ │ │ + cmp r4, r6 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 003a80d0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -436871,15 +436867,15 @@ │ │ │ │ bfc r2, #0, #12 │ │ │ │ ubfx r3, r3, #0, #20 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 3a6178 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6ececc │ │ │ │ + b.w 6ecefc │ │ │ │ mov r0, r4 │ │ │ │ bl 3a65cc │ │ │ │ b.n 3a8140 │ │ │ │ │ │ │ │ 003a8154 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -436994,15 +436990,15 @@ │ │ │ │ bfc r2, #0, #12 │ │ │ │ ubfx r3, r3, #0, #20 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ bl 3a6178 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 6ececc │ │ │ │ + b.w 6ecefc │ │ │ │ mov r0, r4 │ │ │ │ bl 3a65cc │ │ │ │ b.n 3a8290 │ │ │ │ │ │ │ │ 003a82a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -437052,15 +437048,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, sl, fp, pc} │ │ │ │ ldr.w r3, [r4, #636] @ 0x27c │ │ │ │ cmp r3, r1 │ │ │ │ bne.n 3a82f6 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a65cc │ │ │ │ mov r0, r4 │ │ │ │ - bl 6ececc │ │ │ │ + bl 6ecefc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3a82f6 │ │ │ │ │ │ │ │ 003a8338 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -437080,15 +437076,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r4, r0 │ │ │ │ bl 3a65cc │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6ececc │ │ │ │ + b.w 6ecefc │ │ │ │ │ │ │ │ 003a837c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrd lr, r1, [r0, #152] @ 0x98 │ │ │ │ @@ -437106,15 +437102,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r4, r0 │ │ │ │ bl 3a65cc │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 6ececc │ │ │ │ + b.w 6ecefc │ │ │ │ │ │ │ │ 003a83c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #176] @ 3a8480 │ │ │ │ @@ -437176,28 +437172,28 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3a83fe │ │ │ │ ldr r0, [pc, #40] @ (3a8490 ) │ │ │ │ ldr r1, [r4, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 3a83fe │ │ │ │ bl 28bdec │ │ │ │ lsls r4, r1, #31 │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [lr], #324 @ 0x144 │ │ │ │ + stcl 0, cr0, [lr], #324 @ 0x144 │ │ │ │ │ │ │ │ 003a8494 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #320] @ (3a85e4 ) │ │ │ │ @@ -437309,15 +437305,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3a8510 │ │ │ │ ldr r0, [pc, #60] @ (3a85f4 ) │ │ │ │ ldr r1, [r4, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [r4, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 3a8512 │ │ │ │ ldr r3, [pc, #44] @ (3a85f8 ) │ │ │ │ movs r2, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (3a85fc ) │ │ │ │ ldr r0, [pc, #48] @ (3a8600 ) │ │ │ │ @@ -437332,24 +437328,24 @@ │ │ │ │ lsls r2, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #896] @ (3a8970 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subs.w r0, lr, r1, lsr #1 │ │ │ │ - ldrsh.w r0, [r0, r4, lsl #2] │ │ │ │ - @ instruction: 0xe9960051 │ │ │ │ - strb r6, [r1, r6] │ │ │ │ + @ instruction: 0xebee0051 │ │ │ │ + vld4.16 {d16-d19}, [r0 :128], r4 │ │ │ │ + strd r0, r0, [r6, #324] @ 0x144 │ │ │ │ + strb r6, [r7, r6] │ │ │ │ lsls r0, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3a8610 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ ldr r6, [pc, #328] @ (3a875c ) │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -437357,19 +437353,19 @@ │ │ │ │ ldr r2, [pc, #68] @ (3a8670 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3a8674 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #56] @ (3a8678 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (3a867c ) │ │ │ │ ldr r2, [pc, #52] @ (3a8680 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -437379,24 +437375,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrsb.w r0, [sl, #100] @ 0x64 │ │ │ │ - pop {r2, r4, r6, r7} │ │ │ │ + vst1.8 {d16[3]}, [sl], r4 │ │ │ │ + pop {r2, pc} │ │ │ │ lsls r7, r1, #1 │ │ │ │ - lsrs r6, r1, #9 │ │ │ │ + lsrs r6, r7, #9 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r1, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #64] @ (3a86c0 ) │ │ │ │ lsls r0, r2, #3 │ │ │ │ - sbc.w r0, sl, r1, lsr #1 │ │ │ │ + @ instruction: 0xeb9a0051 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #148] @ (3a8728 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #148] @ (3a872c ) │ │ │ │ @@ -437405,34 +437401,34 @@ │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #128] @ (3a8734 ) │ │ │ │ ldr r1, [pc, #132] @ (3a8738 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #28 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #112] @ (3a873c ) │ │ │ │ ldr r1, [pc, #116] @ (3a8740 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #100] @ (3a8744 ) │ │ │ │ movs r2, #95 @ 0x5f │ │ │ │ add r1, pc │ │ │ │ bl 3289c0 │ │ │ │ add.w r1, r5, #924 @ 0x39c │ │ │ │ mov r0, r7 │ │ │ │ bl 336584 │ │ │ │ @@ -437451,24 +437447,24 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 51fc6c │ │ │ │ add.w r1, r5, #752 @ 0x2f0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 336634 │ │ │ │ - adcs.w r0, r8, r1, lsr #1 │ │ │ │ - vld4.16 {d0-d3}, [sl :128], r4 │ │ │ │ - @ instruction: 0xeb260051 │ │ │ │ - ldr r6, [r3, #36] @ 0x24 │ │ │ │ + @ instruction: 0xeb880051 │ │ │ │ + ldr??.w r0, [sl, r4, lsl #2] │ │ │ │ + adcs.w r0, r6, r1, lsr #1 │ │ │ │ + ldr r6, [r1, #40] @ 0x28 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r2, [r6, #36] @ 0x24 │ │ │ │ + ldr r2, [r4, #40] @ 0x28 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - pop {r2, r4, r5} │ │ │ │ + pop {r2, r5, r6} │ │ │ │ lsls r7, r1, #1 │ │ │ │ - lsrs r2, r6, #6 │ │ │ │ + lsrs r2, r4, #7 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r5, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #360] @ (3a88b4 ) │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -437608,22 +437604,22 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r1, [pc, #20] @ (3a88c4 ) │ │ │ │ ldr r0, [pc, #24] @ (3a88c8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a87d6 │ │ │ │ lsls r6, r7, #16 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7180064 │ │ │ │ - ldrh r6, [r3, #44] @ 0x2c │ │ │ │ + @ instruction: 0xf7480064 │ │ │ │ + ldrh r6, [r1, #46] @ 0x2e │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -437652,21 +437648,21 @@ │ │ │ │ beq.n 3a8928 │ │ │ │ ldr.w lr, [r5, #928] @ 0x3a0 │ │ │ │ b.n 3a88ee │ │ │ │ subs r1, #0 │ │ │ │ ldr.w r0, [r5, #924] @ 0x39c │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ subs r1, r4, #0 │ │ │ │ ldr.w r0, [r5, #920] @ 0x398 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ rbit r3, r3 │ │ │ │ clz r3, r3 │ │ │ │ add r3, r0 │ │ │ │ sxth r3, r3 │ │ │ │ lsls r3, r3, #2 │ │ │ │ str.w r3, [r5, #928] @ 0x3a0 │ │ │ │ b.n 3a891c │ │ │ │ @@ -437741,15 +437737,15 @@ │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 3a89ee │ │ │ │ ldr r1, [pc, #116] @ (3a8a78 ) │ │ │ │ ldr r0, [pc, #116] @ (3a8a7c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #68 @ 0x44 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a89ee │ │ │ │ add.w r0, r4, r0, lsl #2 │ │ │ │ ldr.w r3, [r0, #956] @ 0x3bc │ │ │ │ bic.w r3, r3, ip │ │ │ │ str.w r3, [r0, #956] @ 0x3bc │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -437778,16 +437774,16 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 3a88cc │ │ │ │ nop │ │ │ │ lsls r6, r5, #8 │ │ │ │ lsls r2, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - rsb r0, r2, #14942208 @ 0xe40000 │ │ │ │ - ldrh r0, [r1, #34] @ 0x22 │ │ │ │ + @ instruction: 0xf5f20064 │ │ │ │ + ldrh r0, [r7, #34] @ 0x22 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r2, #0 │ │ │ │ add.w r3, r1, #31 │ │ │ │ @@ -437821,18 +437817,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (3a8afc ) │ │ │ │ ldr r0, [pc, #20] @ (3a8b00 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - @ instruction: 0xf4dc0064 │ │ │ │ - add r1, pc, #312 @ (adr r1, 3a8c38 ) │ │ │ │ + add.w r0, ip, #14942208 @ 0xe40000 │ │ │ │ + add r1, pc, #504 @ (adr r1, 3a8cf8 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r1, pc, #392 @ (adr r1, 3a8c8c ) │ │ │ │ + add r1, pc, #584 @ (adr r1, 3a8d4c ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 3a8b58 │ │ │ │ sub sp, #12 │ │ │ │ @@ -437840,36 +437836,36 @@ │ │ │ │ movs r3, #8 │ │ │ │ ldr r1, [pc, #64] @ (3a8b60 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #28] @ 3a8b50 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #944 @ 0x3b0 │ │ │ │ vstr d7, [r0, #-16] │ │ │ │ vstr d7, [r0, #-8] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28a9f0 │ │ │ │ nop │ │ │ │ ... │ │ │ │ - @ instruction: 0xf4aa0064 │ │ │ │ - b.n 3a88b0 │ │ │ │ + @ instruction: 0xf4da0064 │ │ │ │ + b.n 3a8910 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3a8900 │ │ │ │ + b.n 3a8960 │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3a8b70 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ ldr r1, [pc, #552] @ (3a8d9c ) │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ @@ -437878,26 +437874,26 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #140] @ (3a8c18 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #128] @ (3a8c1c ) │ │ │ │ ldr r2, [pc, #128] @ (3a8c20 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #84] @ 3a8c08 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #104] @ (3a8c24 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ @@ -437925,22 +437921,22 @@ │ │ │ │ b.w 336584 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4a00064 │ │ │ │ - str r6, [r1, #88] @ 0x58 │ │ │ │ + @ instruction: 0xf4d00064 │ │ │ │ + str r6, [r7, #88] @ 0x58 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r2, [r4, #88] @ 0x58 │ │ │ │ + str r2, [r2, #92] @ 0x5c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - b.n 3a8998 │ │ │ │ + b.n 3a89f8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - b.n 3a8954 │ │ │ │ + b.n 3a89b4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r1, [pc, #200] @ (3a8cf0 ) │ │ │ │ lsls r0, r2, #3 │ │ │ │ lsrs r7, r2, #17 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -438017,15 +438013,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3a8c6a │ │ │ │ mov r3, r2 │ │ │ │ movs r7, #0 │ │ │ │ cmp r3, #45 @ 0x2d │ │ │ │ sbcs.w r2, r4, #0 │ │ │ │ bcs.n 3a8caa │ │ │ │ @@ -438240,54 +438236,54 @@ │ │ │ │ ldr r1, [pc, #92] @ (3a9034 ) │ │ │ │ ldr r0, [pc, #92] @ (3a9038 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #28 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r1 │ │ │ │ b.n 3a8cba │ │ │ │ ldrd r3, r2, [r0, #968] @ 0x3c8 │ │ │ │ ldr.w r1, [r0, #936] @ 0x3a8 │ │ │ │ bic.w r1, r1, r3 │ │ │ │ ldr.w r3, [r0, #940] @ 0x3ac │ │ │ │ bic.w r3, r3, r2 │ │ │ │ b.n 3a8cba │ │ │ │ ldr r1, [pc, #52] @ (3a903c ) │ │ │ │ ldr r0, [pc, #56] @ (3a9040 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #28 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a8c60 │ │ │ │ ldr r1, [pc, #44] @ (3a9044 ) │ │ │ │ ldr r0, [pc, #48] @ (3a9048 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #28 │ │ │ │ add r0, pc │ │ │ │ b.n 3a8fe0 │ │ │ │ vhadd.u32 q8, q9, │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3a8b98 │ │ │ │ + b.n 3a8bf8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - orrs.w r0, r2, #100 @ 0x64 │ │ │ │ - b.n 3a9550 │ │ │ │ + eor.w r0, r2, #100 @ 0x64 │ │ │ │ + b.n 3a95b0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bic.w r0, r4, #100 @ 0x64 │ │ │ │ - pop {r2, r3, r6, r7, pc} │ │ │ │ + orrs.w r0, r4, #100 @ 0x64 │ │ │ │ + pop {r2, r3, r4, r5, r6, r7, pc} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ands.w r0, r4, #100 @ 0x64 │ │ │ │ - pop {r2, r3, r4, r5, r7, pc} │ │ │ │ + orr.w r0, r4, #100 @ 0x64 │ │ │ │ + pop {r2, r3, r5, r6, r7, pc} │ │ │ │ lsls r0, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ (3a910c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -438308,43 +438304,43 @@ │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ cbnz r3, 3a90c6 │ │ │ │ ldr.w r0, [r4, #924] @ 0x39c │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr.w r2, [r4, #944] @ 0x3b0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ bic.w r5, r5, r2 │ │ │ │ ldr.w r2, [r4, #948] @ 0x3b4 │ │ │ │ bic.w r6, r6, r2 │ │ │ │ orrs r5, r6 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ cbnz r3, 3a90e8 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldr r3, [pc, #76] @ (3a9114 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a9092 │ │ │ │ ldr r3, [pc, #68] @ (3a9118 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3a9092 │ │ │ │ ldr r0, [pc, #64] @ (3a911c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3a9092 │ │ │ │ ldr r3, [pc, #52] @ (3a9120 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3a90b8 │ │ │ │ @@ -438352,30 +438348,30 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3a90b8 │ │ │ │ ldr r0, [pc, #36] @ (3a9124 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 3a90b8 │ │ │ │ nop │ │ │ │ @ instruction: 0xfb4000e1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3a94fc │ │ │ │ + b.n 3a955c │ │ │ │ lsls r1, r2, #1 │ │ │ │ adds r0, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3a9510 │ │ │ │ + b.n 3a9570 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r7, [pc, #1464] @ 3a96f4 │ │ │ │ sub sp, #20 │ │ │ │ @@ -438566,15 +438562,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3a9202 │ │ │ │ ldr.w r0, [pc, #1044] @ 3a9704 │ │ │ │ strd ip, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3a9202 │ │ │ │ ldr r1, [pc, #1020] @ (3a9700 ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r0, [r1, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3a9164 │ │ │ │ @@ -438607,24 +438603,24 @@ │ │ │ │ ldr r1, [pc, #952] @ (3a9708 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #952] @ (3a970c ) │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a92ca │ │ │ │ ldr r1, [pc, #940] @ (3a9710 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #940] @ (3a9714 ) │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a92ca │ │ │ │ ldrd r0, r1, [r5, #968] @ 0x3c8 │ │ │ │ orn r0, r0, r2 │ │ │ │ orn r1, r1, r3 │ │ │ │ ldr.w r2, [r5, #936] @ 0x3a8 │ │ │ │ ldr.w r3, [r5, #940] @ 0x3ac │ │ │ │ ands r2, r0 │ │ │ │ @@ -438641,27 +438637,27 @@ │ │ │ │ lsls r0, r1, #21 │ │ │ │ bpl.n 3a92ca │ │ │ │ ldr r1, [pc, #876] @ (3a9718 ) │ │ │ │ ldr r0, [pc, #876] @ (3a971c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a92ca │ │ │ │ ldr r1, [pc, #832] @ (3a96fc ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #21 │ │ │ │ bpl.n 3a92ca │ │ │ │ ldr r1, [pc, #856] @ (3a9720 ) │ │ │ │ ldr r0, [pc, #860] @ (3a9724 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a92ca │ │ │ │ ldrd r0, r1, [r5, #952] @ 0x3b8 │ │ │ │ bic.w r0, r0, r2 │ │ │ │ bic.w r1, r1, r3 │ │ │ │ strd r0, r1, [r5, #952] @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ @@ -438773,15 +438769,15 @@ │ │ │ │ bic.w r3, r3, #491520 @ 0x78000 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r5, #988] @ 0x3dc │ │ │ │ b.n 3a92ca │ │ │ │ ldr r0, [pc, #436] @ (3a9728 ) │ │ │ │ strd ip, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a9318 │ │ │ │ cmp r1, #225 @ 0xe1 │ │ │ │ sbcs.w r3, r4, #0 │ │ │ │ bcs.w 3a92be │ │ │ │ cmp r1, #152 @ 0x98 │ │ │ │ mov r2, r8 │ │ │ │ and.w r3, r6, #4 │ │ │ │ @@ -438875,41 +438871,41 @@ │ │ │ │ ldr r3, [pc, #28] @ (3a96fc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 3a92ca │ │ │ │ ldr r0, [pc, #64] @ (3a972c ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3a92ca │ │ │ │ nop │ │ │ │ @ instruction: 0xfa6000e1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3a9758 │ │ │ │ + b.n 3a97b8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldcl 0, cr0, [r6], {100} @ 0x64 │ │ │ │ - b.n 3a9868 │ │ │ │ + stc 0, cr0, [r6, #-400] @ 0xfffffe70 │ │ │ │ + b.n 3a98c8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stcl 0, cr0, [r2], {100} @ 0x64 │ │ │ │ - rev16 r4, r5 │ │ │ │ + ldcl 0, cr0, [r2], #400 @ 0x190 │ │ │ │ + hlt 0x001c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldcl 0, cr0, [lr], #-400 @ 0xfffffe70 │ │ │ │ - svc 220 @ 0xdc │ │ │ │ + stc 0, cr0, [lr], #400 @ 0x190 │ │ │ │ + b.n 3a9738 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stcl 0, cr0, [r4], #-400 @ 0xfffffe70 │ │ │ │ - svc 130 @ 0x82 │ │ │ │ + ldc 0, cr0, [r4], {100} @ 0x64 │ │ │ │ + svc 178 @ 0xb2 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ble.n 3a9678 │ │ │ │ + ble.n 3a96d8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bgt.n 3a96fc │ │ │ │ + ble.n 3a975c │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 3a9790 │ │ │ │ sub sp, #20 │ │ │ │ @@ -438917,22 +438913,22 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (3a9798 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #60] @ (3a979c ) │ │ │ │ ldr r1, [pc, #64] @ (3a97a0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #52] @ (3a97a4 ) │ │ │ │ ldr r2, [pc, #52] @ (3a97a8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -438941,24 +438937,24 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strd r0, r0, [r2], #400 @ 0x190 │ │ │ │ - add r3, sp, #720 @ 0x2d0 │ │ │ │ + ldmdb r2, {r2, r5, r6} │ │ │ │ + add r3, sp, #912 @ 0x390 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - vld4.16 {d0-d3}, [lr :64], r1 │ │ │ │ + ldr??.w r0, [lr, r1, lsl #1] │ │ │ │ bl fffbb79e <__bss_end__@@Base+0xfecd4e7e> │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #130 @ 0x82 │ │ │ │ lsls r0, r2, #3 │ │ │ │ - bgt.n 3a9734 │ │ │ │ + bgt.n 3a9794 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #116] @ 3a9830 │ │ │ │ sub sp, #12 │ │ │ │ @@ -438966,15 +438962,15 @@ │ │ │ │ movs r3, #20 │ │ │ │ ldr r1, [pc, #112] @ (3a9838 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #68] @ 3a9820 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r0, #928] @ 0x3a0 │ │ │ │ vstr d7, [r0, #968] @ 0x3c8 │ │ │ │ vldr d7, [pc, #60] @ 3a9828 │ │ │ │ strd r2, r3, [r0, #936] @ 0x3a8 │ │ │ │ @@ -438996,18 +438992,18 @@ │ │ │ │ @ instruction: 0xfffffff8 │ │ │ │ subs r7, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, r0 │ │ │ │ lsls r0, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r6], #-400 @ 0x190 │ │ │ │ - bge.n 3a9918 │ │ │ │ + ldmia.w r6, {r2, r5, r6} │ │ │ │ + bge.n 3a9778 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bge.n 3a9758 │ │ │ │ + bge.n 3a97b8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #512] @ 3a9a50 │ │ │ │ sub sp, #12 │ │ │ │ @@ -439137,15 +439133,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #160] @ (3a9a60 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldrd r6, r7, [r4, #936] @ 0x3a8 │ │ │ │ cmp r5, #0 │ │ │ │ blt.n 3a9a4c │ │ │ │ mov.w ip, #1 │ │ │ │ sub.w lr, r5, #32 │ │ │ │ rsb r0, r5, #32 │ │ │ │ mov.w sl, r3, asr #31 │ │ │ │ @@ -439175,54 +439171,54 @@ │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 3a988c │ │ │ │ ldr r0, [pc, #40] @ (3a9a68 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3a988c │ │ │ │ bl 28be4c │ │ │ │ @ instruction: 0xf34e00e1 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3a9738 │ │ │ │ + b.n 3a9798 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bge.n 3a9998 │ │ │ │ + bge.n 3a99f8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ strb r0, [r5, r0] │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 3a9ae8 │ │ │ │ + bge.n 3a9b48 │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (3a9abc ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ subs r3, #12 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -439231,25 +439227,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #160] @ (3a9b78 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #148] @ (3a9b7c ) │ │ │ │ ldr r1, [pc, #148] @ (3a9b80 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ vldr d7, [pc, #88] @ 3a9b58 │ │ │ │ ldr r2, [pc, #128] @ (3a9b84 ) │ │ │ │ movs r1, #32 │ │ │ │ ldr r3, [pc, #128] @ (3a9b88 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ vstr d7, [r0, #112] @ 0x70 │ │ │ │ @@ -439286,24 +439282,24 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3a96fc │ │ │ │ + b.n 3a975c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r0, sp, #168 @ 0xa8 │ │ │ │ + add r0, sp, #360 @ 0x168 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - sub.w r0, r6, #13697024 @ 0xd10000 │ │ │ │ - bls.n 3a9b2c │ │ │ │ + rsbs r0, r6, #13697024 @ 0xd10000 │ │ │ │ + bge.n 3a9b8c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bls.n 3a9b6c │ │ │ │ + bge.n 3a9bcc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bls.n 3a9b5c │ │ │ │ + bge.n 3a9bbc │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r2, #120 @ 0x78 │ │ │ │ lsls r0, r2, #3 │ │ │ │ str r6, [sp, #944] @ 0x3b0 │ │ │ │ lsls r2, r4, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -439315,39 +439311,39 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (3a9c18 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #100] @ (3a9c1c ) │ │ │ │ ldr r1, [pc, #100] @ (3a9c20 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #84] @ (3a9c24 ) │ │ │ │ ldr r2, [pc, #88] @ (3a9c28 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #84] @ (3a9c2c ) │ │ │ │ str r1, [r5, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #84] @ (3a9c30 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #76] @ 0x4c │ │ │ │ add r1, pc │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r3, [pc, #72] @ (3a9c34 ) │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r5, #84] @ 0x54 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #412 @ 0x19c │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ add sp, #8 │ │ │ │ @@ -439355,24 +439351,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - b.n 3a95fc │ │ │ │ + b.n 3a965c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r7, pc, #360 @ (adr r7, 3a9d80 ) │ │ │ │ + add r7, pc, #552 @ (adr r7, 3a9e40 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xf4d60051 │ │ │ │ - bls.n 3a9c2c │ │ │ │ + add.w r0, r6, #13697024 @ 0xd10000 │ │ │ │ + bls.n 3a9c8c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bls.n 3a9c68 │ │ │ │ + bls.n 3a9cc8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bls.n 3a9ca4 │ │ │ │ + bls.n 3a9d04 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsrs r5, r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ @@ -439388,25 +439384,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (3a9ce0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #132] @ (3a9ce4 ) │ │ │ │ ldr r1, [pc, #132] @ (3a9ce8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ vldr d7, [pc, #80] @ 3a9cc8 │ │ │ │ ldr r2, [pc, #112] @ (3a9cec ) │ │ │ │ movs r4, #32 │ │ │ │ ldr r3, [pc, #112] @ (3a9cf0 ) │ │ │ │ movs r1, #19 │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ @@ -439437,25 +439433,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r0, #11 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3a9574 │ │ │ │ + b.n 3a95d4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r6, pc, #712 @ (adr r6, 3a9fa8 ) │ │ │ │ + add r6, pc, #904 @ (adr r6, 3aa068 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bic.w r0, lr, #13697024 @ 0xd10000 │ │ │ │ - bhi.n 3a9da4 │ │ │ │ - lsls r1, r2, #1 │ │ │ │ - bhi.n 3a9de0 │ │ │ │ + orrs.w r0, lr, #13697024 @ 0xd10000 │ │ │ │ + bhi.n 3a9c04 │ │ │ │ lsls r1, r2, #1 │ │ │ │ bhi.n 3a9c40 │ │ │ │ lsls r1, r2, #1 │ │ │ │ + bhi.n 3a9ca0 │ │ │ │ + lsls r1, r2, #1 │ │ │ │ str r5, [sp, #560] @ 0x230 │ │ │ │ lsls r2, r4, #3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -439464,25 +439460,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #148] @ (3a9da0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #136] @ (3a9da4 ) │ │ │ │ ldr r1, [pc, #136] @ (3a9da8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ vldr d7, [pc, #92] @ 3a9d90 │ │ │ │ ldr r2, [pc, #116] @ (3a9dac ) │ │ │ │ mov.w ip, #32 │ │ │ │ ldr r3, [pc, #116] @ (3a9db0 ) │ │ │ │ movs r4, #10 │ │ │ │ ldr r1, [pc, #116] @ (3a9db4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -439513,28 +439509,28 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3aa4bc │ │ │ │ + b.n 3aa51c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r5, pc, #984 @ (adr r5, 3aa178 ) │ │ │ │ + add r6, pc, #152 @ (adr r6, 3a9e38 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xf3720051 │ │ │ │ - bvc.n 3a9cec │ │ │ │ + usat r0, #17, r2, asr #1 │ │ │ │ + bvc.n 3a9d4c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bvc.n 3a9d28 │ │ │ │ + bvc.n 3a9d88 │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r0, #76 @ 0x4c │ │ │ │ lsls r0, r2, #3 │ │ │ │ str r4, [sp, #840] @ 0x348 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - bvc.n 3a9db0 │ │ │ │ + bhi.n 3a9e10 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (3a9e58 ) │ │ │ │ @@ -439542,25 +439538,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (3a9e60 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #132] @ (3a9e64 ) │ │ │ │ ldr r1, [pc, #132] @ (3a9e68 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ vldr d7, [pc, #88] @ 3a9e50 │ │ │ │ ldr r2, [pc, #112] @ (3a9e6c ) │ │ │ │ movs r4, #32 │ │ │ │ ldr r3, [pc, #112] @ (3a9e70 ) │ │ │ │ ldr r1, [pc, #116] @ (3a9e74 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ @@ -439590,28 +439586,28 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ands r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3aa3f4 │ │ │ │ + b.n 3aa454 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r5, pc, #200 @ (adr r5, 3a9f28 ) │ │ │ │ + add r5, pc, #392 @ (adr r5, 3a9fe8 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - subw r0, lr, #81 @ 0x51 │ │ │ │ - bvs.n 3a9e24 │ │ │ │ + @ instruction: 0xf2de0051 │ │ │ │ + bvc.n 3a9e84 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bvs.n 3a9e60 │ │ │ │ + bvc.n 3a9ec0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ adds r7, #140 @ 0x8c │ │ │ │ lsls r0, r2, #3 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - bvc.n 3a9f38 │ │ │ │ + bvc.n 3a9d98 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (3a9f18 ) │ │ │ │ @@ -439619,25 +439615,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (3a9f20 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #132] @ (3a9f24 ) │ │ │ │ ldr r1, [pc, #132] @ (3a9f28 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ vldr d7, [pc, #88] @ 3a9f10 │ │ │ │ ldr r2, [pc, #112] @ (3a9f2c ) │ │ │ │ mov.w ip, #32 │ │ │ │ ldr r3, [pc, #112] @ (3a9f30 ) │ │ │ │ movs r4, #10 │ │ │ │ ldr r1, [pc, #112] @ (3a9f34 ) │ │ │ │ add r2, pc │ │ │ │ @@ -439667,28 +439663,28 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3aa334 │ │ │ │ + b.n 3aa394 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r4, pc, #456 @ (adr r4, 3aa0e8 ) │ │ │ │ + add r4, pc, #648 @ (adr r4, 3aa1a8 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xf1ee0051 │ │ │ │ - bvs.n 3a9f64 │ │ │ │ + @ instruction: 0xf21e0051 │ │ │ │ + bvs.n 3a9fc4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bvs.n 3a9fa0 │ │ │ │ + bvs.n 3aa000 │ │ │ │ lsls r1, r2, #1 │ │ │ │ adds r6, #200 @ 0xc8 │ │ │ │ lsls r0, r2, #3 │ │ │ │ str r3, [sp, #312] @ 0x138 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - bvs.n 3a9eb0 │ │ │ │ + bvs.n 3a9f10 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (3a9fd8 ) │ │ │ │ @@ -439696,25 +439692,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (3a9fe0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #132] @ (3a9fe4 ) │ │ │ │ ldr r1, [pc, #132] @ (3a9fe8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ vldr d7, [pc, #88] @ 3a9fd0 │ │ │ │ ldr r2, [pc, #112] @ (3a9fec ) │ │ │ │ movs r4, #32 │ │ │ │ ldr r3, [pc, #112] @ (3a9ff0 ) │ │ │ │ ldr r1, [pc, #116] @ (3a9ff4 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ @@ -439744,28 +439740,28 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ands r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3aa274 │ │ │ │ + b.n 3aa2d4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r3, pc, #712 @ (adr r3, 3aa2a8 ) │ │ │ │ + add r3, pc, #904 @ (adr r3, 3aa368 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xf12e0051 │ │ │ │ - bpl.n 3aa0a4 │ │ │ │ + adcs.w r0, lr, #81 @ 0x51 │ │ │ │ + bpl.n 3a9f04 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bpl.n 3aa0e0 │ │ │ │ + bpl.n 3a9f40 │ │ │ │ lsls r1, r2, #1 │ │ │ │ adds r6, #12 │ │ │ │ lsls r0, r2, #3 │ │ │ │ str r2, [sp, #584] @ 0x248 │ │ │ │ lsls r2, r4, #3 │ │ │ │ - bvs.n 3aa040 │ │ │ │ + bvs.n 3aa0a0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 3aa048 │ │ │ │ sub sp, #8 │ │ │ │ @@ -439773,34 +439769,34 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #60] @ (3aa050 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1088] @ 0x440 │ │ │ │ blx 288d38 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1088] @ 0x440 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - b.n 3aa160 │ │ │ │ + b.n 3aa1c0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bmi.n 3a9fa8 │ │ │ │ + bmi.n 3aa008 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bmi.n 3a9fe8 │ │ │ │ + bmi.n 3aa048 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #124] @ (3aa0e4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -439812,17 +439808,17 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #116] @ (3aa0ec ) │ │ │ │ add r2, pc │ │ │ │ mov r8, r3 │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #112] @ (3aa0f0 ) │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r7, r0 │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ ldr r3, [pc, #104] @ (3aa0f4 ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r7, #1088] @ 0x440 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ lsrs r3, r6, #2 │ │ │ │ @@ -439851,30 +439847,30 @@ │ │ │ │ ldr r0, [pc, #44] @ (3aa100 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3aa0a6 │ │ │ │ - b.n 3aa148 │ │ │ │ + b.n 3aa1a8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bmi.n 3aa188 │ │ │ │ + bmi.n 3aa1e8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bmi.n 3aa1c0 │ │ │ │ + bmi.n 3aa020 │ │ │ │ lsls r1, r2, #1 │ │ │ │ adds.w r0, r8, r1, asr #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #64] @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 3aa0ec │ │ │ │ + bpl.n 3aa14c │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #124] @ (3aa194 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -439886,17 +439882,17 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #116] @ (3aa19c ) │ │ │ │ add r2, pc │ │ │ │ mov r8, r3 │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #112] @ (3aa1a0 ) │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r7, r0 │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ ldr r3, [pc, #104] @ (3aa1a4 ) │ │ │ │ add r4, pc │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r7, #1088] @ 0x440 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ lsrs r3, r6, #2 │ │ │ │ @@ -439925,56 +439921,56 @@ │ │ │ │ ldr r0, [pc, #44] @ (3aa1b0 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3aa156 │ │ │ │ - svc 128 @ 0x80 │ │ │ │ + svc 176 @ 0xb0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bcc.n 3aa0d8 │ │ │ │ + bcc.n 3aa138 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bcc.n 3aa110 │ │ │ │ + bcc.n 3aa170 │ │ │ │ lsls r1, r2, #1 │ │ │ │ orn r0, r8, r1, asr #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, #64] @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 3aa23c │ │ │ │ + bmi.n 3aa29c │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r3 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #132] @ (3aa258 ) │ │ │ │ ldr r2, [pc, #132] @ (3aa25c ) │ │ │ │ ldr r1, [pc, #136] @ (3aa260 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr r5, [pc, #124] @ (3aa264 ) │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ ldr r3, [r7, #108] @ 0x6c │ │ │ │ cmp r3, r4 │ │ │ │ bls.n 3aa244 │ │ │ │ ldr r3, [r7, #104] @ 0x68 │ │ │ │ cmp r3, r8 │ │ │ │ bls.n 3aa244 │ │ │ │ ldr r3, [pc, #100] @ (3aa268 ) │ │ │ │ @@ -439982,15 +439978,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3aa21c │ │ │ │ addw r4, r4, #654 @ 0x28e │ │ │ │ mov r1, r9 │ │ │ │ ldr.w r0, [r6, r4, lsl #2] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldr r3, [pc, #76] @ (3aa26c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3aa208 │ │ │ │ ldr r3, [pc, #72] @ (3aa270 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -439999,45 +439995,45 @@ │ │ │ │ bpl.n 3aa208 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ (3aa274 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3aa208 │ │ │ │ ldr r3, [pc, #48] @ (3aa278 ) │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ ldr r1, [pc, #48] @ (3aa27c ) │ │ │ │ ldr r0, [pc, #52] @ (3aa280 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - udf #196 @ 0xc4 │ │ │ │ + udf #244 @ 0xf4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bcs.n 3aa230 │ │ │ │ + bcc.n 3aa290 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bcc.n 3aa270 │ │ │ │ + bcc.n 3aa2d0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ @ instruction: 0xe9b600e1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 3aa2c0 │ │ │ │ + bmi.n 3aa320 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - udf #80 @ 0x50 │ │ │ │ + udf #128 @ 0x80 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bcc.n 3aa1e4 │ │ │ │ + bcc.n 3aa244 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bcc.n 3aa210 │ │ │ │ + bcc.n 3aa270 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (3aa300 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -440046,22 +440042,22 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ adds r5, #48 @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #23 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #1088] @ 0x440 │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ lsls r2, r2, #2 │ │ │ │ blx 28a9f4 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ @@ -440075,19 +440071,19 @@ │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ addw r0, r4, #2772 @ 0xad4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 28a9f0 │ │ │ │ nop │ │ │ │ - udf #2 │ │ │ │ + udf #50 @ 0x32 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bcs.n 3aa358 │ │ │ │ + bcs.n 3aa3b8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bcs.n 3aa390 │ │ │ │ + bcs.n 3aa3f0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #184] @ (3aa3d8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -440099,23 +440095,23 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r9, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w r2, r9, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r8, [pc, #168] @ 3aa3e4 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #23 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ add r8, pc │ │ │ │ cmp r3, #10 │ │ │ │ bhi.n 3aa3c2 │ │ │ │ cbz r3, 3aa3ac │ │ │ │ ldr r3, [pc, #132] @ (3aa3e8 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -440130,21 +440126,21 @@ │ │ │ │ add r8, pc │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ adds r5, #1 │ │ │ │ - bl 732ae0 │ │ │ │ + bl 732b10 │ │ │ │ ldr r2, [r6, #100] @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 732058 │ │ │ │ + bl 732088 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ cmp r3, r5 │ │ │ │ bhi.n 3aa382 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -440157,32 +440153,32 @@ │ │ │ │ add.w r3, r9, #92 @ 0x5c │ │ │ │ ldr r0, [pc, #48] @ (3aa3fc ) │ │ │ │ mov.w r2, #808 @ 0x328 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bne.n 3aa314 │ │ │ │ + bne.n 3aa374 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bne.n 3aa354 │ │ │ │ + bne.n 3aa3b4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ble.n 3aa4c0 │ │ │ │ + ble.n 3aa320 │ │ │ │ lsls r4, r4, #1 │ │ │ │ strex r0, r0, [sl, #900] @ 0x384 │ │ │ │ str r0, [r5, #60] @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 3aa480 │ │ │ │ + bcc.n 3aa4e0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r0!, {r1, r4, r5} │ │ │ │ + ldmia r0!, {r1, r5, r6} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldmia r0!, {r3, r5, r6} │ │ │ │ + ldmia r0!, {r3, r4, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - bcs.n 3aa460 │ │ │ │ + bcs.n 3aa4c0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bcs.n 3aa380 │ │ │ │ + bcs.n 3aa3e0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r8, [pc, #340] @ 3aa568 │ │ │ │ sub sp, #28 │ │ │ │ @@ -440196,31 +440192,31 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r8, #120 @ 0x78 │ │ │ │ add r4, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r8, #36 @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r7, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [pc, #276] @ (3aa57c ) │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r7, #920 @ 0x398 │ │ │ │ ldrd sl, fp, [r6, #112] @ 0x70 │ │ │ │ add r2, pc │ │ │ │ strd sl, fp, [sp] │ │ │ │ @@ -440275,18 +440271,18 @@ │ │ │ │ bls.n 3aa530 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ adds r4, #1 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #0 │ │ │ │ - bl 72c584 │ │ │ │ + bl 72c5b4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3aa4f4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -440312,58 +440308,58 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bgt.n 3aa46c │ │ │ │ + bgt.n 3aa4cc │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r4, [pc, #984] @ (3aa948 ) │ │ │ │ + ldr r5, [pc, #152] @ (3aa608 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - beq.n 3aa4b4 │ │ │ │ + beq.n 3aa514 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r5, [pc, #48] @ (3aa5a8 ) │ │ │ │ + ldr r5, [pc, #240] @ (3aa668 ) │ │ │ │ lsls r0, r2, #1 │ │ │ │ - beq.n 3aa4e8 │ │ │ │ + beq.n 3aa548 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bcs.n 3aa638 │ │ │ │ + bcs.n 3aa498 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bcs.n 3aa5f0 │ │ │ │ + bcs.n 3aa650 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r3, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #120] @ 0x78 │ │ │ │ + ldr r6, [sp, #312] @ 0x138 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xeb980051 │ │ │ │ + rsb r0, r8, r1, lsr #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r2 │ │ │ │ mov sl, r3 │ │ │ │ ldr.w r8, [pc, #476] @ 3aa788 │ │ │ │ ldrd r6, r7, [sp, #40] @ 0x28 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #468] @ (3aa78c ) │ │ │ │ add r8, pc │ │ │ │ ldr r2, [pc, #468] @ (3aa790 ) │ │ │ │ ldr r1, [pc, #472] @ (3aa794 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ ldr.w r1, [r9, #144] @ 0x90 │ │ │ │ cmp r1, #0 │ │ │ │ ble.w 3aa75c │ │ │ │ lsrs r4, r4, #2 │ │ │ │ ldr.w r2, [r9, #140] @ 0x8c │ │ │ │ orr.w r4, r4, sl, lsl #30 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -440449,15 +440445,15 @@ │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3aa64a │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ (3aa7a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r6, [r5, #1088] @ 0x440 │ │ │ │ add.w r6, r6, r4, lsl #2 │ │ │ │ b.n 3aa64a │ │ │ │ ldr.w r2, [r5, #1088] @ 0x440 │ │ │ │ str.w r3, [r2, r4, lsl #2] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -440476,15 +440472,15 @@ │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3aa64a │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ (3aa7ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr.w r6, [r5, #1088] @ 0x440 │ │ │ │ add.w r6, r6, r4, lsl #2 │ │ │ │ b.n 3aa64a │ │ │ │ ldr r3, [pc, #116] @ (3aa7b0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -440493,15 +440489,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 3aa678 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ (3aa7b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3aa678 │ │ │ │ ldr r3, [pc, #88] @ (3aa7b8 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #88] @ (3aa7bc ) │ │ │ │ movs r2, #169 @ 0xa9 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -440516,71 +440512,71 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ b.n 3aa368 │ │ │ │ lsls r1, r4, #3 │ │ │ │ - bge.n 3aa750 │ │ │ │ + blt.n 3aa7b0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldmia r7!, {r2} │ │ │ │ + ldmia r7!, {r2, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r7!, {r1, r5} │ │ │ │ + ldmia r7!, {r1, r4, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 3aa864 │ │ │ │ + beq.n 3aa6c4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r3, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 3aa830 │ │ │ │ + beq.n 3aa890 │ │ │ │ lsls r1, r2, #1 │ │ │ │ adds r2, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r6, r7} │ │ │ │ + ldmia r7, {r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bls.n 3aa82c │ │ │ │ + bls.n 3aa88c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldmia r6!, {r3, r4, r7} │ │ │ │ + ldmia r6, {r3, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bls.n 3aa808 │ │ │ │ + bls.n 3aa868 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldmia r6!, {r2, r7} │ │ │ │ + ldmia r6!, {r2, r4, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r7!, {r3, r4, r5, r6} │ │ │ │ + ldmia r7, {r3, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ mov r4, r2 │ │ │ │ mov sl, r3 │ │ │ │ ldr.w r8, [pc, #500] @ 3aa9dc │ │ │ │ ldrd r6, r5, [sp, #72] @ 0x48 │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r2, [pc, #484] @ (3aa9e0 ) │ │ │ │ ldr r1, [pc, #488] @ (3aa9e4 ) │ │ │ │ add r8, pc │ │ │ │ ldr.w r9, [pc, #488] @ 3aa9e8 │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ add r9, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ orrs.w r3, r6, r5 │ │ │ │ bne.n 3aa838 │ │ │ │ ldr r3, [pc, #464] @ (3aa9ec ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bmi.n 3aa918 │ │ │ │ @@ -440675,15 +440671,15 @@ │ │ │ │ bl 3aa1b4 │ │ │ │ b.n 3aa8a8 │ │ │ │ ldr r0, [pc, #216] @ (3aa9f4 ) │ │ │ │ add.w r1, r8, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr r3, [pc, #204] @ (3aa9f8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3aa8c2 │ │ │ │ ldr r3, [pc, #180] @ (3aa9ec ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -440691,15 +440687,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3aa8c2 │ │ │ │ ldr r0, [pc, #184] @ (3aa9fc ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3aa8c2 │ │ │ │ ldr r1, [pc, #172] @ (3aaa00 ) │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3aa90a │ │ │ │ ldr r1, [pc, #140] @ (3aa9ec ) │ │ │ │ @@ -440709,15 +440705,15 @@ │ │ │ │ bpl.n 3aa90a │ │ │ │ ldr r0, [pc, #152] @ (3aaa04 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 3aa90a │ │ │ │ ldr r2, [pc, #136] @ (3aaa08 ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3aa8f6 │ │ │ │ @@ -440730,15 +440726,15 @@ │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr.w r2, [r2, r0, lsl #2] │ │ │ │ ldr r0, [pc, #104] @ (3aaa0c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 3aa8f6 │ │ │ │ ldr r3, [pc, #92] @ (3aaa10 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #92] @ (3aaa14 ) │ │ │ │ movs r2, #169 @ 0xa9 │ │ │ │ add r3, pc │ │ │ │ @@ -440751,73 +440747,73 @@ │ │ │ │ ldr r1, [pc, #76] @ (3aaa1c ) │ │ │ │ ldr r0, [pc, #80] @ (3aaa20 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #236 @ 0xec │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - bhi.n 3aa920 │ │ │ │ + bhi.n 3aa980 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r4, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r5!, {r1, r3} │ │ │ │ lsls r1, r2, #1 │ │ │ │ b.n 3ab118 │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r4, r5, r6} │ │ │ │ + ldmia r6!, {r1, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r1, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r3, r4, r6} │ │ │ │ + ldmia r6!, {r1, r3, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ str r0, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r2, r3, r6, r7} │ │ │ │ + ldmia r6, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ eors r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r6!, {r1, r2, r3, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bvs.n 3aa9d8 │ │ │ │ + bvc.n 3aaa38 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldmia r4!, {r1, r6} │ │ │ │ + ldmia r4, {r1, r4, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bvs.n 3aa9b4 │ │ │ │ + bvs.n 3aaa14 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r5} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r5, {r1, r5} │ │ │ │ + ldmia r5!, {r1, r4, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r8, [pc, #724] @ 3aad0c │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov sl, r2 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r2, [pc, #712] @ (3aad10 ) │ │ │ │ add r8, pc │ │ │ │ ldr r1, [pc, #712] @ (3aad14 ) │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [pc, #696] @ (3aad18 ) │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ add r7, pc │ │ │ │ cmp r3, r4 │ │ │ │ bls.w 3aacf6 │ │ │ │ ldr r3, [pc, #684] @ (3aad1c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r8, [r6, #140] @ 0x8c │ │ │ │ @@ -440860,15 +440856,15 @@ │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3aac4e │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #1 │ │ │ │ ble.n 3aab9e │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ ldr.w sl, [r9, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp.w sl, #0 │ │ │ │ ble.n 3aab8c │ │ │ │ ldr.w r2, [r8, r4] │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ @@ -440920,15 +440916,15 @@ │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ ldr.w r4, [r8, r4] │ │ │ │ mov ip, r0 │ │ │ │ add.w r2, r5, r4, lsl #2 │ │ │ │ ldr.w r3, [r2, #2732] @ 0xaac │ │ │ │ tst r6, r3 │ │ │ │ bne.n 3aabc4 │ │ │ │ ldr.w r0, [r9, #16] │ │ │ │ @@ -440954,30 +440950,30 @@ │ │ │ │ bpl.n 3aab8c │ │ │ │ ldr r0, [pc, #316] @ (3aad28 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr r3, [pc, #300] @ (3aad2c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3aaa98 │ │ │ │ ldr r3, [pc, #280] @ (3aad24 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3aaa98 │ │ │ │ ldr r0, [pc, #280] @ (3aad30 ) │ │ │ │ mov r3, sl │ │ │ │ strd r1, r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ b.n 3aaa98 │ │ │ │ ldr r2, [pc, #244] @ (3aad20 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -440987,30 +440983,30 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 3aab3a │ │ │ │ ldr r0, [pc, #240] @ (3aad34 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3aab3a │ │ │ │ ldr r3, [pc, #232] @ (3aad38 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3aaaf0 │ │ │ │ ldr r3, [pc, #200] @ (3aad24 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3aaaf0 │ │ │ │ ldr r0, [pc, #212] @ (3aad3c ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3aaaf0 │ │ │ │ ldr.w r8, [r9, #4] │ │ │ │ str.w r6, [r3, r0, lsl #2] │ │ │ │ ldr.w r3, [fp] │ │ │ │ cbnz r3, 3aacc8 │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r8 │ │ │ │ @@ -441034,15 +441030,15 @@ │ │ │ │ ldr r0, [pc, #144] @ (3aad44 ) │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr.w r2, [r2, r7, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 3aab7a │ │ │ │ ldr r3, [pc, #116] @ (3aad40 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3aac80 │ │ │ │ @@ -441055,85 +441051,85 @@ │ │ │ │ mov r1, ip │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r3, [r3, r0, lsl #2] │ │ │ │ ldr r0, [pc, #92] @ (3aad48 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3aac80 │ │ │ │ ldr r1, [pc, #84] @ (3aad4c ) │ │ │ │ add.w r3, r8, #280 @ 0x118 │ │ │ │ ldr r0, [pc, #80] @ (3aad50 ) │ │ │ │ mov.w r2, #288 @ 0x120 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bvs.n 3aadbc │ │ │ │ + bvs.n 3aac1c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldmia r2, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r2, {r1, r2, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r2!, {r1, r4, r7} │ │ │ │ + ldmia r2!, {r1, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ b.n 3aaf98 │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r2, r5, r6, r7} │ │ │ │ + ldmia r5!, {r2, r4} │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r0, r1, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r3, r5, r6} │ │ │ │ + ldmia r4, {r3, r4, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r7} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ asrs r4, r4, #27 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r1, r6} │ │ │ │ + ldmia r4, {r1, r4, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ eors r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r2, r3, r6} │ │ │ │ + ldmia r3, {r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r3!, {r1, r2, r4} │ │ │ │ + ldmia r3!, {r1, r2, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r3, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r3, {r3, r5, r6} │ │ │ │ + ldmia r3, {r3, r4, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w r8, [pc, #484] @ 3aaf4c │ │ │ │ mov r4, r0 │ │ │ │ mov sl, r2 │ │ │ │ mov fp, r3 │ │ │ │ add r8, pc │ │ │ │ ldrd r5, r7, [sp, #56] @ 0x38 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r2, [pc, #468] @ (3aaf50 ) │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #464] @ (3aaf54 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ ldr r6, [pc, #460] @ (3aaf58 ) │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ orrs.w r3, r5, r7 │ │ │ │ bne.n 3aadbc │ │ │ │ ldr r3, [pc, #440] @ (3aaf5c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bmi.n 3aae60 │ │ │ │ @@ -441204,15 +441200,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3aa1b4 │ │ │ │ ldr r0, [pc, #256] @ (3aaf64 ) │ │ │ │ add.w r1, r8, #300 @ 0x12c │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr r0, [pc, #244] @ (3aaf68 ) │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cbz r0, 3aae84 │ │ │ │ ldr r0, [pc, #224] @ (3aaf5c ) │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -441235,15 +441231,15 @@ │ │ │ │ ldr r0, [pc, #200] @ (3aaf70 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ movs r3, #0 │ │ │ │ b.n 3aae50 │ │ │ │ ldr r2, [pc, #184] @ (3aaf74 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3aae4e │ │ │ │ @@ -441256,15 +441252,15 @@ │ │ │ │ mov r1, lr │ │ │ │ ldr r0, [pc, #160] @ (3aaf78 ) │ │ │ │ ldr.w r3, [r2, r3, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3aae4e │ │ │ │ ldr r3, [pc, #144] @ (3aaf7c ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #144] @ (3aaf80 ) │ │ │ │ movs r2, #169 @ 0xa9 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -441273,15 +441269,15 @@ │ │ │ │ blx 288a0c │ │ │ │ ldr r0, [pc, #132] @ (3aaf84 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, lr │ │ │ │ str.w lr, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ add.w r0, r8, #692 @ 0x2b4 │ │ │ │ ldr.w lr, [sp, #8] │ │ │ │ add.w r2, r4, r0, lsl #2 │ │ │ │ ldr r7, [r2, #4] │ │ │ │ cbz r7, 3aaf2a │ │ │ │ ldr.w r2, [r4, #1088] @ 0x440 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -441297,49 +441293,49 @@ │ │ │ │ ldr r0, [pc, #84] @ (3aaf90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bcc.n 3aafa8 │ │ │ │ + bcc.n 3ab008 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - stmia r7!, {r1, r6} │ │ │ │ + stmia r7!, {r1, r4, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r7!, {r1, r2, r3, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ udf #16 │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r3, r5} │ │ │ │ + ldmia r1, {r1, r3, r4, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r4, [r3, #20] │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r4, r7} │ │ │ │ + ldmia r1!, {r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ eors r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r3, r5} │ │ │ │ + ldmia r1, {r1, r3, r4, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bne.n 3aaed8 │ │ │ │ + bne.n 3aaf38 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - stmia r7!, {r2, r3} │ │ │ │ + stmia r7!, {r2, r3, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r2!, {r1} │ │ │ │ + ldmia r2!, {r1, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bne.n 3ab04c │ │ │ │ + bne.n 3aaeac │ │ │ │ lsls r4, r4, #1 │ │ │ │ - stmia r6!, {r1, r6, r7} │ │ │ │ + stmia r6!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r7!, {r2, r4, r5, r7} │ │ │ │ + stmia r7!, {r2, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r3 │ │ │ │ @@ -441353,17 +441349,17 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr.w r8, [pc, #196] @ 3ab084 │ │ │ │ ldrd r7, sl, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r9, r0 │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ ldr r3, [pc, #176] @ (3ab088 ) │ │ │ │ lsrs r4, r6, #2 │ │ │ │ orr.w r4, r4, r5, lsl #30 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3ab048 │ │ │ │ sub.w r2, r4, #128 @ 0x80 │ │ │ │ @@ -441414,32 +441410,32 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ (3ab094 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3aafe4 │ │ │ │ nop │ │ │ │ - beq.n 3ab054 │ │ │ │ + bne.n 3ab0b4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - stmia r5!, {r4, r5} │ │ │ │ + stmia r5!, {r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r5!, {r1, r2, r3} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ blt.n 3ab048 │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r2, r5, r6, r7} │ │ │ │ + ldmia r1!, {r2, r4} │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r3 │ │ │ │ @@ -441453,17 +441449,17 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr.w r8, [pc, #196] @ 3ab188 │ │ │ │ ldrd r7, sl, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r9, r0 │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ ldr r3, [pc, #176] @ (3ab18c ) │ │ │ │ lsrs r4, r6, #2 │ │ │ │ orr.w r4, r4, r5, lsl #30 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3ab14c │ │ │ │ sub.w r2, r4, #96 @ 0x60 │ │ │ │ @@ -441514,32 +441510,32 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ (3ab198 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3ab0e8 │ │ │ │ nop │ │ │ │ - ldmia r7, {r3, r5, r6, r7} │ │ │ │ + beq.n 3ab1b0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - stmia r4!, {r2, r3, r5} │ │ │ │ + stmia r4!, {r2, r3, r4, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r4!, {r1, r3} │ │ │ │ + stmia r4!, {r1, r3, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ bge.n 3ab144 │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r5, r6, r7} │ │ │ │ + ldmia r0!, {r4} │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r3 │ │ │ │ @@ -441553,17 +441549,17 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr.w r8, [pc, #192] @ 3ab288 │ │ │ │ ldrd r7, sl, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r9, r0 │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ ldr r3, [pc, #172] @ (3ab28c ) │ │ │ │ lsrs r4, r6, #2 │ │ │ │ orr.w r4, r4, r5, lsl #30 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3ab24c │ │ │ │ cmp r4, #21 │ │ │ │ @@ -441613,32 +441609,32 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ (3ab298 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3ab1ec │ │ │ │ nop │ │ │ │ - ldmia r6, {r2, r5, r6, r7} │ │ │ │ + ldmia r7!, {r2, r4} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - stmia r3!, {r3, r5} │ │ │ │ + stmia r3!, {r3, r4, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r3!, {r1, r2} │ │ │ │ + stmia r3!, {r1, r2, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ bls.n 3ab23c │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r5, r6, r7} │ │ │ │ + stmia r7!, {r4} │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r3 │ │ │ │ @@ -441652,17 +441648,17 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr r5, [pc, #332] @ (3ab414 ) │ │ │ │ ldrd r8, sl, [sp, #48] @ 0x30 │ │ │ │ add r5, pc │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r9, r0 │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ ldr r3, [pc, #316] @ (3ab418 ) │ │ │ │ lsrs r4, r7, #2 │ │ │ │ orr.w r4, r4, r6, lsl #30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3ab3d2 │ │ │ │ @@ -441763,35 +441759,35 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #56] @ (3ab424 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3ab2ea │ │ │ │ cmp.w r4, #3776 @ 0xec0 │ │ │ │ bne.n 3ab318 │ │ │ │ b.n 3ab358 │ │ │ │ nop │ │ │ │ - ldmia r5, {r2, r5, r6, r7} │ │ │ │ + ldmia r6!, {r2, r4} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - stmia r2!, {r3, r5} │ │ │ │ + stmia r2!, {r3, r4, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r2!, {r1, r2} │ │ │ │ + stmia r2!, {r1, r2, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ bhi.n 3ab3cc │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r3 │ │ │ │ @@ -441805,17 +441801,17 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr r5, [pc, #332] @ (3ab5a0 ) │ │ │ │ ldrd r8, sl, [sp, #48] @ 0x30 │ │ │ │ add r5, pc │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r9, r0 │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ ldr r3, [pc, #316] @ (3ab5a4 ) │ │ │ │ lsrs r4, r7, #2 │ │ │ │ orr.w r4, r4, r6, lsl #30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3ab55e │ │ │ │ @@ -441916,35 +441912,35 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #56] @ (3ab5b0 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3ab476 │ │ │ │ cmp.w r4, #2752 @ 0xac0 │ │ │ │ bne.n 3ab4a4 │ │ │ │ b.n 3ab4e4 │ │ │ │ nop │ │ │ │ - ldmia r4, {r3, r4, r6} │ │ │ │ + ldmia r4!, {r3, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - stmia r0!, {r2, r3, r4, r7} │ │ │ │ + stmia r0!, {r2, r3, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r3, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ bvc.n 3ab640 │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r4, r6, r7} │ │ │ │ + stmia r4!, {r1} │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r3 │ │ │ │ @@ -441958,17 +441954,17 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ ldr r5, [pc, #316] @ (3ab71c ) │ │ │ │ ldrd r8, sl, [sp, #48] @ 0x30 │ │ │ │ add r5, pc │ │ │ │ ldr.w fp, [sp, #56] @ 0x38 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r9, r0 │ │ │ │ - bl 730788 │ │ │ │ + bl 7307b8 │ │ │ │ ldr r3, [pc, #300] @ (3ab720 ) │ │ │ │ lsrs r4, r7, #2 │ │ │ │ orr.w r4, r4, r6, lsl #30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3ab6da │ │ │ │ @@ -442065,90 +442061,90 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #56] @ (3ab72c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3ab602 │ │ │ │ cmp.w r4, #704 @ 0x2c0 │ │ │ │ bne.n 3ab620 │ │ │ │ b.n 3ab660 │ │ │ │ nop │ │ │ │ - ldmia r2, {r2, r3, r6, r7} │ │ │ │ + ldmia r2, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - yield │ │ │ │ - lsls r1, r2, #1 │ │ │ │ - bkpt 0x00ee │ │ │ │ + sev │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bpl.n 3ab6a4 │ │ │ │ - lsls r1, r4, #3 │ │ │ │ + ittt ne │ │ │ │ + lslne r1, r2, #1 │ │ │ │ + bpl.n 3ab6a4 @ unpredictable │ │ │ │ + lslne r1, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #20 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r2, r4, r6} │ │ │ │ + stmia r2!, {r1, r2, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3ab738 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ movs r0, #230 @ 0xe6 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w r0, [r0, #1764] @ 0x6e4 │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 328b2c │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #60] @ 3ab7b4 │ │ │ │ ldr r2, [pc, #60] @ (3ab7b8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3ab7bc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #48] @ (3ab7c0 ) │ │ │ │ movs r2, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (3ab7c4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldmia r2!, {r1, r7} │ │ │ │ + ldmia r2!, {r1, r4, r5, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrh r4, [r0, #28] │ │ │ │ + ldrh r4, [r6, #28] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bhi.n 3ab7bc │ │ │ │ + bls.n 3ab81c │ │ │ │ lsls r1, r2, #1 │ │ │ │ str r2, [r1, #24] │ │ │ │ lsls r6, r3, #3 │ │ │ │ movs r1, r5 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -442167,45 +442163,45 @@ │ │ │ │ add r1, pc │ │ │ │ add r9, pc │ │ │ │ movs r3, #28 │ │ │ │ add r8, pc │ │ │ │ add.w r4, r7, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w sl, r7, #32 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r2, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #420] @ (3ab9c4 ) │ │ │ │ ldr.w r3, [r4, #1760] @ 0x6e0 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 72c334 │ │ │ │ + bl 72c364 │ │ │ │ ldr r1, [pc, #412] @ (3ab9c8 ) │ │ │ │ ldr.w r2, [r4, #1760] @ 0x6e0 │ │ │ │ add r1, pc │ │ │ │ str.w r0, [r4, #1764] @ 0x6e4 │ │ │ │ - bl 72b1f8 │ │ │ │ + bl 72b228 │ │ │ │ ldr r1, [pc, #400] @ (3ab9cc ) │ │ │ │ ldr.w r0, [r4, #1764] @ 0x6e4 │ │ │ │ movs r2, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #392] @ (3ab9d0 ) │ │ │ │ - bl 72b1f8 │ │ │ │ + bl 72b228 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr.w r0, [r4, #1764] @ 0x6e4 │ │ │ │ movs r3, #19 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [pc, #372] @ (3ab9d4 ) │ │ │ │ add r5, pc │ │ │ │ mov fp, r0 │ │ │ │ mov.w r8, #65536 @ 0x10000 │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -442323,47 +442319,47 @@ │ │ │ │ lsls r0, r0, #4 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r3, r4} │ │ │ │ + ldmia r2!, {r1, r3, r6} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - stmia r2!, {r3, r5} │ │ │ │ + stmia r2!, {r3, r4, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r2!, {r1, r2, r6} │ │ │ │ + stmia r2!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - subs r1, #40 @ 0x28 │ │ │ │ + subs r1, #88 @ 0x58 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - subs r1, #60 @ 0x3c │ │ │ │ + subs r1, #108 @ 0x6c │ │ │ │ lsls r0, r2, #1 │ │ │ │ - mcr2 0, 7, r0, cr2, cr0, {2} │ │ │ │ - mrc2 0, 7, r0, cr0, cr0, {2} │ │ │ │ - mcr2 0, 7, r0, cr6, cr0, {2} │ │ │ │ + vqadd.u16 q0, q1, q0 │ │ │ │ + vqadd.u32 q0, q0, q0 │ │ │ │ + vqadd.u16 q0, q3, q0 │ │ │ │ bcc.n 3aba60 │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r5, [pc, #720] @ (3abca8 ) │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 5, pc, cr7, cr15, {7} │ │ │ │ - stmia r1!, {r3, r4, r5, r7} │ │ │ │ + stmia r1!, {r3, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r1!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r1, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r2!, {r1} │ │ │ │ + stmia r2!, {r1, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r1!, {r2, r3} │ │ │ │ + stmia r1!, {r2, r3, r4, r5} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3ab9fc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ subs r6, r2, #1 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ @@ -442397,42 +442393,42 @@ │ │ │ │ ldr r2, [pc, #72] @ (3abab4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (3abab8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #60] @ (3ababc ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r1, [pc, #56] @ (3abac0 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r3, [pc, #48] @ (3abac4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - stmia r7!, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrh r4, [r2, #4] │ │ │ │ + ldrh r4, [r0, #6] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bvs.n 3abad8 │ │ │ │ + bvs.n 3abb38 │ │ │ │ lsls r1, r2, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ ldrsh r0, [r0, r3] │ │ │ │ lsls r6, r3, #3 │ │ │ │ adds r0, r7, #6 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ @@ -442509,15 +442505,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #8] @ (3abbb8 ) │ │ │ │ add r0, pc │ │ │ │ bl 516d68 │ │ │ │ nop │ │ │ │ - sev │ │ │ │ + nop {7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ add.w r3, r0, r1, lsl #1 │ │ │ │ ldrb.w r2, [r3, #920] @ 0x398 │ │ │ │ ldrb.w r3, [r3, #921] @ 0x399 │ │ │ │ tst r2, r3 │ │ │ │ beq.n 3abbec │ │ │ │ cmp r1, #31 │ │ │ │ @@ -442526,46 +442522,46 @@ │ │ │ │ ldr.w r3, [r0, #1308] @ 0x51c │ │ │ │ lsls r2, r1 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r0, #1308] @ 0x51c │ │ │ │ add.w r3, r1, #330 @ 0x14a │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 3abc0e │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r0, #1308] @ 0x51c │ │ │ │ lsls r2, r1 │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r0, #1308] @ 0x51c │ │ │ │ add.w r3, r1, #330 @ 0x14a │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ sub.w ip, r1, #32 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r0, #1312] @ 0x520 │ │ │ │ lsl.w r2, r2, ip │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r0, #1312] @ 0x520 │ │ │ │ add.w r3, r1, #330 @ 0x14a │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ sub.w ip, r1, #32 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r0, #1312] @ 0x520 │ │ │ │ lsl.w r2, r2, ip │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r0, #1312] @ 0x520 │ │ │ │ add.w r3, r1, #330 @ 0x14a │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, r2, lsr #4 │ │ │ │ orr.w ip, ip, r3, lsl #28 │ │ │ │ @@ -442647,17 +442643,17 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ bl 516d68 │ │ │ │ ldr r0, [pc, #12] @ (3abd74 ) │ │ │ │ add r0, pc │ │ │ │ bl 516d68 │ │ │ │ nop │ │ │ │ - pop {r4, r6, r7, pc} │ │ │ │ + bkpt 0x0000 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - pop {r3, r7, pc} │ │ │ │ + pop {r3, r4, r5, r7, pc} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr.w r3, [r0, #1316] @ 0x524 │ │ │ │ ubfx ip, r1, #3, #8 │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne.w ip, #15 │ │ │ │ bhi.n 3abdbc │ │ │ │ @@ -442696,36 +442692,36 @@ │ │ │ │ ldr r1, [pc, #160] @ (3abe88 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r4, #24 │ │ │ │ ldr r2, [pc, #140] @ (3abe8c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #140] @ (3abe90 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #128] @ (3abe94 ) │ │ │ │ ldr r1, [pc, #128] @ (3abe98 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add.w r4, r7, #1320 @ 0x528 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #112] @ (3abe9c ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ add.w r6, r7, #1576 @ 0x628 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ add r1, pc │ │ │ │ bl 3289c0 │ │ │ │ @@ -442751,36 +442747,36 @@ │ │ │ │ bl 51fc6c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 336634 │ │ │ │ nop │ │ │ │ - stmia r4!, {r1, r5, r6} │ │ │ │ + stmia r4!, {r1, r4, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r0, [r3, #40] @ 0x28 │ │ │ │ + strh r0, [r1, #42] @ 0x2a │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bcs.n 3abdb8 │ │ │ │ + bcs.n 3abe18 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - pop {r4, r5, r6, pc} │ │ │ │ + pop {r5, r7, pc} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - pop {r1, r4, r7, pc} │ │ │ │ + pop {r1, r6, r7, pc} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r3, #4 │ │ │ │ + adds r3, #52 @ 0x34 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - adds r3, #24 │ │ │ │ + adds r3, #72 @ 0x48 │ │ │ │ lsls r0, r2, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ adds r6, r6, r7 │ │ │ │ lsls r0, r2, #3 │ │ │ │ - pop {r2, r4, r6, pc} │ │ │ │ + pop {r2, r7, pc} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3abeb0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ subs r6, r5, r1 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -442788,47 +442784,47 @@ │ │ │ │ ldr r2, [pc, #68] @ (3abf10 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3abf14 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #56] @ (3abf18 ) │ │ │ │ ldr r1, [pc, #60] @ (3abf1c ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (3abf20 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r4, [r6, #32] │ │ │ │ + strh r4, [r4, #34] @ 0x22 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bne.n 3abe74 │ │ │ │ + bne.n 3abed4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ subs r0, r7, r0 │ │ │ │ lsls r0, r2, #3 │ │ │ │ lsls r3, r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r5, pc} │ │ │ │ + pop {r1, r2, r4, r6, pc} │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #160] @ (3abfd8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -442838,35 +442834,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #152] @ (3abfe4 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #148] @ (3abfe8 ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #24 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r7 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #128] @ (3abfec ) │ │ │ │ ldr r1, [pc, #128] @ (3abff0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #76] @ 3abfd0 │ │ │ │ ldr r2, [pc, #108] @ (3abff4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -442891,27 +442887,27 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 336584 │ │ │ │ nop │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r2, r6} │ │ │ │ + stmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r0, [r0, #30] │ │ │ │ + strh r0, [r6, #30] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bne.n 3ac05c │ │ │ │ + bne.n 3ac0bc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - pop {r4, pc} │ │ │ │ + pop {r6, pc} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - pop {r2, r5, r6, r7} │ │ │ │ + pop {r2, r4, pc} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r1, #166 @ 0xa6 │ │ │ │ + adds r1, #214 @ 0xd6 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - adds r1, #188 @ 0xbc │ │ │ │ + adds r1, #236 @ 0xec │ │ │ │ lsls r0, r2, #1 │ │ │ │ adds r4, r1, r6 │ │ │ │ lsls r0, r2, #3 │ │ │ │ lsls r7, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -442927,15 +442923,15 @@ │ │ │ │ ands r3, r6 │ │ │ │ ldr.w r0, [r0, #956] @ 0x3bc │ │ │ │ ands r2, r5 │ │ │ │ orrs r3, r2 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrd r2, r3, [r4, #936] @ 0x3a8 │ │ │ │ bic.w ip, r6, r2 │ │ │ │ bic.w r3, r5, r3 │ │ │ │ orrs.w r2, ip, r3 │ │ │ │ beq.n 3ac092 │ │ │ │ ldr.w r5, [r4, #948] @ 0x3b4 │ │ │ │ cmp r5, #31 │ │ │ │ @@ -442958,26 +442954,26 @@ │ │ │ │ lsrs r2, r1 │ │ │ │ and.w r2, r2, #15 │ │ │ │ cmp r5, r2 │ │ │ │ bcs.n 3ac058 │ │ │ │ ldr.w r0, [r4, #952] @ 0x3b8 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ orrs.w r5, ip, r3 │ │ │ │ ldr.w r0, [r4, #952] @ 0x3b8 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldr.w r0, [r4, #952] @ 0x3b8 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ nop │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w r3, r1, #32 │ │ │ │ movs r4, #1 │ │ │ │ mov r5, r2 │ │ │ │ rsb r2, r1, #32 │ │ │ │ lsl.w r3, r4, r3 │ │ │ │ @@ -443275,29 +443271,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (3ac454 ) │ │ │ │ ldr r0, [pc, #44] @ (3ac458 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3ac136 │ │ │ │ rbit r3, r3 │ │ │ │ clz r3, r3 │ │ │ │ add.w r7, r3, #32 │ │ │ │ b.n 3ac33a │ │ │ │ ldmia r2, {r2, r7} │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x005a │ │ │ │ + bkpt 0x008a │ │ │ │ lsls r4, r4, #1 │ │ │ │ - @ instruction: 0xb838 │ │ │ │ + @ instruction: 0xb868 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r4, [r4, #12] │ │ │ │ + ldrh r4, [r2, #14] │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ subs.w r1, r2, #256 @ 0x100 │ │ │ │ @@ -443418,43 +443414,43 @@ │ │ │ │ ldr r1, [pc, #64] @ (3ac608 ) │ │ │ │ ldr r0, [pc, #64] @ (3ac60c ) │ │ │ │ add ip, pc │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r2, ip, #68 @ 0x44 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3ac4ec │ │ │ │ ldr r2, [pc, #48] @ (3ac610 ) │ │ │ │ lsrs r3, r1, #2 │ │ │ │ ldr r0, [pc, #48] @ (3ac614 ) │ │ │ │ orr.w r3, r3, r4, lsl #30 │ │ │ │ ldr r1, [pc, #44] @ (3ac618 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ adds r2, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ stmia r7!, {r2, r5} │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r4, r5, r7} │ │ │ │ + pop {r1, r3, r5, r6, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - @ instruction: 0xb694 │ │ │ │ + @ instruction: 0xb6c4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r2, [r0, #0] │ │ │ │ + ldrh r2, [r6, #0] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - pop {r1, r3, r4, r7} │ │ │ │ + pop {r1, r3, r6, r7} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - @ instruction: 0xb684 │ │ │ │ + @ instruction: 0xb6b4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cpsid a │ │ │ │ + @ instruction: 0xb6a4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 3ac678 │ │ │ │ sub sp, #12 │ │ │ │ @@ -443462,15 +443458,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #72] @ (3ac680 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #40] @ 3ac670 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [r0, #920] @ 0x398 │ │ │ │ strd r2, r3, [r0, #928] @ 0x3a0 │ │ │ │ add.w r0, r0, #960 @ 0x3c0 │ │ │ │ @@ -443480,19 +443476,19 @@ │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28a9f0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r6} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r4, r4, #1 │ │ │ │ - @ instruction: 0xb60a │ │ │ │ + @ instruction: 0xb63a │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb628 │ │ │ │ + setend be │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ movs r1, #0 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ adds r2, #230 @ 0xe6 │ │ │ │ @@ -443523,15 +443519,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3ac6ec ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ asrs r2, r1, #11 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -443539,19 +443535,19 @@ │ │ │ │ ldr r2, [pc, #68] @ (3ac74c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3ac750 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #56] @ (3ac754 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (3ac758 ) │ │ │ │ ldr r2, [pc, #52] @ (3ac75c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -443561,25 +443557,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cbnz r6, 3ac7be │ │ │ │ + cbnz r6, 3ac7ca │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrb r0, [r7, #15] │ │ │ │ + ldrb r0, [r5, #16] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldmia r1, {r1, r4, r5, r6} │ │ │ │ + ldmia r1, {r1, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #10 │ │ │ │ lsls r0, r2, #3 │ │ │ │ - push {r1, r3, r4, r5, r6, lr} │ │ │ │ + push {r1, r3, r5, r7, lr} │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #104] @ (3ac7d8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -443588,25 +443584,25 @@ │ │ │ │ ldr r1, [pc, #104] @ (3ac7e0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #88] @ (3ac7e4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #88] @ (3ac7e8 ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r5 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #44] @ 3ac7d0 │ │ │ │ ldr r2, [pc, #68] @ (3ac7ec ) │ │ │ │ add.w r4, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #64] @ (3ac7f0 ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ @@ -443621,27 +443617,27 @@ │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 336634 │ │ │ │ lsrs r0, r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 3ac834 │ │ │ │ + cbnz r0, 3ac840 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cmp r1, #158 @ 0x9e │ │ │ │ + cmp r1, #206 @ 0xce │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r1, #178 @ 0xb2 │ │ │ │ + cmp r1, #226 @ 0xe2 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - push {r1, r2, r5, lr} │ │ │ │ + push {r1, r2, r4, r6, lr} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - push {r1, r6, lr} │ │ │ │ + push {r1, r4, r5, r6, lr} │ │ │ │ lsls r1, r2, #1 │ │ │ │ asrs r2, r0, #8 │ │ │ │ lsls r0, r2, #3 │ │ │ │ - push {r4, r5, lr} │ │ │ │ + push {r5, r6, lr} │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 3ac834 │ │ │ │ sub sp, #12 │ │ │ │ @@ -443649,34 +443645,34 @@ │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #44] @ (3ac83c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov.w r2, #3584 @ 0xe00 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 28a9f0 │ │ │ │ - revsh r2, r1 │ │ │ │ + revsh r2, r7 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - push {r2, r5, r7} │ │ │ │ + push {r2, r4, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - push {r1, r6, r7} │ │ │ │ + push {r1, r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 003ac840 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3ac84c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ asrs r2, r0, #8 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -443684,15 +443680,15 @@ │ │ │ │ ldr r2, [pc, #136] @ (3ac8ec ) │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #136] @ (3ac8f0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldrb.w r3, [r0, #944] @ 0x3b0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 3ac8ba │ │ │ │ movs r6, #0 │ │ │ │ add.w r3, r0, #1004 @ 0x3ec │ │ │ │ mov r5, r6 │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ @@ -443716,26 +443712,26 @@ │ │ │ │ movs r5, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r0, [r4, #756] @ 0x2f4 │ │ │ │ mov r1, r5 │ │ │ │ strd r3, r3, [r4, #956] @ 0x3bc │ │ │ │ strd r5, r5, [r4, #964] @ 0x3c4 │ │ │ │ strd r5, r3, [r4, #972] @ 0x3cc │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ nop │ │ │ │ - hlt 0x001c │ │ │ │ + revsh r4, r1 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - adds r0, #54 @ 0x36 │ │ │ │ + adds r0, #102 @ 0x66 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - push {r1, r2, r7} │ │ │ │ + push {r1, r2, r4, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 3ac954 │ │ │ │ sub sp, #8 │ │ │ │ @@ -443743,42 +443739,42 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (3ac95c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #64] @ (3ac960 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r1, [pc, #56] @ (3ac964 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72b6cc │ │ │ │ + bl 72b6fc │ │ │ │ ldr r3, [pc, #48] @ (3ac968 ) │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r4, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cbnz r6, 3ac994 │ │ │ │ + rev r6, r4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrb r0, [r6, #7] │ │ │ │ + ldrb r0, [r4, #8] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - stmia r7!, {r2, r3, r5, r6} │ │ │ │ + stmia r7!, {r2, r3, r4, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ vminnm.f32 , , │ │ │ │ strb r6, [r0, r0] │ │ │ │ lsls r6, r3, #3 │ │ │ │ lsls r1, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ @@ -443918,24 +443914,24 @@ │ │ │ │ b.n 3aca0a │ │ │ │ ldr r1, [pc, #24] @ (3acaf8 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [pc, #24] @ (3acafc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #28 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3ac9de │ │ │ │ nop │ │ │ │ stmia r2!, {r1, r2, r3, r4} │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb822 │ │ │ │ + @ instruction: 0xb852 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - asrs r4, r0, #14 │ │ │ │ + asrs r4, r6, #14 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #88] @ (3acb6c ) │ │ │ │ @@ -443943,15 +443939,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #92] @ (3acb74 ) │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r3, [r0, #936] @ 0x3a8 │ │ │ │ cbz r3, 3acb40 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -443962,32 +443958,32 @@ │ │ │ │ ldr r1, [pc, #48] @ (3acb78 ) │ │ │ │ ldr r4, [pc, #52] @ (3acb7c ) │ │ │ │ mov.w r2, #364 @ 0x16c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0xb7ea │ │ │ │ + @ instruction: 0xb81a │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cmp r5, #132 @ 0x84 │ │ │ │ + cmp r5, #180 @ 0xb4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbz r6, 3acbac │ │ │ │ + sxth r6, r0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbz r4, 3acba8 │ │ │ │ + cbz r4, 3acbb4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbz r4, 3acbb0 │ │ │ │ + cbz r4, 3acbbc │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #156] @ (3acc30 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -443997,34 +443993,34 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #148] @ (3acc3c ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #144] @ (3acc40 ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #124] @ (3acc44 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #124] @ (3acc48 ) │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r0 │ │ │ │ strb.w r3, [r4, #944] @ 0x3b0 │ │ │ │ add.w r1, r4, #756 @ 0x2f4 │ │ │ │ bl 336584 │ │ │ │ add.w r1, r4, #760 @ 0x2f8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -444049,27 +444045,27 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ bl 51fc6c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 336634 │ │ │ │ - @ instruction: 0xb76a │ │ │ │ + @ instruction: 0xb79a │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strb r4, [r4, #29] │ │ │ │ + strb r4, [r2, #30] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - stmia r4!, {r5, r6, r7} │ │ │ │ + stmia r5!, {r4} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbz r4, 3acc50 │ │ │ │ + cbz r4, 3acc5c │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r4, #230 @ 0xe6 │ │ │ │ + cmp r5, #22 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - movs r5, #82 @ 0x52 │ │ │ │ + movs r5, #130 @ 0x82 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - movs r5, #100 @ 0x64 │ │ │ │ + movs r5, #148 @ 0x94 │ │ │ │ lsls r0, r2, #1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r7, #24 │ │ │ │ lsls r0, r2, #3 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -444185,15 +444181,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ cmp r6, r3 │ │ │ │ bne.n 3acd56 │ │ │ │ str.w r4, [r7, #968] @ 0x3c8 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r7, #760] @ 0x2f8 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r2 │ │ │ │ mov lr, r3 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ mov r9, r3 │ │ │ │ str.w r3, [r2, #956] @ 0x3bc │ │ │ │ ldrd r3, r2, [r5, #988] @ 0x3dc │ │ │ │ @@ -444222,15 +444218,15 @@ │ │ │ │ adds r5, #56 @ 0x38 │ │ │ │ mov r9, r3 │ │ │ │ cmp r3, r6 │ │ │ │ blt.n 3acdc4 │ │ │ │ ldr.w r0, [r7, #756] @ 0x2f4 │ │ │ │ movs r1, #1 │ │ │ │ str.w lr, [r7, #964] @ 0x3c4 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrb.w r2, [r7, #944] @ 0x3b0 │ │ │ │ mov r6, r2 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3acc9a │ │ │ │ ldr.w r0, [r7, #976] @ 0x3d0 │ │ │ │ b.n 3acd1c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -444375,26 +444371,26 @@ │ │ │ │ ldr r1, [pc, #848] @ (3ad2f4 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #848] @ (3ad2f8 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ adds r1, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3aceac │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 3acea6 │ │ │ │ lsls r0, r2, #30 │ │ │ │ bmi.w 3ad19c │ │ │ │ lsls r1, r2, #31 │ │ │ │ bpl.w 3aceb4 │ │ │ │ ldr.w r0, [r4, #756] @ 0x2f4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrb.w r6, [r4, #944] @ 0x3b0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r4, #956] @ 0x3bc │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 3aceb4 │ │ │ │ movs r0, #0 │ │ │ │ mov ip, r4 │ │ │ │ @@ -444537,28 +444533,28 @@ │ │ │ │ cmp r3, r0 │ │ │ │ bne.n 3ad126 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ movs r1, #1 │ │ │ │ str.w r7, [r4, #968] @ 0x3c8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldr r1, [pc, #372] @ (3ad2fc ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #372] @ (3ad300 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #88 @ 0x58 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrb.w r3, [r4, #944] @ 0x3b0 │ │ │ │ mov r2, r3 │ │ │ │ mov r8, r3 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r4, #960] @ 0x3c0 │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -444613,15 +444609,15 @@ │ │ │ │ mov sl, r3 │ │ │ │ cmp r8, r3 │ │ │ │ bgt.n 3ad202 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ movs r1, #1 │ │ │ │ str.w r6, [r4, #968] @ 0x3c8 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 3acfc2 │ │ │ │ movs r6, #0 │ │ │ │ mov r8, r4 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ mov r9, r6 │ │ │ │ str.w r6, [r4, #956] @ 0x3bc │ │ │ │ @@ -444651,15 +444647,15 @@ │ │ │ │ add.w r8, r8, #56 @ 0x38 │ │ │ │ mov r9, r3 │ │ │ │ cmp r0, r3 │ │ │ │ bgt.n 3ad270 │ │ │ │ ldr.w r0, [r4, #756] @ 0x2f4 │ │ │ │ movs r1, #1 │ │ │ │ str.w r6, [r4, #964] @ 0x3c4 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrb.w r0, [r4, #944] @ 0x3b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3aceb4 │ │ │ │ ldr.w ip, [r4, #976] @ 0x3d0 │ │ │ │ b.n 3ad0e8 │ │ │ │ sub.w ip, r1, #96 @ 0x60 │ │ │ │ cmp.w ip, #28 │ │ │ │ @@ -444667,21 +444663,21 @@ │ │ │ │ b.n 3acea6 │ │ │ │ mov r1, lr │ │ │ │ b.n 3acf0c │ │ │ │ pop {r1, r3, r4, r6, pc} │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 3ad34e │ │ │ │ + cbz r6, 3ad35a │ │ │ │ lsls r4, r4, #1 │ │ │ │ - subs r4, r4, r2 │ │ │ │ + subs r4, r2, r3 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cbz r0, 3ad31e │ │ │ │ + cbz r0, 3ad32a │ │ │ │ lsls r4, r4, #1 │ │ │ │ - lsrs r2, r3, #19 │ │ │ │ + lsrs r2, r1, #20 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 003ad304 : │ │ │ │ str.w r1, [r0, #936] @ 0x3a8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -444693,15 +444689,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3ad328 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ lsls r2, r1, #30 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -444715,25 +444711,25 @@ │ │ │ │ ldr.w r1, [r4, #928] @ 0x3a0 │ │ │ │ ldr.w r2, [r2, #1020] @ 0x3fc │ │ │ │ ands r3, r1 │ │ │ │ tst r3, r2 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr.w r2, [r4, #932] @ 0x3a4 │ │ │ │ ldrd r3, r1, [r4, #920] @ 0x398 │ │ │ │ ldr.w r0, [r4, #1172] @ 0x494 │ │ │ │ orrs r3, r1 │ │ │ │ tst r3, r2 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ nop │ │ │ │ mov.w ip, #1 │ │ │ │ ldr.w r3, [r0, #920] @ 0x398 │ │ │ │ lsl.w ip, ip, r1 │ │ │ │ cbz r2, 3ad3a4 │ │ │ │ orr.w r3, r3, ip │ │ │ │ str.w r3, [r0, #920] @ 0x398 │ │ │ │ @@ -444751,37 +444747,37 @@ │ │ │ │ ldr r2, [pc, #60] @ (3ad404 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3ad408 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #48] @ (3ad40c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (3ad410 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r7, sp, #648 @ 0x288 │ │ │ │ + add r7, sp, #840 @ 0x348 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r0, [r7, #112] @ 0x70 │ │ │ │ + ldr r0, [r5, #116] @ 0x74 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - pop {r1, r4, r5, r7} │ │ │ │ + pop {r1, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r0, #27 │ │ │ │ lsls r0, r2, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -444795,35 +444791,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #152] @ (3ad4d4 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #148] @ (3ad4d8 ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #24 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #25 │ │ │ │ mov r0, r7 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #128] @ (3ad4dc ) │ │ │ │ ldr r1, [pc, #128] @ (3ad4e0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #32 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #76] @ 3ad4c0 │ │ │ │ ldr r2, [pc, #108] @ (3ad4e4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -444848,27 +444844,27 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 336584 │ │ │ │ nop │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #248 @ 0xf8 │ │ │ │ + add r7, sp, #440 @ 0x1b8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r0, [r2, #108] @ 0x6c │ │ │ │ + ldr r0, [r0, #112] @ 0x70 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - pop {r2, r3, r6} │ │ │ │ + pop {r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r1, sp, #0 │ │ │ │ + add r1, sp, #192 @ 0xc0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r0, sp, #912 @ 0x390 │ │ │ │ + add r1, sp, #80 @ 0x50 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - adds r6, r6, #2 │ │ │ │ + adds r6, r4, #3 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - adds r4, r1, #3 │ │ │ │ + adds r4, r7, #3 │ │ │ │ lsls r0, r2, #1 │ │ │ │ lsls r0, r6, #24 │ │ │ │ lsls r0, r2, #3 │ │ │ │ mcr2 15, 7, pc, cr11, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -445006,24 +445002,24 @@ │ │ │ │ bl 3ad32c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldr.w lr, [r0, #1096] @ 0x448 │ │ │ │ b.n 3ad5ea │ │ │ │ ldr r0, [pc, #24] @ (3ad680 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3ad5b6 │ │ │ │ nop │ │ │ │ @ instruction: 0xb69c │ │ │ │ lsls r1, r4, #3 │ │ │ │ - add r5, sp, #960 @ 0x3c0 │ │ │ │ + add r6, sp, #128 @ 0x80 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #904 @ (adr r6, 3ada0c ) │ │ │ │ + add r7, pc, #72 @ (adr r7, 3ad6cc ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (3ad70c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -445031,15 +445027,15 @@ │ │ │ │ movs r3, #25 │ │ │ │ ldr r1, [pc, #120] @ (3ad714 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #936 @ 0x3a8 │ │ │ │ add.w r5, r4, #1080 @ 0x438 │ │ │ │ blx 28a9f4 │ │ │ │ add.w r1, r4, #1016 @ 0x3f8 │ │ │ │ @@ -445063,19 +445059,19 @@ │ │ │ │ bne.n 3ad6dc │ │ │ │ mov r0, r4 │ │ │ │ str.w r2, [r4, #1084] @ 0x43c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 3ad32c │ │ │ │ nop │ │ │ │ - add r4, sp, #832 @ 0x340 │ │ │ │ + add r5, sp, #0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r6, pc, #600 @ (adr r6, 3ad96c ) │ │ │ │ + add r6, pc, #792 @ (adr r6, 3ada2c ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r6, pc, #648 @ (adr r6, 3ad9a0 ) │ │ │ │ + add r6, pc, #840 @ (adr r6, 3ada60 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #416] @ 3ad8c8 │ │ │ │ subs.w r1, r2, #256 @ 0x100 │ │ │ │ @@ -445206,33 +445202,33 @@ │ │ │ │ ldr r3, [pc, #40] @ (3ad8cc ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 3ad786 │ │ │ │ ldr r0, [pc, #32] @ (3ad8d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3ad786 │ │ │ │ ldr r0, [pc, #24] @ (3ad8d4 ) │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ nop │ │ │ │ push {r4, r5, r6} │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #736 @ (adr r4, 3adbb4 ) │ │ │ │ + add r4, pc, #928 @ (adr r4, 3adc74 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r4, pc, #816 @ (adr r4, 3adc08 ) │ │ │ │ + add r4, pc, #1008 @ (adr r4, 3adcc8 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3ad8e0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ lsls r2, r5, #9 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -445240,37 +445236,37 @@ │ │ │ │ ldr r2, [pc, #60] @ (3ad938 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3ad93c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #48] @ (3ad940 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (3ad944 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r2, sp, #664 @ 0x298 │ │ │ │ + add r2, sp, #856 @ 0x358 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r4, [r0, #32] │ │ │ │ + ldr r4, [r6, #32] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xb77e │ │ │ │ + @ instruction: 0xb7ae │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r5, #8 │ │ │ │ lsls r0, r2, #3 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -445444,40 +445440,40 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #48] @ (3adb54 ) │ │ │ │ ldr r0, [pc, #48] @ (3adb58 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3ad982 │ │ │ │ ldr r3, [pc, #40] @ (3adb5c ) │ │ │ │ movw r2, #574 @ 0x23e │ │ │ │ ldr r1, [pc, #36] @ (3adb60 ) │ │ │ │ ldr r0, [pc, #40] @ (3adb64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ sxth r2, r7 │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #328 @ 0x148 │ │ │ │ + add r1, sp, #520 @ 0x208 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r0, sp, #504 @ 0x1f8 │ │ │ │ + add r0, sp, #696 @ 0x2b8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r4, [r3, #54] @ 0x36 │ │ │ │ + strh r4, [r1, #56] @ 0x38 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r0, sp, #416 @ 0x1a0 │ │ │ │ + add r0, sp, #608 @ 0x260 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r6, [r7, r3] │ │ │ │ + str r6, [r5, r4] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r4, [sp, #360] @ 0x168 │ │ │ │ + str r4, [sp, #552] @ 0x228 │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r1, [r0, #946] @ 0x3b2 │ │ │ │ mov r4, r0 │ │ │ │ @@ -445491,15 +445487,15 @@ │ │ │ │ subs r3, #32 │ │ │ │ lsl.w r2, r0, r2 │ │ │ │ orrs r1, r2 │ │ │ │ lsr.w r3, r0, r3 │ │ │ │ orrs r1, r3 │ │ │ │ and.w r1, r1, #1 │ │ │ │ ldr.w r0, [r4, #924] @ 0x39c │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrd r0, r1, [r4, #936] @ 0x3a8 │ │ │ │ ldrd r3, r2, [r4, #928] @ 0x3a0 │ │ │ │ ands r2, r1 │ │ │ │ ands r3, r0 │ │ │ │ orrs r3, r2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ @@ -445508,15 +445504,15 @@ │ │ │ │ ldrb.w r3, [r4, #945] @ 0x3b1 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ ldrb.w r1, [r0, #944] @ 0x3b0 │ │ │ │ sub.w r2, r3, #97 @ 0x61 │ │ │ │ subs r3, #64 @ 0x40 │ │ │ │ adds r2, #1 │ │ │ │ itt lt │ │ │ │ lsrlt r1, r3 │ │ │ │ andlt.w r1, r1, #1 │ │ │ │ @@ -445527,19 +445523,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3adc10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r7, pc, #680 @ (adr r7, 3adeb4 ) │ │ │ │ + add r7, pc, #872 @ (adr r7, 3adf74 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r0, [r0, r1] │ │ │ │ + str r0, [r6, r1] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r4, [r2, r1] │ │ │ │ + str r4, [r0, r2] │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #132] @ (3adcac ) │ │ │ │ @@ -445577,15 +445573,15 @@ │ │ │ │ ldr.w r0, [r0, ip] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3adc48 │ │ │ │ ldr r0, [pc, #52] @ (3adcbc ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldrb.w r2, [r5, #944] @ 0x3b0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3adc4c │ │ │ │ ldr r3, [pc, #36] @ (3adcc0 ) │ │ │ │ movs r2, #71 @ 0x47 │ │ │ │ ldr r1, [pc, #36] @ (3adcc4 ) │ │ │ │ ldr r0, [pc, #40] @ (3adcc8 ) │ │ │ │ @@ -445598,21 +445594,21 @@ │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #648 @ (adr r1, 3adf48 ) │ │ │ │ + add r1, pc, #840 @ (adr r1, 3ae008 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r7, pc, #16 @ (adr r7, 3adcd4 ) │ │ │ │ + add r7, pc, #208 @ (adr r7, 3add94 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r1, pc, #376 @ (adr r1, 3ade40 ) │ │ │ │ + add r1, pc, #568 @ (adr r1, 3adf00 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r1, pc, #456 @ (adr r1, 3ade94 ) │ │ │ │ + add r1, pc, #648 @ (adr r1, 3adf54 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #160] @ (3add80 ) │ │ │ │ @@ -445662,15 +445658,15 @@ │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3adcf6 │ │ │ │ ldr r0, [pc, #52] @ (3add90 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd ip, r1, [r4, #928] @ 0x3a0 │ │ │ │ b.n 3adcfa │ │ │ │ ldr r3, [pc, #36] @ (3add94 ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ ldr r1, [pc, #36] @ (3add98 ) │ │ │ │ ldr r0, [pc, #40] @ (3add9c ) │ │ │ │ @@ -445683,21 +445679,21 @@ │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r4, #4] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #88 @ (adr r1, 3addec ) │ │ │ │ + add r1, pc, #280 @ (adr r1, 3adeac ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r6, pc, #192 @ (adr r6, 3ade58 ) │ │ │ │ + add r6, pc, #384 @ (adr r6, 3adf18 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - add r0, pc, #552 @ (adr r0, 3adfc4 ) │ │ │ │ + add r0, pc, #744 @ (adr r0, 3ae084 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r0, pc, #904 @ (adr r0, 3ae128 ) │ │ │ │ + add r1, pc, #72 @ (adr r1, 3adde8 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r1, [pc, #324] @ (3adee8 ) │ │ │ │ subs.w ip, r2, #12 │ │ │ │ push {r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ mov r5, r1 │ │ │ │ sbc.w r1, r3, #0 │ │ │ │ @@ -445794,23 +445790,23 @@ │ │ │ │ b.n 3adb68 │ │ │ │ ldr r1, [pc, #24] @ (3adef0 ) │ │ │ │ ldr r0, [pc, #28] @ (3adef4 ) │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ adds r1, #148 @ 0x94 │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ nop │ │ │ │ add r5, sp, #1008 @ 0x3f0 │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #816 @ (adr r4, 3ae224 ) │ │ │ │ + add r4, pc, #1008 @ (adr r4, 3ae2e4 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r6, [r4, #24] │ │ │ │ + strh r6, [r2, #26] │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 3adf58 │ │ │ │ sub sp, #12 │ │ │ │ @@ -445818,15 +445814,15 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #76] @ (3adf60 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #40] @ 3adf50 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #945] @ 0x3b1 │ │ │ │ strh.w r3, [r0, #946] @ 0x3b2 │ │ │ │ vstr d7, [r0, #936] @ 0x3a8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -445835,19 +445831,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - add r4, pc, #584 @ (adr r4, 3ae1a4 ) │ │ │ │ + add r4, pc, #776 @ (adr r4, 3ae264 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r7, [sp, #560] @ 0x230 │ │ │ │ + ldr r7, [sp, #752] @ 0x2f0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r7, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r7, [sp, #872] @ 0x368 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #232] @ (3ae060 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -445857,15 +445853,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r5, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #216] @ (3ae06c ) │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r7, #0 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ @@ -445883,127 +445879,127 @@ │ │ │ │ bl 51fc6c │ │ │ │ ldr r5, [pc, #180] @ (3ae07c ) │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add r8, pc │ │ │ │ add.w r1, r4, #752 @ 0x2f0 │ │ │ │ add r5, pc │ │ │ │ bl 336634 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #136] @ (3ae080 ) │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #132] @ (3ae084 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ bl 328900 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ movs r3, #8 │ │ │ │ ldr r1, [pc, #108] @ (3ae088 ) │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #108] @ (3ae08c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ bl 328900 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r4, #920 @ 0x398 │ │ │ │ bl 336584 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r4, #924 @ 0x39c │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 336584 │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #280] @ 0x118 │ │ │ │ + ldr r7, [sp, #472] @ 0x1d8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r4, pc, #144 @ (adr r4, 3ae0f8 ) │ │ │ │ + add r4, pc, #336 @ (adr r4, 3ae1b8 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r7, [sp, #112] @ 0x70 │ │ │ │ + ldr r7, [sp, #304] @ 0x130 │ │ │ │ lsls r1, r2, #1 │ │ │ │ @ instruction: 0xfba200cf │ │ │ │ - asrs r6, r5, #5 │ │ │ │ + asrs r6, r3, #6 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - asrs r0, r0, #6 │ │ │ │ + asrs r0, r6, #6 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r4, [r5, #48] @ 0x30 │ │ │ │ + str r4, [r3, #52] @ 0x34 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - sub sp, #152 @ 0x98 │ │ │ │ + sub sp, #344 @ 0x158 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stc2l 15, cr15, [fp], {255} @ 0xff │ │ │ │ - ldr r6, [sp, #832] @ 0x340 │ │ │ │ + ldr r7, [sp, #0] │ │ │ │ lsls r1, r2, #1 │ │ │ │ @ instruction: 0xfbf1ffff │ │ │ │ - ldr r6, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r6, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3ae098 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ @ instruction: 0xfb4a00cf │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #60] @ 3ae0ec │ │ │ │ ldr r2, [pc, #60] @ (3ae0f0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (3ae0f4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #48] @ (3ae0f8 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 72ca00 │ │ │ │ + bl 72ca30 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #40] @ (3ae0fc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r3, pc, #744 @ (adr r3, 3ae3d8 ) │ │ │ │ + add r3, pc, #936 @ (adr r3, 3ae498 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r4, [r1, #36] @ 0x24 │ │ │ │ + str r4, [r7, #36] @ 0x24 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add r7, sp, #792 @ 0x318 │ │ │ │ + add r7, sp, #984 @ 0x3d8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r3, #15 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb0a00cf │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -446105,39 +446101,39 @@ │ │ │ │ lsls r1, r1, #21 │ │ │ │ bpl.n 3ae14e │ │ │ │ ldr r1, [pc, #64] @ (3ae25c ) │ │ │ │ ldr r0, [pc, #68] @ (3ae260 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3ae14e │ │ │ │ subs.w r1, r2, #96 @ 0x60 │ │ │ │ sbc.w lr, r3, #0 │ │ │ │ cmp r1, #16 │ │ │ │ sbcs.w r4, lr, #0 │ │ │ │ bcs.n 3ae1b2 │ │ │ │ lsrs r3, r1, #2 │ │ │ │ orr.w r3, r3, lr, lsl #30 │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ ldr.w r0, [r0, r3, lsl #2] │ │ │ │ b.n 3ae13a │ │ │ │ add r2, sp, #560 @ 0x230 │ │ │ │ lsls r1, r4, #3 │ │ │ │ - add r2, pc, #920 @ (adr r2, 3ae5e8 ) │ │ │ │ + add r3, pc, #88 @ (adr r3, 3ae2a8 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r5, [sp, #640] @ 0x280 │ │ │ │ + ldr r5, [sp, #832] @ 0x340 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r5, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r5, [sp, #928] @ 0x3a0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #336 @ (adr r2, 3ae3b0 ) │ │ │ │ + add r2, pc, #528 @ (adr r2, 3ae470 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r5, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r5, [sp, #648] @ 0x288 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #312] @ (3ae3b0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -446147,25 +446143,25 @@ │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r1, r6, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #296] @ (3ae3bc ) │ │ │ │ ldr r1, [pc, #296] @ (3ae3c0 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #252] @ 3ae3a8 │ │ │ │ ldr r2, [pc, #276] @ (3ae3c4 ) │ │ │ │ mov r4, r0 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r5, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -446179,15 +446175,15 @@ │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ adds r6, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r6, #4 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r7 │ │ │ │ bl 336634 │ │ │ │ ldr r3, [pc, #232] @ (3ae3d0 ) │ │ │ │ ldr r1, [pc, #232] @ (3ae3d4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ @@ -446251,126 +446247,126 @@ │ │ │ │ bl 3289f0 │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #1032 @ 0x408 │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r1, r4, [sp] │ │ │ │ - bl 88a338 │ │ │ │ + bl 88a368 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #344] @ 0x158 │ │ │ │ + ldr r5, [sp, #536] @ 0x218 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r1, pc, #960 @ (adr r1, 3ae778 ) │ │ │ │ + add r2, pc, #128 @ (adr r2, 3ae438 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r5, [sp, #160] @ 0xa0 │ │ │ │ + ldr r5, [sp, #352] @ 0x160 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r0, [r5, #4] │ │ │ │ + str r0, [r3, #8] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add r5, sp, #912 @ 0x390 │ │ │ │ + add r6, sp, #80 @ 0x50 │ │ │ │ lsls r1, r2, #1 │ │ │ │ vld4. {d0-d3}, [r4] │ │ │ │ - lsrs r4, r1, #25 │ │ │ │ + lsrs r4, r7, #25 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsrs r0, r4, #25 │ │ │ │ + lsrs r0, r2, #26 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r4, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r5, [sp, #152] @ 0x98 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r5, [sp, #128] @ 0x80 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r3, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r5, [sp, #104] @ 0x68 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r6, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #912] @ 0x390 │ │ │ │ + ldr r5, [sp, #80] @ 0x50 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r3, r7, #22 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #608] @ 0x260 │ │ │ │ + ldr r3, [sp, #800] @ 0x320 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r3, r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #792] @ 0x318 │ │ │ │ + ldr r4, [sp, #984] @ 0x3d8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #264] @ 0x108 │ │ │ │ + ldr r2, [sp, #456] @ 0x1c8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r4, [sp, #656] @ 0x290 │ │ │ │ + ldr r4, [sp, #848] @ 0x350 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r3, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w r3, [r0, #1064] @ 0x428 │ │ │ │ bics.w r3, r3, #4026531840 @ 0xf0000000 │ │ │ │ beq.n 3ae486 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 88a788 │ │ │ │ + bl 88a7b8 │ │ │ │ mov r9, r0 │ │ │ │ mov.w r3, #51712 @ 0xca00 │ │ │ │ movt r3, #15258 @ 0x3b9a │ │ │ │ ldr.w r0, [r5, #1064] @ 0x428 │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r8, r1 │ │ │ │ bic.w r0, r0, #4026531840 @ 0xf0000000 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r2, r4, r3 │ │ │ │ mov.w r2, #61440 @ 0xf000 │ │ │ │ movt r2, #585 @ 0x249 │ │ │ │ movs r3, #0 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ mov.w r2, #61440 @ 0xf000 │ │ │ │ movt r2, #585 @ 0x249 │ │ │ │ - bl 8a3ef0 │ │ │ │ + bl 8a3f20 │ │ │ │ adds.w r2, r9, r0 │ │ │ │ adc.w r3, r7, r8 │ │ │ │ add.w r0, r5, #1032 @ 0x408 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 88a6b4 │ │ │ │ + b.w 88a6e4 │ │ │ │ ldr r3, [pc, #20] @ (3ae49c ) │ │ │ │ movs r2, #201 @ 0xc9 │ │ │ │ ldr r1, [pc, #20] @ (3ae4a0 ) │ │ │ │ ldr r0, [pc, #20] @ (3ae4a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #904] @ 0x388 │ │ │ │ + add r0, pc, #72 @ (adr r0, 3ae4e8 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r2, [sp, #624] @ 0x270 │ │ │ │ + ldr r2, [sp, #816] @ 0x330 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r3, [sp, #528] @ 0x210 │ │ │ │ + ldr r3, [sp, #720] @ 0x2d0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ (3ae518 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -446378,20 +446374,20 @@ │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #96] @ (3ae520 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #1032 @ 0x408 │ │ │ │ strh.w r1, [r4, #984] @ 0x3d8 │ │ │ │ - bl 88a3cc │ │ │ │ + bl 88a3fc │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ add.w r0, r4, #920 @ 0x398 │ │ │ │ strb.w r1, [r4, #1068] @ 0x42c │ │ │ │ str.w r1, [r4, #1064] @ 0x428 │ │ │ │ str.w r1, [r4, #988] @ 0x3dc │ │ │ │ str.w r1, [r4, #1004] @ 0x3ec │ │ │ │ @@ -446400,19 +446396,19 @@ │ │ │ │ str.w r1, [r4, #996] @ 0x3e4 │ │ │ │ str.w r1, [r4, #1012] @ 0x3f4 │ │ │ │ str.w r1, [r4, #1000] @ 0x3e8 │ │ │ │ str.w r1, [r4, #1016] @ 0x3f8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 28a9f0 │ │ │ │ - ldr r7, [sp, #704] @ 0x2c0 │ │ │ │ + ldr r7, [sp, #896] @ 0x380 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r2, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r3, [sp, #120] @ 0x78 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r3, [sp, #56] @ 0x38 │ │ │ │ + ldr r3, [sp, #248] @ 0xf8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #1072 @ 0x430 │ │ │ │ movs r3, #0 │ │ │ │ @@ -446468,21 +446464,21 @@ │ │ │ │ addw r4, r0, #1068 @ 0x42c │ │ │ │ addw r5, r0, #1084 @ 0x43c │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ ldr.w r1, [r4, #4]! │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ cmp r5, r4 │ │ │ │ bne.n 3ae5e0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -446570,31 +446566,31 @@ │ │ │ │ ldr r0, [pc, #44] @ (3ae724 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #648] @ 0x288 │ │ │ │ + ldr r5, [sp, #840] @ 0x348 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r0, [sp, #368] @ 0x170 │ │ │ │ + ldr r0, [sp, #560] @ 0x230 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r1, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r1, [sp, #944] @ 0x3b0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r5, [sp, #568] @ 0x238 │ │ │ │ + ldr r5, [sp, #760] @ 0x2f8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r0, [sp, #288] @ 0x120 │ │ │ │ + ldr r0, [sp, #480] @ 0x1e0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r1, [sp, #528] @ 0x210 │ │ │ │ + ldr r1, [sp, #720] @ 0x2d0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r5, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r5, [sp, #680] @ 0x2a8 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r0, [sp, #208] @ 0xd0 │ │ │ │ + ldr r0, [sp, #400] @ 0x190 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r1, [sp, #304] @ 0x130 │ │ │ │ + ldr r1, [sp, #496] @ 0x1f0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -446660,15 +446656,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 3ae524 │ │ │ │ str.w r1, [r4, #1064] @ 0x428 │ │ │ │ lsls r3, r1, #3 │ │ │ │ bmi.n 3ae7dc │ │ │ │ add.w r0, r4, #1032 @ 0x408 │ │ │ │ - bl 88a3cc │ │ │ │ + bl 88a3fc │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 3ae524 │ │ │ │ and.w r3, r1, #3 │ │ │ │ ubfx r1, r1, #2, #2 │ │ │ │ strb.w r3, [r4, #984] @ 0x3d8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -446723,15 +446719,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (3ae8dc ) │ │ │ │ ldr r0, [pc, #64] @ (3ae8e0 ) │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ subs.w r0, r2, #128 @ 0x80 │ │ │ │ sbc.w r5, r3, #0 │ │ │ │ cmp r0, #64 @ 0x40 │ │ │ │ sbcs.w r5, r5, #0 │ │ │ │ bcs.n 3ae85c │ │ │ │ bic.w r3, r0, #3 │ │ │ │ add r3, r4 │ │ │ │ @@ -446739,17 +446735,17 @@ │ │ │ │ orrs r2, r1 │ │ │ │ str.w r2, [r3, #920] @ 0x398 │ │ │ │ b.n 3ae7b0 │ │ │ │ add r4, pc, #128 @ (adr r4, 3ae958 ) │ │ │ │ lsls r1, r4, #3 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #832] @ 0x340 │ │ │ │ + ldr r4, [sp, #0] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r0, [sp, #88] @ 0x58 │ │ │ │ + ldr r0, [sp, #280] @ 0x118 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #3 │ │ │ │ bhi.n 3ae916 │ │ │ │ @@ -446770,19 +446766,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3ae934 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #328] @ 0x148 │ │ │ │ + ldr r3, [sp, #520] @ 0x208 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r6, [sp, #48] @ 0x30 │ │ │ │ + str r6, [sp, #240] @ 0xf0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r7, [sp, #784] @ 0x310 │ │ │ │ + str r7, [sp, #976] @ 0x3d0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #3 │ │ │ │ bhi.n 3ae96c │ │ │ │ @@ -446802,19 +446798,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3ae984 ) │ │ │ │ ldr r0, [pc, #20] @ (3ae988 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - ldr r2, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r3, [sp, #176] @ 0xb0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r5, [sp, #728] @ 0x2d8 │ │ │ │ + str r5, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r7, [sp, #440] @ 0x1b8 │ │ │ │ + str r7, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #3 │ │ │ │ bhi.n 3ae9be │ │ │ │ @@ -446835,19 +446831,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (3ae9dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r2, [sp, #872] @ 0x368 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r5, [sp, #400] @ 0x190 │ │ │ │ + str r5, [sp, #592] @ 0x250 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r7, [sp, #112] @ 0x70 │ │ │ │ + str r7, [sp, #304] @ 0x130 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #3 │ │ │ │ bhi.n 3aea12 │ │ │ │ @@ -446868,57 +446864,57 @@ │ │ │ │ ldr r0, [pc, #20] @ (3aea30 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #344] @ 0x158 │ │ │ │ + ldr r2, [sp, #536] @ 0x218 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r5, [sp, #64] @ 0x40 │ │ │ │ + str r5, [sp, #256] @ 0x100 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [sp, #800] @ 0x320 │ │ │ │ + str r6, [sp, #992] @ 0x3e0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (3aea40 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ @ instruction: 0xf23a00cf │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #48] @ 3aea88 │ │ │ │ ldr r2, [pc, #48] @ (3aea8c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (3aea90 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #36] @ (3aea94 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r3, [sp, #136] @ 0x88 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r4, [r4, r2] │ │ │ │ + ldr r4, [r2, r3] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add r6, pc, #120 @ (adr r6, 3aeb0c ) │ │ │ │ + add r6, pc, #312 @ (adr r6, 3aebcc ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r3, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -446931,27 +446927,27 @@ │ │ │ │ add.w r1, r3, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #40] @ (3aeae4 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ add r1, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, r5 │ │ │ │ bl 328b2c │ │ │ │ mov r1, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #648] @ 0x288 │ │ │ │ + ldr r2, [sp, #840] @ 0x348 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r2, [r1, r1] │ │ │ │ + ldr r2, [r7, r1] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add r5, pc, #776 @ (adr r5, 3aedf0 ) │ │ │ │ + add r5, pc, #968 @ (adr r5, 3aeeb0 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #160] @ (3aeb98 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -446960,26 +446956,26 @@ │ │ │ │ ldr r1, [pc, #160] @ (3aeba0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #140] @ (3aeba4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ ldr r1, [pc, #136] @ (3aeba8 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #16 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ vldr d7, [pc, #96] @ 3aeb90 │ │ │ │ ldr r2, [pc, #120] @ (3aebac ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ vstr d7, [sp] │ │ │ │ add r2, pc │ │ │ │ @@ -446992,56 +446988,56 @@ │ │ │ │ ldr r1, [pc, #96] @ (3aebb4 ) │ │ │ │ mov r0, r6 │ │ │ │ add.w r2, r5, #920 @ 0x398 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #16536 @ 0x4098 │ │ │ │ - bl 732ae0 │ │ │ │ + bl 732b10 │ │ │ │ ldr r2, [pc, #80] @ (3aebb8 ) │ │ │ │ ldr r1, [pc, #80] @ (3aebbc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #68] @ (3aebc0 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72b1f8 │ │ │ │ + b.w 72b228 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #320] @ 0x140 │ │ │ │ + ldr r2, [sp, #512] @ 0x200 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - lsls r6, r2, #24 │ │ │ │ + lsls r6, r0, #25 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r2, r5, #24 │ │ │ │ + lsls r2, r3, #25 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r6, [sp, #384] @ 0x180 │ │ │ │ + str r6, [sp, #576] @ 0x240 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r4, {r2, r3, r4, r6} │ │ │ │ + ldmia r4!, {r2, r3, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r6, [sp, #408] @ 0x198 │ │ │ │ + str r6, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r3, {r2, r3, r5, r7} │ │ │ │ + ldmia r3, {r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r6, [r1, #104] @ 0x68 │ │ │ │ + str r6, [r7, #104] @ 0x68 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrsb r0, [r3, r6] │ │ │ │ + ldrsb r0, [r1, r7] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add r5, pc, #72 @ (adr r5, 3aec08 ) │ │ │ │ + add r5, pc, #264 @ (adr r5, 3aecc8 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r3!, {r1, r5, r7} │ │ │ │ + ldmia r3!, {r1, r4, r6, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #224] @ (3aecb8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -447053,54 +447049,54 @@ │ │ │ │ movs r3, #19 │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ add.w r8, r4, #24 │ │ │ │ mov r1, r6 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r9, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #200] @ (3aecc4 ) │ │ │ │ ldr r1, [pc, #204] @ (3aecc8 ) │ │ │ │ add.w r3, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #18 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #184] @ (3aeccc ) │ │ │ │ ldr r1, [pc, #188] @ (3aecd0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #16 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #168] @ (3aecd4 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 72b1f8 │ │ │ │ + bl 72b228 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r1, sl │ │ │ │ bl 3368e4 │ │ │ │ cbz r0, 3aeca2 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 3365d4 │ │ │ │ ldr r1, [pc, #108] @ (3aecd8 ) │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ @@ -447126,29 +447122,29 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - lsls r6, r7, #20 │ │ │ │ + lsls r6, r5, #21 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r4, r2, #21 │ │ │ │ + lsls r4, r0, #22 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r1, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r1, [sp, #624] @ 0x270 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r5, [sp, #512] @ 0x200 │ │ │ │ + str r5, [sp, #704] @ 0x2c0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r3, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r3, {r2, r3, r5, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrsb r4, [r5, r3] │ │ │ │ + ldrsb r4, [r3, r4] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add r4, pc, #424 @ (adr r4, 3aee7c ) │ │ │ │ + add r4, pc, #616 @ (adr r4, 3aef3c ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmia r2, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r2, r3, r5} │ │ │ │ lsls r0, r2, #1 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ cmp r2, #8 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ @@ -447159,15 +447155,15 @@ │ │ │ │ ldrcc.w r0, [r0, r2, lsl #2] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3aed08 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ vmla.i32 d0, d22, d15[0] │ │ │ │ push {lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr.w lr, [r0, #964] @ 0x3c4 │ │ │ │ ldr.w r1, [r0, #936] @ 0x3a8 │ │ │ │ tst.w lr, #2 │ │ │ │ beq.n 3aed30 │ │ │ │ @@ -447191,15 +447187,15 @@ │ │ │ │ str.w r3, [ip, #960] @ 0x3c0 │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r1, #0 │ │ │ │ andne.w r1, lr, #1 │ │ │ │ ldr.w r0, [ip, #928] @ 0x3a0 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72dc64 │ │ │ │ + b.w 72dc94 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ b.n 3aed50 │ │ │ │ movs r3, #0 │ │ │ │ b.n 3aed50 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ @@ -447273,30 +447269,30 @@ │ │ │ │ ldr r2, [pc, #44] @ (3aee7c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (3aee80 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #32] @ (3aee84 ) │ │ │ │ ldr r1, [pc, #36] @ (3aee88 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b6cc │ │ │ │ + b.w 72b6fc │ │ │ │ nop │ │ │ │ - str r7, [sp, #216] @ 0xd8 │ │ │ │ + str r7, [sp, #408] @ 0x198 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strb r0, [r6, r2] │ │ │ │ + strb r0, [r4, r3] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add r2, pc, #168 @ (adr r2, 3aef2c ) │ │ │ │ + add r2, pc, #360 @ (adr r2, 3aefec ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r3, r4 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #226 @ 0xe2 │ │ │ │ lsls r6, r3, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -447312,15 +447308,15 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add r6, pc │ │ │ │ mov r1, r4 │ │ │ │ add.w r2, r6, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr.w r1, [r0, #752] @ 0x2f0 │ │ │ │ cbz r1, 3aef02 │ │ │ │ ldr r2, [pc, #112] @ (3aef38 ) │ │ │ │ cmp r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ it eq │ │ │ │ moveq r0, #48 @ 0x30 │ │ │ │ @@ -447347,31 +447343,31 @@ │ │ │ │ ldr r4, [pc, #56] @ (3aef3c ) │ │ │ │ add.w r3, r6, #28 │ │ │ │ movs r2, #201 @ 0xc9 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - str r3, [sp, #88] @ 0x58 │ │ │ │ + str r3, [sp, #280] @ 0x118 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r3, [sp, #176] @ 0xb0 │ │ │ │ + str r3, [sp, #368] @ 0x170 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r6, [sp, #880] @ 0x370 │ │ │ │ + str r7, [sp, #48] @ 0x30 │ │ │ │ lsls r4, r4, #1 │ │ │ │ ldcl 0, cr0, [sl, #828] @ 0x33c │ │ │ │ - str r2, [sp, #864] @ 0x360 │ │ │ │ + str r3, [sp, #32] │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #120] @ (3aefc8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -447380,66 +447376,66 @@ │ │ │ │ ldr r1, [pc, #120] @ (3aefd0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ ldr r2, [pc, #100] @ (3aefd4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #96] @ (3aefd8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #92] @ (3aefdc ) │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #88] @ (3aefe0 ) │ │ │ │ movs r2, #32 │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ bl 3289c0 │ │ │ │ ldr r2, [pc, #80] @ (3aefe4 ) │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r7, #928 @ 0x3a0 │ │ │ │ bl 336584 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add.w r1, r7, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 336634 │ │ │ │ - str r6, [sp, #192] @ 0xc0 │ │ │ │ + str r6, [sp, #384] @ 0x180 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r2, [sp, #376] @ 0x178 │ │ │ │ + str r2, [sp, #568] @ 0x238 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r2, [sp, #456] @ 0x1c8 │ │ │ │ + str r2, [sp, #648] @ 0x288 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strh r4, [r1, r6] │ │ │ │ + strh r4, [r7, r6] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add r1, pc, #32 @ (adr r1, 3aeffc ) │ │ │ │ + add r1, pc, #224 @ (adr r1, 3af0bc ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsls r4, r5, #6 │ │ │ │ + lsls r4, r3, #7 │ │ │ │ lsls r0, r2, #1 │ │ │ │ mrc2 15, 3, pc, cr3, cr15, {7} │ │ │ │ - lsls r4, r0, #6 │ │ │ │ + lsls r4, r6, #6 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 003aefe8 : │ │ │ │ ldr.w ip, [pc, #68] @ 3af030 │ │ │ │ ldr r2, [pc, #68] @ (3af034 ) │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #68] @ (3af038 ) │ │ │ │ @@ -447464,27 +447460,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (3af040 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3af004 │ │ │ │ ldr r0, [pc, #28] @ (3af044 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 87fe24 │ │ │ │ + b.w 87fe54 │ │ │ │ nop │ │ │ │ lsrs r2, r3, #18 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r3, [sp, #712] @ 0x2c8 │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r4, r7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #80] @ 0x50 │ │ │ │ + str r2, [sp, #272] @ 0x110 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 003af048 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -447519,29 +447515,29 @@ │ │ │ │ ldr r3, [pc, #36] @ (3af0b8 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3af06e │ │ │ │ ldr r0, [pc, #32] @ (3af0bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ b.n 3af06e │ │ │ │ lsrs r4, r5, #16 │ │ │ │ lsls r1, r6, #3 │ │ │ │ ldr r3, [sp, #272] @ 0x110 │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r2, #16 │ │ │ │ lsls r1, r6, #3 │ │ │ │ movs r7, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #800] @ 0x320 │ │ │ │ + str r1, [sp, #992] @ 0x3e0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 003af0c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -447568,56 +447564,56 @@ │ │ │ │ ldr r3, [pc, #36] @ (3af120 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3af0e0 │ │ │ │ ldr r0, [pc, #32] @ (3af124 ) │ │ │ │ add r0, pc │ │ │ │ - bl 87fe24 │ │ │ │ + bl 87fe54 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 3af0e0 │ │ │ │ nop │ │ │ │ ldr r2, [sp, #840] @ 0x348 │ │ │ │ lsls r1, r4, #3 │ │ │ │ subs r0, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r6, #14 │ │ │ │ lsls r1, r6, #3 │ │ │ │ str r4, [r7, r1] │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #560] @ 0x230 │ │ │ │ + str r1, [sp, #752] @ 0x2f0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (3af14c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7300f0 │ │ │ │ + bl 730120 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ stc 0, cr0, [r4], {207} @ 0xcf │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #68] @ 3af1a8 │ │ │ │ ldr r2, [pc, #68] @ (3af1ac ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3af1b0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r1, [pc, #56] @ (3af1b4 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 3af1b8 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ ldr r3, [pc, #48] @ (3af1bc ) │ │ │ │ @@ -447627,25 +447623,25 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b6cc │ │ │ │ + b.w 72b6fc │ │ │ │ nop │ │ │ │ - str r4, [sp, #408] @ 0x198 │ │ │ │ + str r4, [sp, #600] @ 0x258 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r0, [r3, r6] │ │ │ │ + str r0, [r1, r7] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r7, [sp, #72] @ 0x48 │ │ │ │ + ldr r7, [sp, #264] @ 0x108 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #216] @ 0xd8 │ │ │ │ + str r1, [sp, #408] @ 0x198 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #26 │ │ │ │ lsls r6, r3, #3 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -447661,34 +447657,34 @@ │ │ │ │ movs r3, #32 │ │ │ │ add r4, pc │ │ │ │ mov sl, r1 │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72c6d4 │ │ │ │ + bl 72c704 │ │ │ │ ldr r1, [pc, #156] @ (3af2a0 ) │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr.w r3, [r8, #96] @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ itt lt │ │ │ │ ldrblt.w r3, [r6, #69] @ 0x45 │ │ │ │ strlt.w r3, [r8, #96] @ 0x60 │ │ │ │ ldrb.w r4, [r6, #68] @ 0x44 │ │ │ │ @@ -447696,15 +447692,15 @@ │ │ │ │ ble.n 3af264 │ │ │ │ add.w r0, r8, #100 @ 0x64 │ │ │ │ ldr r2, [r6, #72] @ 0x48 │ │ │ │ adds r3, #1 │ │ │ │ movs r1, #2 │ │ │ │ strb.w r3, [r6, #69] @ 0x45 │ │ │ │ mov r3, r8 │ │ │ │ - bl 72dcc4 │ │ │ │ + bl 72dcf4 │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ ldr r3, [pc, #60] @ (3af2a4 ) │ │ │ │ @@ -447713,73 +447709,73 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #60] @ (3af2ac ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 87a490 │ │ │ │ + bl 87a4c0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrb r0, [r3, r3] │ │ │ │ + ldrb r0, [r1, r4] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrb r2, [r6, r3] │ │ │ │ + ldrb r2, [r4, r4] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r3, [sp, #936] @ 0x3a8 │ │ │ │ + str r4, [sp, #104] @ 0x68 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r0, [sp, #736] @ 0x2e0 │ │ │ │ + str r0, [sp, #928] @ 0x3a0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r3, [sp, #392] @ 0x188 │ │ │ │ + str r3, [sp, #584] @ 0x248 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r0, [sp, #464] @ 0x1d0 │ │ │ │ + str r0, [sp, #656] @ 0x290 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r0, [sp, #368] @ 0x170 │ │ │ │ + str r0, [sp, #560] @ 0x230 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr.w ip, [pc, #60] @ 3af304 │ │ │ │ ldr r2, [pc, #60] @ (3af308 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #60] @ (3af30c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 3af2f0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - str r3, [sp, #0] │ │ │ │ + str r3, [sp, #192] @ 0xc0 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrh r2, [r4, r7] │ │ │ │ + ldrb r2, [r2, r0] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrh r4, [r7, r7] │ │ │ │ + ldrb r4, [r5, r0] │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 003af310 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -447790,15 +447786,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (3af39c ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ cbz r4, 3af37c │ │ │ │ ldr.w r8, [pc, #92] @ 3af3a0 │ │ │ │ adds r5, #16 │ │ │ │ ldr r7, [pc, #88] @ (3af3a4 ) │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ @@ -447806,15 +447802,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 3af37c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 3af350 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -447826,23 +447822,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - str r2, [sp, #664] @ 0x298 │ │ │ │ + str r2, [sp, #856] @ 0x358 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r7, [pc, #848] @ (3af6ec ) │ │ │ │ + str r4, [r0, r0] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r4, [r1, #4] │ │ │ │ + str r4, [r7, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r5, r5] │ │ │ │ + ldrh r6, [r3, r6] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrh r0, [r1, r6] │ │ │ │ + ldrh r0, [r7, r6] │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 003af3a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -447850,28 +447846,28 @@ │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #36] @ (3af3e8 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 729de8 │ │ │ │ + bl 729e18 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb.w r4, [r0, #68] @ 0x44 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrh r4, [r7, #54] @ 0x36 │ │ │ │ + ldrh r4, [r5, #56] @ 0x38 │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ it cs │ │ │ │ movcs r0, #0 │ │ │ │ @@ -447908,15 +447904,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r3, [r0, #2856] @ 0xb28 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3af42a │ │ │ │ b.n 3af426 │ │ │ │ - str r2, [sp, #168] @ 0xa8 │ │ │ │ + str r2, [sp, #360] @ 0x168 │ │ │ │ lsls r4, r4, #1 │ │ │ │ subs r2, #43 @ 0x2b │ │ │ │ ldr.w ip, [sp] │ │ │ │ sbc.w r3, r3, #0 │ │ │ │ cmp r2, #9 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 3af488 │ │ │ │ @@ -447934,15 +447930,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3af4a0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ ldmdb lr!, {r0, r1, r2, r3, r6, r7} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (3af534 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -447951,25 +447947,25 @@ │ │ │ │ ldr r1, [pc, #128] @ (3af53c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r2, [pc, #112] @ (3af540 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (3af544 ) │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ movs r3, #10 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [pc, #96] @ (3af548 ) │ │ │ │ mov.w r2, #1664 @ 0x680 │ │ │ │ movt r2, #5272 @ 0x1498 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ movw r1, #5272 @ 0x1498 │ │ │ │ @@ -447992,28 +447988,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r1, [sp, #464] @ 0x1d0 │ │ │ │ + str r1, [sp, #656] @ 0x290 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r6, [pc, #264] @ (3af644 ) │ │ │ │ + ldr r6, [pc, #456] @ (3af704 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldr r3, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r3, [sp, #952] @ 0x3b8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - lsls r6, r5, #11 │ │ │ │ + lsls r6, r3, #12 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r4, [sp, #120] @ 0x78 │ │ │ │ + str r4, [sp, #312] @ 0x138 │ │ │ │ lsls r7, r1, #1 │ │ │ │ lsls r3, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe8ca00cf │ │ │ │ - ldrh r2, [r7, #46] @ 0x2e │ │ │ │ + ldrh r2, [r5, #48] @ 0x30 │ │ │ │ lsls r1, r2, #1 │ │ │ │ cmp r2, #13 │ │ │ │ mov ip, r0 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 3af5a2 │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r2 │ │ │ │ @@ -448110,21 +448106,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r2, #132 @ 0x84 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ b.n 3af610 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 3af606 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -448140,25 +448136,25 @@ │ │ │ │ lsrs r6, r4, #8 │ │ │ │ orr.w r6, r6, r3, lsl #24 │ │ │ │ mov r1, r6 │ │ │ │ bl 3af310 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3af72c │ │ │ │ mov r7, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #200] @ (3af788 ) │ │ │ │ ldr r2, [pc, #204] @ (3af78c ) │ │ │ │ ldr r1, [pc, #204] @ (3af790 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ubfx r3, r4, #6, #2 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 3af768 │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 3af758 │ │ │ │ and.w r3, r4, #63 @ 0x3f │ │ │ │ @@ -448219,22 +448215,22 @@ │ │ │ │ and.w r1, r4, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ b.n 3af72e │ │ │ │ add.w r0, r7, r0, lsl #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ - bl 72dc64 │ │ │ │ + bl 72dc94 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 3af720 │ │ │ │ - ldrh r6, [r5, #58] @ 0x3a │ │ │ │ + ldrh r6, [r3, #60] @ 0x3c │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrsb r2, [r6, r7] │ │ │ │ + ldr r2, [r4, r0] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r2, [r1, r0] │ │ │ │ + ldr r2, [r7, r0] │ │ │ │ lsls r0, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r9, [pc, #452] @ 3af970 │ │ │ │ @@ -448244,15 +448240,15 @@ │ │ │ │ ldr r1, [pc, #452] @ (3af978 ) │ │ │ │ add r9, pc │ │ │ │ add.w r4, r9, #148 @ 0x94 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r6, [r0, #100] @ 0x64 │ │ │ │ mov.w sl, #1 │ │ │ │ vldr d8, [pc, #376] @ 3af948 │ │ │ │ movs r7, #3 │ │ │ │ ldr r5, [pc, #424] @ (3af97c ) │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #640 @ 0x280 │ │ │ │ @@ -448365,15 +448361,15 @@ │ │ │ │ ldr r1, [pc, #140] @ (3af99c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #136] @ (3af9a0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ add r5, pc │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #76 @ 0x4c │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 3af3a8 │ │ │ │ @@ -448399,37 +448395,37 @@ │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #50] @ 0x32 │ │ │ │ + ldrh r4, [r5, #52] @ 0x34 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldrh r2, [r7, #26] │ │ │ │ + ldrh r2, [r5, #28] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r2, [r1, #28] │ │ │ │ + ldrh r2, [r7, #28] │ │ │ │ lsls r1, r2, #1 │ │ │ │ b.n 3af52c │ │ │ │ lsls r7, r1, #3 │ │ │ │ - ldrh r6, [r7, #24] │ │ │ │ + ldrh r6, [r5, #26] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r0, [r6, #24] │ │ │ │ + ldrh r0, [r4, #26] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r4, [r3, #24] │ │ │ │ + ldrh r4, [r1, #26] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r4, [r1, #24] │ │ │ │ + ldrh r4, [r7, #24] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r6, [r7, #22] │ │ │ │ + ldrh r6, [r5, #24] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r0, [r6, #22] │ │ │ │ + ldrh r0, [r4, #24] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r1, [pc, #968] @ (3afd64 ) │ │ │ │ + ldr r2, [pc, #136] @ (3afa24 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r7, [sp, #440] @ 0x1b8 │ │ │ │ + str r7, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r2, #1 │ │ │ │ lsls r3, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -448443,49 +448439,49 @@ │ │ │ │ mov r8, r2 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r4, #156 @ 0x9c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 730530 │ │ │ │ - bl 72c6d4 │ │ │ │ + bl 730560 │ │ │ │ + bl 72c704 │ │ │ │ ldr r2, [pc, #344] @ (3afb34 ) │ │ │ │ ldr r1, [pc, #344] @ (3afb38 ) │ │ │ │ add.w r3, r4, #164 @ 0xa4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #332] @ (3afb3c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r6, [pc, #320] @ (3afb40 ) │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [pc, #316] @ (3afb44 ) │ │ │ │ ldr r1, [pc, #320] @ (3afb48 ) │ │ │ │ add.w r3, r4, #180 @ 0xb4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #10 │ │ │ │ add r6, pc │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r1, [pc, #300] @ (3afb4c ) │ │ │ │ add.w r3, r4, #148 @ 0x94 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ - bl 730530 │ │ │ │ + bl 730560 │ │ │ │ ldr r2, [r7, #96] @ 0x60 │ │ │ │ cmp r2, #3 │ │ │ │ bhi.n 3afb18 │ │ │ │ adds r3, r0, r2 │ │ │ │ ldrb.w r4, [r3, #2859] @ 0xb2b │ │ │ │ adds r3, r5, #6 │ │ │ │ lsr.w r3, r4, r3 │ │ │ │ @@ -448567,59 +448563,59 @@ │ │ │ │ b.w 43f654 │ │ │ │ ldr r0, [pc, #52] @ (3afb50 ) │ │ │ │ add.w r3, r4, #192 @ 0xc0 │ │ │ │ movs r2, #116 @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ blx 288f94 <__assert_fail@plt> │ │ │ │ - ldr r1, [pc, #280] @ (3afc44 ) │ │ │ │ + ldr r1, [pc, #472] @ (3afd04 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrh r0, [r6, #34] @ 0x22 │ │ │ │ + ldrh r0, [r4, #36] @ 0x24 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r6, [sp, #768] @ 0x300 │ │ │ │ + str r6, [sp, #960] @ 0x3c0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - strb r6, [r2, r3] │ │ │ │ + strb r6, [r0, r4] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrh r2, [r3, #6] │ │ │ │ + ldrh r2, [r1, #8] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r2, [r1, r6] │ │ │ │ + ldr r2, [r7, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r3, #8] │ │ │ │ + ldrh r6, [r1, #10] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldc2 0, cr0, [r6, #316]! @ 0x13c │ │ │ │ - ldrh r0, [r5, #54] @ 0x36 │ │ │ │ + stc2l 0, cr0, [r6, #316]! @ 0x13c │ │ │ │ + ldrh r0, [r3, #56] @ 0x38 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrh r2, [r4, #8] │ │ │ │ + ldrh r2, [r2, #10] │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r2, [r1, #4] │ │ │ │ + ldrh r2, [r7, #4] │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #10 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ bl 3af310 │ │ │ │ cbz r0, 3afbaa │ │ │ │ mov r4, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #64] @ (3afbc0 ) │ │ │ │ ldr r2, [pc, #64] @ (3afbc4 ) │ │ │ │ ldr r1, [pc, #68] @ (3afbc8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr.w r3, [r0, #136] @ 0x88 │ │ │ │ cbz r3, 3afbaa │ │ │ │ uxtb r2, r6 │ │ │ │ ubfx r1, r5, #0, #22 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -448629,43 +448625,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrh r4, [r5, #20] │ │ │ │ + ldrh r4, [r3, #22] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r0, [r6, r4] │ │ │ │ + strh r0, [r4, r5] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strh r0, [r1, r5] │ │ │ │ + strh r0, [r7, r5] │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ sub sp, #12 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #10 │ │ │ │ mov r5, r2 │ │ │ │ bl 3af310 │ │ │ │ cbz r0, 3afc2a │ │ │ │ mov r4, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r1, [pc, #72] @ (3afc40 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r2, [pc, #72] @ (3afc44 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #124 @ 0x7c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #68] @ (3afc48 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr.w r3, [r0, #132] @ 0x84 │ │ │ │ cbz r3, 3afc2a │ │ │ │ ubfx r1, r5, #0, #22 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -448679,19 +448675,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r6, #16] │ │ │ │ + ldrh r6, [r4, #18] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r6, [r6, r2] │ │ │ │ + strh r6, [r4, r3] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strh r0, [r2, r3] │ │ │ │ + strh r0, [r0, r4] │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -448706,25 +448702,25 @@ │ │ │ │ eor.w r4, r4, #1 │ │ │ │ lsrs r1, r4, #23 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #9 │ │ │ │ bl 3af310 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 3afcb8 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #80] @ (3afce0 ) │ │ │ │ ldr r2, [pc, #84] @ (3afce4 ) │ │ │ │ ldr r1, [pc, #84] @ (3afce8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr.w r3, [r0, #128] @ 0x80 │ │ │ │ cbz r3, 3afcb8 │ │ │ │ uxth r2, r5 │ │ │ │ ubfx r1, r4, #0, #23 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -448742,19 +448738,19 @@ │ │ │ │ movne r2, #0 │ │ │ │ andeq.w r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3afc76 │ │ │ │ rev16 r5, r5 │ │ │ │ b.n 3afc76 │ │ │ │ nop │ │ │ │ - ldrh r6, [r3, #12] │ │ │ │ + ldrh r6, [r1, #14] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - strh r2, [r4, r0] │ │ │ │ + strh r2, [r2, r1] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strh r2, [r7, r0] │ │ │ │ + strh r2, [r5, r1] │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldrb.w r4, [r0, #2858] @ 0xb2a │ │ │ │ @@ -448767,25 +448763,25 @@ │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ eors r4, r2 │ │ │ │ lsrs r1, r4, #23 │ │ │ │ orr.w r1, r1, r3, lsl #9 │ │ │ │ bl 3af310 │ │ │ │ cbz r0, 3afd4a │ │ │ │ mov r6, r0 │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #76] @ (3afd74 ) │ │ │ │ ldr r2, [pc, #76] @ (3afd78 ) │ │ │ │ ldr r1, [pc, #80] @ (3afd7c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ cbz r3, 3afd4a │ │ │ │ ubfx r1, r4, #0, #23 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ b.n 3afd4c │ │ │ │ movs r0, #0 │ │ │ │ @@ -448801,19 +448797,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r4, [r0, #8] │ │ │ │ + ldrh r4, [r6, #8] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r0, [r1, r6] │ │ │ │ + str r0, [r7, r6] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r0, [r4, r6] │ │ │ │ + str r0, [r2, r7] │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ @@ -448829,26 +448825,26 @@ │ │ │ │ eor.w r4, r4, #1 │ │ │ │ lsrs r1, r4, #8 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #24 │ │ │ │ bl 3af310 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 3afdfe │ │ │ │ - bl 730794 │ │ │ │ + bl 7307c4 │ │ │ │ ldr r3, [pc, #120] @ (3afe3c ) │ │ │ │ ldr r2, [pc, #120] @ (3afe40 ) │ │ │ │ ubfx r7, r4, #6, #2 │ │ │ │ ldr r1, [pc, #120] @ (3afe44 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 730654 │ │ │ │ + bl 730684 │ │ │ │ cmp r7, #2 │ │ │ │ beq.n 3afdf8 │ │ │ │ cmp r7, #3 │ │ │ │ bne.n 3afe24 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cbz r3, 3afdfe │ │ │ │ uxth r2, r5 │ │ │ │ @@ -448882,23 +448878,23 @@ │ │ │ │ uxth r2, r5 │ │ │ │ and.w r1, r4, #127 @ 0x7f │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - ldrh r4, [r4, #2] │ │ │ │ + ldrh r4, [r2, #4] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r0, [r5, r3] │ │ │ │ + str r0, [r3, r4] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r0, [r0, r4] │ │ │ │ + str r0, [r6, r4] │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (3afe50 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 7300f0 │ │ │ │ + b.w 730120 │ │ │ │ b.n 3b0030 │ │ │ │ lsls r7, r1, #3 │ │ │ │ ldr r3, [r1, #16] │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cbz r3, 3afe7c │ │ │ │ ldrd r2, r3, [r0, #112] @ 0x70 │ │ │ │ subs r3, #1 │ │ │ │ @@ -448909,21 +448905,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #12] @ (3afe84 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 87ad24 │ │ │ │ + b.w 87ad54